--- /srv/rebuilderd/tmp/rebuilderd2ISI45/inputs/qemu-system-sparc_10.0.7+ds-0+deb13u1+b1_armel.deb +++ /srv/rebuilderd/tmp/rebuilderd2ISI45/out/qemu-system-sparc_10.0.7+ds-0+deb13u1+b1_armel.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-01-02 14:50:25.000000 debian-binary │ -rw-r--r-- 0 0 0 1400 2026-01-02 14:50:25.000000 control.tar.xz │ --rw-r--r-- 0 0 0 2087304 2026-01-02 14:50:25.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 2089044 2026-01-02 14:50:25.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-sparc │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x17ba04 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0x6f25b4 0x006f25b4 0x006f25b4 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x6f2654 0x006f2654 0x006f2654 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00013 0x00013 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0x6f25e0 0x6f25e0 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0x6f2680 0x6f2680 R E 0x10000 │ │ │ │ LOAD 0x6f7d10 0x00707d10 0x00707d10 0xcccc4 0xf263c RW 0x10000 │ │ │ │ DYNAMIC 0x71c6a4 0x0072c6a4 0x0072c6a4 0x001d0 0x001d0 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0x6f25c0 0x006f25c0 0x006f25c0 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0x6f2660 0x006f2660 0x006f2660 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0x6f7d10 0x00707d10 0x00707d10 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0x6f7d10 0x00707d10 0x00707d10 0x282f0 0x282f0 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 0006ea00 06ea00 0846c3 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 000f30c4 0f30c4 009240 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 000fc304 0fc304 000390 00 A 5 18 4 │ │ │ │ [ 8] .rel.dyn REL 000fc694 0fc694 076b28 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 001731bc 1731bc 001bd0 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 00174d8c 174d8c 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 00174d98 174d98 0029cc 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 00177770 177770 46e694 00 AX 0 0 16 │ │ │ │ - [13] .fini PROGBITS 005e5e04 5e5e04 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 005e5e10 5e5e10 10c7a4 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 006f25b4 6f25b4 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 006f25bc 6f25bc 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 006f25c0 6f25c0 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 00177770 177770 46e734 00 AX 0 0 16 │ │ │ │ + [13] .fini PROGBITS 005e5ea4 5e5ea4 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 005e5eb0 5e5eb0 10c7a4 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 006f2654 6f2654 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 006f265c 6f265c 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 006f2660 6f2660 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 00707d10 6f7d10 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 00707d10 6f7d10 000434 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 00708144 6f8144 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 00708148 6f8148 02455c 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 0072c6a4 71c6a4 0001d0 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 0072c874 71c874 003788 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 00730000 720000 0a49d4 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -946,216 +946,216 @@ │ │ │ │ 942: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (10) │ │ │ │ 943: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 944: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (18) │ │ │ │ 945: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 946: 007f91a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 947: 00291b44 28 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 948: 007ca2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 949: 00427e1c 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 949: 00427ebc 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 950: 0073aaf8 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 951: 003fa534 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 951: 003fa5d4 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 952: 007f9542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 953: 007cf948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 954: 007d4fdc 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 955: 007cd1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_EVENT │ │ │ │ 956: 00736184 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 957: 007f8126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 958: 004f6668 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ - 959: 003f0aa4 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 960: 0057704c 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 958: 004f6708 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 959: 003f0b44 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 960: 005770ec 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 961: 007f8b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 962: 007f97fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 963: 007c7d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 964: 00723fb4 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 965: 007f9050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ - 966: 004fa07c 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 966: 004fa11c 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 967: 001aef40 252 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 968: 007f9a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 969: 007f8d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 970: 007cf9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 971: 005604c0 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 971: 00560560 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ 972: 007c5114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 973: 00556044 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 973: 005560e4 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 974: 007f872c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ - 975: 00506f4c 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 975: 00506fec 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 976: 007ca824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 977: 005a7998 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 977: 005a7a38 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ 978: 007f95e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 979: 007d0d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 980: 007f8286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 981: 00351150 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ - 982: 00589cb4 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 981: 003511f0 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ + 982: 00589d54 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 983: 007ce998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 984: 007d3894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ - 985: 004f087c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 985: 004f091c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 986: 00721334 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 987: 007d2460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 988: 007f8b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 989: 007f8f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 990: 007c4714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ - 991: 00431abc 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 991: 00431b5c 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ 992: 007f9240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_WRITE_DSTATE │ │ │ │ 993: 007f8d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 994: 007c53e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 995: 007f8704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 996: 007cd848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 997: 0027c8cc 148 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 998: 007ca354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 999: 007f914a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1000: 004e0e88 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ - 1001: 00350c10 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ - 1002: 00553734 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1000: 004e0f28 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1001: 00350cb0 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ + 1002: 005537d4 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1003: 007f9476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1004: 002a4e08 20 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1005: 007ca574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1006: 002685ec 232 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1007: 004f4ad4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1007: 004f4b74 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1008: 007f84b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1009: 007f97d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1010: 001fd3c0 60 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ - 1011: 005db33c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1011: 005db3dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1012: 007f978a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1013: 007f8d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1014: 007c4090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ - 1015: 00342760 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ + 1015: 00342800 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1016: 002f7cb4 52 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1017: 00534494 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1018: 004cf710 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ - 1019: 0044b1e8 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ - 1020: 003866e4 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ + 1017: 00534534 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1018: 004cf7b0 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1019: 0044b288 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1020: 00386784 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1021: 001d31bc 244 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1022: 007d6104 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ - 1023: 00320ed4 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1024: 00566a80 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1023: 00320f70 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ + 1024: 00566b20 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1025: 007c1a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1026: 007f8992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1027: 0055b208 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ - 1028: 003548b8 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ + 1027: 0055b2a8 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1028: 00354958 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1029: 007f93d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1030: 007f9d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1031: 007f9770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1032: 005283e0 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1033: 005d9950 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ - 1034: 004cdd9c 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1032: 00528480 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1033: 005d99f0 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1034: 004cde3c 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1035: 007f966a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1036: 002b638c 200 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1037: 007f825c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1038: 007d13cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1039: 00268308 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1040: 007c6dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1041: 007c5214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ 1042: 0020fdf8 168 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1043: 0042b1c8 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1043: 0042b268 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1044: 002a8670 40 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1045: 005a4d2c 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1045: 005a4dcc 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1046: 007c391c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1047: 007d1da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MMU_HELPER_DFAULT_EVENT │ │ │ │ 1048: 007f8f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1049: 007f9490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ - 1050: 0032a5f0 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ + 1050: 0032a690 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1051: 007f883e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1052: 0071a258 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ 1053: 007c6ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_DIR_WRITE_EVENT │ │ │ │ 1054: 001fc7d0 3056 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1055: 007f9c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1056: 007c86e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1057: 007cf528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1058: 0017df70 80 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ - 1059: 0054c748 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1059: 0054c7e8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ 1060: 007f8ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1061: 007c6564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1062: 007caa74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1063: 007f8fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1064: 007d3508 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_trace_events_trace_events │ │ │ │ 1065: 007f921a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_DSTATE │ │ │ │ 1066: 00737624 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1067: 007f8752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1068: 00256ba8 132 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1069: 007f8022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ - 1070: 00552184 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1070: 00552224 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1071: 007c5efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ 1072: 002f6448 144 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1073: 00590990 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1074: 0053cdcc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1073: 00590a30 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1074: 0053ce6c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1075: 007c5414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ - 1076: 00597890 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1077: 006d3b00 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1076: 00597930 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1077: 006d3ba0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1078: 007f8ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1079: 007f947e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ - 1080: 00403d34 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1080: 00403dd4 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1081: 007f968a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1082: 007d3c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1083: 004f2b44 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1083: 004f2be4 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1084: 00208bdc 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1085: 00554748 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1086: 004e69a8 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1085: 005547e8 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1086: 004e6a48 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1087: 007d2a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ - 1088: 0032cf88 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ + 1088: 0032d028 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1089: 007f8572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1090: 007f9868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ - 1091: 003a7324 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ + 1091: 003a73c4 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1092: 007f7fac 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ - 1093: 00563ad8 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1093: 00563b78 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1094: 002f6ac0 4 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1095: 00255824 288 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1096: 001b4330 336 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1097: 001b322c 616 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ - 1098: 0034edb4 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ - 1099: 0053bd6c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1098: 0034ee54 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ + 1099: 0053be0c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1100: 00735290 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ - 1101: 003c8e6c 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1101: 003c8f0c 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1102: 007f811c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1103: 0047b764 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1103: 0047b804 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1104: 007f9740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1105: 002077a4 128 FUNC GLOBAL DEFAULT 12 ptimer_set_count │ │ │ │ 1106: 007f8ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1107: 007d142c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1108: 007c6664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1109: 007f8076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1110: 004dcc64 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1111: 00359184 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1112: 00569d90 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1110: 004dcd04 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1111: 00359224 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1112: 00569e30 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1113: 0021c26c 148 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1114: 004daaf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1114: 004dab98 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ 1115: 002f07dc 364 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1116: 007ca244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1117: 007d4318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1118: 003c2908 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1118: 003c29a8 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1119: 007f8458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1120: 005bbdbc 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1120: 005bbe5c 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1121: 007f991c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1122: 007c80b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ - 1123: 005826a4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ - 1124: 0038ebac 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ + 1123: 00582744 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1124: 0038ec4c 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ 1125: 007c1f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1126: 0053b974 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1126: 0053ba14 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1127: 007cfc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1128: 007f8332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ - 1129: 00432054 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1129: 004320f4 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ 1130: 007ca414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1131: 001fd4cc 188 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1132: 007f847a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1133: 007d3fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1134: 0049b0bc 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1134: 0049b15c 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1135: 007c5f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1136: 007cbfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1137: 007f9586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ - 1138: 0051f50c 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1138: 0051f5ac 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1139: 007c3b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1140: 007f876a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_DSTATE │ │ │ │ 1141: 001dfd94 548 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1142: 007d1e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1143: 007f9130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1144: 00407100 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1144: 004071a0 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1145: 007d01c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1146: 007c6b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1147: 00542730 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1147: 005427d0 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1148: 00238f90 212 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1149: 007230b4 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ - 1150: 00559738 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1150: 005597d8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1151: 007c3b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1152: 007c65e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ 1153: 001c6a98 304 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1154: 007c280c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1155: 007f9406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1156: 007c7bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ 1157: 0072373c 12 OBJECT GLOBAL DEFAULT 21 PCIELinkWidth_lookup │ │ │ │ @@ -1165,213 +1165,213 @@ │ │ │ │ 1161: 0073520c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup32 │ │ │ │ 1162: 007d6be8 4 OBJECT GLOBAL DEFAULT 25 outgoing_args │ │ │ │ 1163: 007f8526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_HARD_RESET_DSTATE │ │ │ │ 1164: 007fa322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_DSTATE │ │ │ │ 1165: 001cb0d0 232 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1166: 007f90dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1167: 007f87f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ - 1168: 003ff914 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ - 1169: 005d6a14 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1170: 00424214 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1171: 00515cf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1168: 003ff9b4 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1169: 005d6ab4 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1170: 004242b4 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1171: 00515d94 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1172: 007238c0 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1173: 007f7f6f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1174: 007f997c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ - 1175: 003a767c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ - 1176: 0032fb54 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1177: 0057ac10 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1175: 003a771c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ + 1176: 0032fbf4 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ + 1177: 0057acb0 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1178: 007c8708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1179: 001c4878 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1180: 005a83e8 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1180: 005a8488 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1181: 007f96a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ - 1182: 003a2410 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1183: 00428278 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1182: 003a24b0 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ + 1183: 00428318 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1184: 001c6790 380 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1185: 007f960a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1186: 002330fc 428 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1187: 007ccb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_IOMMU_MEM_READL_EVENT │ │ │ │ 1188: 007fa2be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ - 1189: 0050da24 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1189: 0050dac4 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1190: 007f83da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ - 1191: 005346bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1191: 0053475c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1192: 007f8b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1193: 0051798c 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1193: 00517a2c 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1194: 002f3b84 76 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1195: 005236b0 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1195: 00523750 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1196: 0029c320 64 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1197: 007cc99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1198: 007ce568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1199: 007f924a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_DSTATE │ │ │ │ 1200: 007ccf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_EVENT │ │ │ │ - 1201: 00321ec0 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ + 1201: 00321f5c 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1202: 00222d34 24 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1203: 007c4320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1204: 007d492c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1205: 00298744 208 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1206: 00501374 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1206: 00501414 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1207: 007c82c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1208: 007d464c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1209: 007c30a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1210: 007f8ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1211: 007f944c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1212: 003fd2e4 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1213: 0054faa8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1212: 003fd384 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1213: 0054fb48 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1214: 007c5624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ 1215: 003077ac 36 FUNC GLOBAL DEFAULT 12 helper_rdasr17 │ │ │ │ - 1216: 006d3b60 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1216: 006d3c00 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1217: 007c8a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1218: 0073331c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ - 1219: 00393a08 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ + 1219: 00393aa8 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1220: 002bec60 52 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1221: 007f9f78 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ - 1222: 0054f798 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1223: 003b3dc8 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ - 1224: 00312cd8 100 FUNC GLOBAL DEFAULT 12 helper_wrpsr │ │ │ │ - 1225: 005ce3e0 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1226: 005c8f10 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1222: 0054f838 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1223: 003b3e68 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1224: 00312d74 100 FUNC GLOBAL DEFAULT 12 helper_wrpsr │ │ │ │ + 1225: 005ce480 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1226: 005c8fb0 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1227: 007f9442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1228: 007cc71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ 1229: 007f939e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1230: 007f9bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1231: 004f10cc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1231: 004f116c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1232: 001cd0d4 16 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1233: 00362a7c 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1233: 00362b1c 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1234: 007f874c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1235: 007cee54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ - 1236: 00573c70 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1236: 00573d10 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1237: 007f8736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1238: 007f953c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1239: 007f8bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1240: 007f8b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1241: 00559fcc 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1241: 0055a06c 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1242: 007f94cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1243: 007c7cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1244: 007f9916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ - 1245: 0038e56c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1246: 005be5c8 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1245: 0038e60c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ + 1246: 005be668 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1247: 007f9c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1248: 003c0168 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1249: 00597ad4 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1248: 003c0208 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1249: 00597b74 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1250: 007c1978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1251: 007317c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1252: 007f96e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1253: 004092bc 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1253: 0040935c 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1254: 007c5224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1255: 002fb87c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1256: 003b8e88 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1256: 003b8f28 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1257: 007f9880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1258: 007f9c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1259: 007c5bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1260: 00735188 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1261: 007f8bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1262: 003c91c0 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1262: 003c9260 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1263: 00305590 104 FUNC GLOBAL DEFAULT 12 helper_fsubd │ │ │ │ 1264: 007c9994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1265: 007f837e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1266: 0042a568 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1267: 005dd8b0 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1268: 00512c48 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1266: 0042a608 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1267: 005dd950 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1268: 00512ce8 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1269: 007cf9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1270: 007ccb88 360 OBJECT GLOBAL DEFAULT 24 hw_timer_trace_events │ │ │ │ - 1271: 005cb0c0 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1272: 005985f0 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ - 1273: 00431978 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1271: 005cb160 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1272: 00598690 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1273: 00431a18 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1274: 003057e4 284 FUNC GLOBAL DEFAULT 12 helper_fsubq │ │ │ │ - 1275: 0051df54 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1275: 0051dff4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1276: 00305438 80 FUNC GLOBAL DEFAULT 12 helper_fsubs │ │ │ │ 1277: 0027c734 40 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1278: 00268ca4 124 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1279: 007f967a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1280: 007c59b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ - 1281: 005436d0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1282: 00563f88 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1281: 00543770 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1282: 00564028 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1283: 007ce4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1284: 007c3140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1285: 00560e10 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1285: 00560eb0 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1286: 007d5c30 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1287: 007f814e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1288: 007f8e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ - 1289: 00354794 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ + 1289: 00354834 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1290: 002cde38 108 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1291: 007f98b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1292: 00252a70 224 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1293: 007f8d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1294: 001c3e1c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1295: 004792d4 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ - 1296: 00512694 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1295: 00479374 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1296: 00512734 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1297: 007cafb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1298: 0073cfc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrtd │ │ │ │ 1299: 001c4430 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1300: 002f99f0 220 FUNC GLOBAL DEFAULT 12 qmp_x_query_opcount │ │ │ │ 1301: 007235a0 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1302: 007f925a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_READ_DSTATE │ │ │ │ 1303: 007cfaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1304: 007ca964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1305: 00547368 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1305: 00547408 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1306: 007d3dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1307: 00431344 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1307: 004313e4 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1308: 0026a3c8 436 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ - 1309: 0059d264 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1309: 0059d304 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1310: 007cdf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1311: 00416734 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1312: 0035123c 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ - 1313: 00502894 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1311: 004167d4 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1312: 003512dc 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ + 1313: 00502934 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1314: 007f9d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ - 1315: 0035275c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ + 1315: 003527fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1316: 007f99ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1317: 0026b7bc 32 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1318: 003065e4 140 FUNC GLOBAL DEFAULT 12 helper_fnaddd │ │ │ │ 1319: 001af03c 248 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ 1320: 0073d044 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrtq │ │ │ │ - 1321: 004f3604 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1321: 004f36a4 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1322: 0073b994 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrts │ │ │ │ 1323: 007c1918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1324: 002f4be4 344 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ 1325: 007f9128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1326: 007f94f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1327: 00281df4 224 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1328: 007f9bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1329: 00733298 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ - 1330: 004ea208 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1330: 004ea2a8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1331: 00211bcc 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ 1332: 00297194 24 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1333: 007cb9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1334: 007f9d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1335: 0030650c 112 FUNC GLOBAL DEFAULT 12 helper_fnadds │ │ │ │ - 1336: 004f81d4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1337: 00572044 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1336: 004f8274 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1337: 005720e4 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1338: 001cb24c 24 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1339: 007f8f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1340: 007f8318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ 1341: 007c8158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1342: 007f9b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1343: 00290378 196 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1344: 007f9ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1345: 007f9792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1346: 004d79d4 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1346: 004d7a74 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1347: 007f8080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1348: 0029bef4 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1349: 007f8da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1350: 007c6584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1351: 007c3050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1352: 007f85d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ - 1353: 00506bd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1353: 00506c70 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ 1354: 007c7ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ - 1355: 003a928c 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ - 1356: 0053601c 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1355: 003a932c 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ + 1356: 005360bc 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1357: 007f9768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ - 1358: 003efc84 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ - 1359: 004b7600 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ - 1360: 0039315c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ - 1361: 00586b3c 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1358: 003efd24 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1359: 004b76a0 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1360: 003931fc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ + 1361: 00586bdc 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1362: 007cc73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1363: 007c6594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ - 1364: 005d903c 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1364: 005d90dc 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1365: 007f90ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1366: 00590c98 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1366: 00590d38 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1367: 007c6a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1368: 007c4f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1369: 001aee38 264 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1370: 007c2c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ 1371: 001c4730 208 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_vaddr │ │ │ │ 1372: 001b57f0 8 FUNC GLOBAL DEFAULT 12 bfloat16_maximum_number │ │ │ │ 1373: 007f8fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SELECT_DSTATE │ │ │ │ @@ -1379,4479 +1379,4479 @@ │ │ │ │ 1375: 0024f9e4 840 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_element │ │ │ │ 1376: 007f8d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_DSTATE │ │ │ │ 1377: 007d49d8 0 NOTYPE GLOBAL DEFAULT 25 __bss_start │ │ │ │ 1378: 007f9824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_DSTATE │ │ │ │ 1379: 007f9800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1380: 00208170 112 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1381: 001b509c 16 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ - 1382: 0059249c 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1382: 0059253c 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1383: 007f943c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1384: 007f9bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1385: 007c5324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1386: 007cec18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1387: 007cab44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ 1388: 007c67b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_EVENT │ │ │ │ 1389: 001be424 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1390: 007f8a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1391: 007f9a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ - 1392: 0033e438 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ + 1392: 0033e4d8 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1393: 002697c0 52 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ 1394: 007f8de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1395: 007f8880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ 1396: 007d2730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1397: 007f8b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1398: 0036d9a8 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1399: 0051e0c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1398: 0036da48 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1399: 0051e164 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1400: 007d32e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1401: 001bef8c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1402: 005850e4 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1402: 00585184 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ 1403: 007cfea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ 1404: 007caed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1405: 0056539c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1405: 0056543c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1406: 007d1cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC64_CPU_CHECK_IRQS_SET_IRQ_EVENT │ │ │ │ 1407: 007c6574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ - 1408: 0050cfb8 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1408: 0050d058 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1409: 007f99c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ - 1410: 00432ab4 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1410: 00432b54 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1411: 007cca0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1412: 003c3ed8 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ - 1413: 005a743c 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1412: 003c3f78 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1413: 005a74dc 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1414: 007f8adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1415: 0026a240 392 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1416: 007f94b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1417: 007f9b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1418: 007cdb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ 1419: 007f9322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_SUCCESS_DSTATE │ │ │ │ - 1420: 0034fd14 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ + 1420: 0034fdb4 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ 1421: 007323a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64i │ │ │ │ 1422: 002a4d24 52 FUNC GLOBAL DEFAULT 12 multifd_send_data_alloc │ │ │ │ 1423: 001ac804 284 FUNC GLOBAL DEFAULT 12 float64_to_int16 │ │ │ │ 1424: 007c4f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_EVENT │ │ │ │ - 1425: 0032f1ac 916 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ + 1425: 0032f24c 916 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ 1426: 007c9b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_READ_EVENT │ │ │ │ 1427: 007f9346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1428: 007cbf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1429: 007f97a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1430: 007c5984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1431: 007f8d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ - 1432: 00564fc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1432: 00565060 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1433: 00731b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1434: 007d0538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ 1435: 007cdf88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ - 1436: 00367b74 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1436: 00367c14 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1437: 007cfc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1438: 007f8848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1439: 00263a00 648 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1440: 00562970 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1440: 00562a10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1441: 007f848a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ 1442: 007f85f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ - 1443: 0054d8e8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ - 1444: 005cd128 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1443: 0054d988 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1444: 005cd1c8 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1445: 001b07cc 252 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1446: 007c5904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1447: 0017df0c 64 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1448: 0057a23c 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ - 1449: 0042887c 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1448: 0057a2dc 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1449: 0042891c 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1450: 007c2180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1451: 00520e70 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1451: 00520f10 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ 1452: 007f878c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ 1453: 007d3c38 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ - 1454: 004c1064 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ - 1455: 0038a638 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ + 1454: 004c1104 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1455: 0038a6d8 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1456: 007f8fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ - 1457: 004d9f1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1457: 004d9fbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1458: 007f832a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ - 1459: 0053ac3c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1459: 0053acdc 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1460: 00276c90 24 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1461: 007c6e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1462: 007f82c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1463: 00543a00 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1463: 00543aa0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1464: 007f94c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1465: 007d2cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1466: 007c8538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1467: 0020b170 176 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1468: 005b0fc8 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1469: 00563974 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1468: 005b1068 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1469: 00563a14 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1470: 007f899c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ - 1471: 0059f254 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ - 1472: 004ec640 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1473: 0053677c 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1474: 003f965c 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1471: 0059f2f4 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1472: 004ec6e0 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1473: 0053681c 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1474: 003f96fc 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1475: 007d11cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1476: 0020ffc0 8 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1477: 007f8568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1478: 007f85a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1479: 001b3b70 288 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1480: 00207ca4 8 FUNC GLOBAL DEFAULT 12 ptimer_get_limit │ │ │ │ - 1481: 003b34ac 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1481: 003b354c 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1482: 007f89d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1483: 007ca9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1484: 007f9896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1485: 001ac920 268 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1486: 0054ca90 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1487: 00543dc8 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1486: 0054cb30 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1487: 00543e68 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1488: 007c1698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1489: 007c7524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ - 1490: 004d9ec0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1491: 003c08ac 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1490: 004d9f60 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1491: 003c094c 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ 1492: 007f97be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ - 1493: 005d4f94 8 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ + 1493: 005d5034 8 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1494: 007f8938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1495: 007cbcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1496: 004a03a8 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1496: 004a0448 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ 1497: 001d2cec 172 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1498: 0071a208 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1499: 007f95d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1500: 007f8894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ - 1501: 005cadd8 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1502: 00462ec4 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1501: 005cae78 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1502: 00462f64 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ 1503: 007cceb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_EVENT │ │ │ │ - 1504: 0055f080 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1504: 0055f120 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1505: 00258f3c 116 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1506: 007f9918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1507: 0071eee8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1508: 0041b68c 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1508: 0041b72c 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1509: 002f1088 164 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1510: 003689ac 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1511: 005760d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1512: 00516fe8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1510: 00368a4c 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1511: 00576170 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1512: 00517088 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1513: 007d35fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1514: 007c7c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1515: 007cac44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_WRITE_EVENT │ │ │ │ 1516: 007d0028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1517: 005e2f80 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ - 1518: 0032313c 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ - 1519: 005cb588 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1520: 004dcd1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1517: 005e3020 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1518: 003231d8 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ + 1519: 005cb628 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1520: 004dcdbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1521: 0017dfc0 24 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1522: 007cd240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_EVENT │ │ │ │ 1523: 00252b50 1244 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1524: 0052487c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1524: 0052491c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1525: 001a92e4 332 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1526: 007f84a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1527: 00506d9c 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1528: 00407c80 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1527: 00506e3c 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1528: 00407d20 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1529: 007f9cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1530: 007c81a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1531: 00552754 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1531: 005527f4 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1532: 001c2b8c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1533: 007d0398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ - 1534: 003a3918 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ + 1534: 003a39b8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1535: 007c3b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1536: 002db250 352 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1537: 00218c2c 604 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1538: 007ca534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1539: 005291d0 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1539: 00529270 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1540: 007d54e0 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ 1541: 00239900 1008 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1542: 007f8084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1543: 001cb53c 132 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ 1544: 007caf64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1545: 007f9550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1546: 007ce298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ - 1547: 004f93f0 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1547: 004f9490 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1548: 007c8168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1549: 007f917e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1550: 00726580 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1551: 001a8b74 364 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1552: 007f9102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1553: 007c1528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1554: 00577af4 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ - 1555: 0050ed68 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1556: 00360c24 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1554: 00577b94 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1555: 0050ee08 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1556: 00360cc4 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1557: 002dbc54 292 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1558: 007c1e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ - 1559: 0034b3e8 20 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ + 1559: 0034b488 20 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1560: 007c3cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ - 1561: 00432e84 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1561: 00432f24 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1562: 007c2450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1563: 007f9786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1564: 001c3e24 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ 1565: 007cd160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_HIT_EVENT │ │ │ │ - 1566: 0055d000 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1567: 00555e40 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1568: 00408648 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1569: 00402e08 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1566: 0055d0a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1567: 00555ee0 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1568: 004086e8 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1569: 00402ea8 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1570: 007f9850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1571: 001dc1d0 204 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1572: 00734c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1573: 007c7514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ - 1574: 005ddb24 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1574: 005ddbc4 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1575: 007f8a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1576: 0017dfd8 356 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1577: 007f97a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1578: 004cc218 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1578: 004cc2b8 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1579: 007f9c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1580: 00275920 208 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1581: 007ca1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1582: 007f99aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ - 1583: 006d3a88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1584: 004288ec 240 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1583: 006d3b28 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1584: 0042898c 240 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1585: 007c6af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1586: 007d20e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ - 1587: 00590e3c 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1587: 00590edc 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1588: 007f84fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1589: 007d2500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1590: 001c3718 328 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ - 1591: 0039bc00 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ - 1592: 0033d8f4 1636 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ + 1591: 0039bca0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ + 1592: 0033d994 1636 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1593: 007f96d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1594: 007f8d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1595: 001c2c38 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1596: 001aca2c 264 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1597: 007f8358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1598: 007f8c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1599: 005438e8 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1600: 005a7990 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1599: 00543988 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1600: 005a7a30 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1601: 007d1be8 96 OBJECT GLOBAL DEFAULT 24 target_sparc_trace_events │ │ │ │ 1602: 007f88f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1603: 007d3358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1604: 004ea104 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1604: 004ea1a4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1605: 007c3200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ - 1606: 003f4868 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1606: 003f4908 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ 1607: 007f94e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1608: 007f9160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1609: 004dbc94 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1610: 004f5570 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ - 1611: 0038db20 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ - 1612: 00534ebc 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1609: 004dbd34 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1610: 004f5610 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1611: 0038dbc0 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ + 1612: 00534f5c 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1613: 007f9974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1614: 007f8bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1615: 004e1a44 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1615: 004e1ae4 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ 1616: 007f8764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITEB_DSTATE │ │ │ │ - 1617: 005e1a8c 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1617: 005e1b2c 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1618: 007cb95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1619: 007f7fba 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1620: 007f970c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1621: 00724314 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1622: 007c6ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ - 1623: 005caaac 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1623: 005cab4c 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1624: 007f9a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1625: 002e818c 140 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1626: 002a9fe8 36 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1627: 001a9430 332 FUNC GLOBAL DEFAULT 12 bfloat16_to_float64 │ │ │ │ 1628: 007d1ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_EVENT │ │ │ │ 1629: 007f9c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1630: 007f97ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1631: 007f8a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1632: 002035e8 320 FUNC GLOBAL DEFAULT 12 sun4m_fdctrl_init │ │ │ │ - 1633: 003a507c 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1634: 004d6c0c 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1633: 003a511c 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ + 1634: 004d6cac 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1635: 007c71b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ - 1636: 00312d3c 160 FUNC GLOBAL DEFAULT 12 helper_rdpsr │ │ │ │ + 1636: 00312dd8 160 FUNC GLOBAL DEFAULT 12 helper_rdpsr │ │ │ │ 1637: 00734bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1638: 007d417c 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ - 1639: 00357b50 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ + 1639: 00357bf0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1640: 007cf648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 1641: 007f8784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 1642: 007f990a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 1643: 003591e4 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ - 1644: 003f8d30 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 1643: 00359284 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 1644: 003f8dd0 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 1645: 007f7f95 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 1646: 007f7ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 1647: 007f84c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 1648: 007f9248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_DSTATE │ │ │ │ - 1649: 00364c44 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ - 1650: 003a54f0 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ + 1649: 00364ce4 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 1650: 003a5590 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 1651: 007f801c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 1652: 007cbb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ - 1653: 003530c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ - 1654: 0036aedc 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 1655: 004f6e0c 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 1653: 00353160 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ + 1654: 0036af7c 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 1655: 004f6eac 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 1656: 007d3368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 1657: 007f8742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 1658: 005e01f4 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 1658: 005e0294 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 1659: 007c3704 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 1660: 0054ad38 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 1661: 00573de0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 1660: 0054add8 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 1661: 00573e80 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 1662: 00225484 12 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 1663: 001a8ce0 368 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 1664: 007f99e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ - 1665: 00479688 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ - 1666: 003a5bc4 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ + 1665: 00479728 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 1666: 003a5c64 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 1667: 007f7fa2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 1668: 007d479c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ - 1669: 00431568 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ - 1670: 005c2524 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 1669: 00431608 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 1670: 005c25c4 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 1671: 007cd010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_READ_EVENT │ │ │ │ 1672: 007f93c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 1673: 007d3198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 1674: 007243d4 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 1675: 007cecb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 1676: 007cdd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ 1677: 007f9a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_CPU_RESET_INTERRUPT_DSTATE │ │ │ │ - 1678: 0046deb0 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 1679: 004810d8 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 1678: 0046df50 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 1679: 00481178 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 1680: 007f9332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ - 1681: 00344c64 2576 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ + 1681: 00344d04 2576 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 1682: 002fb890 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ - 1683: 004ea174 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 1684: 00425470 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ - 1685: 005b7a78 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 1686: 004de784 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ - 1687: 005b78e0 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 1683: 004ea214 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 1684: 00425510 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 1685: 005b7b18 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 1686: 004de824 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 1687: 005b7980 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 1688: 007c7204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 1689: 007f9a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 1690: 00222f24 704 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 1691: 00424054 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 1691: 004240f4 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 1692: 007f9c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 1693: 007f87f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 1694: 001c2ce8 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ - 1695: 00357948 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ - 1696: 00320284 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ + 1695: 003579e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ + 1696: 00320320 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 1697: 002b5c80 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ - 1698: 0036bf40 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 1698: 0036bfe0 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 1699: 007f92ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ - 1700: 003a6440 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ + 1700: 003a64e0 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 1701: 007f8dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 1702: 007c1fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 1703: 007d0c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ 1704: 007c2470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_REQ_EVENT │ │ │ │ 1705: 007f8f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_SEND_DSTATE │ │ │ │ 1706: 001cb940 16 FUNC GLOBAL DEFAULT 12 qemu_console_get_index │ │ │ │ 1707: 007c9f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 1708: 007c5c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ - 1709: 00350a30 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ - 1710: 0032f608 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ + 1709: 00350ad0 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ + 1710: 0032f6a8 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 1711: 0071dc34 1152 OBJECT GLOBAL DEFAULT 21 monitor_defs │ │ │ │ - 1712: 0036a8c4 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 1712: 0036a964 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 1713: 007d20d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 1714: 001cd088 24 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ - 1715: 00391da4 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 1716: 005d8598 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 1717: 00427448 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ - 1718: 005d155c 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 1719: 004266f4 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ - 1720: 0056e424 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 1721: 005a7d88 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 1715: 00391e44 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ + 1716: 005d8638 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 1717: 004274e8 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 1718: 005d15fc 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 1719: 00426794 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 1720: 0056e4c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 1721: 005a7e28 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 1722: 007d0478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 1723: 007f9a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ - 1724: 00538ba0 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 1724: 00538c40 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 1725: 007c3fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ - 1726: 005bfa14 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 1727: 00437d78 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 1726: 005bfab4 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 1727: 00437e18 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 1728: 007f995c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 1729: 00569f5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 1729: 00569ffc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 1730: 001caaf8 232 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 1731: 007f9b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 1732: 007d0638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 1733: 003bfda4 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 1733: 003bfe44 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 1734: 001e83e4 336 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 1735: 007d54d4 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 1736: 007c4b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 1737: 007f8afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 1738: 00434d84 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 1738: 00434e24 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 1739: 007ca684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 1740: 007fa2e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 1741: 007f870c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 1742: 005c41a8 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 1742: 005c4248 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 1743: 007bba80 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 1744: 007c7154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 1745: 007cb85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 1746: 00734b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ 1747: 0073c888 132 OBJECT GLOBAL DEFAULT 24 helper_info_rett │ │ │ │ 1748: 001cb334 272 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 1749: 005232e0 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 1750: 005c64b8 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ - 1751: 00386c10 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 1752: 0040715c 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 1749: 00523380 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 1750: 005c6558 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 1751: 00386cb0 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ + 1752: 004071fc 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 1753: 001bcf58 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ - 1754: 0035874c 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ + 1754: 003587ec 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 1755: 007f9c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1756: 00726620 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 1757: 007f8e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 1758: 007cd9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 1759: 0021d3e0 24 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 1760: 007f937e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ 1761: 007cd0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_VALUE_EVENT │ │ │ │ 1762: 007f7f9e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ - 1763: 0051cdbc 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 1764: 004eec58 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 1763: 0051ce5c 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 1764: 004eecf8 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 1765: 007ca6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ - 1766: 0050f308 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 1766: 0050f3a8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 1767: 007cd1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_ENABLE_EVENT │ │ │ │ 1768: 007f8e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 1769: 00290d38 340 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 1770: 007f8584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 1771: 0029c750 528 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 1772: 00723c38 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 1773: 007f838e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ - 1774: 005363ec 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 1774: 0053648c 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 1775: 007ce408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 1776: 007d6ab4 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 1777: 007f86e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 1778: 007f8214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 1779: 0020fae0 792 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 1780: 007c2ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 1781: 007fa332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 1782: 007f9ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 1783: 004ea510 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 1783: 004ea5b0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 1784: 007f8cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 1785: 00723568 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 1786: 007fa2da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 1787: 00366b7c 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 1787: 00366c1c 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 1788: 007f80c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 1789: 007f9d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 1790: 004dbc38 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 1790: 004dbcd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 1791: 007f8bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 1792: 005a44a4 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ - 1793: 006b1070 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 1792: 005a4544 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 1793: 006b1110 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 1794: 007fa2d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 1795: 007f9294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_ENABLE_DSTATE │ │ │ │ 1796: 007d2440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ - 1797: 004d431c 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 1798: 0057c640 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 1799: 0059ddc4 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 1797: 004d43bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 1798: 0057c6e0 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 1799: 0059de64 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ 1800: 007ca874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 1801: 003f8d48 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 1802: 005ca28c 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 1801: 003f8de8 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 1802: 005ca32c 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ 1803: 001b5820 8 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 1804: 007d04d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 1805: 007c5e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 1806: 002aad14 36 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 1807: 00735314 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 1808: 007ce928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ 1809: 007f826a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 1810: 005a80b8 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 1810: 005a8158 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 1811: 007f8de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 1812: 007c7244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 1813: 002fb700 236 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ - 1814: 00426990 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 1814: 00426a30 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 1815: 007c9304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 1816: 0019f358 5804 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 1817: 007f8c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 1818: 007f8bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 1819: 007c3bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 1820: 007d0578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ - 1821: 0058c1a0 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 1821: 0058c240 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 1822: 007cb57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 1823: 00431de8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 1823: 00431e88 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 1824: 007f938a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 1825: 001bcffc 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ - 1826: 003ed018 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ - 1827: 00428394 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 1826: 003ed0b8 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 1827: 00428434 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 1828: 0028d710 620 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 1829: 007cff58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 1830: 007f9c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 1831: 005aa1cc 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 1831: 005aa26c 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 1832: 002759f0 220 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 1833: 007d16ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ 1834: 007f8388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 1835: 002f79b4 96 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 1836: 002d2ae0 412 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ - 1837: 0035579c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ + 1837: 0035583c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 1838: 007cbf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 1839: 005e1a94 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ - 1840: 00355250 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ + 1839: 005e1b34 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 1840: 003552f0 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 1841: 007d4028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 1842: 001af740 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 1843: 0054807c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 1843: 0054811c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 1844: 001c6224 188 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 1845: 007f8f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 1846: 007f8334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 1847: 0057cd14 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 1847: 0057cdb4 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 1848: 007f95f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 1849: 007cdf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 1850: 005abf40 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ - 1851: 00539288 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 1852: 0052aa28 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 1850: 005abfe0 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 1851: 00539328 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 1852: 0052aac8 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 1853: 007f81ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 1854: 007d0208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 1855: 00590f04 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 1855: 00590fa4 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 1856: 007cc85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 1857: 003f7b34 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 1858: 0042799c 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 1859: 003f7150 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 1857: 003f7bd4 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 1858: 00427a3c 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 1859: 003f71f0 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ 1860: 007f8b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ 1861: 007cf7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_MEM_FAULT_CPU_INDEX_EVENT │ │ │ │ - 1862: 00542e14 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 1862: 00542eb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 1863: 007c4310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ - 1864: 00336620 48 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ + 1864: 003366c0 48 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 1865: 007c8348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 1866: 007f9890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ 1867: 007d14dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 1868: 007f8a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 1869: 002f4d3c 172 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 1870: 007f8b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 1871: 0023b744 576 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 1872: 007f9194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 1873: 004260ec 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ - 1874: 00577e00 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 1873: 0042618c 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 1874: 00577ea0 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 1875: 007f992e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 1876: 005172ac 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ - 1877: 0059e668 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 1878: 00560170 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ - 1879: 004dca98 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 1880: 005d65bc 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 1876: 0051734c 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 1877: 0059e708 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 1878: 00560210 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 1879: 004dcb38 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 1880: 005d665c 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 1881: 007cab34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ - 1882: 005592d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 1882: 00559374 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 1883: 007f988c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 1884: 00217f90 1020 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 1885: 007f8902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ - 1886: 003a7a48 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ + 1886: 003a7ae8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 1887: 007f9aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ - 1888: 0052be60 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 1888: 0052bf00 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 1889: 007f7d38 180 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 1890: 007f9988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ - 1891: 003531cc 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ + 1891: 0035326c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 1892: 007d4248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ 1893: 001b155c 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ 1894: 007c8a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 1895: 00281548 308 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 1896: 007f911a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ - 1897: 0038f06c 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ + 1897: 0038f10c 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 1898: 007f8966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 1899: 007c9894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ - 1900: 003c00d4 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 1900: 003c0174 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 1901: 007d56bc 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 1902: 007c6b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 1903: 007c4a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 1904: 00739ca4 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 1905: 007f9016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 1906: 005d9130 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ - 1907: 0039a93c 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 1908: 0054947c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ - 1909: 006e4c4c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ - 1910: 003519c4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ + 1906: 005d91d0 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 1907: 0039a9dc 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ + 1908: 0054951c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 1909: 006e4cec 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 1910: 00351a64 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 1911: 007d3408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 1912: 001c4154 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 1913: 002683c8 44 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 1914: 007f9558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ - 1915: 00417f30 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 1915: 00417fd0 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ 1916: 007f837c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 1917: 007f9080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 1918: 0036cfa4 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 1918: 0036d044 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 1919: 007f8b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 1920: 005cb23c 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 1921: 0050de90 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 1920: 005cb2dc 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 1921: 0050df30 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 1922: 007cf998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 1923: 0055ef6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 1923: 0055f00c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 1924: 007ca5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 1925: 007f96ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 1926: 007c49f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ 1927: 00264d40 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 1928: 007c4a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 1929: 007d2290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 1930: 003c8a2c 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 1930: 003c8acc 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 1931: 007d3c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 1932: 007f92d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 1933: 001bd0a0 184 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 1934: 007cf6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ - 1935: 0043bb84 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ - 1936: 005a70cc 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 1935: 0043bc24 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 1936: 005a716c 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 1937: 007cda98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 1938: 007f8912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ 1939: 007f9504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 1940: 007f8f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 1941: 005392a4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ - 1942: 005a6024 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 1943: 00528e34 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 1944: 0053834c 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 1941: 00539344 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 1942: 005a60c4 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 1943: 00528ed4 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 1944: 005383ec 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 1945: 007f9c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 1946: 007cfdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 1947: 007cfe88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 1948: 007f82e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 1949: 007d29d8 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 1950: 007f8ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 1951: 007f9982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 1952: 007d3d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 1953: 007f8d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 1954: 005628b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 1955: 00552fc8 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 1956: 004e5df0 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 1957: 0059b628 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 1958: 0051595c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 1954: 00562958 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 1955: 00553068 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 1956: 004e5e90 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 1957: 0059b6c8 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 1958: 005159fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 1959: 007f8faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 1960: 007d1cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC64_CPU_CHECK_IRQS_RESET_IRQ_EVENT │ │ │ │ 1961: 007f9bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ - 1962: 00386a90 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ + 1962: 00386b30 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 1963: 002aae38 664 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ - 1964: 003739c8 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 1965: 00423514 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 1964: 00373a68 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ + 1965: 004235b4 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 1966: 007c89f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 1967: 007d141c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ - 1968: 00599f94 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 1968: 0059a034 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 1969: 007fa278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 1970: 007c6734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 1971: 00215928 8 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 1972: 007f8c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 1973: 007f9012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 1974: 00418b4c 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 1974: 00418bec 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 1975: 007c5854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 1976: 007f9c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 1977: 007c4c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ - 1978: 003403e8 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 1979: 004d4c0c 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 1978: 00340488 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ + 1979: 004d4cac 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 1980: 001bf86c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 1981: 0057f1e0 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 1981: 0057f280 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 1982: 007fa2de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 1983: 007f9cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 1984: 0026b860 1548 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 1985: 007f86ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 1986: 0041c02c 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 1986: 0041c0cc 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 1987: 007fa2b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 1988: 003a3d58 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ + 1988: 003a3df8 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 1989: 007cd9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 1990: 0029b8dc 24 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ 1991: 007f9dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 1992: 007d481c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 1993: 007f9244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_DSTATE │ │ │ │ 1994: 007f974a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 1995: 007ce0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ - 1996: 003566b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ + 1996: 00356754 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 1997: 007f96de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ - 1998: 0037278c 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 1999: 0035e2d8 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2000: 004245cc 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 1998: 0037282c 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ + 1999: 0035e378 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2000: 0042466c 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2001: 007d36ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2002: 002b48d8 68 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2003: 002beccc 96 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ - 2004: 005d599c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ - 2005: 00394318 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ + 2004: 005d5a3c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2005: 003943b8 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ 2006: 007c58d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ - 2007: 005283dc 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2007: 0052847c 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2008: 0026dd9c 516 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2009: 007d3998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2010: 007f92ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ - 2011: 003224d0 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ + 2011: 0032256c 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2012: 0024e7c0 8 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ 2013: 007cbe4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2014: 007cf8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ - 2015: 005accb4 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2015: 005acd54 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2016: 007c88a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2017: 007f847e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2018: 004bd3e4 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2019: 0050d500 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ - 2020: 003ccf18 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2018: 004bd484 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2019: 0050d5a0 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2020: 003ccfb8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2021: 007c5eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2022: 007c2240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ - 2023: 0052aa44 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2023: 0052aae4 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2024: 007d1a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2025: 00540e48 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2025: 00540ee8 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2026: 007f935e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2027: 003ed1d8 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2027: 003ed278 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2028: 0020ffc8 8 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2029: 007f8a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2030: 004f1ca8 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2031: 003aa024 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ + 2030: 004f1d48 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2031: 003aa0c4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2032: 001ba038 140 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ 2033: 007f8060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2034: 007d1c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN_HELPER_GREGSET_ERROR_EVENT │ │ │ │ 2035: 007f8024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ - 2036: 0034b104 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ + 2036: 0034b1a4 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2037: 00739bf4 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ - 2038: 005b965c 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2038: 005b96fc 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2039: 007f980a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2040: 00739c14 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ - 2041: 003718e8 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2042: 00579650 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2041: 00371988 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ + 2042: 005796f0 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2043: 00739c54 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2044: 002a4d58 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2045: 007ce4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2046: 005c66c4 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2046: 005c6764 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2047: 007cb72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ 2048: 0026832c 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ - 2049: 004eaa44 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2049: 004eaae4 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ 2050: 007d03c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2051: 001c5358 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ - 2052: 005d3c04 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ - 2053: 003563f0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ + 2052: 005d3ca4 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2053: 00356490 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2054: 00277214 1088 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2055: 007c9bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2056: 0055f304 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2056: 0055f3a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2057: 007f95b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ - 2058: 00408ec4 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2059: 005c6af4 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2058: 00408f64 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2059: 005c6b94 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2060: 007ca144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2061: 0045fa6c 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2061: 0045fb0c 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2062: 00224e94 396 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ - 2063: 0038fc7c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ - 2064: 0032f5a4 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ + 2063: 0038fd1c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ + 2064: 0032f644 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ 2065: 0024e83c 104 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2066: 004ef8f0 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ - 2067: 0052ab90 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2066: 004ef990 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2067: 0052ac30 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2068: 007f7fb7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2069: 006d2af0 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2069: 006d2b90 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2070: 007c9334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2071: 007f980e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2072: 004e417c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2073: 0036a4b0 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2072: 004e421c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2073: 0036a550 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2074: 007ce078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ - 2075: 0034f56c 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ - 2076: 0031d9c8 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ + 2075: 0034f60c 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ + 2076: 0031da64 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2077: 003078dc 1568 FUNC GLOBAL DEFAULT 12 helper_ld_asi │ │ │ │ 2078: 007ceba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2079: 007f8874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2080: 007f992a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2081: 007d17bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2082: 0054f4b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2082: 0054f558 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2083: 002750a8 364 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2084: 00307038 120 FUNC GLOBAL DEFAULT 12 cpu_put_fsr │ │ │ │ 2085: 007d39c8 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2086: 002b4bb4 268 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2087: 007f8724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2088: 0057b048 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2089: 0056bfe0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2088: 0057b0e8 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2089: 0056c080 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2090: 001bb080 348 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2091: 00254600 1244 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ - 2092: 005a8f08 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ - 2093: 0056cc7c 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2092: 005a8fa8 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2093: 0056cd1c 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2094: 007cc96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2095: 007f9856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2096: 007c3cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2097: 007d11fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2098: 007f88aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2099: 007d14ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ - 2100: 003a3e20 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ + 2100: 003a3ec0 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2101: 007f8830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2102: 005563e0 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2102: 00556480 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ 2103: 007f94be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2104: 00267344 340 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2105: 00572854 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2106: 0055db84 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2105: 005728f4 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2106: 0055dc24 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2107: 007389bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2108: 007f8498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ - 2109: 0057a6e0 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2109: 0057a780 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2110: 007f8d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ - 2111: 004f5854 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ - 2112: 0041bb88 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2113: 003d67c4 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2111: 004f58f4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2112: 0041bc28 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2113: 003d6864 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2114: 007f9860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2115: 004186b4 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2116: 0035e7d0 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2115: 00418754 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2116: 0035e870 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2117: 00723528 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2118: 001cff0c 140 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2119: 007d495c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ - 2120: 00399a3c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2121: 003f991c 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2120: 00399adc 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ + 2121: 003f99bc 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2122: 001e88e4 4364 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2123: 00723d68 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ - 2124: 0054e994 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2125: 003bfab0 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2124: 0054ea34 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2125: 003bfb50 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ 2126: 007cc3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2127: 007d138c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2128: 00437d90 876 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2128: 00437e30 876 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2129: 007f99c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2130: 00726508 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2131: 007cc79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2132: 007c4b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2133: 00570d68 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2134: 005a9774 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2133: 00570e08 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2134: 005a9814 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2135: 007f88ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2136: 007d59ec 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2137: 00724114 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2138: 00736208 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2139: 007f9712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2140: 007f9956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2141: 0056508c 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ - 2142: 004194a4 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2141: 0056512c 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2142: 00419544 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2143: 007f8ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2144: 0017af70 204 FUNC GLOBAL DEFAULT 12 main │ │ │ │ 2145: 007f8be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ - 2146: 0053a324 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2146: 0053a3c4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2147: 007d0818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2148: 007c5334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2149: 007f88ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2150: 007c9d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2151: 007266e8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2152: 002771fc 24 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2153: 0072451c 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2154: 007c1808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ - 2155: 00350998 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ + 2155: 00350a38 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ 2156: 007f9d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2157: 00427054 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2157: 004270f4 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2158: 007f95de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2159: 001ca28c 400 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2160: 007f8ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2161: 001b0ca8 248 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2162: 007f9a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN_HELPER_GREGSET_ERROR_DSTATE │ │ │ │ 2163: 007d3188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2164: 001b5898 64 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2165: 006d3a58 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ - 2166: 00355080 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ + 2165: 006d3af8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2166: 00355120 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2167: 007cede4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ - 2168: 0054ef54 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ - 2169: 00394d78 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ + 2168: 0054eff4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2169: 00394e18 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2170: 007cc68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2171: 007c1f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2172: 007f9120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2173: 007f9308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2174: 007f98e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ - 2175: 003a6f50 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ + 2175: 003a6ff0 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2176: 007c6e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2177: 0047c044 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2177: 0047c0e4 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2178: 007c5b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2179: 007d2420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2180: 007f8c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2181: 007f9554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2182: 007c9444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2183: 0050fa10 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2183: 0050fab0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2184: 007f8206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2185: 0021c018 296 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ - 2186: 00354060 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2187: 0046fb7c 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2188: 0058c050 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2186: 00354100 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ + 2187: 0046fc1c 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2188: 0058c0f0 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2189: 007f9d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2190: 007c4824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2191: 005d5a38 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ - 2192: 004b9fec 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2191: 005d5ad8 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2192: 004ba08c 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2193: 007d1bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2194: 007f83c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ - 2195: 00337ab8 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ + 2195: 00337b58 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2196: 007f9106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ - 2197: 006e4c08 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2197: 006e4ca8 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2198: 007f8960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2199: 007c4ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ - 2200: 00320db8 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ - 2201: 00531b20 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2200: 00320e54 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ + 2201: 00531bc0 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ 2202: 001b57a0 8 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2203: 00368e74 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2203: 00368f14 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2204: 007cfdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2205: 007c7fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2206: 004e5a48 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2206: 004e5ae8 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2207: 00254bf4 764 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2208: 007d49ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ - 2209: 005a7b20 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ - 2210: 005766ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2209: 005a7bc0 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2210: 0057678c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2211: 007c34a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2212: 004b8988 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2213: 00449800 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2212: 004b8a28 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2213: 004498a0 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2214: 007c31c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ - 2215: 0050afe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2215: 0050b088 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2216: 00723580 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ 2217: 007cf618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ - 2218: 0036f6bc 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ + 2218: 0036f75c 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2219: 007f971a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2220: 007f971c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ - 2221: 0034f240 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ + 2221: 0034f2e0 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2222: 007ce178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2223: 007c9d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ 2224: 007c9e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ 2225: 002631ac 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ - 2226: 003328cc 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2227: 00405ec8 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2226: 0033296c 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ + 2227: 00405f68 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2228: 0022eb1c 8 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2229: 007376a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ - 2230: 00560bac 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2230: 00560c4c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2231: 00723970 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ - 2232: 004bc0e8 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ - 2233: 003719c4 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ + 2232: 004bc188 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2233: 00371a64 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2234: 00724360 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2235: 007c6ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2236: 007f843c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2237: 007f85ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2238: 007cfb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ - 2239: 005440a0 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2239: 00544140 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2240: 007f8e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2241: 007d2b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2242: 007e7818 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2243: 007cd1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_EVENT │ │ │ │ - 2244: 00549a9c 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2244: 00549b3c 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2245: 007d12fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2246: 007f9002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2247: 007f9184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2248: 007cf818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ - 2249: 0057df3c 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2250: 00553918 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2249: 0057dfdc 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2250: 005539b8 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2251: 007cc52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ - 2252: 005d4fa4 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ - 2253: 00513f14 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2252: 005d5044 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2253: 00513fb4 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2254: 0027c84c 128 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ - 2255: 00431e00 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2256: 004324a0 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2257: 00569d34 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2255: 00431ea0 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2256: 00432540 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2257: 00569dd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2258: 007f9670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2259: 007f97c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ - 2260: 0056a0cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2260: 0056a16c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2261: 0024e754 100 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2262: 007c3390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2263: 007c71f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2264: 007c5314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ 2265: 007f8d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2266: 005a9478 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ - 2267: 005e04c0 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2268: 0056debc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2269: 005ccfd4 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ - 2270: 00336428 296 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ + 2266: 005a9518 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2267: 005e0560 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2268: 0056df5c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2269: 005cd074 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2270: 003364c8 296 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2271: 007f947c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2272: 007c9654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ - 2273: 004d3fe0 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ - 2274: 0039d8ec 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ - 2275: 0034f3dc 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ + 2273: 004d4080 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2274: 0039d98c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ + 2275: 0034f47c 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2276: 007f83fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2277: 007c293c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2278: 007238a8 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2279: 001b3f88 244 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2280: 007c16f8 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2281: 007f8cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2282: 007d499c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2283: 007caf34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2284: 00525118 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2284: 005251b8 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2285: 007d3cbc 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2286: 002829c0 292 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ - 2287: 00350930 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ - 2288: 00581e30 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2287: 003509d0 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ + 2288: 00581ed0 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2289: 007f98e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2290: 0053482c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2290: 005348cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2291: 002753b8 328 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2292: 004d082c 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2292: 004d08cc 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2293: 007d0718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2294: 0021505c 348 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ - 2295: 004321f8 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2296: 005afe94 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2295: 00432298 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2296: 005aff34 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2297: 007cf738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2298: 00724920 52 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2299: 002e1258 1012 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2300: 007c6d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2301: 002697f4 68 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2302: 007c45c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_EVENT │ │ │ │ 2303: 007cf8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_EVENT │ │ │ │ 2304: 001bbc0c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2305: 007f8aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2306: 001fd444 8 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2307: 007c1578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2308: 007c1968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ - 2309: 00591218 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2309: 005912b8 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ 2310: 007f94dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2311: 007d3988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2312: 007f91dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2313: 007c5fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2314: 007c9de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2315: 007f8cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2316: 007c33e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2317: 004d4654 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2317: 004d46f4 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2318: 007f8064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2319: 007f936c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2320: 00268ab4 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ 2321: 007d23b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2322: 007c9954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2323: 00586f80 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2323: 00587020 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2324: 007c37dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2325: 007f8836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2326: 004313d8 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2327: 004da6a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2326: 00431478 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2327: 004da748 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2328: 007f871c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2329: 007f839e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 2330: 002b687c 768 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 2331: 007f8f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ - 2332: 00552bdc 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2333: 0055d1cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2332: 00552c7c 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2333: 0055d26c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2334: 007f8a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2335: 007f922a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_START_STOP_DSTATE │ │ │ │ 2336: 001b59d8 64 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ 2337: 007f81e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_WATCH_DSTATE │ │ │ │ - 2338: 00435208 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ - 2339: 00520a8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 2338: 004352a8 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2339: 00520b2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 2340: 007ce758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ 2341: 00305d18 76 FUNC GLOBAL DEFAULT 12 helper_fitod │ │ │ │ - 2342: 00598590 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 2342: 00598630 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 2343: 007c71d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 2344: 001cb2f0 68 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 2345: 0021cba4 148 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 2346: 007cd888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ - 2347: 0034f770 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ + 2347: 0034f810 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 2348: 007c5814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 2349: 00552048 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 2349: 005520e8 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 2350: 007cf908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 2351: 003f8a80 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 2351: 003f8b20 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 2352: 007c6974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ 2353: 0017f5ac 4816 FUNC GLOBAL DEFAULT 12 print_insn_sparc │ │ │ │ 2354: 007f84e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ - 2355: 0055a8e4 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 2356: 005c12e0 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 2355: 0055a984 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 2356: 005c1380 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 2357: 002f6ab0 8 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 2358: 007f9c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 2359: 007ce528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ - 2360: 0031a974 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ + 2360: 0031aa10 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 2361: 007c37cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ 2362: 00305d64 196 FUNC GLOBAL DEFAULT 12 helper_fitoq │ │ │ │ - 2363: 006e4c60 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 2363: 006e4d00 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 2364: 00732194 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 2365: 00305cd0 72 FUNC GLOBAL DEFAULT 12 helper_fitos │ │ │ │ - 2366: 004bc200 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 2366: 004bc2a0 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 2367: 001e1c70 28 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 2368: 001fd410 8 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ 2369: 001d12d8 264 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 2370: 006d044c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ - 2371: 00423f04 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ - 2372: 003a6964 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ - 2373: 00351e74 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ + 2370: 006d04ec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ + 2371: 00423fa4 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 2372: 003a6a04 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ + 2373: 00351f14 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 2374: 002cec4c 236 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ - 2375: 003361bc 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ - 2376: 004044f4 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 2375: 0033625c 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ + 2376: 00404594 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 2377: 007f9928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 2378: 007d1b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ 2379: 00731954 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 2380: 007ca054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ - 2381: 003ab6dc 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 2382: 005a14d4 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 2381: 003ab77c 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ + 2382: 005a1574 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 2383: 007f9522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ - 2384: 00537b88 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 2384: 00537c28 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ 2385: 00196c18 136 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ 2386: 007f81a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ 2387: 001aab9c 428 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 2388: 007f8ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ - 2389: 003f4544 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 2389: 003f45e4 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 2390: 007d19c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 2391: 007f9908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 2392: 007f86a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ - 2393: 003f8f38 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 2393: 003f8fd8 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ 2394: 007d3468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 2395: 00526fb8 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ - 2396: 003510dc 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ - 2397: 005712e4 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 2395: 00527058 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 2396: 0035117c 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ + 2397: 00571384 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ 2398: 0024b460 60 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 2399: 007f9036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 2400: 007c7dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ 2401: 007f9d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 2402: 007f94e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 2403: 007cbf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ - 2404: 005acf48 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 2404: 005acfe8 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 2405: 007f9cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 2406: 007f8a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 2407: 007d28d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 2408: 002eb954 6512 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 2409: 007f9736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 2410: 007c6ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 2411: 0041b7fc 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 2411: 0041b89c 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 2412: 007ccb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_CPU_SET_IRQ_RAISE_EVENT │ │ │ │ 2413: 007f8548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 2414: 007f955e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 2415: 007d2fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 2416: 001ef7d0 92 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 2417: 00565be4 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 2417: 00565c84 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 2418: 007cb64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 2419: 007d49d4 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ - 2420: 003c0c30 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 2420: 003c0cd0 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 2421: 007c9774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 2422: 007264b8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 2423: 001d3008 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 2424: 007f84e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 2425: 007f8524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 2426: 007cd918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 2427: 007f8d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 2428: 0073b508 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 2429: 007cfa68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 2430: 007f8b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 2431: 005ac448 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ - 2432: 00395658 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 2433: 0053aabc 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 2431: 005ac4e8 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 2432: 003956f8 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ + 2433: 0053ab5c 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 2434: 007f958e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 2435: 007ceca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 2436: 007c2370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 2437: 00566b1c 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 2437: 00566bbc 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 2438: 007c3030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 2439: 007ccec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_NEXT_ALARM_EVENT │ │ │ │ 2440: 007cdd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ - 2441: 005d9d0c 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 2441: 005d9dac 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ 2442: 003029b4 108 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ 2443: 007c89c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 2444: 00531278 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 2444: 00531318 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 2445: 007f8ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ - 2446: 00339d28 2404 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ + 2446: 00339dc8 2404 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 2447: 007ca6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 2448: 004e487c 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 2449: 004b67d0 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 2448: 004e491c 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 2449: 004b6870 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 2450: 007c2e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 2451: 00265704 164 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 2452: 00572cf8 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ - 2453: 0056b358 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ - 2454: 004d6508 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 2455: 0035ea1c 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 2456: 004d3564 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 2452: 00572d98 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 2453: 0056b3f8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 2454: 004d65a8 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 2455: 0035eabc 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 2456: 004d3604 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 2457: 007d3958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ 2458: 007c2480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 2459: 007cc3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 2460: 007caff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 2461: 0050b0a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 2461: 0050b140 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 2462: 007f8674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 2463: 007f99da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ 2464: 007d33f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 2465: 007ce2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ - 2466: 0055e954 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ - 2467: 003b37a8 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 2466: 0055e9f4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 2467: 003b3848 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 2468: 007c30b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 2469: 00597e38 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 2469: 00597ed8 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 2470: 007f8dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 2471: 007d45ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 2472: 002b1020 476 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ - 2473: 0059cf1c 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 2474: 005bbd74 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 2473: 0059cfbc 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 2474: 005bbe14 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 2475: 007cbaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 2476: 007c3bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 2477: 007f7fb8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 2478: 007f8bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ - 2479: 0056a23c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ - 2480: 0036c8d4 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 2479: 0056a2dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 2480: 0036c974 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 2481: 007f95a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 2482: 007d34b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 2483: 002084bc 104 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 2484: 007f878e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ - 2485: 00351f4c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 2486: 0057c9a4 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 2487: 005a96c4 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 2485: 00351fec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ + 2486: 0057ca44 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 2487: 005a9764 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 2488: 007f887a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 2489: 007d0288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ - 2490: 00407258 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 2490: 004072f8 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 2491: 0073628c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ 2492: 007c9be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 2493: 007c1888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 2494: 00180d60 504 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 2495: 007f99b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 2496: 004e4644 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 2497: 0059f194 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ - 2498: 004037b4 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 2496: 004e46e4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 2497: 0059f234 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 2498: 00403854 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 2499: 007f8838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ - 2500: 005ab998 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ - 2501: 00346198 360 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ + 2500: 005aba38 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 2501: 00346238 360 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ 2502: 007cfc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ - 2503: 004d2250 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 2504: 003cd178 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 2503: 004d22f0 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 2504: 003cd218 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 2505: 007fa2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 2506: 007f912c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 2507: 003bf628 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 2507: 003bf6c8 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 2508: 007ca7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 2509: 005ca7f0 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 2509: 005ca890 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 2510: 002f58b4 348 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 2511: 007ef884 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ - 2512: 003fa4e4 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 2512: 003fa584 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 2513: 001bf7c0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 2514: 007cb8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ 2515: 001f911c 544 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ - 2516: 0038e7cc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ + 2516: 0038e86c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 2517: 007d0628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 2518: 001cdf78 248 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 2519: 007f8226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 2520: 0054f6e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 2520: 0054f780 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 2521: 007c70a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 2522: 007f9156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ - 2523: 005847bc 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 2524: 004f34c0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ - 2525: 0039aae0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ + 2523: 0058485c 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 2524: 004f3560 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 2525: 0039ab80 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 2526: 007ca974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ - 2527: 00543cd4 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 2528: 00426b14 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 2529: 0057d528 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ - 2530: 0051fc68 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 2527: 00543d74 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 2528: 00426bb4 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 2529: 0057d5c8 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 2530: 0051fd08 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 2531: 001cae94 148 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 2532: 002bbd84 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 2533: 007c5be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 2534: 001c5d28 232 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 2535: 007f85e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 2536: 004efd9c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 2537: 00571e24 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ - 2538: 00523db4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 2536: 004efe3c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 2537: 00571ec4 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 2538: 00523e54 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 2539: 0071af68 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 2540: 007c40a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 2541: 004b6f0c 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 2541: 004b6fac 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 2542: 007f85fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 2543: 00567c10 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 2544: 004daf48 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 2545: 0036dc2c 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ - 2546: 00428038 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 2543: 00567cb0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 2544: 004dafe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 2545: 0036dccc 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 2546: 004280d8 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 2547: 007212bc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 2548: 007cc1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 2549: 007f9aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 2550: 002ce828 248 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 2551: 007c5894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ 2552: 007cd9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RESET_EVENT │ │ │ │ 2553: 00269434 368 FUNC GLOBAL DEFAULT 12 qemu_init_vcpu │ │ │ │ 2554: 001ea040 56 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 2555: 007c50a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 2556: 007fa2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 2557: 007f82f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 2558: 007f811e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 2559: 004da310 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 2559: 004da3b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ 2560: 007ce318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 2561: 007f9a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 2562: 007c2ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ 2563: 007c36f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 2564: 007f9b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 2565: 00432258 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ - 2566: 0032b15c 2008 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 2567: 004e5b8c 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ - 2568: 0044aad4 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 2565: 004322f8 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 2566: 0032b1fc 2008 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ + 2567: 004e5c2c 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 2568: 0044ab74 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 2569: 007c3350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 2570: 007f8f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 2571: 007c9984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 2572: 007d4100 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ - 2573: 00564eac 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 2573: 00564f4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 2574: 00286ee4 56 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 2575: 007f94c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 2576: 007f8b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 2577: 007f8e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 2578: 007f9d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 2579: 0073d994 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 2580: 005579b4 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 2580: 00557a54 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 2581: 007d2110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 2582: 003bfa18 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 2583: 00548248 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 2582: 003bfab8 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 2583: 005482e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 2584: 007cee24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 2585: 007c9454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 2586: 00423e2c 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 2586: 00423ecc 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 2587: 007f987a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 2588: 0072363c 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 2589: 007c6954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 2590: 007f90ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 2591: 001a5410 324 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 2592: 005487dc 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 2592: 0054887c 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 2593: 007c5e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 2594: 005a1198 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 2594: 005a1238 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 2595: 001cc618 556 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 2596: 00573ccc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ - 2597: 00569bc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 2596: 00573d6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 2597: 00569c64 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 2598: 0073772c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 2599: 0029dbd8 376 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 2600: 007f8fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ - 2601: 004d67a8 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 2602: 003cd668 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 2601: 004d6848 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 2602: 003cd708 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 2603: 007f95ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ 2604: 007d2dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 2605: 007f99a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 2606: 007cb61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 2607: 0071a8f8 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ - 2608: 005a6a04 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 2608: 005a6aa4 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 2609: 007f8792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 2610: 007ca1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 2611: 00568a0c 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ - 2612: 003464ec 264 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ + 2611: 00568aac 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 2612: 0034658c 264 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ 2613: 007d59fc 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 2614: 0029717c 24 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ - 2615: 003465f4 312 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ + 2615: 00346694 312 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ 2616: 007f8a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 2617: 004c3678 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 2617: 004c3718 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 2618: 002aacf0 36 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 2619: 007c6834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 2620: 007f9b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ - 2621: 0031f51c 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ + 2621: 0031f5b8 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 2622: 0071bd5c 52 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 2623: 002566e0 508 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 2624: 005509a4 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 2625: 0055d0b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ - 2626: 005b1fa8 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 2624: 00550a44 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 2625: 0055d158 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 2626: 005b2048 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 2627: 00231f60 108 FUNC GLOBAL DEFAULT 12 fw_cfg_set_order_override │ │ │ │ 2628: 007f9d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ - 2629: 00393598 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ + 2629: 00393638 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 2630: 007c5f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ - 2631: 0052a8c0 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ - 2632: 004e3ffc 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ - 2633: 004be844 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ - 2634: 003571a0 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ - 2635: 00331004 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ - 2636: 0038e64c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ + 2631: 0052a960 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 2632: 004e409c 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 2633: 004be8e4 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 2634: 00357240 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ + 2635: 003310a4 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ + 2636: 0038e6ec 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 2637: 007f8730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 2638: 004cb2d8 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 2638: 004cb378 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 2639: 007d487c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 2640: 004f47f4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 2641: 00523964 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 2642: 005bd388 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 2643: 003c1900 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ - 2644: 003951dc 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ + 2640: 004f4894 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 2641: 00523a04 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 2642: 005bd428 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 2643: 003c19a0 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 2644: 0039527c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 2645: 002f225c 228 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 2646: 00592ca0 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 2646: 00592d40 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 2647: 001b31e0 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 2648: 007fa2d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 2649: 007f8688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 2650: 0072320c 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 2651: 007f9a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 2652: 007fa30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_DSTATE │ │ │ │ 2653: 00209ecc 176 FUNC GLOBAL DEFAULT 12 load_elf_strerror │ │ │ │ 2654: 007f82aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ - 2655: 0038cf88 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ + 2655: 0038d028 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 2656: 007f9c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 2657: 007f803e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 2658: 007c7f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 2659: 007d0b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 2660: 003ee1c4 500 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 2660: 003ee264 500 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 2661: 007396b0 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 2662: 002b54c0 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ - 2663: 00598140 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 2663: 005981e0 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 2664: 001ab87c 260 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 2665: 005c35dc 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 2665: 005c367c 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 2666: 007f85cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 2667: 005d570c 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 2667: 005d57ac 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 2668: 007d2efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 2669: 007f8a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 2670: 007f976c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 2671: 007f825a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 2672: 004344f0 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 2672: 00434590 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 2673: 007f9aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 2674: 002fb0d4 440 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 2675: 007f8dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 2676: 007f88be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 2677: 007f8f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 2678: 007d365c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 2679: 007d1c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN_HELPER_SWITCH_PSTATE_EVENT │ │ │ │ 2680: 007c19b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 2681: 007f91a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 2682: 00578a94 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 2683: 004cc2cc 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 2684: 00468b34 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 2682: 00578b34 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 2683: 004cc36c 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 2684: 00468bd4 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 2685: 00281740 84 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 2686: 007f7f7c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 2687: 004239a8 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 2688: 005483b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 2689: 005a6e90 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 2690: 0054d0c4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 2687: 00423a48 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 2688: 00548458 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 2689: 005a6f30 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 2690: 0054d164 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 2691: 007f9104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 2692: 00534c54 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 2692: 00534cf4 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 2693: 007c4c44 736 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 2694: 007f8300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ - 2695: 005a6988 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ - 2696: 00410e50 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 2697: 0056501c 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 2695: 005a6a28 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 2696: 00410ef0 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 2697: 005650bc 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 2698: 007cd898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 2699: 007ca8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ - 2700: 0033df58 1248 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ + 2700: 0033dff8 1248 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 2701: 007f9b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ - 2702: 005676fc 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ - 2703: 003449dc 332 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 2704: 00562b98 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 2705: 00529338 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 2702: 0056779c 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 2703: 00344a7c 332 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ + 2704: 00562c38 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 2705: 005293d8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 2706: 002f0a18 208 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 2707: 007f897a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 2708: 007c5734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 2709: 004da480 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 2709: 004da520 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 2710: 00219224 136 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 2711: 007c390c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ - 2712: 005a8354 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ - 2713: 005ac840 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ - 2714: 0032d38c 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ + 2712: 005a83f4 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 2713: 005ac8e0 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 2714: 0032d42c 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 2715: 007c4954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ 2716: 007f912e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 2717: 007d2f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ - 2718: 0032c4c0 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ - 2719: 0034fb34 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ + 2718: 0032c560 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ + 2719: 0034fbd4 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ 2720: 007d450c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 2721: 004d1cc0 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 2721: 004d1d60 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 2722: 007cae48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 2723: 0071d8b4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 2724: 007cab14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ - 2725: 003aa8a4 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ + 2725: 003aa944 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 2726: 007f8c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ - 2727: 004cc90c 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 2727: 004cc9ac 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 2728: 007c3b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 2729: 007c4794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 2730: 007fa2e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 2731: 007f8c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ - 2732: 00590b04 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ - 2733: 00328ebc 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ + 2732: 00590ba4 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 2733: 00328f5c 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 2734: 007f8a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 2735: 007f880e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 2736: 0051e864 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ - 2737: 003932e4 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ + 2736: 0051e904 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 2737: 00393384 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 2738: 007d1a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 2739: 007d129c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 2740: 007f8f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ - 2741: 003b3dd0 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 2741: 003b3e70 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 2742: 007f8be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ 2743: 0022afec 300 FUNC GLOBAL DEFAULT 12 grlib_ahb_pnp_add_entry │ │ │ │ - 2744: 003ec508 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 2744: 003ec5a8 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 2745: 007f8b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 2746: 0029ce34 728 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 2747: 007f8260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 2748: 005b9fec 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 2748: 005ba08c 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 2749: 007c9624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 2750: 005c1e74 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 2751: 0056ab00 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 2750: 005c1f14 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 2751: 0056aba0 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 2752: 007f93b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ - 2753: 00313128 624 FUNC GLOBAL DEFAULT 12 sparc_cpu_do_interrupt │ │ │ │ + 2753: 003131c4 624 FUNC GLOBAL DEFAULT 12 sparc_cpu_do_interrupt │ │ │ │ 2754: 002dd618 528 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 2755: 004d42c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 2755: 004d4360 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 2756: 007f877a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 2757: 004b73d4 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 2757: 004b7474 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 2758: 007c4904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 2759: 007f9254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_DSTATE │ │ │ │ 2760: 007c9a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 2761: 007d40ec 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 2762: 007f98b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 2763: 007f887c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 2764: 005298e0 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 2765: 0057922c 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 2764: 00529980 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 2765: 005792cc 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 2766: 00181bc0 16 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 2767: 007cdb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ - 2768: 0039153c 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ + 2768: 003915dc 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 2769: 007c2510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_INIT_STATE_EVENT │ │ │ │ 2770: 007fa33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 2771: 007f9316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 2772: 0056aee8 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 2772: 0056af88 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 2773: 007c22f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 2774: 007cddf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ - 2775: 0054ae74 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 2775: 0054af14 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 2776: 00181cd0 244 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 2777: 0021c884 504 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 2778: 00291b28 28 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 2779: 0051109c 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 2780: 003c2584 900 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 2781: 004eb0f8 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 2779: 0051113c 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 2780: 003c2624 900 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 2781: 004eb198 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 2782: 00734084 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 2783: 007cc86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 2784: 007c46d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 2785: 007f8612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 2786: 00724bcc 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ - 2787: 00599d38 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 2787: 00599dd8 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 2788: 002ed454 464 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 2789: 0017e20c 72 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ - 2790: 00598f7c 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 2791: 0050249c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 2790: 0059901c 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 2791: 0050253c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 2792: 00733c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ - 2793: 004d9dac 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 2793: 004d9e4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 2794: 002b1594 20 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 2795: 007f9754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 2796: 005c6474 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 2796: 005c6514 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 2797: 007f97fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 2798: 002a9f88 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 2799: 0017eeec 132 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ - 2800: 003cfec8 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ - 2801: 004db284 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 2800: 003cff68 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 2801: 004db324 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 2802: 007c3160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ - 2803: 003549c4 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ - 2804: 003c3da0 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 2805: 006d0484 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ - 2806: 004d7360 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 2803: 00354a64 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ + 2804: 003c3e40 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 2805: 006d0524 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 2806: 004d7400 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 2807: 007fa304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 2808: 007f860e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 2809: 0036b824 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 2810: 00364338 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 2809: 0036b8c4 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 2810: 003643d8 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ 2811: 007f9a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC64_CPU_CHECK_IRQS_DISABLED_DSTATE │ │ │ │ - 2812: 006d047c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 2812: 006d051c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 2813: 007ccf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IFR_EVENT │ │ │ │ 2814: 007f95f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 2815: 007c4a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ - 2816: 003c2114 752 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 2816: 003c21b4 752 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 2817: 007c9924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 2818: 001b3054 364 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ - 2819: 0052e178 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 2819: 0052e218 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 2820: 007f9a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MMU_HELPER_GET_PHYS_ADDR_DATA_DSTATE │ │ │ │ 2821: 00275e0c 36 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 2822: 001c1754 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ 2823: 007cc07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 2824: 007f8964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 2825: 005945b4 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 2825: 00594654 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 2826: 007f9644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 2827: 007d0118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 2828: 004eccd8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 2828: 004ecd78 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 2829: 002838d4 372 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 2830: 00552a9c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 2830: 00552b3c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 2831: 002abd00 2184 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 2832: 0036aa38 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 2832: 0036aad8 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 2833: 007f7ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 2834: 007f0a70 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 2835: 007f85ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 2836: 00570c14 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ - 2837: 003e243c 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 2836: 00570cb4 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 2837: 003e24dc 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 2838: 007cbe3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ - 2839: 0034f508 40 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ - 2840: 0055ed84 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 2839: 0034f5a8 40 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ + 2840: 0055ee24 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ 2841: 007c105c 724 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 2842: 005b16d0 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 2842: 005b1770 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 2843: 007f8248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 2844: 007f94e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 2845: 005a8dc8 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 2845: 005a8e68 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 2846: 007f98f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 2847: 007d115c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 2848: 007f8f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ - 2849: 00340358 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 2850: 005b33e0 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 2849: 003403f8 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ + 2850: 005b3480 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 2851: 007f88d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 2852: 007c4050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 2853: 007f80e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 2854: 007f90f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ - 2855: 0037f128 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ + 2855: 0037f1c8 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 2856: 007f92e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 2857: 007f9666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ 2858: 007cac64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_RECEIVE_EVENT │ │ │ │ 2859: 007f8380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 2860: 007f9176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 2861: 007f9a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 2862: 007d125c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ - 2863: 003228dc 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ - 2864: 00351b8c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 2865: 0045fab0 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 2866: 00591e28 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 2863: 00322978 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ + 2864: 00351c2c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ + 2865: 0045fb50 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 2866: 00591ec8 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 2867: 007bc158 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 2868: 0072415c 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 2869: 007f8350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 2870: 007d0ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 2871: 007d176c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 2872: 007f834a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 2873: 00597b7c 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ - 2874: 003a2a9c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ + 2873: 00597c1c 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 2874: 003a2b3c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 2875: 007f8c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 2876: 007d130c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 2877: 007cde48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 2878: 0021dd10 64 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 2879: 007c26b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ - 2880: 005bc140 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 2880: 005bc1e0 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ 2881: 007cc5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ - 2882: 003f5d24 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 2882: 003f5dc4 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 2883: 007f81fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 2884: 0049c744 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 2884: 0049c7e4 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 2885: 0017bf98 264 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 2886: 007c5294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 2887: 001c181c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ - 2888: 0059b2b0 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 2889: 0052abac 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 2888: 0059b350 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 2889: 0052ac4c 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 2890: 007f8366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 2891: 00298814 196 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 2892: 003cd5ac 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 2892: 003cd64c 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 2893: 007c46b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 2894: 007f9c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 2895: 003632fc 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ - 2896: 0034f604 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ + 2895: 0036339c 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 2896: 0034f6a4 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 2897: 007f9532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ - 2898: 003ab1f4 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ - 2899: 005cbdf0 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 2898: 003ab294 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ + 2899: 005cbe90 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 2900: 001cabe0 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 2901: 007cedd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ - 2902: 0032978c 272 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ + 2902: 0032982c 272 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ 2903: 007f950a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 2904: 00501814 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 2904: 005018b4 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 2905: 007f8348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 2906: 00216750 268 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 2907: 00250050 392 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 2908: 007f8c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 2909: 004fdcfc 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 2909: 004fdd9c 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 2910: 00235998 520 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 2911: 005b5a64 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 2911: 005b5b04 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 2912: 007c6a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 2913: 00534888 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 2913: 00534928 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 2914: 002989d8 288 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 2915: 007d32a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ - 2916: 005d74d0 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 2916: 005d7570 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 2917: 007f895e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 2918: 002a695c 444 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 2919: 00181dc4 168 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 2920: 007f98bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 2921: 00591e8c 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 2921: 00591f2c 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 2922: 001c6144 224 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ - 2923: 00578234 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 2923: 005782d4 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 2924: 002b7ed8 112 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 2925: 007fa338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ - 2926: 0056e948 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 2926: 0056e9e8 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 2927: 007212e0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 2928: 007d2928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 2929: 00723244 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 2930: 007230f4 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 2931: 00197b84 328 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ - 2932: 0051eb60 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 2932: 0051ec00 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 2933: 007c4834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 2934: 007c5d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 2935: 007f88c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 2936: 004b9b70 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 2937: 004ff29c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 2936: 004b9c10 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 2937: 004ff33c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 2938: 007d3f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 2939: 007ceb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 2940: 007f9412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 2941: 0054eaa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ - 2942: 005c0afc 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ - 2943: 003a7f90 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ + 2941: 0054eb48 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 2942: 005c0b9c 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 2943: 003a8030 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 2944: 007f9374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ 2945: 007d35bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 2946: 007ced44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 2947: 004dd3f8 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 2947: 004dd498 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 2948: 00264f74 376 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 2949: 007c281c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 2950: 0055f0dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 2950: 0055f17c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 2951: 002f7d24 72 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 2952: 007f8d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ - 2953: 003a7f0c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ + 2953: 003a7fac 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 2954: 00723270 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 2955: 007f8bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 2956: 007d3238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 2957: 007c4ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 2958: 007cdd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 2959: 007f8400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ 2960: 007f9bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 2961: 003f10bc 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ - 2962: 00346e48 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ + 2961: 003f115c 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 2962: 00346ee8 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 2963: 007ca844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 2964: 0028cbdc 1768 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 2965: 007232d8 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ 2966: 007fa312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 2967: 007f99d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ - 2968: 005ca7b8 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 2968: 005ca858 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 2969: 007c2600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 2970: 002cd704 280 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 2971: 007f8ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ 2972: 007f9716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ - 2973: 00352100 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ + 2973: 003521a0 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 2974: 007f9ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ - 2975: 004b5d24 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ + 2975: 004b5dc4 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ 2976: 007c5404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 2977: 00251e88 184 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 2978: 007f93be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 2979: 007f9428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 2980: 007f96b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ 2981: 007d0678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 2982: 007f9d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 2983: 007f8442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ - 2984: 004eef2c 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 2984: 004eefcc 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 2985: 002fc294 1388 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 2986: 007f9588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 2987: 007f84be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 2988: 007d2b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 2989: 007d04e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 2990: 00735944 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 2991: 007d2a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ - 2992: 0057750c 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ - 2993: 00314690 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 2994: 005239c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 2992: 005775ac 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 2993: 0031472c 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ + 2994: 00523a60 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 2995: 007f8922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 2996: 007c7144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ - 2997: 004e2298 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 2997: 004e2338 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 2998: 007c66a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 2999: 004d533c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 2999: 004d53dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3000: 007f8c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3001: 007f87be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3002: 001c18d0 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ - 3003: 00321420 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ + 3003: 003214bc 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3004: 007c9484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 3005: 007f9a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MMU_HELPER_GET_PHYS_ADDR_CODE_DSTATE │ │ │ │ 3006: 007d3b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 3007: 007c6a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3008: 00734840 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3009: 007f9630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3010: 007f9b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ 3011: 007c83e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3012: 007d23f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3013: 005340fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3013: 0053419c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3014: 001c667c 276 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3015: 007f8c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3016: 007c5654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ - 3017: 003427b4 1028 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ + 3017: 00342854 1028 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ 3018: 007f8616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_LOADVM_COMMANDS_DSTATE │ │ │ │ 3019: 007c19c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_EVENT │ │ │ │ 3020: 007c7e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3021: 007c2af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3022: 007f896c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3023: 001d28f4 24 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3024: 007f9ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ - 3025: 00427ee4 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3025: 00427f84 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3026: 007f94ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3027: 007ceb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3028: 00359170 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3028: 00359210 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3029: 007c9eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3030: 0073d98c 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3031: 004c0060 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3031: 004c0100 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3032: 007cb60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3033: 007c7f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ - 3034: 0039b890 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ + 3034: 0039b930 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3035: 007d4aec 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 3036: 007f93d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3037: 007cbccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 3038: 0036957c 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ - 3039: 00432b8c 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 3040: 005c12b8 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 3038: 0036961c 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 3039: 00432c2c 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 3040: 005c1358 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 3041: 002f2958 540 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ - 3042: 0034f474 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 3043: 004d4150 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 3042: 0034f514 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ + 3043: 004d41f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 3044: 007c5954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 3045: 007cfd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ - 3046: 003539d4 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ - 3047: 00374f84 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ - 3048: 0054c7f0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 3046: 00353a74 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ + 3047: 00375024 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ + 3048: 0054c890 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 3049: 007d0ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 3050: 007c7354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 3051: 007d03f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 3052: 001b31fc 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 3053: 007cb6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 3054: 007ca114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 3055: 00724270 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 3056: 007f96e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 3057: 002eb6fc 344 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 3058: 0053aee8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 3058: 0053af88 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 3059: 001c91a8 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 3060: 007f936a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 3061: 002f6aa8 8 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 3062: 007f8c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 3063: 007cbc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 3064: 007c6ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 3065: 007c4260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ 3066: 007f915c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 3067: 00531f0c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ - 3068: 005c2550 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ + 3067: 00531fac 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 3068: 005c25f0 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ 3069: 007f98c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 3070: 007cb7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 3071: 007347bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 3072: 007c3aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 3073: 007cd838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ 3074: 00739d74 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 3075: 007f8abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 3076: 00739df4 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 3077: 007c68f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 3078: 00739e04 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ - 3079: 0045d348 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ - 3080: 00350aa4 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ - 3081: 004ee7a8 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ - 3082: 0051c0b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 3083: 003cd7cc 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 3084: 0051d65c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 3079: 0045d3e8 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 3080: 00350b44 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ + 3081: 004ee848 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 3082: 0051c150 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 3083: 003cd86c 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 3084: 0051d6fc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ 3085: 007f8eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_SEND_DSTATE │ │ │ │ - 3086: 00336344 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ + 3086: 003363e4 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 3087: 007c5a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 3088: 002988d8 8 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 3089: 00733634 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 3090: 0041bfa8 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 3090: 0041c048 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 3091: 002f3c3c 448 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 3092: 007c7e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ 3093: 001cbbdc 108 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 3094: 007cdb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 3095: 004bdd14 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 3095: 004bddb4 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 3096: 007f828a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 3097: 007c9284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 3098: 00418bd0 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 3098: 00418c70 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 3099: 007d14cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 3100: 007c1898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 3101: 007c92b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 3102: 005e00fc 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 3102: 005e019c 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 3103: 007c34c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 3104: 004f2d6c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 3104: 004f2e0c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ 3105: 002a7a8c 452 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ - 3106: 00591bbc 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 3106: 00591c5c 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 3107: 002a9e20 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 3108: 007cc5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 3109: 007f84da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 3110: 007380f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 3111: 002f2610 840 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 3112: 00567210 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ - 3113: 003aa3c4 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ - 3114: 0059c6e0 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ + 3112: 005672b0 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 3113: 003aa464 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ + 3114: 0059c780 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ 3115: 007d0278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 3116: 00299954 24 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ 3117: 007f81b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 3118: 007f7fab 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 3119: 007242d8 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ - 3120: 0033f820 184 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 3120: 0033f8c0 184 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ 3121: 007c73b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 3122: 007f96ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 3123: 007f8962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ 3124: 001aaef0 412 FUNC GLOBAL DEFAULT 12 float128_round_to_int │ │ │ │ 3125: 007f8fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_AWOKEN_DSTATE │ │ │ │ 3126: 007d0a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_EVENT │ │ │ │ 3127: 007cd120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_EVENT │ │ │ │ 3128: 007f9544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 3129: 007f9662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 3130: 00723194 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 3131: 005a797c 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 3131: 005a7a1c 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 3132: 007d6128 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 3133: 0017dce8 272 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ 3134: 007f867c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ - 3135: 005c1a38 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 3135: 005c1ad8 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 3136: 007ccdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_WRITE_EVENT │ │ │ │ 3137: 007368bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ - 3138: 0034af28 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ + 3138: 0034afc8 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ 3139: 001bfbcc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ 3140: 007cc7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_NEW_EVENT │ │ │ │ 3141: 007c3b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_EVENT │ │ │ │ 3142: 007f950e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 3143: 001c6550 300 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 3144: 002f8c18 1076 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 3145: 007f8070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 3146: 007f9b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ 3147: 007c6554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_EVENT │ │ │ │ - 3148: 00573efc 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 3149: 005cb460 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 3148: 00573f9c 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 3149: 005cb500 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ 3150: 0019dddc 5500 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ 3151: 0073d5f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmuld │ │ │ │ 3152: 007f908a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ - 3153: 004fa138 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 3153: 004fa1d8 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 3154: 007cbedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 3155: 001fe784 944 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ 3156: 007f8e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 3157: 004eac48 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 3157: 004eace8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 3158: 001b57d0 8 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ 3159: 0073d464 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmuls │ │ │ │ - 3160: 005bd088 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 3160: 005bd128 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 3161: 007ca9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ 3162: 007f812c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 3163: 007f90e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 3164: 007c7a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 3165: 0017c9c0 64 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 3166: 007f9c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 3167: 007c7474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ - 3168: 005102a4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 3168: 00510344 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 3169: 0025dd70 36 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ 3170: 0022eb0c 8 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ - 3171: 0032a9a8 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ + 3171: 0032aa48 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 3172: 00734738 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ 3173: 002b1514 128 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 3174: 003e847c 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 3174: 003e851c 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ 3175: 007f9132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 3176: 001ae048 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 3177: 0050b7d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 3177: 0050b870 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 3178: 007cbadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 3179: 007cdc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 3180: 007f8328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 3181: 007c9854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ - 3182: 00422d1c 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 3183: 005c8b0c 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 3184: 00430768 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 3182: 00422dbc 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 3183: 005c8bac 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 3184: 00430808 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 3185: 007f9c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 3186: 00286f34 132 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 3187: 007c396c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ - 3188: 00354ab8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ + 3188: 00354b58 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 3189: 007d0ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 3190: 007f8a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ 3191: 007307cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 3192: 007f8d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 3193: 00570898 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 3193: 00570938 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ 3194: 007f852c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 3195: 0017ee48 164 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 3196: 007cc1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 3197: 0052a75c 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 3197: 0052a7fc 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 3198: 007d2938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 3199: 00564a00 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 3199: 00564aa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 3200: 007d2b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 3201: 001d3f08 428 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 3202: 007c9ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 3203: 007d451c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 3204: 001bfff0 180 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 3205: 005069a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 3205: 00506a48 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 3206: 007d1bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 3207: 0054f7f4 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 3207: 0054f894 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 3208: 007ce358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 3209: 007c3cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 3210: 007f8a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 3211: 007c9c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ - 3212: 004ea35c 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ - 3213: 005af578 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 3212: 004ea3fc 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 3213: 005af618 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 3214: 007f8772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 3215: 007d09f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 3216: 0053a024 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 3216: 0053a0c4 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 3217: 001bfc7c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 3218: 002db798 12 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ 3219: 007cc72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ - 3220: 00343ea4 48 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 3221: 00507868 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 3220: 00343f44 48 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ + 3221: 00507908 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 3222: 007d1e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ - 3223: 0058f260 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 3224: 00520338 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 3225: 003d7aac 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 3223: 0058f300 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 3224: 005203d8 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 3225: 003d7b4c 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 3226: 007f8f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 3227: 007cdc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 3228: 00268b84 208 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ 3229: 007ef8c9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_c │ │ │ │ - 3230: 003633a4 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 3230: 00363444 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 3231: 001add64 372 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 3232: 007d4308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 3233: 007f8ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ - 3234: 0032f66c 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ + 3234: 0032f70c 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 3235: 007f7fc1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 3236: 0029055c 492 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ 3237: 007f800c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_QMP_COMMAND_DSTATE │ │ │ │ 3238: 007f9bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 3239: 007d0fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 3240: 002a7dcc 328 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ - 3241: 0032f540 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ + 3241: 0032f5e0 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 3242: 00719a50 52 OBJECT GLOBAL DEFAULT 21 vmstate_fdc │ │ │ │ - 3243: 005ac02c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ - 3244: 00543b94 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ - 3245: 005b8078 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ - 3246: 0032faf0 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ + 3243: 005ac0cc 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 3244: 00543c34 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 3245: 005b8118 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 3246: 0032fb90 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ 3247: 002e7de0 320 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 3248: 007c2d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 3249: 00512f48 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 3249: 00512fe8 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 3250: 007f841a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 3251: 007f9502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ 3252: 003061a8 84 FUNC GLOBAL DEFAULT 12 helper_fdtoi │ │ │ │ 3253: 007f8696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 3254: 007236e4 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 3255: 007f801e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 3256: 007f9306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 3257: 007f943a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_RESET_DSTATE │ │ │ │ - 3258: 003548a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ - 3259: 0032f9c4 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ + 3258: 00354940 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ + 3259: 0032fa64 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 3260: 007f90e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ - 3261: 0031c4a8 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ + 3261: 0031c544 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 3262: 007c5024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 3263: 00730748 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 3264: 00437824 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ - 3265: 005d7648 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 3264: 004378c4 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 3265: 005d76e8 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 3266: 007d2f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 3267: 00306098 200 FUNC GLOBAL DEFAULT 12 helper_fdtoq │ │ │ │ 3268: 007d20f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 3269: 007cd968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ 3270: 00305e28 84 FUNC GLOBAL DEFAULT 12 helper_fdtos │ │ │ │ - 3271: 00548300 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 3271: 005483a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 3272: 00737834 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ - 3273: 0032fa8c 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ + 3273: 0032fb2c 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 3274: 007f8172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 3275: 007233a4 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 3276: 007cb91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 3277: 004edf24 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 3277: 004edfc4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 3278: 00291958 424 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 3279: 007d10ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 3280: 001cdc3c 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 3281: 0051cba8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ - 3282: 0053b520 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 3281: 0051cc48 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 3282: 0053b5c0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 3283: 007c383c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 3284: 007f8650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 3285: 004dc02c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 3285: 004dc0cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 3286: 007d23a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 3287: 007d24c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 3288: 00404874 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 3288: 00404914 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 3289: 007f9d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 3290: 007f85b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 3291: 007d0d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 3292: 001c00a4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 3293: 0057612c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 3293: 005761cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 3294: 007d156c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ - 3295: 004de3f8 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 3296: 004f4450 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 3295: 004de498 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 3296: 004f44f0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ 3297: 007ce1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ - 3298: 004d53f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 3298: 004d5494 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 3299: 007d2a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 3300: 007f8e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 3301: 007cfac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 3302: 007f8e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 3303: 007c87d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 3304: 004ddc70 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 3304: 004ddd10 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 3305: 007239d8 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 3306: 007f98e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ - 3307: 004cc9cc 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 3307: 004cca6c 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 3308: 007f9472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ - 3309: 005322f8 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ - 3310: 00515d50 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 3311: 0053c5c8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 3312: 006b0de0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 3309: 00532398 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 3310: 00515df0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 3311: 0053c668 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 3312: 006b0e80 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 3313: 007d0778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 3314: 0050ae1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 3314: 0050aebc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 3315: 007d3d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ - 3316: 005ad06c 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 3316: 005ad10c 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 3317: 00268570 124 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ - 3318: 00533ed4 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 3318: 00533f74 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 3319: 007c8958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 3320: 00731090 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 3321: 007c7534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 3322: 00295038 1192 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ - 3323: 00579450 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 3323: 005794f0 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 3324: 001c044c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 3325: 0029b9dc 264 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ - 3326: 005a8cb4 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 3326: 005a8d54 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 3327: 007cc81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 3328: 00509dac 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 3328: 00509e4c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 3329: 007c8608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ - 3330: 00315f9c 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ + 3330: 00316038 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 3331: 007f91d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 3332: 0055f1f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 3332: 0055f290 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 3333: 007f9126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 3334: 007d5cc4 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 3335: 007f9a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 3336: 007f860c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ 3337: 00264500 456 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 3338: 005cdc74 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 3338: 005cdd14 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ 3339: 007cb89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 3340: 007f86ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 3341: 007ca7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 3342: 007f80ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 3343: 002018fc 1000 FUNC GLOBAL DEFAULT 12 fdctrl_read │ │ │ │ 3344: 007d2988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 3345: 00211b38 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ 3346: 007d46ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 3347: 007359c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 3348: 0054e9f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 3349: 005a091c 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 3348: 0054ea90 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 3349: 005a09bc 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 3350: 007f8ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ 3351: 007cb6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 3352: 007fa298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 3353: 004d483c 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 3353: 004d48dc 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 3354: 00271020 224 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 3355: 00276404 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ 3356: 007ccb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_IOMMU_PAGE_GET_FLAGS_EVENT │ │ │ │ 3357: 007c9644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 3358: 007c7f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ - 3359: 0055cab4 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 3359: 0055cb54 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 3360: 007c49d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ - 3361: 0057e8b8 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 3362: 006d045c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 3361: 0057e958 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 3362: 006d04fc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 3363: 007c28fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 3364: 007cc70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 3365: 001cb5c0 20 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 3366: 005be130 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ - 3367: 003746b8 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ + 3366: 005be1d0 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 3367: 00374758 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 3368: 007c3c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ - 3369: 005bb8a0 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ - 3370: 004bac9c 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 3371: 0036b40c 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ - 3372: 004f8e9c 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 3373: 00438e64 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 3374: 0040565c 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 3369: 005bb940 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 3370: 004bad3c 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 3371: 0036b4ac 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 3372: 004f8f3c 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 3373: 00438f04 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 3374: 004056fc 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 3375: 007f9682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 3376: 005c6424 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 3377: 0042371c 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ - 3378: 0055681c 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 3379: 0057b97c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ - 3380: 005a79e8 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 3376: 005c64c4 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 3377: 004237bc 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 3378: 005568bc 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 3379: 0057ba1c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 3380: 005a7a88 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 3381: 007d371c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 3382: 002d57e0 192 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 3383: 00559aa8 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ - 3384: 0054d2d8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 3383: 00559b48 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 3384: 0054d378 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 3385: 007f7fc9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 3386: 007f0960 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 3387: 007c9b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ - 3388: 0037f120 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ + 3388: 0037f1c0 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 3389: 007ef888 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ - 3390: 00314840 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 3391: 0058ff20 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 3390: 003148dc 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ + 3391: 0058ffc0 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 3392: 007306c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 3393: 007f820e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 3394: 007f8668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 3395: 007d42a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 3396: 001b6b40 384 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 3397: 005d3cec 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 3397: 005d3d8c 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 3398: 007d2f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 3399: 005e048c 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ - 3400: 00506c2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 3399: 005e052c 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 3400: 00506ccc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 3401: 007ca1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 3402: 007c7044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ - 3403: 00423aa8 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 3403: 00423b48 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 3404: 002516d0 64 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 3405: 002630d8 212 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 3406: 005d0980 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ - 3407: 003aa358 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ + 3406: 005d0a20 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 3407: 003aa3f8 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 3408: 007f90c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 3409: 00276138 32 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 3410: 007f8ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 3411: 007f8186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 3412: 007f91cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 3413: 001c41d4 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 3414: 00723adc 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 3415: 007d1e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 3416: 007f993c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 3417: 007f9d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 3418: 00430b30 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 3418: 00430bd0 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 3419: 007c9394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 3420: 00569ea4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 3420: 00569f44 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 3421: 007c18e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 3422: 001c0510 196 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 3423: 00366ba0 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 3423: 00366c40 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 3424: 007c5c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 3425: 00426860 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 3425: 00426900 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 3426: 007f8ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 3427: 007f93ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 3428: 0043c1d4 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 3429: 0055f2a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 3428: 0043c274 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 3429: 0055f348 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 3430: 007d3218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 3431: 007d2140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ - 3432: 00506abc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 3433: 00516a08 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 3434: 005a8aa4 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 3432: 00506b5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 3433: 00516aa8 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 3434: 005a8b44 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ 3435: 002fb2fc 636 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 3436: 007f8a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 3437: 0052571c 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 3438: 00430c84 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 3437: 005257bc 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 3438: 00430d24 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 3439: 002aab2c 40 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ - 3440: 003aadc8 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ - 3441: 006e4be8 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 3440: 003aae68 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ + 3441: 006e4c88 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 3442: 007f85a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 3443: 007f96ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ - 3444: 00320804 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ - 3445: 00321850 532 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ + 3444: 003208a0 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ + 3445: 003218ec 532 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 3446: 007c9584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 3447: 007c22a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 3448: 004ba834 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 3448: 004ba8d4 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 3449: 007c68a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 3450: 004baa48 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 3450: 004baae8 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 3451: 007c96a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 3452: 0020251c 1080 FUNC GLOBAL DEFAULT 12 fdctrl_transfer_handler │ │ │ │ 3453: 007f8cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 3454: 007c5724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 3455: 007f9062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 3456: 007c2680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 3457: 005bca98 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 3457: 005bcb38 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 3458: 007f9d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 3459: 00264eb8 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 3460: 007f88fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 3461: 007f816c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 3462: 005c10d4 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 3463: 00423164 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 3464: 0055d114 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 3462: 005c1174 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 3463: 00423204 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 3464: 0055d1b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 3465: 007c2d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 3466: 00314420 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 3466: 003144bc 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 3467: 007f88e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 3468: 007f9382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 3469: 007c8418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 3470: 004cc6dc 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 3470: 004cc77c 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 3471: 007d369c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 3472: 00287d1c 120 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 3473: 007e76cc 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 3474: 005880a4 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 3475: 00529ca4 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ - 3476: 003aaca0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ - 3477: 0037f1a8 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ + 3474: 00588144 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 3475: 00529d44 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 3476: 003aad40 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ + 3477: 0037f248 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 3478: 007c7464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 3479: 007f9d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 3480: 007f8df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 3481: 004b92b0 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 3481: 004b9350 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 3482: 007c53f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 3483: 0046af08 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 3483: 0046afa8 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 3484: 00738074 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 3485: 007f09f0 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 3486: 007d3328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 3487: 007f8e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 3488: 007c7214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 3489: 007f92e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 3490: 007d3f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 3491: 007f8ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 3492: 004db958 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 3492: 004db9f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 3493: 007c1df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ - 3494: 005b62f8 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 3494: 005b6398 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 3495: 007cba1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 3496: 007c2b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 3497: 0050ed84 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 3497: 0050ee24 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 3498: 007ca934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 3499: 007c7b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 3500: 006e4c2c 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ - 3501: 004dc0e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 3500: 006e4ccc 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 3501: 004dc184 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 3502: 007d2580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ - 3503: 003f1960 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 3503: 003f1a00 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 3504: 007d2aac 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ 3505: 007f8370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ - 3506: 0056e59c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 3506: 0056e63c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 3507: 007d48ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 3508: 0052c060 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ - 3509: 00593b8c 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ - 3510: 004eeb08 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 3511: 003bb658 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 3512: 005721cc 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ - 3513: 0034f978 148 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ + 3508: 0052c100 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 3509: 00593c2c 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 3510: 004eeba8 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 3511: 003bb6f8 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 3512: 0057226c 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 3513: 0034fa18 148 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 3514: 007f9434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ - 3515: 0034fe3c 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ + 3515: 0034fedc 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ 3516: 00736940 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 3517: 007cbacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 3518: 007fa310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_TERMINATE_DSTATE │ │ │ │ 3519: 001b0bac 252 FUNC GLOBAL DEFAULT 12 float64_to_uint32_round_to_zero │ │ │ │ - 3520: 00395684 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ + 3520: 00395724 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ 3521: 007c9914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_EVENT │ │ │ │ 3522: 007f8096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_RETURN_DSTATE │ │ │ │ 3523: 007f8968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_GET_APIC_BASE_DSTATE │ │ │ │ 3524: 007c1fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_REQUEST_FAIL_EVENT │ │ │ │ 3525: 007f96bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 3526: 007cf658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 3527: 00574b7c 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 3527: 00574c1c 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 3528: 007388b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 3529: 0029bae4 108 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ 3530: 007f8fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 3531: 007d2a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 3532: 007f96e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 3533: 00225020 372 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 3534: 0059fdf0 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 3534: 0059fe90 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 3535: 007f9702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 3536: 005196e8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 3536: 00519788 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 3537: 007f8112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ - 3538: 004fb2c4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ - 3539: 003c20d4 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ - 3540: 0031ff98 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ + 3538: 004fb364 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 3539: 003c2174 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 3540: 00320034 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 3541: 007f896a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 3542: 001bb7dc 36 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ - 3543: 0039aeb8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ + 3543: 0039af58 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 3544: 00271100 200 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 3545: 007d5a00 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 3546: 007f8f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 3547: 007d179c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 3548: 0059e4dc 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 3549: 004c3474 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 3548: 0059e57c 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 3549: 004c3514 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 3550: 007d3d38 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 3551: 007f96fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 3552: 007f9930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 3553: 0073b898 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 3554: 007f8758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 3555: 0073bfc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sdiv │ │ │ │ 3556: 007f8ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_USER_INT_DSTATE │ │ │ │ 3557: 007cd948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_RESET_EVENT │ │ │ │ 3558: 007c7e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_READ_EVENT │ │ │ │ 3559: 007c24f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_UNPLUG_FN_EVENT │ │ │ │ - 3560: 00353490 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ + 3560: 00353530 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 3561: 007ce488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 3562: 001c7f34 68 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 3563: 001ca754 184 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 3564: 0054fcc4 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ - 3565: 0057eba4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 3564: 0054fd64 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 3565: 0057ec44 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 3566: 007c5374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 3567: 007d114c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ - 3568: 0056b518 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ - 3569: 00524f40 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ - 3570: 0039001c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ + 3568: 0056b5b8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 3569: 00524fe0 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 3570: 003900bc 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 3571: 007f8970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ - 3572: 005d6f70 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 3572: 005d7010 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 3573: 007cba0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ - 3574: 0042addc 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ - 3575: 00351c7c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ - 3576: 00418da4 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 3574: 0042ae7c 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 3575: 00351d1c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ + 3576: 00418e44 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 3577: 001975c4 572 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 3578: 007f9ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 3579: 007cc51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 3580: 004dccc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 3580: 004dcd60 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 3581: 007f9876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 3582: 007f819e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ - 3583: 0031f7b4 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ + 3583: 0031f850 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 3584: 007d3db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 3585: 00408c94 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 3585: 00408d34 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 3586: 001d108c 372 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ - 3587: 00357c6c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ - 3588: 00515acc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 3587: 00357d0c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ + 3588: 00515b6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 3589: 002e812c 96 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 3590: 007ce668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ 3591: 002bc708 104 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 3592: 001d26a0 596 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 3593: 002cc8ec 348 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 3594: 0055e758 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ - 3595: 005cb108 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 3594: 0055e7f8 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 3595: 005cb1a8 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 3596: 007d0138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 3597: 001bd158 144 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ - 3598: 0043ce54 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ - 3599: 003f5670 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 3600: 005861bc 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ - 3601: 005524d0 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 3598: 0043cef4 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 3599: 003f5710 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 3600: 0058625c 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 3601: 00552570 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 3602: 001a0a04 552 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 3603: 007c85f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 3604: 00275be0 292 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 3605: 001df854 448 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 3606: 007f9996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 3607: 00359168 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 3607: 00359208 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 3608: 007213d0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 3609: 007cf538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 3610: 002f4078 24 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 3611: 007c8378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 3612: 004319ec 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 3612: 00431a8c 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 3613: 007d15bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 3614: 0055d284 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 3615: 005249ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 3614: 0055d324 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 3615: 00524a8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 3616: 007cdba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 3617: 0022368c 100 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 3618: 00259648 12 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 3619: 00369b64 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 3619: 00369c04 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 3620: 007f9cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 3621: 0056ee7c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 3621: 0056ef1c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 3622: 007c25a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 3623: 00367a30 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 3623: 00367ad0 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 3624: 002f4040 56 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ - 3625: 0037cb14 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ + 3625: 0037cbb4 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ 3626: 007c8358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ - 3627: 004dc088 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 3627: 004dc128 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 3628: 007cff28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 3629: 001cc908 204 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 3630: 007ca174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 3631: 004da144 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ - 3632: 005d7cf8 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 3631: 004da1e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 3632: 005d7d98 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 3633: 007f9ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 3634: 00307118 100 FUNC GLOBAL DEFAULT 12 helper_set_fsr_nofcc │ │ │ │ 3635: 007d2dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 3636: 0073562c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 3637: 001972ac 8 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ - 3638: 003531b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ + 3638: 00353254 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 3639: 007c58e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 3640: 00506c88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 3640: 00506d28 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 3641: 007387ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 3642: 007cbfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 3643: 00207ce4 196 FUNC GLOBAL DEFAULT 12 ptimer_transaction_commit │ │ │ │ 3644: 007c378c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 3645: 007378b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ - 3646: 0032fa28 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ - 3647: 00528b70 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 3646: 0032fac8 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ + 3647: 00528c10 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 3648: 007c6d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 3649: 007f8a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ - 3650: 004b7514 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 3651: 005aa728 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 3650: 004b75b4 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 3651: 005aa7c8 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 3652: 007f84ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 3653: 001a96d0 348 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 3654: 007c15a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 3655: 002bab48 440 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 3656: 007f8620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 3657: 007f89a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 3658: 00506d40 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ - 3659: 00543708 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 3660: 0052a534 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 3658: 00506de0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 3659: 005437a8 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 3660: 0052a5d4 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 3661: 00258fb0 704 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 3662: 002aaca8 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 3663: 007c15c8 64 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 3664: 001bb8f8 40 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 3665: 00723b40 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 3666: 007f9636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ 3667: 007c17b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ 3668: 007f9772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 3669: 007c47a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 3670: 005290c0 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 3670: 00529160 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 3671: 007c9e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ - 3672: 0038d448 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ + 3672: 0038d4e8 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 3673: 007f805a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 3674: 005a17cc 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 3674: 005a186c 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 3675: 007c2d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 3676: 004ddb30 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ - 3677: 004ef2d8 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 3676: 004ddbd0 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 3677: 004ef378 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 3678: 007cecc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 3679: 003eed4c 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ - 3680: 00392f48 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 3681: 0055f60c 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 3682: 003f9fc4 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 3683: 00431234 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 3684: 005ca1b8 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 3685: 004e27f8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 3679: 003eedec 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 3680: 00392fe8 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ + 3681: 0055f6ac 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 3682: 003fa064 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 3683: 004312d4 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 3684: 005ca258 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 3685: 004e2898 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 3686: 007f9216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CFG_DSTATE │ │ │ │ 3687: 0017cc08 288 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ - 3688: 0057e400 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 3688: 0057e4a0 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 3689: 007cbc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ - 3690: 003ac228 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 3691: 004fbb2c 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 3690: 003ac2c8 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 3691: 004fbbcc 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ 3692: 007f8132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 3693: 0021d4d8 232 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 3694: 007d460c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 3695: 00438ec8 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 3695: 00438f68 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ 3696: 007f8140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ - 3697: 0068fb74 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 3698: 0053dd50 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 3699: 0055ee78 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 3697: 0068fc14 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 3698: 0053ddf0 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 3699: 0055ef18 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ 3700: 007c6804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 3701: 005654dc 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 3701: 0056557c 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 3702: 007c4724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 3703: 007f889e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 3704: 0026a004 572 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 3705: 00589b4c 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 3705: 00589bec 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 3706: 002375b0 160 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 3707: 0057e4c0 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 3708: 005b32e8 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ - 3709: 003b171c 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ + 3707: 0057e560 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 3708: 005b3388 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 3709: 003b17bc 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ 3710: 001fd884 140 FUNC GLOBAL DEFAULT 12 deprecated_register_soundhw │ │ │ │ 3711: 002693cc 104 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 3712: 007f806e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 3713: 007f8a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 3714: 002ae2c0 212 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 3715: 00286f1c 16 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 3716: 00538530 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 3716: 005385d0 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 3717: 007f9a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 3718: 007d5cd0 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 3719: 007d02a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 3720: 007cdff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 3721: 007cd140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_WRITEL_EVENT │ │ │ │ 3722: 0026ceb0 188 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 3723: 007c42c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ - 3724: 005db170 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 3724: 005db210 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 3725: 0029043c 16 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 3726: 007c2bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 3727: 007f8504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 3728: 007f86fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 3729: 007c8828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 3730: 007d1980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 3731: 00408008 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 3732: 005514f4 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 3731: 004080a8 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 3732: 00551594 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 3733: 0017c82c 44 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 3734: 007c57c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ - 3735: 004d4df4 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 3735: 004d4e94 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 3736: 007f87a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 3737: 0045152c 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 3737: 004515cc 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 3738: 007f8d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ - 3739: 004fac38 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 3739: 004facd8 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 3740: 007f8b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 3741: 005cd780 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 3741: 005cd820 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 3742: 007c4010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 3743: 00436e38 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 3743: 00436ed8 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 3744: 001fd420 28 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ - 3745: 005979d8 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 3746: 003f10a0 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ - 3747: 003501c4 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ + 3745: 00597a78 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 3746: 003f1140 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 3747: 00350264 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ 3748: 007c98c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 3749: 007c8068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 3750: 00281d74 128 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 3751: 007f94ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 3752: 007ca4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 3753: 005b7124 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 3753: 005b71c4 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 3754: 007f934e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 3755: 005920d8 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 3755: 00592178 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 3756: 00196a28 92 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 3757: 007f8822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 3758: 007e73b8 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 3759: 001c4448 232 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 3760: 007f85f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ - 3761: 00431ae4 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 3762: 004b76ec 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 3763: 004d446c 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ - 3764: 00315ff4 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ - 3765: 0034f1e0 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ + 3761: 00431b84 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 3762: 004b778c 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 3763: 004d450c 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 3764: 00316090 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ + 3765: 0034f280 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 3766: 007f960e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 3767: 00271970 192 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 3768: 007f8bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 3769: 007f9568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ - 3770: 00391888 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 3771: 005159b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 3772: 005922cc 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 3770: 00391928 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ + 3771: 00515a58 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 3772: 0059236c 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 3773: 007c4784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ 3774: 007ccad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEON3_SET_IRQ_EVENT │ │ │ │ - 3775: 00425514 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 3775: 004255b4 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 3776: 007c7c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 3777: 007f90a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 3778: 00524038 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 3778: 005240d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ 3779: 007bbf54 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ - 3780: 00430e60 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 3781: 003f8c2c 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 3780: 00430f00 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 3781: 003f8ccc 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 3782: 007f84aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ 3783: 007f8522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 3784: 0021d1a8 108 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 3785: 001e9b88 460 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 3786: 003c4e78 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 3786: 003c4f18 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 3787: 001ce528 40 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ - 3788: 00518fcc 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 3788: 0051906c 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 3789: 007f8d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 3790: 007f836a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 3791: 003f80c0 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 3791: 003f8160 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 3792: 002395bc 708 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 3793: 007f8272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 3794: 002aa9e0 36 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 3795: 007c9bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 3796: 005244e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 3796: 00524584 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 3797: 007c6c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 3798: 007f8df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 3799: 007c1f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 3800: 003d66f4 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 3800: 003d6794 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 3801: 007ccfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_READ_EVENT │ │ │ │ 3802: 007cbcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 3803: 005242bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ - 3804: 00333c14 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ + 3803: 0052435c 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 3804: 00333cb4 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 3805: 007f9060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 3806: 0046a36c 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ - 3807: 003a96b4 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ - 3808: 0055adf4 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ - 3809: 0032007c 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ + 3806: 0046a40c 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 3807: 003a9754 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ + 3808: 0055ae94 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 3809: 00320118 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 3810: 007f8b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 3811: 007ce4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 3812: 007f8026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 3813: 007f8bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 3814: 007c25e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_PROCESS_EVENT │ │ │ │ 3815: 007cd080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_READ_EVENT │ │ │ │ 3816: 007c6ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_READ_EVENT │ │ │ │ 3817: 007f98a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_IO_DSTATE │ │ │ │ 3818: 007f87a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 3819: 002ce250 224 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 3820: 007cc12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 3821: 007f8c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 3822: 002cdf54 372 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ - 3823: 00362c54 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 3823: 00362cf4 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 3824: 007cf8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 3825: 005bf2bc 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ - 3826: 003a796c 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 3827: 0054f120 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 3825: 005bf35c 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 3826: 003a7a0c 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ + 3827: 0054f1c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 3828: 007cbddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 3829: 007f8556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 3830: 007c604c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 3831: 007f8e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 3832: 0073838c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ - 3833: 0055f360 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ - 3834: 005c8a14 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 3833: 0055f400 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 3834: 005c8ab4 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ 3835: 007c2f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 3836: 007f978e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 3837: 007c7434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 3838: 004b5c14 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ - 3839: 0036c1fc 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ - 3840: 004dc5ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ - 3841: 005c7600 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 3838: 004b5cb4 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ + 3839: 0036c29c 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 3840: 004dc68c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 3841: 005c76a0 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 3842: 007240b0 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 3843: 007f9bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 3844: 007f8c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CHANNEL_ATTENTION_DSTATE │ │ │ │ 3845: 007f84de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ - 3846: 0045f8f4 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 3846: 0045f994 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 3847: 002f52d8 272 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 3848: 007f98a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 3849: 007f94ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 3850: 001b6cc8 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ 3851: 0071a280 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 3852: 004edbe4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 3852: 004edc84 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 3853: 007f9d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 3854: 007312a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 3855: 007cb7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ 3856: 007f9798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ - 3857: 003fa8e4 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 3858: 00554ff8 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ - 3859: 00351ab4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 3860: 004e0d9c 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 3857: 003fa984 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 3858: 00555098 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 3859: 00351b54 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ + 3860: 004e0e3c 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ 3861: 007fa2ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 3862: 007d261c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ 3863: 007f7f54 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 3864: 003b86c8 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 3865: 006e4c00 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 3864: 003b8768 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 3865: 006e4ca0 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 3866: 00276ca8 32 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 3867: 007f9966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 3868: 007c8ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ 3869: 001eb2c0 60 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 3870: 0050a564 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 3870: 0050a604 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 3871: 007f99d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 3872: 003b3c24 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ - 3873: 003583f8 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 3874: 0059d984 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 3872: 003b3cc4 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 3873: 00358498 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ + 3874: 0059da24 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 3875: 007d157c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 3876: 00575ea8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ - 3877: 0055d05c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 3876: 00575f48 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 3877: 0055d0fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 3878: 00737cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 3879: 003bf314 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 3879: 003bf3b4 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ 3880: 007c89b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ - 3881: 006d3bc0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 3881: 006d3c60 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 3882: 007cb5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 3883: 007cf638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ - 3884: 00554d54 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 3884: 00554df4 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 3885: 001c9bc4 1656 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ - 3886: 005c1ad4 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 3886: 005c1b74 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 3887: 00724bf4 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 3888: 007f8a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 3889: 007d162c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 3890: 007c2c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 3891: 007f89a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 3892: 007f97b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 3893: 00724100 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ - 3894: 004f2724 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ - 3895: 003685a0 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 3894: 004f27c4 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 3895: 00368640 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 3896: 007f81ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 3897: 007cb5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 3898: 007f88bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 3899: 00526894 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 3899: 00526934 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 3900: 007cc60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 3901: 007c6a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 3902: 007ccdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_WRITE_EVENT │ │ │ │ - 3903: 00690354 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 3904: 0052fd74 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ - 3905: 003213cc 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 3906: 004db678 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 3903: 006903f4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 3904: 0052fe14 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 3905: 00321468 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ + 3906: 004db718 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 3907: 007f82cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ 3908: 0017cd28 68 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 3909: 007c5784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 3910: 003d4888 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ - 3911: 005505c0 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 3910: 003d4928 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 3911: 00550660 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 3912: 007c95d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 3913: 007f8006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ - 3914: 00314980 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 3914: 00314a1c 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 3915: 007f84a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ 3916: 00267e94 16 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ - 3917: 00431e28 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 3917: 00431ec8 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 3918: 007c4674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 3919: 007fa26f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 3920: 005131c8 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ - 3921: 005d8088 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 3920: 00513268 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 3921: 005d8128 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 3922: 007f87c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 3923: 007c66b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 3924: 007c48b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ - 3925: 004dba10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 3926: 00438be8 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 3925: 004dbab0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 3926: 00438c88 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 3927: 007f8e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 3928: 00734ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ 3929: 007f8502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ - 3930: 004da818 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 3931: 006e4c68 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 3932: 00517758 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 3930: 004da8b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 3931: 006e4d08 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 3932: 005177f8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 3933: 007f8ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 3934: 007c4aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ - 3935: 00332930 780 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ - 3936: 00399a40 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ - 3937: 005a4534 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 3938: 004e2588 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 3935: 003329d0 780 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ + 3936: 00399ae0 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ + 3937: 005a45d4 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 3938: 004e2628 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 3939: 007f9a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 3940: 007f9a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 3941: 007f9c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 3942: 0071ed04 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ 3943: 007f81d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ - 3944: 004d9f78 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 3944: 004da018 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ 3945: 001cc4cc 332 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ - 3946: 00575fbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 3946: 0057605c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 3947: 001c78ec 20 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 3948: 001a0c2c 796 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 3949: 0021c140 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ - 3950: 004d626c 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ - 3951: 005d6ad4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ - 3952: 00438e40 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 3950: 004d630c 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 3951: 005d6b74 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 3952: 00438ee0 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 3953: 001e7740 596 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 3954: 007f9d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 3955: 001d5324 2196 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ - 3956: 0032a988 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ - 3957: 00552614 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 3956: 0032aa28 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ + 3957: 005526b4 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 3958: 001cc1d4 188 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ - 3959: 004dd5fc 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 3959: 004dd69c 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 3960: 007ca084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 3961: 007cdcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 3962: 00271760 528 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 3963: 007cd868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 3964: 007c86a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 3965: 007f83e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 3966: 007f8e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 3967: 007f962e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 3968: 007cbb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 3969: 007c3ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ - 3970: 005293c4 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 3970: 00529464 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 3971: 007f92fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 3972: 007f8b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 3973: 00529b64 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ - 3974: 005a2974 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 3973: 00529c04 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 3974: 005a2a14 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 3975: 001b58d8 64 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 3976: 007d0238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ - 3977: 004e2354 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 3977: 004e23f4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 3978: 007f8078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ 3979: 00207b40 208 FUNC GLOBAL DEFAULT 12 ptimer_set_freq │ │ │ │ - 3980: 004e6a8c 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ - 3981: 005b691c 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ - 3982: 00554a10 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ - 3983: 0038d970 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ + 3980: 004e6b2c 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 3981: 005b69bc 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ + 3982: 00554ab0 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 3983: 0038da10 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 3984: 007c2b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 3985: 005b71ec 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 3985: 005b728c 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 3986: 007cc78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ - 3987: 005b72a4 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 3987: 005b7344 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 3988: 007c4684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ - 3989: 005389a0 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ - 3990: 005246b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 3989: 00538a40 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 3990: 00524750 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 3991: 007c9744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 3992: 007fa330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 3993: 0019dd94 72 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 3994: 001d1944 216 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ - 3995: 00592cac 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 3995: 00592d4c 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 3996: 007cce60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_RESET_EVENT │ │ │ │ 3997: 007caab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 3998: 00424a6c 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 3998: 00424b0c 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 3999: 007fa228 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ - 4000: 00541670 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 4000: 00541710 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 4001: 007cd7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 4002: 001c6bc8 424 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 4003: 004f104c 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ - 4004: 005a6d2c 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 4005: 004d0a80 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 4003: 004f10ec 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 4004: 005a6dcc 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 4005: 004d0b20 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 4006: 007caf04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 4007: 00404a18 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 4007: 00404ab8 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 4008: 007d56d5 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 4009: 007cadf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 4010: 007f884c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 4011: 007c3494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 4012: 007c56e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ - 4013: 0031b610 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ + 4013: 0031b6ac 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 4014: 007f898a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 4015: 00578528 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 4015: 005785c8 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 4016: 00721370 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 4017: 005ac064 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 4017: 005ac104 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 4018: 007f9154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 4019: 007cb69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ - 4020: 0039017c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ - 4021: 005789b4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 4020: 0039021c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ + 4021: 00578a54 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 4022: 007c6914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 4023: 007d0618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 4024: 00730000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ - 4025: 0050dfd0 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 4025: 0050e070 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 4026: 007f9cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 4027: 007f811a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ 4028: 007d169c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 4029: 00275d04 160 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 4030: 007f8434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 4031: 007c97d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ - 4032: 00436fe8 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 4033: 0059e5b0 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 4032: 00437088 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 4033: 0059e650 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 4034: 007cc57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 4035: 0020e564 344 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 4036: 007d06c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ - 4037: 00350260 152 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ + 4037: 00350300 152 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ 4038: 007cbc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 4039: 007cc83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 4040: 007f9a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ - 4041: 00344160 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ - 4042: 005245f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 4041: 00344200 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ + 4042: 00524698 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ 4043: 007ce7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 4044: 007f8eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ - 4045: 003a75b8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ + 4045: 003a7658 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 4046: 001e0274 168 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 4047: 001b1c68 328 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 4048: 007f8102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 4049: 0022ec74 108 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 4050: 007d3f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ - 4051: 00390094 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ - 4052: 005381c4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ - 4053: 0052615c 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 4054: 004dba6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ - 4055: 004bc454 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 4051: 00390134 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ + 4052: 00538264 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 4053: 005261fc 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 4054: 004dbb0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 4055: 004bc4f4 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 4056: 007f8264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 4057: 007c2520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 4058: 007f9458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 4059: 0043573c 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 4059: 004357dc 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 4060: 007d2190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 4061: 007c8048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ - 4062: 003602f8 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 4062: 00360398 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 4063: 007f9684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 4064: 004e1870 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 4064: 004e1910 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 4065: 007f8d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 4066: 0073d77c 132 OBJECT GLOBAL DEFAULT 24 helper_info_flcmpd │ │ │ │ 4067: 007c9a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 4068: 007f8a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 4069: 007f9ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 4070: 005bc944 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 4070: 005bc9e4 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ 4071: 007c8368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 4072: 007f8778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 4073: 001b7be0 156 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 4074: 007f964e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 4075: 007c9784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ 4076: 0073d2d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_fsr_nofcc_noftt │ │ │ │ - 4077: 0051ed94 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 4077: 0051ee34 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 4078: 007c8328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ - 4079: 00319bc0 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ + 4079: 00319c5c 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 4080: 0073d800 132 OBJECT GLOBAL DEFAULT 24 helper_info_flcmps │ │ │ │ 4081: 007f9c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 4082: 00560034 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 4082: 005600d4 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 4083: 00721364 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 4084: 00736ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 4085: 003f7d5c 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ - 4086: 00424018 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ - 4087: 00391b6c 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ - 4088: 0031d9f0 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ + 4085: 003f7dfc 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 4086: 004240b8 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 4087: 00391c0c 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ + 4088: 0031da8c 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 4089: 001b28f8 400 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 4090: 007c82b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 4091: 007d00f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 4092: 007c5074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ - 4093: 004ec578 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 4093: 004ec618 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ 4094: 007f9c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 4095: 007f851e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 4096: 007f909e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 4097: 007f9d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 4098: 004da9e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 4098: 004daa84 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 4099: 007cc7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 4100: 007cfc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ - 4101: 0058efac 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ - 4102: 0051567c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 4101: 0058f04c 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 4102: 0051571c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 4103: 001b9e88 296 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 4104: 007f8c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ - 4105: 004dc254 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 4105: 004dc2f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 4106: 007cab64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 4107: 005c8144 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 4107: 005c81e4 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 4108: 001b232c 364 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 4109: 007f8d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 4110: 0052e8d8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ - 4111: 0039b730 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 4112: 005aeb04 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 4113: 004d89e8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ - 4114: 0059d558 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 4115: 004de28c 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 4116: 00466f74 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 4110: 0052e978 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 4111: 0039b7d0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ + 4112: 005aeba4 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 4113: 004d8a88 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 4114: 0059d5f8 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 4115: 004de32c 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 4116: 00467014 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 4117: 007f949a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 4118: 0025aa14 452 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 4119: 007f8570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ - 4120: 00359618 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ - 4121: 00394ffc 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ + 4120: 003596b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ + 4121: 0039509c 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 4122: 007f9b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 4123: 007d00b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 4124: 007c57d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 4125: 007212c8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 4126: 002a1c20 48 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ - 4127: 004de61c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 4127: 004de6bc 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 4128: 007f8fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 4129: 0022eae0 12 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features │ │ │ │ - 4130: 005c6cd4 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 4131: 005a4434 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 4130: 005c6d74 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 4131: 005a44d4 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 4132: 00218f44 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 4133: 00724884 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 4134: 007f850a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 4135: 00407a58 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 4135: 00407af8 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 4136: 007c69b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 4137: 007f8722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ - 4138: 00541ac4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 4138: 00541b64 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 4139: 007d300c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 4140: 007cf888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 4141: 007cc98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ - 4142: 00423ed4 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 4142: 00423f74 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 4143: 007ca954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ 4144: 007d11bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 4145: 007cf4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ 4146: 00197204 168 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 4147: 007c5c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ - 4148: 00508e64 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 4148: 00508f04 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 4149: 002b15a8 20 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 4150: 007c5ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ - 4151: 00394f54 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 4152: 00538ae0 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 4151: 00394ff4 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ + 4152: 00538b80 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 4153: 007f82c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 4154: 001be598 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 4155: 0055e464 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 4155: 0055e504 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 4156: 002f2cc0 128 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 4157: 007c9a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ - 4158: 0038e154 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ + 4158: 0038e1f4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 4159: 007cfe38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 4160: 0017dcc0 16 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 4161: 00549bd8 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ - 4162: 00317440 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ + 4161: 00549c78 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 4162: 003174dc 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 4163: 007ce028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 4164: 007f7f8c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ - 4165: 0051fc4c 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 4165: 0051fcec 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 4166: 001bf10c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 4167: 003fd448 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 4167: 003fd4e8 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 4168: 001c42ac 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 4169: 001d2ed8 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ 4170: 007cd130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_ENABLE_EVENT │ │ │ │ - 4171: 00419738 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 4171: 004197d8 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 4172: 0017e638 180 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 4173: 007f8c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ 4174: 007f9000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ - 4175: 00554150 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 4175: 005541f0 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 4176: 007f836c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 4177: 007f85b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 4178: 007c5354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ - 4179: 0032a8d0 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ + 4179: 0032a970 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 4180: 007cc9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ 4181: 0072134c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 4182: 007f957e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ - 4183: 00589900 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 4183: 005899a0 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 4184: 007d3b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 4185: 007f99a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ 4186: 007f881c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 4187: 007f8bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ - 4188: 003ec424 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ - 4189: 004e7e30 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 4188: 003ec4c4 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 4189: 004e7ed0 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 4190: 002dab44 112 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 4191: 007c27b0 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 4192: 007d367c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 4193: 0056bb6c 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 4193: 0056bc0c 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 4194: 0024e9dc 104 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 4195: 0020b220 940 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ - 4196: 004e6cc0 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ - 4197: 00597cf8 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 4196: 004e6d60 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 4197: 00597d98 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 4198: 007f89c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 4199: 002a0c68 496 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ - 4200: 00352c54 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 4201: 006d04b0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ - 4202: 005d9270 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 4203: 004ec7ac 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 4200: 00352cf4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ + 4201: 006d0550 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 4202: 005d9310 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 4203: 004ec84c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 4204: 007ca134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 4205: 005b98f4 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 4205: 005b9994 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 4206: 001ff0b4 528 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 4207: 006d04a8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ - 4208: 005a07f0 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 4207: 006d0548 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 4208: 005a0890 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 4209: 007d3208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 4210: 007cdb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 4211: 004e1bb8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ - 4212: 006d04a0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 4211: 004e1c58 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 4212: 006d0540 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 4213: 007f9694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ - 4214: 003cca40 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 4214: 003ccae0 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 4215: 001b2c18 364 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 4216: 007f98b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 4217: 00480fc4 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 4217: 00481064 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 4218: 002ccb7c 228 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 4219: 002f2c68 88 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 4220: 007c86c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 4221: 007c3b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 4222: 007f817a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ - 4223: 0051e290 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 4224: 00578374 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 4225: 00574f48 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 4223: 0051e330 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 4224: 00578414 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 4225: 00574fe8 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 4226: 007c6544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_EVENT │ │ │ │ - 4227: 0036f344 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 4228: 003bfc04 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 4227: 0036f3e4 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ + 4228: 003bfca4 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 4229: 007c287c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 4230: 00215920 8 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 4231: 007c18d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 4232: 007f97e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 4233: 001b6d88 60 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ - 4234: 0052970c 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 4234: 005297ac 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 4235: 007f9968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ - 4236: 004724ac 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ - 4237: 0034aed8 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ + 4236: 0047254c 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 4237: 0034af78 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 4238: 00739ec4 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 4239: 0055130c 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 4239: 005513ac 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 4240: 00739f34 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 4241: 007f7f76 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 4242: 00739fc4 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 4243: 007cc0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ 4244: 007ca3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ - 4245: 003e9be4 720 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 4245: 003e9c84 720 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 4246: 007f8ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 4247: 007f9720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 4248: 007f97ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 4249: 004db000 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 4249: 004db0a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ 4250: 007d06e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ - 4251: 0032a998 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ + 4251: 0032aa38 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 4252: 007f93aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 4253: 007f7f6e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 4254: 007cfd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 4255: 00264c5c 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 4256: 003f4558 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 4256: 003f45f8 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 4257: 007f8c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ - 4258: 0032201c 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ + 4258: 003220b8 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 4259: 007cba4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 4260: 007d4238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 4261: 007c5f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ - 4262: 00352434 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ - 4263: 004780e4 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 4262: 003524d4 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ + 4263: 00478184 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 4264: 007d25cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ - 4265: 0039267c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 4266: 005cdcb4 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ - 4267: 005c9018 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 4265: 0039271c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ + 4266: 005cdd54 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 4267: 005c90b8 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 4268: 007f9734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 4269: 001c2328 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 4270: 007c9614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 4271: 007bbf60 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ - 4272: 00552ec4 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 4273: 00350004 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ - 4274: 004bfc60 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ - 4275: 0036dd18 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 4272: 00552f64 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 4273: 003500a4 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ + 4274: 004bfd00 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 4275: 0036ddb8 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 4276: 007d465c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 4277: 0022eadc 4 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features │ │ │ │ - 4278: 004dc47c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ - 4279: 0047bbac 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 4278: 004dc51c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 4279: 0047bc4c 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 4280: 007d2a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 4281: 007c9d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ - 4282: 0052c16c 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 4283: 004375d0 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 4282: 0052c20c 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 4283: 00437670 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 4284: 007f9776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 4285: 007f9678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 4286: 007c1048 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ 4287: 007d5a1c 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 4288: 007f83e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ - 4289: 00350430 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ + 4289: 003504d0 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ 4290: 007c46f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 4291: 007c51e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 4292: 007c1da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 4293: 007cad54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ - 4294: 004f5664 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 4294: 004f5704 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 4295: 007cacd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ - 4296: 0032c0c0 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ + 4296: 0032c160 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 4297: 007f819a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 4298: 007f82be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 4299: 007f8a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 4300: 005a7824 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 4300: 005a78c4 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ 4301: 007f8fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 4302: 0035e9c4 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 4303: 0056ed88 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ - 4304: 00579a98 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 4302: 0035ea64 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 4303: 0056ee28 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 4304: 00579b38 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 4305: 007f9b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 4306: 005bec60 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 4306: 005bed00 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 4307: 00733be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ 4308: 002f7d6c 56 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 4309: 007cc36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 4310: 004ed18c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 4310: 004ed22c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 4311: 007d22c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 4312: 00407570 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ - 4313: 005c1394 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 4312: 00407610 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 4313: 005c1434 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 4314: 007ca714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 4315: 001bf718 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 4316: 007f8b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 4317: 007ca5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 4318: 007f87d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 4319: 007f8f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 4320: 007cc08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 4321: 001caa0c 236 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ - 4322: 0037c17c 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ + 4322: 0037c21c 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 4323: 007d3c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 4324: 002aaa04 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 4325: 0055d170 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 4326: 00523d58 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 4325: 0055d210 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 4326: 00523df8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 4327: 007f8a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 4328: 007f8e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ - 4329: 005cd4d0 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 4329: 005cd570 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 4330: 007c4390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 4331: 007f8f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ - 4332: 0059de00 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ - 4333: 00550808 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 4332: 0059dea0 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 4333: 005508a8 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 4334: 00724084 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 4335: 007f8b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 4336: 003ce36c 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 4337: 003fad1c 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 4336: 003ce40c 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 4337: 003fadbc 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 4338: 007f8774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 4339: 007f933a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 4340: 007c2430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 4341: 007d2760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 4342: 0029b8f4 68 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 4343: 007f98cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 4344: 002f8b7c 156 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ 4345: 007f92ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_IRQ_DSTATE │ │ │ │ - 4346: 004dc870 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 4346: 004dc910 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 4347: 001c23d4 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 4348: 0029b258 48 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 4349: 007f9df4 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 4350: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 4351: 003c4e90 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 4351: 003c4f30 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ 4352: 007f9c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 4353: 007c4240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 4354: 0051f9f0 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 4354: 0051fa90 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 4355: 007c19f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ 4356: 00735080 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 4357: 0042b110 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 4357: 0042b1b0 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 4358: 007f9358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 4359: 005ddc1c 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 4359: 005ddcbc 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 4360: 007f8204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 4361: 004c0f3c 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 4362: 00591338 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 4361: 004c0fdc 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 4362: 005913d8 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 4363: 007f9258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_WRITE_DSTATE │ │ │ │ - 4364: 00432014 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 4364: 004320b4 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 4365: 002da75c 512 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 4366: 007d42d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 4367: 007d56d4 1 OBJECT GLOBAL DEFAULT 25 pci_available │ │ │ │ 4368: 007c42e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 4369: 005c4104 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 4370: 005d08d8 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 4369: 005c41a4 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 4370: 005d0978 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 4371: 007f8fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 4372: 007f920e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_DSTATE │ │ │ │ 4373: 007f9d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 4374: 004fa60c 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 4374: 004fa6ac 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ 4375: 007c2ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 4376: 007c2490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 4377: 003e3028 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 4377: 003e30c8 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 4378: 001d2618 136 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 4379: 004cfe28 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 4379: 004cfec8 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 4380: 007f861a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 4381: 007f8c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 4382: 00733b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 4383: 007fa2b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ - 4384: 0056e4dc 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 4384: 0056e57c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 4385: 001a8a14 352 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 4386: 007c1e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ - 4387: 00344c60 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ + 4387: 00344d00 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 4388: 007f86a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ 4389: 007cbd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 4390: 007cf588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 4391: 007cdbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ 4392: 00306aec 284 FUNC GLOBAL DEFAULT 12 helper_fcmped │ │ │ │ - 4393: 00507fa4 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 4393: 00508044 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ 4394: 002f3068 424 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 4395: 007f9aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 4396: 00543548 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 4396: 005435e8 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 4397: 002e2d0c 332 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 4398: 00579590 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 4398: 00579630 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ 4399: 00732adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ 4400: 002fde7c 292 FUNC GLOBAL DEFAULT 12 sparc_cpu_get_phys_page_debug │ │ │ │ 4401: 007f92d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 4402: 007c9fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ 4403: 00207950 164 FUNC GLOBAL DEFAULT 12 ptimer_stop │ │ │ │ 4404: 00306c94 140 FUNC GLOBAL DEFAULT 12 helper_fcmpeq │ │ │ │ - 4405: 004ee124 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 4405: 004ee1c4 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 4406: 007c9f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 4407: 003068b8 280 FUNC GLOBAL DEFAULT 12 helper_fcmpes │ │ │ │ 4408: 007fa2d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 4409: 007c9944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 4410: 007f8b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 4411: 001fc690 320 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 4412: 007f86ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 4413: 005cba90 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 4413: 005cbb30 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 4414: 007f983a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 4415: 007f95e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 4416: 007f9b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 4417: 00529354 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 4418: 005548cc 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 4417: 005293f4 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 4418: 0055496c 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 4419: 002555d8 44 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ - 4420: 0050d318 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ - 4421: 00574930 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 4420: 0050d3b8 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 4421: 005749d0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 4422: 007c9c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 4423: 007c8398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 4424: 007f9078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 4425: 0055034c 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 4425: 005503ec 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 4426: 007cb8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 4427: 007f948c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 4428: 00734ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 4429: 0059f330 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 4429: 0059f3d0 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 4430: 007f9198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ 4431: 00308aac 356 FUNC GLOBAL DEFAULT 12 helper_ld_code │ │ │ │ - 4432: 006e4c24 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 4432: 006e4cc4 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 4433: 007f8e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 4434: 007c56b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ - 4435: 00402a58 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ - 4436: 003b2484 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 4435: 00402af8 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 4436: 003b2524 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 4437: 007f97c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 4438: 001aa85c 416 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 4439: 0050b9f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 4439: 0050ba98 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 4440: 007c6c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ 4441: 007f8276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 4442: 007cdf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ 4443: 007f9218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TIMER_ID_DSTATE │ │ │ │ - 4444: 005633e0 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 4444: 00563480 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 4445: 007d12ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 4446: 007f97bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 4447: 007c40e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ 4448: 002252f8 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 4449: 0054340c 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 4450: 0036a18c 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 4449: 005434ac 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 4450: 0036a22c 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 4451: 002f6a94 8 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 4452: 007f8988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 4453: 007cd0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_CTRL2_EVENT │ │ │ │ 4454: 007d2ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 4455: 001c2484 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ - 4456: 00567014 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ - 4457: 003aa764 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ + 4456: 005670b4 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 4457: 003aa804 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 4458: 007d0c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ - 4459: 0036cad4 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 4459: 0036cb74 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ 4460: 007f9a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MMU_HELPER_DMISS_DSTATE │ │ │ │ - 4461: 0052b360 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 4461: 0052b400 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 4462: 007f8a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 4463: 0055982c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 4464: 0055d458 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 4465: 005d4e60 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 4463: 005598cc 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 4464: 0055d4f8 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 4465: 005d4f00 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 4466: 007c6f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 4467: 002902fc 124 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ 4468: 007c54c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ - 4469: 00426e9c 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 4469: 00426f3c 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 4470: 002f4b48 156 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ - 4471: 0053519c 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 4471: 0053523c 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 4472: 001c45b0 384 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 4473: 003d4804 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 4473: 003d48a4 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 4474: 007f9140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 4475: 002554c8 44 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ 4476: 007cce70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_WRITE_EVENT │ │ │ │ - 4477: 00594630 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 4478: 004f74f4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 4477: 005946d0 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 4478: 004f7594 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 4479: 002f7658 300 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ 4480: 00733ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ - 4481: 005a14d0 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 4481: 005a1570 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ 4482: 007f9506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 4483: 003f5760 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 4484: 00551f30 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 4483: 003f5800 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 4484: 00551fd0 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 4485: 002ddd18 176 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ - 4486: 00520d28 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 4487: 003a84f8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ + 4486: 00520dc8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 4487: 003a8598 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 4488: 007c5204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 4489: 007f9b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 4490: 007f81b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ 4491: 007f83fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMMAND_DECODED_DSTATE │ │ │ │ 4492: 007d6ab0 4 OBJECT GLOBAL DEFAULT 25 multifd_send_state │ │ │ │ 4493: 007f8eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 4494: 00233e34 64 FUNC GLOBAL DEFAULT 12 msi_notify │ │ │ │ 4495: 002514e0 116 FUNC GLOBAL DEFAULT 12 AUD_vlog │ │ │ │ 4496: 007d13ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_BTN_EVENT │ │ │ │ 4497: 002a7c50 260 FUNC GLOBAL DEFAULT 12 multifd_queue_device_state │ │ │ │ 4498: 007c5924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ - 4499: 00386b28 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ + 4499: 00386bc8 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 4500: 007f9b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 4501: 0073b8a8 36 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ 4502: 007f9b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ - 4503: 0033fdbc 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ - 4504: 00336650 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ + 4503: 0033fe5c 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 4504: 003366f0 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 4505: 002b4e5c 748 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ - 4506: 003a8790 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ + 4506: 003a8830 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 4507: 007c7a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 4508: 007f9aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 4509: 007f908e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 4510: 00367728 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ - 4511: 003a8944 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ + 4510: 003677c8 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 4511: 003a89e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ 4512: 001b6dc4 60 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 4513: 007c7594 1124 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 4514: 002dde04 124 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 4515: 00435740 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 4515: 004357e0 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 4516: 007f91ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ - 4517: 0032acdc 920 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ + 4517: 0032ad7c 920 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ 4518: 007f921e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_READING_COUNTER_DSTATE │ │ │ │ - 4519: 0057258c 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 4519: 0057262c 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 4520: 007cd040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_WRITE_EVENT │ │ │ │ 4521: 001d1a1c 288 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 4522: 0021dc54 188 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 4523: 001d8aec 96 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ - 4524: 0047bea0 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 4524: 0047bf40 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 4525: 002bd550 88 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 4526: 007f8e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ - 4527: 0055a438 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 4527: 0055a4d8 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 4528: 00735a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ - 4529: 00564604 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 4529: 005646a4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 4530: 007ca514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 4531: 00734f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 4532: 0050d9c8 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 4533: 003ee4fc 364 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 4532: 0050da68 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 4533: 003ee59c 364 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 4534: 007f9468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 4535: 007d172c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 4536: 007d29c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ - 4537: 004355c4 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 4538: 0059806c 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 4537: 00435664 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 4538: 0059810c 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 4539: 007f9416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 4540: 001d50bc 84 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 4541: 007e7410 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 4542: 007ce8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 4543: 007c2ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 4544: 0036874c 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 4544: 003687ec 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 4545: 007f7fc3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ - 4546: 005a8b4c 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ - 4547: 003e8c7c 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 4546: 005a8bec 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 4547: 003e8d1c 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 4548: 001c9618 368 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 4549: 005436ec 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 4549: 0054378c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 4550: 007d2e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 4551: 007f8a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 4552: 007f986c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 4553: 007f7f8a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 4554: 001bdb70 180 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 4555: 00208b8c 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 4556: 007d144c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 4557: 007f823e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 4558: 007d145c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 4559: 007c4934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 4560: 007f90ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 4561: 005ce648 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 4562: 0059fd3c 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 4563: 005a85e0 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 4561: 005ce6e8 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 4562: 0059fddc 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 4563: 005a8680 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 4564: 007f7ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 4565: 007c5434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 4566: 004f9050 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 4566: 004f90f0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ 4567: 007f9660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 4568: 007ce8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ - 4569: 00423154 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ - 4570: 00576018 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 4569: 004231f4 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 4570: 005760b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 4571: 007f8cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 4572: 007d0368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 4573: 007c87b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 4574: 00202d04 476 FUNC GLOBAL DEFAULT 12 fdctrl_realize_common │ │ │ │ 4575: 001bb720 112 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ - 4576: 00591c0c 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 4576: 00591cac 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 4577: 007f7ec8 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 4578: 007f8eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 4579: 0072160c 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 4580: 00480e54 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 4581: 00485cf8 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 4580: 00480ef4 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 4581: 00485d98 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 4582: 002f5200 32 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 4583: 007f8ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 4584: 002f0bdc 128 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 4585: 007f81a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 4586: 007f8e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 4587: 001d290c 40 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 4588: 0051fa0c 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ - 4589: 00357f14 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ + 4588: 0051faac 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 4589: 00357fb4 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 4590: 0022eb28 8 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ - 4591: 004cf7bc 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 4591: 004cf85c 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 4592: 007233e8 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 4593: 007fa28e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 4594: 007c7cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 4595: 007f80b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 4596: 001bbbf0 28 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 4597: 007ef880 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 4598: 002a9bac 196 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 4599: 007c3ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 4600: 0058f1cc 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 4600: 0058f26c 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 4601: 0019ae0c 6636 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 4602: 007f9672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 4603: 002efd74 192 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ 4604: 007f9d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 4605: 007f9b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 4606: 001c4880 144 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 4607: 00518df0 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 4607: 00518e90 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 4608: 007f9a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ - 4609: 0041b54c 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 4609: 0041b5ec 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 4610: 007f9ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 4611: 007d1970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ - 4612: 0034e8bc 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 4613: 00431030 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 4614: 004c078c 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 4612: 0034e95c 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ + 4613: 004310d0 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 4614: 004c082c 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ 4615: 001fda88 560 FUNC GLOBAL DEFAULT 12 soundhw_init │ │ │ │ - 4616: 004dad20 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 4617: 00427128 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ - 4618: 00418ca4 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 4616: 004dadc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 4617: 004271c8 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 4618: 00418d44 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 4619: 007f9044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 4620: 007d54e4 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 4621: 007c7034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 4622: 00590edc 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 4622: 00590f7c 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 4623: 007cf6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 4624: 007f9b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 4625: 007cc22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 4626: 007f95e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 4627: 00277074 20 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 4628: 007f910a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 4629: 006d3a70 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 4629: 006d3b10 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 4630: 007f8280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 4631: 007f8552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ - 4632: 003aa524 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ + 4632: 003aa5c4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ 4633: 007f9252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IFR_DSTATE │ │ │ │ - 4634: 0036df4c 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 4634: 0036dfec 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 4635: 007f8488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 4636: 007ce968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ - 4637: 0034f258 284 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ + 4637: 0034f2f8 284 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 4638: 007f97b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 4639: 007ccae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_IOMMU_BAD_ADDR_EVENT │ │ │ │ 4640: 007c5884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 4641: 0017c858 244 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 4642: 007d2cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 4643: 0043756c 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 4643: 0043760c 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 4644: 00250710 164 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 4645: 007d0d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 4646: 00738200 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 4647: 002a9e8c 36 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 4648: 0050d0f8 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 4648: 0050d198 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 4649: 00251f40 328 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 4650: 005b8e98 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 4650: 005b8f38 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 4651: 007f9528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 4652: 007c8758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 4653: 001b1b00 360 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 4654: 007f95bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 4655: 007c5b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 4656: 00561e3c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ - 4657: 003a9a30 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ + 4656: 00561edc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 4657: 003a9ad0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 4658: 007f9af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 4659: 007f8be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 4660: 002ed624 104 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 4661: 007cbf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 4662: 00578028 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 4662: 005780c8 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 4663: 007d6110 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 4664: 007d39a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 4665: 0035e7a8 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 4665: 0035e848 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 4666: 002a07e4 24 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ - 4667: 0051c1c4 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 4667: 0051c264 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 4668: 007f8ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ - 4669: 00548750 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 4669: 005487f0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 4670: 007f9838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 4671: 007f849e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 4672: 004daa40 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 4672: 004daae0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 4673: 002d361c 248 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ - 4674: 005bd36c 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ - 4675: 00389070 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ + 4674: 005bd40c 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 4675: 00389110 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 4676: 007f9d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ - 4677: 00357b68 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ + 4677: 00357c08 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 4678: 002b71b8 788 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 4679: 0050eeec 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 4679: 0050ef8c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 4680: 007c7df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ - 4681: 0037f3b8 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ - 4682: 005c6050 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 4681: 0037f458 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ + 4682: 005c60f0 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 4683: 007f8610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 4684: 007d2894 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 4685: 001c41c8 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 4686: 007369c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 4687: 007c9c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 4688: 005be154 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ - 4689: 0036cf20 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ - 4690: 004de4d4 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 4688: 005be1f4 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 4689: 0036cfc0 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 4690: 004de574 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 4691: 007c5a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 4692: 007f8a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 4693: 0035d050 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 4693: 0035d0f0 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 4694: 007c7424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 4695: 007f843e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 4696: 00362bd4 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ - 4697: 003b07e0 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 4696: 00362c74 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 4697: 003b0880 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 4698: 007f956c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 4699: 007f822c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 4700: 0055f84c 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 4700: 0055f8ec 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 4701: 007f8c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 4702: 001b68b4 268 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 4703: 005c1040 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 4704: 004d5794 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 4703: 005c10e0 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 4704: 004d5834 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 4705: 001b35b8 292 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 4706: 00180f58 328 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 4707: 007f9c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 4708: 007f9796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ - 4709: 003a85a4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ + 4709: 003a8644 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 4710: 007cedb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 4711: 007c4230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 4712: 007f92a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_DSTATE │ │ │ │ 4713: 00267f5c 116 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ - 4714: 005e1ca4 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 4714: 005e1d44 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 4715: 007c21d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 4716: 007d5918 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 4717: 00250360 144 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 4718: 007f81e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ 4719: 007cabe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 4720: 00461ef4 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 4720: 00461f94 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 4721: 007f8160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 4722: 00505480 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 4722: 00505520 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 4723: 007d3f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ - 4724: 003a87f0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ - 4725: 00452354 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ - 4726: 003a8984 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ + 4724: 003a8890 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ + 4725: 004523f4 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 4726: 003a8a24 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 4727: 007f926c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_TIMEOUT_DSTATE │ │ │ │ 4728: 007f88d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ - 4729: 0038ed24 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ + 4729: 0038edc4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 4730: 007c23e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 4731: 007f9494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 4732: 007c5774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ - 4733: 00356e8c 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ + 4733: 00356f2c 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 4734: 007cc7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ - 4735: 00533f30 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 4736: 004db78c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 4735: 00533fd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 4736: 004db82c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 4737: 007d2958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ - 4738: 004d185c 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 4738: 004d18fc 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ 4739: 007f9262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_WRITE_DSTATE │ │ │ │ - 4740: 00506b74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 4740: 00506c14 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 4741: 007f8956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 4742: 007f99e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 4743: 00574504 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 4743: 005745a4 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 4744: 007fa2d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ 4745: 001bd878 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 4746: 001bd350 176 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 4747: 007fa344 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 4748: 007d1a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 4749: 007f8cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 4750: 00573b00 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 4751: 00516110 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 4752: 00470198 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 4750: 00573ba0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 4751: 005161b0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 4752: 00470238 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 4753: 007f9c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 4754: 007caa24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 4755: 007ccef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_IMSK_EVENT │ │ │ │ 4756: 007d3e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 4757: 004efedc 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 4757: 004eff7c 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 4758: 007f7f83 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 4759: 007f9ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 4760: 00737288 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 4761: 00534b1c 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 4761: 00534bbc 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 4762: 002dddc8 60 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 4763: 007f8670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 4764: 004dd7a8 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 4764: 004dd848 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 4765: 007cc8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 4766: 007f7fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 4767: 0020e504 36 FUNC GLOBAL DEFAULT 12 rom_reset_order_override │ │ │ │ - 4768: 003728e8 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ + 4768: 00372988 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 4769: 007f81bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 4770: 002f3ab4 132 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 4771: 007c5044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 4772: 007c8248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 4773: 006e4c40 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 4773: 006e4ce0 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ 4774: 007d2540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 4775: 007233f8 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 4776: 002f6a9c 4 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ - 4777: 00330d4c 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 4778: 0050d860 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 4777: 00330dec 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ + 4778: 0050d900 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 4779: 007f8cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 4780: 00570a64 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 4780: 00570b04 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 4781: 007c32c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 4782: 007d23e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 4783: 0021da9c 220 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 4784: 00427930 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 4784: 004279d0 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 4785: 002556d8 332 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 4786: 002cdd88 176 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 4787: 007f8b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ 4788: 002fb8a8 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 4789: 003c3bbc 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 4789: 003c3c5c 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 4790: 002aa04c 1768 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 4791: 007d02d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 4792: 007f9b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 4793: 005ca8e8 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 4794: 00407708 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 4793: 005ca988 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 4794: 004077a8 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 4795: 0026825c 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ - 4796: 004f5554 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 4797: 003fa2f4 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 4796: 004f55f4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 4797: 003fa394 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 4798: 007f88ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 4799: 0053d924 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 4799: 0053d9c4 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 4800: 007c4170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 4801: 007cd0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_READ_EVENT │ │ │ │ - 4802: 003c0dbc 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 4803: 003e25a8 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ - 4804: 003557b4 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ + 4802: 003c0e5c 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 4803: 003e2648 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 4804: 00355854 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 4805: 002f3834 524 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 4806: 005e5e10 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 4806: 005e5eb0 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 4807: 007f7f28 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 4808: 004d3e70 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 4808: 004d3f10 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 4809: 007f880a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 4810: 007f84f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 4811: 005a61e0 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 4811: 005a6280 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 4812: 007f871e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 4813: 007f9334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 4814: 0073793c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 4815: 007f9f88 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 4816: 002ddae8 320 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 4817: 007f83ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 4818: 00307efc 2992 FUNC GLOBAL DEFAULT 12 helper_st_asi │ │ │ │ 4819: 007c93d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RAISE_IRQ_EVENT │ │ │ │ 4820: 007ced64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 4821: 001b05f0 240 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 4822: 007cbb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ 4823: 007d0448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ - 4824: 003eb0e4 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 4824: 003eb184 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 4825: 007f8490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 4826: 007c56c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 4827: 00181938 356 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ 4828: 00731744 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 4829: 007c6aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 4830: 007f883a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ 4831: 007f8cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_FINISHED_DSTATE │ │ │ │ - 4832: 003a3638 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ + 4832: 003a36d8 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ 4833: 007cc13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_EVENT │ │ │ │ 4834: 007c2540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 4835: 007c5264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ - 4836: 00393bfc 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ + 4836: 00393c9c 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 4837: 002f66b4 316 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 4838: 002195dc 244 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ - 4839: 004f9d5c 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 4839: 004f9dfc 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 4840: 007cbefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 4841: 007c26e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 4842: 0026ec5c 356 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 4843: 007f804e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 4844: 007f89b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ - 4845: 0059accc 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ - 4846: 00405b3c 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 4845: 0059ad6c 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 4846: 00405bdc 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 4847: 00292d04 164 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 4848: 007d3788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 4849: 007d12bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 4850: 004e023c 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 4850: 004e02dc 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 4851: 007f835c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 4852: 007c8b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 4853: 007bbc14 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 4854: 002cebb4 152 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ - 4855: 0037befc 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ + 4855: 0037bf9c 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ 4856: 007d2b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 4857: 007c3d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 4858: 007c5064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 4859: 001b53d0 248 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 4860: 005d6fcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 4860: 005d706c 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 4861: 007c9364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 4862: 007d27e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 4863: 005a92a4 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 4864: 00551df0 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ - 4865: 00523460 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 4863: 005a9344 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 4864: 00551e90 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 4865: 00523500 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 4866: 007cfa98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 4867: 007ce9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 4868: 0057de0c 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 4869: 003d7570 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 4870: 004e0898 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 4868: 0057deac 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 4869: 003d7610 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 4870: 004e0938 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 4871: 007cb71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 4872: 007fa346 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ - 4873: 0037f28c 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ + 4873: 0037f32c 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 4874: 007cb75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 4875: 004cdcd8 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 4875: 004cdd78 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 4876: 007f967e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ - 4877: 004f377c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 4877: 004f381c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ 4878: 007c6c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 4879: 007f8fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ - 4880: 004eedc0 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 4880: 004eee60 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 4881: 007caac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 4882: 007c9b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 4883: 007ce778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 4884: 005237c0 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 4884: 00523860 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 4885: 007f8cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 4886: 00735ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 4887: 007cf9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ 4888: 007f89a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_WRITE_DSTATE │ │ │ │ 4889: 007c2b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_EVENT │ │ │ │ 4890: 007d20c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ 4891: 007c9464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVE_EVENT │ │ │ │ 4892: 007f8750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 4893: 007c9e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 4894: 007f9cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 4895: 007f8128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 4896: 007f87b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 4897: 0073c4ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmuld │ │ │ │ - 4898: 00510834 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 4898: 005108d4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 4899: 007f8c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 4900: 00735398 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 4901: 007c4350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 4902: 007f86a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 4903: 007f87c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 4904: 00733214 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 4905: 007cfc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ 4906: 007c5f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_EVENT │ │ │ │ 4907: 007c32b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SOCKET_EVENT │ │ │ │ 4908: 007f9ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 4909: 007d1ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ - 4910: 0033e4d4 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ - 4911: 00320ce4 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ + 4910: 0033e574 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ + 4911: 00320d80 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 4912: 007d06a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 4913: 002f65ec 200 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ - 4914: 004c0520 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 4915: 00524540 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ - 4916: 005211e0 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 4917: 005bf114 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 4914: 004c05c0 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 4915: 005245e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 4916: 00521280 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 4917: 005bf1b4 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 4918: 0073c570 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmulq │ │ │ │ 4919: 002646c8 304 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 4920: 0058f170 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 4920: 0058f210 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 4921: 0073c468 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmuls │ │ │ │ 4922: 002920c0 80 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 4923: 001c60ec 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 4924: 007f839a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 4925: 0054f514 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 4925: 0054f5b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 4926: 007f8c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 4927: 007f957c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 4928: 007cb74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 4929: 007d16ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 4930: 004268f0 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ - 4931: 003327a0 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ + 4930: 00426990 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 4931: 00332840 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 4932: 007d2560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 4933: 004040d0 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 4933: 00404170 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 4934: 007c397c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 4935: 002cc6e4 520 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 4936: 003508d0 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ - 4937: 004e7e14 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ - 4938: 003b3870 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 4936: 00350970 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ + 4937: 004e7eb4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 4938: 003b3910 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 4939: 007d0d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 4940: 00401d80 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 4940: 00401e20 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 4941: 007fa284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 4942: 007c7f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ 4943: 001e1b50 80 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 4944: 007f9114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 4945: 007f93b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ - 4946: 003b3cf4 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 4946: 003b3d94 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 4947: 007ce208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 4948: 002a8f74 80 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 4949: 002f4de8 124 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ - 4950: 003a83b0 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ + 4950: 003a8450 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 4951: 007d164c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 4952: 007f9808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ - 4953: 003aa36c 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ + 4953: 003aa40c 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 4954: 007c73f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 4955: 007f86a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ 4956: 007f83ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 4957: 0054ecd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 4957: 0054ed70 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 4958: 007cc2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 4959: 003f06a8 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 4959: 003f0748 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 4960: 007d00c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 4961: 007f84e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 4962: 007c52b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 4963: 007f8c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 4964: 007bbc5c 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 4965: 002db96c 32 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 4966: 007c1de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 4967: 007c2c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_EVENT │ │ │ │ 4968: 007d0188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_FILL_EVENT │ │ │ │ 4969: 001d4e0c 168 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 4970: 007c17a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 4971: 007f9172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 4972: 0050f75c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 4972: 0050f7fc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 4973: 007f9116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 4974: 001b69c0 384 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ - 4975: 005db450 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 4975: 005db4f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ 4976: 007f8e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 4977: 0053657c 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 4977: 0053661c 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 4978: 007ca6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 4979: 002aadac 36 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 4980: 005677bc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 4981: 005a10c4 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 4980: 0056785c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 4981: 005a1164 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 4982: 007c88c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 4983: 007f86f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 4984: 001d2bc0 128 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ - 4985: 0059ea18 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 4985: 0059eab8 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 4986: 007f802c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 4987: 002632f8 260 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 4988: 007f8dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 4989: 003d4878 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 4989: 003d4918 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 4990: 007ce9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 4991: 007c2460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 4992: 007cdb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 4993: 007f8560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 4994: 007c56f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 4995: 007f8666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 4996: 007f933e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 4997: 0054dcf0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 4997: 0054dd90 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 4998: 00721a88 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 4999: 007f8fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ 5000: 007f8b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 5001: 003b39f4 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 5001: 003b3a94 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 5002: 001c5374 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 5003: 0058cd00 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 5003: 0058cda0 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 5004: 007cda28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ - 5005: 0041a264 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 5005: 0041a304 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 5006: 007cda18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 5007: 001dfbe4 432 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ - 5008: 0038a57c 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 5009: 003c9298 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 5008: 0038a61c 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ + 5009: 003c9338 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 5010: 0073817c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 5011: 007f9a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ 5012: 0072395c 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 5013: 00252088 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ - 5014: 005c7af4 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 5014: 005c7b94 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 5015: 002a9cb8 36 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 5016: 007f91c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 5017: 007f8d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 5018: 00449714 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 5018: 004497b4 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 5019: 0072c5ac 12 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 5020: 007cb81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ - 5021: 00574684 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ - 5022: 00369a1c 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ - 5023: 004dec10 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 5024: 00407788 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 5025: 004e45a4 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ - 5026: 0033f0e8 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 5021: 00574724 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 5022: 00369abc 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 5023: 004decb0 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 5024: 00407828 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 5025: 004e4644 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 5026: 0033f188 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 5027: 002f4874 152 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 5028: 006e4c50 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 5028: 006e4cf0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 5029: 007f81a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ - 5030: 0032913c 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ + 5030: 003291dc 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 5031: 002eb854 256 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ - 5032: 00502098 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 5033: 00424834 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 5032: 00502138 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 5033: 004248d4 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 5034: 007c7ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 5035: 00736a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 5036: 007ca6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 5037: 007d40fc 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 5038: 007f8d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 5039: 007cdee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ - 5040: 0052ec88 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 5040: 0052ed28 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 5041: 001c90b4 16 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ - 5042: 003a2884 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 5043: 004bcdc4 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 5042: 003a2924 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ + 5043: 004bce64 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 5044: 007ef890 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 5045: 001c19a4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ - 5046: 004f3c10 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ - 5047: 003b23e0 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 5046: 004f3cb0 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 5047: 003b2480 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 5048: 007c65d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ - 5049: 00519478 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 5050: 0032a588 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ - 5051: 00548584 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 5049: 00519518 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 5050: 0032a628 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ + 5051: 00548624 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 5052: 007c2790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 5053: 002691a4 12 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 5054: 00723f58 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 5055: 007f853c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ 5056: 007cc2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 5057: 007f98c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 5058: 007c6be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 5059: 007c9b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ - 5060: 003eb25c 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 5060: 003eb2fc 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 5061: 001cb718 552 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 5062: 007f8254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 5063: 002f61f4 116 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 5064: 00274dd0 120 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ - 5065: 0031ffb0 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 5066: 004cae40 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 5065: 0032004c 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ + 5066: 004caee0 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 5067: 007d0168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ - 5068: 003a844c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ + 5068: 003a84ec 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 5069: 007d488c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 5070: 007f8f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 5071: 007c5cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 5072: 00277654 20 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 5073: 007c7114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 5074: 007f9cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 5075: 001abcb0 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ 5076: 007f86b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 5077: 0051ca44 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 5077: 0051cae4 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 5078: 007f8436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 5079: 001ba694 324 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 5080: 007cfb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 5081: 0072328c 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ - 5082: 0045bffc 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 5082: 0045c09c 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 5083: 002acee4 1028 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 5084: 007c2570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 5085: 0021cb10 148 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ 5086: 007c39cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ - 5087: 003a8730 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ + 5087: 003a87d0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 5088: 007f91a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 5089: 00734294 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ - 5090: 003a8904 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ - 5091: 004f9eb8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 5090: 003a89a4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ + 5091: 004f9f58 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 5092: 007f9a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 5093: 007c4624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 5094: 0050e094 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 5094: 0050e134 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 5095: 007f9578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 5096: 00438a9c 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ - 5097: 003f8d0c 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ - 5098: 0037bb94 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ + 5096: 00438b3c 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 5097: 003f8dac 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 5098: 0037bc34 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 5099: 0021e358 4 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 5100: 005763b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 5100: 00576450 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 5101: 007f80f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 5102: 007c3544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 5103: 007f826c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 5104: 007f89fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 5105: 003b3aac 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 5105: 003b3b4c 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 5106: 007f94d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ - 5107: 0032c224 168 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ + 5107: 0032c2c4 168 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 5108: 007f888a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ - 5109: 00350c88 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ + 5109: 00350d28 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ 5110: 007d0a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ - 5111: 004f1f38 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ - 5112: 004e7504 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 5111: 004f1fd8 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 5112: 004e75a4 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 5113: 007f9058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 5114: 007c5b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 5115: 005a1ffc 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 5115: 005a209c 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 5116: 007c1ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 5117: 007fa2a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 5118: 007c35d4 64 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ - 5119: 00544308 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 5119: 005443a8 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 5120: 007c36c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 5121: 007f8c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 5122: 0050e934 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ - 5123: 0059a00c 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 5122: 0050e9d4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 5123: 0059a0ac 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 5124: 007c26c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 5125: 00296358 64 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 5126: 00724258 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 5127: 007f96f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 5128: 0056c6fc 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 5128: 0056c79c 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 5129: 007cae28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 5130: 001d0a98 396 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 5131: 007c18f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 5132: 0021dd50 68 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 5133: 007cc97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 5134: 007f97a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ - 5135: 0054cca0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 5135: 0054cd40 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 5136: 007d2f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 5137: 002e7694 24 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 5138: 002f44a8 568 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 5139: 0020f710 176 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ 5140: 007f9b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ 5141: 007cf7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ - 5142: 0055ceec 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 5142: 0055cf8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 5143: 007f968e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 5144: 007f9158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 5145: 007c6c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ - 5146: 004c017c 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 5146: 004c021c 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 5147: 00297d0c 176 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ - 5148: 0038d6d0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ - 5149: 00506ce4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ - 5150: 004b4c68 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 5148: 0038d770 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ + 5149: 00506d84 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 5150: 004b4d08 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 5151: 00267144 184 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 5152: 00407804 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 5152: 004078a4 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 5153: 001ba4c4 72 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 5154: 004da2b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ - 5155: 005baf98 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 5154: 004da354 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 5155: 005bb038 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 5156: 007c3594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 5157: 001970a4 148 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ - 5158: 004bf2f0 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 5158: 004bf390 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 5159: 007f924e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_DSTATE │ │ │ │ 5160: 007f88a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ - 5161: 00390470 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ + 5161: 00390510 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 5162: 007c8338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ 5163: 007cfa18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 5164: 007f9bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 5165: 007f84ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 5166: 007f96f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ - 5167: 003bf99c 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 5167: 003bfa3c 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 5168: 0026b358 80 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ 5169: 007f9cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 5170: 005c3598 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 5170: 005c3638 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 5171: 007379c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 5172: 007d2884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 5173: 007d102c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 5174: 007f8eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 5175: 002553b4 276 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 5176: 007d373c 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 5177: 005b8724 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 5177: 005b87c4 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 5178: 007cb9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 5179: 001d5004 184 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ 5180: 002db870 108 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ - 5181: 006d0464 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 5181: 006d0504 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 5182: 007ce3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ 5183: 007c54a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 5184: 007f8820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ - 5185: 005747cc 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 5185: 0057486c 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 5186: 007d3248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 5187: 007f8db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 5188: 007ca404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 5189: 00544e3c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 5189: 00544edc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 5190: 007f8748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 5191: 00218564 1324 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 5192: 0025adfc 172 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ - 5193: 00332804 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ + 5193: 003328a4 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 5194: 007d29b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ - 5195: 005b0b3c 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 5195: 005b0bdc 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 5196: 002ce920 284 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 5197: 00218eec 88 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 5198: 007cac24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 5199: 007d0758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 5200: 0051c54c 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 5200: 0051c5ec 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 5201: 007f8f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 5202: 0057b1bc 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 5203: 00430494 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 5204: 004d0768 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 5205: 005a4f64 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 5206: 00599f20 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 5202: 0057b25c 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 5203: 00430534 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 5204: 004d0808 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 5205: 005a5004 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 5206: 00599fc0 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 5207: 001fd7f4 144 FUNC GLOBAL DEFAULT 12 pci_register_soundhw │ │ │ │ 5208: 007c7ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 5209: 007c1a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 5210: 007f8904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 5211: 007f95f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 5212: 007c2410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 5213: 007f82a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ - 5214: 00528c04 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 5214: 00528ca4 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 5215: 007f85d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 5216: 007f924c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_IMSK_DSTATE │ │ │ │ 5217: 0073ca14 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_code │ │ │ │ - 5218: 005cd738 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 5219: 004244f4 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 5218: 005cd7d8 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 5219: 00424594 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 5220: 001c60a8 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 5221: 007f822a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 5222: 007ca8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 5223: 007d37d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 5224: 00196f34 224 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 5225: 007f8f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 5226: 00576520 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 5226: 005765c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 5227: 00724394 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 5228: 001d4598 220 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ 5229: 007c26d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 5230: 00579ddc 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 5230: 00579e7c 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 5231: 0025dba4 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ 5232: 007cee44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 5233: 007d2590 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 5234: 007d2834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 5235: 007f9dd8 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 5236: 007f8aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ 5237: 002d2000 1412 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 5238: 007c5394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 5239: 007f8324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 5240: 007d3ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 5241: 003ce250 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ - 5242: 005ad7bc 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ - 5243: 0038dff0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 5244: 005c8a00 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 5241: 003ce2f0 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 5242: 005ad85c 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 5243: 0038e090 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ + 5244: 005c8aa0 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 5245: 007cf4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 5246: 007f8878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 5247: 007d0508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ 5248: 00738b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 5249: 007d5a08 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 5250: 003b628c 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 5251: 003d4308 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 5250: 003b632c 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 5251: 003d43a8 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 5252: 007f99ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 5253: 007f8f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 5254: 007d1f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 5255: 007f942a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 5256: 007cccf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_EVENT │ │ │ │ - 5257: 005674d8 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 5257: 00567578 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 5258: 007f8ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 5259: 007f8390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ - 5260: 00391264 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ + 5260: 00391304 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 5261: 007ca8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 5262: 005d0438 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 5262: 005d04d8 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 5263: 007f8a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 5264: 007c8258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 5265: 001c9120 136 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 5266: 001a0f48 424 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 5267: 007f9086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 5268: 007fa314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 5269: 001bd330 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ 5270: 001ca41c 36 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 5271: 005d42f8 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 5271: 005d4398 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 5272: 007f9728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ - 5273: 00390acc 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ + 5273: 00390b6c 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 5274: 007f96c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 5275: 005c1198 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 5275: 005c1238 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 5276: 007f8b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 5277: 005915b8 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ - 5278: 00514078 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 5277: 00591658 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 5278: 00514118 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 5279: 002bd89c 420 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 5280: 007ccb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_IOMMU_MEM_WRITEL_TLBFLUSH_EVENT │ │ │ │ 5281: 007c2d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 5282: 007c7ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 5283: 002a19b0 168 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 5284: 007f8900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 5285: 001a9d14 348 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ - 5286: 00386214 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ + 5286: 003862b4 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 5287: 007f9c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 5288: 004de638 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 5288: 004de6d8 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 5289: 0071ee48 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 5290: 007f87f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 5291: 007ef8cd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_emit_events_c │ │ │ │ 5292: 007f81de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_CALLBACK_DSTATE │ │ │ │ 5293: 007f8a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 5294: 0025dbcc 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ - 5295: 005a14b0 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 5295: 005a1550 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 5296: 007f833a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 5297: 00535e2c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 5298: 004ffad8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 5297: 00535ecc 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 5298: 004ffb78 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ 5299: 007cd090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_WRITE_EVENT │ │ │ │ - 5300: 003574b4 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ + 5300: 00357554 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 5301: 007f96c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ - 5302: 004cd438 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 5302: 004cd4d8 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 5303: 007f80c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 5304: 0051bc60 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 5304: 0051bd00 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 5305: 007f9c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 5306: 002f2340 260 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 5307: 007c1fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 5308: 007cb99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 5309: 007f7fca 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 5310: 007f9a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 5311: 007c2a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_UNWATCH_EVENT │ │ │ │ - 5312: 004f3dd4 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 5312: 004f3e74 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 5313: 007d17ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 5314: 007cdc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 5315: 002971ac 108 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 5316: 007c92f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 5317: 007f965a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ 5318: 0017e8c0 72 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 5319: 004da988 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 5320: 00423330 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 5319: 004daa28 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 5320: 004233d0 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 5321: 001ef880 276 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ - 5322: 005bfba4 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 5322: 005bfc44 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 5323: 001c5c88 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ 5324: 007d1d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MMU_HELPER_DPROT_EVENT │ │ │ │ - 5325: 004dbf18 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 5325: 004dbfb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 5326: 007c24d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_DONE_EVENT │ │ │ │ - 5327: 00548b20 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 5327: 00548bc0 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 5328: 001bcccc 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 5329: 001bd290 160 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 5330: 0054f45c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 5330: 0054f4fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 5331: 007d3348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 5332: 00732950 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 5333: 00524fdc 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 5333: 0052507c 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 5334: 0029cdbc 120 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 5335: 00518020 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 5335: 005180c0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 5336: 0028be70 108 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ - 5337: 00543a94 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ - 5338: 005d1760 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 5339: 003f92b4 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 5340: 00436044 332 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 5337: 00543b34 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 5338: 005d1800 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 5339: 003f9354 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 5340: 004360e4 332 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 5341: 007f9366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 5342: 007f89f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ - 5343: 003913f0 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ + 5343: 00391490 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 5344: 007346b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 5345: 007f9054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 5346: 007cc4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 5347: 007cacf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 5348: 002766ec 24 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ 5349: 00732110 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 5350: 003f10dc 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ - 5351: 003203ec 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ + 5350: 003f117c 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 5351: 00320488 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 5352: 002348ac 1672 FUNC GLOBAL DEFAULT 12 m48t59_write │ │ │ │ 5353: 007c1678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 5354: 00276a44 516 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 5355: 003fbca4 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ - 5356: 003eec70 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 5355: 003fbd44 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 5356: 003eed10 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 5357: 0071ebbc 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 5358: 007f9006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 5359: 002d9200 160 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 5360: 004f40a8 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 5360: 004f4148 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ 5361: 007f90de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 5362: 007f9c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 5363: 007f969e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 5364: 007c3090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 5365: 007c9fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 5366: 00738f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ 5367: 007f94a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 5368: 00407a0c 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 5368: 00407aac 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 5369: 007d0848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 5370: 007f98d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 5371: 007f8b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 5372: 001efa80 132 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 5373: 0022eab0 4 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 5374: 007c37fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 5375: 0026675c 328 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 5376: 007ce4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ - 5377: 003c93cc 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 5377: 003c946c 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ 5378: 007cd060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_RESET_EVENT │ │ │ │ - 5379: 0052a120 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 5379: 0052a1c0 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 5380: 00290748 464 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ - 5381: 005a8160 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 5382: 004ea580 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 5381: 005a8200 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 5382: 004ea620 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 5383: 007f87e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 5384: 007f7fbf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 5385: 002669a4 136 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 5386: 005d5064 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ - 5387: 00386348 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 5388: 00425460 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 5386: 005d5104 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 5387: 003863e8 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ + 5388: 00425500 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 5389: 007fa2a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 5390: 007f98d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 5391: 0055dec8 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 5392: 00366c0c 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 5391: 0055df68 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 5392: 00366cac 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 5393: 007f85e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 5394: 007ca624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 5395: 007e77d0 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 5396: 001bcd6c 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 5397: 007f8f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 5398: 007f8f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 5399: 0025dbf4 60 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ - 5400: 0038ea9c 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ + 5400: 0038eb3c 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ 5401: 007caef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 5402: 007d3a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 5403: 004e1cac 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 5403: 004e1d4c 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 5404: 0072325c 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 5405: 007f99a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 5406: 007ce8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 5407: 001cbaa8 308 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ 5408: 0073a014 96 OBJECT GLOBAL DEFAULT 24 hw_compat_6_0 │ │ │ │ 5409: 0073a074 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 5410: 007d2a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 5411: 002994bc 164 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ 5412: 0073a094 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ 5413: 007f8bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 5414: 003bf2f0 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 5414: 003bf390 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 5415: 007f91e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 5416: 007d0018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 5417: 0047b754 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 5417: 0047b7f4 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 5418: 007c40d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ - 5419: 0032a980 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 5420: 004f7f84 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 5419: 0032aa20 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ + 5420: 004f8024 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 5421: 007c7024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 5422: 00477730 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 5422: 004777d0 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 5423: 007f9b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 5424: 00285434 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 5425: 007ca004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 5426: 007d2720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 5427: 007cea48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 5428: 007c9764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 5429: 0026c238 164 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 5430: 00360b28 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 5430: 00360bc8 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 5431: 007ce0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 5432: 007c2700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 5433: 007d4268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 5434: 007f8020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ - 5435: 004d9218 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 5435: 004d92b8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 5436: 007c3514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 5437: 007caf74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 5438: 0022eaf4 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 5439: 001bd1e8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 5440: 005af660 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 5440: 005af700 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 5441: 007f24d0 22608 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ - 5442: 005d42cc 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 5442: 005d436c 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 5443: 007f9676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 5444: 002384dc 2684 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ 5445: 007f82b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ 5446: 007cc55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 5447: 007c7d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ - 5448: 0059a780 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 5448: 0059a820 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 5449: 007cce00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_READ_EVENT │ │ │ │ 5450: 007f80a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 5451: 007ced84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 5452: 007f89a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ - 5453: 0039b47c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 5454: 004d6e9c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ - 5455: 00356a20 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ + 5453: 0039b51c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ + 5454: 004d6f3c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 5455: 00356ac0 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 5456: 0025ce80 8 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 5457: 007f81f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 5458: 007f959e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 5459: 007f9524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ - 5460: 004236b0 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 5460: 00423750 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ 5461: 002fa038 156 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 5462: 00737ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ 5463: 007f9a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 5464: 001fd690 356 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 5465: 0058ff18 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 5466: 004f9590 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 5465: 0058ffb8 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 5466: 004f9630 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 5467: 002a9f64 36 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 5468: 007f88e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 5469: 007cdf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 5470: 007f9c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 5471: 007cc46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ - 5472: 0050b158 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 5472: 0050b1f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 5473: 007f85f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ - 5474: 00419b78 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 5474: 00419c18 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 5475: 007c7234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 5476: 00738d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 5477: 001ca4b8 224 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 5478: 007f90d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 5479: 007cab04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ 5480: 001c0818 192 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 5481: 007f88fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ - 5482: 005240f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ - 5483: 00426d20 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 5482: 00524190 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 5483: 00426dc0 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 5484: 007c8498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ - 5485: 0034f228 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ - 5486: 00517128 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 5485: 0034f2c8 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ + 5486: 005171c8 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 5487: 001c7958 640 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 5488: 00508940 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 5488: 005089e0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 5489: 007f81cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 5490: 007c5bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 5491: 007f8068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ 5492: 007ce138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 5493: 007f82fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ - 5494: 00369f24 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 5494: 00369fc4 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 5495: 007f8222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 5496: 007230dc 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 5497: 007f80c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ - 5498: 004eafb8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 5498: 004eb058 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 5499: 001bce0c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 5500: 003eecb0 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 5500: 003eed50 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 5501: 007d2230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 5502: 002851b0 172 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ - 5503: 003938bc 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ + 5503: 0039395c 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 5504: 007f9210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_DSTATE │ │ │ │ - 5505: 0036ada4 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 5505: 0036ae44 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 5506: 007f8368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ - 5507: 005c85e4 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 5507: 005c8684 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 5508: 00211b30 8 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ - 5509: 0037bd00 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 5510: 0054495c 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ - 5511: 0036efa8 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ + 5509: 0037bda0 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ + 5510: 005449fc 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 5511: 0036f048 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 5512: 00738284 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 5513: 0043054c 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 5514: 005ad680 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 5513: 004305ec 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 5514: 005ad720 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 5515: 002f69e4 176 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 5516: 007f9580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ 5517: 007c71a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 5518: 005248d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 5518: 00524978 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 5519: 007f96d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 5520: 002efec0 1068 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 5521: 007d03b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ - 5522: 004e4ce8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 5522: 004e4d88 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 5523: 007ce468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 5524: 001b8104 916 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 5525: 005a7768 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 5525: 005a7808 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 5526: 007f8892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 5527: 002114d0 52 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ - 5528: 0050fc40 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 5528: 0050fce0 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 5529: 007c5254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 5530: 00730dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ - 5531: 0059a600 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 5531: 0059a6a0 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 5532: 007c5d90 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 5533: 005d9cbc 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 5533: 005d9d5c 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 5534: 007c5174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 5535: 007c1d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 5536: 007f8780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ - 5537: 00328e98 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ - 5538: 004bf544 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ - 5539: 0038ec70 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ - 5540: 005979c0 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 5537: 00328f38 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ + 5538: 004bf5e4 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 5539: 0038ed10 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ + 5540: 00597a60 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 5541: 007d69f8 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 5542: 007c3a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 5543: 001b5840 8 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 5544: 007d0738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ - 5545: 005125dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 5545: 0051267c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 5546: 001bb4f4 252 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ - 5547: 004c072c 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 5547: 004c07cc 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 5548: 007f852a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 5549: 001ef82c 80 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 5550: 007d3aec 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 5551: 003ecc28 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ - 5552: 0059fd94 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 5551: 003eccc8 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 5552: 0059fe34 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 5553: 001bf918 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 5554: 0035ca94 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ - 5555: 003566cc 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ + 5554: 0035cb34 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 5555: 0035676c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 5556: 00736394 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ - 5557: 0050ec1c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 5558: 003ccfb8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 5557: 0050ecbc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 5558: 003cd058 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 5559: 007c4070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 5560: 00723d04 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ - 5561: 0037c314 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 5562: 004e64e8 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 5561: 0037c3b4 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ + 5562: 004e6588 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 5563: 007f96fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 5564: 001c08d8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 5565: 004c2344 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 5565: 004c23e4 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 5566: 007f9940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 5567: 007f9ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ - 5568: 004db5c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 5568: 004db660 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 5569: 007c5364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ 5570: 007cbe8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 5571: 007cde78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 5572: 004d54ac 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 5573: 004de8ec 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 5572: 004d554c 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 5573: 004de98c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 5574: 007f8c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 5575: 007f89b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 5576: 002d1970 908 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 5577: 005486f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 5577: 00548794 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ 5578: 007c6514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READB_EVENT │ │ │ │ 5579: 001ba618 124 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 5580: 005bab00 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 5581: 006d2788 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 5582: 004dce30 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 5580: 005baba0 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 5581: 006d2828 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 5582: 004dced0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ 5583: 007f8536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 5584: 007f9b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 5585: 007c36b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 5586: 007d2fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 5587: 0036b01c 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 5587: 0036b0bc 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 5588: 007f867a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 5589: 007c4bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 5590: 007f8c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 5591: 00367b5c 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 5591: 00367bfc 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 5592: 001b52d8 248 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ - 5593: 0055b878 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 5593: 0055b918 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 5594: 007c31b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 5595: 007f9b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 5596: 00730d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ - 5597: 00332f3c 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ + 5597: 00332fdc 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 5598: 007f9024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 5599: 007cec88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 5600: 005a8c90 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 5600: 005a8d30 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ 5601: 007f9a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN_HELPER_DONE_DSTATE │ │ │ │ - 5602: 0055a14c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 5602: 0055a1ec 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 5603: 007c47b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 5604: 007f8f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 5605: 007f9708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 5606: 001aad48 424 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 5607: 0073d35c 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_fsr │ │ │ │ 5608: 001fd9c4 196 FUNC GLOBAL DEFAULT 12 select_soundhw │ │ │ │ 5609: 007ef8c8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_c │ │ │ │ 5610: 007d3cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ - 5611: 00367480 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ - 5612: 00313398 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 5613: 004f283c 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 5611: 00367520 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 5612: 00313434 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ + 5613: 004f28dc 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ 5614: 007c4a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 5615: 00562008 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 5616: 00578804 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 5615: 005620a8 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 5616: 005788a4 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 5617: 007f87e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 5618: 00520e8c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 5618: 00520f2c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 5619: 007cdfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ - 5620: 003d6998 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 5621: 005629cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 5620: 003d6a38 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 5621: 00562a6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 5622: 001e25d4 164 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 5623: 00433054 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 5623: 004330f4 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 5624: 007c50e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 5625: 007f977a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 5626: 005811d4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 5626: 00581274 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 5627: 007f9844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 5628: 007cf4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ 5629: 0073d884 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_fsr_nofcc │ │ │ │ 5630: 007ccf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IMSK_EVENT │ │ │ │ 5631: 001bf9c4 172 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 5632: 007f97cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ - 5633: 003525cc 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ - 5634: 004241f4 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 5633: 0035266c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ + 5634: 00424294 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 5635: 007cf428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ - 5636: 004e7c38 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 5637: 004f5f78 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 5636: 004e7cd8 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 5637: 004f6018 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 5638: 007f7fa6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 5639: 00485e48 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 5639: 00485ee8 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 5640: 007f91ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 5641: 007d3874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ - 5642: 00393bec 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ + 5642: 00393c8c 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 5643: 007c7ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 5644: 007d184c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ 5645: 007c47e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_FIFO_RESET_EVENT │ │ │ │ 5646: 007c5104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SELBK_EVENT │ │ │ │ 5647: 007d0a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 5648: 001c90c4 44 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 5649: 001b5a58 424 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 5650: 007c3320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 5651: 007314b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 5652: 0041caac 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 5652: 0041cb4c 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 5653: 0071a320 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ - 5654: 004bc33c 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ - 5655: 00424974 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 5654: 004bc3dc 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 5655: 00424a14 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 5656: 007cd878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 5657: 007f9d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 5658: 007f82b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ - 5659: 00597b2c 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ - 5660: 004db1cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 5659: 00597bcc 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 5660: 004db26c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 5661: 002a0b78 116 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 5662: 007c3020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 5663: 007d2480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 5664: 0050d2bc 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 5665: 00350efc 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ - 5666: 00481020 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ - 5667: 00561044 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 5664: 0050d35c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 5665: 00350f9c 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ + 5666: 004810c0 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 5667: 005610e4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 5668: 007c7094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 5669: 002b82a8 320 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 5670: 007f83ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 5671: 007f851a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ - 5672: 003d43e4 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ - 5673: 0042b1b8 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 5672: 003d4484 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 5673: 0042b258 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ 5674: 007f9a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MMU_HELPER_DFAULT_DSTATE │ │ │ │ - 5675: 0044971c 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 5675: 004497bc 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ 5676: 002bd080 488 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ - 5677: 00322284 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ + 5677: 00322320 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 5678: 007cafd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 5679: 002bdba8 140 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ 5680: 007f81ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 5681: 002081e0 184 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ - 5682: 003bf354 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ - 5683: 0031b65c 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ - 5684: 00354078 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ + 5682: 003bf3f4 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 5683: 0031b6f8 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ + 5684: 00354118 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ 5685: 00255944 200 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_state │ │ │ │ - 5686: 005224c8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 5686: 00522568 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 5687: 002f2b74 80 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 5688: 0059a290 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 5688: 0059a330 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 5689: 007f8fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ - 5690: 0058844c 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 5690: 005884ec 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 5691: 007c7cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 5692: 007c1e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 5693: 007f84f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 5694: 0054c860 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ - 5695: 003fb86c 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 5694: 0054c900 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 5695: 003fb90c 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 5696: 007f8e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 5697: 002f3b38 76 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 5698: 007c1eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 5699: 005761e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 5700: 00369244 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 5699: 00576284 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 5700: 003692e4 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 5701: 007f8af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 5702: 007c394c 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 5703: 001b6fb8 444 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 5704: 007f999a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 5705: 00208e14 16 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 5706: 00524094 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 5706: 00524134 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 5707: 007d475c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 5708: 007f9812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 5709: 004cb094 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 5710: 003e24a4 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 5711: 0054f290 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 5709: 004cb134 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 5710: 003e2544 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 5711: 0054f330 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 5712: 007d175c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 5713: 004d376c 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 5713: 004d380c 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 5714: 007d20b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ - 5715: 004f2bc4 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 5716: 004b4b74 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 5715: 004f2c64 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 5716: 004b4c14 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 5717: 0026b7dc 132 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 5718: 00730cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ - 5719: 00426e30 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 5720: 0055a63c 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ - 5721: 005800b0 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 5719: 00426ed0 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 5720: 0055a6dc 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 5721: 00580150 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 5722: 007ceb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 5723: 007f8bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 5724: 007c8748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 5725: 007f84fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 5726: 007ef889 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 5727: 007c9354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 5728: 002771cc 24 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ - 5729: 0041b754 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 5730: 005e2b30 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 5729: 0041b7f4 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 5730: 005e2bd0 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 5731: 007f9bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 5732: 007f879c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ 5733: 001cd340 252 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ 5734: 0017bce0 696 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 5735: 007d01e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ 5736: 002aaae0 36 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ 5737: 002d4bbc 96 FUNC GLOBAL DEFAULT 12 eth_fix_ip4_checksum │ │ │ │ 5738: 002083e4 60 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_note │ │ │ │ 5739: 002a052c 36 FUNC GLOBAL DEFAULT 12 migration_add_notifier │ │ │ │ 5740: 002f9f48 180 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 5741: 002695a4 60 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 5742: 007f8454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 5743: 007ca224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ - 5744: 0052bfa0 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 5745: 00434948 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 5744: 0052c040 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 5745: 004349e8 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 5746: 007c7bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 5747: 001d2c40 172 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 5748: 007f967c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 5749: 007f8d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 5750: 007f969a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 5751: 0051832c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 5751: 005183cc 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 5752: 002079f4 160 FUNC GLOBAL DEFAULT 12 ptimer_set_period │ │ │ │ 5753: 001cd540 112 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fd │ │ │ │ - 5754: 00538104 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 5755: 005cc3dc 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 5754: 005381a4 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 5755: 005cc47c 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 5756: 007ce5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 5757: 0071a2a8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 5758: 001bc20c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 5759: 0050eab8 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ - 5760: 00403380 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 5759: 0050eb58 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 5760: 00403420 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 5761: 0071ed18 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 5762: 007f9d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 5763: 00360ca4 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 5763: 00360d44 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 5764: 002651c8 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 5765: 00426058 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 5765: 004260f8 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 5766: 007c7d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 5767: 007c80e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 5768: 007c2150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 5769: 007cd9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 5770: 0055ff9c 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ - 5771: 005157ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 5770: 0056003c 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 5771: 0051588c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ 5772: 007c8528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 5773: 00369078 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 5773: 00369118 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 5774: 007fa272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 5775: 0054f570 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 5775: 0054f610 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 5776: 007f88c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 5777: 007c5f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ - 5778: 00345bdc 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 5779: 004baec4 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 5778: 00345c7c 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ + 5779: 004baf64 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 5780: 002112ac 548 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ - 5781: 00321e00 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ + 5781: 00321e9c 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 5782: 007c98a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 5783: 007f8492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 5784: 00255ffc 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 5785: 005accac 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 5785: 005acd4c 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 5786: 007c6a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 5787: 007f845e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 5788: 007c7b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 5789: 007c7f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 5790: 0017e960 364 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ - 5791: 0036c840 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ - 5792: 00350f8c 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ + 5791: 0036c8e0 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 5792: 0035102c 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ 5793: 007cdfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ - 5794: 0039b334 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ - 5795: 003568a4 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ - 5796: 004cc0b4 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 5797: 005991d8 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ - 5798: 00563828 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 5794: 0039b3d4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ + 5795: 00356944 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ + 5796: 004cc154 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 5797: 00599278 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 5798: 005638c8 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ 5799: 007cd250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_EVENT │ │ │ │ - 5800: 0050b54c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 5800: 0050b5ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 5801: 007f8bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 5802: 00297158 28 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ - 5803: 003f7864 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 5804: 00506b18 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 5803: 003f7904 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 5804: 00506bb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ 5805: 0025ce44 60 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 5806: 007d19b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 5807: 007f93d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 5808: 007c5094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 5809: 007f9582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 5810: 0026af44 104 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 5811: 00431f60 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 5812: 005a0540 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ - 5813: 004db6d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 5811: 00432000 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 5812: 005a05e0 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 5813: 004db774 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 5814: 0026891c 136 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 5815: 007c4140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 5816: 007ca554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 5817: 007c9df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 5818: 007f84e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 5819: 007f9510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 5820: 007cdd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 5821: 007d3308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 5822: 007cbe6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 5823: 004ec4b8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ - 5824: 0036c43c 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 5823: 004ec558 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 5824: 0036c4dc 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 5825: 007f9d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 5826: 007cca6c 60 OBJECT GLOBAL DEFAULT 24 hw_sparc_trace_events │ │ │ │ 5827: 001bc2b4 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 5828: 002dbb14 120 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ - 5829: 0038ee40 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ - 5830: 004dcd78 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 5829: 0038eee0 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ + 5830: 004dce18 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 5831: 007cb7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ 5832: 002f3318 556 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 5833: 00237c90 12 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 5834: 00216938 260 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ - 5835: 00463c64 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 5835: 00463d04 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 5836: 007f9004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 5837: 007f8e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 5838: 007f86ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 5839: 002088a8 296 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ - 5840: 003a7c30 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ - 5841: 00336310 52 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ + 5840: 003a7cd0 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ + 5841: 003363b0 52 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 5842: 007c7b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 5843: 00270d74 120 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 5844: 00253038 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 5845: 007d307c 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ - 5846: 00591530 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 5846: 005915d0 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 5847: 0026ab18 780 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 5848: 007f876c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_DSTATE │ │ │ │ 5849: 007cd9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ 5850: 007c99b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_WRITE_EVENT │ │ │ │ 5851: 00276cc8 24 FUNC GLOBAL DEFAULT 12 qemu_wakeup_suspend_enabled │ │ │ │ 5852: 007d0ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_EVENT_EVENT │ │ │ │ 5853: 007c81d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_ACCESS_BLOCKED_EVENT │ │ │ │ @@ -5860,935 +5860,935 @@ │ │ │ │ 5856: 007d14ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_REJECT_EVENT │ │ │ │ 5857: 007f916a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 5858: 00211cb8 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 5859: 0017ecbc 396 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 5860: 007c8a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 5861: 007ce938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 5862: 001b57e0 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 5863: 00526cec 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 5863: 00526d8c 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ 5864: 007f9204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_IOMMU_MEM_WRITEL_DSTATE │ │ │ │ 5865: 007c36d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 5866: 002efe34 140 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 5867: 007f7f7f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ 5868: 007c4ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_READL_UNKNOWN_EVENT │ │ │ │ 5869: 007d3d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ 5870: 007f996c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_CONNECT_DSTATE │ │ │ │ 5871: 001a844c 380 FUNC GLOBAL DEFAULT 12 float64_rem │ │ │ │ 5872: 007d1b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 5873: 007cc75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 5874: 007c6524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_EVENT │ │ │ │ 5875: 002904e0 124 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ - 5876: 00333e78 8 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 5877: 00561c10 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ - 5878: 0055f024 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 5879: 0052a260 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 5876: 00333f18 8 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 5877: 00561cb0 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 5878: 0055f0c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 5879: 0052a300 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 5880: 0020a474 392 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 5881: 007f8710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 5882: 007f9c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 5883: 007f857e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 5884: 0046ac68 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 5884: 0046ad08 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 5885: 007cbd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 5886: 00281d18 92 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 5887: 00312710 332 FUNC GLOBAL DEFAULT 12 sparc_tcg_init │ │ │ │ - 5888: 004ef5b0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ - 5889: 003601ac 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 5887: 003127ac 332 FUNC GLOBAL DEFAULT 12 sparc_tcg_init │ │ │ │ + 5888: 004ef650 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 5889: 0036024c 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 5890: 007305bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ - 5891: 004edd98 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 5892: 005d5af8 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 5893: 00565f94 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 5891: 004ede38 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 5892: 005d5b98 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 5893: 00566034 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 5894: 002f53e8 52 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 5895: 007ca164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 5896: 0025a5f0 96 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 5897: 007f897e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 5898: 007f8d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ 5899: 001d0c24 64 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 5900: 00562d64 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 5900: 00562e04 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 5901: 007f84ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 5902: 00515b84 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 5902: 00515c24 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 5903: 007f820a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 5904: 0042de14 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 5904: 0042deb4 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 5905: 007f95a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 5906: 002d2968 376 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 5907: 007cb9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 5908: 0057bba4 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 5908: 0057bc44 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 5909: 007f7f91 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 5910: 0025dd94 104 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 5911: 007f92c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ - 5912: 0036ca60 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 5912: 0036cb00 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 5913: 002b74cc 1600 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 5914: 005c0ec4 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 5914: 005c0f64 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 5915: 00736418 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 5916: 0026e2bc 16 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 5917: 007cb6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 5918: 001b5998 64 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 5919: 007c4b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ - 5920: 003221b4 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 5921: 003591b8 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 5922: 0035ca5c 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ - 5923: 00312b78 176 FUNC GLOBAL DEFAULT 12 helper_save │ │ │ │ + 5920: 00322250 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ + 5921: 00359258 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 5922: 0035cafc 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 5923: 00312c14 176 FUNC GLOBAL DEFAULT 12 helper_save │ │ │ │ 5924: 007c3ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 5925: 007f8932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 5926: 007f8dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 5927: 007f979a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 5928: 0052621c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 5928: 005262bc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 5929: 007c3504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ - 5930: 003fd534 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 5931: 004d60f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 5930: 003fd5d4 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 5931: 004d6194 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 5932: 002594d4 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 5933: 007f8482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 5934: 007c3be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 5935: 007cfb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ - 5936: 00594568 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 5936: 00594608 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 5937: 007cb65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 5938: 007c3d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 5939: 007c7ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ 5940: 007d1c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN_HELPER_RETRY_EVENT │ │ │ │ - 5941: 0039a938 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ + 5941: 0039a9d8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 5942: 001b60f8 424 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 5943: 007f9d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 5944: 007f9584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_DSTATE │ │ │ │ 5945: 007f9cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 5946: 001bc360 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 5947: 0024e7b8 8 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ - 5948: 00394058 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ + 5948: 003940f8 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 5949: 00209030 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ - 5950: 0056ddc8 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ - 5951: 005db3f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 5950: 0056de68 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 5951: 005db494 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 5952: 007d2ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 5953: 007c2750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 5954: 007c23f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 5955: 007f8c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 5956: 007f96fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 5957: 005bc0dc 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 5957: 005bc17c 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 5958: 007f8a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 5959: 007f94fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 5960: 007f91de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 5961: 00267818 168 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ - 5962: 0033fec0 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ - 5963: 00599dc4 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 5964: 0059cd98 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 5962: 0033ff60 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 5963: 00599e64 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 5964: 0059ce38 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 5965: 001cd5b0 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 5966: 00366d24 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 5966: 00366dc4 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 5967: 007f8a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ - 5968: 003588e0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ + 5968: 00358980 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 5969: 007ce008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 5970: 001b57c0 8 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 5971: 00259270 612 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 5972: 007c8848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 5973: 003b291c 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 5973: 003b29bc 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 5974: 00730538 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ 5975: 0071ee98 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ - 5976: 003c0908 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ - 5977: 00320ba4 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ + 5976: 003c09a8 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 5977: 00320c40 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 5978: 007f8984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 5979: 00219374 204 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 5980: 00408960 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 5980: 00408a00 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 5981: 0029b288 52 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ - 5982: 003756b4 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ + 5982: 00375754 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 5983: 007d473c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 5984: 007fa342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 5985: 003eec54 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ - 5986: 00426ab8 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 5985: 003eecf4 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 5986: 00426b58 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 5987: 007f9900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ - 5988: 00437bac 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 5989: 005a8da8 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 5988: 00437c4c 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 5989: 005a8e48 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 5990: 007d2470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 5991: 0050e950 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ - 5992: 005d60dc 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ - 5993: 00587118 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 5991: 0050e9f0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 5992: 005d617c 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 5993: 005871b8 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ 5994: 007f8310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 5995: 00363cd0 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 5996: 0043c290 400 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 5995: 00363d70 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 5996: 0043c330 400 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ 5997: 002cca48 308 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 5998: 007f98ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 5999: 007c3584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 6000: 007fa2aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 6001: 007c9c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 6002: 001b0434 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 6003: 007cfba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 6004: 00569cd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 6005: 00548470 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 6004: 00569d78 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 6005: 00548510 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 6006: 001c8e88 116 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ - 6007: 0038fea0 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ + 6007: 0038ff40 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 6008: 007f8032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 6009: 007f7fcd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 6010: 007c17f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 6011: 00724408 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 6012: 004313ac 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 6012: 0043144c 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 6013: 001bd6f0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ 6014: 007d46ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 6015: 007f95c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 6016: 007c3ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 6017: 003bff64 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 6017: 003c0004 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 6018: 007c5d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 6019: 005d05dc 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ - 6020: 004caec8 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 6019: 005d067c 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 6020: 004caf68 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 6021: 001b04f4 252 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 6022: 007c1508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 6023: 007d2780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ 6024: 007f8626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 6025: 007d0ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 6026: 007d33a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 6027: 007f9486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 6028: 001ba3b8 96 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 6029: 007f9478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ - 6030: 0046393c 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 6030: 004639dc 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 6031: 007c49e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 6032: 007f8ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 6033: 00284fdc 88 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ - 6034: 003298c0 492 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ + 6034: 00329960 492 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 6035: 001bdc24 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 6036: 007f91bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 6037: 00257024 68 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 6038: 007c3614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 6039: 00597b38 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 6039: 00597bd8 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 6040: 007cbeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 6041: 00480eb0 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ - 6042: 005e1ad0 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 6041: 00480f50 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 6042: 005e1b70 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 6043: 007c1568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 6044: 007f8948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 6045: 007ca724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 6046: 007cc33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 6047: 00721bd4 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ - 6048: 00597ae4 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 6048: 00597b84 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 6049: 007f929c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_SET_SCALER_DSTATE │ │ │ │ 6050: 002f4110 244 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 6051: 007f8f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ - 6052: 0050ae78 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 6052: 0050af18 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 6053: 007cc87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 6054: 007c7004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 6055: 004fa1f8 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 6055: 004fa298 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 6056: 00292110 568 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 6057: 0024e618 268 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 6058: 007f97c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ - 6059: 00562d6c 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 6060: 00554c10 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 6059: 00562e0c 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 6060: 00554cb0 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 6061: 007f8b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 6062: 004cfbf0 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 6062: 004cfc90 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 6063: 007f98c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 6064: 007f9a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 6065: 003c3b3c 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 6065: 003c3bdc 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 6066: 007f975c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 6067: 007f9c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ 6068: 007f919e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 6069: 007c4b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ - 6070: 004f005c 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 6070: 004f00fc 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ 6071: 001c7184 180 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 6072: 005241a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 6072: 00524248 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 6073: 002d83d0 432 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 6074: 001b7174 448 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 6075: 007304b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 6076: 007f92aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_DSTATE │ │ │ │ 6077: 007cfdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 6078: 007d137c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 6079: 007f922e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_READ_DSTATE │ │ │ │ 6080: 007f951e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 6081: 007f9064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 6082: 005136f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ - 6083: 004dfa34 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ - 6084: 00408860 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 6082: 00513790 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 6083: 004dfad4 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 6084: 00408900 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 6085: 00732c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 6086: 007f7fb9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ 6087: 007f7f94 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ - 6088: 0057a03c 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 6088: 0057a0dc 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 6089: 00733004 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 6090: 0031424c 460 FUNC GLOBAL DEFAULT 12 grlib_irqmp_ack │ │ │ │ - 6091: 004a4938 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 6090: 003142e8 460 FUNC GLOBAL DEFAULT 12 grlib_irqmp_ack │ │ │ │ + 6091: 004a49d8 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ 6092: 007c66c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 6093: 007c5f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 6094: 00598768 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 6095: 00593084 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 6094: 00598808 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 6095: 00593124 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 6096: 002cd0b8 756 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 6097: 007f9d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 6098: 007cab94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 6099: 007f9624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 6100: 007f94ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ - 6101: 0051422c 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 6102: 003ed7a8 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 6101: 005142cc 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 6102: 003ed848 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 6103: 007cc5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 6104: 0051b834 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 6104: 0051b8d4 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 6105: 007f875e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 6106: 007f92a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_ENABLE_DSTATE │ │ │ │ 6107: 002bb73c 796 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 6108: 00566f30 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 6108: 00566fd0 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 6109: 00196e88 172 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ - 6110: 00329f54 268 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ - 6111: 003d6894 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 6110: 00329ff4 268 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ + 6111: 003d6934 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 6112: 007f87fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ - 6113: 005945bc 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 6113: 0059465c 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 6114: 007cf6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 6115: 007c1704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 6116: 007234c8 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ - 6117: 003cd898 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 6118: 005aa6f8 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 6117: 003cd938 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 6118: 005aa798 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 6119: 001b50ac 16 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ - 6120: 00392a78 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ + 6120: 00392b18 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 6121: 001b6e00 440 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 6122: 004e5158 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 6122: 004e51f8 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 6123: 007ccfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_WRITE_EVENT │ │ │ │ 6124: 00237c9c 224 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 6125: 007d1f24 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 6126: 0036064c 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 6126: 003606ec 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 6127: 007f84d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 6128: 007f8598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ - 6129: 006d3c68 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 6129: 006d3d08 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 6130: 001aa464 344 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 6131: 005506fc 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 6132: 00590510 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 6133: 005d5e48 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ - 6134: 00352ac4 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ + 6131: 0055079c 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 6132: 005905b0 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 6133: 005d5ee8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 6134: 00352b64 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 6135: 007ce038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ - 6136: 00513aa0 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ - 6137: 005bbc28 172 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 6136: 00513b40 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 6137: 005bbcc8 172 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 6138: 0026dd64 56 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 6139: 007f810c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 6140: 007cb8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 6141: 001a9e70 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 6142: 007d2cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 6143: 007f930e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 6144: 002f877c 172 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 6145: 00535eec 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 6145: 00535f8c 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 6146: 007d28e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 6147: 004fe9a0 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 6148: 005aa7d4 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 6147: 004fea40 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 6148: 005aa874 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ 6149: 007f8530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 6150: 00281c80 152 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 6151: 00557dc4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 6151: 00557e64 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 6152: 00723ac0 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 6153: 007d3798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 6154: 007f8bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 6155: 003f0e54 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 6155: 003f0ef4 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 6156: 007f944a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ - 6157: 005c09fc 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ - 6158: 003f9dc4 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ - 6159: 0057a0fc 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 6157: 005c0a9c 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 6158: 003f9e64 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 6159: 0057a19c 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 6160: 007c6d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ - 6161: 00359740 368 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ + 6161: 003597e0 368 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ 6162: 007f9ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ - 6163: 004dc140 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ - 6164: 004784d0 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 6165: 005002d0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 6163: 004dc1e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 6164: 00478570 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 6165: 00500370 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 6166: 007c2cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ - 6167: 0056ac3c 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 6168: 005c623c 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 6167: 0056acdc 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 6168: 005c62dc 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 6169: 007f92e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 6170: 007f8a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 6171: 007f804c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 6172: 004739ac 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 6172: 00473a4c 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 6173: 002a9db4 36 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 6174: 007ce2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 6175: 007f97e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 6176: 001cdb18 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 6177: 007f8cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 6178: 002bed2c 892 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 6179: 007f84c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 6180: 0055f138 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 6180: 0055f1d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 6181: 001bb60c 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 6182: 001b5da8 424 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 6183: 00598424 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 6183: 005984c4 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 6184: 007c40b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ - 6185: 003a391c 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ - 6186: 006e4c58 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 6185: 003a39bc 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ + 6186: 006e4cf8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 6187: 007c5554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 6188: 007f8aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 6189: 007ce1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 6190: 007d362c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 6191: 007cf5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 6192: 001b5818 8 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 6193: 004c2364 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 6193: 004c2404 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 6194: 002bb438 388 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 6195: 007f8bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ - 6196: 0037bfc4 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ - 6197: 0034fc84 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ + 6196: 0037c064 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ + 6197: 0034fd24 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ 6198: 002cdb20 616 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 6199: 007f8ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 6200: 007f9948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 6201: 007d59f8 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 6202: 004e32a0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 6202: 004e3340 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 6203: 002a11f0 128 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 6204: 00233d9c 4 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 6205: 007f8210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 6206: 007f7fb1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 6207: 007f914c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ - 6208: 0039a748 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ + 6208: 0039a7e8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 6209: 007f92a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_DSTATE │ │ │ │ 6210: 007c5644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ - 6211: 004bc54c 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 6212: 004e3d88 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 6211: 004bc5ec 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 6212: 004e3e28 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 6213: 001c5360 20 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 6214: 007d35cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 6215: 00268350 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 6216: 002fb968 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ 6217: 007c3ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 6218: 002f149c 324 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 6219: 007c34d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 6220: 007f946e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 6221: 007f963c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 6222: 005a82fc 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 6222: 005a839c 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 6223: 007c2fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 6224: 007c7224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 6225: 007f951a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 6226: 005979c8 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 6226: 00597a68 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 6227: 007fa28c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 6228: 007c3c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ - 6229: 003cd938 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 6229: 003cd9d8 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 6230: 007ca464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ - 6231: 0035d028 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 6231: 0035d0c8 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 6232: 00736838 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 6233: 002b5f08 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 6234: 00266a60 100 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 6235: 001ef708 28 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 6236: 001aa090 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ - 6237: 00548414 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 6238: 0056a350 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 6239: 0050fa2c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 6237: 005484b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 6238: 0056a3f0 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 6239: 0050facc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 6240: 007c32e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 6241: 005900e4 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 6241: 00590184 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 6242: 007f8d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 6243: 002bae10 1440 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 6244: 00559330 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 6244: 005593d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 6245: 001ba5c4 84 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 6246: 007d56b4 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 6247: 007c7da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 6248: 007f9b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 6249: 007f9c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 6250: 007f9d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ - 6251: 00515a14 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 6251: 00515ab4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 6252: 007c7544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ 6253: 007caaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ 6254: 0073c804 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception │ │ │ │ - 6255: 0043a8a0 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 6255: 0043a940 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 6256: 007f8fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ 6257: 001c3e44 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 6258: 002b64f8 608 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 6259: 00417f44 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 6259: 00417fe4 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 6260: 007c4030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ - 6261: 0056d1a4 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 6261: 0056d244 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 6262: 007f892c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 6263: 001cad00 140 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 6264: 007ce248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ - 6265: 00535fac 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 6265: 0053604c 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ 6266: 00221504 496 FUNC GLOBAL DEFAULT 12 espdma_memory_write │ │ │ │ 6267: 002f0eb8 196 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 6268: 007f8f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 6269: 007d45bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ 6270: 007cc5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 6271: 007cc25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ 6272: 001bc4c0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 6273: 007f99b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 6274: 007f86ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 6275: 007f8950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 6276: 005c8ac4 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 6276: 005c8b64 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 6277: 007f8982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 6278: 007c2050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ - 6279: 00409214 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 6279: 004092b4 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 6280: 0073bc28 132 OBJECT GLOBAL DEFAULT 24 helper_info_fstod │ │ │ │ 6281: 001cd878 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 6282: 007f7f6d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 6283: 001cd8d8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ - 6284: 00430ab8 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 6284: 00430b58 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 6285: 007d2a80 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 6286: 007f837a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 6287: 005c9e9c 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 6287: 005c9f3c 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 6288: 007f87a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ 6289: 0073bdb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fstoi │ │ │ │ - 6290: 00424764 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 6290: 00424804 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 6291: 002695e0 156 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 6292: 002bc770 400 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 6293: 007cff08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 6294: 007c4190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 6295: 00569fb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ - 6296: 0035eac4 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 6297: 0057a958 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 6295: 0056a058 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 6296: 0035eb64 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 6297: 0057a9f8 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 6298: 00268d60 192 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 6299: 007f865e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 6300: 0045e25c 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 6300: 0045e2fc 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ 6301: 0073bd30 132 OBJECT GLOBAL DEFAULT 24 helper_info_fstoq │ │ │ │ - 6302: 005060a0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 6303: 00410f08 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ - 6304: 004daeec 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 6302: 00506140 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 6303: 00410fa8 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 6304: 004daf8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ 6305: 007f9224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_DSTATE │ │ │ │ - 6306: 00357314 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 6307: 005b0c14 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 6306: 003573b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ + 6307: 005b0cb4 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 6308: 007f95a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 6309: 007f81c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ 6310: 007c7f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 6311: 007f98de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 6312: 007c7104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 6313: 0042ab24 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 6314: 0045cbec 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 6313: 0042abc4 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 6314: 0045cc8c 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 6315: 0017bb6c 236 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 6316: 007f8082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 6317: 007f9b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 6318: 007cdeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 6319: 00579864 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 6319: 00579904 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 6320: 00734a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 6321: 002fda98 416 FUNC GLOBAL DEFAULT 12 dump_mmu │ │ │ │ 6322: 007cc7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ - 6323: 0059d040 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 6324: 005be624 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ - 6325: 004ccc38 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 6323: 0059d0e0 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 6324: 005be6c4 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 6325: 004cccd8 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 6326: 007f911e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 6327: 007d2770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 6328: 007241d0 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 6329: 001b57b0 8 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ 6330: 001fd464 8 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 6331: 007f8320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 6332: 007fa2b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 6333: 003591cc 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 6333: 0035926c 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 6334: 007c8628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 6335: 007f9bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 6336: 0042ab14 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ - 6337: 00322d0c 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ + 6336: 0042abb4 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 6337: 00322da8 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 6338: 007cc0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ 6339: 007c6fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 6340: 007f827e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ - 6341: 0056e810 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 6341: 0056e8b0 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 6342: 007f80b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 6343: 007f9096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 6344: 007f9a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MMU_HELPER_DPROT_DSTATE │ │ │ │ 6345: 007ca0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 6346: 007d0268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 6347: 007f9350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 6348: 007cdf98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 6349: 0035cd00 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 6349: 0035cda0 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 6350: 007d42b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 6351: 007f9648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ - 6352: 0057bd0c 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 6353: 0036301c 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 6352: 0057bdac 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 6353: 003630bc 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 6354: 001bc56c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ - 6355: 003fa4cc 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ - 6356: 0038ffb4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ + 6355: 003fa56c 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 6356: 00390054 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 6357: 007caf84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 6358: 00199ba4 4712 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 6359: 007f887e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 6360: 007f94b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ - 6361: 005d7bc0 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 6361: 005d7c60 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 6362: 007f9042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 6363: 0053a680 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 6363: 0053a720 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 6364: 007f8f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 6365: 00576634 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 6365: 005766d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 6366: 007c9db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 6367: 007f9b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 6368: 003517e4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ + 6368: 00351884 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 6369: 00208c2c 192 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 6370: 007f99ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 6371: 004d1914 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 6371: 004d19b4 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 6372: 001c41b0 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 6373: 007d31a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 6374: 001be64c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 6375: 007f89b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 6376: 007f8578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 6377: 007d3914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ 6378: 007cd220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_EVENT │ │ │ │ - 6379: 003eb190 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 6379: 003eb230 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 6380: 007237e4 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 6381: 007f8dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 6382: 007f8e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 6383: 007cedc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 6384: 007c94c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 6385: 007f893c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 6386: 001bf1c4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 6387: 007f8974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ - 6388: 006b1300 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 6389: 005535f4 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 6390: 0046bc28 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 6391: 005155c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 6388: 006b13a0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 6389: 00553694 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 6390: 0046bcc8 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 6391: 00515664 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 6392: 007c6a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 6393: 001c63a4 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ - 6394: 00357740 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ + 6394: 003577e0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 6395: 007349cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 6396: 00598e34 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 6396: 00598ed4 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 6397: 002a3538 1240 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 6398: 004bc64c 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 6398: 004bc6ec 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 6399: 007d17ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 6400: 007f936e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 6401: 005395bc 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 6401: 0053965c 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 6402: 007d23c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 6403: 0054ebbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 6403: 0054ec5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 6404: 007f8fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 6405: 0046a014 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 6405: 0046a0b4 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 6406: 007c4210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 6407: 007d1cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC64_CPU_CHECK_IRQS_NOSET_IRQ_EVENT │ │ │ │ 6408: 007f8e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 6409: 00738ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 6410: 007f9404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 6411: 007f9cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ - 6412: 0034eaac 348 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ + 6412: 0034eb4c 348 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 6413: 007f8d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ - 6414: 00507668 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 6414: 00507708 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 6415: 007f89ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 6416: 00598124 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 6416: 005981c4 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 6417: 007c8868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 6418: 007d1950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 6419: 0050e1d0 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 6419: 0050e270 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 6420: 007d486c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 6421: 007cfc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 6422: 007f8c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 6423: 005ce77c 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 6423: 005ce81c 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 6424: 007ce688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ - 6425: 0051c8d0 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ - 6426: 00330aa4 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ + 6425: 0051c970 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 6426: 00330b44 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 6427: 007f84b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ - 6428: 005bbe8c 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ + 6428: 005bbf2c 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ 6429: 007f9336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ 6430: 0071a2d0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ 6431: 007cfb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ - 6432: 0057d468 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 6433: 005ba23c 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 6432: 0057d508 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 6433: 005ba2dc 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 6434: 007cd988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 6435: 007c74c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 6436: 007c7c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ - 6437: 0051ea0c 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 6437: 0051eaac 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 6438: 002f8664 172 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 6439: 007cf598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 6440: 00408638 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ - 6441: 00320124 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ + 6440: 004086d8 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 6441: 003201c0 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 6442: 007d153c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ - 6443: 003516c8 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ + 6443: 00351768 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 6444: 002ae19c 24 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 6445: 007c4774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 6446: 004f67e8 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 6446: 004f6888 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 6447: 001c7fe8 176 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 6448: 007f9748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 6449: 001d3104 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ - 6450: 0051f770 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 6450: 0051f810 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 6451: 007f831e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 6452: 007c31d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ - 6453: 003509e4 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ + 6453: 00350a84 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ 6454: 007d1d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MMU_HELPER_MMU_FAULT_EVENT │ │ │ │ 6455: 007c9534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 6456: 007c2c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 6457: 007f8c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ - 6458: 006b0f28 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 6458: 006b0fc8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 6459: 002d3444 144 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 6460: 007c8268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 6461: 007d31d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 6462: 007f9bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 6463: 007d0ae4 148 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 6464: 0056bd7c 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 6464: 0056be1c 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 6465: 001bc610 180 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ - 6466: 0045f908 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 6466: 0045f9a8 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 6467: 007c7f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ - 6468: 00392d54 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ + 6468: 00392df4 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 6469: 002b06a8 36 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 6470: 007d1ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 6471: 002166e8 100 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 6472: 007f8496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ 6473: 001b5838 8 FUNC GLOBAL DEFAULT 12 float32_min │ │ │ │ 6474: 007f9326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_STARTED_DSTATE │ │ │ │ 6475: 0071eaf0 48 OBJECT GLOBAL DEFAULT 21 unassigned_io_ops │ │ │ │ - 6476: 00314504 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ + 6476: 003145a0 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 6477: 007cc0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 6478: 0028bf74 192 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 6479: 007f821a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 6480: 001b5828 8 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ - 6481: 0037bdfc 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 6482: 0036a5ec 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 6481: 0037be9c 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ + 6482: 0036a68c 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 6483: 007c7c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 6484: 007f913a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 6485: 007f8d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 6486: 007c9f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 6487: 0042b0fc 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 6487: 0042b19c 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ 6488: 007f91d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 6489: 002cda44 76 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 6490: 001cd9f8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 6491: 007f8ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 6492: 007cdc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 6493: 007c1908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 6494: 007c7394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ - 6495: 003ac7dc 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 6495: 003ac87c 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ 6496: 007f9136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 6497: 00566340 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 6498: 0050e664 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 6497: 005663e0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 6498: 0050e704 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 6499: 007cf808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 6500: 007f97ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ - 6501: 0039b0a4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ + 6501: 0039b144 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 6502: 007f80d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 6503: 00296454 756 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 6504: 007c28bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 6505: 00734948 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 6506: 0023b33c 108 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ 6507: 007cbfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 6508: 007f7fc4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 6509: 007f88ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 6510: 006d046c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 6511: 003c3878 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ - 6512: 00312a68 28 FUNC GLOBAL DEFAULT 12 cpu_cwp_inc │ │ │ │ + 6510: 006d050c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 6511: 003c3918 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 6512: 00312b04 28 FUNC GLOBAL DEFAULT 12 cpu_cwp_inc │ │ │ │ 6513: 007f9b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 6514: 007d0308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 6515: 00196ba0 120 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 6516: 003cd430 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 6516: 003cd4d0 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 6517: 007f84a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 6518: 007c6714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 6519: 007f87b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 6520: 0026b174 32 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 6521: 007f84ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 6522: 0029602c 584 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ - 6523: 003aac0c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ + 6523: 003aacac 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 6524: 007f85ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 6525: 004d086c 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ - 6526: 00573b5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 6525: 004d090c 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 6526: 00573bfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 6527: 007f986a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 6528: 00736310 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ - 6529: 00358e44 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ - 6530: 004b9da0 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 6529: 00358ee4 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ + 6530: 004b9e40 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 6531: 007f7f80 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ - 6532: 00588cc8 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 6532: 00588d68 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 6533: 0025aea8 212 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ - 6534: 00332340 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ + 6534: 003323e0 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 6535: 007f82f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ - 6536: 0056b058 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ - 6537: 0046c358 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 6538: 0041bf5c 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 6536: 0056b0f8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 6537: 0046c3f8 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 6538: 0041bffc 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 6539: 007f8446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 6540: 0021674c 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 6541: 007f8884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 6542: 0026aaa8 112 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ - 6543: 00322844 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ - 6544: 004cc2a8 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 6545: 003f7410 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 6546: 0058ee68 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 6543: 003228e0 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ + 6544: 004cc348 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 6545: 003f74b0 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 6546: 0058ef08 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 6547: 007f9abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 6548: 007cdaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 6549: 007f81e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 6550: 007f94ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 6551: 00721ae8 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 6552: 00576e24 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 6552: 00576ec4 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 6553: 00181bb0 16 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 6554: 007f8efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 6555: 007f9826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ - 6556: 003aad34 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ + 6556: 003aadd4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 6557: 007c35c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 6558: 004d58cc 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 6558: 004d596c 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 6559: 001b4aa8 336 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 6560: 007c3c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 6561: 00281ed4 212 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ - 6562: 003d5d48 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 6562: 003d5de8 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 6563: 007d0d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 6564: 007c6b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 6565: 0050b940 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 6565: 0050b9e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 6566: 007c6694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 6567: 0033f3f8 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 6568: 00508378 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 6567: 0033f498 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 6568: 00508418 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 6569: 007cfec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 6570: 007cb84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 6571: 0051e3a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 6572: 0040f9b8 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 6571: 0051e444 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 6572: 0040fa58 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 6573: 002dfb14 2628 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 6574: 007e7828 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ - 6575: 004fa424 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 6576: 00431df0 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 6575: 004fa4c4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 6576: 00431e90 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 6577: 007f9bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 6578: 007c3180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 6579: 007f886c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 6580: 007f89de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ - 6581: 003728a8 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ + 6581: 00372948 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 6582: 007f9656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 6583: 007c3290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 6584: 001afef8 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 6585: 0055ad34 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 6586: 0043ba80 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 6585: 0055add4 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 6586: 0043bb20 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 6587: 007f96f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 6588: 00732530 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 6589: 007d498c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 6590: 007f97aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 6591: 004e6f98 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 6591: 004e7038 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 6592: 0028b7c8 696 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 6593: 004e58c4 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 6593: 004e5964 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 6594: 007f8636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 6595: 007cd858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 6596: 003c2404 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 6596: 003c24a4 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 6597: 007f8870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ 6598: 007f9944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 6599: 001d297c 580 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 6600: 0021d744 100 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 6601: 007cb79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 6602: 005d4408 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ - 6603: 0033beac 636 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ + 6602: 005d44a8 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 6603: 0033bf4c 636 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 6604: 007c8698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 6605: 007f828e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 6606: 007c6e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 6607: 007f9c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ 6608: 007c5994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 6609: 00731cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ 6610: 007f89e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 6611: 007f9552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 6612: 007c5034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 6613: 00721394 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 6614: 00588e90 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 6614: 00588f30 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 6615: 0073a0a4 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 6616: 0051ca60 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 6616: 0051cb00 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 6617: 007f82d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 6618: 0073a0c4 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 6619: 0073a104 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ - 6620: 004bcbb8 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 6620: 004bcc58 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 6621: 007d372c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 6622: 005a2b10 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ - 6623: 0050fff8 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 6622: 005a2bb0 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 6623: 00510098 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 6624: 007c1628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 6625: 007f8098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 6626: 007cced0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_EVENT │ │ │ │ - 6627: 00590988 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 6627: 00590a28 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ 6628: 00221314 496 FUNC GLOBAL DEFAULT 12 espdma_memory_read │ │ │ │ - 6629: 00395594 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ + 6629: 00395634 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 6630: 007d0058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 6631: 00207824 300 FUNC GLOBAL DEFAULT 12 ptimer_run │ │ │ │ 6632: 001ada60 292 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 6633: 005128d4 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 6633: 00512974 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 6634: 007d3924 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 6635: 004052ac 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ - 6636: 0038e360 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ + 6635: 0040534c 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 6636: 0038e400 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 6637: 007fa306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ - 6638: 00407718 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ - 6639: 005d431c 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ - 6640: 004d9acc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 6638: 004077b8 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 6639: 005d43bc 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 6640: 004d9b6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 6641: 007f859e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 6642: 002a9d00 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ - 6643: 003c3b34 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 6643: 003c3bd4 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 6644: 007cd1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_EVENT │ │ │ │ 6645: 007cbdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ - 6646: 004dae34 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 6646: 004daed4 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 6647: 00222ed8 76 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 6648: 007ce7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 6649: 007f9804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 6650: 007f9cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 6651: 005d4200 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ - 6652: 005cb730 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 6651: 005d42a0 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 6652: 005cb7d0 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 6653: 007c6fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 6654: 0057daac 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 6654: 0057db4c 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ 6655: 007f99b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 6656: 007c7ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 6657: 007d2a54 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 6658: 007cc31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 6659: 007f84b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 6660: 001bf418 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 6661: 001b0004 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 6662: 00524204 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 6663: 0050bab0 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 6662: 005242a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 6663: 0050bb50 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 6664: 002f6118 24 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 6665: 0058f2c4 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 6665: 0058f364 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 6666: 001cc3ac 164 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 6667: 00590858 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 6668: 00405310 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 6667: 005908f8 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 6668: 004053b0 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 6669: 007f9da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 6670: 007f81b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 6671: 007f8a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 6672: 007f87b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 6673: 007c6824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 6674: 001b36dc 292 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 6675: 007f9456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 6676: 001d1b7c 36 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ - 6677: 0055016c 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 6677: 0055020c 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 6678: 007c2200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 6679: 007e7724 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 6680: 007cde18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 6681: 0056c87c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 6681: 0056c91c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 6682: 007f8a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 6683: 007d21e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 6684: 00515ed0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 6685: 004be3e4 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 6684: 00515f70 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 6685: 004be484 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 6686: 0026e184 292 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 6687: 007f8ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ - 6688: 003a6804 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 6689: 005be320 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 6688: 003a68a4 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ + 6689: 005be3c0 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 6690: 002683f4 48 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ - 6691: 00370900 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ - 6692: 005abfe4 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ - 6693: 005485e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 6694: 004d556c 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ - 6695: 004ef194 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 6691: 003709a0 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ + 6692: 005ac084 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 6693: 00548680 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 6694: 004d560c 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 6695: 004ef234 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 6696: 007d3398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 6697: 00724530 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ - 6698: 0039accc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ + 6698: 0039ad6c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 6699: 007d2340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ 6700: 007d0548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ - 6701: 0038ce3c 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ + 6701: 0038cedc 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 6702: 007cab24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ - 6703: 0049c004 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ - 6704: 004d1654 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 6703: 0049c0a4 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 6704: 004d16f4 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 6705: 007f807a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 6706: 007c81b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 6707: 007365a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 6708: 00569f00 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 6708: 00569fa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 6709: 007f99ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ - 6710: 0037c900 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ + 6710: 0037c9a0 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 6711: 007f8c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 6712: 007c295c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 6713: 00210988 204 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ 6714: 007f850e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ 6715: 007f9430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ 6716: 007f973c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 6717: 007ca7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 6718: 00268e20 116 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ - 6719: 00589050 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 6720: 00539a70 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 6719: 005890f0 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 6720: 00539b10 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 6721: 001d1e50 16 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ - 6722: 0057e764 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 6722: 0057e804 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ 6723: 007c9a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 6724: 003f6240 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 6724: 003f62e0 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 6725: 007d3a44 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ - 6726: 004deef4 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 6726: 004def94 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 6727: 007f8eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 6728: 007d3df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 6729: 00734ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ - 6730: 00438528 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 6730: 004385c8 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ 6731: 0073607c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ 6732: 007f95a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 6733: 00548b3c 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 6733: 00548bdc 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 6734: 002f91d0 2080 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 6735: 007f80e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 6736: 0055e048 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 6736: 0055e0e8 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ 6737: 007f8fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 6738: 007c7a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ 6739: 00214ed4 84 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ - 6740: 00392784 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ + 6740: 00392824 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 6741: 007f9686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 6742: 00557578 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 6742: 00557618 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 6743: 0029f10c 64 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 6744: 007f8514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 6745: 00735104 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 6746: 006e4c28 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 6746: 006e4cc8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 6747: 007fa2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 6748: 007c95c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 6749: 007f7f77 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 6750: 007f86c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 6751: 007d3b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 6752: 00541f18 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 6752: 00541fb8 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ 6753: 007c33f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 6754: 007c6774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ - 6755: 00512b88 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 6755: 00512c28 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 6756: 007cfde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 6757: 004071cc 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 6757: 0040726c 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 6758: 007cf568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 6759: 007f866c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 6760: 005a8bd0 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 6760: 005a8c70 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 6761: 007c5ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 6762: 0053a418 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 6763: 004fee48 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 6764: 0052c37c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 6762: 0053a4b8 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 6763: 004feee8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 6764: 0052c41c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 6765: 007ca4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 6766: 007c47d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 6767: 007cfe98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 6768: 007f8788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 6769: 007cb78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ 6770: 001b0104 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ - 6771: 0035612c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 6772: 005dff40 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 6771: 003561cc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ + 6772: 005dffe0 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 6773: 007f8a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 6774: 007cc61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ - 6775: 00415bfc 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ - 6776: 00395924 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ + 6775: 00415c9c 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 6776: 003959c4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 6777: 007f9138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ - 6778: 0033c2bc 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 6779: 003f620c 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 6778: 0033c35c 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ + 6779: 003f62ac 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 6780: 007f82dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 6781: 007f828c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ - 6782: 003a9ec8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 6783: 00524b00 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 6782: 003a9f68 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ + 6783: 00524ba0 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 6784: 007cd000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_WRITE_EVENT │ │ │ │ 6785: 007ce548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 6786: 007f891a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 6787: 007c21a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 6788: 007f99c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 6789: 007f8d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_VFMAILBOX_DSTATE │ │ │ │ 6790: 001d1d64 108 FUNC GLOBAL DEFAULT 12 qkbd_state_lift_all_keys │ │ │ │ @@ -6796,5500 +6796,5500 @@ │ │ │ │ 6792: 007cdb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_UNKNOWN_EVENT │ │ │ │ 6793: 007f8834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_TRANSLATION_WRITE_DSTATE │ │ │ │ 6794: 002aac10 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 6795: 007cdc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 6796: 007f9adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 6797: 001d5cc8 348 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 6798: 007d10fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ - 6799: 00406240 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 6799: 004062e0 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 6800: 007ccdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_READ_EVENT │ │ │ │ - 6801: 003e2360 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 6801: 003e2400 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 6802: 007c84a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ - 6803: 003aa5a4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ + 6803: 003aa644 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 6804: 007c2300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 6805: 007f857a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 6806: 007f97fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 6807: 007cee64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ - 6808: 0045e820 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 6809: 003f9b10 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 6810: 0051f268 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ - 6811: 00390678 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ + 6808: 0045e8c0 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 6809: 003f9bb0 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 6810: 0051f308 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 6811: 00390718 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ 6812: 007f9f80 4 OBJECT GLOBAL DEFAULT 25 error_warn │ │ │ │ - 6813: 00513288 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 6813: 00513328 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 6814: 007f8326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ - 6815: 00570a08 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 6816: 005ce01c 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 6815: 00570aa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 6816: 005ce0bc 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 6817: 002db8dc 144 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ - 6818: 00527c6c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 6819: 0056a5f4 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 6818: 00527d0c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 6819: 0056a694 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 6820: 007cf518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 6821: 005b9fe0 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 6821: 005ba080 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 6822: 007d3a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 6823: 007fa334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 6824: 007f8b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 6825: 007f8ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 6826: 005692c0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ - 6827: 003aa330 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ + 6826: 00569360 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 6827: 003aa3d0 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 6828: 007f8e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 6829: 007d3c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 6830: 002db424 112 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 6831: 001cd69c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 6832: 002daa90 180 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 6833: 007c5d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 6834: 007c2070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 6835: 006e4c30 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 6835: 006e4cd0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 6836: 007c7c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 6837: 007d1990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 6838: 007f9bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 6839: 007f8dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 6840: 007f893a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 6841: 007c6f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 6842: 002a7998 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ - 6843: 0032bfe4 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 6844: 003d42e8 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 6843: 0032c084 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ + 6844: 003d4388 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 6845: 007c41e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ 6846: 007f8658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 6847: 001b8498 3852 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ - 6848: 003a9adc 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ + 6848: 003a9b7c 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 6849: 007235ec 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 6850: 007f9c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 6851: 00404808 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 6851: 004048a8 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 6852: 007c83f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 6853: 007f8654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 6854: 00534210 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 6855: 00563da8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 6854: 005342b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 6855: 00563e48 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 6856: 001d4308 656 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ - 6857: 004eefc0 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 6857: 004ef060 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 6858: 001cc290 260 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 6859: 0051e45c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 6860: 00558a10 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 6861: 00576354 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 6859: 0051e4fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 6860: 00558ab0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 6861: 005763f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 6862: 007d268c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 6863: 00207cac 56 FUNC GLOBAL DEFAULT 12 ptimer_transaction_begin │ │ │ │ 6864: 007cfd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 6865: 005d5eb8 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 6865: 005d5f58 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 6866: 001f7df0 68 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 6867: 001eb148 376 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 6868: 005db1cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 6868: 005db26c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 6869: 001ce330 156 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ - 6870: 0038ff18 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ - 6871: 0059ab74 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ - 6872: 005b6dc0 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 6870: 0038ffb8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ + 6871: 0059ac14 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ + 6872: 005b6e60 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 6873: 001c25f4 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 6874: 005d4a40 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ - 6875: 0031b29c 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ - 6876: 0041b984 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 6874: 005d4ae0 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 6875: 0031b338 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ + 6876: 0041ba24 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ 6877: 007f9ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 6878: 001a8758 360 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 6879: 00225194 352 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 6880: 001b3da0 244 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ - 6881: 003a7494 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ + 6881: 003a7534 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 6882: 007f9ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 6883: 002f64d8 256 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 6884: 007f91e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ 6885: 00733df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 6886: 007cfb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 6887: 00422df8 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 6887: 00422e98 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 6888: 007c4f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 6889: 0041c028 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 6889: 0041c0c8 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 6890: 007f9a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 6891: 007f9aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 6892: 007c2220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 6893: 007f89e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 6894: 007c2fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ - 6895: 005d8a90 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ - 6896: 0052b178 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 6897: 00506a04 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 6895: 005d8b30 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 6896: 0052b218 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 6897: 00506aa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 6898: 007d0948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 6899: 007f8014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ - 6900: 0041b928 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 6900: 0041b9c8 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 6901: 007339d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 6902: 0050888c 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 6902: 0050892c 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 6903: 007c74b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ 6904: 007c6984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ 6905: 007c5ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 6906: 007f84ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 6907: 002074f0 692 FUNC GLOBAL DEFAULT 12 ptimer_get_count │ │ │ │ 6908: 007f923c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_WRITE_DSTATE │ │ │ │ - 6909: 003cddb8 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ - 6910: 00392bc4 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 6911: 005891ec 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 6912: 005916d8 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 6909: 003cde58 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 6910: 00392c64 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ + 6911: 0058928c 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 6912: 00591778 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 6913: 007f8f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ - 6914: 003958bc 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 6915: 00550e0c 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ - 6916: 006e4bf4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 6917: 005c0d1c 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 6914: 0039595c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ + 6915: 00550eac 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 6916: 006e4c94 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 6917: 005c0dbc 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ 6918: 007c3554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 6919: 00198b80 384 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ 6920: 007f87d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 6921: 007f88de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 6922: 007c2720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 6923: 001ad854 264 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 6924: 001ae560 268 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 6925: 00723bd4 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 6926: 0052f920 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 6927: 0056327c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 6926: 0052f9c0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 6927: 0056331c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 6928: 007f966c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 6929: 007d31f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 6930: 007cbc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 6931: 0073a3e0 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 6932: 007c5cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 6933: 0025abd8 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 6934: 00267ea4 184 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 6935: 0052861c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 6935: 005286bc 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 6936: 007f87f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 6937: 003e2e30 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 6937: 003e2ed0 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ 6938: 007f87cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ - 6939: 00354570 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 6940: 0057c410 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 6939: 00354610 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ + 6940: 0057c4b0 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ 6941: 001c26a0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 6942: 0056a72c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 6942: 0056a7cc 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ 6943: 00719fd8 52 OBJECT GLOBAL DEFAULT 21 vmstate_ptimer │ │ │ │ 6944: 003062c8 88 FUNC GLOBAL DEFAULT 12 helper_fsqrtd │ │ │ │ - 6945: 00355418 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 6946: 00590a54 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 6945: 003554b8 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ + 6946: 00590af4 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 6947: 002b4cc0 412 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 6948: 007cbe9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 6949: 005aa7e8 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 6949: 005aa888 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 6950: 007f8c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 6951: 002317c8 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 6952: 007f8bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 6953: 007f9546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 6954: 0029993c 24 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ - 6955: 003aa824 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ + 6955: 003aa8c4 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 6956: 007c3fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 6957: 0056ebb0 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 6957: 0056ec50 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 6958: 001b45bc 284 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ 6959: 002e7878 44 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 6960: 003591b0 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 6960: 00359250 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 6961: 007f8a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 6962: 00306320 252 FUNC GLOBAL DEFAULT 12 helper_fsqrtq │ │ │ │ 6963: 007f8574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 6964: 00306280 72 FUNC GLOBAL DEFAULT 12 helper_fsqrts │ │ │ │ 6965: 007f982c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 6966: 00424908 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 6966: 004249a8 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 6967: 00733d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 6968: 007c3c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 6969: 007d4328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 6970: 00333e80 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 6970: 00333f20 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 6971: 007c9604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 6972: 003cd210 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 6972: 003cd2b0 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ 6973: 007cc4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 6974: 007f8288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 6975: 007f7fc8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 6976: 007ce728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 6977: 0025a244 940 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 6978: 0073e3f8 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ - 6979: 0055c268 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 6979: 0055c308 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ 6980: 0021905c 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 6981: 007cb6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 6982: 007d183c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 6983: 007d40f8 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 6984: 0035cdbc 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 6985: 0054b83c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 6984: 0035ce5c 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 6985: 0054b8dc 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 6986: 0073394c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ 6987: 007c5824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ - 6988: 00392b34 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ - 6989: 00332c3c 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ - 6990: 0057c0a4 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 6988: 00392bd4 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ + 6989: 00332cdc 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ + 6990: 0057c144 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 6991: 00721340 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ - 6992: 00320574 656 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ + 6992: 00320610 656 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 6993: 007cfe58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 6994: 001fd68c 4 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 6995: 0053d17c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 6996: 00314498 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 6997: 0036be18 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 6995: 0053d21c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 6996: 00314534 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 6997: 0036beb8 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 6998: 007236cc 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 6999: 0057ce54 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ - 7000: 00542db8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 7001: 00597d4c 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 6999: 0057cef4 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 7000: 00542e58 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 7001: 00597dec 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 7002: 007f995e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 7003: 002f7da4 76 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ 7004: 007f98ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ - 7005: 0055420c 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 7005: 005542ac 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 7006: 001cd63c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 7007: 00478e9c 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ - 7008: 004240c4 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 7007: 00478f3c 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 7008: 00424164 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 7009: 00196d3c 140 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 7010: 0073b910 132 OBJECT GLOBAL DEFAULT 24 helper_info_wrpsr │ │ │ │ 7011: 001d192c 20 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 7012: 007f98d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 7013: 00233dec 64 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ - 7014: 0054b3b8 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 7014: 0054b458 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 7015: 007f849c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ - 7016: 003aa17c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 7017: 004ed700 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 7018: 004c0e3c 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 7016: 003aa21c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ + 7017: 004ed7a0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 7018: 004c0edc 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 7019: 007d3b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 7020: 00534324 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ - 7021: 0032d1d8 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ + 7020: 005343c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 7021: 0032d278 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 7022: 0020a850 976 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 7023: 007cce30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_RESET_EVENT │ │ │ │ - 7024: 005dda2c 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 7024: 005ddacc 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 7025: 001c2280 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 7026: 007f9738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 7027: 007c5a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 7028: 007cc89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 7029: 007f8996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 7030: 007cf3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ 7031: 007f8f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 7032: 007ca5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 7033: 00363dbc 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 7033: 00363e5c 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 7034: 00251554 240 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 7035: 001cad8c 264 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 7036: 007f8bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ 7037: 00231a48 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 7038: 007c9874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 7039: 007f83d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ - 7040: 005be738 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 7040: 005be7d8 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 7041: 007ef8a0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 7042: 002231e4 868 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 7043: 007c81e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ 7044: 007f92d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 7045: 007f9410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 7046: 007ccde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_START_STOP_EVENT │ │ │ │ 7047: 00257068 276 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 7048: 005383bc 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 7049: 00563058 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ - 7050: 00524990 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 7051: 00515c98 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ - 7052: 003aaa28 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ + 7048: 0053845c 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 7049: 005630f8 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 7050: 00524a30 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 7051: 00515d38 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 7052: 003aaac8 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 7053: 007f8396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 7054: 004ba408 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 7054: 004ba4a8 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 7055: 0073c360 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsubd │ │ │ │ 7056: 007f8512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 7057: 007f854a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 7058: 007f8316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 7059: 007d13ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 7060: 002b5340 384 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 7061: 007ce588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 7062: 003c8e84 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 7063: 005a8cf0 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ - 7064: 005ba74c 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ - 7065: 0054f348 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 7062: 003c8f24 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 7063: 005a8d90 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 7064: 005ba7ec 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 7065: 0054f3e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 7066: 007c6614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ - 7067: 005c5664 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 7067: 005c5704 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ 7068: 007ca314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 7069: 007d3de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 7070: 001c2750 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 7071: 007f9170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ 7072: 0073c3e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsubq │ │ │ │ - 7073: 00366cac 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 7073: 00366d4c 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 7074: 002bbd34 80 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ 7075: 0073c2dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsubs │ │ │ │ - 7076: 005121e4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 7077: 0045eb3c 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 7076: 00512284 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 7077: 0045ebdc 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 7078: 007f8d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 7079: 001cb5d4 88 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ 7080: 007f9bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 7081: 007f8ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 7082: 007f976e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 7083: 007d5cbc 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 7084: 007cfe08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ 7085: 007c24e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_EVENT │ │ │ │ - 7086: 00518598 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 7086: 00518638 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 7087: 007c85d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 7088: 001bbb78 16 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 7089: 00503874 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ - 7090: 0049bad4 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 7089: 00503914 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 7090: 0049bb74 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 7091: 007c5684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 7092: 007c57b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 7093: 004f9118 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 7093: 004f91b8 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ 7094: 001d1940 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 7095: 006d0450 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 7095: 006d04f0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 7096: 001b4d34 284 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 7097: 005d5c1c 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ - 7098: 005768b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 7099: 005d6250 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 7097: 005d5cbc 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 7098: 00576958 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 7099: 005d62f0 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ 7100: 00225490 8 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 7101: 00368c1c 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ - 7102: 004ea294 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 7101: 00368cbc 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 7102: 004ea334 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 7103: 007f836e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 7104: 001f716c 76 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 7105: 00432238 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ - 7106: 005243d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 7105: 004322d8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 7106: 00524470 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 7107: 00733ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 7108: 00225300 52 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 7109: 004d4098 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ - 7110: 0031a934 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ + 7109: 004d4138 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 7110: 0031a9d0 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 7111: 007f815a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_UNPLUG_FN_DSTATE │ │ │ │ 7112: 007c4bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 7113: 007243bc 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 7114: 003ac178 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 7114: 003ac218 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 7115: 007f93a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 7116: 007cc54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 7117: 00571b18 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 7117: 00571bb8 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 7118: 0022eb34 104 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 7119: 007c382c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ 7120: 00225db0 276 FUNC GLOBAL DEFAULT 12 empty_slot_init │ │ │ │ 7121: 007338c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 7122: 007c2c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 7123: 004331a0 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 7124: 00407964 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 7123: 00433240 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 7124: 00407a04 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 7125: 007c23d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 7126: 007f8298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ - 7127: 0034b110 148 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ + 7127: 0034b1b0 148 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ 7128: 007c9da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 7129: 007d0598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 7130: 003b5ff8 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 7130: 003b6098 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 7131: 002dd4d8 320 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 7132: 002f5220 184 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 7133: 007d4048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 7134: 007f9c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 7135: 00553afc 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 7136: 004ecb94 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 7137: 00586ccc 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 7138: 0051e514 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 7135: 00553b9c 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 7136: 004ecc34 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 7137: 00586d6c 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 7138: 0051e5b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 7139: 007c8a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 7140: 007c65c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 7141: 00425240 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ - 7142: 004b8e10 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 7143: 004cbf3c 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 7141: 004252e0 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 7142: 004b8eb0 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 7143: 004cbfdc 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 7144: 007f901c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 7145: 007d3498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 7146: 00549f84 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 7146: 0054a024 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 7147: 007fa296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ - 7148: 005cd614 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 7148: 005cd6b4 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 7149: 007f8628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ 7150: 002f4a18 72 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 7151: 007f862a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 7152: 005a8c0c 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 7152: 005a8cac 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ 7153: 0073c990 132 OBJECT GLOBAL DEFAULT 24 helper_info_restore │ │ │ │ - 7154: 005e1ac4 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ - 7155: 00593d4c 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 7154: 005e1b64 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 7155: 00593dec 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 7156: 002f02ec 304 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 7157: 005c626c 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ - 7158: 00576ee4 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 7157: 005c630c 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 7158: 00576f84 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 7159: 007c38dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 7160: 007c5c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 7161: 00218a90 96 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 7162: 007f8354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ 7163: 00181f10 8 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 7164: 007f8bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 7165: 007f8d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 7166: 007f9710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 7167: 007d306c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ - 7168: 005189b0 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 7169: 003f7e98 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 7168: 00518a50 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 7169: 003f7f38 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 7170: 00231cc8 464 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 7171: 002d9004 320 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 7172: 005233a0 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 7173: 00575d94 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 7172: 00523440 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 7173: 00575e34 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 7174: 007d37c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 7175: 0072445c 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 7176: 007d476c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 7177: 007c8548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 7178: 007f9d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 7179: 007f9986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 7180: 007c86f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 7181: 00534438 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ - 7182: 0036decc 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ - 7183: 003901f4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ + 7181: 005344d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 7182: 0036df6c 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 7183: 00390294 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 7184: 007fa2a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 7185: 007f990e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 7186: 004e2938 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 7186: 004e29d8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 7187: 007f986e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ - 7188: 003905a8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ + 7188: 00390648 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 7189: 0073649c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ - 7190: 005bd384 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 7190: 005bd424 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 7191: 007f913e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 7192: 002711c8 172 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 7193: 001bd400 188 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ - 7194: 0051e400 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 7195: 0051f3a8 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 7194: 0051e4a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 7195: 0051f448 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 7196: 007f89c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ - 7197: 006e4bec 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 7197: 006e4c8c 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 7198: 007f8d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 7199: 007f941c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 7200: 001cd4d4 16 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 7201: 007264e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 7202: 00254520 224 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 7203: 007cca3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 7204: 007f938c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ - 7205: 005d8308 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 7205: 005d83a8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 7206: 007ca634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 7207: 007f875a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 7208: 002ddefc 104 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 7209: 00724148 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 7210: 007c9844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 7211: 001bbb88 36 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 7212: 007f9cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ - 7213: 00351334 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ + 7213: 003513d4 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ 7214: 007f9daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 7215: 002f7784 344 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ - 7216: 004e3d18 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ - 7217: 00390108 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ + 7216: 004e3db8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 7217: 003901a8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 7218: 007f9d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 7219: 006b0c90 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 7219: 006b0d30 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 7220: 007cadc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 7221: 00738620 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ - 7222: 005c816c 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 7222: 005c820c 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ 7223: 007c2120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 7224: 007c5f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ - 7225: 0036ce94 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 7226: 00408640 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 7225: 0036cf34 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 7226: 004086e0 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 7227: 007d0568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 7228: 007f9342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 7229: 0036a7ac 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 7229: 0036a84c 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 7230: 007fa34c 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 7231: 002e79a8 52 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 7232: 004f8a44 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 7232: 004f8ae4 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 7233: 001adca4 192 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 7234: 007f97f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 7235: 004eb82c 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ - 7236: 004fc86c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 7235: 004eb8cc 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 7236: 004fc90c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 7237: 007c70e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 7238: 004f3274 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 7239: 0041b64c 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 7238: 004f3314 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 7239: 0041b6ec 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 7240: 001c40ac 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 7241: 007d117c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 7242: 007c3694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ - 7243: 005d4164 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 7243: 005d4204 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 7244: 007d0688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 7245: 007f8ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 7246: 007f9d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 7247: 004d2e40 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 7247: 004d2ee0 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ 7248: 007f83e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 7249: 004f78ec 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 7249: 004f798c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 7250: 007fa326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ 7251: 007f8e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 7252: 0052b5bc 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 7252: 0052b65c 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 7253: 007f8680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 7254: 00360c44 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 7254: 00360ce4 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 7255: 001bc768 168 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 7256: 007c9ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 7257: 007f940a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ - 7258: 003aa228 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ + 7258: 003aa2c8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 7259: 001cdbd8 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 7260: 007c6e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ 7261: 007f8f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 7262: 007c605c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ - 7263: 00312aa0 216 FUNC GLOBAL DEFAULT 12 helper_rett │ │ │ │ - 7264: 005a0ec8 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 7263: 00312b3c 216 FUNC GLOBAL DEFAULT 12 helper_rett │ │ │ │ + 7264: 005a0f68 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 7265: 007fa2c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ - 7266: 004d85f0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ - 7267: 00358eb0 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ + 7266: 004d8690 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 7267: 00358f50 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ 7268: 007f8e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 7269: 007f93e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 7270: 007cc9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 7271: 002f1734 208 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 7272: 007ce598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 7273: 007f9604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 7274: 007c2770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 7275: 005d68d0 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 7275: 005d6970 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 7276: 007f857c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ 7277: 007f7fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ 7278: 007f89ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 7279: 007f8d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 7280: 003bb72c 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 7280: 003bb7cc 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 7281: 007c388c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 7282: 007f8054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 7283: 007f89f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ 7284: 007f8cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 7285: 0057af18 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ - 7286: 0039504c 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ + 7285: 0057afb8 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 7286: 003950ec 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 7287: 00276c48 72 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 7288: 007f7f85 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 7289: 007f8a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ - 7290: 00390dd0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ + 7290: 00390e70 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 7291: 007c6b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 7292: 004d06cc 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 7292: 004d076c 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 7293: 007d2130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ - 7294: 003390fc 244 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ - 7295: 0035e4a4 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ - 7296: 003ac25c 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 7294: 0033919c 244 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ + 7295: 0035e544 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 7296: 003ac2fc 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ 7297: 007c3d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ 7298: 002d4c1c 236 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ - 7299: 00350fe8 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ + 7299: 00351088 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ 7300: 007f85b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 7301: 004f8314 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 7301: 004f83b4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ 7302: 001c7bd8 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 7303: 007c4fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 7304: 007f84f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ - 7305: 00333e60 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 7306: 004e33e0 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 7305: 00333f00 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ + 7306: 004e3480 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 7307: 007cf558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 7308: 007f9186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 7309: 00394fa8 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ + 7309: 00395048 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 7310: 007cb96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 7311: 0073859c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 7312: 001bc810 172 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 7313: 005aeb94 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 7313: 005aec34 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 7314: 007c5bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 7315: 007c9574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 7316: 007d4104 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 7317: 007c71e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 7318: 007f8dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 7319: 007fa33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 7320: 007d160c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 7321: 004dd534 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 7321: 004dd5d4 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 7322: 007c36e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 7323: 007c57f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 7324: 007f8856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 7325: 00359180 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ - 7326: 0057d8a8 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 7325: 00359220 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 7326: 0057d948 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 7327: 001c2ae4 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 7328: 001ac4f8 272 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ - 7329: 00591f04 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 7329: 00591fa4 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 7330: 007c8178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 7331: 001a5210 512 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ 7332: 007c4400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 7333: 007d187c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 7334: 004f02c0 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 7334: 004f0360 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 7335: 007c45d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ - 7336: 005cbf30 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 7336: 005cbfd0 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 7337: 007f9bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 7338: 00225444 56 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 7339: 007d04f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 7340: 007ce658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 7341: 001b6cc0 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ - 7342: 0042855c 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 7342: 004285fc 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 7343: 007cd9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 7344: 005d49e8 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 7344: 005d4a88 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 7345: 007f903c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 7346: 007f9bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ 7347: 0028c1a8 140 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 7348: 001e99f0 260 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 7349: 007f8bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 7350: 0022eb9c 108 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 7351: 003051cc 136 FUNC GLOBAL DEFAULT 12 cpu_get_tb_cpu_state │ │ │ │ 7352: 007f9a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 7353: 007f92ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_DSTATE │ │ │ │ 7354: 00217260 2328 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 7355: 002ddf64 648 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 7356: 00537f2c 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 7356: 00537fcc 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ 7357: 007c68d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 7358: 007f88f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 7359: 007f998c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ 7360: 007f8db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_CLEAR_DSTATE │ │ │ │ 7361: 002b5604 404 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_packaged │ │ │ │ - 7362: 0038748c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ + 7362: 0038752c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ 7363: 001d2d98 192 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_type │ │ │ │ - 7364: 00316150 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ + 7364: 003161ec 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ 7365: 007d0878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_EVENT │ │ │ │ 7366: 007c5ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_SEND_PACKET_EVENT │ │ │ │ 7367: 007f8cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 7368: 007fa31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 7369: 007f8100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 7370: 007cddc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 7371: 007d1cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INT_HELPER_CLEAR_SOFTINT_EVENT │ │ │ │ 7372: 007d0088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 7373: 0046822c 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 7374: 003fd774 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ - 7375: 005c60f4 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ - 7376: 00386088 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 7377: 004f5c1c 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 7373: 004682cc 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 7374: 003fd814 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 7375: 005c6194 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 7376: 00386128 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ + 7377: 004f5cbc 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 7378: 007f8e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 7379: 001a4f30 368 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 7380: 007ce868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ - 7381: 0036f1e8 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ + 7381: 0036f288 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 7382: 00268524 32 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ - 7383: 003590d8 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ - 7384: 0035785c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ + 7383: 00359178 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ + 7384: 003578fc 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ 7385: 002a0e58 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_recover │ │ │ │ 7386: 007d2100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 7387: 007242a0 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 7388: 007c7b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ - 7389: 0032a9fc 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 7390: 003c3338 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 7391: 003591c4 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 7389: 0032aa9c 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ + 7390: 003c33d8 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 7391: 00359264 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 7392: 007d111c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 7393: 0026a57c 680 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 7394: 001ac608 256 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 7395: 005534f4 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 7396: 003cd058 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 7395: 00553594 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 7396: 003cd0f8 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 7397: 007f98ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 7398: 00732d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ - 7399: 00569c20 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 7399: 00569cc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 7400: 007f8a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 7401: 007f9d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 7402: 00471a58 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 7403: 004e83fc 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ - 7404: 0038d548 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ + 7402: 00471af8 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 7403: 004e849c 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 7404: 0038d5e8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 7405: 007d3978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 7406: 007f8872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 7407: 0056a184 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 7407: 0056a224 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 7408: 007f9ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ - 7409: 00590478 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ - 7410: 00578944 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 7409: 00590518 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 7410: 005789e4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 7411: 007c9514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 7412: 001e76dc 56 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 7413: 007f8274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 7414: 007f839c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 7415: 007329d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ 7416: 007f8fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_CHECK_CONDITION_DSTATE │ │ │ │ 7417: 007f96ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_GID_DSTATE │ │ │ │ 7418: 00724ac4 12 OBJECT GLOBAL DEFAULT 21 YankInstanceType_lookup │ │ │ │ 7419: 002686e8 120 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event_common │ │ │ │ 7420: 007cfb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 7421: 001bc8bc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 7422: 007f95ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ - 7423: 00333e70 8 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ - 7424: 005d532c 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 7423: 00333f10 8 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ + 7424: 005d53cc 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 7425: 007f9600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ - 7426: 0034b534 344 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ + 7426: 0034b5d4 344 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 7427: 007c9fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 7428: 00579710 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 7428: 005797b0 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ 7429: 007f82ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 7430: 002f2d40 132 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ - 7431: 004269c4 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 7431: 00426a64 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 7432: 007cf958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ - 7433: 0043cfa0 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 7433: 0043d040 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 7434: 0026e0d0 96 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 7435: 007c2290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 7436: 007c8118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ 7437: 001c0bd4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 7438: 00721304 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ - 7439: 00553bd4 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ - 7440: 0052d0cc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 7439: 00553c74 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 7440: 0052d16c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 7441: 007c4984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 7442: 00367cb4 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 7442: 00367d54 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 7443: 0073d254 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdpsr │ │ │ │ 7444: 007c38cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 7445: 007c8998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 7446: 007d07d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ - 7447: 003694e4 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 7447: 00369584 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ 7448: 007d1c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN_HELPER_WRPIL_EVENT │ │ │ │ 7449: 007c46e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ - 7450: 0038d738 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 7451: 003693f4 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 7450: 0038d7d8 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ + 7451: 00369494 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 7452: 007f8a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 7453: 007f81c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 7454: 007f88b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 7455: 002958b0 620 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 7456: 001efb04 88 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 7457: 007c8388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ 7458: 007ccd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_EVENT │ │ │ │ - 7459: 005db2e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ - 7460: 0054bd98 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 7459: 005db380 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 7460: 0054be38 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ 7461: 007f923a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_RESET_DSTATE │ │ │ │ - 7462: 005d45e4 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ - 7463: 00357758 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 7464: 003f02c8 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 7462: 005d4684 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 7463: 003577f8 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ + 7464: 003f0368 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 7465: 007cfbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 7466: 005b97c8 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 7466: 005b9868 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ 7467: 007ce228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 7468: 00574e08 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 7469: 004dbac8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 7470: 0057f8a8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 7468: 00574ea8 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 7469: 004dbb68 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 7470: 0057f948 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 7471: 007d0bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 7472: 007d3458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 7473: 00270dec 8 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ - 7474: 005c6cc0 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 7474: 005c6d60 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 7475: 007f9a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN_HELPER_NO_SWITCH_PSTATE_DSTATE │ │ │ │ 7476: 007f8a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 7477: 007f923e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_READ_DSTATE │ │ │ │ - 7478: 005664f0 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 7478: 00566590 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 7479: 007f9906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 7480: 001b65f0 424 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 7481: 0023a9c4 660 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ - 7482: 004dfe44 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ - 7483: 0054ac38 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 7484: 005cbd2c 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 7482: 004dfee4 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 7483: 0054acd8 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 7484: 005cbdcc 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 7485: 007f8d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 7486: 007f8346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 7487: 00599c60 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 7487: 00599d00 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 7488: 007c1778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 7489: 007f994c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ 7490: 0026e7f4 164 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ - 7491: 0042c0a8 1236 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 7491: 0042c148 1236 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 7492: 007f85b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 7493: 007ccb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_CPU_SET_IRQ_LOWER_EVENT │ │ │ │ 7494: 007ce3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 7495: 007c81c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 7496: 007c3220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 7497: 007f8c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ - 7498: 003a73bc 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ + 7498: 003a745c 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ 7499: 007f8614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_OOM_DSTATE │ │ │ │ 7500: 007f85c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_BLOCK_MOVE_DSTATE │ │ │ │ 7501: 007f9922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_MTT_DSTATE │ │ │ │ 7502: 001c0f9c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_lts32 │ │ │ │ 7503: 001ac708 252 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 7504: 007c84b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 7505: 0071f078 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 7506: 007c64d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 7507: 007fa27e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 7508: 00546aa8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ - 7509: 0033b9b0 120 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 7510: 0068ff94 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 7508: 00546b48 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 7509: 0033ba50 120 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ + 7510: 00690034 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 7511: 007c4914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ - 7512: 0052c7d0 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ - 7513: 003911b8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ + 7512: 0052c870 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 7513: 00391258 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 7514: 002ae954 64 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 7515: 007f8662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 7516: 001cc844 196 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ - 7517: 003a7818 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ + 7517: 003a78b8 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 7518: 007f8cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ - 7519: 005cd07c 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 7519: 005cd11c 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 7520: 007c2bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 7521: 001bd7b4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 7522: 007f9278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_READ_DSTATE │ │ │ │ - 7523: 00535b20 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 7524: 0051e17c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 7523: 00535bc0 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 7524: 0051e21c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 7525: 007f85c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 7526: 006d0488 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 7526: 006d0528 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 7527: 007f89bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 7528: 007ceb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 7529: 00736520 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 7530: 007ce518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 7531: 007f88ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 7532: 007f818c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ - 7533: 005cdc00 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ - 7534: 004da030 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 7533: 005cdca0 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 7534: 004da0d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 7535: 007f98b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 7536: 007f890c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 7537: 001c62e0 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 7538: 00256b44 100 FUNC GLOBAL DEFAULT 12 audio_define_default │ │ │ │ 7539: 002f4a60 40 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 7540: 007f9ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 7541: 007f9c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 7542: 007c95f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 7543: 00576748 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ - 7544: 0056a014 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 7543: 005767e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 7544: 0056a0b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 7545: 00239e3c 344 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 7546: 002192ac 16 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 7547: 001c4800 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 7548: 003e26c4 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 7548: 003e2764 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 7549: 00256ca8 100 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 7550: 007f8d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 7551: 007f9a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 7552: 001c5b7c 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ 7553: 007c22e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ - 7554: 00564b14 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 7554: 00564bb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 7555: 007cddb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ - 7556: 003918f0 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ + 7556: 00391990 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 7557: 007ccf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_READ_EVENT │ │ │ │ - 7558: 0056f6f8 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 7558: 0056f798 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 7559: 007f9190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 7560: 005bf52c 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 7560: 005bf5cc 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 7561: 007d49bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ 7562: 007f9246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_NEXT_ALARM_DSTATE │ │ │ │ - 7563: 00512f64 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 7563: 00513004 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 7564: 007f8f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ - 7565: 00478d6c 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 7566: 005e0038 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 7567: 0057b83c 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 7565: 00478e0c 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 7566: 005e00d8 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 7567: 0057b8dc 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 7568: 001b1468 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 7569: 007f84f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 7570: 007bc060 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 7571: 007f963e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ - 7572: 00355970 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ + 7572: 00355a10 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 7573: 007f7f98 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 7574: 007f90b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ 7575: 007d05c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ 7576: 007f8648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ - 7577: 0032c1c0 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ + 7577: 0032c260 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ 7578: 007f858e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 7579: 007cc92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 7580: 007f90f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ - 7581: 00342bb8 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ + 7581: 00342c58 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 7582: 007f8f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ - 7583: 004d184c 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 7583: 004d18ec 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 7584: 002ce47c 188 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 7585: 005aa764 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 7585: 005aa804 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 7586: 001ca598 444 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 7587: 007d3864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 7588: 0045e614 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 7588: 0045e6b4 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 7589: 007f7f7b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 7590: 007ce948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 7591: 007c59c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 7592: 005bd824 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ - 7593: 0049c9a4 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ - 7594: 0055f90c 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 7592: 005bd8c4 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 7593: 0049ca44 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 7594: 0055f9ac 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 7595: 007f88dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 7596: 007ce7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 7597: 00547784 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 7598: 003ed724 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ - 7599: 0056c9bc 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 7597: 00547824 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 7598: 003ed7c4 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 7599: 0056ca5c 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ 7600: 0073121c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 7601: 002f1f08 160 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 7602: 001c134c 216 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ - 7603: 00344bc4 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ + 7603: 00344c64 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ 7604: 007f8df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_SET_DSTATE │ │ │ │ 7605: 002a9d6c 36 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ - 7606: 00321a74 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ + 7606: 00321b10 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ 7607: 00291590 456 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ - 7608: 0038e5d4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ + 7608: 0038e674 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 7609: 007f98f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 7610: 0042ade4 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 7610: 0042ae84 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 7611: 007f841c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 7612: 007f94a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 7613: 007cde28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ - 7614: 00599c0c 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 7614: 00599cac 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 7615: 007f9074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 7616: 007f9226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_WRITE_DSTATE │ │ │ │ 7617: 007f80e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 7618: 007f80b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 7619: 005d41f8 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 7619: 005d4298 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 7620: 0017efd0 108 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ - 7621: 00321a80 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ + 7621: 00321b1c 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ 7622: 001e7714 44 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 7623: 00574668 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 7623: 00574708 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 7624: 007f830c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 7625: 007cfa08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 7626: 002f638c 188 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 7627: 007d3abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 7628: 007c2590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 7629: 007cafc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 7630: 007f9bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ 7631: 0025615c 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_out │ │ │ │ - 7632: 005a3060 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 7633: 00423794 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 7632: 005a3100 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 7633: 00423834 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 7634: 007d45dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 7635: 00197e7c 200 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 7636: 005903c4 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 7636: 00590464 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 7637: 007d40b8 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 7638: 007fa2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 7639: 002337c8 468 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 7640: 00570ee8 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 7640: 00570f88 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 7641: 00197800 572 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 7642: 00726530 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 7643: 007cec38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 7644: 007f9d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 7645: 0059de04 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 7645: 0059dea4 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 7646: 001c6d70 384 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ - 7647: 0039026c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ - 7648: 003a7748 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ - 7649: 005a6fcc 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 7650: 004e902c 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 7647: 0039030c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ + 7648: 003a77e8 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ + 7649: 005a706c 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 7650: 004e90cc 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 7651: 007fa2a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ - 7652: 00422e14 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 7652: 00422eb4 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 7653: 0024edb4 1812 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ 7654: 007e73c0 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 7655: 007d0db8 564 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 7656: 005bc130 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 7656: 005bc1d0 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 7657: 007ca854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 7658: 007f9b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 7659: 007bb9d0 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 7660: 007f9c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 7661: 007c97c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 7662: 007ce9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 7663: 00731198 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 7664: 004ea8c4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 7664: 004ea964 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 7665: 002769d8 84 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 7666: 007d48bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 7667: 00255a0c 180 FUNC GLOBAL DEFAULT 12 AUD_register_card │ │ │ │ 7668: 007f7f89 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 7669: 003ec45c 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 7670: 004f5fe8 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 7669: 003ec4fc 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 7670: 004f6088 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 7671: 007f8cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 7672: 007f9a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 7673: 007f96a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ - 7674: 003a34b4 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 7675: 003f7988 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 7674: 003a3554 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ + 7675: 003f7a28 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 7676: 007f86c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 7677: 00596f40 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 7678: 005767a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 7677: 00596fe0 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 7678: 00576844 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 7679: 007fa1a0 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 7680: 007237cc 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 7681: 005b360c 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 7681: 005b36ac 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ 7682: 001a10f0 5616 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 7683: 007c289c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 7684: 0056c3d0 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 7684: 0056c470 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 7685: 0073100c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 7686: 00578eb8 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 7686: 00578f58 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 7687: 007f7fc0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ - 7688: 0034b68c 2444 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ - 7689: 005afeb8 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ - 7690: 003c57d8 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 7688: 0034b72c 2444 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ + 7689: 005aff58 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 7690: 003c5878 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 7691: 00730000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 7692: 007f8564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 7693: 007f9a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ - 7694: 004ddf60 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 7694: 004de000 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 7695: 001972b4 8 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 7696: 00542ecc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 7696: 00542f6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 7697: 007c294c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ - 7698: 00354eb8 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 7699: 005bae8c 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 7698: 00354f58 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ + 7699: 005baf2c 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 7700: 001d2e58 128 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 7701: 0073c780 132 OBJECT GLOBAL DEFAULT 24 helper_info_power_down │ │ │ │ 7702: 007cbc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 7703: 00539bf0 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ - 7704: 0035fd90 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 7703: 00539c90 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 7704: 0035fe30 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 7705: 007cb56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 7706: 007cecd8 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 7707: 007f9d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 7708: 001d16d4 248 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 7709: 00724238 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 7710: 00360af4 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 7710: 00360b94 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 7711: 007f890a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 7712: 007f89dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 7713: 007f86d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ - 7714: 00336550 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 7715: 00561b50 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 7714: 003365f0 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ + 7715: 00561bf0 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 7716: 007f925c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_IRQ_ACK_DSTATE │ │ │ │ - 7717: 00430aa0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ - 7718: 0057ba58 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 7717: 00430b40 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 7718: 0057baf8 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 7719: 00235814 212 FUNC GLOBAL DEFAULT 12 m48t59_realize_common │ │ │ │ 7720: 007f9af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 7721: 007cc4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ - 7722: 00512d08 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 7722: 00512da8 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 7723: 007c5804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ - 7724: 00393208 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 7725: 004ea278 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 7726: 003ee3b8 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ - 7727: 004dfd04 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 7724: 003932a8 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ + 7725: 004ea318 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 7726: 003ee458 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 7727: 004dfda4 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 7728: 007f9280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_WRITE_DSTATE │ │ │ │ 7729: 00285034 100 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 7730: 007f8cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 7731: 007c9f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ - 7732: 005b6a58 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ - 7733: 00559ce8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 7732: 005b6af8 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ + 7733: 00559d88 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 7734: 007d3904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ - 7735: 004d39e0 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ - 7736: 00344620 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ + 7735: 004d3a80 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 7736: 003446c0 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 7737: 001bb6ac 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 7738: 007f8986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ - 7739: 00530e24 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 7739: 00530ec4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 7740: 007f7ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 7741: 0023aedc 684 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ - 7742: 004beebc 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 7742: 004bef5c 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 7743: 00232038 1452 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ - 7744: 0054a4a4 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 7744: 0054a544 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 7745: 00730f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 7746: 007f82b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ - 7747: 00431778 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 7748: 005a053c 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 7747: 00431818 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 7748: 005a05dc 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 7749: 007f8a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ - 7750: 003520e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ + 7750: 00352188 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 7751: 001bf364 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ - 7752: 0039509c 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ - 7753: 0059b6cc 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ - 7754: 00520ae8 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 7752: 0039513c 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ + 7753: 0059b76c 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 7754: 00520b88 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 7755: 007f92f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 7756: 00431c80 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 7756: 00431d20 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 7757: 002fb9ec 152 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ - 7758: 003598b0 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ + 7758: 00359950 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ 7759: 007f92e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 7760: 001fec98 500 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ - 7761: 00595bcc 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 7761: 00595c6c 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 7762: 007d2430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 7763: 007f89ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 7764: 007f900a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 7765: 007c8478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ 7766: 007f94aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 7767: 00731114 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 7768: 002c9e14 752 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 7769: 001ccea8 336 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 7770: 00510c88 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ - 7771: 00525660 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 7772: 003cd200 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 7773: 004de908 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 7770: 00510d28 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 7771: 00525700 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 7772: 003cd2a0 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 7773: 004de9a8 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 7774: 007cbdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ - 7775: 0033fc54 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 7775: 0033fcf4 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 7776: 007d45fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 7777: 00527d08 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 7777: 00527da8 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 7778: 007c7ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 7779: 007fa2ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 7780: 0040208c 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 7780: 0040212c 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 7781: 0022ead4 8 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 7782: 007f98f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 7783: 0057a330 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 7783: 0057a3d0 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 7784: 007f8b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 7785: 00233a6c 320 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 7786: 007f8ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 7787: 007c30f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 7788: 007f95b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 7789: 002d34d4 164 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ - 7790: 004d0854 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ - 7791: 00354ad0 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ - 7792: 0032ac8c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ + 7790: 004d08f4 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 7791: 00354b70 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ + 7792: 0032ad2c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 7793: 007f904a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 7794: 007c7a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 7795: 007c24a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_IO_URING_SUBMIT_EVENT │ │ │ │ 7796: 007318d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 7797: 007f842e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 7798: 00268448 192 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 7799: 007c9934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 7800: 007c384c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ 7801: 001cdd68 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fd │ │ │ │ - 7802: 005272d4 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 7802: 00527374 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 7803: 0024e724 48 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 7804: 007c8668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 7805: 007f80ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 7806: 007ce428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 7807: 007cc95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ - 7808: 0057f480 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 7808: 0057f520 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 7809: 007cb92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 7810: 007c26a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 7811: 007f7e24 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 7812: 003f5dc8 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 7812: 003f5e68 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 7813: 007d2d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 7814: 007c6fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 7815: 007ca7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 7816: 0073a144 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 7817: 0073a164 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 7818: 0073a1d4 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 7819: 002dd210 712 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 7820: 0046a08c 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 7821: 004da258 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 7822: 00519250 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 7820: 0046a12c 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 7821: 004da2f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 7822: 005192f0 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 7823: 007f972a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 7824: 0057a4cc 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ - 7825: 003f8448 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 7824: 0057a56c 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 7825: 003f84e8 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 7826: 007f84b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 7827: 0028525c 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 7828: 007f906c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 7829: 0054b97c 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 7829: 0054ba1c 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 7830: 007f8546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 7831: 007c7454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 7832: 00584ec4 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 7833: 0053a4b4 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 7832: 00584f64 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 7833: 0053a554 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 7834: 007d139c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 7835: 0017c94c 116 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ - 7836: 0050c7fc 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ - 7837: 00352dd8 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 7838: 00483a60 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ - 7839: 0038d69c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ + 7836: 0050c89c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 7837: 00352e78 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ + 7838: 00483b00 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 7839: 0038d73c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 7840: 001cde84 52 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 7841: 007f8f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 7842: 0042440c 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 7842: 004244ac 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 7843: 001ca440 120 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 7844: 001fd910 180 FUNC GLOBAL DEFAULT 12 show_valid_soundhw │ │ │ │ 7845: 007c1ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ - 7846: 00353d18 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ + 7846: 00353db8 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ 7847: 007f9480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 7848: 007f7f8f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 7849: 001cbc48 940 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 7850: 0042a5ac 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 7850: 0042a64c 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 7851: 007235d4 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 7852: 007f81e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 7853: 007ca614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 7854: 003fd8ec 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 7854: 003fd98c 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 7855: 007f8da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 7856: 007f8282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 7857: 007c3574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 7858: 0059a9e8 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ - 7859: 004dcf44 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 7858: 0059aa88 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ + 7859: 004dcfe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 7860: 007c6924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 7861: 007d0558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ - 7862: 005cf728 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 7862: 005cf7c8 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 7863: 007cbabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ - 7864: 00321060 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ + 7864: 003210fc 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ 7865: 007f9840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 7866: 007f8b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 7867: 007d5cd4 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 7868: 007f802e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 7869: 007d5cb0 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 7870: 00730f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 7871: 005601e0 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 7871: 00560280 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 7872: 007f8850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ - 7873: 00395408 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ + 7873: 003954a8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 7874: 007f9cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 7875: 0057bbc0 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 7875: 0057bc60 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 7876: 007c2190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 7877: 00726698 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ 7878: 007f9a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INT_HELPER_CLEAR_SOFTINT_DSTATE │ │ │ │ - 7879: 00522cb8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 7879: 00522d58 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 7880: 007d0198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 7881: 002de29c 104 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 7882: 007f8cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ - 7883: 003a7ca0 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ - 7884: 005aa6e4 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ - 7885: 003a6f28 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 7886: 0045e5f8 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ - 7887: 0038fb90 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 7888: 005daeec 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ - 7889: 00353b74 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ - 7890: 004f7c18 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 7883: 003a7d40 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ + 7884: 005aa784 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 7885: 003a6fc8 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ + 7886: 0045e698 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 7887: 0038fc30 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ + 7888: 005daf8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 7889: 00353c14 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ + 7890: 004f7cb8 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 7891: 001e1d44 128 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 7892: 0058955c 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 7892: 005895fc 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 7893: 007c47f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ - 7894: 00370850 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ - 7895: 003161b8 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ + 7894: 003708f0 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ + 7895: 00316254 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 7896: 001bbab0 40 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 7897: 007f90a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ - 7898: 0058fdb0 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ - 7899: 00385cec 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ + 7898: 0058fe50 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 7899: 00385d8c 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 7900: 007f9830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ - 7901: 00316220 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ + 7901: 003162bc 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 7902: 007d3fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 7903: 00523908 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 7904: 006d5108 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 7903: 005239a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 7904: 006d51a8 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 7905: 007d3dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 7906: 003eb420 1900 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 7906: 003eb4c0 1900 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 7907: 007f97f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 7908: 003ebb8c 2012 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 7908: 003ebc2c 2012 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 7909: 007d1940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 7910: 007f9514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 7911: 007f7fa5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 7912: 007f80fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ - 7913: 004d9c98 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 7913: 004d9d38 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 7914: 007fa280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 7915: 001c1cac 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ - 7916: 00520a30 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 7917: 004f8c80 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 7918: 006e4c20 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 7916: 00520ad0 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 7917: 004f8d20 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 7918: 006e4cc0 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 7919: 007f9616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 7920: 007c37ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ - 7921: 004db05c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 7921: 004db0fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 7922: 007f81f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 7923: 00565aa8 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ - 7924: 0038da24 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ - 7925: 0035420c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ + 7923: 00565b48 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 7924: 0038dac4 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ + 7925: 003542ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 7926: 007ca4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ - 7927: 00523e10 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 7927: 00523eb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 7928: 00217b78 1048 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 7929: 00408ecc 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ - 7930: 005a1920 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 7929: 00408f6c 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 7930: 005a19c0 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 7931: 007d0098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 7932: 007c9ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ - 7933: 003a76c0 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ + 7933: 003a7760 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 7934: 007c6bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 7935: 0055bdb4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ - 7936: 00553988 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ - 7937: 0057657c 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 7938: 0059c780 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 7935: 0055be54 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 7936: 00553a28 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 7937: 0057661c 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 7938: 0059c820 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 7939: 007c6844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ - 7940: 0050f8c4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 7941: 00526ac8 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 7942: 00430da4 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 7940: 0050f964 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 7941: 00526b68 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 7942: 00430e44 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 7943: 007f8b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 7944: 005874a0 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 7945: 004e3944 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 7944: 00587540 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 7945: 004e39e4 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 7946: 007cc27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 7947: 00730430 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 7948: 007c398c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 7949: 007f9806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ 7950: 007f9c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ 7951: 007c2040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 7952: 007c8a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ - 7953: 003930e8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ + 7953: 00393188 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 7954: 0072350c 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 7955: 007d2210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 7956: 00503084 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 7957: 004f9ae4 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 7956: 00503124 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 7957: 004f9b84 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 7958: 007cedf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 7959: 007f9d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 7960: 007f9c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 7961: 001bb800 40 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 7962: 007ca3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 7963: 007c286c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 7964: 00597edc 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 7965: 004b9904 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 7964: 00597f7c 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 7965: 004b99a4 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 7966: 007f8278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 7967: 00401cc8 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ - 7968: 00591f98 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ - 7969: 003870cc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 7970: 006d048c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 7967: 00401d68 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 7968: 00592038 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 7969: 0038716c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ + 7970: 006d052c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 7971: 007ce118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 7972: 007c9594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 7973: 001ce610 104 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 7974: 007f95f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 7975: 004e5be8 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 7975: 004e5c88 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 7976: 007ce898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ 7977: 002a01fc 716 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 7978: 007c74a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 7979: 007f927c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_WRITE_DSTATE │ │ │ │ - 7980: 00426b2c 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 7980: 00426bcc 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 7981: 00255248 364 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 7982: 00237900 344 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 7983: 001d0d9c 608 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 7984: 007cfc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 7985: 007f97ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ - 7986: 003c098c 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ - 7987: 00527870 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 7986: 003c0a2c 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 7987: 00527910 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ 7988: 0023b188 436 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 7989: 007c7d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 7990: 005db228 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ - 7991: 00394bc4 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 7992: 004fa870 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 7990: 005db2c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 7991: 00394c64 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ + 7992: 004fa910 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 7993: 007c9d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 7994: 007f9632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 7995: 00354688 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 7996: 00434d34 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ - 7997: 0039b9f0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ - 7998: 0034e98c 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ + 7995: 00354728 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ + 7996: 00434dd4 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 7997: 0039ba90 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ + 7998: 0034ea2c 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 7999: 001bbb28 80 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ - 8000: 00592f78 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ - 8001: 004820ac 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ - 8002: 004dbf74 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 8000: 00593018 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 8001: 0048214c 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 8002: 004dc014 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 8003: 001a982c 456 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 8004: 00723880 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 8005: 007f83b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 8006: 001ad344 248 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 8007: 007cfd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 8008: 007f95be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 8009: 004df62c 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ - 8010: 00408b20 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 8009: 004df6cc 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 8010: 00408bc0 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 8011: 007f94b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ - 8012: 005214e8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 8013: 004d639c 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 8012: 00521588 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 8013: 004d643c 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 8014: 007f8344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 8015: 007f8eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_RECEIVE_DSTATE │ │ │ │ 8016: 007f8bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 8017: 007cb9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 8018: 007f8566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 8019: 007f972e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 8020: 007c8638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 8021: 00577f3c 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 8022: 0042b1a8 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 8021: 00577fdc 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 8022: 0042b248 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 8023: 007cf478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 8024: 007f8f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 8025: 007c21f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ - 8026: 00391c90 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ - 8027: 00354ce8 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ - 8028: 003f139c 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 8026: 00391d30 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ + 8027: 00354d88 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ + 8028: 003f143c 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 8029: 007f8a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 8030: 005b6d38 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 8030: 005b6dd8 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 8031: 007f7f93 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 8032: 001d3654 188 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 8033: 007f865a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 8034: 0054aaf8 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 8034: 0054ab98 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 8035: 007f9704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 8036: 007f7f68 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 8037: 007f8990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ - 8038: 0034f800 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ - 8039: 00513694 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 8038: 0034f8a0 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ + 8039: 00513734 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 8040: 00724430 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ - 8041: 003326d8 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ + 8041: 00332778 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 8042: 007f8eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 8043: 00473a14 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 8043: 00473ab4 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 8044: 007f92ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 8045: 007244dc 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 8046: 00581a20 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 8046: 00581ac0 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 8047: 007f9a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 8048: 001ff540 960 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 8049: 007c4664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ - 8050: 004ea984 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 8051: 005119ac 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 8050: 004eaa24 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 8051: 00511a4c 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 8052: 007cba5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 8053: 007f8712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 8054: 007c1d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 8055: 007f9368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 8056: 007f93f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 8057: 007d2f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 8058: 004d6f38 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 8058: 004d6fd8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 8059: 00250fc8 112 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 8060: 001ba418 172 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 8061: 007f9778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 8062: 002ce0c8 196 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ - 8063: 003525b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ + 8063: 00352654 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 8064: 007d26f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ - 8065: 0042b01c 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 8065: 0042b0bc 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 8066: 007cea08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ 8067: 007c93e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 8068: 007f87b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 8069: 00333b64 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ + 8069: 00333c04 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 8070: 002baad8 112 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 8071: 007cc0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 8072: 007f9040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 8073: 001bb920 48 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 8074: 007c291c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 8075: 004d81f4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 8076: 004ef678 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 8075: 004d8294 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 8076: 004ef718 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 8077: 007f86fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 8078: 00593eb4 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 8079: 004dd288 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ - 8080: 005a0b94 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ - 8081: 003871bc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ + 8078: 00593f54 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 8079: 004dd328 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 8080: 005a0c34 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 8081: 0038725c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 8082: 007ca4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 8083: 002a7f14 152 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ - 8084: 0038757c 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ + 8084: 0038761c 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 8085: 007f80ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ - 8086: 0056e65c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 8086: 0056e6fc 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 8087: 007c6644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ - 8088: 003a9b98 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ + 8088: 003a9c38 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 8089: 001d4200 264 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ - 8090: 0057629c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 8090: 0057633c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 8091: 00268424 36 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 8092: 0050f038 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 8092: 0050f0d8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 8093: 002b7b0c 972 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 8094: 00424224 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 8094: 004242c4 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 8095: 00724328 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 8096: 007d3e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 8097: 007f9f6c 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 8098: 007cea38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ 8099: 00208f98 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 8100: 007cae58 92 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ 8101: 007f8d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_EITR_SET_DSTATE │ │ │ │ 8102: 007f9d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ 8103: 007c3120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_EVENT │ │ │ │ 8104: 002db710 44 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr │ │ │ │ - 8105: 00386bbc 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ + 8105: 00386c5c 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 8106: 001d1048 68 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 8107: 002cd3ac 228 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 8108: 007f8622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 8109: 0026a824 464 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 8110: 007f83f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 8111: 00562bf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 8112: 00423d58 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 8111: 00562c94 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 8112: 00423df8 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 8113: 007c399c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ - 8114: 006d55f8 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 8114: 006d5698 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 8115: 007c7be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 8116: 007ce578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 8117: 001b0fcc 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 8118: 007f9fc0 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 8119: 00591fa8 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 8119: 00592048 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ 8120: 007f970e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 8121: 004f39a0 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 8121: 004f3a40 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ 8122: 001a99f4 456 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 8123: 007f87ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 8124: 007c6534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_EVENT │ │ │ │ 8125: 007d118c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 8126: 0058614c 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ - 8127: 00539094 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ - 8128: 004bfd3c 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 8129: 003c0d20 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 8126: 005861ec 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 8127: 00539134 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 8128: 004bfddc 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 8129: 003c0dc0 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ 8130: 002e80cc 96 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 8131: 007f8420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 8132: 007e75a0 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 8133: 002632e8 16 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 8134: 007f829e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 8135: 007c7fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ - 8136: 004f0b00 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 8136: 004f0ba0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 8137: 007ce1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 8138: 00255e7c 384 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ - 8139: 0047b998 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 8139: 0047ba38 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 8140: 002f2f90 80 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 8141: 00220860 4 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ - 8142: 005c20ec 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 8142: 005c218c 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 8143: 007cd938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 8144: 007f8864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 8145: 007f8374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 8146: 004f9ce8 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 8146: 004f9d88 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 8147: 007d3c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ 8148: 007f8224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 8149: 001bdd78 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 8150: 007cfaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 8151: 004d4a24 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 8151: 004d4ac4 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 8152: 0073bba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fitod │ │ │ │ 8153: 007f8170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ 8154: 00724b68 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 8155: 00551858 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 8155: 005518f8 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 8156: 007f8208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 8157: 002f15e0 340 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 8158: 007f8256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 8159: 00721310 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 8160: 007f872e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 8161: 001bc41c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 8162: 001be890 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ 8163: 007cf758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 8164: 0073bcac 132 OBJECT GLOBAL DEFAULT 24 helper_info_fitoq │ │ │ │ 8165: 002bbc30 108 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 8166: 004cb14c 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 8166: 004cb1ec 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ 8167: 0073ba18 132 OBJECT GLOBAL DEFAULT 24 helper_info_fitos │ │ │ │ - 8168: 00513bfc 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 8168: 00513c9c 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 8169: 007f9c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ - 8170: 00548d78 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 8170: 00548e18 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 8171: 0073a414 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 8172: 007caf54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 8173: 0028c2c8 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 8174: 001bb9f4 164 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 8175: 007d05a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ 8176: 007f8618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 8177: 0053988c 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 8177: 0053992c 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 8178: 0020e1ac 96 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 8179: 00364610 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 8180: 0057dccc 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 8179: 003646b0 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 8180: 0057dd6c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 8181: 007f9178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 8182: 007f9276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_WRITE_DSTATE │ │ │ │ 8183: 007328cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 8184: 007c1dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ - 8185: 004e6428 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 8185: 004e64c8 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 8186: 007ccda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_INVALID_HPET_CFG_EVENT │ │ │ │ 8187: 007c2000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 8188: 007f9a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 8189: 004b4990 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 8190: 0059d34c 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 8189: 004b4a30 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 8190: 0059d3ec 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 8191: 001c3e38 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 8192: 00508b9c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ - 8193: 005291b4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 8194: 00548698 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 8195: 00408de0 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 8192: 00508c3c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 8193: 00529254 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 8194: 00548738 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 8195: 00408e80 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 8196: 007c3400 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 8197: 002571a8 84 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 8198: 0073208c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 8199: 00297dbc 2192 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 8200: 007c3310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 8201: 007f90d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 8202: 007cfcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 8203: 007f9932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 8204: 007c8b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 8205: 00449768 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 8205: 00449808 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 8206: 007c4bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 8207: 002a725c 132 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 8208: 007f998e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ - 8209: 0055d228 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 8209: 0055d2c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 8210: 007f931c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ - 8211: 004c05f4 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 8212: 0036ae88 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 8213: 003e8f7c 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 8211: 004c0694 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 8212: 0036af28 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 8213: 003e901c 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 8214: 007f973e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 8215: 0026e070 96 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 8216: 006e4c34 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ - 8217: 00357d58 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ + 8216: 006e4cd4 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 8217: 00357df8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 8218: 007cc4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 8219: 007c6d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 8220: 00215938 8 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 8221: 002f46e0 344 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 8222: 0054c764 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ - 8223: 00578b54 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 8222: 0054c804 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 8223: 00578bf4 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 8224: 001d4eb4 280 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ - 8225: 0051374c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 8226: 004dce8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ - 8227: 003f9d70 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 8225: 005137ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 8226: 004dcf2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 8227: 003f9e10 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 8228: 007d4058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ - 8229: 005bf164 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 8229: 005bf204 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 8230: 007f9390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 8231: 004de7a0 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 8231: 004de840 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 8232: 00721c14 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 8233: 007c1e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 8234: 00590ca8 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 8234: 00590d48 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 8235: 007d0788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ - 8236: 00596288 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 8236: 00596328 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 8237: 007cd8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 8238: 007cbe1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 8239: 007f9376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 8240: 004f75b4 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 8240: 004f7654 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 8241: 007cb7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 8242: 007f93ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 8243: 007c1348 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 8244: 007ca0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ - 8245: 003a7514 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ + 8245: 003a75b4 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ 8246: 002de7d0 300 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ - 8247: 003213b4 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 8248: 003f8e8c 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ - 8249: 00371c18 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ + 8247: 00321450 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ + 8248: 003f8f2c 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 8249: 00371cb8 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 8250: 007f8a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 8251: 00275078 48 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 8252: 005101a8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 8253: 004da92c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 8252: 00510248 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 8253: 004da9cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 8254: 007c9e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ - 8255: 003a74d4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ - 8256: 0057efcc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 8255: 003a7574 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ + 8256: 0057f06c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 8257: 007c8228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 8258: 004b4548 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 8258: 004b45e8 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 8259: 002d1604 876 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 8260: 007f8f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 8261: 002a9eb0 36 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 8262: 007d2d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 8263: 004d0a30 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 8263: 004d0ad0 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 8264: 007d0158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ - 8265: 005d5d54 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ - 8266: 0059c704 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 8265: 005d5df4 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 8266: 0059c7a4 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ 8267: 001c7f78 24 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 8268: 007f7fb5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 8269: 004f5444 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ - 8270: 00387c70 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ + 8269: 004f54e4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 8270: 00387d10 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 8271: 00723134 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ - 8272: 0057b544 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 8272: 0057b5e4 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 8273: 007bbc38 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ 8274: 007f8980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ - 8275: 00359098 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ + 8275: 00359138 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 8276: 007f9bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 8277: 00516290 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 8277: 00516330 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 8278: 007f9282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_READ_DSTATE │ │ │ │ - 8279: 0041b768 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 8279: 0041b808 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 8280: 007f8d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 8281: 007cafa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 8282: 00524318 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 8282: 005243b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 8283: 007f9618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 8284: 0053e570 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 8285: 0036b484 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 8284: 0053e610 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 8285: 0036b524 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 8286: 007f9a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ - 8287: 0032033c 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ + 8287: 003203d8 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 8288: 007c7c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 8289: 007f9784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 8290: 0022eb00 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 8291: 00730bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 8292: 001b51e0 248 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 8293: 007ca5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 8294: 007f82c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 8295: 00438d60 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 8296: 0059b24c 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 8295: 00438e00 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 8296: 0059b2ec 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 8297: 002117e0 644 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 8298: 007f8398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 8299: 0028543c 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ 8300: 007d07c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 8301: 007f994e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 8302: 007d15ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 8303: 007c8b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 8304: 005a9604 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 8304: 005a96a4 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 8305: 007d17cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 8306: 00525d54 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 8306: 00525df4 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 8307: 007f8b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 8308: 007c3f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ - 8309: 003ecb90 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ - 8310: 005a03fc 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ - 8311: 00342cf8 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ + 8309: 003ecc30 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 8310: 005a049c 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 8311: 00342d98 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 8312: 007c16d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 8313: 002b491c 664 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 8314: 003c9220 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 8314: 003c92c0 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 8315: 007f822e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 8316: 007f85a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 8317: 007cf778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ 8318: 0021d7a8 136 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 8319: 00233efc 64 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 8320: 007f8f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 8321: 003c81d8 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 8321: 003c8278 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 8322: 00305660 104 FUNC GLOBAL DEFAULT 12 helper_fdivd │ │ │ │ - 8323: 00592284 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ - 8324: 0050f48c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ - 8325: 00357a4c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ - 8326: 005dafa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 8323: 00592324 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 8324: 0050f52c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 8325: 00357aec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ + 8326: 005db044 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 8327: 007f8d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 8328: 002a9c70 36 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ 8329: 007ccb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_IOMMU_MEM_WRITEL_EVENT │ │ │ │ 8330: 007d3948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 8331: 007f8ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 8332: 002a9e44 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 8333: 007ceab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 8334: 007f8e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 8335: 007f9392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 8336: 007f7fae 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 8337: 002563a0 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_in │ │ │ │ - 8338: 00566940 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 8338: 005669e0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 8339: 0020ffd0 328 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 8340: 004ff6a4 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 8340: 004ff744 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ 8341: 00305a1c 284 FUNC GLOBAL DEFAULT 12 helper_fdivq │ │ │ │ - 8342: 00356230 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ + 8342: 003562d0 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 8343: 003054d8 80 FUNC GLOBAL DEFAULT 12 helper_fdivs │ │ │ │ 8344: 0024a3d8 4092 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 8345: 007c1e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 8346: 002678c0 216 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 8347: 007f8ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ 8348: 007cfd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ - 8349: 003ccec8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 8350: 0057b684 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 8349: 003ccf68 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 8350: 0057b724 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 8351: 007ca9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ - 8352: 00352ed8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ + 8352: 00352f78 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 8353: 007f93ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 8354: 007cf668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 8355: 007f82d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ - 8356: 005d7784 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 8356: 005d7824 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 8357: 007f8284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 8358: 0050347c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 8358: 0050351c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 8359: 007f9ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 8360: 007d0808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 8361: 005b7c3c 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ - 8362: 005b79b0 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 8363: 004df250 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ - 8364: 00524654 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 8361: 005b7cdc 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 8362: 005b7a50 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 8363: 004df2f0 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 8364: 005246f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 8365: 00730b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 8366: 007c288c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 8367: 0020e4bc 28 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 8368: 007f8d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 8369: 007f891c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ 8370: 007f845a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ - 8371: 00390338 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 8372: 004f9e1c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 8371: 003903d8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ + 8372: 004f9ebc 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 8373: 007f9610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 8374: 007ce6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ - 8375: 006e4bf8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 8376: 005bc938 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 8375: 006e4c98 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 8376: 005bc9d8 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 8377: 007f80a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 8378: 001dffb8 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 8379: 007f88e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 8380: 007c5d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 8381: 003f60a0 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 8381: 003f6140 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 8382: 007d0048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 8383: 007c17d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ - 8384: 00527394 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 8384: 00527434 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 8385: 0022e33c 280 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 8386: 007c8028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 8387: 005173e8 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ - 8388: 00320c14 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ + 8387: 00517488 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 8388: 00320cb0 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 8389: 007f95fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 8390: 005bb394 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 8390: 005bb434 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 8391: 007f90ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 8392: 00551a18 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 8392: 00551ab8 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 8393: 007f8f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ - 8394: 003c8ce0 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 8394: 003c8d80 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 8395: 007f8580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 8396: 003bf9ac 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 8397: 0056f2d0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 8396: 003bfa4c 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 8397: 0056f370 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 8398: 007f8978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 8399: 007c72a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 8400: 007213c4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ - 8401: 00321a64 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ + 8401: 00321b00 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 8402: 0071f000 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 8403: 007d104c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 8404: 0057a618 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 8404: 0057a6b8 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 8405: 007f87fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 8406: 003b7ee8 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 8406: 003b7f88 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 8407: 007cab74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 8408: 007d3a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ - 8409: 003fd150 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 8409: 003fd1f0 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 8410: 00207a94 172 FUNC GLOBAL DEFAULT 12 ptimer_set_period_from_clock │ │ │ │ 8411: 0017e13c 208 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 8412: 00512ac8 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 8412: 00512b68 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 8413: 007f7ecc 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 8414: 007c9254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ - 8415: 004f92ac 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ - 8416: 005658c8 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 8417: 004d359c 348 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ - 8418: 005dfe7c 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 8415: 004f934c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 8416: 00565968 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 8417: 004d363c 348 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 8418: 005dff1c 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 8419: 007c24c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 8420: 007f8700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 8421: 00268374 48 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ - 8422: 00516d48 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 8422: 00516de8 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 8423: 007f7f58 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ 8424: 007f8244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ - 8425: 00425ec8 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 8425: 00425f68 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 8426: 007d0078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 8427: 002f9ffc 56 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 8428: 007f8cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 8429: 007f9c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 8430: 007c3524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 8431: 0053828c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 8431: 0053832c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 8432: 007cb7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 8433: 007c7fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 8434: 007f8824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 8435: 007f8800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ - 8436: 005c936c 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 8436: 005c940c 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 8437: 002bec94 56 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 8438: 002dcd98 12 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 8439: 007f92c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 8440: 0071a1b8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 8441: 007ca024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 8442: 007bb998 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 8443: 007c80c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 8444: 0055f78c 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 8444: 0055f82c 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 8445: 001d4b6c 672 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ - 8446: 00372310 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ - 8447: 003c3bb4 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ - 8448: 0036c088 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 8446: 003723b0 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ + 8447: 003c3c54 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 8448: 0036c128 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 8449: 007c5a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 8450: 0057b2e0 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 8450: 0057b380 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 8451: 002d9440 316 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 8452: 004f8dc4 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 8452: 004f8e64 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 8453: 007f8d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 8454: 007f903a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 8455: 007d2998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ - 8456: 0047ba60 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 8456: 0047bb00 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ 8457: 007d4278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ - 8458: 0038e058 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 8459: 003f7a98 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 8458: 0038e0f8 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ + 8459: 003f7b38 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 8460: 00272748 200 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ - 8461: 004245fc 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 8462: 003591ec 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 8461: 0042469c 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 8462: 0035928c 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 8463: 007cf7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 8464: 0017ca00 84 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 8465: 005a6bd4 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 8466: 005c0c64 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 8465: 005a6c74 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 8466: 005c0d04 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 8467: 00730ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 8468: 007ca2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 8469: 007fa302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 8470: 007f842a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 8471: 007ce4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 8472: 00235178 1068 FUNC GLOBAL DEFAULT 12 m48t59_read │ │ │ │ - 8473: 00371b4c 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ + 8473: 00371bec 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 8474: 0024e7d8 100 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 8475: 007c5484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 8476: 00466c64 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 8476: 00466d04 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 8477: 007c6794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 8478: 007f982a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 8479: 007f8acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ - 8480: 003e301c 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ - 8481: 003908cc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ + 8480: 003e30bc 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 8481: 0039096c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 8482: 007f8242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 8483: 004d59c0 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 8483: 004d5a60 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 8484: 007cc3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 8485: 0021158c 224 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 8486: 007ce5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ - 8487: 00363d08 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 8487: 00363da8 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ 8488: 007f859a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 8489: 004cd60c 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ - 8490: 0039be10 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ + 8489: 004cd6ac 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 8490: 0039beb0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 8491: 007cad14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 8492: 007f976a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 8493: 007c5b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 8494: 0026c008 80 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ 8495: 007c5c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPEND_EVENT │ │ │ │ 8496: 007c5964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FEATURES_EVENT │ │ │ │ 8497: 007f7fbd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_acpi_c │ │ │ │ - 8498: 00395628 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ + 8498: 003956c8 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ 8499: 007f8d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_DSTATE │ │ │ │ 8500: 007f7fb2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_stats_c │ │ │ │ 8501: 007f8f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 8502: 001b76a8 412 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 8503: 00732f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 8504: 0071efb0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ - 8505: 00477850 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 8505: 004778f0 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 8506: 0071ef88 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ 8507: 007f9aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 8508: 007cb62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 8509: 007c79f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ - 8510: 00435708 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 8510: 004357a8 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 8511: 007f8c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 8512: 007f9286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_RELOAD_DSTATE │ │ │ │ 8513: 007d0418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ - 8514: 00576cac 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 8514: 00576d4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 8515: 007c25f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 8516: 007f80f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 8517: 007f95da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 8518: 00478000 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 8518: 004780a0 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 8519: 007c31a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 8520: 0027c77c 208 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 8521: 007f9d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 8522: 002bc900 80 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ 8523: 002f0c5c 104 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 8524: 007f8fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 8525: 007f9b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 8526: 007f8df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 8527: 007cddd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ - 8528: 005197a8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 8529: 004f5204 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 8528: 00519848 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 8529: 004f52a4 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 8530: 007f9b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ - 8531: 004db114 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 8531: 004db1b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 8532: 007c8b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ - 8533: 0058fe88 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 8533: 0058ff28 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 8534: 007d4298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 8535: 007caba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 8536: 007f7fbe 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ - 8537: 00524c80 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 8537: 00524d20 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 8538: 007f94f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 8539: 007d0148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 8540: 007f88fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 8541: 007ce0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 8542: 0054fc28 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 8543: 004e8b18 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 8542: 0054fcc8 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 8543: 004e8bb8 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 8544: 001e9d54 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 8545: 007c2ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ - 8546: 0057d61c 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 8546: 0057d6bc 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 8547: 001d1e60 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ - 8548: 0040774c 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 8548: 004077ec 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 8549: 007c4020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 8550: 007c2dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 8551: 007ca914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 8552: 007cf468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 8553: 007c38ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_LOCALITY_EVENT │ │ │ │ 8554: 007f8e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_DSTATE │ │ │ │ 8555: 007f9076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_READ_DSTATE │ │ │ │ - 8556: 003751e4 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ + 8556: 00375284 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 8557: 002db3c8 8 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ - 8558: 00392468 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ - 8559: 00368b04 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ - 8560: 00409b08 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ - 8561: 00353830 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ + 8558: 00392508 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ + 8559: 00368ba4 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 8560: 00409ba8 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 8561: 003538d0 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 8562: 007c7574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ - 8563: 0035688c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ + 8563: 0035692c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ 8564: 007f91f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INT_HELPER_DCACHE_FREEZE_DSTATE │ │ │ │ - 8565: 005d4f84 8 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ + 8565: 005d5024 8 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 8566: 007c18a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 8567: 002db62c 140 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 8568: 0050b888 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 8569: 004dc534 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 8568: 0050b928 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 8569: 004dc5d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 8570: 007f95ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 8571: 00526c2c 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 8571: 00526ccc 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 8572: 007f907c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ - 8573: 0055b428 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 8573: 0055b4c8 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 8574: 002f3dfc 580 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 8575: 007ce958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 8576: 00579ed0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 8576: 00579f70 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 8577: 007f8c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 8578: 007cb8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 8579: 002768b8 100 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 8580: 007f9b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 8581: 00508438 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 8581: 005084d8 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 8582: 007f83be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 8583: 007f997e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 8584: 0072391c 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 8585: 007f98f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 8586: 007ca504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ - 8587: 0059a29c 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 8587: 0059a33c 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 8588: 001bbcb0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 8589: 007c3fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ - 8590: 0055e52c 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 8590: 0055e5cc 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 8591: 0017ca54 436 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 8592: 005c580c 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 8592: 005c58ac 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 8593: 007f8088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 8594: 007c1a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 8595: 00423f98 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 8596: 00592fb0 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 8595: 00424038 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 8596: 00593050 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 8597: 007f9d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 8598: 00512e88 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 8598: 00512f28 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ 8599: 007cac74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_SEND_EVENT │ │ │ │ - 8600: 00515a70 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 8600: 00515b10 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 8601: 001cd008 20 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 8602: 0055dbf4 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 8602: 0055dc94 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 8603: 007c9724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 8604: 007f8cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ - 8605: 00367714 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ - 8606: 0041a46c 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 8605: 003677b4 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 8606: 0041a50c 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 8607: 007c8808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 8608: 007cfe18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 8609: 0071a418 52 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 8610: 007c85e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 8611: 007ca3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 8612: 007f9bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 8613: 007bba48 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 8614: 0056a128 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 8614: 0056a1c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 8615: 007ceb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 8616: 002f4f64 120 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ 8617: 002b06cc 216 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 8618: 007f9030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 8619: 004cd570 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 8619: 004cd610 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 8620: 007f832e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 8621: 002357c0 84 FUNC GLOBAL DEFAULT 12 m48t59_reset_common │ │ │ │ 8622: 007c6e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 8623: 007f961e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 8624: 007c5304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 8625: 004ef544 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 8625: 004ef5e4 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 8626: 007c6df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ 8627: 007ca454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 8628: 007f7fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 8629: 002aaa4c 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 8630: 001bdab4 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 8631: 007d364c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ 8632: 00723ef4 12 OBJECT GLOBAL DEFAULT 21 MigrationStatus_lookup │ │ │ │ - 8633: 0034028c 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ + 8633: 0034032c 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ 8634: 007f97ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 8635: 00286eb0 52 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 8636: 001b57c8 8 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 8637: 002f1bc0 840 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ - 8638: 005cc068 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ - 8639: 00591d5c 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ - 8640: 0032e838 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ + 8638: 005cc108 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 8639: 00591dfc 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 8640: 0032e8d8 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 8641: 00256fe8 60 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 8642: 007f879a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 8643: 007f93f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ 8644: 007f9360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 8645: 001fd45c 8 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 8646: 001c927c 552 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 8647: 00432250 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 8647: 004322f0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 8648: 007d2fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 8649: 007f8882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 8650: 002db7a4 148 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 8651: 00515e10 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 8651: 00515eb0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 8652: 007f7f74 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 8653: 007c3c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 8654: 005a0ce0 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 8654: 005a0d80 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 8655: 007c5c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 8656: 007f82e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 8657: 004e5780 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 8657: 004e5820 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 8658: 007f9b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 8659: 001bbd58 172 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 8660: 007fa29c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 8661: 007c4f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 8662: 005bf388 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ - 8663: 003534a8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ - 8664: 0032c9a0 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ + 8662: 005bf428 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 8663: 00353548 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ + 8664: 0032ca40 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 8665: 007f8f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 8666: 002aa998 36 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ - 8667: 003602a8 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ - 8668: 003df0f4 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 8667: 00360348 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 8668: 003df194 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 8669: 007c6ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 8670: 007d148c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 8671: 00723230 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 8672: 007d20a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ - 8673: 003cdbd0 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 8673: 003cdc70 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 8674: 007f8142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 8675: 004e2a2c 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 8675: 004e2acc 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ 8676: 007c5764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ - 8677: 003604b0 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 8677: 00360550 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 8678: 007f84a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 8679: 007cf878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ - 8680: 003564dc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ + 8680: 0035657c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 8681: 007f80f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 8682: 00471298 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 8683: 005d040c 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 8682: 00471338 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 8683: 005d04ac 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 8684: 007f9c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 8685: 004f09c0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 8685: 004f0a60 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 8686: 007c1d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 8687: 00218e88 100 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ - 8688: 004348d8 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 8688: 00434978 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ 8689: 007f85da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 8690: 003c9310 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 8690: 003c93b0 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 8691: 007f82a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 8692: 007f9c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 8693: 007cbebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 8694: 007ca254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 8695: 007cc48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ - 8696: 0033fbb4 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 8696: 0033fc54 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 8697: 007f85d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 8698: 007f9946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 8699: 007c8408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 8700: 002b8004 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ - 8701: 00343ed4 124 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ + 8701: 00343f74 124 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 8702: 00730008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ - 8703: 00343f50 296 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ + 8703: 00343ff0 296 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 8704: 007f7ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 8705: 00211a64 108 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 8706: 007f87aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ - 8707: 0051c10c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ - 8708: 00525810 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 8707: 0051c1ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 8708: 005258b0 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 8709: 002a095c 520 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 8710: 007f865c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 8711: 007c5514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ - 8712: 004f6728 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 8712: 004f67c8 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 8713: 007c97b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 8714: 007f8bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 8715: 001f9c80 852 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 8716: 007f8466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ 8717: 007f927a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_RESET_DSTATE │ │ │ │ - 8718: 004d5e2c 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 8719: 006d3ba8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 8718: 004d5ecc 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 8719: 006d3c48 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 8720: 007f9d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 8721: 003bf840 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ - 8722: 00331298 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 8723: 0040a0a0 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 8721: 003bf8e0 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 8722: 00331338 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ + 8723: 0040a140 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 8724: 007f83b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 8725: 00470340 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 8725: 004703e0 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 8726: 007c4130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ 8727: 007cce40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_WRITE_EVENT │ │ │ │ - 8728: 00534774 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ - 8729: 004053c4 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 8728: 00534814 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 8729: 00405464 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 8730: 007f8c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 8731: 004dc2b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 8732: 0051b438 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 8731: 004dc350 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 8732: 0051b4d8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 8733: 001ba7d8 2216 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 8734: 005c0f28 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 8735: 0055c6bc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 8734: 005c0fc8 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 8735: 0055c75c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 8736: 002a9f40 36 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 8737: 004e1d78 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 8737: 004e1e18 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 8738: 001b3e94 244 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ - 8739: 006d2af8 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ - 8740: 0036a23c 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 8739: 006d2b98 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 8740: 0036a2dc 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 8741: 007c3644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 8742: 002bd268 116 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ - 8743: 003b7ec8 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 8744: 0054b08c 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 8743: 003b7f68 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 8744: 0054b12c 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 8745: 007d3a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 8746: 007f7f6c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 8747: 004dc30c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ - 8748: 00520e54 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 8747: 004dc3ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 8748: 00520ef4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 8749: 007c72d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 8750: 007d3bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ - 8751: 003f8c98 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 8751: 003f8d38 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 8752: 007d43b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 8753: 007f7f90 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 8754: 002ce36c 16 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 8755: 002a67e0 300 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 8756: 004d5cf0 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 8757: 005ad538 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 8758: 004e6db4 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 8756: 004d5d90 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 8757: 005ad5d8 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 8758: 004e6e54 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 8759: 007cd7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 8760: 007c9c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 8761: 007d2150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 8762: 00211b3c 144 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 8763: 007f90c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ - 8764: 005cb628 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 8764: 005cb6c8 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 8765: 007265a8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 8766: 001ef744 140 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 8767: 001f7120 76 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 8768: 007f86c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ 8769: 0073d6f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaddd │ │ │ │ - 8770: 00402fb0 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ - 8771: 005abdbc 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 8770: 00403050 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 8771: 005abe5c 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 8772: 007f907e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 8773: 001c3610 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 8774: 00520c68 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 8774: 00520d08 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 8775: 007d3428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 8776: 00308c10 52 FUNC GLOBAL DEFAULT 12 sparc_cpu_do_transaction_failed │ │ │ │ 8777: 007c5a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 8778: 00291de8 728 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 8779: 007f93b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ - 8780: 005bc94c 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 8780: 005bc9ec 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 8781: 007cdab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ - 8782: 005a3044 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ - 8783: 003504d0 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ + 8782: 005a30e4 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 8783: 00350570 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ 8784: 002d4420 124 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 8785: 00736de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 8786: 007d127c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ - 8787: 00350f44 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ - 8788: 003295fc 400 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ + 8787: 00350fe4 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ + 8788: 0032969c 400 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ 8789: 001bbe04 188 FUNC GLOBAL DEFAULT 12 helper_gvec_add64 │ │ │ │ 8790: 0073d56c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmadds │ │ │ │ 8791: 007c2fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 8792: 007f899a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_READ_DSTATE │ │ │ │ 8793: 007d0218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_EVENT │ │ │ │ 8794: 007f7f96 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_common_c │ │ │ │ 8795: 007f98e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ 8796: 001aa9fc 416 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 8797: 007c5914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 8798: 007fa2c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 8799: 007f8b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 8800: 007f8ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ - 8801: 005484cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ - 8802: 003f8000 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 8803: 0050b1b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 8801: 0054856c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 8802: 003f80a0 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 8803: 0050b254 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 8804: 007f9b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 8805: 00723b94 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 8806: 00591dc4 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 8807: 004320cc 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 8806: 00591e64 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 8807: 0043216c 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 8808: 007f8586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 8809: 007e7819 1 OBJECT GLOBAL DEFAULT 25 mttcg_enabled │ │ │ │ 8810: 0073730c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 8811: 001b46d8 284 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 8812: 007f9f7c 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ - 8813: 0046b9a0 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 8813: 0046ba40 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ 8814: 0022eab8 20 FUNC GLOBAL DEFAULT 12 vhost_net_get_features │ │ │ │ - 8815: 0034f650 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 8816: 00579f5c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ - 8817: 0032a094 1268 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 8818: 00409fe8 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 8815: 0034f6f0 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ + 8816: 00579ffc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 8817: 0032a134 1268 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ + 8818: 0040a088 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 8819: 007f83aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 8820: 007c6754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 8821: 007c9814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ - 8822: 00367b68 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ - 8823: 00332868 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ + 8822: 00367c08 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 8823: 00332908 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 8824: 00306670 132 FUNC GLOBAL DEFAULT 12 helper_fnmuld │ │ │ │ 8825: 00723894 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 8826: 007f899e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ - 8827: 0038ea68 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 8828: 0036c7c4 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 8827: 0038eb08 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ + 8828: 0036c864 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 8829: 007c1ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 8830: 00225498 8 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 8831: 007f90b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 8832: 007c94d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ - 8833: 00331fc0 796 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ + 8833: 00332060 796 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ 8834: 007c55c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 8835: 007d3adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 8836: 007d22a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 8837: 0030657c 104 FUNC GLOBAL DEFAULT 12 helper_fnmuls │ │ │ │ 8838: 007f96a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 8839: 007f993a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 8840: 007f85aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 8841: 007f970a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 8842: 002aaab8 40 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ 8843: 00276704 24 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 8844: 001d3c28 736 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ 8845: 0073cdb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsmuld │ │ │ │ - 8846: 0034afec 280 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ + 8846: 0034b08c 280 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 8847: 007d3a98 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ - 8848: 003533b4 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ - 8849: 003129d0 116 FUNC GLOBAL DEFAULT 12 cpu_put_psr_raw │ │ │ │ - 8850: 005c0df8 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 8848: 00353454 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ + 8849: 00312a6c 116 FUNC GLOBAL DEFAULT 12 cpu_put_psr_raw │ │ │ │ + 8850: 005c0e98 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 8851: 007c58a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 8852: 007f94f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 8853: 007fa31c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ - 8854: 0031f440 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ - 8855: 005ac09c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 8856: 004c03e4 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 8854: 0031f4dc 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ + 8855: 005ac13c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 8856: 004c0484 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 8857: 002fa244 392 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 8858: 007d2cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 8859: 0054453c 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 8859: 005445dc 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 8860: 007cb87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ - 8861: 005cf2e8 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 8861: 005cf388 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 8862: 007f8308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 8863: 007c4614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 8864: 007236b8 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 8865: 0027766c 372 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 8866: 007cdea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 8867: 007ef894 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_target_c │ │ │ │ 8868: 007f949e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 8869: 005289dc 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 8869: 00528a7c 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 8870: 007ce338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 8871: 007f97ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 8872: 007d39f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 8873: 0050ec00 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 8873: 0050eca0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 8874: 007d2330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 8875: 005c5cb0 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 8875: 005c5d50 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 8876: 007c65f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ - 8877: 0051c168 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ - 8878: 00508a80 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 8877: 0051c208 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 8878: 00508b20 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 8879: 007fa26d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 8880: 00576468 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 8880: 00576508 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 8881: 007c4734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 8882: 001c9924 16 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 8883: 001bf4d0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 8884: 002dc5f4 428 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 8885: 007c6864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 8886: 007c3f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 8887: 007f9926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 8888: 007c43f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 8889: 0026967c 324 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ - 8890: 003446a0 92 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 8891: 00368fd4 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 8890: 00344740 92 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ + 8891: 00369074 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 8892: 007f99f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 8893: 007d1d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INT_HELPER_SET_SOFTINT_EVENT │ │ │ │ 8894: 007c9b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 8895: 007fa2ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_DSTATE │ │ │ │ 8896: 00249cb4 128 FUNC GLOBAL DEFAULT 12 esp_hard_reset │ │ │ │ 8897: 007f9208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_CPU_SET_IRQ_LOWER_DSTATE │ │ │ │ 8898: 007f8c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 8899: 007ccb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_IOMMU_MEM_WRITEL_CTRL_EVENT │ │ │ │ 8900: 007c385c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 8901: 001b0200 284 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ - 8902: 00353690 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ + 8902: 00353730 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 8903: 007c4300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 8904: 005d606c 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 8904: 005d610c 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 8905: 007cd808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 8906: 007f82de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 8907: 006b0a98 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 8907: 006b0b38 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 8908: 007c66e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 8909: 001b4e50 284 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ - 8910: 003a7e90 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ + 8910: 003a7f30 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 8911: 007c1538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 8912: 007cb014 1352 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 8913: 0036491c 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 8913: 003649bc 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 8914: 007f8e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 8915: 005b8394 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 8915: 005b8434 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ 8916: 007f9348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 8917: 001ba0c4 152 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 8918: 007244a8 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ 8919: 007ca944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 8920: 007f9852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 8921: 007cebf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 8922: 006d04b4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 8922: 006d0554 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 8923: 007f9a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ - 8924: 003957bc 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 8925: 0055efc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ - 8926: 006d04ac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ - 8927: 00553df4 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ - 8928: 00393744 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ + 8924: 0039585c 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ + 8925: 0055f068 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 8926: 006d054c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 8927: 00553e94 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 8928: 003937e4 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 8929: 007ca9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 8930: 002d449c 252 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 8931: 0024f724 704 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 8932: 007f8296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 8933: 00424204 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 8933: 004242a4 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 8934: 007cda68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 8935: 007f90fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ 8936: 007c9424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 8937: 002db3f8 44 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 8938: 007ef88c 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ - 8939: 004ed844 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 8939: 004ed8e4 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 8940: 0020bac4 84 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 8941: 007d478c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 8942: 007f952e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ 8943: 007f93b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 8944: 003cd0f8 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ - 8945: 00321528 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 8946: 00587eec 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 8944: 003cd198 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 8945: 003215c4 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ + 8946: 00587f8c 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ 8947: 007c6d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 8948: 00403948 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 8949: 00526ae4 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 8948: 004039e8 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 8949: 00526b84 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 8950: 007f8f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 8951: 007f8aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ 8952: 007c5474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 8953: 0042dca8 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 8953: 0042dd48 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 8954: 007f83d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ - 8955: 004e7b20 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 8955: 004e7bc0 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ 8956: 001ca8b4 176 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ - 8957: 004315e0 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ - 8958: 0034422c 396 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ + 8957: 00431680 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 8958: 003442cc 396 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 8959: 007f814c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 8960: 007ce238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ - 8961: 00314970 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ - 8962: 0044a4e0 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 8961: 00314a0c 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ + 8962: 0044a580 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 8963: 007c5184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 8964: 007d3bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 8965: 004e6834 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 8965: 004e68d4 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ 8966: 007cf7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 8967: 007ca8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 8968: 007c41d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ - 8969: 00523c44 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ - 8970: 004f16cc 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 8969: 00523ce4 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 8970: 004f176c 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 8971: 007e74b9 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 8972: 007d0cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ 8973: 0024e8a4 104 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 8974: 007cf5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 8975: 007cd100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_EVENT │ │ │ │ 8976: 007f8ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ - 8977: 00501c8c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ - 8978: 004e500c 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 8977: 00501d2c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 8978: 004e50ac 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 8979: 007f8f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ 8980: 0073a214 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 8981: 0073a274 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 8982: 0073a284 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 8983: 002fa1b4 144 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 8984: 003c2e38 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 8984: 003c2ed8 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 8985: 007c8888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 8986: 007f8896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 8987: 007f9232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_SET_ALARM_DSTATE │ │ │ │ 8988: 007cfce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ 8989: 007cffd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ 8990: 007c9a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 8991: 007f8706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 8992: 00737d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 8993: 005d4fa0 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 8994: 004da8d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 8995: 00582250 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 8996: 004e9170 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 8993: 005d5040 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 8994: 004da970 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 8995: 005822f0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 8996: 004e9210 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 8997: 007f8f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ - 8998: 0042443c 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 8998: 004244dc 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 8999: 007f83bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 9000: 004eb3b4 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 9001: 0049be4c 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ - 9002: 0051f67c 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 9000: 004eb454 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 9001: 0049beec 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 9002: 0051f71c 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 9003: 007c6784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 9004: 005be728 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 9004: 005be7c8 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 9005: 001b031c 280 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 9006: 001cb1b8 148 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 9007: 007f9910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 9008: 0071d520 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 9009: 00215930 8 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 9010: 007f817c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 9011: 007f959a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 9012: 007f803a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 9013: 007c4330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ - 9014: 00596200 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 9014: 005962a0 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 9015: 007f9cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 9016: 007c3080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 9017: 007f858c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ - 9018: 005e1a9c 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 9018: 005e1b3c 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 9019: 00732a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 9020: 007c5444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 9021: 007ce908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 9022: 00723414 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ - 9023: 005445ac 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 9024: 004bfe04 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 9023: 0054464c 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 9024: 004bfea4 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 9025: 007c5c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ - 9026: 0068f614 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ - 9027: 003cd310 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 9026: 0068f6b4 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 9027: 003cd3b0 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ 9028: 007f956a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 9029: 006e4c54 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 9030: 00515f90 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 9029: 006e4cf4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 9030: 00516030 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 9031: 007d482c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 9032: 003b24c4 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 9032: 003b2564 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 9033: 003075e0 172 FUNC GLOBAL DEFAULT 12 helper_sdiv │ │ │ │ 9034: 007f81c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 9035: 007ccd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CFG_EVENT │ │ │ │ - 9036: 00543fac 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ - 9037: 00345c18 64 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ + 9036: 0054404c 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 9037: 00345cb8 64 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 9038: 0073be38 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdtoi │ │ │ │ 9039: 007d38c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 9040: 0051e00c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 9040: 0051e0ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 9041: 002ae1b8 160 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ - 9042: 00361530 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 9042: 003615d0 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 9043: 007f8eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 9044: 007f94b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ - 9045: 0054f628 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 9045: 0054f6c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 9046: 002a0550 72 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 9047: 007e7820 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 9048: 007f81c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ - 9049: 003aa380 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ + 9049: 003aa420 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 9050: 0024eab0 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ 9051: 0073d14c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdtoq │ │ │ │ 9052: 0073ba9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdtos │ │ │ │ 9053: 007f9954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 9054: 007d1a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 9055: 00405460 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 9055: 00405500 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 9056: 007f8cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ 9057: 007c5e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ - 9058: 0050b380 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 9058: 0050b420 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 9059: 007cd958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 9060: 007d3fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 9061: 00426f48 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 9061: 00426fe8 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 9062: 007d2b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ - 9063: 00507b40 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ - 9064: 003956bc 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ + 9063: 00507be0 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 9064: 0039575c 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 9065: 007f7f51 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ - 9066: 005d8324 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 9066: 005d83c4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 9067: 007c3f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 9068: 007d3b18 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 9069: 007f8e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ - 9070: 0057edb8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 9070: 0057ee58 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 9071: 007f8c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 9072: 0072137c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 9073: 007ca154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 9074: 002db6b8 44 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ - 9075: 005a73d4 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ - 9076: 00515568 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 9075: 005a7474 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 9076: 00515608 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 9077: 007f84d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 9078: 007cdcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ - 9079: 00543084 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ - 9080: 00386960 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ + 9079: 00543124 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 9080: 00386a00 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 9081: 007f8dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ - 9082: 0038a448 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ + 9082: 0038a4e8 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ 9083: 007f86d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 9084: 007f88f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 9085: 00299560 576 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 9086: 007f926a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_READ_DSTATE │ │ │ │ - 9087: 004db2e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 9087: 004db380 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 9088: 0028bedc 152 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 9089: 007cc56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 9090: 004bb730 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 9090: 004bb7d0 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 9091: 007f80bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 9092: 007c7064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 9093: 007cd110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_EVENT │ │ │ │ 9094: 007f981a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ 9095: 007c7ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 9096: 00270e3c 484 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 9097: 007fa348 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ - 9098: 004b8bb8 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 9098: 004b8c58 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 9099: 007f93ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 9100: 007f8d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 9101: 007f940e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 9102: 007d1a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 9103: 005a7cfc 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 9103: 005a7d9c 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 9104: 007f9362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 9105: 00736e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 9106: 005acc64 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 9106: 005acd04 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 9107: 001afc14 256 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 9108: 007d3b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 9109: 007f952c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 9110: 007f9724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 9111: 007f7fb3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 9112: 007f8230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 9113: 007f94de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ - 9114: 0054ba3c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 9115: 005a74d4 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ - 9116: 0051ac20 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 9114: 0054badc 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 9115: 005a7574 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 9116: 0051acc0 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 9117: 007f86f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 9118: 007f81d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 9119: 007f89ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ - 9120: 00395190 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 9121: 00574130 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ - 9122: 003a7b8c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ + 9120: 00395230 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ + 9121: 005741d0 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 9122: 003a7c2c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 9123: 00254ae8 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 9124: 001c6468 232 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 9125: 007c45f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 9126: 003591b4 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 9127: 005186d8 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 9126: 00359254 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 9127: 00518778 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 9128: 007f838a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ 9129: 002f42ac 220 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 9130: 007cc16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 9131: 007cc67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ - 9132: 003a806c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ + 9132: 003a810c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ 9133: 002a7a3c 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 9134: 0041bdbc 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 9135: 005137a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 9134: 0041be5c 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 9135: 00513848 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 9136: 001c7238 188 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 9137: 004273a8 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 9137: 00427448 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 9138: 007f9ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 9139: 007d0588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 9140: 0055d2e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 9140: 0055d380 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 9141: 007f954c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 9142: 00737390 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 9143: 001e0470 800 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 9144: 005d8bcc 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 9144: 005d8c6c 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 9145: 007c8a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 9146: 007d2978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ - 9147: 003a7fec 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ + 9147: 003a808c 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 9148: 002a0b64 8 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 9149: 004f7ec4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 9149: 004f7f64 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 9150: 007f920c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_DSTATE │ │ │ │ 9151: 007c9864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 9152: 00208420 28 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 9153: 002a07d0 20 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 9154: 007f8e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 9155: 007f921c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_INVALID_DSTATE │ │ │ │ 9156: 007c9fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 9157: 007ca184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 9158: 007f902a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 9159: 007c35a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 9160: 007f8d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 9161: 007f948a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 9162: 002aac84 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 9163: 0054f970 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ - 9164: 005ac598 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 9163: 0054fa10 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 9164: 005ac638 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 9165: 007fa318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 9166: 0050b494 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 9166: 0050b534 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 9167: 007d15fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 9168: 001ef724 32 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ - 9169: 003954a0 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ + 9169: 00395540 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 9170: 007c7a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 9171: 007f98be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 9172: 002236f0 188 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 9173: 007cf838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ 9174: 002f36bc 76 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 9175: 007f9318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 9176: 007fa2bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 9177: 007f87da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 9178: 003acc14 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 9178: 003accb4 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 9179: 007d17dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 9180: 007cdd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 9181: 005d667c 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ - 9182: 003f4968 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 9181: 005d671c 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 9182: 003f4a08 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 9183: 001afd14 244 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 9184: 002a6ffc 608 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 9185: 003ac5d4 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 9185: 003ac674 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 9186: 007f8036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ - 9187: 0032a9b8 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ - 9188: 005be440 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 9189: 004da594 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 9187: 0032aa58 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ + 9188: 005be4e0 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 9189: 004da634 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 9190: 007c5fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 9191: 007c3380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 9192: 007c7e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 9193: 001ba50c 84 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ - 9194: 0054b51c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 9194: 0054b5bc 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 9195: 007c73c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 9196: 007ca744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ - 9197: 003869f8 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ - 9198: 005a0230 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 9197: 00386a98 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ + 9198: 005a02d0 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 9199: 007f9320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 9200: 00196988 160 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 9201: 007f8004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 9202: 007c43c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 9203: 007f937a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 9204: 007c6f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ - 9205: 00387e44 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ + 9205: 00387ee4 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 9206: 00723554 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 9207: 007f9674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ - 9208: 005bc138 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 9208: 005bc1d8 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 9209: 007d264c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 9210: 007c8658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 9211: 007f7faa 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 9212: 001d5138 492 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 9213: 005218e0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 9213: 00521980 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 9214: 007f8e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 9215: 007f8770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 9216: 007f9034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ - 9217: 0033e4d0 4 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 9218: 0051dab0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 9219: 00594054 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 9217: 0033e570 4 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ + 9218: 0051db50 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 9219: 005940f4 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 9220: 007f94ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ - 9221: 0051e1d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ - 9222: 004dde24 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 9223: 0036a760 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 9221: 0051e278 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 9222: 004ddec4 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 9223: 0036a800 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 9224: 007c59d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 9225: 0025717c 44 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 9226: 007c6cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 9227: 005a9e18 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 9228: 00423e10 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ - 9229: 0038f5ec 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ + 9227: 005a9eb8 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 9228: 00423eb0 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 9229: 0038f68c 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 9230: 007f8db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 9231: 007f84d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 9232: 007f932a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ - 9233: 005c2638 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 9233: 005c26d8 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 9234: 0071a454 52 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 9235: 007cc9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ - 9236: 0038e834 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ + 9236: 0038e8d4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 9237: 007cfff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ 9238: 007f829c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ 9239: 007cbbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ 9240: 007c2fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 9241: 007ca2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 9242: 0050ea9c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 9242: 0050eb3c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 9243: 001b57d8 8 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ - 9244: 0038546c 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ - 9245: 00558dc0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 9244: 0038550c 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ + 9245: 00558e60 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ 9246: 007f9a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INT_HELPER_SET_SOFTINT_DSTATE │ │ │ │ - 9247: 004ef7ac 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 9248: 00515734 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 9247: 004ef84c 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 9248: 005157d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 9249: 007f8e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 9250: 00562d08 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ - 9251: 00336ed4 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ + 9250: 00562da8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 9251: 00336f74 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 9252: 007ce438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 9253: 007f8b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 9254: 007f8234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ - 9255: 004ee914 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 9255: 004ee9b4 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 9256: 007c94a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 9257: 007cdd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 9258: 007f9c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 9259: 007c7344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ - 9260: 00366d9c 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ - 9261: 0032147c 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ - 9262: 0032eb88 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ + 9260: 00366e3c 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 9261: 00321518 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ + 9262: 0032ec28 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 9263: 007f8c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ 9264: 007c51c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_WRITE_EVENT │ │ │ │ 9265: 007f81aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PWRITEV_DSTATE │ │ │ │ 9266: 007f93ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_HOLD_DSTATE │ │ │ │ - 9267: 0033c2c0 1128 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ + 9267: 0033c360 1128 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 9268: 00738e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 9269: 00208620 184 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 9270: 007f868e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 9271: 001afe08 240 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 9272: 001b7844 924 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ - 9273: 004d3ecc 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 9274: 00550b0c 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 9273: 004d3f6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 9274: 00550bac 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 9275: 007d32d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 9276: 007c9bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 9277: 007f8a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 9278: 005d4508 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ - 9279: 004c0460 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 9278: 005d45a8 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 9279: 004c0500 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 9280: 007f99fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 9281: 004f5998 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 9281: 004f5a38 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 9282: 002a8700 720 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 9283: 0045d124 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 9283: 0045d1c4 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 9284: 001aba9c 268 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 9285: 007cacb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 9286: 007cf5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ - 9287: 005a8b18 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 9287: 005a8bb8 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 9288: 007f8f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 9289: 00590090 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 9290: 00553108 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 9289: 00590130 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 9290: 005531a8 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 9291: 007f9998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 9292: 007f8afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ - 9293: 003bf2cc 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 9294: 00587924 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ - 9295: 004dbe60 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ - 9296: 0035915c 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ - 9297: 003f8c68 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ - 9298: 003588f8 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ + 9293: 003bf36c 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 9294: 005879c4 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 9295: 004dbf00 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 9296: 003591fc 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ + 9297: 003f8d08 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 9298: 00358998 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 9299: 007c4180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ - 9300: 0032137c 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ - 9301: 003958f8 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 9302: 00555f84 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 9300: 00321418 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ + 9301: 00395998 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ + 9302: 00556024 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 9303: 007ef886 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 9304: 007c3f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 9305: 007d0938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 9306: 007f93ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 9307: 007d3e08 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 9308: 007f9498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 9309: 0055159c 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 9309: 0055163c 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 9310: 007f8b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 9311: 002cd81c 228 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 9312: 003c4e30 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ - 9313: 0042539c 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 9312: 003c4ed0 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 9313: 0042543c 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 9314: 001ad248 252 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ - 9315: 005c0f94 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 9315: 005c1034 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 9316: 007f9afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 9317: 007f8cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ - 9318: 00525f7c 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ - 9319: 003f4500 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ - 9320: 004ed390 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 9318: 0052601c 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 9319: 003f45a0 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 9320: 004ed430 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 9321: 007d2570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 9322: 007cd0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_READ_EVENT │ │ │ │ - 9323: 003690c4 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 9323: 00369164 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ 9324: 007c8238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ - 9325: 003a7010 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ + 9325: 003a70b0 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 9326: 007f7fb0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 9327: 0026e2a8 20 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 9328: 007f8f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 9329: 007f96e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 9330: 00737de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ - 9331: 00393d9c 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ + 9331: 00393e3c 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 9332: 007f808e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ - 9333: 004bc9ac 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 9333: 004bca4c 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 9334: 007ce608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 9335: 007fa2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 9336: 0042b030 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 9336: 0042b0d0 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 9337: 007d08f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ - 9338: 00350130 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ - 9339: 0039361c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ + 9338: 003501d0 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ + 9339: 003936bc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 9340: 007f80a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ - 9341: 0038fc14 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ + 9341: 0038fcb4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 9342: 0017dcd0 24 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 9343: 00225334 108 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ - 9344: 00334a10 396 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ - 9345: 003ab300 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ + 9344: 00334ab0 396 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ + 9345: 003ab3a0 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 9346: 007c8148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 9347: 0056a070 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 9348: 00408a98 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 9347: 0056a110 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 9348: 00408b38 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 9349: 007f80c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 9350: 002660f8 292 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 9351: 00237664 668 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 9352: 007f8218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 9353: 005cefe8 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 9354: 0042b1b0 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 9353: 005cf088 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 9354: 0042b250 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 9355: 007cdf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ 9356: 007d07b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 9357: 007f97ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 9358: 007cc6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 9359: 007c9dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 9360: 001fd408 8 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 9361: 002373ec 312 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ - 9362: 003a75f8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ - 9363: 005a8204 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 9362: 003a7698 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ + 9363: 005a82a4 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 9364: 007f9c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 9365: 007f9934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ 9366: 001ad644 248 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 9367: 007f9db4 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 9368: 007d3884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 9369: 007237f8 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 9370: 00197cdc 208 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 9371: 00431d2c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 9371: 00431dcc 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 9372: 007d0c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 9373: 007f9b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 9374: 007cec78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ - 9375: 003cd0a4 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 9376: 004da704 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 9375: 003cd144 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 9376: 004da7a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 9377: 007f9b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 9378: 007cb5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 9379: 00738c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ - 9380: 0039b7e0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 9381: 00507940 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 9380: 0039b880 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ + 9381: 005079e0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ 9382: 002fdc38 580 FUNC GLOBAL DEFAULT 12 sparc_cpu_memory_rw_debug │ │ │ │ - 9383: 0041beec 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 9383: 0041bf8c 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 9384: 007f99de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 9385: 001b5808 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 9386: 002aaccc 36 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ 9387: 007c93a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 9388: 003cc234 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 9388: 003cc2d4 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 9389: 007d158c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ - 9390: 00350838 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ + 9390: 003508d8 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ 9391: 007cf6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 9392: 007f9164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 9393: 00514d64 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 9393: 00514e04 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 9394: 001b231c 16 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ - 9395: 004f615c 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 9395: 004f61fc 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 9396: 002bda40 188 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ - 9397: 005487c0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ - 9398: 005316cc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 9399: 0051e570 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 9397: 00548860 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 9398: 0053176c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 9399: 0051e610 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ 9400: 007d32c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 9401: 0022de6c 72 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 9402: 005c19d8 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 9402: 005c1a78 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 9403: 00305528 104 FUNC GLOBAL DEFAULT 12 helper_faddd │ │ │ │ 9404: 007f88a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 9405: 007f8c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ 9406: 007f82ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ - 9407: 005cc484 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 9407: 005cc524 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 9408: 007d13dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 9409: 007ca0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 9410: 007c3ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 9411: 007f7f60 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 9412: 007d27c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 9413: 00181748 496 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ 9414: 007ca784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_WRITE_EVENT │ │ │ │ 9415: 007cfbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_EVENT │ │ │ │ 9416: 007f8b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 9417: 007c9ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 9418: 007f8476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 9419: 007d109c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 9420: 007f913c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 9421: 004d7140 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 9421: 004d71e0 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ 9422: 007ef898 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_target_c │ │ │ │ - 9423: 0059f470 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 9423: 0059f510 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 9424: 003056c8 284 FUNC GLOBAL DEFAULT 12 helper_faddq │ │ │ │ 9425: 007cf968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 9426: 003591bc 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 9426: 0035925c 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 9427: 007f8a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 9428: 003053e8 80 FUNC GLOBAL DEFAULT 12 helper_fadds │ │ │ │ 9429: 007f7f97 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ 9430: 003069d0 284 FUNC GLOBAL DEFAULT 12 helper_fcmpd │ │ │ │ 9431: 007c6d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 9432: 007c7d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 9433: 007c380c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 9434: 007f8cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 9435: 001c7d8c 204 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ - 9436: 005c4034 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 9437: 00515620 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 9436: 005c40d4 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 9437: 005156c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 9438: 007ca044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 9439: 007cad98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 9440: 007f9b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 9441: 007f86f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 9442: 007ca544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 9443: 00306c08 140 FUNC GLOBAL DEFAULT 12 helper_fcmpq │ │ │ │ 9444: 007f93f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ - 9445: 00350cfc 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ + 9445: 00350d9c 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ 9446: 003067a0 280 FUNC GLOBAL DEFAULT 12 helper_fcmps │ │ │ │ 9447: 007f9f70 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ - 9448: 0039d938 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 9449: 00423820 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 9448: 0039d9d8 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ + 9449: 004238c0 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ 9450: 007f8ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ - 9451: 004dcbac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 9452: 004e9d00 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ - 9453: 003f8b00 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 9451: 004dcc4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 9452: 004e9da0 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 9453: 003f8ba0 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 9454: 007c71c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 9455: 0045fa28 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 9455: 0045fac8 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 9456: 007d3c64 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ - 9457: 003c91d0 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ - 9458: 00394ce0 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ + 9457: 003c9270 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 9458: 00394d80 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 9459: 007f8f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 9460: 007f81da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ - 9461: 00390b74 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ + 9461: 00390c14 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 9462: 007f860a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 9463: 0022fce8 8 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 9464: 007f9c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 9465: 007d2d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 9466: 007f8fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 9467: 007f91a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 9468: 004e30c4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 9468: 004e3164 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 9469: 007f96b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 9470: 003f0f3c 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 9471: 005b1814 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 9470: 003f0fdc 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 9471: 005b18b4 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 9472: 007f9b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 9473: 007f84cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ - 9474: 003706dc 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ + 9474: 0037077c 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 9475: 007f90f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 9476: 005be190 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ - 9477: 00351ba4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ + 9476: 005be230 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 9477: 00351c44 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 9478: 007ccaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INT_HELPER_DCACHE_FREEZE_EVENT │ │ │ │ - 9479: 005d93f8 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ - 9480: 00361824 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 9479: 005d9498 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 9480: 003618c4 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 9481: 007c87f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 9482: 007f8258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 9483: 005ce8c4 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 9483: 005ce964 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 9484: 007f8a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 9485: 00275218 416 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 9486: 004c020c 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 9486: 004c02ac 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ 9487: 007f9298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_READL_DSTATE │ │ │ │ - 9488: 005c2058 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ - 9489: 005006cc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 9488: 005c20f8 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 9489: 0050076c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 9490: 0019c7f8 5532 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 9491: 007ce888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 9492: 007c2170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 9493: 007f9c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 9494: 007c9ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 9495: 005c4538 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 9495: 005c45d8 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 9496: 007c2310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 9497: 003e2664 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 9497: 003e2704 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 9498: 007f9268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_WRITE_DSTATE │ │ │ │ 9499: 001d0128 1728 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 9500: 004fb6fc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 9501: 005b5a94 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ - 9502: 0038cdf8 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ - 9503: 0032c8f8 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 9504: 00589760 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 9500: 004fb79c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 9501: 005b5b34 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 9502: 0038ce98 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ + 9503: 0032c998 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ + 9504: 00589800 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 9505: 007f9a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 9506: 004db33c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ - 9507: 004dc984 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 9506: 004db3dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 9507: 004dca24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ 9508: 001c7e58 160 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 9509: 007f7fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 9510: 0056d748 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 9510: 0056d7e8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 9511: 007c5464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 9512: 001c505c 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 9513: 00539cb0 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 9513: 00539d50 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 9514: 007c6904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ - 9515: 005a3b98 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 9515: 005a3c38 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ 9516: 007ef895 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_target_c │ │ │ │ 9517: 007fa2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 9518: 003b214c 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 9518: 003b21ec 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 9519: 007f9960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 9520: 007f8dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ - 9521: 0032fc1c 1156 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 9522: 005db05c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ - 9523: 005bd048 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 9521: 0032fcbc 1156 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ + 9522: 005db0fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 9523: 005bd0e8 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 9524: 007c9f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 9525: 0050cea4 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 9525: 0050cf44 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 9526: 007f9858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 9527: 007bba18 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 9528: 007d2a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 9529: 0051e4b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 9529: 0051e558 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 9530: 001b57f8 8 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 9531: 00590338 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 9531: 005903d8 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 9532: 007f92fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 9533: 007f8312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 9534: 007f8828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 9535: 007f8c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ 9536: 007244c0 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 9537: 007d16fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ - 9538: 003a3708 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ - 9539: 00338de0 652 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 9540: 00566834 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ - 9541: 005c1300 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 9542: 0056763c 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 9538: 003a37a8 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ + 9539: 00338e80 652 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ + 9540: 005668d4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 9541: 005c13a0 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 9542: 005676dc 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 9543: 002db6e4 44 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ - 9544: 004c1c14 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 9544: 004c1cb4 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 9545: 007c7e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 9546: 00246984 124 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 9547: 007c20e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ - 9548: 003507d0 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ + 9548: 00350870 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ 9549: 007f8e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 9550: 007f7f75 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ - 9551: 00344218 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ + 9551: 003442b8 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 9552: 007c4974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ 9553: 00233db0 60 FUNC GLOBAL DEFAULT 12 pci_get_msi_message │ │ │ │ 9554: 007f8ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_READ_DSTATE │ │ │ │ 9555: 002f55a4 652 FUNC GLOBAL DEFAULT 12 replay_audio_in │ │ │ │ 9556: 007f8b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_READ_DSTATE │ │ │ │ 9557: 007f888c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_READ_DSTATE │ │ │ │ 9558: 007f9bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 9559: 007cc10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ - 9560: 00329d14 576 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ + 9560: 00329db4 576 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ 9561: 007f898e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 9562: 007f9652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ - 9563: 006b0c98 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 9563: 006b0d38 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 9564: 007d5a20 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 9565: 007238dc 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 9566: 007f9d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 9567: 001bdcd8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 9568: 007c9cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 9569: 007f9250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IMSK_DSTATE │ │ │ │ 9570: 007f846a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 9571: 005893bc 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 9571: 0058945c 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 9572: 007c6764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 9573: 002f3708 28 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ - 9574: 005668a4 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 9574: 00566944 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 9575: 001bc980 164 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 9576: 004f0604 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 9577: 005a86dc 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 9576: 004f06a4 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 9577: 005a877c 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 9578: 007c7d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 9579: 007f8baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 9580: 001be7e8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 9581: 007f84e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 9582: 005707e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 9582: 00570880 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 9583: 007f8240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 9584: 00507244 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 9584: 005072e4 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 9585: 007d3318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 9586: 007d260c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 9587: 005c1a7c 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 9587: 005c1b1c 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ 9588: 00724284 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 9589: 007f8ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_READ_DSTATE │ │ │ │ 9590: 007c9ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ - 9591: 00333d40 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ - 9592: 003567b8 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ + 9591: 00333de0 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ + 9592: 00356858 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ 9593: 007d3298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ - 9594: 005cb078 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 9594: 005cb118 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ 9595: 007fa32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 9596: 007f8a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 9597: 00576b3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 9597: 00576bdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 9598: 0073cf3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdmulq │ │ │ │ - 9599: 00437114 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 9599: 004371b4 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 9600: 007c6674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 9601: 005aedcc 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 9601: 005aee6c 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 9602: 001bb854 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 9603: 007fa2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ - 9604: 00529fb8 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 9605: 006b089c 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ - 9606: 005ac6dc 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 9604: 0052a058 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 9605: 006b093c 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 9606: 005ac77c 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 9607: 007d126c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 9608: 007231e4 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 9609: 007f8a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 9610: 007c23b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 9611: 00724bb0 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 9612: 0058600c 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ - 9613: 0036b148 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 9612: 005860ac 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 9613: 0036b1e8 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 9614: 007caa84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 9615: 00507084 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 9615: 00507124 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 9616: 007f91a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ - 9617: 0052acf8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 9618: 003cd680 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ - 9619: 0041a0d4 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ - 9620: 0038ed8c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ + 9617: 0052ad98 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 9618: 003cd720 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 9619: 0041a174 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 9620: 0038ee2c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ 9621: 002d2718 592 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ - 9622: 005acccc 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 9622: 005acd6c 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 9623: 001b5800 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ - 9624: 003a8104 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ + 9624: 003a81a4 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 9625: 007358c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 9626: 007d45cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 9627: 007d2a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 9628: 007f8a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 9629: 007fa080 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ - 9630: 00559b68 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 9630: 00559c08 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 9631: 007c602c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 9632: 001f955c 264 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 9633: 007f93e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 9634: 007f806c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 9635: 007ca924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 9636: 004da874 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 9636: 004da914 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 9637: 007f93de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 9638: 007f83b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ - 9639: 00575f60 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 9639: 00576000 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 9640: 00267e5c 56 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 9641: 007c7274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 9642: 007c3534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 9643: 00576188 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 9643: 00576228 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ 9644: 007f9b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ - 9645: 00561af4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 9645: 00561b94 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 9646: 007f92fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 9647: 007f8dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 9648: 00406538 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 9649: 00523cfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 9650: 0059d0f8 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 9648: 004065d8 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 9649: 00523d9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 9650: 0059d198 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 9651: 007f991e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 9652: 007d42f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 9653: 007f96d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ - 9654: 00427aa0 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 9654: 00427b40 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 9655: 007d0708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 9656: 007f8f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ 9657: 007cb66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ - 9658: 00351a9c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ - 9659: 00395374 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ + 9658: 00351b3c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ + 9659: 00395414 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 9660: 007d02c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 9661: 007bb9e8 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ 9662: 00256e40 276 FUNC GLOBAL DEFAULT 12 audio_state_by_name │ │ │ │ 9663: 007d108c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 9664: 00564c28 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 9664: 00564cc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 9665: 007d15ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 9666: 0073541c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ - 9667: 005326e4 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ + 9667: 00532784 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ 9668: 007f8fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ - 9669: 0059e7dc 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 9669: 0059e87c 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 9670: 002cdea4 176 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ - 9671: 0032d0b0 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ + 9671: 0032d150 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 9672: 007d1e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ - 9673: 00574070 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 9673: 00574110 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 9674: 007d3844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 9675: 004d9a70 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ - 9676: 00477988 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 9675: 004d9b10 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 9676: 00477a28 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 9677: 007caec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ - 9678: 003363d8 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ + 9678: 00336478 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 9679: 007cc65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 9680: 00425524 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 9680: 004255c4 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 9681: 007cd210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_EVENT │ │ │ │ 9682: 007c5fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 9683: 00734000 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 9684: 001b407c 356 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ - 9685: 005a62fc 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 9685: 005a639c 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 9686: 007c2580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 9687: 00345c58 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ - 9688: 00344078 84 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ + 9687: 00345cf8 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ + 9688: 00344118 84 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 9689: 001ab980 284 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ - 9690: 00578c90 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 9690: 00578d30 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 9691: 007f8ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 9692: 007f9c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 9693: 003d0588 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 9693: 003d0628 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 9694: 007c8648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 9695: 007f8db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 9696: 0050ba54 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 9696: 0050baf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 9697: 002cb174 2064 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 9698: 007c8af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ 9699: 001b6448 424 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 9700: 007ce3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 9701: 007f8e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ 9702: 00306e64 356 FUNC GLOBAL DEFAULT 12 helper_flcmpd │ │ │ │ - 9703: 0035e300 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 9703: 0035e3a0 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ 9704: 002a9ed4 36 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 9705: 00569e48 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 9705: 00569ee8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 9706: 007f87a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 9707: 007d3ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 9708: 007f9270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_READ_DSTATE │ │ │ │ - 9709: 00418248 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 9709: 004182e8 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 9710: 00292dc8 24 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 9711: 00298af8 188 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 9712: 0017e3b4 68 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 9713: 007f9a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_CPU_INTERRUPT_DSTATE │ │ │ │ 9714: 007f99d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 9715: 0057cb54 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 9715: 0057cbf4 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 9716: 007d38e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 9717: 007d1bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 9718: 00545290 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 9718: 00545330 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ 9719: 0024e974 104 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 9720: 007f93e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 9721: 002dde80 124 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 9722: 00306d20 324 FUNC GLOBAL DEFAULT 12 helper_flcmps │ │ │ │ 9723: 007f91ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 9724: 005dce40 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 9724: 005dcee0 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 9725: 002a0b6c 12 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ 9726: 007f955a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 9727: 007f8e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 9728: 00507a80 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 9729: 003f7e00 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 9728: 00507b20 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 9729: 003f7ea0 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ 9730: 007f8690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 9731: 00532ebc 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 9731: 00532f5c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 9732: 001bb7b4 40 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 9733: 002f8878 100 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ 9734: 007ce8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 9735: 0042afb0 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 9735: 0042b050 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 9736: 007f83ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ - 9737: 0055921c 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 9737: 005592bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ 9738: 007f9726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ 9739: 007f8e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ - 9740: 00393d84 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 9741: 003efc7c 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 9740: 00393e24 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ + 9741: 003efd1c 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 9742: 002fc214 72 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ - 9743: 005ce818 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ - 9744: 003a2a28 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 9745: 00523e6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ - 9746: 005516d8 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 9747: 0055950c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 9743: 005ce8b8 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 9744: 003a2ac8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ + 9745: 00523f0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 9746: 00551778 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 9747: 005595ac 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 9748: 00733f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 9749: 007f9d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ - 9750: 0059e448 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ + 9750: 0059e4e8 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ 9751: 007cb5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 9752: 007c5584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ 9753: 007d2d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_EVENT │ │ │ │ - 9754: 0054f3a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ - 9755: 00354cd0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ + 9754: 0054f444 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 9755: 00354d70 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 9756: 001bfd2c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 9757: 005c8bc8 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 9757: 005c8c68 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 9758: 007d2968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ 9759: 007c1a38 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 9760: 007f9ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ - 9761: 004ec374 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 9761: 004ec414 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 9762: 007f9d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 9763: 0050b660 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 9763: 0050b700 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 9764: 00218af0 316 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ - 9765: 004f0180 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 9765: 004f0220 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ 9766: 007fa316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 9767: 001b2a88 400 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ - 9768: 003440cc 148 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ - 9769: 0055c054 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 9768: 0034416c 148 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ + 9769: 0055c0f4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 9770: 007d3168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ 9771: 007f9862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 9772: 007d3c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 9773: 007c296c 252 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ - 9774: 004da08c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 9774: 004da12c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 9775: 007f83ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ 9776: 007c1658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 9777: 007f9be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 9778: 007f9aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 9779: 007c4ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 9780: 00523fdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 9780: 0052407c 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 9781: 007cbfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 9782: 007f88b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 9783: 007f8d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 9784: 005ca360 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ - 9785: 005a862c 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 9784: 005ca400 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 9785: 005a86cc 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 9786: 007ccd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_EVENT │ │ │ │ 9787: 007c7bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 9788: 007cc4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 9789: 007f89c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 9790: 001b7334 452 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 9791: 007f9d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 9792: 002aadd0 104 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 9793: 007f96a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 9794: 002f0f7c 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 9795: 007f83dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ - 9796: 00512dc8 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 9796: 00512e68 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 9797: 00211ad0 96 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 9798: 007d2790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ - 9799: 003128e8 160 FUNC GLOBAL DEFAULT 12 cpu_get_psr │ │ │ │ + 9799: 00312984 160 FUNC GLOBAL DEFAULT 12 cpu_get_psr │ │ │ │ 9800: 001bc6c4 164 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 9801: 007f9aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ - 9802: 0057c504 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 9802: 0057c5a4 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 9803: 007c7fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 9804: 007f8698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ - 9805: 00575490 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 9806: 00576074 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 9805: 00575530 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 9806: 00576114 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ 9807: 007f957a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 9808: 007f97d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 9809: 00314430 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 9809: 003144cc 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 9810: 007cfbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 9811: 001e1c8c 184 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 9812: 007c3b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ 9813: 007d477c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ - 9814: 003a7854 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 9815: 0059b5b8 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 9814: 003a78f4 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ + 9815: 0059b658 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 9816: 001c0158 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 9817: 001b0aa4 264 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 9818: 004cbec8 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 9819: 00539714 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 9820: 00573d84 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ - 9821: 003e2c88 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 9818: 004cbf68 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 9819: 005397b4 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 9820: 00573e24 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 9821: 003e2d28 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 9822: 007f966e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ 9823: 007ccee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_EVENT │ │ │ │ - 9824: 003c01fc 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 9824: 003c029c 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 9825: 007cbd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 9826: 00723114 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 9827: 007ca3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 9828: 0021d298 104 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 9829: 007f93da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ - 9830: 004da36c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ - 9831: 003222d0 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ + 9830: 004da40c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 9831: 0032236c 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 9832: 007c3b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 9833: 007f89ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 9834: 007f0a74 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ - 9835: 00480f0c 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 9835: 00480fac 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 9836: 007f945a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 9837: 005bfccc 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 9837: 005bfd6c 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 9838: 002659f0 388 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 9839: 007f97b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ - 9840: 00523168 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 9840: 00523208 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 9841: 00291b00 20 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 9842: 007f873a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 9843: 0057176c 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 9844: 0050588c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 9843: 0057180c 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 9844: 0050592c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 9845: 007f8656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 9846: 00737f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ - 9847: 0050bedc 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 9847: 0050bf7c 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 9848: 001bb8c8 48 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 9849: 002daa2c 100 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 9850: 007f863a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 9851: 007f91f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INT_HELPER_ICACHE_FREEZE_DSTATE │ │ │ │ 9852: 007f873c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 9853: 005195a8 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 9853: 00519648 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 9854: 0027c960 19432 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 9855: 001b321c 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 9856: 0055a4f8 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 9856: 0055a598 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 9857: 00737ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 9858: 007cf6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 9859: 0051eca0 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ - 9860: 003549ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ + 9859: 0051ed40 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 9860: 00354a4c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 9861: 00733ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 9862: 007c2270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 9863: 007f9b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 9864: 007cf8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 9865: 007c23c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 9866: 007f9026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 9867: 003604a4 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 9867: 00360544 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 9868: 007cd150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_READL_EVENT │ │ │ │ 9869: 002d5354 1164 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ - 9870: 003591ac 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 9870: 0035924c 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 9871: 007c4c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 9872: 0023b4c0 72 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 9873: 00582ea0 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 9873: 00582f40 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ 9874: 0022f6e4 1272 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 9875: 002f3bd0 108 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ - 9876: 003512bc 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ - 9877: 003a7140 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ + 9876: 0035135c 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ + 9877: 003a71e0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ 9878: 002f4090 24 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 9879: 007c9734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 9880: 005cb39c 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 9881: 003b1fcc 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 9882: 005a7d78 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 9883: 003cde38 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 9880: 005cb43c 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 9881: 003b206c 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 9882: 005a7e18 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 9883: 003cded8 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ 9884: 007c3624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 9885: 001cac40 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ - 9886: 006d0468 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ - 9887: 0050772c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 9886: 006d0508 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 9887: 005077cc 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 9888: 007c5834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 9889: 0026b2ac 172 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 9890: 00723788 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ - 9891: 005ad7c0 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 9891: 005ad860 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 9892: 002ab184 2940 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 9893: 007c9524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ 9894: 007f8fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 9895: 007f8cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 9896: 00533f8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 9896: 0053402c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 9897: 001cdca0 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 9898: 005915e4 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 9898: 00591684 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 9899: 0022540c 56 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 9900: 00256d0c 108 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 9901: 00436df0 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 9901: 00436e90 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 9902: 007213b8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 9903: 002a6b18 1252 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 9904: 007f9da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 9905: 007f89ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 9906: 001c5f4c 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ 9907: 007243f4 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ 9908: 007fa32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 9909: 004314f0 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ - 9910: 00350398 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ + 9909: 00431590 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 9910: 00350438 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ 9911: 002a5a64 1208 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 9912: 00208d60 180 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 9913: 007f8d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 9914: 0057ba3c 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ - 9915: 0034e62c 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 9916: 005237a4 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 9914: 0057badc 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 9915: 0034e6cc 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ + 9916: 00523844 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 9917: 00738938 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 9918: 001972bc 388 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ - 9919: 005c9108 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 9919: 005c91a8 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 9920: 007f8cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 9921: 007c6724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 9922: 007d165c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 9923: 007c8098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 9924: 007f9c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ - 9925: 00359260 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 9925: 00359300 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 9926: 007f8eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 9927: 007fa2b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 9928: 007ce2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 9929: 004cf564 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 9929: 004cf604 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 9930: 002a06e4 20 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 9931: 004b94b0 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 9931: 004b9550 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 9932: 007d1e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 9933: 0052ba4c 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 9933: 0052baec 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ 9934: 00723220 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 9935: 005511a4 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 9935: 00551244 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ 9936: 007d3f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 9937: 00570e28 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 9938: 00369860 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 9937: 00570ec8 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 9938: 00369900 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 9939: 007f8832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 9940: 007c284c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ - 9941: 0055cfa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 9942: 005cc370 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 9941: 0055d044 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 9942: 005cc410 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 9943: 001c05d4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 9944: 00730850 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 9945: 001a88c0 340 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ - 9946: 003e8d38 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ - 9947: 0037577c 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ + 9946: 003e8dd8 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 9947: 0037581c 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 9948: 007f88ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 9949: 00199058 2892 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ - 9950: 005447f8 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 9951: 00424838 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 9952: 004c01e0 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 9950: 00544898 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 9951: 004248d8 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 9952: 004c0280 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 9953: 007d01b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 9954: 007f9af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 9955: 0055005c 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 9955: 005500fc 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 9956: 007d08e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 9957: 007ca4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 9958: 00562cac 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ - 9959: 00423938 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ - 9960: 003291a0 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ + 9958: 00562d4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 9959: 004239d8 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 9960: 00329240 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 9961: 007f8ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 9962: 001bbf64 172 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 9963: 007f97de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 9964: 007c9f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 9965: 007f968c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 9966: 0026fad8 592 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 9967: 005708f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 9967: 00570994 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 9968: 007c9f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 9969: 001bfb20 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 9970: 007f95cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 9971: 0029988c 176 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 9972: 007213ac 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 9973: 007f8b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 9974: 001e1dc4 260 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ - 9975: 003746dc 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 9976: 0059092c 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 9977: 0052b470 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 9975: 0037477c 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ + 9976: 005909cc 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 9977: 0052b510 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 9978: 007c6f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 9979: 00503c74 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ - 9980: 003cdd1c 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 9979: 00503d14 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 9980: 003cddbc 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ 9981: 007c6ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 9982: 007f8360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 9983: 007f8e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 9984: 005a3cdc 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 9984: 005a3d7c 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 9985: 007c4380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 9986: 00551998 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 9987: 003c12a4 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 9986: 00551a38 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 9987: 003c1344 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 9988: 0072480c 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 9989: 005a6254 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 9989: 005a62f4 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 9990: 00307000 56 FUNC GLOBAL DEFAULT 12 helper_get_fsr │ │ │ │ - 9991: 00407198 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 9991: 00407238 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 9992: 00275e30 168 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 9993: 003bb128 624 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 9994: 003c110c 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 9993: 003bb1c8 624 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 9994: 003c11ac 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 9995: 002f1fa8 228 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 9996: 004de21c 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 9996: 004de2bc 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 9997: 001be6fc 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 9998: 001c920c 112 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ - 9999: 00537cc8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 9999: 00537d68 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 10000: 007cdc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 10001: 001b5848 8 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 10002: 00734e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 10003: 0056a1e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ - 10004: 005d817c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 10003: 0056a280 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 10004: 005d821c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 10005: 007f8b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 10006: 005b0880 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 10006: 005b0920 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 10007: 001cbff4 480 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 10008: 001bf278 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 10009: 0021d3f8 224 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 10010: 00209e50 124 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 10011: 004d51c4 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 10011: 004d5264 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 10012: 0021166c 208 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 10013: 0025dc30 140 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ 10014: 00730e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 10015: 007d2d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 10016: 00738ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 10017: 007f7f9a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 10018: 007f9cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 10019: 007cb6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 10020: 0020f0d0 268 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 10021: 004d0e64 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 10021: 004d0f04 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 10022: 007f981c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ - 10023: 00358dd8 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ - 10024: 0031fcd0 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 10025: 003abf68 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 10023: 00358e78 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ + 10024: 0031fd6c 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ + 10025: 003ac008 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 10026: 007c1db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 10027: 0026ceac 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 10028: 007ccd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_EVENT │ │ │ │ 10029: 0020ae30 208 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 10030: 001ba34c 108 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 10031: 0035e900 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 10031: 0035e9a0 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 10032: 007c4634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 10033: 00730640 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 10034: 00738830 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 10035: 002aad38 36 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 10036: 007f823c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 10037: 007f8130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 10038: 007cb7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 10039: 005103e0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ - 10040: 00576a84 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ - 10041: 00424b64 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 10039: 00510480 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 10040: 00576b24 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 10041: 00424c04 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 10042: 001bc010 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 10043: 007354a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 10044: 007f86d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 10045: 007ccd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TIMER_ID_EVENT │ │ │ │ 10046: 007f9a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 10047: 007c69d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ 10048: 001bff40 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ne32 │ │ │ │ 10049: 007f83a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_EXTREG_DSTATE │ │ │ │ 10050: 007c7334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_EVENT │ │ │ │ 10051: 007c2780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 10052: 007c285c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 10053: 007c9344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ - 10054: 005d1510 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 10054: 005d15b0 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 10055: 007ca264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 10056: 007f8182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 10057: 007f8152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_PROCESS_COMPLETION_DSTATE │ │ │ │ - 10058: 003215e8 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 10059: 00539da4 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 10058: 00321684 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ + 10059: 00539e44 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 10060: 007caa44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 10061: 007ca474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 10062: 002ccc60 820 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 10063: 002f5124 104 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 10064: 006d3ad0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 10064: 006d3b70 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 10065: 001b47f4 356 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 10066: 00723824 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ 10067: 00256c60 72 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 10068: 001ba218 120 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 10069: 007cbbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 10070: 002f0dac 268 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 10071: 007c4a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 10072: 007f908c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 10073: 0051355c 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 10073: 005135fc 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 10074: 007c2400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 10075: 007f975a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 10076: 007c6c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 10077: 007fa2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ - 10078: 0050fb78 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 10078: 0050fc18 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 10079: 007f8550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 10080: 007d13bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 10081: 007c1ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 10082: 00734dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 10083: 0058692c 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 10083: 005869cc 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 10084: 007f9d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 10085: 007c5874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 10086: 00277054 32 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 10087: 007c9f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 10088: 005dfa78 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 10088: 005dfb18 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 10089: 007ca794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 10090: 007f9032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 10091: 00576800 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 10091: 005768a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 10092: 007c9f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 10093: 007f84bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 10094: 007cae08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 10095: 007c6b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 10096: 007f9c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 10097: 00721388 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int64 │ │ │ │ 10098: 007f9984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_CAPSLOCK_DSTATE │ │ │ │ 10099: 007d3288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ - 10100: 00378914 11944 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ + 10100: 003789b4 11944 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 10101: 001ab228 272 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ - 10102: 005c8164 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ - 10103: 0031456c 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ + 10102: 005c8204 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 10103: 00314608 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 10104: 007d08d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 10105: 007f8814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 10106: 007f8df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 10107: 00730c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 10108: 007d3a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 10109: 00523ca0 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 10109: 00523d40 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 10110: 007cad04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 10111: 004cae30 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 10111: 004caed0 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 10112: 007ce098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 10113: 007f9d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 10114: 001b3924 300 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 10115: 004d50d0 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ - 10116: 00331550 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ + 10115: 004d5170 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 10116: 003315f0 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 10117: 007f9066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 10118: 007f83a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 10119: 00590c54 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 10119: 00590cf4 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 10120: 007c606c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 10121: 007c9a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 10122: 007f8916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 10123: 007f9328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 10124: 007d493c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 10125: 007f90aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 10126: 00401c6c 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 10126: 00401d0c 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 10127: 007d3d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 10128: 0020bb18 92 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 10129: 001ccff8 16 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ - 10130: 005c5c14 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 10130: 005c5cb4 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 10131: 007c4040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 10132: 00263724 732 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 10133: 0024eca8 268 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ - 10134: 00353678 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ + 10134: 00353718 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 10135: 002086e8 112 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 10136: 007c2090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 10137: 001c0c98 196 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 10138: 005c1a00 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 10138: 005c1aa0 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 10139: 007f88d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 10140: 005143d4 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 10140: 00514474 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ 10141: 00738cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ 10142: 0030717c 476 FUNC GLOBAL DEFAULT 12 sparc_cpu_gdb_read_register │ │ │ │ - 10143: 005359fc 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ - 10144: 0054fe08 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 10143: 00535a9c 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 10144: 0054fea8 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ 10145: 007c84c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 10146: 005080e0 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 10146: 00508180 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 10147: 0020ec0c 596 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 10148: 0050c430 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 10149: 004db3f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 10148: 0050c4d0 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 10149: 004db494 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ 10150: 007ccd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CMP_EVENT │ │ │ │ - 10151: 005a93a0 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 10151: 005a9440 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ 10152: 007c89a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 10153: 007f9c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 10154: 007f82fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 10155: 0056e3c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ - 10156: 00387844 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ - 10157: 00591140 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 10155: 0056e468 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 10156: 003878e4 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ + 10157: 005911e0 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 10158: 0026e8c0 184 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 10159: 001bc0b4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 10160: 007c38ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 10161: 007ce268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 10162: 007c1a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 10163: 0057decc 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 10163: 0057df6c 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 10164: 007f8122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 10165: 007f9470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 10166: 001c0384 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ - 10167: 004f0c44 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 10167: 004f0ce4 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 10168: 0021c7a0 228 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 10169: 00734210 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 10170: 007cb67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 10171: 007cdae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ 10172: 007f8d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 10173: 00524a48 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 10174: 00554604 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ - 10175: 00405220 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 10173: 00524ae8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 10174: 005546a4 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 10175: 004052c0 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 10176: 007f974c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ 10177: 00238f58 56 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 10178: 0073b52c 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 10179: 007c3484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ - 10180: 004dc368 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 10180: 004dc408 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 10181: 002bd740 316 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 10182: 007d0768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 10183: 007f8890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 10184: 007d00a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 10185: 004ead08 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 10185: 004eada8 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 10186: 002dbd78 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ - 10187: 005be520 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 10187: 005be5c0 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 10188: 007c6c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 10189: 00734d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 10190: 0026b3a8 60 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 10191: 007cfbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ - 10192: 00517ee0 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 10192: 00517f80 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 10193: 007d46fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 10194: 007cda08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 10195: 0024a014 836 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 10196: 007c1948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 10197: 007f91e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 10198: 007f82b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 10199: 003f89d8 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 10199: 003f8a78 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 10200: 001c94a4 372 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ - 10201: 004ecda0 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 10201: 004ece40 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 10202: 007f854e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 10203: 007f834e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ - 10204: 0035732c 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ + 10204: 003573cc 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 10205: 001c1054 184 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ - 10206: 0058c0ec 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 10206: 0058c18c 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 10207: 001ce5b8 88 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ - 10208: 0055f194 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 10208: 0055f234 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 10209: 007f9f68 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 10210: 003fbbc4 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 10210: 003fbc64 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 10211: 007d2750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ - 10212: 005340a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 10212: 00534140 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 10213: 001c3e88 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 10214: 007d14bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 10215: 007ca9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 10216: 007f9b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 10217: 0054ee40 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ - 10218: 0034efb8 276 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ - 10219: 004e04e0 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 10220: 0055f24c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 10217: 0054eee0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 10218: 0034f058 276 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ + 10219: 004e0580 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 10220: 0055f2ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 10221: 001d4fcc 56 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 10222: 007d0178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 10223: 002aefe8 156 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 10224: 004be614 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 10224: 004be6b4 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ 10225: 007f8150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_IO_URING_SUBMIT_DSTATE │ │ │ │ - 10226: 0054ee9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 10226: 0054ef3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 10227: 002f0948 208 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ 10228: 007c8788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 10229: 00737b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ - 10230: 00371cc0 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ + 10230: 00371d60 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 10231: 0073418c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ - 10232: 003532a8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ + 10232: 00353348 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 10233: 002e79dc 1028 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ - 10234: 004eca70 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ - 10235: 004ba1f0 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 10234: 004ecb10 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 10235: 004ba290 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ 10236: 007cf748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 10237: 007f8aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 10238: 0029c03c 576 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 10239: 0050bd78 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ - 10240: 00577948 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ - 10241: 003513a8 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ - 10242: 0055938c 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 10239: 0050be18 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 10240: 005779e8 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 10241: 00351448 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ + 10242: 0055942c 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 10243: 007c7014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ - 10244: 004e5d54 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 10244: 004e5df4 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 10245: 007f8d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 10246: 007c5d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ - 10247: 0043c7d8 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 10247: 0043c878 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 10248: 0017d84c 1048 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 10249: 001b67a8 268 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 10250: 002080b8 40 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 10251: 004e2158 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 10251: 004e21f8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 10252: 007f951c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 10253: 007f8bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ - 10254: 003a7890 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 10255: 0036d7cc 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 10254: 003a7930 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ + 10255: 0036d86c 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 10256: 007f8f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ 10257: 007f98fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 10258: 0058763c 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 10258: 005876dc 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ 10259: 007c6814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 10260: 007f886e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 10261: 007fa31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 10262: 007f8d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 10263: 005b08ac 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 10263: 005b094c 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 10264: 007f9886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ - 10265: 00519d6c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 10266: 00539854 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 10267: 004054cc 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ - 10268: 004dabb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ - 10269: 006f0ed0 20 OBJECT GLOBAL DEFAULT 14 gdb_static_features │ │ │ │ + 10265: 00519e0c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 10266: 005398f4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 10267: 0040556c 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 10268: 004dac50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 10269: 006f0f70 20 OBJECT GLOBAL DEFAULT 14 gdb_static_features │ │ │ │ 10270: 007cf918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 10271: 0056fb9c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 10272: 00364780 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 10271: 0056fc3c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 10272: 00364820 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 10273: 007d32f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 10274: 001b57a8 8 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ 10275: 007c7d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ - 10276: 003f55b0 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 10276: 003f5650 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 10277: 007232b4 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 10278: 007f8f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 10279: 007230c8 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ - 10280: 00367d9c 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 10280: 00367e3c 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ 10281: 007c5c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 10282: 007d42c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 10283: 007f9566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ 10284: 007c26f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 10285: 003cca88 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 10286: 003d304c 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ - 10287: 00438e94 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 10288: 00591f80 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 10285: 003ccb28 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 10286: 003d30ec 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 10287: 00438f34 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 10288: 00592020 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 10289: 007d4388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ - 10290: 0057038c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 10290: 0057042c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 10291: 007f8746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 10292: 007c3d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 10293: 007d2380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 10294: 007f9da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 10295: 0021d300 224 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ - 10296: 005a1958 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ - 10297: 0032c564 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ + 10296: 005a19f8 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 10297: 0032c604 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ 10298: 007f9a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 10299: 007d1f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 10300: 00721328 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ - 10301: 00399a38 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ + 10301: 00399ad8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 10302: 007d4288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ 10303: 0073bf40 132 OBJECT GLOBAL DEFAULT 24 helper_info_udiv │ │ │ │ - 10304: 0040789c 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 10304: 0040793c 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 10305: 007f9ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 10306: 007f8410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ - 10307: 00333384 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ + 10307: 00333424 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 10308: 007d0d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 10309: 007f9962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 10310: 001c1424 216 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 10311: 005ad02c 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ - 10312: 005912a8 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 10311: 005ad0cc 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 10312: 00591348 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 10313: 007f94d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ - 10314: 00471358 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 10314: 004713f8 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 10315: 007ce088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 10316: 007f8afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ - 10317: 005bc98c 92 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 10318: 005d4cec 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 10319: 004eb528 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 10320: 00588600 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 10321: 00432240 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 10317: 005bca2c 92 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 10318: 005d4d8c 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 10319: 004eb5c8 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 10320: 005886a0 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 10321: 004322e0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 10322: 00736eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 10323: 007c22d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 10324: 001cb264 140 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 10325: 007f7fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 10326: 007f8180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ - 10327: 004e3e7c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ - 10328: 005d6ef8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 10327: 004e3f1c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 10328: 005d6f98 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 10329: 002ce734 244 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 10330: 001cb054 124 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 10331: 0051e348 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 10331: 0051e3e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 10332: 007c95b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 10333: 007f8aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 10334: 004d5e48 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 10334: 004d5ee8 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 10335: 007d2d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ - 10336: 005391f4 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 10336: 00539294 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 10337: 007cb83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ - 10338: 0041bf0c 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 10338: 0041bfac 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 10339: 0072308c 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 10340: 00734108 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 10341: 0056028c 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ - 10342: 0051e2ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 10341: 0056032c 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 10342: 0051e38c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ 10343: 007f8fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 10344: 002a7fac 172 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 10345: 0057be90 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 10345: 0057bf30 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 10346: 007c48e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 10347: 006b0ddc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 10347: 006b0e7c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 10348: 007c3cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ - 10349: 003c8fd8 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 10349: 003c9078 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 10350: 007caa04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ 10351: 001cb444 248 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 10352: 007ce5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 10353: 001bde1c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 10354: 007ce148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 10355: 00737414 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 10356: 007f9ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 10357: 005357fc 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 10357: 0053589c 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 10358: 007c8058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 10359: 007c6dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ - 10360: 003a7224 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 10361: 003f8a8c 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 10362: 0050d154 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 10360: 003a72c4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ + 10361: 003f8b2c 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 10362: 0050d1f4 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 10363: 007f813a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 10364: 007f864e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ 10365: 001be93c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ - 10366: 0058fe04 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 10366: 0058fea4 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 10367: 007f9500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ - 10368: 004e19d4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 10368: 004e1a74 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 10369: 007c5cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 10370: 0046f2f0 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 10370: 0046f390 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 10371: 002763f4 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 10372: 007f87b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 10373: 00482720 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 10373: 004827c0 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ 10374: 007f86de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 10375: 007c9964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 10376: 007c6ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 10377: 007f8ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ 10378: 007f9602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_MEM_FAULT_CPU_INDEX_DSTATE │ │ │ │ 10379: 007fa34c 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 10380: 0055afd8 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 10381: 005887b8 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 10380: 0055b078 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 10381: 00588858 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 10382: 007cc38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 10383: 007ce418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 10384: 007ce018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 10385: 00732848 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 10386: 0056d364 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 10386: 0056d404 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 10387: 007ca664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 10388: 004d0cc4 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 10388: 004d0d64 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 10389: 007d453c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ 10390: 007ce278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 10391: 007c5504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 10392: 007c4a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 10393: 002dc32c 288 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 10394: 007f8aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 10395: 007c59f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 10396: 007d34d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ - 10397: 0038cd54 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ + 10397: 0038cdf4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 10398: 007f94d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 10399: 00732008 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ 10400: 007c2de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 10401: 003ee068 348 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 10401: 003ee108 348 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 10402: 007c2c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 10403: 005b6d6c 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 10403: 005b6e0c 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 10404: 007cfae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ - 10405: 00426eb4 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 10405: 00426f54 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 10406: 007c6cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 10407: 007f8716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 10408: 007cac04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 10409: 007ce848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 10410: 007c377c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 10411: 00591a9c 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 10412: 004d4264 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 10411: 00591b3c 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 10412: 004d4304 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 10413: 007c1f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 10414: 007f8c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ - 10415: 005bba68 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 10415: 005bbb08 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 10416: 00208cec 116 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 10417: 005ac0d4 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 10418: 004fa9bc 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 10417: 005ac174 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 10418: 004faa5c 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 10419: 0020a5fc 596 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 10420: 007c1e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ - 10421: 004d5f90 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 10421: 004d6030 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 10422: 007f9994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 10423: 007f96b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 10424: 007f8124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 10425: 007c7134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 10426: 007f9c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 10427: 00424328 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ - 10428: 003b32ac 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 10429: 005bfb78 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 10427: 004243c8 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 10428: 003b334c 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 10429: 005bfc18 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ 10430: 001c5060 76 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 10431: 007cc21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 10432: 0022edf8 520 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 10433: 002ba3fc 1756 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 10434: 00724898 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ - 10435: 0043181c 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 10435: 004318bc 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 10436: 007f8ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 10437: 007fa2c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 10438: 007d0c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 10439: 004dc4d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 10439: 004dc578 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 10440: 007f91f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_IOMMU_BAD_ADDR_DSTATE │ │ │ │ - 10441: 003f77dc 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 10441: 003f787c 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 10442: 007f8ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_IRQ_DSTATE │ │ │ │ 10443: 007cdbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 10444: 007c392c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 10445: 005e27f0 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 10446: 005d6b9c 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 10447: 006d3bd8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ - 10448: 005b09dc 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 10445: 005e2890 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 10446: 005d6c3c 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 10447: 006d3c78 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 10448: 005b0a7c 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 10449: 007cc6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 10450: 007f8738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 10451: 007d01a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 10452: 007d2ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ - 10453: 00564ab8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 10453: 00564b58 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 10454: 00265620 228 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 10455: 007f8840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 10456: 003b28e8 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 10456: 003b2988 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 10457: 002d261c 40 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ - 10458: 00362ff4 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 10458: 00363094 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 10459: 002568dc 128 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ 10460: 007f9cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 10461: 007f902e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ - 10462: 00524e08 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 10462: 00524ea8 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 10463: 007f7f79 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 10464: 0072421c 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 10465: 007c3f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 10466: 007f8cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 10467: 007c9d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 10468: 007f9980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ - 10469: 003a9fb0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ + 10469: 003aa050 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 10470: 007d4228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ - 10471: 00538cc4 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 10471: 00538d64 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 10472: 007f8432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 10473: 005b99e8 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 10474: 005309d0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 10473: 005b9a88 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 10474: 00530a70 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 10475: 007d180c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 10476: 007c3f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 10477: 007c2380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 10478: 007f8f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 10479: 007f88ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ 10480: 007f894a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 10481: 007d24f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 10482: 007f8e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ - 10483: 0039b680 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ + 10483: 0039b720 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 10484: 007c5f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 10485: 0058896c 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 10485: 00588a0c 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 10486: 007f9f85 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ - 10487: 004195b8 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 10487: 00419658 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 10488: 001c4210 36 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 10489: 007c19a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 10490: 007cb8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ - 10491: 0059aaa8 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ + 10491: 0059ab48 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ 10492: 002cdaf8 32 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 10493: 007ce3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 10494: 007f9576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 10495: 007f943e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 10496: 005df564 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 10496: 005df604 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 10497: 001c911c 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 10498: 00480ce4 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 10498: 00480d84 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ 10499: 007c3ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ 10500: 007f8236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ 10501: 003076f8 112 FUNC GLOBAL DEFAULT 12 helper_tsubcctv │ │ │ │ - 10502: 003acf8c 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 10502: 003ad02c 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 10503: 007c9264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ - 10504: 005b65b8 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 10504: 005b6658 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 10505: 002bc074 360 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ - 10506: 005d6c5c 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 10507: 00590e74 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ - 10508: 003546a0 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ + 10506: 005d6cfc 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 10507: 00590f14 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 10508: 00354740 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 10509: 007c96d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 10510: 007f8760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 10511: 0029be54 144 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 10512: 007f8452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 10513: 007f89f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 10514: 007f96cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 10515: 005db284 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 10515: 005db324 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 10516: 007f94f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 10517: 007d07a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 10518: 007f86ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 10519: 007ca754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 10520: 007f9520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ - 10521: 004048e0 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 10521: 00404980 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ 10522: 007f86da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 10523: 003630fc 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 10523: 0036319c 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 10524: 007f8bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 10525: 007c8978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 10526: 007f9344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 10527: 002dbf74 248 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 10528: 005674f4 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ - 10529: 0032dee0 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 10530: 0036d560 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 10528: 00567594 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 10529: 0032df80 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ + 10530: 0036d600 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 10531: 00738410 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 10532: 0072b748 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ - 10533: 004312a8 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 10533: 00431348 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ 10534: 007f7fad 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 10535: 007c8598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 10536: 007d06b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 10537: 007f96ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 10538: 007d1ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 10539: 002de4ac 208 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 10540: 003f8930 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 10541: 005481ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 10540: 003f89d0 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 10541: 0054828c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ 10542: 007f9596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ - 10543: 0056b780 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 10544: 004e529c 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 10543: 0056b820 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 10544: 004e533c 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 10545: 00737e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 10546: 003c02c8 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 10546: 003c0368 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 10547: 007c8918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 10548: 007cbcfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 10549: 007c38fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 10550: 007cbf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 10551: 0050b82c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 10552: 003c0008 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 10553: 0053f5bc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 10551: 0050b8cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 10552: 003c00a8 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 10553: 0053f65c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ 10554: 007c3330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 10555: 007f9898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 10556: 00426810 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ - 10557: 00508554 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 10556: 004268b0 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 10557: 005085f4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 10558: 007f8144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ - 10559: 0036a6c4 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ - 10560: 00399c18 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ - 10561: 00359178 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ - 10562: 003b9484 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 10559: 0036a764 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 10560: 00399cb8 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ + 10561: 00359218 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 10562: 003b9524 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 10563: 007f91d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 10564: 00424c58 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 10565: 00586420 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ - 10566: 005c8ddc 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ - 10567: 0033e468 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ - 10568: 005a7834 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 10564: 00424cf8 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 10565: 005864c0 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 10566: 005c8e7c 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 10567: 0033e508 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ + 10568: 005a78d4 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 10569: 002dbf00 8 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 10570: 007f8a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 10571: 0017ef70 96 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 10572: 002196d0 80 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 10573: 007f9904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 10574: 002a690c 28 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ - 10575: 006e4c10 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 10575: 006e4cb0 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 10576: 007f8480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 10577: 0029b6a4 568 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ - 10578: 004e4e98 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 10579: 004058ec 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 10578: 004e4f38 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 10579: 0040598c 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 10580: 002a9988 548 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 10581: 007cc50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ - 10582: 005914a4 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 10582: 00591544 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 10583: 007f82ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ - 10584: 003e8808 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ - 10585: 00330368 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ + 10584: 003e88a8 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 10585: 00330408 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 10586: 007f8604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 10587: 00566cc8 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 10587: 00566d68 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 10588: 007c8318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 10589: 007f901e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 10590: 007c9404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ - 10591: 0039bb50 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ + 10591: 0039bbf0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 10592: 007d0498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 10593: 007d2390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 10594: 00552d84 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 10594: 00552e24 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 10595: 007c6b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 10596: 00409334 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 10596: 004093d4 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 10597: 007c6c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 10598: 007cb9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 10599: 007bc1a8 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 10600: 007f9b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 10601: 007f8110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 10602: 00561d04 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 10602: 00561da4 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 10603: 007d4258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 10604: 007c70f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 10605: 001be028 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 10606: 0056b658 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 10606: 0056b6f8 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 10607: 007c35b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 10608: 00570b1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 10609: 00564410 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 10610: 0045ebec 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 10608: 00570bbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 10609: 005644b0 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 10610: 0045ec8c 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 10611: 007f8926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 10612: 0059e28c 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 10612: 0059e32c 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 10613: 007c1714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 10614: 004bfa38 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 10614: 004bfad8 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 10615: 001ca23c 80 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ - 10616: 003c10c4 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 10617: 0053fdc0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 10616: 003c1164 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 10617: 0053fe60 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 10618: 007fa2d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ - 10619: 003f5fb8 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 10619: 003f6058 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ 10620: 001beb60 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 10621: 004ec8f0 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 10622: 00426c54 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 10621: 004ec990 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 10622: 00426cf4 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 10623: 002f67f0 348 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 10624: 00422a20 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 10624: 00422ac0 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ 10625: 007cb59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 10626: 007f98ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 10627: 007f92f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 10628: 007cbd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 10629: 007c6f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 10630: 002689a4 8 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 10631: 0020f634 220 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 10632: 007d3c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ - 10633: 004e76b8 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 10633: 004e7758 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 10634: 007326bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 10635: 001b5f50 424 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 10636: 00291b14 20 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 10637: 004f2c44 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ - 10638: 004b5c7c 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ + 10637: 004f2ce4 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 10638: 004b5d1c 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ 10639: 00730220 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 10640: 00281794 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ - 10641: 005210a8 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 10641: 00521148 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 10642: 007d0ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 10643: 007d42e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 10644: 003bf4a4 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 10644: 003bf544 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 10645: 007c3c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 10646: 007f9780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 10647: 007c6a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 10648: 007f884e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 10649: 007d2200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 10650: 00731e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ 10651: 00726558 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 10652: 007f9abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 10653: 007f90c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 10654: 00275ed8 588 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ - 10655: 005d4a38 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 10655: 005d4ad8 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 10656: 007cffe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 10657: 007f9cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 10658: 007c52e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 10659: 007c95a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 10660: 007cdf58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 10661: 007d452c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 10662: 007f9b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 10663: 005c5a04 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ - 10664: 005e24ac 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 10663: 005c5aa4 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 10664: 005e254c 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 10665: 007c393c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 10666: 001c824c 196 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 10667: 007f930a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ - 10668: 00573d28 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 10668: 00573dc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 10669: 007f897c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ - 10670: 003a9e54 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ + 10670: 003a9ef4 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ 10671: 001d15a0 308 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 10672: 002b5798 536 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 10673: 0026fd28 408 FUNC GLOBAL DEFAULT 12 qdev_set_id │ │ │ │ - 10674: 0032989c 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ + 10674: 0032993c 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ 10675: 00736f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_le │ │ │ │ 10676: 00286e84 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_name │ │ │ │ 10677: 007f9460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EXIT_DSTATE │ │ │ │ 10678: 007f09ec 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 10679: 007fa270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 10680: 007d31e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 10681: 007cc9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ 10682: 007cd230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_EVENT │ │ │ │ - 10683: 0059b768 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 10683: 0059b808 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ 10684: 007cc8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 10685: 007cb93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 10686: 007f946a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 10687: 00256ab8 140 FUNC GLOBAL DEFAULT 12 audio_define │ │ │ │ 10688: 007f809c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ 10689: 007f8f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 10690: 005aecf4 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 10690: 005aed94 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 10691: 007f9c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 10692: 007d24a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 10693: 007fa2c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ 10694: 007cb5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ 10695: 007f95fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ 10696: 007f8c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_DSTATE │ │ │ │ 10697: 007f9488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_WRITEW_DSTATE │ │ │ │ - 10698: 003a80c4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ + 10698: 003a8164 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ 10699: 002f3544 212 FUNC GLOBAL DEFAULT 12 replay_save_instructions │ │ │ │ 10700: 002253a0 108 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_correctable_error │ │ │ │ 10701: 007d0338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 10702: 002aa734 208 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 10703: 00737498 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 10704: 007c6c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 10705: 007fa328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 10706: 005b1f64 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 10706: 005b2004 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 10707: 007f82a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ - 10708: 003300a0 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ - 10709: 00340264 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ + 10708: 00330140 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ + 10709: 00340304 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 10710: 007f8148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 10711: 002d9144 188 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 10712: 002a7d54 80 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ - 10713: 0049c700 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 10713: 0049c7a0 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 10714: 007f8238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 10715: 007c1d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 10716: 007cdef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 10717: 005156d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 10717: 00515778 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 10718: 007d2dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 10719: 001ab08c 412 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 10720: 004fa294 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 10720: 004fa334 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ 10721: 0025a650 228 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 10722: 001ad548 252 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 10723: 007f7fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 10724: 007f8728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 10725: 007f90d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 10726: 005c8990 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 10726: 005c8a30 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 10727: 00237dc8 416 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 10728: 007ced94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 10729: 007231c4 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 10730: 007f82f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 10731: 007f9166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 10732: 007f8b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 10733: 007c8508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 10734: 005db0b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 10735: 004bf0c8 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 10736: 003ec414 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 10734: 005db158 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 10735: 004bf168 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 10736: 003ec4b4 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 10737: 007f9452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 10738: 007c7de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 10739: 005af084 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 10739: 005af124 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 10740: 001af838 248 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 10741: 00411474 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 10741: 00411514 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 10742: 007f9cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 10743: 007cc77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 10744: 002f052c 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 10745: 007c4fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ - 10746: 0036484c 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 10746: 003648ec 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 10747: 007d39e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 10748: 007cea28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 10749: 005b733c 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 10749: 005b73dc 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 10750: 007f9474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 10751: 007f985e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ - 10752: 0038775c 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ - 10753: 0055d970 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 10752: 003877fc 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ + 10753: 0055da10 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 10754: 0023399c 80 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 10755: 007cb5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 10756: 0026b21c 144 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ - 10757: 005bf88c 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 10757: 005bf92c 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ 10758: 00723cd8 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ - 10759: 00577d64 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 10759: 00577e04 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 10760: 00277668 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 10761: 002bd6a4 156 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 10762: 005c8cbc 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 10762: 005c8d5c 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 10763: 007d4358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 10764: 0071ff9c 2280 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 10765: 005ad4b4 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 10765: 005ad554 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 10766: 007c4994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 10767: 002f6ab8 8 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 10768: 0047b610 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 10768: 0047b6b0 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 10769: 007d2ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ - 10770: 0038cde8 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ + 10770: 0038ce88 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 10771: 001c9944 500 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 10772: 007f9b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 10773: 001c4234 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ - 10774: 00358dc0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ + 10774: 00358e60 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 10775: 007d471c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 10776: 007f9af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 10777: 0054f73c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 10777: 0054f7dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ 10778: 001bb878 40 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 10779: 007f9ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 10780: 00572760 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 10780: 00572800 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ 10781: 007c6f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 10782: 007cc0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 10783: 007212d4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ - 10784: 00425b48 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ - 10785: 00386a44 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ + 10784: 00425be8 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 10785: 00386ae4 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 10786: 007c43b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 10787: 007f803c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ - 10788: 0050c9c0 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 10788: 0050ca60 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 10789: 007f97b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 10790: 007f998a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 10791: 007f9cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ - 10792: 00519b80 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 10792: 00519c20 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 10793: 007fa218 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 10794: 004e40bc 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 10794: 004e415c 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 10795: 007f9902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 10796: 00513da4 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ - 10797: 00594230 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 10796: 00513e44 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 10797: 005942d0 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 10798: 007f8d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 10799: 00290afc 572 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 10800: 001be238 160 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 10801: 007d0728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 10802: 002a63b0 128 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 10803: 007f9422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 10804: 007f9888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 10805: 007d358c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 10806: 007ca994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 10807: 007d2710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ - 10808: 003a29a4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 10809: 004d9cf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 10808: 003a2a44 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ + 10809: 004d9d94 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 10810: 007f86b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 10811: 007f8876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 10812: 007f90ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 10813: 007c3af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 10814: 001e8534 204 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 10815: 007f8382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 10816: 002f070c 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ 10817: 007f86aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 10818: 00578164 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 10819: 0057ad04 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 10818: 00578204 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 10819: 0057ada4 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 10820: 007cf7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 10821: 007f909c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 10822: 007f90ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 10823: 00233eb4 64 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 10824: 0028167c 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 10825: 001bed88 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 10826: 001cd75c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ - 10827: 003bb8b0 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ - 10828: 00511dec 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 10829: 00362f68 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 10827: 003bb950 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 10828: 00511e8c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 10829: 00363008 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 10830: 007f8108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ - 10831: 005aa17c 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 10832: 005264c0 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 10831: 005aa21c 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 10832: 00526560 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 10833: 007f8ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 10834: 0022eaec 8 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 10835: 007f8252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 10836: 001b4f6c 304 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 10837: 001fd3fc 8 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 10838: 007f94d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 10839: 00222d4c 216 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 10840: 007ce048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ - 10841: 0039ae14 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 10842: 00422c60 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 10843: 005d976c 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 10841: 0039aeb4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ + 10842: 00422d00 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 10843: 005d980c 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 10844: 007cba3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 10845: 0029569c 484 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 10846: 007f7e4c 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 10847: 005daf48 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 10848: 00599e18 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 10847: 005dafe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 10848: 00599eb8 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 10849: 007f9640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 10850: 007d59e8 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ 10851: 002bf2b0 172 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 10852: 007f8162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 10853: 007ca8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 10854: 007f824a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 10855: 0051b03c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 10855: 0051b0dc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 10856: 007d174c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 10857: 0042a628 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 10857: 0042a6c8 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 10858: 007f8330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 10859: 005262e4 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 10859: 00526384 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 10860: 007f99bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 10861: 007cfab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 10862: 007ce798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 10863: 004ea6c0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ - 10864: 005a2f64 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 10865: 004e49c8 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 10863: 004ea760 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 10864: 005a3004 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 10865: 004e4a68 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 10866: 007f96ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 10867: 002f8710 108 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 10868: 005906dc 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 10868: 0059077c 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 10869: 007f940c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 10870: 002fc800 816 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 10871: 00520ea8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ - 10872: 003877a8 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ - 10873: 00320ac0 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ + 10871: 00520f48 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 10872: 00387848 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ + 10873: 00320b5c 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 10874: 007f9802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 10875: 007c50f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ 10876: 001c50ac 180 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ - 10877: 003a2b68 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ + 10877: 003a2c08 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ 10878: 007f93d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 10879: 007c7bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ - 10880: 0053a9c8 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 10881: 004dc7b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 10880: 0053aa68 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 10881: 004dc858 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 10882: 001bb5f0 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ - 10883: 0034fbd0 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ + 10883: 0034fc70 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ 10884: 007f8a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ - 10885: 0051fb58 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 10885: 0051fbf8 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 10886: 007cc66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 10887: 007cfe68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 10888: 007f9ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ 10889: 007d08a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 10890: 007f92a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_DSTATE │ │ │ │ - 10891: 004b9068 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 10892: 003ce390 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ - 10893: 0034afc0 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ + 10891: 004b9108 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 10892: 003ce430 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 10893: 0034b060 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 10894: 007c5b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 10895: 002a0680 24 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ 10896: 007d128c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 10897: 007265f8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ - 10898: 005c0e80 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 10899: 005c9cfc 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 10898: 005c0f20 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 10899: 005c9d9c 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 10900: 007c64c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ - 10901: 0039bf70 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ + 10901: 0039c010 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ 10902: 007f949c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 10903: 0056b198 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 10904: 003eb038 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 10903: 0056b238 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 10904: 003eb0d8 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 10905: 007cf718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 10906: 007ce678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ - 10907: 0037c9e4 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ + 10907: 0037ca84 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 10908: 007cec48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 10909: 004ee6e8 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ - 10910: 003a39f0 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ - 10911: 004798b0 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 10912: 0054f1d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 10909: 004ee788 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 10910: 003a3a90 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ + 10911: 00479950 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 10912: 0054f278 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 10913: 007f827a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ - 10914: 003aa344 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ + 10914: 003aa3e4 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 10915: 00737ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 10916: 005345a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 10917: 0043ba2c 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 10916: 00534648 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 10917: 0043bacc 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 10918: 007f86bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 10919: 007f854c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 10920: 0034f59c 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ + 10920: 0034f63c 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 10921: 001e2678 232 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 10922: 007c82d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ 10923: 007f928c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_CTRL2_DSTATE │ │ │ │ - 10924: 0035d118 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 10925: 004ee628 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 10924: 0035d1b8 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 10925: 004ee6c8 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 10926: 002b67cc 176 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 10927: 007f889c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 10928: 007f96e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 10929: 007f97e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 10930: 005711d4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 10930: 00571274 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 10931: 00723948 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ - 10932: 004b741c 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 10933: 005815cc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 10932: 004b74bc 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 10933: 0058166c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 10934: 007c8038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 10935: 007c2020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 10936: 007d0378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 10937: 0073a610 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 10938: 003d5478 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 10938: 003d5518 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 10939: 007f8b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 10940: 007d0cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 10941: 007f86be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ 10942: 007c54e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 10943: 00724444 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ 10944: 002b6758 116 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_guest_unplug_pending │ │ │ │ - 10945: 003291e0 1052 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ + 10945: 00329280 1052 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 10946: 007cc20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 10947: 007c2250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 10948: 007f9732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 10949: 004df800 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 10949: 004df8a0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 10950: 001fd404 4 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ 10951: 002aa00c 64 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ - 10952: 00321ce0 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ + 10952: 00321d7c 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 10953: 007356b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ 10954: 007c4a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 10955: 005a06e8 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 10956: 004cc164 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 10957: 00360698 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 10955: 005a0788 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 10956: 004cc204 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 10957: 00360738 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 10958: 007d304c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ - 10959: 005be3b0 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 10960: 0043221c 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 10959: 005be450 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 10960: 004322bc 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 10961: 001bbec0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 10962: 0056d224 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ - 10963: 006e4c48 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 10964: 0055bba0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 10962: 0056d2c4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 10963: 006e4ce8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 10964: 0055bc40 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 10965: 007f8bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 10966: 002fd674 488 FUNC GLOBAL DEFAULT 12 sparc_cpu_tlb_fill │ │ │ │ 10967: 007f9646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 10968: 007f996a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 10969: 007cae18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 10970: 0017bc78 32 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ 10971: 007f91b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 10972: 007cda38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 10973: 007f840a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ - 10974: 00369e58 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 10975: 006d3ab8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 10974: 00369ef8 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 10975: 006d3b58 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 10976: 007f8f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 10977: 002bd4f4 92 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ - 10978: 0035e654 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 10978: 0035e6f4 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 10979: 007cb55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ - 10980: 005495bc 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 10980: 0054965c 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 10981: 00292de0 308 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 10982: 007c2420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 10983: 00724170 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 10984: 005351b8 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 10984: 00535258 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 10985: 007d305c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 10986: 002f8828 80 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 10987: 007f9222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_INVALID_HPET_CFG_DSTATE │ │ │ │ - 10988: 003b3040 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ - 10989: 00575d38 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 10988: 003b30e0 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 10989: 00575dd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ 10990: 0073a40c 8 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 10991: 007f9084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 10992: 00415c0c 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 10992: 00415cac 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 10993: 007f8aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 10994: 007ce7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 10995: 007fa2c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 10996: 007f7f88 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ - 10997: 004cc300 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 10997: 004cc3a0 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 10998: 007f8b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 10999: 007c9cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 11000: 005b1f34 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 11000: 005b1fd4 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 11001: 007f9c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 11002: 007f9d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ 11003: 0026b194 136 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 11004: 005cd690 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 11004: 005cd730 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 11005: 007f8ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ 11006: 007d1920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 11007: 005cd060 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 11007: 005cd100 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 11008: 00233604 452 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 11009: 005cd240 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 11009: 005cd2e0 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ 11010: 007d1c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN_HELPER_NO_SWITCH_PSTATE_EVENT │ │ │ │ - 11011: 003b3adc 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 11011: 003b3b7c 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 11012: 007c3ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 11013: 0041921c 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 11013: 004192bc 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 11014: 007ca1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 11015: 007f8bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 11016: 007cda58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 11017: 00268d20 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 11018: 007d455c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 11019: 007c2340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 11020: 00545a94 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 11020: 00545b34 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 11021: 001cddfc 136 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 11022: 007cb58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 11023: 007c4864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 11024: 002f4fdc 328 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ 11025: 007f8bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 11026: 005bbbf8 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 11027: 00523220 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 11028: 004edaf0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 11026: 005bbc98 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 11027: 005232c0 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 11028: 004edb90 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 11029: 007d2490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 11030: 002762c4 84 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 11031: 00592d88 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 11032: 004df56c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 11031: 00592e28 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 11032: 004df60c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 11033: 007cf728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 11034: 007f8e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 11035: 00268e94 320 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 11036: 007d267c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 11037: 00276158 36 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ 11038: 00268ab8 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 11039: 007c86d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 11040: 007f8e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 11041: 007c5344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 11042: 00598500 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ - 11043: 00690468 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ - 11044: 003aa664 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ + 11042: 005985a0 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 11043: 00690508 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 11044: 003aa704 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 11045: 00724b24 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 11046: 007f83c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 11047: 007f9a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 11048: 002dbb8c 104 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 11049: 007f914e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 11050: 00249b2c 392 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 11051: 007f8684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 11052: 007d469c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 11053: 007f8118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 11054: 0035e6ac 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 11054: 0035e74c 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 11055: 001dfa14 464 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 11056: 001b57e8 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 11057: 002fcec0 524 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 11058: 007f8744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 11059: 001c4910 196 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 11060: 007f8630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_GET_DSTATE │ │ │ │ 11061: 007c17e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_EVENT │ │ │ │ - 11062: 0038e42c 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ + 11062: 0038e4cc 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ 11063: 007f97f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 11064: 007f801a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 11065: 007d0128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ - 11066: 003317cc 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 11067: 005d6edc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 11066: 0033186c 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ + 11067: 005d6f7c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 11068: 007d31b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 11069: 00723838 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 11070: 00292da8 32 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 11071: 007c6b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 11072: 007f9b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 11073: 007cead8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 11074: 001fc1c0 180 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ - 11075: 005651f8 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 11075: 00565298 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 11076: 001b5850 8 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ 11077: 007f9b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 11078: 002777e0 76 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 11079: 00524488 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 11079: 00524528 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 11080: 007f7fbc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 11081: 007f80dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 11082: 005a9ecc 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 11082: 005a9f6c 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 11083: 007fa2e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 11084: 007d11ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 11085: 007f8e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 11086: 007d59d4 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 11087: 001b67a0 8 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 11088: 007ce628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ - 11089: 0050c1d4 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ - 11090: 0056ba30 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 11089: 0050c274 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 11090: 0056bad0 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 11091: 007cb68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 11092: 007f9742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 11093: 003b3b94 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ - 11094: 004b7260 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ - 11095: 003f7c48 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 11093: 003b3c34 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 11094: 004b7300 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 11095: 003f7ce8 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 11096: 007fa294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 11097: 007d2d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_EVENT │ │ │ │ 11098: 007ceac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 11099: 007f912a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 11100: 007f953e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 11101: 001a9bbc 344 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 11102: 0050486c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 11102: 0050490c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ 11103: 007d113c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 11104: 007f8588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 11105: 00599300 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 11105: 005993a0 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 11106: 007ef850 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 11107: 00577288 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ - 11108: 00690464 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ - 11109: 0038e73c 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ + 11107: 00577328 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 11108: 00690504 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 11109: 0038e7dc 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 11110: 007ccea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_READ_EVENT │ │ │ │ 11111: 007d3178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 11112: 002083b4 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 11113: 007f910c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 11114: 007f9c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 11115: 001cff98 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 11116: 002f794c 104 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 11117: 00296aec 376 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 11118: 007ce168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ - 11119: 0055d33c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 11119: 0055d3dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 11120: 007c50b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ - 11121: 00461904 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 11122: 0053ab7c 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 11121: 004619a4 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 11122: 0053ac1c 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ 11123: 007c9884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ - 11124: 00564e50 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 11125: 005877d4 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 11124: 00564ef0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 11125: 00587874 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 11126: 007f8e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 11127: 007cf4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 11128: 007f8dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ - 11129: 003ab674 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 11130: 00529a20 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 11129: 003ab714 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ + 11130: 00529ac0 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 11131: 001c5c40 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 11132: 007cd8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 11133: 005d40d8 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 11133: 005d4178 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 11134: 007f8f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 11135: 002f2fe0 100 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 11136: 007c7b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 11137: 0025c8e8 868 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ - 11138: 00367750 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 11138: 003677f0 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 11139: 007f92c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 11140: 007c16c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 11141: 007f9a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INT_HELPER_WRITE_SOFTINT_DSTATE │ │ │ │ 11142: 007d0c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 11143: 007f9958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 11144: 007d25fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 11145: 004eb204 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 11145: 004eb2a4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 11146: 007f8a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 11147: 007c6994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 11148: 005bb298 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 11148: 005bb338 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ 11149: 001b31c0 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 11150: 002bdb90 24 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ - 11151: 003565c8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ + 11151: 00356668 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 11152: 007f9976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 11153: 007c2330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 11154: 00562a84 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 11154: 00562b24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 11155: 007f8ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 11156: 007f8bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 11157: 002dd90c 476 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 11158: 001d0ffc 76 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ - 11159: 0035e758 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 11159: 0035e7f8 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 11160: 007f8d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 11161: 00367844 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ - 11162: 004f7044 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 11161: 003678e4 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 11162: 004f70e4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 11163: 001e8764 164 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 11164: 001dffc4 80 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 11165: 007c9bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ - 11166: 00392808 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ + 11166: 003928a8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 11167: 007f973a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 11168: 005726cc 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 11168: 0057276c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 11169: 007f9794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 11170: 007f81dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 11171: 00359158 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 11171: 003591f8 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 11172: 007c7284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ - 11173: 004d7de4 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 11174: 003c4e48 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 11173: 004d7e84 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 11174: 003c4ee8 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 11175: 007c33c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ - 11176: 0031b47c 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ + 11176: 0031b518 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 11177: 00207f70 60 FUNC GLOBAL DEFAULT 12 ptimer_free │ │ │ │ 11178: 007f819c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 11179: 00314428 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ - 11180: 005b0b68 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 11179: 003144c4 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 11180: 005b0c08 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 11181: 007f99fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ - 11182: 003f5b90 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 11182: 003f5c30 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 11183: 007c5e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 11184: 007ce768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 11185: 007d0d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 11186: 007ce498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 11187: 003c2948 1240 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ - 11188: 003b33b4 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 11187: 003c29e8 1240 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 11188: 003b3454 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 11189: 007cff18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 11190: 001e17c8 904 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 11191: 007f7e84 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ - 11192: 003b3bf0 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ - 11193: 0059e3ec 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ + 11192: 003b3c90 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 11193: 0059e48c 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ 11194: 002f063c 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 11195: 007cc03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 11196: 007f984c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 11197: 005a6aa8 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ - 11198: 004d9fd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 11197: 005a6b48 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 11198: 004da074 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 11199: 0026c7f8 256 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 11200: 00208548 216 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 11201: 007f89d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ - 11202: 0045cfc4 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ - 11203: 003f7f1c 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 11202: 0045d064 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 11203: 003f7fbc 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ 11204: 007f95aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ - 11205: 0039349c 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ + 11205: 0039353c 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 11206: 002aad84 40 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 11207: 0050b210 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 11207: 0050b2b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ 11208: 007f8576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 11209: 007ca4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ 11210: 007c28ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ 11211: 007c3ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 11212: 007f955c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ - 11213: 003235c8 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ - 11214: 003efee4 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ - 11215: 003cca58 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 11213: 00323664 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ + 11214: 003eff84 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 11215: 003ccaf8 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 11216: 007d3448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 11217: 007c88f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 11218: 00520e38 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 11219: 003cd500 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 11218: 00520ed8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 11219: 003cd5a0 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 11220: 002f0568 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 11221: 007f85ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ 11222: 007cce50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_READ_EVENT │ │ │ │ - 11223: 00430aa8 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 11224: 005b1110 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 11223: 00430b48 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 11224: 005b11b0 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 11225: 00723720 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 11226: 00724964 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 11227: 007c83d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 11228: 007c4360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 11229: 006d0474 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 11229: 006d0514 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 11230: 007cc7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ - 11231: 004684a0 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 11231: 00468540 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 11232: 007f9152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 11233: 00542b90 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ - 11234: 006e4be4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 11235: 006d0470 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ - 11236: 0035ccfc 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 11237: 005ae2c0 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 11238: 004da1fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 11233: 00542c30 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 11234: 006e4c84 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 11235: 006d0510 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 11236: 0035cd9c 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 11237: 005ae360 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 11238: 004da29c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 11239: 007f8c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 11240: 004282ec 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 11240: 0042838c 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 11241: 007f9d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 11242: 007f8304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 11243: 005979d0 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 11243: 00597a70 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 11244: 007f8002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 11245: 00732efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 11246: 007d3e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 11247: 007f0a68 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ 11248: 00269290 140 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 11249: 003edc20 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 11249: 003edcc0 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 11250: 007f9310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 11251: 00256d78 200 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 11252: 007f9a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 11253: 007c1638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 11254: 007c8008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 11255: 007ca194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 11256: 007c1608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 11257: 003b20c8 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 11257: 003b2168 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 11258: 002fb28c 112 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 11259: 007f8624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 11260: 007c6bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ 11261: 007f85fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ - 11262: 0032cacc 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ + 11262: 0032cb6c 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 11263: 007f8b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ - 11264: 00524768 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 11264: 00524808 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 11265: 007c9d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 11266: 00564150 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 11266: 005641f0 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 11267: 00735524 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 11268: 007c5d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ - 11269: 005a86cc 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 11269: 005a876c 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 11270: 007f915e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ 11271: 007f8d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 11272: 007f9be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 11273: 00223548 112 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 11274: 007f9878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ - 11275: 003517cc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ + 11275: 0035186c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 11276: 007d10dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ - 11277: 006b0c94 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 11277: 006b0d34 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 11278: 0021e35c 4 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 11279: 007f8134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 11280: 002f041c 272 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 11281: 0056f4e4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 11281: 0056f584 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 11282: 007cbbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 11283: 005603cc 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 11283: 0056046c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 11284: 002f2dc4 148 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 11285: 002fe01c 64 FUNC GLOBAL DEFAULT 12 hmp_info_tlb │ │ │ │ 11286: 007be0d0 428 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 11287: 00304f30 668 FUNC GLOBAL DEFAULT 12 sparc_cpu_list │ │ │ │ 11288: 007d2310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 11289: 007cfa38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 11290: 001fd494 8 FUNC GLOBAL DEFAULT 12 acpi_ghes_present │ │ │ │ - 11291: 0038d3e0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ - 11292: 004d5450 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 11291: 0038d480 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ + 11292: 004d54f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ 11293: 0017e254 352 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 11294: 001b5a18 64 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 11295: 00528d40 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ - 11296: 0055d834 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 11297: 005bbf5c 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 11298: 003b3dbc 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 11295: 00528de0 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 11296: 0055d8d4 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 11297: 005bbffc 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 11298: 003b3e5c 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 11299: 007cdb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 11300: 001c415c 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 11301: 007f8f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 11302: 007d18f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ - 11303: 0038829c 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ + 11303: 0038833c 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ 11304: 007d494c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_BH_CB_EVENT │ │ │ │ 11305: 001cdb78 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_draw_submitted │ │ │ │ 11306: 007f82ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_DSTATE │ │ │ │ 11307: 007cc09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 11308: 007cbbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 11309: 00735734 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 11310: 007d49d8 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ - 11311: 00564244 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ - 11312: 00480f68 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 11313: 003b61f0 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ - 11314: 003bf758 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 11311: 005642e4 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 11312: 00481008 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 11313: 003b6290 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 11314: 003bf7f8 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 11315: 007c8838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ 11316: 002333dc 552 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 11317: 001c9934 16 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 11318: 007231f8 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ - 11319: 0038f4f4 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ + 11319: 0038f594 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 11320: 007f9068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ - 11321: 005abe64 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 11321: 005abf04 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 11322: 00723764 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 11323: 00525ebc 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 11323: 00525f5c 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 11324: 007f905a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 11325: 007f83c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 11326: 007f9052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 11327: 007f9756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ - 11328: 0040a290 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 11328: 0040a330 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 11329: 007f8b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ - 11330: 0052b1e8 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 11331: 0039b1ec 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ + 11330: 0052b288 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 11331: 0039b28c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 11332: 007f8450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 11333: 007cb004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 11334: 005ac1dc 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 11334: 005ac27c 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 11335: 007f835a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 11336: 007fa2ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 11337: 002f1804 956 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ - 11338: 005b60f8 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ - 11339: 003722c8 72 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ + 11338: 005b6198 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 11339: 00372368 72 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 11340: 007c55a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ - 11341: 0053ca1c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 11341: 0053cabc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 11342: 007cd818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 11343: 0047be68 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 11343: 0047bf08 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 11344: 007c73e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 11345: 0036072c 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 11345: 003607cc 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 11346: 007d103c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 11347: 007d35ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 11348: 007f99e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ - 11349: 00355ee0 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ + 11349: 00355f80 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 11350: 007cbffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 11351: 007d2370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ - 11352: 005d42a4 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 11352: 005d4344 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 11353: 007c23a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 11354: 003cd394 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 11355: 00434d7c 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 11354: 003cd434 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 11355: 00434e1c 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 11356: 007f8594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 11357: 007f882e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 11358: 005962d8 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 11358: 00596378 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 11359: 007f95c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 11360: 007c9434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ - 11361: 003201cc 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ + 11361: 00320268 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ 11362: 007cd170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_SET_SCALER_EVENT │ │ │ │ - 11363: 0055a08c 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ - 11364: 005cd044 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 11365: 0057be74 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ - 11366: 0031f848 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 11367: 0035d0c0 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 11363: 0055a12c 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 11364: 005cd0e4 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 11365: 0057bf14 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 11366: 0031f8e4 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ + 11367: 0035d160 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ 11368: 007c4a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 11369: 0071a8c4 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ 11370: 007f9950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 11371: 007ca304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 11372: 001a7a64 2168 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ - 11373: 004e9bc0 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 11373: 004e9c60 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 11374: 007f9700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 11375: 0051c698 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 11375: 0051c738 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 11376: 002a0598 232 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 11377: 007f8c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 11378: 007c4944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 11379: 004ef100 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 11379: 004ef1a0 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 11380: 002f2bc4 132 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 11381: 007c20a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 11382: 001acb34 296 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 11383: 007c3d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 11384: 007c1ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 11385: 003f127c 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 11385: 003f131c 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 11386: 007f961a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 11387: 007c55f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ - 11388: 0039110c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ + 11388: 003911ac 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ 11389: 001cc9d4 336 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 11390: 007d12ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 11391: 001c9b38 140 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 11392: 007f9d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 11393: 002fa758 360 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 11394: 007c80a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 11395: 007d16dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 11396: 007f8e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 11397: 007f99b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ - 11398: 005362ac 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 11399: 004787cc 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ - 11400: 00352aac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ - 11401: 0039a754 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ - 11402: 004b4888 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 11398: 0053634c 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 11399: 0047886c 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 11400: 00352b4c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ + 11401: 0039a7f4 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ + 11402: 004b4928 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ 11403: 002a0f80 624 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 11404: 004188a8 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 11404: 00418948 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 11405: 0021d214 132 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ - 11406: 00352fe4 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ + 11406: 00353084 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 11407: 007c3150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ - 11408: 0031442c 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 11408: 003144c8 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 11409: 0072441c 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ - 11410: 004dfc68 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ - 11411: 0038fb0c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ + 11410: 004dfd08 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 11411: 0038fbac 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 11412: 007f8f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 11413: 007f8a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 11414: 007f9d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ - 11415: 00434de4 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 11416: 0049bb28 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 11417: 00359558 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 11415: 00434e84 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 11416: 0049bbc8 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 11417: 003595f8 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 11418: 007bbf78 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 11419: 007c82a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 11420: 007f930c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 11421: 007cfa28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 11422: 003cca70 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 11422: 003ccb10 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 11423: 007c1558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 11424: 0027782c 616 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 11425: 007f8404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 11426: 007c2660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ 11427: 00214fd4 136 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 11428: 0050b0fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 11428: 0050b19c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 11429: 007d0248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 11430: 007f826e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 11431: 007ce1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ - 11432: 003948d8 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ - 11433: 0057bd28 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 11432: 00394978 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ + 11433: 0057bdc8 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 11434: 007c5864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 11435: 007c5664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ - 11436: 003585a4 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ + 11436: 00358644 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 11437: 007f9b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 11438: 00737bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 11439: 0036188c 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 11439: 0036192c 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 11440: 007c3240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 11441: 002bf1f4 188 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 11442: 00218fd0 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ - 11443: 00426ea4 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 11443: 00426f44 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 11444: 007fa26c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ - 11445: 00403890 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 11445: 00403930 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 11446: 007f8164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 11447: 007c2630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 11448: 007f8b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 11449: 007d2260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 11450: 00210414 1396 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 11451: 007f95ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 11452: 007f9746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 11453: 0055e318 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 11453: 0055e3b8 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 11454: 007c6f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 11455: 00523b8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 11455: 00523c2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 11456: 007f7fc7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 11457: 001c5820 252 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 11458: 001d8a70 124 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 11459: 00362540 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 11459: 003625e0 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 11460: 007f9b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 11461: 007f9a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 11462: 007cf5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 11463: 007f8d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 11464: 007f8520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ - 11465: 0032db28 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ - 11466: 0059a928 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ + 11465: 0032dbc8 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ + 11466: 0059a9c8 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ 11467: 007c18c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 11468: 007f918a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ - 11469: 004c08c8 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 11469: 004c0968 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 11470: 007f9536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 11471: 007d4068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 11472: 007c9af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 11473: 007d2f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ - 11474: 00312c28 176 FUNC GLOBAL DEFAULT 12 helper_restore │ │ │ │ + 11474: 00312cc4 176 FUNC GLOBAL DEFAULT 12 helper_restore │ │ │ │ 11475: 007f8cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 11476: 007f9d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 11477: 007f9a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MMU_HELPER_TFAULT_DSTATE │ │ │ │ 11478: 007c7564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 11479: 007ce5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 11480: 001ae860 240 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 11481: 00576bf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 11481: 00576c94 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 11482: 007f9142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 11483: 007f9c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 11484: 001fa034 296 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 11485: 001acc5c 292 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 11486: 007f9a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 11487: 0027691c 188 FUNC GLOBAL DEFAULT 12 qemu_system_reset_request │ │ │ │ 11488: 007f8600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_DSTATE │ │ │ │ 11489: 00733a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax8 │ │ │ │ - 11490: 0039c120 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ + 11490: 0039c1c0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 11491: 007cc04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 11492: 007cc3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 11493: 007f7ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 11494: 007ccab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INT_HELPER_ICACHE_FREEZE_EVENT │ │ │ │ 11495: 001cddcc 48 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ 11496: 00738728 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 11497: 007f81b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 11498: 007c7294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 11499: 002652c0 584 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 11500: 004f2eb0 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 11500: 004f2f50 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 11501: 007ca234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 11502: 007f83f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 11503: 007d47ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 11504: 0017bc58 32 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 11505: 007c92e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 11506: 0020fee4 220 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 11507: 004d6fa8 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 11508: 005bf7e8 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ - 11509: 0038d854 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ + 11507: 004d7048 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 11508: 005bf888 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 11509: 0038d8f4 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 11510: 0022b118 244 FUNC GLOBAL DEFAULT 12 grlib_apb_pnp_add_entry │ │ │ │ 11511: 007f8de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 11512: 007c97a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ - 11513: 00394a28 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ + 11513: 00394ac8 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 11514: 007c49a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 11515: 007f8422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 11516: 007f8b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 11517: 001d1424 164 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 11518: 007f8dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 11519: 004f30fc 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ - 11520: 0057bfdc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 11521: 003b8894 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 11519: 004f319c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 11520: 0057c07c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 11521: 003b8934 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 11522: 007d178c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ 11523: 001c5bb0 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 11524: 007ce3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 11525: 004db844 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 11525: 004db8e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 11526: 007caa64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 11527: 007c8a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 11528: 003609d0 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ - 11529: 00552610 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 11528: 00360a70 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 11529: 005526b0 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 11530: 007d5c24 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ - 11531: 005a91ac 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 11532: 004d1d5c 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 11533: 00432180 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ - 11534: 0031ab94 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 11535: 00517660 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 11531: 005a924c 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 11532: 004d1dfc 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 11533: 00432220 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 11534: 0031ac30 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ + 11535: 00517700 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 11536: 001b09b8 236 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ 11537: 007d4fe0 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ - 11538: 005c7ef4 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 11538: 005c7f94 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ 11539: 007cf708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 11540: 001bfa70 176 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ 11541: 007f9ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 11542: 007f8a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ - 11543: 00598108 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 11543: 005981a8 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 11544: 007f7fcc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 11545: 002d3040 712 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ - 11546: 00550948 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 11546: 005509e8 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 11547: 007c2100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ 11548: 002b0dbc 64 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 11549: 00255af4 904 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 11550: 007f96b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 11551: 007cee34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 11552: 007cc23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 11553: 005984a8 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 11553: 00598548 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 11554: 007f7fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 11555: 007f8bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 11556: 004dc19c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 11556: 004dc23c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 11557: 002ce640 244 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ - 11558: 004d562c 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 11558: 004d56cc 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 11559: 00231988 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ 11560: 00306010 136 FUNC GLOBAL DEFAULT 12 helper_fqtod │ │ │ │ - 11561: 00395228 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 11562: 003f04b8 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 11561: 003952c8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ + 11562: 003f0558 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 11563: 007f9c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 11564: 001ac1ec 272 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 11565: 007f8010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 11566: 003b26f8 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 11566: 003b2798 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 11567: 003061fc 132 FUNC GLOBAL DEFAULT 12 helper_fqtoi │ │ │ │ - 11568: 005344f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 11569: 004059f0 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 11570: 005a6370 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 11568: 00534590 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 11569: 00405a90 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 11570: 005a6410 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 11571: 007c3bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 11572: 007c96e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ - 11573: 003e2cfc 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 11574: 0051c7d0 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 11575: 0042774c 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 11573: 003e2d9c 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 11574: 0051c870 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 11575: 004277ec 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 11576: 00265de4 552 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 11577: 007cf988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 11578: 003ce378 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 11578: 003ce418 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 11579: 00305ec8 132 FUNC GLOBAL DEFAULT 12 helper_fqtos │ │ │ │ 11580: 002c8538 6364 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 11581: 00738fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 11582: 007f8d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 11583: 007c7a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 11584: 007f935a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 11585: 007f8a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 11586: 005cace8 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 11586: 005cad88 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 11587: 001b3494 292 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 11588: 007239b8 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 11589: 007f9920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 11590: 007cc2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 11591: 007f9530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 11592: 0038d2a0 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 11593: 00431b8c 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 11592: 0038d340 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ + 11593: 00431c2c 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 11594: 007d59d8 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 11595: 007d0828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 11596: 007f8ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 11597: 0050bc84 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 11598: 0044a95c 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ - 11599: 005c1f78 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 11597: 0050bd24 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 11598: 0044a9fc 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 11599: 005c2018 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 11600: 007cfd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 11601: 007c1f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ - 11602: 00536870 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 11603: 005764c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 11602: 00536910 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 11603: 00576564 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 11604: 007355a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 11605: 007f92ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ - 11606: 00435768 708 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ - 11607: 005a7950 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 11606: 00435808 708 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 11607: 005a79f0 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 11608: 007cc35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 11609: 007d47dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 11610: 0028214c 1524 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 11611: 007386a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 11612: 007f90a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 11613: 001bfe8c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 11614: 005d8cc0 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ - 11615: 005392c0 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 11614: 005d8d60 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 11615: 00539360 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 11616: 00233bac 352 FUNC GLOBAL DEFAULT 12 chrp_nvram_create_system_partition │ │ │ │ 11617: 0020ac20 212 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 11618: 007f8f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ - 11619: 0055f6cc 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 11619: 0055f76c 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 11620: 007337c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 11621: 007c70d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 11622: 00268544 44 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 11623: 001fd47c 8 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ - 11624: 00391a44 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 11625: 005466b0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ - 11626: 00375010 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ + 11624: 00391ae4 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ + 11625: 00546750 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 11626: 003750b0 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 11627: 007f9680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ - 11628: 0057503c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 11628: 005750dc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 11629: 007f8cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ - 11630: 005913a4 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 11631: 004234a8 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 11632: 004d14a8 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 11630: 00591444 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 11631: 00423548 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 11632: 004d1548 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 11633: 00268ae0 164 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 11634: 007f8a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 11635: 007f8294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 11636: 0052582c 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 11636: 005258cc 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 11637: 00231c08 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 11638: 007f7fb6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 11639: 007cad24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 11640: 007c5ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 11641: 004246f0 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 11641: 00424790 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ 11642: 007f80ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 11643: 001c4010 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 11644: 001fd474 8 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ - 11645: 0038ceb8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ + 11645: 0038cf58 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 11646: 001ac2fc 256 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ 11647: 007c41f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_STATE_EVENT │ │ │ │ 11648: 007c2030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_PAGES_EVENT │ │ │ │ 11649: 007f8946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_DSTATE │ │ │ │ 11650: 007f8b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_WRITE_DSTATE │ │ │ │ 11651: 007d0898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 11652: 007c7374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 11653: 007d366c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 11654: 0071bbfc 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ - 11655: 00374e54 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ - 11656: 00598688 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ - 11657: 0055d4c8 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 11658: 004f0dc4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 11655: 00374ef4 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ + 11656: 00598728 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 11657: 0055d568 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 11658: 004f0e64 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 11659: 007f9420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 11660: 007d359c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ - 11661: 0032a5cc 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ + 11661: 0032a66c 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 11662: 007f87ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 11663: 007cc40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 11664: 007c37bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ - 11665: 0059ddcc 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 11665: 0059de6c 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 11666: 007f81d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 11667: 007f9b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 11668: 007d0528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 11669: 007ce198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ 11670: 007f9238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_READ_DSTATE │ │ │ │ 11671: 007f931e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 11672: 002571fc 280 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 11673: 004e6634 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 11673: 004e66d4 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 11674: 007c53a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 11675: 007f95fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 11676: 002b59b0 720 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 11677: 0057fcb0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ - 11678: 0051316c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 11679: 005dae34 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 11680: 00577870 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 11681: 004f3f68 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 11677: 0057fd50 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 11678: 0051320c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 11679: 005daed4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 11680: 00577910 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 11681: 004f4008 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 11682: 007f9b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 11683: 007d177c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ - 11684: 004b4adc 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 11684: 004b4b7c 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 11685: 0073373c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ - 11686: 004db8a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 11686: 004db940 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 11687: 00739070 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 11688: 00197f44 200 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 11689: 007213a0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 11690: 007d2b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_FINALIZE_EVENT │ │ │ │ 11691: 007ccac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEON3_RESET_IRQ_EVENT │ │ │ │ 11692: 007d2270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 11693: 00321fe8 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ + 11693: 00322084 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 11694: 00738ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 11695: 007c5c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ - 11696: 00323718 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ - 11697: 00570b78 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 11696: 003237b4 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ + 11697: 00570c18 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 11698: 007f9d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ - 11699: 0031b220 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ + 11699: 0031b2bc 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 11700: 002cead4 224 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 11701: 007f8f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 11702: 002e8218 124 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 11703: 007f8166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 11704: 003f9ecc 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 11704: 003f9f6c 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 11705: 007f8c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 11706: 007d3e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ - 11707: 0040a264 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 11707: 0040a304 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 11708: 007c9d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 11709: 007f8aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 11710: 0056a854 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 11710: 0056a8f4 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 11711: 007f83cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ - 11712: 00391854 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 11713: 0068fd94 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 11712: 003918f4 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ + 11713: 0068fe34 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 11714: 007212f8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 11715: 001a85c8 400 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ 11716: 007cc2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ - 11717: 00540568 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 11717: 00540608 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ 11718: 00271438 236 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 11719: 007d0ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 11720: 003d02e4 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 11720: 003d0384 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 11721: 007f8646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 11722: 0026c8f8 688 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ - 11723: 0032c62c 296 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 11724: 0050d69c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 11725: 005267dc 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 11723: 0032c6cc 296 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ + 11724: 0050d73c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 11725: 0052687c 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 11726: 007d24b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 11727: 00402c5c 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 11727: 00402cfc 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 11728: 007fa2b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 11729: 001c02c0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 11730: 007f9a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 11731: 007f9380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 11732: 004dff38 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ - 11733: 0054099c 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 11732: 004dffd8 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 11733: 00540a3c 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 11734: 007d38d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 11735: 007f9d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 11736: 00513f30 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 11737: 0051e068 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 11736: 00513fd0 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 11737: 0051e108 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 11738: 002d39dc 228 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ - 11739: 005b0b58 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 11740: 0049ca2c 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 11739: 005b0bf8 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 11740: 0049cacc 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 11741: 007c2ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 11742: 0047b594 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 11743: 0040a2a4 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ - 11744: 005709ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 11745: 00552290 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 11742: 0047b634 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 11743: 0040a344 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 11744: 00570a4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 11745: 00552330 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 11746: 00723d4c 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 11747: 007f9730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ 11748: 002d8df0 220 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ - 11749: 005a2c9c 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ - 11750: 005c44cc 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ - 11751: 005220d0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 11749: 005a2d3c 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 11750: 005c456c 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 11751: 00522170 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ 11752: 007f98da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ 11753: 0022eb14 8 FUNC GLOBAL DEFAULT 12 vhost_set_vring_enable │ │ │ │ 11754: 007f987c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 11755: 003bb650 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 11756: 005a95b8 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 11755: 003bb6f0 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 11756: 005a9658 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 11757: 007ca094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 11758: 00231e98 200 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 11759: 007c4420 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 11760: 007f85c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ - 11761: 00390820 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ + 11761: 003908c0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 11762: 007f8582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 11763: 007f975e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 11764: 001ac3fc 252 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 11765: 003c03a0 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ - 11766: 00358240 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ + 11765: 003c0440 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 11766: 003582e0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 11767: 007ceb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 11768: 002ce18c 196 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 11769: 007c2da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ - 11770: 0050f324 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 11770: 0050f3c4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 11771: 007cbcec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ - 11772: 004d34d4 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 11773: 006d0454 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 11774: 003f540c 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ - 11775: 003b2304 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 11772: 004d3574 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 11773: 006d04f4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 11774: 003f54ac 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 11775: 003b23a4 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 11776: 007c1768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 11777: 00593b38 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 11778: 0059a17c 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 11779: 00538e00 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 11777: 00593bd8 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 11778: 0059a21c 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 11779: 00538ea0 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 11780: 001fd454 8 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 11781: 004ececc 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 11782: 004da64c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 11781: 004ecf6c 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 11782: 004da6ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 11783: 007f8bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 11784: 003b8244 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 11785: 003b2900 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ - 11786: 00411644 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 11784: 003b82e4 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 11785: 003b29a0 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 11786: 004116e4 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 11787: 0021c6c4 220 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 11788: 0036da3c 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 11788: 0036dadc 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 11789: 007ca564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 11790: 007f8c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 11791: 007d0108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 11792: 007f92c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 11793: 007f9324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 11794: 007c6654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 11795: 007f9008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 11796: 007f9b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 11797: 002e7f20 428 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 11798: 007c7364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 11799: 00407b10 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 11799: 00407bb0 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 11800: 007f98c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 11801: 007c5674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ - 11802: 0059e3e0 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ - 11803: 005c26d0 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ - 11804: 00357efc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ + 11802: 0059e480 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ + 11803: 005c2770 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 11804: 00357f9c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 11805: 007f94d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 11806: 007f922c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_WRITE_DSTATE │ │ │ │ 11807: 00736628 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 11808: 007f9ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ 11809: 007d140c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ - 11810: 0046a570 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 11810: 0046a610 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 11811: 007cf458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 11812: 007d489c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ 11813: 002cd900 68 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ 11814: 00307554 40 FUNC GLOBAL DEFAULT 12 helper_debug │ │ │ │ - 11815: 006d3ae8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 11815: 006d3b88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 11816: 00737c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 11817: 007f925e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_DSTATE │ │ │ │ 11818: 002a9e68 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 11819: 007336b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 11820: 005c1f60 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 11820: 005c2000 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 11821: 007f96d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ - 11822: 00354bdc 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ + 11822: 00354c7c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 11823: 007c9554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 11824: 007ef896 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_target_c │ │ │ │ 11825: 007fa308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 11826: 007c3360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 11827: 002f6ac4 4 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 11828: 007c4b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 11829: 007cff38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 11830: 002a06f8 48 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 11831: 007d08c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 11832: 005a84e4 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 11832: 005a8584 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 11833: 007f885e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ - 11834: 005b9d54 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 11835: 00524bc0 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 11834: 005b9df4 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 11835: 00524c60 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 11836: 0026a9f4 180 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 11837: 00513348 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 11837: 005133e8 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 11838: 007d2864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 11839: 005151b8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 11839: 00515258 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 11840: 007d2bc8 244 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 11841: 0072a088 2448 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 11842: 007f8e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 11843: 007c6fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 11844: 007f93c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 11845: 007c4814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 11846: 007d0068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 11847: 007fa33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 11848: 005b6b48 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ - 11849: 00404710 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 11848: 005b6be8 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ + 11849: 004047b0 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 11850: 007f8f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 11851: 007c8aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ - 11852: 0042429c 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 11852: 0042433c 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 11853: 007f9c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ - 11854: 00340114 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ + 11854: 003401b4 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ 11855: 007d1960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 11856: 007f8998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 11857: 0017dec4 72 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 11858: 005c24d4 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 11859: 005a06e4 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ - 11860: 004e7648 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 11858: 005c2574 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 11859: 005a0784 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 11860: 004e76e8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 11861: 007c2ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 11862: 007cac84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 11863: 007c2130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 11864: 007f9c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 11865: 004e0c5c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 11865: 004e0cfc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 11866: 0017dc90 48 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 11867: 00579eec 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ - 11868: 0050f740 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 11867: 00579f8c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 11868: 0050f7e0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ 11869: 002db76c 44 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ - 11870: 0039b3d8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ - 11871: 0054ed88 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 11870: 0039b478 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ + 11871: 0054ee28 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 11872: 0073c0cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_tsubcctv │ │ │ │ 11873: 00266fa8 284 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 11874: 007f87a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ - 11875: 00331d14 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ + 11875: 00331db4 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 11876: 007f80ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 11877: 007f8038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ 11878: 007cf868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 11879: 002ce538 264 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 11880: 002dc53c 104 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 11881: 00558610 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 11881: 005586b0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 11882: 007c8558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 11883: 007c6604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 11884: 001e031c 340 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ 11885: 007c6ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 11886: 0059d444 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 11886: 0059d4e4 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 11887: 007c8618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 11888: 007c9384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ - 11889: 003fb6dc 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ + 11889: 003fb77c 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ 11890: 00736b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 11891: 007d59f0 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ 11892: 0024e7d0 4 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 11893: 007c2650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 11894: 0071ef38 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 11895: 004f5074 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 11895: 004f5114 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 11896: 007ce378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ - 11897: 00321ff0 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ - 11898: 004d9d50 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 11899: 005364e0 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 11900: 004d5284 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 11901: 004d6b4c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 11897: 0032208c 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ + 11898: 004d9df0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 11899: 00536580 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 11900: 004d5324 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 11901: 004d6bec 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 11902: 007f8e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 11903: 0050b324 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ - 11904: 0031fd68 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ + 11903: 0050b3c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 11904: 0031fe04 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 11905: 007f8686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 11906: 002fc25c 56 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 11907: 007f8136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 11908: 00539870 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 11908: 00539910 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 11909: 007d2bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ 11910: 001b1db0 324 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 11911: 002687fc 180 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ - 11912: 0037f494 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ + 11912: 0037f534 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 11913: 0073a474 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 11914: 007d1d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MMU_HELPER_TMISS_EVENT │ │ │ │ 11915: 007f855c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ - 11916: 0053e968 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 11916: 0053ea08 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 11917: 0022eaa8 8 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 11918: 007f8632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ - 11919: 005680b4 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 11920: 005719d8 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 11921: 003cd198 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 11919: 00568154 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 11920: 00571a78 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 11921: 003cd238 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 11922: 007f8868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 11923: 007f7fa8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 11924: 007c43a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 11925: 007d1910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ - 11926: 00430d90 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 11927: 0049c7c4 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 11928: 00582aa0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 11926: 00430e30 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 11927: 0049c864 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 11928: 00582b40 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 11929: 0026c2dc 632 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 11930: 00737078 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 11931: 00520244 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 11931: 005202e4 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 11932: 00307768 68 FUNC GLOBAL DEFAULT 12 helper_power_down │ │ │ │ - 11933: 00431fd8 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 11933: 00432078 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 11934: 007d2fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 11935: 007f91d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 11936: 00219730 64 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 11937: 007f94da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 11938: 007f85a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 11939: 0021173c 164 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 11940: 007d1ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 11941: 007f8ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ - 11942: 0054c87c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ - 11943: 0054f234 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 11942: 0054c91c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 11943: 0054f2d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 11944: 007f835e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 11945: 005a76b8 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ - 11946: 003c0c78 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 11945: 005a7758 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 11946: 003c0d18 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 11947: 001bcc34 152 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ - 11948: 00352904 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ + 11948: 003529a4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 11949: 0020e038 140 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 11950: 007d3be4 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ - 11951: 003a99b0 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ + 11951: 003a9a50 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 11952: 007f9924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ - 11953: 0055b6d4 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 11953: 0055b774 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 11954: 007f8d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ - 11955: 0032a990 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ + 11955: 0032aa30 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 11956: 002a6430 944 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 11957: 0033b720 656 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ + 11957: 0033b7c0 656 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 11958: 007f9626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 11959: 002de654 380 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 11960: 001bc168 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 11961: 00533e78 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ - 11962: 003e8758 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 11963: 00564d98 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 11961: 00533f18 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 11962: 003e87f8 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 11963: 00564e38 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 11964: 007c27a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ 11965: 001bf66c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 11966: 007f97dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 11967: 005a1e4c 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 11968: 005cb4e0 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 11967: 005a1eec 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 11968: 005cb580 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 11969: 00732cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ - 11970: 004fd8f8 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 11970: 004fd998 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 11971: 007d106c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 11972: 00431f48 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 11972: 00431fe8 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 11973: 007f8692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ - 11974: 00426a64 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 11975: 00541264 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 11976: 004e1730 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 11974: 00426b04 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 11975: 00541304 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 11976: 004e17d0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 11977: 007c20d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ 11978: 001b2498 360 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 11979: 007f8886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 11980: 0027617c 80 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 11981: 001f826c 636 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ - 11982: 00346bec 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 11983: 003c8ef0 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 11984: 006d3b48 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 11982: 00346c8c 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ + 11983: 003c8f90 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 11984: 006d3be8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 11985: 007c16a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 11986: 0026cd78 308 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ - 11987: 0034f0cc 276 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ + 11987: 0034f16c 276 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 11988: 007bbf48 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ - 11989: 00468a54 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ - 11990: 00480d40 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 11989: 00468af4 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 11990: 00480de0 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ 11991: 002f4838 60 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 11992: 004dbda8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 11992: 004dbe48 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 11993: 007f9b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 11994: 003d54ac 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 11994: 003d554c 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 11995: 007cc00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 11996: 007fa347 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ - 11997: 005bbefc 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ + 11997: 005bbf9c 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ 11998: 007c16b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ 11999: 007f9b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 12000: 002b8640 6764 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 12001: 00577630 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 12002: 00419b2c 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 12001: 005776d0 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 12002: 00419bcc 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 12003: 007c39bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 12004: 002a1b28 80 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 12005: 007c6db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 12006: 007f8952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ - 12007: 005a168c 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 12008: 00435328 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ - 12009: 00363078 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 12010: 003f4630 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 12007: 005a172c 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 12008: 004353c8 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 12009: 00363118 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 12010: 003f46d0 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 12011: 007d0c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 12012: 007ce6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ 12013: 0028c390 220 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 12014: 007f80be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 12015: 007f84dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 12016: 007cd7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 12017: 007c2bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 12018: 007f8634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 12019: 001b1748 236 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 12020: 00556168 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 12020: 00556208 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 12021: 001f9404 344 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ - 12022: 00360ac0 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 12022: 00360b60 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 12023: 002bc950 296 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ - 12024: 0056a298 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 12025: 0054e58c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 12024: 0056a338 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 12025: 0054e62c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 12026: 007f9228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_READ_DSTATE │ │ │ │ 12027: 007f9b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 12028: 00593ca8 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 12028: 00593d48 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 12029: 001bd93c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 12030: 007c3c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ - 12031: 0055fb8c 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 12031: 0055fc2c 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 12032: 0073a404 8 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 12033: 007c28cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ 12034: 007f929a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_HIT_DSTATE │ │ │ │ 12035: 0024e90c 104 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 12036: 003b3f00 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 12036: 003b3fa0 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 12037: 007d12dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 12038: 00208464 88 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 12039: 007cfcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 12040: 0057c8cc 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ - 12041: 003f877c 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 12040: 0057c96c 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 12041: 003f881c 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 12042: 002f88dc 672 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 12043: 007d2b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 12044: 005c7918 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 12044: 005c79b8 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 12045: 007f9a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC64_CPU_CHECK_IRQS_SET_IRQ_DSTATE │ │ │ │ 12046: 007f9018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ 12047: 007cfc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 12048: 007c84d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 12049: 007f9448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 12050: 002d830c 196 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 12051: 004303dc 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 12051: 0043047c 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 12052: 007fa320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 12053: 004f51b8 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 12054: 005305d0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 12055: 004d9b28 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ - 12056: 0051ee58 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 12057: 00519928 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 12053: 004f5258 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 12054: 00530670 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 12055: 004d9bc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 12056: 0051eef8 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 12057: 005199c8 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 12058: 007c4be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 12059: 007f84c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 12060: 007f86ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ - 12061: 00321620 560 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ + 12061: 003216bc 560 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 12062: 007cff98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ - 12063: 00422cbc 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ - 12064: 004d61ac 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ - 12065: 00542d00 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 12063: 00422d5c 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 12064: 004d624c 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 12065: 00542da0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ 12066: 007f8798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ - 12067: 005986d8 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 12067: 00598778 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 12068: 007cac54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_READ_EVENT │ │ │ │ 12069: 007c1fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 12070: 003646d8 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 12070: 00364778 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 12071: 007c5d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ - 12072: 00403318 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 12072: 004033b8 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 12073: 001fee8c 552 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 12074: 00723a04 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 12075: 007f9540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 12076: 007f8f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 12077: 007f7f86 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 12078: 004d4560 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 12078: 004d4600 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 12079: 001ff900 44 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 12080: 00254adc 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 12081: 007f8aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 12082: 00594144 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 12082: 005941e4 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 12083: 007f9182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 12084: 007cdb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ 12085: 001f71b8 84 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 12086: 00519c48 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 12086: 00519ce8 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 12087: 007f832c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 12088: 00512754 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 12088: 005127f4 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 12089: 007c1798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 12090: 007cf828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 12091: 00215a04 3300 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 12092: 0028c03c 96 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ - 12093: 0054f0c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 12093: 0054f164 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 12094: 007fa336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 12095: 007f88d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 12096: 007c9ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 12097: 001b2d84 360 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 12098: 007ce9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 12099: 007ca334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 12100: 0017eacc 496 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 12101: 004de054 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 12101: 004de0f4 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 12102: 007f88da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 12103: 007d16cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 12104: 007f8592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 12105: 007377b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 12106: 004272f8 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 12106: 00427398 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 12107: 001ba15c 188 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 12108: 007ef8d9 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 12109: 007bba8c 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 12110: 007f9b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ - 12111: 005cc4f8 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 12111: 005cc598 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 12112: 007f8c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 12113: 00359154 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 12113: 003591f4 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 12114: 007c3674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 12115: 007f90cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ - 12116: 003a2270 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ + 12116: 003a2310 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 12117: 007cdd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 12118: 007f9764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 12119: 007f82a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 12120: 004eb8ec 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ - 12121: 004063d0 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ - 12122: 005d8704 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ - 12123: 00590188 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 12120: 004eb98c 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 12121: 00406470 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 12122: 005d87a4 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 12123: 00590228 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 12124: 007f80fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ 12125: 0028c09c 168 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ - 12126: 004d9b84 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 12126: 004d9c24 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 12127: 007f8c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 12128: 002e76b0 364 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 12129: 007f7f84 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ - 12130: 0050b5a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 12130: 0050b648 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 12131: 007f9230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_INTERRUPT_DSTATE │ │ │ │ 12132: 00723f70 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 12133: 004d0efc 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 12134: 005d72a4 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 12133: 004d0f9c 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 12134: 005d7344 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 12135: 007f843a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 12136: 00528f80 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 12136: 00529020 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 12137: 00723628 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 12138: 007cb90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 12139: 0059e0e0 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 12139: 0059e180 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 12140: 00723a58 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 12141: 0057cfec 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 12142: 003f7764 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ - 12143: 00575e4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 12144: 005d6404 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 12141: 0057d08c 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 12142: 003f7804 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 12143: 00575eec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 12144: 005d64a4 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 12145: 007f9516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 12146: 005bf3f4 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 12146: 005bf494 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 12147: 007cc1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 12148: 007f9650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 12149: 005501dc 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 12149: 0055027c 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 12150: 007f810e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ - 12151: 003335a0 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ + 12151: 00333640 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ 12152: 007f9b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 12153: 007f8a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ - 12154: 00356cfc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ - 12155: 003a3c10 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ - 12156: 00516e84 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 12157: 003cecdc 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ - 12158: 003f9198 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 12154: 00356d9c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ + 12155: 003a3cb0 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ + 12156: 00516f24 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 12157: 003ced7c 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 12158: 003f9238 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 12159: 007f9bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 12160: 007d2240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 12161: 007d3258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 12162: 007f82d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 12163: 007d1e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 12164: 007c9684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 12165: 004db508 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ - 12166: 00333a08 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ + 12165: 004db5a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 12166: 00333aa8 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ 12167: 002db494 408 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 12168: 0072486c 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 12169: 007f8474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 12170: 005b9658 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 12170: 005b96f8 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 12171: 002b07a4 1560 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 12172: 007f8074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 12173: 007c9a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 12174: 00431f58 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 12174: 00431ff8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 12175: 007c38bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 12176: 007f7f9c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 12177: 007d3378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 12178: 0071ee70 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 12179: 007ca2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 12180: 002fb89c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ - 12181: 00588254 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 12181: 005882f4 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 12182: 007cade8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ - 12183: 0035e4b8 284 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 12183: 0035e558 284 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 12184: 007c7ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 12185: 001c0998 188 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 12186: 004647c4 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 12187: 005b2ff0 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 12186: 00464864 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 12187: 005b3090 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 12188: 007c2160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ - 12189: 00513860 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 12190: 003ff8d4 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 12191: 0043191c 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ - 12192: 00356a08 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ + 12189: 00513900 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 12190: 003ff974 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 12191: 004319bc 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 12192: 00356aa8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 12193: 007366ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ - 12194: 00350098 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ + 12194: 00350138 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ 12195: 007c3bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ - 12196: 00564b70 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 12196: 00564c10 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 12197: 00265508 280 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 12198: 00518c88 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 12198: 00518d28 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 12199: 007cb80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 12200: 007f9758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 12201: 007f8a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 12202: 0052d974 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 12202: 0052da14 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 12203: 007d112c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 12204: 007c1aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 12205: 007234f8 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 12206: 007c2350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 12207: 002b1234 88 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 12208: 007f9634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ - 12209: 00478910 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 12209: 004789b0 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 12210: 007f9396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 12211: 002a90e0 104 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 12212: 007f9b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ 12213: 00246bc4 1128 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 12214: 007c9564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ - 12215: 0055dd80 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 12215: 0055de20 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 12216: 007f8fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ 12217: 007c9c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 12218: 007f93a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ - 12219: 0038ec08 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ + 12219: 0038eca8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 12220: 007d185c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ - 12221: 00524260 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ - 12222: 005bd70c 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 12221: 00524300 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 12222: 005bd7ac 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ 12223: 007f81fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 12224: 007f8720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 12225: 007c8ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 12226: 007d34f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 12227: 00733844 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ - 12228: 0039b290 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ + 12228: 0039b330 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 12229: 007c64f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 12230: 007f9cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 12231: 006d3c20 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 12231: 006d3cc0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 12232: 007f9690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 12233: 00276454 664 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 12234: 007f96c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 12235: 007f8c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ - 12236: 003ece58 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 12236: 003ecef8 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 12237: 007f86e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 12238: 00296748 932 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ 12239: 002650ec 220 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 12240: 007f8154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 12241: 004fc3c4 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ - 12242: 003c12f0 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 12241: 004fc464 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 12242: 003c1390 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ 12243: 007c8218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 12244: 007f8b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 12245: 007d152c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 12246: 007f8232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 12247: 002671fc 284 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 12248: 007caf44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 12249: 007f9b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ - 12250: 0031fc34 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ + 12250: 0031fcd0 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ 12251: 002237bc 4 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ - 12252: 00426b5c 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ - 12253: 0032ebb0 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 12254: 00407918 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 12252: 00426bfc 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 12253: 0032ec50 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ + 12254: 004079b8 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 12255: 007d454c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ - 12256: 00350770 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ + 12256: 00350810 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ 12257: 007cbeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 12258: 002bfd34 372 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ - 12259: 004e3688 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ - 12260: 0032ecb8 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 12261: 00542f28 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 12259: 004e3728 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 12260: 0032ed58 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ + 12261: 00542fc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 12262: 00000038 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ 12263: 007c5d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 12264: 00573650 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 12264: 005736f0 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 12265: 001f802c 576 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ - 12266: 003631e8 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 12266: 00363288 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 12267: 001d3710 204 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 12268: 007f9454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 12269: 0029c628 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 12270: 002d89d4 92 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 12271: 007c9b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 12272: 0051e79c 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 12273: 004f72f0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ - 12274: 005df700 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 12272: 0051e83c 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 12273: 004f7390 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 12274: 005df7a0 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 12275: 00736bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ - 12276: 003231d4 152 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ - 12277: 005be428 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 12276: 00323270 152 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ + 12277: 005be4c8 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 12278: 0020bc24 152 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 12279: 007f825e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 12280: 007c4110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 12281: 007f8460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 12282: 007f85ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ - 12283: 00332408 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ - 12284: 00338978 1128 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ + 12283: 003324a8 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ + 12284: 00338a18 1128 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 12285: 001c4380 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 12286: 007f841e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 12287: 007f96f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 12288: 007f982e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 12289: 007f8246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_DSTATE │ │ │ │ 12290: 007f8bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_UPDATE_IRQ_DSTATE │ │ │ │ 12291: 007f9400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_SOF_DSTATE │ │ │ │ @@ -12299,1975 +12299,1975 @@ │ │ │ │ 12295: 007f8104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_DSTATE │ │ │ │ 12296: 002954e0 16 FUNC GLOBAL DEFAULT 12 qmp_query_dirty_rate │ │ │ │ 12297: 007f8406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_DESTROY_DSTATE │ │ │ │ 12298: 00735e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_be │ │ │ │ 12299: 007d33c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_EVENT │ │ │ │ 12300: 001a82dc 368 FUNC GLOBAL DEFAULT 12 float32_rem │ │ │ │ 12301: 007f87fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_DSTATE │ │ │ │ - 12302: 0039b5d0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ + 12302: 0039b670 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ 12303: 007c42b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_TIMER_EXPIRED_EVENT │ │ │ │ 12304: 0071eec0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size │ │ │ │ 12305: 007370fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_le │ │ │ │ 12306: 007f8456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK0_FAILED_DSTATE │ │ │ │ 12307: 002fa034 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 12308: 007c6684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 12309: 007cd070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_WRITE_EVENT │ │ │ │ 12310: 007f9048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 12311: 0051910c 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ - 12312: 0055ab34 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 12311: 005191ac 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 12312: 0055abd4 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 12313: 002b128c 72 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 12314: 0059d048 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 12314: 0059d0e8 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 12315: 007f9594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 12316: 007231a8 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ - 12317: 0050f054 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 12318: 004da5f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 12319: 003cc21c 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ - 12320: 004ffed4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ - 12321: 0038a700 7524 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ + 12317: 0050f0f4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 12318: 004da690 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 12319: 003cc2bc 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 12320: 004fff74 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 12321: 0038a7a0 7524 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 12322: 007f9ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 12323: 007ca894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ - 12324: 00393a64 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 12325: 00405cbc 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 12324: 00393b04 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ + 12325: 00405d5c 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 12326: 007d159c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 12327: 00418edc 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 12327: 00418f7c 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 12328: 001e24dc 248 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 12329: 007f8cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 12330: 007d47ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 12331: 004d3954 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 12331: 004d39f4 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 12332: 001cd43c 152 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 12333: 007f8e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ - 12334: 003d55c4 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 12334: 003d5664 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 12335: 007f9cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 12336: 006d3a40 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 12336: 006d3ae0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 12337: 007c5054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 12338: 007f7fa1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 12339: 004df034 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 12340: 003cd37c 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 12339: 004df0d4 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 12340: 003cd41c 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 12341: 007f9548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 12342: 007c7e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 12343: 00276ce0 64 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 12344: 002eefc8 104 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 12345: 007f933c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 12346: 007f90e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 12347: 007cc69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 12348: 007f8472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 12349: 002dcda4 192 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 12350: 00509168 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 12350: 00509208 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 12351: 007d3f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 12352: 007f864c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 12353: 007f8d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 12354: 007d13fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 12355: 007f9564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 12356: 005231c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 12356: 00523264 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 12357: 007f995a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 12358: 007d1e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 12359: 007d2854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 12360: 0026e99c 224 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 12361: 004eb6ec 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 12361: 004eb78c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 12362: 007f874e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 12363: 007f9d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 12364: 007f8028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 12365: 004c0ef4 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 12365: 004c0f94 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 12366: 007f9be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 12367: 007c5a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 12368: 007cbbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 12369: 007cdb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 12370: 0045e990 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ - 12371: 00357018 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ + 12370: 0045ea30 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 12371: 003570b8 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 12372: 007f9bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 12373: 007c34e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 12374: 0053947c 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ - 12375: 005aaf88 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 12376: 004fa494 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 12374: 0053951c 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 12375: 005ab028 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 12376: 004fa534 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 12377: 007f85f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 12378: 001feb34 356 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 12379: 007f8ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ - 12380: 003591fc 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 12380: 0035929c 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ 12381: 007f85ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 12382: 00599c50 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ - 12383: 003af6e8 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 12382: 00599cf0 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 12383: 003af788 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 12384: 007f93e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 12385: 0020e14c 96 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 12386: 007ef8cb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ 12387: 007f8b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 12388: 007c4884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 12389: 00427830 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ - 12390: 00368754 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ - 12391: 004087f8 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ - 12392: 0050d804 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 12389: 004278d0 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 12390: 003687f4 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 12391: 00408898 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 12392: 0050d8a4 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 12393: 007ce308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ - 12394: 00355ec8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ + 12394: 00355f68 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 12395: 00267fd0 244 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 12396: 002fb884 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 12397: 001e1ec8 260 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 12398: 002f4acc 124 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ 12399: 00219770 8 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 12400: 001cb6ac 108 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 12401: 007d6bec 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 12402: 004dab54 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 12403: 006b0898 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 12402: 004dabf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 12403: 006b0938 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 12404: 00260e6c 4108 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 12405: 007f8362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 12406: 007f7fa4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 12407: 0028be14 92 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 12408: 007f8486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 12409: 007212b0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 12410: 007f99ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 12411: 007cc8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ - 12412: 003e8e24 180 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 12412: 003e8ec4 180 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 12413: 007cce90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_WRITE_EVENT │ │ │ │ 12414: 007d457c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 12415: 0022eb30 4 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 12416: 007d3d64 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 12417: 007f9508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 12418: 007d0a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 12419: 005accbc 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 12419: 005acd5c 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 12420: 007f8062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 12421: 007c6a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 12422: 007caf94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 12423: 007f8dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ 12424: 007d02f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 12425: 001b6d2c 92 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 12426: 006e4bf0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 12426: 006e4c90 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 12427: 007f813c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 12428: 007f9a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ - 12429: 005c3688 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 12429: 005c3728 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 12430: 007f98d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 12431: 004e4198 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 12431: 004e4238 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 12432: 007f9098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 12433: 00181e6c 164 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 12434: 005ab338 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 12434: 005ab3d8 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 12435: 007f8e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 12436: 007f926e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_WRITE_DSTATE │ │ │ │ 12437: 00271274 264 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ 12438: 007f8cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 12439: 007d04a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ - 12440: 00350b1c 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ + 12440: 00350bbc 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ 12441: 002cea3c 152 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ 12442: 00211504 136 FUNC GLOBAL DEFAULT 12 qmp_query_target │ │ │ │ - 12443: 00355988 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ + 12443: 00355a28 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ 12444: 007f92c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_OUT_DSTATE │ │ │ │ 12445: 007cf858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_EVENT │ │ │ │ 12446: 007cfa78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_EVENT │ │ │ │ 12447: 007ccf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_EVENT │ │ │ │ 12448: 00733e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 12449: 007f8f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 12450: 007f919a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ - 12451: 0032c754 420 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 12452: 004bd62c 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ - 12453: 0032eb10 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ + 12451: 0032c7f4 420 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ + 12452: 004bd6cc 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 12453: 0032ebb0 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 12454: 007f9426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 12455: 00569dec 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 12455: 00569e8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 12456: 007f8146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ - 12457: 00322460 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 12458: 006e4c14 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ - 12459: 00385d84 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ + 12457: 003224fc 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ + 12458: 006e4cb4 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 12459: 00385e24 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 12460: 007f9cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 12461: 007f9820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 12462: 004f3a70 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 12462: 004f3b10 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 12463: 007d0c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 12464: 007d38f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 12465: 007c1998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 12466: 00525fec 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 12467: 0053a5f4 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 12466: 0052608c 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 12467: 0053a694 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 12468: 002af254 548 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ 12469: 007f972c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 12470: 007f8804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 12471: 004bcfd4 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 12471: 004bd074 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 12472: 007c1928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ - 12473: 0032d5a8 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ + 12473: 0032d648 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ 12474: 001d4980 492 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ - 12475: 00562b3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 12475: 00562bdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 12476: 007f8b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 12477: 0026ea7c 364 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 12478: 007f97d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 12479: 007d135c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ - 12480: 00372010 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ - 12481: 004c0384 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 12482: 005a8e68 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ - 12483: 0041ba78 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 12480: 003720b0 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ + 12481: 004c0424 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 12482: 005a8f08 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 12483: 0041bb18 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 12484: 007f9664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 12485: 00518c2c 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ - 12486: 0034f530 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ + 12485: 00518ccc 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 12486: 0034f5d0 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ 12487: 0026364c 216 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 12488: 00424ee4 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 12488: 00424f84 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 12489: 007c5614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 12490: 00732740 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 12491: 00256f54 148 FUNC GLOBAL DEFAULT 12 audio_get_id │ │ │ │ 12492: 007f895a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 12493: 00285098 132 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 12494: 007c9a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ 12495: 007ccf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_EVENT │ │ │ │ - 12496: 00351c94 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 12497: 004f5538 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 12496: 00351d34 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ + 12497: 004f55d8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 12498: 002a0698 76 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 12499: 005941c4 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ - 12500: 0054fac4 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 12499: 00594264 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 12500: 0054fb64 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 12501: 00731f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 12502: 001c3fcc 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 12503: 007c2060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 12504: 007f88a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 12505: 00723540 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 12506: 002d8cf4 252 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ 12507: 002bbefc 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_load │ │ │ │ 12508: 007c2c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_EVENT │ │ │ │ - 12509: 003519ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ + 12509: 00351a4c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ 12510: 002d8c88 108 FUNC GLOBAL DEFAULT 12 net_hub_flush │ │ │ │ 12511: 007cfca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_EVENT │ │ │ │ 12512: 00281c18 104 FUNC GLOBAL DEFAULT 12 qemu_find_tpm_be │ │ │ │ 12513: 007c4340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_WRITE_EVENT │ │ │ │ 12514: 007c7a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_MMIO_MAP_EVENT │ │ │ │ - 12515: 0031aa5c 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ + 12515: 0031aaf8 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ 12516: 007cbc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_EVENT │ │ │ │ 12517: 007f893e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 12518: 007ccd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_READING_COUNTER_EVENT │ │ │ │ 12519: 007ceaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 12520: 007c2b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 12521: 00542f84 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 12521: 00543024 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ 12522: 002fa754 4 FUNC GLOBAL DEFAULT 12 mttcg_kick_vcpu_thread │ │ │ │ - 12523: 00553fd8 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 12523: 00554078 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 12524: 007ce068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 12525: 005636c4 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 12525: 00563764 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 12526: 007c8928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 12527: 007f906e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ - 12528: 003efdf8 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 12528: 003efe98 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 12529: 002a5900 356 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 12530: 001d1200 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 12531: 001bf580 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 12532: 005130ac 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 12533: 00431d3c 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 12532: 0051314c 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 12533: 00431ddc 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 12534: 001bfddc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 12535: 007d16bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 12536: 007c9294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ 12537: 007c59a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ - 12538: 00532ad0 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 12538: 00532b70 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 12539: 007c9e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 12540: 002962a4 180 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 12541: 007c33a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 12542: 002d8b44 324 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 12543: 007357b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 12544: 007d37b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 12545: 003d3824 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 12545: 003d38c4 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 12546: 007d26ac 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 12547: 0026dc10 68 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 12548: 007f8500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 12549: 00523a1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 12550: 00366f38 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ - 12551: 003f4a54 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 12549: 00523abc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 12550: 00366fd8 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 12551: 003f4af4 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 12552: 007ce108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 12553: 001efa18 104 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ - 12554: 004dbb80 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ - 12555: 0038ce6c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ + 12554: 004dbc20 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 12555: 0038cf0c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 12556: 007c53b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 12557: 007d3bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ - 12558: 003a7ae8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ + 12558: 003a7b88 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 12559: 007c5524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_LOADVM_COMMANDS_EVENT │ │ │ │ 12560: 002330a8 84 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file │ │ │ │ 12561: 001c41bc 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_cb │ │ │ │ - 12562: 0037c100 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ + 12562: 0037c1a0 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ 12563: 007d08b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_EVENT │ │ │ │ - 12564: 003a7e34 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ + 12564: 003a7ed4 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ 12565: 007f8ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ - 12566: 0038dc2c 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ + 12566: 0038dccc 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 12567: 007f9192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 12568: 00590fdc 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 12568: 0059107c 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 12569: 0026e650 420 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 12570: 007c4b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 12571: 007c8718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 12572: 007f9db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 12573: 007f904e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_DSTATE │ │ │ │ 12574: 007c7084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ - 12575: 003a7db0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ + 12575: 003a7e50 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 12576: 007fa324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 12577: 003b4080 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 12577: 003b4120 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 12578: 007c55b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ - 12579: 0039b148 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ + 12579: 0039b1e8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 12580: 007c2b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 12581: 0022eb24 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 12582: 007f8d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 12583: 003bf6c0 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ - 12584: 004de4b8 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 12583: 003bf760 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 12584: 004de558 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 12585: 007d34c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 12586: 0020bb74 176 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 12587: 002ccf94 292 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 12588: 00593e0c 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 12588: 00593eac 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 12589: 001c020c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ - 12590: 004ee9a8 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 12590: 004eea48 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 12591: 0022df34 144 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 12592: 007ca064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 12593: 007f999c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 12594: 007c6da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 12595: 007c3c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ - 12596: 003c0e50 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 12596: 003c0ef0 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 12597: 007f890e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 12598: 007d5cc0 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 12599: 007f917c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 12600: 007c7f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 12601: 007f958c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 12602: 005672a4 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 12602: 00567344 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 12603: 002f518c 116 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 12604: 0036ad9c 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 12604: 0036ae3c 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 12605: 0017e3f8 576 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 12606: 007c1668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 12607: 007cee84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ - 12608: 003a89c4 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ + 12608: 003a8a64 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 12609: 002761cc 184 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ 12610: 007ce538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_LOAD_EVENT │ │ │ │ 12611: 007cce20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_SET_ALARM_EVENT │ │ │ │ 12612: 007f8c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ 12613: 007f8652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 12614: 007f8dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 12615: 007f918e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ - 12616: 003aa6a4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ - 12617: 0031b548 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ - 12618: 0033f154 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 12616: 003aa744 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ + 12617: 0031b5e4 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ + 12618: 0033f1f4 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ 12619: 00738a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 12620: 007c7174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 12621: 007f9180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 12622: 00735ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ - 12623: 005c0544 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 12623: 005c05e4 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 12624: 007f8b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 12625: 007f8262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 12626: 0043cee0 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 12626: 0043cf80 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 12627: 007c9cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 12628: 007c15b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 12629: 002efd04 112 FUNC GLOBAL DEFAULT 12 tap_get_vhost_net │ │ │ │ - 12630: 003aae5c 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ - 12631: 004d5fac 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 12630: 003aaefc 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ + 12631: 004d604c 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ 12632: 007f99f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ - 12633: 004d1fa0 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 12633: 004d2040 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 12634: 007c4fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 12635: 002dc06c 704 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 12636: 007f8168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 12637: 007c3190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ - 12638: 0031da08 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ - 12639: 00359118 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ + 12638: 0031daa4 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ + 12639: 003591b8 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ 12640: 002f694c 152 FUNC GLOBAL DEFAULT 12 replay_breakpoint │ │ │ │ 12641: 007f8dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 12642: 007f9718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ - 12643: 003906dc 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ + 12643: 0039077c 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 12644: 007f8c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 12645: 007c7e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 12646: 004ed9ac 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ - 12647: 004c01f0 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 12648: 005c9180 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 12646: 004eda4c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 12647: 004c0290 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 12648: 005c9220 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 12649: 007c4220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ - 12650: 006d0498 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 12650: 006d0538 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 12651: 007c8458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ - 12652: 004fe190 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 12652: 004fe230 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ 12653: 007f8342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 12654: 00253144 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ - 12655: 004bc778 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 12656: 006d0490 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 12655: 004bc818 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 12656: 006d0530 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ 12657: 007f8158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DSTATE │ │ │ │ 12658: 007f9402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 12659: 007bbc44 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ - 12660: 0054c608 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 12660: 0054c6a8 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 12661: 007cff48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 12662: 007c53c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 12663: 007c25b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 12664: 007f9834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ - 12665: 00391ed0 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ - 12666: 004e6334 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 12665: 00391f70 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ + 12666: 004e63d4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 12667: 007f9272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_SET_FREQ_DSTATE │ │ │ │ - 12668: 004e4e28 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ - 12669: 0058829c 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 12668: 004e4ec8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 12669: 0058833c 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ 12670: 007cdc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ - 12671: 004e3204 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 12671: 004e32a4 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 12672: 007f8786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 12673: 007f8858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 12674: 007f86cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ 12675: 007f9912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 12676: 007d34e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 12677: 007f9ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 12678: 007c1a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 12679: 007bbc50 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ - 12680: 0032a9ec 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ + 12680: 0032aa8c 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 12681: 007fa2a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 12682: 001c0698 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 12683: 007f7fa0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 12684: 00559600 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 12685: 005d6f14 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ - 12686: 0055a2f8 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 12684: 005596a0 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 12685: 005d6fb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 12686: 0055a398 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 12687: 007d38b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 12688: 007f95e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 12689: 007c3f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ 12690: 0021e360 4 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ - 12691: 0035359c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ + 12691: 0035363c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 12692: 007f9816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 12693: 007c64e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 12694: 002dabb4 360 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 12695: 007f82c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ - 12696: 00569b68 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 12697: 004354cc 248 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 12696: 00569c08 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 12697: 0043556c 248 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 12698: 00738bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ 12699: 007ccff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_TIMEOUT_EVENT │ │ │ │ 12700: 007f81fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 12701: 001b108c 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 12702: 007d143c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ 12703: 007f9302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ 12704: 007f8abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 12705: 007cd8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 12706: 007f7f87 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 12707: 007f8306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ - 12708: 0035339c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 12709: 0036ada0 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ - 12710: 0033f334 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 12708: 0035343c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ + 12709: 0036ae40 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 12710: 0033f3d4 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 12711: 00723168 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 12712: 007d09d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 12713: 00542bec 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 12714: 006e4c64 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ - 12715: 005bb1b0 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 12713: 00542c8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 12714: 006e4d04 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 12715: 005bb250 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ 12716: 007c7554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 12717: 0054d4e8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ - 12718: 003cd218 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 12717: 0054d588 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 12718: 003cd2b8 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 12719: 007f8a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 12720: 007f8664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 12721: 007c8938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ - 12722: 005070e0 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 12722: 00507180 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 12723: 007ce838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 12724: 0044ad3c 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 12724: 0044addc 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 12725: 007cb8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 12726: 007f8660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ - 12727: 005d7878 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ - 12728: 0056a2f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 12727: 005d7918 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 12728: 0056a394 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 12729: 007f7fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 12730: 00562c50 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ - 12731: 00563c40 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 12732: 004eeddc 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 12730: 00562cf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 12731: 00563ce0 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 12732: 004eee7c 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 12733: 007c2710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 12734: 002d3714 712 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 12735: 007f9752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 12736: 007d0428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ 12737: 007d2824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ - 12738: 00336ab0 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ + 12738: 00336b50 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 12739: 007c1518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ - 12740: 0057c78c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 12740: 0057c82c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 12741: 007f82d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ 12742: 007f8438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 12743: 007f9a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ - 12744: 003a9d64 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 12745: 005ac798 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ - 12746: 005bdae0 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 12747: 004bbfa4 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 12744: 003a9e04 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ + 12745: 005ac838 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 12746: 005bdb80 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 12747: 004bc044 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 12748: 007f9782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 12749: 007cbcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ - 12750: 00574cbc 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 12750: 00574d5c 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 12751: 002aac60 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ - 12752: 006d3c38 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 12752: 006d3cd8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 12753: 00724340 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ - 12754: 00538ef4 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 12754: 00538f94 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 12755: 007cc84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ - 12756: 0032dfb0 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ + 12756: 0032e050 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 12757: 007f935c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 12758: 00584dc8 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 12758: 00584e68 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 12759: 007c7eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ - 12760: 0038fce4 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ + 12760: 0038fd84 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 12761: 007f8d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 12762: 007c8088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 12763: 007f8c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 12764: 0068ff98 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ - 12765: 00564ce0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 12764: 00690038 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 12765: 00564d80 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 12766: 001cdab8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ 12767: 007c1758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 12768: 002f6130 196 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ 12769: 002bb5bc 384 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 12770: 007f99be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 12771: 001cd7bc 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 12772: 007f91ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 12773: 007ca0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 12774: 007cbc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ 12775: 00736acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 12776: 007d22b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 12777: 004e3f3c 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 12778: 0054a654 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 12777: 004e3fdc 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 12778: 0054a6f4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 12779: 007f91b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ 12780: 002fb944 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 12781: 007f9112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ - 12782: 004329dc 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 12782: 00432a7c 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 12783: 007cd8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 12784: 007f856a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ 12785: 007f818e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 12786: 00359160 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 12786: 00359200 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 12787: 007d3b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 12788: 007c8188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ - 12789: 00597e5c 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 12789: 00597efc 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 12790: 007f8b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 12791: 007f8676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 12792: 007f9a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 12793: 0043c838 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 12793: 0043c8d8 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 12794: 001b7c7c 200 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ - 12795: 004d1a74 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 12795: 004d1b14 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 12796: 007f7f4c 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ - 12797: 0033bb1c 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 12798: 004db61c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 12797: 0033bbbc 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ + 12798: 004db6bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 12799: 007f8590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 12800: 00437654 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 12800: 004376f4 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ 12801: 007f8540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 12802: 002b7148 112 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ - 12803: 00535d6c 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 12804: 005a084c 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 12803: 00535e0c 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 12804: 005a08ec 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 12805: 007f830a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 12806: 007bba74 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ - 12807: 0054a794 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 12808: 0058fcfc 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 12807: 0054a834 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 12808: 0058fd9c 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 12809: 007c74e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 12810: 00534d80 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 12810: 00534e20 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ 12811: 007f97a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 12812: 007f7f71 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 12813: 002db73c 48 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 12814: 003eee3c 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 12814: 003eeedc 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 12815: 007cf6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ 12816: 001be0cc 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 12817: 007d0518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 12818: 007d3338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 12819: 007c2690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 12820: 007f9b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 12821: 007c8ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ - 12822: 00570ac0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 12822: 00570b60 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 12823: 007f96ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 12824: 007f8ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_WRITE_DSTATE │ │ │ │ 12825: 001bec0c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 12826: 007f807e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 12827: 007f8ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 12828: 00432228 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 12828: 004322c8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 12829: 0028c920 212 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 12830: 007f8030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 12831: 007d46dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 12832: 007f919c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ 12833: 007c31f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ 12834: 007cca2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 12835: 007c58f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 12836: 007f8920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 12837: 007f882a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 12838: 00181c60 112 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 12839: 007c70c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 12840: 005b7fe4 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 12840: 005b8084 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 12841: 0072412c 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 12842: 0024ea44 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 12843: 007f89d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ - 12844: 00336a38 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ + 12844: 00336ad8 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 12845: 007f8290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 12846: 003d44c8 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 12847: 004d1974 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 12848: 0050c858 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 12849: 00544a1c 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 12846: 003d4568 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 12847: 004d1a14 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 12848: 0050c8f8 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 12849: 00544abc 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 12850: 00732638 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 12851: 007f8972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 12852: 0051d208 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 12852: 0051d2a8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 12853: 007c42f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 12854: 007f9464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 12855: 007c2c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 12856: 007f9b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ - 12857: 00394e10 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ + 12857: 00394eb0 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 12858: 007f9c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 12859: 007f800e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 12860: 0041155c 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 12860: 004115fc 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 12861: 007c24b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_PROCESS_COMPLETION_EVENT │ │ │ │ 12862: 007f8190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ 12863: 0073583c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ - 12864: 00486f94 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 12864: 00487034 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 12865: 007c4250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 12866: 007ce368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 12867: 00237650 20 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 12868: 007c99e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 12869: 00731df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 12870: 007f96ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 12871: 007f821e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 12872: 004ec058 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 12872: 004ec0f8 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 12873: 007cfdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 12874: 001b08c8 240 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ - 12875: 0039b000 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ + 12875: 0039b0a0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 12876: 007f91ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 12877: 0035edd0 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 12878: 004dc814 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ - 12879: 00524374 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 12880: 00486ea8 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 12877: 0035ee70 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 12878: 004dc8b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 12879: 00524414 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 12880: 00486f48 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 12881: 007ccfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_IRQ_EVENT │ │ │ │ 12882: 007f9438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 12883: 001af930 256 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 12884: 004db170 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 12884: 004db210 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 12885: 007f9094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 12886: 007d0bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 12887: 004cb36c 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ - 12888: 004dae90 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 12887: 004cb40c 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 12888: 004daf30 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 12889: 007f96c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 12890: 007c1fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ 12891: 007f928a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_VALUE_DSTATE │ │ │ │ - 12892: 006d3b90 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 12893: 005afd90 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 12892: 006d3c30 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 12893: 005afe30 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 12894: 0018154c 432 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 12895: 002ae188 20 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 12896: 007f8544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 12897: 0053f96c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 12897: 0053fa0c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 12898: 007d1d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_CPU_INTERRUPT_EVENT │ │ │ │ 12899: 007d19a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 12900: 004dc8cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 12900: 004dc96c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 12901: 007f8816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 12902: 007f8b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 12903: 00208b80 12 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ 12904: 00215940 16 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ - 12905: 0032c970 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ + 12905: 0032ca10 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 12906: 007cb94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 12907: 007d3f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 12908: 007f92e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 12909: 001b217c 400 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 12910: 002159cc 56 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 12911: 00724564 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 12912: 00560a70 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 12912: 00560b10 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 12913: 007f8fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 12914: 001f9028 244 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 12915: 007c1e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 12916: 007f963a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 12917: 007c30e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 12918: 007f9a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ 12919: 007ccfa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_WRITE_EVENT │ │ │ │ - 12920: 0055324c 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 12921: 006e4be0 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ - 12922: 003f8fec 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 12920: 005532ec 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 12921: 006e4c80 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 12922: 003f908c 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 12923: 007cbb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 12924: 00523b30 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 12924: 00523bd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 12925: 007f9196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ - 12926: 0056d5c8 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ - 12927: 0031285c 140 FUNC GLOBAL DEFAULT 12 cpu_set_cwp │ │ │ │ + 12926: 0056d668 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 12927: 003128f8 140 FUNC GLOBAL DEFAULT 12 cpu_set_cwp │ │ │ │ 12928: 002dbbf4 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 12929: 007f81b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 12930: 007f8b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 12931: 007c4af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 12932: 007c9a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 12933: 002f65d8 20 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 12934: 007cfcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 12935: 007d0908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ - 12936: 004112a0 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 12936: 00411340 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 12937: 007f9134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 12938: 007f8ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ - 12939: 0050dcd0 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 12940: 005a7960 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 12941: 004d3e14 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 12939: 0050dd70 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 12940: 005a7a00 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 12941: 004d3eb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 12942: 002bd87c 32 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 12943: 0031441c 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 12944: 005666f4 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 12943: 003144b8 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 12944: 00566794 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 12945: 007f8c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 12946: 007ceae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 12947: 007c8b78 1740 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 12948: 007d3854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 12949: 007f9424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ - 12950: 004e0378 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 12950: 004e0418 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 12951: 007f9b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 12952: 00432ff8 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ - 12953: 005205dc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 12952: 00433098 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 12953: 0052067c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 12954: 007d4038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ 12955: 0026e130 84 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 12956: 007f85c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 12957: 001afa30 244 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 12958: 007d2220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 12959: 001e8698 204 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 12960: 004fd4fc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ - 12961: 00350608 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ + 12960: 004fd59c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 12961: 003506a8 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ 12962: 007f8ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ - 12963: 005aa024 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 12963: 005aa0c4 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 12964: 007c5bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 12965: 00367224 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 12966: 0057ae58 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 12967: 0052e528 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 12965: 003672c4 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 12966: 0057aef8 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 12967: 0052e5c8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 12968: 007c46a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ - 12969: 006e4c0c 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 12969: 006e4cac 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 12970: 007d4378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 12971: 007ceda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 12972: 00197ccc 8 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 12973: 0071a230 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 12974: 007f99f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 12975: 002aaa28 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_initial │ │ │ │ - 12976: 00321d40 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ + 12976: 00321ddc 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 12977: 00734420 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 12978: 007f815e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_INIT_STATE_DSTATE │ │ │ │ 12979: 007c83a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 12980: 007f8c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 12981: 007c94f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 12982: 007ce1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 12983: 003efd68 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 12983: 003efe08 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ 12984: 00268508 28 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 12985: 001c2db0 216 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 12986: 0045a590 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 12986: 0045a630 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 12987: 007d459c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 12988: 00723654 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 12989: 00521cd8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 12989: 00521d78 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 12990: 007cd928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 12991: 007c69f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 12992: 005747e8 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 12992: 00574888 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ 12993: 00239064 168 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 12994: 004bf7d8 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 12995: 005615ec 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 12994: 004bf878 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 12995: 0056168c 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ 12996: 007c5edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 12997: 0025745c 448 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 12998: 007f977c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 12999: 00566e3c 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 12999: 00566edc 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 13000: 007f8e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 13001: 0059fd20 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 13001: 0059fdc0 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 13002: 00284f2c 176 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 13003: 007fa27c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ - 13004: 00358c38 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ + 13004: 00358cd8 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 13005: 007d2280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 13006: 0035155c 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ + 13006: 003515fc 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 13007: 007f8270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ - 13008: 00336580 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ + 13008: 00336620 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 13009: 007f8802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 13010: 005b1fa0 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 13010: 005b2040 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 13011: 007f95c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 13012: 00471f20 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 13013: 004a1590 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 13012: 00471fc0 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 13013: 004a1630 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 13014: 007d0c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ - 13015: 004dcaf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 13016: 003ce7c8 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 13015: 004dcb94 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 13016: 003ce868 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 13017: 007d3e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 13018: 007f862c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ - 13019: 0036c370 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ - 13020: 0036c154 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 13019: 0036c410 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 13020: 0036c1f4 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 13021: 00730010 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 13022: 004ebf18 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ - 13023: 0039bcb0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ - 13024: 003c4ea8 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 13022: 004ebfb8 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 13023: 0039bd50 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ + 13024: 003c4f48 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 13025: 001c457c 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 13026: 007d4088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ - 13027: 00330808 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ + 13027: 003308a8 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 13028: 007c8578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 13029: 00211c70 72 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 13030: 004d6954 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 13030: 004d69f4 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 13031: 00211da0 236 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 13032: 007f9da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ - 13033: 00345674 312 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ + 13033: 00345714 312 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 13034: 007f9d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 13035: 007cc90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ 13036: 007ca704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_PHY_RESET_EVENT │ │ │ │ 13037: 007f9db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_PASSWORD_DSTATE │ │ │ │ 13038: 007f8322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ - 13039: 0031b590 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ + 13039: 0031b62c 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 13040: 007f92b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_DSTATE │ │ │ │ 13041: 007cda48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 13042: 007f91ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 13043: 003b68f0 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 13043: 003b6990 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 13044: 0026e898 40 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 13045: 007c84e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 13046: 0057d328 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 13046: 0057d3c8 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 13047: 007f9d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 13048: 007cf418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 13049: 0073439c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 13050: 007f8c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 13051: 007f8b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 13052: 007f8d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ - 13053: 0055e894 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 13054: 005af6d8 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 13053: 0055e934 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 13054: 005af778 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 13055: 00724198 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 13056: 007f862e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 13057: 0017df4c 36 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ 13058: 007f8d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 13059: 004e347c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ - 13060: 00523a78 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 13059: 004e351c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 13060: 00523b18 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 13061: 007c3300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 13062: 001d14c8 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ - 13063: 0035cd34 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 13063: 0035cdd4 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 13064: 007f8fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 13065: 007d0658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 13066: 007cbd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 13067: 007c2010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ 13068: 007c6ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 13069: 007ce828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 13070: 003f10f8 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 13070: 003f1198 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 13071: 007f8e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 13072: 00405674 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 13072: 00405714 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 13073: 007d1930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ - 13074: 0039ac28 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 13075: 005cd0c8 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 13076: 00564a5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 13074: 0039acc8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ + 13075: 005cd168 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 13076: 00564afc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 13077: 007d134c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ - 13078: 0059f518 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 13078: 0059f5b8 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 13079: 007c85a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 13080: 007c4b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 13081: 00563544 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 13081: 005635e4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 13082: 001afb24 240 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 13083: 007d45ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 13084: 005d8528 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 13084: 005d85c8 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 13085: 007d3e84 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 13086: 007f8c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 13087: 002f4388 288 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ - 13088: 006cfb64 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ + 13088: 006cfc04 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ 13089: 007d47fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 13090: 005be330 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 13090: 005be3d0 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 13091: 007c3ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 13092: 007f8b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ - 13093: 0042b098 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 13094: 005db398 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 13093: 0042b138 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 13094: 005db438 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 13095: 007f9450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 13096: 005a73ec 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ - 13097: 00571ce4 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ - 13098: 00431f50 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 13096: 005a748c 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 13097: 00571d84 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 13098: 00431ff0 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 13099: 007d121c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 13100: 007f9696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ - 13101: 0050b26c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 13101: 0050b30c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 13102: 007fa29a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 13103: 00545e44 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 13103: 00545ee4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 13104: 007f95f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 13105: 00580d80 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 13105: 00580e20 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 13106: 007f8c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ - 13107: 00550d4c 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ - 13108: 0034fa0c 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ + 13107: 00550dec 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 13108: 0034faac 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 13109: 007f8d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 13110: 005cac50 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 13110: 005cacf0 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 13111: 007f8b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 13112: 007f9766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 13113: 007cc91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 13114: 007f98ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 13115: 007c1f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 13116: 00523ad4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 13117: 003c3b9c 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 13116: 00523b74 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 13117: 003c3c3c 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 13118: 0025a8ec 296 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 13119: 002080a8 16 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 13120: 005d7894 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 13120: 005d7934 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 13121: 007f8ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 13122: 007f99f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 13123: 007d484c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 13124: 007f90a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 13125: 0050bd94 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 13126: 004239b4 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 13125: 0050be34 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 13126: 00423a54 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 13127: 0029bb50 728 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ - 13128: 00486fec 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ - 13129: 003aa564 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 13130: 0036a514 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ - 13131: 00364b0c 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 13128: 0048708c 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 13129: 003aa604 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ + 13130: 0036a5b4 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 13131: 00364bac 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 13132: 007d1b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 13133: 007f8ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 13134: 002fb94c 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 13135: 005a645c 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ - 13136: 003cc0e8 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 13135: 005a64fc 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 13136: 003cc188 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 13137: 00201ce4 336 FUNC GLOBAL DEFAULT 12 fdctrl_reset │ │ │ │ 13138: 001af134 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 13139: 001e1ba0 24 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 13140: 007f9386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 13141: 007d3f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 13142: 007fa34c 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 13143: 007f8af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 13144: 007d0918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 13145: 001a62e4 6016 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 13146: 0058ff8c 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 13147: 004ee7c4 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 13146: 0059002c 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 13147: 004ee864 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 13148: 007c39ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 13149: 007c282c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 13150: 007f9a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MMU_HELPER_MMU_FAULT_DSTATE │ │ │ │ 13151: 0020e0c4 136 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 13152: 003fb14c 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 13153: 004eb344 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 13152: 003fb1ec 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 13153: 004eb3e4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 13154: 007ca1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 13155: 0049c844 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 13155: 0049c8e4 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 13156: 007f7f8e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 13157: 007c9704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 13158: 007f8852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 13159: 007c1598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ - 13160: 003a8140 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ + 13160: 003a81e0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 13161: 00734318 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 13162: 001ba290 92 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 13163: 007c601c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 13164: 007f983e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 13165: 00430b3c 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 13165: 00430bdc 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ 13166: 007f9010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 13167: 007f94c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 13168: 007f9914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ 13169: 007f92b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_DSTATE │ │ │ │ - 13170: 0032b074 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ + 13170: 0032b114 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ 13171: 007f8672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_RESP_DSTATE │ │ │ │ 13172: 007c8898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_DR_EVENT │ │ │ │ 13173: 007f8908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ - 13174: 003a8670 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ + 13174: 003a8710 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ 13175: 007f9972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ - 13176: 003a8884 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ + 13176: 003a8924 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 13177: 007c4120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ - 13178: 004be1b4 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 13178: 004be254 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 13179: 001c5bf8 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ 13180: 007ca3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 13181: 007c3060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 13182: 007f8b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 13183: 007f8c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 13184: 007f92cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 13185: 00425090 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 13185: 00425130 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 13186: 007d3ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 13187: 001b41e0 336 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 13188: 007d2ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 13189: 007cba2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 13190: 0073751c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 13191: 00363ff0 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 13191: 00364090 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ 13192: 007c39dc 188 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 13193: 00726648 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 13194: 007f94e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 13195: 007ce0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 13196: 007f934c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 13197: 00723d1c 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 13198: 007f87ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 13199: 007f8596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ - 13200: 005bb340 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 13200: 005bb3e0 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ 13201: 007caa94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 13202: 007cc34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 13203: 007c32a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 13204: 007f84ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 13205: 002b48a8 48 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 13206: 007c1e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 13207: 001b9d6c 284 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ - 13208: 003363c4 20 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ - 13209: 004fa854 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 13208: 00336464 20 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ + 13209: 004fa8f4 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 13210: 007f9870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 13211: 007f8638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 13212: 007f85e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ - 13213: 005907f8 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 13213: 00590898 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 13214: 007f7fce 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 13215: 0028544c 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 13216: 007f9056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 13217: 007f7f92 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 13218: 002a5f1c 1172 FUNC GLOBAL DEFAULT 12 multifd_send_sync_main │ │ │ │ 13219: 0073a5bc 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 13220: 007c6944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 13221: 007c7d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ 13222: 007f80fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 13223: 007f9cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 13224: 003ed398 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 13224: 003ed438 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ 13225: 00215950 124 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 13226: 003b2f2c 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 13227: 003671d4 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ - 13228: 004f4938 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ - 13229: 00423210 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 13226: 003b2fcc 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 13227: 00367274 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 13228: 004f49d8 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 13229: 004232b0 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 13230: 007c7414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 13231: 007d40f0 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 13232: 007f8268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ 13233: 007f9aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 13234: 007bba60 20 OBJECT GLOBAL DEFAULT 24 nettle_rsa │ │ │ │ - 13235: 0050af30 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ - 13236: 005769cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 13235: 0050afd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 13236: 00576a6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 13237: 007f9d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 13238: 001c169c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 13239: 007f9534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 13240: 007f9ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 13241: 007f8818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPI_DSTATE │ │ │ │ 13242: 007c28dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_WRITE_EVENT │ │ │ │ 13243: 007c37ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_EVENT │ │ │ │ 13244: 007c7c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_EVENT │ │ │ │ 13245: 002f2444 460 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 13246: 007cf978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 13247: 007cf448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 13248: 007fa30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 13249: 007f8356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ 13250: 00266ac4 564 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 13251: 005c1b0c 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 13251: 005c1bac 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 13252: 001ad73c 280 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 13253: 00544160 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ - 13254: 0031b000 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ + 13253: 00544200 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 13254: 0031b09c 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 13255: 007d1b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 13256: 007d1b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 13257: 007ca3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 13258: 007f9c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 13259: 001b2768 400 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 13260: 007266c0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 13261: 004bbb74 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 13262: 003f44ac 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ - 13263: 004fd0cc 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 13264: 005270c8 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 13261: 004bbc14 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 13262: 003f454c 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 13263: 004fd16c 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 13264: 00527168 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 13265: 007f8e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 13266: 007d0a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ - 13267: 00354224 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ + 13267: 003542c4 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 13268: 007f807c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 13269: 007316c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ - 13270: 004dc590 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 13270: 004dc630 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 13271: 007cdb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 13272: 005a9940 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ - 13273: 0050b8e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ - 13274: 0032e258 1504 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ + 13272: 005a99e0 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 13273: 0050b984 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 13274: 0032e2f8 1504 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 13275: 00723da0 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 13276: 0050752c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 13276: 005075cc 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 13277: 007344a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 13278: 007f8aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 13279: 007c20c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ 13280: 001c443c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 13281: 007f861e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 13282: 007f9d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ - 13283: 00590218 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 13283: 005902b8 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 13284: 0026dfa0 104 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 13285: 002f7b28 152 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ - 13286: 00374e48 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 13287: 004dc1f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 13288: 005cc4e4 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 13286: 00374ee8 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ + 13287: 004dc298 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 13288: 005cc584 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 13289: 007c9794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ 13290: 007d2520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 13291: 0036acd8 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 13291: 0036ad78 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 13292: 007f939a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 13293: 0021c364 264 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ - 13294: 0054363c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 13294: 005436dc 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 13295: 007cac94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 13296: 007c9974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 13297: 0036ab34 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 13297: 0036abd4 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 13298: 007c9664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ 13299: 007d48fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ - 13300: 003215bc 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ + 13300: 00321658 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ 13301: 007f8682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ - 13302: 003feee4 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 13303: 0055ae64 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 13302: 003fef84 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 13303: 0055af04 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 13304: 007c9b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ 13305: 007f9692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 13306: 001b1834 356 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ - 13307: 00336564 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ - 13308: 00355238 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ + 13307: 00336604 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ + 13308: 003552d8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 13309: 007c3210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 13310: 003bfe48 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 13310: 003bfee8 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 13311: 007c5274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 13312: 00597ff0 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ - 13313: 003457ac 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ - 13314: 0043c420 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 13312: 00598090 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 13313: 0034584c 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ + 13314: 0043c4c0 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 13315: 007fa276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 13316: 005d7f4c 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 13316: 005d7fec 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 13317: 007f8d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 13318: 007c3270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ 13319: 007f885c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 13320: 007d0228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 13321: 007f9ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 13322: 004232c0 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 13322: 00423360 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 13323: 007d0008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 13324: 004d9e08 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 13324: 004d9ea8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 13325: 007f9d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 13326: 001be2d8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 13327: 007f8f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 13328: 007f883c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 13329: 007d54d0 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ 13330: 007f9750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_DSTATE │ │ │ │ - 13331: 00371944 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ + 13331: 003719e4 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ 13332: 007f93ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 13333: 007c2620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 13334: 007f8a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 13335: 00732be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 13336: 002bf0a8 124 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 13337: 007f8734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 13338: 0058ff94 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 13339: 00548190 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 13338: 00590034 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 13339: 00548230 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 13340: 007cf5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 13341: 007f8194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 13342: 001bee30 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ - 13343: 00354ea0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ + 13343: 00354f40 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 13344: 007f81be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 13345: 00736730 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 13346: 007d33e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 13347: 003ef0ac 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ - 13348: 0032ca00 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ + 13347: 003ef14c 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 13348: 0032caa0 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 13349: 007cc41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ 13350: 007f86c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 13351: 002192bc 184 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 13352: 007c6894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ - 13353: 003a8264 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ + 13353: 003a8304 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 13354: 007f8702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ - 13355: 003e9eb4 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 13355: 003e9f54 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 13356: 007f8ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 13357: 0056c5bc 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ - 13358: 00342368 1016 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ + 13357: 0056c65c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 13358: 00342408 1016 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 13359: 007c5424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 13360: 007324ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 13361: 007c4410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 13362: 007cc9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ - 13363: 003a86d0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ + 13363: 003a8770 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 13364: 007f80aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ 13365: 001c4418 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ - 13366: 003a88c4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ + 13366: 003a8964 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 13367: 007c88d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 13368: 005c1820 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 13368: 005c18c0 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 13369: 007c5534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 13370: 007f9c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 13371: 007f9526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 13372: 004f9cec 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ - 13373: 0056b498 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 13372: 004f9d8c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 13373: 0056b538 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 13374: 007c9414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ - 13375: 0032e0bc 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ + 13375: 0032e15c 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 13376: 00731c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 13377: 007f866a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 13378: 007c5844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 13379: 007d357c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 13380: 0035631c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ + 13380: 003563bc 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 13381: 007cd1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_EVENT │ │ │ │ 13382: 007d302c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 13383: 00535300 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ - 13384: 00554350 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ - 13385: 004dbcf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 13383: 005353a0 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 13384: 005543f0 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 13385: 004dbd90 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 13386: 00722d6c 800 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 13387: 007cc6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 13388: 007c7184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 13389: 001c8098 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 13390: 0057e170 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 13390: 0057e210 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 13391: 007d182c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ - 13392: 004dc6a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 13392: 004dc744 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 13393: 007f8e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 13394: 001c3e2c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 13395: 007c7e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 13396: 001fd48c 8 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 13397: 007f9b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 13398: 007f9bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 13399: 00426b44 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ - 13400: 004d4d00 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 13399: 00426be4 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 13400: 004d4da0 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 13401: 007f9aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 13402: 00547bd8 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 13402: 00547c78 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 13403: 002691b0 224 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 13404: 003cd188 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 13404: 003cd228 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 13405: 007f8f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 13406: 007c58c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 13407: 007f9be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 13408: 007d4218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 13409: 007cf8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 13410: 007f8e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 13411: 007f80e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ - 13412: 005db114 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 13412: 005db1b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 13413: 00207c10 148 FUNC GLOBAL DEFAULT 12 ptimer_set_limit │ │ │ │ 13414: 007c89e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 13415: 001c700c 188 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 13416: 00736c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 13417: 002f7df0 332 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ - 13418: 0032bf90 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ + 13418: 0032c030 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ 13419: 00267658 448 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 13420: 007cdf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 13421: 00597978 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 13421: 00597a18 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 13422: 007f872a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 13423: 002594d8 180 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 13424: 0073d674 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnaddd │ │ │ │ 13425: 007f94ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 13426: 00537fec 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ - 13427: 003a7638 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 13428: 004db7e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 13429: 004048b0 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 13426: 0053808c 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 13427: 003a76d8 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ + 13428: 004db888 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 13429: 00404950 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 13430: 007f9c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ - 13431: 0034fda8 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ + 13431: 0034fe48 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ 13432: 007f934a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ - 13433: 00533fe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 13434: 004e6774 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 13433: 00534088 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 13434: 004e6814 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 13435: 007cfe28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 13436: 007f99ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 13437: 007c2df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 13438: 0042592c 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 13438: 004259cc 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 13439: 00197dac 208 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 13440: 007cbf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ - 13441: 004d4b18 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 13441: 004d4bb8 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 13442: 0073d4e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnadds │ │ │ │ 13443: 007c1688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ - 13444: 00508d28 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 13444: 00508dc8 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 13445: 007cf7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 13446: 007f80b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 13447: 003c4e60 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 13447: 003c4f00 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 13448: 002ab0d0 180 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ 13449: 00737180 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ - 13450: 00534158 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 13450: 005341f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 13451: 007f83f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 13452: 007f8f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 13453: 002a8e20 276 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 13454: 001d3080 116 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 13455: 0020e4d8 44 FUNC GLOBAL DEFAULT 12 rom_set_order_override │ │ │ │ 13456: 007cbbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 13457: 0021d830 620 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 13458: 00736d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ - 13459: 00416ac8 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 13459: 00416b68 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 13460: 007d1ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 13461: 005e2698 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 13461: 005e2738 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 13462: 007ce918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 13463: 007f8bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 13464: 007f900c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 13465: 007f804a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 13466: 007f8a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_WRITE_DSTATE │ │ │ │ 13467: 00723708 12 OBJECT GLOBAL DEFAULT 21 NetFilterDirection_lookup │ │ │ │ 13468: 007c9824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_DISABLE_EVENT │ │ │ │ 13469: 007c5b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_EVENT │ │ │ │ 13470: 0026fec0 3596 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ - 13471: 0034e764 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ + 13471: 0034e804 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 13472: 007f9418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 13473: 00576240 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ - 13474: 0050adc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 13475: 0059f4d0 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 13476: 00542b34 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 13473: 005762e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 13474: 0050ae60 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 13475: 0059f570 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 13476: 00542bd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 13477: 007d0608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ 13478: 007f8fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 13479: 004e1d08 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 13480: 004dc420 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 13479: 004e1da8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 13480: 004dc4c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 13481: 007c9904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 13482: 007f8b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ - 13483: 0052889c 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 13484: 00513b60 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 13483: 0052893c 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 13484: 00513c00 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 13485: 002090c8 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 13486: 007f8e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 13487: 002f6c14 2088 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 13488: 007f8266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 13489: 007f8a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 13490: 007cee14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ - 13491: 0050f8a8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ - 13492: 00387e64 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ + 13491: 0050f948 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 13492: 00387f04 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 13493: 007f8040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ - 13494: 00387e6c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ + 13494: 00387f0c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 13495: 007f8f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 13496: 007cc3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 13497: 00237524 140 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ - 13498: 00387eac 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ + 13498: 00387f4c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 13499: 001ae150 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 13500: 007f931a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ - 13501: 00387f40 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ - 13502: 00387fdc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 13503: 00524aa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ - 13504: 00388080 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ + 13501: 00387fe0 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ + 13502: 0038807c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ + 13503: 00524b44 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 13504: 00388120 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 13505: 007f8dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 13506: 0038812c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ - 13507: 0038cd40 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 13508: 00520e1c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ - 13509: 003881e0 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ - 13510: 0038a694 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ + 13506: 003881cc 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ + 13507: 0038cde0 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ + 13508: 00520ebc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 13509: 00388280 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ + 13510: 0038a734 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 13511: 007c6964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 13512: 002af56c 776 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 13513: 002a89d0 1104 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 13514: 001b4958 336 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ 13515: 002b83e8 176 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ - 13516: 003543d8 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 13517: 0054c194 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 13516: 00354478 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ + 13517: 0054c234 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 13518: 007f9b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ - 13519: 003a81ec 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ + 13519: 003a828c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 13520: 007f8090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ - 13521: 003f9294 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 13521: 003f9334 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 13522: 007f848e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ - 13523: 00399a44 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ + 13523: 00399ae4 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 13524: 007f8494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 13525: 0029b324 528 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 13526: 002649a0 472 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 13527: 007f88ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 13528: 007cfb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ - 13529: 004d9be0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 13529: 004d9c80 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 13530: 007f82d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 13531: 007cfd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 13532: 007c3684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 13533: 007d100c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 13534: 00565308 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 13535: 003b3ea8 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ - 13536: 00312ddc 844 FUNC GLOBAL DEFAULT 12 cpu_check_irqs │ │ │ │ - 13537: 0057aad0 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 13538: 005990f0 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 13534: 005653a8 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 13535: 003b3f48 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 13536: 00312e78 844 FUNC GLOBAL DEFAULT 12 cpu_check_irqs │ │ │ │ + 13537: 0057ab70 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 13538: 00599190 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 13539: 007f81c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 13540: 00427240 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 13540: 004272e0 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 13541: 007f99d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 13542: 0054eef8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 13542: 0054ef98 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 13543: 007c34f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 13544: 004cf914 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 13545: 005a2ea8 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 13546: 00598844 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 13544: 004cf9b4 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 13545: 005a2f48 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 13546: 005988e4 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 13547: 007cf4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ - 13548: 00598ba0 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 13548: 00598c40 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ 13549: 0073aaa0 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 13550: 007cdca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 13551: 0051f0fc 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ - 13552: 00390e38 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ + 13551: 0051f19c 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 13552: 00390ed8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 13553: 001c0d5c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ - 13554: 00428624 180 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 13554: 004286c4 180 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 13555: 007c68e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 13556: 004dad7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ - 13557: 00372174 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ + 13556: 004dae1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 13557: 00372214 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 13558: 007d37e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 13559: 007f89aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 13560: 007f8372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 13561: 007cfe48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 13562: 007c4ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ 13563: 001e8334 176 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 13564: 00209160 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 13565: 00504474 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 13565: 00504514 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 13566: 007c7b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 13567: 0022547c 8 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 13568: 007d01d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 13569: 007f8448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ - 13570: 004d4ee8 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 13570: 004d4f88 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 13571: 001b3a50 288 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ - 13572: 003b07b8 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 13572: 003b0858 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ 13573: 007f8a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 13574: 00515be0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 13574: 00515c80 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 13575: 007f879e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ - 13576: 003a68bc 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ + 13576: 003a695c 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 13577: 007309dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 13578: 007f96f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 13579: 002bf35c 2384 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ 13580: 001ae260 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 13581: 007cc8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 13582: 0042652c 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 13582: 004265cc 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 13583: 007f8c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ 13584: 007f8a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 13585: 00590ea8 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 13585: 00590f48 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 13586: 007f97b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 13587: 007d3768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 13588: 007f8808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 13589: 007303ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 13590: 002fba84 80 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 13591: 003c3194 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ - 13592: 003872ac 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ - 13593: 006d04b8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 13591: 003c3234 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 13592: 0038734c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ + 13593: 006d0558 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 13594: 007f7ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 13595: 007c340c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 13596: 00359498 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 13596: 00359538 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 13597: 007d2510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 13598: 005b979c 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 13599: 005bc320 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 13598: 005b983c 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 13599: 005bc3c0 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 13600: 007f87e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 13601: 007d2e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ 13602: 007f9200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_IOMMU_MEM_WRITEL_TLBFLUSH_DSTATE │ │ │ │ - 13603: 005962e4 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ - 13604: 00577360 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 13603: 00596384 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 13604: 00577400 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 13605: 007f82ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 13606: 007f84fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 13607: 004db4ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 13607: 004db54c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 13608: 0072446c 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 13609: 007cc93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 13610: 003bfc80 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 13611: 004319e8 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 13610: 003bfd20 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 13611: 00431a88 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 13612: 007d0cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 13613: 007c7b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 13614: 007c9274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ - 13615: 00330170 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ + 13615: 00330210 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 13616: 007f9938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 13617: 007f88b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ 13618: 007c5594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SOFT_RESET_EVENT │ │ │ │ 13619: 007cba8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 13620: 002b604c 424 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 13621: 007cc39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 13622: 007f8050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 13623: 00198f14 324 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 13624: 001c110c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 13625: 005d6da4 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 13626: 00542e70 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 13625: 005d6e44 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 13626: 00542f10 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 13627: 007f8b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 13628: 005882b0 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 13628: 00588350 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 13629: 007d25dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 13630: 007f8c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 13631: 007f91c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 13632: 00723b0c 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ - 13633: 004f1210 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 13634: 00411344 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ - 13635: 0044a36c 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 13633: 004f12b0 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 13634: 004113e4 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 13635: 0044a40c 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 13636: 001b1184 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ - 13637: 003a2640 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 13638: 0045f790 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ - 13639: 0054a368 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 13637: 003a26e0 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ + 13638: 0045f830 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 13639: 0054a408 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 13640: 007c6744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 13641: 00723b28 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 13642: 001c5a90 184 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 13643: 0049b73c 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 13644: 003abf54 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 13643: 0049b7dc 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 13644: 003abff4 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ 13645: 00730958 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 13646: 007f8d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 13647: 007f8056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 13648: 007f88cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 13649: 007c2b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 13650: 007d2948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 13651: 007c3f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ - 13652: 0032a81c 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ - 13653: 0033f4b0 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 13652: 0032a8bc 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ + 13653: 0033f550 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 13654: 007f894c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 13655: 007f9022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 13656: 007f9c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 13657: 00480df8 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 13657: 00480e98 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 13658: 007ce288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 13659: 002657a8 228 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 13660: 007cc2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 13661: 001a50a0 368 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 13662: 00468640 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 13663: 005bd630 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 13662: 004686e0 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 13663: 005bd6d0 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 13664: 00730328 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 13665: 007c8878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 13666: 002a8fc4 284 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 13667: 005a75b8 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ - 13668: 00419680 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ - 13669: 0055513c 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 13667: 005a7658 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 13668: 00419720 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 13669: 005551dc 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 13670: 00233f3c 64 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ - 13671: 00353b5c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ - 13672: 003746c0 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ + 13671: 00353bfc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ + 13672: 00374760 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 13673: 007f813e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 13674: 007f964c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 13675: 007f855a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 13676: 007f9936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 13677: 007c5e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ - 13678: 00516500 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 13678: 005165a0 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 13679: 002252fc 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 13680: 007f87ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 13681: 007d2e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 13682: 007f901a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 13683: 007c8b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ 13684: 007f8b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_DSTATE │ │ │ │ 13685: 007fa28a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 13686: 007c48f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 13687: 007d0b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 13688: 007c2b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ - 13689: 0052459c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ - 13690: 003a6910 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ + 13689: 0052463c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 13690: 003a69b0 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 13691: 007f8b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 13692: 001d37dc 1100 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 13693: 007f81f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ 13694: 007f8b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 13695: 007c6d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ - 13696: 0052520c 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 13696: 005252ac 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 13697: 001ae360 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ - 13698: 00372948 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ + 13698: 003729e8 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 13699: 007d1900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ - 13700: 00353818 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 13701: 004f8864 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 13702: 0056380c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 13700: 003538b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ + 13701: 004f8904 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 13702: 005638ac 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ 13703: 007d23d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 13704: 007367b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 13705: 007cd050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_READ_EVENT │ │ │ │ - 13706: 005d8198 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 13706: 005d8238 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 13707: 007f8178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 13708: 004d403c 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 13708: 004d40dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 13709: 001b1ef4 324 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 13710: 0054f400 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 13710: 0054f4a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 13711: 007cf608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 13712: 001b1284 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 13713: 007f9d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 13714: 00516784 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 13714: 00516824 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 13715: 007f8918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 13716: 007d2ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 13717: 007f89e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 13718: 001c5740 224 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ - 13719: 00523ec8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 13719: 00523f68 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 13720: 007f916c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 13721: 004f7a30 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 13721: 004f7ad0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 13722: 007f960c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 13723: 007f83d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 13724: 007caaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 13725: 007c4000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ - 13726: 00350884 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ + 13726: 00350924 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ 13727: 007f869a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 13728: 007f8a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 13729: 005295cc 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 13729: 0052966c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 13730: 007f8930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 13731: 007f8470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 13732: 007f9bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 13733: 0051f8b4 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 13733: 0051f954 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 13734: 007c9fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 13735: 0073d3e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnsmuld │ │ │ │ - 13736: 0051416c 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 13737: 0054a8bc 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 13736: 0051420c 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 13737: 0054a95c 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 13738: 007c9474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 13739: 007c2140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 13740: 002315b0 456 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 13741: 005591c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 13742: 005965fc 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 13741: 00559260 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 13742: 0059669c 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 13743: 001c14fc 208 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 13744: 00360144 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ - 13745: 005ae26c 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 13744: 003601e4 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 13745: 005ae30c 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ 13746: 0029864c 248 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 13747: 007f9408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 13748: 007ce458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 13749: 007d0858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 13750: 007d0da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ 13751: 007f941e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 13752: 007f9c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 13753: 007f894e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 13754: 007d0668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 13755: 004d3f84 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 13755: 004d4024 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 13756: 002f0ae8 244 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ - 13757: 004b5700 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 13758: 00508f58 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 13757: 004b57a0 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 13758: 00508ff8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 13759: 007308d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 13760: 007d269c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 13761: 007d262c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 13762: 007c8968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 13763: 007c7494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 13764: 007f8a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ - 13765: 00364388 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 13766: 003aaf34 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ + 13765: 00364428 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 13766: 003aafd4 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 13767: 00244d54 712 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 13768: 007f8958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 13769: 001d1dd0 128 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 13770: 007302a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ - 13771: 004dafa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ - 13772: 003efe70 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 13771: 004db044 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 13772: 003eff10 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ 13773: 001b2600 360 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ - 13774: 005910cc 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ - 13775: 005bace4 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 13774: 0059116c 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 13775: 005bad84 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 13776: 007ca584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 13777: 007cdd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 13778: 001fd418 8 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 13779: 00736cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 13780: 00690140 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 13781: 005b0914 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 13780: 006901e0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 13781: 005b09b4 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 13782: 007ce188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 13783: 007c5124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ 13784: 007c40f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 13785: 007c5944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 13786: 007ced54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ - 13787: 005e2590 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 13787: 005e2630 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 13788: 007d2740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ - 13789: 00576970 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 13789: 00576a10 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 13790: 007cc14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 13791: 007f808a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ 13792: 007f83d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 13793: 00735f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 13794: 00548528 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 13795: 004e2494 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 13794: 005485c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 13795: 004e2534 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 13796: 007d189c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 13797: 00723848 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 13798: 007d1d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MMU_HELPER_TFAULT_EVENT │ │ │ │ 13799: 007c7194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ - 13800: 0052470c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 13800: 005247ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 13801: 00737204 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ - 13802: 0056e71c 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 13802: 0056e7bc 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ 13803: 007f8c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 13804: 001b1378 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 13805: 0073b4e4 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 13806: 007f829a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 13807: 0050f1bc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 13807: 0050f25c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 13808: 002f0f80 264 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ - 13809: 004d6ac0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 13809: 004d6b60 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 13810: 007f8f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 13811: 00407ff0 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 13812: 005711f0 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 13811: 00408090 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 13812: 00571290 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 13813: 007c5084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 13814: 00512638 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ - 13815: 00371de8 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ + 13814: 005126d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 13815: 00371e88 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 13816: 007c54d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 13817: 007f91fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_IOMMU_PAGE_GET_FLAGS_DSTATE │ │ │ │ 13818: 007cf898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ 13819: 0026ebe8 116 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 13820: 007c4924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 13821: 007f920a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_CPU_SET_IRQ_RAISE_DSTATE │ │ │ │ 13822: 007f8072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 13823: 007f88a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 13824: 0073d990 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 13825: 007f80d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 13826: 007f8efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 13827: 005ce864 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 13827: 005ce904 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 13828: 007cc5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ - 13829: 003a8228 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 13830: 004331a4 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 13829: 003a82c8 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ + 13830: 00433244 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 13831: 007f8928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ - 13832: 0036c594 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 13833: 004dc648 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 13832: 0036c634 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 13833: 004dc6e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 13834: 007f928e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_DSTATE │ │ │ │ 13835: 007cc11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ - 13836: 003fa55c 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 13836: 003fa5fc 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 13837: 007c67f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ - 13838: 005caad4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 13838: 005cab74 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 13839: 007cc7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 13840: 005aa818 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ - 13841: 003878a0 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ + 13840: 005aa8b8 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 13841: 00387940 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 13842: 007d485c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 13843: 007ca734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 13844: 0057d7e8 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 13844: 0057d888 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 13845: 002a7da4 40 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 13846: 0050e2bc 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ - 13847: 00340084 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ + 13846: 0050e35c 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 13847: 00340124 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 13848: 007f8a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ - 13849: 00507ca0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 13849: 00507d40 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 13850: 0025cc4c 176 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 13851: 007c19e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 13852: 007d00d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 13853: 0032a9d4 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ + 13853: 0032aa74 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 13854: 007c3070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 13855: 007f9c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 13856: 00360804 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 13856: 003608a4 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 13857: 002a8698 56 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ - 13858: 003564f4 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ + 13858: 00356594 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 13859: 007f8a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 13860: 007d3d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 13861: 007f9892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 13862: 007c1a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 13863: 005e0464 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 13864: 004fbd48 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 13863: 005e0504 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 13864: 004fbde8 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 13865: 007ce508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 13866: 007f86e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 13867: 007c5544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 13868: 005b0b28 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ - 13869: 00426484 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 13868: 005b0bc8 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 13869: 00426524 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 13870: 007f964a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ - 13871: 00312a44 36 FUNC GLOBAL DEFAULT 12 cpu_put_psr │ │ │ │ + 13871: 00312ae0 36 FUNC GLOBAL DEFAULT 12 cpu_put_psr │ │ │ │ 13872: 001b2eec 360 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 13873: 0028d300 816 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 13874: 007f80e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 13875: 007f92dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 13876: 002bad00 272 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 13877: 006e4c5c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 13877: 006e4cfc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 13878: 007d116c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ - 13879: 0038e8ac 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ + 13879: 0038e94c 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 13880: 002954f0 428 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 13881: 007fa2cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 13882: 004229ac 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 13882: 00422a4c 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 13883: 007f8430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 13884: 007c6624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 13885: 004d6150 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ - 13886: 0052b038 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 13885: 004d61f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 13886: 0052b0d8 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ 13887: 007c6e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 13888: 0036ba44 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 13888: 0036bae4 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 13889: 007f8d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 13890: 002b8498 424 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 13891: 005cd444 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 13891: 005cd4e4 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 13892: 007d0bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 13893: 007d0a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 13894: 007d5c2c 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 13895: 007cb77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 13896: 001c075c 188 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ - 13897: 0036c9e4 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 13898: 005277b0 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 13897: 0036ca84 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 13898: 00527850 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 13899: 007f8976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 13900: 00233d94 8 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ - 13901: 00566480 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 13901: 00566520 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 13902: 007f8a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 13903: 003d4ec4 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 13903: 003d4f64 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 13904: 007d06d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 13905: 00723e48 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 13906: 005c1a28 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ - 13907: 004ddd64 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 13906: 005c1ac8 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 13907: 004dde04 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 13908: 00724578 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 13909: 007ca764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 13910: 007f81ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ - 13911: 0057f26c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 13911: 0057f30c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 13912: 002fdfa0 44 FUNC GLOBAL DEFAULT 12 sparc_cpu_do_unaligned_access │ │ │ │ 13913: 0025149c 68 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ - 13914: 004276d0 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 13915: 004dbe04 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 13914: 00427770 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 13915: 004dbea4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 13916: 007c4964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ - 13917: 0054ff44 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 13917: 0054ffe4 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 13918: 007f89f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 13919: 007f8daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 13920: 007c98d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 13921: 007f915a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 13922: 007c8738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 13923: 007f8dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ - 13924: 005e05d8 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ - 13925: 004284a8 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 13926: 004bb954 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 13924: 005e0678 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 13925: 00428548 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 13926: 004bb9f4 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 13927: 007f8156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DONE_DSTATE │ │ │ │ 13928: 007ce618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 13929: 007c5934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ 13930: 007c2500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CLEANUP_STATE_EVENT │ │ │ │ - 13931: 005804d8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ - 13932: 003aa4e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ + 13931: 00580578 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 13932: 003aa584 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 13933: 007f8994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 13934: 007fa292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 13935: 00539b30 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ - 13936: 00358a88 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ + 13935: 00539bd0 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 13936: 00358b28 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 13937: 007cbd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ - 13938: 003b2cd8 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 13938: 003b2d78 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 13939: 007cd998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 13940: 003f8530 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 13940: 003f85d0 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 13941: 0017e6ec 260 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 13942: 007f83fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ - 13943: 003cc158 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 13944: 004d9620 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 13943: 003cc1f8 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 13944: 004d96c0 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 13945: 007f87ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ - 13946: 0039ab84 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 13947: 005c7d8c 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 13946: 0039ac24 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ + 13947: 005c7e2c 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 13948: 007f8cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 13949: 00208758 156 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 13950: 007f8a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 13951: 007f83e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ - 13952: 003a26c8 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ - 13953: 003f6428 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 13952: 003a2768 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ + 13953: 003f64c8 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 13954: 007c5754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ - 13955: 003a7454 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ + 13955: 003a74f4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 13956: 007f8844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 13957: 001bdec4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 13958: 007f8f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 13959: 003efb24 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 13959: 003efbc4 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 13960: 007f8f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 13961: 007d11dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 13962: 007d161c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ - 13963: 0031fa34 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ + 13963: 0031fad0 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 13964: 007f8c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 13965: 007f9236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_WRITE_DSTATE │ │ │ │ 13966: 007c2110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_HANDLE_EVENT_EVENT │ │ │ │ 13967: 007c292c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 13968: 007f8e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 13969: 001be9ec 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 13970: 001ae45c 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ 13971: 00255ac0 52 FUNC GLOBAL DEFAULT 12 AUD_remove_card │ │ │ │ - 13972: 004e89d4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 13973: 005d9d68 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 13972: 004e8a74 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 13973: 005d9e08 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 13974: 007f8924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 13975: 0055310c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 13975: 005531ac 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 13976: 00724bdc 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ - 13977: 004eff9c 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 13978: 004ea25c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 13977: 004f003c 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 13978: 004ea2fc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 13979: 007f8a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ - 13980: 00374718 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ + 13980: 003747b8 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 13981: 0071a2f8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ - 13982: 0038de0c 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ - 13983: 0037505c 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 13984: 00593c50 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ - 13985: 005a008c 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 13982: 0038deac 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ + 13983: 003750fc 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ + 13984: 00593cf0 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 13985: 005a012c 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 13986: 00197440 388 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 13987: 007c9314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 13988: 00559db0 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ - 13989: 0035291c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ + 13988: 00559e50 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 13989: 003529bc 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 13990: 007f8b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 13991: 007327c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ 13992: 007f858a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 13993: 007d18ac 68 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 13994: 007f8c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ - 13995: 003936c0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 13996: 00573e3c 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 13995: 00393760 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ + 13996: 00573edc 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 13997: 007f8c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 13998: 007f87de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 13999: 007f90c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 14000: 007d105c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 14001: 005c37d8 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ - 14002: 0059c64c 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 14003: 005a87b8 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ - 14004: 005cd52c 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 14001: 005c3878 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 14002: 0059c6ec 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 14003: 005a8858 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 14004: 005cd5cc 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 14005: 007f9992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ - 14006: 004dc9e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 14006: 004dca80 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 14007: 007c6854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 14008: 00731f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 14009: 004f7434 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 14010: 005d7160 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 14009: 004f74d4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 14010: 005d7200 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 14011: 007f9698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 14012: 0053ed60 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 14013: 005a7df4 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 14012: 0053ee00 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 14013: 005a7e94 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 14014: 007f88e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 14015: 004f7aa0 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 14016: 00472b54 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 14015: 004f7b40 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 14016: 00472bf4 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 14017: 007f8f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 14018: 007cd020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_SET_FREQ_EVENT │ │ │ │ 14019: 007f9570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 14020: 002a4e1c 176 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 14021: 007cdc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ - 14022: 00441e30 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 14022: 00441ed0 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 14023: 007c6874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 14024: 007f9cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 14025: 002a1b80 160 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 14026: 007f978c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 14027: 005d3e04 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 14028: 00515790 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 14029: 0043b048 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 14027: 005d3ea4 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 14028: 00515830 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 14029: 0043b0e8 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 14030: 007d0358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 14031: 007c2a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_WATCH_EVENT │ │ │ │ 14032: 007f9dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 14033: 007ef918 4168 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 14034: 007cd0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_TIMER_TICK_EVENT │ │ │ │ 14035: 007f9654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ - 14036: 0056beb8 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 14037: 00528150 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 14036: 0056bf58 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 14037: 005281f0 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 14038: 007f868a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 14039: 00209ddc 116 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 14040: 004df42c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 14040: 004df4cc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 14041: 001fd484 8 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 14042: 001ac0e4 264 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 14043: 00726490 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 14044: 007f8f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 14045: 002a9ef8 36 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 14046: 007c21b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ 14047: 007f9274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_RESET_DSTATE │ │ │ │ - 14048: 004d9c3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ - 14049: 00359674 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ + 14048: 004d9cdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 14049: 00359714 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ 14050: 007f9d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 14051: 004786cc 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 14052: 0053a854 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ - 14053: 0034ec08 428 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ - 14054: 0037bc4c 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 14055: 005af8e8 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 14051: 0047876c 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 14052: 0053a8f4 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 14053: 0034eca8 428 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ + 14054: 0037bcec 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ + 14055: 005af988 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 14056: 007f979c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 14057: 007f856c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 14058: 005d272c 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 14058: 005d27cc 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 14059: 007f80ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 14060: 007c87e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 14061: 0036c6b4 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 14061: 0036c754 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 14062: 007f91d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 14063: 0041b98c 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 14063: 0041ba2c 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 14064: 007c83c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 14065: 007c9b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 14066: 007f9afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 14067: 007c5a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 14068: 004dcb50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 14068: 004dcbf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 14069: 0023a940 132 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 14070: 007c6884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 14071: 007c6ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 14072: 007f86f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 14073: 001cc394 24 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 14074: 007cd8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ 14075: 002f12b8 312 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ 14076: 007f9206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_IOMMU_MEM_READL_DSTATE │ │ │ │ - 14077: 003a9c7c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ - 14078: 005a20e4 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 14077: 003a9d1c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ + 14078: 005a2184 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 14079: 007ca834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ - 14080: 0032c988 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ + 14080: 0032ca28 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 14081: 007f8212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ - 14082: 00576914 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 14082: 005769b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 14083: 0073c678 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdivd │ │ │ │ 14084: 0021db78 220 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 14085: 002e1dd4 3896 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 14086: 007f9370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ 14087: 007d4008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_EVENT │ │ │ │ - 14088: 0039225c 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ + 14088: 003922fc 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ 14089: 007d2e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BALLOON_EVENT │ │ │ │ 14090: 007f8f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 14091: 007f8216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 14092: 007f83f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ - 14093: 0052b6b0 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 14093: 0052b750 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 14094: 001d1e64 44 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 14095: 0073c6fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdivq │ │ │ │ 14096: 007d4338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 14097: 004ee4e4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 14097: 004ee584 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 14098: 00238434 168 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 14099: 002de57c 216 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 14100: 0073c5f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdivs │ │ │ │ 14101: 007f877c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 14102: 00533a8c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 14102: 00533b2c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 14103: 007e7408 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 14104: 002fbb38 196 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 14105: 007f90fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 14106: 007f885a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 14107: 007f85d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 14108: 001af644 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ - 14109: 00481134 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 14109: 004811d4 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 14110: 001c8efc 100 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 14111: 007ce128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 14112: 005a135c 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 14113: 0068fa30 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ - 14114: 005a6680 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 14115: 003f92c4 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 14112: 005a13fc 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 14113: 0068fad0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 14114: 005a6720 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 14115: 003f9364 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 14116: 001ab450 264 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 14117: 002b0dfc 548 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 14118: 005c24b4 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 14118: 005c2554 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 14119: 007caf24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 14120: 001b5c00 424 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 14121: 001aea3c 256 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 14122: 007c9cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ 14123: 007d5c20 4 OBJECT GLOBAL DEFAULT 25 nb_prom_envs │ │ │ │ 14124: 007cfe78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 14125: 007f81d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 14126: 001caf28 164 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 14127: 00266ea0 264 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 14128: 007c8198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 14129: 005a12e4 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 14129: 005a1384 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ 14130: 007f9466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 14131: 007cfeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 14132: 007cda88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ - 14133: 00438ca4 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 14133: 00438d44 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 14134: 007f7fc5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ 14135: 007f85ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 14136: 007cc74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ 14137: 00264b78 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ - 14138: 003efd30 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 14138: 003efdd0 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 14139: 007f95b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 14140: 007c8448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 14141: 007c3d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ - 14142: 0032aa2c 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 14143: 004c1d30 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 14142: 0032aacc 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ + 14143: 004c1dd0 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 14144: 002102b4 164 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 14145: 003eaf5c 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 14145: 003eaffc 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 14146: 002622b8 352 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 14147: 00285424 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 14148: 007ce6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 14149: 0053b310 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ - 14150: 00564f64 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 14149: 0053b3b0 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 14150: 00565004 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 14151: 007c386c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ - 14152: 00562a28 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 14153: 004f4c18 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 14152: 00562ac8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 14153: 004f4cb8 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 14154: 001bd634 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 14155: 007c6a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 14156: 0055ea1c 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 14156: 0055eabc 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 14157: 007f9c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 14158: 0072398c 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ 14159: 007f8934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 14160: 007f9882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 14161: 007cfd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 14162: 007f88c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 14163: 007cc64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 14164: 00735ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 14165: 001cda58 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 14166: 004dcee8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 14166: 004dcf88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 14167: 007f8516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 14168: 007cebb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 14169: 007d123c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 14170: 0054eb04 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 14170: 0054eba4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 14171: 007f82b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 14172: 001bda00 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ - 14173: 0056db74 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 14174: 004b78f4 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 14173: 0056dc14 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 14174: 004b7994 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 14175: 007c5a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 14176: 007d188c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ - 14177: 00591c58 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 14177: 00591cf8 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 14178: 007cc44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 14179: 007c8468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 14180: 00575f04 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 14180: 00575fa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 14181: 0025ad50 172 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ - 14182: 005aa294 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ - 14183: 0034f558 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 14184: 005d7408 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 14185: 004e4788 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 14182: 005aa334 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 14183: 0034f5f8 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ + 14184: 005d74a8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 14185: 004e4828 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 14186: 007f90a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 14187: 0023a788 440 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 14188: 007f938e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ 14189: 007ce648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 14190: 0040fa90 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 14190: 0040fb30 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 14191: 00723c00 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ 14192: 007f92b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_DSTATE │ │ │ │ - 14193: 0047c0d8 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 14193: 0047c178 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 14194: 002fbbfc 232 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 14195: 005a6590 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 14195: 005a6630 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 14196: 007335b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 14197: 007f9afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 14198: 007c8288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 14199: 003c17ec 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 14199: 003c188c 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 14200: 007f98ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 14201: 007f85fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ - 14202: 003cd650 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 14203: 0042414c 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 14204: 0036a3b4 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 14205: 0050cd64 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 14202: 003cd6f0 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 14203: 004241ec 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 14204: 0036a454 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 14205: 0050ce04 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ 14206: 0073ca98 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_asi │ │ │ │ - 14207: 003bfb3c 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 14207: 003bfbdc 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 14208: 0021c1cc 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 14209: 007f831a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 14210: 00181304 388 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 14211: 007f8478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 14212: 007f8ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 14213: 007c3230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ - 14214: 0050db8c 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 14215: 00424564 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 14214: 0050dc2c 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 14215: 00424604 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 14216: 007c2c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 14217: 005174b0 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 14217: 00517550 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 14218: 007c9e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 14219: 007d370c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 14220: 005633fc 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 14220: 0056349c 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 14221: 0025ccfc 328 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 14222: 007d0c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 14223: 007d3ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ 14224: 007f85e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ - 14225: 0050e5a4 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 14225: 0050e644 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 14226: 007cffa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 14227: 0057f694 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 14227: 0057f734 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 14228: 007d1ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 14229: 007d265c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ - 14230: 003a37fc 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ + 14230: 003a389c 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 14231: 007f980c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 14232: 007c2d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 14233: 001b5830 8 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ - 14234: 00542c48 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 14234: 00542ce8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 14235: 007d363c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 14236: 005bb3ac 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ - 14237: 00507404 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 14238: 005301c8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 14236: 005bb44c 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 14237: 005074a4 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 14238: 00530268 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 14239: 007f85dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 14240: 005a62a8 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 14240: 005a6348 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 14241: 007f8444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 14242: 007f9284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_TIMER_TICK_DSTATE │ │ │ │ 14243: 007d3a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 14244: 004f4594 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ - 14245: 004db8fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 14246: 00534fa0 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 14244: 004f4634 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 14245: 004db99c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 14246: 00535040 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 14247: 00238024 1040 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 14248: 00724b10 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 14249: 003b21c8 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 14249: 003b2268 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 14250: 007cc43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 14251: 002a0728 48 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 14252: 007348c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 14253: 007f8776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ - 14254: 0034f374 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ + 14254: 0034f414 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ 14255: 007c72c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 14256: 001d8760 16 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ 14257: 007f87f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ 14258: 002551b8 144 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 14259: 001ef994 120 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 14260: 007c4200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 14261: 00369d8c 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 14262: 004ee064 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 14261: 00369e2c 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 14262: 004ee104 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 14263: 007cee74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 14264: 007f98e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 14265: 0073352c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 14266: 007ceb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 14267: 00723cec 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 14268: 007f7fa3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_net_c │ │ │ │ 14269: 002a9dd8 36 FUNC GLOBAL DEFAULT 12 migrate_multifd │ │ │ │ @@ -14276,2357 +14276,2357 @@ │ │ │ │ 14272: 002aea0c 380 FUNC GLOBAL DEFAULT 12 postcopy_wake_shared │ │ │ │ 14273: 001bba98 24 FUNC GLOBAL DEFAULT 12 helper_clz_i32 │ │ │ │ 14274: 007f8eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ 14275: 007c4150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 14276: 007f947a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ 14277: 007f84d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ 14278: 007f8708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 14279: 004cd128 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 14280: 00431d34 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 14279: 004cd1c8 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 14280: 00431dd4 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 14281: 007f9af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 14282: 007cac14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 14283: 007f97c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 14284: 007f880c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 14285: 007d0928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 14286: 0055e02c 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ - 14287: 0035749c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ + 14286: 0055e0cc 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 14287: 0035753c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 14288: 007c4100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 14289: 002451b8 352 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 14290: 00274e48 524 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 14291: 007c48a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ - 14292: 00550150 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 14292: 005501f0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 14293: 007bbab8 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_alg_map │ │ │ │ - 14294: 004189a8 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ - 14295: 00322ffc 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ + 14294: 00418a48 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 14295: 00323098 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 14296: 007d12cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ - 14297: 0059cfc4 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 14297: 0059d064 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 14298: 00275500 1056 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 14299: 0022ea6c 12 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 14300: 00566c58 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 14300: 00566cf8 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 14301: 0073229c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 14302: 007cad64 52 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ - 14303: 00422f14 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 14304: 0049babc 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 14305: 00504c6c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 14303: 00422fb4 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 14304: 0049bb5c 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 14305: 00504d0c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 14306: 00210118 248 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 14307: 007d3418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 14308: 006d3b78 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 14308: 006d3c18 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 14309: 00255604 212 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 14310: 007f8ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 14311: 007cc17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 14312: 003c4ebc 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 14312: 003c4f5c 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 14313: 007f8842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 14314: 001c0e20 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 14315: 007c1e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 14316: 00731a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 14317: 005d5f78 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 14318: 00423b60 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ - 14319: 0039b940 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ + 14317: 005d6018 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 14318: 00423c00 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 14319: 0039b9e0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 14320: 007bbc20 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 14321: 002372bc 304 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 14322: 007c67c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 14323: 0054f00c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ - 14324: 0050f5d8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ - 14325: 00320494 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ + 14323: 0054f0ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 14324: 0050f678 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 14325: 00320530 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 14326: 007f8a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 14327: 007c97f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 14328: 007ca9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 14329: 007f9d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 14330: 004b70d8 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 14330: 004b7178 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 14331: 007d47bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ - 14332: 005180e0 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 14333: 0055b990 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ - 14334: 005accdc 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 14332: 00518180 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 14333: 0055ba30 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 14334: 005acd7c 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 14335: 007f0a6c 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 14336: 007d5c28 4 OBJECT GLOBAL DEFAULT 25 old_param │ │ │ │ 14337: 007f8a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ - 14338: 003eef0c 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 14338: 003eefac 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 14339: 007c94b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 14340: 007f8606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 14341: 007f7f8b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 14342: 00367730 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 14343: 004f9f28 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 14342: 003677d0 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 14343: 004f9fc8 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 14344: 007233bc 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 14345: 0026600c 236 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 14346: 00519868 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 14347: 00587d70 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 14346: 00519908 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 14347: 00587e10 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 14348: 007d0bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ - 14349: 0041938c 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 14350: 00588b08 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 14351: 005b2a28 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 14349: 0041942c 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 14350: 00588ba8 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 14351: 005b2ac8 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 14352: 00292b44 448 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 14353: 007f8608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 14354: 007f9162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ - 14355: 004fae70 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 14355: 004faf10 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 14356: 007c9e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ - 14357: 005138bc 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 14357: 0051395c 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 14358: 0073019c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ - 14359: 00363dfc 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 14359: 00363e9c 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 14360: 007f94e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 14361: 005cde64 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 14362: 00548c84 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 14361: 005cdf04 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 14362: 00548d24 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 14363: 007f8c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 14364: 007334a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 14365: 007f8a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ 14366: 007f8f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ - 14367: 0043d070 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 14367: 0043d110 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 14368: 007f9744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 14369: 007c95e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 14370: 00432230 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 14371: 004e7ab0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ - 14372: 003c0f40 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 14373: 004bdf5c 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 14370: 004322d0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 14371: 004e7b50 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 14372: 003c0fe0 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 14373: 004bdffc 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 14374: 007f8f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 14375: 005a2de4 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 14375: 005a2e84 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 14376: 007d4348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 14377: 007c5284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 14378: 002f2c48 32 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 14379: 001bbad8 80 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 14380: 007c8b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 14381: 00723e90 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 14382: 007f9a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 14383: 0022eb04 8 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 14384: 002573a0 188 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 14385: 007f8ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ 14386: 007f9150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 14387: 007f8e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 14388: 005158a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 14388: 00515944 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 14389: 007f91c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ - 14390: 003f4dbc 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 14390: 003f4e5c 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 14391: 007f9884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ 14392: 0030648c 128 FUNC GLOBAL DEFAULT 12 helper_fmaddd │ │ │ │ - 14393: 00334b9c 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ + 14393: 00334c3c 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 14394: 007f823a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 14395: 007fa264 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 14396: 007f8fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 14397: 001c11c4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 14398: 007d37a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 14399: 007f09f8 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 14400: 007cc26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 14401: 0059e6f8 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 14401: 0059e798 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 14402: 007c5144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ 14403: 002f78dc 112 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 14404: 007f8fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ 14405: 0030641c 112 FUNC GLOBAL DEFAULT 12 helper_fmadds │ │ │ │ 14406: 007f92ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_DSTATE │ │ │ │ - 14407: 004ea804 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 14407: 004ea8a4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 14408: 007f9082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ - 14409: 00352c6c 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ - 14410: 003bb920 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 14409: 00352d0c 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ + 14410: 003bb9c0 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 14411: 002554f4 228 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 14412: 0073142c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ - 14413: 005ca850 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 14414: 00424678 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ - 14415: 0032bda0 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ + 14413: 005ca8f0 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 14414: 00424718 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 14415: 0032be40 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 14416: 007d5a18 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 14417: 007f902c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 14418: 007d0978 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 14419: 007f8ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ - 14420: 006d3aa0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 14421: 00525a3c 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ - 14422: 00559c28 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 14420: 006d3b40 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 14421: 00525adc 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ + 14422: 00559cc8 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 14423: 007c85c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 14424: 007c70b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ - 14425: 0038fe38 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 14426: 005a7bbc 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 14425: 0038fed8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ + 14426: 005a7c5c 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 14427: 007f9bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ - 14428: 00564f08 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 14428: 00564fa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 14429: 002ae994 120 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 14430: 007ceb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 14431: 007d3808 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 14432: 00730118 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 14433: 007ce8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 14434: 003f5ed8 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 14434: 003f5f78 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 14435: 007ce638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 14436: 007c7484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ - 14437: 0059f334 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 14437: 0059f3d4 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ 14438: 007c8a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 14439: 003efba4 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 14439: 003efc44 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 14440: 00276e74 480 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 14441: 007f9be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 14442: 007d22f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 14443: 007f8ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 14444: 0021c300 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 14445: 007d06f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 14446: 006e01b8 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 14446: 006e0258 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 14447: 007c9694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ 14448: 007ca394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ - 14449: 003aa5e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ + 14449: 003aa684 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 14450: 0022ece0 280 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 14451: 001b5918 64 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 14452: 007f844e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 14453: 0073aaa4 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 14454: 007f88c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 14455: 003b3018 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 14455: 003b30b8 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 14456: 007f92f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 14457: 007f8e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 14458: 00525974 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ - 14459: 00578a24 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ - 14460: 003baeb8 624 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 14461: 00561f4c 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 14458: 00525a14 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ + 14459: 00578ac4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 14460: 003baf58 624 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 14461: 00561fec 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 14462: 007f9c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 14463: 001c5478 300 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 14464: 005c625c 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ - 14465: 0036c2c8 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 14464: 005c62fc 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 14465: 0036c368 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 14466: 001ef87c 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 14467: 003d52ec 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 14468: 00513d34 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 14467: 003d538c 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 14468: 00513dd4 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 14469: 007d27a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ - 14470: 00351d84 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 14471: 00690358 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 14472: 005b1e10 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 14470: 00351e24 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ + 14471: 006903f8 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 14472: 005b1eb0 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 14473: 007f8dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 14474: 007cc82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 14475: 004d41ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 14475: 004d424c 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 14476: 007c43d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ 14477: 007d136c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 14478: 005212d4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 14478: 00521374 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 14479: 007d480c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 14480: 00305b38 144 FUNC GLOBAL DEFAULT 12 helper_fsmuld │ │ │ │ 14481: 002997a0 236 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 14482: 0050407c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 14482: 0050411c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 14483: 007f83a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 14484: 007f8b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 14485: 001ab558 260 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 14486: 007cc47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 14487: 007313a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne32 │ │ │ │ 14488: 007f88b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 14489: 0024f4c8 604 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 14490: 001b7d44 960 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 14491: 0028b638 400 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 14492: 007c3f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ - 14493: 00535c5c 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 14493: 00535cfc 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 14494: 007d2fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 14495: 00515848 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 14495: 005158e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 14496: 007f87e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 14497: 007f9574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 14498: 007f8bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 14499: 004f6528 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 14499: 004f65c8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 14500: 007c82e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ - 14501: 00374c70 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ + 14501: 00374d10 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 14502: 007c5384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ - 14503: 003555ec 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ - 14504: 0044b778 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 14505: 004ec0c8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 14503: 0035568c 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ + 14504: 0044b818 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 14505: 004ec168 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 14506: 007ef8ca 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_c │ │ │ │ 14507: 007c2b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 14508: 007c1548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 14509: 001c15cc 208 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 14510: 007ce5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 14511: 0053729c 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 14511: 0053733c 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ 14512: 007f9a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ - 14513: 00344b28 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ + 14513: 00344bc8 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 14514: 007ce748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 14515: 007cec58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 14516: 002d8a30 276 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ 14517: 007ce2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STATE_EVENT │ │ │ │ 14518: 007cd280 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 14519: 007ca2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 14520: 007f98c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 14521: 007d2eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 14522: 001af53c 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ - 14523: 004d40f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 14523: 004d4194 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 14524: 002f7ce8 60 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 14525: 007f8198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 14526: 00268abc 36 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 14527: 003f08a8 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 14527: 003f0948 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 14528: 007fa26e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 14529: 007f8b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 14530: 001ab338 280 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 14531: 007fa26b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 14532: 005a29ec 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 14532: 005a2a8c 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 14533: 007c4604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 14534: 002688b0 108 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 14535: 007c42a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 14536: 001c204c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ - 14537: 00340184 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ + 14537: 00340224 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ 14538: 007e6df0 8 OBJECT GLOBAL DEFAULT 25 net_clients │ │ │ │ 14539: 001bb6f4 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_restore │ │ │ │ 14540: 007f8542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ - 14541: 0038d03c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ + 14541: 0038d0dc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 14542: 001aded8 368 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 14543: 007f9842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ - 14544: 0039288c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ + 14544: 0039292c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 14545: 007cca4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 14546: 00515b28 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 14546: 00515bc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ 14547: 007cf798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 14548: 007fa2e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 14549: 007f8196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 14550: 005b1854 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 14550: 005b18f4 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 14551: 00730094 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 14552: 007d05b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ 14553: 007f8b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 14554: 002ce3fc 128 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 14555: 007c5634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 14556: 001c4a70 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 14557: 00597ca0 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 14557: 00597d40 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 14558: 007c2d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 14559: 001a957c 340 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 14560: 0021e368 100 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 14561: 007f809e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ - 14562: 005b28f4 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 14562: 005b2994 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 14563: 007f8c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 14564: 007c7254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ - 14565: 005bd68c 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 14565: 005bd72c 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 14566: 007f9d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 14567: 004e7f80 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ - 14568: 00432d24 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ - 14569: 00459a50 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 14567: 004e8020 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 14568: 00432dc4 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 14569: 00459af0 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 14570: 007ca804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 14571: 001c4424 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 14572: 004dbebc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ - 14573: 00390408 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ - 14574: 00345bf8 32 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ + 14572: 004dbf5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 14573: 003904a8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ + 14574: 00345c98 32 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 14575: 0072314c 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 14576: 007f8384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 14577: 00723d30 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 14578: 007f852e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 14579: 007f82f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 14580: 004cc948 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 14581: 00517c74 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 14580: 004cc9e8 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 14581: 00517d14 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 14582: 007f991a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 14583: 004bea74 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 14583: 004beb14 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 14584: 007f9818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 14585: 007f812e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 14586: 007f9144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 14587: 007f9cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ - 14588: 0054a9f8 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 14588: 0054aa98 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 14589: 00211d2c 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ - 14590: 00404428 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 14590: 004044c8 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 14591: 007f8f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ - 14592: 0031b2f8 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ + 14592: 0031b394 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 14593: 007c1588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 14594: 007f988a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 14595: 0029c27c 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 14596: 007f7fa9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 14597: 0053c1c0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ - 14598: 004f2fb8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 14597: 0053c260 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 14598: 004f3058 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 14599: 00731324 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 14600: 007f87ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 14601: 001c20f8 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 14602: 00290918 484 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 14603: 003d4610 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 14603: 003d46b0 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 14604: 007ce7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 14605: 007f95b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 14606: 007cbb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 14607: 007f9a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 14608: 00261f28 912 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 14609: 0020a224 592 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 14610: 007f905c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 14611: 0026ae24 204 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 14612: 003c8df0 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 14612: 003c8e90 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 14613: 007f8e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 14614: 007cbe5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 14615: 00298d9c 1660 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 14616: 00258ecc 56 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ - 14617: 00358f84 276 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ + 14617: 00359024 276 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 14618: 007ccf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_RUN_EVENT │ │ │ │ - 14619: 00407a84 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 14620: 005570c8 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ - 14621: 00525bec 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 14619: 00407b24 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 14620: 00557168 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 14621: 00525c8c 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 14622: 00724b40 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 14623: 007c93b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 14624: 0022ec08 108 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 14625: 002fa40c 152 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 14626: 007cdcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ - 14627: 0033906c 144 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ + 14627: 0033910c 144 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 14628: 007d2700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 14629: 007bbc68 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 14630: 007c5494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ - 14631: 00563af4 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 14631: 00563b94 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 14632: 0072380c 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 14633: 007d147c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 14634: 006e4c44 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 14634: 006e4ce4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 14635: 007f98a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 14636: 007f8c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 14637: 007c9634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ - 14638: 0035104c 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ + 14638: 003510ec 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ 14639: 0073d1d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdasr17 │ │ │ │ - 14640: 005762f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ - 14641: 0037bb64 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ + 14640: 00576398 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 14641: 0037bc04 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 14642: 007d2120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 14643: 007d0458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 14644: 007cc6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 14645: 005d81b4 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 14646: 00461a90 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 14645: 005d8254 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 14646: 00461b30 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 14647: 007f985a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ - 14648: 00375684 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ + 14648: 00375724 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 14649: 007f92bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_GET_OUT_DSTATE │ │ │ │ 14650: 007ce3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 14651: 007f95d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ - 14652: 00390fd0 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ + 14652: 00391070 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 14653: 007cd908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 14654: 007d02e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 14655: 007f91ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ - 14656: 00576ae0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 14656: 00576b80 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 14657: 007f93a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 14658: 007d22e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 14659: 007cdbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 14660: 007cafe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ 14661: 007c9504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ 14662: 007c31e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_WRONG_HEADER_EVENT │ │ │ │ 14663: 002b80c0 428 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 14664: 002d8708 456 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ 14665: 007f848c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 14666: 002eb420 732 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 14667: 005d6310 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 14667: 005d63b0 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 14668: 007d10bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 14669: 007f9760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 14670: 00534604 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 14671: 005b7e04 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 14670: 005346a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 14671: 005b7ea4 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 14672: 007d04c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ - 14673: 00419110 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ - 14674: 00350e3c 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ + 14673: 004191b0 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 14674: 00350edc 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ 14675: 007f90e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 14676: 007bba30 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 14677: 007233d4 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 14678: 002629e4 68 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 14679: 007cbe2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ 14680: 007ccd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_EVENT │ │ │ │ - 14681: 00390a20 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ - 14682: 00337360 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ - 14683: 005270ac 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 14681: 00390ac0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ + 14682: 00337400 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ + 14683: 0052714c 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 14684: 007f800a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 14685: 00403148 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 14686: 00500ecc 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 14685: 004031e8 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 14686: 00500f6c 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 14687: 001cd818 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 14688: 004ec9b0 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 14688: 004eca50 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 14689: 002d4924 664 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ - 14690: 003904d8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ + 14690: 00390578 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 14691: 007cd1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_EVENT │ │ │ │ 14692: 007f9372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 14693: 0057a890 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 14693: 0057a930 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 14694: 002ce330 60 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ 14695: 007ce6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 14696: 007f8796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 14697: 00196dc8 192 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 14698: 007f97e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 14699: 007d474c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 14700: 007f8ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ 14701: 007c2440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ - 14702: 00358aa0 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ + 14702: 00358b40 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ 14703: 007f87d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 14704: 007d1aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 14705: 002bbbb0 128 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 14706: 007d10ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ - 14707: 005d3410 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 14707: 005d34b0 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 14708: 007c49c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 14709: 007d131c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 14710: 007ce718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 14711: 005db000 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 14711: 005db0a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 14712: 007cabd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 14713: 007d2908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 14714: 00346300 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 14715: 005480d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 14714: 003463a0 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ + 14715: 00548178 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 14716: 001c21a8 216 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 14717: 00277088 324 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ 14718: 007f9234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_RESET_DSTATE │ │ │ │ 14719: 007cb97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 14720: 005a4df0 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 14721: 0042879c 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ - 14722: 005bb83c 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 14720: 005a4e90 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 14721: 0042883c 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 14722: 005bb8dc 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ 14723: 007ca674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 14724: 007f80d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 14725: 002681d4 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 14726: 0054f068 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 14726: 0054f108 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 14727: 00266a2c 52 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 14728: 007f9a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC64_CPU_CHECK_IRQS_NOSET_IRQ_DSTATE │ │ │ │ 14729: 007d0468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 14730: 005aa7c4 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 14730: 005aa864 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 14731: 0020f4e0 340 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 14732: 001d34d0 248 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 14733: 0057b420 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 14734: 006e4bfc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ - 14735: 003463e8 260 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ + 14733: 0057b4c0 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 14734: 006e4c9c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 14735: 00346488 260 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ 14736: 007f8c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ 14737: 007c4080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ 14738: 007c46c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ - 14739: 003aa7a4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 14740: 005342c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ - 14741: 004dadd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 14742: 0055e1b0 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 14739: 003aa844 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ + 14740: 00534368 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 14741: 004dae78 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 14742: 0055e250 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 14743: 007c1648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 14744: 007f9bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ 14745: 0029be28 44 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 14746: 007c99f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ 14747: 007d0d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ - 14748: 005aea10 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 14748: 005aeab0 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 14749: 007c2e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 14750: 0072483c 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 14751: 0026b3e4 32 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ 14752: 0021d6c0 132 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 14753: 007ca694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ - 14754: 0032c440 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ - 14755: 00403d78 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 14754: 0032c4e0 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ + 14755: 00403e18 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 14756: 007f82ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 14757: 007f90b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 14758: 007c5fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 14759: 007c7d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 14760: 007cbc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 14761: 002bec30 48 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ 14762: 001a901c 372 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ 14763: 007d122c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 14764: 007f8fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ - 14765: 005a1208 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ - 14766: 0034afcc 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ + 14765: 005a12a8 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 14766: 0034b06c 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 14767: 00271524 320 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ 14768: 007c97e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 14769: 004d4930 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 14769: 004d49d0 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 14770: 00291758 512 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 14771: 007f84ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 14772: 007f849a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 14773: 007c341c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 14774: 007c56d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 14775: 0071a1e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 14776: 007d0408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ - 14777: 00478b70 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 14777: 00478c10 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 14778: 007c72e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 14779: 007f90be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ - 14780: 00330560 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ + 14780: 00330600 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 14781: 002d35e0 60 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 14782: 004e35c0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 14783: 00449724 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 14782: 004e3660 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 14783: 004497c4 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ 14784: 00210a54 244 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ - 14785: 00588288 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 14786: 005b3748 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ - 14787: 0054f5cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 14785: 00588328 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 14786: 005b37e8 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 14787: 0054f66c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 14788: 007bbe84 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 14789: 007c5134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 14790: 0017cd6c 52 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 14791: 007f93c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 14792: 007244fc 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 14793: 007f8b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 14794: 007c4f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ - 14795: 00315ef4 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ + 14795: 00315f90 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ 14796: 007cac34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_IRQ_EVENT │ │ │ │ - 14797: 004db228 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ - 14798: 00375670 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ + 14797: 004db2c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 14798: 00375710 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 14799: 002683a4 36 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ - 14800: 005a6b44 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 14800: 005a6be4 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 14801: 007cdc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 14802: 007f9174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 14803: 007d101c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 14804: 007c74f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 14805: 0035d448 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ - 14806: 00390cc8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 14807: 005aee80 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 14808: 00513804 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 14805: 0035d4e8 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 14806: 00390d68 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ + 14807: 005aef20 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 14808: 005138a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 14809: 007ce0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 14810: 007f8c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 14811: 007c50c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ - 14812: 0052442c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 14812: 005244cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 14813: 007f8678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 14814: 007f90d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 14815: 007f80a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 14816: 004dc75c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 14816: 004dc7fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ 14817: 007c20b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 14818: 007f8732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 14819: 001abba8 264 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 14820: 007f8ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 14821: 007ca1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 14822: 002f5830 132 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 14823: 007242c0 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 14824: 00434ce8 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 14824: 00434d88 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ 14825: 007c16e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 14826: 007d181c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ - 14827: 004d4748 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 14827: 004d47e8 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 14828: 00269838 436 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 14829: 004bb0dc 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ - 14830: 005e1fcc 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 14829: 004bb17c 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 14830: 005e206c 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 14831: 007cd828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 14832: 003e324c 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ - 14833: 0038fa1c 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ + 14832: 003e32ec 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 14833: 0038fabc 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 14834: 001a9190 340 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ 14835: 007f81e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_UNWATCH_DSTATE │ │ │ │ - 14836: 0042525c 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 14836: 004252fc 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 14837: 007c5ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 14838: 002b6b7c 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 14839: 007bbb38 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ - 14840: 004738c0 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 14840: 00473960 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 14841: 007c7c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 14842: 005d9534 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 14842: 005d95d4 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 14843: 00208378 60 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 14844: 007f7f8d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 14845: 007f856e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ - 14846: 0039bd60 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 14847: 005c76b4 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ - 14848: 0034faa0 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ - 14849: 00399dd8 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ + 14846: 0039be00 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ + 14847: 005c7754 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 14848: 0034fb40 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ + 14849: 00399e78 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 14850: 007d3b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 14851: 007f9612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ - 14852: 00333cc0 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ + 14852: 00333d60 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 14853: 007cf438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 14854: 007f9d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 14855: 005d3228 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 14855: 005d32c8 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 14856: 007f8bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ - 14857: 00351d6c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ + 14857: 00351e0c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 14858: 007c7d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 14859: 007d4208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 14860: 007f7f99 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 14861: 007ce058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ 14862: 007f99b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_TXT_NEW_DSTATE │ │ │ │ 14863: 00723870 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 14864: 001c0a54 188 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 14865: 007d151c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 14866: 007f9266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_IRQ_DSTATE │ │ │ │ - 14867: 00569c7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 14867: 00569d1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 14868: 007c8438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ - 14869: 006d3b30 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ - 14870: 003583e0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 14871: 006b1308 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 14869: 006d3bd0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 14870: 00358480 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ + 14871: 006b13a8 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 14872: 007f8086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 14873: 003f4ddc 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 14874: 004dbb24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 14873: 003f4e7c 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 14874: 004dbbc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 14875: 007c600c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 14876: 0020ee60 400 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 14877: 006b1304 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 14877: 006b13a4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 14878: 007f8d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 14879: 007cee94 1380 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 14880: 0051e234 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 14880: 0051e2d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 14881: 007f9108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 14882: 00437af8 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 14882: 00437b98 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 14883: 007f9d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 14884: 002bbccc 104 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 14885: 004fa760 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 14886: 005af528 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 14885: 004fa800 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 14886: 005af5c8 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 14887: 007c9ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ - 14888: 005e0700 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ - 14889: 0054fbb8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 14888: 005e07a0 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 14889: 0054fc58 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 14890: 002f7bc0 244 FUNC GLOBAL DEFAULT 12 accel_system_init_ops_interfaces │ │ │ │ 14891: 007ef88b 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 14892: 007d4128 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 14893: 006b11b8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 14893: 006b1258 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 14894: 002b7f48 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 14895: 007f954a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 14896: 007c4694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ - 14897: 0034f898 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ + 14897: 0034f938 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 14898: 002aad5c 40 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 14899: 007f8db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 14900: 005b1688 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 14901: 00534044 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 14900: 005b1728 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 14901: 005340e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 14902: 001cd0e4 604 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 14903: 007d470c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ - 14904: 0035809c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ + 14904: 0035813c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 14905: 007f981e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 14906: 004b96ac 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 14906: 004b974c 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 14907: 0022e230 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 14908: 007cee04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ - 14909: 005dfa6c 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 14909: 005dfb0c 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 14910: 007d456c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 14911: 007f8e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 14912: 004da7bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ - 14913: 00596d70 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ - 14914: 003516a4 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ - 14915: 0031ae94 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ - 14916: 00510218 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 14912: 004da85c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 14913: 00596e10 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 14914: 00351744 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ + 14915: 0031af30 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ + 14916: 005102b8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 14917: 007f9ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 14918: 007d40a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 14919: 0022e068 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 14920: 0050b4f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ - 14921: 003368c8 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ + 14920: 0050b590 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 14921: 00336968 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 14922: 007c1f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 14923: 002a9f1c 36 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 14924: 007f85a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ - 14925: 005be338 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 14926: 005d8988 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 14925: 005be3d8 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 14926: 005d8a28 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 14927: 0071f0a0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ - 14928: 0053715c 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ - 14929: 0056ff94 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 14930: 004c09dc 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 14928: 005371fc 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 14929: 00570034 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 14930: 004c0a7c 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 14931: 007c54b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ - 14932: 00424db4 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 14932: 00424e54 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 14933: 007f9496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 14934: 0051933c 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 14934: 005193dc 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 14935: 007f7fc2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 14936: 001c487c 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 14937: 007fa128 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 14938: 0020af00 624 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ 14939: 007d1d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MMU_HELPER_GET_PHYS_ADDR_DATA_EVENT │ │ │ │ - 14940: 00375718 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ + 14940: 003757b8 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 14941: 007d33d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 14942: 007f8f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 14943: 0050b438 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ - 14944: 003949e0 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ + 14943: 0050b4d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 14944: 00394a80 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 14945: 007c96f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 14946: 0036880c 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 14946: 003688ac 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 14947: 007f9256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_RUN_DSTATE │ │ │ │ - 14948: 004517a8 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 14948: 00451848 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 14949: 007f92f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 14950: 007f9b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ - 14951: 003cdb10 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ - 14952: 00351f64 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ - 14953: 00554518 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 14951: 003cdbb0 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 14952: 00352004 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ + 14953: 005545b8 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 14954: 007d1e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 14955: 00502c8c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 14955: 00502d2c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 14956: 007f969c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 14957: 001ab774 264 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 14958: 007f891e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 14959: 007c50d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 14960: 003b2490 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 14960: 003b2530 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ 14961: 007c8948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 14962: 007f8ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 14963: 007cbf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ - 14964: 0039a2c8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ + 14964: 0039a368 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 14965: 007c1788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 14966: 004db398 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 14966: 004db438 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 14967: 007f83b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 14968: 005461f4 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 14968: 00546294 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 14969: 002d8ecc 312 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 14970: 007f7fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 14971: 005abcd0 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 14971: 005abd70 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 14972: 007f99fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 14973: 007cba6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 14974: 007f8018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 14975: 0053f168 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 14975: 0053f208 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 14976: 007d22d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 14977: 007d2360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 14978: 003cd074 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 14978: 003cd114 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 14979: 001cfe70 156 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 14980: 004cb0d0 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 14981: 005d7db8 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ - 14982: 0039af5c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ + 14980: 004cb170 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 14981: 005d7e58 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 14982: 0039affc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 14983: 007c9e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 14984: 003eda68 440 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 14985: 00534718 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 14984: 003edb08 440 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 14985: 005347b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 14986: 007f8424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 14987: 007240cc 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 14988: 0056b8c0 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 14988: 0056b960 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 14989: 002f05a4 152 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 14990: 007cb82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 14991: 00553250 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ - 14992: 005a4b60 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 14993: 005165d8 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 14991: 005532f0 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 14992: 005a4c00 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 14993: 00516678 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 14994: 007f90b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ - 14995: 00319cdc 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ - 14996: 004da1a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 14997: 0036dee8 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 14995: 00319d78 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ + 14996: 004da240 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 14997: 0036df88 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 14998: 007f99e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 14999: 007d48cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 15000: 007c8678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 15001: 007f8200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 15002: 00723180 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 15003: 005e1ef0 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 15003: 005e1f90 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 15004: 007f89c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 15005: 001b0eb8 276 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 15006: 007d1db8 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 15007: 007cab54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 15008: 00364138 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 15008: 003641d8 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 15009: 00269eb4 40 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ - 15010: 0047c02c 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 15010: 0047c0cc 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 15011: 007f9d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ - 15012: 00336b28 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ + 15012: 00336bc8 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 15013: 007cded8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 15014: 007d1b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ - 15015: 003b8cb0 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 15015: 003b8d50 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ 15016: 0071b474 48 OBJECT GLOBAL DEFAULT 21 m48t59_io_ops │ │ │ │ - 15017: 0046aec8 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ - 15018: 00586294 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 15017: 0046af68 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 15018: 00586334 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 15019: 001ba560 100 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 15020: 005489e8 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 15020: 00548a88 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 15021: 007cea68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ - 15022: 004e7cd4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 15022: 004e7d74 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 15023: 007f9122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 15024: 0043c5fc 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 15024: 0043c69c 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 15025: 007f95d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ 15026: 007c4c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 15027: 00565788 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 15028: 005742a4 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 15029: 0045fbb0 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 15027: 00565828 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 15028: 00574344 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 15029: 0045fc50 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ 15030: 007f8412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 15031: 007cb63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 15032: 004cb21c 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ - 15033: 00346cb8 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ + 15032: 004cb2bc 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 15033: 00346d58 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 15034: 007cada8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ - 15035: 0057afd8 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 15035: 0057b078 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 15036: 007cf488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 15037: 007d497c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ 15038: 002db0e0 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 15039: 007cfc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 15040: 004dd8d4 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 15041: 0055d634 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 15040: 004dd974 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 15041: 0055d6d4 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 15042: 007f831c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 15043: 003c90b4 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 15043: 003c9154 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ 15044: 007f9a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC64_CPU_CHECK_IRQS_RESET_IRQ_DSTATE │ │ │ │ - 15045: 005bc748 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 15045: 005bc7e8 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 15046: 007c4b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 15047: 007f853e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 15048: 007cbb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ - 15049: 00321f80 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 15050: 00519110 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 15049: 0032201c 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ + 15050: 005191b0 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 15051: 007d1b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 15052: 00562ae0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 15052: 00562b80 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 15053: 007c53d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 15054: 007f8184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ 15055: 002d3360 228 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 15056: 004ee1e4 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 15057: 005b5b1c 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 15056: 004ee284 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 15057: 005b5bbc 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 15058: 007f9872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 15059: 005c154c 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 15059: 005c15ec 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 15060: 002aab04 40 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 15061: 007c7e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ 15062: 007cf938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ - 15063: 00560838 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ - 15064: 00585e04 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 15063: 005608d8 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 15064: 00585ea4 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 15065: 002ae394 1472 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ 15066: 007f9118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ - 15067: 0051846c 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 15067: 0051850c 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 15068: 00735bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 15069: 007c2e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 15070: 001ce520 8 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ - 15071: 00437c60 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 15071: 00437d00 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 15072: 007d263c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 15073: 001d47f0 400 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 15074: 007c1958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 15075: 007c52f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 15076: 007f889a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 15077: 007d0888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 15078: 001b31f0 12 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ - 15079: 0059b870 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 15080: 0056e480 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ - 15081: 0031b570 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 15082: 005e1aa8 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 15079: 0059b910 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 15080: 0056e520 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 15081: 0031b60c 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ + 15082: 005e1b48 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 15083: 007f7f73 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ 15084: 007d3d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 15085: 007d35ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 15086: 007f8ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 15087: 004247d8 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 15088: 004db9b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 15087: 00424878 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 15088: 004dba54 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 15089: 007ca6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 15090: 002a9d48 36 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ - 15091: 0050fd58 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ - 15092: 0034af2c 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ + 15091: 0050fdf8 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 15092: 0034afcc 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 15093: 007c9e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 15094: 002d46b0 628 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 15095: 002de304 144 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 15096: 0036b758 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ - 15097: 003aa4a4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 15098: 005b2cbc 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ - 15099: 00593f74 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 15100: 00411384 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ - 15101: 003a7d0c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 15102: 00571f08 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 15096: 0036b7f8 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 15097: 003aa544 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ + 15098: 005b2d5c 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 15099: 00594014 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 15100: 00411424 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 15101: 003a7dac 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ + 15102: 00571fa8 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 15103: 007c2cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 15104: 007c9b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 15105: 001c3860 1468 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 15106: 004dac68 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 15106: 004dad08 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 15107: 007cbdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ - 15108: 00510288 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 15108: 00510328 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ 15109: 002089d0 72 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 15110: 005799a4 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 15110: 00579a44 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 15111: 0022e174 188 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 15112: 007cf678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ 15113: 002f2f3c 84 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ 15114: 007f8f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 15115: 007cebe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 15116: 001c4b18 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ 15117: 007c88b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 15118: 0040a338 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 15118: 0040a3d8 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 15119: 0022dfc4 164 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 15120: 007c6bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 15121: 007c1f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 15122: 007f89c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 15123: 007f864a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 15124: 00563c5c 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ - 15125: 0051fe70 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ - 15126: 0035ccf4 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ - 15127: 0054af4c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 15124: 00563cfc 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 15125: 0051ff10 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 15126: 0035cd94 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 15127: 0054afec 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 15128: 00248950 704 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 15129: 004eab08 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ - 15130: 00386adc 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ + 15129: 004eaba8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 15130: 00386b7c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 15131: 007f9394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 15132: 002988e0 248 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 15133: 00419078 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 15133: 00419118 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 15134: 0022d0a8 3524 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 15135: 007f91ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 15136: 001bd340 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 15137: 002f112c 312 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 15138: 007d6124 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 15139: 007cc62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 15140: 001b50cc 276 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 15141: 005aefd8 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 15141: 005af078 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 15142: 007f99cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 15143: 007ca424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ 15144: 003070b0 104 FUNC GLOBAL DEFAULT 12 helper_set_fsr_nofcc_noftt │ │ │ │ 15145: 007ccaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_IOMMU_TRANSLATE_PA_EVENT │ │ │ │ - 15146: 0038c8fc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ + 15146: 0038c99c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 15147: 007c6f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ - 15148: 0038c93c 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ - 15149: 005d884c 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 15148: 0038c9dc 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ + 15149: 005d88ec 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 15150: 007f95c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ - 15151: 0038c984 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ - 15152: 0038caec 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ - 15153: 0038cb44 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ + 15151: 0038ca24 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ + 15152: 0038cb8c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ + 15153: 0038cbe4 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 15154: 007ce9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 15155: 007d05f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ - 15156: 0038cba4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ + 15156: 0038cc44 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ 15157: 007f97d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 15158: 007cfef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ - 15159: 0031b550 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ + 15159: 0031b5ec 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 15160: 007f944e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 15161: 003ce388 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 15161: 003ce428 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 15162: 007cea58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 15163: 007d0488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 15164: 007cc63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 15165: 0056dc8c 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 15165: 0056dd2c 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ 15166: 007f870a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ - 15167: 0051c284 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 15167: 0051c324 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 15168: 007c7c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 15169: 007f9c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 15170: 0034afd8 20 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ - 15171: 004bb2e8 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ - 15172: 0033bb64 840 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ + 15170: 0034b078 20 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ + 15171: 004bb388 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 15172: 0033bc04 840 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 15173: 007f7fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 15174: 00520ba8 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 15175: 003f8360 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 15174: 00520c48 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 15175: 003f8400 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 15176: 007cc58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 15177: 007c68b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ 15178: 007ce6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 15179: 0054c360 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 15179: 0054c400 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 15180: 007caad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 15181: 007d0a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 15182: 002a0758 120 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 15183: 007f9b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 15184: 0021d5c0 108 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 15185: 007c3d78 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 15186: 0055e2fc 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 15187: 003bb4ec 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 15186: 0055e39c 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 15187: 003bb58c 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 15188: 002aab7c 148 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 15189: 0055f3bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ - 15190: 004286d8 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 15189: 0055f45c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 15190: 00428778 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 15191: 007d0a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 15192: 007ca654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 15193: 00723e78 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 15194: 00253068 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ - 15195: 00387cd8 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ + 15195: 00387d78 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 15196: 007f8936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 15197: 007cc6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ 15198: 007f805e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ - 15199: 003322dc 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ + 15199: 0033237c 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 15200: 007f8b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ - 15201: 003a222c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ + 15201: 003a22cc 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 15202: 007f89e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 15203: 002ef030 372 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 15204: 0073c1d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_faddd │ │ │ │ 15205: 002a860c 100 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 15206: 002a9fac 60 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 15207: 0054eb60 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 15207: 0054ec00 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 15208: 007f8c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 15209: 007f7f9d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 15210: 007f927e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_READ_DSTATE │ │ │ │ 15211: 007f86dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 15212: 003cd008 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 15213: 003e84e8 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 15214: 005d97dc 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 15212: 003cd0a8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 15213: 003e8588 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 15214: 005d987c 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ 15215: 0073c258 132 OBJECT GLOBAL DEFAULT 24 helper_info_faddq │ │ │ │ - 15216: 003f80b0 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 15216: 003f8150 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 15217: 007c67d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ - 15218: 00356e74 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ + 15218: 00356f14 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ 15219: 0073c150 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadds │ │ │ │ - 15220: 0035cdd4 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ - 15221: 00594184 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 15220: 0035ce74 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 15221: 00594224 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 15222: 0073ceb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmpd │ │ │ │ 15223: 007fa269 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 15224: 001e8600 152 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 15225: 007d4098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 15226: 007c3654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 15227: 007d0aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ - 15228: 00523f80 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 15228: 00524020 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 15229: 007f9628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 15230: 004379f0 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ - 15231: 00350d7c 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ + 15230: 00437a90 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 15231: 00350e1c 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ 15232: 007f8c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 15233: 00505068 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 15233: 00505108 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 15234: 0073cc24 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmpq │ │ │ │ 15235: 0073cd2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmps │ │ │ │ - 15236: 005a782c 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 15237: 0059a3f0 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 15236: 005a78cc 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 15237: 0059a490 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 15238: 007f93a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 15239: 007c8908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ - 15240: 0035858c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ + 15240: 0035862c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 15241: 007f8c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 15242: 002da95c 208 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 15243: 0029150c 132 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 15244: 003ce380 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 15245: 003df0c8 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 15244: 003ce420 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 15245: 003df168 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 15246: 007d0038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ - 15247: 00356b80 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ + 15247: 00356c20 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 15248: 007d472c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 15249: 007d1ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 15250: 005bc948 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 15251: 00360c04 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 15250: 005bc9e8 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 15251: 00360ca4 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 15252: 001cd01c 108 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 15253: 00305bc8 264 FUNC GLOBAL DEFAULT 12 helper_fdmulq │ │ │ │ 15254: 007c17c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 15255: 007f98dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ - 15256: 00437748 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 15256: 004377e8 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 15257: 007f93e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 15258: 002e76ac 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ - 15259: 0031a9c0 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ - 15260: 00553f68 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 15259: 0031aa5c 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ + 15260: 00554008 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 15261: 007cd0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_RELOAD_EVENT │ │ │ │ 15262: 007f8b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 15263: 007f82fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ 15264: 007f97a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ - 15265: 0038fe6c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ + 15265: 0038ff0c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 15266: 007c2b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 15267: 002b12d4 176 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 15268: 007f8866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ - 15269: 004db564 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 15269: 004db604 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 15270: 001ace40 384 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 15271: 004233e8 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 15271: 00423488 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 15272: 007f8ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 15273: 007f9512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 15274: 007c9804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 15275: 007f861c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 15276: 007cea88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 15277: 007f84b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 15278: 007d03d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 15279: 00591d00 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ - 15280: 0032a9a0 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ + 15279: 00591da0 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 15280: 0032aa40 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 15281: 0026c058 480 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 15282: 00543304 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 15282: 005433a4 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 15283: 007f95e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 15284: 007f8da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 15285: 007f93c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 15286: 003eece8 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 15286: 003eed88 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 15287: 007d4fe4 136 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 15288: 007f8f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 15289: 007c5194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ - 15290: 0049bc98 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ - 15291: 0052f504 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ - 15292: 005543ac 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 15290: 0049bd38 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 15291: 0052f5a4 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 15292: 0055444c 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 15293: 007d170c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 15294: 007d01f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 15295: 00543778 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 15296: 0035ecb0 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 15295: 00543818 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 15296: 0035ed50 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 15297: 0072131c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 15298: 007c6e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 15299: 002b51fc 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 15300: 007c9f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 15301: 007c5e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 15302: 007f9964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ - 15303: 0038c464 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ + 15303: 0038c504 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 15304: 007c2230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 15305: 005df9e8 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 15305: 005dfa88 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 15306: 007cc80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 15307: 007c4f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 15308: 00222280 652 FUNC GLOBAL DEFAULT 12 ledma_memory_read │ │ │ │ 15309: 007cadd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ - 15310: 00336374 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ + 15310: 00336414 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 15311: 007f945c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 15312: 007f9242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_READ_DSTATE │ │ │ │ - 15313: 00576b98 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ - 15314: 003929cc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ + 15313: 00576c38 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 15314: 00392a6c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 15315: 007c1a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ 15316: 007f9866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 15317: 00422ba4 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ - 15318: 005bf718 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 15317: 00422c44 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 15318: 005bf7b8 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 15319: 007f888e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ 15320: 001b55cc 460 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ 15321: 007cb76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 15322: 007f7fc6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 15323: 003e8618 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 15323: 003e86b8 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 15324: 0022f000 1764 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 15325: 007f8be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 15326: 00733190 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 15327: 005b7058 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ - 15328: 003518d4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ - 15329: 003377dc 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ - 15330: 00538760 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 15327: 005b70f8 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 15328: 00351974 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ + 15329: 0033787c 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ + 15330: 00538800 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 15331: 0017e908 88 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ - 15332: 0033011c 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ + 15332: 003301bc 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ 15333: 007f8250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 15334: 007cace4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 15335: 007caa54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 15336: 0052bb90 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ - 15337: 0044b56c 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 15336: 0052bc30 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 15337: 0044b60c 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 15338: 007d2400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 15339: 007c87a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 15340: 00726670 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 15341: 0020acf4 316 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 15342: 007f99ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 15343: 001c5684 188 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 15344: 0054c454 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 15344: 0054c4f4 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 15345: 007d3f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 15346: 004f5e34 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 15346: 004f5ed4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 15347: 007f871a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 15348: 0017ba04 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 15349: 007f7f81 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 15350: 007f81d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ 15351: 00723a2c 12 OBJECT GLOBAL DEFAULT 21 JobVerb_lookup │ │ │ │ 15352: 007f9990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_MOTION_EVENT_DSTATE │ │ │ │ 15353: 007f8694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_DSTATE │ │ │ │ 15354: 007c1ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_EVENT │ │ │ │ 15355: 001ab65c 280 FUNC GLOBAL DEFAULT 12 float32_to_int16_scalbn │ │ │ │ 15356: 007c4f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ - 15357: 0032a58c 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ + 15357: 0032a62c 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 15358: 007cbecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 15359: 007d2f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 15360: 001c3f24 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 15361: 007f9cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 15362: 00471310 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 15362: 004713b0 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 15363: 001d5110 40 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 15364: 007f8be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ - 15365: 00597030 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 15365: 005970d0 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 15366: 007f9baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 15367: 007f8f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 15368: 005af04c 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 15369: 0055fe58 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 15368: 005af0ec 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 15369: 0055fef8 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 15370: 007c7074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 15371: 0050d480 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 15371: 0050d520 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 15372: 007f814a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 15373: 004ed010 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 15373: 004ed0b0 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 15374: 007c1ac8 664 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 15375: 007f965e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 15376: 004dcfa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 15376: 004dd040 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 15377: 007f812a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 15378: 007f892a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 15379: 007f8d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 15380: 001d0068 192 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ - 15381: 0045f7e8 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 15381: 0045f888 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 15382: 001d8b4c 76 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 15383: 0057a3f0 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 15383: 0057a490 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 15384: 007c59e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 15385: 001bbbac 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 15386: 0051e120 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 15386: 0051e1c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 15387: 001fe424 864 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 15388: 007c92c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ 15389: 0029b2bc 104 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 15390: 007f8860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 15391: 0052a5f4 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ - 15392: 0039292c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ + 15391: 0052a694 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 15392: 003929cc 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 15393: 0029af74 612 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 15394: 007f80da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 15395: 007cc02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 15396: 003614c4 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 15396: 00361564 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 15397: 007ef885 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 15398: 00568ec8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 15398: 00568f68 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 15399: 007d31c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 15400: 001acfc0 380 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 15401: 007f9c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 15402: 005cbd84 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 15402: 005cbe24 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ 15403: 007f81f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 15404: 007f971e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 15405: 00520494 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ - 15406: 00353ec4 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ + 15405: 00520534 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 15406: 00353f64 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 15407: 007f869e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ 15408: 007c05bc 428 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ - 15409: 005d4f8c 8 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ + 15409: 005d502c 8 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 15410: 0073310c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 15411: 00518874 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 15411: 00518914 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 15412: 007c8768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 15413: 007f9a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN_HELPER_WRPIL_DSTATE │ │ │ │ 15414: 002d1508 128 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ - 15415: 004d0d88 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 15415: 004d0e28 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 15416: 007f9ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 15417: 007f8bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 15418: 007ce2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 15419: 0055fd64 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 15420: 00527214 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 15419: 0055fe04 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 15420: 005272b4 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 15421: 007f8caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 15422: 005099a4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 15422: 00509a44 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 15423: 007f834c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 15424: 0045fcdc 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ - 15425: 0031ad2c 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ + 15424: 0045fd7c 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 15425: 0031adc8 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 15426: 0071a00c 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 15427: 007f9a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 15428: 007f8484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ 15429: 007d19d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 15430: 007c41c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ - 15431: 00407b78 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 15431: 00407c18 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 15432: 007f96aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ - 15433: 004251c4 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 15433: 00425264 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 15434: 007d07e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ - 15435: 003506a8 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ + 15435: 00350748 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ 15436: 007d0868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ 15437: 002aeb88 1120 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 15438: 00735c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 15439: 00576690 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 15439: 00576730 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 15440: 007f8d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 15441: 007f846c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 15442: 0045167c 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ - 15443: 0031abe0 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ + 15442: 0045171c 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 15443: 0031ac7c 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 15444: 007f8f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ - 15445: 003cf438 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 15445: 003cf4d8 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 15446: 007f96d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 15447: 007f830e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 15448: 007f99dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 15449: 007f9614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 15450: 007f8e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ - 15451: 00342160 520 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ + 15451: 00342200 520 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 15452: 007c4654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 15453: 00426afc 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 15453: 00426b9c 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 15454: 00197138 204 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ - 15455: 00432248 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ - 15456: 0053426c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 15455: 004322e8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 15456: 0053430c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 15457: 007f8d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 15458: 007f85de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 15459: 007cc01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 15460: 007f8094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 15461: 007f88f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ - 15462: 005a6bc4 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ - 15463: 00548134 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ - 15464: 00346dfc 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ + 15462: 005a6c64 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 15463: 005481d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 15464: 00346e9c 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 15465: 007f9446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 15466: 0058dc70 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 15466: 0058dd10 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ 15467: 001bb950 164 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 15468: 007f8b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 15469: 004f7184 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 15469: 004f7224 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ 15470: 0024e7c8 8 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 15471: 005c3c28 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 15471: 005c3cc8 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 15472: 007f946c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 15473: 007f85e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 15474: 0052b454 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ - 15475: 00357614 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ + 15474: 0052b4f4 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 15475: 003576b4 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 15476: 007f9d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 15477: 001cb9d8 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 15478: 007d0d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 15479: 0050af8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 15480: 00537d90 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 15479: 0050b02c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 15480: 00537e30 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 15481: 007f89d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 15482: 007ce398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 15483: 007f83e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ 15484: 007f7fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 15485: 007f851c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 15486: 003c8b80 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 15486: 003c8c20 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 15487: 007f8b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ - 15488: 006d0448 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ + 15488: 006d04e8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ 15489: 007f9cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 15490: 007d0be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ 15491: 007cd030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_RESET_EVENT │ │ │ │ - 15492: 005291ec 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 15493: 00564d3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 15492: 0052928c 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 15493: 00564ddc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 15494: 0072447c 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 15495: 0052310c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 15495: 005231ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 15496: 007c2740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 15497: 007f89f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 15498: 005d8dfc 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 15499: 005758e4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 15498: 005d8e9c 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 15499: 00575984 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 15500: 007f987e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 15501: 007f91aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 15502: 007d150c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 15503: 007d59f9 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ 15504: 007c5974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 15505: 007f8fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 15506: 007d163c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 15507: 007d4bb8 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 15508: 001bbbcc 36 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 15509: 003bee50 560 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ - 15510: 005c12a8 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 15511: 004ec250 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 15509: 003beef0 560 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 15510: 005c1348 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 15511: 004ec2f0 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 15512: 007f90ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 15513: 007f88d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 15514: 00573c14 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 15514: 00573cb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ 15515: 007f8376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 15516: 0050a96c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 15516: 0050aa0c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 15517: 007ce818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ - 15518: 00523be8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ + 15518: 00523c88 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ 15519: 007f82ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 15520: 0041cbb4 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 15520: 0041cc54 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 15521: 007f863c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 15522: 00733088 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 15523: 002db3d0 40 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ - 15524: 00355b38 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ + 15524: 00355bd8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 15525: 00233da0 16 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 15526: 007cf8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ - 15527: 005a0d68 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 15527: 005a0e08 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 15528: 007f9292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_DSTATE │ │ │ │ 15529: 001cba40 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ - 15530: 00563990 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ - 15531: 0058fc58 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 15530: 00563a30 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 15531: 0058fcf8 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 15532: 007f954e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 15533: 007f9c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 15534: 007c6f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 15535: 007ce348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 15536: 00520ec4 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 15536: 00520f64 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 15537: 007caae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 15538: 007f805c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 15539: 007f92d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 15540: 007ef89a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_target_c │ │ │ │ 15541: 002f6aa0 8 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 15542: 006b0de4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ - 15543: 003ac938 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 15542: 006b0e84 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 15543: 003ac9d8 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 15544: 002f75e4 116 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 15545: 007cf928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ 15546: 007f83ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 15547: 00286f2c 8 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 15548: 007f9aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 15549: 007c3010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 15550: 007c3664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 15551: 00265b74 228 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 15552: 00500ac8 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ - 15553: 00506a60 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 15552: 00500b68 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 15553: 00506b00 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 15554: 007c2360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 15555: 007f9620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ - 15556: 0035fd24 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ - 15557: 0038d7ec 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ + 15556: 0035fdc4 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 15557: 0038d88c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 15558: 007f9cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 15559: 00723f3c 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 15560: 007cf768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ - 15561: 003cf320 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 15561: 003cf3c0 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 15562: 007f847c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 15563: 007f8642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 15564: 005abde0 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 15564: 005abe80 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 15565: 007c8ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ - 15566: 004e0fc4 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 15566: 004e1064 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 15567: 007f8d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 15568: 001be37c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 15569: 007c9324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ 15570: 001ce550 104 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 15571: 007f817e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 15572: 007ca7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 15573: 007f8464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 15574: 00208a18 360 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 15575: 00262a28 28 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ - 15576: 00374fb8 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ + 15576: 00375058 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 15577: 001beedc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 15578: 00407268 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 15578: 00407308 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 15579: 007bbf6c 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ - 15580: 0032f154 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ + 15580: 0032f1f4 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 15581: 007ced34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 15582: 005cd70c 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 15582: 005cd7ac 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 15583: 007c5244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ - 15584: 004f9754 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ - 15585: 00508614 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 15584: 004f97f4 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 15585: 005086b4 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 15586: 002d1dd8 308 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 15587: 00481190 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 15587: 00481230 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 15588: 007d2a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 15589: 0024fd40 784 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 15590: 005d3930 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 15590: 005d39d0 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 15591: 007fa0a4 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 15592: 002680c4 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 15593: 0020e528 60 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ - 15594: 00356144 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ + 15594: 003561e4 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 15595: 007c4644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ - 15596: 003547ac 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ + 15596: 0035484c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 15597: 007f869c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 15598: 0056e310 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 15598: 0056e3b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 15599: 007f9d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 15600: 007cea98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 15601: 007d0958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 15602: 007c9aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 15603: 00732428 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 15604: 007c5b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 15605: 001bd4bc 188 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 15606: 007f9606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 15607: 001c9788 412 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ - 15608: 005c2624 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 15608: 005c26c4 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 15609: 001ca964 168 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 15610: 007f8ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 15611: 00359360 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 15611: 00359400 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 15612: 007c7304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 15613: 007f9cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 15614: 007d0318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 15615: 00425308 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 15615: 004253a8 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 15616: 007d3388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ - 15617: 003a3ae8 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ + 15617: 003a3b88 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 15618: 001c5354 4 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 15619: 007f8b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 15620: 00731be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ - 15621: 00357000 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ + 15621: 003570a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 15622: 00304f08 40 FUNC GLOBAL DEFAULT 12 cpu_sparc_set_id │ │ │ │ - 15623: 0050f5f4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 15623: 0050f694 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 15624: 007c80d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 15625: 004f14c8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 15625: 004f1568 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 15626: 007f8dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ - 15627: 00352774 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ + 15627: 00352814 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 15628: 007f9bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 15629: 0072360c 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 15630: 007f96da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 15631: 007c4ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 15632: 002252f4 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ - 15633: 003697b4 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 15634: 003cd9d4 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 15635: 005401b8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 15633: 00369854 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 15634: 003cda74 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 15635: 00540258 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 15636: 007f9774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 15637: 0057a4b0 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 15637: 0057a550 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 15638: 007d09c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ 15639: 007c6704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ - 15640: 003aa0d0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ - 15641: 003a4c38 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ - 15642: 003a5824 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ + 15640: 003aa170 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ + 15641: 003a4cd8 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ + 15642: 003a58c4 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 15643: 007f7faf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 15644: 0050c318 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ - 15645: 00477b90 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ - 15646: 003a6018 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ + 15644: 0050c3b8 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 15645: 00477c30 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 15646: 003a60b8 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 15647: 007d0c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 15648: 007d43d8 308 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ - 15649: 005d68b4 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ - 15650: 0046ae4c 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 15649: 005d6954 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 15650: 0046aeec 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 15651: 007d3fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 15652: 007f8b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 15653: 007d15dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ - 15654: 003912e8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ + 15654: 00391388 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 15655: 007f93ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 15656: 004edcd8 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 15656: 004edd78 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 15657: 007c2cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ - 15658: 003b926c 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 15658: 003b930c 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 15659: 001b93a4 2504 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 15660: 00592fe8 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ - 15661: 00559920 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 15660: 00593088 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 15661: 005599c0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 15662: 007ca074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 15663: 007cf698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 15664: 003b2b34 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 15664: 003b2bd4 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 15665: 002f4204 168 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 15666: 00307534 32 FUNC GLOBAL DEFAULT 12 helper_raise_exception │ │ │ │ 15667: 007cde58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ 15668: 007f994a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 15669: 0021d62c 148 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 15670: 0021bed8 320 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 15671: 007c8138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 15672: 00362f70 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 15673: 005caf84 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 15672: 00363010 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 15673: 005cb024 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 15674: 007f99f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 15675: 005d8efc 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 15675: 005d8f9c 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ 15676: 001e1bb8 184 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 15677: 001caca0 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 15678: 002db3b0 24 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 15679: 007f844a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ABORT_DSTATE │ │ │ │ 15680: 007cdbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_EVENT │ │ │ │ 15681: 007d2530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 15682: 00251038 160 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 15683: 007f80c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 15684: 001ad13c 268 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ 15685: 007f9c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 15686: 005d4f9c 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 15687: 003e3b64 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 15686: 005d503c 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 15687: 003e3c04 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 15688: 007f9020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 15689: 004e3a80 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ - 15690: 004d4378 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 15689: 004e3b20 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 15690: 004d4418 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 15691: 007f999e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 15692: 007c2530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 15693: 003c4eb0 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ - 15694: 00525520 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 15695: 005bd778 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 15693: 003c4f50 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 15694: 005255c0 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 15695: 005bd818 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 15696: 007f8f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ 15697: 007ca984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 15698: 003fc3d0 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 15698: 003fc470 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 15699: 001fd43c 8 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 15700: 007c2ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 15701: 007f8414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 15702: 002d4de4 1392 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ - 15703: 0038cf20 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ - 15704: 00560f50 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 15705: 003f9a80 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 15703: 0038cfc0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ + 15704: 00560ff0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 15705: 003f9b20 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 15706: 007ef887 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ - 15707: 0049c9a0 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 15707: 0049ca40 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 15708: 0071ece8 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 15709: 0056cb3c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 15709: 0056cbdc 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 15710: 007c4370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 15711: 007f881a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 15712: 007d2e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ - 15713: 003d49a8 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 15713: 003d4a48 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 15714: 001c254c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 15715: 007f80d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ 15716: 00723dc8 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ - 15717: 00357960 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ + 15717: 00357a00 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 15718: 007f9300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ - 15719: 005276f0 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ - 15720: 00369c14 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 15719: 00527790 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 15720: 00369cb4 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 15721: 0026e978 36 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 15722: 001b6cd0 92 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 15723: 007c83b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ 15724: 0028ba80 340 FUNC GLOBAL DEFAULT 12 spdm_socket_close │ │ │ │ 15725: 007f9c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ - 15726: 003a6edc 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ + 15726: 003a6f7c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 15727: 007f9b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ 15728: 007f932e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 15729: 002d1588 124 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 15730: 007ceaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 15731: 001c5f94 276 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 15732: 0042d628 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ - 15733: 003eca08 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 15734: 003f4854 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 15732: 0042d6c8 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 15733: 003ecaa8 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 15734: 003f48f4 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 15735: 007ca2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ - 15736: 0041b5c4 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 15736: 0041b664 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 15737: 007c3fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ - 15738: 00364bd4 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 15738: 00364c74 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 15739: 007f9d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ - 15740: 00386168 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 15741: 005af59c 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 15740: 00386208 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ + 15741: 005af63c 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ 15742: 001d30f4 16 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 15743: 007f9bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 15744: 007c2fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 15745: 001d2f90 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 15746: 007d2300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 15747: 007f8910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 15748: 007f9da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ - 15749: 003b3fc0 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ - 15750: 004db450 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ - 15751: 0053a6f0 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 15749: 003b4060 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 15750: 004db4f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 15751: 0053a790 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 15752: 007cf548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ - 15753: 00549e44 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 15754: 005c47d4 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 15753: 00549ee4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 15754: 005c4874 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 15755: 007f8954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 15756: 007f84ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 15757: 007f85ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 15758: 007d07f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ 15759: 007c19d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 15760: 0041c0fc 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 15761: 0055944c 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 15762: 0055b7ec 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 15760: 0041c19c 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 15761: 005594ec 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 15762: 0055b88c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 15763: 007f7f9f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ - 15764: 004e6bcc 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 15764: 004e6c6c 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 15765: 007f9364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 15766: 00723a90 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 15767: 007f8008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 15768: 007c2aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 15769: 007f989e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 15770: 004f04c0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 15770: 004f0560 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 15771: 007fa282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ - 15772: 003a70a8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ + 15772: 003a7148 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 15773: 007f87dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 15774: 007cff78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 15775: 002bbb34 124 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 15776: 007c32d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ 15777: 007f9a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 15778: 00507de0 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 15778: 00507e80 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 15779: 007f8d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ - 15780: 0051a7c4 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 15780: 0051a864 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ 15781: 007f86e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 15782: 0050c56c 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ - 15783: 005aa0e0 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 15782: 0050c60c 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 15783: 005aa180 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 15784: 002b11fc 56 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ - 15785: 0038e220 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 15786: 005a5f88 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ - 15787: 0050f470 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 15788: 00542d5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 15785: 0038e2c0 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ + 15786: 005a6028 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 15787: 0050f510 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 15788: 00542dfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ 15789: 007c41a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 15790: 007bbc2c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 15791: 007f8b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ 15792: 007cabb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ 15793: 007cbdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 15794: 0051efb0 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 15794: 0051f050 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 15795: 007f9388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 15796: 00276284 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 15797: 007f82c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ 15798: 0030757c 100 FUNC GLOBAL DEFAULT 12 helper_udiv │ │ │ │ 15799: 0020843c 40 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 15800: 007d119c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 15801: 007f974e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 15802: 007cbe7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ 15803: 00257314 140 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 15804: 002aac34 44 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ - 15805: 004d7580 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 15805: 004d7620 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 15806: 00306fc8 56 FUNC GLOBAL DEFAULT 12 cpu_get_fsr │ │ │ │ 15807: 007f81ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 15808: 0046473c 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ - 15809: 005ad354 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 15808: 004647dc 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 15809: 005ad3f4 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 15810: 001ba2ec 96 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ - 15811: 003751f4 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ - 15812: 00390f40 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ - 15813: 00537dac 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 15811: 00375294 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ + 15812: 00390fe0 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ + 15813: 00537e4c 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ 15814: 007c8858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ - 15815: 005afe14 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 15815: 005afeb4 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ 15816: 007f7fbb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 15817: 007c4704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 15818: 0050f1a0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 15819: 0054efb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 15820: 00576d08 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 15821: 0056c120 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 15822: 003e8bec 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 15818: 0050f240 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 15819: 0054f050 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 15820: 00576da8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 15821: 0056c1c0 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 15822: 003e8c8c 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 15823: 007d3968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ - 15824: 00356018 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ + 15824: 003560b8 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 15825: 007d24e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 15826: 005cb030 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 15826: 005cb0d0 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 15827: 0022eab4 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 15828: 00534660 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ - 15829: 0054c054 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 15828: 00534700 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 15829: 0054c0f4 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 15830: 002158c4 92 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ 15831: 007d21c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ - 15832: 0052c2b0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 15832: 0052c350 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 15833: 00201e34 1768 FUNC GLOBAL DEFAULT 12 fdctrl_write │ │ │ │ - 15834: 0032ed60 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ + 15834: 0032ee00 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 15835: 007ce328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 15836: 002d88d0 260 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 15837: 007f910e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 15838: 007d2550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ 15839: 0023b508 572 FUNC GLOBAL DEFAULT 12 scsi_device_drained_begin │ │ │ │ 15840: 007f932c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_FREE_DSTATE │ │ │ │ 15841: 007f9d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEND_KEY_DSTATE │ │ │ │ 15842: 007f8e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 15843: 007c8798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 15844: 007f9b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 15845: 007f8dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 15846: 007f80a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 15847: 00562f98 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ - 15848: 0059ac40 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ - 15849: 005afcb8 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 15847: 00563038 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 15848: 0059ace0 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ + 15849: 005afd58 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 15850: 007cb88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 15851: 00576c50 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 15851: 00576cf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 15852: 007c5744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 15853: 0035ec40 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 15853: 0035ece0 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 15854: 007f7fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ - 15855: 005b2da8 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 15855: 005b2e48 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 15856: 007f965c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ - 15857: 005d0330 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 15857: 005d03d0 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 15858: 007d1eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 15859: 007caf14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 15860: 002f541c 84 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 15861: 002686d4 20 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 15862: 00577bb4 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 15862: 00577c54 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ 15863: 007d2edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 15864: 007c2be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ - 15865: 004f892c 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 15865: 004f89cc 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 15866: 007cbfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 15867: 0020f7c0 800 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 15868: 007c3130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 15869: 007f90d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 15870: 007cc18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 15871: 007ce708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ 15872: 007235c0 12 OBJECT GLOBAL DEFAULT 21 Qcow2BitmapInfoFlags_lookup │ │ │ │ 15873: 007f9ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_PAUSE_DSTATE │ │ │ │ 15874: 001cd0a0 52 FUNC GLOBAL DEFAULT 12 cursor_unref │ │ │ │ 15875: 007cc3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ - 15876: 003543c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ + 15876: 00354460 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 15877: 007c94e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 15878: 007f8ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 15879: 007cdc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 15880: 007f95c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ - 15881: 0050b3dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 15881: 0050b47c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 15882: 001ce3cc 192 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ - 15883: 004dcc08 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 15883: 004dcca8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 15884: 007f93fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 15885: 007f9622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 15886: 007f9264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_READ_DSTATE │ │ │ │ 15887: 007c7164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 15888: 007cc88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 15889: 007d09e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 15890: 007d2410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ - 15891: 005c6280 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 15891: 005c6320 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 15892: 007f9cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ - 15893: 004f1df4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 15893: 004f1e94 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 15894: 007cbd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 15895: 002dce64 352 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 15896: 007f80ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ - 15897: 0033c128 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ - 15898: 00571098 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 15897: 0033c1c8 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ + 15898: 00571138 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 15899: 007f9608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ - 15900: 00392700 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ - 15901: 00538698 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 15900: 003927a0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ + 15901: 00538738 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 15902: 007c22b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 15903: 005ca454 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 15903: 005ca4f4 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 15904: 007f98f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 15905: 007ca484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 15906: 00472870 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 15907: 00533694 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 15906: 00472910 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 15907: 00533734 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 15908: 007f810a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ 15909: 00723d88 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 15910: 001abed8 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 15911: 007f9b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 15912: 001af43c 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 15913: 007f9acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 15914: 002fa12c 136 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 15915: 007d1d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MMU_HELPER_DMISS_EVENT │ │ │ │ 15916: 007f9440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ 15917: 007f8766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READB_DSTATE │ │ │ │ - 15918: 006d0480 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 15919: 005c1688 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 15920: 005b9abc 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 15921: 005561b4 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 15922: 0050b774 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 15923: 00527f1c 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 15918: 006d0520 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 15919: 005c1728 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 15920: 005b9b5c 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 15921: 00556254 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 15922: 0050b814 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 15923: 00527fbc 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 15924: 007d46bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 15925: 0054f2ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 15925: 0054f38c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 15926: 001b31d0 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 15927: 007ca104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 15928: 006d0478 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 15929: 00434f4c 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 15928: 006d0518 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 15929: 00434fec 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 15930: 007ce878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 15931: 001a26e0 10320 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 15932: 007f90c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 15933: 007cc4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 15934: 0052a778 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ - 15935: 0054f17c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 15936: 004e1eec 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 15934: 0052a818 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 15935: 0054f21c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 15936: 004e1f8c 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 15937: 007f8f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 15938: 007cebc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 15939: 003e249c 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 15939: 003e253c 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 15940: 001c612c 24 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 15941: 00210210 164 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 15942: 007cf578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ - 15943: 0032f0fc 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ + 15943: 0032f19c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 15944: 007f809a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 15945: 007d0cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ - 15946: 00359188 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ - 15947: 0042aba8 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 15946: 00359228 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 15947: 0042ac48 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 15948: 007f8602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 15949: 00196ca0 156 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 15950: 007f8790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 15951: 007d14fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 15952: 007f9c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 15953: 0053d52c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ - 15954: 0032d77c 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ + 15953: 0053d5cc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 15954: 0032d81c 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 15955: 002db198 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ 15956: 007f7f70 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 15957: 007ca864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ 15958: 007d120c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 15959: 007d43a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 15960: 007c5eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 15961: 003bb990 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 15961: 003bba30 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 15962: 00296398 188 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ 15963: 007f8046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 15964: 007f9952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 15965: 005b2b7c 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 15965: 005b2c1c 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 15966: 007c4290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 15967: 007d24d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 15968: 007cbf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 15969: 001bb790 36 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ - 15970: 004cc98c 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 15970: 004cca2c 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 15971: 007f87ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 15972: 001d40b4 332 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 15973: 0071ef10 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ 15974: 007c2a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_CALLBACK_EVENT │ │ │ │ - 15975: 003a9c04 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ + 15975: 003a9ca4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 15976: 007c7384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ - 15977: 003443b8 616 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ - 15978: 0056d888 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 15979: 005a6be4 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 15977: 00344458 616 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ + 15978: 0056d928 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 15979: 005a6c84 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 15980: 001cdd04 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 15981: 001b5810 8 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 15982: 0026b404 536 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 15983: 007f9b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ - 15984: 003865b0 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ + 15984: 00386650 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 15985: 00276414 64 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 15986: 007cc49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 15987: 007d2eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ - 15988: 0032326c 860 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ + 15988: 00323308 860 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 15989: 007ce8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 15990: 0059d038 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 15991: 003c4a48 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 15990: 0059d0d8 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 15991: 003c4ae8 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 15992: 0027137c 188 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 15993: 007cfed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ - 15994: 005652ec 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 15994: 0056538c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 15995: 007f83de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 15996: 007f97ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 15997: 007d2d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 15998: 007cabc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 15999: 007c4804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ - 16000: 003a9de0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 16001: 00361554 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 16000: 003a9e80 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ + 16001: 003615f4 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ 16002: 002dbdd8 296 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ - 16003: 0032a060 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ + 16003: 0032a100 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 16004: 007f8756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 16005: 005dacfc 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ - 16006: 006d0960 52 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ - 16007: 004152d0 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ - 16008: 003ac6c0 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 16005: 005dad9c 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 16006: 006d0a00 52 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ + 16007: 00415370 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 16008: 003ac760 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 16009: 007bc12c 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ - 16010: 004e62c4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ - 16011: 00314f48 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ + 16010: 004e6364 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 16011: 00314fe4 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ 16012: 0030750c 40 FUNC GLOBAL DEFAULT 12 cpu_raise_exception_ra │ │ │ │ - 16013: 00409164 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 16013: 00409204 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 16014: 002a86d0 48 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 16015: 007f9c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 16016: 00590138 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 16016: 005901d8 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 16017: 0073163c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 16018: 007c42d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 16019: 007fa29e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 16020: 0026dc54 96 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ - 16021: 00336e30 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 16022: 00576d64 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 16021: 00336ed0 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ + 16022: 00576e04 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 16023: 007f8c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ - 16024: 003152dc 472 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ + 16024: 00315378 472 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 16025: 007f95ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ - 16026: 005341b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 16026: 00534254 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 16027: 007f9a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN_HELPER_RETRY_DSTATE │ │ │ │ 16028: 007f82bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 16029: 00404b64 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 16029: 00404c04 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 16030: 007d2090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 16031: 007f9a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 16032: 007f9cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 16033: 005c0804 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ - 16034: 0034f3c4 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 16035: 003599a4 10092 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ - 16036: 00315104 472 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ + 16033: 005c08a4 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 16034: 0034f464 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ + 16035: 00359a44 10092 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 16036: 003151a0 472 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 16037: 007d3488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 16038: 007ca014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 16039: 007f8cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 16040: 007f84f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 16041: 007cf408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 16042: 007f7f82 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 16043: 0055a214 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 16044: 005e0048 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 16043: 0055a2b4 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 16044: 005e00e8 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 16045: 007f98a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 16046: 0051eacc 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 16047: 00579138 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 16046: 0051eb6c 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 16047: 005791d8 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 16048: 0026dcb4 176 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 16049: 0035e5fc 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 16050: 003f9784 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 16051: 00564c84 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 16052: 003d4778 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ - 16053: 003746ac 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 16054: 005072a0 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ - 16055: 003511c8 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ + 16049: 0035e69c 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 16050: 003f9824 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 16051: 00564d24 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 16052: 003d4818 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 16053: 0037474c 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ + 16054: 00507340 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 16055: 00351268 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ 16056: 007f92da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 16057: 0054ec74 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ - 16058: 0057e2c0 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 16057: 0054ed14 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 16058: 0057e360 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 16059: 007ceb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 16060: 00408650 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 16060: 004086f0 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 16061: 007d03a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 16062: 0073a5fc 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 16063: 00299418 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ - 16064: 0054b65c 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 16064: 0054b6fc 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 16065: 007d1d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MMU_HELPER_GET_PHYS_ADDR_CODE_EVENT │ │ │ │ 16066: 007f8228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 16067: 007f94fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 16068: 005a0e04 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 16068: 005a0ea4 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 16069: 002b1384 400 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 16070: 0050959c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ - 16071: 004bfa00 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 16072: 003fc4bc 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ - 16073: 00368b48 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ - 16074: 00312988 72 FUNC GLOBAL DEFAULT 12 cpu_put_psr_icc │ │ │ │ + 16070: 0050963c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 16071: 004bfaa0 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 16072: 003fc55c 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 16073: 00368be8 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 16074: 00312a24 72 FUNC GLOBAL DEFAULT 12 cpu_put_psr_icc │ │ │ │ 16075: 007f93f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 16076: 007f91c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ - 16077: 003f6218 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 16077: 003f62b8 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 16078: 007fa27a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 16079: 001bb8a0 40 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ - 16080: 004fe598 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 16080: 004fe638 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ 16081: 007f8d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 16082: 007315b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 16083: 007f9ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 16084: 0028c234 148 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 16085: 007c8a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_EVENT │ │ │ │ 16086: 007f904c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_DSTATE │ │ │ │ 16087: 007f8518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 16088: 007f8d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 16089: 007f7f72 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ 16090: 007f8b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 16091: 007f962a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ - 16092: 005636a8 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 16092: 00563748 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 16093: 007f95ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ - 16094: 00355d14 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ + 16094: 00355db4 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 16095: 007d2874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 16096: 007f9b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 16097: 002d25c8 84 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 16098: 004ea240 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ - 16099: 005bd05c 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 16098: 004ea2e0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 16099: 005bd0fc 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 16100: 007c3280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 16101: 007fa32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 16102: 002eee28 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 16103: 00591778 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 16103: 00591818 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 16104: 007240e0 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ 16105: 0017cf28 2340 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 16106: 007c5c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 16107: 00477b08 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ - 16108: 0050bb4c 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 16107: 00477ba8 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 16108: 0050bbec 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 16109: 007f83c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ - 16110: 00520108 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ - 16111: 0031c32c 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ + 16110: 005201a8 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 16111: 0031c3c8 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 16112: 001c5998 248 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 16113: 007f9462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ 16114: 007c2d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 16115: 007f8fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 16116: 007f962c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 16117: 007cfb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ - 16118: 005dfa58 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 16118: 005dfaf8 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 16119: 007c2e48 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 16120: 007c36a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 16121: 007c66d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 16122: 007d04b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ - 16123: 00333e68 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ + 16123: 00333f08 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ 16124: 007c5f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 16125: 00368924 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 16125: 003689c4 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 16126: 007f83d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 16127: 007d36fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 16128: 007f93f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ - 16129: 00350e98 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ + 16129: 00350f38 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ 16130: 007cd200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_EVENT │ │ │ │ - 16131: 004da538 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 16131: 004da5d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 16132: 007c3370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 16133: 005533ac 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 16133: 0055344c 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 16134: 007ccf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_WRITE_EVENT │ │ │ │ 16135: 007f9a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 16136: 007ca904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 16137: 002b61f4 408 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 16138: 002235b8 212 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 16139: 0017c78c 160 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 16140: 007cdaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 16141: 007c98f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 16142: 00406328 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 16142: 004063c8 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 16143: 007d21b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ - 16144: 00364a14 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 16144: 00364ab4 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 16145: 007c54f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 16146: 007f8bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 16147: 007f98aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 16148: 001b06e0 236 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 16149: 007f86fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 16150: 007cce10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_INTERRUPT_EVENT │ │ │ │ 16151: 007ce388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 16152: 005c0d60 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 16153: 005cab1c 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 16154: 0050b6bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 16152: 005c0e00 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 16153: 005cabbc 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 16154: 0050b75c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 16155: 007f8402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 16156: 007f8eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 16157: 007ce738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 16158: 007c2210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 16159: 007f94b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 16160: 00409488 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 16160: 00409528 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 16161: 007ce9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 16162: 007f90ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 16163: 007d0b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 16164: 005537a4 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 16164: 00553844 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 16165: 002fa3cc 64 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 16166: 007cc0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 16167: 007c33d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ 16168: 0021109c 528 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 16169: 007f8fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 16170: 004c1a68 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 16170: 004c1b08 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 16171: 007f8a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 16172: 007c9c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ - 16173: 004d5b20 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 16173: 004d5bc0 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 16174: 007f8e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 16175: 00731534 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 16176: 007c99d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 16177: 007f895c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 16178: 00360228 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 16178: 003602c8 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 16179: 007d48dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ - 16180: 0038540c 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ - 16181: 00375374 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ + 16180: 003854ac 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ + 16181: 00375414 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 16182: 007c9d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 16183: 007f9cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 16184: 007c58b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ 16185: 007c3040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 16186: 001aa718 324 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ - 16187: 0055b4b4 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 16187: 0055b554 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 16188: 007cbe0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 16189: 007d5cc8 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ 16190: 007d4398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 16191: 003d55b0 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ - 16192: 003f4458 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ - 16193: 0032ed0c 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ - 16194: 005aa040 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 16191: 003d5650 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 16192: 003f44f8 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 16193: 0032edac 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ + 16194: 005aa0e0 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 16195: 007f9762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 16196: 007cc42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 16197: 0056a990 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 16198: 004ef41c 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 16197: 0056aa30 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 16198: 004ef4bc 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 16199: 0029bee4 16 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 16200: 007f886a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 16201: 007cdac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 16202: 007cbaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 16203: 003627e0 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 16204: 0052669c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 16205: 0054e0e8 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 16203: 00362880 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 16204: 0052673c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 16205: 0054e188 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 16206: 007f844c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 16207: 007c1818 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 16208: 007c5564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 16209: 00578d7c 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 16209: 00578e1c 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 16210: 007f942c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 16211: 007f93c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 16212: 007f8d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ - 16213: 0050e680 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 16213: 0050e720 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ 16214: 007ef897 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_target_c │ │ │ │ 16215: 007c6f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ - 16216: 005db508 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 16216: 005db5a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 16217: 007f81ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 16218: 007f89be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 16219: 0028c034 8 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 16220: 007f81f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ - 16221: 005908c8 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 16221: 00590968 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ 16222: 007ccd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_INVALID_EVENT │ │ │ │ - 16223: 0057685c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 16223: 005768fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 16224: 007f8114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 16225: 007cd8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 16226: 007f9598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ 16227: 007c25d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 16228: 007c33b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 16229: 007f840e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ - 16230: 0038e6c4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ - 16231: 005ca0e4 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 16230: 0038e764 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ + 16231: 005ca184 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 16232: 007f8d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 16233: 007cad34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 16234: 002af084 464 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ - 16235: 005c15c0 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 16235: 005c1660 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 16236: 007c8518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 16237: 007c9c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 16238: 007f9b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 16239: 007f9046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 16240: 007f9d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 16241: 007f8528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 16242: 004bffa4 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 16242: 004c0044 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 16243: 001bb6d8 28 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ - 16244: 0055a7a8 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 16244: 0055a848 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 16245: 002d2644 212 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 16246: 001efa0c 12 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 16247: 003604ac 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 16247: 0036054c 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 16248: 00256c2c 52 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 16249: 007f855e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 16250: 001c90f0 44 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 16251: 002a1b78 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 16252: 003d303c 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 16252: 003d30dc 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ 16253: 007f8428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 16254: 007c2610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 16255: 007cba9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ 16256: 007f91fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_IOMMU_TRANSLATE_PA_DSTATE │ │ │ │ - 16257: 003b31a8 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ - 16258: 0050e7e8 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ - 16259: 00352298 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ + 16257: 003b3248 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 16258: 0050e888 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 16259: 00352338 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 16260: 001f9664 188 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 16261: 007c68c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 16262: 007cf9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ - 16263: 005b2da0 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 16263: 005b2e40 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ 16264: 007c7a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 16265: 007c6c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 16266: 005a5c14 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 16266: 005a5cb4 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 16267: 007d368c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 16268: 001abfe0 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 16269: 007f90f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 16270: 001cd938 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ - 16271: 005599e8 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ - 16272: 006d3c50 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 16271: 00559a88 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 16272: 006d3cf0 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 16273: 007c8298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ - 16274: 00416fa0 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 16274: 00417040 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 16275: 007c86b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ - 16276: 00321444 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 16277: 00597154 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ - 16278: 0032aa14 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ + 16276: 003214e0 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ + 16277: 005971f4 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 16278: 0032aab4 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 16279: 007c5e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 16280: 007f950c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 16281: 007d0258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ 16282: 002e78a4 260 FUNC GLOBAL DEFAULT 12 connection_key_hash │ │ │ │ 16283: 007f98ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_CHECK_SERIAL_DSTATE │ │ │ │ 16284: 002cdb18 8 FUNC GLOBAL DEFAULT 12 hmp_stop │ │ │ │ 16285: 007cba7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ - 16286: 0031468c 4 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ + 16286: 00314728 4 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 16287: 007f9642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 16288: 007f8092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 16289: 007f8b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 16290: 004ed2d0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 16290: 004ed370 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 16291: 007f8af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 16292: 007c73d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 16293: 007d2d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 16294: 007c9714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 16295: 00210358 188 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 16296: 0042b870 2104 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 16296: 0042b910 2104 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 16297: 007cc45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 16298: 007c6d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 16299: 0055da48 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 16299: 0055dae8 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ 16300: 007f815c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CLEANUP_STATE_DSTATE │ │ │ │ - 16301: 00367740 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 16302: 004da3c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 16301: 003677e0 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 16302: 004da468 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 16303: 007cc28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 16304: 007f9090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 16305: 007f99e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 16306: 007c9ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 16307: 007f91b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 16308: 007f824e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 16309: 0041bb3c 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 16309: 0041bbdc 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 16310: 007c7fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 16311: 007c51a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ - 16312: 00333ab8 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ + 16312: 00333b58 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 16313: 007f93dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 16314: 007f8794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 16315: 007c2080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ - 16316: 005b090c 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 16317: 003f1780 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 16316: 005b09ac 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 16317: 003f1820 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 16318: 007c5d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 16319: 001abdc0 280 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 16320: 007c7c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 16321: 007c3250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 16322: 007c18b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ - 16323: 003aa7e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ + 16323: 003aa884 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 16324: 007c389c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ 16325: 007d303c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MACHINES_EVENT │ │ │ │ 16326: 007c7ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_EVENT │ │ │ │ 16327: 007d19f0 104 OBJECT GLOBAL DEFAULT 24 hw_core_trace_events │ │ │ │ 16328: 007cbd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_EVENT │ │ │ │ 16329: 007f95ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 16330: 002e8294 12 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 16331: 007c3000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ - 16332: 00573bb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ - 16333: 004bbd8c 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 16332: 00573c58 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 16333: 004bbe2c 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 16334: 007f8d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ - 16335: 0031d9d0 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ + 16335: 0031da6c 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 16336: 007d4018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 16337: 00738308 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 16338: 007d2e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_NUMA_NODE_EVENT │ │ │ │ 16339: 007c9e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_EVENT │ │ │ │ 16340: 007c6e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_WRITE_EVENT │ │ │ │ 16341: 007f9790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_DSTATE │ │ │ │ 16342: 00723bb8 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 16343: 007cc76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ - 16344: 003933c0 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ + 16344: 00393460 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 16345: 0025a734 440 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ 16346: 001b0da0 280 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ - 16347: 004db0b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 16347: 004db158 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 16348: 007f0a69 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 16349: 007c43e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 16350: 00551148 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 16350: 005511e8 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 16351: 007d3268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 16352: 007fa2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 16353: 002f13f0 88 FUNC GLOBAL DEFAULT 12 replay_has_interrupt │ │ │ │ 16354: 007f8000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_DSTATE │ │ │ │ 16355: 007f7f20 8 OBJECT GLOBAL DEFAULT 25 mon_list │ │ │ │ 16356: 0073a304 36 OBJECT GLOBAL DEFAULT 24 qemu_numa_opts │ │ │ │ 16357: 007ce448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_WRITE_EVENT │ │ │ │ 16358: 007f9788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 16359: 00733424 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 16360: 0020ba70 84 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 16361: 007c57a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ - 16362: 0052875c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 16362: 005287fc 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ 16363: 007f80f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 16364: 007f82ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 16365: 007f985c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 16366: 007d2e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 16367: 007d2e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 16368: 007c9ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 16369: 00734ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ - 16370: 0050b2c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 16371: 005a8db8 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 16370: 0050b368 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 16371: 005a8e58 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 16372: 007f8392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ - 16373: 004248a0 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 16373: 00424940 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 16374: 001b230c 16 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ 16375: 007d0748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 16376: 007ef88a 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ 16377: 007d266c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 16378: 007c1f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 16379: 007f9b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 16380: 007f8e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 16381: 007ce698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_EXIT_EVENT │ │ │ │ 16382: 001c2818 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umin8 │ │ │ │ 16383: 007c2b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 16384: 00208298 176 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ - 16385: 0043442c 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 16386: 005332a8 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 16387: 003f17ac 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 16385: 004344cc 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 16386: 00533348 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 16387: 003f184c 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 16388: 007d03e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 16389: 007f8aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 16390: 007f9d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ - 16391: 00312638 216 FUNC GLOBAL DEFAULT 12 sparc_translate_code │ │ │ │ + 16391: 003126d4 216 FUNC GLOBAL DEFAULT 12 sparc_translate_code │ │ │ │ 16392: 007f98d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 16393: 007c96c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 16394: 007f8940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 16395: 0071dbac 52 OBJECT GLOBAL DEFAULT 21 vmstate_sparc_cpu │ │ │ │ 16396: 007f8416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 16397: 007cda78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 16398: 004dbd4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ - 16399: 0032edb4 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ + 16398: 004dbdec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 16399: 0032ee54 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 16400: 007c2640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 16401: 007c32f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ 16402: 0073ab28 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 16403: 004f8c10 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 16403: 004f8cb0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 16404: 007f8d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ 16405: 007d2ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 16406: 007f9290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_DSTATE │ │ │ │ 16407: 007f9de0 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 16408: 004fb0a0 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 16409: 005b1ac4 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 16410: 005d7144 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 16408: 004fb140 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 16409: 005b1b64 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 16410: 005d71e4 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ 16411: 007f9a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 16412: 007ccd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_EVENT │ │ │ │ 16413: 007d0798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 16414: 0017bc98 72 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ - 16415: 003a7264 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ + 16415: 003a7304 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 16416: 007c1f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_RESTART_COROUTINE_EVENT │ │ │ │ 16417: 007d2af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_JOBS_EVENT │ │ │ │ - 16418: 0032f0a4 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ + 16418: 0032f144 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ 16419: 007f9848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_TCP_INFO_DSTATE │ │ │ │ 16420: 002db840 48 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_be │ │ │ │ - 16421: 00355400 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ + 16421: 003554a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ 16422: 007cd180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_RESTART_EVENT │ │ │ │ 16423: 007d3d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 16424: 007f8644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 16425: 007f8cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 16426: 001be174 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 16427: 00214f28 172 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ - 16428: 004f8c84 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 16429: 00363300 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 16428: 004f8d24 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 16429: 003633a0 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 16430: 007f9d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 16431: 007c66f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 16432: 007d490c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 16433: 0072385c 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 16434: 007cff68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ - 16435: 0035241c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ + 16435: 003524bc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ 16436: 007f86c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_READ_DSTATE │ │ │ │ 16437: 007ce978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_READ_EVENT │ │ │ │ 16438: 007c4754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_TIMEOUT_EVENT │ │ │ │ 16439: 007cc30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_MSI_EVENT │ │ │ │ 16440: 007f94c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 16441: 007d3aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 16442: 001becbc 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 16443: 001d32b0 492 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 16444: 001c6ef0 284 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 16445: 007f996e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 16446: 006d0458 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 16446: 006d04f8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 16447: 007f9288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_READ_DSTATE │ │ │ │ 16448: 002a1a58 208 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 16449: 007f896e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 16450: 007f9b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ - 16451: 00315f88 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ + 16451: 00316024 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 16452: 0026588c 356 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ 16453: 00239cf0 332 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ - 16454: 00332e20 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ + 16454: 00332ec0 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 16455: 007c9d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ - 16456: 00355068 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 16457: 005bfc70 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ - 16458: 003530d8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 16459: 004ba620 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 16456: 00355108 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ + 16457: 005bfd10 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 16458: 00353178 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ + 16459: 004ba6c0 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 16460: 002f3044 36 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 16461: 007f92b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_DSTATE │ │ │ │ 16462: 007d3cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 16463: 007f9a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 16464: 007cc9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 16465: 002e781c 92 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 16466: 007f91da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 16467: 007c1724 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 16468: 0036c4e0 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 16468: 0036c580 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 16469: 007325b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 16470: 007c85b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 16471: 007f824c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 16472: 007c3340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ 16473: 002647f8 424 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 16474: 00276318 220 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 16475: 007f8a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ 16476: 0022eacc 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 16477: 00731d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 16478: 003fee58 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 16478: 003feef8 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 16479: 007f97c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 16480: 004bfa1c 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 16480: 004bfabc 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 16481: 007f82e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 16482: 007f8de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 16483: 005102c0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 16483: 00510360 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 16484: 007c7584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 16485: 007f99ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 16486: 007c608c 1080 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 16487: 004d8de4 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 16487: 004d8e84 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 16488: 00219720 16 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ - 16489: 003aa290 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 16490: 00419d64 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 16489: 003aa330 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ + 16490: 00419e04 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 16491: 001cd6fc 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_stride │ │ │ │ 16492: 007f9a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 16493: 002de394 280 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 16494: 007f948e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 16495: 007ca524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ - 16496: 00514910 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 16496: 005149b0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ 16497: 007d0a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 16498: 005a67d0 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 16498: 005a6870 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 16499: 007c4f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 16500: 007c30d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ 16501: 007f93b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ - 16502: 00357638 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ - 16503: 0031f5a8 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 16504: 0054bb7c 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 16502: 003576d8 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ + 16503: 0031f644 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ + 16504: 0054bc1c 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 16505: 007c52c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ 16506: 007c5794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 16507: 00570950 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 16508: 0042678c 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 16507: 005709f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 16508: 0042682c 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 16509: 0026c554 676 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 16510: 007f82da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 16511: 007f8202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 16512: 007f9b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 16513: 00432214 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 16513: 004322b4 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 16514: 007cdfd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ - 16515: 003d44c0 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 16515: 003d4560 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 16516: 001c42a4 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 16517: 0020f2bc 548 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ - 16518: 004341c4 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 16518: 00434264 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 16519: 007c2e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 16520: 00270ccc 168 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 16521: 007ce5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ - 16522: 0032a9c4 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ + 16522: 0032aa64 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 16523: 007f94a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 16524: 00367eec 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 16524: 00367f8c 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 16525: 007f806a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 16526: 005a1f14 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 16526: 005a1fb4 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 16527: 002b826c 60 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 16528: 002dc44c 240 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 16529: 005c95fc 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 16529: 005c969c 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 16530: 007f81ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ 16531: 007c34b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ - 16532: 003a23c4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ + 16532: 003a2464 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 16533: 007d4368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 16534: 002d2f84 188 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 16535: 007ce4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 16536: 00732218 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ 16537: 007f94c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 16538: 007f9378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 16539: 0073ce34 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmped │ │ │ │ 16540: 002689e4 208 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 16541: 007c30c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 16542: 003e8ed8 164 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 16543: 005c08fc 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 16544: 005a196c 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 16542: 003e8f78 164 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 16543: 005c099c 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 16544: 005a1a0c 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 16545: 007f9942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 16546: 007f91be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 16547: 00426304 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ - 16548: 00358258 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ - 16549: 0059cd40 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 16547: 004263a4 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 16548: 003582f8 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ + 16549: 0059cde0 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 16550: 007319d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 16551: 007f98fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 16552: 00508238 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 16552: 005082d8 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 16553: 007f9658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ 16554: 0073cba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmpeq │ │ │ │ - 16555: 003b16d8 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 16555: 003b1778 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 16556: 0073cca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmpes │ │ │ │ 16557: 007ca434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 16558: 00293dcc 1048 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 16559: 007f9b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 16560: 001bd578 188 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 16561: 007c5154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ - 16562: 005911ac 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 16563: 003f9b78 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ - 16564: 0056da08 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 16562: 0059124c 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 16563: 003f9c18 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 16564: 0056daa8 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 16565: 007c387c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ - 16566: 00358f1c 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ + 16566: 00358fbc 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ 16567: 00237d7c 76 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 16568: 007c381c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 16569: 007caa34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 16570: 00526e78 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ - 16571: 0038d238 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ + 16570: 00526f18 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 16571: 0038d2d8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 16572: 007f8532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 16573: 007d2dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ 16574: 007f988e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ - 16575: 004794c8 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 16576: 003e2da0 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 16575: 00479568 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 16576: 003e2e40 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 16577: 007f816a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ - 16578: 00595c3c 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 16578: 00595cdc 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 16579: 007f8ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 16580: 001d4674 380 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 16581: 003b7ed8 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 16582: 0054ec18 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 16581: 003b7f78 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 16582: 0054ecb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 16583: 0026cba8 336 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ - 16584: 00356408 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 16585: 00592e20 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 16584: 003564a8 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ + 16585: 00592ec0 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 16586: 007f9cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 16587: 007f882c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 16588: 007cc29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 16589: 007f96c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 16590: 007f8c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 16591: 002ea0c8 1852 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 16592: 002f7afc 44 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 16593: 007c2550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 16594: 004dda10 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 16594: 004ddab0 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 16595: 007f8ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 16596: 007ca6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 16597: 0021ca7c 148 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 16598: 005e1a80 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 16598: 005e1b20 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 16599: 007f8b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 16600: 003c4ea0 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 16600: 003c4f40 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 16601: 007f93d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 16602: 00291b60 648 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 16603: 002fcb30 912 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 16604: 004e42e8 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 16604: 004e4388 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 16605: 007bbbc8 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 16606: 007c607c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 16607: 007f9854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 16608: 003591f4 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 16608: 00359294 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 16609: 007c8818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 16610: 007ce0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 16611: 001c5e10 316 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 16612: 00276d20 340 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 16613: 007237b4 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 16614: 00735ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 16615: 005a7d80 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 16616: 003bec50 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 16617: 005d7028 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 16615: 005a7e20 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 16616: 003becf0 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 16617: 005d70c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 16618: 00261e78 176 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ - 16619: 0031fb24 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ + 16619: 0031fbc0 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 16620: 007f85be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ - 16621: 00358c20 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ + 16621: 00358cc0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 16622: 001e8808 220 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ 16623: 0029b938 164 FUNC GLOBAL DEFAULT 12 migration_incoming_enable_colo │ │ │ │ 16624: 007f8e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 16625: 007cf788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_INCOMING_EVENT │ │ │ │ 16626: 007f9354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_RESET_DSTATE │ │ │ │ 16627: 007f92be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 16628: 007c2c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ @@ -16635,2089 +16635,2089 @@ │ │ │ │ 16631: 00197a3c 328 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 16632: 007c7264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 16633: 007f8ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ 16634: 007c2730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITEV_PART_EVENT │ │ │ │ 16635: 007c8108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 16636: 007cca5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 16637: 007f9484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ - 16638: 003c2e20 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 16638: 003c2ec0 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 16639: 007d149c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 16640: 005c5930 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ - 16641: 00357c54 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ + 16640: 005c59d0 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 16641: 00357cf4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 16642: 007c22c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 16643: 001bdf88 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 16644: 007f956e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 16645: 0057d19c 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 16645: 0057d23c 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 16646: 007c379c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 16647: 001cc450 124 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 16648: 00529538 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 16648: 005295d8 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 16649: 007f95dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 16650: 007f9832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ - 16651: 0033273c 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ + 16651: 003327dc 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 16652: 007f9124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 16653: 004f9bc8 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 16653: 004f9c68 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 16654: 001c3508 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 16655: 0054315c 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 16655: 005431fc 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 16656: 001beab8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 16657: 007fa340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 16658: 004048a8 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 16658: 00404948 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ 16659: 007f818a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 16660: 007f8462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 16661: 007f8bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 16662: 00544720 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ - 16663: 00563134 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 16662: 005447c0 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 16663: 005631d4 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 16664: 007cea18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 16665: 00564504 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 16666: 00556314 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ - 16667: 0038d0a4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 16668: 00593c04 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 16665: 005645a4 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 16666: 005563b4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 16667: 0038d144 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ + 16668: 00593ca4 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 16669: 007f9a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 16670: 00542324 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ - 16671: 00391060 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 16672: 00579fcc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ - 16673: 003aa6e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ + 16670: 005423c4 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 16671: 00391100 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ + 16672: 0057a06c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 16673: 003aa784 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 16674: 007f90b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 16675: 007cde68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 16676: 0024e7d4 4 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ - 16677: 003a8310 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ + 16677: 003a83b0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 16678: 0029b534 368 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 16679: 00567154 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 16680: 004fbf70 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 16679: 005671f4 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 16680: 004fc010 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 16681: 007f918c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 16682: 002cb984 1048 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ 16683: 00307358 436 FUNC GLOBAL DEFAULT 12 sparc_cpu_gdb_write_register │ │ │ │ - 16684: 00598138 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 16684: 005981d8 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 16685: 007f88f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 16686: 007c8278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 16687: 0047b74c 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 16688: 0042550c 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 16687: 0047b7ec 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 16688: 004255ac 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 16689: 007d2080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 16690: 0055b904 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 16691: 0052f0dc 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 16690: 0055b9a4 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 16691: 0052f17c 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 16692: 007c80f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ - 16693: 005902a4 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 16693: 00590344 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 16694: 007d29f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ - 16695: 0038d908 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ + 16695: 0038d9a8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 16696: 007f8052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 16697: 00724098 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 16698: 007ca204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 16699: 007f9a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 16700: 005a60c4 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 16701: 004e3804 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 16700: 005a6164 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 16701: 004e38a4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 16702: 007f81a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 16703: 001a5554 3472 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 16704: 007f8640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 16705: 004378e8 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 16706: 006d3bf0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ - 16707: 005922d4 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 16708: 00430a98 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 16705: 00437988 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 16706: 006d3c90 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 16707: 00592374 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 16708: 00430b38 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 16709: 007f8af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 16710: 003e8a50 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 16710: 003e8af0 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 16711: 007f9894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 16712: 0050e7cc 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 16713: 0047b9b0 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 16712: 0050e86c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 16713: 0047ba50 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 16714: 007d186c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 16715: 00561e58 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ - 16716: 00350b90 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ + 16715: 00561ef8 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 16716: 00350c30 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ 16717: 007d21f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 16718: 005398fc 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 16718: 0053999c 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 16719: 007f929e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_RESTART_DSTATE │ │ │ │ 16720: 007f868c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 16721: 0057e9f8 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 16721: 0057ea98 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 16722: 007f8fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 16723: 004f5adc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 16723: 004f5b7c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 16724: 002dc7a0 228 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 16725: 007f8898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 16726: 007d461c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 16727: 007d168c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 16728: 007fa34c 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 16729: 007f8888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 16730: 00207e74 252 FUNC GLOBAL DEFAULT 12 ptimer_init │ │ │ │ 16731: 002670c4 128 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 16732: 007f96a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ 16733: 001c28c0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 16734: 007f80ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 16735: 00431a14 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 16735: 00431ab4 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 16736: 007cc53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 16737: 007f9168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 16738: 0045c2d4 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 16739: 005d72c0 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 16738: 0045c374 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 16739: 005d7360 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 16740: 007c1ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ - 16741: 0032ec60 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ + 16741: 0032ed00 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 16742: 007c1938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ - 16743: 0052d520 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ - 16744: 0034af38 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 16745: 00369fec 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 16743: 0052d5c0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 16744: 0034afd8 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ + 16745: 0036a08c 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 16746: 007f9072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ - 16747: 00466310 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ - 16748: 005d9e08 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 16747: 004663b0 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 16748: 005d9ea8 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 16749: 002dc5a4 80 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 16750: 0024fd2c 20 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 16751: 007cfb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 16752: 007f93bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 16753: 007caca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 16754: 007d59f4 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 16755: 007c6504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITEB_EVENT │ │ │ │ 16756: 002bbc9c 48 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 16757: 00285310 276 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ - 16758: 0034b3a0 72 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ + 16758: 0034b440 72 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 16759: 007f95d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 16760: 001e9d64 8 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 16761: 004dca3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 16761: 004dcadc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 16762: 007f907a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 16763: 007d3228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 16764: 00196a84 132 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 16765: 007c6634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ - 16766: 003903a0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ + 16766: 00390440 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 16767: 007d110c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ - 16768: 003fbd04 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 16769: 003f00d8 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ - 16770: 003cdb28 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 16768: 003fbda4 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 16769: 003f0178 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 16770: 003cdbc8 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 16771: 007f8c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 16772: 007f8352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 16773: 002925c4 640 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 16774: 0059e708 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ - 16775: 00351e5c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 16776: 003b3554 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 16774: 0059e7a8 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 16775: 00351efc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ + 16776: 003b35f4 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 16777: 00267600 88 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ 16778: 007f7fcf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ - 16779: 00590ca0 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 16779: 00590d40 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 16780: 007f8718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 16781: 0040713c 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 16781: 004071dc 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 16782: 007c67e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 16783: 007f939c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 16784: 007f8906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 16785: 007232a0 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 16786: 007d2e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ - 16787: 00353d00 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ + 16787: 00353da0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 16788: 002db838 8 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ 16789: 001b1998 360 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 16790: 007f8cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 16791: 007f8538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ 16792: 007f892e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 16793: 007f989a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ - 16794: 003915f4 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ + 16794: 00391694 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 16795: 007c9544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 16796: 007f941a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 16797: 001c296c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 16798: 007f9212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_DSTATE │ │ │ │ 16799: 007f984a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ - 16800: 003a2740 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 16801: 0041a38c 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 16800: 003a27e0 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ + 16801: 0041a42c 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 16802: 007d0388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 16803: 007f8fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ - 16804: 0042af04 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 16804: 0042afa4 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 16805: 007f8188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 16806: 0073184c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 16807: 0050c090 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 16807: 0050c130 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 16808: 007f87ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 16809: 004b6060 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 16809: 004b6100 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 16810: 007f8386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ - 16811: 0039136c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ + 16811: 0039140c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 16812: 007c5604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 16813: 005bc52c 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ - 16814: 003555d4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 16815: 003f9548 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 16816: 005269d4 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ - 16817: 005abc68 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 16818: 004ea224 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 16813: 005bc5cc 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 16814: 00355674 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ + 16815: 003f95e8 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 16816: 00526a74 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 16817: 005abd08 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 16818: 004ea2c4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 16819: 0030768c 108 FUNC GLOBAL DEFAULT 12 helper_taddcctv │ │ │ │ 16820: 007f8116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 16821: 007f84c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 16822: 007cfc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 16823: 007d2e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 16824: 007c7ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ - 16825: 00418740 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ - 16826: 003706f8 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ - 16827: 003539bc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ - 16828: 0034ad38 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ + 16825: 004187e0 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 16826: 00370798 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ + 16827: 00353a5c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ + 16828: 0034add8 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 16829: 001b54c8 260 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 16830: 0036d378 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ - 16831: 0051ef94 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ - 16832: 0054f684 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 16830: 0036d418 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 16831: 0051f034 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 16832: 0054f724 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 16833: 007d360c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 16834: 007c67a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 16835: 00735b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 16836: 002f6268 292 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ - 16837: 00543e38 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 16837: 00543ed8 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 16838: 007c2670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 16839: 007cfb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 16840: 007bbb48 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_alg_map │ │ │ │ 16841: 007c7314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 16842: 007ca604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 16843: 00430800 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 16844: 0036aad4 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 16843: 004308a0 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 16844: 0036ab74 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 16845: 007d0648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 16846: 007f9d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ - 16847: 003a9cf0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ + 16847: 003a9d90 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 16848: 007f9c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 16849: 007d3f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ 16850: 007d32b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ - 16851: 00329cf0 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ - 16852: 005523cc 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 16851: 00329d90 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ + 16852: 0055246c 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 16853: 0029c360 712 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 16854: 007f94f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ - 16855: 003877f8 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ + 16855: 00387898 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 16856: 007f881e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 16857: 007f878a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 16858: 007f8762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 16859: 001b3c90 272 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ - 16860: 005d1240 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 16860: 005d12e0 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 16861: 002dbf08 108 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 16862: 006e4c3c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ - 16863: 005918b8 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 16862: 006e4cdc 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 16863: 00591958 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 16864: 007d4078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ - 16865: 00575df0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ - 16866: 00343e64 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ + 16865: 00575e90 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 16866: 00343f04 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 16867: 007ca644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ 16868: 007f8176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 16869: 007cb70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 16870: 007d28f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 16871: 007cbd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 16872: 007cce80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_READ_EVENT │ │ │ │ 16873: 007d25ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 16874: 006d3b18 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ - 16875: 00350708 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ - 16876: 00390978 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ + 16874: 006d3bb8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 16875: 003507a8 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ + 16876: 00390a18 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 16877: 007f8826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ - 16878: 003f4d84 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 16878: 003f4e24 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 16879: 007d19e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 16880: 007f95a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 16881: 002ce37c 128 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ - 16882: 003580b4 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ - 16883: 0055dd64 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 16884: 005a04e0 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ - 16885: 0057e0a8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 16882: 00358154 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ + 16883: 0055de04 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 16884: 005a0580 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 16885: 0057e148 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 16886: 007d47cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ - 16887: 005c14e4 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 16887: 005c1584 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 16888: 007c2db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 16889: 002aab54 40 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 16890: 004df940 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 16890: 004df9e0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 16891: 007f8782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 16892: 0050b718 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 16892: 0050b7b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 16893: 007d166c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 16894: 007c9674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 16895: 0052a8dc 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 16895: 0052a97c 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 16896: 00256240 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 16897: 007f8c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 16898: 0026aef0 84 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 16899: 002cd944 256 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 16900: 007f8394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 16901: 007f9bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ - 16902: 005d3ae4 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 16902: 005d3b84 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 16903: 007c5694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 16904: 007c4b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ - 16905: 0038d150 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ + 16905: 0038d1f0 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 16906: 007f8a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 16907: 00245864 88 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 16908: 001c2a1c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 16909: 007f9b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 16910: 007f9146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 16911: 007c6d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ - 16912: 0052a610 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 16912: 0052a6b0 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 16913: 007f8120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 16914: 007f97e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 16915: 007f838c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ - 16916: 004bec98 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ - 16917: 0034672c 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 16918: 0035e704 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ - 16919: 005d850c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 16916: 004bed38 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 16917: 003467cc 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ + 16918: 0035e7a4 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 16919: 005d85ac 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 16920: 007c5a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 16921: 0056eabc 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 16921: 0056eb5c 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 16922: 007d458c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 16923: 005be6bc 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 16923: 005be75c 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 16924: 007cd190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_DISABLED_EVENT │ │ │ │ 16925: 001b4480 316 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 16926: 005c628c 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 16926: 005c632c 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 16927: 007cd7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 16928: 003055f8 104 FUNC GLOBAL DEFAULT 12 helper_fmuld │ │ │ │ 16929: 007d0328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 16930: 007f87d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 16931: 002771e4 24 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ - 16932: 00597c98 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 16932: 00597d38 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 16933: 007d1ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 16934: 007c69a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 16935: 007d11ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 16936: 007f8440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 16937: 007f9304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ 16938: 00305900 284 FUNC GLOBAL DEFAULT 12 helper_fmulq │ │ │ │ - 16939: 003b80bc 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 16940: 003c9150 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 16939: 003b815c 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 16940: 003c91f0 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 16941: 00305488 80 FUNC GLOBAL DEFAULT 12 helper_fmuls │ │ │ │ 16942: 001c591c 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 16943: 003591dc 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ - 16944: 004d3f28 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 16943: 0035927c 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 16944: 004d3fc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 16945: 002bf124 208 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 16946: 007d2918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 16947: 007d17fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 16948: 007f9c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 16949: 005ad1d4 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 16949: 005ad274 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 16950: 007f89b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 16951: 0057083c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ - 16952: 003532c0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ - 16953: 0039baa0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ + 16951: 005708dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 16952: 00353360 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ + 16953: 0039bb40 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 16954: 007f942e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ 16955: 0029744c 2240 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 16956: 002d4d08 220 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 16957: 00435470 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 16957: 00435510 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 16958: 007f9864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 16959: 007f9a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 16960: 007f9638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ - 16961: 0054ceb4 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 16961: 0054cf54 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 16962: 007cdbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 16963: 007f99c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 16964: 007f91e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 16965: 007d0968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 16966: 00431e20 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 16966: 00431ec0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 16967: 0026621c 1344 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 16968: 007d48ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ - 16969: 006e4c38 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 16970: 0040566c 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 16969: 006e4cd8 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 16970: 0040570c 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 16971: 002b6454 164 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 16972: 007d3cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 16973: 007f905e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 16974: 004e6e24 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 16974: 004e6ec4 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 16975: 00208348 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 16976: 007f8408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 16977: 007d36ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 16978: 0073cb1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_asi │ │ │ │ 16979: 007f97f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ 16980: 00735d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 16981: 007c3b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 16982: 0029bf98 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 16983: 007f9b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ - 16984: 00356218 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 16985: 004bb50c 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 16984: 003562b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ + 16985: 004bb5ac 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 16986: 007cec68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 16987: 007f83ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 16988: 001bb628 132 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ - 16989: 00314968 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ + 16989: 00314a04 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ 16990: 007c8308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 16991: 0058f114 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 16991: 0058f1b4 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 16992: 002a4da8 96 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 16993: 001ae950 236 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 16994: 007f98fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 16995: 002a04c8 52 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ - 16996: 005275b0 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 16996: 00527650 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 16997: 007d2814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 16998: 007c7af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 16999: 005aecc0 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 16999: 005aed60 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 17000: 007f821c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 17001: 007cc37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 17002: 007cb73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 17003: 007f8e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 17004: 007c2bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ 17005: 007ccf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_IRQ_ACK_EVENT │ │ │ │ 17006: 007f7f7e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 17007: 004318ec 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ - 17008: 003567a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ + 17007: 0043198c 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 17008: 00356840 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 17009: 007d0d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 17010: 0028c32c 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ - 17011: 003f72cc 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ - 17012: 005a8d98 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 17011: 003f736c 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 17012: 005a8e38 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 17013: 007212ec 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 17014: 007d39b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ - 17015: 00391714 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 17016: 004deb1c 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 17015: 003917b4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ + 17016: 004debbc 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 17017: 007c7054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 17018: 001c70c8 188 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 17019: 00571630 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 17020: 0035d0c8 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 17019: 005716d0 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 17020: 0035d168 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 17021: 007c98e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 17022: 0020e20c 688 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 17023: 00563e70 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ - 17024: 0035454c 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 17025: 00314418 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ - 17026: 004f7d80 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 17023: 00563f10 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 17024: 003545ec 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ + 17025: 003144b4 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 17026: 004f7e20 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 17027: 007f8048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 17028: 005d03a4 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 17029: 0057cf14 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 17028: 005d0444 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 17029: 0057cfb4 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 17030: 007cb6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 17031: 007f9556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 17032: 007c5574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ 17033: 002f208c 24 FUNC GLOBAL DEFAULT 12 replay_get_filename │ │ │ │ 17034: 007f8ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_READ_DSTATE │ │ │ │ 17035: 00197cd4 8 FUNC GLOBAL DEFAULT 12 bfloat16_sub │ │ │ │ 17036: 001ae768 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_round_to_zero │ │ │ │ 17037: 007f86b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_READ_DSTATE │ │ │ │ 17038: 007d40dc 4 OBJECT GLOBAL DEFAULT 24 rcu_gp_ctr │ │ │ │ 17039: 007f80de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_HANDLE_EVENT_DSTATE │ │ │ │ 17040: 001b4bf8 316 FUNC GLOBAL DEFAULT 12 uint64_to_float64 │ │ │ │ 17041: 007f9cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 17042: 007f87d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ - 17043: 0038def4 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ + 17043: 0038df94 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 17044: 007f7ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 17045: 007ca0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ - 17046: 003c8e78 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 17046: 003c8f18 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 17047: 007f94fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 17048: 007f802a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 17049: 007f8cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 17050: 00367d5c 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 17050: 00367dfc 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 17051: 007f9f84 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 17052: 00576a28 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 17052: 00576ac8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 17053: 001bb828 44 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 17054: 002bd2dc 536 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 17055: 007d36bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 17056: 00524820 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 17056: 005248c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 17057: 007f89fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 17058: 007c290c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 17059: 0056d48c 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 17059: 0056d52c 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 17060: 007f8de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 17061: 00592234 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 17062: 006e4c1c 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 17061: 005922d4 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 17062: 006e4cbc 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 17063: 001cb950 136 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ 17064: 007cdad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 17065: 007ca034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 17066: 001cafcc 136 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 17067: 00480a04 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 17067: 00480aa4 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 17068: 00293cec 224 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 17069: 007d5a04 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 17070: 007d1e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ 17071: 007cfa48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 17072: 00508bb8 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 17072: 00508c58 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 17073: 001f9fd4 96 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 17074: 004f638c 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 17075: 005cb95c 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 17074: 004f642c 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 17075: 005cb9fc 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 17076: 007f833e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 17077: 007c2d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 17078: 007d301c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 17079: 006e4c04 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 17079: 006e4ca4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 17080: 007c7e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 17081: 007c92a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 17082: 00217244 28 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ - 17083: 004f0f04 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 17084: 006d3c08 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 17083: 004f0fa4 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 17084: 006d3ca8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 17085: 007c1dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 17086: 001ad43c 268 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 17087: 007f9590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 17088: 0071ed28 12 OBJECT GLOBAL DEFAULT 21 QAPIEvent_lookup │ │ │ │ 17089: 007ceb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 17090: 00367de0 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 17091: 0057e530 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 17092: 004cd328 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 17090: 00367e80 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 17091: 0057e5d0 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 17092: 004cd3c8 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 17093: 007f9874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ - 17094: 0058efec 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ - 17095: 0055d398 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 17094: 0058f08c 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 17095: 0055d438 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 17096: 007c8428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 17097: 007c52d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 17098: 007d133c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ 17099: 007ce808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 17100: 007c6b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 17101: 004efa64 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ - 17102: 0032ec08 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ + 17101: 004efb04 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 17102: 0032eca8 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 17103: 007f8058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 17104: 007be8bc 428 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ - 17105: 0038d204 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ + 17105: 0038d2a4 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 17106: 007f8b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 17107: 007f9bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 17108: 003f8ca0 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 17108: 003f8d40 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 17109: 007248b0 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 17110: 007d173c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 17111: 007d361c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 17112: 007c5234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ - 17113: 004eeaec 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 17113: 004eeb8c 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 17114: 007fa2e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 17115: 002d4598 280 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 17116: 002a4ecc 684 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 17117: 00477f14 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ - 17118: 00479080 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ - 17119: 003ccf68 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ - 17120: 0038c468 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 17121: 005a18f4 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 17117: 00477fb4 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 17118: 00479120 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 17119: 003cd008 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 17120: 0038c508 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ + 17121: 005a1994 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 17122: 007c5e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ - 17123: 004f33b8 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 17123: 004f3458 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 17124: 007f9c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ - 17125: 003fd380 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 17125: 003fd420 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 17126: 007f8942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ - 17127: 004df390 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 17127: 004df430 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 17128: 007cebd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 17129: 007f850c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ - 17130: 0043070c 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 17130: 004307ac 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 17131: 007d467c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ - 17132: 00352280 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ + 17132: 00352320 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 17133: 001f933c 200 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ 17134: 007f8e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 17135: 007f89a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 17136: 007f86b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 17137: 007c5cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 17138: 00282740 268 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ - 17139: 0033657c 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 17140: 00563298 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 17139: 0033661c 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ + 17140: 00563338 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 17141: 007f8dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 17142: 004ec188 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ - 17143: 0039242c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ + 17142: 004ec228 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 17143: 003924cc 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 17144: 007f984e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ - 17145: 0031fdf4 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ + 17145: 0031fe90 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ 17146: 007f96dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 17147: 001fc2f4 924 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 17148: 007f9a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 17149: 007fa2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ 17150: 007f92a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_DISABLED_DSTATE │ │ │ │ - 17151: 00690894 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 17151: 00690934 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 17152: 007265d0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 17153: 007f8b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 17154: 007cbf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 17155: 0025695c 348 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ 17156: 007cc5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_EVENT │ │ │ │ 17157: 007cbc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_EVENT │ │ │ │ 17158: 001e9af4 148 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 17159: 007d46cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 17160: 007f8c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ - 17161: 005b6e4c 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 17161: 005b6eec 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ 17162: 007cbdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 17163: 007cec98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ 17164: 007f99a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 17165: 007f93fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 17166: 005a089c 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 17166: 005a093c 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 17167: 007f8714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 17168: 007c7444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 17169: 003f4b8c 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ - 17170: 0032906c 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 17171: 005bc350 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 17169: 003f4c2c 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 17170: 0032910c 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ + 17171: 005bc3f0 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 17172: 007c6cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ - 17173: 0051dfb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ - 17174: 005d4b04 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ - 17175: 00353eac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ + 17173: 0051e050 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 17174: 005d4ba4 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 17175: 00353f4c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 17176: 007cff88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 17177: 001b9fb0 136 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 17178: 007f8012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 17179: 0050eed0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 17179: 0050ef70 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 17180: 007f9814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 17181: 007ce478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 17182: 002313d0 480 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 17183: 007f8862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ - 17184: 0057640c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 17185: 0058ff10 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 17184: 005764ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 17185: 0058ffb0 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 17186: 007f8e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 17187: 007c8078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 17188: 007f8340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 17189: 00292f14 176 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ - 17190: 0056d064 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ - 17191: 0052414c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 17192: 004c1cec 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 17193: 005513b4 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ - 17194: 0057319c 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 17190: 0056d104 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 17191: 005241ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 17192: 004c1d8c 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 17193: 00551454 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 17194: 0057323c 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 17195: 007f9a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ 17196: 007f9688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 17197: 004bfedc 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ - 17198: 005c110c 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 17197: 004bff7c 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 17198: 005c11ac 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 17199: 007c6a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 17200: 007f8a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 17201: 0058ff30 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 17201: 0058ffd0 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 17202: 007d2250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 17203: 005b9644 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 17203: 005b96e4 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 17204: 007f853a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 17205: 007f898c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 17206: 007c4894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 17207: 0071b59c 52 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 17208: 007cde38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 17209: 007ca774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_READ_EVENT │ │ │ │ 17210: 007d1d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_CPU_RESET_INTERRUPT_EVENT │ │ │ │ 17211: 007f89ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_DSTATE │ │ │ │ 17212: 002a78f4 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_setup │ │ │ │ 17213: 007f979e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 17214: 007ce7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ - 17215: 0039ad70 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ + 17215: 0039ae10 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 17216: 002a6928 52 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 17217: 007c6934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 17218: 007d146c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ 17219: 007e73b0 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 17220: 007d2f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 17221: 007f86f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ - 17222: 003917c4 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ - 17223: 00359204 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 17222: 00391864 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ + 17223: 003592a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 17224: 007f8a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 17225: 004277c0 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 17226: 0055fbfc 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 17225: 00427860 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 17226: 0055fc9c 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 17227: 007f8c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 17228: 001b2038 324 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 17229: 007f99d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 17230: 004198d4 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 17230: 00419974 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 17231: 007c14d4 52 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 17232: 007c6ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ - 17233: 004f53d4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ - 17234: 003952c8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 17235: 004da4dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ - 17236: 005bbe2c 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ - 17237: 0032ac94 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 17238: 003f9d28 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 17233: 004f5474 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 17234: 00395368 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ + 17235: 004da57c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 17236: 005bbecc 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 17237: 0032ad34 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ + 17238: 003f9dc8 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 17239: 007f945e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 17240: 007d0a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 17241: 007f808c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 17242: 007f958a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 17243: 007f845c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 17244: 0051e630 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 17244: 0051e6d0 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 17245: 0025302c 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 17246: 007cfcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ - 17247: 0052a3f4 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 17247: 0052a494 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 17248: 00197014 144 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 17249: 007f9ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 17250: 007f9ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 17251: 007f8dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 17252: 00523f24 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 17252: 00523fc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ 17253: 001c5314 64 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 17254: 005b61d4 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 17254: 005b6274 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 17255: 007f93fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 17256: 007fa286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 17257: 0035f014 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 17257: 0035f0b4 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 17258: 002f5470 308 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 17259: 007ca124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 17260: 001b50bc 16 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ - 17261: 003abfd4 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ - 17262: 005bbd44 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 17261: 003ac074 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 17262: 005bbde4 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 17263: 007f8da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ - 17264: 0043acb4 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 17264: 0043ad54 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 17265: 007f9b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 17266: 007d41f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 17267: 007c7f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ - 17268: 006b11bc 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 17268: 006b125c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 17269: 001c90ac 8 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 17270: 006b1074 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 17270: 006b1114 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 17271: 001d35c8 140 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 17272: 0036c950 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 17272: 0036c9f0 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 17273: 007f9572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 17274: 006b0f2c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 17274: 006b0fcc 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 17275: 007d5ccc 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 17276: 007c6b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ - 17277: 00568560 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 17277: 00568600 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 17278: 007cbb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ 17279: 007cae38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 17280: 003b2240 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 17280: 003b22e0 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 17281: 007f876e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_DSTATE │ │ │ │ 17282: 007cf9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 17283: 00292348 636 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ - 17284: 0039bec0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 17285: 00405574 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 17284: 0039bf60 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ + 17285: 00405614 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 17286: 007f9ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 17287: 007f9d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ - 17288: 00569714 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 17288: 005697b4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 17289: 001fd588 260 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 17290: 007cfee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ - 17291: 005656b0 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 17291: 00565750 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 17292: 007f80b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 17293: 004dacc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 17293: 004dad64 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 17294: 001ce48c 148 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ - 17295: 003632b8 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 17295: 00363358 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 17296: 002aaa70 72 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 17297: 002e84fc 44 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ - 17298: 00525c08 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 17298: 00525ca8 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 17299: 007d3da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 17300: 007f8d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 17301: 003f0d78 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 17301: 003f0e18 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 17302: 00231778 80 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 17303: 007c5454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 17304: 007c7f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 17305: 007f9a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MMU_HELPER_TMISS_DSTATE │ │ │ │ 17306: 007c7b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 17307: 007cdde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 17308: 007d27f0 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 17309: 007c6bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ - 17310: 005ce900 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ - 17311: 005c9964 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 17310: 005ce9a0 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 17311: 005c9a04 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 17312: 007c8018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 17313: 007fa300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 17314: 007cfad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 17315: 007cc32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ 17316: 007f8b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_WRITEB_DSTATE │ │ │ │ 17317: 007c8208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_SEC_RESP_EVENT │ │ │ │ 17318: 007f86d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_DSTATE │ │ │ │ 17319: 007f8f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 17320: 001d13e0 68 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 17321: 007c72b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 17322: 007d483c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ - 17323: 0054ea4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 17323: 0054eaec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 17324: 007f9d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 17325: 004f83d4 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ - 17326: 0036c730 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 17327: 005baab4 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 17328: 003f8008 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 17325: 004f8474 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 17326: 0036c7d0 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 17327: 005bab54 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 17328: 003f80a8 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 17329: 002bd5ec 184 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 17330: 003f0cc0 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 17330: 003f0d60 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 17331: 007c5014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 17332: 00281fa8 288 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 17333: 0042b198 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 17333: 0042b238 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ 17334: 007f8c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 17335: 007f8e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 17336: 00738518 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ 17337: 007f9b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ 17338: 007f8768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_DSTATE │ │ │ │ - 17339: 003abea4 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ + 17339: 003abf44 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 17340: 002a9cdc 36 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ - 17341: 0050b044 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 17342: 004e4a88 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 17343: 003605d8 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 17341: 0050b0e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 17342: 004e4b28 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 17343: 00360678 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 17344: 007cc6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 17345: 007ca0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 17346: 007ef8cc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_c │ │ │ │ 17347: 007c48c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 17348: 00424460 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 17349: 00527b8c 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 17350: 003f8eb8 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 17348: 00424500 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 17349: 00527c2c 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 17350: 003f8f58 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 17351: 007f8ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ - 17352: 00320d4c 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ + 17352: 00320de8 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 17353: 007f8a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 17354: 007c7aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ - 17355: 0038dd10 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ - 17356: 00386b74 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ + 17355: 0038ddb0 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ + 17356: 00386c14 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 17357: 007f7fd0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 17358: 006d04a4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 17359: 0050649c 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 17360: 004d52e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 17358: 006d0544 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 17359: 0050653c 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 17360: 004d5380 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ 17361: 007f86d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 17362: 007f95d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ 17363: 00202bf4 272 FUNC GLOBAL DEFAULT 12 fdctrl_init_drives │ │ │ │ - 17364: 006d049c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 17365: 00472c6c 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 17364: 006d053c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 17365: 00472d0c 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 17366: 007bbe7c 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 17367: 004dc3c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 17368: 006d0494 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 17367: 004dc464 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 17368: 006d0534 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 17369: 007f9bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 17370: 007f8d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ - 17371: 0033f18c 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 17371: 0033f22c 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 17372: 007c99c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 17373: 007f9482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 17374: 001c1d5c 192 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ 17375: 007cf4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 17376: 007f85c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 17377: 001ca80c 168 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 17378: 007c6b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 17379: 007f8d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ - 17380: 00480d9c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 17380: 00480e3c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 17381: 00735de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ 17382: 0073d0c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fqtod │ │ │ │ - 17383: 005aec80 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 17383: 005aed20 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 17384: 0073bebc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fqtoi │ │ │ │ - 17385: 00550c0c 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 17386: 00527a4c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 17385: 00550cac 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 17386: 00527aec 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ 17387: 007f92b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_DSTATE │ │ │ │ - 17388: 0036f08c 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 17389: 0045fc68 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 17388: 0036f12c 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ + 17389: 0045fd08 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 17390: 007f9cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 17391: 007fa268 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 17392: 007f8fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 17393: 00523578 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 17393: 00523618 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 17394: 002f3210 264 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 17395: 002633fc 592 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 17396: 005660d0 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ - 17397: 00323670 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ + 17396: 00566170 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 17397: 0032370c 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 17398: 007f83f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 17399: 0073bb20 132 OBJECT GLOBAL DEFAULT 24 helper_info_fqtos │ │ │ │ 17400: 007f8a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ 17401: 0026814c 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ - 17402: 00352db4 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ + 17402: 00352e54 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 17403: 007f8e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 17404: 007f916e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 17405: 007f9b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ - 17406: 003f4fbc 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 17406: 003f505c 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 17407: 007caa14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 17408: 007d1b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 17409: 007f8af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 17410: 007f816e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 17411: 007f8812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ - 17412: 0035603c 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ + 17412: 003560dc 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 17413: 007d37f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 17414: 007f9bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 17415: 00574520 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 17415: 005745c0 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 17416: 001c8e6c 28 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 17417: 007f7f7d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 17418: 007c9ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 17419: 004f5364 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ - 17420: 0032aa44 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ + 17419: 004f5404 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 17420: 0032aae4 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ 17421: 001cd4e4 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fd │ │ │ │ - 17422: 00516050 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 17422: 005160f0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 17423: 007f99a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 17424: 007f873e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 17425: 001d0000 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ 17426: 007f98b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_DSTATE │ │ │ │ 17427: 007d29a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 17428: 007f90f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 17429: 001c1e1c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 17430: 00737a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ - 17431: 005dd6e0 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 17432: 004dac0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 17431: 005dd780 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 17432: 004dacac 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 17433: 002d3578 104 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 17434: 002f1264 84 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ 17435: 007f9202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_IOMMU_MEM_WRITEL_CTRL_DSTATE │ │ │ │ - 17436: 0033ba28 244 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ + 17436: 0033bac8 244 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 17437: 007f8044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 17438: 007f953a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 17439: 007c72f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 17440: 007c3170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 17441: 007d00e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 17442: 0021e364 4 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ - 17443: 00419248 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 17443: 004192e8 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 17444: 007f9260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_SET_COUNT_DSTATE │ │ │ │ 17445: 002689ac 56 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ - 17446: 00597f74 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 17447: 0051156c 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 17446: 00598014 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 17447: 0051160c 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 17448: 007f9b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 17449: 00519a40 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 17449: 00519ae0 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 17450: 007f9014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 17451: 007c603c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 17452: 001c5b48 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ 17453: 007ccf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_SET_COUNT_EVENT │ │ │ │ - 17454: 00356d14 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ + 17454: 00356db4 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 17455: 007f8506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 17456: 001c8f60 332 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ - 17457: 00392088 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 17458: 0054863c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 17459: 004e7970 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 17457: 00392128 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ + 17458: 005486dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 17459: 004e7a10 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 17460: 001a8e50 368 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 17461: 007ce1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 17462: 007ca344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 17463: 00520478 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 17463: 00520518 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ 17464: 007ca494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 17465: 005dce0c 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 17465: 005dceac 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 17466: 007cf628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 17467: 007d2450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ - 17468: 004f8720 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 17468: 004f87c0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 17469: 007f8eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 17470: 002f4a88 68 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ 17471: 002aa9bc 36 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ 17472: 007ca324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ - 17473: 00390610 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ + 17473: 003906b0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 17474: 007d10cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 17475: 007c9244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 17476: 002f21bc 160 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ 17477: 007f9706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 17478: 00544448 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 17478: 005444e8 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 17479: 0026ccf8 128 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 17480: 007c8a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 17481: 007f863e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 17482: 007f867e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ - 17483: 00419988 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 17483: 00419a28 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 17484: 007cadb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 17485: 004bd1e4 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 17485: 004bd284 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 17486: 007f8fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 17487: 007c9a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 17488: 005b16d8 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 17488: 005b1778 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 17489: 007f83b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ - 17490: 004737d4 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 17490: 00473874 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 17491: 007f93cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 17492: 007f846e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 17493: 003efdfc 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 17493: 003efe9c 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 17494: 007cfda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 17495: 00738494 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 17496: 007f86e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ - 17497: 005dae90 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ - 17498: 0033f1c0 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ - 17499: 00551b58 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 17500: 003cda74 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 17497: 005daf30 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 17498: 0033f260 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 17499: 00551bf8 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 17500: 003cdb14 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 17501: 007d43c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 17502: 007f86ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 17503: 007f87c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 17504: 007c2260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 17505: 007f8dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ - 17506: 005cb3bc 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 17507: 005ca898 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 17506: 005cb45c 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 17507: 005ca938 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 17508: 007c2760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ - 17509: 00333664 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ + 17509: 00333704 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ 17510: 002dcfc4 588 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 17511: 007c9c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 17512: 007f8ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ - 17513: 005cafc0 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 17514: 0054c7d4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 17513: 005cb060 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 17514: 0054c874 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 17515: 007f909a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 17516: 007c4280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ - 17517: 0056ec4c 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 17517: 0056ecec 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 17518: 007c4844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 17519: 00449e50 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 17520: 003bb398 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 17519: 00449ef0 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 17520: 003bb438 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 17521: 007cdec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 17522: 003b2e08 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 17522: 003b2ea8 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 17523: 00275054 36 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ - 17524: 0055b148 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ - 17525: 00357844 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ + 17524: 0055b1e8 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 17525: 003578e4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 17526: 002b6d30 1048 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 17527: 00360b74 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ - 17528: 0051fdb4 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 17527: 00360c14 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 17528: 0051fe54 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 17529: 001c1fa4 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 17530: 007c51b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 17531: 007c6cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 17532: 007c6fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 17533: 003b4718 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 17533: 003b47b8 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 17534: 001c1ecc 216 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ - 17535: 00357a64 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ + 17535: 00357b04 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 17536: 007f842c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 17537: 002151b8 1804 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ - 17538: 004e0758 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 17538: 004e07f8 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 17539: 007c52a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ 17540: 007f8c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ 17541: 007cd260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_IRQ_EVENT │ │ │ │ 17542: 002cda90 104 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 17543: 00556cc4 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 17543: 00556d64 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 17544: 007cde98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ 17545: 00264238 712 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 17546: 007d2350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ 17547: 002aa804 404 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 17548: 007c8688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 17549: 007caee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 17550: 0056d948 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 17550: 0056d9e8 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ 17551: 007f92ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 17552: 007f83ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ 17553: 00209f7c 680 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 17554: 007ce218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ - 17555: 0032aa3c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ + 17555: 0032aadc 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 17556: 00270df4 72 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 17557: 00268d40 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ - 17558: 00592e94 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 17558: 00592f34 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 17559: 007cf9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 17560: 007f9c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 17561: 002f3a40 116 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 17562: 007f8754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ - 17563: 004dbbdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ - 17564: 005910d4 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ - 17565: 00390ea0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ + 17563: 004dbc7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 17564: 00591174 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 17565: 00390f40 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 17566: 007d21d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 17567: 003591d4 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ - 17568: 0056cf3c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 17567: 00359274 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 17568: 0056cfdc 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 17569: 002e82a0 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ 17570: 007f989c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 17571: 007f9070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 17572: 007f8d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ - 17573: 004193c8 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 17573: 00419468 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 17574: 007f8d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 17575: 007f9c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 17576: 002fb064 112 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 17577: 00590774 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 17577: 00590814 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 17578: 007f9970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 17579: 0073d908 132 OBJECT GLOBAL DEFAULT 24 helper_info_debug │ │ │ │ 17580: 007caeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ - 17581: 0055cf48 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 17581: 0055cfe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 17582: 007f8220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ - 17583: 00357d70 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 17584: 004f6248 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 17583: 00357e10 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ + 17584: 004f62e8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 17585: 001fd46c 8 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ - 17586: 004f6cc8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 17586: 004f6d68 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 17587: 001b3800 292 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 17588: 007fa290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ - 17589: 0053937c 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 17590: 0051a314 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 17591: 0053a164 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 17589: 0053941c 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 17590: 0051a3b4 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 17591: 0053a204 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 17592: 007f8fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 17593: 007c9d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 17594: 005ca3ac 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 17595: 0050d640 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 17596: 00587268 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 17594: 005ca44c 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 17595: 0050d6e0 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 17596: 00587308 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 17597: 001c4534 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 17598: 007c65a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ - 17599: 005456e4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 17600: 005a764c 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 17601: 004dc928 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 17602: 005bc9e8 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 17599: 00545784 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 17600: 005a76ec 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 17601: 004dc9c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 17602: 005bca88 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 17603: 007f8418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 17604: 007c1988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 17605: 00465acc 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 17606: 005624ac 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 17605: 00465b6c 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 17606: 0056254c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 17607: 007c7324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ 17608: 007cdd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 17609: 001d8c48 80 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 17610: 00296c64 140 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ - 17611: 00690898 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 17611: 00690938 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 17612: 007cea78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 17613: 005247c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 17613: 00524864 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 17614: 007f906a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ 17615: 001a8fc0 92 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 17616: 0022250c 816 FUNC GLOBAL DEFAULT 12 ledma_memory_write │ │ │ │ 17617: 007d1ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC64_CPU_CHECK_IRQS_DISABLED_EVENT │ │ │ │ 17618: 007d2070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 17619: 007f8c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 17620: 007f8106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 17621: 003ec368 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 17622: 005db4ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 17623: 004cb060 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 17621: 003ec408 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 17622: 005db54c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 17623: 004cb100 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 17624: 007ce558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 17625: 004e0394 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 17626: 005e29bc 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ - 17627: 0031ecdc 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ + 17625: 004e0434 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 17626: 005e2a5c 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 17627: 0031ed78 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 17628: 007f88b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 17629: 007f8558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 17630: 001d8770 768 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 17631: 007c74d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 17632: 007d132c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ 17633: 007f9220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_DSTATE │ │ │ │ - 17634: 003bfba0 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 17634: 003bfc40 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 17635: 007f9d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 17636: 002e82a4 600 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 17637: 007f9668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 17638: 007c9494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 17639: 007c3ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 17640: 00298c58 324 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 17641: 007f9c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 17642: 007c55d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 17643: 006e4c18 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ - 17644: 0031b100 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ + 17643: 006e4cb8 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 17644: 0031b19c 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 17645: 007fa288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 17646: 002f7f3c 124 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 17647: 007f8e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ - 17648: 00372868 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ + 17648: 00372908 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 17649: 007c56a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 17650: 007c2390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 17651: 007d3278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ - 17652: 005a7434 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 17652: 005a74d4 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 17653: 007d3acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 17654: 007f833c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 17655: 001b5858 64 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 17656: 007f94bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ 17657: 007f81a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 17658: 00268c54 80 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ 17659: 007c9ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ - 17660: 003596d0 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ + 17660: 00359770 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ 17661: 007ca374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 17662: 007f9038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 17663: 00266e80 32 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ - 17664: 00516358 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 17664: 005163f8 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 17665: 007c21c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 17666: 007ef899 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_target_c │ │ │ │ - 17667: 0039a750 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ + 17667: 0039a7f0 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 17668: 007f8508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 17669: 005743cc 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 17669: 0057446c 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 17670: 007cf498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 17671: 007f9100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ - 17672: 00323040 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ + 17672: 003230dc 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ 17673: 007f85b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_WRITE_DSTATE │ │ │ │ 17674: 007f9214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CMP_DSTATE │ │ │ │ 17675: 007f8ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_WRITE_DSTATE │ │ │ │ 17676: 007f9492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 17677: 007d2844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 17678: 002a1c80 692 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 17679: 00211bd0 160 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ - 17680: 0054c26c 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 17680: 0054c30c 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 17681: 007ca814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 17682: 007f8810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 17683: 007f9d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 17684: 007f9cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 17685: 007c6c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 17686: 007c3110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 17687: 007f89da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 17688: 005d3f80 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 17688: 005d4020 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 17689: 007ce158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 17690: 007f90bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 17691: 001d17cc 352 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ - 17692: 0033f15c 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 17692: 0033f1fc 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 17693: 007c9c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 17694: 0056e36c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 17694: 0056e40c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 17695: 007c57e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 17696: 001b5798 8 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 17697: 004da0e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ - 17698: 005ad288 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 17697: 004da188 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 17698: 005ad328 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 17699: 007c4270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 17700: 007d34a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 17701: 007f8c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 17702: 00519eac 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 17702: 00519f4c 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 17703: 007f89fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ - 17704: 00351094 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ + 17704: 00351134 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ 17705: 007f8bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 17706: 0022ea78 48 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 17707: 007f9ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 17708: 005d8418 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 17708: 005d84b8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 17709: 007f9414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 17710: 007f8e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 17711: 00250f28 160 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 17712: 007cad44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 17713: 0036dd7c 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 17713: 0036de1c 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 17714: 007f9ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 17715: 00431770 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 17715: 00431810 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 17716: 007f7e84 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 17717: 007f89e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 17718: 006b0a94 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 17719: 0050b99c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 17720: 004275fc 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 17721: 0057e69c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 17718: 006b0b34 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 17719: 0050ba3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 17720: 0042769c 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 17721: 0057e73c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 17722: 007d3438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 17723: 007d468c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 17724: 001c429c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 17725: 007c5f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 17726: 007f8d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 17727: 00546ea0 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 17727: 00546f40 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 17728: 007c96b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CHANNEL_ATTENTION_EVENT │ │ │ │ - 17729: 003e8960 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ - 17730: 004bd874 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ - 17731: 0035e5d4 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 17729: 003e8a00 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 17730: 004bd914 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 17731: 0035e674 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 17732: 007c2d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ - 17733: 004243a4 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ - 17734: 004f2a00 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 17735: 0055aa0c 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 17736: 00564df4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ - 17737: 004684ac 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 17733: 00424444 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 17734: 004f2aa0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 17735: 0055aaac 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 17736: 00564e94 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 17737: 0046854c 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 17738: 001fc274 128 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 17739: 007f952a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 17740: 004e7830 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 17740: 004e78d0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 17741: 007f8fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ - 17742: 00561a98 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 17742: 00561b38 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ 17743: 002034ec 252 FUNC GLOBAL DEFAULT 12 fdctrl_init_sysbus │ │ │ │ 17744: 007f9560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 17745: 0039a74c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ + 17745: 0039a7ec 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 17746: 007f93a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 17747: 007d3a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 17748: 007f8138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 17749: 007c6eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 17750: 007c1618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 17751: 007cdce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 17752: 0058092c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 17752: 005809cc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 17753: 007f88c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 17754: 00408788 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 17754: 00408828 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 17755: 007f9caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 17756: 003b5340 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 17756: 003b53e0 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 17757: 007c89d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ - 17758: 00356b98 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ + 17758: 00356c38 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ 17759: 007f89ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 17760: 002a9d90 36 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ - 17761: 003323a4 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ + 17761: 00332444 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 17762: 007f8066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 17763: 0021d07c 300 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ - 17764: 004da760 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ - 17765: 005a1178 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 17766: 0050de10 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 17764: 004da800 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 17765: 005a1218 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 17766: 0050deb0 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 17767: 007f7fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 17768: 00505c90 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 17768: 00505d30 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 17769: 007cfbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ 17770: 007f94a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 17771: 007c3d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 17772: 004f94d0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 17772: 004f9570 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 17773: 001c7f90 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 17774: 007f9092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ - 17775: 00355b50 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ + 17775: 00355bf0 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 17776: 007c3260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 17777: 0054bcd8 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 17778: 005d37a0 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 17777: 0054bd78 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 17778: 005d3840 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ 17779: 002080e0 144 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 17780: 005228c0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 17780: 00522960 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 17781: 007f8fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ - 17782: 003a7578 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ + 17782: 003a7618 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 17783: 002db98c 152 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 17784: 00267abc 256 FUNC GLOBAL DEFAULT 12 get_boot_devices_lchs_list │ │ │ │ - 17785: 0038ce08 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ + 17785: 0038cea8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ 17786: 007f97d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_FIELD_ERROR_DSTATE │ │ │ │ 17787: 007f8944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_DSTATE │ │ │ │ 17788: 00721358 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32_equal │ │ │ │ 17789: 00723e60 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 17790: 002b5dc4 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 17791: 007f8e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 17792: 007f997a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 17793: 007f9314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 17794: 007d0298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 17795: 00579c9c 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 17795: 00579d3c 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 17796: 001c0b10 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 17797: 007c5fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 17798: 007f91e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 17799: 001c1a5c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 17800: 00208524 36 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ - 17801: 003cc1c8 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 17801: 003cc268 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 17802: 007cdfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 17803: 007c4fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 17804: 007f8378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ 17805: 007cde88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ - 17806: 005926c4 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 17806: 00592764 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 17807: 007f9330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ - 17808: 00371a74 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ + 17808: 00371b14 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 17809: 007f827c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ 17810: 007f8b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 17811: 007c5714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 17812: 0071ef60 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 17813: 007c3b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 17814: 007c49b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 17815: 0052adc0 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 17815: 0052ae60 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 17816: 00254ef0 712 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 17817: 005749f8 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 17817: 00574a98 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 17818: 007cc8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 17819: 004f160c 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 17820: 005765d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 17821: 0059b804 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ - 17822: 00513a30 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 17819: 004f16ac 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 17820: 00576678 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 17821: 0059b8a4 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 17822: 00513ad0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 17823: 002bfcac 136 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 17824: 007f9ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 17825: 007f9028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 17826: 007f8a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ 17827: 007c99a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ - 17828: 0032c074 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ + 17828: 0032c114 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 17829: 007f8ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 17830: 007f80f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 17831: 003f5868 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 17831: 003f5908 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 17832: 002ddc28 240 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 17833: 00360438 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 17833: 003604d8 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 17834: 007ca884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ - 17835: 003154b4 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ + 17835: 00315550 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 17836: 007f91f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEON3_RESET_IRQ_DSTATE │ │ │ │ 17837: 007f8e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ - 17838: 00351428 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 17839: 00434408 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ - 17840: 003237c8 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ + 17838: 003514c8 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ + 17839: 004344a8 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 17840: 00323864 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 17841: 001c43e0 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 17842: 007c2d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 17843: 007f8edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 17844: 007ce788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ - 17845: 00514510 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ - 17846: 00315b84 880 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ - 17847: 0032ac68 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ - 17848: 0038ff4c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ - 17849: 0039c020 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ + 17845: 005145b0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 17846: 00315c20 880 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ + 17847: 0032ad08 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ + 17848: 0038ffec 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ + 17849: 0039c0c0 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 17850: 001af240 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 17851: 007f94ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 17852: 007d05d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ 17853: 001cd998 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 17854: 007d1b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 17855: 003ef164 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 17855: 003ef204 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 17856: 007d167c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ - 17857: 005abff4 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 17857: 005ac094 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ 17858: 007c21e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ - 17859: 00315814 880 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ + 17859: 003158b0 880 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 17860: 007f9352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ - 17861: 00356304 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ - 17862: 0034b224 380 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ + 17861: 003563a4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ + 17862: 0034b2c4 380 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 17863: 001c0ee4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 17864: 001c1b24 180 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 17865: 002dd828 228 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ - 17866: 00390c20 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 17867: 00570d4c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 17868: 00416788 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 17866: 00390cc0 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ + 17867: 00570dec 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 17868: 00416828 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 17869: 007f9148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ 17870: 007f09f4 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ - 17871: 0032e144 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ + 17871: 0032e1e4 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 17872: 001c7900 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 17873: 007f977e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 17874: 00723c20 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ - 17875: 00599bc8 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 17875: 00599c68 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 17876: 00275acc 276 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 17877: 007c4854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 17878: 0036c620 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 17879: 0054b278 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 17878: 0036c6c0 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 17879: 0054b318 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 17880: 002ae258 104 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 17881: 0024eb1c 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 17882: 003a3590 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ + 17882: 003a3630 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 17883: 001d07e8 188 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 17884: 001b62a0 424 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ - 17885: 004d632c 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 17885: 004d63cc 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 17886: 007f9722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 17887: 007c9374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ - 17888: 003502f8 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ + 17888: 00350398 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ 17889: 007f8e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 17890: 007c7db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 17891: 004fccc0 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 17891: 004fcd60 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 17892: 007f89b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ 17893: 00732e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 17894: 005581bc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 17894: 0055825c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 17895: 002941e4 3668 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 17896: 007c2320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 17897: 007f859c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 17898: 007f9b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ - 17899: 00392e44 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ + 17899: 00392ee4 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ 17900: 001b5958 64 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 17901: 007cf848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ - 17902: 0038d5b0 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 17903: 004f2024 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 17902: 0038d650 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ + 17903: 004f20c4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 17904: 007f8a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ - 17905: 00386914 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ + 17905: 003869b4 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 17906: 0017dc64 44 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 17907: 007d36cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 17908: 007f9836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 17909: 007ca5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 17910: 005bb0a4 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 17910: 005bb144 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 17911: 007f8534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 17912: 0029044c 148 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 17913: 001adb84 288 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 17914: 003b2444 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 17914: 003b24e4 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ 17915: 007c20f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 17916: 004ed450 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 17916: 004ed4f0 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 17917: 002f904c 156 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 17918: 007f8d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 17919: 004497b4 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 17919: 00449854 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 17920: 007f9bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 17921: 007f7fcb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 17922: 0056c290 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 17922: 0056c330 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ 17923: 007c2280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 17924: 002699ec 744 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ - 17925: 0056adac 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 17925: 0056ae4c 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 17926: 00196b08 152 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ - 17927: 005a1a20 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 17928: 005a1c28 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 17929: 0036a0bc 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 17927: 005a1ac0 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 17928: 005a1cc8 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 17929: 0036a15c 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 17930: 007c93f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ - 17931: 003a34f0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ + 17931: 003a3590 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ 17932: 007d2180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ - 17933: 003ff634 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 17934: 005a307c 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 17935: 005cd588 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 17933: 003ff6d4 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 17934: 005a311c 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 17935: 005cd628 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 17936: 007f8eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 17937: 007f8426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 17938: 00526600 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 17938: 005266a0 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 17939: 007f98ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 17940: 007234e0 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 17941: 007f8034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 17942: 004d5398 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 17943: 0059cfa4 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 17942: 004d5438 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 17943: 0059d044 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 17944: 007ccb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_IOMMU_MEM_WRITEL_PGFLUSH_EVENT │ │ │ │ 17945: 007c8b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 17946: 007c55e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 17947: 007f89d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ - 17948: 00392c64 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 17949: 005aeab8 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 17948: 00392d04 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ + 17949: 005aeb58 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 17950: 007f9bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 17951: 007f917a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 17952: 007bb67c 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 17953: 005720d8 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 17953: 00572178 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 17954: 007f8554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 17955: 007c2f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 17956: 007c82f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 17957: 007c6e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 17958: 007c28ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 17959: 007cbd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 17960: 001b57b8 8 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ - 17961: 005673e4 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 17961: 00567484 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 17962: 007c47c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 17963: 007cc8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 17964: 007f88a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 17965: 007cf688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 17966: 00723c58 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 17967: 007f90da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 17968: 007f8b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 17969: 004fb4d8 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 17970: 00563560 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 17969: 004fb578 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 17970: 00563600 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 17971: 007c8488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 17972: 007ca5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 17973: 001c127c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 17974: 004f38f4 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 17975: 00592384 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 17974: 004f3994 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 17975: 00592424 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 17976: 001c1bd8 212 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 17977: 007f8a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 17978: 007f961c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 17979: 007f8ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 17980: 00269cd4 480 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 17981: 0053e16c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ - 17982: 00578ff8 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 17981: 0053e20c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 17982: 00579098 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ 17983: 0026b61c 416 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 17984: 0041b994 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ - 17985: 006d0924 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ + 17984: 0041ba34 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 17985: 006d09c4 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ 17986: 007d2f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 17987: 003fdf28 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 17987: 003fdfc8 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 17988: 007f9444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 17989: 0033f8d8 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 17989: 0033f978 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 17990: 002a9dfc 36 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ - 17991: 0054ede4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 17991: 0054ee84 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 17992: 00276a2c 24 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ - 17993: 005c81a0 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 17993: 005c8240 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 17994: 007cc1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 17995: 003f9094 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 17995: 003f9134 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 17996: 007f8f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 17997: 0026931c 176 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ - 17998: 004daa9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 17998: 004dab3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 17999: 007d21a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 18000: 007fa274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 18001: 007cdd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ 18002: 007d27d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 18003: 00577150 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 18003: 005771f0 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 18004: 007c5004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 18005: 007c1a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 18006: 0035cf40 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ - 18007: 0051685c 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 18006: 0035cfe0 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 18007: 005168fc 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 18008: 007cc05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 18009: 007c25c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ 18010: 007f884a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 18011: 007ca8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 18012: 0048107c 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 18012: 0048111c 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 18013: 007f90e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 18014: 0050bfd0 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 18015: 004dc700 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 18014: 0050c070 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 18015: 004dc7a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 18016: 00259654 192 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ - 18017: 003930dc 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ + 18017: 0039317c 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 18018: 007f85d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 18019: 007d3478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 18020: 00553d84 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 18020: 00553e24 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 18021: 007ce2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 18022: 007c7dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 18023: 007c7a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 18024: 0020fea0 68 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 18025: 003fd690 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ - 18026: 00399a58 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ + 18025: 003fd730 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 18026: 00399af8 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 18027: 007d1b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ - 18028: 003918bc 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 18029: 00430f7c 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 18028: 0039195c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ + 18029: 0043101c 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 18030: 007ca7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ - 18031: 003869ac 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ - 18032: 0034ff68 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ - 18033: 003370f8 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ + 18031: 00386a4c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ + 18032: 00350008 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ + 18033: 00337198 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 18034: 00208e24 356 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 18035: 007d38a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ - 18036: 005cbbe0 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ - 18037: 0050b604 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 18036: 005cbc80 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 18037: 0050b6a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 18038: 007cffc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 18039: 007f84d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 18040: 007f9c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 18041: 00369734 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 18041: 003697d4 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ 18042: 007d1ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INT_HELPER_WRITE_SOFTINT_EVENT │ │ │ │ - 18043: 0050c6c0 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 18043: 0050c760 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 18044: 001b74f8 432 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 18045: 0028caa0 316 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 18046: 0055ac74 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 18046: 0055ad14 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ 18047: 002ae1b4 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 18048: 005b29f8 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 18048: 005b2a98 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 18049: 007c1e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 18050: 007c8128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 18051: 002a9c94 36 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 18052: 003c89e0 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 18052: 003c8a80 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 18053: 007f992c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 18054: 007f8e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 18055: 007f9810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ - 18056: 00358734 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ + 18056: 003587d4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 18057: 007ef89b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_target_c │ │ │ │ 18058: 007f83a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 18059: 007ced74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 18060: 007c2560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 18061: 0052b7d0 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 18061: 0052b870 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 18062: 007f9bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 18063: 007cb98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 18064: 0050a15c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 18065: 0059f740 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 18064: 0050a1fc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 18065: 0059f7e0 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 18066: 007f83c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 18067: 007f7f7a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 18068: 007f8740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 18069: 007c3634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 18070: 002a9d24 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 18071: 002fbad4 100 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 18072: 007ca294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ - 18073: 004259c0 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 18074: 0035cacc 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 18073: 00425a60 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 18074: 0035cb6c 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 18075: 007f8846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 18076: 007d35dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 18077: 004cf860 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 18077: 004cf900 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 18078: 007c65b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 18079: 007f8510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 18080: 00422b2c 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ - 18081: 00596404 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 18080: 00422bcc 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 18081: 005964a4 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 18082: 007cde08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 18083: 007d3a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 18084: 007d3c90 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 18085: 007e75b8 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ - 18086: 0055fa50 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 18087: 003c4e98 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 18086: 0055faf0 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 18087: 003c4f38 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 18088: 007f87c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 18089: 00431e10 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 18089: 00431eb0 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 18090: 007d1af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 18091: 007f91c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 18092: 007f8d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 18093: 007f8338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 18094: 004da424 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 18094: 004da4c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 18095: 007f875c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 18096: 007d33b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 18097: 0017e7f0 208 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ 18098: 007d2160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ - 18099: 00312a84 28 FUNC GLOBAL DEFAULT 12 cpu_cwp_dec │ │ │ │ + 18099: 00312b20 28 FUNC GLOBAL DEFAULT 12 cpu_cwp_dec │ │ │ │ 18100: 003066f4 172 FUNC GLOBAL DEFAULT 12 helper_fnsmuld │ │ │ │ 18101: 007f8f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ - 18102: 00518af0 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 18102: 00518b90 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ 18103: 007ce6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ 18104: 002a72e0 1188 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 18105: 007f8e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 18106: 007f82a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 18107: 001d0c64 312 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 18108: 007f97da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 18109: 00529e78 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ - 18110: 005be744 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 18109: 00529f18 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 18110: 005be7e4 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 18111: 007f9822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 18112: 007cc24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 18113: 007cffb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 18114: 0055bfc8 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 18114: 0055c068 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 18115: 007ce258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 18116: 007c8778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ - 18117: 00517db4 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 18117: 00517e54 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 18118: 007d0348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ - 18119: 00346bac 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ - 18120: 003c34fc 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ - 18121: 005b1ff0 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 18119: 00346c4c 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ + 18120: 003c359c 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 18121: 005b2090 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 18122: 007d155c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 18123: 007c8568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 18124: 001d1bc4 416 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ 18125: 002ef1a4 2912 FUNC GLOBAL DEFAULT 12 net_init_tap │ │ │ │ 18126: 007c84f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_CAPTURE_EVENT │ │ │ │ 18127: 007cb86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_REQ_EVENT │ │ │ │ 18128: 007c51d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_READ_EVENT │ │ │ │ 18129: 007cdfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 18130: 00254b18 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 18131: 007c7124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ - 18132: 0034617c 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ + 18132: 0034621c 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 18133: 007f937c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ - 18134: 00403698 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 18134: 00403738 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 18135: 007f97f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 18136: 003c91c8 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 18136: 003c9268 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 18137: 007f9c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 18138: 005af4e4 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ - 18139: 00333d00 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ + 18138: 005af584 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 18139: 00333da0 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 18140: 007d3e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 18141: 0055100c 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 18141: 005510ac 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 18142: 007f85f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 18143: 007f95b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ - 18144: 004fb910 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 18144: 004fb9b0 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 18145: 001e0014 304 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 18146: 007d2b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 18147: 007d15cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ - 18148: 004d4fdc 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 18148: 004d507c 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 18149: 007f840c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 18150: 007cbb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 18151: 007f8e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 18152: 00560ca0 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 18152: 00560d40 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 18153: 007fa2dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 18154: 007f9828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ 18155: 001fd44c 8 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ - 18156: 005b697c 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ + 18156: 005b6a1c 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ 18157: 002339ec 128 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 18158: 007f8a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 18159: 0073c048 132 OBJECT GLOBAL DEFAULT 24 helper_info_taddcctv │ │ │ │ 18160: 0071f050 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 18161: 00553390 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 18161: 00553430 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ 18162: 007f8ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ - 18163: 005343dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 18163: 0053447c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 18164: 007cc19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ 18165: 001aa5bc 348 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 18166: 00408a70 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 18166: 00408b10 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 18167: 002f490c 268 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 18168: 00271664 252 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 18169: 005350dc 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 18169: 0053517c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 18170: 007c51f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 18171: 0072162c 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ - 18172: 00592418 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ - 18173: 003aa724 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ + 18172: 005924b8 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 18173: 003aa7c4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 18174: 007f8e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 18175: 001c49d4 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 18176: 00599b84 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 18176: 00599c24 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 18177: 007f866e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 18178: 004b5f18 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ + 18178: 004b5fb8 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ 18179: 001c41dc 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 18180: 005448ec 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 18181: 00690144 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 18180: 0054498c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 18181: 006901e4 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 18182: 007f874a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 18183: 007fa30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ 18184: 00287c40 220 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 18185: 001b6798 8 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 18186: 007f81ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 18187: 007ca364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ 18188: 007f96b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 18189: 002fd85c 572 FUNC GLOBAL DEFAULT 12 mmu_probe │ │ │ │ 18190: 001b320c 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ 18191: 007fa26a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 18192: 007c9834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 18193: 007f9a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 18194: 002b5148 180 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 18195: 0029b1d8 128 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ - 18196: 00355cfc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 18197: 004b48e8 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 18198: 00594204 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 18196: 00355d9c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ + 18197: 004b4988 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 18198: 005942a4 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 18199: 007f8cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 18200: 001c7ef8 60 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 18201: 007c81f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 18202: 007c4a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 18203: 00721d5c 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ 18204: 007cc1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ABORT_EVENT │ │ │ │ 18205: 001bca24 172 FUNC GLOBAL DEFAULT 12 helper_gvec_muls16 │ │ │ │ 18206: 007f9088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 18207: 007c3c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 18208: 007f9d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 18209: 0025dcbc 180 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ 18210: 00178020 20 FUNC GLOBAL DEFAULT 12 kvm_init_cpu_signals │ │ │ │ - 18211: 00577734 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 18212: 005a94dc 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 18213: 003bf928 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 18211: 005777d4 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 18212: 005a957c 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 18213: 003bf9c8 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 18214: 007c6e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 18215: 007c4764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 18216: 00472000 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 18216: 004720a0 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 18217: 007f84a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 18218: 002ca104 768 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ - 18219: 005161d0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 18220: 0033f6fc 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ - 18221: 00354bc4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ + 18219: 00516270 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 18220: 0033f79c 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 18221: 00354c64 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 18222: 007f9d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 18223: 007f89cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ - 18224: 003c2054 128 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 18225: 004348a4 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 18224: 003c20f4 128 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 18225: 00434944 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 18226: 001af340 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 18227: 0071f028 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 18228: 007bea9c 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 18229: 001ad95c 260 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 18230: 007f9aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 18231: 00401fd4 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 18231: 00402074 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 18232: 007f96be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 18233: 007f9846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ - 18234: 004d6adc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 18235: 005989cc 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ - 18236: 00512814 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ - 18237: 00363234 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 18238: 003c91b8 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 18234: 004d6b7c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 18235: 00598a6c 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 18236: 005128b4 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 18237: 003632d4 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 18238: 003c9258 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 18239: 001e9d6c 724 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 18240: 007f7f9b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 18241: 002fb7ec 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 18242: 007cf508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 18243: 00598ce0 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 18243: 00598d80 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 18244: 0026e008 104 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 18245: 0052805c 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 18245: 005280fc 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 18246: 007f8016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 18247: 00734630 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 18248: 007f8e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 18249: 007c69e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ - 18250: 00535d50 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 18251: 005daae8 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ - 18252: 003fa38c 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 18250: 00535df0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 18251: 005dab88 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 18252: 003fa42c 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 18253: 007f9110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 18254: 0025958c 188 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 18255: 001aa2b0 436 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 18256: 007f9592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ 18257: 0073c90c 132 OBJECT GLOBAL DEFAULT 24 helper_info_save │ │ │ │ 18258: 00295b1c 624 FUNC GLOBAL DEFAULT 12 exec_start_incoming_migration │ │ │ │ 18259: 007cbb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_COMMAND_COMPLETE_EVENT │ │ │ │ 18260: 007cc06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_SATN_STOP_EVENT │ │ │ │ 18261: 007f8b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_READ_DSTATE │ │ │ │ 18262: 007ccfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_READ_EVENT │ │ │ │ 18263: 007c7504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_DELIVER_IRQ_EVENT │ │ │ │ 18264: 007ca214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_EVENT │ │ │ │ - 18265: 0032c2cc 372 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ + 18265: 0032c36c 372 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ 18266: 007c4160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_READ_EVENT │ │ │ │ 18267: 007d3778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 18268: 007d2170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ 18269: 001aec44 252 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ 18270: 007f8562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_DSTATE │ │ │ │ 18271: 002fe05c 16 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 18272: 007d2dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ - 18273: 00374f18 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ + 18273: 00374fb8 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 18274: 001bcad0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 18275: 007f83a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ 18276: 007d463c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 18277: 005482a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 18278: 003c0440 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 18277: 00548344 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 18278: 003c04e0 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 18279: 007c9b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 18280: 007f7fa7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 18281: 001bcebc 156 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 18282: 007f8314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 18283: 007cf5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 18284: 007cec08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ 18285: 007c2dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 18286: 00258f04 56 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 18287: 007c7cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 18288: 00524934 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 18288: 005249d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 18289: 007f7fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ - 18290: 005b6c40 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ + 18290: 005b6ce0 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ 18291: 002c7f98 1440 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 18292: 007c48d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 18293: 002de8fc 236 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 18294: 007f8dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 18295: 003f8e5c 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ - 18296: 00536184 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 18297: 004f9950 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 18295: 003f8efc 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 18296: 00536224 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 18297: 004f99f0 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 18298: 007c2f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ - 18299: 004dcdd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 18299: 004dce74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 18300: 007f8efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 18301: 0055ec48 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 18302: 00562914 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ - 18303: 005cf228 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 18301: 0055ece8 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 18302: 005629b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 18303: 005cf2c8 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ 18304: 0028c144 100 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 18305: 007c4a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 18306: 002f7a24 216 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 18307: 007f98a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 18308: 002cd490 628 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 18309: 001bb1dc 792 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 18310: 00591fdc 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 18310: 0059207c 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 18311: 00256484 356 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 18312: 007c87c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 18313: 00264dfc 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 18314: 00564bcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 18314: 00564c6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 18315: 007f82f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 18316: 006d0460 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 18316: 006d0500 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 18317: 007c9ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 18318: 007345ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 18319: 007d02b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ 18320: 007d2b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 18321: 007f9d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 18322: 007c6de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 18323: 007c3564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 18324: 007cc94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 18325: 004dea54 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 18325: 004deaf4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 18326: 00237a58 568 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 18327: 007fa345 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 18328: 002f3724 272 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 18329: 004777b0 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ - 18330: 0054bb30 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 18329: 00477850 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 18330: 0054bbd0 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ 18331: 007cfa88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ - 18332: 0068fd90 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 18332: 0068fe30 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ 18333: 007c7404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 18334: 007f8806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 18335: 007f9bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ - 18336: 0044204c 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 18336: 004420ec 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 18337: 007f9340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 18338: 00517898 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 18338: 00517938 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 18339: 007f959c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 18340: 00305e7c 76 FUNC GLOBAL DEFAULT 12 helper_fstod │ │ │ │ 18341: 007c4bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 18342: 00306160 72 FUNC GLOBAL DEFAULT 12 helper_fstoi │ │ │ │ 18343: 007f86b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 18344: 007f9384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 18345: 007d27b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 18346: 0071efd8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 18347: 007c4fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ - 18348: 00360678 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 18348: 00360718 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ 18349: 00305f4c 196 FUNC GLOBAL DEFAULT 12 helper_fstoq │ │ │ │ - 18350: 005ad0ac 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ - 18351: 00333674 916 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ + 18350: 005ad14c 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 18351: 00333714 916 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 18352: 002a8f34 64 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 18353: 007d491c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 18354: 007c93c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 18355: 0053854c 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 18355: 005385ec 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 18356: 007cdda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 18357: 007d0438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 18358: 007f870e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 18359: 002a0bec 124 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 18360: 00198d00 532 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 18361: 0052ddc8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 18362: 004180b8 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 18361: 0052de68 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 18362: 00418158 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 18363: 007f94a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 18364: 0027671c 412 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 18365: 004d4208 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 18365: 004d42a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 18366: 00730a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 18367: 007f9d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 18368: 007f9978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ - 18369: 0038f26c 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ + 18369: 0038f30c 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ 18370: 007f9188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 18371: 00736100 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 18372: 0054835c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 18372: 005483fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 18373: 007f8726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 18374: 007f9518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ - 18375: 0034b3fc 312 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 18376: 005a2d0c 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ - 18377: 0055b760 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 18375: 0034b49c 312 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ + 18376: 005a2dac 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 18377: 0055b800 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 18378: 00265c58 396 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 18379: 007f8b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 18380: 00587bd4 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 18380: 00587c74 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 18381: 00233e2c 8 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ - 18382: 0057ad98 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 18383: 00367930 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 18382: 0057ae38 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 18383: 003679d0 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 18384: 001c4530 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 18385: 0053b0fc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 18386: 00430748 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 18385: 0053b19c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 18386: 004307e8 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 18387: 001ae66c 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 18388: 001bcb78 188 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 18389: 007c5704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 18390: 007c6d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 18391: 007d2f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 18392: 007c40c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ - 18393: 0059c6b4 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ - 18394: 00390540 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ + 18393: 0059c754 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 18394: 003905e0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 18395: 007f9bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 18396: 003606a0 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ - 18397: 004eec74 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 18396: 00360740 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 18397: 004eed14 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 18398: 007f90fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ 18399: 00233d0c 136 FUNC GLOBAL DEFAULT 12 chrp_nvram_create_free_partition │ │ │ │ - 18400: 003a778c 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ + 18400: 003a782c 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ 18401: 001d1ba0 36 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 18402: 00233e74 64 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 18403: 005c9a0c 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 18403: 005c9aac 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 18404: 007f911c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ - 18405: 0034f6e0 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ - 18406: 0056cdfc 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 18405: 0034f780 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ + 18406: 0056ce9c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 18407: 007d496c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 18408: 0051f49c 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 18408: 0051f53c 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ 18409: 002ca404 3440 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 18410: 0019800c 2932 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ - 18411: 003565e0 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ - 18412: 004330f8 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 18411: 00356680 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ + 18412: 00433198 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 18413: 007f8da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 18414: 007c7a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ 18415: 007f92d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 18416: 007c4c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ 18417: 00734528 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls64 │ │ │ │ 18418: 007f9c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 18419: 007d2320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 18420: 007f8fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 18421: 007f9a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ - 18422: 00357188 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 18423: 003fa424 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 18422: 00357228 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ + 18423: 003fa4c4 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ 18424: 007d3fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 18425: 00525d70 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ - 18426: 003a9f3c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ + 18425: 00525e10 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 18426: 003a9fdc 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 18427: 007f990c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 18428: 007cbb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ 18429: 007ca444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 18430: 00267998 292 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 18431: 005c5150 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 18431: 005c51f0 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 18432: 007f993e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 18433: 007f87e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 18434: 00360614 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ - 18435: 005c40a0 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ - 18436: 003d5ef4 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ - 18437: 00331a78 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ + 18434: 003606b4 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 18435: 005c4140 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 18436: 003d5f94 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 18437: 00331b18 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 18438: 007ccdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_EVENT │ │ │ │ - 18439: 005a38f8 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 18439: 005a3998 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 18440: 007f8dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 18441: 007cbf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 18442: 007f9398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 18443: 007f92f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 18444: 001be4e8 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 18445: 004d65fc 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 18446: 00425574 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 18445: 004d669c 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 18446: 00425614 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 18447: 007cc2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 18448: 0042751c 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 18448: 004275bc 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 18449: 007f9562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 18450: 002d92a0 416 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 18451: 00723b64 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 18452: 001bf058 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ - 18453: 0032ca70 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 18454: 004bc8b4 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ - 18455: 003518bc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ - 18456: 0055e194 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ - 18457: 005978dc 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 18458: 004db730 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 18459: 00542ca4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 18453: 0032cb10 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ + 18454: 004bc954 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 18455: 0035195c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ + 18456: 0055e234 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 18457: 0059797c 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 18458: 004db7d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 18459: 00542d44 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 18460: 007cbc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 18461: 007cdf18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 18462: 007c9dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 18463: 007cc15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 18464: 007cacc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_WRITE_EVENT │ │ │ │ 18465: 007ce858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_CHANGE_EVENT │ │ │ │ 18466: 007375a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_be │ │ │ │ 18467: 007f87bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_DSTATE │ │ │ │ - 18468: 0039458c 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ - 18469: 00320c7c 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ + 18468: 0039462c 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ + 18469: 00320d18 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 18470: 007f8302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 18471: 007f9356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ 18472: 00732320 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 18473: 007c7b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 18474: 0028d2c4 60 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 18475: 005aa854 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ - 18476: 005d9364 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 18475: 005aa8f4 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 18476: 005d9404 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 18477: 001b1658 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 18478: 00534380 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 18478: 00534420 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ 18479: 007d1c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN_HELPER_DONE_EVENT │ │ │ │ - 18480: 00515900 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 18480: 005159a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 18481: 007c8728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 18482: 007c3f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 18483: 007f8292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ 18484: 007f877e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 18485: 00565570 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 18485: 00565610 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 18486: 0025ac94 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 18487: 00731ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ 18488: 007d36dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 18489: 007d1ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 18490: 007f91fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_IOMMU_MEM_WRITEL_PGFLUSH_DSTATE │ │ │ │ - 18491: 00390d68 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ + 18491: 00390e08 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ 18492: 007f91f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEON3_SET_IRQ_DSTATE │ │ │ │ - 18493: 004d5c5c 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 18493: 004d5cfc 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 18494: 007c45e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 18495: 002a07fc 352 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ - 18496: 0036cd98 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 18496: 0036ce38 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 18497: 007d0698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 18498: 005bdc0c 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ - 18499: 0051c48c 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 18498: 005bdcac 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 18499: 0051c52c 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 18500: 00233ef4 8 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ 18501: 007e74b4 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 18502: 007d466c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ - 18503: 0034fed4 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ + 18503: 0034ff74 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ 18504: 007c342c 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 18505: 00537e6c 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 18505: 00537f0c 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 18506: 007f903e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 18507: 002a04fc 48 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 18508: 007d124c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ - 18509: 00350dd8 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ + 18509: 00350e78 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ 18510: 007f8364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 18511: 007399f4 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_4 │ │ │ │ 18512: 00739a44 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_5 │ │ │ │ 18513: 007d462c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 18514: 00739a94 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 18515: 00560744 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 18515: 005607e4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 18516: 002f40a8 104 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 18517: 007cfd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 18518: 00739ac4 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 18519: 007d154c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 18520: 005ba4bc 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 18521: 00480a5c 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 18520: 005ba55c 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 18521: 00480afc 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 18522: 00739b14 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 18523: 00739bb4 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 18524: 007c3100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ 18525: 007f983c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ - 18526: 005e0040 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ - 18527: 003a71c0 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ + 18526: 005e00e0 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 18527: 003a7260 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 18528: 001c7464 1068 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ - 18529: 0036ad74 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 18529: 0036ae14 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ 18530: 007f92de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ 18531: 007f85bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 18532: 007f95ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 18533: 007c9754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 18534: 0053593c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 18535: 003ed568 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ - 18536: 003a7180 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 18537: 0053acd8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 18534: 005359dc 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 18535: 003ed608 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 18536: 003a7220 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ + 18537: 0053ad78 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 18538: 007f8192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 18539: 003c4de4 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 18539: 003c4e84 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 18540: 001c55a4 224 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ - 18541: 003a9234 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ + 18541: 003a92d4 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 18542: 007c5164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 18543: 0036be2c 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 18544: 005d7084 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ - 18545: 003f929c 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ - 18546: 0050aed4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 18543: 0036becc 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 18544: 005d7124 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 18545: 003f933c 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 18546: 0050af74 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 18547: 0023ac60 636 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 18548: 00515c3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 18548: 00515cdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 18549: 007d107c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ - 18550: 003a8e34 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ + 18550: 003a8ed4 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 18551: 007cd978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 18552: 00559278 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 18552: 00559318 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 18553: 007f8cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 18554: 00231fcc 108 FUNC GLOBAL DEFAULT 12 fw_cfg_reset_order_override │ │ │ │ 18555: 007c88e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ - 18556: 003aa624 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ + 18556: 003aa6c4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 18557: 007f9538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 18558: 007f9432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ - 18559: 003a9828 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 18560: 0042d3c0 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ - 18561: 003a987c 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ - 18562: 003a98d8 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ + 18559: 003a98c8 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ + 18560: 0042d460 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 18561: 003a991c 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ + 18562: 003a9978 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 18563: 007f8042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 18564: 007cd270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_GET_OUT_EVENT │ │ │ │ 18565: 007f88e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 18566: 00723b7c 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ - 18567: 00352fcc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ + 18567: 0035306c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 18568: 007f9436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ - 18569: 003a993c 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ + 18569: 003a99dc 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 18570: 007f82e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 18571: 007f9d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 18572: 003ede30 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 18572: 003eded0 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 18573: 007ce988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 18574: 0050694c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 18574: 005069ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 18575: 007ca274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 18576: 007bc224 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 18577: 007f99c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 18578: 007c7ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 18579: 0055dee4 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 18579: 0055df84 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 18580: 007f8e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 18581: 007ca384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ - 18582: 004f0f08 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 18583: 00560608 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 18582: 004f0fa8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 18583: 005606a8 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 18584: 007d05e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 18585: 007c3c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ - 18586: 00350570 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ + 18586: 00350610 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ 18587: 007f8aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 18588: 002a1c50 48 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 18589: 002f1448 84 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ 18590: 007f7fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ - 18591: 00353584 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 18592: 0050ff20 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 18591: 00353624 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ + 18592: 0050ffc0 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 18593: 007cb9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 18594: 007f8e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 18595: 00369970 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 18595: 00369a10 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 18596: 007c4b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 18597: 007f91b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 18598: 00298bb4 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 18599: 007c3fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 18600: 00403078 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 18600: 00403118 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ 18601: 007f8174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 18602: 0028c9f4 172 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 18603: 007f8d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 18604: 007f91b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 18605: 00563118 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ - 18606: 0034b1a4 128 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ + 18605: 005631b8 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 18606: 0034b244 128 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 18607: 007cbafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ - 18608: 0032fbb8 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ + 18608: 0032fc58 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 18609: 007f9338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 18610: 003e3024 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ - 18611: 0047badc 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 18610: 003e30c4 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 18611: 0047bb7c 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 18612: 007c69c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ - 18613: 004cfe24 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ - 18614: 0034ee78 320 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ + 18613: 004cfec4 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 18614: 0034ef18 320 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 18615: 007f9a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN_HELPER_SWITCH_PSTATE_DSTATE │ │ │ │ 18616: 007d1e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 18617: 007f8ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 18618: 004dbfd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ - 18619: 00578434 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 18618: 004dc070 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 18619: 005784d4 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 18620: 007f87c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 18621: 007d0838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 18622: 005bc854 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 18622: 005bc8f4 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ 18623: 00732df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 18624: 004bdacc 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ - 18625: 0038739c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ + 18624: 004bdb6c 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 18625: 0038743c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 18626: 001cdeb8 192 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ 18627: 007c283c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ 18628: 007f9296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_WRITEL_DSTATE │ │ │ │ - 18629: 0039b520 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ - 18630: 00336934 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ - 18631: 0032246c 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ + 18629: 0039b5c0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ + 18630: 003369d4 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ + 18631: 00322508 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 18632: 007d2b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 18633: 0053454c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 18634: 0054ed2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 18635: 004d3ac4 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 18636: 0047c01c 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 18633: 005345ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 18634: 0054edcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 18635: 004d3b64 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 18636: 0047c0bc 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ 18637: 00732b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ - 18638: 00561138 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 18638: 005611d8 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 18639: 001810a0 612 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 18640: 007f8854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 18641: 007cc59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 18642: 007f9714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 18643: 005b38cc 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 18643: 005b396c 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 18644: 007cfd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 18645: 003b2438 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 18645: 003b24d8 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 18646: 007f7f78 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 18647: 0022deb4 128 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 18648: 007f80cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 18649: 001aed40 248 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 18650: 007c4060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 18651: 007cc1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 18652: 007f9312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 18653: 007f8914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ - 18654: 003458bc 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ + 18654: 0034595c 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 18655: 007fa2ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ - 18656: 0057c2d0 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 18656: 0057c370 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 18657: 007c2cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 18658: 007ca594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 18659: 007cab84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 18660: 004d0bc0 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 18660: 004d0c60 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 18661: 007d3af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 18662: 005b5bac 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 18662: 005b5c4c 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 18663: 007f84c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 18664: 004d0aec 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 18664: 004d0b8c 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 18665: 007f7fb4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ - 18666: 004163a4 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 18666: 00416444 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 18667: 007ca284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ - 18668: 004dfaf4 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ - 18669: 005dd64c 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 18668: 004dfb94 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 18669: 005dd6ec 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 18670: 007f80d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 18671: 007c8988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 18672: 007c8588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 18673: 007cdcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ - 18674: 00352ef0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ + 18674: 00352f90 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 18675: 00295dbc 624 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 18676: 007f900e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 18677: 0045ca34 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 18677: 0045cad4 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 18678: 007fa2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 18679: 007f8468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 18680: 007c98b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 18681: 007c73a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 18682: 0036cc34 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 18682: 0036ccd4 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 18683: 007c41b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 18684: 0020bcbc 9084 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ - 18685: 00444de0 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ - 18686: 003a7704 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ + 18685: 00444e80 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 18686: 003a77a4 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 18687: 007c4744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 18688: 007d3c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 18689: 007d2d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 18690: 001aeb3c 264 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 18691: 007c5a94 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ - 18692: 005347d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ - 18693: 0045e304 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ - 18694: 0053a7e4 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 18695: 0052cc78 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 18696: 004d9e64 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 18692: 00534870 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 18693: 0045e3a4 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 18694: 0053a884 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 18695: 0052cd18 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 18696: 004d9f04 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 18697: 00297174 8 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 18698: 004d08ac 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 18698: 004d094c 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 18699: 007c4874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ - 18700: 003215d4 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ + 18700: 00321670 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 18701: 007d171c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 18702: 007f820c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ - 18703: 005b8e2c 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 18704: 004310cc 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 18703: 005b8ecc 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 18704: 0043116c 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 18705: 007cca1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ - 18706: 005abfec 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 18706: 005ac08c 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 18707: 001acd80 192 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 18708: 007f8cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 18709: 001cb62c 128 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 18710: 00268760 156 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event │ │ │ │ 18711: 007d3bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ - 18712: 005366bc 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 18712: 0053675c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 18713: 007f82e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ - 18714: 005a6170 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 18714: 005a6210 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 18715: 007f9f74 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 18716: 007f9b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ │ 18717: 002a1270 1856 FUNC GLOBAL DEFAULT 12 qmp_migrate │ │ │ │ 18718: 0022eaf8 8 FUNC GLOBAL DEFAULT 12 vhost_net_config_pending │ │ │ │ 18719: 007cfa58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_EVENT │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -26,15 +26,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux.so.3] │ │ │ │ 0x0000000c (INIT) 0x174d8c │ │ │ │ - 0x0000000d (FINI) 0x5e5e04 │ │ │ │ + 0x0000000d (FINI) 0x5e5ea4 │ │ │ │ 0x00000019 (INIT_ARRAY) 0x707d10 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 1076 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0x708144 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1cc │ │ │ │ 0x00000005 (STRTAB) 0x6ea00 │ │ │ │ 0x00000006 (SYMTAB) 0x25800 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 0de6e5f178eb1bb2331f3f12e15380ccc7c772a0 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: e3cf040d5306eb8760f133f438d4741fe4b18ff3 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -18457,23 +18457,23 @@ │ │ │ │ GLIBC_2.11 │ │ │ │ GLIBC_2.32 │ │ │ │ GLIBC_2.7 │ │ │ │ GLIBC_2.34 │ │ │ │ GLIBC_2.10 │ │ │ │ GLIBC_2.38 │ │ │ │ AB24RG24AR24XR24XB24 │ │ │ │ -GFC UMEQ │ │ │ │ -IHAVEOPT4 │ │ │ │ -TPOEVAHI │ │ │ │ +GFC UMEQL │ │ │ │ IHAVEOPT │ │ │ │ +TPOEVAHI │ │ │ │ +IHAVEOPT4 │ │ │ │ CIGAMDBNTPOEVAHIS │ │ │ │ DATAATAD │ │ │ │ zerodesc │ │ │ │ -desczeroT │ │ │ │ -vhdxfileX │ │ │ │ +desczero │ │ │ │ +vhdxfile │ │ │ │ W_headmetadata7g │ │ │ │ COWDKDMV| │ │ │ │ FLATVMFSSPAR │ │ │ │ vmfsseSp │ │ │ │ COWDKDMV │ │ │ │ COWDKDMV │ │ │ │ qem2qemuWi2k │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -12,486 +12,486 @@ │ │ │ │ ldr r1, [pc, #24] @ 1777a4 │ │ │ │ ldr r0, [pc, #24] @ 1777a8 │ │ │ │ ldr r2, [pc, #24] @ 1777ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r1, r8, lsr #9 │ │ │ │ - subeq lr, r6, ip, ror #16 │ │ │ │ - subeq lr, r6, r0, lsl #17 │ │ │ │ + subseq r5, r1, r8, asr #10 │ │ │ │ + subeq lr, r6, ip, lsl #18 │ │ │ │ + subeq lr, r6, r0, lsr #18 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1777e0 │ │ │ │ ldr r1, [pc, #24] @ 1777e4 │ │ │ │ ldr r0, [pc, #24] @ 1777e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r6, r1, r0, lsr r2 │ │ │ │ - subeq r3, r7, ip, asr r0 │ │ │ │ - subeq r3, r7, r4, ror r0 │ │ │ │ + ldrsbeq r6, [r1], #-32 @ 0xffffffe0 │ │ │ │ + strdeq r3, [r7], #-12 │ │ │ │ + subeq r3, r7, r4, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 17781c │ │ │ │ ldr r1, [pc, #24] @ 177820 │ │ │ │ ldr r0, [pc, #24] @ 177824 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r6, r1, r4, lsr #6 │ │ │ │ - subeq r3, r7, r8, lsl #8 │ │ │ │ - subeq r3, r7, r4, lsl r4 │ │ │ │ + subseq r6, r1, r4, asr #7 │ │ │ │ + subeq r3, r7, r8, lsr #9 │ │ │ │ + strheq r3, [r7], #-68 @ 0xffffffbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 177858 │ │ │ │ ldr r1, [pc, #24] @ 17785c │ │ │ │ ldr r0, [pc, #24] @ 177860 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r7, r1, r8, lsr #27 │ │ │ │ - strdeq r4, [r7], #-0 │ │ │ │ - subeq r4, r7, r0, lsl #2 │ │ │ │ + subseq r7, r1, r8, asr #28 │ │ │ │ + @ instruction: 0x00474190 │ │ │ │ + subeq r4, r7, r0, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 177898 │ │ │ │ ldr r1, [pc, #28] @ 17789c │ │ │ │ ldr r0, [pc, #28] @ 1778a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r6, r5, ip, rrx │ │ │ │ - subeq r6, r7, r0, asr #24 │ │ │ │ - subeq r6, r7, ip, asr #24 │ │ │ │ + subseq r6, r5, ip, lsl #2 │ │ │ │ + subeq r6, r7, r0, ror #25 │ │ │ │ + subeq r6, r7, ip, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1778d4 │ │ │ │ ldr r1, [pc, #24] @ 1778d8 │ │ │ │ ldr r0, [pc, #24] @ 1778dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - ldrsbeq r8, [r5], #-108 @ 0xffffff94 │ │ │ │ - subeq ip, r7, r4, asr #32 │ │ │ │ - subeq ip, r7, r4, asr r0 │ │ │ │ + subseq r8, r5, ip, ror r7 │ │ │ │ + subeq ip, r7, r4, ror #1 │ │ │ │ + strdeq ip, [r7], #-4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 177910 │ │ │ │ ldr r1, [pc, #24] @ 177914 │ │ │ │ ldr r0, [pc, #24] @ 177918 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - ldrsbeq r8, [r5], #-120 @ 0xffffff88 │ │ │ │ - subeq ip, r7, ip, asr #4 │ │ │ │ - subeq ip, r7, r8, asr r2 │ │ │ │ + subseq r8, r5, r8, ror r8 │ │ │ │ + subeq ip, r7, ip, ror #5 │ │ │ │ + strdeq ip, [r7], #-40 @ 0xffffffd8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 177950 │ │ │ │ ldr r1, [pc, #28] @ 177954 │ │ │ │ ldr r0, [pc, #28] @ 177958 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 17795c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r8, r5, r4, lsl #27 │ │ │ │ - subeq pc, r7, ip, lsl r7 @ │ │ │ │ - subeq pc, r7, r0, ror fp @ │ │ │ │ + subseq r8, r5, r4, lsr #28 │ │ │ │ + strheq pc, [r7], #-124 @ 0xffffff84 @ │ │ │ │ + subeq pc, r7, r0, lsl ip @ │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 177994 │ │ │ │ ldr r1, [pc, #28] @ 177998 │ │ │ │ ldr r0, [pc, #28] @ 17799c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1779a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r9, r5, ip, ror r6 │ │ │ │ - subeq r3, r8, r4, lsr #5 │ │ │ │ - strheq r3, [r8], #-40 @ 0xffffffd8 │ │ │ │ + subseq r9, r5, ip, lsl r7 │ │ │ │ + subeq r3, r8, r4, asr #6 │ │ │ │ + subeq r3, r8, r8, asr r3 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1779d8 │ │ │ │ ldr r1, [pc, #28] @ 1779dc │ │ │ │ ldr r0, [pc, #28] @ 1779e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1779e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq sl, r5, r0, lsl r0 │ │ │ │ - subeq r4, r8, r4, asr r9 │ │ │ │ - subeq r4, r8, r4, ror #18 │ │ │ │ + ldrheq sl, [r5], #-0 │ │ │ │ + strdeq r4, [r8], #-148 @ 0xffffff6c │ │ │ │ + subeq r4, r8, r4, lsl #20 │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 177a1c │ │ │ │ ldr r1, [pc, #28] @ 177a20 │ │ │ │ ldr r0, [pc, #28] @ 177a24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq fp, r5, ip, ror #14 │ │ │ │ - ldrdeq r2, [r7], #-232 @ 0xffffff18 │ │ │ │ - strdeq r2, [r7], #-224 @ 0xffffff20 │ │ │ │ + subseq fp, r5, ip, lsl #16 │ │ │ │ + subeq r2, r7, r8, ror pc │ │ │ │ + @ instruction: 0x00472f90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 177a5c │ │ │ │ ldr r1, [pc, #28] @ 177a60 │ │ │ │ ldr r0, [pc, #28] @ 177a64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - ldrsheq fp, [r5], #-220 @ 0xffffff24 │ │ │ │ - @ instruction: 0x00472e98 │ │ │ │ - subeq lr, r8, r8, lsl #12 │ │ │ │ + @ instruction: 0x0055be9c │ │ │ │ + subeq r2, r7, r8, lsr pc │ │ │ │ + subeq lr, r8, r8, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 177a9c │ │ │ │ ldr r1, [pc, #28] @ 177aa0 │ │ │ │ ldr r0, [pc, #28] @ 177aa4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - ldrheq fp, [r5], #-220 @ 0xffffff24 │ │ │ │ - subeq r2, r7, r8, asr lr │ │ │ │ - subeq r2, r7, r0, ror lr │ │ │ │ + subseq fp, r5, ip, asr lr │ │ │ │ + strdeq r2, [r7], #-232 @ 0xffffff18 │ │ │ │ + subeq r2, r7, r0, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 177ad8 │ │ │ │ ldr r1, [pc, #24] @ 177adc │ │ │ │ ldr r0, [pc, #24] @ 177ae0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - ldrsbeq ip, [r5], #-176 @ 0xffffff50 │ │ │ │ - subeq ip, r7, r0, lsr #17 │ │ │ │ - strheq ip, [r7], #-132 @ 0xffffff7c │ │ │ │ + subseq ip, r5, r0, ror ip │ │ │ │ + subeq ip, r7, r0, asr #18 │ │ │ │ + subeq ip, r7, r4, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 177b18 │ │ │ │ ldr r1, [pc, #28] @ 177b1c │ │ │ │ ldr r0, [pc, #28] @ 177b20 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 177b24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq ip, r5, r0, lsr #26 │ │ │ │ - subeq ip, r9, r4, lsr r4 │ │ │ │ - subeq ip, r9, r8, asr #8 │ │ │ │ + subseq ip, r5, r0, asr #27 │ │ │ │ + ldrdeq ip, [r9], #-68 @ 0xffffffbc │ │ │ │ + subeq ip, r9, r8, ror #9 │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 177b5c │ │ │ │ ldr r1, [pc, #28] @ 177b60 │ │ │ │ ldr r0, [pc, #28] @ 177b64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #404 @ 0x194 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - ldrsbeq ip, [r5], #-204 @ 0xffffff34 │ │ │ │ - strdeq ip, [r9], #-52 @ 0xffffffcc │ │ │ │ - subeq ip, r9, ip, lsl r4 │ │ │ │ + subseq ip, r5, ip, ror sp │ │ │ │ + @ instruction: 0x0049c494 │ │ │ │ + strheq ip, [r9], #-76 @ 0xffffffb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 177b98 │ │ │ │ ldr r1, [pc, #24] @ 177b9c │ │ │ │ ldr r0, [pc, #24] @ 177ba0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq sp, r5, r0, lsl #9 │ │ │ │ - subeq r2, r7, r8, asr sp │ │ │ │ - subeq r2, r7, r0, ror sp │ │ │ │ + subseq sp, r5, r0, lsr #10 │ │ │ │ + strdeq r2, [r7], #-216 @ 0xffffff28 │ │ │ │ + subeq r2, r7, r0, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 177bd8 │ │ │ │ ldr r1, [pc, #28] @ 177bdc │ │ │ │ ldr r0, [pc, #28] @ 177be0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 177be4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq sp, r5, r4, asr #8 │ │ │ │ - subeq pc, r9, r4, ror #8 │ │ │ │ - subeq pc, r9, r4, ror r4 @ │ │ │ │ + subseq sp, r5, r4, ror #9 │ │ │ │ + subeq pc, r9, r4, lsl #10 │ │ │ │ + subeq pc, r9, r4, lsl r5 @ │ │ │ │ andeq r0, r0, sp, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 177c18 │ │ │ │ ldr r1, [pc, #24] @ 177c1c │ │ │ │ ldr r0, [pc, #24] @ 177c20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq lr, r5, ip, asr #32 │ │ │ │ - strheq r7, [sl], #-184 @ 0xffffff48 │ │ │ │ - subeq r7, sl, r0, lsl #24 │ │ │ │ + subseq lr, r5, ip, ror #1 │ │ │ │ + subeq r7, sl, r8, asr ip │ │ │ │ + subeq r7, sl, r0, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 177c58 │ │ │ │ ldr r1, [pc, #28] @ 177c5c │ │ │ │ ldr r0, [pc, #28] @ 177c60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq lr, r5, r0, lsl r0 │ │ │ │ - @ instruction: 0x00472c9c │ │ │ │ - strheq r2, [r7], #-196 @ 0xffffff3c │ │ │ │ + ldrheq lr, [r5], #-0 │ │ │ │ + subeq r2, r7, ip, lsr sp │ │ │ │ + subeq r2, r7, r4, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 177c98 │ │ │ │ ldr r1, [pc, #28] @ 177c9c │ │ │ │ ldr r0, [pc, #28] @ 177ca0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq lr, r5, r4, ror #16 │ │ │ │ - subeq sl, sl, ip, lsr #25 │ │ │ │ - subeq sl, sl, r0, lsl #26 │ │ │ │ + subseq lr, r5, r4, lsl #18 │ │ │ │ + subeq sl, sl, ip, asr #26 │ │ │ │ + subeq sl, sl, r0, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 177cd8 │ │ │ │ ldr r1, [pc, #28] @ 177cdc │ │ │ │ ldr r0, [pc, #28] @ 177ce0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 177ce4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r6, ip, lsr r2 │ │ │ │ - ldrdeq lr, [sl], #-8 │ │ │ │ - subeq lr, sl, r0, lsl r1 │ │ │ │ + ldrsbeq r5, [r6], #-44 @ 0xffffffd4 │ │ │ │ + subeq lr, sl, r8, ror r1 │ │ │ │ + strheq lr, [sl], #-16 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 177d1c │ │ │ │ ldr r1, [pc, #28] @ 177d20 │ │ │ │ ldr r0, [pc, #28] @ 177d24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 177d28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - ldrsheq r5, [r6], #-24 @ 0xffffffe8 │ │ │ │ - @ instruction: 0x004ae094 │ │ │ │ - subeq lr, sl, ip, asr #1 │ │ │ │ + @ instruction: 0x00565298 │ │ │ │ + subeq lr, sl, r4, lsr r1 │ │ │ │ + subeq lr, sl, ip, ror #2 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 177d60 │ │ │ │ ldr r1, [pc, #28] @ 177d64 │ │ │ │ ldr r0, [pc, #28] @ 177d68 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 177d6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - ldrheq r5, [r6], #-20 @ 0xffffffec │ │ │ │ - subeq lr, sl, r0, asr r0 │ │ │ │ - @ instruction: 0x004ae094 │ │ │ │ + subseq r5, r6, r4, asr r2 │ │ │ │ + strdeq lr, [sl], #-0 │ │ │ │ + subeq lr, sl, r4, lsr r1 │ │ │ │ andeq r0, r0, fp, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 177da4 │ │ │ │ ldr r1, [pc, #28] @ 177da8 │ │ │ │ ldr r0, [pc, #28] @ 177dac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 177db0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r6, ip, ror r4 │ │ │ │ - strheq ip, [r7], #-84 @ 0xffffffac │ │ │ │ - subeq ip, r7, r8, asr #11 │ │ │ │ + subseq r5, r6, ip, lsl r5 │ │ │ │ + subeq ip, r7, r4, asr r6 │ │ │ │ + subeq ip, r7, r8, ror #12 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 177de8 │ │ │ │ ldr r1, [pc, #28] @ 177dec │ │ │ │ ldr r0, [pc, #28] @ 177df0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 177df4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r6, r8, lsr r4 │ │ │ │ - subeq lr, sl, ip, lsr #24 │ │ │ │ - subeq lr, sl, ip, asr #24 │ │ │ │ + ldrsbeq r5, [r6], #-72 @ 0xffffffb8 │ │ │ │ + subeq lr, sl, ip, asr #25 │ │ │ │ + subeq lr, sl, ip, ror #25 │ │ │ │ andeq r0, r0, r1, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 177e2c │ │ │ │ ldr r1, [pc, #28] @ 177e30 │ │ │ │ ldr r0, [pc, #28] @ 177e34 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 177e38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r6, r8, ror #18 │ │ │ │ - subeq ip, r7, ip, lsr #10 │ │ │ │ - subeq ip, r7, r0, asr #10 │ │ │ │ + subseq r5, r6, r8, lsl #20 │ │ │ │ + subeq ip, r7, ip, asr #11 │ │ │ │ + subeq ip, r7, r0, ror #11 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 177e70 │ │ │ │ ldr r1, [pc, #28] @ 177e74 │ │ │ │ ldr r0, [pc, #28] @ 177e78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r6, r4, lsr #18 │ │ │ │ - subeq pc, sl, r0, asr #16 │ │ │ │ - subeq pc, sl, r8, asr r8 @ │ │ │ │ + subseq r5, r6, r4, asr #19 │ │ │ │ + subeq pc, sl, r0, ror #17 │ │ │ │ + strdeq pc, [sl], #-136 @ 0xffffff78 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 177eb0 │ │ │ │ ldr r1, [pc, #28] @ 177eb4 │ │ │ │ ldr r0, [pc, #28] @ 177eb8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 177ebc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r6, r4, ror #17 │ │ │ │ - strdeq pc, [sl], #-104 @ 0xffffff98 │ │ │ │ - subeq pc, sl, r8, lsr r8 @ │ │ │ │ + subseq r5, r6, r4, lsl #19 │ │ │ │ + @ instruction: 0x004af798 │ │ │ │ + ldrdeq pc, [sl], #-136 @ 0xffffff78 │ │ │ │ andeq r0, r0, r5, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 177ef4 │ │ │ │ ldr r1, [pc, #28] @ 177ef8 │ │ │ │ ldr r0, [pc, #28] @ 177efc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r6, r0, lsr #17 │ │ │ │ - subeq ip, r7, r8, lsl #9 │ │ │ │ - @ instruction: 0x0047c49c │ │ │ │ + subseq r5, r6, r0, asr #18 │ │ │ │ + subeq ip, r7, r8, lsr #10 │ │ │ │ + subeq ip, r7, ip, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #48] @ 177f48 │ │ │ │ ldr r4, [pc, #48] @ 177f4c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -502,67 +502,67 @@ │ │ │ │ ldr r0, [pc, #32] @ 177f54 │ │ │ │ ldr r3, [r3] │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r1, #1 │ │ │ │ b 174ea8 │ │ │ │ - ldrdeq pc, [sl], #-112 @ 0xffffff90 │ │ │ │ + subeq pc, sl, r0, ror r8 @ │ │ │ │ subseq r4, fp, r8, asr #18 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - subeq pc, sl, r0, asr #15 │ │ │ │ + subeq pc, sl, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 177f88 │ │ │ │ ldr r1, [pc, #24] @ 177f8c │ │ │ │ ldr r0, [pc, #24] @ 177f90 │ │ │ │ ldr r2, [pc, #24] @ 177f94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r6, ip, ror ip │ │ │ │ - subeq ip, r7, ip, asr #7 │ │ │ │ - subeq ip, r7, r0, ror #7 │ │ │ │ + subseq r5, r6, ip, lsl sp │ │ │ │ + subeq ip, r7, ip, ror #8 │ │ │ │ + subeq ip, r7, r0, lsl #9 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 177fcc │ │ │ │ ldr r1, [pc, #28] @ 177fd0 │ │ │ │ ldr r0, [pc, #28] @ 177fd4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 177fd8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r6, r0, asr #24 │ │ │ │ - subeq r0, fp, r0, lsl r7 │ │ │ │ - subeq r0, fp, ip, lsl r7 │ │ │ │ + subseq r5, r6, r0, ror #25 │ │ │ │ + strheq r0, [fp], #-112 @ 0xffffff90 │ │ │ │ + strheq r0, [fp], #-124 @ 0xffffff84 │ │ │ │ andeq r0, r0, r7, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 178010 │ │ │ │ ldr r1, [pc, #28] @ 178014 │ │ │ │ ldr r0, [pc, #28] @ 178018 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 17801c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r6, r8, ror #31 │ │ │ │ - subeq r5, fp, r0, lsr lr │ │ │ │ - @ instruction: 0x004b5e90 │ │ │ │ + subseq r6, r6, r8, lsl #1 │ │ │ │ + ldrdeq r5, [fp], #-224 @ 0xffffff20 │ │ │ │ + subeq r5, fp, r0, lsr pc │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ │ │ │ │ 00178020 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -576,622 +576,622 @@ │ │ │ │ ldr r0, [pc, #28] @ 178070 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r6, r6, r0, lsr #8 │ │ │ │ - subeq ip, fp, r8, ror #11 │ │ │ │ - subeq ip, fp, r0, lsl r7 │ │ │ │ + subseq r6, r6, r0, asr #9 │ │ │ │ + subeq ip, fp, r8, lsl #13 │ │ │ │ + strheq ip, [fp], #-112 @ 0xffffff90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1780a8 │ │ │ │ ldr r1, [pc, #28] @ 1780ac │ │ │ │ ldr r0, [pc, #28] @ 1780b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #183 @ 0xb7 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r6, r6, r0, ror #7 │ │ │ │ - subeq ip, fp, r8, lsr #11 │ │ │ │ - strdeq ip, [fp], #-96 @ 0xffffffa0 │ │ │ │ + subseq r6, r6, r0, lsl #9 │ │ │ │ + subeq ip, fp, r8, asr #12 │ │ │ │ + @ instruction: 0x004bc790 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1780e8 │ │ │ │ ldr r1, [pc, #28] @ 1780ec │ │ │ │ ldr r0, [pc, #28] @ 1780f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #824 @ 0x338 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - ldrsbeq r6, [r6], #-72 @ 0xffffffb8 │ │ │ │ - subeq ip, fp, r8, lsl #17 │ │ │ │ - @ instruction: 0x004d4c98 │ │ │ │ + subseq r6, r6, r8, ror r5 │ │ │ │ + subeq ip, fp, r8, lsr #18 │ │ │ │ + subeq r4, sp, r8, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 178124 │ │ │ │ ldr r1, [pc, #24] @ 178128 │ │ │ │ ldr r0, [pc, #24] @ 17812c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r6, r6, ip, asr #14 │ │ │ │ - subeq sp, fp, r8, lsl r2 │ │ │ │ - subeq sp, fp, r4, lsr #4 │ │ │ │ + subseq r6, r6, ip, ror #15 │ │ │ │ + strheq sp, [fp], #-40 @ 0xffffffd8 │ │ │ │ + subeq sp, fp, r4, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 178160 │ │ │ │ ldr r1, [pc, #24] @ 178164 │ │ │ │ ldr r0, [pc, #24] @ 178168 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r6, r6, r4, asr #15 │ │ │ │ - @ instruction: 0x00472790 │ │ │ │ - subeq r2, r7, r8, lsr #15 │ │ │ │ + subseq r6, r6, r4, ror #16 │ │ │ │ + subeq r2, r7, r0, lsr r8 │ │ │ │ + subeq r2, r7, r8, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1781a0 │ │ │ │ ldr r1, [pc, #28] @ 1781a4 │ │ │ │ ldr r0, [pc, #28] @ 1781a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r6, r6, r8, lsl #15 │ │ │ │ - subeq sp, fp, r0, lsl #10 │ │ │ │ - subeq sp, fp, r0, lsr #10 │ │ │ │ + subseq r6, r6, r8, lsr #16 │ │ │ │ + subeq sp, fp, r0, lsr #11 │ │ │ │ + subeq sp, fp, r0, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1781e0 │ │ │ │ ldr r1, [pc, #28] @ 1781e4 │ │ │ │ ldr r0, [pc, #28] @ 1781e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1781ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r6, r6, r8, asr #14 │ │ │ │ - strheq sp, [fp], #-76 @ 0xffffffb4 │ │ │ │ - subeq ip, fp, ip, lsl r9 │ │ │ │ + subseq r6, r6, r8, ror #15 │ │ │ │ + subeq sp, fp, ip, asr r5 │ │ │ │ + strheq ip, [fp], #-156 @ 0xffffff64 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 178220 │ │ │ │ ldr r1, [pc, #24] @ 178224 │ │ │ │ ldr r0, [pc, #24] @ 178228 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r6, r6, r4, asr #21 │ │ │ │ - ldrdeq r2, [r7], #-96 @ 0xffffffa0 │ │ │ │ - subeq sp, r8, r0, asr #28 │ │ │ │ + subseq r6, r6, r4, ror #22 │ │ │ │ + subeq r2, r7, r0, ror r7 │ │ │ │ + subeq sp, r8, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 178260 │ │ │ │ ldr r1, [pc, #28] @ 178264 │ │ │ │ ldr r0, [pc, #28] @ 178268 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r6, r6, r8, lsl #21 │ │ │ │ - @ instruction: 0x00472694 │ │ │ │ - subeq r2, r7, ip, lsr #13 │ │ │ │ + subseq r6, r6, r8, lsr #22 │ │ │ │ + subeq r2, r7, r4, lsr r7 │ │ │ │ + subeq r2, r7, ip, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1782a0 │ │ │ │ ldr r1, [pc, #28] @ 1782a4 │ │ │ │ ldr r0, [pc, #28] @ 1782a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1782ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0056709c │ │ │ │ - @ instruction: 0x00482998 │ │ │ │ - subeq r3, r8, r0, ror #8 │ │ │ │ + subseq r7, r6, ip, lsr r1 │ │ │ │ + subeq r2, r8, r8, lsr sl │ │ │ │ + subeq r3, r8, r0, lsl #10 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1782e4 │ │ │ │ ldr r1, [pc, #28] @ 1782e8 │ │ │ │ ldr r0, [pc, #28] @ 1782ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1782f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r7, r6, r8, asr r0 │ │ │ │ - subeq r2, r8, r4, asr r9 │ │ │ │ - subeq r3, r8, ip, lsl r4 │ │ │ │ + ldrsheq r7, [r6], #-8 │ │ │ │ + strdeq r2, [r8], #-148 @ 0xffffff6c │ │ │ │ + strheq r3, [r8], #-76 @ 0xffffffb4 │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 178328 │ │ │ │ ldr r1, [pc, #28] @ 17832c │ │ │ │ ldr r0, [pc, #28] @ 178330 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 178334 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r7, r6, r4, lsl r0 │ │ │ │ - subeq r2, r8, r0, lsl r9 │ │ │ │ - ldrdeq r3, [r8], #-56 @ 0xffffffc8 │ │ │ │ + ldrheq r7, [r6], #-4 │ │ │ │ + strheq r2, [r8], #-144 @ 0xffffff70 │ │ │ │ + subeq r3, r8, r8, ror r4 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 178368 │ │ │ │ ldr r1, [pc, #24] @ 17836c │ │ │ │ ldr r0, [pc, #24] @ 178370 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r8, r6, r0, lsr r5 │ │ │ │ - subeq r0, ip, r4, asr #12 │ │ │ │ - subeq r0, ip, r4, asr r6 │ │ │ │ + ldrsbeq r8, [r6], #-80 @ 0xffffffb0 │ │ │ │ + subeq r0, ip, r4, ror #13 │ │ │ │ + strdeq r0, [ip], #-100 @ 0xffffff9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1783a8 │ │ │ │ ldr r1, [pc, #28] @ 1783ac │ │ │ │ ldr r0, [pc, #28] @ 1783b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq sl, r6, r4, ror #6 │ │ │ │ - subeq r2, r7, ip, asr #10 │ │ │ │ - strheq sp, [r8], #-204 @ 0xffffff34 │ │ │ │ + subseq sl, r6, r4, lsl #8 │ │ │ │ + subeq r2, r7, ip, ror #11 │ │ │ │ + subeq sp, r8, ip, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1783e8 │ │ │ │ ldr r1, [pc, #28] @ 1783ec │ │ │ │ ldr r0, [pc, #28] @ 1783f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq sl, r6, r4, lsr #6 │ │ │ │ - subeq r2, r7, ip, lsl #10 │ │ │ │ - subeq r2, r7, r4, lsr #10 │ │ │ │ + subseq sl, r6, r4, asr #7 │ │ │ │ + subeq r2, r7, ip, lsr #11 │ │ │ │ + subeq r2, r7, r4, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 178428 │ │ │ │ ldr r1, [pc, #28] @ 17842c │ │ │ │ ldr r0, [pc, #28] @ 178430 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #340 @ 0x154 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq sl, r6, r4, ror #5 │ │ │ │ - ldrdeq sl, [ip], #-44 @ 0xffffffd4 │ │ │ │ - strdeq r3, [r8], #-252 @ 0xffffff04 │ │ │ │ + subseq sl, r6, r4, lsl #7 │ │ │ │ + subeq sl, ip, ip, ror r3 │ │ │ │ + @ instruction: 0x0048409c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 178468 │ │ │ │ ldr r1, [pc, #28] @ 17846c │ │ │ │ ldr r0, [pc, #28] @ 178470 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - ldrsheq sl, [r6], #-136 @ 0xffffff78 │ │ │ │ - subeq r2, r7, ip, lsl #9 │ │ │ │ - strdeq sp, [r8], #-188 @ 0xffffff44 │ │ │ │ + @ instruction: 0x0056a998 │ │ │ │ + subeq r2, r7, ip, lsr #10 │ │ │ │ + @ instruction: 0x0048dc9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1784a8 │ │ │ │ ldr r1, [pc, #28] @ 1784ac │ │ │ │ ldr r0, [pc, #28] @ 1784b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1784b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - ldrheq sl, [r6], #-136 @ 0xffffff78 │ │ │ │ - ldrdeq sl, [lr], #-12 │ │ │ │ - subeq r3, r8, r8, ror pc │ │ │ │ + subseq sl, r6, r8, asr r9 │ │ │ │ + subeq sl, lr, ip, ror r1 │ │ │ │ + subeq r4, r8, r8, lsl r0 │ │ │ │ andeq r0, r0, r7, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1784ec │ │ │ │ ldr r1, [pc, #28] @ 1784f0 │ │ │ │ ldr r0, [pc, #28] @ 1784f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1784f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq sl, r6, r4, ror r8 │ │ │ │ - @ instruction: 0x004ea098 │ │ │ │ - subeq r3, r8, r4, lsr pc │ │ │ │ + subseq sl, r6, r4, lsl r9 │ │ │ │ + subeq sl, lr, r8, lsr r1 │ │ │ │ + ldrdeq r3, [r8], #-244 @ 0xffffff0c │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 178530 │ │ │ │ ldr r1, [pc, #28] @ 178534 │ │ │ │ ldr r0, [pc, #28] @ 178538 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 17853c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq sl, r6, r0, lsr r8 │ │ │ │ - subeq sl, lr, r4, asr r0 │ │ │ │ - strdeq r3, [r8], #-224 @ 0xffffff20 │ │ │ │ + ldrsbeq sl, [r6], #-128 @ 0xffffff80 │ │ │ │ + strdeq sl, [lr], #-4 │ │ │ │ + @ instruction: 0x00483f90 │ │ │ │ andeq r1, r0, r3, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 178574 │ │ │ │ ldr r1, [pc, #28] @ 178578 │ │ │ │ ldr r0, [pc, #28] @ 17857c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 178580 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #492 @ 0x1ec │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq sl, r6, ip, ror #15 │ │ │ │ - subeq sl, lr, r0, lsl r0 │ │ │ │ - subeq r3, r8, ip, lsr #29 │ │ │ │ + subseq sl, r6, ip, lsl #17 │ │ │ │ + strheq sl, [lr], #-0 │ │ │ │ + subeq r3, r8, ip, asr #30 │ │ │ │ @ instruction: 0x000001bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1785b8 │ │ │ │ ldr r1, [pc, #28] @ 1785bc │ │ │ │ ldr r0, [pc, #28] @ 1785c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1785c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #536 @ 0x218 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq sl, r6, r8, lsr #15 │ │ │ │ - subeq r9, lr, ip, asr #31 │ │ │ │ - subeq r3, r8, r8, ror #28 │ │ │ │ + subseq sl, r6, r8, asr #16 │ │ │ │ + subeq sl, lr, ip, rrx │ │ │ │ + subeq r3, r8, r8, lsl #30 │ │ │ │ andeq r1, r0, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1785fc │ │ │ │ ldr r1, [pc, #28] @ 178600 │ │ │ │ ldr r0, [pc, #28] @ 178604 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq sl, r6, r4, ror #14 │ │ │ │ - strdeq r2, [r7], #-40 @ 0xffffffd8 │ │ │ │ - subeq r2, r7, r0, lsl r3 │ │ │ │ + subseq sl, r6, r4, lsl #16 │ │ │ │ + @ instruction: 0x00472398 │ │ │ │ + strheq r2, [r7], #-48 @ 0xffffffd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 17863c │ │ │ │ ldr r1, [pc, #28] @ 178640 │ │ │ │ ldr r0, [pc, #28] @ 178644 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 178648 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #628 @ 0x274 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq sl, r6, r4, lsr #14 │ │ │ │ - subeq r9, lr, r8, asr #30 │ │ │ │ - subeq r3, r8, r4, ror #27 │ │ │ │ + subseq sl, r6, r4, asr #15 │ │ │ │ + subeq r9, lr, r8, ror #31 │ │ │ │ + subeq r3, r8, r4, lsl #29 │ │ │ │ andeq r0, r0, sp, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 178680 │ │ │ │ ldr r1, [pc, #28] @ 178684 │ │ │ │ ldr r0, [pc, #28] @ 178688 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 17868c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #648 @ 0x288 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq sl, r6, r0, ror #13 │ │ │ │ - subeq r9, lr, r4, lsl #30 │ │ │ │ - subeq r3, r8, r0, lsr #27 │ │ │ │ + subseq sl, r6, r0, lsl #15 │ │ │ │ + subeq r9, lr, r4, lsr #31 │ │ │ │ + subeq r3, r8, r0, asr #28 │ │ │ │ @ instruction: 0x000011b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1786c4 │ │ │ │ ldr r1, [pc, #28] @ 1786c8 │ │ │ │ ldr r0, [pc, #28] @ 1786cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1786d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0056a69c │ │ │ │ - subeq r9, lr, r0, asr #29 │ │ │ │ - subeq r3, r8, ip, asr sp │ │ │ │ + subseq sl, r6, ip, lsr r7 │ │ │ │ + subeq r9, lr, r0, ror #30 │ │ │ │ + strdeq r3, [r8], #-220 @ 0xffffff24 │ │ │ │ andeq r1, r0, r6, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 178708 │ │ │ │ ldr r1, [pc, #28] @ 17870c │ │ │ │ ldr r0, [pc, #28] @ 178710 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 178714 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #680 @ 0x2a8 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq sl, r6, r8, asr r6 │ │ │ │ - subeq r9, lr, ip, ror lr │ │ │ │ - subeq fp, ip, r0, ror #21 │ │ │ │ + ldrsheq sl, [r6], #-104 @ 0xffffff98 │ │ │ │ + subeq r9, lr, ip, lsl pc │ │ │ │ + subeq fp, ip, r0, lsl #23 │ │ │ │ ldrdeq r1, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 17874c │ │ │ │ ldr r1, [pc, #28] @ 178750 │ │ │ │ ldr r0, [pc, #28] @ 178754 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 178758 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #700 @ 0x2bc │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq sl, r6, r4, lsl r6 │ │ │ │ - subeq r9, lr, r8, lsr lr │ │ │ │ - ldrdeq r3, [r8], #-196 @ 0xffffff3c │ │ │ │ + ldrheq sl, [r6], #-100 @ 0xffffff9c │ │ │ │ + ldrdeq r9, [lr], #-232 @ 0xffffff18 │ │ │ │ + subeq r3, r8, r4, ror sp │ │ │ │ andeq r0, r0, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 178790 │ │ │ │ ldr r1, [pc, #28] @ 178794 │ │ │ │ ldr r0, [pc, #28] @ 178798 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 17879c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #740 @ 0x2e4 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - ldrsbeq sl, [r6], #-80 @ 0xffffffb0 │ │ │ │ - strdeq r9, [lr], #-212 @ 0xffffff2c │ │ │ │ - subeq fp, ip, ip, lsr #21 │ │ │ │ + subseq sl, r6, r0, ror r6 │ │ │ │ + @ instruction: 0x004e9e94 │ │ │ │ + subeq fp, ip, ip, asr #22 │ │ │ │ strheq r2, [r0], -sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1787d4 │ │ │ │ ldr r1, [pc, #28] @ 1787d8 │ │ │ │ ldr r0, [pc, #28] @ 1787dc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1787e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq sl, r6, ip, lsl #11 │ │ │ │ - strheq r9, [lr], #-208 @ 0xffffff30 │ │ │ │ - subeq fp, ip, r8, lsl #21 │ │ │ │ + subseq sl, r6, ip, lsr #12 │ │ │ │ + subeq r9, lr, r0, asr lr │ │ │ │ + subeq fp, ip, r8, lsr #22 │ │ │ │ andeq r2, r0, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 178818 │ │ │ │ ldr r1, [pc, #28] @ 17881c │ │ │ │ ldr r0, [pc, #28] @ 178820 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #784 @ 0x310 │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq sl, r6, r8, asr #10 │ │ │ │ - subeq r9, lr, r0, ror sp │ │ │ │ - subeq r3, r8, ip, lsl #24 │ │ │ │ + subseq sl, r6, r8, ror #11 │ │ │ │ + subeq r9, lr, r0, lsl lr │ │ │ │ + subeq r3, r8, ip, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 178858 │ │ │ │ ldr r1, [pc, #28] @ 17885c │ │ │ │ ldr r0, [pc, #28] @ 178860 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 178864 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #816 @ 0x330 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq sl, r6, r8, lsl #10 │ │ │ │ - subeq r9, lr, ip, lsr #26 │ │ │ │ - subeq r3, r8, r8, asr #23 │ │ │ │ + subseq sl, r6, r8, lsr #11 │ │ │ │ + subeq r9, lr, ip, asr #27 │ │ │ │ + subeq r3, r8, r8, ror #24 │ │ │ │ ldrdeq r2, [r0], -r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 17889c │ │ │ │ ldr r1, [pc, #28] @ 1788a0 │ │ │ │ ldr r0, [pc, #28] @ 1788a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1788a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #844 @ 0x34c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq sl, r6, r4, asr #9 │ │ │ │ - subeq r9, lr, r8, ror #25 │ │ │ │ - subeq r3, r8, r4, lsl #23 │ │ │ │ + subseq sl, r6, r4, ror #10 │ │ │ │ + subeq r9, lr, r8, lsl #27 │ │ │ │ + subeq r3, r8, r4, lsr #24 │ │ │ │ andeq r1, r0, sl, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1788dc │ │ │ │ ldr r1, [pc, #24] @ 1788e0 │ │ │ │ ldr r0, [pc, #24] @ 1788e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq fp, r6, ip, asr #17 │ │ │ │ - subeq sp, ip, ip, lsl r9 │ │ │ │ - subeq sp, ip, r4, lsr r9 │ │ │ │ + subseq fp, r6, ip, ror #18 │ │ │ │ + strheq sp, [ip], #-156 @ 0xffffff64 │ │ │ │ + ldrdeq sp, [ip], #-148 @ 0xffffff6c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 17891c │ │ │ │ ldr r1, [pc, #28] @ 178920 │ │ │ │ ldr r0, [pc, #28] @ 178924 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0056b890 │ │ │ │ - subeq sp, ip, ip, lsl #18 │ │ │ │ - subeq r3, r8, r8, lsl #22 │ │ │ │ + subseq fp, r6, r0, lsr r9 │ │ │ │ + subeq sp, ip, ip, lsr #19 │ │ │ │ + subeq r3, r8, r8, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 17895c │ │ │ │ ldr r1, [pc, #28] @ 178960 │ │ │ │ ldr r0, [pc, #28] @ 178964 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #159 @ 0x9f │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq fp, r6, r4, lsl #20 │ │ │ │ - subeq sp, lr, r0, lsl r7 │ │ │ │ - ldrdeq sp, [ip], #-172 @ 0xffffff54 │ │ │ │ + subseq fp, r6, r4, lsr #21 │ │ │ │ + strheq sp, [lr], #-112 @ 0xffffff90 │ │ │ │ + subeq sp, ip, ip, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 17899c │ │ │ │ ldr r1, [pc, #28] @ 1789a0 │ │ │ │ ldr r0, [pc, #28] @ 1789a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #250 @ 0xfa │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq fp, r6, r4, asr #19 │ │ │ │ - ldrdeq sp, [lr], #-96 @ 0xffffffa0 │ │ │ │ - subeq sp, ip, r8, lsr #21 │ │ │ │ + subseq fp, r6, r4, ror #20 │ │ │ │ + subeq sp, lr, r0, ror r7 │ │ │ │ + subeq sp, ip, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1789dc │ │ │ │ ldr r1, [pc, #28] @ 1789e0 │ │ │ │ ldr r0, [pc, #28] @ 1789e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1789e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq fp, r6, r4, lsl #19 │ │ │ │ - subeq sp, lr, ip, lsl #13 │ │ │ │ - subeq sp, ip, ip, lsl #21 │ │ │ │ + subseq fp, r6, r4, lsr #20 │ │ │ │ + subeq sp, lr, ip, lsr #14 │ │ │ │ + subeq sp, ip, ip, lsr #22 │ │ │ │ andeq r0, r0, r2, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 176fb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -1203,17 +1203,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 178a3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq ip, r6, r0, ror r4 │ │ │ │ - subeq r1, r7, r0, asr #29 │ │ │ │ - ldrdeq r1, [r7], #-232 @ 0xffffff18 │ │ │ │ + subseq ip, r6, r0, lsl r5 │ │ │ │ + subeq r1, r7, r0, ror #30 │ │ │ │ + subeq r1, r7, r8, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 176fb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -1224,457 +1224,457 @@ │ │ │ │ ldr r0, [pc, #28] @ 178a90 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 178a94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq ip, r6, r4, lsl #11 │ │ │ │ - ldrdeq r3, [sp], #-208 @ 0xffffff30 │ │ │ │ - @ instruction: 0x00483998 │ │ │ │ + subseq ip, r6, r4, lsr #12 │ │ │ │ + subeq r3, sp, r0, ror lr │ │ │ │ + subeq r3, r8, r8, lsr sl │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 178acc │ │ │ │ ldr r1, [pc, #28] @ 178ad0 │ │ │ │ ldr r0, [pc, #28] @ 178ad4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 178ad8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq ip, r6, r0, asr #10 │ │ │ │ - subeq r3, sp, ip, lsl #27 │ │ │ │ - subeq r3, r8, r4, asr r9 │ │ │ │ + subseq ip, r6, r0, ror #11 │ │ │ │ + subeq r3, sp, ip, lsr #28 │ │ │ │ + strdeq r3, [r8], #-148 @ 0xffffff6c │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 178b10 │ │ │ │ ldr r1, [pc, #28] @ 178b14 │ │ │ │ ldr r0, [pc, #28] @ 178b18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #588 @ 0x24c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - ldrsheq ip, [r6], #-76 @ 0xffffffb4 │ │ │ │ - subeq r3, sp, ip, asr #26 │ │ │ │ - subeq r3, r8, r4, lsl r9 │ │ │ │ + @ instruction: 0x0056c59c │ │ │ │ + subeq r3, sp, ip, ror #27 │ │ │ │ + strheq r3, [r8], #-148 @ 0xffffff6c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 178b50 │ │ │ │ ldr r1, [pc, #28] @ 178b54 │ │ │ │ ldr r0, [pc, #28] @ 178b58 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 178b5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - ldrheq ip, [r6], #-76 @ 0xffffffb4 │ │ │ │ - subeq r3, sp, r8, lsl #26 │ │ │ │ - ldrdeq r3, [r8], #-128 @ 0xffffff80 │ │ │ │ + subseq ip, r6, ip, asr r5 │ │ │ │ + subeq r3, sp, r8, lsr #27 │ │ │ │ + subeq r3, r8, r0, ror r9 │ │ │ │ andeq r0, r0, r2, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 178b94 │ │ │ │ ldr r1, [pc, #28] @ 178b98 │ │ │ │ ldr r0, [pc, #28] @ 178b9c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 178ba0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq ip, r6, r8, ror r4 │ │ │ │ - subeq r3, sp, r4, asr #25 │ │ │ │ - subeq r3, r8, ip, lsl #17 │ │ │ │ + subseq ip, r6, r8, lsl r5 │ │ │ │ + subeq r3, sp, r4, ror #26 │ │ │ │ + subeq r3, r8, ip, lsr #18 │ │ │ │ andeq r0, r0, sl, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 178bd8 │ │ │ │ ldr r1, [pc, #28] @ 178bdc │ │ │ │ ldr r0, [pc, #28] @ 178be0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 178be4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq ip, r6, r4, lsr r4 │ │ │ │ - subeq r3, sp, r0, lsl #25 │ │ │ │ - subeq r3, r8, r8, asr #16 │ │ │ │ + ldrsbeq ip, [r6], #-68 @ 0xffffffbc │ │ │ │ + subeq r3, sp, r0, lsr #26 │ │ │ │ + subeq r3, r8, r8, ror #17 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 178c18 │ │ │ │ ldr r1, [pc, #24] @ 178c1c │ │ │ │ ldr r0, [pc, #24] @ 178c20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq ip, r6, r8, lsl #21 │ │ │ │ - subeq sp, ip, r0, ror #11 │ │ │ │ - strdeq sp, [ip], #-88 @ 0xffffffa8 │ │ │ │ + subseq ip, r6, r8, lsr #22 │ │ │ │ + subeq sp, ip, r0, lsl #13 │ │ │ │ + @ instruction: 0x004cd698 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 178c58 │ │ │ │ ldr r1, [pc, #28] @ 178c5c │ │ │ │ ldr r0, [pc, #28] @ 178c60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq ip, r6, ip, asr #25 │ │ │ │ - @ instruction: 0x00471c9c │ │ │ │ - strheq r1, [r7], #-196 @ 0xffffff3c │ │ │ │ + subseq ip, r6, ip, ror #26 │ │ │ │ + subeq r1, r7, ip, lsr sp │ │ │ │ + subeq r1, r7, r4, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 178c98 │ │ │ │ ldr r1, [pc, #28] @ 178c9c │ │ │ │ ldr r0, [pc, #28] @ 178ca0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 178ca4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq ip, r6, r4, lsr #29 │ │ │ │ - subeq r4, sp, ip, ror #31 │ │ │ │ - subeq r5, sp, r8, rrx │ │ │ │ + subseq ip, r6, r4, asr #30 │ │ │ │ + subeq r5, sp, ip, lsl #1 │ │ │ │ + subeq r5, sp, r8, lsl #2 │ │ │ │ andeq r0, r0, r2, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 178cdc │ │ │ │ ldr r1, [pc, #28] @ 178ce0 │ │ │ │ ldr r0, [pc, #28] @ 178ce4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 178ce8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq ip, r6, r0, ror #28 │ │ │ │ - subeq r4, sp, r8, lsr #31 │ │ │ │ - subeq r5, sp, r4, lsr #32 │ │ │ │ + subseq ip, r6, r0, lsl #30 │ │ │ │ + subeq r5, sp, r8, asr #32 │ │ │ │ + subeq r5, sp, r4, asr #1 │ │ │ │ andeq r0, r0, r2, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 178d20 │ │ │ │ ldr r1, [pc, #28] @ 178d24 │ │ │ │ ldr r0, [pc, #28] @ 178d28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq sp, r6, ip, asr #2 │ │ │ │ - subeq r5, sp, r0, asr #9 │ │ │ │ - subeq r3, r8, r4, lsl #14 │ │ │ │ + subseq sp, r6, ip, ror #3 │ │ │ │ + subeq r5, sp, r0, ror #10 │ │ │ │ + subeq r3, r8, r4, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 178d60 │ │ │ │ ldr r1, [pc, #28] @ 178d64 │ │ │ │ ldr r0, [pc, #28] @ 178d68 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 178d6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq sp, r6, ip, lsl #2 │ │ │ │ - subeq r5, sp, ip, ror r4 │ │ │ │ - strheq r5, [sp], #-68 @ 0xffffffbc │ │ │ │ + subseq sp, r6, ip, lsr #3 │ │ │ │ + subeq r5, sp, ip, lsl r5 │ │ │ │ + subeq r5, sp, r4, asr r5 │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 178da0 │ │ │ │ ldr r1, [pc, #24] @ 178da4 │ │ │ │ ldr r0, [pc, #24] @ 178da8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - ldrsheq sp, [r6], #-180 @ 0xffffff4c │ │ │ │ - subeq r1, r7, r0, asr fp │ │ │ │ - subeq sp, r8, r0, asr #5 │ │ │ │ + @ instruction: 0x0056dc94 │ │ │ │ + strdeq r1, [r7], #-176 @ 0xffffff50 │ │ │ │ + subeq sp, r8, r0, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 178de0 │ │ │ │ ldr r1, [pc, #28] @ 178de4 │ │ │ │ ldr r0, [pc, #28] @ 178de8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #408 @ 0x198 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq sp, r6, r8, lsr ip │ │ │ │ - subeq r1, r7, r4, lsl fp │ │ │ │ - subeq r1, r7, ip, lsr #22 │ │ │ │ + ldrsbeq sp, [r6], #-200 @ 0xffffff38 │ │ │ │ + strheq r1, [r7], #-180 @ 0xffffff4c │ │ │ │ + subeq r1, r7, ip, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 178e1c │ │ │ │ ldr r1, [pc, #24] @ 178e20 │ │ │ │ ldr r0, [pc, #24] @ 178e24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq lr, r6, r0, ror r3 │ │ │ │ - subeq fp, sp, r4, asr #27 │ │ │ │ - ldrdeq fp, [sp], #-212 @ 0xffffff2c │ │ │ │ + subseq lr, r6, r0, lsl r4 │ │ │ │ + subeq fp, sp, r4, ror #28 │ │ │ │ + subeq fp, sp, r4, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 178e5c │ │ │ │ ldr r1, [pc, #28] @ 178e60 │ │ │ │ ldr r0, [pc, #28] @ 178e64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 178e68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq lr, r6, r4, ror #7 │ │ │ │ - subeq ip, sp, ip, asr r2 │ │ │ │ - subeq ip, sp, r8, ror #4 │ │ │ │ + subseq lr, r6, r4, lsl #9 │ │ │ │ + strdeq ip, [sp], #-44 @ 0xffffffd4 │ │ │ │ + subeq ip, sp, r8, lsl #6 │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 178ea0 │ │ │ │ ldr r1, [pc, #28] @ 178ea4 │ │ │ │ ldr r0, [pc, #28] @ 178ea8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 178eac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - ldrsbeq lr, [r6], #-92 @ 0xffffffa4 │ │ │ │ - subeq sp, sp, r0, lsr #3 │ │ │ │ - subeq sp, sp, ip, asr #6 │ │ │ │ + subseq lr, r6, ip, ror r6 │ │ │ │ + subeq sp, sp, r0, asr #4 │ │ │ │ + subeq sp, sp, ip, ror #7 │ │ │ │ @ instruction: 0x000005b6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 178ee4 │ │ │ │ ldr r1, [pc, #28] @ 178ee8 │ │ │ │ ldr r0, [pc, #28] @ 178eec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #191 @ 0xbf │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq lr, r6, r0, asr #21 │ │ │ │ - ldrdeq pc, [sp], #-32 @ 0xffffffe0 │ │ │ │ - subeq r3, r8, r0, asr #10 │ │ │ │ + subseq lr, r6, r0, ror #22 │ │ │ │ + subeq pc, sp, r0, ror r3 @ │ │ │ │ + subeq r3, r8, r0, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 178f24 │ │ │ │ ldr r1, [pc, #28] @ 178f28 │ │ │ │ ldr r0, [pc, #28] @ 178f2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq lr, r6, r0, lsl #21 │ │ │ │ - ldrdeq r1, [r7], #-144 @ 0xffffff70 │ │ │ │ - subeq r1, r7, r8, ror #19 │ │ │ │ + subseq lr, r6, r0, lsr #22 │ │ │ │ + subeq r1, r7, r0, ror sl │ │ │ │ + subeq r1, r7, r8, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 178f64 │ │ │ │ ldr r1, [pc, #28] @ 178f68 │ │ │ │ ldr r0, [pc, #28] @ 178f6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - ldrheq lr, [r6], #-228 @ 0xffffff1c │ │ │ │ - @ instruction: 0x00471990 │ │ │ │ - subeq r1, r7, r8, lsr #19 │ │ │ │ + subseq lr, r6, r4, asr pc │ │ │ │ + subeq r1, r7, r0, lsr sl │ │ │ │ + subeq r1, r7, r8, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 178fa4 │ │ │ │ ldr r1, [pc, #28] @ 178fa8 │ │ │ │ ldr r0, [pc, #28] @ 178fac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq pc, r6, ip, asr r6 @ │ │ │ │ - subeq r1, lr, r4, ror #30 │ │ │ │ - subeq r1, lr, ip, asr #31 │ │ │ │ + ldrsheq pc, [r6], #-108 @ 0xffffff94 @ │ │ │ │ + subeq r2, lr, r4 │ │ │ │ + subeq r2, lr, ip, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 178fe4 │ │ │ │ ldr r1, [pc, #28] @ 178fe8 │ │ │ │ ldr r0, [pc, #28] @ 178fec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 178ff0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq pc, r6, ip, lsl r6 @ │ │ │ │ - subeq r1, lr, r0, lsr #30 │ │ │ │ - @ instruction: 0x004e1f98 │ │ │ │ + ldrheq pc, [r6], #-108 @ 0xffffff94 @ │ │ │ │ + subeq r1, lr, r0, asr #31 │ │ │ │ + subeq r2, lr, r8, lsr r0 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 179028 │ │ │ │ ldr r1, [pc, #28] @ 17902c │ │ │ │ ldr r0, [pc, #28] @ 179030 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 179034 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - ldrsbeq pc, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ - ldrdeq r1, [lr], #-236 @ 0xffffff14 │ │ │ │ - subeq r1, lr, r4, ror #30 │ │ │ │ + subseq pc, r6, r8, ror r6 @ │ │ │ │ + subeq r1, lr, ip, ror pc │ │ │ │ + subeq r2, lr, r4 │ │ │ │ andeq r0, r0, sl, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 17906c │ │ │ │ ldr r1, [pc, #28] @ 179070 │ │ │ │ ldr r0, [pc, #28] @ 179074 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #169 @ 0xa9 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0056f594 │ │ │ │ - @ instruction: 0x004e1e9c │ │ │ │ - subeq r1, lr, ip, asr pc │ │ │ │ + subseq pc, r6, r4, lsr r6 @ │ │ │ │ + subeq r1, lr, ip, lsr pc │ │ │ │ + strdeq r1, [lr], #-252 @ 0xffffff04 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1790ac │ │ │ │ ldr r1, [pc, #28] @ 1790b0 │ │ │ │ ldr r0, [pc, #28] @ 1790b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq pc, r6, r4, asr r5 @ │ │ │ │ - subeq r1, lr, ip, asr lr │ │ │ │ - subeq r1, lr, r4, asr #29 │ │ │ │ + ldrsheq pc, [r6], #-84 @ 0xffffffac @ │ │ │ │ + strdeq r1, [lr], #-236 @ 0xffffff14 │ │ │ │ + subeq r1, lr, r4, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1790ec │ │ │ │ ldr r1, [pc, #28] @ 1790f0 │ │ │ │ ldr r0, [pc, #28] @ 1790f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq pc, r6, r4, lsl r5 @ │ │ │ │ - subeq r1, lr, ip, lsl lr │ │ │ │ - subeq r1, lr, ip, lsl pc │ │ │ │ + ldrheq pc, [r6], #-84 @ 0xffffffac @ │ │ │ │ + strheq r1, [lr], #-236 @ 0xffffff14 │ │ │ │ + strheq r1, [lr], #-252 @ 0xffffff04 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 17912c │ │ │ │ ldr r1, [pc, #28] @ 179130 │ │ │ │ ldr r0, [pc, #28] @ 179134 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq pc, r6, ip, lsr r7 @ │ │ │ │ - subeq r2, lr, r4, lsr #29 │ │ │ │ - subeq r2, lr, r8, lsr #31 │ │ │ │ + ldrsbeq pc, [r6], #-124 @ 0xffffff84 @ │ │ │ │ + subeq r2, lr, r4, asr #30 │ │ │ │ + subeq r3, lr, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 179168 │ │ │ │ ldr r1, [pc, #24] @ 17916c │ │ │ │ ldr r0, [pc, #24] @ 179170 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq pc, r6, ip, lsl #31 │ │ │ │ - subeq r7, lr, r4, lsl r1 │ │ │ │ - subeq r3, r8, r4, lsr #25 │ │ │ │ + subseq r0, r7, ip, lsr #32 │ │ │ │ + strheq r7, [lr], #-20 @ 0xffffffec │ │ │ │ + subeq r3, r8, r4, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 176fb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -1685,805 +1685,805 @@ │ │ │ │ ldr r0, [pc, #28] @ 1791c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r0, r7, r4, ror #16 │ │ │ │ - subeq r1, r7, r8, lsr r7 │ │ │ │ - subeq r1, r7, r0, asr r7 │ │ │ │ + subseq r0, r7, r4, lsl #18 │ │ │ │ + ldrdeq r1, [r7], #-120 @ 0xffffff88 │ │ │ │ + strdeq r1, [r7], #-112 @ 0xffffff90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1791fc │ │ │ │ ldr r1, [pc, #28] @ 179200 │ │ │ │ ldr r0, [pc, #28] @ 179204 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r0, r7, r8, ror #20 │ │ │ │ - strdeq r1, [r7], #-104 @ 0xffffff98 │ │ │ │ - subeq r1, r7, r0, lsl r7 │ │ │ │ + subseq r0, r7, r8, lsl #22 │ │ │ │ + @ instruction: 0x00471798 │ │ │ │ + strheq r1, [r7], #-112 @ 0xffffff90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 179238 │ │ │ │ ldr r1, [pc, #24] @ 17923c │ │ │ │ ldr r0, [pc, #24] @ 179240 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r0, r7, r0, lsl ip │ │ │ │ - strheq r1, [r7], #-104 @ 0xffffff98 │ │ │ │ - ldrdeq r1, [r7], #-96 @ 0xffffffa0 │ │ │ │ + ldrheq r0, [r7], #-192 @ 0xffffff40 │ │ │ │ + subeq r1, r7, r8, asr r7 │ │ │ │ + subeq r1, r7, r0, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 179274 │ │ │ │ ldr r1, [pc, #24] @ 179278 │ │ │ │ ldr r0, [pc, #24] @ 17927c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r1, r7, ip, ror pc │ │ │ │ - subeq r1, r7, ip, ror r6 │ │ │ │ - @ instruction: 0x00471694 │ │ │ │ + subseq r2, r7, ip, lsl r0 │ │ │ │ + subeq r1, r7, ip, lsl r7 │ │ │ │ + subeq r1, r7, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1792b0 │ │ │ │ ldr r1, [pc, #24] @ 1792b4 │ │ │ │ ldr r0, [pc, #24] @ 1792b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r2, r7, r8, ror #1 │ │ │ │ - subeq r1, r7, r0, asr #12 │ │ │ │ - subeq r1, r7, r8, asr r6 │ │ │ │ + subseq r2, r7, r8, lsl #3 │ │ │ │ + subeq r1, r7, r0, ror #13 │ │ │ │ + strdeq r1, [r7], #-104 @ 0xffffff98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1792ec │ │ │ │ ldr r1, [pc, #24] @ 1792f0 │ │ │ │ ldr r0, [pc, #24] @ 1792f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r2, r7, ip, lsl #19 │ │ │ │ - subeq r1, r7, r4, lsl #12 │ │ │ │ - subeq r1, r7, ip, lsl r6 │ │ │ │ + subseq r2, r7, ip, lsr #20 │ │ │ │ + subeq r1, r7, r4, lsr #13 │ │ │ │ + strheq r1, [r7], #-108 @ 0xffffff94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 179328 │ │ │ │ ldr r1, [pc, #24] @ 17932c │ │ │ │ ldr r0, [pc, #24] @ 179330 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r2, r7, r8, lsl #22 │ │ │ │ - subeq r1, r7, r8, asr #11 │ │ │ │ - subeq r1, r7, r0, ror #11 │ │ │ │ + subseq r2, r7, r8, lsr #23 │ │ │ │ + subeq r1, r7, r8, ror #12 │ │ │ │ + subeq r1, r7, r0, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 179364 │ │ │ │ ldr r1, [pc, #24] @ 179368 │ │ │ │ ldr r0, [pc, #24] @ 17936c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r3, r7, ip, lsl r4 │ │ │ │ - subeq r1, r7, ip, lsl #11 │ │ │ │ - subeq r1, r7, r4, lsr #11 │ │ │ │ + ldrheq r3, [r7], #-76 @ 0xffffffb4 │ │ │ │ + subeq r1, r7, ip, lsr #12 │ │ │ │ + subeq r1, r7, r4, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1793a0 │ │ │ │ ldr r1, [pc, #24] @ 1793a4 │ │ │ │ ldr r0, [pc, #24] @ 1793a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - ldrsbeq r3, [r7], #-96 @ 0xffffffa0 │ │ │ │ - subeq r1, r7, r0, asr r5 │ │ │ │ - subeq r1, r7, r8, ror #10 │ │ │ │ + subseq r3, r7, r0, ror r7 │ │ │ │ + strdeq r1, [r7], #-80 @ 0xffffffb0 │ │ │ │ + subeq r1, r7, r8, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1793dc │ │ │ │ ldr r1, [pc, #24] @ 1793e0 │ │ │ │ ldr r0, [pc, #24] @ 1793e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r3, r7, r8, lsl #29 │ │ │ │ - subeq r1, r7, r4, lsl r5 │ │ │ │ - subeq r1, r7, ip, lsr #10 │ │ │ │ + subseq r3, r7, r8, lsr #30 │ │ │ │ + strheq r1, [r7], #-84 @ 0xffffffac │ │ │ │ + subeq r1, r7, ip, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 179418 │ │ │ │ ldr r1, [pc, #24] @ 17941c │ │ │ │ ldr r0, [pc, #24] @ 179420 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r4, r7, ip, ror #15 │ │ │ │ - ldrdeq r1, [r7], #-72 @ 0xffffffb8 │ │ │ │ - strdeq r1, [r7], #-64 @ 0xffffffc0 │ │ │ │ + subseq r4, r7, ip, lsl #17 │ │ │ │ + subeq r1, r7, r8, ror r5 │ │ │ │ + @ instruction: 0x00471590 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 179454 │ │ │ │ ldr r1, [pc, #24] @ 179458 │ │ │ │ ldr r0, [pc, #24] @ 17945c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - ldrheq r4, [r7], #-212 @ 0xffffff2c │ │ │ │ - @ instruction: 0x0047149c │ │ │ │ - strheq r1, [r7], #-68 @ 0xffffffbc │ │ │ │ + subseq r4, r7, r4, asr lr │ │ │ │ + subeq r1, r7, ip, lsr r5 │ │ │ │ + subeq r1, r7, r4, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 179494 │ │ │ │ ldr r1, [pc, #28] @ 179498 │ │ │ │ ldr r0, [pc, #28] @ 17949c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #344 @ 0x158 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00574d9c │ │ │ │ - subseq r9, r0, r0, asr #11 │ │ │ │ - subseq r9, r0, r4, ror #13 │ │ │ │ + subseq r4, r7, ip, lsr lr │ │ │ │ + subseq r9, r0, r0, ror #12 │ │ │ │ + subseq r9, r0, r4, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1794d4 │ │ │ │ ldr r1, [pc, #28] @ 1794d8 │ │ │ │ ldr r0, [pc, #28] @ 1794dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r4, r7, ip, asr lr │ │ │ │ - subseq r9, r0, ip, lsr r7 │ │ │ │ - subseq r9, r0, r4, asr r7 │ │ │ │ + ldrsheq r4, [r7], #-236 @ 0xffffff14 │ │ │ │ + ldrsbeq r9, [r0], #-124 @ 0xffffff84 │ │ │ │ + ldrsheq r9, [r0], #-116 @ 0xffffff8c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 179510 │ │ │ │ ldr r1, [pc, #24] @ 179514 │ │ │ │ ldr r0, [pc, #24] @ 179518 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r4, r7, r8, ror #29 │ │ │ │ - subeq r1, r7, r0, ror #7 │ │ │ │ - strdeq r1, [r7], #-56 @ 0xffffffc8 │ │ │ │ + subseq r4, r7, r8, lsl #31 │ │ │ │ + subeq r1, r7, r0, lsl #9 │ │ │ │ + @ instruction: 0x00471498 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 17954c │ │ │ │ ldr r1, [pc, #24] @ 179550 │ │ │ │ ldr r0, [pc, #24] @ 179554 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r7, r0, lsl #2 │ │ │ │ - subeq r1, r7, r4, lsr #7 │ │ │ │ - subeq ip, r8, r4, lsl fp │ │ │ │ + subseq r5, r7, r0, lsr #3 │ │ │ │ + subeq r1, r7, r4, asr #8 │ │ │ │ + strheq ip, [r8], #-180 @ 0xffffff4c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 17958c │ │ │ │ ldr r1, [pc, #28] @ 179590 │ │ │ │ ldr r0, [pc, #28] @ 179594 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 179598 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r7, r4, asr #1 │ │ │ │ - subseq sl, r0, r8, lsr #8 │ │ │ │ - subseq sl, r0, ip, ror r4 │ │ │ │ + subseq r5, r7, r4, ror #2 │ │ │ │ + subseq sl, r0, r8, asr #9 │ │ │ │ + subseq sl, r0, ip, lsl r5 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1795d0 │ │ │ │ ldr r1, [pc, #28] @ 1795d4 │ │ │ │ ldr r0, [pc, #28] @ 1795d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r7, r0, lsl #1 │ │ │ │ - subeq r1, r7, r4, lsr #6 │ │ │ │ - subeq r1, r7, ip, lsr r3 │ │ │ │ + subseq r5, r7, r0, lsr #2 │ │ │ │ + subeq r1, r7, r4, asr #7 │ │ │ │ + ldrdeq r1, [r7], #-60 @ 0xffffffc4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 179610 │ │ │ │ ldr r1, [pc, #28] @ 179614 │ │ │ │ ldr r0, [pc, #28] @ 179618 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r7, ip, ror #6 │ │ │ │ - subeq r1, r7, r4, ror #5 │ │ │ │ - subeq ip, r8, r4, asr sl │ │ │ │ + subseq r5, r7, ip, lsl #8 │ │ │ │ + subeq r1, r7, r4, lsl #7 │ │ │ │ + strdeq ip, [r8], #-164 @ 0xffffff5c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 179650 │ │ │ │ ldr r1, [pc, #28] @ 179654 │ │ │ │ ldr r0, [pc, #28] @ 179658 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r7, ip, lsr #6 │ │ │ │ - subseq sl, r0, r4, lsl r6 │ │ │ │ - subeq r9, fp, r4, lsr r4 │ │ │ │ + subseq r5, r7, ip, asr #7 │ │ │ │ + ldrheq sl, [r0], #-100 @ 0xffffff9c │ │ │ │ + ldrdeq r9, [fp], #-68 @ 0xffffffbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 179690 │ │ │ │ ldr r1, [pc, #28] @ 179694 │ │ │ │ ldr r0, [pc, #28] @ 179698 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r7, ip, asr #10 │ │ │ │ - subeq r1, r7, r4, ror #4 │ │ │ │ - ldrdeq ip, [r8], #-148 @ 0xffffff6c │ │ │ │ + subseq r5, r7, ip, ror #11 │ │ │ │ + subeq r1, r7, r4, lsl #6 │ │ │ │ + subeq ip, r8, r4, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1796d0 │ │ │ │ ldr r1, [pc, #28] @ 1796d4 │ │ │ │ ldr r0, [pc, #28] @ 1796d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r7, ip, lsl #10 │ │ │ │ - subeq r1, r7, r4, lsr #4 │ │ │ │ - subeq r1, r7, ip, lsr r2 │ │ │ │ + subseq r5, r7, ip, lsr #11 │ │ │ │ + subeq r1, r7, r4, asr #5 │ │ │ │ + ldrdeq r1, [r7], #-44 @ 0xffffffd4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 17970c │ │ │ │ ldr r1, [pc, #24] @ 179710 │ │ │ │ ldr r0, [pc, #24] @ 179714 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r7, r8, lsl #12 │ │ │ │ - subseq sl, r0, ip, asr fp │ │ │ │ - subseq sl, r0, ip, ror #22 │ │ │ │ + subseq r5, r7, r8, lsr #13 │ │ │ │ + ldrsheq sl, [r0], #-188 @ 0xffffff44 │ │ │ │ + subseq sl, r0, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 179748 │ │ │ │ ldr r1, [pc, #24] @ 17974c │ │ │ │ ldr r0, [pc, #24] @ 179750 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r7, r8, lsl r6 │ │ │ │ - subeq r1, r7, r8, lsr #3 │ │ │ │ - subeq r1, r7, r0, asr #3 │ │ │ │ + ldrheq r5, [r7], #-104 @ 0xffffff98 │ │ │ │ + subeq r1, r7, r8, asr #4 │ │ │ │ + subeq r1, r7, r0, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 179784 │ │ │ │ ldr r1, [pc, #24] @ 179788 │ │ │ │ ldr r0, [pc, #24] @ 17978c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r7, r4, lsr #12 │ │ │ │ - subeq r1, r7, ip, ror #2 │ │ │ │ - subeq r1, r7, r4, lsl #3 │ │ │ │ + subseq r5, r7, r4, asr #13 │ │ │ │ + subeq r1, r7, ip, lsl #4 │ │ │ │ + subeq r1, r7, r4, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1797c0 │ │ │ │ ldr r1, [pc, #24] @ 1797c4 │ │ │ │ ldr r0, [pc, #24] @ 1797c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r7, r4, ror #12 │ │ │ │ - subeq r1, r7, r0, lsr r1 │ │ │ │ - subeq ip, r8, r0, lsr #17 │ │ │ │ + subseq r5, r7, r4, lsl #14 │ │ │ │ + ldrdeq r1, [r7], #-16 │ │ │ │ + subeq ip, r8, r0, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 179800 │ │ │ │ ldr r1, [pc, #28] @ 179804 │ │ │ │ ldr r0, [pc, #28] @ 179808 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r7, r4, asr r6 │ │ │ │ - strdeq r1, [r7], #-4 │ │ │ │ - subeq ip, r8, r4, ror #16 │ │ │ │ + ldrsheq r5, [r7], #-100 @ 0xffffff9c │ │ │ │ + @ instruction: 0x00471194 │ │ │ │ + subeq ip, r8, r4, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 179840 │ │ │ │ ldr r1, [pc, #28] @ 179844 │ │ │ │ ldr r0, [pc, #28] @ 179848 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r7, r4, lsl r6 │ │ │ │ - strheq r1, [r7], #-4 │ │ │ │ - subeq r1, r7, ip, asr #1 │ │ │ │ + ldrheq r5, [r7], #-100 @ 0xffffff9c │ │ │ │ + subeq r1, r7, r4, asr r1 │ │ │ │ + subeq r1, r7, ip, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 179880 │ │ │ │ ldr r1, [pc, #28] @ 179884 │ │ │ │ ldr r0, [pc, #28] @ 179888 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r7, r0, lsr r7 │ │ │ │ - subeq r1, r7, r4, ror r0 │ │ │ │ - subeq r1, r7, ip, lsl #1 │ │ │ │ + ldrsbeq r5, [r7], #-112 @ 0xffffff90 │ │ │ │ + subeq r1, r7, r4, lsl r1 │ │ │ │ + subeq r1, r7, ip, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1798bc │ │ │ │ ldr r1, [pc, #24] @ 1798c0 │ │ │ │ ldr r0, [pc, #24] @ 1798c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00575794 │ │ │ │ - subeq r1, r7, r4, lsr r0 │ │ │ │ - subeq ip, r8, r4, lsr #15 │ │ │ │ + subseq r5, r7, r4, lsr r8 │ │ │ │ + ldrdeq r1, [r7], #-4 │ │ │ │ + subeq ip, r8, r4, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1798fc │ │ │ │ ldr r1, [pc, #28] @ 179900 │ │ │ │ ldr r0, [pc, #28] @ 179904 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r7, r8, asr r7 │ │ │ │ - strdeq r0, [r7], #-248 @ 0xffffff08 │ │ │ │ - subeq r1, r7, r0, lsl r0 │ │ │ │ + ldrsheq r5, [r7], #-120 @ 0xffffff88 │ │ │ │ + @ instruction: 0x00471098 │ │ │ │ + strheq r1, [r7], #-0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 17993c │ │ │ │ ldr r1, [pc, #28] @ 179940 │ │ │ │ ldr r0, [pc, #28] @ 179944 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 179948 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r7, ip, lsr #16 │ │ │ │ - subseq fp, r0, r8, asr #3 │ │ │ │ - subseq fp, r0, r0, ror #3 │ │ │ │ + subseq r5, r7, ip, asr #17 │ │ │ │ + subseq fp, r0, r8, ror #4 │ │ │ │ + subseq fp, r0, r0, lsl #5 │ │ │ │ @ instruction: 0x000003be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 179980 │ │ │ │ ldr r1, [pc, #28] @ 179984 │ │ │ │ ldr r0, [pc, #28] @ 179988 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 17998c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r7, r8, ror #15 │ │ │ │ - subseq fp, r0, r4, lsl #3 │ │ │ │ - ldrsbeq fp, [r0], #-16 │ │ │ │ + subseq r5, r7, r8, lsl #17 │ │ │ │ + subseq fp, r0, r4, lsr #4 │ │ │ │ + subseq fp, r0, r0, ror r2 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1799c0 │ │ │ │ ldr r1, [pc, #24] @ 1799c4 │ │ │ │ ldr r0, [pc, #24] @ 1799c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r7, ip, lsl sl │ │ │ │ - subseq fp, r0, ip, asr fp │ │ │ │ - subseq fp, r0, r4, ror fp │ │ │ │ + ldrheq r5, [r7], #-172 @ 0xffffff54 │ │ │ │ + ldrsheq fp, [r0], #-188 @ 0xffffff44 │ │ │ │ + subseq fp, r0, r4, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 179a00 │ │ │ │ ldr r1, [pc, #28] @ 179a04 │ │ │ │ ldr r0, [pc, #28] @ 179a08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #104 @ 0x68 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r7, r0, ror #19 │ │ │ │ - subseq fp, r0, r0, lsr #22 │ │ │ │ - subseq fp, r0, r8, lsr fp │ │ │ │ + subseq r5, r7, r0, lsl #21 │ │ │ │ + subseq fp, r0, r0, asr #23 │ │ │ │ + ldrsbeq fp, [r0], #-184 @ 0xffffff48 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 179a40 │ │ │ │ ldr r1, [pc, #28] @ 179a44 │ │ │ │ ldr r0, [pc, #28] @ 179a48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r7, r0, lsr #19 │ │ │ │ - subseq fp, r0, r0, ror #21 │ │ │ │ - subseq fp, r0, ip, lsl #22 │ │ │ │ + subseq r5, r7, r0, asr #20 │ │ │ │ + subseq fp, r0, r0, lsl #23 │ │ │ │ + subseq fp, r0, ip, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 179a80 │ │ │ │ ldr r1, [pc, #28] @ 179a84 │ │ │ │ ldr r0, [pc, #28] @ 179a88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r7, r0, ror #18 │ │ │ │ - subseq fp, r0, r0, lsr #21 │ │ │ │ - subseq fp, r0, ip, asr #21 │ │ │ │ + subseq r5, r7, r0, lsl #20 │ │ │ │ + subseq fp, r0, r0, asr #22 │ │ │ │ + subseq fp, r0, ip, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 179ac0 │ │ │ │ ldr r1, [pc, #28] @ 179ac4 │ │ │ │ ldr r0, [pc, #28] @ 179ac8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r7, r8, lsl lr │ │ │ │ - subeq r0, r7, r4, lsr lr │ │ │ │ - subeq r0, r7, ip, asr #28 │ │ │ │ + ldrheq r5, [r7], #-232 @ 0xffffff18 │ │ │ │ + ldrdeq r0, [r7], #-228 @ 0xffffff1c │ │ │ │ + subeq r0, r7, ip, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 179b00 │ │ │ │ ldr r1, [pc, #28] @ 179b04 │ │ │ │ ldr r0, [pc, #28] @ 179b08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r7, r4, ror lr │ │ │ │ - strdeq r0, [r7], #-212 @ 0xffffff2c │ │ │ │ - subeq ip, r8, r4, ror #10 │ │ │ │ + subseq r5, r7, r4, lsl pc │ │ │ │ + @ instruction: 0x00470e94 │ │ │ │ + subeq ip, r8, r4, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 179b3c │ │ │ │ ldr r1, [pc, #24] @ 179b40 │ │ │ │ ldr r0, [pc, #24] @ 179b44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r7, r4, ror #31 │ │ │ │ - strheq r0, [r7], #-212 @ 0xffffff2c │ │ │ │ - subeq ip, r8, r4, lsr #10 │ │ │ │ + subseq r6, r7, r4, lsl #1 │ │ │ │ + subeq r0, r7, r4, asr lr │ │ │ │ + subeq ip, r8, r4, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 179b7c │ │ │ │ ldr r1, [pc, #28] @ 179b80 │ │ │ │ ldr r0, [pc, #28] @ 179b84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r5, r7, r8, lsr #31 │ │ │ │ - subeq r0, r7, r8, ror sp │ │ │ │ - @ instruction: 0x00470d90 │ │ │ │ + subseq r6, r7, r8, asr #32 │ │ │ │ + subeq r0, r7, r8, lsl lr │ │ │ │ + subeq r0, r7, r0, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 179bbc │ │ │ │ ldr r1, [pc, #28] @ 179bc0 │ │ │ │ ldr r0, [pc, #28] @ 179bc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r6, r7, r4, asr #8 │ │ │ │ - subeq sl, r7, r0, asr #15 │ │ │ │ - ldrdeq sl, [r7], #-116 @ 0xffffff8c │ │ │ │ + subseq r6, r7, r4, ror #9 │ │ │ │ + subeq sl, r7, r0, ror #16 │ │ │ │ + subeq sl, r7, r4, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 179bf8 │ │ │ │ ldr r1, [pc, #24] @ 179bfc │ │ │ │ ldr r0, [pc, #24] @ 179c00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r6, r7, r0, lsl #10 │ │ │ │ - subeq sp, r7, ip, ror r7 │ │ │ │ - @ instruction: 0x0047d790 │ │ │ │ + subseq r6, r7, r0, lsr #11 │ │ │ │ + subeq sp, r7, ip, lsl r8 │ │ │ │ + subeq sp, r7, r0, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 179c38 │ │ │ │ ldr r1, [pc, #28] @ 179c3c │ │ │ │ ldr r0, [pc, #28] @ 179c40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r6, r7, r4, asr #9 │ │ │ │ - subeq sp, r7, r0, asr #14 │ │ │ │ - @ instruction: 0x0047d790 │ │ │ │ + subseq r6, r7, r4, ror #10 │ │ │ │ + subeq sp, r7, r0, ror #15 │ │ │ │ + subeq sp, r7, r0, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 179c78 │ │ │ │ ldr r1, [pc, #28] @ 179c7c │ │ │ │ ldr r0, [pc, #28] @ 179c80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r6, r7, r4, lsl #9 │ │ │ │ - subeq sp, r7, r0, lsl #14 │ │ │ │ - subeq sp, r7, r0, asr r7 │ │ │ │ + subseq r6, r7, r4, lsr #10 │ │ │ │ + subeq sp, r7, r0, lsr #15 │ │ │ │ + strdeq sp, [r7], #-112 @ 0xffffff90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 179cb4 │ │ │ │ ldr r1, [pc, #24] @ 179cb8 │ │ │ │ ldr r0, [pc, #24] @ 179cbc │ │ │ │ ldr r2, [pc, #24] @ 179cc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r6, r7, r0, lsr #15 │ │ │ │ - subseq lr, r0, ip, lsr #7 │ │ │ │ - subseq lr, r0, r0, asr #8 │ │ │ │ + subseq r6, r7, r0, asr #16 │ │ │ │ + subseq lr, r0, ip, asr #8 │ │ │ │ + subseq lr, r0, r0, ror #9 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 179cf8 │ │ │ │ ldr r1, [pc, #28] @ 179cfc │ │ │ │ ldr r0, [pc, #28] @ 179d00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #420 @ 0x1a4 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r6, r7, r0, lsr #20 │ │ │ │ - subseq lr, r0, ip, lsr #26 │ │ │ │ - subeq r4, fp, r8, lsl r4 │ │ │ │ + subseq r6, r7, r0, asr #21 │ │ │ │ + subseq lr, r0, ip, asr #27 │ │ │ │ + strheq r4, [fp], #-72 @ 0xffffffb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 179d38 │ │ │ │ ldr r1, [pc, #28] @ 179d3c │ │ │ │ ldr r0, [pc, #28] @ 179d40 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 179d44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r6, r7, r0, ror #19 │ │ │ │ - subseq lr, r0, r8, ror #25 │ │ │ │ - ldrdeq r4, [fp], #-52 @ 0xffffffcc │ │ │ │ + subseq r6, r7, r0, lsl #21 │ │ │ │ + subseq lr, r0, r8, lsl #27 │ │ │ │ + subeq r4, fp, r4, ror r4 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 179d7c │ │ │ │ ldr r1, [pc, #28] @ 179d80 │ │ │ │ ldr r0, [pc, #28] @ 179d84 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 179d88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0057699c │ │ │ │ - subseq lr, r0, r4, lsr #25 │ │ │ │ - subseq lr, r0, r4, lsr sp │ │ │ │ + subseq r6, r7, ip, lsr sl │ │ │ │ + subseq lr, r0, r4, asr #26 │ │ │ │ + ldrsbeq lr, [r0], #-212 @ 0xffffff2c │ │ │ │ andeq r0, r0, r5, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 179dc0 │ │ │ │ ldr r1, [pc, #28] @ 179dc4 │ │ │ │ ldr r0, [pc, #28] @ 179dc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #18 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - ldrsheq r7, [r7], #-8 │ │ │ │ - subseq r0, r1, ip, ror #28 │ │ │ │ - subseq r0, r1, r4, lsl #29 │ │ │ │ + @ instruction: 0x00577198 │ │ │ │ + subseq r0, r1, ip, lsl #30 │ │ │ │ + subseq r0, r1, r4, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 179ddc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 179eac │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #8 │ │ │ │ bl 176c18 │ │ │ │ ldr r5, [pc, #156] @ 179eb0 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ - bl 5a03fc │ │ │ │ + bl 5a049c │ │ │ │ ldr r2, [pc, #148] @ 179eb4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [pc, #144] @ 179eb8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r2 │ │ │ │ @@ -2507,574 +2507,574 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str ip, [r4, #52] @ 0x34 │ │ │ │ str ip, [r4] │ │ │ │ str r4, [r4, #4] │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ - bl 5b28f4 │ │ │ │ + bl 5b2994 │ │ │ │ ldr r0, [pc, #40] @ 179ec8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 5e5dd8 │ │ │ │ + b 5e5e78 │ │ │ │ rsbeq fp, r5, r4, ror #3 │ │ │ │ subseq r2, fp, r0, asr sl │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ andeq r3, r0, r8, asr #32 │ │ │ │ andeq sl, r4, ip, lsr #27 │ │ │ │ @ instruction: 0x0004b1b8 │ │ │ │ ldr r0, [pc, #8] @ 179edc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq sp, r4, r8, lsl r4 │ │ │ │ ldr r0, [pc, #8] @ 179ef0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq lr, r4, r8, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 179f04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq lr, r4, r4, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 179f18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq r4, r5, r0, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 179f2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq fp, r5, r0, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 179f40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ strdeq fp, [r5], -ip │ │ │ │ ldr r0, [pc, #8] @ 179f54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq lr, r5, r4, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 179f68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq r1, r6, r0, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 179f7c │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq r3, r6, r4, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 179f90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq r3, r8, ip, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 179fa4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq r3, r8, r4, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 179fb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ muleq r8, ip, r0 │ │ │ │ ldr r0, [pc, #8] @ 179fcc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq r8, r8, r4, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 179fe0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq r9, r8, r0, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 179ff4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ muleq r8, r4, lr │ │ │ │ ldr r0, [pc, #8] @ 17a008 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ @ instruction: 0x0008c6b8 │ │ │ │ ldr r0, [pc, #8] @ 17a01c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ @ instruction: 0x0008cdb4 │ │ │ │ ldr r0, [pc, #8] @ 17a030 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq lr, r8, r8, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 17a044 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq lr, r8, r4, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 17a058 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq r7, r9, r8, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 17a06c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ @ instruction: 0x0009c8bc │ │ │ │ ldr r0, [pc, #8] @ 17a080 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ @ instruction: 0x0009c9bc │ │ │ │ ldr r0, [pc, #8] @ 17a094 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ ldrdeq r2, [sl], -ip │ │ │ │ ldr r0, [pc, #8] @ 17a0a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq r2, sl, ip, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 17a0bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq r3, sl, r0, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 17a0d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq r4, sl, ip, ror #8 │ │ │ │ ldr r0, [pc, #8] @ 17a0e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq r5, sl, r4, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 17a0f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ ldrdeq r6, [sl], -r8 │ │ │ │ ldr r0, [pc, #8] @ 17a10c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq r9, sl, r0, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 17a120 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq r9, sl, r0, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 17a134 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq fp, sl, ip, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 17a148 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq fp, sl, r0, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 17a15c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq fp, sl, r8, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 17a170 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq sp, sl, r8, asr #9 │ │ │ │ ldr r0, [pc, #8] @ 17a184 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq lr, sl, ip, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 17a198 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ strdeq r0, [fp], -r4 │ │ │ │ ldr r0, [pc, #8] @ 17a1ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq r4, fp, r8, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 17a1c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq r5, fp, ip, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 17a1d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq r5, fp, r4, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 17a1e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq sl, fp, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 17a1fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq fp, fp, ip, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 17a210 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq r1, ip, r0, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 17a224 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq r9, ip, ip, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 17a238 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq fp, ip, r0, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 17a24c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq r1, sp, r0, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 17a260 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq r2, sp, r0, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 17a274 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ @ instruction: 0x000df4b4 │ │ │ │ ldr r0, [pc, #8] @ 17a288 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq pc, sp, r8, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 17a29c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq r0, lr, ip, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 17a2b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ ldrdeq r1, [lr], -r4 │ │ │ │ ldr r0, [pc, #8] @ 17a2c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq r2, lr, r8, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 17a2d8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq r2, lr, r8, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 17a2ec │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq r8, lr, ip, lsr #2 │ │ │ │ ldr r0, [pc, #4] @ 17a2fc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 59fd3c │ │ │ │ + b 59fddc │ │ │ │ strheq fp, [r5], #-108 @ 0xffffff94 @ │ │ │ │ ldr r0, [pc, #8] @ 17a310 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andeq r7, pc, ip, ror r9 @ │ │ │ │ ldr r0, [pc, #8] @ 17a324 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andseq r7, r0, r4, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 17a338 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andseq r8, r0, ip, lsr #15 │ │ │ │ ldr r0, [pc, #8] @ 17a34c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andseq r9, r0, r0, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 17a360 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ ldrsheq fp, [r0], -r4 │ │ │ │ ldr r0, [pc, #8] @ 17a374 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andseq fp, r0, r0, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 17a388 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andseq ip, r0, r0, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 17a39c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andseq ip, r0, r8, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 17a3b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andseq sp, r0, r0, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 17a3c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ @ instruction: 0x0010d9d8 │ │ │ │ ldr r0, [pc, #8] @ 17a3d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ @ instruction: 0x0010d9d8 │ │ │ │ ldr r0, [pc, #8] @ 17a3ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ mulseq r0, r0, pc @ │ │ │ │ ldr r0, [pc, #8] @ 17a400 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andseq lr, r0, ip, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 17a414 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andseq pc, r0, r0, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 17a428 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ mulseq r0, r0, r9 │ │ │ │ ldr r0, [pc, #8] @ 17a43c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andseq pc, r0, r0, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 17a450 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andseq r1, r1, r4, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 17a464 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andseq r6, r1, ip, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 17a478 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andseq pc, r1, ip, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 17a48c │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andseq sp, r2, r8, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 17a4a0 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andseq lr, r2, r8, lsr #25 │ │ │ │ ldr r0, [pc, #4] @ 17a4b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 59fd3c │ │ │ │ + b 59fddc │ │ │ │ rsbeq ip, r5, ip, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 17a4c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andseq r5, r4, r8, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 17a4d8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andseq r1, r5, r4, asr #17 │ │ │ │ ldr r0, [pc, #4] @ 17a4e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 59fd3c │ │ │ │ + b 59fddc │ │ │ │ rsbeq ip, r6, r0, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #148] @ 17a598 │ │ │ │ ldr r3, [pc, #148] @ 17a59c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3599a4 │ │ │ │ + bl 359a44 │ │ │ │ ldr r2, [pc, #128] @ 17a5a0 │ │ │ │ ldr r1, [pc, #128] @ 17a5a4 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 58fcfc │ │ │ │ + bl 58fd9c │ │ │ │ ldr r0, [pc, #92] @ 17a5a8 │ │ │ │ ldr r2, [pc, #92] @ 17a5ac │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r1, [pc, #88] @ 17a5b0 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [r0] │ │ │ │ str r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r3, #4 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 58fcfc │ │ │ │ + bl 58fd9c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ subseq r2, fp, r8, ror #6 │ │ │ │ andeq r1, r0, r0, ror #5 │ │ │ │ andeq r2, r0, r0, lsr pc │ │ │ │ - subeq r5, sl, r0, lsr #17 │ │ │ │ + subeq r5, sl, r0, asr #18 │ │ │ │ andeq r1, r0, r0, asr #8 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - subeq r5, sl, ip, ror r8 │ │ │ │ + subeq r5, sl, ip, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 17a5c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ @ instruction: 0x001594fc │ │ │ │ ldr r0, [pc, #8] @ 17a5d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andseq fp, r5, r8, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 17a5ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andseq fp, r5, ip, ror sl │ │ │ │ ldr r0, [pc, #8] @ 17a600 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ @ instruction: 0x0015cdf4 │ │ │ │ ldr r3, [pc, #16] @ 17a61c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #96 @ 0x60 │ │ │ │ strb r2, [r3, #124] @ 0x7c │ │ │ │ - b 59fd3c │ │ │ │ + b 59fddc │ │ │ │ rsbeq ip, r6, r4, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 17a630 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andseq r8, r6, r8, asr #16 │ │ │ │ ldr r0, [pc, #8] @ 17a644 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andseq sp, r6, ip, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 17a658 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andseq lr, r6, r8, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 17a66c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andseq sp, r7, r8, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 17a680 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andseq lr, r7, r4, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 17a694 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andseq pc, r7, r0, ror r5 @ │ │ │ │ ldr r1, [pc, #12] @ 17a6ac │ │ │ │ ldr r2, [pc, #12] @ 17a6b0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #0 │ │ │ │ b 2fbad4 │ │ │ │ - subseq ip, r5, r8, ror #13 │ │ │ │ + subseq ip, r5, r8, lsl #15 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ ldr r0, [pc, #8] @ 17a6c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ @ instruction: 0x001839bc │ │ │ │ ldr r0, [pc, #8] @ 17a6d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andseq r4, r8, r4, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 17a6ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andseq r5, r8, r4, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 17a700 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andseq r8, r8, r0, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 17a714 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ + b 5a2e84 │ │ │ │ andseq sl, r8, r0, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 17a728 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - andseq r9, r9, ip, lsr #16 │ │ │ │ + b 5a2e84 │ │ │ │ + andseq r9, r9, r8, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 17a73c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - andseq sl, r9, r0, asr #8 │ │ │ │ + b 5a2e84 │ │ │ │ + @ instruction: 0x0019a4dc │ │ │ │ ldr r0, [pc, #8] @ 17a750 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - andseq ip, r9, r4, lsl #23 │ │ │ │ + b 5a2e84 │ │ │ │ + andseq ip, r9, r0, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #52] @ 17a7a0 │ │ │ │ ldr r0, [pc, #52] @ 17a7a4 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -3086,514 +3086,514 @@ │ │ │ │ ldr r0, [pc, #28] @ 17a7a8 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ b 175328 │ │ │ │ - andseq r5, ip, r4, lsr r4 │ │ │ │ + @ instruction: 0x001c54d4 │ │ │ │ subseq r3, ip, ip, ror ip │ │ │ │ subseq r3, ip, ip, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 17a7bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - mulseq ip, r8, r8 │ │ │ │ + b 5a2e84 │ │ │ │ + andseq r5, ip, r8, lsr r9 │ │ │ │ ldr r0, [pc, #8] @ 17a7d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - @ instruction: 0x001c5cd0 │ │ │ │ + b 5a2e84 │ │ │ │ + andseq r5, ip, r0, ror sp │ │ │ │ ldr r0, [pc, #8] @ 17a7e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - @ instruction: 0x001e1bfc │ │ │ │ + b 5a2e84 │ │ │ │ + mulseq lr, ip, ip │ │ │ │ ldr r0, [pc, #8] @ 17a7f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - andseq r4, lr, r8, ror #21 │ │ │ │ + b 5a2e84 │ │ │ │ + andseq r4, lr, r8, lsl #23 │ │ │ │ ldr r0, [pc, #8] @ 17a80c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - andseq r6, lr, r8, asr #27 │ │ │ │ + b 5a2e84 │ │ │ │ + andseq r6, lr, r8, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 17a820 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - andseq r7, lr, r4, ror r0 │ │ │ │ + b 5a2e84 │ │ │ │ + andseq r7, lr, r4, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 17a834 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - andseq r8, lr, r8, lsl #15 │ │ │ │ + b 5a2e84 │ │ │ │ + andseq r8, lr, r8, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 17a848 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - mulseq lr, ip, r7 │ │ │ │ + b 5a2e84 │ │ │ │ + andseq r8, lr, ip, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 17a85c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - andseq r8, lr, r0, lsl #24 │ │ │ │ + b 5a2e84 │ │ │ │ + andseq r8, lr, r0, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 17a870 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - andseq sl, lr, r4, asr #7 │ │ │ │ + b 5a2e84 │ │ │ │ + andseq sl, lr, r4, ror #8 │ │ │ │ ldr r0, [pc, #8] @ 17a884 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - andseq fp, lr, r8, lsl #20 │ │ │ │ + b 5a2e84 │ │ │ │ + andseq fp, lr, r8, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 17a898 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - andseq r2, pc, r0, ror #8 │ │ │ │ + b 5a2e84 │ │ │ │ + andseq r2, pc, r0, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 17a8ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - andseq r3, pc, r8, ror r7 @ │ │ │ │ + b 5a2e84 │ │ │ │ + andseq r3, pc, r8, lsl r8 @ │ │ │ │ ldr r0, [pc, #8] @ 17a8c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - mulseq pc, r0, r2 @ │ │ │ │ + b 5a2e84 │ │ │ │ + andseq r9, pc, r0, lsr r3 @ │ │ │ │ ldr r0, [pc, #8] @ 17a8d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eoreq r9, r3, ip, lsl r9 │ │ │ │ + b 5a2e84 │ │ │ │ + @ instruction: 0x002399bc │ │ │ │ ldr r0, [pc, #8] @ 17a8e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eoreq r9, r3, r4, ror #29 │ │ │ │ + b 5a2e84 │ │ │ │ + eoreq r9, r3, r4, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 17a8fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eoreq sl, r3, r0, ror #25 │ │ │ │ + b 5a2e84 │ │ │ │ + eoreq sl, r3, r0, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 17a910 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eoreq fp, r3, r8, asr ip │ │ │ │ + b 5a2e84 │ │ │ │ + strdeq fp, [r3], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 17a924 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - @ instruction: 0x0023c1b4 │ │ │ │ + b 5a2e84 │ │ │ │ + eoreq ip, r3, r4, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 17a938 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eoreq pc, r3, r8, lsl r7 @ │ │ │ │ + b 5a2e84 │ │ │ │ + @ instruction: 0x0023f7b8 │ │ │ │ ldr r0, [pc, #8] @ 17a94c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - @ instruction: 0x002412b8 │ │ │ │ + b 5a2e84 │ │ │ │ + eoreq r1, r4, r8, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 17a960 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eoreq r4, r4, ip, asr #14 │ │ │ │ + b 5a2e84 │ │ │ │ + eoreq r4, r4, ip, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 17a974 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - mlaeq r4, ip, r8, r6 │ │ │ │ + b 5a2e84 │ │ │ │ + eoreq r6, r4, ip, lsr r9 │ │ │ │ ldr r0, [pc, #8] @ 17a988 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - strdeq r7, [r4], -r4 @ │ │ │ │ + b 5a2e84 │ │ │ │ + mlaeq r4, r4, r1, r7 │ │ │ │ ldr r0, [pc, #8] @ 17a99c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eoreq r3, r5, ip, lsl pc │ │ │ │ + b 5a2e84 │ │ │ │ + @ instruction: 0x00253fbc │ │ │ │ ldr r0, [pc, #8] @ 17a9b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eoreq r4, r5, r8, asr #22 │ │ │ │ + b 5a2e84 │ │ │ │ + eoreq r4, r5, r8, ror #23 │ │ │ │ ldr r0, [pc, #8] @ 17a9c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - strdeq r4, [r5], -r0 @ │ │ │ │ + b 5a2e84 │ │ │ │ + mlaeq r5, r0, r0, r5 │ │ │ │ ldr r0, [pc, #8] @ 17a9d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eoreq r5, r5, r8, ror #24 │ │ │ │ + b 5a2e84 │ │ │ │ + eoreq r5, r5, r8, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 17a9ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eoreq r6, r5, r4, asr r0 │ │ │ │ + b 5a2e84 │ │ │ │ + strdeq r6, [r5], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 17aa00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eoreq r6, r5, r4, lsl r8 │ │ │ │ + b 5a2e84 │ │ │ │ + @ instruction: 0x002568b4 │ │ │ │ ldr r0, [pc, #8] @ 17aa14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eoreq sl, r5, r0, asr #29 │ │ │ │ + b 5a2e84 │ │ │ │ + eoreq sl, r5, r0, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 17aa28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eoreq fp, r5, r0, lsl r3 │ │ │ │ + b 5a2e84 │ │ │ │ + @ instruction: 0x0025b3b0 │ │ │ │ ldr r0, [pc, #8] @ 17aa3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eoreq fp, r5, r4, lsl #12 │ │ │ │ + b 5a2e84 │ │ │ │ + eoreq fp, r5, r4, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 17aa50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - strdeq fp, [r5], -r0 @ │ │ │ │ + b 5a2e84 │ │ │ │ + mlaeq r5, r0, r0, ip │ │ │ │ ldr r0, [pc, #8] @ 17aa64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eoreq ip, r5, ip, ror #23 │ │ │ │ + b 5a2e84 │ │ │ │ + eoreq ip, r5, ip, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 17aa78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eoreq r4, r7, r4, ror #15 │ │ │ │ + b 5a2e84 │ │ │ │ + eoreq r4, r7, r4, lsl #17 │ │ │ │ ldr r0, [pc, #4] @ 17aa88 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 59fd3c │ │ │ │ + b 59fddc │ │ │ │ @ instruction: 0x0067d39c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #236] @ 17ab90 │ │ │ │ add r4, pc, r4 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ - bl 40f9b8 │ │ │ │ + bl 40fa58 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ - bl 40f9b8 │ │ │ │ + bl 40fa58 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ - bl 40f9b8 │ │ │ │ + bl 40fa58 │ │ │ │ add r0, r4, #240 @ 0xf0 │ │ │ │ - bl 40f9b8 │ │ │ │ + bl 40fa58 │ │ │ │ add r0, r4, #288 @ 0x120 │ │ │ │ - bl 40f9b8 │ │ │ │ + bl 40fa58 │ │ │ │ add r0, r4, #48 @ 0x30 │ │ │ │ - bl 40f9b8 │ │ │ │ + bl 40fa58 │ │ │ │ mov r0, r4 │ │ │ │ - bl 40f9b8 │ │ │ │ + bl 40fa58 │ │ │ │ add r0, r4, #336 @ 0x150 │ │ │ │ - bl 40f9b8 │ │ │ │ + bl 40fa58 │ │ │ │ add r0, r4, #384 @ 0x180 │ │ │ │ - bl 40f9b8 │ │ │ │ + bl 40fa58 │ │ │ │ add r0, r4, #432 @ 0x1b0 │ │ │ │ - bl 40f9b8 │ │ │ │ + bl 40fa58 │ │ │ │ add r0, r4, #480 @ 0x1e0 │ │ │ │ - bl 40f9b8 │ │ │ │ + bl 40fa58 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 40f9b8 │ │ │ │ + bl 40fa58 │ │ │ │ add r0, r4, #576 @ 0x240 │ │ │ │ - bl 40f9b8 │ │ │ │ + bl 40fa58 │ │ │ │ add r0, r4, #624 @ 0x270 │ │ │ │ - bl 40f9b8 │ │ │ │ + bl 40fa58 │ │ │ │ add r0, r4, #672 @ 0x2a0 │ │ │ │ - bl 40f9b8 │ │ │ │ + bl 40fa58 │ │ │ │ add r0, r4, #720 @ 0x2d0 │ │ │ │ - bl 40f9b8 │ │ │ │ + bl 40fa58 │ │ │ │ add r0, r4, #768 @ 0x300 │ │ │ │ - bl 40f9b8 │ │ │ │ + bl 40fa58 │ │ │ │ add r0, r4, #816 @ 0x330 │ │ │ │ - bl 40f9b8 │ │ │ │ + bl 40fa58 │ │ │ │ add r0, r4, #864 @ 0x360 │ │ │ │ - bl 40f9b8 │ │ │ │ + bl 40fa58 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ - bl 40f9b8 │ │ │ │ + bl 40fa58 │ │ │ │ add r0, r4, #960 @ 0x3c0 │ │ │ │ - bl 40f9b8 │ │ │ │ + bl 40fa58 │ │ │ │ add r0, r4, #1008 @ 0x3f0 │ │ │ │ - bl 40f9b8 │ │ │ │ + bl 40fa58 │ │ │ │ add r0, r4, #1056 @ 0x420 │ │ │ │ - bl 40f9b8 │ │ │ │ + bl 40fa58 │ │ │ │ add r0, r4, #1104 @ 0x450 │ │ │ │ - bl 40f9b8 │ │ │ │ + bl 40fa58 │ │ │ │ add r0, r4, #1152 @ 0x480 │ │ │ │ - bl 40f9b8 │ │ │ │ + bl 40fa58 │ │ │ │ add r0, r4, #1200 @ 0x4b0 │ │ │ │ - bl 40f9b8 │ │ │ │ + bl 40fa58 │ │ │ │ add r0, r4, #1248 @ 0x4e0 │ │ │ │ - bl 40f9b8 │ │ │ │ + bl 40fa58 │ │ │ │ add r0, r4, #1296 @ 0x510 │ │ │ │ - bl 40f9b8 │ │ │ │ + bl 40fa58 │ │ │ │ add r0, r4, #1344 @ 0x540 │ │ │ │ pop {r4, lr} │ │ │ │ - b 40f9b8 │ │ │ │ + b 40fa58 │ │ │ │ subseq r7, sl, r0, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 17aba4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eoreq pc, r9, r0, lsr #10 │ │ │ │ + b 5a2e84 │ │ │ │ + eoreq pc, r9, r0, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 17abb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eoreq pc, r9, ip, ror #18 │ │ │ │ + b 5a2e84 │ │ │ │ + eoreq pc, r9, ip, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 17abcc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eoreq r2, sl, r0, lsr #19 │ │ │ │ + b 5a2e84 │ │ │ │ + eoreq r2, sl, r0, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 17abe0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eoreq r4, sl, ip, lsr #31 │ │ │ │ + b 5a2e84 │ │ │ │ + eoreq r5, sl, ip, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 17abf4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - strdeq r6, [sl], -ip @ │ │ │ │ + b 5a2e84 │ │ │ │ + mlaeq sl, ip, r2, r6 │ │ │ │ ldr r0, [pc, #8] @ 17ac08 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eoreq r1, fp, r4, ror r9 │ │ │ │ + b 5a2e84 │ │ │ │ + eoreq r1, fp, r4, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 17ac1c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - mlaeq fp, ip, sl, r2 │ │ │ │ + b 5a2e84 │ │ │ │ + eoreq r2, fp, ip, lsr fp │ │ │ │ ldr r0, [pc, #8] @ 17ac30 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eoreq r3, fp, r8, asr #8 │ │ │ │ + b 5a2e84 │ │ │ │ + eoreq r3, fp, r8, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 17ac44 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eoreq r7, fp, r8, lsl #20 │ │ │ │ + b 5a2e84 │ │ │ │ + eoreq r7, fp, r8, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 17ac74 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 59fd3c │ │ │ │ + bl 59fddc │ │ │ │ add r0, r4, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5be428 │ │ │ │ + b 5be4c8 │ │ │ │ strdeq sp, [r7], #-20 @ 0xffffffec @ │ │ │ │ ldr r0, [pc, #8] @ 17ac88 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - @ instruction: 0x002c77b8 │ │ │ │ + b 5a2e84 │ │ │ │ + eoreq r7, ip, r8, asr r8 │ │ │ │ ldr r0, [pc, #8] @ 17ac9c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eoreq ip, ip, r4, lsl #31 │ │ │ │ + b 5a2e84 │ │ │ │ + eoreq sp, ip, r4, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 17acb0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eoreq sp, ip, r8, lsl #18 │ │ │ │ + b 5a2e84 │ │ │ │ + eoreq sp, ip, r8, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 17acc4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eoreq r4, sp, ip, asr #19 │ │ │ │ + b 5a2e84 │ │ │ │ + eoreq r4, sp, ip, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 17acd8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eoreq r9, pc, ip, ror sp @ │ │ │ │ + b 5a2e84 │ │ │ │ + eoreq r9, pc, ip, lsl lr @ │ │ │ │ ldr r0, [pc, #8] @ 17acec │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eoreq fp, pc, r8, lsr ip @ │ │ │ │ + b 5a2e84 │ │ │ │ + ldrdeq fp, [pc], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 17ad00 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - mlaeq pc, r4, lr, lr @ │ │ │ │ + b 5a2e84 │ │ │ │ + eoreq lr, pc, r4, lsr pc @ │ │ │ │ ldr r0, [pc, #8] @ 17ad14 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - @ instruction: 0x002fefb8 │ │ │ │ + b 5a2e84 │ │ │ │ + eoreq pc, pc, r8, asr r0 @ │ │ │ │ ldr r0, [pc, #8] @ 17ad28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eoreq pc, pc, r4, lsl #23 │ │ │ │ + b 5a2e84 │ │ │ │ + eoreq pc, pc, r4, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 17ad3c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eorseq r1, r0, r8, lsl r5 │ │ │ │ + b 5a2e84 │ │ │ │ + @ instruction: 0x003015b8 │ │ │ │ ldr r0, [pc, #8] @ 17ad50 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eorseq r4, r0, r8, asr #4 │ │ │ │ + b 5a2e84 │ │ │ │ + eorseq r4, r0, r8, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 17ad64 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eorseq r8, r0, r4, asr r4 │ │ │ │ + b 5a2e84 │ │ │ │ + @ instruction: 0x003084f4 │ │ │ │ ldr r0, [pc, #8] @ 17ad78 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eorseq ip, r0, r4, lsl #7 │ │ │ │ + b 5a2e84 │ │ │ │ + eorseq ip, r0, r4, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 17ad8c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eorseq r3, r1, r8, asr #1 │ │ │ │ + b 5a2e84 │ │ │ │ + eorseq r3, r1, r8, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 17ada0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eorseq r5, r1, r0, lsl #13 │ │ │ │ + b 5a2e84 │ │ │ │ + eorseq r5, r1, r0, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 17adb4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eorseq r5, r1, r0, asr #31 │ │ │ │ + b 5a2e84 │ │ │ │ + eorseq r6, r1, r0, rrx │ │ │ │ ldr r0, [pc, #8] @ 17adc8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eorseq r6, r1, r8, lsl #19 │ │ │ │ + b 5a2e84 │ │ │ │ + eorseq r6, r1, r8, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 17addc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - mlaseq r1, r0, sl, lr │ │ │ │ + b 5a2e84 │ │ │ │ + eorseq lr, r1, r0, lsr fp │ │ │ │ ldr r0, [pc, #8] @ 17adf0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - mlaseq r2, ip, sp, r1 │ │ │ │ + b 5a2e84 │ │ │ │ + eorseq r1, r2, ip, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 17ae04 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eorseq r6, r2, ip, lsr r9 │ │ │ │ + b 5a2e84 │ │ │ │ + @ instruction: 0x003269dc │ │ │ │ ldr r0, [pc, #8] @ 17ae18 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eorseq ip, r2, ip, lsl fp │ │ │ │ + b 5a2e84 │ │ │ │ + @ instruction: 0x0032cbbc │ │ │ │ ldr r0, [pc, #8] @ 17ae2c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eorseq r1, r3, r0, lsr lr │ │ │ │ + b 5a2e84 │ │ │ │ + @ instruction: 0x00331ed0 │ │ │ │ ldr r0, [pc, #8] @ 17ae40 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - mlaseq r3, r0, pc, r1 @ │ │ │ │ + b 5a2e84 │ │ │ │ + eorseq r2, r3, r0, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 17ae54 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eorseq r7, r3, ip, ror #20 │ │ │ │ + b 5a2e84 │ │ │ │ + eorseq r7, r3, ip, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 17ae68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eorseq r5, r4, ip, lsr #24 │ │ │ │ + b 5a2e84 │ │ │ │ + eorseq r5, r4, ip, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 17ae7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eorseq r6, r4, r4, lsr #4 │ │ │ │ + b 5a2e84 │ │ │ │ + eorseq r6, r4, r4, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 17ae90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eorseq r7, r4, ip, asr r6 │ │ │ │ + b 5a2e84 │ │ │ │ + @ instruction: 0x003476fc │ │ │ │ ldr r0, [pc, #8] @ 17aea4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - mlaseq r4, r8, lr, r7 │ │ │ │ + b 5a2e84 │ │ │ │ + eorseq r7, r4, r8, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 17aeb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eorseq r7, r4, r8, lsl #30 │ │ │ │ + b 5a2e84 │ │ │ │ + eorseq r7, r4, r8, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 17aecc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eorseq r8, r4, r8, lsr #4 │ │ │ │ + b 5a2e84 │ │ │ │ + eorseq r8, r4, r8, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 17aee0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eorseq r8, r4, ip, ror #20 │ │ │ │ + b 5a2e84 │ │ │ │ + eorseq r8, r4, ip, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 17aef4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eorseq r9, r4, r0, ror #6 │ │ │ │ + b 5a2e84 │ │ │ │ + eorseq r9, r4, r0, lsl #8 │ │ │ │ ldr r0, [pc, #8] @ 17af08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eorseq lr, r4, r4, ror #4 │ │ │ │ + b 5a2e84 │ │ │ │ + eorseq lr, r4, r4, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 17af1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eorseq lr, r4, r0, lsr #16 │ │ │ │ + b 5a2e84 │ │ │ │ + eorseq lr, r4, r0, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 17af30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eorseq pc, r4, r8, lsr r4 @ │ │ │ │ + b 5a2e84 │ │ │ │ + @ instruction: 0x0034f4d8 │ │ │ │ ldr r0, [pc, #8] @ 17af44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - mlaseq r5, r8, r7, r2 │ │ │ │ + b 5a2e84 │ │ │ │ + eorseq r2, r5, r8, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 17af58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eorseq r3, r5, ip, lsr r1 │ │ │ │ + b 5a2e84 │ │ │ │ + @ instruction: 0x003531dc │ │ │ │ ldr r0, [pc, #8] @ 17af6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - eorseq r3, r5, r4, asr #14 │ │ │ │ + b 5a2e84 │ │ │ │ + eorseq r3, r5, r4, ror #15 │ │ │ │ │ │ │ │ 0017af70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #156] @ 17b024 │ │ │ │ @@ -3617,376 +3617,376 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5a14d4 │ │ │ │ + bl 5a1574 │ │ │ │ ldr r3, [r4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #64] @ 17b038 │ │ │ │ ldr r3, [pc, #44] @ 17b028 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 17b020 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 4d3dd0 │ │ │ │ + bl 4d3e70 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r1, fp, r4, ror #17 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ rsbeq ip, r7, r8, asr #31 │ │ │ │ - @ instruction: 0x00358df8 │ │ │ │ - @ instruction: 0x004e7298 │ │ │ │ + mlaseq r5, r8, lr, r8 │ │ │ │ + subeq r7, lr, r8, lsr r3 │ │ │ │ subseq r1, fp, r4, ror r8 │ │ │ │ ldr r0, [pc, #8] @ 17b04c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r8, lsl #5 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r8, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 17b060 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r4, lsl #5 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r4, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 17b074 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r0, lsl #5 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r0, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 17b088 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, ip, ror r2 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, ip, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 17b09c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r8, ror r2 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r8, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 17b0b0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r4, ror r2 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r4, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 17b0c4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r0, ror r2 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r0, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 17b0d8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, ip, ror #4 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, ip, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 17b0ec │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r8, ror #4 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r8, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 17b100 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r4, ror #4 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r4, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 17b114 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r0, ror #4 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r0, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 17b128 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, ip, asr r2 │ │ │ │ + b 5a2e84 │ │ │ │ + strdeq r8, [r0], #-44 @ 0xffffffd4 │ │ │ │ ldr r0, [pc, #8] @ 17b13c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r8, asr r2 │ │ │ │ + b 5a2e84 │ │ │ │ + strdeq r8, [r0], #-40 @ 0xffffffd8 │ │ │ │ ldr r0, [pc, #8] @ 17b150 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r4, asr r2 │ │ │ │ + b 5a2e84 │ │ │ │ + strdeq r8, [r0], #-36 @ 0xffffffdc │ │ │ │ ldr r0, [pc, #8] @ 17b164 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r0, asr r2 │ │ │ │ + b 5a2e84 │ │ │ │ + strdeq r8, [r0], #-32 @ 0xffffffe0 │ │ │ │ ldr r0, [pc, #8] @ 17b178 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, ip, asr #4 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, ip, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 17b18c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r8, asr #4 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r8, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 17b1a0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r4, asr #4 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r4, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 17b1b4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r0, asr #4 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r0, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 17b1c8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, ip, lsr r2 │ │ │ │ + b 5a2e84 │ │ │ │ + ldrdeq r8, [r0], #-44 @ 0xffffffd4 │ │ │ │ ldr r0, [pc, #8] @ 17b1dc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r8, lsr r2 │ │ │ │ + b 5a2e84 │ │ │ │ + ldrdeq r8, [r0], #-40 @ 0xffffffd8 │ │ │ │ ldr r0, [pc, #8] @ 17b1f0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r4, lsr r2 │ │ │ │ + b 5a2e84 │ │ │ │ + ldrdeq r8, [r0], #-36 @ 0xffffffdc │ │ │ │ ldr r0, [pc, #8] @ 17b204 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r0, lsr r2 │ │ │ │ + b 5a2e84 │ │ │ │ + ldrdeq r8, [r0], #-32 @ 0xffffffe0 │ │ │ │ ldr r0, [pc, #8] @ 17b218 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, ip, lsr #4 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, ip, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 17b22c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r8, lsr #4 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r8, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 17b240 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r4, lsr #4 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r4, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 17b254 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r0, lsr #4 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r0, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 17b268 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, ip, lsl r2 │ │ │ │ + b 5a2e84 │ │ │ │ + strheq r8, [r0], #-44 @ 0xffffffd4 │ │ │ │ ldr r0, [pc, #8] @ 17b27c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r8, lsl r2 │ │ │ │ + b 5a2e84 │ │ │ │ + strheq r8, [r0], #-40 @ 0xffffffd8 │ │ │ │ ldr r0, [pc, #8] @ 17b290 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r4, lsl r2 │ │ │ │ + b 5a2e84 │ │ │ │ + strheq r8, [r0], #-36 @ 0xffffffdc │ │ │ │ ldr r0, [pc, #8] @ 17b2a4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r0, lsl r2 │ │ │ │ + b 5a2e84 │ │ │ │ + strheq r8, [r0], #-32 @ 0xffffffe0 │ │ │ │ ldr r0, [pc, #8] @ 17b2b8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, ip, lsl #4 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, ip, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 17b2cc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r8, lsl #4 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r8, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 17b2e0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r4, lsl #4 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r4, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 17b2f4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r0, lsl #4 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r0, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 17b308 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - strdeq r8, [r0], #-28 @ 0xffffffe4 │ │ │ │ + b 5a2e84 │ │ │ │ + @ instruction: 0x0040829c │ │ │ │ ldr r0, [pc, #8] @ 17b31c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - strdeq r8, [r0], #-24 @ 0xffffffe8 │ │ │ │ + b 5a2e84 │ │ │ │ + @ instruction: 0x00408298 │ │ │ │ ldr r0, [pc, #8] @ 17b330 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - strdeq r8, [r0], #-20 @ 0xffffffec │ │ │ │ + b 5a2e84 │ │ │ │ + @ instruction: 0x00408294 │ │ │ │ ldr r0, [pc, #8] @ 17b344 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - strdeq r8, [r0], #-16 │ │ │ │ + b 5a2e84 │ │ │ │ + @ instruction: 0x00408290 │ │ │ │ ldr r0, [pc, #8] @ 17b358 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, ip, ror #3 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, ip, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 17b36c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r8, ror #3 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r8, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 17b380 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r4, ror #3 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r4, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 17b394 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r0, ror #3 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r0, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 17b3a8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - ldrdeq r8, [r0], #-28 @ 0xffffffe4 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, ip, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 17b3bc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - ldrdeq r8, [r0], #-24 @ 0xffffffe8 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r8, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 17b3d0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - ldrdeq r8, [r0], #-20 @ 0xffffffec │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r4, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 17b3e4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - ldrdeq r8, [r0], #-16 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r0, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 17b3f8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, ip, asr #3 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, ip, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 17b40c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r8, asr #3 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r8, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 17b420 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r4, asr #3 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r4, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 17b434 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r0, asr #3 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r0, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 17b448 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - strheq r8, [r0], #-28 @ 0xffffffe4 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, ip, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 17b45c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - strheq r8, [r0], #-24 @ 0xffffffe8 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r8, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 17b470 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - strheq r8, [r0], #-20 @ 0xffffffec │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r4, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 17b484 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - strheq r8, [r0], #-16 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r0, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 17b498 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, ip, lsr #3 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, ip, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 17b4ac │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r8, lsr #3 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r8, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 17b4c0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r4, lsr #3 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r4, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 17b4d4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r0, lsr #3 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r0, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 17b4e8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - @ instruction: 0x0040819c │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, ip, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 17b4fc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - @ instruction: 0x00408198 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r8, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 17b510 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - @ instruction: 0x00408194 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r4, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 17b524 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - @ instruction: 0x00408190 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r0, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 17b538 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, ip, lsl #3 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, ip, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 17b54c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r8, lsl #3 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r8, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 17b560 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r4, lsl #3 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r4, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 17b574 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, r0, lsl #3 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, r0, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 17b588 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r8, r0, ip, ror r1 │ │ │ │ + b 5a2e84 │ │ │ │ + subeq r8, r0, ip, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #316] @ 17b6e0 │ │ │ │ ldr r2, [pc, #316] @ 17b6e4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -4104,15 +4104,15 @@ │ │ │ │ rsb r2, r2, #31 │ │ │ │ rsb r3, r3, #31 │ │ │ │ str r4, [r0] │ │ │ │ str r2, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ pop {r4, lr} │ │ │ │ - b 59ac40 │ │ │ │ + b 59ace0 │ │ │ │ bl 176498 │ │ │ │ subs r4, r0, #0 │ │ │ │ movle r1, #64 @ 0x40 │ │ │ │ movle r4, r1 │ │ │ │ ble 17b744 │ │ │ │ mov r1, r4 │ │ │ │ b 17b72c │ │ │ │ @@ -4129,61 +4129,61 @@ │ │ │ │ ldr r0, [pc, #40] @ 17b7f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ rsbeq lr, r7, r8, lsl #16 │ │ │ │ - subseq r4, r7, r0, lsr r0 │ │ │ │ - subseq sl, r0, r4, asr #8 │ │ │ │ - subseq sl, r0, r0, ror r4 │ │ │ │ - subseq r4, r7, r0, lsl r0 │ │ │ │ - subseq sl, r0, r4, lsr #8 │ │ │ │ - subseq sl, r0, r4, lsr r4 │ │ │ │ + ldrsbeq r4, [r7], #-0 │ │ │ │ + subseq sl, r0, r4, ror #9 │ │ │ │ + subseq sl, r0, r0, lsl r5 │ │ │ │ + ldrheq r4, [r7], #-0 │ │ │ │ + subseq sl, r0, r4, asr #9 │ │ │ │ + ldrsbeq sl, [r0], #-68 @ 0xffffffbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #28] @ 17b830 │ │ │ │ ldr r1, [pc, #28] @ 17b834 │ │ │ │ ldr r0, [pc, #28] @ 17b838 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5e5df0 │ │ │ │ + bl 5e5e90 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5af9dc │ │ │ │ - subeq r4, r3, ip, lsr #5 │ │ │ │ - strheq r3, [r3], #-172 @ 0xffffff54 │ │ │ │ - subeq r3, r3, r8, lsr fp │ │ │ │ + b 5afa7c │ │ │ │ + subeq r4, r3, ip, asr #6 │ │ │ │ + subeq r3, r3, ip, asr fp │ │ │ │ + ldrdeq r3, [r3], #-184 @ 0xffffff48 │ │ │ │ ldr r0, [pc, #8] @ 17b84c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #12 │ │ │ │ - b 59fd3c │ │ │ │ + b 59fddc │ │ │ │ strheq lr, [r7], #-136 @ 0xffffff78 @ │ │ │ │ ldr r0, [pc, #8] @ 17b860 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq r1, r4, r4, lsl r5 │ │ │ │ + b 5a2e84 │ │ │ │ + strheq r1, [r4], #-84 @ 0xffffffac │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #232] @ 17b964 │ │ │ │ ldr r3, [pc, #232] @ 17b968 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #228] @ 17b96c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 59fd3c │ │ │ │ + bl 59fddc │ │ │ │ ldr r0, [pc, #200] @ 17b970 │ │ │ │ mov r4, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -4214,29 +4214,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ - bl 598844 │ │ │ │ + bl 5988e4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 17b8cc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #44] @ 17b97c │ │ │ │ cmp r3, r2 │ │ │ │ asrgt r3, r3, #1 │ │ │ │ subgt r4, r3, #2496 @ 0x9c0 │ │ │ │ subgt r4, r4, #4 │ │ │ │ b 17b8d0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsheq r0, [fp], #-240 @ 0xffffff10 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ rsbeq lr, r7, ip, lsr #18 │ │ │ │ - subseq ip, r0, ip, asr #9 │ │ │ │ + subseq ip, r0, ip, ror #10 │ │ │ │ ldrdeq lr, [r7], #-136 @ 0xffffff78 @ │ │ │ │ subseq r0, fp, r0, lsl #31 │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ ldr r3, [pc, #36] @ 17b9ac │ │ │ │ ldr r2, [pc, #36] @ 17b9b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -4244,35 +4244,35 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ str r2, [r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @ instruction: 0x0067e89c │ │ │ │ - subeq sl, r4, ip, ror pc │ │ │ │ + subeq fp, r4, ip, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 17b9c4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ - b 59fd3c │ │ │ │ + b 59fddc │ │ │ │ rsbeq lr, r7, r4, ror r8 │ │ │ │ ldr r0, [pc, #8] @ 17b9d8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq lr, r5, ip, rrx │ │ │ │ + b 5a2e84 │ │ │ │ + subeq lr, r5, ip, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 17b9ec │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq lr, r5, r8, rrx │ │ │ │ + b 5a2e84 │ │ │ │ + subeq lr, r5, r8, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 17ba00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a2de4 │ │ │ │ - subeq lr, r5, r4, lsl r4 │ │ │ │ + b 5a2e84 │ │ │ │ + strheq lr, [r5], #-68 @ 0xffffffbc │ │ │ │ │ │ │ │ 0017ba04 <_start@@Base>: │ │ │ │ mov fp, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r1} @ (ldr r1, [sp], #4) │ │ │ │ mov r2, sp │ │ │ │ push {r2} @ (str r2, [sp, #-4]!) │ │ │ │ @@ -4451,15 +4451,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl 36f6bc │ │ │ │ + bl 36f75c │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ rsbeq r8, r5, r8, lsr sp │ │ │ │ │ │ │ │ @@ -4522,24 +4522,24 @@ │ │ │ │ cmp r3, #108 @ 0x6c │ │ │ │ beq 17be48 │ │ │ │ add r3, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 17bd9c │ │ │ │ ldr r0, [pc, #392] @ 17bf78 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ strb r3, [r4] │ │ │ │ - bl 3746dc │ │ │ │ + bl 37477c │ │ │ │ ldr r2, [pc, #372] @ 17bf7c │ │ │ │ ldr r3, [pc, #344] @ 17bf64 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -4625,23 +4625,23 @@ │ │ │ │ b 17bde8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r0, fp, r0, ror fp │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r0, fp, ip, asr #22 │ │ │ │ andeq r1, r0, r0, lsl #1 │ │ │ │ rsbeq r8, r5, r4, lsl #25 │ │ │ │ - subeq sl, r6, ip, lsr #2 │ │ │ │ + subeq sl, r6, ip, asr #3 │ │ │ │ rsbeq r8, r5, r4, ror #23 │ │ │ │ subseq r0, fp, r4, ror #20 │ │ │ │ rsbeq r8, r5, ip, asr fp │ │ │ │ - subeq fp, sl, ip, lsl r6 │ │ │ │ + strheq fp, [sl], #-108 @ 0xffffff94 │ │ │ │ rsbeq r8, r5, ip, lsl #22 │ │ │ │ - subeq sl, r9, ip, asr #1 │ │ │ │ + subeq sl, r9, ip, ror #2 │ │ │ │ rsbeq r8, r5, r0, asr #21 │ │ │ │ - subeq r9, r6, r0, lsl #31 │ │ │ │ + subeq sl, r6, r0, lsr #32 │ │ │ │ │ │ │ │ 0017bf98 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r1, [pc, #228] @ 17c088 │ │ │ │ cmp r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ beq 17c060 │ │ │ │ @@ -4685,39 +4685,39 @@ │ │ │ │ bls 17c054 │ │ │ │ ldr r3, [r4] │ │ │ │ ldrb r3, [r3, #32] │ │ │ │ cmp r3, #67 @ 0x43 │ │ │ │ beq 17c064 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 3751f4 │ │ │ │ - b 3751f4 │ │ │ │ + b 375294 │ │ │ │ + b 375294 │ │ │ │ ldr r0, [pc, #48] @ 17c09c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 36f6bc │ │ │ │ + b 36f75c │ │ │ │ mov r0, #22 │ │ │ │ b 17c00c │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ b 17c00c │ │ │ │ subseq r0, fp, r8, asr #17 │ │ │ │ rsbeq r8, r5, r0, lsl sl │ │ │ │ - subseq r0, r1, r2, asr #22 │ │ │ │ + subseq r0, r1, r2, ror #23 │ │ │ │ andeq r1, r0, r0, lsl #1 │ │ │ │ rsbeq r8, r5, r4, lsr #19 │ │ │ │ - subeq r9, r6, r4, ror #28 │ │ │ │ + subeq r9, r6, r4, lsl #30 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #712] @ 0x2c8 │ │ │ │ asr r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 17c0c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subseq ip, r8, r8, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #308] @ 17c210 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -4752,15 +4752,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 1772f0 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 35e9c4 │ │ │ │ + bl 35ea64 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ bl 1774a0 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 17c1c4 │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r6 │ │ │ │ @@ -4774,15 +4774,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -4795,22 +4795,22 @@ │ │ │ │ ldr r0, [pc, #48] @ 17c230 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ rsbeq r8, r5, r0, lsl #20 │ │ │ │ - ldrdeq sl, [fp], #-144 @ 0xffffff70 │ │ │ │ - subeq sl, fp, r8, lsr #19 │ │ │ │ - ldrsheq r0, [r1], #-144 @ 0xffffff70 │ │ │ │ - subeq r9, r6, r0, ror #26 │ │ │ │ - subeq r9, r6, r8, lsr #26 │ │ │ │ - @ instruction: 0x00510994 │ │ │ │ - ldrdeq r9, [r6], #-192 @ 0xffffff40 │ │ │ │ - subeq r9, r6, r4, ror #25 │ │ │ │ + subeq sl, fp, r0, ror sl │ │ │ │ + subeq sl, fp, r8, asr #20 │ │ │ │ + @ instruction: 0x00510a90 │ │ │ │ + subeq r9, r6, r0, lsl #28 │ │ │ │ + subeq r9, r6, r8, asr #27 │ │ │ │ + subseq r0, r1, r4, lsr sl │ │ │ │ + subeq r9, r6, r0, ror sp │ │ │ │ + subeq r9, r6, r4, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #108] @ 17c2b8 │ │ │ │ ldr r2, [pc, #108] @ 17c2bc │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -4823,19 +4823,19 @@ │ │ │ │ bl 17e908 │ │ │ │ ldr r0, [r4, #616] @ 0x268 │ │ │ │ cmp r0, #0 │ │ │ │ beq 17c280 │ │ │ │ mov r1, #1 │ │ │ │ bl 174f2c │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl 5b9658 │ │ │ │ + bl 5b96f8 │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl 59fd94 │ │ │ │ + bl 59fe34 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 5a07f0 │ │ │ │ + bl 5a0890 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ b 1753dc │ │ │ │ ldr r0, [r0, #708] @ 0x2c4 │ │ │ │ bl 1753dc │ │ │ │ @@ -4844,33 +4844,33 @@ │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 360c44 │ │ │ │ + bl 360ce4 │ │ │ │ ldr r6, [pc, #144] @ 17c374 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ cmp r0, #0 │ │ │ │ beq 17c330 │ │ │ │ mov r0, r5 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #112] @ 17c378 │ │ │ │ ldr r2, [pc, #112] @ 17c37c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ cmp r0, #0 │ │ │ │ ldrbne r3, [r0, #153] @ 0x99 │ │ │ │ strbne r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 17c35c │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -4883,17 +4883,17 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 26832c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 268e20 │ │ │ │ - @ instruction: 0x0046a19c │ │ │ │ - subseq r0, r1, r8, lsl #17 │ │ │ │ - subeq r9, r6, r8, lsl ip │ │ │ │ + subeq sl, r6, ip, lsr r2 │ │ │ │ + subseq r0, r1, r8, lsr #18 │ │ │ │ + strheq r9, [r6], #-200 @ 0xffffff38 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #264] @ 17c4a8 │ │ │ │ @@ -4903,35 +4903,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #248] @ 17c4ac │ │ │ │ ldr r1, [pc, #248] @ 17c4b0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r2, [pc, #228] @ 17c4b4 │ │ │ │ ldr r1, [pc, #228] @ 17c4b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #92 @ 0x5c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r2, [pc, #196] @ 17c4bc │ │ │ │ ldr r1, [pc, #196] @ 17c4c0 │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r2, [pc, #164] @ 17c4c4 │ │ │ │ ldr r3, [pc, #164] @ 17c4c8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ ldr r2, [pc, #148] @ 17c4cc │ │ │ │ @@ -4960,21 +4960,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsheq r0, [r1], #-112 @ 0xffffff90 │ │ │ │ - @ instruction: 0x00469b90 │ │ │ │ - subeq r8, r8, r8, ror #14 │ │ │ │ - @ instruction: 0x00469b90 │ │ │ │ - subeq r9, r6, r8, lsr #23 │ │ │ │ - subeq r9, r6, ip, lsl #23 │ │ │ │ - strdeq r8, [sl], #-132 @ 0xffffff7c │ │ │ │ + @ instruction: 0x00510890 │ │ │ │ + subeq r9, r6, r0, lsr ip │ │ │ │ + subeq r8, r8, r8, lsl #16 │ │ │ │ + subeq r9, r6, r0, lsr ip │ │ │ │ + subeq r9, r6, r8, asr #24 │ │ │ │ + subeq r9, r6, ip, lsr #24 │ │ │ │ + @ instruction: 0x004a8994 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ @@ -4987,54 +4987,54 @@ │ │ │ │ ldr r5, [pc, #308] @ 17c634 │ │ │ │ add r8, pc, r8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r8, #124 @ 0x7c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ mov r2, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ bl 2084bc │ │ │ │ mov r0, r4 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ str r8, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ mov r5, #0 │ │ │ │ mvn r8, #0 │ │ │ │ mvn r9, #0 │ │ │ │ ldr r6, [pc, #216] @ 17c638 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 372010 │ │ │ │ + bl 3720b0 │ │ │ │ add r2, r4, #720 @ 0x2d0 │ │ │ │ mov r3, #1 │ │ │ │ strd r8, [r2, #-8] │ │ │ │ mov r0, #4 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ str r5, [r4, #604] @ 0x25c │ │ │ │ str r5, [r4, #600] @ 0x258 │ │ │ │ bl 175100 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ mov r0, #56 @ 0x38 │ │ │ │ bl 175100 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 5a06e8 │ │ │ │ + bl 5a0788 │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl 59fd3c │ │ │ │ + bl 59fddc │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl 5b9644 │ │ │ │ + bl 5b96e4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r2, #588]! @ 0x24c │ │ │ │ str r2, [r4, #592] @ 0x250 │ │ │ │ str r5, [r3, #636]! @ 0x27c │ │ │ │ str r3, [r4, #640] @ 0x280 │ │ │ │ mov r3, r4 │ │ │ │ @@ -5057,17 +5057,17 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1c5358 │ │ │ │ str r0, [r4, #708] @ 0x2c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 1c5360 │ │ │ │ - @ instruction: 0x00510694 │ │ │ │ - subeq r9, r6, ip, ror sl │ │ │ │ - strdeq r8, [sl], #-116 @ 0xffffff8c │ │ │ │ + subseq r0, r1, r4, lsr r7 │ │ │ │ + subeq r9, r6, ip, lsl fp │ │ │ │ + @ instruction: 0x004a8894 │ │ │ │ subseq r0, fp, r0, lsl r3 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #68] @ 17c69c │ │ │ │ @@ -5079,18 +5079,18 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne 17c694 │ │ │ │ mov r0, r4 │ │ │ │ bl 208620 │ │ │ │ mov r0, r4 │ │ │ │ bl 17e13c │ │ │ │ mov r0, r4 │ │ │ │ - bl 340358 │ │ │ │ + bl 3403f8 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 32978c │ │ │ │ + b 32982c │ │ │ │ bl 1c5374 │ │ │ │ b 17c670 │ │ │ │ subseq r0, fp, r4, lsl r2 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -5121,18 +5121,18 @@ │ │ │ │ strb r3, [r4, #126] @ 0x7e │ │ │ │ str r2, [r4, #132] @ 0x84 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ b 2683a4 │ │ │ │ ldr r1, [r0, #712] @ 0x2c8 │ │ │ │ ldr r0, [pc, #92] @ 17c788 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r7, [r3, #172] @ 0xac │ │ │ │ - bl 5b090c │ │ │ │ + bl 5b09ac │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 17c6d4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ beq 17c774 │ │ │ │ mov r0, r4 │ │ │ │ @@ -5140,19 +5140,19 @@ │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5b0914 │ │ │ │ + bl 5b09b4 │ │ │ │ b 17c6d4 │ │ │ │ ldrheq r0, [fp], #-16 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ - subeq r9, r6, r8, ror r8 │ │ │ │ + subeq r9, r6, r8, lsl r9 │ │ │ │ │ │ │ │ 0017c78c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #128] @ 17c824 │ │ │ │ @@ -5216,29 +5216,29 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 368754 │ │ │ │ + bl 3687f4 │ │ │ │ ldr ip, [pc, #160] @ 17c93c │ │ │ │ ldr r2, [pc, #160] @ 17c940 │ │ │ │ ldr r1, [pc, #160] @ 17c944 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3604b0 │ │ │ │ + bl 360550 │ │ │ │ cmp r0, r5 │ │ │ │ beq 17c918 │ │ │ │ ldr r2, [pc, #108] @ 17c948 │ │ │ │ ldr r3, [pc, #88] @ 17c938 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -5251,25 +5251,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsheq pc, [sl], #-252 @ 0xffffff04 @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - ldrsheq r0, [r1], #-32 @ 0xffffffe0 │ │ │ │ - @ instruction: 0x0046969c │ │ │ │ - subeq r8, r8, r4, ror r2 │ │ │ │ + @ instruction: 0x00510390 │ │ │ │ + subeq r9, r6, ip, lsr r7 │ │ │ │ + subeq r8, r8, r4, lsl r3 │ │ │ │ @ instruction: 0x005aff90 │ │ │ │ │ │ │ │ 0017c94c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -5293,25 +5293,25 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 268ae0 │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ and r3, r3, r4 │ │ │ │ str r3, [r5, #136] @ 0x88 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 268b84 │ │ │ │ - subeq r9, r6, r0, lsr r5 │ │ │ │ + ldrdeq r9, [r6], #-80 @ 0xffffffb0 │ │ │ │ │ │ │ │ 0017c9c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, r0 │ │ │ │ strb r3, [r0, #127] @ 0x7f │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ mvn r3, #0 │ │ │ │ add r0, r4, #8704 @ 0x2200 │ │ │ │ strh r3, [r0, #58] @ 0x3a │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -5360,16 +5360,16 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ ldr r4, [pc, #308] @ 17cbe4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 367224 │ │ │ │ - bl 3604a4 │ │ │ │ + bl 3672c4 │ │ │ │ + bl 360544 │ │ │ │ ldr r3, [pc, #296] @ 17cbe8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 17cb10 │ │ │ │ ldr r2, [pc, #276] @ 17cbec │ │ │ │ @@ -5407,22 +5407,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 17cbfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 17cad0 │ │ │ │ ldr r2, [pc, #104] @ 17cc00 │ │ │ │ ldr r3, [pc, #60] @ 17cbd8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -5430,64 +5430,64 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 17cbcc │ │ │ │ ldr r0, [pc, #72] @ 17cc04 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subseq r0, r1, r4, lsr #2 │ │ │ │ + subseq r0, r1, r4, asr #3 │ │ │ │ subseq pc, sl, ip, ror #27 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - strheq r9, [r6], #-64 @ 0xffffffc0 │ │ │ │ - subeq r8, r8, ip, lsl #1 │ │ │ │ + subeq r9, r6, r0, asr r5 │ │ │ │ + subeq r8, r8, ip, lsr #2 │ │ │ │ ldrheq pc, [sl], #-208 @ 0xffffff30 @ │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ @ instruction: 0x005afd94 │ │ │ │ andeq r3, r0, r4, asr #6 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq r9, r6, r0, lsr r4 │ │ │ │ + ldrdeq r9, [r6], #-64 @ 0xffffffc0 │ │ │ │ ldrsbeq pc, [sl], #-196 @ 0xffffff3c @ │ │ │ │ - subeq r9, r6, r4, lsl r4 │ │ │ │ + strheq r9, [r6], #-68 @ 0xffffffbc │ │ │ │ │ │ │ │ 0017cc08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #236] @ 17cd0c │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 367750 │ │ │ │ + bl 3677f0 │ │ │ │ ldr r2, [pc, #216] @ 17cd10 │ │ │ │ ldr r1, [pc, #216] @ 17cd14 │ │ │ │ add ip, r6, #112 @ 0x70 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 17ccd4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 17ccf0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 366f38 │ │ │ │ + bl 366fd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 17ccb0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367730 │ │ │ │ + bl 3677d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 17ccb0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -5513,29 +5513,29 @@ │ │ │ │ ldr r1, [pc, #40] @ 17cd20 │ │ │ │ ldr r0, [pc, #40] @ 17cd24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #148 @ 0x94 │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq pc, r0, r8, ror #30 │ │ │ │ - subeq r9, r6, r8, asr #6 │ │ │ │ - strheq r8, [sl], #-4 │ │ │ │ - strdeq r9, [r6], #-20 @ 0xffffffec │ │ │ │ - subeq r9, r6, r0, lsl #6 │ │ │ │ - ldrdeq r9, [r6], #-24 @ 0xffffffe8 │ │ │ │ - strdeq r9, [r6], #-40 @ 0xffffffd8 │ │ │ │ + subseq r0, r1, r8 │ │ │ │ + subeq r9, r6, r8, ror #7 │ │ │ │ + subeq r8, sl, r4, asr r1 │ │ │ │ + @ instruction: 0x00469294 │ │ │ │ + subeq r9, r6, r0, lsr #7 │ │ │ │ + subeq r9, r6, r8, ror r2 │ │ │ │ + @ instruction: 0x00469398 │ │ │ │ │ │ │ │ 0017cd28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 34028c │ │ │ │ + bl 34032c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 17cd58 │ │ │ │ mov r0, r5 │ │ │ │ bl 17dfd8 │ │ │ │ mov r0, r5 │ │ │ │ bl 208548 │ │ │ │ mov r0, r4 │ │ │ │ @@ -5550,35 +5550,35 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 208620 │ │ │ │ mov r0, r4 │ │ │ │ bl 17e13c │ │ │ │ mov r0, r4 │ │ │ │ - bl 340358 │ │ │ │ + bl 3403f8 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 32978c │ │ │ │ + b 32982c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #312] @ 17cefc │ │ │ │ ldr r2, [pc, #312] @ 17cf00 │ │ │ │ ldr r1, [pc, #312] @ 17cf04 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 175808 │ │ │ │ ldrb r3, [r5, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 17ce80 │ │ │ │ @@ -5641,46 +5641,46 @@ │ │ │ │ b 17ce38 │ │ │ │ ldr r1, [pc, #56] @ 17cf24 │ │ │ │ ldr r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 175a90 │ │ │ │ b 17ce2c │ │ │ │ - subseq pc, r0, r0, ror lr @ │ │ │ │ - subeq r9, r6, r8, asr r1 │ │ │ │ - subeq r9, r6, r4, lsr #13 │ │ │ │ + subseq pc, r0, r0, lsl pc @ │ │ │ │ + strdeq r9, [r6], #-24 @ 0xffffffe8 │ │ │ │ + subeq r9, r6, r4, asr #14 │ │ │ │ + subeq r9, r6, r4, lsl #6 │ │ │ │ + subeq r9, r6, ip, lsl #6 │ │ │ │ + subeq r9, r6, r8, lsl #6 │ │ │ │ + subeq r9, r6, r0, ror r2 │ │ │ │ + subeq r9, r6, r4, ror #4 │ │ │ │ + @ instruction: 0x00469290 │ │ │ │ subeq r9, r6, r4, ror #4 │ │ │ │ - subeq r9, r6, ip, ror #4 │ │ │ │ - subeq r9, r6, r8, ror #4 │ │ │ │ - ldrdeq r9, [r6], #-16 │ │ │ │ - subeq r9, r6, r4, asr #3 │ │ │ │ - strdeq r9, [r6], #-16 │ │ │ │ - subeq r9, r6, r4, asr #3 │ │ │ │ - @ instruction: 0x0046919c │ │ │ │ + subeq r9, r6, ip, lsr r2 │ │ │ │ │ │ │ │ 0017cf28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #2164] @ 17d7c8 │ │ │ │ ldr r2, [pc, #2164] @ 17d7cc │ │ │ │ ldr r1, [pc, #2164] @ 17d7d0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldrb fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ ldrne r3, [r4, #8] │ │ │ │ streq fp, [sp, #28] │ │ │ │ strne r3, [sp, #28] │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ mov r8, r0 │ │ │ │ @@ -5875,15 +5875,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 17d2e0 │ │ │ │ ldr fp, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ orrs r0, fp, r0 │ │ │ │ bne 17d090 │ │ │ │ ldr r3, [pc, #1316] @ 17d7e0 │ │ │ │ ldr ip, [pc, #1316] @ 17d7e4 │ │ │ │ @@ -5891,15 +5891,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -5938,15 +5938,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ mul r1, fp, r1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ mul r3, ip, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul r5, r3, r5 │ │ │ │ @@ -5988,15 +5988,15 @@ │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #240 @ 0xf0 │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 1753dc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne 17d6e0 │ │ │ │ @@ -6007,15 +6007,15 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r5, r3 │ │ │ │ cmp r2, #1 │ │ │ │ movcc r2, #1 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mul r2, r3, r2 │ │ │ │ mov r1, r2 │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ str r0, [sp, #32] │ │ │ │ b 17d3a0 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r3, [pc, #820] @ 17d7f8 │ │ │ │ ldr r1, [r8, #52] @ 0x34 │ │ │ │ ldr ip, [pc, #816] @ 17d7fc │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -6024,15 +6024,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #248 @ 0xf8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 17d2e0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 17d120 │ │ │ │ ldr r3, [pc, #752] @ 17d804 │ │ │ │ @@ -6041,15 +6041,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 17d2e0 │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #92] @ 0x5c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 17d140 │ │ │ │ ldr r3, [pc, #696] @ 17d810 │ │ │ │ @@ -6058,15 +6058,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 17d2e0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sl, #188] @ 0xbc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sl, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sl, #208] @ 0xd0 │ │ │ │ @@ -6095,15 +6095,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #231 @ 0xe7 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 17d464 │ │ │ │ ldr r1, [r4, #72] @ 0x48 │ │ │ │ cmp r1, #2 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ sbcs r1, r1, #0 │ │ │ │ blt 17d160 │ │ │ │ ldr r3, [pc, #504] @ 17d828 │ │ │ │ @@ -6112,15 +6112,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 17d2e0 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ sbcs r2, r2, #0 │ │ │ │ blt 17d180 │ │ │ │ ldr r3, [pc, #448] @ 17d834 │ │ │ │ @@ -6129,15 +6129,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #150 @ 0x96 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 17d2e0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #2 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 17d1a0 │ │ │ │ ldr r3, [pc, #392] @ 17d840 │ │ │ │ @@ -6146,15 +6146,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #158 @ 0x9e │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 17d2e0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ bne 17d72c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 17d364 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -6164,15 +6164,15 @@ │ │ │ │ mul r1, r5, r1 │ │ │ │ cmp r3, #1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ str r0, [sp, #32] │ │ │ │ b 17d3a0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ bne 17d3a0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ @@ -6181,15 +6181,15 @@ │ │ │ │ mul r1, r6, r1 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, fp, r1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b 17d3a0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ streq r1, [sp, #24] │ │ │ │ beq 17d580 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -6206,47 +6206,47 @@ │ │ │ │ str r9, [sl, #200] @ 0xc8 │ │ │ │ str fp, [sl, #204] @ 0xcc │ │ │ │ str r3, [sl, #180] @ 0xb4 │ │ │ │ str r5, [sl, #216] @ 0xd8 │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ strb r3, [r8, #179] @ 0xb3 │ │ │ │ b 17d418 │ │ │ │ - subseq pc, r0, r0, ror #25 │ │ │ │ - subeq r8, r6, r8, asr #31 │ │ │ │ - subeq r9, r6, ip, lsl r5 │ │ │ │ - ldrheq pc, [r0], #-152 @ 0xffffff68 @ │ │ │ │ - ldrdeq r9, [r6], #-0 │ │ │ │ - subeq r8, r6, r0, ror sp │ │ │ │ - subseq pc, r0, r8, ror r9 @ │ │ │ │ - subeq r8, r6, r8, lsl lr │ │ │ │ - subeq r8, r6, r4, lsr sp │ │ │ │ - ldrsheq pc, [r0], #-124 @ 0xffffff84 @ │ │ │ │ - subeq r8, r6, r8, ror #28 │ │ │ │ - strheq r8, [r6], #-184 @ 0xffffff48 │ │ │ │ - subseq pc, r0, r4, ror #14 │ │ │ │ - subeq r8, r6, r8, lsr lr │ │ │ │ - subeq r8, r6, ip, lsl fp │ │ │ │ - subseq pc, r0, ip, lsl r7 @ │ │ │ │ - subeq r8, r6, ip, lsl #24 │ │ │ │ - ldrdeq r8, [r6], #-172 @ 0xffffff54 │ │ │ │ - ldrsbeq pc, [r0], #-104 @ 0xffffff98 @ │ │ │ │ - subeq r8, r6, r4, lsl #24 │ │ │ │ - @ instruction: 0x00468a98 │ │ │ │ - subseq pc, r0, r0, asr r6 @ │ │ │ │ - subeq r8, r6, r4, ror #24 │ │ │ │ - subeq r8, r6, r0, lsl sl │ │ │ │ - subseq pc, r0, r0, lsl #12 │ │ │ │ - subeq r8, r6, r8, ror #22 │ │ │ │ - subeq r8, r6, r0, asr #19 │ │ │ │ - ldrheq pc, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ - subeq r8, r6, ip, asr fp │ │ │ │ - subeq r8, r6, ip, ror r9 │ │ │ │ - subseq pc, r0, r8, ror r5 @ │ │ │ │ - subeq r8, r6, r0, asr fp │ │ │ │ - subeq r8, r6, r8, lsr r9 │ │ │ │ + subseq pc, r0, r0, lsl #27 │ │ │ │ + subeq r9, r6, r8, rrx │ │ │ │ + strheq r9, [r6], #-92 @ 0xffffffa4 │ │ │ │ + subseq pc, r0, r8, asr sl @ │ │ │ │ + subeq r9, r6, r0, ror r1 │ │ │ │ + subeq r8, r6, r0, lsl lr │ │ │ │ + subseq pc, r0, r8, lsl sl @ │ │ │ │ + strheq r8, [r6], #-232 @ 0xffffff18 │ │ │ │ + ldrdeq r8, [r6], #-212 @ 0xffffff2c │ │ │ │ + @ instruction: 0x0050f89c │ │ │ │ + subeq r8, r6, r8, lsl #30 │ │ │ │ + subeq r8, r6, r8, asr ip │ │ │ │ + subseq pc, r0, r4, lsl #16 │ │ │ │ + ldrdeq r8, [r6], #-232 @ 0xffffff18 │ │ │ │ + strheq r8, [r6], #-188 @ 0xffffff44 │ │ │ │ + ldrheq pc, [r0], #-124 @ 0xffffff84 @ │ │ │ │ + subeq r8, r6, ip, lsr #25 │ │ │ │ + subeq r8, r6, ip, ror fp │ │ │ │ + subseq pc, r0, r8, ror r7 @ │ │ │ │ + subeq r8, r6, r4, lsr #25 │ │ │ │ + subeq r8, r6, r8, lsr fp │ │ │ │ + ldrsheq pc, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ + subeq r8, r6, r4, lsl #26 │ │ │ │ + strheq r8, [r6], #-160 @ 0xffffff60 │ │ │ │ + subseq pc, r0, r0, lsr #13 │ │ │ │ + subeq r8, r6, r8, lsl #24 │ │ │ │ + subeq r8, r6, r0, ror #20 │ │ │ │ + subseq pc, r0, ip, asr r6 @ │ │ │ │ + strdeq r8, [r6], #-188 @ 0xffffff44 │ │ │ │ + subeq r8, r6, ip, lsl sl │ │ │ │ + subseq pc, r0, r8, lsl r6 @ │ │ │ │ + strdeq r8, [r6], #-176 @ 0xffffff50 │ │ │ │ + ldrdeq r8, [r6], #-152 @ 0xffffff68 │ │ │ │ │ │ │ │ 0017d84c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -6256,25 +6256,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r3, [pc, #860] @ 17dbf0 │ │ │ │ ldr r2, [pc, #860] @ 17dbf4 │ │ │ │ ldr r1, [pc, #860] @ 17dbf8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r7, [pc, #832] @ 17dbfc │ │ │ │ mov r3, #0 │ │ │ │ cmp r4, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ beq 17d97c │ │ │ │ @@ -6303,27 +6303,27 @@ │ │ │ │ lsr r3, r3, lr │ │ │ │ tst r3, #1 │ │ │ │ beq 17d8dc │ │ │ │ ldr r3, [pc, #708] @ 17dc00 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #692] @ 17dc04 │ │ │ │ ldr ip, [pc, #692] @ 17dc08 │ │ │ │ ldr r1, [pc, #692] @ 17dc0c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #684] @ 17dc10 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 17da80 │ │ │ │ ldr r9, [pc, #656] @ 17dc14 │ │ │ │ ldr r3, [pc, #656] @ 17dc18 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r5 │ │ │ │ add r9, r9, #20 │ │ │ │ @@ -6336,21 +6336,21 @@ │ │ │ │ add r3, sl, r1 │ │ │ │ ldrb r3, [r3, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq 17db68 │ │ │ │ cmp r4, #0 │ │ │ │ beq 17db1c │ │ │ │ mov r0, r5 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r1, [pc, #584] @ 17dc1c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r9, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ cmp r4, #2 │ │ │ │ beq 17da2c │ │ │ │ cmp r4, #3 │ │ │ │ beq 17dadc │ │ │ │ cmp r4, #4 │ │ │ │ beq 17dac0 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -6369,27 +6369,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 17da10 │ │ │ │ ldr r3, [pc, #480] @ 17dc20 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #460] @ 17dc24 │ │ │ │ ldr ip, [pc, #460] @ 17dc28 │ │ │ │ ldr r1, [pc, #460] @ 17dc2c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #452] @ 17dc30 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #424] @ 17dc34 │ │ │ │ ldr r3, [pc, #348] @ 17dbec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -6426,91 +6426,91 @@ │ │ │ │ bne 17d99c │ │ │ │ b 17da1c │ │ │ │ ldr r3, [pc, #252] @ 17dc20 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #252] @ 17dc38 │ │ │ │ ldr ip, [pc, #252] @ 17dc3c │ │ │ │ ldr r1, [pc, #252] @ 17dc40 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 17dc44 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 17da80 │ │ │ │ ldr r3, [pc, #144] @ 17dc00 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #196] @ 17dc48 │ │ │ │ ldr ip, [pc, #196] @ 17dc4c │ │ │ │ ldr r1, [pc, #196] @ 17dc50 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 17dc54 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 17da80 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r3, [pc, #148] @ 17dc58 │ │ │ │ ldr r2, [pc, #148] @ 17dc5c │ │ │ │ ldr r1, [pc, #148] @ 17dc60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ b 17da10 │ │ │ │ subseq pc, sl, r4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subseq pc, r0, r0, lsr #7 │ │ │ │ - subeq r8, r6, r8, lsl #13 │ │ │ │ - ldrdeq r8, [r6], #-176 @ 0xffffff50 │ │ │ │ + subseq pc, r0, r0, asr #8 │ │ │ │ + subeq r8, r6, r8, lsr #14 │ │ │ │ + subeq r8, r6, r0, ror ip │ │ │ │ subseq lr, sl, ip, lsr #31 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - subseq pc, r0, r0, ror #5 │ │ │ │ - subeq r8, r6, ip, lsr sl │ │ │ │ - @ instruction: 0x0046869c │ │ │ │ + subseq pc, r0, r0, lsl #7 │ │ │ │ + ldrdeq r8, [r6], #-172 @ 0xffffff54 │ │ │ │ + subeq r8, r6, ip, lsr r7 │ │ │ │ andeq r0, r0, r9, lsr #2 │ │ │ │ - ldrheq pc, [r0], #-36 @ 0xffffffdc @ │ │ │ │ - subeq r8, r6, r4, lsr #11 │ │ │ │ - subeq r8, r6, r8, lsr #21 │ │ │ │ + subseq pc, r0, r4, asr r3 @ │ │ │ │ + subeq r8, r6, r4, asr #12 │ │ │ │ + subeq r8, r6, r8, asr #22 │ │ │ │ andeq r1, r0, ip, asr #11 │ │ │ │ - ldrsbeq pc, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ - ldrdeq r8, [r6], #-148 @ 0xffffff6c │ │ │ │ - @ instruction: 0x00468594 │ │ │ │ + subseq pc, r0, ip, ror r2 @ │ │ │ │ + subeq r8, r6, r4, ror sl │ │ │ │ + subeq r8, r6, r4, lsr r6 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ subseq lr, sl, r0, ror #27 │ │ │ │ - ldrsheq pc, [r0], #-4 @ │ │ │ │ - subeq r8, r6, r4, asr #17 │ │ │ │ - strheq r8, [r6], #-64 @ 0xffffffc0 │ │ │ │ + @ instruction: 0x0050f194 │ │ │ │ + subeq r8, r6, r4, ror #18 │ │ │ │ + subeq r8, r6, r0, asr r5 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ - subseq pc, r0, ip, lsr #1 │ │ │ │ - subeq r8, r6, ip, asr #16 │ │ │ │ - subeq r8, r6, r8, ror #8 │ │ │ │ + subseq pc, r0, ip, asr #2 │ │ │ │ + subeq r8, r6, ip, ror #17 │ │ │ │ + subeq r8, r6, r8, lsl #10 │ │ │ │ andeq r0, r0, lr, lsr r1 │ │ │ │ - subseq pc, r0, r0, ror r0 @ │ │ │ │ - subeq r8, r6, r8, asr r3 │ │ │ │ - subeq r8, r6, r4, lsr #17 │ │ │ │ + subseq pc, r0, r0, lsl r1 @ │ │ │ │ + strdeq r8, [r6], #-56 @ 0xffffffc8 │ │ │ │ + subeq r8, r6, r4, asr #18 │ │ │ │ │ │ │ │ 0017dc64 : │ │ │ │ ldr r3, [r0, #208] @ 0xd0 │ │ │ │ ldr r1, [r0, #204] @ 0xcc │ │ │ │ ldr r2, [r0, #200] @ 0xc8 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [r0, #196] @ 0xc4 │ │ │ │ @@ -6585,15 +6585,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 17dde0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #104] @ 17dde4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -6603,42 +6603,42 @@ │ │ │ │ ldr r1, [pc, #56] @ 17ddf0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 17ddf4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 17dd88 │ │ │ │ bl 177770 │ │ │ │ - subseq lr, r0, ip, asr #29 │ │ │ │ - subeq r8, r6, r4, lsl r7 │ │ │ │ - subeq r8, r6, r8, lsl #5 │ │ │ │ + subseq lr, r0, ip, ror #30 │ │ │ │ + strheq r8, [r6], #-116 @ 0xffffff8c │ │ │ │ + subeq r8, r6, r8, lsr #6 │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ - subseq lr, r0, r0, lsl #29 │ │ │ │ - subeq r8, r6, r8, lsr #14 │ │ │ │ - subeq r8, r6, r0, asr #4 │ │ │ │ + subseq lr, r0, r0, lsr #30 │ │ │ │ + subeq r8, r6, r8, asr #15 │ │ │ │ + subeq r8, r6, r0, ror #5 │ │ │ │ muleq r0, r1, r1 │ │ │ │ ldr r3, [pc, #28] @ 17de1c │ │ │ │ ldr r2, [pc, #28] @ 17de20 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 17de24 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ subseq lr, sl, ip, ror #20 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - subeq r8, r6, r0, lsr #14 │ │ │ │ + subeq r8, r6, r0, asr #15 │ │ │ │ ldr r1, [pc, #8] @ 17de38 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 5a0230 │ │ │ │ - subeq r8, r6, r4, lsl #14 │ │ │ │ + b 5a02d0 │ │ │ │ + subeq r8, r6, r4, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ 17deb8 │ │ │ │ ldr r2, [pc, #100] @ 17debc │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -6658,40 +6658,40 @@ │ │ │ │ ldr ip, [r4, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [ip] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [r4, #592] @ 0x250 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2688b0 │ │ │ │ subseq lr, sl, r8, lsl sl │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - subeq r8, r6, r8, rrx │ │ │ │ + subeq r8, r6, r8, lsl #2 │ │ │ │ │ │ │ │ 0017dec4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 17df08 │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r0], #4 │ │ │ │ - bl 59fd3c │ │ │ │ + bl 59fddc │ │ │ │ add r0, r4, #32 │ │ │ │ - bl 5a06e8 │ │ │ │ + bl 5a0788 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 5a06e8 │ │ │ │ + bl 5a0788 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5a06e8 │ │ │ │ + b 5a0788 │ │ │ │ rsbeq r6, r5, r4, lsl #24 │ │ │ │ │ │ │ │ 0017df0c : │ │ │ │ ldr r3, [pc, #40] @ 17df3c │ │ │ │ ldr r2, [pc, #40] @ 17df40 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -6702,26 +6702,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r0, r0, #4 │ │ │ │ bx r3 │ │ │ │ subseq lr, sl, r8, asr r9 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ strheq r6, [r5], #-184 @ 0xffffff48 @ │ │ │ │ - subeq r7, r6, ip, lsr #31 │ │ │ │ + subeq r8, r6, ip, asr #32 │ │ │ │ │ │ │ │ 0017df4c : │ │ │ │ ldr r0, [pc, #20] @ 17df68 │ │ │ │ ldr r1, [pc, #20] @ 17df6c │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r0, r0, #4 │ │ │ │ - b 5a0230 │ │ │ │ + b 5a02d0 │ │ │ │ rsbeq r6, r5, ip, lsl #23 │ │ │ │ - subeq r7, r6, r0, lsl #31 │ │ │ │ + subeq r8, r6, r0, lsr #32 │ │ │ │ │ │ │ │ 0017df70 : │ │ │ │ ldr r3, [pc, #68] @ 17dfbc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 17dfac │ │ │ │ @@ -6775,15 +6775,15 @@ │ │ │ │ bne 17e0e8 │ │ │ │ ldr r5, [pc, #220] @ 17e118 │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ str r3, [r4, #628] @ 0x274 │ │ │ │ str r6, [r4, #632] @ 0x278 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [pc, #192] @ 17e11c │ │ │ │ add r4, r4, #628 @ 0x274 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #200] @ 0xc8 │ │ │ │ str r4, [r5, #4] │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -6825,24 +6825,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq lr, sl, ip, ror r8 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ ldrdeq r6, [r5], #-168 @ 0xffffff58 @ │ │ │ │ - subeq r8, r6, r8, lsr #10 │ │ │ │ + subeq r8, r6, r8, asr #11 │ │ │ │ subseq r1, fp, r4, asr #31 │ │ │ │ rsbeq r6, r5, r4, lsl #21 │ │ │ │ subseq r1, fp, ip, ror pc │ │ │ │ - ldrsheq lr, [r0], #-188 @ 0xffffff44 │ │ │ │ - subeq r7, r6, r8, lsl #28 │ │ │ │ - subeq r8, r6, ip, ror r4 │ │ │ │ - ldrsbeq lr, [r0], #-180 @ 0xffffff4c │ │ │ │ - subeq r7, r6, r0, ror #27 │ │ │ │ - subeq r8, r6, ip, ror r4 │ │ │ │ + @ instruction: 0x0050ec9c │ │ │ │ + subeq r7, r6, r8, lsr #29 │ │ │ │ + subeq r8, r6, ip, lsl r5 │ │ │ │ + subseq lr, r0, r4, ror ip │ │ │ │ + subeq r7, r6, r0, lsl #29 │ │ │ │ + subeq r8, r6, ip, lsl r5 │ │ │ │ │ │ │ │ 0017e13c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #160] @ 17e1f4 │ │ │ │ @@ -6886,15 +6886,15 @@ │ │ │ │ b 17e1a4 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 17de28 │ │ │ │ subseq lr, sl, r8, lsl r7 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ rsbeq r6, r5, r4, ror r9 │ │ │ │ - strheq r8, [r6], #-60 @ 0xffffffc4 │ │ │ │ + subeq r8, r6, ip, asr r4 │ │ │ │ rsbeq r6, r5, r0, lsr r9 │ │ │ │ subseq r1, fp, r4, lsr #28 │ │ │ │ │ │ │ │ 0017e20c : │ │ │ │ ldr r3, [pc, #60] @ 17e250 │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -6972,41 +6972,41 @@ │ │ │ │ strh r3, [sp, #16] │ │ │ │ ldr r5, [pc, #112] @ 17e3a8 │ │ │ │ bl 17de3c │ │ │ │ add r7, r7, #144 @ 0x90 │ │ │ │ add r9, sp, #18 │ │ │ │ b 17e378 │ │ │ │ ldr r3, [pc, #96] @ 17e3ac │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr sl, [r5, r0] │ │ │ │ ldr fp, [r3] │ │ │ │ ldr r2, [pc, #76] @ 17e3b0 │ │ │ │ mov r3, #163 @ 0xa3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ blx fp │ │ │ │ str sl, [r5, r4] │ │ │ │ ldrb r4, [r9] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ beq 17e344 │ │ │ │ b 17e2c8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsheq lr, [sl], #-88 @ 0xffffffa8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrheq lr, [sl], #-92 @ 0xffffffa4 │ │ │ │ @ instruction: 0x005ae59c │ │ │ │ rsbeq r6, r5, r0, asr #15 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - subeq r7, r6, r4, ror fp │ │ │ │ + subeq r7, r6, r4, lsl ip │ │ │ │ │ │ │ │ 0017e3b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -7025,15 +7025,15 @@ │ │ │ │ │ │ │ │ 0017e3f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #492] @ 17e5fc │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ ldr r7, [pc, #484] @ 17e600 │ │ │ │ ldrb r2, [r3, #112] @ 0x70 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 17e5d0 │ │ │ │ @@ -7076,15 +7076,15 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 17e4a4 │ │ │ │ ldr r3, [pc, #324] @ 17e614 │ │ │ │ mov r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r3] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldr r3, [pc, #308] @ 17e618 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ moveq r8, r5 │ │ │ │ bne 17e504 │ │ │ │ b 17e534 │ │ │ │ @@ -7125,16 +7125,16 @@ │ │ │ │ bgt 17e560 │ │ │ │ ldr r0, [pc, #152] @ 17e624 │ │ │ │ ldr r1, [pc, #152] @ 17e628 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #229 @ 0xe5 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 5a0230 │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5a02d0 │ │ │ │ + bl 5e5e70 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r3, #128] @ 0x80 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -7153,33 +7153,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 175118 │ │ │ │ andeq r0, r0, r8 │ │ │ │ subseq lr, sl, r0, asr r4 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ rsbeq r6, r5, ip, ror #12 │ │ │ │ - subeq r7, r6, r0, ror #20 │ │ │ │ + subeq r7, r6, r0, lsl #22 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ rsbeq r6, r5, r0, lsl r6 │ │ │ │ subseq r1, fp, r0, lsr #22 │ │ │ │ rsbeq r6, r5, r8, lsr #11 │ │ │ │ - subeq r7, r6, r0, lsl #19 │ │ │ │ + subeq r7, r6, r0, lsr #20 │ │ │ │ rsbeq r6, r5, r4, asr r5 │ │ │ │ - subeq r7, r6, r8, asr #18 │ │ │ │ - subseq lr, r0, ip, ror #13 │ │ │ │ - strheq r7, [r6], #-244 @ 0xffffff0c │ │ │ │ - strdeq r7, [r6], #-132 @ 0xffffff7c │ │ │ │ + subeq r7, r6, r8, ror #19 │ │ │ │ + subseq lr, r0, ip, lsl #15 │ │ │ │ + subeq r8, r6, r4, asr r0 │ │ │ │ + @ instruction: 0x00467994 │ │ │ │ │ │ │ │ 0017e638 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #136] @ 17e6d8 │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r2, [pc, #128] @ 17e6dc │ │ │ │ ldr r4, [r3, #128] @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r3, #128] @ 0x80 │ │ │ │ @@ -7200,37 +7200,37 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r2, #242 @ 0xf2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r0], #88 @ 0x58 │ │ │ │ - bl 5a089c │ │ │ │ + bl 5a093c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #245 @ 0xf5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 5a0230 │ │ │ │ + b 5a02d0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ subseq lr, sl, r0, lsl r2 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ rsbeq r6, r5, r8, asr #8 │ │ │ │ - subeq r7, r6, ip, lsr r8 │ │ │ │ + ldrdeq r7, [r6], #-140 @ 0xffffff74 │ │ │ │ │ │ │ │ 0017e6ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #208] @ 17e7d4 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldr r5, [pc, #188] @ 17e7d8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -7274,30 +7274,30 @@ │ │ │ │ bne 17e7a4 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #112] @ 0x70 │ │ │ │ b 17e770 │ │ │ │ subseq lr, sl, r8, ror #2 │ │ │ │ rsbeq r6, r5, r8, asr #7 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - subeq r7, r6, r0, ror #27 │ │ │ │ + subeq r7, r6, r0, lsl #29 │ │ │ │ rsbeq r6, r5, r8, ror #6 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - subeq r7, r6, r8, lsr r7 │ │ │ │ + ldrdeq r7, [r6], #-120 @ 0xffffff88 │ │ │ │ │ │ │ │ 0017e7f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #164] @ 17e8ac │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #0 │ │ │ │ strb r7, [r0, #112] @ 0x70 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldr r5, [pc, #144] @ 17e8b0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, r7 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -7325,20 +7325,20 @@ │ │ │ │ strb r7, [r4, #113] @ 0x71 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #1 │ │ │ │ bne 17e870 │ │ │ │ add r0, r5, #32 │ │ │ │ - bl 5a084c │ │ │ │ + bl 5a08ec │ │ │ │ b 17e870 │ │ │ │ subseq lr, sl, r4, rrx │ │ │ │ rsbeq r6, r5, r4, asr #5 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - ldrdeq r7, [r6], #-204 @ 0xffffff34 │ │ │ │ + subeq r7, r6, ip, ror sp │ │ │ │ rsbeq r6, r5, r8, ror #4 │ │ │ │ │ │ │ │ 0017e8c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -7413,15 +7413,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ str r3, [r5, #588] @ 0x24c │ │ │ │ streq r9, [r5, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #360 @ 0x168 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [r4] │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #0 │ │ │ │ bne 17ea70 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ blx r3 │ │ │ │ @@ -7430,30 +7430,30 @@ │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 17e9b8 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [r4, #14] │ │ │ │ ldr r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne 17e9c8 │ │ │ │ ldr r1, [pc, #108] @ 17eabc │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #104] @ 17eac0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ ldr r0, [pc, #96] @ 17eac4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ - b 5a089c │ │ │ │ + b 5a093c │ │ │ │ bl 268b84 │ │ │ │ bl 17e3f8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 17e638 │ │ │ │ @@ -7461,19 +7461,19 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 268ae0 │ │ │ │ b 17ea0c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #28] @ 17eac8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 5a0230 │ │ │ │ + b 5a02d0 │ │ │ │ ldrsheq sp, [sl], #-228 @ 0xffffff1c │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - subeq r7, r6, r8, asr #10 │ │ │ │ - subeq r7, r6, r4, lsl #9 │ │ │ │ + subeq r7, r6, r8, ror #11 │ │ │ │ + subeq r7, r6, r4, lsr #10 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ rsbeq r6, r5, ip, ror r0 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ │ │ │ │ 0017eacc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -7565,44 +7565,44 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 17ecb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 17eb84 │ │ │ │ ldr r0, [pc, #60] @ 17ecb8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 17eb84 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq sp, sl, r0, lsl #27 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq sp, sl, ip, asr sp │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq sp, sl, r0, ror #25 │ │ │ │ andeq r1, r0, r8, asr pc │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq r7, r6, r4, asr #18 │ │ │ │ - subeq r7, r6, ip, ror #18 │ │ │ │ + subeq r7, r6, r4, ror #19 │ │ │ │ + subeq r7, r6, ip, lsl #20 │ │ │ │ │ │ │ │ 0017ecbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #332] @ 17ee20 │ │ │ │ @@ -7666,44 +7666,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 17ee40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 17ed38 │ │ │ │ ldr r0, [pc, #60] @ 17ee44 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 17ed38 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x005adb94 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq sp, sl, r0, asr fp │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq sp, sl, ip, lsr #22 │ │ │ │ andeq r1, r0, ip, lsr sp │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq r7, r6, r4, lsr #16 │ │ │ │ - subeq r7, r6, r8, asr #16 │ │ │ │ + subeq r7, r6, r4, asr #17 │ │ │ │ + subeq r7, r6, r8, ror #17 │ │ │ │ │ │ │ │ 0017ee48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -8094,17 +8094,17 @@ │ │ │ │ cmp r3, #105 @ 0x69 │ │ │ │ bne 17f3c0 │ │ │ │ mvn r0, #0 │ │ │ │ b 17f220 │ │ │ │ rsbeq r5, r5, r0, lsr sl │ │ │ │ subseq sp, sl, r0, asr #13 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - subeq r7, r6, r4, ror #8 │ │ │ │ - strdeq r7, [r6], #-52 @ 0xffffffcc │ │ │ │ - subeq r7, r6, r8, asr #5 │ │ │ │ + subeq r7, r6, r4, lsl #10 │ │ │ │ + @ instruction: 0x00467494 │ │ │ │ + subeq r7, r6, r8, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3040] @ 0xbe0 │ │ │ │ ldr r7, [pc, #272] @ 17f594 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #268] @ 17f598 │ │ │ │ @@ -8175,15 +8175,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ rsbeq r5, r5, r4, lsr r7 │ │ │ │ ldrsbeq sp, [sl], #-60 @ 0xffffffc4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ andeq r5, r0, r8, ror #18 │ │ │ │ - ldrheq sp, [r0], #-132 @ 0xffffff7c │ │ │ │ + subseq sp, r0, r4, asr r9 │ │ │ │ subseq sp, sl, r8, lsl r3 │ │ │ │ │ │ │ │ 0017f5ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -9205,127 +9205,127 @@ │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r3, r3, #424 @ 0x1a8 │ │ │ │ b 180788 │ │ │ │ rsbeq r5, r5, r0, ror #11 │ │ │ │ @ instruction: 0x005ad290 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subseq sp, r0, r0, lsl #15 │ │ │ │ + subseq sp, r0, r0, lsr #16 │ │ │ │ @ instruction: 0x00002cb4 │ │ │ │ subseq r9, r8, ip, ror #2 │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ rsbeq r5, r5, ip, asr r5 │ │ │ │ andeq r0, r0, sp, lsr #22 │ │ │ │ @ instruction: 0xfffff964 │ │ │ │ - ldrheq sp, [r0], #-96 @ 0xffffffa0 │ │ │ │ + subseq sp, r0, r0, asr r7 │ │ │ │ ldrdeq r5, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ andshi r2, r0, r0 │ │ │ │ andhi r2, r0, r0 │ │ │ │ - subeq r4, ip, r0, lsr #14 │ │ │ │ - subeq r9, r6, ip, lsl r8 │ │ │ │ - subeq r7, fp, r4, asr r2 │ │ │ │ - @ instruction: 0x004e5a94 │ │ │ │ - @ instruction: 0x00466e94 │ │ │ │ + subeq r4, ip, r0, asr #15 │ │ │ │ + strheq r9, [r6], #-140 @ 0xffffff74 │ │ │ │ + strdeq r7, [fp], #-36 @ 0xffffffdc │ │ │ │ + subeq r5, lr, r4, lsr fp │ │ │ │ + subeq r6, r6, r4, lsr pc │ │ │ │ @ instruction: 0xfffff7e0 │ │ │ │ - subeq r7, r6, ip, lsr ip │ │ │ │ - subeq r9, r6, r8, lsr r7 │ │ │ │ - subseq sp, r0, r4, lsr #7 │ │ │ │ - subeq r6, r6, r8, lsr #29 │ │ │ │ + ldrdeq r7, [r6], #-204 @ 0xffffff34 │ │ │ │ + ldrdeq r9, [r6], #-120 @ 0xffffff88 │ │ │ │ + subseq sp, r0, r4, asr #8 │ │ │ │ + subeq r6, r6, r8, asr #30 │ │ │ │ ldrsbeq ip, [sl], #-224 @ 0xffffff20 │ │ │ │ - subseq sp, r0, ip, lsr #7 │ │ │ │ - strheq r1, [sp], #-108 @ 0xffffff94 │ │ │ │ - ldrsheq sp, [r0], #-44 @ 0xffffffd4 │ │ │ │ + subseq sp, r0, ip, asr #8 │ │ │ │ + subeq r1, sp, ip, asr r7 │ │ │ │ + @ instruction: 0x0050d39c │ │ │ │ rsbeq r5, r5, r0, lsl #2 │ │ │ │ bicgt r0, r0, r0 │ │ │ │ - subeq r6, r6, r8, lsr #25 │ │ │ │ - subeq r6, r6, r8, asr fp │ │ │ │ - subeq r6, r6, r4, lsl #22 │ │ │ │ + subeq r6, r6, r8, asr #26 │ │ │ │ + strdeq r6, [r6], #-184 @ 0xffffff48 │ │ │ │ + subeq r6, r6, r4, lsr #23 │ │ │ │ ldrheq r8, [r8], #-64 @ 0xffffffc0 │ │ │ │ - @ instruction: 0x00466a94 │ │ │ │ - subeq r8, fp, r4, ror #27 │ │ │ │ + subeq r6, r6, r4, lsr fp │ │ │ │ + subeq r8, fp, r4, lsl #29 │ │ │ │ subseq r8, r8, r4, asr #8 │ │ │ │ - subeq r6, r6, r8, lsr #20 │ │ │ │ - strdeq r6, [r6], #-144 @ 0xffffff70 │ │ │ │ + subeq r6, r6, r8, asr #21 │ │ │ │ + @ instruction: 0x00466a90 │ │ │ │ subseq r8, r8, r4, lsl #8 │ │ │ │ - @ instruction: 0x004c419c │ │ │ │ + subeq r4, ip, ip, lsr r2 │ │ │ │ ldrheq r8, [r8], #-56 @ 0xffffffc8 │ │ │ │ - subeq r6, r6, r0, lsr #19 │ │ │ │ + subeq r6, r6, r0, asr #20 │ │ │ │ subseq r8, r8, r4, lsl #7 │ │ │ │ - subeq r6, r6, r8, ror #18 │ │ │ │ + subeq r6, r6, r8, lsl #20 │ │ │ │ subseq r8, r8, r4, asr r3 │ │ │ │ - subeq r6, r6, ip, lsr r9 │ │ │ │ - ldrdeq r6, [r6], #-144 @ 0xffffff70 │ │ │ │ - subeq r6, r6, r0, asr r9 │ │ │ │ - @ instruction: 0x00466990 │ │ │ │ - subeq r6, r6, r0, ror r9 │ │ │ │ - subeq r6, r6, r0, lsl r9 │ │ │ │ - strheq r6, [r6], #-140 @ 0xffffff74 │ │ │ │ - subeq r6, r6, r0, lsl #18 │ │ │ │ - subeq r6, r6, r8, lsl r8 │ │ │ │ + ldrdeq r6, [r6], #-156 @ 0xffffff64 │ │ │ │ + subeq r6, r6, r0, ror sl │ │ │ │ + strdeq r6, [r6], #-144 @ 0xffffff70 │ │ │ │ + subeq r6, r6, r0, lsr sl │ │ │ │ + subeq r6, r6, r0, lsl sl │ │ │ │ + strheq r6, [r6], #-144 @ 0xffffff70 │ │ │ │ + subeq r6, r6, ip, asr r9 │ │ │ │ + subeq r6, r6, r0, lsr #19 │ │ │ │ + strheq r6, [r6], #-136 @ 0xffffff78 │ │ │ │ ldrsheq r8, [r8], #-16 │ │ │ │ - ldrdeq r6, [r6], #-120 @ 0xffffff88 │ │ │ │ + subeq r6, r6, r8, ror r8 │ │ │ │ subseq r8, r8, r4, asr #3 │ │ │ │ - subeq r6, r6, ip, lsr #15 │ │ │ │ + subeq r6, r6, ip, asr #16 │ │ │ │ @ instruction: 0x00588194 │ │ │ │ - subeq r6, r6, ip, ror r7 │ │ │ │ + subeq r6, r6, ip, lsl r8 │ │ │ │ subseq r8, r8, r8, ror #2 │ │ │ │ - subeq r6, r6, r0, asr r7 │ │ │ │ - subeq r6, r6, ip, lsr r7 │ │ │ │ - subeq r6, r6, ip, lsl r7 │ │ │ │ + strdeq r6, [r6], #-112 @ 0xffffff90 │ │ │ │ + ldrdeq r6, [r6], #-124 @ 0xffffff84 │ │ │ │ + strheq r6, [r6], #-124 @ 0xffffff84 │ │ │ │ subseq r8, r8, r8, ror #1 │ │ │ │ - strheq r6, [r6], #-96 @ 0xffffffa0 │ │ │ │ - subeq r3, ip, r0, lsl #29 │ │ │ │ + subeq r6, r6, r0, asr r7 │ │ │ │ + subeq r3, ip, r0, lsr #30 │ │ │ │ subseq r8, r8, r0, lsl #1 │ │ │ │ - subeq r6, r6, r4, ror #12 │ │ │ │ + subeq r6, r6, r4, lsl #14 │ │ │ │ subseq r8, r8, r8, asr r0 │ │ │ │ - subeq r6, r6, r4, lsl r6 │ │ │ │ - subeq r3, ip, ip, ror #27 │ │ │ │ + strheq r6, [r6], #-100 @ 0xffffff9c │ │ │ │ + subeq r3, ip, ip, lsl #29 │ │ │ │ subseq r8, r8, r0 │ │ │ │ - subeq r6, r6, r8, ror #11 │ │ │ │ + subeq r6, r6, r8, lsl #13 │ │ │ │ ldrsbeq r7, [r8], #-240 @ 0xffffff10 │ │ │ │ - strheq r6, [r6], #-88 @ 0xffffffa8 │ │ │ │ - subeq sp, ip, r4, ror r0 │ │ │ │ + subeq r6, r6, r8, asr r6 │ │ │ │ + subeq sp, ip, r4, lsl r1 │ │ │ │ subseq r7, r8, ip, ror pc │ │ │ │ - subeq r6, r6, r0, ror #10 │ │ │ │ - strdeq r6, [r6], #-84 @ 0xffffffac │ │ │ │ - @ instruction: 0x00466594 │ │ │ │ - subeq r6, r6, r0, lsr #10 │ │ │ │ - subeq r6, r6, r4, lsl #11 │ │ │ │ - subeq r6, r6, ip, lsr r5 │ │ │ │ - subeq r6, r6, ip, ror #9 │ │ │ │ - subeq r6, r6, r0, ror #9 │ │ │ │ - subeq r6, r6, r8, asr r5 │ │ │ │ - @ instruction: 0x00466498 │ │ │ │ - subeq r6, r6, r8, lsl r5 │ │ │ │ + subeq r6, r6, r0, lsl #12 │ │ │ │ + @ instruction: 0x00466694 │ │ │ │ + subeq r6, r6, r4, lsr r6 │ │ │ │ + subeq r6, r6, r0, asr #11 │ │ │ │ + subeq r6, r6, r4, lsr #12 │ │ │ │ + ldrdeq r6, [r6], #-92 @ 0xffffffa4 │ │ │ │ + subeq r6, r6, ip, lsl #11 │ │ │ │ + subeq r6, r6, r0, lsl #11 │ │ │ │ + strdeq r6, [r6], #-88 @ 0xffffffa8 │ │ │ │ + subeq r6, r6, r8, lsr r5 │ │ │ │ + strheq r6, [r6], #-88 @ 0xffffffa8 │ │ │ │ subseq r7, r8, r8, lsr lr │ │ │ │ - subeq r6, r6, ip, lsl r4 │ │ │ │ - subeq r6, r6, r0, asr #8 │ │ │ │ - subeq r6, r6, r4, ror #8 │ │ │ │ - strdeq r6, [r6], #-60 @ 0xffffffc4 │ │ │ │ + strheq r6, [r6], #-76 @ 0xffffffb4 │ │ │ │ + subeq r6, r6, r0, ror #9 │ │ │ │ + subeq r6, r6, r4, lsl #10 │ │ │ │ + @ instruction: 0x0046649c │ │ │ │ @ instruction: 0x00587d90 │ │ │ │ - subeq r6, r6, r4, ror r3 │ │ │ │ - subeq ip, ip, ip, lsr #28 │ │ │ │ - strheq r6, [r6], #-52 @ 0xffffffcc │ │ │ │ + subeq r6, r6, r4, lsl r4 │ │ │ │ + subeq ip, ip, ip, asr #29 │ │ │ │ + subeq r6, r6, r4, asr r4 │ │ │ │ @ instruction: 0xffffec68 │ │ │ │ - subeq r6, r6, r4, ror #6 │ │ │ │ - subeq r6, r6, r0, asr r3 │ │ │ │ - subeq r6, r6, ip, lsr r3 │ │ │ │ + subeq r6, r6, r4, lsl #8 │ │ │ │ + strdeq r6, [r6], #-48 @ 0xffffffd0 │ │ │ │ + ldrdeq r6, [r6], #-60 @ 0xffffffc4 │ │ │ │ subseq r7, r8, r4, asr #25 │ │ │ │ - @ instruction: 0x00466290 │ │ │ │ - @ instruction: 0x00466298 │ │ │ │ - strdeq r8, [fp], #-80 @ 0xffffffb0 │ │ │ │ - strheq r6, [r6], #-44 @ 0xffffffd4 │ │ │ │ + subeq r6, r6, r0, lsr r3 │ │ │ │ + subeq r6, r6, r8, lsr r3 │ │ │ │ + @ instruction: 0x004b8690 │ │ │ │ + subeq r6, r6, ip, asr r3 │ │ │ │ subseq r7, r8, ip, asr #24 │ │ │ │ - strdeq r6, [r6], #-24 @ 0xffffffe8 │ │ │ │ - strdeq r3, [ip], #-152 @ 0xffffff68 │ │ │ │ - strheq r5, [r6], #-240 @ 0xffffff10 │ │ │ │ - subeq r6, r6, r8, asr #32 │ │ │ │ - subeq r5, r6, ip, ror #30 │ │ │ │ - subeq r6, r6, r8 │ │ │ │ - subeq r5, r6, r8, lsl #31 │ │ │ │ + @ instruction: 0x00466298 │ │ │ │ + @ instruction: 0x004c3a98 │ │ │ │ + subeq r6, r6, r0, asr r0 │ │ │ │ + subeq r6, r6, r8, ror #1 │ │ │ │ + subeq r6, r6, ip │ │ │ │ + subeq r6, r6, r8, lsr #1 │ │ │ │ + subeq r6, r6, r8, lsr #32 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ add r3, r3, #8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 180794 │ │ │ │ ldr r1, [r3, #-8] │ │ │ │ cmp r7, r1 │ │ │ │ bne 180778 │ │ │ │ @@ -9536,20 +9536,20 @@ │ │ │ │ blx r6 │ │ │ │ cmp r8, r4 │ │ │ │ bgt 180aa4 │ │ │ │ b 18093c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x005abf9c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - ldrdeq r8, [r6], #-88 @ 0xffffffa8 │ │ │ │ + subeq r8, r6, r8, ror r6 │ │ │ │ subseq fp, sl, r8, lsr #30 │ │ │ │ - subeq r8, r6, r0, asr r5 │ │ │ │ - strdeq r8, [r6], #-68 @ 0xffffffbc │ │ │ │ - @ instruction: 0x0046849c │ │ │ │ - subeq r8, r6, ip, asr #8 │ │ │ │ + strdeq r8, [r6], #-80 @ 0xffffffb0 │ │ │ │ + @ instruction: 0x00468594 │ │ │ │ + subeq r8, r6, ip, lsr r5 │ │ │ │ + subeq r8, r6, ip, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #332] @ 180c5c │ │ │ │ ldr r8, [r0, #4] │ │ │ │ mov r5, r1 │ │ │ │ @@ -9572,15 +9572,15 @@ │ │ │ │ mov r0, sl │ │ │ │ bl 1808b0 │ │ │ │ cmp r6, fp │ │ │ │ bge 180bbc │ │ │ │ ldr r4, [sl, #140] @ 0x8c │ │ │ │ sub r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5e3688 │ │ │ │ + bl 5e3728 │ │ │ │ lsl r4, r4, #1 │ │ │ │ ldr r3, [pc, #224] @ 180c60 │ │ │ │ ldr r1, [pc, #224] @ 180c64 │ │ │ │ add r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mul r2, r0, r4 │ │ │ │ @@ -9631,20 +9631,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - subeq r8, r6, r8, ror #7 │ │ │ │ - subeq fp, sl, r0, asr #4 │ │ │ │ - subeq r8, r6, r4, lsl #7 │ │ │ │ - subeq r8, r6, r0, ror r3 │ │ │ │ - subeq r8, r6, ip, asr #6 │ │ │ │ - ldrheq r5, [r0], #-172 @ 0xffffff54 │ │ │ │ + subeq r8, r6, r8, lsl #9 │ │ │ │ + subeq fp, sl, r0, ror #5 │ │ │ │ + subeq r8, r6, r4, lsr #8 │ │ │ │ + subeq r8, r6, r0, lsl r4 │ │ │ │ + subeq r8, r6, ip, ror #7 │ │ │ │ + subseq r5, r0, ip, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ @@ -9670,15 +9670,15 @@ │ │ │ │ bl 176720 │ │ │ │ ldr r1, [r4, #132] @ 0x84 │ │ │ │ cmp r1, #3 │ │ │ │ beq 180d44 │ │ │ │ cmp r1, #6 │ │ │ │ beq 180d30 │ │ │ │ ldr r7, [pc, #92] @ 180d58 │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ ldr r3, [r7, r0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 180cb4 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 175070 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -9731,15 +9731,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ bl 180c74 │ │ │ │ cmp r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ bne 180ea4 │ │ │ │ ldr r3, [pc, #356] @ 180f48 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ ldr r4, [r3, r0] │ │ │ │ str sl, [sp, #12] │ │ │ │ add r8, sp, #16 │ │ │ │ add r7, sp, #28 │ │ │ │ add r6, sp, #32 │ │ │ │ mov sl, r2 │ │ │ │ rsb r3, sl, #1024 @ 0x400 │ │ │ │ @@ -9822,16 +9822,16 @@ │ │ │ │ blx r4 │ │ │ │ b 180e98 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq fp, sl, r8, ror #21 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ andeq r0, r0, ip │ │ │ │ subseq fp, sl, r0, asr #19 │ │ │ │ - subeq r8, r6, r8, lsr #32 │ │ │ │ - subeq r8, r6, ip, asr r0 │ │ │ │ + subeq r8, r6, r8, asr #1 │ │ │ │ + strdeq r8, [r6], #-12 │ │ │ │ │ │ │ │ 00180f58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -9856,15 +9856,15 @@ │ │ │ │ bl 180c74 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ bne 181030 │ │ │ │ ldr r3, [pc, #200] @ 181094 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r6, [sp, #20] │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr r4, [r3, r0] │ │ │ │ add r8, sp, #24 │ │ │ │ add r7, sp, #12 │ │ │ │ add r6, sp, #20 │ │ │ │ b 180ff8 │ │ │ │ mov r1, r4 │ │ │ │ @@ -9907,15 +9907,15 @@ │ │ │ │ blx r3 │ │ │ │ b 181024 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsheq fp, [sl], #-132 @ 0xffffff7c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ andeq r0, r0, ip │ │ │ │ subseq fp, sl, r4, lsr r8 │ │ │ │ - subeq r7, r6, r4, lsr pc │ │ │ │ + ldrdeq r7, [r6], #-244 @ 0xffffff0c │ │ │ │ │ │ │ │ 001810a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #552] @ 1812e0 │ │ │ │ @@ -9942,15 +9942,15 @@ │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 180c74 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 1812ac │ │ │ │ ldr sl, [sp, #24] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [sp, #28] │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ mov ip, r0 │ │ │ │ adds r0, fp, sl │ │ │ │ adc r1, r9, #0 │ │ │ │ adds r4, r0, #1024 @ 0x400 │ │ │ │ bic r4, r4, #1020 @ 0x3fc │ │ │ │ bic r4, r4, #3 │ │ │ │ adc lr, r1, #0 │ │ │ │ @@ -10057,19 +10057,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq fp, sl, ip, lsr #15 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ andeq r0, r0, ip │ │ │ │ - subeq r7, r6, r8, lsr sp │ │ │ │ + ldrdeq r7, [r6], #-216 @ 0xffffff28 │ │ │ │ ldrsheq fp, [sl], #-88 @ 0xffffffa8 │ │ │ │ - subseq fp, r0, r8, lsl #22 │ │ │ │ - subeq r7, r6, r4, asr #26 │ │ │ │ - subeq r7, r6, r4, asr sp │ │ │ │ + subseq fp, r0, r8, lsr #23 │ │ │ │ + subeq r7, r6, r4, ror #27 │ │ │ │ + strdeq r7, [r6], #-212 @ 0xffffff2c │ │ │ │ andeq r0, r0, r6, lsr #2 │ │ │ │ │ │ │ │ 00181304 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -10102,15 +10102,15 @@ │ │ │ │ bhi 181440 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [pc, #224] @ 18146c │ │ │ │ ldr r5, [r4, #44] @ 0x2c │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ blx r5 │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ add r1, sp, #20 │ │ │ │ @@ -10157,30 +10157,30 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq fp, sl, r8, asr #10 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ andeq r0, r0, ip │ │ │ │ @ instruction: 0x005ab494 │ │ │ │ - subeq r7, r6, r8, lsr #24 │ │ │ │ - subseq fp, r0, ip, lsl #19 │ │ │ │ - subeq r7, r6, r4, asr #23 │ │ │ │ - subeq r7, r6, r0, ror #23 │ │ │ │ + subeq r7, r6, r8, asr #25 │ │ │ │ + subseq fp, r0, ip, lsr #20 │ │ │ │ + subeq r7, r6, r4, ror #24 │ │ │ │ + subeq r7, r6, r0, lsl #25 │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [pc, #24] @ 1814b0 │ │ │ │ ldr lr, [r3] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, lr │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ bx r3 │ │ │ │ - subeq fp, sp, r8, lsr #25 │ │ │ │ + subeq fp, sp, r8, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [lr, #72] @ 0x48 │ │ │ │ @@ -10318,28 +10318,28 @@ │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq fp, sl, r4, lsl #6 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ subseq fp, sl, ip, lsr #5 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ andeq r1, r0, ip, lsl #1 │ │ │ │ - subeq r7, r6, r4, lsr sl │ │ │ │ + ldrdeq r7, [r6], #-164 @ 0xffffff5c │ │ │ │ subseq fp, sl, r4, ror #3 │ │ │ │ andeq r3, r0, r0, lsr #7 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [lr, #8] │ │ │ │ mov r2, ip │ │ │ │ - bl 346198 │ │ │ │ + bl 346238 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r0, #5 │ │ │ │ movne r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -10359,15 +10359,15 @@ │ │ │ │ sub sp, sp, #180 @ 0xb4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r1 │ │ │ │ - bl 34617c │ │ │ │ + bl 34621c │ │ │ │ mov r7, #0 │ │ │ │ add r9, sp, #8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr sl, [pc, #372] @ 18191c │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ @@ -10462,18 +10462,18 @@ │ │ │ │ b 181878 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq fp, sl, r4, lsl #2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq fp, sl, r8, asr #1 │ │ │ │ andeq r1, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - subeq r7, r6, r4, asr r8 │ │ │ │ + strdeq r7, [r6], #-132 @ 0xffffff7c │ │ │ │ subseq sl, sl, ip, ror #31 │ │ │ │ andeq r2, r0, r4, ror #6 │ │ │ │ - subeq r7, r6, r8, lsl r6 │ │ │ │ + strheq r7, [r6], #-104 @ 0xffffff98 │ │ │ │ │ │ │ │ 00181938 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ mov r6, r2 │ │ │ │ @@ -10623,42 +10623,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #24] @ 181bac │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ blx r3 │ │ │ │ b 181b64 │ │ │ │ - subeq r7, r6, r8, ror r5 │ │ │ │ - subeq r7, r6, ip, asr r5 │ │ │ │ - strdeq r7, [r6], #-64 @ 0xffffffc0 │ │ │ │ + subeq r7, r6, r8, lsl r6 │ │ │ │ + strdeq r7, [r6], #-92 @ 0xffffffa4 │ │ │ │ + @ instruction: 0x00467590 │ │ │ │ │ │ │ │ 00181bb0 : │ │ │ │ ldr r3, [pc, #4] @ 181bbc │ │ │ │ add r3, pc, r3 │ │ │ │ b 181a9c │ │ │ │ - subeq r7, r6, ip, ror #9 │ │ │ │ + subeq r7, r6, ip, lsl #11 │ │ │ │ │ │ │ │ 00181bc0 : │ │ │ │ ldr r3, [pc, #4] @ 181bcc │ │ │ │ add r3, pc, r3 │ │ │ │ b 181a9c │ │ │ │ - subeq r7, r6, r4, ror #9 │ │ │ │ + subeq r7, r6, r4, lsl #11 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov r5, r1 │ │ │ │ ldr lr, [r2] │ │ │ │ ldr r1, [pc, #28] @ 181c00 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ mov ip, lr │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx ip │ │ │ │ - subeq r7, ip, r4, ror ip │ │ │ │ + subeq r7, ip, r4, lsl sp │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ cmp r0, #5 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ beq 181c3c │ │ │ │ @@ -10672,16 +10672,16 @@ │ │ │ │ ldr lr, [r0] │ │ │ │ ldr r1, [pc, #20] @ 181c5c │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add r1, pc, r1 │ │ │ │ bx ip │ │ │ │ - subeq r7, r6, r0, lsl #9 │ │ │ │ - subeq r7, r6, r4, ror r4 │ │ │ │ + subeq r7, r6, r0, lsr #10 │ │ │ │ + subeq r7, r6, r4, lsl r5 │ │ │ │ │ │ │ │ 00181c60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ @@ -10764,17 +10764,17 @@ │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 175118 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - subeq r7, r6, r0, ror r3 │ │ │ │ - subseq fp, r0, ip, rrx │ │ │ │ - subeq r7, r6, r0, asr r3 │ │ │ │ + subeq r7, r6, r0, lsl r4 │ │ │ │ + subseq fp, r0, ip, lsl #2 │ │ │ │ + strdeq r7, [r6], #-48 @ 0xffffffd0 │ │ │ │ │ │ │ │ 00181dc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4076] @ 0xfec │ │ │ │ @@ -10853,15 +10853,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ rsbeq r3, r5, r4, asr r1 │ │ │ │ - ldrdeq r9, [sl], #-228 @ 0xffffff1c │ │ │ │ + subeq r9, sl, r4, ror pc │ │ │ │ │ │ │ │ 00181f10 : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ cmp r1, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -11403,21 +11403,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 1827b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq sl, r0, ip, ror sp │ │ │ │ - subseq sl, r0, r8, lsl #18 │ │ │ │ - strheq r6, [r6], #-156 @ 0xffffff64 │ │ │ │ + subseq sl, r0, ip, lsl lr │ │ │ │ + subseq sl, r0, r8, lsr #19 │ │ │ │ + subeq r6, r6, ip, asr sl │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - subseq sl, r0, ip, ror #17 │ │ │ │ - subeq r6, r6, r0, lsr #19 │ │ │ │ - strheq r6, [r6], #-152 @ 0xffffff68 │ │ │ │ + subseq sl, r0, ip, lsl #19 │ │ │ │ + subeq r6, r6, r0, asr #20 │ │ │ │ + subeq r6, r6, r8, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r5 │ │ │ │ @@ -11501,24 +11501,24 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #56] @ 18294c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 175118 │ │ │ │ - subseq sl, r0, r0, asr #15 │ │ │ │ - subeq r6, r6, ip, ror #16 │ │ │ │ + subseq sl, r0, r0, ror #16 │ │ │ │ + subeq r6, r6, ip, lsl #18 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - @ instruction: 0x0050a798 │ │ │ │ - @ instruction: 0x00466898 │ │ │ │ - subeq r6, r6, r4, asr #16 │ │ │ │ + subseq sl, r0, r8, lsr r8 │ │ │ │ + subeq r6, r6, r8, lsr r9 │ │ │ │ + subeq r6, r6, r4, ror #17 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ - subseq sl, r0, ip, ror #14 │ │ │ │ - subeq r6, r6, ip, ror #16 │ │ │ │ - subeq r6, r6, r8, lsl r8 │ │ │ │ + subseq sl, r0, ip, lsl #16 │ │ │ │ + subeq r6, r6, ip, lsl #18 │ │ │ │ + strheq r6, [r6], #-136 @ 0xffffff78 │ │ │ │ @ instruction: 0x000001b5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3644] @ 1837a4 │ │ │ │ ldr ip, [pc, #3644] @ 1837a8 │ │ │ │ @@ -12432,46 +12432,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ subseq r9, sl, r4, lsl #30 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r9, sl, r8, ror #26 │ │ │ │ - subseq sl, r0, r4, asr #3 │ │ │ │ + subseq sl, r0, r4, ror #4 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - subseq sl, r0, r8, lsr #32 │ │ │ │ - ldrdeq r6, [r6], #-12 │ │ │ │ - strdeq r6, [r6], #-4 │ │ │ │ + subseq sl, r0, r8, asr #1 │ │ │ │ + subeq r6, r6, ip, ror r1 │ │ │ │ + @ instruction: 0x00466194 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - subseq r9, r0, r8, ror #20 │ │ │ │ - subseq r9, r0, r0, ror sl │ │ │ │ - subeq r5, r6, r0, lsl #23 │ │ │ │ - @ instruction: 0x00465b9c │ │ │ │ - ldrsbeq r9, [r0], #-156 @ 0xffffff64 │ │ │ │ - subeq r5, r6, r4, lsr fp │ │ │ │ - subeq r5, r6, r8, lsl #21 │ │ │ │ + subseq r9, r0, r8, lsl #22 │ │ │ │ + subseq r9, r0, r0, lsl fp │ │ │ │ + subeq r5, r6, r0, lsr #24 │ │ │ │ + subeq r5, r6, ip, lsr ip │ │ │ │ + subseq r9, r0, ip, ror sl │ │ │ │ + ldrdeq r5, [r6], #-180 @ 0xffffff4c │ │ │ │ + subeq r5, r6, r8, lsr #22 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - ldrheq r9, [r0], #-144 @ 0xffffff70 │ │ │ │ - subeq r5, r6, r8, lsr fp │ │ │ │ - strheq r5, [r6], #-172 @ 0xffffff54 │ │ │ │ - subseq r9, r0, r4, lsl #19 │ │ │ │ - strdeq r5, [r6], #-168 @ 0xffffff58 │ │ │ │ - subeq r5, r6, r0, lsr sl │ │ │ │ + subseq r9, r0, r0, asr sl │ │ │ │ + ldrdeq r5, [r6], #-184 @ 0xffffff48 │ │ │ │ + subeq r5, r6, ip, asr fp │ │ │ │ + subseq r9, r0, r4, lsr #20 │ │ │ │ + @ instruction: 0x00465b98 │ │ │ │ + ldrdeq r5, [r6], #-160 @ 0xffffff60 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - subseq r9, r0, r4, asr r9 │ │ │ │ - subeq r5, r6, r0, lsl #20 │ │ │ │ + ldrsheq r9, [r0], #-148 @ 0xffffff6c │ │ │ │ + subeq r5, r6, r0, lsr #21 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - subseq r9, r0, ip, lsr #18 │ │ │ │ - subeq r5, r6, r0, ror sl │ │ │ │ - ldrdeq r5, [r6], #-152 @ 0xffffff68 │ │ │ │ + subseq r9, r0, ip, asr #19 │ │ │ │ + subeq r5, r6, r0, lsl fp │ │ │ │ + subeq r5, r6, r8, ror sl │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - subseq r9, r0, r8, lsl #18 │ │ │ │ - strheq r5, [r6], #-152 @ 0xffffff68 │ │ │ │ - ldrsbeq r9, [r0], #-140 @ 0xffffff74 │ │ │ │ - @ instruction: 0x00465990 │ │ │ │ + subseq r9, r0, r8, lsr #19 │ │ │ │ + subeq r5, r6, r8, asr sl │ │ │ │ + subseq r9, r0, ip, ror r9 │ │ │ │ + subeq r5, r6, r0, lsr sl │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3624] @ 184674 │ │ │ │ ldr ip, [pc, #3624] @ 184678 │ │ │ │ @@ -13381,44 +13381,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ subseq r9, sl, r0, lsr #32 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ svcvc 0x00800000 │ │ │ │ subseq r8, sl, ip, ror lr │ │ │ │ - subseq r9, r0, sp, ror #5 │ │ │ │ - subseq r9, r0, ip │ │ │ │ - subeq r5, r6, r0, asr #1 │ │ │ │ - ldrdeq r5, [r6], #-8 │ │ │ │ - subseq r8, r0, r9, lsr #23 │ │ │ │ - @ instruction: 0x00508b9c │ │ │ │ - subeq r4, r6, ip, lsr #25 │ │ │ │ - subeq r4, r6, r8, asr #25 │ │ │ │ - subseq r8, r0, ip, lsl #22 │ │ │ │ - subeq r4, r6, r4, ror #24 │ │ │ │ - strheq r4, [r6], #-184 @ 0xffffff48 │ │ │ │ + subseq r9, r0, sp, lsl #7 │ │ │ │ + subseq r9, r0, ip, lsr #1 │ │ │ │ + subeq r5, r6, r0, ror #2 │ │ │ │ + subeq r5, r6, r8, ror r1 │ │ │ │ + subseq r8, r0, r9, asr #24 │ │ │ │ + subseq r8, r0, ip, lsr ip │ │ │ │ + subeq r4, r6, ip, asr #26 │ │ │ │ + subeq r4, r6, r8, ror #26 │ │ │ │ + subseq r8, r0, ip, lsr #23 │ │ │ │ + subeq r4, r6, r4, lsl #26 │ │ │ │ + subeq r4, r6, r8, asr ip │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - subseq r8, r0, r0, ror #21 │ │ │ │ - subeq r4, r6, r8, ror #24 │ │ │ │ - subeq r4, r6, ip, ror #23 │ │ │ │ - ldrheq r8, [r0], #-164 @ 0xffffff5c │ │ │ │ - subeq r4, r6, r8, lsr #24 │ │ │ │ - subeq r4, r6, r0, ror #22 │ │ │ │ + subseq r8, r0, r0, lsl #23 │ │ │ │ + subeq r4, r6, r8, lsl #26 │ │ │ │ + subeq r4, r6, ip, lsl #25 │ │ │ │ + subseq r8, r0, r4, asr fp │ │ │ │ + subeq r4, r6, r8, asr #25 │ │ │ │ + subeq r4, r6, r0, lsl #24 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - subseq r8, r0, r4, lsl #21 │ │ │ │ - subeq r4, r6, r0, lsr fp │ │ │ │ + subseq r8, r0, r4, lsr #22 │ │ │ │ + ldrdeq r4, [r6], #-176 @ 0xffffff50 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - subseq r8, r0, ip, asr sl │ │ │ │ - subeq r4, r6, r0, lsr #23 │ │ │ │ - subeq r4, r6, r8, lsl #22 │ │ │ │ + ldrsheq r8, [r0], #-172 @ 0xffffff54 │ │ │ │ + subeq r4, r6, r0, asr #24 │ │ │ │ + subeq r4, r6, r8, lsr #23 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - subseq r8, r0, r8, lsr sl │ │ │ │ - subeq r4, r6, r8, ror #21 │ │ │ │ - subseq r8, r0, ip, lsl #20 │ │ │ │ - subeq r4, r6, r0, asr #21 │ │ │ │ + ldrsbeq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ + subeq r4, r6, r8, lsl #23 │ │ │ │ + subseq r8, r0, ip, lsr #21 │ │ │ │ + subeq r4, r6, r0, ror #22 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3828] @ 18560c │ │ │ │ ldr ip, [pc, #3828] @ 185610 │ │ │ │ @@ -14380,48 +14380,48 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ subseq r8, sl, r4, asr r1 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ subseq r7, sl, ip, lsl #31 │ │ │ │ - subseq r8, r0, lr, lsl #8 │ │ │ │ + subseq r8, r0, lr, lsr #9 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - subseq r8, r0, r4, asr #4 │ │ │ │ - strdeq r4, [r6], #-40 @ 0xffffffd8 │ │ │ │ - subeq r4, r6, r0, lsl r3 │ │ │ │ + subseq r8, r0, r4, ror #5 │ │ │ │ + @ instruction: 0x00464398 │ │ │ │ + strheq r4, [r6], #-48 @ 0xffffffd0 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - subseq r7, r0, sl, ror #24 │ │ │ │ + subseq r7, r0, sl, lsl #26 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - subseq r7, r0, r8, lsl #24 │ │ │ │ - subeq r3, r6, r8, lsl sp │ │ │ │ - subeq r3, r6, r4, lsr sp │ │ │ │ - subseq r7, r0, r4, ror fp │ │ │ │ - subeq r3, r6, ip, asr #25 │ │ │ │ - subeq r3, r6, r0, lsr #24 │ │ │ │ + subseq r7, r0, r8, lsr #25 │ │ │ │ + strheq r3, [r6], #-216 @ 0xffffff28 │ │ │ │ + ldrdeq r3, [r6], #-212 @ 0xffffff2c │ │ │ │ + subseq r7, r0, r4, lsl ip │ │ │ │ + subeq r3, r6, ip, ror #26 │ │ │ │ + subeq r3, r6, r0, asr #25 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - subseq r7, r0, r8, asr #22 │ │ │ │ - ldrdeq r3, [r6], #-192 @ 0xffffff40 │ │ │ │ - subeq r3, r6, r4, asr ip │ │ │ │ - subseq r7, r0, ip, lsl fp │ │ │ │ - @ instruction: 0x00463c90 │ │ │ │ - subeq r3, r6, r8, asr #23 │ │ │ │ + subseq r7, r0, r8, ror #23 │ │ │ │ + subeq r3, r6, r0, ror sp │ │ │ │ + strdeq r3, [r6], #-196 @ 0xffffff3c │ │ │ │ + ldrheq r7, [r0], #-188 @ 0xffffff44 │ │ │ │ + subeq r3, r6, r0, lsr sp │ │ │ │ + subeq r3, r6, r8, ror #24 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - subseq r7, r0, ip, ror #21 │ │ │ │ - @ instruction: 0x00463b98 │ │ │ │ + subseq r7, r0, ip, lsl #23 │ │ │ │ + subeq r3, r6, r8, lsr ip │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - subseq r7, r0, r4, asr #21 │ │ │ │ - subeq r3, r6, r8, lsl #24 │ │ │ │ - subeq r3, r6, r0, ror fp │ │ │ │ + subseq r7, r0, r4, ror #22 │ │ │ │ + subeq r3, r6, r8, lsr #25 │ │ │ │ + subeq r3, r6, r0, lsl ip │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - subseq r7, r0, r0, lsr #21 │ │ │ │ - subeq r3, r6, r0, asr fp │ │ │ │ - subseq r7, r0, r4, ror sl │ │ │ │ - subeq r3, r6, r8, lsr #22 │ │ │ │ + subseq r7, r0, r0, asr #22 │ │ │ │ + strdeq r3, [r6], #-176 @ 0xffffff50 │ │ │ │ + subseq r7, r0, r4, lsl fp │ │ │ │ + subeq r3, r6, r8, asr #23 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3608] @ 1864dc │ │ │ │ ldr ip, [pc, #3608] @ 1864e0 │ │ │ │ @@ -15327,44 +15327,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ subseq r7, sl, r8, lsr #3 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ subseq r7, sl, r0, lsl r0 │ │ │ │ - @ instruction: 0x00507493 │ │ │ │ - subseq r7, r0, r0, lsr #3 │ │ │ │ - subeq r3, r6, r4, asr r2 │ │ │ │ - subeq r3, r6, ip, ror #4 │ │ │ │ - subseq r6, r0, fp, asr sp │ │ │ │ - subseq r6, r0, r4, lsr sp │ │ │ │ - subeq r2, r6, r4, asr #28 │ │ │ │ - subeq r2, r6, r0, ror #28 │ │ │ │ - subseq r6, r0, r4, lsr #25 │ │ │ │ - strdeq r2, [r6], #-220 @ 0xffffff24 │ │ │ │ - subeq r2, r6, r0, asr sp │ │ │ │ + subseq r7, r0, r3, lsr r5 │ │ │ │ + subseq r7, r0, r0, asr #4 │ │ │ │ + strdeq r3, [r6], #-36 @ 0xffffffdc │ │ │ │ + subeq r3, r6, ip, lsl #6 │ │ │ │ + ldrsheq r6, [r0], #-219 @ 0xffffff25 │ │ │ │ + ldrsbeq r6, [r0], #-212 @ 0xffffff2c │ │ │ │ + subeq r2, r6, r4, ror #29 │ │ │ │ + subeq r2, r6, r0, lsl #30 │ │ │ │ + subseq r6, r0, r4, asr #26 │ │ │ │ + @ instruction: 0x00462e9c │ │ │ │ + strdeq r2, [r6], #-208 @ 0xffffff30 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - subseq r6, r0, r8, ror ip │ │ │ │ - subeq r2, r6, r0, lsl #28 │ │ │ │ - subeq r2, r6, r4, lsl #27 │ │ │ │ - subseq r6, r0, ip, asr #24 │ │ │ │ - subeq r2, r6, r0, asr #27 │ │ │ │ - strdeq r2, [r6], #-200 @ 0xffffff38 │ │ │ │ + subseq r6, r0, r8, lsl sp │ │ │ │ + subeq r2, r6, r0, lsr #29 │ │ │ │ + subeq r2, r6, r4, lsr #28 │ │ │ │ + subseq r6, r0, ip, ror #25 │ │ │ │ + subeq r2, r6, r0, ror #28 │ │ │ │ + @ instruction: 0x00462d98 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - subseq r6, r0, ip, lsl ip │ │ │ │ - subeq r2, r6, r8, asr #25 │ │ │ │ + ldrheq r6, [r0], #-204 @ 0xffffff34 │ │ │ │ + subeq r2, r6, r8, ror #26 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - ldrsheq r6, [r0], #-180 @ 0xffffff4c │ │ │ │ - subeq r2, r6, r8, lsr sp │ │ │ │ - subeq r2, r6, r0, lsr #25 │ │ │ │ + @ instruction: 0x00506c94 │ │ │ │ + ldrdeq r2, [r6], #-216 @ 0xffffff28 │ │ │ │ + subeq r2, r6, r0, asr #26 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - ldrsbeq r6, [r0], #-176 @ 0xffffff50 │ │ │ │ - subeq r2, r6, r0, lsl #25 │ │ │ │ - subseq r6, r0, r4, lsr #23 │ │ │ │ - subeq r2, r6, r8, asr ip │ │ │ │ + subseq r6, r0, r0, ror ip │ │ │ │ + subeq r2, r6, r0, lsr #26 │ │ │ │ + subseq r6, r0, r4, asr #24 │ │ │ │ + strdeq r2, [r6], #-200 @ 0xffffff38 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #380] @ 1866fc │ │ │ │ mov r4, r0 │ │ │ │ @@ -15459,22 +15459,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 18671c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ - ldrsheq r6, [r0], #-160 @ 0xffffff60 │ │ │ │ - subseq r6, r0, r4, asr #17 │ │ │ │ + @ instruction: 0x00506b90 │ │ │ │ + subseq r6, r0, r4, ror #18 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrcc r0, [r0], r0 │ │ │ │ andeq r0, r0, r9, ror #6 │ │ │ │ - @ instruction: 0x00506990 │ │ │ │ - subeq r2, r6, ip, lsr #22 │ │ │ │ + subseq r6, r0, r0, lsr sl │ │ │ │ + subeq r2, r6, ip, asr #23 │ │ │ │ andeq r0, r0, sp, ror #13 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ @@ -16493,51 +16493,51 @@ │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 186cb4 │ │ │ │ subseq r6, sl, ip, lsl #2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ subseq r5, sl, r4, lsl #29 │ │ │ │ - subseq r6, r0, r6, lsr #3 │ │ │ │ + subseq r6, r0, r6, asr #4 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - subseq r5, r0, sl, lsl r4 │ │ │ │ + ldrheq r5, [r0], #-74 @ 0xffffffb6 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - ldrsheq r5, [r0], #-40 @ 0xffffffd8 │ │ │ │ - subeq r1, r6, r8, lsl #8 │ │ │ │ - subeq r1, r6, r4, lsr #8 │ │ │ │ + @ instruction: 0x00505398 │ │ │ │ + subeq r1, r6, r8, lsr #9 │ │ │ │ + subeq r1, r6, r4, asr #9 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - ldrsbeq r5, [r0], #-0 │ │ │ │ - subeq r1, r6, ip, ror r1 │ │ │ │ + subseq r5, r0, r0, ror r1 │ │ │ │ + subeq r1, r6, ip, lsl r2 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - subseq r5, r0, r8, lsr #1 │ │ │ │ - subeq r1, r6, ip, ror #3 │ │ │ │ - subeq r1, r6, r4, asr r1 │ │ │ │ + subseq r5, r0, r8, asr #2 │ │ │ │ + subeq r1, r6, ip, lsl #5 │ │ │ │ + strdeq r1, [r6], #-20 @ 0xffffffec │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - subseq r5, r0, r0, lsl #1 │ │ │ │ - subeq r1, r6, r8, lsl #4 │ │ │ │ - subeq r1, r6, ip, lsl #3 │ │ │ │ - subseq r5, r0, r4, asr r0 │ │ │ │ - subeq r1, r6, r8, asr #3 │ │ │ │ - subeq r1, r6, r0, lsl #2 │ │ │ │ + subseq r5, r0, r0, lsr #2 │ │ │ │ + subeq r1, r6, r8, lsr #5 │ │ │ │ + subeq r1, r6, ip, lsr #4 │ │ │ │ + ldrsheq r5, [r0], #-4 │ │ │ │ + subeq r1, r6, r8, ror #4 │ │ │ │ + subeq r1, r6, r0, lsr #3 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - subseq r5, r0, ip, lsr #32 │ │ │ │ - subeq r1, r6, r4, lsl #3 │ │ │ │ - ldrdeq r1, [r6], #-8 │ │ │ │ + subseq r5, r0, ip, asr #1 │ │ │ │ + subeq r1, r6, r4, lsr #4 │ │ │ │ + subeq r1, r6, r8, ror r1 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - subseq r5, r0, r4 │ │ │ │ - strheq r1, [r6], #-0 │ │ │ │ + subseq r5, r0, r4, lsr #1 │ │ │ │ + subeq r1, r6, r0, asr r1 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - subseq r4, r0, r0, ror #31 │ │ │ │ - @ instruction: 0x00461090 │ │ │ │ - ldrheq r4, [r0], #-248 @ 0xffffff08 │ │ │ │ - subeq r1, r6, ip, rrx │ │ │ │ - subeq r1, r6, r4, lsl #1 │ │ │ │ + subseq r5, r0, r0, lsl #1 │ │ │ │ + subeq r1, r6, r0, lsr r1 │ │ │ │ + subseq r5, r0, r8, asr r0 │ │ │ │ + subeq r1, r6, ip, lsl #2 │ │ │ │ + subeq r1, r6, r4, lsr #2 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ bgt 187d90 │ │ │ │ ands r1, r1, #63 @ 0x3f │ │ │ │ beq 187bb4 │ │ │ │ sub sl, r1, #32 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ rsb sl, r1, #32 │ │ │ │ @@ -17204,15 +17204,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -17232,15 +17232,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 1883a4 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -17959,38 +17959,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 188e6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ subseq r4, sl, r0, ror r7 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subseq r4, r0, fp, asr #22 │ │ │ │ + subseq r4, r0, fp, ror #23 │ │ │ │ svcvc 0x00800000 │ │ │ │ ldrsheq r4, [sl], #-48 @ 0xffffffd0 │ │ │ │ - subseq r4, r0, r4, ror #17 │ │ │ │ - @ instruction: 0x00460a98 │ │ │ │ - @ instruction: 0x00460990 │ │ │ │ + subseq r4, r0, r4, lsl #19 │ │ │ │ + subeq r0, r6, r8, lsr fp │ │ │ │ + subeq r0, r6, r0, lsr sl │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - subseq r4, r0, ip, lsr r8 │ │ │ │ - strdeq r0, [r6], #-128 @ 0xffffff80 │ │ │ │ - subeq r0, r6, r8, lsl #18 │ │ │ │ - subseq r4, r0, fp, asr #8 │ │ │ │ - subseq r4, r0, r4, ror #7 │ │ │ │ - strdeq r0, [r6], #-68 @ 0xffffffbc │ │ │ │ - subeq r0, r6, r0, lsl r5 │ │ │ │ - subseq r4, r0, ip, lsl #6 │ │ │ │ - strheq r0, [r6], #-56 @ 0xffffffc8 │ │ │ │ - andeq r0, r0, r2, asr #3 │ │ │ │ - ldrsbeq r4, [r0], #-32 @ 0xffffffe0 │ │ │ │ + ldrsbeq r4, [r0], #-140 @ 0xffffff74 │ │ │ │ + @ instruction: 0x00460990 │ │ │ │ + subeq r0, r6, r8, lsr #19 │ │ │ │ + subseq r4, r0, fp, ror #9 │ │ │ │ + subseq r4, r0, r4, lsl #9 │ │ │ │ + @ instruction: 0x00460594 │ │ │ │ + strheq r0, [r6], #-80 @ 0xffffffb0 │ │ │ │ + subseq r4, r0, ip, lsr #7 │ │ │ │ subeq r0, r6, r8, asr r4 │ │ │ │ - ldrdeq r0, [r6], #-60 @ 0xffffffc4 │ │ │ │ - subseq r4, r0, r8, lsr #5 │ │ │ │ - subeq r0, r6, r8, asr r3 │ │ │ │ - subseq r4, r0, ip, ror r2 │ │ │ │ - subeq r0, r6, r0, lsr r3 │ │ │ │ + andeq r0, r0, r2, asr #3 │ │ │ │ + subseq r4, r0, r0, ror r3 │ │ │ │ + strdeq r0, [r6], #-72 @ 0xffffffb8 │ │ │ │ + subeq r0, r6, ip, ror r4 │ │ │ │ + subseq r4, r0, r8, asr #6 │ │ │ │ + strdeq r0, [r6], #-56 @ 0xffffffc8 │ │ │ │ + subseq r4, r0, ip, lsl r3 │ │ │ │ + ldrdeq r0, [r6], #-48 @ 0xffffffd0 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3588] @ 189c8c │ │ │ │ ldr ip, [pc, #3588] @ 189c90 │ │ │ │ @@ -18085,15 +18085,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r6 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -18113,15 +18113,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 189168 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -18890,42 +18890,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ subseq r3, sl, r4, ror #19 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - @ instruction: 0x00503d94 │ │ │ │ + subseq r3, r0, r4, lsr lr │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ subseq r3, sl, r8, lsl r6 │ │ │ │ - ldrheq r3, [r0], #-184 @ 0xffffff48 │ │ │ │ - subeq pc, r5, ip, ror #24 │ │ │ │ - subeq pc, r5, r4, lsl #25 │ │ │ │ + subseq r3, r0, r8, asr ip │ │ │ │ + subeq pc, r5, ip, lsl #26 │ │ │ │ + subeq pc, r5, r4, lsr #26 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - @ instruction: 0x00503a90 │ │ │ │ - subeq pc, r5, r4, asr #24 │ │ │ │ - subeq pc, r5, ip, lsr fp @ │ │ │ │ + subseq r3, r0, r0, lsr fp │ │ │ │ + subeq pc, r5, r4, ror #25 │ │ │ │ + ldrdeq pc, [r5], #-188 @ 0xffffff44 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - subseq r3, r0, ip, lsl r6 │ │ │ │ + ldrheq r3, [r0], #-108 @ 0xffffff94 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - subseq r3, r0, r0, ror #10 │ │ │ │ - subeq pc, r5, r0, ror r6 @ │ │ │ │ - subeq pc, r5, ip, lsl #13 │ │ │ │ - subseq r3, r0, r8, lsl #9 │ │ │ │ - subeq pc, r5, r4, lsr r5 @ │ │ │ │ + subseq r3, r0, r0, lsl #12 │ │ │ │ + subeq pc, r5, r0, lsl r7 @ │ │ │ │ + subeq pc, r5, ip, lsr #14 │ │ │ │ + subseq r3, r0, r8, lsr #10 │ │ │ │ + ldrdeq pc, [r5], #-84 @ 0xffffffac │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - subseq r3, r0, r8, asr #8 │ │ │ │ - ldrdeq pc, [r5], #-80 @ 0xffffffb0 │ │ │ │ - subeq pc, r5, r4, asr r5 @ │ │ │ │ - subseq r3, r0, r0, lsr #8 │ │ │ │ - ldrdeq pc, [r5], #-64 @ 0xffffffc0 │ │ │ │ - ldrsheq r3, [r0], #-52 @ 0xffffffcc │ │ │ │ - subeq pc, r5, r8, lsr #9 │ │ │ │ + subseq r3, r0, r8, ror #9 │ │ │ │ + subeq pc, r5, r0, ror r6 @ │ │ │ │ + strdeq pc, [r5], #-84 @ 0xffffffac │ │ │ │ + subseq r3, r0, r0, asr #9 │ │ │ │ + subeq pc, r5, r0, ror r5 @ │ │ │ │ + @ instruction: 0x00503494 │ │ │ │ + subeq pc, r5, r8, asr #10 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsr r2, r0, #23 │ │ │ │ bic r3, r0, #-16777216 @ 0xff000000 │ │ │ │ @@ -19106,23 +19106,23 @@ │ │ │ │ ldr r0, [pc, #52] @ 18a018 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subseq r3, r0, sp, lsr #2 │ │ │ │ + subseq r3, r0, sp, asr #3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ - subseq r3, r0, ip, lsr #1 │ │ │ │ - subeq pc, r5, r0, ror #2 │ │ │ │ + subseq r3, r0, ip, asr #2 │ │ │ │ + subeq pc, r5, r0, lsl #4 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - @ instruction: 0x00503090 │ │ │ │ - subeq pc, r5, r0, lsr #3 │ │ │ │ - strheq pc, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ + subseq r3, r0, r0, lsr r1 │ │ │ │ + subeq pc, r5, r0, asr #4 │ │ │ │ + subeq pc, r5, ip, asr r2 @ │ │ │ │ ldrb r3, [r0] │ │ │ │ ldr r2, [pc, #260] @ 18a12c │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 18a0f4 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ @@ -19183,18 +19183,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 18a13c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ - subseq r2, r0, r9, ror #28 │ │ │ │ + subseq r2, r0, r9, lsl #30 │ │ │ │ @ instruction: 0xffe00000 │ │ │ │ - subseq r2, r0, r0, ror #30 │ │ │ │ - strdeq pc, [r5], #-12 │ │ │ │ + subseq r3, r0, r0 │ │ │ │ + @ instruction: 0x0045f19c │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #636] @ 18a3d4 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -19354,21 +19354,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 18a3f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #352 @ 0x160 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - subseq r2, r0, pc, asr #25 │ │ │ │ - @ instruction: 0x00502c95 │ │ │ │ - ldrsbeq r2, [r0], #-204 @ 0xffffff34 │ │ │ │ - subeq lr, r5, r8, lsl #27 │ │ │ │ + subseq r2, r0, pc, ror #26 │ │ │ │ + subseq r2, r0, r5, lsr sp │ │ │ │ + subseq r2, r0, ip, ror sp │ │ │ │ + subeq lr, r5, r8, lsr #28 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ - ldrheq r2, [r0], #-200 @ 0xffffff38 │ │ │ │ - subeq lr, r5, r4, ror #26 │ │ │ │ + subseq r2, r0, r8, asr sp │ │ │ │ + subeq lr, r5, r4, lsl #28 │ │ │ │ muleq r0, r5, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -19464,19 +19464,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ - subseq r2, r0, r3, lsl #21 │ │ │ │ + subseq r2, r0, r3, lsr #22 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - ldrsheq r2, [r0], #-172 @ 0xffffff54 │ │ │ │ - subeq lr, r5, ip, lsr #23 │ │ │ │ + @ instruction: 0x00502b9c │ │ │ │ + subeq lr, r5, ip, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #436] @ 18a778 │ │ │ │ @@ -19586,19 +19586,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 18a78c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ - subseq r2, r0, r5, ror #17 │ │ │ │ + subseq r2, r0, r5, lsl #19 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - subseq r2, r0, r4, lsl r9 │ │ │ │ - subeq lr, r5, r0, asr #19 │ │ │ │ + ldrheq r2, [r0], #-148 @ 0xffffff6c │ │ │ │ + subeq lr, r5, r0, ror #20 │ │ │ │ muleq r0, r1, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -19680,19 +19680,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 18a904 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ - ldrsheq r2, [r0], #-107 @ 0xffffff95 │ │ │ │ + @ instruction: 0x0050279b │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - @ instruction: 0x0050279c │ │ │ │ - subeq lr, r5, r8, asr #16 │ │ │ │ + subseq r2, r0, ip, lsr r8 │ │ │ │ + subeq lr, r5, r8, ror #17 │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #10 │ │ │ │ lsr r4, r0, #15 │ │ │ │ @@ -19914,17 +19914,17 @@ │ │ │ │ mov r7, #3 │ │ │ │ lsl r0, r0, r5 │ │ │ │ rsb r5, r5, #39 @ 0x27 │ │ │ │ b 18a950 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 18aadc │ │ │ │ - ldrsbeq r2, [r0], #-76 @ 0xffffffb4 │ │ │ │ - subeq lr, r5, ip, lsr #13 │ │ │ │ - subeq lr, r5, r8, lsl #11 │ │ │ │ + subseq r2, r0, ip, ror r5 │ │ │ │ + subeq lr, r5, ip, asr #14 │ │ │ │ + subeq lr, r5, r8, lsr #12 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #23 │ │ │ │ lsr r4, r0, #31 │ │ │ │ @@ -20148,17 +20148,17 @@ │ │ │ │ sub r5, r5, lr │ │ │ │ lsl r0, r0, lr │ │ │ │ mov r7, #3 │ │ │ │ b 18acf0 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 18ae7c │ │ │ │ - subseq r2, r0, ip, lsr r1 │ │ │ │ - subeq lr, r5, ip, lsl #6 │ │ │ │ - subeq lr, r5, r8, ror #3 │ │ │ │ + ldrsbeq r2, [r0], #-28 @ 0xffffffe4 │ │ │ │ + subeq lr, r5, ip, lsr #7 │ │ │ │ + subeq lr, r5, r8, lsl #5 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ lsr ip, r1, #20 │ │ │ │ lsl ip, ip, #21 │ │ │ │ @@ -20406,17 +20406,17 @@ │ │ │ │ lsl r5, r0, r5 │ │ │ │ mov r6, #3 │ │ │ │ b 18b0b8 │ │ │ │ orr r9, r2, #4 │ │ │ │ mov r2, #2 │ │ │ │ b 18b260 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - subseq r1, r0, r8, asr sp │ │ │ │ - subeq sp, r5, r8, lsr #30 │ │ │ │ - subeq sp, r5, r4, lsl #28 │ │ │ │ + ldrsheq r1, [r0], #-216 @ 0xffffff28 │ │ │ │ + subeq sp, r5, r8, asr #31 │ │ │ │ + subeq sp, r5, r4, lsr #29 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr lr, r0, #7 │ │ │ │ @@ -20639,17 +20639,17 @@ │ │ │ │ sub lr, lr, r4 │ │ │ │ lsl r0, r0, r4 │ │ │ │ mov r7, #3 │ │ │ │ b 18b4a0 │ │ │ │ orr r4, r4, #4 │ │ │ │ mov r1, #2 │ │ │ │ b 18b628 │ │ │ │ - @ instruction: 0x00501990 │ │ │ │ - subeq sp, r5, r0, ror #22 │ │ │ │ - subeq sp, r5, ip, lsr sl │ │ │ │ + subseq r1, r0, r0, lsr sl │ │ │ │ + subeq sp, r5, r0, lsl #24 │ │ │ │ + ldrdeq sp, [r5], #-172 @ 0xffffff54 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, sp, #48 @ 0x30 │ │ │ │ @@ -21058,17 +21058,17 @@ │ │ │ │ orr r7, r7, r6, lsl r8 │ │ │ │ sub r3, r3, r8 │ │ │ │ b 18bd28 │ │ │ │ orr r5, r5, #4 │ │ │ │ mov r3, #2 │ │ │ │ b 18ba80 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - subseq r1, r0, r4, ror #9 │ │ │ │ - strheq sp, [r5], #-100 @ 0xffffff9c │ │ │ │ - @ instruction: 0x0045d590 │ │ │ │ + subseq r1, r0, r4, lsl #11 │ │ │ │ + subeq sp, r5, r4, asr r7 │ │ │ │ + subeq sp, r5, r0, lsr r6 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -21287,22 +21287,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 18c228 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 18c22c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ - subseq r1, r0, r4, ror r1 │ │ │ │ - subseq r0, r0, r1, lsl pc │ │ │ │ + subseq r1, r0, r4, lsl r2 │ │ │ │ + ldrheq r0, [r0], #-241 @ 0xffffff0f │ │ │ │ svcvc 0x00800000 │ │ │ │ - subseq r0, r0, r8, asr #29 │ │ │ │ - ldrdeq ip, [r5], #-248 @ 0xffffff08 │ │ │ │ - strdeq ip, [r5], #-244 @ 0xffffff0c │ │ │ │ - subseq r0, r0, r4, ror lr │ │ │ │ - subeq ip, r5, r8, lsr #30 │ │ │ │ + subseq r0, r0, r8, ror #30 │ │ │ │ + subeq sp, r5, r8, ror r0 │ │ │ │ + @ instruction: 0x0045d094 │ │ │ │ + subseq r0, r0, r4, lsl pc │ │ │ │ + subeq ip, r5, r8, asr #31 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #2756] @ 18cd10 │ │ │ │ @@ -21376,15 +21376,15 @@ │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 18c454 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -21994,38 +21994,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 18cd78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ subseq r0, sl, r8, lsl r6 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subseq r0, r0, r1, ror #21 │ │ │ │ + subseq r0, r0, r1, lsl #23 │ │ │ │ svcvc 0x00800000 │ │ │ │ subseq r0, sl, r0, asr #6 │ │ │ │ - subseq r0, r0, r4, ror #15 │ │ │ │ - @ instruction: 0x0045c898 │ │ │ │ - strheq ip, [r5], #-128 @ 0xffffff80 │ │ │ │ - subseq r0, r0, r9, lsl #9 │ │ │ │ - subseq r0, r0, r8, lsl #10 │ │ │ │ - strheq ip, [r5], #-88 @ 0xffffffa8 │ │ │ │ + subseq r0, r0, r4, lsl #17 │ │ │ │ + subeq ip, r5, r8, lsr r9 │ │ │ │ + subeq ip, r5, r0, asr r9 │ │ │ │ + subseq r0, r0, r9, lsr #10 │ │ │ │ + subseq r0, r0, r8, lsr #11 │ │ │ │ + subeq ip, r5, r8, asr r6 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - @ instruction: 0x00500498 │ │ │ │ - subeq ip, r5, r8, lsr #11 │ │ │ │ - subeq ip, r5, r4, asr #11 │ │ │ │ - ldrsheq r0, [r0], #-60 @ 0xffffffc4 │ │ │ │ - subeq ip, r5, r8, ror #11 │ │ │ │ - subeq ip, r5, r8, lsr #9 │ │ │ │ + subseq r0, r0, r8, lsr r5 │ │ │ │ + subeq ip, r5, r8, asr #12 │ │ │ │ + subeq ip, r5, r4, ror #12 │ │ │ │ + @ instruction: 0x0050049c │ │ │ │ + subeq ip, r5, r8, lsl #13 │ │ │ │ + subeq ip, r5, r8, asr #10 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - ldrsbeq r0, [r0], #-52 @ 0xffffffcc │ │ │ │ - subeq ip, r5, ip, asr r5 │ │ │ │ - subeq ip, r5, r0, ror #9 │ │ │ │ - @ instruction: 0x0050039c │ │ │ │ - subeq ip, r5, ip, asr #8 │ │ │ │ - subseq r0, r0, r0, ror r3 │ │ │ │ - subeq ip, r5, r4, lsr #8 │ │ │ │ + subseq r0, r0, r4, ror r4 │ │ │ │ + strdeq ip, [r5], #-92 @ 0xffffffa4 │ │ │ │ + subeq ip, r5, r0, lsl #11 │ │ │ │ + subseq r0, r0, ip, lsr r4 │ │ │ │ + subeq ip, r5, ip, ror #9 │ │ │ │ + subseq r0, r0, r0, lsl r4 │ │ │ │ + subeq ip, r5, r4, asr #9 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3012] @ 18d958 │ │ │ │ ldr ip, [pc, #3012] @ 18d95c │ │ │ │ @@ -22108,15 +22108,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ bne 18cfd4 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -22781,42 +22781,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ ldrsbeq pc, [r9], #-168 @ 0xffffff58 @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - subeq pc, pc, lr, ror pc @ │ │ │ │ + subseq r0, r0, lr, lsl r0 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ subseq pc, r9, ip, lsr #15 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - strdeq pc, [pc], #-180 @ │ │ │ │ - subeq fp, r5, r8, lsr #25 │ │ │ │ - subeq fp, r5, r0, asr #25 │ │ │ │ - subeq pc, pc, r6, ror r8 @ │ │ │ │ - ldrdeq pc, [pc], #-136 @ │ │ │ │ - subeq fp, r5, r8, lsl #19 │ │ │ │ + @ instruction: 0x004ffc94 │ │ │ │ + subeq fp, r5, r8, asr #26 │ │ │ │ + subeq fp, r5, r0, ror #26 │ │ │ │ + subeq pc, pc, r6, lsl r9 @ │ │ │ │ + subeq pc, pc, r8, ror r9 @ │ │ │ │ + subeq fp, r5, r8, lsr #20 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - subeq pc, pc, r8, asr r8 @ │ │ │ │ - subeq fp, r5, r8, ror #18 │ │ │ │ - subeq fp, r5, r4, lsl #19 │ │ │ │ - strheq pc, [pc], #-116 @ │ │ │ │ - subeq fp, r5, r0, lsr #19 │ │ │ │ - subeq fp, r5, r0, ror #16 │ │ │ │ + strdeq pc, [pc], #-136 @ │ │ │ │ + subeq fp, r5, r8, lsl #20 │ │ │ │ + subeq fp, r5, r4, lsr #20 │ │ │ │ + subeq pc, pc, r4, asr r8 @ │ │ │ │ + subeq fp, r5, r0, asr #20 │ │ │ │ + subeq fp, r5, r0, lsl #18 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - subeq pc, pc, ip, lsl #15 │ │ │ │ - subeq fp, r5, r4, lsl r9 │ │ │ │ - @ instruction: 0x0045b898 │ │ │ │ - subeq pc, pc, r4, asr r7 @ │ │ │ │ - subeq fp, r5, r4, lsl #16 │ │ │ │ - subeq pc, pc, r8, lsr #14 │ │ │ │ - ldrdeq fp, [r5], #-124 @ 0xffffff84 │ │ │ │ + subeq pc, pc, ip, lsr #16 │ │ │ │ + strheq fp, [r5], #-148 @ 0xffffff6c │ │ │ │ + subeq fp, r5, r8, lsr r9 │ │ │ │ + strdeq pc, [pc], #-116 @ │ │ │ │ + subeq fp, r5, r4, lsr #17 │ │ │ │ + subeq pc, pc, r8, asr #15 │ │ │ │ + subeq fp, r5, ip, ror r8 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ lsr r4, r1, #20 │ │ │ │ bic r3, r1, #-16777216 @ 0xff000000 │ │ │ │ @@ -22881,30 +22881,30 @@ │ │ │ │ umull r1, r9, r2, r0 │ │ │ │ mov r2, r7 │ │ │ │ adds r6, r1, r1 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r2, r2, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ adds r1, r2, #1 │ │ │ │ lsr r3, r3, #9 │ │ │ │ @@ -23143,24 +23143,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ subseq lr, r9, ip, ror #28 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - subeq pc, pc, r0, ror #11 │ │ │ │ - subeq pc, pc, r7, lsl #6 │ │ │ │ + subeq pc, pc, r0, lsl #13 │ │ │ │ + subeq pc, pc, r7, lsr #7 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ subseq lr, r9, ip, ror #23 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - subeq pc, pc, ip, ror #3 │ │ │ │ - strdeq fp, [r5], #-44 @ 0xffffffd4 │ │ │ │ - subeq fp, r5, r8, lsl r3 │ │ │ │ - subeq pc, pc, r0, lsl #3 │ │ │ │ - subeq fp, r5, r4, lsr r2 │ │ │ │ + subeq pc, pc, ip, lsl #5 │ │ │ │ + @ instruction: 0x0045b39c │ │ │ │ + strheq fp, [r5], #-56 @ 0xffffffc8 │ │ │ │ + subeq pc, pc, r0, lsr #4 │ │ │ │ + ldrdeq fp, [r5], #-36 @ 0xffffffdc │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 18df78 │ │ │ │ ldr ip, [pc, #40] @ 18df7c │ │ │ │ @@ -23170,17 +23170,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #171 @ 0xab │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 175118 │ │ │ │ - subeq pc, pc, r8, lsl r1 @ │ │ │ │ - subeq fp, r5, r0, lsr #5 │ │ │ │ - subeq fp, r5, r4, lsr #4 │ │ │ │ + strheq pc, [pc], #-24 @ │ │ │ │ + subeq fp, r5, r0, asr #6 │ │ │ │ + subeq fp, r5, r4, asr #5 │ │ │ │ push {r4, lr} │ │ │ │ ldrb lr, [r2, #25] │ │ │ │ ldr ip, [r0, #4] │ │ │ │ cmp lr, #0 │ │ │ │ ldrbne lr, [r1, #4] │ │ │ │ ldr r4, [r0, #8] │ │ │ │ lsrne lr, lr, #4 │ │ │ │ @@ -23641,20 +23641,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 18e6ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - subeq lr, pc, r0, lsr #21 │ │ │ │ - subeq sl, r5, r0, ror ip │ │ │ │ - subeq sl, r5, ip, asr #22 │ │ │ │ + subeq lr, pc, r0, asr #22 │ │ │ │ + subeq sl, r5, r0, lsl sp │ │ │ │ + subeq sl, r5, ip, ror #23 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ - strheq lr, [pc], #-156 @ │ │ │ │ - subeq sl, r5, r8, asr fp │ │ │ │ + subeq lr, pc, ip, asr sl @ │ │ │ │ + strdeq sl, [r5], #-184 @ 0xffffff48 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -24610,64 +24610,64 @@ │ │ │ │ lsr r9, r7, sl │ │ │ │ orrne r8, r8, #1 │ │ │ │ mov r7, r5 │ │ │ │ b 18ee74 │ │ │ │ subseq lr, r9, ip, asr r1 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq sp, r9, r8, lsl #30 │ │ │ │ - subeq lr, pc, r0, lsr r6 @ │ │ │ │ - subeq lr, pc, r8, asr r2 @ │ │ │ │ - subeq lr, pc, r4, lsr r2 @ │ │ │ │ - subeq lr, pc, r8, ror r3 @ │ │ │ │ - subeq lr, pc, r4, asr r3 @ │ │ │ │ - ldrdeq lr, [pc], #-28 @ │ │ │ │ - subeq sp, pc, ip, ror #31 │ │ │ │ + ldrdeq lr, [pc], #-96 @ │ │ │ │ + strdeq lr, [pc], #-40 @ │ │ │ │ + ldrdeq lr, [pc], #-36 @ │ │ │ │ + subeq lr, pc, r8, lsl r4 @ │ │ │ │ + strdeq lr, [pc], #-52 @ │ │ │ │ + subeq lr, pc, ip, ror r2 @ │ │ │ │ + subeq lr, pc, ip, lsl #1 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - ldrdeq sp, [pc], #-208 @ │ │ │ │ - subeq sp, pc, ip, asr sp @ │ │ │ │ - subeq sp, pc, r4, ror #18 │ │ │ │ - subeq sp, pc, r4, lsl #17 │ │ │ │ - subeq r9, r5, r8, lsr r9 │ │ │ │ - subeq r9, r5, r0, asr r9 │ │ │ │ + subeq sp, pc, r0, ror lr @ │ │ │ │ + strdeq sp, [pc], #-220 @ │ │ │ │ + subeq sp, pc, r4, lsl #20 │ │ │ │ + subeq sp, pc, r4, lsr #18 │ │ │ │ + ldrdeq r9, [r5], #-152 @ 0xffffff68 │ │ │ │ + strdeq r9, [r5], #-144 @ 0xffffff70 │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - subeq sp, pc, r4, ror r4 @ │ │ │ │ + subeq sp, pc, r4, lsl r5 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - subeq sp, pc, ip │ │ │ │ - subeq r9, r5, ip, lsl r1 │ │ │ │ - subeq r9, r5, r8, lsr r1 │ │ │ │ - subeq ip, pc, ip, ror sp @ │ │ │ │ - subeq r8, r5, ip, lsl pc │ │ │ │ + subeq sp, pc, ip, lsr #1 │ │ │ │ + strheq r9, [r5], #-28 @ 0xffffffe4 │ │ │ │ + ldrdeq r9, [r5], #-24 @ 0xffffffe8 │ │ │ │ + subeq ip, pc, ip, lsl lr @ │ │ │ │ + strheq r8, [r5], #-252 @ 0xffffff04 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - subeq ip, pc, r0, asr ip @ │ │ │ │ - @ instruction: 0x00458d94 │ │ │ │ - strdeq r8, [r5], #-204 @ 0xffffff34 │ │ │ │ + strdeq ip, [pc], #-192 @ │ │ │ │ + subeq r8, r5, r4, lsr lr │ │ │ │ + @ instruction: 0x00458d9c │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - subeq ip, pc, r8, lsr #24 │ │ │ │ - strheq r8, [r5], #-208 @ 0xffffff30 │ │ │ │ - subeq r8, r5, r4, lsr sp │ │ │ │ - strdeq ip, [pc], #-188 @ │ │ │ │ - subeq r8, r5, r0, ror sp │ │ │ │ - subeq r8, r5, r8, lsr #25 │ │ │ │ + subeq ip, pc, r8, asr #25 │ │ │ │ + subeq r8, r5, r0, asr lr │ │ │ │ + ldrdeq r8, [r5], #-212 @ 0xffffff2c │ │ │ │ + @ instruction: 0x004fcc9c │ │ │ │ + subeq r8, r5, r0, lsl lr │ │ │ │ + subeq r8, r5, r8, asr #26 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - ldrdeq ip, [pc], #-180 @ │ │ │ │ - subeq r8, r5, ip, lsr #26 │ │ │ │ - subeq r8, r5, r0, lsl #25 │ │ │ │ + subeq ip, pc, r4, ror ip @ │ │ │ │ + subeq r8, r5, ip, asr #27 │ │ │ │ + subeq r8, r5, r0, lsr #26 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - subeq ip, pc, ip, lsl #23 │ │ │ │ - subeq r8, r5, r0, asr #24 │ │ │ │ - subeq r8, r5, r8, asr ip │ │ │ │ - subeq ip, pc, ip, ror #22 │ │ │ │ - subeq r8, r5, r8, lsl ip │ │ │ │ - subeq ip, pc, r8, asr #22 │ │ │ │ - subeq r8, r5, r4, ror #25 │ │ │ │ + subeq ip, pc, ip, lsr #24 │ │ │ │ + subeq r8, r5, r0, ror #25 │ │ │ │ + strdeq r8, [r5], #-200 @ 0xffffff38 │ │ │ │ + subeq ip, pc, ip, lsl #24 │ │ │ │ + strheq r8, [r5], #-200 @ 0xffffff38 │ │ │ │ + subeq ip, pc, r8, ror #23 │ │ │ │ + subeq r8, r5, r4, lsl #27 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - subeq ip, pc, r4, lsr #22 │ │ │ │ - ldrdeq r8, [r5], #-180 @ 0xffffff4c │ │ │ │ - strdeq ip, [pc], #-168 @ │ │ │ │ - subeq r8, r5, ip, lsr #23 │ │ │ │ + subeq ip, pc, r4, asr #23 │ │ │ │ + subeq r8, r5, r4, ror ip │ │ │ │ + @ instruction: 0x004fcb98 │ │ │ │ + subeq r8, r5, ip, asr #24 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ cmp r2, #0 │ │ │ │ bne 1900e8 │ │ │ │ ldrb r8, [r1, #9] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ cmp r8, #0 │ │ │ │ @@ -25926,17 +25926,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 190a94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - strheq ip, [pc], #-100 @ │ │ │ │ - subeq ip, pc, r8, lsl #12 │ │ │ │ - subeq r8, r5, r4, lsr #15 │ │ │ │ + subeq ip, pc, r4, asr r7 @ │ │ │ │ + subeq ip, pc, r8, lsr #13 │ │ │ │ + subeq r8, r5, r4, asr #16 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r5, [r0, #4] │ │ │ │ ldr ip, [r1, #4] │ │ │ │ sub r4, r5, ip │ │ │ │ cmp r4, #0 │ │ │ │ bgt 190b40 │ │ │ │ @@ -26200,17 +26200,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 190ed8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - strheq ip, [pc], #-24 @ │ │ │ │ - subeq r8, r5, r8, asr #5 │ │ │ │ - subeq r8, r5, r4, ror #5 │ │ │ │ + subeq ip, pc, r8, asr r2 @ │ │ │ │ + subeq r8, r5, r8, ror #6 │ │ │ │ + subeq r8, r5, r4, lsl #7 │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r2, #5 │ │ │ │ beq 190f30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -26264,16 +26264,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #944 @ 0x3b0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ bl 18df38 │ │ │ │ - subeq ip, pc, r0, asr #1 │ │ │ │ - subeq r8, r5, r0, ror r1 │ │ │ │ + subeq ip, pc, r0, ror #2 │ │ │ │ + subeq r8, r5, r0, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -26406,17 +26406,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ - subeq fp, pc, sp, ror #29 │ │ │ │ - subeq fp, pc, r4, lsl #29 │ │ │ │ - subeq r7, r5, r4, lsr pc │ │ │ │ + subeq fp, pc, sp, lsl #31 │ │ │ │ + subeq fp, pc, r4, lsr #30 │ │ │ │ + ldrdeq r7, [r5], #-244 @ 0xffffff0c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -26592,21 +26592,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 19150c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #964 @ 0x3c4 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - subeq fp, pc, r0, asr #24 │ │ │ │ - strdeq r7, [r5], #-192 @ 0xffffff40 │ │ │ │ + subeq fp, pc, r0, ror #25 │ │ │ │ + @ instruction: 0x00457d90 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - subeq fp, pc, r0, lsr #23 │ │ │ │ - subeq r7, r5, ip, asr #24 │ │ │ │ + subeq fp, pc, r0, asr #24 │ │ │ │ + subeq r7, r5, ip, ror #25 │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ @@ -26700,23 +26700,23 @@ │ │ │ │ sbcs r3, fp, r7 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 1916a8 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, fp │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -26741,15 +26741,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs fp, #0 │ │ │ │ bcs 19174c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov fp, r1 │ │ │ │ orr fp, fp, r4 │ │ │ │ cmp r0, #4 │ │ │ │ sbcs r3, fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ movcc r4, #4 │ │ │ │ movcc fp, #0 │ │ │ │ @@ -26760,21 +26760,21 @@ │ │ │ │ add r1, sp, #28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ strd r2, [sp, #120] @ 0x78 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #96] @ 0x60 │ │ │ │ adcs r3, r3, r2 │ │ │ │ @@ -26875,23 +26875,23 @@ │ │ │ │ cmp r6, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r5, #0 │ │ │ │ bcs 191964 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov r5, r0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r3, r5} │ │ │ │ mov r3, r7 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ @@ -26920,15 +26920,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ movcs r3, r5 │ │ │ │ mvncs r0, #4 │ │ │ │ bcs 191e20 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ cmp r0, #5 │ │ │ │ orr r2, r1, r5 │ │ │ │ sbcs r3, r2, #0 │ │ │ │ bcs 191e18 │ │ │ │ mov r3, #0 │ │ │ │ rsb r2, fp, #0 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ @@ -26949,24 +26949,24 @@ │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ strd r4, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp, #120] @ 0x78 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -27409,17 +27409,17 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2] │ │ │ │ b 191dc4 │ │ │ │ subseq fp, r9, r4, lsr r3 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq sl, r9, r0, lsr #21 │ │ │ │ - subeq fp, pc, r8, asr #1 │ │ │ │ - ldrdeq r7, [r5], #-32 @ 0xffffffe0 │ │ │ │ - subeq r7, r5, r4, ror r1 │ │ │ │ + subeq fp, pc, r8, ror #2 │ │ │ │ + subeq r7, r5, r0, ror r3 │ │ │ │ + subeq r7, r5, r4, lsl r2 │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ subseq sl, r9, ip, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ @@ -27715,21 +27715,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 192698 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #996 @ 0x3e4 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ - strheq sl, [pc], #-202 @ │ │ │ │ - subeq sl, pc, r8, ror ip @ │ │ │ │ - subeq sl, pc, r4, lsr sl @ │ │ │ │ - subeq r6, r5, r0, ror #21 │ │ │ │ + subeq sl, pc, sl, asr sp @ │ │ │ │ + subeq sl, pc, r8, lsl sp @ │ │ │ │ + ldrdeq sl, [pc], #-164 @ │ │ │ │ + subeq r6, r5, r0, lsl #23 │ │ │ │ muleq r0, r5, r4 │ │ │ │ - subeq sl, pc, r0, lsl sl @ │ │ │ │ - strheq r6, [r5], #-172 @ 0xffffff54 │ │ │ │ + strheq sl, [pc], #-160 @ │ │ │ │ + subeq r6, r5, ip, asr fp │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #388] @ 192838 │ │ │ │ ldrb ip, [r0] │ │ │ │ @@ -27826,19 +27826,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1024 @ 0x400 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #4 │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ - subeq sl, pc, r6, ror #16 │ │ │ │ + subeq sl, pc, r6, lsl #18 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - subeq sl, pc, r8, asr r8 @ │ │ │ │ - subeq r6, r5, r4, lsl #18 │ │ │ │ + strdeq sl, [pc], #-136 @ │ │ │ │ + subeq r6, r5, r4, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #332] @ 1929b8 │ │ │ │ @@ -27922,19 +27922,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1040 @ 0x410 │ │ │ │ ldr r2, [pc, #32] @ 1929cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ - strheq sl, [pc], #-104 @ │ │ │ │ + subeq sl, pc, r8, asr r7 @ │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - ldrdeq sl, [pc], #-104 @ │ │ │ │ - subeq r6, r5, r0, lsl #15 │ │ │ │ + subeq sl, pc, r8, ror r7 @ │ │ │ │ + subeq r6, r5, r0, lsr #16 │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -28117,21 +28117,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ mov r2, #3280 @ 0xcd0 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ subseq r9, r9, r4, ror #28 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq sl, pc, r4, lsr r6 @ │ │ │ │ - subeq sl, pc, sl, lsr #9 │ │ │ │ + ldrdeq sl, [pc], #-100 @ │ │ │ │ + subeq sl, pc, sl, asr #10 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ subseq r9, r9, r0, ror #25 │ │ │ │ - ldrdeq sl, [pc], #-48 @ │ │ │ │ - subeq r6, r5, r0, ror r5 │ │ │ │ + subeq sl, pc, r0, ror r4 @ │ │ │ │ + subeq r6, r5, r0, lsl r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ @@ -28296,21 +28296,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 192fac │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ subseq r9, r9, r4, asr fp │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq sl, pc, r4, lsr #6 │ │ │ │ - subeq sl, pc, r0, lsr #3 │ │ │ │ + subeq sl, pc, r4, asr #7 │ │ │ │ + subeq sl, pc, r0, asr #4 │ │ │ │ andeq r1, r0, r1 │ │ │ │ ldrsbeq r9, [r9], #-144 @ 0xffffff70 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - subeq sl, pc, r8, lsl #2 │ │ │ │ - subeq r6, r5, r0, lsr #5 │ │ │ │ + subeq sl, pc, r8, lsr #3 │ │ │ │ + subeq r6, r5, r0, asr #6 │ │ │ │ andeq r0, r0, sp, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [r2, #32] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -28841,20 +28841,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #36] @ 19382c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ - subeq r9, pc, lr, lsr #30 │ │ │ │ - @ instruction: 0x004f9898 │ │ │ │ - subeq r5, r5, ip, asr #18 │ │ │ │ - subeq r5, r5, r4, ror #18 │ │ │ │ - subeq r9, pc, r8, ror r8 @ │ │ │ │ - subeq r5, r5, r4, lsr #18 │ │ │ │ + subeq r9, pc, lr, asr #31 │ │ │ │ + subeq r9, pc, r8, lsr r9 @ │ │ │ │ + subeq r5, r5, ip, ror #19 │ │ │ │ + subeq r5, r5, r4, lsl #20 │ │ │ │ + subeq r9, pc, r8, lsl r9 @ │ │ │ │ + subeq r5, r5, r4, asr #19 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #508] @ 193a48 │ │ │ │ @@ -28984,22 +28984,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 193a70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ subseq r9, r9, r4, lsl r0 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - ldrdeq r9, [pc], #-102 @ │ │ │ │ - ldrdeq r9, [pc], #-116 @ │ │ │ │ + subeq r9, pc, r6, ror r7 @ │ │ │ │ + subeq r9, pc, r4, ror r8 @ │ │ │ │ subseq r8, r9, r0, lsl #31 │ │ │ │ - subeq r9, pc, r4, asr #14 │ │ │ │ - ldrdeq r9, [pc], #-100 @ │ │ │ │ - subeq r9, pc, ip, lsr #13 │ │ │ │ - subeq r9, pc, r4, asr #12 │ │ │ │ - subeq r5, r5, r0, ror #15 │ │ │ │ + subeq r9, pc, r4, ror #15 │ │ │ │ + subeq r9, pc, r4, ror r7 @ │ │ │ │ + subeq r9, pc, ip, asr #14 │ │ │ │ + subeq r9, pc, r4, ror #13 │ │ │ │ + subeq r5, r5, r0, lsl #17 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r1] │ │ │ │ mov r3, #1 │ │ │ │ @@ -29093,19 +29093,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 193c18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ - subeq r9, pc, r0, asr #11 │ │ │ │ + subeq r9, pc, r0, ror #12 │ │ │ │ svcvc 0x00ff0000 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - subeq r9, pc, r8, lsl #9 │ │ │ │ - subeq r5, r5, r4, lsr r5 │ │ │ │ + subeq r9, pc, r8, lsr #10 │ │ │ │ + ldrdeq r5, [r5], #-84 @ 0xffffffac │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -29208,19 +29208,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 193de0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r9, pc, r8, ror #5 │ │ │ │ - @ instruction: 0x00455394 │ │ │ │ - strheq r9, [pc], #-40 @ │ │ │ │ - subeq r5, r5, r8, asr #7 │ │ │ │ - subeq r5, r5, r4, ror #7 │ │ │ │ + subeq r9, pc, r8, lsl #7 │ │ │ │ + subeq r5, r5, r4, lsr r4 │ │ │ │ + subeq r9, pc, r8, asr r3 @ │ │ │ │ + subeq r5, r5, r8, ror #8 │ │ │ │ + subeq r5, r5, r4, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -29371,20 +29371,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ - subeq r9, pc, ip, lsl r1 @ │ │ │ │ - subeq r9, pc, r0, asr r0 @ │ │ │ │ - subeq r5, r5, r0, ror #2 │ │ │ │ - subeq r5, r5, ip, ror r1 │ │ │ │ - subeq r9, pc, r0, lsr r0 @ │ │ │ │ - subeq r5, r5, r0, ror #1 │ │ │ │ + strheq r9, [pc], #-28 @ │ │ │ │ + strdeq r9, [pc], #-0 @ │ │ │ │ + subeq r5, r5, r0, lsl #4 │ │ │ │ + subeq r5, r5, ip, lsl r2 │ │ │ │ + ldrdeq r9, [pc], #-0 @ │ │ │ │ + subeq r5, r5, r0, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ mov r5, r2 │ │ │ │ @@ -29535,29 +29535,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 194324 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r8, pc, r8, lsl lr @ │ │ │ │ - subeq r4, r5, ip, asr pc │ │ │ │ - subeq r4, r5, r4, asr #29 │ │ │ │ + strheq r8, [pc], #-232 @ │ │ │ │ + strdeq r4, [r5], #-252 @ 0xffffff04 │ │ │ │ + subeq r4, r5, r4, ror #30 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - strdeq r8, [pc], #-208 @ │ │ │ │ - subeq r4, r5, r8, asr #30 │ │ │ │ - @ instruction: 0x00454e9c │ │ │ │ + @ instruction: 0x004f8e90 │ │ │ │ + subeq r4, r5, r8, ror #31 │ │ │ │ + subeq r4, r5, ip, lsr pc │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - subeq r8, pc, r4, asr #27 │ │ │ │ - subeq r4, r5, r8, lsr pc │ │ │ │ - subeq r4, r5, r0, ror lr │ │ │ │ + subeq r8, pc, r4, ror #28 │ │ │ │ + ldrdeq r4, [r5], #-248 @ 0xffffff08 │ │ │ │ + subeq r4, r5, r0, lsl pc │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - @ instruction: 0x004f8d9c │ │ │ │ - subeq r4, r5, ip, lsr #29 │ │ │ │ - subeq r4, r5, r8, asr #29 │ │ │ │ + subeq r8, pc, ip, lsr lr @ │ │ │ │ + subeq r4, r5, ip, asr #30 │ │ │ │ + subeq r4, r5, r8, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -29725,21 +29725,21 @@ │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ ldr r2, [pc, #44] @ 194600 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - subeq r8, pc, ip, asr #22 │ │ │ │ - strdeq r4, [r5], #-184 @ 0xffffff48 │ │ │ │ + subeq r8, pc, ip, ror #23 │ │ │ │ + @ instruction: 0x00454c98 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - strheq r8, [pc], #-160 @ │ │ │ │ - subeq r4, r5, r8, asr fp │ │ │ │ + subeq r8, pc, r0, asr fp @ │ │ │ │ + strdeq r4, [r5], #-184 @ 0xffffff48 │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #328] @ 194768 │ │ │ │ @@ -29824,15 +29824,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r8, r9, r8, asr #4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r8, pc, r4, lsr #20 │ │ │ │ + subeq r8, pc, r4, asr #21 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ subseq r8, r9, r8, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -29918,15 +29918,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r8, [r9], #-0 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - strheq r8, [pc], #-136 @ │ │ │ │ + subeq r8, pc, r8, asr r9 @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ ldrsbeq r7, [r9], #-240 @ 0xffffff10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -30011,15 +30011,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r7, r9, r8, asr pc │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r8, pc, r4, lsr r7 @ │ │ │ │ + ldrdeq r8, [pc], #-116 @ │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ subseq r7, r9, r4, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -30108,15 +30108,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r7, [r9], #-220 @ 0xffffff24 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - strheq r8, [pc], #-84 @ │ │ │ │ + subeq r8, pc, r4, asr r6 @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ ldrsbeq r7, [r9], #-192 @ 0xffffff40 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov ip, r0 │ │ │ │ @@ -30292,35 +30292,35 @@ │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r4, [sp, #104] @ 0x68 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -30368,15 +30368,15 @@ │ │ │ │ b 194d60 │ │ │ │ mov r2, r4 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldm r0, {r0, r2, r4, r5} │ │ │ │ b 194d60 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ @@ -30535,21 +30535,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r7, r9, r4, ror #24 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r7, r9, r0, lsr #20 │ │ │ │ - subeq r7, pc, r5, lsl #28 │ │ │ │ - subeq r7, pc, ip, asr #28 │ │ │ │ - strdeq r3, [r5], #-228 @ 0xffffff1c │ │ │ │ + subeq r7, pc, r5, lsr #29 │ │ │ │ + subeq r7, pc, ip, ror #29 │ │ │ │ + @ instruction: 0x00453f94 │ │ │ │ @ instruction: 0x000006bd │ │ │ │ - subeq r7, pc, r8, lsl #28 │ │ │ │ - subeq r3, r5, r8, lsl pc │ │ │ │ - subeq r3, r5, r4, lsr pc │ │ │ │ + subeq r7, pc, r8, lsr #29 │ │ │ │ + strheq r3, [r5], #-248 @ 0xffffff08 │ │ │ │ + ldrdeq r3, [r5], #-244 @ 0xffffff0c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #2080] @ 195ae0 │ │ │ │ ldr r3, [pc, #2080] @ 195ae4 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ @@ -30616,23 +30616,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 1953d8 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -30657,29 +30657,29 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r3, #0 │ │ │ │ bcs 19547c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov r3, r1 │ │ │ │ orr r3, r3, r9 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ movcc r0, #2 │ │ │ │ movcc r3, #0 │ │ │ │ subs r0, r0, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r3} │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r2, r1, r2 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ sub r9, fp, #62 @ 0x3e │ │ │ │ sbcs r4, r8, r4 │ │ │ │ @@ -30810,23 +30810,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs sl, #0 │ │ │ │ bcs 1956e0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov sl, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r3, r5 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -30854,15 +30854,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ movcs r3, sl │ │ │ │ mvncs r0, #2 │ │ │ │ bcs 1958d4 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ cmp r0, #3 │ │ │ │ orr r3, r1, sl │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcs 1958cc │ │ │ │ mov r3, #0 │ │ │ │ rsb r1, r9, #0 │ │ │ │ mov fp, r1 │ │ │ │ @@ -30874,15 +30874,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs ip, r1, ip │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -31071,22 +31071,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r7, r9, r8, lsr #11 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r7, r9, r4, lsr #4 │ │ │ │ - subeq r7, pc, r8, ror #13 │ │ │ │ - strdeq r3, [r5], #-128 @ 0xffffff80 │ │ │ │ - @ instruction: 0x00453790 │ │ │ │ + subeq r7, pc, r8, lsl #15 │ │ │ │ + @ instruction: 0x00453990 │ │ │ │ + subeq r3, r5, r0, lsr r8 │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ subseq r6, r9, r4, lsr #28 │ │ │ │ - subeq r7, pc, r8, lsr #11 │ │ │ │ - strheq r3, [r5], #-104 @ 0xffffff98 │ │ │ │ - ldrdeq r3, [r5], #-100 @ 0xffffff9c │ │ │ │ + subeq r7, pc, r8, asr #12 │ │ │ │ + subeq r3, r5, r8, asr r7 │ │ │ │ + subeq r3, r5, r4, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r7, [r1] │ │ │ │ mov lr, #1 │ │ │ │ lsl ip, lr, r7 │ │ │ │ @@ -31120,15 +31120,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov r6, r0 │ │ │ │ umull ip, r3, r5, r6 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov sl, r2 │ │ │ │ @@ -31148,15 +31148,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r6, lr │ │ │ │ bne 195ce0 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r5, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r8, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -31288,21 +31288,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 195e68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r7, pc, r4, ror #4 │ │ │ │ - subeq r3, r5, r8, lsl r4 │ │ │ │ - subeq r3, r5, r0, lsl r3 │ │ │ │ + subeq r7, pc, r4, lsl #6 │ │ │ │ + strheq r3, [r5], #-72 @ 0xffffffb8 │ │ │ │ + strheq r3, [r5], #-48 @ 0xffffffd0 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - subeq r7, pc, r8, lsr r2 @ │ │ │ │ - subeq r3, r5, r8, asr #6 │ │ │ │ - subeq r3, r5, r4, ror #6 │ │ │ │ + ldrdeq r7, [pc], #-40 @ │ │ │ │ + subeq r3, r5, r8, ror #7 │ │ │ │ + subeq r3, r5, r4, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #576] @ 1960c4 │ │ │ │ ldr r3, [pc, #576] @ 1960c8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -31335,15 +31335,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp, #16] │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrne r3, r3, #1 │ │ │ │ @@ -31448,22 +31448,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r6, r9, r8, ror #19 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r6, r9, r0, lsl #18 │ │ │ │ - subeq r7, pc, ip, ror r0 @ │ │ │ │ - subeq r3, r5, r8, ror #4 │ │ │ │ - subeq r3, r5, r8, lsr #2 │ │ │ │ + subeq r7, pc, ip, lsl r1 @ │ │ │ │ + subeq r3, r5, r8, lsl #6 │ │ │ │ + subeq r3, r5, r8, asr #3 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ ldrsheq r6, [r9], #-120 @ 0xffffff88 │ │ │ │ - subeq r6, pc, r4, asr #31 │ │ │ │ - ldrdeq r3, [r5], #-4 │ │ │ │ - strdeq r3, [r5], #-0 │ │ │ │ + subeq r7, pc, r4, rrx │ │ │ │ + subeq r3, r5, r4, ror r1 │ │ │ │ + @ instruction: 0x00453190 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2100] @ 196940 │ │ │ │ mov r7, r3 │ │ │ │ @@ -31523,15 +31523,15 @@ │ │ │ │ ldrd r2, [r1, #8] │ │ │ │ add r0, sp, #32 │ │ │ │ strd r2, [sp] │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ add r1, sp, #24 │ │ │ │ strb r3, [sp, #17] │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ blt 196250 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ @@ -31991,29 +31991,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r6, r9, ip, asr r7 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrsbeq r6, [r9], #-64 @ 0xffffffc0 │ │ │ │ - subeq r6, pc, r4, lsr #17 │ │ │ │ - subeq r2, r5, r4, lsl #22 │ │ │ │ - subeq r2, r5, ip, asr #18 │ │ │ │ + subeq r6, pc, r4, asr #18 │ │ │ │ + subeq r2, r5, r4, lsr #23 │ │ │ │ + subeq r2, r5, ip, ror #19 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - subeq r6, pc, r4, ror #16 │ │ │ │ - subeq r2, r5, r4, ror r9 │ │ │ │ - @ instruction: 0x00452990 │ │ │ │ - strdeq r6, [pc], #-124 @ │ │ │ │ - subeq r2, r5, r8, lsr #17 │ │ │ │ - subeq r6, pc, r8, ror r7 @ │ │ │ │ - subeq r2, r5, r4, ror #18 │ │ │ │ - subeq r2, r5, r4, lsr #16 │ │ │ │ - subeq r6, pc, r8, asr #14 │ │ │ │ - strdeq r2, [r5], #-124 @ 0xffffff84 │ │ │ │ - subeq r2, r5, r4, lsl #19 │ │ │ │ + subeq r6, pc, r4, lsl #18 │ │ │ │ + subeq r2, r5, r4, lsl sl │ │ │ │ + subeq r2, r5, r0, lsr sl │ │ │ │ + @ instruction: 0x004f689c │ │ │ │ + subeq r2, r5, r8, asr #18 │ │ │ │ + subeq r6, pc, r8, lsl r8 @ │ │ │ │ + subeq r2, r5, r4, lsl #20 │ │ │ │ + subeq r2, r5, r4, asr #17 │ │ │ │ + subeq r6, pc, r8, ror #15 │ │ │ │ + @ instruction: 0x0045289c │ │ │ │ + subeq r2, r5, r4, lsr #20 │ │ │ │ │ │ │ │ 00196988 : │ │ │ │ ldrb r3, [r1, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1969e4 │ │ │ │ ands ip, r3, #1 │ │ │ │ mvnne ip, #0 │ │ │ │ @@ -32045,17 +32045,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - subeq r6, pc, r0, ror r6 @ │ │ │ │ - subeq r2, r5, r0, lsl #15 │ │ │ │ - @ instruction: 0x0045279c │ │ │ │ + subeq r6, pc, r0, lsl r7 @ │ │ │ │ + subeq r2, r5, r0, lsr #16 │ │ │ │ + subeq r2, r5, ip, lsr r8 │ │ │ │ │ │ │ │ 00196a28 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ lsl r1, r1, #15 │ │ │ │ lsl r2, r2, #31 │ │ │ │ add r1, r1, #32512 @ 0x7f00 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -32520,17 +32520,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 197130 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 197134 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1440 @ 0x5a0 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r5, pc, r0, ror #30 │ │ │ │ - subeq r2, r5, ip, rrx │ │ │ │ - ldrdeq r2, [r5], #-20 @ 0xffffffec │ │ │ │ + subeq r6, pc, r0 │ │ │ │ + subeq r2, r5, ip, lsl #2 │ │ │ │ + subeq r2, r5, r4, ror r2 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ │ │ │ │ 00197138 : │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add lr, sp, #16 │ │ │ │ @@ -32657,23 +32657,23 @@ │ │ │ │ beq 19736c │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 197390 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e43b8 │ │ │ │ + bl 5e4458 │ │ │ │ ldr r3, [pc, #268] @ 19743c │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 1973c8 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 5e49b4 │ │ │ │ + bl 5e4a54 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1973d8 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -32756,23 +32756,23 @@ │ │ │ │ beq 1974f0 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 197514 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e43b4 │ │ │ │ + bl 5e4454 │ │ │ │ ldr r3, [pc, #268] @ 1975c0 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 19754c │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 5e49b4 │ │ │ │ + bl 5e4a54 │ │ │ │ cmp r0, #0 │ │ │ │ bne 19755c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -32864,29 +32864,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 197708 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e38d4 │ │ │ │ + bl 5e3974 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 1977fc │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 197750 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 5e41e8 │ │ │ │ + bl 5e4288 │ │ │ │ cmp r0, #0 │ │ │ │ bne 197760 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -33009,29 +33009,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 197944 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e38d0 │ │ │ │ + bl 5e3970 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 197a38 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 19798c │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 5e41e8 │ │ │ │ + bl 5e4288 │ │ │ │ cmp r0, #0 │ │ │ │ bne 19799c │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -33199,15 +33199,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r4, r9, ip, lsl #28 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r5, pc, r4, ror #11 │ │ │ │ + subeq r5, pc, r4, lsl #13 │ │ │ │ subseq r4, r9, r0, lsr sp │ │ │ │ │ │ │ │ 00197b84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -33283,15 +33283,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r4, r9, r4, asr #25 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x004f549c │ │ │ │ + subeq r5, pc, ip, lsr r5 @ │ │ │ │ subseq r4, r9, r8, ror #23 │ │ │ │ │ │ │ │ 00197ccc : │ │ │ │ mov r3, #0 │ │ │ │ b 1856ac │ │ │ │ │ │ │ │ 00197cd4 : │ │ │ │ @@ -33587,15 +33587,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 198228 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -34214,39 +34214,39 @@ │ │ │ │ ldr r2, [pc, #120] @ 198b7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ subseq r4, r9, ip, lsr r8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x004f4d9b │ │ │ │ + subeq r4, pc, fp, lsr lr @ │ │ │ │ subseq r4, r9, r4, ror #10 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - subeq r4, pc, ip, ror #19 │ │ │ │ - subeq r0, r5, r0, lsr #21 │ │ │ │ - strheq r0, [r5], #-168 @ 0xffffff58 │ │ │ │ - subeq r4, pc, pc, lsl r7 @ │ │ │ │ - subeq r4, pc, r4, lsl #14 │ │ │ │ - strheq r0, [r5], #-116 @ 0xffffff8c │ │ │ │ + subeq r4, pc, ip, lsl #21 │ │ │ │ + subeq r0, r5, r0, asr #22 │ │ │ │ + subeq r0, r5, r8, asr fp │ │ │ │ + strheq r4, [pc], #-127 @ │ │ │ │ + subeq r4, pc, r4, lsr #15 │ │ │ │ + subeq r0, r5, r4, asr r8 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - @ instruction: 0x004f4698 │ │ │ │ - subeq r0, r5, r8, lsr #15 │ │ │ │ - subeq r0, r5, r4, asr #15 │ │ │ │ - strdeq r4, [pc], #-92 @ │ │ │ │ - subeq r0, r5, r8, ror #15 │ │ │ │ - subeq r0, r5, r8, lsr #13 │ │ │ │ + subeq r4, pc, r8, lsr r7 @ │ │ │ │ + subeq r0, r5, r8, asr #16 │ │ │ │ + subeq r0, r5, r4, ror #16 │ │ │ │ + @ instruction: 0x004f469c │ │ │ │ + subeq r0, r5, r8, lsl #17 │ │ │ │ + subeq r0, r5, r8, asr #14 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - ldrdeq r4, [pc], #-84 @ │ │ │ │ - subeq r0, r5, ip, asr r7 │ │ │ │ - subeq r0, r5, r0, ror #13 │ │ │ │ - @ instruction: 0x004f459c │ │ │ │ - subeq r0, r5, ip, asr #12 │ │ │ │ - subeq r4, pc, r0, ror r5 @ │ │ │ │ - subeq r0, r5, r4, lsr #12 │ │ │ │ + subeq r4, pc, r4, ror r6 @ │ │ │ │ + strdeq r0, [r5], #-124 @ 0xffffff84 │ │ │ │ + subeq r0, r5, r0, lsl #15 │ │ │ │ + subeq r4, pc, ip, lsr r6 @ │ │ │ │ + subeq r0, r5, ip, ror #13 │ │ │ │ + subeq r4, pc, r0, lsl r6 @ │ │ │ │ + subeq r0, r5, r4, asr #13 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 00198b80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -34268,23 +34268,23 @@ │ │ │ │ beq 198c30 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 198c50 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e45fc │ │ │ │ + bl 5e469c │ │ │ │ ldr r3, [pc, #264] @ 198cfc │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 198c88 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 5e49b4 │ │ │ │ + bl 5e4a54 │ │ │ │ cmp r0, #0 │ │ │ │ bne 198c98 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -34375,29 +34375,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 198e1c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e3c88 │ │ │ │ + bl 5e3d28 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #372] @ 198f10 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 198e64 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 5e41e8 │ │ │ │ + bl 5e4288 │ │ │ │ cmp r0, #0 │ │ │ │ bne 198e74 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -34554,15 +34554,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r3, r9, r4, lsr r9 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r4, pc, ip, lsl #2 │ │ │ │ + subeq r4, pc, ip, lsr #3 │ │ │ │ subseq r3, r9, ip, asr r8 │ │ │ │ │ │ │ │ 00199058 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -34636,15 +34636,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 199274 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -35256,38 +35256,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 199ba0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ ldrsheq r3, [r9], #-112 @ 0xffffff90 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r3, pc, r4, ror #26 │ │ │ │ + subeq r3, pc, r4, lsl #28 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ subseq r3, r9, r4, lsr r5 │ │ │ │ - subeq r3, pc, r4, asr #19 │ │ │ │ - subeq pc, r4, r8, ror sl @ │ │ │ │ - @ instruction: 0x0044fa90 │ │ │ │ - subeq r3, pc, ip, lsl #14 │ │ │ │ - subeq r3, pc, r4, ror #13 │ │ │ │ - @ instruction: 0x0044f794 │ │ │ │ + subeq r3, pc, r4, ror #20 │ │ │ │ + subeq pc, r4, r8, lsl fp @ │ │ │ │ + subeq pc, r4, r0, lsr fp @ │ │ │ │ + subeq r3, pc, ip, lsr #15 │ │ │ │ + subeq r3, pc, r4, lsl #15 │ │ │ │ + subeq pc, r4, r4, lsr r8 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ + subeq r3, pc, r4, lsl r7 @ │ │ │ │ + subeq pc, r4, r4, lsr #16 │ │ │ │ + subeq pc, r4, r0, asr #16 │ │ │ │ subeq r3, pc, r4, ror r6 @ │ │ │ │ - subeq pc, r4, r4, lsl #15 │ │ │ │ - subeq pc, r4, r0, lsr #15 │ │ │ │ - ldrdeq r3, [pc], #-84 @ │ │ │ │ - subeq pc, r4, r0, asr #15 │ │ │ │ - subeq pc, r4, r0, lsl #13 │ │ │ │ + subeq pc, r4, r0, ror #16 │ │ │ │ + subeq pc, r4, r0, lsr #14 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - subeq r3, pc, ip, lsr #11 │ │ │ │ - subeq pc, r4, r4, lsr r7 @ │ │ │ │ - strheq pc, [r4], #-104 @ 0xffffff98 @ │ │ │ │ - subeq r3, pc, r4, ror r5 @ │ │ │ │ - subeq pc, r4, r4, lsr #12 │ │ │ │ - subeq r3, pc, r8, asr #10 │ │ │ │ - strdeq pc, [r4], #-92 @ 0xffffffa4 │ │ │ │ + subeq r3, pc, ip, asr #12 │ │ │ │ + ldrdeq pc, [r4], #-116 @ 0xffffff8c │ │ │ │ + subeq pc, r4, r8, asr r7 @ │ │ │ │ + subeq r3, pc, r4, lsl r6 @ │ │ │ │ + subeq pc, r4, r4, asr #13 │ │ │ │ + subeq r3, pc, r8, ror #11 │ │ │ │ + @ instruction: 0x0044f69c │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 00199ba4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -35417,30 +35417,30 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldrd r6, [sp, #120] @ 0x78 │ │ │ │ strd r4, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ ldrd r6, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -36265,45 +36265,45 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r2, r9, ip, lsl #25 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - subeq r3, pc, r5, lsl r0 @ │ │ │ │ + strheq r3, [pc], #-5 @ │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ subseq r2, r9, r0, lsr r7 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - ldrdeq r2, [pc], #-97 @ │ │ │ │ - subeq r2, pc, ip, asr r6 @ │ │ │ │ - subeq lr, r4, ip, lsl #14 │ │ │ │ + subeq r2, pc, r1, ror r7 @ │ │ │ │ + strdeq r2, [pc], #-108 @ │ │ │ │ + subeq lr, r4, ip, lsr #15 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - @ instruction: 0x004f2598 │ │ │ │ - subeq lr, r4, r8, lsr #13 │ │ │ │ - subeq lr, r4, r4, asr #13 │ │ │ │ + subeq r2, pc, r8, lsr r6 @ │ │ │ │ + subeq lr, r4, r8, asr #14 │ │ │ │ + subeq lr, r4, r4, ror #14 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - subeq r2, pc, ip, lsr #6 │ │ │ │ - subeq lr, r4, r8, lsl r5 │ │ │ │ - ldrdeq lr, [r4], #-52 @ 0xffffffcc │ │ │ │ + subeq r2, pc, ip, asr #7 │ │ │ │ + strheq lr, [r4], #-88 @ 0xffffffa8 │ │ │ │ + subeq lr, r4, r4, ror r4 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - strdeq r2, [pc], #-32 @ │ │ │ │ - subeq lr, r4, r8, ror r4 │ │ │ │ - strdeq lr, [r4], #-60 @ 0xffffffc4 │ │ │ │ - subeq r2, pc, r8, asr #5 │ │ │ │ - subeq lr, r4, r4, ror r3 │ │ │ │ + @ instruction: 0x004f2390 │ │ │ │ + subeq lr, r4, r8, lsl r5 │ │ │ │ + @ instruction: 0x0044e49c │ │ │ │ + subeq r2, pc, r8, ror #6 │ │ │ │ + subeq lr, r4, r4, lsl r4 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - subeq r2, pc, r4, lsr #5 │ │ │ │ - subeq lr, r4, r4, asr r3 │ │ │ │ - subeq r2, pc, ip, ror r2 @ │ │ │ │ - subeq lr, r4, r0, lsr r3 │ │ │ │ - subeq lr, r4, r8, asr #6 │ │ │ │ + subeq r2, pc, r4, asr #6 │ │ │ │ + strdeq lr, [r4], #-52 @ 0xffffffcc │ │ │ │ + subeq r2, pc, ip, lsl r3 @ │ │ │ │ + ldrdeq lr, [r4], #-48 @ 0xffffffd0 │ │ │ │ + subeq lr, r4, r8, ror #7 │ │ │ │ cmp r3, #0 │ │ │ │ clzeq lr, ip │ │ │ │ addeq lr, lr, #32 │ │ │ │ clzne lr, r3 │ │ │ │ rsb sl, lr, #64 @ 0x40 │ │ │ │ lsr r5, r1, sl │ │ │ │ lsl r3, r3, lr │ │ │ │ @@ -36604,34 +36604,34 @@ │ │ │ │ strd r4, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #64] @ 0x40 │ │ │ │ strd r4, [sp, #72] @ 0x48 │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ mov r2, r4 │ │ │ │ strd r4, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -37411,58 +37411,58 @@ │ │ │ │ ldrb r8, [r5, #1] │ │ │ │ mov ip, r1 │ │ │ │ mov r0, r1 │ │ │ │ strh r3, [r9] │ │ │ │ b 19b80c │ │ │ │ subseq r1, r9, r4, lsr sl │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x004f1d92 │ │ │ │ - subeq r1, pc, ip, ror #26 │ │ │ │ - ldrdeq r1, [pc], #-212 @ │ │ │ │ + subeq r1, pc, r2, lsr lr @ │ │ │ │ + subeq r1, pc, ip, lsl #28 │ │ │ │ + subeq r1, pc, r4, ror lr @ │ │ │ │ subseq r1, r9, r4, lsl #11 │ │ │ │ - subeq r1, pc, ip, ror #25 │ │ │ │ - subeq r1, pc, r8, ror #23 │ │ │ │ - ldrdeq sp, [r4], #-212 @ 0xffffff2c │ │ │ │ - @ instruction: 0x0044dc90 │ │ │ │ + subeq r1, pc, ip, lsl #27 │ │ │ │ + subeq r1, pc, r8, lsl #25 │ │ │ │ + subeq sp, r4, r4, ror lr │ │ │ │ + subeq sp, r4, r0, lsr sp │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - subeq r1, pc, r0, asr #22 │ │ │ │ - subeq r1, pc, r4, ror #19 │ │ │ │ - @ instruction: 0x004f1898 │ │ │ │ + subeq r1, pc, r0, ror #23 │ │ │ │ + subeq r1, pc, r4, lsl #21 │ │ │ │ + subeq r1, pc, r8, lsr r9 @ │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - subeq r1, pc, r4, lsr r8 @ │ │ │ │ - subeq r1, pc, r0, asr #15 │ │ │ │ - subeq r1, pc, ip, asr r5 @ │ │ │ │ + ldrdeq r1, [pc], #-132 @ │ │ │ │ + subeq r1, pc, r0, ror #16 │ │ │ │ + strdeq r1, [pc], #-92 @ │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - @ instruction: 0x004f129c │ │ │ │ - strheq r1, [pc], #-24 @ │ │ │ │ - subeq sp, r4, ip, ror #4 │ │ │ │ - subeq sp, r4, r4, lsl #5 │ │ │ │ + subeq r1, pc, ip, lsr r3 @ │ │ │ │ + subeq r1, pc, r8, asr r2 @ │ │ │ │ + subeq sp, r4, ip, lsl #6 │ │ │ │ + subeq sp, r4, r4, lsr #6 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - subeq r0, pc, ip, ror #26 │ │ │ │ - subeq ip, r4, ip, ror lr │ │ │ │ - @ instruction: 0x0044ce98 │ │ │ │ - ldrdeq r0, [pc], #-172 @ │ │ │ │ - subeq ip, r4, ip, ror ip │ │ │ │ + subeq r0, pc, ip, lsl #28 │ │ │ │ + subeq ip, r4, ip, lsl pc │ │ │ │ + subeq ip, r4, r8, lsr pc │ │ │ │ + subeq r0, pc, ip, ror fp @ │ │ │ │ + subeq ip, r4, ip, lsl sp │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - subeq r0, pc, ip, ror #18 │ │ │ │ - strdeq ip, [r4], #-164 @ 0xffffff5c │ │ │ │ - subeq ip, r4, r8, ror sl │ │ │ │ - subeq r0, pc, r0, lsr #18 │ │ │ │ - subeq ip, r4, ip, asr #19 │ │ │ │ - strdeq r0, [pc], #-140 @ │ │ │ │ - @ instruction: 0x0044ca98 │ │ │ │ + subeq r0, pc, ip, lsl #20 │ │ │ │ + @ instruction: 0x0044cb94 │ │ │ │ + subeq ip, r4, r8, lsl fp │ │ │ │ + subeq r0, pc, r0, asr #19 │ │ │ │ + subeq ip, r4, ip, ror #20 │ │ │ │ + @ instruction: 0x004f099c │ │ │ │ + subeq ip, r4, r8, lsr fp │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - ldrdeq r0, [pc], #-128 @ │ │ │ │ - subeq ip, r4, r4, lsl #19 │ │ │ │ + subeq r0, pc, r0, ror r9 @ │ │ │ │ + subeq ip, r4, r4, lsr #20 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - strheq r0, [pc], #-132 @ │ │ │ │ - subeq ip, r4, r8, ror #18 │ │ │ │ - subeq ip, r4, r0, lsl #19 │ │ │ │ - @ instruction: 0x004f0894 │ │ │ │ - subeq ip, r4, r4, asr #18 │ │ │ │ + subeq r0, pc, r4, asr r9 @ │ │ │ │ + subeq ip, r4, r8, lsl #20 │ │ │ │ + subeq ip, r4, r0, lsr #20 │ │ │ │ + subeq r0, pc, r4, lsr r9 @ │ │ │ │ + subeq ip, r4, r4, ror #19 │ │ │ │ ldrb r1, [r9, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne 19c420 │ │ │ │ ldrb r6, [r9, #9] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ cmp r6, #0 │ │ │ │ beq 19bdb4 │ │ │ │ @@ -38252,15 +38252,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 19ca44 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -39143,45 +39143,45 @@ │ │ │ │ orrs r0, r0, r1 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add r2, r2, r1, lsl #20 │ │ │ │ b 19d538 │ │ │ │ subseq r0, r9, r4, asr r0 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r0, pc, sl, lsr #8 │ │ │ │ + subeq r0, pc, sl, asr #9 │ │ │ │ @ instruction: 0x0058fa90 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - @ instruction: 0x004efe98 │ │ │ │ - subeq fp, r4, ip, asr #30 │ │ │ │ - subeq fp, r4, r4, ror #30 │ │ │ │ - subeq pc, lr, r8, ror #23 │ │ │ │ - @ instruction: 0x0044bc94 │ │ │ │ + subeq pc, lr, r8, lsr pc @ │ │ │ │ + subeq fp, r4, ip, ror #31 │ │ │ │ + subeq ip, r4, r4 │ │ │ │ + subeq pc, lr, r8, lsl #25 │ │ │ │ + subeq fp, r4, r4, lsr sp │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - subeq pc, lr, r4, lsl #23 │ │ │ │ - subeq fp, r4, r4, ror #27 │ │ │ │ - subeq fp, r4, ip, lsr #24 │ │ │ │ + subeq pc, lr, r4, lsr #24 │ │ │ │ + subeq fp, r4, r4, lsl #29 │ │ │ │ + subeq fp, r4, ip, asr #25 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - strdeq pc, [lr], #-164 @ 0xffffff5c │ │ │ │ - subeq fp, r4, r4, lsl #24 │ │ │ │ - subeq fp, r4, r0, lsr #24 │ │ │ │ - @ instruction: 0x004ef398 │ │ │ │ - subeq fp, r4, r0, lsr #10 │ │ │ │ - subeq fp, r4, r4, lsr #9 │ │ │ │ - subeq pc, lr, ip, ror #6 │ │ │ │ - subeq fp, r4, r8, asr r5 │ │ │ │ - subeq fp, r4, r8, lsl r4 │ │ │ │ - subeq pc, lr, r0, asr #6 │ │ │ │ - subeq fp, r4, ip, ror #7 │ │ │ │ - subeq pc, lr, r0, lsl r3 @ │ │ │ │ - subeq fp, r4, r4, asr #7 │ │ │ │ + @ instruction: 0x004efb94 │ │ │ │ + subeq fp, r4, r4, lsr #25 │ │ │ │ + subeq fp, r4, r0, asr #25 │ │ │ │ + subeq pc, lr, r8, lsr r4 @ │ │ │ │ + subeq fp, r4, r0, asr #11 │ │ │ │ + subeq fp, r4, r4, asr #10 │ │ │ │ + subeq pc, lr, ip, lsl #8 │ │ │ │ + strdeq fp, [r4], #-88 @ 0xffffffa8 │ │ │ │ + strheq fp, [r4], #-72 @ 0xffffffb8 │ │ │ │ + subeq pc, lr, r0, ror #7 │ │ │ │ + subeq fp, r4, ip, lsl #9 │ │ │ │ + strheq pc, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ + subeq fp, r4, r4, ror #8 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - strdeq pc, [lr], #-36 @ 0xffffffdc │ │ │ │ - subeq fp, r4, r8, lsr #7 │ │ │ │ - subeq fp, r4, r0, lsr r5 │ │ │ │ + @ instruction: 0x004ef394 │ │ │ │ + subeq fp, r4, r8, asr #8 │ │ │ │ + ldrdeq fp, [r4], #-80 @ 0xffffffb0 │ │ │ │ adds r0, r7, r0 │ │ │ │ adc r2, r6, r2 │ │ │ │ b 19d538 │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 19cf84 │ │ │ │ mov r5, #6 │ │ │ │ @@ -39657,15 +39657,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 19e028 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -40544,44 +40544,44 @@ │ │ │ │ add r2, r2, r1, lsl #7 │ │ │ │ b 19eacc │ │ │ │ adds lr, r7, lr │ │ │ │ adc r2, r6, r2 │ │ │ │ b 19eacc │ │ │ │ subseq lr, r8, r0, ror sl │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq lr, lr, lr, asr #28 │ │ │ │ + subeq lr, lr, lr, ror #29 │ │ │ │ svcvc 0x00800000 │ │ │ │ subseq lr, r8, r0, asr #9 │ │ │ │ - subeq lr, lr, r0, asr r6 │ │ │ │ - strdeq sl, [r4], #-108 @ 0xffffff94 │ │ │ │ + strdeq lr, [lr], #-96 @ 0xffffffa0 │ │ │ │ + @ instruction: 0x0044a79c │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - subeq lr, lr, ip, ror #11 │ │ │ │ - subeq sl, r4, ip, asr #16 │ │ │ │ - @ instruction: 0x0044a694 │ │ │ │ + subeq lr, lr, ip, lsl #13 │ │ │ │ + subeq sl, r4, ip, ror #17 │ │ │ │ + subeq sl, r4, r4, lsr r7 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - subeq lr, lr, ip, lsr #10 │ │ │ │ - subeq sl, r4, r0, ror #11 │ │ │ │ - strdeq sl, [r4], #-88 @ 0xffffffa8 │ │ │ │ - strdeq lr, [lr], #-68 @ 0xffffffbc │ │ │ │ - subeq sl, r4, r4, lsl #12 │ │ │ │ - subeq sl, r4, r0, lsr #12 │ │ │ │ - ldrdeq sp, [lr], #-212 @ 0xffffff2c │ │ │ │ - subeq r9, r4, ip, asr pc │ │ │ │ - subeq r9, r4, r0, ror #29 │ │ │ │ - subeq sp, lr, r8, lsr #27 │ │ │ │ - @ instruction: 0x00449f94 │ │ │ │ - subeq r9, r4, r4, asr lr │ │ │ │ - subeq sp, lr, ip, ror sp │ │ │ │ - subeq r9, r4, r8, lsr #28 │ │ │ │ - subeq sp, lr, ip, asr #26 │ │ │ │ - subeq r9, r4, r0, lsl #28 │ │ │ │ + subeq lr, lr, ip, asr #11 │ │ │ │ + subeq sl, r4, r0, lsl #13 │ │ │ │ + @ instruction: 0x0044a698 │ │ │ │ + @ instruction: 0x004ee594 │ │ │ │ + subeq sl, r4, r4, lsr #13 │ │ │ │ + subeq sl, r4, r0, asr #13 │ │ │ │ + subeq sp, lr, r4, ror lr │ │ │ │ + strdeq r9, [r4], #-252 @ 0xffffff04 │ │ │ │ + subeq r9, r4, r0, lsl #31 │ │ │ │ + subeq sp, lr, r8, asr #28 │ │ │ │ + subeq sl, r4, r4, lsr r0 │ │ │ │ + strdeq r9, [r4], #-228 @ 0xffffff1c │ │ │ │ + subeq sp, lr, ip, lsl lr │ │ │ │ + subeq r9, r4, r8, asr #29 │ │ │ │ + subeq sp, lr, ip, ror #27 │ │ │ │ + subeq r9, r4, r0, lsr #29 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - subeq sp, lr, r0, lsr sp │ │ │ │ - subeq r9, r4, r4, ror #27 │ │ │ │ - subeq r9, r4, ip, ror #30 │ │ │ │ + ldrdeq sp, [lr], #-208 @ 0xffffff30 │ │ │ │ + subeq r9, r4, r4, lsl #29 │ │ │ │ + subeq sl, r4, ip │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 19e558 │ │ │ │ mov r5, #6 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ @@ -41048,15 +41048,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr ip, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp ip, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr lr, [sp, #100] @ 0x64 │ │ │ │ blt 19f5dc │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -41923,48 +41923,48 @@ │ │ │ │ movne r2, #24 │ │ │ │ bne 19fd68 │ │ │ │ mov r2, #0 │ │ │ │ b 19fd68 │ │ │ │ ldrsheq sp, [r8], #-76 @ 0xffffffb4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - subeq sp, lr, r2, lsr #17 │ │ │ │ + subeq sp, lr, r2, asr #18 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ subseq ip, r8, r8, ror #29 │ │ │ │ - subeq sp, lr, ip, lsr r0 │ │ │ │ - subeq r9, r4, r8, ror #1 │ │ │ │ + ldrdeq sp, [lr], #-12 │ │ │ │ + subeq r9, r4, r8, lsl #3 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - ldrdeq ip, [lr], #-240 @ 0xffffff10 │ │ │ │ - subeq r9, r4, r0, lsr r2 │ │ │ │ - subeq r9, r4, r8, ror r0 │ │ │ │ + subeq sp, lr, r0, ror r0 │ │ │ │ + ldrdeq r9, [r4], #-32 @ 0xffffffe0 │ │ │ │ + subeq r9, r4, r8, lsl r1 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - subeq ip, lr, r0, lsl #30 │ │ │ │ - strheq r8, [r4], #-244 @ 0xffffff0c │ │ │ │ - subeq r8, r4, ip, asr #31 │ │ │ │ - subeq ip, lr, r8, asr #29 │ │ │ │ - ldrdeq r8, [r4], #-248 @ 0xffffff08 │ │ │ │ - strdeq r8, [r4], #-244 @ 0xffffff0c │ │ │ │ + subeq ip, lr, r0, lsr #31 │ │ │ │ + subeq r9, r4, r4, asr r0 │ │ │ │ + subeq r9, r4, ip, rrx │ │ │ │ + subeq ip, lr, r8, ror #30 │ │ │ │ + subeq r9, r4, r8, ror r0 │ │ │ │ + @ instruction: 0x00449094 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - subeq ip, lr, r4, lsr #14 │ │ │ │ - subeq r8, r4, ip, lsr #17 │ │ │ │ - subeq r8, r4, r0, lsr r8 │ │ │ │ - strdeq ip, [lr], #-104 @ 0xffffff98 │ │ │ │ - subeq r8, r4, r4, ror #17 │ │ │ │ - subeq r8, r4, r4, lsr #15 │ │ │ │ - ldrdeq ip, [lr], #-96 @ 0xffffffa0 │ │ │ │ - subeq r8, r4, ip, ror r7 │ │ │ │ - subeq ip, lr, r0, lsr #13 │ │ │ │ - subeq r8, r4, r4, asr r7 │ │ │ │ + subeq ip, lr, r4, asr #15 │ │ │ │ + subeq r8, r4, ip, asr #18 │ │ │ │ + ldrdeq r8, [r4], #-128 @ 0xffffff80 │ │ │ │ + @ instruction: 0x004ec798 │ │ │ │ + subeq r8, r4, r4, lsl #19 │ │ │ │ + subeq r8, r4, r4, asr #16 │ │ │ │ + subeq ip, lr, r0, ror r7 │ │ │ │ + subeq r8, r4, ip, lsl r8 │ │ │ │ + subeq ip, lr, r0, asr #14 │ │ │ │ + strdeq r8, [r4], #-116 @ 0xffffff8c │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - subeq ip, lr, r4, lsl #13 │ │ │ │ - subeq r8, r4, r8, lsr r7 │ │ │ │ - subeq r8, r4, r0, asr #17 │ │ │ │ + subeq ip, lr, r4, lsr #14 │ │ │ │ + ldrdeq r8, [r4], #-120 @ 0xffffff88 │ │ │ │ + subeq r8, r4, r0, ror #18 │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ mov r7, #1 │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ ldrb r3, [sp, #48] @ 0x30 │ │ │ │ ldr lr, [sp, #52] @ 0x34 │ │ │ │ lsl r7, r7, r3 │ │ │ │ @@ -42442,26 +42442,26 @@ │ │ │ │ ldr r3, [pc, #236] @ 1a0c28 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r9, r0 │ │ │ │ beq 1a0c18 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 5e49b4 │ │ │ │ + bl 5e4a54 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1a0b84 │ │ │ │ b 1a0a90 │ │ │ │ lsr r1, r3, #1 │ │ │ │ eor r5, r5, r4 │ │ │ │ tst r6, #1 │ │ │ │ eor r1, r1, r5, lsr #31 │ │ │ │ mov r0, r7 │ │ │ │ lsl r1, r1, #31 │ │ │ │ addne r0, r7, #-2147483648 @ 0x80000000 │ │ │ │ - bl 5e43b8 │ │ │ │ + bl 5e4458 │ │ │ │ mov r9, r0 │ │ │ │ tst r6, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -42610,15 +42610,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ beq 1a0f2c │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #344] @ 1a0f44 │ │ │ │ - bl 5e41e8 │ │ │ │ + bl 5e4288 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1a0e3c │ │ │ │ b 1a0cdc │ │ │ │ eor r2, r7, r5 │ │ │ │ lsr r3, r3, #1 │ │ │ │ tst fp, #1 │ │ │ │ eor r3, r3, r2, lsr #31 │ │ │ │ @@ -42628,15 +42628,15 @@ │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ movne r0, #0 │ │ │ │ movne r1, #0 │ │ │ │ ldrne r0, [sp, #88] @ 0x58 │ │ │ │ addne r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r3, r5 │ │ │ │ - bl 5e38d4 │ │ │ │ + bl 5e3974 │ │ │ │ mov sl, r0 │ │ │ │ mov r9, r1 │ │ │ │ tst fp, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ @@ -42804,15 +42804,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq fp, r8, r0, lsl #18 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - ldrdeq ip, [lr], #-12 │ │ │ │ + subeq ip, lr, ip, ror r1 │ │ │ │ subseq fp, r8, r4, asr #15 │ │ │ │ │ │ │ │ 001a10f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -42931,15 +42931,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb sl, [sp, #97] @ 0x61 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ blt 1a1330 │ │ │ │ @@ -43824,44 +43824,44 @@ │ │ │ │ lsr ip, r9, lr │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr ip, [sp, #16] │ │ │ │ orrne ip, ip, #1 │ │ │ │ b 1a1550 │ │ │ │ subseq fp, r8, r0, ror #14 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq fp, lr, sl, asr fp │ │ │ │ + strdeq fp, [lr], #-186 @ 0xffffff46 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ ldrheq fp, [r8], #-20 @ 0xffffffec │ │ │ │ - subeq fp, lr, r4, lsr #6 │ │ │ │ - ldrdeq r7, [r4], #-48 @ 0xffffffd0 │ │ │ │ + subeq fp, lr, r4, asr #7 │ │ │ │ + subeq r7, r4, r0, ror r4 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - subeq fp, lr, r0, asr #5 │ │ │ │ - subeq r7, r4, r0, lsr #10 │ │ │ │ - subeq r7, r4, r8, ror #6 │ │ │ │ + subeq fp, lr, r0, ror #6 │ │ │ │ + subeq r7, r4, r0, asr #11 │ │ │ │ + subeq r7, r4, r8, lsl #8 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - subeq fp, lr, r4, lsl #4 │ │ │ │ - strheq r7, [r4], #-40 @ 0xffffffd8 │ │ │ │ - ldrdeq r7, [r4], #-32 @ 0xffffffe0 │ │ │ │ - subeq fp, lr, ip, asr #3 │ │ │ │ - ldrdeq r7, [r4], #-44 @ 0xffffffd4 │ │ │ │ - strdeq r7, [r4], #-40 @ 0xffffffd8 │ │ │ │ - subeq sl, lr, r8, asr #20 │ │ │ │ - ldrdeq r6, [r4], #-176 @ 0xffffff50 │ │ │ │ - subeq r6, r4, r4, asr fp │ │ │ │ - subeq sl, lr, ip, lsl sl │ │ │ │ - subeq r6, r4, r8, lsl #24 │ │ │ │ - subeq r6, r4, r8, asr #21 │ │ │ │ - strdeq sl, [lr], #-148 @ 0xffffff6c │ │ │ │ - subeq r6, r4, r0, lsr #21 │ │ │ │ - subeq sl, lr, r4, asr #19 │ │ │ │ - subeq r6, r4, r8, ror sl │ │ │ │ + subeq fp, lr, r4, lsr #5 │ │ │ │ + subeq r7, r4, r8, asr r3 │ │ │ │ + subeq r7, r4, r0, ror r3 │ │ │ │ + subeq fp, lr, ip, ror #4 │ │ │ │ + subeq r7, r4, ip, ror r3 │ │ │ │ + @ instruction: 0x00447398 │ │ │ │ + subeq sl, lr, r8, ror #21 │ │ │ │ + subeq r6, r4, r0, ror ip │ │ │ │ + strdeq r6, [r4], #-180 @ 0xffffff4c │ │ │ │ + strheq sl, [lr], #-172 @ 0xffffff54 │ │ │ │ + subeq r6, r4, r8, lsr #25 │ │ │ │ + subeq r6, r4, r8, ror #22 │ │ │ │ + @ instruction: 0x004eaa94 │ │ │ │ + subeq r6, r4, r0, asr #22 │ │ │ │ + subeq sl, lr, r4, ror #20 │ │ │ │ + subeq r6, r4, r8, lsl fp │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - subeq sl, lr, r8, lsr #19 │ │ │ │ - subeq r6, r4, ip, asr sl │ │ │ │ - subeq r6, r4, r4, ror #23 │ │ │ │ + subeq sl, lr, r8, asr #20 │ │ │ │ + strdeq r6, [r4], #-172 @ 0xffffff54 │ │ │ │ + subeq r6, r4, r4, lsl #25 │ │ │ │ mov r3, r2 │ │ │ │ mov lr, #1 │ │ │ │ bic r2, r3, #-33554432 @ 0xfe000000 │ │ │ │ sub r2, r2, #8388608 @ 0x800000 │ │ │ │ orrs lr, lr, r2 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ @@ -44413,31 +44413,31 @@ │ │ │ │ strd r2, [sp, #136] @ 0x88 │ │ │ │ strd r2, [sp, #144] @ 0x90 │ │ │ │ strd r2, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #264 @ 0x108 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #136] @ 0x88 │ │ │ │ ldr r5, [sp, #140] @ 0x8c │ │ │ │ adds lr, lr, r3 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -45196,30 +45196,30 @@ │ │ │ │ orreq r2, r2, #1073741824 @ 0x40000000 │ │ │ │ mov r1, #5 │ │ │ │ str r2, [r3, #12] │ │ │ │ strb r1, [r3] │ │ │ │ b 1a3824 │ │ │ │ subseq sl, r8, ip, asr #2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r9, lr, r2, ror #31 │ │ │ │ + subeq sl, lr, r2, lsl #1 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ ldrheq r9, [r8], #-80 @ 0xffffffb0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - subeq r9, lr, r8, ror #5 │ │ │ │ - subeq r5, r4, r8, asr #10 │ │ │ │ - @ instruction: 0x00445394 │ │ │ │ + subeq r9, lr, r8, lsl #7 │ │ │ │ + subeq r5, r4, r8, ror #11 │ │ │ │ + subeq r5, r4, r4, lsr r4 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - @ instruction: 0x004e929c │ │ │ │ - subeq r5, r4, ip, lsr #7 │ │ │ │ - subeq r5, r4, r8, asr #7 │ │ │ │ - subeq r9, lr, r8, ror #4 │ │ │ │ - subeq r5, r4, r4, lsl r3 │ │ │ │ + subeq r9, lr, ip, lsr r3 │ │ │ │ + subeq r5, r4, ip, asr #8 │ │ │ │ + subeq r5, r4, r8, ror #8 │ │ │ │ + subeq r9, lr, r8, lsl #6 │ │ │ │ + strheq r5, [r4], #-52 @ 0xffffffcc │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ subs r4, r8, r1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ sbcs ip, sl, r1 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movcc lr, #1 │ │ │ │ @@ -46777,31 +46777,31 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - subeq r8, lr, r8, ror r2 │ │ │ │ - subeq r4, r4, r4, lsr #6 │ │ │ │ - subeq r8, lr, ip, asr #4 │ │ │ │ - subeq r4, r4, r8, lsr r4 │ │ │ │ - strdeq r4, [r4], #-44 @ 0xffffffd4 │ │ │ │ - subeq r8, lr, r0, lsr #4 │ │ │ │ - subeq r4, r4, r8, lsr #7 │ │ │ │ - subeq r4, r4, ip, lsr #6 │ │ │ │ - strdeq r8, [lr], #-24 @ 0xffffffe8 │ │ │ │ - subeq r4, r4, r4, lsr #5 │ │ │ │ + subeq r8, lr, r8, lsl r3 │ │ │ │ + subeq r4, r4, r4, asr #7 │ │ │ │ + subeq r8, lr, ip, ror #5 │ │ │ │ + ldrdeq r4, [r4], #-72 @ 0xffffffb8 │ │ │ │ + @ instruction: 0x0044439c │ │ │ │ + subeq r8, lr, r0, asr #5 │ │ │ │ + subeq r4, r4, r8, asr #8 │ │ │ │ + subeq r4, r4, ip, asr #7 │ │ │ │ + @ instruction: 0x004e8298 │ │ │ │ + subeq r4, r4, r4, asr #6 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - ldrdeq r8, [lr], #-16 │ │ │ │ - subeq r4, r4, r0, lsl #5 │ │ │ │ - subeq r4, r4, r8, lsl #8 │ │ │ │ - subeq r8, lr, r8, lsr #3 │ │ │ │ - subeq r4, r4, ip, asr r2 │ │ │ │ - subeq r4, r4, r4, ror r2 │ │ │ │ + subeq r8, lr, r0, ror r2 │ │ │ │ + subeq r4, r4, r0, lsr #6 │ │ │ │ + subeq r4, r4, r8, lsr #9 │ │ │ │ + subeq r8, lr, r8, asr #4 │ │ │ │ + strdeq r4, [r4], #-44 @ 0xffffffd4 │ │ │ │ + subeq r4, r4, r4, lsl r3 │ │ │ │ │ │ │ │ 001a4f30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -46885,15 +46885,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r7, r8, r8, lsl r9 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - strdeq r8, [lr], #-4 │ │ │ │ + @ instruction: 0x004e8194 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ subseq r7, r8, r4, lsr #16 │ │ │ │ │ │ │ │ 001a50a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -46916,23 +46916,23 @@ │ │ │ │ beq 1a5150 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 1a515c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e4794 │ │ │ │ + bl 5e4834 │ │ │ │ ldr r3, [pc, #248] @ 1a520c │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 1a519c │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 5e49b4 │ │ │ │ + bl 5e4a54 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1a51ac │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -47020,29 +47020,29 @@ │ │ │ │ orrs r2, r2, #0 │ │ │ │ mov fp, #0 │ │ │ │ beq 1a5310 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e3ef4 │ │ │ │ + bl 5e3f94 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #348] @ 1a540c │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, fp │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 1a5368 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 5e41e8 │ │ │ │ + bl 5e4288 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1a5378 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -47193,15 +47193,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r7, r8, r8, lsr r4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r7, lr, r0, lsl ip │ │ │ │ + strheq r7, [lr], #-192 @ 0xffffff40 │ │ │ │ subseq r7, r8, r0, ror #6 │ │ │ │ │ │ │ │ 001a5554 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -47287,15 +47287,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -47315,15 +47315,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 1a5820 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -48040,38 +48040,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 1a62e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ subseq r7, r8, ip, ror #5 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r7, lr, r2, lsr r8 │ │ │ │ + ldrdeq r7, [lr], #-130 @ 0xffffff7e │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ subseq r6, r8, r0, lsl #31 │ │ │ │ - subeq r7, lr, r0, ror r4 │ │ │ │ - subeq r3, r4, r4, lsr #12 │ │ │ │ - subeq r3, r4, ip, lsl r5 │ │ │ │ + subeq r7, lr, r0, lsl r5 │ │ │ │ + subeq r3, r4, r4, asr #13 │ │ │ │ + strheq r3, [r4], #-92 @ 0xffffffa4 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - subeq r7, lr, r8, asr #7 │ │ │ │ - subeq r3, r4, ip, ror r4 │ │ │ │ - @ instruction: 0x00443494 │ │ │ │ - subeq r7, lr, lr, lsr r1 │ │ │ │ - subeq r6, lr, r4, ror pc │ │ │ │ - subeq r3, r4, r4, lsl #1 │ │ │ │ - subeq r3, r4, r0, lsr #1 │ │ │ │ - @ instruction: 0x004e6e9c │ │ │ │ - subeq r2, r4, r8, asr #30 │ │ │ │ + subeq r7, lr, r8, ror #8 │ │ │ │ + subeq r3, r4, ip, lsl r5 │ │ │ │ + subeq r3, r4, r4, lsr r5 │ │ │ │ + ldrdeq r7, [lr], #-30 @ 0xffffffe2 │ │ │ │ + subeq r7, lr, r4, lsl r0 │ │ │ │ + subeq r3, r4, r4, lsr #2 │ │ │ │ + subeq r3, r4, r0, asr #2 │ │ │ │ + subeq r6, lr, ip, lsr pc │ │ │ │ + subeq r2, r4, r8, ror #31 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - subeq r6, lr, ip, asr lr │ │ │ │ - subeq r2, r4, r4, ror #31 │ │ │ │ - subeq r2, r4, r8, ror #30 │ │ │ │ - subeq r6, lr, r4, lsr lr │ │ │ │ - subeq r2, r4, r4, ror #29 │ │ │ │ - subeq r6, lr, r8, lsl #28 │ │ │ │ - strheq r2, [r4], #-236 @ 0xffffff14 │ │ │ │ + strdeq r6, [lr], #-236 @ 0xffffff14 │ │ │ │ + subeq r3, r4, r4, lsl #1 │ │ │ │ + subeq r3, r4, r8 │ │ │ │ + ldrdeq r6, [lr], #-228 @ 0xffffff1c │ │ │ │ + subeq r2, r4, r4, lsl #31 │ │ │ │ + subeq r6, lr, r8, lsr #29 │ │ │ │ + subeq r2, r4, ip, asr pc │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 001a62e4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -48212,26 +48212,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 1a6530 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -48260,15 +48260,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 1a65ec │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -48277,26 +48277,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r4, [sp, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov ip, #0 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -48364,23 +48364,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 1a6790 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, r7, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -48409,35 +48409,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 1a6844 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ @@ -49068,44 +49068,44 @@ │ │ │ │ movne ip, #1 │ │ │ │ lsl lr, ip, #14 │ │ │ │ mov r4, #0 │ │ │ │ b 1a6f30 │ │ │ │ subseq r6, r8, r8, asr #10 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - subeq r6, lr, fp, lsl #12 │ │ │ │ + subeq r6, lr, fp, lsr #13 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ @ instruction: 0x00585c98 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - strheq r5, [lr], #-248 @ 0xffffff08 │ │ │ │ - subeq r2, r4, ip, ror #2 │ │ │ │ - subeq r2, r4, r0, rrx │ │ │ │ + subeq r6, lr, r8, asr r0 │ │ │ │ + subeq r2, r4, ip, lsl #4 │ │ │ │ + subeq r2, r4, r0, lsl #2 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - subeq r5, lr, fp, ror #22 │ │ │ │ + subeq r5, lr, fp, lsl #24 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - @ instruction: 0x004e5890 │ │ │ │ - subeq r1, r4, r0, lsr #19 │ │ │ │ - strheq r1, [r4], #-156 @ 0xffffff64 │ │ │ │ + subeq r5, lr, r0, lsr r9 │ │ │ │ + subeq r1, r4, r0, asr #20 │ │ │ │ + subeq r1, r4, ip, asr sl │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - subeq r5, lr, r4, asr #14 │ │ │ │ - strdeq r1, [r4], #-112 @ 0xffffff90 │ │ │ │ + subeq r5, lr, r4, ror #15 │ │ │ │ + @ instruction: 0x00441890 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - strheq r5, [lr], #-96 @ 0xffffffa0 │ │ │ │ - subeq r1, r4, r8, lsr r8 │ │ │ │ - strheq r1, [r4], #-124 @ 0xffffff84 │ │ │ │ - subeq r5, lr, ip, ror #12 │ │ │ │ - subeq r1, r4, r0, lsr #14 │ │ │ │ - subeq r1, r4, r8, lsr r7 │ │ │ │ - subeq r5, lr, ip, asr #12 │ │ │ │ - strdeq r1, [r4], #-108 @ 0xffffff94 │ │ │ │ - subeq r5, lr, r8, lsr #12 │ │ │ │ - ldrdeq r1, [r4], #-100 @ 0xffffff9c │ │ │ │ + subeq r5, lr, r0, asr r7 │ │ │ │ + ldrdeq r1, [r4], #-136 @ 0xffffff78 │ │ │ │ + subeq r1, r4, ip, asr r8 │ │ │ │ + subeq r5, lr, ip, lsl #14 │ │ │ │ + subeq r1, r4, r0, asr #15 │ │ │ │ + ldrdeq r1, [r4], #-120 @ 0xffffff88 │ │ │ │ + subeq r5, lr, ip, ror #13 │ │ │ │ + @ instruction: 0x0044179c │ │ │ │ + subeq r5, lr, r8, asr #13 │ │ │ │ + subeq r1, r4, r4, ror r7 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ cmp r1, r0 │ │ │ │ cmpeq r6, ip │ │ │ │ @@ -49712,26 +49712,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 1a7c98 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -49760,15 +49760,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 1a7d54 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -49777,26 +49777,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -49864,23 +49864,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 1a7ef8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, r8, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r7, r0 │ │ │ │ @@ -49909,35 +49909,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 1a7fac │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -50111,17 +50111,17 @@ │ │ │ │ bl 190fd8 │ │ │ │ mov r1, r0 │ │ │ │ b 1a8124 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r4, [r8], #-216 @ 0xffffff28 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r4, r8, ip, lsr #26 │ │ │ │ - subeq r4, lr, ip, lsl #29 │ │ │ │ - subeq r1, r4, r0, asr #32 │ │ │ │ - subeq r0, r4, r4, lsr pc │ │ │ │ + subeq r4, lr, ip, lsr #30 │ │ │ │ + subeq r1, r4, r0, ror #1 │ │ │ │ + ldrdeq r0, [r4], #-244 @ 0xffffff0c │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ │ │ │ │ 001a82dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -50205,15 +50205,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r4, r8, ip, ror #10 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r4, lr, r8, asr #26 │ │ │ │ + subeq r4, lr, r8, ror #27 │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ subseq r4, r8, r4, ror r4 │ │ │ │ │ │ │ │ 001a844c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -50303,15 +50303,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsheq r4, [r8], #-60 @ 0xffffffc4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - ldrdeq r4, [lr], #-180 @ 0xffffff4c │ │ │ │ + subeq r4, lr, r4, ror ip │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ ldrsheq r4, [r8], #-36 @ 0xffffffdc │ │ │ │ │ │ │ │ 001a85c8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -50406,15 +50406,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r4, r8, r8, ror r2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r4, lr, ip, asr sl │ │ │ │ + strdeq r4, [lr], #-172 @ 0xffffff54 │ │ │ │ subseq r4, r8, r8, ror #2 │ │ │ │ │ │ │ │ 001a8758 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -50765,19 +50765,19 @@ │ │ │ │ bl 193c1c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 1a8c0c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r3, [r8], #-200 @ 0xffffff38 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - strheq r4, [lr], #-72 @ 0xffffffb8 │ │ │ │ - subeq r4, lr, r4, asr r4 │ │ │ │ + subeq r4, lr, r8, asr r5 │ │ │ │ + strdeq r4, [lr], #-68 @ 0xffffffbc │ │ │ │ svcvc 0x00800000 │ │ │ │ subseq r3, r8, r0, lsl ip │ │ │ │ - ldrdeq r4, [lr], #-56 @ 0xffffffc8 │ │ │ │ + subeq r4, lr, r8, ror r4 │ │ │ │ │ │ │ │ 001a8ce0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -50859,19 +50859,19 @@ │ │ │ │ bl 193c1c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 1a8d78 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r3, r8, ip, ror #22 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r4, lr, ip, asr #6 │ │ │ │ - subeq r4, lr, r8, ror #5 │ │ │ │ + subeq r4, lr, ip, ror #7 │ │ │ │ + subeq r4, lr, r8, lsl #7 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ subseq r3, r8, r0, lsr #21 │ │ │ │ - subeq r4, lr, r8, ror #4 │ │ │ │ + subeq r4, lr, r8, lsl #6 │ │ │ │ │ │ │ │ 001a8e50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -50955,28 +50955,28 @@ │ │ │ │ bl 193c1c │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 1a8eec │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsheq r3, [r8], #-152 @ 0xffffff68 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - strheq r4, [lr], #-28 @ 0xffffffe4 │ │ │ │ - subeq r4, lr, r0, ror r1 │ │ │ │ + subeq r4, lr, ip, asr r2 │ │ │ │ + subeq r4, lr, r0, lsl r2 │ │ │ │ subseq r3, r8, r4, lsr r9 │ │ │ │ │ │ │ │ 001a8fc0 : │ │ │ │ lsr r2, r0, #23 │ │ │ │ add r2, r2, #1 │ │ │ │ tst r2, #254 @ 0xfe │ │ │ │ beq 1a8ff8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5e3bcc │ │ │ │ + bl 5e3c6c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bics r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ bne 1a9018 │ │ │ │ @@ -51075,16 +51075,16 @@ │ │ │ │ bl 193c1c │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 1a90b8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r3, r8, ip, lsr #16 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r4, lr, r0 │ │ │ │ - subeq r3, lr, ip, lsr #31 │ │ │ │ + subeq r4, lr, r0, lsr #1 │ │ │ │ + subeq r4, lr, ip, asr #32 │ │ │ │ subseq r3, r8, r8, ror r7 │ │ │ │ │ │ │ │ 001a9190 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -51161,16 +51161,16 @@ │ │ │ │ bl 193c1c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 1a9224 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrheq r3, [r8], #-96 @ 0xffffffa0 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r3, lr, ip, ror lr │ │ │ │ - subeq r3, lr, ip, lsr lr │ │ │ │ + subeq r3, lr, ip, lsl pc │ │ │ │ + ldrdeq r3, [lr], #-236 @ 0xffffff14 │ │ │ │ svcvc 0x00800000 │ │ │ │ ldrsheq r3, [r8], #-84 @ 0xffffffac │ │ │ │ │ │ │ │ 001a92e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -51246,16 +51246,16 @@ │ │ │ │ bl 193c1c │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 1a9370 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r3, r8, r4, ror #10 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r3, lr, ip, lsr sp │ │ │ │ - strdeq r3, [lr], #-192 @ 0xffffff40 │ │ │ │ + ldrdeq r3, [lr], #-220 @ 0xffffff24 │ │ │ │ + @ instruction: 0x004e3d90 │ │ │ │ svcvc 0x00800000 │ │ │ │ subseq r3, r8, r8, lsr #9 │ │ │ │ │ │ │ │ 001a9430 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -51331,16 +51331,16 @@ │ │ │ │ bl 193c1c │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 1a94bc │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r3, r8, r8, lsl r4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - strdeq r3, [lr], #-176 @ 0xffffff50 │ │ │ │ - subeq r3, lr, r4, lsr #23 │ │ │ │ + @ instruction: 0x004e3c90 │ │ │ │ + subeq r3, lr, r4, asr #24 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ subseq r3, r8, ip, asr r3 │ │ │ │ │ │ │ │ 001a957c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -51418,16 +51418,16 @@ │ │ │ │ bl 193c1c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 1a9608 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r3, r8, ip, asr #5 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r3, lr, r0, lsr #21 │ │ │ │ - subeq r3, lr, ip, asr sl │ │ │ │ + subeq r3, lr, r0, asr #22 │ │ │ │ + strdeq r3, [lr], #-172 @ 0xffffff54 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ subseq r3, r8, r0, lsl r2 │ │ │ │ │ │ │ │ 001a96d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -51507,16 +51507,16 @@ │ │ │ │ bl 193c1c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 1a9764 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r3, r8, r0, ror r1 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r3, lr, ip, lsr r9 │ │ │ │ - subeq r3, lr, r0, lsl #18 │ │ │ │ + ldrdeq r3, [lr], #-156 @ 0xffffff64 │ │ │ │ + subeq r3, lr, r0, lsr #19 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ ldrheq r3, [r8], #-4 │ │ │ │ │ │ │ │ 001a982c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -51622,17 +51622,17 @@ │ │ │ │ b 1a9920 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 1a99a4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsheq r2, [r8], #-240 @ 0xffffff10 │ │ │ │ - ldrdeq r3, [lr], #-124 @ 0xffffff84 │ │ │ │ + subeq r3, lr, ip, ror r8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r3, lr, r8, asr #14 │ │ │ │ + subeq r3, lr, r8, ror #15 │ │ │ │ svcvc 0x00800000 │ │ │ │ subseq r2, r8, r8, lsl #30 │ │ │ │ │ │ │ │ 001a99f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -51738,17 +51738,17 @@ │ │ │ │ b 1a9ae8 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 1a9b6c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r2, r8, r8, lsr #28 │ │ │ │ - subeq r3, lr, r4, lsl r6 │ │ │ │ + strheq r3, [lr], #-100 @ 0xffffff9c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r3, lr, r0, lsl #11 │ │ │ │ + subeq r3, lr, r0, lsr #12 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ subseq r2, r8, r0, asr #26 │ │ │ │ │ │ │ │ 001a9bbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -51829,15 +51829,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 190edc │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 1a9c88 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r2, r8, r8, lsl #25 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r3, lr, r0, asr #8 │ │ │ │ + subeq r3, lr, r0, ror #9 │ │ │ │ ldrheq r2, [r8], #-188 @ 0xffffff44 │ │ │ │ │ │ │ │ 001a9d14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -51918,15 +51918,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 190edc │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 1a9de4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r2, r8, r4, lsr fp │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r3, lr, r4, lsl #6 │ │ │ │ + subeq r3, lr, r4, lsr #7 │ │ │ │ subseq r2, r8, r0, ror #20 │ │ │ │ │ │ │ │ 001a9e70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -52052,20 +52052,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r2, r8, ip, asr #19 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - ldrdeq r3, [lr], #-4 │ │ │ │ + subeq r3, lr, r4, ror r1 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0x00582894 │ │ │ │ - subeq r3, lr, r8, lsl r0 │ │ │ │ - subeq pc, r3, r8, lsr #2 │ │ │ │ - subeq pc, r3, r4, asr #2 │ │ │ │ + strheq r3, [lr], #-8 │ │ │ │ + subeq pc, r3, r8, asr #3 │ │ │ │ + subeq pc, r3, r4, ror #3 │ │ │ │ │ │ │ │ 001aa090 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ @@ -52190,20 +52190,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r2, r8, ip, lsr #15 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - strheq r2, [lr], #-228 @ 0xffffff1c │ │ │ │ + subeq r2, lr, r4, asr pc │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ subseq r2, r8, r4, ror r6 │ │ │ │ - strdeq r2, [lr], #-216 @ 0xffffff28 │ │ │ │ - subeq lr, r3, r8, lsl #30 │ │ │ │ - subeq lr, r3, r4, lsr #30 │ │ │ │ + @ instruction: 0x004e2e98 │ │ │ │ + subeq lr, r3, r8, lsr #31 │ │ │ │ + subeq lr, r3, r4, asr #31 │ │ │ │ │ │ │ │ 001aa2b0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -52304,17 +52304,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ @ instruction: 0x00582594 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r2, r8, ip, lsl #10 │ │ │ │ - subeq r2, lr, ip, lsr ip │ │ │ │ - subeq lr, r3, ip, asr #26 │ │ │ │ - subeq lr, r3, r8, ror #26 │ │ │ │ + ldrdeq r2, [lr], #-204 @ 0xffffff34 │ │ │ │ + subeq lr, r3, ip, ror #27 │ │ │ │ + subeq lr, r3, r8, lsl #28 │ │ │ │ │ │ │ │ 001aa464 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -52393,15 +52393,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 190edc │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 1aa530 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r2, r8, r0, ror #7 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x004e2b98 │ │ │ │ + subeq r2, lr, r8, lsr ip │ │ │ │ subseq r2, r8, r4, lsl r3 │ │ │ │ │ │ │ │ 001aa5bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -52482,15 +52482,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 190edc │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 1aa68c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r2, r8, ip, lsl #5 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r2, lr, ip, asr sl │ │ │ │ + strdeq r2, [lr], #-172 @ 0xffffff54 │ │ │ │ ldrheq r2, [r8], #-24 @ 0xffffffe8 │ │ │ │ │ │ │ │ 001aa718 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -52565,15 +52565,15 @@ │ │ │ │ mov r0, sp │ │ │ │ bl 190edc │ │ │ │ ldrb r3, [sp] │ │ │ │ b 1aa7cc │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r2, r8, ip, lsl r1 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - strdeq r2, [lr], #-140 @ 0xffffff74 │ │ │ │ + @ instruction: 0x004e299c │ │ │ │ subseq r2, r8, r8, ror r0 │ │ │ │ │ │ │ │ 001aa85c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -52667,20 +52667,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ ldrsheq r1, [r8], #-240 @ 0xffffff10 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r2, lr, r0, asr #15 │ │ │ │ - subeq r2, lr, ip, lsl #14 │ │ │ │ - subeq r2, lr, ip, asr r7 │ │ │ │ + subeq r2, lr, r0, ror #16 │ │ │ │ + subeq r2, lr, ip, lsr #15 │ │ │ │ + strdeq r2, [lr], #-124 @ 0xffffff84 │ │ │ │ subseq r1, r8, r0, lsr #30 │ │ │ │ - strheq r2, [lr], #-96 @ 0xffffffa0 │ │ │ │ - subeq lr, r3, r0, ror #14 │ │ │ │ + subeq r2, lr, r0, asr r7 │ │ │ │ + subeq lr, r3, r0, lsl #16 │ │ │ │ │ │ │ │ 001aa9fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 1aab78 │ │ │ │ @@ -52772,21 +52772,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ subseq r1, r8, r0, asr lr │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r2, lr, r0, lsr #12 │ │ │ │ - subeq r2, lr, r2, ror r5 │ │ │ │ - strheq r2, [lr], #-92 @ 0xffffffa4 │ │ │ │ + subeq r2, lr, r0, asr #13 │ │ │ │ + subeq r2, lr, r2, lsl r6 │ │ │ │ + subeq r2, lr, ip, asr r6 │ │ │ │ svcvc 0x00800000 │ │ │ │ subseq r1, r8, ip, ror sp │ │ │ │ - subeq r2, lr, r4, lsl r5 │ │ │ │ - subeq lr, r3, r4, asr #11 │ │ │ │ + strheq r2, [lr], #-84 @ 0xffffffac │ │ │ │ + subeq lr, r3, r4, ror #12 │ │ │ │ │ │ │ │ 001aab9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -52881,21 +52881,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ subseq r1, r8, r4, lsr #25 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ + subeq r2, lr, ip, lsl #10 │ │ │ │ subeq r2, lr, ip, ror #8 │ │ │ │ - subeq r2, lr, ip, asr #7 │ │ │ │ - subeq r2, lr, r0, lsl r4 │ │ │ │ + strheq r2, [lr], #-64 @ 0xffffffc0 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ ldrsbeq r1, [r8], #-176 @ 0xffffff50 │ │ │ │ - subeq r2, lr, r8, ror #6 │ │ │ │ - subeq lr, r3, r8, lsl r4 │ │ │ │ + subeq r2, lr, r8, lsl #8 │ │ │ │ + strheq lr, [r3], #-72 @ 0xffffffb8 │ │ │ │ │ │ │ │ 001aad48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 1aaecc │ │ │ │ @@ -52989,21 +52989,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ subseq r1, r8, r4, lsl #22 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r2, lr, r4, ror #5 │ │ │ │ - subeq r2, lr, r2, lsr r2 │ │ │ │ - subeq r2, lr, r0, ror r2 │ │ │ │ + subeq r2, lr, r4, lsl #7 │ │ │ │ + ldrdeq r2, [lr], #-34 @ 0xffffffde │ │ │ │ + subeq r2, lr, r0, lsl r3 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ subseq r1, r8, r0, lsr sl │ │ │ │ - subeq r2, lr, r0, asr #3 │ │ │ │ - subeq lr, r3, r0, ror r2 │ │ │ │ + subeq r2, lr, r0, ror #4 │ │ │ │ + subeq lr, r3, r0, lsl r3 │ │ │ │ │ │ │ │ 001aaef0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -53096,19 +53096,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ subseq r1, r8, r4, asr #18 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r2, lr, r8, lsl r1 │ │ │ │ - subeq r2, lr, r4, rrx │ │ │ │ + strheq r2, [lr], #-24 @ 0xffffffe8 │ │ │ │ + subeq r2, lr, r4, lsl #2 │ │ │ │ subseq r1, r8, ip, lsl #17 │ │ │ │ - subeq r2, lr, r0, lsr #32 │ │ │ │ - subeq lr, r3, ip, asr #1 │ │ │ │ + subeq r2, lr, r0, asr #1 │ │ │ │ + subeq lr, r3, ip, ror #2 │ │ │ │ │ │ │ │ 001ab08c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -53201,19 +53201,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ ldrheq r1, [r8], #-120 @ 0xffffff88 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r1, lr, lr, ror #29 │ │ │ │ + subeq r1, lr, lr, lsl #31 │ │ │ │ subseq r1, r8, r4, lsl r7 │ │ │ │ - subeq r1, lr, ip, asr #29 │ │ │ │ - subeq r1, lr, r4, lsl #29 │ │ │ │ - subeq sp, r3, r0, lsr pc │ │ │ │ + subeq r1, lr, ip, ror #30 │ │ │ │ + subeq r1, lr, r4, lsr #30 │ │ │ │ + ldrdeq sp, [r3], #-240 @ 0xffffff10 │ │ │ │ │ │ │ │ 001ab228 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -53274,15 +53274,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r1, r8, r4, lsr #12 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r1, lr, ip, ror #27 │ │ │ │ + subeq r1, lr, ip, lsl #29 │ │ │ │ subseq r1, r8, r8, lsl #11 │ │ │ │ │ │ │ │ 001ab338 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -53344,15 +53344,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r1, r8, r4, lsl r5 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - ldrdeq r1, [lr], #-204 @ 0xffffff34 │ │ │ │ + subeq r1, lr, ip, ror sp │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ subseq r1, r8, r8, ror r4 │ │ │ │ │ │ │ │ 001ab450 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -53414,15 +53414,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsheq r1, [r8], #-60 @ 0xffffffc4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r1, lr, r4, asr #23 │ │ │ │ + subeq r1, lr, r4, ror #24 │ │ │ │ subseq r1, r8, r0, ror #6 │ │ │ │ │ │ │ │ 001ab558 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -53481,15 +53481,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsheq r1, [r8], #-36 @ 0xffffffdc │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - strheq r1, [lr], #-172 @ 0xffffff54 │ │ │ │ + subeq r1, lr, ip, asr fp │ │ │ │ subseq r1, r8, r8, asr r2 │ │ │ │ │ │ │ │ 001ab65c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -53551,15 +53551,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsheq r1, [r8], #-16 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - strheq r1, [lr], #-152 @ 0xffffff68 │ │ │ │ + subeq r1, lr, r8, asr sl │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ subseq r1, r8, r4, asr r1 │ │ │ │ │ │ │ │ 001ab774 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -53621,15 +53621,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r1, [r8], #-8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r1, lr, r0, lsr #17 │ │ │ │ + subeq r1, lr, r0, asr #18 │ │ │ │ subseq r1, r8, ip, lsr r0 │ │ │ │ │ │ │ │ 001ab87c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -53688,15 +53688,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r0, [r8], #-240 @ 0xffffff10 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x004e1798 │ │ │ │ + subeq r1, lr, r8, lsr r8 │ │ │ │ subseq r0, r8, r4, lsr pc │ │ │ │ │ │ │ │ 001ab980 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -53757,15 +53757,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - ldrdeq r1, [lr], #-96 @ 0xffffffa0 │ │ │ │ + subeq r1, lr, r0, ror r7 │ │ │ │ ldrheq r0, [r8], #-232 @ 0xffffff18 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ subseq r0, r8, ip, lsr #28 │ │ │ │ │ │ │ │ 001aba9c : │ │ │ │ @@ -53828,15 +53828,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - strheq r1, [lr], #-84 @ 0xffffffac │ │ │ │ + subeq r1, lr, r4, asr r6 │ │ │ │ @ instruction: 0x00580d9c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r0, r8, r0, lsl sp │ │ │ │ │ │ │ │ 001abba8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -53896,15 +53896,15 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq r1, lr, r8, lsr #9 │ │ │ │ + subeq r1, lr, r8, asr #10 │ │ │ │ @ instruction: 0x00580c90 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r0, r8, r4, lsl #24 │ │ │ │ │ │ │ │ 001abcb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -53968,15 +53968,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00580b9c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r1, lr, r8, ror r3 │ │ │ │ + subeq r1, lr, r8, lsl r4 │ │ │ │ subseq r0, r8, r0, lsl #22 │ │ │ │ │ │ │ │ 001abdc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54038,15 +54038,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r0, r8, ip, lsl #21 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r1, lr, r8, ror #4 │ │ │ │ + subeq r1, lr, r8, lsl #6 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ ldrsheq r0, [r8], #-144 @ 0xffffff70 │ │ │ │ │ │ │ │ 001abed8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -54108,15 +54108,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r0, r8, r4, ror r9 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r1, lr, r0, asr r1 │ │ │ │ + strdeq r1, [lr], #-16 │ │ │ │ ldrsbeq r0, [r8], #-136 @ 0xffffff78 │ │ │ │ │ │ │ │ 001abfe0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54175,15 +54175,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r0, r8, ip, ror #16 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r1, lr, r8, asr #32 │ │ │ │ + subeq r1, lr, r8, ror #1 │ │ │ │ ldrsbeq r0, [r8], #-112 @ 0xffffff90 │ │ │ │ │ │ │ │ 001ac0e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54243,15 +54243,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r0, r8, r8, ror #14 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r0, lr, r0, asr #30 │ │ │ │ + subeq r0, lr, r0, ror #31 │ │ │ │ ldrsbeq r0, [r8], #-100 @ 0xffffff9c │ │ │ │ │ │ │ │ 001ac1ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54311,15 +54311,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r0, r8, r0, ror #12 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r0, lr, r8, lsr lr │ │ │ │ + ldrdeq r0, [lr], #-232 @ 0xffffff18 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ subseq r0, r8, ip, asr #11 │ │ │ │ │ │ │ │ 001ac2fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -54379,15 +54379,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r0, r8, r0, asr r5 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r0, lr, r8, lsr #26 │ │ │ │ + subeq r0, lr, r8, asr #27 │ │ │ │ ldrheq r0, [r8], #-76 @ 0xffffffb4 │ │ │ │ │ │ │ │ 001ac3fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54444,15 +54444,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r0, r8, r0, asr r4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r0, lr, r8, lsr #24 │ │ │ │ + subeq r0, lr, r8, asr #25 │ │ │ │ ldrheq r0, [r8], #-60 @ 0xffffffc4 │ │ │ │ │ │ │ │ 001ac4f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54512,15 +54512,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r0, r8, r4, asr r3 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r0, lr, ip, lsr #22 │ │ │ │ + subeq r0, lr, ip, asr #23 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ subseq r0, r8, r0, asr #5 │ │ │ │ │ │ │ │ 001ac608 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -54580,15 +54580,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r0, r8, r4, asr #4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r0, lr, ip, lsl sl │ │ │ │ + strheq r0, [lr], #-172 @ 0xffffff54 │ │ │ │ ldrheq r0, [r8], #-16 │ │ │ │ │ │ │ │ 001ac708 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54645,15 +54645,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r0, r8, r4, asr #2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r0, lr, ip, lsl r9 │ │ │ │ + strheq r0, [lr], #-156 @ 0xffffff64 │ │ │ │ ldrheq r0, [r8], #-0 │ │ │ │ │ │ │ │ 001ac804 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54716,15 +54716,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r0, r8, r8, asr #32 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r0, lr, r8, lsl #16 │ │ │ │ + subeq r0, lr, r8, lsr #17 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ subseq pc, r7, r8, lsr #31 │ │ │ │ │ │ │ │ 001ac920 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -54787,15 +54787,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq pc, r7, ip, lsr #30 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r0, lr, ip, ror #13 │ │ │ │ + subeq r0, lr, ip, lsl #15 │ │ │ │ subseq pc, r7, ip, lsl #29 │ │ │ │ │ │ │ │ 001aca2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54855,15 +54855,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq pc, r7, r0, lsr #28 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r0, lr, r0, ror #11 │ │ │ │ + subeq r0, lr, r0, lsl #13 │ │ │ │ subseq pc, r7, r0, lsl #27 │ │ │ │ │ │ │ │ 001acb34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -54931,15 +54931,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsheq pc, [r7], #-196 @ 0xffffff3c @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r0, lr, r4, asr #9 │ │ │ │ + subeq r0, lr, r4, ror #10 │ │ │ │ subseq pc, r7, ip, asr ip @ │ │ │ │ │ │ │ │ 001acc5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -55006,15 +55006,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq pc, r7, ip, asr #23 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x004e039c │ │ │ │ + subeq r0, lr, ip, lsr r4 │ │ │ │ subseq pc, r7, r4, lsr fp @ │ │ │ │ │ │ │ │ 001acd80 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -55153,17 +55153,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq pc, r7, r0, lsl #20 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq pc, r7, r4, lsl #19 │ │ │ │ - subeq r0, lr, r0, ror #1 │ │ │ │ - strdeq ip, [r3], #-16 │ │ │ │ - subeq ip, r3, ip, lsl #4 │ │ │ │ + subeq r0, lr, r0, lsl #3 │ │ │ │ + @ instruction: 0x0043c290 │ │ │ │ + subeq ip, r3, ip, lsr #5 │ │ │ │ │ │ │ │ 001acfc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ @@ -55250,17 +55250,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq pc, r7, r0, lsl #17 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq pc, r7, r4, lsl #16 │ │ │ │ - subeq pc, sp, r4, ror #30 │ │ │ │ - subeq ip, r3, r4, ror r0 │ │ │ │ - @ instruction: 0x0043c090 │ │ │ │ + subeq r0, lr, r4 │ │ │ │ + subeq ip, r3, r4, lsl r1 │ │ │ │ + subeq ip, r3, r0, lsr r1 │ │ │ │ │ │ │ │ 001ad13c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #220] @ 1ad230 │ │ │ │ @@ -55318,15 +55318,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq pc, r7, r0, lsl r7 @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq pc, sp, r8, ror #29 │ │ │ │ + subeq pc, sp, r8, lsl #31 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ subseq pc, r7, r0, lsl #13 │ │ │ │ │ │ │ │ 001ad248 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -55385,15 +55385,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq pc, r7, r4, lsl #12 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - ldrdeq pc, [sp], #-220 @ 0xffffff24 │ │ │ │ + subeq pc, sp, ip, ror lr @ │ │ │ │ subseq pc, r7, r4, ror r5 @ │ │ │ │ │ │ │ │ 001ad344 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55449,15 +55449,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq pc, r7, r8, lsl #10 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq pc, sp, r0, ror #25 │ │ │ │ + subeq pc, sp, r0, lsl #27 │ │ │ │ subseq pc, r7, r8, ror r4 @ │ │ │ │ │ │ │ │ 001ad43c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55516,15 +55516,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq pc, r7, r0, lsl r4 @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq pc, sp, r8, ror #23 │ │ │ │ + subeq pc, sp, r8, lsl #25 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ subseq pc, r7, r0, lsl #7 │ │ │ │ │ │ │ │ 001ad548 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -55583,15 +55583,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq pc, r7, r4, lsl #6 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - ldrdeq pc, [sp], #-172 @ 0xffffff54 │ │ │ │ + subeq pc, sp, ip, ror fp @ │ │ │ │ subseq pc, r7, r4, ror r2 @ │ │ │ │ │ │ │ │ 001ad644 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55647,15 +55647,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq pc, r7, r8, lsl #4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq pc, sp, r0, ror #19 │ │ │ │ + subeq pc, sp, r0, lsl #21 │ │ │ │ subseq pc, r7, r8, ror r1 @ │ │ │ │ │ │ │ │ 001ad73c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55717,15 +55717,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq pc, r7, r0, lsl r1 @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - ldrdeq pc, [sp], #-128 @ 0xffffff80 │ │ │ │ + subeq pc, sp, r0, ror r9 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ subseq pc, r7, r4, ror r0 @ │ │ │ │ │ │ │ │ 001ad854 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -55787,15 +55787,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsheq lr, [r7], #-248 @ 0xffffff08 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - strheq pc, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + subeq pc, sp, r8, asr r8 @ │ │ │ │ subseq lr, r7, ip, asr pc │ │ │ │ │ │ │ │ 001ad95c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55854,15 +55854,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsheq lr, [r7], #-224 @ 0xffffff20 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - strheq pc, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + subeq pc, sp, r0, asr r7 @ │ │ │ │ subseq lr, r7, r4, asr lr │ │ │ │ │ │ │ │ 001ada60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -55929,15 +55929,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq lr, r7, r8, asr #27 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x004df598 │ │ │ │ + subeq pc, sp, r8, lsr r6 @ │ │ │ │ subseq lr, r7, r4, lsr sp │ │ │ │ │ │ │ │ 001adb84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -56003,15 +56003,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq lr, r7, r4, lsr #25 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq pc, sp, r4, ror r4 @ │ │ │ │ + subeq pc, sp, r4, lsl r5 @ │ │ │ │ subseq lr, r7, r0, lsl ip │ │ │ │ │ │ │ │ 001adca4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -56147,17 +56147,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ ldrsbeq lr, [r7], #-172 @ 0xffffff54 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq lr, r7, r4, ror #20 │ │ │ │ - subeq pc, sp, r8, asr #3 │ │ │ │ - ldrdeq fp, [r3], #-40 @ 0xffffffd8 │ │ │ │ - strdeq fp, [r3], #-36 @ 0xffffffdc │ │ │ │ + subeq pc, sp, r8, ror #4 │ │ │ │ + subeq fp, r3, r8, ror r3 │ │ │ │ + @ instruction: 0x0043b394 │ │ │ │ │ │ │ │ 001aded8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -56241,17 +56241,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq lr, r7, r8, ror #18 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrsheq lr, [r7], #-128 @ 0xffffff80 │ │ │ │ - subeq pc, sp, r8, asr r0 @ │ │ │ │ - subeq fp, r3, r8, ror #2 │ │ │ │ - subeq fp, r3, r4, lsl #3 │ │ │ │ + strdeq pc, [sp], #-8 │ │ │ │ + subeq fp, r3, r8, lsl #4 │ │ │ │ + subeq fp, r3, r4, lsr #4 │ │ │ │ │ │ │ │ 001ae048 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #224] @ 1ae140 │ │ │ │ @@ -56310,15 +56310,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq lr, r7, r4, lsl #16 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq lr, sp, r4, ror #31 │ │ │ │ + subeq pc, sp, r4, lsl #1 │ │ │ │ subseq lr, r7, r0, ror r7 │ │ │ │ │ │ │ │ 001ae150 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56378,15 +56378,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsheq lr, [r7], #-108 @ 0xffffff94 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - ldrdeq lr, [sp], #-236 @ 0xffffff14 │ │ │ │ + subeq lr, sp, ip, ror pc │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ subseq lr, r7, r8, ror #12 │ │ │ │ │ │ │ │ 001ae260 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56446,15 +56446,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq lr, r7, ip, ror #11 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq lr, sp, ip, asr #27 │ │ │ │ + subeq lr, sp, ip, ror #28 │ │ │ │ subseq lr, r7, r8, asr r5 │ │ │ │ │ │ │ │ 001ae360 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56511,15 +56511,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq lr, r7, ip, ror #9 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq lr, sp, ip, asr #25 │ │ │ │ + subeq lr, sp, ip, ror #26 │ │ │ │ subseq lr, r7, r8, asr r4 │ │ │ │ │ │ │ │ 001ae45c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56578,15 +56578,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsheq lr, [r7], #-48 @ 0xffffffd0 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - ldrdeq lr, [sp], #-176 @ 0xffffff50 │ │ │ │ + subeq lr, sp, r0, ror ip │ │ │ │ subseq lr, r7, r0, ror #6 │ │ │ │ │ │ │ │ 001ae560 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56645,15 +56645,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq lr, r7, ip, ror #5 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq lr, sp, ip, asr #21 │ │ │ │ + subeq lr, sp, ip, ror #22 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ subseq lr, r7, ip, asr r2 │ │ │ │ │ │ │ │ 001ae66c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -56712,15 +56712,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq lr, r7, r0, ror #3 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq lr, sp, r0, asr #19 │ │ │ │ + subeq lr, sp, r0, ror #20 │ │ │ │ subseq lr, r7, r0, asr r1 │ │ │ │ │ │ │ │ 001ae768 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56776,15 +56776,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq lr, r7, r4, ror #1 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq lr, sp, r4, asr #17 │ │ │ │ + subeq lr, sp, r4, ror #18 │ │ │ │ subseq lr, r7, r4, asr r0 │ │ │ │ │ │ │ │ 001ae860 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -56836,15 +56836,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - strdeq lr, [sp], #-116 @ 0xffffff8c │ │ │ │ + @ instruction: 0x004de894 │ │ │ │ ldrsbeq sp, [r7], #-248 @ 0xffffff08 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq sp, r7, r8, ror #30 │ │ │ │ │ │ │ │ 001ae950 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -56897,15 +56897,15 @@ │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq lr, sp, r4, lsl #14 │ │ │ │ + subeq lr, sp, r4, lsr #15 │ │ │ │ subseq sp, r7, r8, ror #29 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq sp, r7, r8, ror lr │ │ │ │ │ │ │ │ 001aea3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56965,15 +56965,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq sp, r7, r0, lsl lr │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - ldrdeq lr, [sp], #-88 @ 0xffffffa8 │ │ │ │ + subeq lr, sp, r8, ror r6 │ │ │ │ subseq sp, r7, r0, lsl #27 │ │ │ │ │ │ │ │ 001aeb3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57032,15 +57032,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq sp, r7, r0, lsl sp │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - ldrdeq lr, [sp], #-72 @ 0xffffffb8 │ │ │ │ + subeq lr, sp, r8, ror r5 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ subseq sp, r7, r0, lsl #25 │ │ │ │ │ │ │ │ 001aec44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -57098,15 +57098,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq sp, r7, r8, lsl #24 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - ldrdeq lr, [sp], #-48 @ 0xffffffd0 │ │ │ │ + subeq lr, sp, r0, ror r4 │ │ │ │ subseq sp, r7, r8, ror fp │ │ │ │ │ │ │ │ 001aed40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57162,15 +57162,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq sp, r7, ip, lsl #22 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - ldrdeq lr, [sp], #-36 @ 0xffffffdc │ │ │ │ + subeq lr, sp, r4, ror r3 │ │ │ │ subseq sp, r7, ip, ror sl │ │ │ │ │ │ │ │ 001aee38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57229,15 +57229,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq sp, r7, r4, lsl sl │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - ldrdeq lr, [sp], #-28 @ 0xffffffe4 │ │ │ │ + subeq lr, sp, ip, ror r2 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ subseq sp, r7, r4, lsl #19 │ │ │ │ │ │ │ │ 001aef40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -57295,15 +57295,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq sp, r7, ip, lsl #18 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - ldrdeq lr, [sp], #-4 │ │ │ │ + subeq lr, sp, r4, ror r1 │ │ │ │ subseq sp, r7, ip, ror r8 │ │ │ │ │ │ │ │ 001af03c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57359,15 +57359,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq sp, r7, r0, lsl r8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - ldrdeq sp, [sp], #-248 @ 0xffffff08 │ │ │ │ + subeq lr, sp, r8, ror r0 │ │ │ │ subseq sp, r7, r0, lsl #15 │ │ │ │ │ │ │ │ 001af134 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57425,15 +57425,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq sp, sp, ip, lsl pc │ │ │ │ + strheq sp, [sp], #-252 @ 0xffffff04 │ │ │ │ subseq sp, r7, r4, lsl #14 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ subseq sp, r7, r4, lsl #13 │ │ │ │ │ │ │ │ 001af240 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -57492,15 +57492,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq sp, sp, r0, lsl lr │ │ │ │ + strheq sp, [sp], #-224 @ 0xffffff20 │ │ │ │ ldrsheq sp, [r7], #-88 @ 0xffffffa8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq sp, r7, r8, ror r5 │ │ │ │ │ │ │ │ 001af340 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57557,15 +57557,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq sp, sp, r0, lsl sp │ │ │ │ + strheq sp, [sp], #-208 @ 0xffffff30 │ │ │ │ ldrsheq sp, [r7], #-72 @ 0xffffffb8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq sp, r7, r8, ror r4 │ │ │ │ │ │ │ │ 001af43c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57625,15 +57625,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq sp, r7, r0, lsl r4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq sp, sp, ip, ror #23 │ │ │ │ + subeq sp, sp, ip, lsl #25 │ │ │ │ subseq sp, r7, r0, lsl #7 │ │ │ │ │ │ │ │ 001af53c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57692,15 +57692,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq sp, r7, r0, lsl r3 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq sp, sp, ip, ror #21 │ │ │ │ + subeq sp, sp, ip, lsl #23 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ subseq sp, r7, r0, lsl #5 │ │ │ │ │ │ │ │ 001af644 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -57758,15 +57758,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq sp, r7, r8, lsl #4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq sp, sp, r4, ror #19 │ │ │ │ + subeq sp, sp, r4, lsl #21 │ │ │ │ subseq sp, r7, r8, ror r1 │ │ │ │ │ │ │ │ 001af740 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57822,15 +57822,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq sp, r7, ip, lsl #2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq sp, sp, r8, ror #17 │ │ │ │ + subeq sp, sp, r8, lsl #19 │ │ │ │ subseq sp, r7, ip, ror r0 │ │ │ │ │ │ │ │ 001af838 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57886,15 +57886,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq sp, r7, r4, lsl r0 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq sp, sp, ip, ror #15 │ │ │ │ + subeq sp, sp, ip, lsl #17 │ │ │ │ subseq ip, r7, ip, lsl #31 │ │ │ │ │ │ │ │ 001af930 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57951,15 +57951,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq ip, r7, ip, lsl pc │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - strdeq sp, [sp], #-100 @ 0xffffff9c │ │ │ │ + @ instruction: 0x004dd794 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x0057ce94 │ │ │ │ │ │ │ │ 001afa30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -58015,15 +58015,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq ip, r7, ip, lsl lr │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - strdeq sp, [sp], #-84 @ 0xffffffac │ │ │ │ + @ instruction: 0x004dd694 │ │ │ │ @ instruction: 0x0057cd94 │ │ │ │ │ │ │ │ 001afb24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -58077,15 +58077,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq ip, r7, r8, lsr #26 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq sp, sp, r0, lsl #10 │ │ │ │ + subeq sp, sp, r0, lsr #11 │ │ │ │ subseq ip, r7, r0, lsr #25 │ │ │ │ │ │ │ │ 001afc14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -58142,15 +58142,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq ip, r7, r8, lsr ip │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq sp, sp, r0, lsl r4 │ │ │ │ + strheq sp, [sp], #-64 @ 0xffffffc0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrheq ip, [r7], #-176 @ 0xffffff50 │ │ │ │ │ │ │ │ 001afd14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -58206,15 +58206,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq ip, r7, r8, lsr fp │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq sp, sp, r0, lsl r3 │ │ │ │ + strheq sp, [sp], #-48 @ 0xffffffd0 │ │ │ │ ldrheq ip, [r7], #-160 @ 0xffffff60 │ │ │ │ │ │ │ │ 001afe08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -58268,15 +58268,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq ip, r7, r4, asr #20 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq sp, sp, ip, lsl r2 │ │ │ │ + strheq sp, [sp], #-44 @ 0xffffffd4 │ │ │ │ ldrheq ip, [r7], #-156 @ 0xffffff64 │ │ │ │ │ │ │ │ 001afef8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -58336,15 +58336,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq ip, r7, r4, asr r9 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq sp, sp, r4, lsl r1 │ │ │ │ + strheq sp, [sp], #-20 @ 0xffffffec │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ subseq ip, r7, r0, asr #17 │ │ │ │ │ │ │ │ 001b0004 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -58403,15 +58403,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq ip, r7, r8, asr #16 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq sp, sp, r8 │ │ │ │ + subeq sp, sp, r8, lsr #1 │ │ │ │ ldrheq ip, [r7], #-116 @ 0xffffff8c │ │ │ │ │ │ │ │ 001b0104 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -58468,15 +58468,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq ip, r7, r8, asr #14 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq ip, sp, r8, lsl #30 │ │ │ │ + subeq ip, sp, r8, lsr #31 │ │ │ │ ldrheq ip, [r7], #-100 @ 0xffffff9c │ │ │ │ │ │ │ │ 001b0200 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -58541,15 +58541,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq ip, r7, r8, lsr #12 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - strdeq ip, [sp], #-216 @ 0xffffff28 │ │ │ │ + @ instruction: 0x004dce98 │ │ │ │ @ instruction: 0x0057c59c │ │ │ │ │ │ │ │ 001b031c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -58613,15 +58613,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq ip, r7, ip, lsl #10 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - ldrdeq ip, [sp], #-204 @ 0xffffff34 │ │ │ │ + subeq ip, sp, ip, ror sp │ │ │ │ subseq ip, r7, r0, lsl #9 │ │ │ │ │ │ │ │ 001b0434 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -58727,15 +58727,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq ip, r7, r8, asr r3 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq ip, sp, r8, lsr #22 │ │ │ │ + subeq ip, sp, r8, asr #23 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrsbeq ip, [r7], #-36 @ 0xffffffdc │ │ │ │ │ │ │ │ 001b05f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -58790,15 +58790,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq ip, r7, ip, asr r2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq ip, sp, r4, lsr sl │ │ │ │ + ldrdeq ip, [sp], #-164 @ 0xffffff5c │ │ │ │ ldrsbeq ip, [r7], #-24 @ 0xffffffe8 │ │ │ │ │ │ │ │ 001b06e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -58851,15 +58851,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq ip, r7, ip, ror #2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq ip, sp, r4, asr #18 │ │ │ │ + subeq ip, sp, r4, ror #19 │ │ │ │ subseq ip, r7, r8, ror #1 │ │ │ │ │ │ │ │ 001b07cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -58915,15 +58915,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq ip, r7, r0, lsl #1 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq ip, sp, r0, asr r8 │ │ │ │ + strdeq ip, [sp], #-128 @ 0xffffff80 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrsheq fp, [r7], #-252 @ 0xffffff04 │ │ │ │ │ │ │ │ 001b08c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -58978,15 +58978,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq fp, r7, r4, lsl #31 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq ip, sp, ip, asr r7 │ │ │ │ + strdeq ip, [sp], #-124 @ 0xffffff84 │ │ │ │ subseq fp, r7, r0, lsl #30 │ │ │ │ │ │ │ │ 001b09b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59039,15 +59039,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0057be94 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq ip, sp, ip, ror #12 │ │ │ │ + subeq ip, sp, ip, lsl #14 │ │ │ │ subseq fp, r7, r0, lsl lr │ │ │ │ │ │ │ │ 001b0aa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59106,15 +59106,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq fp, r7, r8, lsr #27 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq ip, sp, r4, ror #10 │ │ │ │ + subeq ip, sp, r4, lsl #12 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ subseq fp, r7, r8, lsl sp │ │ │ │ │ │ │ │ 001b0bac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -59172,15 +59172,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq fp, r7, r0, lsr #25 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq ip, sp, r0, ror #8 │ │ │ │ + subeq ip, sp, r0, lsl #10 │ │ │ │ subseq fp, r7, r0, lsl ip │ │ │ │ │ │ │ │ 001b0ca8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59236,15 +59236,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq fp, r7, r4, lsr #23 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq ip, sp, r4, ror #6 │ │ │ │ + subeq ip, sp, r4, lsl #8 │ │ │ │ subseq fp, r7, r4, lsl fp │ │ │ │ │ │ │ │ 001b0da0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -59308,15 +59308,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq fp, r7, r8, lsl #21 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq ip, sp, r8, asr r2 │ │ │ │ + strdeq ip, [sp], #-40 @ 0xffffffd8 │ │ │ │ subseq fp, r7, r0, lsl #20 │ │ │ │ │ │ │ │ 001b0eb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -59379,15 +59379,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq fp, r7, r0, ror r9 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq ip, sp, r0, asr #2 │ │ │ │ + subeq ip, sp, r0, ror #3 │ │ │ │ subseq fp, r7, r8, ror #17 │ │ │ │ │ │ │ │ 001b0fcc : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -59493,15 +59493,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq fp, r7, r0, asr #15 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq fp, sp, r0, lsr #31 │ │ │ │ + subeq ip, sp, r0, asr #32 │ │ │ │ subseq fp, r7, r8, lsr r7 │ │ │ │ │ │ │ │ 001b1184 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59558,15 +59558,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq fp, r7, r8, asr #13 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq fp, sp, r8, lsr #29 │ │ │ │ + subeq fp, sp, r8, asr #30 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ subseq fp, r7, r0, asr #12 │ │ │ │ │ │ │ │ 001b1284 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -59622,15 +59622,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq fp, r7, r8, asr #11 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq fp, sp, r8, lsr #27 │ │ │ │ + subeq fp, sp, r8, asr #28 │ │ │ │ subseq fp, r7, r0, asr #10 │ │ │ │ │ │ │ │ 001b1378 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59684,15 +59684,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsbeq fp, [r7], #-68 @ 0xffffffbc │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - strheq fp, [sp], #-196 @ 0xffffff3c │ │ │ │ + subeq fp, sp, r4, asr sp │ │ │ │ subseq fp, r7, ip, asr #8 │ │ │ │ │ │ │ │ 001b1468 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59747,15 +59747,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq fp, r7, r4, ror #7 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq fp, sp, r4, asr #23 │ │ │ │ + subeq fp, sp, r4, ror #24 │ │ │ │ subseq fp, r7, r0, ror #6 │ │ │ │ │ │ │ │ 001b155c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59811,15 +59811,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsheq fp, [r7], #-32 @ 0xffffffe0 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - ldrdeq fp, [sp], #-160 @ 0xffffff60 │ │ │ │ + subeq fp, sp, r0, ror fp │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ subseq fp, r7, ip, ror #4 │ │ │ │ │ │ │ │ 001b1658 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -59874,15 +59874,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsheq fp, [r7], #-20 @ 0xffffffec │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - ldrdeq fp, [sp], #-148 @ 0xffffff6c │ │ │ │ + subeq fp, sp, r4, ror sl │ │ │ │ subseq fp, r7, r0, ror r1 │ │ │ │ │ │ │ │ 001b1748 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59935,15 +59935,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq fp, r7, r4, lsl #2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq fp, sp, r4, ror #17 │ │ │ │ + subeq fp, sp, r4, lsl #19 │ │ │ │ subseq fp, r7, r0, lsl #1 │ │ │ │ │ │ │ │ 001b1834 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -60026,15 +60026,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 1b18a8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq fp, r7, r0, lsl r0 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - subeq fp, sp, r4, ror r7 │ │ │ │ + subeq fp, sp, r4, lsl r8 │ │ │ │ subseq sl, r7, ip, lsr pc │ │ │ │ │ │ │ │ 001b1998 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -60118,15 +60118,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 1b1a10 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrheq sl, [r7], #-224 @ 0xffffff20 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - subeq fp, sp, ip, lsl #12 │ │ │ │ + subeq fp, sp, ip, lsr #13 │ │ │ │ ldrsbeq sl, [r7], #-212 @ 0xffffff2c │ │ │ │ │ │ │ │ 001b1b00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -60210,15 +60210,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 1b1b78 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq sl, r7, r8, asr #26 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - subeq fp, sp, r4, lsr #9 │ │ │ │ + subeq fp, sp, r4, asr #10 │ │ │ │ subseq sl, r7, ip, ror #24 │ │ │ │ │ │ │ │ 001b1c68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -60294,15 +60294,15 @@ │ │ │ │ rsc r3, r3, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 1b1cdc │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq sl, r7, r0, ror #23 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq fp, sp, r8, asr r3 │ │ │ │ + strdeq fp, [sp], #-56 @ 0xffffffc8 │ │ │ │ subseq sl, r7, r0, lsr #22 │ │ │ │ │ │ │ │ 001b1db0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -60377,15 +60377,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 1b1e20 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq sl, r7, r4, lsr #21 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq fp, sp, r4, lsl r2 │ │ │ │ + strheq fp, [sp], #-36 @ 0xffffffdc │ │ │ │ ldrsbeq sl, [r7], #-156 @ 0xffffff64 │ │ │ │ │ │ │ │ 001b1ef4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -60460,15 +60460,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 1b1f64 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq sl, r7, r0, ror #18 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - ldrdeq fp, [sp], #-0 │ │ │ │ + subeq fp, sp, r0, ror r1 │ │ │ │ @ instruction: 0x0057a898 │ │ │ │ │ │ │ │ 001b2038 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -60543,15 +60543,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 1b20a8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq sl, r7, ip, lsl r8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq sl, sp, ip, lsl #31 │ │ │ │ + subeq fp, sp, ip, lsr #32 │ │ │ │ subseq sl, r7, r4, asr r7 │ │ │ │ │ │ │ │ 001b217c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -60569,15 +60569,15 @@ │ │ │ │ bne 1b2218 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 1b2218 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 1b2218 │ │ │ │ - bl 5e4580 │ │ │ │ + bl 5e4620 │ │ │ │ ldr r2, [pc, #284] @ 1b22fc │ │ │ │ ldr r3, [pc, #276] @ 1b22f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -60645,15 +60645,15 @@ │ │ │ │ eor r0, r0, r3 │ │ │ │ b 1b21d8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsbeq sl, [r7], #-104 @ 0xffffff98 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq sl, r7, ip, lsl #13 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - strheq sl, [sp], #-212 @ 0xffffff2c │ │ │ │ + subeq sl, sp, r4, asr lr │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 001b230c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ b 1b217c │ │ │ │ @@ -60681,15 +60681,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 1b23c0 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 1b23c0 │ │ │ │ - bl 5e4580 │ │ │ │ + bl 5e4620 │ │ │ │ ldr r2, [pc, #260] @ 1b248c │ │ │ │ ldr r3, [pc, #252] @ 1b2488 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -60750,15 +60750,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 1b2380 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq sl, r7, r8, lsr #10 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq sl, r7, r4, ror #9 │ │ │ │ - subeq sl, sp, r4, lsr #24 │ │ │ │ + subeq sl, sp, r4, asr #25 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 001b2498 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -60773,15 +60773,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 1b2528 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 1b2528 │ │ │ │ - bl 5e4550 │ │ │ │ + bl 5e45f0 │ │ │ │ ldr r2, [pc, #260] @ 1b25f4 │ │ │ │ ldr r3, [pc, #252] @ 1b25f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -60842,15 +60842,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 1b24e8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrheq sl, [r7], #-56 @ 0xffffffc8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq sl, r7, ip, ror r3 │ │ │ │ - strheq sl, [sp], #-172 @ 0xffffff54 │ │ │ │ + subeq sl, sp, ip, asr fp │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 001b2600 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -60865,15 +60865,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 1b2690 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 1b2690 │ │ │ │ - bl 5e4550 │ │ │ │ + bl 5e45f0 │ │ │ │ ldr r2, [pc, #260] @ 1b275c │ │ │ │ ldr r3, [pc, #252] @ 1b2758 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -60934,15 +60934,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 1b2650 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq sl, r7, r0, asr r2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq sl, r7, r4, lsl r2 │ │ │ │ - subeq sl, sp, r4, asr r9 │ │ │ │ + strdeq sl, [sp], #-148 @ 0xffffff6c │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 001b2768 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -60960,15 +60960,15 @@ │ │ │ │ bne 1b2800 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 1b2800 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 1b2800 │ │ │ │ - bl 5e3c28 │ │ │ │ + bl 5e3cc8 │ │ │ │ ldr r2, [pc, #284] @ 1b28e8 │ │ │ │ ldr r3, [pc, #276] @ 1b28e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -61036,15 +61036,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 1b27c4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq sl, r7, ip, ror #1 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq sl, r7, r0, lsr #1 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - subeq sl, sp, ip, asr #15 │ │ │ │ + subeq sl, sp, ip, ror #16 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 001b28f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -61062,15 +61062,15 @@ │ │ │ │ bne 1b2990 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 1b2990 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 1b2990 │ │ │ │ - bl 5e3ba4 │ │ │ │ + bl 5e3c44 │ │ │ │ ldr r2, [pc, #284] @ 1b2a78 │ │ │ │ ldr r3, [pc, #276] @ 1b2a74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -61138,15 +61138,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 1b2954 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r9, r7, r4, asr pc │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r9, r7, r0, lsl pc │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - subeq sl, sp, ip, lsr r6 │ │ │ │ + ldrdeq sl, [sp], #-108 @ 0xffffff94 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 001b2a88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -61164,15 +61164,15 @@ │ │ │ │ bne 1b2b20 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 1b2b20 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 1b2b20 │ │ │ │ - bl 5e3ba4 │ │ │ │ + bl 5e3c44 │ │ │ │ ldr r2, [pc, #284] @ 1b2c08 │ │ │ │ ldr r3, [pc, #276] @ 1b2c04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -61240,15 +61240,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 1b2ae4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r9, r7, r4, asr #27 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r9, r7, r0, lsl #27 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - subeq sl, sp, ip, lsr #9 │ │ │ │ + subeq sl, sp, ip, asr #10 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 001b2c18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -61264,15 +61264,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 1b2ca8 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 1b2ca8 │ │ │ │ - bl 5e3c28 │ │ │ │ + bl 5e3cc8 │ │ │ │ ldr r2, [pc, #260] @ 1b2d78 │ │ │ │ ldr r3, [pc, #252] @ 1b2d74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -61333,15 +61333,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 1b2c6c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r9, r7, ip, lsr ip │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrsheq r9, [r7], #-184 @ 0xffffff48 │ │ │ │ - subeq sl, sp, ip, lsr r3 │ │ │ │ + ldrdeq sl, [sp], #-60 @ 0xffffffc4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 001b2d84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -61356,15 +61356,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 1b2e10 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 1b2e10 │ │ │ │ - bl 5e3ba4 │ │ │ │ + bl 5e3c44 │ │ │ │ ldr r2, [pc, #260] @ 1b2ee0 │ │ │ │ ldr r3, [pc, #252] @ 1b2edc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -61425,15 +61425,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 1b2dd4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r9, r7, ip, asr #21 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x00579a90 │ │ │ │ - ldrdeq sl, [sp], #-20 @ 0xffffffec │ │ │ │ + subeq sl, sp, r4, ror r2 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 001b2eec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -61448,15 +61448,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 1b2f78 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 1b2f78 │ │ │ │ - bl 5e3ba4 │ │ │ │ + bl 5e3c44 │ │ │ │ ldr r2, [pc, #260] @ 1b3048 │ │ │ │ ldr r3, [pc, #252] @ 1b3044 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -61517,15 +61517,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 1b2f3c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r9, r7, r4, ror #18 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r9, r7, r8, lsr #18 │ │ │ │ - subeq sl, sp, ip, rrx │ │ │ │ + subeq sl, sp, ip, lsl #2 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 001b3054 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -61609,15 +61609,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 1b30c8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsheq r9, [r7], #-112 @ 0xffffff90 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - subeq r9, sp, r4, asr pc │ │ │ │ + strdeq r9, [sp], #-244 @ 0xffffff0c │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ subseq r9, r7, r8, lsl r7 │ │ │ │ │ │ │ │ 001b31c0 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ @@ -62184,15 +62184,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r8, r7, r4, lsr #30 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - subeq r9, sp, ip, lsr #13 │ │ │ │ + subeq r9, sp, ip, asr #14 │ │ │ │ subseq r8, r7, ip, ror #28 │ │ │ │ │ │ │ │ 001b3a50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62258,15 +62258,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsheq r8, [r7], #-220 @ 0xffffff24 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - @ instruction: 0x004d9590 │ │ │ │ + subeq r9, sp, r0, lsr r6 │ │ │ │ subseq r8, r7, ip, asr #26 │ │ │ │ │ │ │ │ 001b3b70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62332,15 +62332,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r8, [r7], #-204 @ 0xffffff34 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - subeq r9, sp, r0, ror r4 │ │ │ │ + subeq r9, sp, r0, lsl r5 │ │ │ │ subseq r8, r7, ip, lsr #24 │ │ │ │ │ │ │ │ 001b3c90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62402,15 +62402,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrheq r8, [r7], #-184 @ 0xffffff48 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r9, sp, r8, asr r3 │ │ │ │ + strdeq r9, [sp], #-56 @ 0xffffffc8 │ │ │ │ subseq r8, r7, r8, lsl fp │ │ │ │ │ │ │ │ 001b3da0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62465,15 +62465,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrheq r8, [r7], #-164 @ 0xffffff5c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r9, sp, r8, ror #4 │ │ │ │ + subeq r9, sp, r8, lsl #6 │ │ │ │ subseq r8, r7, r0, lsr #20 │ │ │ │ │ │ │ │ 001b3e94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62528,15 +62528,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r8, r7, r0, asr #19 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r9, sp, r4, ror r1 │ │ │ │ + subeq r9, sp, r4, lsl r2 │ │ │ │ subseq r8, r7, ip, lsr #18 │ │ │ │ │ │ │ │ 001b3f88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62591,15 +62591,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r8, r7, ip, asr #17 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r9, sp, r0, lsl #1 │ │ │ │ + subeq r9, sp, r0, lsr #2 │ │ │ │ subseq r8, r7, r8, lsr r8 │ │ │ │ │ │ │ │ 001b407c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62617,15 +62617,15 @@ │ │ │ │ bne 1b4118 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 1b4118 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 1b4118 │ │ │ │ - bl 5e4570 │ │ │ │ + bl 5e4610 │ │ │ │ ldr r2, [pc, #240] @ 1b41d0 │ │ │ │ ldr r3, [pc, #232] @ 1b41cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -62681,15 +62681,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 1b4130 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r8, [r7], #-120 @ 0xffffff88 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r8, r7, ip, lsl #15 │ │ │ │ - subeq r8, sp, r4, lsr pc │ │ │ │ + ldrdeq r8, [sp], #-244 @ 0xffffff0c │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 001b41e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62708,15 +62708,15 @@ │ │ │ │ bne 1b427c │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 1b427c │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 1b427c │ │ │ │ - bl 5e4548 │ │ │ │ + bl 5e45e8 │ │ │ │ ldr r2, [pc, #220] @ 1b4320 │ │ │ │ ldr r3, [pc, #212] @ 1b431c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -62767,15 +62767,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 1b4294 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r8, r7, ip, ror #12 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r8, r7, r8, lsr #12 │ │ │ │ - ldrdeq r8, [sp], #-212 @ 0xffffff2c │ │ │ │ + subeq r8, sp, r4, ror lr │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 001b4330 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62794,15 +62794,15 @@ │ │ │ │ bne 1b43cc │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 1b43cc │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 1b43cc │ │ │ │ - bl 5e4548 │ │ │ │ + bl 5e45e8 │ │ │ │ ldr r2, [pc, #220] @ 1b4470 │ │ │ │ ldr r3, [pc, #212] @ 1b446c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -62853,15 +62853,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 1b43e4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r8, r7, ip, lsl r5 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrsbeq r8, [r7], #-72 @ 0xffffffb8 │ │ │ │ - subeq r8, sp, r4, lsl #25 │ │ │ │ + subeq r8, sp, r4, lsr #26 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 001b4480 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62878,15 +62878,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 1b4514 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1b4514 │ │ │ │ - bl 5e4570 │ │ │ │ + bl 5e4610 │ │ │ │ ldr r2, [pc, #212] @ 1b45b0 │ │ │ │ ldr r3, [pc, #204] @ 1b45ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -62935,15 +62935,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 1b44d4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r8, [r7], #-52 @ 0xffffffcc │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x00578390 │ │ │ │ - subeq r8, sp, r8, lsl #22 │ │ │ │ + subeq r8, sp, r8, lsr #23 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 001b45bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62958,15 +62958,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 1b4648 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 1b4648 │ │ │ │ - bl 5e4548 │ │ │ │ + bl 5e45e8 │ │ │ │ ldr r2, [pc, #184] @ 1b46cc │ │ │ │ ldr r3, [pc, #176] @ 1b46c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63008,15 +63008,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 1b460c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00578294 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r8, r7, r8, asr r2 │ │ │ │ - strdeq r8, [sp], #-152 @ 0xffffff68 │ │ │ │ + @ instruction: 0x004d8a98 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 001b46d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63031,15 +63031,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 1b4764 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 1b4764 │ │ │ │ - bl 5e4548 │ │ │ │ + bl 5e45e8 │ │ │ │ ldr r2, [pc, #184] @ 1b47e8 │ │ │ │ ldr r3, [pc, #176] @ 1b47e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63081,15 +63081,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 1b4728 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r8, r7, r8, ror r1 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r8, r7, ip, lsr r1 │ │ │ │ - ldrdeq r8, [sp], #-140 @ 0xffffff74 │ │ │ │ + subeq r8, sp, ip, ror r9 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 001b47f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63107,15 +63107,15 @@ │ │ │ │ bne 1b488c │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 1b488c │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 1b488c │ │ │ │ - bl 5e3c14 │ │ │ │ + bl 5e3cb4 │ │ │ │ ldr r2, [pc, #240] @ 1b4948 │ │ │ │ ldr r3, [pc, #232] @ 1b4944 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63171,15 +63171,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 1b48a4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r8, r7, r0, rrx │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r8, r7, r4, lsl r0 │ │ │ │ - subeq r8, sp, r0, asr #15 │ │ │ │ + subeq r8, sp, r0, ror #16 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 001b4958 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -63198,15 +63198,15 @@ │ │ │ │ bne 1b49f0 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 1b49f0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 1b49f0 │ │ │ │ - bl 5e3b80 │ │ │ │ + bl 5e3c20 │ │ │ │ ldr r2, [pc, #220] @ 1b4a98 │ │ │ │ ldr r3, [pc, #212] @ 1b4a94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63257,15 +63257,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 1b4a08 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsheq r7, [r7], #-228 @ 0xffffff1c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrheq r7, [r7], #-224 @ 0xffffff20 │ │ │ │ - subeq r8, sp, r0, ror #12 │ │ │ │ + subeq r8, sp, r0, lsl #14 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 001b4aa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -63284,15 +63284,15 @@ │ │ │ │ bne 1b4b40 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 1b4b40 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 1b4b40 │ │ │ │ - bl 5e3b80 │ │ │ │ + bl 5e3c20 │ │ │ │ ldr r2, [pc, #220] @ 1b4be8 │ │ │ │ ldr r3, [pc, #212] @ 1b4be4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63343,15 +63343,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 1b4b58 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r7, r7, r4, lsr #27 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r7, r7, r0, ror #26 │ │ │ │ - subeq r8, sp, r0, lsl r5 │ │ │ │ + strheq r8, [sp], #-80 @ 0xffffffb0 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 001b4bf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -63368,15 +63368,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 1b4c88 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1b4c88 │ │ │ │ - bl 5e3c14 │ │ │ │ + bl 5e3cb4 │ │ │ │ ldr r2, [pc, #212] @ 1b4d28 │ │ │ │ ldr r3, [pc, #204] @ 1b4d24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63425,15 +63425,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 1b4c4c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r7, r7, ip, asr ip │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r7, r7, r8, lsl ip │ │ │ │ - @ instruction: 0x004d8394 │ │ │ │ + subeq r8, sp, r4, lsr r4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 001b4d34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63448,15 +63448,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 1b4dbc │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 1b4dbc │ │ │ │ - bl 5e3b80 │ │ │ │ + bl 5e3c20 │ │ │ │ ldr r2, [pc, #184] @ 1b4e44 │ │ │ │ ldr r3, [pc, #176] @ 1b4e40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63498,15 +63498,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 1b4d84 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r7, r7, ip, lsl fp │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r7, r7, r0, ror #21 │ │ │ │ - subeq r8, sp, r4, lsl #5 │ │ │ │ + subeq r8, sp, r4, lsr #6 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 001b4e50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63521,15 +63521,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 1b4ed8 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 1b4ed8 │ │ │ │ - bl 5e3b80 │ │ │ │ + bl 5e3c20 │ │ │ │ ldr r2, [pc, #184] @ 1b4f60 │ │ │ │ ldr r3, [pc, #176] @ 1b4f5c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63571,15 +63571,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 1b4ea0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r7, r7, r0, lsl #20 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r7, r7, r4, asr #19 │ │ │ │ - subeq r8, sp, r8, ror #2 │ │ │ │ + subeq r8, sp, r8, lsl #4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 001b4f6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63648,15 +63648,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r7, [r7], #-140 @ 0xffffff74 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - subeq r8, sp, r4, rrx │ │ │ │ + subeq r8, sp, r4, lsl #2 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ subseq r7, r7, r4, lsr #16 │ │ │ │ │ │ │ │ 001b509c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -63737,15 +63737,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r7, r7, ip, ror r7 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r7, sp, ip, lsl pc │ │ │ │ + strheq r7, [sp], #-252 @ 0xffffff04 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ ldrsbeq r7, [r7], #-108 @ 0xffffff94 │ │ │ │ │ │ │ │ 001b51e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -63801,15 +63801,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r7, r7, r4, ror r6 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r7, sp, r8, lsr #28 │ │ │ │ + subeq r7, sp, r8, asr #29 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ subseq r7, r7, r0, ror #11 │ │ │ │ │ │ │ │ 001b52d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -63865,15 +63865,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r7, r7, ip, ror r5 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r7, sp, r0, lsr sp │ │ │ │ + ldrdeq r7, [sp], #-208 @ 0xffffff30 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ subseq r7, r7, r8, ror #9 │ │ │ │ │ │ │ │ 001b53d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -63929,15 +63929,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r7, r7, r4, lsl #9 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r7, sp, r8, lsr ip │ │ │ │ + ldrdeq r7, [sp], #-200 @ 0xffffff38 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ ldrsheq r7, [r7], #-48 @ 0xffffffd0 │ │ │ │ │ │ │ │ 001b54c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -64462,15 +64462,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r6, r7, ip, ror #27 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - strheq r7, [sp], #-80 @ 0xffffffb0 │ │ │ │ + subeq r7, sp, r0, asr r6 │ │ │ │ subseq r6, r7, r0, asr #25 │ │ │ │ │ │ │ │ 001b5c00 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -64570,15 +64570,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r6, r7, r4, asr #24 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r7, sp, r8, lsl #8 │ │ │ │ + subeq r7, sp, r8, lsr #9 │ │ │ │ subseq r6, r7, r8, lsl fp │ │ │ │ │ │ │ │ 001b5da8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -64678,15 +64678,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00576a9c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r7, sp, r0, ror #4 │ │ │ │ + subeq r7, sp, r0, lsl #6 │ │ │ │ subseq r6, r7, r0, ror r9 │ │ │ │ │ │ │ │ 001b5f50 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -64786,15 +64786,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsheq r6, [r7], #-132 @ 0xffffff7c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - strheq r7, [sp], #-8 │ │ │ │ + subeq r7, sp, r8, asr r1 │ │ │ │ subseq r6, r7, r8, asr #15 │ │ │ │ │ │ │ │ 001b60f8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -64894,15 +64894,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r6, r7, ip, asr #14 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r6, sp, r0, lsl pc │ │ │ │ + strheq r6, [sp], #-240 @ 0xffffff10 │ │ │ │ subseq r6, r7, r0, lsr #12 │ │ │ │ │ │ │ │ 001b62a0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65002,15 +65002,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r6, r7, r4, lsr #11 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r6, sp, r8, ror #26 │ │ │ │ + subeq r6, sp, r8, lsl #28 │ │ │ │ subseq r6, r7, r8, ror r4 │ │ │ │ │ │ │ │ 001b6448 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65110,15 +65110,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsheq r6, [r7], #-60 @ 0xffffffc4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r6, sp, r0, asr #23 │ │ │ │ + subeq r6, sp, r0, ror #24 │ │ │ │ ldrsbeq r6, [r7], #-32 @ 0xffffffe0 │ │ │ │ │ │ │ │ 001b65f0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65218,15 +65218,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r6, r7, r4, asr r2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r6, sp, r8, lsl sl │ │ │ │ + strheq r6, [sp], #-168 @ 0xffffff58 │ │ │ │ subseq r6, r7, r8, lsr #2 │ │ │ │ │ │ │ │ 001b6798 : │ │ │ │ mov r3, #0 │ │ │ │ b 18a908 │ │ │ │ │ │ │ │ 001b67a0 : │ │ │ │ @@ -65255,46 +65255,46 @@ │ │ │ │ b 18aca8 │ │ │ │ ldr r3, [pc, #180] @ 1b68b0 │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 1b6860 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e49f0 │ │ │ │ + bl 5e4a90 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1b686c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e49a0 │ │ │ │ + bl 5e4a40 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1b686c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e49b4 │ │ │ │ + bl 5e4a54 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 1b67dc │ │ │ │ b 1b6804 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e49f0 │ │ │ │ + bl 5e4a90 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1b67dc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e49c8 │ │ │ │ + bl 5e4a68 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1b67dc │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -65324,46 +65324,46 @@ │ │ │ │ b 18aca8 │ │ │ │ ldr r3, [pc, #180] @ 1b69bc │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 1b696c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e49f0 │ │ │ │ + bl 5e4a90 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1b6978 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e49a0 │ │ │ │ + bl 5e4a40 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1b6978 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e49b4 │ │ │ │ + bl 5e4a54 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 1b68e8 │ │ │ │ b 1b6910 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e49f0 │ │ │ │ + bl 5e4a90 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1b68e8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e49c8 │ │ │ │ + bl 5e4a68 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1b68e8 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -65410,33 +65410,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 1b6ad8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e4224 │ │ │ │ + bl 5e42c4 │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1b6ae8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e41d4 │ │ │ │ + bl 5e4274 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1b6ae8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e41e8 │ │ │ │ + bl 5e4288 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -65446,22 +65446,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 1b6a04 │ │ │ │ b 1b6a58 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 5e4224 │ │ │ │ + bl 5e42c4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1b6a04 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 5e41fc │ │ │ │ + bl 5e429c │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 1b6a04 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -65508,33 +65508,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 1b6c58 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e4224 │ │ │ │ + bl 5e42c4 │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1b6c68 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e41d4 │ │ │ │ + bl 5e4274 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1b6c68 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e41e8 │ │ │ │ + bl 5e4288 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -65544,22 +65544,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 1b6b84 │ │ │ │ b 1b6bd8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 5e4224 │ │ │ │ + bl 5e42c4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1b6b84 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 5e41fc │ │ │ │ + bl 5e429c │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 1b6b84 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -65758,21 +65758,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 1b6fb4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ subseq r5, r7, r4, asr #20 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r6, sp, r4, lsl r2 │ │ │ │ - subeq r6, sp, r4, lsl #3 │ │ │ │ + strheq r6, [sp], #-36 @ 0xffffffdc │ │ │ │ + subeq r6, sp, r4, lsr #4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - @ instruction: 0x004d6194 │ │ │ │ + subeq r6, sp, r4, lsr r2 │ │ │ │ subseq r5, r7, r8, asr r9 │ │ │ │ - strdeq r6, [sp], #-12 │ │ │ │ - subeq r2, r3, r8, lsr #3 │ │ │ │ + @ instruction: 0x004d619c │ │ │ │ + subeq r2, r3, r8, asr #4 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 001b6fb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -65870,22 +65870,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 1b7170 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ @ instruction: 0x00575890 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r6, sp, r0, asr r0 │ │ │ │ - subeq r5, sp, lr, asr #31 │ │ │ │ + strdeq r6, [sp], #-0 │ │ │ │ + subeq r6, sp, lr, rrx │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - ldrdeq r5, [sp], #-248 @ 0xffffff08 │ │ │ │ + subeq r6, sp, r8, ror r0 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0x00575798 │ │ │ │ - subeq r5, sp, r4, asr #30 │ │ │ │ - strdeq r1, [r3], #-240 @ 0xffffff10 │ │ │ │ + subeq r5, sp, r4, ror #31 │ │ │ │ + @ instruction: 0x00432090 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 001b7174 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -65982,24 +65982,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #52] @ 1b7330 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ - subeq r5, sp, r0, ror #29 │ │ │ │ + subeq r5, sp, r0, lsl #31 │ │ │ │ subseq r5, r7, r4, asr #13 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r5, sp, r4, lsl lr │ │ │ │ + strheq r5, [sp], #-228 @ 0xffffff1c │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - subeq r5, sp, r8, lsl lr │ │ │ │ + strheq r5, [sp], #-232 @ 0xffffff18 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ ldrsbeq r5, [r7], #-88 @ 0xffffffa8 │ │ │ │ - subeq r5, sp, r4, lsl #27 │ │ │ │ - subeq r1, r3, r0, lsr lr │ │ │ │ + subeq r5, sp, r4, lsr #28 │ │ │ │ + ldrdeq r1, [r3], #-224 @ 0xffffff20 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 001b7334 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -66099,22 +66099,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 1b74f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ subseq r5, r7, r4, lsl r5 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r5, sp, r4, ror #25 │ │ │ │ - subeq r5, sp, lr, asr ip │ │ │ │ + subeq r5, sp, r4, lsl #27 │ │ │ │ + strdeq r5, [sp], #-206 @ 0xffffff32 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - subeq r5, sp, ip, asr ip │ │ │ │ + strdeq r5, [sp], #-204 @ 0xffffff34 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ subseq r5, r7, ip, lsl r4 │ │ │ │ - subeq r5, sp, r0, asr #23 │ │ │ │ - subeq r1, r3, ip, ror #24 │ │ │ │ + subeq r5, sp, r0, ror #24 │ │ │ │ + subeq r1, r3, ip, lsl #26 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 001b74f8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66211,20 +66211,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 1b76a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ subseq r5, r7, ip, lsr r3 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r5, sp, r0, lsl fp │ │ │ │ - subeq r5, sp, r0, lsl #21 │ │ │ │ + strheq r5, [sp], #-176 @ 0xffffff50 │ │ │ │ + subeq r5, sp, r0, lsr #22 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ subseq r5, r7, r0, ror #4 │ │ │ │ - subeq r5, sp, r8, lsl #20 │ │ │ │ - strheq r1, [r3], #-164 @ 0xffffff5c │ │ │ │ + subeq r5, sp, r8, lsr #21 │ │ │ │ + subeq r1, r3, r4, asr fp │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 001b76a8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66317,19 +66317,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 1b7840 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ @ instruction: 0x0057519c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - strdeq r5, [sp], #-134 @ 0xffffff7a │ │ │ │ + @ instruction: 0x004d5996 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ ldrsbeq r5, [r7], #-4 │ │ │ │ - subeq r5, sp, r8, ror #16 │ │ │ │ - subeq r1, r3, r4, lsl r9 │ │ │ │ + subeq r5, sp, r8, lsl #18 │ │ │ │ + strheq r1, [r3], #-148 @ 0xffffff6c │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 001b7844 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -66547,22 +66547,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 1b7bd8 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 1b7bdc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ - subeq r5, sp, r4, asr #15 │ │ │ │ - subeq r5, sp, r0, ror #13 │ │ │ │ + subeq r5, sp, r4, ror #16 │ │ │ │ + subeq r5, sp, r0, lsl #15 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - subeq r5, sp, r8, lsl r5 │ │ │ │ - subeq r1, r3, r8, lsr #12 │ │ │ │ - subeq r1, r3, r4, asr #12 │ │ │ │ - subeq r5, sp, r4, asr #9 │ │ │ │ - subeq r1, r3, r8, ror r5 │ │ │ │ + strheq r5, [sp], #-88 @ 0xffffffa8 │ │ │ │ + subeq r1, r3, r8, asr #13 │ │ │ │ + subeq r1, r3, r4, ror #13 │ │ │ │ + subeq r5, sp, r4, ror #10 │ │ │ │ + subeq r1, r3, r8, lsl r6 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 001b7be0 : │ │ │ │ ldrh r3, [r1] │ │ │ │ tst r3, #16 │ │ │ │ beq 1b7c50 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ @@ -66732,31 +66732,31 @@ │ │ │ │ mov r2, r7 │ │ │ │ adds sl, r0, r0 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, fp │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #8 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, fp │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ subs r3, r3, #2 │ │ │ │ sbc r0, r0, #0 │ │ │ │ lsr r3, r3, #9 │ │ │ │ orr r3, r3, r0, lsl #23 │ │ │ │ adds ip, r3, #1 │ │ │ │ @@ -66882,23 +66882,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ ldrsheq r4, [r7], #-172 @ 0xffffff54 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r5, sp, r4, asr #5 │ │ │ │ - subeq r5, sp, r4, asr r2 │ │ │ │ + subeq r5, sp, r4, ror #6 │ │ │ │ + strdeq r5, [sp], #-36 @ 0xffffffdc │ │ │ │ subseq r4, r7, ip, ror #17 │ │ │ │ - subeq r5, sp, r8, asr r0 │ │ │ │ - ldrdeq r4, [sp], #-252 @ 0xffffff04 │ │ │ │ - subeq r1, r3, ip, lsl #1 │ │ │ │ - strheq r4, [sp], #-240 @ 0xffffff10 │ │ │ │ - subeq r1, r3, r0, asr #1 │ │ │ │ - ldrdeq r1, [r3], #-12 │ │ │ │ + strdeq r5, [sp], #-8 │ │ │ │ + subeq r5, sp, ip, ror r0 │ │ │ │ + subeq r1, r3, ip, lsr #2 │ │ │ │ + subeq r5, sp, r0, asr r0 │ │ │ │ + subeq r1, r3, r0, ror #2 │ │ │ │ + subeq r1, r3, ip, ror r1 │ │ │ │ │ │ │ │ 001b8104 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr ip, r0, #7 │ │ │ │ @@ -67113,22 +67113,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 1b8490 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 1b8494 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ - subeq r4, sp, r8, lsl #30 │ │ │ │ - subeq r4, sp, r2, lsr lr │ │ │ │ + subeq r4, sp, r8, lsr #31 │ │ │ │ + ldrdeq r4, [sp], #-226 @ 0xffffff1e │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ - subeq r4, sp, r0, ror #24 │ │ │ │ - subeq r0, r3, r0, ror sp │ │ │ │ - subeq r0, r3, ip, lsl #27 │ │ │ │ - subeq r4, sp, ip, lsl #24 │ │ │ │ - subeq r0, r3, r0, asr #25 │ │ │ │ + subeq r4, sp, r0, lsl #26 │ │ │ │ + subeq r0, r3, r0, lsl lr │ │ │ │ + subeq r0, r3, ip, lsr #28 │ │ │ │ + subeq r4, sp, ip, lsr #25 │ │ │ │ + subeq r0, r3, r0, ror #26 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 001b8498 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67228,59 +67228,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r8, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd sl, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, r9 │ │ │ │ strd sl, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r4 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ adds r8, r8, r8 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ adcs r2, sl, sl │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -67308,43 +67308,43 @@ │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r8, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #88] @ 0x58 │ │ │ │ str r9, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ add ip, sp, #168 @ 0xa8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -67400,33 +67400,33 @@ │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ strd r6, [sp] │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r8, [sp, #96] @ 0x60 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ mov r3, r4 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #180] @ 0xb4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #164] @ 0xa4 │ │ │ │ ldr ip, [sp, #168] @ 0xa8 │ │ │ │ adcs r1, r1, r0 │ │ │ │ @@ -67486,37 +67486,37 @@ │ │ │ │ strd sl, [sp, #128] @ 0x80 │ │ │ │ strd sl, [sp, #136] @ 0x88 │ │ │ │ strd sl, [sp, #144] @ 0x90 │ │ │ │ strd sl, [sp, #152] @ 0x98 │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ strd sl, [sp] │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr ip, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ @@ -67572,15 +67572,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc r7, r7, #0 │ │ │ │ str ip, [sp, #124] @ 0x7c │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ rsbs ip, ip, #0 │ │ │ │ ldr lr, [sp, #116] @ 0x74 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ sbcs lr, r3, lr │ │ │ │ @@ -68065,35 +68065,35 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ @ instruction: 0x0057439c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - subeq r4, sp, ip, lsl #21 │ │ │ │ - subeq r4, sp, lr, asr #6 │ │ │ │ + subeq r4, sp, ip, lsr #22 │ │ │ │ + subeq r4, sp, lr, ror #7 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ subseq r3, r7, r8, ror #20 │ │ │ │ - subeq r4, sp, sl, lsl #2 │ │ │ │ + subeq r4, sp, sl, lsr #3 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - subeq r3, sp, r8, asr pc │ │ │ │ - subeq r0, r3, r8, rrx │ │ │ │ - subeq r0, r3, r4, lsl #1 │ │ │ │ - subeq r3, sp, r4, ror #29 │ │ │ │ - @ instruction: 0x0042ff94 │ │ │ │ + strdeq r3, [sp], #-248 @ 0xffffff08 │ │ │ │ + subeq r0, r3, r8, lsl #2 │ │ │ │ + subeq r0, r3, r4, lsr #2 │ │ │ │ + subeq r3, sp, r4, lsl #31 │ │ │ │ + subeq r0, r3, r4, lsr r0 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ - subeq r3, sp, r0, ror sp │ │ │ │ - strdeq pc, [r2], #-232 @ 0xffffff18 │ │ │ │ - subeq pc, r2, ip, ror lr @ │ │ │ │ - subeq r3, sp, ip, asr #26 │ │ │ │ - strdeq pc, [r2], #-216 @ 0xffffff28 │ │ │ │ + subeq r3, sp, r0, lsl lr │ │ │ │ + @ instruction: 0x0042ff98 │ │ │ │ + subeq pc, r2, ip, lsl pc @ │ │ │ │ + subeq r3, sp, ip, ror #27 │ │ │ │ + @ instruction: 0x0042fe98 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 001b93a4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68189,59 +68189,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r5, sp, #64 @ 0x40 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r6, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, sl │ │ │ │ strd r6, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r8 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ adds r5, r5, r5 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ adcs r7, r7, r7 │ │ │ │ ldr r6, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -68267,39 +68267,39 @@ │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r5, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r9 │ │ │ │ stm sp, {r5, r7} │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r4, r6} │ │ │ │ str r1, [sp, #28] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -68356,33 +68356,33 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ @@ -68442,35 +68442,35 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ strd r8, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ adcs r0, r0, r3 │ │ │ │ @@ -68528,15 +68528,15 @@ │ │ │ │ lsr r7, r7, #13 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r5, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ mul r1, r5, r7 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mla r1, r6, r4, r1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ umull r3, r0, r5, r6 │ │ │ │ ldr sl, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, r0 │ │ │ │ @@ -68710,19 +68710,19 @@ │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ mov r2, #892 @ 0x37c │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00573498 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x004d3b90 │ │ │ │ + subeq r3, sp, r0, lsr ip │ │ │ │ subseq r2, r7, r4, lsr ip │ │ │ │ - subeq r3, sp, r8, lsr #7 │ │ │ │ - subeq r3, sp, r0, asr #6 │ │ │ │ - strdeq pc, [r2], #-48 @ 0xffffffd0 │ │ │ │ + subeq r3, sp, r8, asr #8 │ │ │ │ + subeq r3, sp, r0, ror #7 │ │ │ │ + @ instruction: 0x0042f490 │ │ │ │ │ │ │ │ 001b9d6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #240] @ 1b9e74 │ │ │ │ @@ -68785,15 +68785,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r2, r7, r4, ror #21 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - strheq r3, [sp], #-40 @ 0xffffffd8 │ │ │ │ + subeq r3, sp, r8, asr r3 │ │ │ │ svcvc 0x00800000 │ │ │ │ subseq r2, r7, r4, lsr sl │ │ │ │ │ │ │ │ 001b9e88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68861,15 +68861,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r2, r7, r4, asr #19 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x004d3190 │ │ │ │ + subeq r3, sp, r0, lsr r2 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ subseq r2, r7, ip, lsl #18 │ │ │ │ │ │ │ │ 001b9fb0 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1b9ff8 │ │ │ │ @@ -68897,17 +68897,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1ba034 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r3, sp, ip, asr r0 │ │ │ │ - subeq pc, r2, ip, ror #2 │ │ │ │ - subeq pc, r2, r8, lsl #3 │ │ │ │ + strdeq r3, [sp], #-12 │ │ │ │ + subeq pc, r2, ip, lsl #4 │ │ │ │ + subeq pc, r2, r8, lsr #4 │ │ │ │ │ │ │ │ 001ba038 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1ba084 │ │ │ │ lsr r2, r3, #7 │ │ │ │ lsl r0, r3, #24 │ │ │ │ @@ -68934,17 +68934,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1ba0c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - ldrdeq r2, [sp], #-240 @ 0xffffff10 │ │ │ │ - subeq pc, r2, r0, ror #1 │ │ │ │ - strdeq pc, [r2], #-12 │ │ │ │ + subeq r3, sp, r0, ror r0 │ │ │ │ + subeq pc, r2, r0, lsl #3 │ │ │ │ + @ instruction: 0x0042f19c │ │ │ │ │ │ │ │ 001ba0c4 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1ba11c │ │ │ │ lsr r2, r3, #7 │ │ │ │ ands r0, r3, #1 │ │ │ │ @@ -68974,17 +68974,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1ba158 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r2, sp, r8, lsr pc │ │ │ │ - subeq pc, r2, r8, asr #32 │ │ │ │ - subeq pc, r2, r4, rrx │ │ │ │ + ldrdeq r2, [sp], #-248 @ 0xffffff08 │ │ │ │ + subeq pc, r2, r8, ror #1 │ │ │ │ + subeq pc, r2, r4, lsl #2 │ │ │ │ │ │ │ │ 001ba15c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r1, #13] │ │ │ │ @@ -69023,17 +69023,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1ba214 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r2, sp, ip, ror lr │ │ │ │ - subeq lr, r2, ip, lsl #31 │ │ │ │ - subeq lr, r2, r8, lsr #31 │ │ │ │ + subeq r2, sp, ip, lsl pc │ │ │ │ + subeq pc, r2, ip, lsr #32 │ │ │ │ + subeq pc, r2, r8, asr #32 │ │ │ │ │ │ │ │ 001ba218 : │ │ │ │ ldrb r0, [r0, #13] │ │ │ │ cmp r0, #0 │ │ │ │ beq 1ba250 │ │ │ │ lsr r3, r0, #7 │ │ │ │ lsl r3, r3, #15 │ │ │ │ @@ -69055,17 +69055,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1ba28c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r2, sp, r4, lsl #28 │ │ │ │ - subeq lr, r2, r4, lsl pc │ │ │ │ - subeq lr, r2, r0, lsr pc │ │ │ │ + subeq r2, sp, r4, lsr #29 │ │ │ │ + strheq lr, [r2], #-244 @ 0xffffff0c │ │ │ │ + ldrdeq lr, [r2], #-240 @ 0xffffff10 │ │ │ │ │ │ │ │ 001ba290 : │ │ │ │ ldrb r2, [r1, #15] │ │ │ │ cmp r2, #0 │ │ │ │ ldrb r2, [r1, #14] │ │ │ │ bne 1ba2d8 │ │ │ │ lsl r3, r0, #22 │ │ │ │ @@ -69966,21 +69966,21 @@ │ │ │ │ lsr r9, r1, #1 │ │ │ │ orrs r8, r8, r3 │ │ │ │ orr r9, r9, r4, lsl #31 │ │ │ │ lsr r1, r4, #1 │ │ │ │ bne 1bae54 │ │ │ │ b 1bad4c │ │ │ │ bl 176fb4 │ │ │ │ - subeq r2, sp, r6, lsr r8 │ │ │ │ - subeq r2, sp, r7, lsl #16 │ │ │ │ + ldrdeq r2, [sp], #-134 @ 0xffffff7a │ │ │ │ + subeq r2, sp, r7, lsr #17 │ │ │ │ strdeq r7, [r0], -ip │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - subeq r2, sp, r8, asr #32 │ │ │ │ - subeq lr, r2, r4, ror #3 │ │ │ │ + subeq r2, sp, r8, ror #1 │ │ │ │ + subeq lr, r2, r4, lsl #5 │ │ │ │ @ instruction: 0x000013b0 │ │ │ │ │ │ │ │ 001bb080 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -70254,22 +70254,22 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ bicle r7, pc, r0, lsl #16 │ │ │ │ ldrshlt r1, [r2, #-119]! @ 0xffffff89 │ │ │ │ subseq r1, r7, ip, ror #12 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r1, sp, ip, lsl #28 │ │ │ │ - subeq r1, sp, ip, lsl #27 │ │ │ │ + subeq r1, sp, ip, lsr #29 │ │ │ │ + subeq r1, sp, ip, lsr #28 │ │ │ │ svcvc 0x00800000 │ │ │ │ subseq r1, r7, r0, lsl #9 │ │ │ │ - subeq r1, sp, ip, lsr ip │ │ │ │ - subeq r1, sp, r8, lsl ip │ │ │ │ - ldrdeq r1, [sp], #-180 @ 0xffffff4c │ │ │ │ - subeq sp, r2, ip, ror #26 │ │ │ │ + ldrdeq r1, [sp], #-204 @ 0xffffff34 │ │ │ │ + strheq r1, [sp], #-200 @ 0xffffff38 │ │ │ │ + subeq r1, sp, r4, ror ip │ │ │ │ + subeq sp, r2, ip, lsl #28 │ │ │ │ andeq r1, r0, fp, lsr #9 │ │ │ │ │ │ │ │ 001bb4f4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -70414,15 +70414,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 1bb718 │ │ │ │ mov r0, r4 │ │ │ │ bl 1bb6ac │ │ │ │ - bl 344b28 │ │ │ │ + bl 344bc8 │ │ │ │ b 1bb710 │ │ │ │ │ │ │ │ 001bb720 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -70442,59 +70442,59 @@ │ │ │ │ mov r2, #87 @ 0x57 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 175118 │ │ │ │ ldr r2, [pc, #16] @ 1bb78c │ │ │ │ str r2, [r0, #728] @ 0x2d8 │ │ │ │ bl 1bb6f4 │ │ │ │ - ldrdeq sp, [r2], #-176 @ 0xffffff50 │ │ │ │ - subeq r2, sp, r4, ror r0 │ │ │ │ - subeq sp, r2, ip, lsr #23 │ │ │ │ + subeq sp, r2, r0, ror ip │ │ │ │ + subeq r2, sp, r4, lsl r1 │ │ │ │ + subeq sp, r2, ip, asr #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ │ │ │ │ 001bb790 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5e3688 │ │ │ │ + bl 5e3728 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 001bb7b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5e38a8 │ │ │ │ + bl 5e3948 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 001bb7dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 001bb800 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5e3668 │ │ │ │ + bl 5e3708 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 001bb828 : │ │ │ │ @@ -70534,53 +70534,53 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001bb8a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 001bb8c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 001bb8f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 001bb920 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -70603,15 +70603,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 5a4434 │ │ │ │ + bl 5a44d4 │ │ │ │ ldr r2, [pc, #64] @ 1bb9f0 │ │ │ │ ldr r3, [pc, #56] @ 1bb9ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -70646,15 +70646,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 5a44a4 │ │ │ │ + bl 5a4544 │ │ │ │ ldr r2, [pc, #64] @ 1bba94 │ │ │ │ ldr r3, [pc, #56] @ 1bba90 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -70716,15 +70716,15 @@ │ │ │ │ 001bbb28 : │ │ │ │ orrs ip, r0, r1 │ │ │ │ beq 1bbb60 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5e4b64 │ │ │ │ + bl 5e4c04 │ │ │ │ asr r3, r0, #31 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -70742,36 +70742,36 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001bbb88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5e4c34 │ │ │ │ + bl 5e4cd4 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 001bbbac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5e4b8c │ │ │ │ + bl 5e4c2c │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 001bbbcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5e4bd0 │ │ │ │ + bl 5e4c70 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 001bbbf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -78441,20 +78441,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 1c2eb4 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ ldrsbeq r9, [r6], #-156 @ 0xffffff64 │ │ │ │ andeq r2, r0, ip, asr #8 │ │ │ │ - @ instruction: 0x00423690 │ │ │ │ + subeq r3, r2, r0, lsr r7 │ │ │ │ ldr r1, [pc, #8] @ 1c2ec8 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 5a06e4 │ │ │ │ - subeq r3, r2, r4, ror r6 │ │ │ │ + b 5a0784 │ │ │ │ + subeq r3, r2, r4, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #496] @ 1c30d4 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ @@ -78531,26 +78531,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [r6] │ │ │ │ bl 1753dc │ │ │ │ mov r0, r6 │ │ │ │ bl 1753dc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5b8078 │ │ │ │ + bl 5b8118 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 1753dc │ │ │ │ bl 175d78 │ │ │ │ ldr r1, [pc, #160] @ 1c30dc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #152] @ 1c30e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ b 1c2fd0 │ │ │ │ str r2, [r4, #4] │ │ │ │ b 1c2f9c │ │ │ │ ldr ip, [pc, #132] @ 1c30e4 │ │ │ │ ldr r3, [pc, #132] @ 1c30e8 │ │ │ │ ldr r1, [pc, #132] @ 1c30ec │ │ │ │ add ip, pc, ip │ │ │ │ @@ -78575,32 +78575,32 @@ │ │ │ │ ldr r2, [pc, #84] @ 1c310c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 175118 │ │ │ │ ldr r0, [pc, #68] @ 1c3110 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ bl 176fb4 │ │ │ │ subseq r9, r6, ip, ror r9 │ │ │ │ andeq r3, r0, ip, asr #12 │ │ │ │ - strheq sl, [ip], #-112 @ 0xffffff90 │ │ │ │ - subeq ip, r7, r0, ror #4 │ │ │ │ - strheq sl, [sl], #-220 @ 0xffffff24 │ │ │ │ - subeq sl, ip, r0, lsl #15 │ │ │ │ - strheq r7, [r2], #-52 @ 0xffffffcc │ │ │ │ - subeq r7, r2, ip, lsr #7 │ │ │ │ - subeq sl, ip, r8, asr r7 │ │ │ │ - subeq r7, r2, ip, lsl #7 │ │ │ │ + subeq sl, ip, r0, asr r8 │ │ │ │ + subeq ip, r7, r0, lsl #6 │ │ │ │ + subeq sl, sl, ip, asr lr │ │ │ │ + subeq sl, ip, r0, lsr #16 │ │ │ │ + subeq r7, r2, r4, asr r4 │ │ │ │ + subeq r7, r2, ip, asr #8 │ │ │ │ + strdeq sl, [ip], #-120 @ 0xffffff88 │ │ │ │ + subeq r7, r2, ip, lsr #8 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ - @ instruction: 0x00427398 │ │ │ │ - subeq sl, ip, r4, lsr r7 │ │ │ │ - subeq r7, r2, r8, ror #6 │ │ │ │ + subeq r7, r2, r8, lsr r4 │ │ │ │ + ldrdeq sl, [ip], #-116 @ 0xffffff8c │ │ │ │ + subeq r7, r2, r8, lsl #8 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - @ instruction: 0x00427390 │ │ │ │ + subeq r7, r2, r0, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #696] @ 1c33e8 │ │ │ │ mov r7, r3 │ │ │ │ @@ -78704,58 +78704,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 586294 │ │ │ │ + bl 586334 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1c323c │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ bl 175928 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1c33c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 1772f0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #268] @ 1c3410 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ ldr r0, [pc, #256] @ 1c3414 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a87b8 │ │ │ │ + bl 5a8858 │ │ │ │ b 1c3254 │ │ │ │ ldr r3, [pc, #240] @ 1c3418 │ │ │ │ ldr ip, [pc, #240] @ 1c341c │ │ │ │ ldr r1, [pc, #240] @ 1c3420 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, #1 │ │ │ │ b 1c3284 │ │ │ │ ldr r3, [pc, #200] @ 1c3424 │ │ │ │ ldr ip, [pc, #200] @ 1c3428 │ │ │ │ ldr r1, [pc, #200] @ 1c342c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1c334c │ │ │ │ mov r0, #20 │ │ │ │ bl 175100 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1772f0 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -78776,44 +78776,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 175178 │ │ │ │ mov r7, r0 │ │ │ │ b 1c32fc │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r9, r6, r8, lsr r7 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r7, r2, r8, asr r3 │ │ │ │ - subeq r7, r2, ip, asr r3 │ │ │ │ - subeq r7, r2, ip, ror #6 │ │ │ │ - subeq r7, r2, r0, lsr #6 │ │ │ │ - subeq r5, r8, r4, lsl #23 │ │ │ │ - subeq r7, r2, r4, lsr r3 │ │ │ │ - subeq r7, r2, r0, lsr #6 │ │ │ │ + strdeq r7, [r2], #-56 @ 0xffffffc8 │ │ │ │ + strdeq r7, [r2], #-60 @ 0xffffffc4 │ │ │ │ + subeq r7, r2, ip, lsl #8 │ │ │ │ + subeq r7, r2, r0, asr #7 │ │ │ │ + subeq r5, r8, r4, lsr #24 │ │ │ │ + ldrdeq r7, [r2], #-52 @ 0xffffffcc │ │ │ │ + subeq r7, r2, r0, asr #7 │ │ │ │ subseq r9, r6, r0, ror #11 │ │ │ │ - subeq r7, r2, r8, ror #4 │ │ │ │ + subeq r7, r2, r8, lsl #6 │ │ │ │ + subeq r7, r2, r8, lsl r3 │ │ │ │ + subeq sl, ip, ip, asr r5 │ │ │ │ + subeq r7, r2, r8, lsl #5 │ │ │ │ + subeq r7, r2, ip, lsl #3 │ │ │ │ + subeq sl, ip, r4, lsr #10 │ │ │ │ subeq r7, r2, r8, ror r2 │ │ │ │ - strheq sl, [ip], #-76 @ 0xffffffb4 │ │ │ │ - subeq r7, r2, r8, ror #3 │ │ │ │ - subeq r7, r2, ip, ror #1 │ │ │ │ - subeq sl, ip, r4, lsl #9 │ │ │ │ - ldrdeq r7, [r2], #-24 @ 0xffffffe8 │ │ │ │ - strheq r7, [r2], #-8 │ │ │ │ - subeq r3, r7, ip, asr #25 │ │ │ │ - @ instruction: 0x00427194 │ │ │ │ + subeq r7, r2, r8, asr r1 │ │ │ │ + subeq r3, r7, ip, ror #26 │ │ │ │ + subeq r7, r2, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #128] @ 0x80 │ │ │ │ ldr r4, [pc, #144] @ 1c34e4 │ │ │ │ cmp ip, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ beq 1c34b8 │ │ │ │ mov r6, r1 │ │ │ │ - bl 344160 │ │ │ │ + bl 344200 │ │ │ │ ldr r3, [pc, #120] @ 1c34e8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r7, [r3] │ │ │ │ ldr r3, [pc, #112] @ 1c34ec │ │ │ │ ldr r5, [pc, #112] @ 1c34f0 │ │ │ │ ldr r4, [r4, r3] │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -78825,35 +78825,35 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 1c2ecc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #72] @ 1c34f8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 5a06e4 │ │ │ │ + b 5a0784 │ │ │ │ ldr r3, [pc, #60] @ 1c34fc │ │ │ │ ldr lr, [pc, #60] @ 1c3500 │ │ │ │ ldr r1, [pc, #60] @ 1c3504 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #380 @ 0x17c │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 175118 │ │ │ │ subseq r9, r6, r4, lsl r4 │ │ │ │ andeq r2, r0, ip, asr #8 │ │ │ │ andeq r3, r0, ip, asr #12 │ │ │ │ - subeq r6, r2, r0, lsr #31 │ │ │ │ + subeq r7, r2, r0, asr #32 │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ - subeq sl, ip, r4, lsr #6 │ │ │ │ - subeq r7, r2, r0, ror #1 │ │ │ │ - subeq r6, r2, r4, asr pc │ │ │ │ + subeq sl, ip, r4, asr #7 │ │ │ │ + subeq r7, r2, r0, lsl #3 │ │ │ │ + strdeq r6, [r2], #-244 @ 0xffffff0c │ │ │ │ │ │ │ │ 001c3508 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #196] @ 1c35e4 │ │ │ │ @@ -78883,15 +78883,15 @@ │ │ │ │ ldr ip, [pc, #128] @ 1c3600 │ │ │ │ eor r2, r2, r2, lsr #13 │ │ │ │ mul r2, r3, r2 │ │ │ │ ldr r0, [r0, ip] │ │ │ │ mov r3, #0 │ │ │ │ eor r2, r2, r2, lsr #16 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ - bl 5b2da8 │ │ │ │ + bl 5b2e48 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1c35bc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -78911,17 +78911,17 @@ │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ blhi 8a68b0 <__bss_end__@@Base+0xac564> │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ subseq r9, r6, ip, lsl #6 │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ andeq r3, r0, ip, asr #12 │ │ │ │ - subeq sl, ip, r0, lsr #4 │ │ │ │ - ldrdeq r0, [r4], #-28 @ 0xffffffe4 │ │ │ │ - subeq r6, r2, r0, asr lr │ │ │ │ + subeq sl, ip, r0, asr #5 │ │ │ │ + subeq r0, r4, ip, ror r2 │ │ │ │ + strdeq r6, [r2], #-224 @ 0xffffff20 │ │ │ │ │ │ │ │ 001c3610 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #212] @ 1c36fc │ │ │ │ @@ -78935,34 +78935,34 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #1 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ ldr r6, [pc, #148] @ 1c3708 │ │ │ │ add r6, pc, r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 1c36f0 │ │ │ │ ldr r3, [pc, #136] @ 1c370c │ │ │ │ ldr r1, [pc, #136] @ 1c3710 │ │ │ │ add r8, sp, #12 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5ac6dc │ │ │ │ + bl 5ac77c │ │ │ │ mov r0, r4 │ │ │ │ - bl 5acccc │ │ │ │ + bl 5acd6c │ │ │ │ ldr r2, [pc, #96] @ 1c3714 │ │ │ │ ldr r3, [pc, #72] @ 1c3700 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -78977,15 +78977,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r9, r6, r4, asr #4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r6, r2, r8, lsl #31 │ │ │ │ + subeq r7, r2, r8, lsr #32 │ │ │ │ ldrsheq r9, [r6], #-28 @ 0xffffffe4 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ ldrheq r9, [r6], #-24 @ 0xffffffe8 │ │ │ │ │ │ │ │ 001c3718 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -79031,15 +79031,15 @@ │ │ │ │ bl 1774c4 │ │ │ │ ldr r1, [pc, #136] @ 1c384c │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r4] │ │ │ │ str r8, [r4, #4] │ │ │ │ strb r5, [r4, #8] │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ ldr r0, [r0, r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 1c3804 │ │ │ │ ldr r1, [pc, #100] @ 1c3850 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -79056,22 +79056,22 @@ │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c2ecc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #36] @ 1c385c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 5a06e4 │ │ │ │ + b 5a0784 │ │ │ │ subseq r9, r6, ip, lsr r1 │ │ │ │ andeq r2, r0, ip, asr #8 │ │ │ │ andeq r3, r0, ip, asr #12 │ │ │ │ - ldrdeq r2, [r2], #-216 @ 0xffffff28 │ │ │ │ + subeq r2, r2, r8, ror lr │ │ │ │ ldrsheq fp, [r6], #-76 @ 0xffffffb4 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - subeq r6, r2, r0, lsl ip │ │ │ │ + strheq r6, [r2], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ │ │ │ │ 001c3860 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -79090,15 +79090,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ bl 175100 │ │ │ │ ldr fp, [pc, #1248] @ 1c3d90 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 314970 │ │ │ │ + bl 314a0c │ │ │ │ mov r3, #2 │ │ │ │ stm r4, {r0, r3} │ │ │ │ mov r3, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #8] │ │ │ │ bl 2fb7ec │ │ │ │ ldr r8, [r5] │ │ │ │ @@ -79117,15 +79117,15 @@ │ │ │ │ str r3, [r4, #8] │ │ │ │ beq 1c3d28 │ │ │ │ mov r1, #72 @ 0x48 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r4, r8 │ │ │ │ str r9, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r8, #8] │ │ │ │ - bl 5b7fe4 │ │ │ │ + bl 5b8084 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 176c18 │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ mov r1, #2 │ │ │ │ ldr r0, [r4] │ │ │ │ @@ -79225,15 +79225,15 @@ │ │ │ │ strb r3, [r5, #64] @ 0x40 │ │ │ │ subs r7, r0, #0 │ │ │ │ bne 1c3c88 │ │ │ │ ldr r1, [pc, #744] @ 1c3db4 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 5a06e4 │ │ │ │ + bl 5a0784 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #12] │ │ │ │ ldreq r3, [sp, #36] @ 0x24 │ │ │ │ streq r2, [r3, #4] │ │ │ │ b 1c38f0 │ │ │ │ @@ -79247,17 +79247,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5b8078 │ │ │ │ + bl 5b8118 │ │ │ │ mov r7, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 1753dc │ │ │ │ ldr r2, [pc, #632] @ 1c3dc4 │ │ │ │ ldr r3, [pc, #572] @ 1c3d8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -79284,15 +79284,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 176dd4 │ │ │ │ b 1c3b30 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #496] @ 1c3dd4 │ │ │ │ @@ -79303,44 +79303,44 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1c3bc4 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #448] @ 1c3de0 │ │ │ │ ldr r2, [pc, #448] @ 1c3de4 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #444] @ 1c3de8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1c3bc4 │ │ │ │ ldr r4, [r4] │ │ │ │ bl 175d78 │ │ │ │ ldr r3, [pc, #400] @ 1c3dec │ │ │ │ ldr r1, [pc, #400] @ 1c3df0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [pc, #392] @ 1c3df4 │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1c3bc4 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r3, [r4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r4, [pc, #348] @ 1c3df8 │ │ │ │ ldr r3, [pc, #348] @ 1c3dfc │ │ │ │ ldr r2, [pc, #348] @ 1c3e00 │ │ │ │ @@ -79348,22 +79348,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldrb r3, [r5, #65] @ 0x41 │ │ │ │ cmp r3, #0 │ │ │ │ beq 1c3d30 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 5a06e4 │ │ │ │ + bl 5a0784 │ │ │ │ b 1c3b3c │ │ │ │ mov r1, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #268] @ 1c3e04 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #264] @ 1c3e08 │ │ │ │ @@ -79372,25 +79372,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1c3bc4 │ │ │ │ mov r7, #0 │ │ │ │ b 1c3b3c │ │ │ │ ldrd r0, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 1c3718 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 5a06e4 │ │ │ │ + bl 5a0784 │ │ │ │ b 1c3b3c │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ b 1c39ec │ │ │ │ ldr r3, [pc, #172] @ 1c3e10 │ │ │ │ ldr ip, [pc, #172] @ 1c3e14 │ │ │ │ ldr r1, [pc, #172] @ 1c3e18 │ │ │ │ @@ -79402,47 +79402,47 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 175118 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r8, r6, r4, ror #31 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r8, r6, r0, asr #31 │ │ │ │ muleq r0, r8, pc @ │ │ │ │ - @ instruction: 0x00426c94 │ │ │ │ - strheq r6, [r2], #-196 @ 0xffffff3c │ │ │ │ + subeq r6, r2, r4, lsr sp │ │ │ │ + subeq r6, r2, r4, asr sp │ │ │ │ andeq r2, r0, ip, asr #8 │ │ │ │ andeq r3, r0, ip, asr #12 │ │ │ │ - subeq r6, r2, r8, asr sl │ │ │ │ + strdeq r6, [r2], #-168 @ 0xffffff58 │ │ │ │ strbcs pc, [r5, #-1169] @ 0xfffffb6f @ │ │ │ │ svcmi 0x006cdd1d │ │ │ │ - subeq r6, r2, r4, asr r9 │ │ │ │ - subeq r9, ip, r0, ror #25 │ │ │ │ - subeq r6, r2, r4, asr #21 │ │ │ │ - subeq r6, r2, r0, lsl r9 │ │ │ │ + strdeq r6, [r2], #-148 @ 0xffffff6c │ │ │ │ + subeq r9, ip, r0, lsl #27 │ │ │ │ + subeq r6, r2, r4, ror #22 │ │ │ │ + strheq r6, [r2], #-144 @ 0xffffff70 │ │ │ │ subseq r8, r6, r0, lsr #26 │ │ │ │ - subeq r9, ip, ip, asr #24 │ │ │ │ + subeq r9, ip, ip, ror #25 │ │ │ │ + ldrdeq r6, [r2], #-160 @ 0xffffff60 │ │ │ │ + subeq r6, r2, ip, lsl r9 │ │ │ │ + @ instruction: 0x004c9c94 │ │ │ │ + strheq r6, [r2], #-180 @ 0xffffff4c │ │ │ │ + strheq r6, [r2], #-140 @ 0xffffff74 │ │ │ │ + subeq r9, ip, ip, asr ip │ │ │ │ + subeq r6, r2, ip, ror sl │ │ │ │ + subeq r6, r2, r4, lsl #17 │ │ │ │ + @ instruction: 0x00426a94 │ │ │ │ + subeq r6, r2, r0, asr r8 │ │ │ │ + subeq r9, ip, ip, lsl ip │ │ │ │ + subeq r6, r2, r8, lsl r8 │ │ │ │ + subeq r9, ip, r8, ror #23 │ │ │ │ + subeq r6, r2, r8, ror #22 │ │ │ │ subeq r6, r2, r0, lsr sl │ │ │ │ - subeq r6, r2, ip, ror r8 │ │ │ │ - strdeq r9, [ip], #-180 @ 0xffffff4c │ │ │ │ - subeq r6, r2, r4, lsl fp │ │ │ │ - subeq r6, r2, ip, lsl r8 │ │ │ │ - strheq r9, [ip], #-188 @ 0xffffff44 │ │ │ │ - ldrdeq r6, [r2], #-156 @ 0xffffff64 │ │ │ │ - subeq r6, r2, r4, ror #15 │ │ │ │ - strdeq r6, [r2], #-148 @ 0xffffff6c │ │ │ │ - strheq r6, [r2], #-112 @ 0xffffff90 │ │ │ │ - subeq r9, ip, ip, ror fp │ │ │ │ - subeq r6, r2, r8, ror r7 │ │ │ │ - subeq r9, ip, r8, asr #22 │ │ │ │ - subeq r6, r2, r8, asr #21 │ │ │ │ - @ instruction: 0x00426990 │ │ │ │ - subeq r9, ip, r0, ror #21 │ │ │ │ - subeq r6, r2, r4, lsl #14 │ │ │ │ - subeq r9, ip, r0, lsl #21 │ │ │ │ - strheq sl, [sl], #-4 │ │ │ │ - strheq r6, [r2], #-96 @ 0xffffffa0 │ │ │ │ + subeq r9, ip, r0, lsl #23 │ │ │ │ + subeq r6, r2, r4, lsr #15 │ │ │ │ + subeq r9, ip, r0, lsr #22 │ │ │ │ + subeq sl, sl, r4, asr r1 │ │ │ │ + subeq r6, r2, r0, asr r7 │ │ │ │ │ │ │ │ 001c3e1c : │ │ │ │ mov r3, #0 │ │ │ │ b 1c3718 │ │ │ │ │ │ │ │ 001c3e24 : │ │ │ │ mov r3, #1 │ │ │ │ @@ -79459,15 +79459,15 @@ │ │ │ │ b 1c5314 │ │ │ │ │ │ │ │ 001c3e44 : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 1c3e84 │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -79482,15 +79482,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 1c3f1c │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -79525,15 +79525,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 1c3fc8 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 1c3f8c │ │ │ │ @@ -79563,15 +79563,15 @@ │ │ │ │ subseq fp, r6, r0, asr #5 │ │ │ │ │ │ │ │ 001c3fcc : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 1c400c │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -79586,15 +79586,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 1c40a4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -79629,15 +79629,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 1c4150 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 1c4114 │ │ │ │ @@ -79711,15 +79711,15 @@ │ │ │ │ 001c41d4 : │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001c41dc : │ │ │ │ ldr r3, [pc, #40] @ 1c420c │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -79744,21 +79744,21 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r4, [r0, #16] │ │ │ │ mov r3, r0 │ │ │ │ cmp r4, r2 │ │ │ │ movcs r4, r2 │ │ │ │ ldr r2, [pc, #60] @ 1c4298 │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r0, r2] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r0, [r0, #132] @ 0x84 │ │ │ │ mov r3, r4 │ │ │ │ - bl 346198 │ │ │ │ + bl 346238 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ moveq r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -79776,15 +79776,15 @@ │ │ │ │ │ │ │ │ 001c42ac : │ │ │ │ ldr r3, [pc, #192] @ 1c4374 │ │ │ │ push {r4, lr} │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #184] @ 1c4378 │ │ │ │ mov r1, r0 │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ ldr r3, [pc, #172] @ 1c437c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r0, #132] @ 0x84 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb lr, [ip, #25] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -79833,15 +79833,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ 1c43dc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [r3, #16] │ │ │ │ ldr r1, [r2, #132] @ 0x84 │ │ │ │ ldr r0, [r2, #108] @ 0x6c │ │ │ │ ldrd r2, [r3] │ │ │ │ str ip, [sp] │ │ │ │ @@ -79895,15 +79895,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #188] @ 1c451c │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [pc, #168] @ 1c4520 │ │ │ │ lsr r1, r1, #4 │ │ │ │ add r2, r2, #8704 @ 0x2200 │ │ │ │ and r1, r1, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -79942,17 +79942,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 1c452c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ subseq sl, r6, ip, ror #16 │ │ │ │ - ldrdeq r9, [ip], #-52 @ 0xffffffcc │ │ │ │ - subeq r9, ip, r0, asr r3 │ │ │ │ - subeq r6, r2, r4, lsr #5 │ │ │ │ + subeq r9, ip, r4, ror r4 │ │ │ │ + strdeq r9, [ip], #-48 @ 0xffffffd0 │ │ │ │ + subeq r6, r2, r4, asr #6 │ │ │ │ andeq r0, r0, r2, ror r1 │ │ │ │ │ │ │ │ 001c4530 : │ │ │ │ b 1c612c │ │ │ │ │ │ │ │ 001c4534 : │ │ │ │ ldr r3, [pc, #52] @ 1c4570 │ │ │ │ @@ -79965,33 +79965,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 1c4578 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ subseq r8, r6, r0, lsr r3 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ - ldrdeq pc, [r7], #-152 @ 0xffffff68 │ │ │ │ + subeq pc, r7, r8, ror sl @ │ │ │ │ │ │ │ │ 001c457c : │ │ │ │ cmp r0, #0 │ │ │ │ cmpne r1, #0 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ bne 1c45a8 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov r3, #0 │ │ │ │ - b 586294 │ │ │ │ + b 586334 │ │ │ │ │ │ │ │ 001c45b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #332] @ 1c4714 │ │ │ │ @@ -80000,19 +80000,19 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r3, [pc, #324] @ 1c471c │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 1c46e8 │ │ │ │ - bl 371cc0 │ │ │ │ + bl 371d60 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r1 │ │ │ │ bl 1771dc │ │ │ │ ldr r3, [sl, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -80079,27 +80079,27 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 175118 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r8, r6, r4, lsr #5 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq sl, r6, r8, ror #13 │ │ │ │ subseq r8, r6, r0, asr #3 │ │ │ │ - subeq r9, ip, r8, ror #2 │ │ │ │ - subeq r6, r2, ip, asr #1 │ │ │ │ - strheq r6, [r2], #-8 │ │ │ │ + subeq r9, ip, r8, lsl #4 │ │ │ │ + subeq r6, r2, ip, ror #2 │ │ │ │ + subeq r6, r2, r8, asr r1 │ │ │ │ │ │ │ │ 001c4730 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #164] @ 1c47ec │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1c47c4 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, r3 │ │ │ │ @@ -80111,15 +80111,15 @@ │ │ │ │ ldr r3, [pc, #104] @ 1c47f0 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldm r5, {r2, r3} │ │ │ │ - bl 332930 │ │ │ │ + bl 3329d0 │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -80133,49 +80133,49 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #440 @ 0x1b8 │ │ │ │ str ip, [sp] │ │ │ │ bl 175118 │ │ │ │ subseq sl, r6, r4, lsl #11 │ │ │ │ subseq sl, r6, r4, asr #10 │ │ │ │ - subeq r9, ip, ip, lsl #1 │ │ │ │ - strdeq r5, [r2], #-240 @ 0xffffff10 │ │ │ │ - ldrdeq r5, [r2], #-252 @ 0xffffff04 │ │ │ │ + subeq r9, ip, ip, lsr #2 │ │ │ │ + @ instruction: 0x00426090 │ │ │ │ + subeq r6, r2, ip, ror r0 │ │ │ │ │ │ │ │ 001c4800 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #80] @ 1c4868 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1c4840 │ │ │ │ sub r2, r2, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 371de8 │ │ │ │ + b 371e88 │ │ │ │ ldr r3, [pc, #36] @ 1c486c │ │ │ │ ldr ip, [pc, #36] @ 1c4870 │ │ │ │ ldr r1, [pc, #36] @ 1c4874 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ str ip, [sp] │ │ │ │ bl 175118 │ │ │ │ ldrheq sl, [r6], #-68 @ 0xffffffbc │ │ │ │ - subeq r9, ip, r0, lsl r0 │ │ │ │ - subeq r5, r2, r4, ror pc │ │ │ │ - subeq r5, r2, r0, ror #30 │ │ │ │ + strheq r9, [ip], #-0 │ │ │ │ + subeq r6, r2, r4, lsl r0 │ │ │ │ + subeq r6, r2, r0 │ │ │ │ │ │ │ │ 001c4878 : │ │ │ │ b 1c6144 │ │ │ │ │ │ │ │ 001c487c : │ │ │ │ b 1c6224 │ │ │ │ │ │ │ │ @@ -80208,17 +80208,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 1c490c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 175118 │ │ │ │ - subeq r8, ip, ip, ror pc │ │ │ │ - subeq r5, r2, ip, ror #29 │ │ │ │ - subeq r5, r2, r8, asr #29 │ │ │ │ + subeq r9, ip, ip, lsl r0 │ │ │ │ + subeq r5, r2, ip, lsl #31 │ │ │ │ + subeq r5, r2, r8, ror #30 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 001c4910 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -80259,17 +80259,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 1c49d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 175118 │ │ │ │ - strheq r8, [ip], #-232 @ 0xffffff18 │ │ │ │ - subeq r5, r2, r8, lsr #28 │ │ │ │ - subeq r5, r2, r4, lsl #28 │ │ │ │ + subeq r8, ip, r8, asr pc │ │ │ │ + subeq r5, r2, r8, asr #29 │ │ │ │ + subeq r5, r2, r4, lsr #29 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 001c49d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80300,17 +80300,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 1c4a6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 175118 │ │ │ │ - subeq r8, ip, ip, lsl lr │ │ │ │ - subeq r5, r2, ip, lsl #27 │ │ │ │ - subeq r5, r2, r8, ror #26 │ │ │ │ + strheq r8, [ip], #-236 @ 0xffffff14 │ │ │ │ + subeq r5, r2, ip, lsr #28 │ │ │ │ + subeq r5, r2, r8, lsl #28 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 001c4a70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80344,17 +80344,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 1c4b14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 175118 │ │ │ │ - subeq r8, ip, r4, ror sp │ │ │ │ - subeq r5, r2, r4, ror #25 │ │ │ │ - subeq r5, r2, r0, asr #25 │ │ │ │ + subeq r8, ip, r4, lsl lr │ │ │ │ + subeq r5, r2, r4, lsl #27 │ │ │ │ + subeq r5, r2, r0, ror #26 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 001c4b18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -80411,17 +80411,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 1c4c18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 175118 │ │ │ │ - subeq r8, ip, r0, ror ip │ │ │ │ - subeq r5, r2, r0, ror #23 │ │ │ │ - strheq r5, [r2], #-188 @ 0xffffff44 │ │ │ │ + subeq r8, ip, r0, lsl sp │ │ │ │ + subeq r5, r2, r0, lsl #25 │ │ │ │ + subeq r5, r2, ip, asr ip │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ ldm r2, {r1, r3} │ │ │ │ ldr r2, [r0] │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ bx r3 │ │ │ │ sub r0, r1, r0 │ │ │ │ clz r0, r0 │ │ │ │ @@ -80435,32 +80435,32 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 1c4c6c │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ subseq r7, r6, r4, lsr #24 │ │ │ │ andeq r2, r0, ip, asr #8 │ │ │ │ - ldrdeq r1, [r2], #-136 @ 0xffffff78 │ │ │ │ + subeq r1, r2, r8, ror r9 │ │ │ │ ldr r3, [pc, #20] @ 1c4c8c │ │ │ │ ldr r1, [pc, #20] @ 1c4c90 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ sub r0, r0, #712 @ 0x2c8 │ │ │ │ b 17e3b4 │ │ │ │ rsbeq r0, r1, r4, ror #6 │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r3, [r0, #708] @ 0x2c4 │ │ │ │ str r1, [r3] │ │ │ │ - b 3458bc │ │ │ │ + b 34595c │ │ │ │ ldr r1, [pc, #8] @ 1c4cb0 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 5a06e4 │ │ │ │ - subeq r1, r2, ip, lsl #17 │ │ │ │ + b 5a0784 │ │ │ │ + subeq r1, r2, ip, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #100] @ 1c4d30 │ │ │ │ add r1, r1, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -80543,15 +80543,15 @@ │ │ │ │ beq 1c4e80 │ │ │ │ ldr r9, [pc, #256] @ 1c4f0c │ │ │ │ add r8, r7, #64 @ 0x40 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a06e4 │ │ │ │ + bl 5a0784 │ │ │ │ bl 17e3f8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r7, #56] @ 0x38 │ │ │ │ @@ -80566,23 +80566,23 @@ │ │ │ │ ldr r6, [r6, #4] │ │ │ │ cmp r6, #0 │ │ │ │ bne 1c4e50 │ │ │ │ ldr r3, [pc, #160] @ 1c4f10 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r3, #56] @ 0x38 │ │ │ │ - bl 344160 │ │ │ │ + bl 344200 │ │ │ │ bl 17e638 │ │ │ │ ldr r0, [pc, #140] @ 1c4f14 │ │ │ │ ldr r1, [pc, #140] @ 1c4f18 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #136] @ 1c4f1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl 5a06e4 │ │ │ │ + bl 5a0784 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 1c4cb4 │ │ │ │ ldr r3, [pc, #104] @ 1c4f20 │ │ │ │ ldr ip, [pc, #104] @ 1c4f24 │ │ │ │ @@ -80599,29 +80599,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r7, r6, r8, lsl fp │ │ │ │ andeq r2, r0, ip, asr #8 │ │ │ │ - subeq r5, r2, r4, lsl #21 │ │ │ │ + subeq r5, r2, r4, lsr #22 │ │ │ │ rsbeq r0, r1, r4, ror #4 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ rsbeq r0, r1, ip, ror #3 │ │ │ │ - subeq r5, r2, ip, ror #19 │ │ │ │ + subeq r5, r2, ip, lsl #21 │ │ │ │ rsbeq r0, r1, ip, ror #2 │ │ │ │ rsbeq r0, r1, r4, asr r1 │ │ │ │ - subeq r5, r2, r8, ror #18 │ │ │ │ + subeq r5, r2, r8, lsl #20 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ - subeq r8, ip, r4, lsr sl │ │ │ │ - subeq r8, sl, r4, ror #30 │ │ │ │ + ldrdeq r8, [ip], #-164 @ 0xffffff5c │ │ │ │ + subeq r9, sl, r4 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - subeq r8, ip, ip, lsl #20 │ │ │ │ - subeq r5, r2, r0, lsl r9 │ │ │ │ - subeq r1, r2, r4, ror #12 │ │ │ │ + subeq r8, ip, ip, lsr #21 │ │ │ │ + strheq r5, [r2], #-144 @ 0xffffff70 │ │ │ │ + subeq r1, r2, r4, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0] │ │ │ │ cmp r4, #0 │ │ │ │ beq 1c4f90 │ │ │ │ @@ -80833,15 +80833,15 @@ │ │ │ │ add r3, r7, r5, lsl #2 │ │ │ │ str sl, [r0] │ │ │ │ str r0, [r4, #8] │ │ │ │ str r3, [r0, #16] │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ mov r9, r0 │ │ │ │ str r3, [r0, #12] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ str r9, [r7, r5, lsl #2] │ │ │ │ ldr r0, [pc, #112] @ 1c530c │ │ │ │ ldr r3, [r9, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ cmp r3, #0 │ │ │ │ addne r9, r9, #12 │ │ │ │ lsr ip, r6, #5 │ │ │ │ @@ -80862,15 +80862,15 @@ │ │ │ │ b 1c5214 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r7, r6, ip, ror #13 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r7, r6, ip, asr #13 │ │ │ │ andeq r2, r0, ip, asr #8 │ │ │ │ rsbeq pc, r0, ip, lsl lr @ │ │ │ │ - subeq r1, r2, r0, ror r3 │ │ │ │ + subeq r1, r2, r0, lsl r4 │ │ │ │ subseq r7, r6, r0, asr r6 │ │ │ │ rsbeq pc, r0, r0, lsr #27 │ │ │ │ rsbeq pc, r0, r0, asr #26 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ │ │ │ │ 001c5314 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -80936,15 +80936,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 1c5404 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 5a06e4 │ │ │ │ + b 5a0784 │ │ │ │ ldr r3, [pc, #84] @ 1c5460 │ │ │ │ ldr ip, [pc, #84] @ 1c5464 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #76] @ 1c5468 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r1, r6 │ │ │ │ @@ -80958,22 +80958,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #284 @ 0x11c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r7, r6, ip, asr #9 │ │ │ │ andeq r2, r0, ip, asr #8 │ │ │ │ rsbeq pc, r0, r0, lsr #24 │ │ │ │ - subeq r5, r2, r8, lsr r4 │ │ │ │ + ldrdeq r5, [r2], #-72 @ 0xffffffb8 │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - subeq r8, ip, r0, ror #9 │ │ │ │ - subeq r8, sl, r0, lsl sl │ │ │ │ + subeq r8, ip, r0, lsl #11 │ │ │ │ + strheq r8, [sl], #-160 @ 0xffffff60 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - strheq r8, [ip], #-72 @ 0xffffffb8 │ │ │ │ - subeq r5, r2, r0, asr #7 │ │ │ │ - subeq r1, r2, r4, lsl r1 │ │ │ │ + subeq r8, ip, r8, asr r5 │ │ │ │ + subeq r5, r2, r0, ror #8 │ │ │ │ + strheq r1, [r2], #-20 @ 0xffffffec │ │ │ │ │ │ │ │ 001c5478 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r9, r0 │ │ │ │ @@ -81017,15 +81017,15 @@ │ │ │ │ sub r0, r0, #8 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ bl 174f08 │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a06e4 │ │ │ │ + bl 5a0784 │ │ │ │ ldr r2, [pc, #88] @ 1c55a0 │ │ │ │ ldr r3, [pc, #60] @ 1c5588 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -81040,15 +81040,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r7, [r6], #-52 @ 0xffffffcc │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r7, r6, ip, lsr #7 │ │ │ │ andeq r2, r0, ip, asr #8 │ │ │ │ strdeq pc, [r0], #-168 @ 0xffffff58 @ │ │ │ │ - subeq r5, r2, r0, lsl r3 │ │ │ │ + strheq r5, [r2], #-48 @ 0xffffffd0 │ │ │ │ @ instruction: 0xfffff6fc │ │ │ │ subseq r7, r6, r4, lsr #6 │ │ │ │ │ │ │ │ 001c55a4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -81098,16 +81098,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1c5680 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 175118 │ │ │ │ - @ instruction: 0x004c8290 │ │ │ │ - @ instruction: 0x00425194 │ │ │ │ + subeq r8, ip, r0, lsr r3 │ │ │ │ + subeq r5, r2, r4, lsr r2 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 001c5684 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -81146,17 +81146,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 1c573c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ ldrsbeq r3, [r7], #-148 @ 0xffffff6c │ │ │ │ - ldrdeq r8, [ip], #-24 @ 0xffffffe8 │ │ │ │ - ldrdeq r5, [r2], #-12 │ │ │ │ - subeq r5, r2, r8, ror #1 │ │ │ │ + subeq r8, ip, r8, ror r2 │ │ │ │ + subeq r5, r2, ip, ror r1 │ │ │ │ + subeq r5, r2, r8, lsl #3 │ │ │ │ andeq r0, r0, sl, ror r1 │ │ │ │ │ │ │ │ 001c5740 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -81204,17 +81204,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 1c581c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r3, r7, r4, lsl #18 │ │ │ │ - strdeq r8, [ip], #-8 │ │ │ │ - strdeq r4, [r2], #-252 @ 0xffffff04 │ │ │ │ - subeq r5, r2, r8 │ │ │ │ + @ instruction: 0x004c8198 │ │ │ │ + @ instruction: 0x0042509c │ │ │ │ + subeq r5, r2, r8, lsr #1 │ │ │ │ muleq r0, r7, r1 │ │ │ │ │ │ │ │ 001c5820 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -81269,17 +81269,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 1c5918 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r3, r7, r0, lsr #16 │ │ │ │ - strdeq r7, [ip], #-252 @ 0xffffff04 │ │ │ │ - subeq r4, r2, r0, lsl #30 │ │ │ │ - subeq r4, r2, ip, lsl #30 │ │ │ │ + @ instruction: 0x004c809c │ │ │ │ + subeq r4, r2, r0, lsr #31 │ │ │ │ + subeq r4, r2, ip, lsr #31 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ │ │ │ │ 001c591c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -81521,17 +81521,17 @@ │ │ │ │ ldr r4, [pc, #128] @ 1c5d20 │ │ │ │ ldr r1, [pc, #128] @ 1c5d24 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, r4, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5b33e0 │ │ │ │ + bl 5b3480 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5b2a28 │ │ │ │ + bl 5b2ac8 │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ cmp r4, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -81608,16 +81608,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #592 @ 0x250 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ - subeq r7, ip, r0, lsl #22 │ │ │ │ - subeq r4, r2, r4, lsl #20 │ │ │ │ + subeq r7, ip, r0, lsr #23 │ │ │ │ + subeq r4, r2, r4, lsr #21 │ │ │ │ │ │ │ │ 001c5e10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r1, r0, #8192 @ 0x2000 │ │ │ │ @@ -81688,16 +81688,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 1c5f48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ - subeq r7, ip, r8, asr #19 │ │ │ │ - subeq r4, r2, r8, asr #17 │ │ │ │ + subeq r7, ip, r8, ror #20 │ │ │ │ + subeq r4, r2, r8, ror #18 │ │ │ │ andeq r0, r0, r6, ror r2 │ │ │ │ │ │ │ │ 001c5f4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -81764,31 +81764,31 @@ │ │ │ │ bne 1c6034 │ │ │ │ ldr r0, [pc, #76] @ 1c609c │ │ │ │ ldr r1, [pc, #76] @ 1c60a0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #684 @ 0x2ac │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl 5a06e4 │ │ │ │ + bl 5a0784 │ │ │ │ ldr r3, [pc, #56] @ 1c60a4 │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r0, r3] │ │ │ │ - bl 344160 │ │ │ │ + bl 344200 │ │ │ │ bl 17e638 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1c4fe0 │ │ │ │ ldrheq r6, [r6], #-140 @ 0xffffff74 │ │ │ │ andeq r2, r0, ip, asr #8 │ │ │ │ rsbeq pc, r0, r8, lsl r0 @ │ │ │ │ - subeq r4, r2, r8, lsr #16 │ │ │ │ + subeq r4, r2, r8, asr #17 │ │ │ │ muleq r0, lr, r2 │ │ │ │ andeq r1, r0, r8, asr #6 │ │ │ │ rsbeq lr, r0, ip, lsl #31 │ │ │ │ - subeq r4, r2, r4, lsr #15 │ │ │ │ + subeq r4, r2, r4, asr #16 │ │ │ │ subseq r8, r6, r0, ror #24 │ │ │ │ │ │ │ │ 001c60a8 : │ │ │ │ ldr r3, [pc, #40] @ 1c60d8 │ │ │ │ ldr r2, [pc, #40] @ 1c60dc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -81799,34 +81799,34 @@ │ │ │ │ ldr r2, [pc, #24] @ 1c60e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bx r3 │ │ │ │ ldrheq r6, [r6], #-124 @ 0xffffff84 │ │ │ │ andeq r2, r0, ip, asr #8 │ │ │ │ rsbeq lr, r0, r8, lsl pc │ │ │ │ - subeq r4, r2, ip, lsr #14 │ │ │ │ + subeq r4, r2, ip, asr #15 │ │ │ │ @ instruction: 0x000002bb │ │ │ │ │ │ │ │ 001c60ec : │ │ │ │ cmp r0, #0 │ │ │ │ beq 1c6104 │ │ │ │ ldr r0, [pc, #36] @ 1c6120 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b 5a03fc │ │ │ │ + b 5a049c │ │ │ │ ldr r0, [pc, #24] @ 1c6124 │ │ │ │ ldr r1, [pc, #24] @ 1c6128 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #708 @ 0x2c4 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b 5a06e4 │ │ │ │ + b 5a0784 │ │ │ │ rsbeq lr, r0, r4, ror #29 │ │ │ │ ldrdeq lr, [r0], #-224 @ 0xffffff20 @ │ │ │ │ - subeq r4, r2, r8, ror #13 │ │ │ │ + subeq r4, r2, r8, lsl #15 │ │ │ │ │ │ │ │ 001c612c : │ │ │ │ ldr r3, [pc, #12] @ 1c6140 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #132] @ 0x84 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -81869,28 +81869,28 @@ │ │ │ │ strne r2, [r3, #8] │ │ │ │ ldr r3, [pc, #72] @ 1c621c │ │ │ │ ldr r2, [pc, #72] @ 1c6220 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #64 @ 0x40 │ │ │ │ str r4, [r3, #52]! @ 0x34 │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 5a06e4 │ │ │ │ + bl 5a0784 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ rsbeq lr, r0, ip, ror #28 │ │ │ │ ldrsheq r6, [r6], #-104 @ 0xffffff98 │ │ │ │ andeq r2, r0, ip, asr #8 │ │ │ │ - subeq r4, r2, r0, asr r6 │ │ │ │ + strdeq r4, [r2], #-96 @ 0xffffffa0 │ │ │ │ andeq r0, r0, fp, ror #5 │ │ │ │ - subeq r4, r2, r4, lsr r6 │ │ │ │ + ldrdeq r4, [r2], #-100 @ 0xffffff9c │ │ │ │ rsbeq lr, r0, r8, lsl #28 │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 001c6224 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -81920,27 +81920,27 @@ │ │ │ │ str r3, [r1] │ │ │ │ ldr r1, [pc, #64] @ 1c62d8 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #4] │ │ │ │ str r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #48] @ 1c62dc │ │ │ │ - bl 5a06e4 │ │ │ │ + bl 5a0784 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #1 │ │ │ │ bl 174f2c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 1753dc │ │ │ │ subseq r6, r6, r0, lsr r6 │ │ │ │ andeq r2, r0, ip, asr #8 │ │ │ │ rsbeq lr, r0, r8, lsl #27 │ │ │ │ - @ instruction: 0x0042459c │ │ │ │ + subeq r4, r2, ip, lsr r6 │ │ │ │ rsbeq lr, r0, r4, ror #26 │ │ │ │ - subeq r4, r2, r8, asr r5 │ │ │ │ + strdeq r4, [r2], #-88 @ 0xffffffa8 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 001c62e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -81982,17 +81982,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #17 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r6, r6, r4, ror r5 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - subeq r7, ip, r4, lsl #13 │ │ │ │ - ldrdeq r4, [r2], #-72 @ 0xffffffb8 │ │ │ │ - subeq r4, r2, ip, ror #9 │ │ │ │ + subeq r7, ip, r4, lsr #14 │ │ │ │ + subeq r4, r2, r8, ror r5 │ │ │ │ + subeq r4, r2, ip, lsl #11 │ │ │ │ │ │ │ │ 001c63a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #152] @ 1c6454 │ │ │ │ @@ -82033,17 +82033,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ ldrheq r6, [r6], #-64 @ 0xffffffc0 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - subeq r7, ip, r0, asr #11 │ │ │ │ - subeq r4, r2, r4, lsl r4 │ │ │ │ - subeq r4, r2, r8, lsr #8 │ │ │ │ + subeq r7, ip, r0, ror #12 │ │ │ │ + strheq r4, [r2], #-68 @ 0xffffffbc │ │ │ │ + subeq r4, r2, r8, asr #9 │ │ │ │ │ │ │ │ 001c6468 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 1c653c │ │ │ │ @@ -82054,33 +82054,33 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #148] @ 1c6548 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5911ac │ │ │ │ + bl 59124c │ │ │ │ mov r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ mov r2, r3 │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d4e60 │ │ │ │ + bl 5d4f00 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 1c64f4 │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ ldr r2, [pc, #80] @ 1c654c │ │ │ │ ldr r3, [pc, #64] @ 1c6540 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -82093,16 +82093,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r6, r6, ip, ror #7 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x00467198 │ │ │ │ - subeq r4, r2, r8, lsr #1 │ │ │ │ + subeq r7, r6, r8, lsr r2 │ │ │ │ + subeq r4, r2, r8, asr #2 │ │ │ │ subseq r6, r6, r0, ror r3 │ │ │ │ │ │ │ │ 001c6550 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82115,21 +82115,21 @@ │ │ │ │ ldr r1, [pc, #236] @ 1c666c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 1c6654 │ │ │ │ mov r1, sp │ │ │ │ - bl 5d4cec │ │ │ │ + bl 5d4d8c │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ bne 1c664c │ │ │ │ cmp r7, #0 │ │ │ │ beq 1c6600 │ │ │ │ ldr r6, [pc, #160] @ 1c6670 │ │ │ │ @@ -82138,20 +82138,20 @@ │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ sub r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 1c65d4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 561af4 │ │ │ │ + bl 561b94 │ │ │ │ ldr r2, [pc, #100] @ 1c6674 │ │ │ │ ldr r3, [pc, #84] @ 1c6668 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -82161,26 +82161,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 1c6608 │ │ │ │ ldr r0, [pc, #28] @ 1c6678 │ │ │ │ add r0, pc, r0 │ │ │ │ b 1c65a8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsheq r6, [r6], #-40 @ 0xffffffd8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r7, r6, r8, lsr #1 │ │ │ │ - subeq r4, r2, r0, asr #5 │ │ │ │ + subeq r7, r6, r8, asr #2 │ │ │ │ + subeq r4, r2, r0, ror #6 │ │ │ │ subseq r6, r6, ip, asr r2 │ │ │ │ - strdeq r1, [r2], #-40 @ 0xffffffd8 │ │ │ │ + @ instruction: 0x00421398 │ │ │ │ │ │ │ │ 001c667c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -82194,15 +82194,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 176504 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5cc4e4 │ │ │ │ + bl 5cc584 │ │ │ │ cmp r6, #2 │ │ │ │ beq 1c6718 │ │ │ │ ldr r2, [pc, #172] @ 1c6788 │ │ │ │ ldr r3, [pc, #164] @ 1c6784 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -82227,31 +82227,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 175178 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d42cc │ │ │ │ + bl 5d436c │ │ │ │ b 1c6760 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5cc3dc │ │ │ │ + bl 5cc47c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d431c │ │ │ │ + bl 5d43bc │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 1c6754 │ │ │ │ mov r0, r6 │ │ │ │ bl 1753dc │ │ │ │ b 1c66d4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r6, r6, ip, asr #3 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x00566190 │ │ │ │ - subeq r4, r2, ip, ror r1 │ │ │ │ + subeq r4, r2, ip, lsl r2 │ │ │ │ │ │ │ │ 001c6790 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -82265,15 +82265,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 176504 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5cc4e4 │ │ │ │ + bl 5cc584 │ │ │ │ cmp r5, #2 │ │ │ │ beq 1c6834 │ │ │ │ cmp r5, #3 │ │ │ │ beq 1c6898 │ │ │ │ ldr r2, [pc, #256] @ 1c68f8 │ │ │ │ ldr r3, [pc, #248] @ 1c68f4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -82300,31 +82300,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 175178 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d42cc │ │ │ │ + bl 5d436c │ │ │ │ b 1c687c │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5cc3dc │ │ │ │ + bl 5cc47c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d431c │ │ │ │ + bl 5d43bc │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 1c6870 │ │ │ │ mov r0, r6 │ │ │ │ bl 1753dc │ │ │ │ b 1c67f0 │ │ │ │ ldr r2, [pc, #96] @ 1c6900 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5cc484 │ │ │ │ + bl 5cc524 │ │ │ │ ldr r2, [pc, #80] @ 1c6904 │ │ │ │ ldr r3, [pc, #60] @ 1c68f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -82332,58 +82332,58 @@ │ │ │ │ bne 1c68ec │ │ │ │ ldr r2, [pc, #48] @ 1c6908 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5cc484 │ │ │ │ + b 5cc524 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrheq r6, [r6], #-8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r6, r6, r4, ror r0 │ │ │ │ - subeq r4, r2, ip, asr r0 │ │ │ │ - strdeq r0, [r7], #-120 @ 0xffffff88 │ │ │ │ + strdeq r4, [r2], #-12 │ │ │ │ + @ instruction: 0x00470898 │ │ │ │ ldrheq r5, [r6], #-248 @ 0xffffff08 │ │ │ │ - subeq sl, r3, ip, lsr #24 │ │ │ │ + subeq sl, r3, ip, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ mov r2, #4 │ │ │ │ bl 1771dc │ │ │ │ mov r5, r0 │ │ │ │ - bl 36a6c4 │ │ │ │ + bl 36a764 │ │ │ │ cmp r4, r0 │ │ │ │ beq 1c69f4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36aedc │ │ │ │ + bl 36af7c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ ldr r3, [pc, #152] @ 1c6a00 │ │ │ │ ldr r1, [pc, #152] @ 1c6a04 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #124] @ 1c6a08 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367b5c │ │ │ │ + bl 367bfc │ │ │ │ ldr r1, [pc, #108] @ 1c6a0c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 176078 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r6, r6, #2 │ │ │ │ @@ -82402,29 +82402,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 174f2c │ │ │ │ ldr r8, [pc, #20] @ 1c6a10 │ │ │ │ add r8, pc, r8 │ │ │ │ b 1c6958 │ │ │ │ - subeq r5, r6, ip, asr r4 │ │ │ │ - subeq r3, r2, r4, lsr pc │ │ │ │ + strdeq r5, [r6], #-76 @ 0xffffffb4 │ │ │ │ + ldrdeq r3, [r2], #-244 @ 0xffffff0c │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - subeq r5, r6, ip, asr #7 │ │ │ │ + subeq r5, r6, ip, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0] │ │ │ │ mov r5, r1 │ │ │ │ - bl 36aedc │ │ │ │ + bl 36af7c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 36aedc │ │ │ │ + bl 36af7c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 17687c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -82459,21 +82459,21 @@ │ │ │ │ ldr r1, [pc, #240] @ 1c6bb8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, r3 │ │ │ │ beq 1c6b98 │ │ │ │ mov r1, sp │ │ │ │ - bl 4cf564 │ │ │ │ + bl 4cf604 │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 1c6b54 │ │ │ │ mov r0, r5 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #164] @ 1c6bbc │ │ │ │ @@ -82498,34 +82498,34 @@ │ │ │ │ ldr r7, [pc, #92] @ 1c6bc0 │ │ │ │ mov r4, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 1c6b68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54e9f0 │ │ │ │ + bl 54ea90 │ │ │ │ ldr r1, [sp] │ │ │ │ b 1c6b08 │ │ │ │ ldr r1, [pc, #36] @ 1c6bc4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 1c6b10 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrheq r5, [r6], #-208 @ 0xffffff30 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r3, r5, r0, lsl #24 │ │ │ │ + subeq r3, r5, r0, lsr #25 │ │ │ │ subseq r5, r6, r4, asr sp │ │ │ │ - subeq r3, r2, r4, asr #26 │ │ │ │ - subeq r3, r2, r4, lsl sp │ │ │ │ + subeq r3, r2, r4, ror #27 │ │ │ │ + strheq r3, [r2], #-212 @ 0xffffff2c │ │ │ │ │ │ │ │ 001c6bc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #360] @ 1c6d48 │ │ │ │ @@ -82538,44 +82538,44 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 5914a4 │ │ │ │ + bl 591544 │ │ │ │ ldr r1, [pc, #312] @ 1c6d54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #296] @ 1c6d58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #280] @ 1c6d5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ bne 1c6cd8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 36be18 │ │ │ │ + bl 36beb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1c6d0c │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 36a4b0 │ │ │ │ + bl 36a550 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #196] @ 1c6d60 │ │ │ │ ldr r3, [pc, #172] @ 1c6d4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -82590,50 +82590,50 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ - bl 592ca0 │ │ │ │ + bl 592d40 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 1c6c8c │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4cf710 │ │ │ │ + bl 4cf7b0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 1c6c8c │ │ │ │ ldr r2, [pc, #80] @ 1c6d64 │ │ │ │ ldr r3, [pc, #80] @ 1c6d68 │ │ │ │ ldr r1, [pc, #80] @ 1c6d6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r2, r7} │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 5a80b8 │ │ │ │ + bl 5a8158 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 1c6c8c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r5, r6, ip, lsl #25 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r3, r2, r0, asr #25 │ │ │ │ - strheq r3, [r5], #-164 @ 0xffffff5c │ │ │ │ - @ instruction: 0x00423c94 │ │ │ │ - subeq fp, r6, r4, lsr lr │ │ │ │ + subeq r3, r2, r0, ror #26 │ │ │ │ + subeq r3, r5, r4, asr fp │ │ │ │ + subeq r3, r2, r4, lsr sp │ │ │ │ + ldrdeq fp, [r6], #-228 @ 0xffffff1c │ │ │ │ ldrsbeq r5, [r6], #-176 @ 0xffffff50 │ │ │ │ - subeq r9, r5, ip, ror #8 │ │ │ │ - subeq r6, ip, r4, lsr sp │ │ │ │ - subeq r3, r2, ip, lsr #23 │ │ │ │ + subeq r9, r5, ip, lsl #10 │ │ │ │ + ldrdeq r6, [ip], #-212 @ 0xffffff2c │ │ │ │ + subeq r3, r2, ip, asr #24 │ │ │ │ │ │ │ │ 001c6d70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #324] @ 1c6ecc │ │ │ │ @@ -82645,26 +82645,26 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #280] @ 1c6ed8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4cf7bc │ │ │ │ + bl 4cf85c │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 1c6e74 │ │ │ │ cmp r4, #0 │ │ │ │ beq 1c6e18 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -82691,24 +82691,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 592fe8 │ │ │ │ + bl 593088 │ │ │ │ b 1c6e18 │ │ │ │ mov r1, #1 │ │ │ │ - bl 592f78 │ │ │ │ + bl 593018 │ │ │ │ ldr r1, [pc, #92] @ 1c6ee0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 174ff8 │ │ │ │ b 1c6df4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #52] @ 1c6ee4 │ │ │ │ ldr r1, [pc, #52] @ 1c6ee8 │ │ │ │ @@ -82717,21 +82717,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r5, r6, r4, ror #21 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r3, r5, r0, lsr r9 │ │ │ │ - subeq r3, r2, r4, lsl #22 │ │ │ │ + ldrdeq r3, [r5], #-144 @ 0xffffff70 │ │ │ │ + subeq r3, r2, r4, lsr #23 │ │ │ │ subseq r5, r6, r0, asr #20 │ │ │ │ - subeq sl, r3, r8, asr #6 │ │ │ │ - subeq r6, ip, ip, lsr #23 │ │ │ │ - subeq r3, r2, r8, lsr #20 │ │ │ │ - subeq r3, r2, r0, asr #20 │ │ │ │ + subeq sl, r3, r8, ror #7 │ │ │ │ + subeq r6, ip, ip, asr #24 │ │ │ │ + subeq r3, r2, r8, asr #21 │ │ │ │ + subeq r3, r2, r0, ror #21 │ │ │ │ │ │ │ │ 001c6ef0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r2, r1 │ │ │ │ @@ -82743,21 +82743,21 @@ │ │ │ │ ldr r1, [pc, #220] @ 1c6ffc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #3] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 1c6fb4 │ │ │ │ add r1, sp, #3 │ │ │ │ - bl 36be18 │ │ │ │ + bl 36beb8 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 1c6fd8 │ │ │ │ ldrb r3, [sp, #3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1c6fc0 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -82775,36 +82775,36 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 360c44 │ │ │ │ + bl 360ce4 │ │ │ │ mov r1, r0 │ │ │ │ b 1c6f64 │ │ │ │ ldr r1, [pc, #60] @ 1c7004 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 1c6f70 │ │ │ │ ldr r1, [pc, #40] @ 1c7008 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 1c6f70 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r5, r6, r8, asr r9 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r3, r5, r8, lsr #15 │ │ │ │ + subeq r3, r5, r8, asr #16 │ │ │ │ ldrsheq r5, [r6], #-132 @ 0xffffff7c │ │ │ │ - subeq r3, r2, r4, ror r9 │ │ │ │ - subeq r3, r2, r8, lsr r9 │ │ │ │ + subeq r3, r2, r4, lsl sl │ │ │ │ + ldrdeq r3, [r2], #-152 @ 0xffffff68 │ │ │ │ │ │ │ │ 001c700c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #148] @ 1c70b8 │ │ │ │ @@ -82816,19 +82816,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 1c70c0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 36dc2c │ │ │ │ + bl 36dccc │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #76] @ 1c70c4 │ │ │ │ ldr r3, [pc, #64] @ 1c70bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -82844,15 +82844,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r5, r6, ip, lsr r8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r5, r6, ip, asr #7 │ │ │ │ + subeq r5, r6, ip, ror #8 │ │ │ │ ldrsheq r5, [r6], #-116 @ 0xffffff8c │ │ │ │ │ │ │ │ 001c70c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -82865,19 +82865,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 1c717c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 36dd7c │ │ │ │ + bl 36de1c │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #76] @ 1c7180 │ │ │ │ ldr r3, [pc, #64] @ 1c7178 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -82893,15 +82893,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r5, r6, r0, lsl #15 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r2, r8, ip, lsl #30 │ │ │ │ + subeq r2, r8, ip, lsr #31 │ │ │ │ subseq r5, r6, r8, lsr r7 │ │ │ │ │ │ │ │ 001c7184 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ @@ -82913,43 +82913,43 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 176504 │ │ │ │ ldr r8, [pc, #120] @ 1c7234 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5cc4e4 │ │ │ │ + bl 5cc584 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 367b74 │ │ │ │ + bl 367c14 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 1c7228 │ │ │ │ mov r4, r9 │ │ │ │ b 1c71f0 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 1c7228 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 367740 │ │ │ │ + bl 3677e0 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1c71e4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5cc484 │ │ │ │ + bl 5cc524 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 1c71f0 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 176258 │ │ │ │ - subeq r3, r2, r8, lsr #15 │ │ │ │ + subeq r3, r2, r8, asr #16 │ │ │ │ │ │ │ │ 001c7238 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -82958,19 +82958,19 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 176504 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5cc4e4 │ │ │ │ + bl 5cc584 │ │ │ │ ldr r0, [pc, #112] @ 1c72ec │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 4cf564 │ │ │ │ + bl 4cf604 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 1c72e0 │ │ │ │ ldr r8, [pc, #92] @ 1c72f0 │ │ │ │ mov r4, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ b 1c72a8 │ │ │ │ ldr r4, [r4] │ │ │ │ @@ -82982,26 +82982,26 @@ │ │ │ │ mov r1, r8 │ │ │ │ bl 17546c │ │ │ │ cmp r0, #0 │ │ │ │ bne 1c729c │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5cc484 │ │ │ │ + bl 5cc524 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 1c72a8 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 54e9f0 │ │ │ │ - strdeq r3, [r2], #-100 @ 0xffffff9c │ │ │ │ - subeq r3, r2, r8, ror #13 │ │ │ │ + b 54ea90 │ │ │ │ + @ instruction: 0x00423794 │ │ │ │ + subeq r3, r2, r8, lsl #15 │ │ │ │ ldr r0, [pc, #4] @ 1c7300 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subseq pc, r4, r0, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 1c73a0 │ │ │ │ ldr r2, [pc, #132] @ 1c73a4 │ │ │ │ @@ -83009,44 +83009,44 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r6, r0 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r2, [pc, #100] @ 1c73ac │ │ │ │ ldr r1, [pc, #100] @ 1c73b0 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r2, [pc, #68] @ 1c73b4 │ │ │ │ ldr r3, [pc, #68] @ 1c73b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subeq r6, ip, ip, asr r7 │ │ │ │ - subeq r3, r2, r8, asr r6 │ │ │ │ - subeq r3, r2, r0, lsr r6 │ │ │ │ - subeq r3, r2, ip, asr r6 │ │ │ │ - subeq r3, r2, r4, ror r6 │ │ │ │ + strdeq r6, [ip], #-124 @ 0xffffff84 │ │ │ │ + strdeq r3, [r2], #-104 @ 0xffffff98 │ │ │ │ + ldrdeq r3, [r2], #-96 @ 0xffffffa0 │ │ │ │ + strdeq r3, [r2], #-108 @ 0xffffff94 │ │ │ │ + subeq r3, r2, r4, lsl r7 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #124] @ 1c7450 │ │ │ │ @@ -83056,15 +83056,15 @@ │ │ │ │ ldr r1, [pc, #116] @ 1c7458 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #52 @ 0x34 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 1c7428 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -83076,21 +83076,21 @@ │ │ │ │ ldr r1, [pc, #44] @ 1c7460 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #72 @ 0x48 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1c7408 │ │ │ │ - subeq r6, ip, ip, lsr #13 │ │ │ │ - strdeq r3, [r2], #-80 @ 0xffffffb0 │ │ │ │ - subeq r3, r2, r8, lsl #12 │ │ │ │ - strdeq r3, [r2], #-80 @ 0xffffffb0 │ │ │ │ - ldrdeq r3, [r2], #-80 @ 0xffffffb0 │ │ │ │ + subeq r6, ip, ip, asr #14 │ │ │ │ + @ instruction: 0x00423690 │ │ │ │ + subeq r3, r2, r8, lsr #13 │ │ │ │ + @ instruction: 0x00423690 │ │ │ │ + subeq r3, r2, r0, ror r6 │ │ │ │ │ │ │ │ 001c7464 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #956] @ 1c7838 │ │ │ │ @@ -83107,15 +83107,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr fp, [pc, #900] @ 1c784c │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #896] @ 1c7850 │ │ │ │ add fp, pc, fp │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [fp, r3] │ │ │ │ @@ -83216,27 +83216,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #452] @ 1c7864 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1c7574 │ │ │ │ bl 1762ac │ │ │ │ ldr r3, [pc, #436] @ 1c7868 │ │ │ │ ldr ip, [pc, #436] @ 1c786c │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #432] @ 1c7870 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -83244,15 +83244,15 @@ │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b 1c75b4 │ │ │ │ ldr r3, [pc, #380] @ 1c7874 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ @@ -83269,22 +83269,22 @@ │ │ │ │ beq 1c7808 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 1c7878 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 1c74f0 │ │ │ │ ldr r3, [pc, #264] @ 1c787c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1c75ac │ │ │ │ @@ -83303,63 +83303,63 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 1c7880 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1c75ac │ │ │ │ ldr r0, [pc, #140] @ 1c7884 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1c7574 │ │ │ │ ldr r0, [pc, #120] @ 1c7888 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 1c74f0 │ │ │ │ ldr r0, [pc, #100] @ 1c788c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1c75ac │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq r6, ip, r4, lsl #12 │ │ │ │ + subeq r6, ip, r4, lsr #13 │ │ │ │ ldrsbeq r5, [r6], #-60 @ 0xffffffc4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r3, r2, r0, lsr r5 │ │ │ │ - subeq r3, r2, r4, asr r5 │ │ │ │ + ldrdeq r3, [r2], #-80 @ 0xffffffb0 │ │ │ │ + strdeq r3, [r2], #-84 @ 0xffffffac │ │ │ │ subseq r5, r6, r0, lsr #7 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ ldrheq r5, [r6], #-32 @ 0xffffffe0 │ │ │ │ andeq r1, r0, ip, lsr #28 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq r3, r2, ip, lsr r4 │ │ │ │ - subeq r6, ip, r0, asr #7 │ │ │ │ - strdeq r3, [r2], #-52 @ 0xffffffcc │ │ │ │ - subeq r3, r2, ip, lsr r3 │ │ │ │ + ldrdeq r3, [r2], #-76 @ 0xffffffb4 │ │ │ │ + subeq r6, ip, r0, ror #8 │ │ │ │ + @ instruction: 0x00423494 │ │ │ │ + ldrdeq r3, [r2], #-60 @ 0xffffffc4 │ │ │ │ andeq r3, r0, r4, ror #14 │ │ │ │ - subeq r3, r2, r4, ror #5 │ │ │ │ - andeq r2, r0, r0, lsr r3 │ │ │ │ - @ instruction: 0x00423390 │ │ │ │ - subeq r3, r2, r4, lsr r3 │ │ │ │ - subeq r3, r2, r0, ror r2 │ │ │ │ subeq r3, r2, r4, lsl #7 │ │ │ │ + andeq r2, r0, r0, lsr r3 │ │ │ │ + subeq r3, r2, r0, lsr r4 │ │ │ │ + ldrdeq r3, [r2], #-52 @ 0xffffffcc │ │ │ │ + subeq r3, r2, r0, lsl r3 │ │ │ │ + subeq r3, r2, r4, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 1c78e0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #52] @ 1c78e4 │ │ │ │ @@ -83367,28 +83367,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 1c7464 │ │ │ │ - ldrdeq r6, [ip], #-16 │ │ │ │ - subeq r3, r2, ip, lsl r3 │ │ │ │ - subeq r3, r2, r0, asr #6 │ │ │ │ + subeq r6, ip, r0, ror r2 │ │ │ │ + strheq r3, [r2], #-60 @ 0xffffffc4 │ │ │ │ + subeq r3, r2, r0, ror #7 │ │ │ │ │ │ │ │ 001c78ec : │ │ │ │ add r1, r0, #4 │ │ │ │ ldr r0, [pc, #4] @ 1c78fc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5aa6f8 │ │ │ │ + b 5aa798 │ │ │ │ rsbeq sp, r0, r0, ror r7 │ │ │ │ │ │ │ │ 001c7900 : │ │ │ │ cmp r1, #2 │ │ │ │ bhi 1c7940 │ │ │ │ ldr r3, [pc, #68] @ 1c7954 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -83469,23 +83469,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 1c7bc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1c7a8c │ │ │ │ ldr r3, [pc, #312] @ 1c7bb4 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1c7adc │ │ │ │ mov r4, #1 │ │ │ │ @@ -83527,55 +83527,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ mvn ip, #0 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 1c7bcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1c7a88 │ │ │ │ ldr r0, [pc, #96] @ 1c7bd0 │ │ │ │ mvn r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1c7a88 │ │ │ │ ldr r0, [pc, #72] @ 1c7bd4 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1c7a8c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsheq r4, [r6], #-228 @ 0xffffff1c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r4, r6, r4, ror #29 │ │ │ │ rsbeq sp, r0, r0, asr #13 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq r3, r2, r8, ror #3 │ │ │ │ + subeq r3, r2, r8, lsl #5 │ │ │ │ ldrsbeq r4, [r6], #-216 @ 0xffffff28 │ │ │ │ - strdeq r3, [r2], #-4 │ │ │ │ - subeq r3, r2, r8, lsl r1 │ │ │ │ - strdeq r3, [r2], #-12 │ │ │ │ + @ instruction: 0x00423194 │ │ │ │ + strheq r3, [r2], #-24 @ 0xffffffe8 │ │ │ │ + @ instruction: 0x0042319c │ │ │ │ │ │ │ │ 001c7bd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ @@ -83599,15 +83599,15 @@ │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1c7cfc │ │ │ │ ldr r5, [pc, #292] @ 1c7d68 │ │ │ │ add r1, sp, #4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5aa764 │ │ │ │ + bl 5aa804 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ lsl r3, r3, #2 │ │ │ │ cmp r5, r4 │ │ │ │ beq 1c7cb8 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -83673,20 +83673,20 @@ │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r4, r6, r4, ror ip │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ rsbeq sp, r0, r0, lsr #8 │ │ │ │ rsbeq sp, r0, r0, asr #7 │ │ │ │ subseq r4, r6, ip, lsr #23 │ │ │ │ - subeq r5, ip, ip, lsl #28 │ │ │ │ - strdeq r2, [r2], #-224 @ 0xffffff20 │ │ │ │ - subeq r2, r2, r0, asr #31 │ │ │ │ - subeq r5, ip, r4, ror #27 │ │ │ │ - subeq r2, r2, r8, asr #29 │ │ │ │ - subeq r2, r2, r4, ror #30 │ │ │ │ + subeq r5, ip, ip, lsr #29 │ │ │ │ + @ instruction: 0x00422f90 │ │ │ │ + subeq r3, r2, r0, rrx │ │ │ │ + subeq r5, ip, r4, lsl #29 │ │ │ │ + subeq r2, r2, r8, ror #30 │ │ │ │ + subeq r3, r2, r4 │ │ │ │ │ │ │ │ 001c7d8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -83754,15 +83754,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq 1c7eac │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne 1c7e7c │ │ │ │ add r0, r7, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 5aa728 │ │ │ │ + b 5aa7c8 │ │ │ │ mov r0, #32 │ │ │ │ bl 175100 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ stm r0, {r1, r3} │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -83885,17 +83885,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1c8094 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - strheq r5, [ip], #-168 @ 0xffffff58 │ │ │ │ - @ instruction: 0x00422b9c │ │ │ │ - @ instruction: 0x00422c90 │ │ │ │ + subeq r5, ip, r8, asr fp │ │ │ │ + subeq r2, r2, ip, lsr ip │ │ │ │ + subeq r2, r2, r0, lsr sp │ │ │ │ │ │ │ │ 001c8098 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #356] @ 1c8214 │ │ │ │ @@ -83933,15 +83933,15 @@ │ │ │ │ strne r2, [r3, #16] │ │ │ │ ldr r3, [pc, #252] @ 1c8230 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ movne r2, #0 │ │ │ │ strne r2, [r3, #16] │ │ │ │ - bl 5aa764 │ │ │ │ + bl 5aa804 │ │ │ │ ldr r2, [pc, #228] @ 1c8234 │ │ │ │ ldr r3, [pc, #196] @ 1c8218 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -83972,41 +83972,41 @@ │ │ │ │ beq 1c8200 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 1c8244 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1c80f0 │ │ │ │ ldr r0, [pc, #64] @ 1c8248 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1c80f0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrheq r4, [r6], #-124 @ 0xffffff84 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r4, r6, r8, lsr #15 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ rsbeq ip, r0, ip, ror #30 │ │ │ │ rsbeq ip, r0, r4, ror #30 │ │ │ │ rsbeq ip, r0, ip, asr #30 │ │ │ │ rsbeq ip, r0, r4, lsr pc │ │ │ │ subseq r4, r6, ip, lsl r7 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq r2, r2, r0, lsr fp │ │ │ │ - subeq r2, r2, r8, asr #22 │ │ │ │ + ldrdeq r2, [r2], #-176 @ 0xffffff50 │ │ │ │ + subeq r2, r2, r8, ror #23 │ │ │ │ │ │ │ │ 001c824c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -84054,20 +84054,20 @@ │ │ │ │ bl 177554 │ │ │ │ mov r2, #1 │ │ │ │ b 1c82bc │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 1c8324 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subseq lr, r4, r0, asr r4 │ │ │ │ ldr r0, [pc, #8] @ 1c8338 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subseq lr, r4, r0, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #128] @ 1c83d4 │ │ │ │ ldr r3, [pc, #128] @ 1c83d8 │ │ │ │ @@ -84078,45 +84078,45 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr ip, [r1, r3] │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #144 @ 0x90 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 36ada4 │ │ │ │ + bl 36ae44 │ │ │ │ ldr r3, [pc, #84] @ 1c83e0 │ │ │ │ ldr r2, [pc, #84] @ 1c83e4 │ │ │ │ ldr r1, [pc, #84] @ 1c83e8 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 3689ac │ │ │ │ + bl 368a4c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ subseq r4, r6, r0, lsl r5 │ │ │ │ andeq r3, r0, r0, lsr #8 │ │ │ │ - subeq ip, r3, r0, asr #15 │ │ │ │ + subeq ip, r3, r0, ror #16 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldrdeq r2, [r2], #-144 @ 0xffffff70 │ │ │ │ - subeq r3, fp, r8, lsr r5 │ │ │ │ + subeq r2, r2, r0, ror sl │ │ │ │ + ldrdeq r3, [fp], #-88 @ 0xffffffa8 │ │ │ │ ldr r0, [pc, #4] @ 1c83f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a8e68 │ │ │ │ - subeq r2, r2, r0, lsl #19 │ │ │ │ + b 5a8f08 │ │ │ │ + subeq r2, r2, r0, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -84204,39 +84204,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 1c85d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1c84e4 │ │ │ │ ldr r0, [pc, #52] @ 1c85d8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1c84e4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r4, r6, r0, asr #7 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r4, r6, r0, lsr #7 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r4, r6, r8, ror r3 │ │ │ │ andeq r1, r0, ip, lsr #18 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq r2, r2, ip, lsl #16 │ │ │ │ - subeq r2, r2, r8, lsr #16 │ │ │ │ + subeq r2, r2, ip, lsr #17 │ │ │ │ + subeq r2, r2, r8, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #452] @ 1c87b8 │ │ │ │ ldr r2, [pc, #452] @ 1c87bc │ │ │ │ ldr r4, [r0, #28] │ │ │ │ @@ -84281,18 +84281,18 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 1c8668 │ │ │ │ ldrd r2, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ cmpeq r2, r7 │ │ │ │ bne 1c86fc │ │ │ │ mov r0, #0 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #272] @ 1c87c8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ ldr r2, [pc, #264] @ 1c87cc │ │ │ │ ldr r3, [pc, #244] @ 1c87bc │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -84300,15 +84300,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 1c87b4 │ │ │ │ adds r2, r0, r7 │ │ │ │ adc r3, r4, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 5c19d8 │ │ │ │ + b 5c1a78 │ │ │ │ ldr r3, [pc, #204] @ 1c87d0 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1c86a8 │ │ │ │ @@ -84330,44 +84330,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 1c87e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1c86a8 │ │ │ │ ldr r7, [pc, #40] @ 1c87c4 │ │ │ │ mov r4, #0 │ │ │ │ b 1c8698 │ │ │ │ ldr r0, [pc, #60] @ 1c87e4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1c86a8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r4, r6, r4, ror r2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r4, r6, r0, asr r2 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ subseq r4, r6, r8, lsr #3 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ @ instruction: 0x00002eb8 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq r2, r2, r4, ror #12 │ │ │ │ - subeq r2, r2, r4, ror r6 │ │ │ │ + subeq r2, r2, r4, lsl #14 │ │ │ │ + subeq r2, r2, r4, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -84393,15 +84393,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r4, [r5] │ │ │ │ cmp r4, #0 │ │ │ │ beq 1c8840 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c15c0 │ │ │ │ + bl 5c1660 │ │ │ │ mov r0, r4 │ │ │ │ bl 1753dc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -84416,27 +84416,27 @@ │ │ │ │ ldr r3, [pc, #76] @ 1c8900 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c14e4 │ │ │ │ + bl 5c1584 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r5] │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #32] @ 1c8900 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5c19d8 │ │ │ │ + b 5c1a78 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 1c89c8 │ │ │ │ @@ -84444,75 +84444,75 @@ │ │ │ │ ldr r1, [pc, #172] @ 1c89d0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ str r3, [r4, #28] │ │ │ │ cmp r0, r3 │ │ │ │ beq 1c8958 │ │ │ │ bl 1c8494 │ │ │ │ ldr r5, [r4, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ beq 1c897c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c15c0 │ │ │ │ + bl 5c1660 │ │ │ │ mov r0, r5 │ │ │ │ bl 1753dc │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ beq 1c89a8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c15c0 │ │ │ │ + bl 5c1660 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 1753dc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subeq r5, ip, ip, asr #4 │ │ │ │ - subeq r2, r2, r0, lsl r5 │ │ │ │ - subeq r2, r2, r4, lsr #10 │ │ │ │ + subeq r5, ip, ip, ror #5 │ │ │ │ + strheq r2, [r2], #-80 @ 0xffffffb0 │ │ │ │ + subeq r2, r2, r4, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #596] @ 1c8c40 │ │ │ │ ldr r2, [pc, #596] @ 1c8c44 │ │ │ │ ldr r1, [pc, #596] @ 1c8c48 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r6, [pc, #568] @ 1c8c4c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r5, [r6] │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 1c8bd8 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl 5be428 │ │ │ │ + bl 5be4c8 │ │ │ │ mvn r3, #0 │ │ │ │ str r5, [r4, #24] │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ mov r0, #32 │ │ │ │ bl 175100 │ │ │ │ ldr ip, [pc, #520] @ 1c8c50 │ │ │ │ ldr r6, [pc, #520] @ 1c8c54 │ │ │ │ @@ -84520,48 +84520,48 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #512] @ 1c8c58 │ │ │ │ mov r1, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r2, ip} │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c14e4 │ │ │ │ + bl 5c1584 │ │ │ │ ldr r3, [r6] │ │ │ │ str r5, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 1c8b9c │ │ │ │ ldr r7, [pc, #472] @ 1c8c5c │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1c8b44 │ │ │ │ mov r0, #5 │ │ │ │ - bl 361530 │ │ │ │ + bl 3615d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1c8b44 │ │ │ │ ldr r5, [r6] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ bne 1c8acc │ │ │ │ b 1c8ae0 │ │ │ │ ldr r5, [r5, #136] @ 0x88 │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 1c8ae0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1c8abc │ │ │ │ ldr r1, [pc, #376] @ 1c8c60 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 1c8bec │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #136] @ 0x88 │ │ │ │ @@ -84638,23 +84638,23 @@ │ │ │ │ bne 1c8c14 │ │ │ │ b 1c8b7c │ │ │ │ ldr r3, [pc, #52] @ 1c8c68 │ │ │ │ add r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #4] │ │ │ │ b 1c8b1c │ │ │ │ - subeq r5, ip, ip, ror r1 │ │ │ │ - subeq r2, r2, r4, asr #8 │ │ │ │ - subeq r2, r2, r8, asr r4 │ │ │ │ + subeq r5, ip, ip, lsl r2 │ │ │ │ + subeq r2, r2, r4, ror #9 │ │ │ │ + strdeq r2, [r2], #-72 @ 0xffffffb8 │ │ │ │ rsbeq ip, r0, r4, ror #12 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ subseq r0, r7, r4, ror #21 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - subeq r2, r2, r0, ror #7 │ │ │ │ - subeq r2, r2, ip, ror r3 │ │ │ │ + subeq r2, r2, r0, lsl #9 │ │ │ │ + subeq r2, r2, ip, lsl r4 │ │ │ │ ldrsheq r0, [r7], #-144 @ 0xffffff70 │ │ │ │ subseq r0, r7, r8, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 1c8cd0 │ │ │ │ @@ -84666,96 +84666,96 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #148 @ 0x94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5887b8 │ │ │ │ - subeq r4, ip, r0, ror #29 │ │ │ │ - subeq r2, r2, r8, asr #3 │ │ │ │ - @ instruction: 0x0042219c │ │ │ │ + b 588858 │ │ │ │ + subeq r4, ip, r0, lsl #31 │ │ │ │ + subeq r2, r2, r8, ror #4 │ │ │ │ + subeq r2, r2, ip, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 1c8d5c │ │ │ │ ldr r2, [pc, #104] @ 1c8d60 │ │ │ │ ldr r1, [pc, #104] @ 1c8d64 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ cmp r0, r2 │ │ │ │ beq 1c8d3c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 367eec │ │ │ │ + b 367f8c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq r4, ip, r8, ror lr │ │ │ │ - subeq r2, r2, r8, lsr r1 │ │ │ │ - subeq r2, r2, r8, asr r1 │ │ │ │ + subeq r4, ip, r8, lsl pc │ │ │ │ + ldrdeq r2, [r2], #-24 @ 0xffffffe8 │ │ │ │ + strdeq r2, [r2], #-24 @ 0xffffffe8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r1, #0 │ │ │ │ beq 1c8dd0 │ │ │ │ ldr r5, [pc, #92] @ 1c8dec │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, r0 │ │ │ │ beq 1c8dd0 │ │ │ │ ldr r0, [pc, #68] @ 1c8df0 │ │ │ │ ldr r2, [pc, #68] @ 1c8df4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r2, r4, #92 @ 0x5c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ - ldrdeq r2, [r2], #-8 │ │ │ │ - subeq r4, ip, r4, asr #27 │ │ │ │ - subeq r2, r2, r0, lsl #1 │ │ │ │ + subeq r2, r2, r8, ror r1 │ │ │ │ + subeq r4, ip, r4, ror #28 │ │ │ │ + subeq r2, r2, r0, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -84776,24 +84776,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5be624 │ │ │ │ + b 5be6c4 │ │ │ │ │ │ │ │ 001c8e6c : │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - b 5be624 │ │ │ │ + b 5be6c4 │ │ │ │ │ │ │ │ 001c8e88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -84816,41 +84816,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5be624 │ │ │ │ + b 5be6c4 │ │ │ │ │ │ │ │ 001c8efc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5be728 │ │ │ │ + bl 5be7c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1c8f38 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5be440 │ │ │ │ - bl 5bd048 │ │ │ │ + b 5be4e0 │ │ │ │ + bl 5bd0e8 │ │ │ │ ldr r3, [pc, #20] @ 1c8f58 │ │ │ │ ldr r1, [pc, #20] @ 1c8f5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ - bl 5bc0dc │ │ │ │ + bl 5bc17c │ │ │ │ b 1c8f24 │ │ │ │ - subeq r1, r2, r8, lsr pc │ │ │ │ + ldrdeq r1, [r2], #-248 @ 0xffffff08 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ │ │ │ │ 001c8f60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -84875,23 +84875,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ mov r1, #1 │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #176] @ 1c9090 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5c19d8 │ │ │ │ + b 5c1a78 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ blt 1c9048 │ │ │ │ ldr r2, [r5, #120] @ 0x78 │ │ │ │ subs r3, r3, #0 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -84903,15 +84903,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ blx r2 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5c15c0 │ │ │ │ + b 5c1660 │ │ │ │ ldr r3, [pc, #68] @ 1c9094 │ │ │ │ ldr r1, [pc, #68] @ 1c9098 │ │ │ │ ldr r0, [pc, #68] @ 1c909c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ @@ -84923,20 +84923,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - subeq r4, ip, ip, lsl fp │ │ │ │ - subeq r1, r2, ip, lsr lr │ │ │ │ - subeq r1, r2, r4, asr lr │ │ │ │ - strdeq r4, [ip], #-168 @ 0xffffff58 │ │ │ │ - subeq r1, r2, r8, lsl lr │ │ │ │ - subeq r1, r2, r4, lsr #28 │ │ │ │ + strheq r4, [ip], #-188 @ 0xffffff44 │ │ │ │ + ldrdeq r1, [r2], #-236 @ 0xffffff14 │ │ │ │ + strdeq r1, [r2], #-228 @ 0xffffff1c │ │ │ │ + @ instruction: 0x004c4b98 │ │ │ │ + strheq r1, [r2], #-232 @ 0xffffff18 │ │ │ │ + subeq r1, r2, r4, asr #29 │ │ │ │ │ │ │ │ 001c90ac : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001c90b4 : │ │ │ │ str r1, [r0, #88] @ 0x58 │ │ │ │ @@ -85002,16 +85002,16 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq r4, ip, r4, asr #20 │ │ │ │ - subeq r4, ip, r4, lsl sl │ │ │ │ + subeq r4, ip, r4, ror #21 │ │ │ │ + strheq r4, [ip], #-164 @ 0xffffff5c │ │ │ │ │ │ │ │ 001c91a8 : │ │ │ │ cmp r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -85058,17 +85058,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1344 @ 0x540 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r4, ip, ip, lsl r9 │ │ │ │ - subeq r1, r2, r8, lsr ip │ │ │ │ - subeq r1, r2, r4, ror #24 │ │ │ │ + strheq r4, [ip], #-156 @ 0xffffff64 │ │ │ │ + ldrdeq r1, [r2], #-200 @ 0xffffff38 │ │ │ │ + subeq r1, r2, r4, lsl #26 │ │ │ │ │ │ │ │ 001c927c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -85157,30 +85157,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 1c948c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1c92e8 │ │ │ │ ldr r0, [pc, #112] @ 1c9490 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1c92e8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 1c9494 │ │ │ │ ldr r1, [pc, #80] @ 1c9498 │ │ │ │ ldr r0, [pc, #80] @ 1c949c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ @@ -85191,23 +85191,23 @@ │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ ldrsbeq r3, [r6], #-80 @ 0xffffffb0 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x0056359c │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r3, r6, r8, asr #10 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strdeq r1, [r2], #-184 @ 0xffffff48 │ │ │ │ + @ instruction: 0x00421c98 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ + subeq r1, r2, r0, lsl #23 │ │ │ │ + strheq r1, [r2], #-180 @ 0xffffff4c │ │ │ │ + subeq r4, ip, r8, asr #15 │ │ │ │ subeq r1, r2, r0, ror #21 │ │ │ │ - subeq r1, r2, r4, lsl fp │ │ │ │ - subeq r4, ip, r8, lsr #14 │ │ │ │ - subeq r1, r2, r0, asr #20 │ │ │ │ - subeq r1, r2, r8, lsr #22 │ │ │ │ + subeq r1, r2, r8, asr #23 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ │ │ │ │ 001c94a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -85269,41 +85269,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 1c9610 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1c94f8 │ │ │ │ ldr r0, [pc, #60] @ 1c9614 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1c94f8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrheq r3, [r6], #-48 @ 0xffffffd0 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x00563390 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ subseq r3, r6, r0, asr r3 │ │ │ │ andeq r1, r0, r8, lsl #6 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - ldrdeq r1, [r2], #-148 @ 0xffffff6c │ │ │ │ - subeq r1, r2, ip, ror #19 │ │ │ │ + subeq r1, r2, r4, ror sl │ │ │ │ + subeq r1, r2, ip, lsl #21 │ │ │ │ │ │ │ │ 001c9618 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #304] @ 1c9760 │ │ │ │ @@ -85365,39 +85365,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 1c9780 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1c9674 │ │ │ │ ldr r0, [pc, #52] @ 1c9784 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1c9674 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r3, r6, ip, lsr r2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r3, r6, r0, lsl r2 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r3, r6, r0, ror #3 │ │ │ │ andeq r1, r0, r8, asr #13 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq r1, r2, r8, lsr #17 │ │ │ │ - subeq r1, r2, ip, asr #17 │ │ │ │ + subeq r1, r2, r8, asr #18 │ │ │ │ + subeq r1, r2, ip, ror #18 │ │ │ │ │ │ │ │ 001c9788 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ @@ -85491,17 +85491,17 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r3, r6, r8, asr #1 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r4, ip, r0, lsr #7 │ │ │ │ + subeq r4, ip, r0, asr #8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - subeq r4, ip, r0, asr #22 │ │ │ │ + subeq r4, ip, r0, ror #23 │ │ │ │ @ instruction: 0x00562f9c │ │ │ │ │ │ │ │ 001c9924 : │ │ │ │ cmp r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 1c8494 │ │ │ │ @@ -85529,23 +85529,23 @@ │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ ldrd r2, [sp, #88] @ 0x58 │ │ │ │ bcs 1c9ae0 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl 5e425c │ │ │ │ + bl 5e42fc │ │ │ │ add r4, sl, sl, lsl #1 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ lsl r6, r4, #2 │ │ │ │ mov r1, r3 │ │ │ │ add r4, r5, r4, lsl #2 │ │ │ │ str r0, [r5, r6] │ │ │ │ mov r0, r2 │ │ │ │ - bl 5e425c │ │ │ │ + bl 5e42fc │ │ │ │ cmp r9, #0 │ │ │ │ streq sl, [r4, #8] │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 1c9a64 │ │ │ │ @@ -85629,18 +85629,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #32] @ 1c9b34 │ │ │ │ str sl, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 5a8160 │ │ │ │ - subeq r4, ip, r8, ror r0 │ │ │ │ - subeq r1, r2, r8, asr #10 │ │ │ │ - subeq r1, r2, ip, lsl #7 │ │ │ │ + b 5a8200 │ │ │ │ + subeq r4, ip, r8, lsl r1 │ │ │ │ + subeq r1, r2, r8, ror #11 │ │ │ │ + subeq r1, r2, ip, lsr #8 │ │ │ │ andeq r0, r0, r6, ror #4 │ │ │ │ │ │ │ │ 001c9b38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -85654,31 +85654,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #52] @ 1c9bb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r3, [pc, #36] @ 1c9bb8 │ │ │ │ ldr r1, [pc, #36] @ 1c9bbc │ │ │ │ ldr r0, [pc, #36] @ 1c9bc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1456 @ 0x5b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #668 @ 0x29c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - strdeq r1, [r2], #-76 @ 0xffffffb4 │ │ │ │ - ldrdeq r3, [ip], #-248 @ 0xffffff08 │ │ │ │ - strdeq r1, [r2], #-36 @ 0xffffffdc │ │ │ │ - ldrdeq r1, [r2], #-64 @ 0xffffffc0 │ │ │ │ + @ instruction: 0x0042159c │ │ │ │ + subeq r4, ip, r8, ror r0 │ │ │ │ + @ instruction: 0x00421394 │ │ │ │ + subeq r1, r2, r0, ror r5 │ │ │ │ │ │ │ │ 001c9bc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #1476] @ 1ca1a0 │ │ │ │ @@ -85771,27 +85771,27 @@ │ │ │ │ beq 1ca0bc │ │ │ │ cmp r3, #2 │ │ │ │ beq 1c9f7c │ │ │ │ ldr r5, [pc, #1136] @ 1ca1b4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ beq 1c9ed4 │ │ │ │ ldr ip, [pc, #1108] @ 1ca1b8 │ │ │ │ ldr r2, [pc, #1108] @ 1ca1bc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 1c9dd0 │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 1c9db0 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ @@ -85842,15 +85842,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #880] @ 1ca1d4 │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r6, [pc, #868] @ 1ca1d8 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 1ca0e4 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -85872,27 +85872,27 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c83fc │ │ │ │ b 1c9d3c │ │ │ │ ldr r5, [pc, #776] @ 1ca1e4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1c9dd0 │ │ │ │ ldr ip, [pc, #756] @ 1ca1e8 │ │ │ │ ldr r2, [pc, #756] @ 1ca1ec │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #1552 @ 0x610 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ bl 1d8aec │ │ │ │ b 1c9dd0 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 1ca0ac │ │ │ │ mov r0, r4 │ │ │ │ @@ -85909,15 +85909,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #652] @ 1ca1fc │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1c9e6c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq 1c9d3c │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb r2, [r5, #40] @ 0x28 │ │ │ │ @@ -85953,15 +85953,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #492] @ 1ca20c │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1c9e6c │ │ │ │ ldr r3, [pc, #476] @ 1ca210 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1c9c20 │ │ │ │ ldr r3, [pc, #460] @ 1ca214 │ │ │ │ @@ -85978,22 +85978,22 @@ │ │ │ │ beq 1ca15c │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 1ca21c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1c9c20 │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 1c9ce8 │ │ │ │ b 1c9f3c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -86035,15 +86035,15 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ b 1ca140 │ │ │ │ ldr r0, [pc, #196] @ 1ca228 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1c9c20 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #172] @ 1ca22c │ │ │ │ ldr r1, [pc, #172] @ 1ca230 │ │ │ │ ldr r0, [pc, #172] @ 1ca234 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1488 @ 0x5d0 │ │ │ │ @@ -86053,47 +86053,47 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ @ instruction: 0x00562c90 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r2, r6, r8, ror ip │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ rsbeq fp, r0, r0, asr r4 │ │ │ │ - subeq r1, r2, r0, lsr #2 │ │ │ │ - subeq r3, ip, ip, lsl #28 │ │ │ │ - subeq r1, r2, ip, asr #1 │ │ │ │ + subeq r1, r2, r0, asr #3 │ │ │ │ + subeq r3, ip, ip, lsr #29 │ │ │ │ + subeq r1, r2, ip, ror #2 │ │ │ │ @ instruction: 0x00562a94 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ - subeq r3, ip, r8, lsr #26 │ │ │ │ - subeq r1, r2, r0, lsr r0 │ │ │ │ - subeq r1, r2, r8, asr #5 │ │ │ │ + subeq r3, ip, r8, asr #27 │ │ │ │ + ldrdeq r1, [r2], #-0 │ │ │ │ + subeq r1, r2, r8, ror #6 │ │ │ │ andeq r0, r0, r3, asr #4 │ │ │ │ rsbeq fp, r0, r4, lsl #4 │ │ │ │ ldrdeq fp, [r0], #-16 @ │ │ │ │ rsbeq fp, r0, r0, asr #3 │ │ │ │ - subeq r1, r2, r0, asr #5 │ │ │ │ - subeq r3, ip, ip, ror ip │ │ │ │ - subeq r0, r2, ip, lsr pc │ │ │ │ - subeq r3, ip, ip, lsl ip │ │ │ │ - subeq r1, r2, r0, lsl r2 │ │ │ │ - subeq r0, r2, r4, lsr #30 │ │ │ │ + subeq r1, r2, r0, ror #6 │ │ │ │ + subeq r3, ip, ip, lsl sp │ │ │ │ + ldrdeq r0, [r2], #-252 @ 0xffffff04 │ │ │ │ + strheq r3, [ip], #-204 @ 0xffffff34 │ │ │ │ + strheq r1, [r2], #-32 @ 0xffffffe0 │ │ │ │ + subeq r0, r2, r4, asr #31 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - subeq r3, ip, ip, ror #22 │ │ │ │ - subeq r1, r2, ip, lsr r1 │ │ │ │ - subeq r0, r2, r4, ror lr │ │ │ │ + subeq r3, ip, ip, lsl #24 │ │ │ │ + ldrdeq r1, [r2], #-28 @ 0xffffffe4 │ │ │ │ + subeq r0, r2, r4, lsl pc │ │ │ │ andeq r0, r0, sl, asr #4 │ │ │ │ andeq r2, r0, r8, lsr r2 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq r1, r2, r0, lsl r0 │ │ │ │ - subeq r3, ip, r4, lsl #21 │ │ │ │ - subeq r3, ip, ip, asr sl │ │ │ │ - subeq r0, r2, r4, lsl #31 │ │ │ │ - subeq r3, ip, ip, ror #19 │ │ │ │ - subeq r0, r2, r4, lsl #26 │ │ │ │ - subeq r0, r2, r0, lsl pc │ │ │ │ + strheq r1, [r2], #-0 │ │ │ │ + subeq r3, ip, r4, lsr #22 │ │ │ │ + strdeq r3, [ip], #-172 @ 0xffffff54 │ │ │ │ + subeq r1, r2, r4, lsr #32 │ │ │ │ + subeq r3, ip, ip, lsl #21 │ │ │ │ + subeq r0, r2, r4, lsr #27 │ │ │ │ + strheq r0, [r2], #-240 @ 0xffffff10 │ │ │ │ @ instruction: 0x000002b1 │ │ │ │ │ │ │ │ 001ca23c : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -86108,15 +86108,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ ldr r0, [r1, #8] │ │ │ │ ldr ip, [r1, #12] │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r3, ip │ │ │ │ ldr r0, [r1] │ │ │ │ - b 5c19d8 │ │ │ │ + b 5c1a78 │ │ │ │ │ │ │ │ 001ca28c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #336] @ 1ca3f4 │ │ │ │ @@ -86185,40 +86185,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 1ca414 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1ca2e0 │ │ │ │ ldr r0, [pc, #56] @ 1ca418 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1ca2e0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r2, r6, r8, asr #11 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r2, r6, r8, lsr #11 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r2, r6, r4, asr #10 │ │ │ │ andeq r1, r0, ip, lsr r5 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq r0, r2, r0, ror #27 │ │ │ │ - subeq r0, r2, r8, lsl #28 │ │ │ │ + subeq r0, r2, r0, lsl #29 │ │ │ │ + subeq r0, r2, r8, lsr #29 │ │ │ │ │ │ │ │ 001ca41c : │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ @@ -86250,17 +86250,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1600 @ 0x640 │ │ │ │ ldr r2, [pc, #24] @ 1ca4b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r3, ip, r4, ror #13 │ │ │ │ - strdeq r0, [r2], #-156 @ 0xffffff64 │ │ │ │ - subeq r0, r2, r8, ror sp │ │ │ │ + subeq r3, ip, r4, lsl #15 │ │ │ │ + @ instruction: 0x00420a9c │ │ │ │ + subeq r0, r2, r8, lsl lr │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 001ca4b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -86289,24 +86289,24 @@ │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ mov lr, r5 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm lr, {r0, r1} │ │ │ │ mov r0, #0 │ │ │ │ ldr r5, [r7, #116] @ 0x74 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #76] @ 1ca594 │ │ │ │ mov r3, #0 │ │ │ │ rsbs r4, r6, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ and r4, r4, #1000 @ 0x3e8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c19d8 │ │ │ │ + bl 5c1a78 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ @@ -86419,19 +86419,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1648 @ 0x670 │ │ │ │ ldr r2, [pc, #32] @ 1ca750 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - strheq r3, [ip], #-64 @ 0xffffffc0 │ │ │ │ - subeq r3, ip, r8, ror r4 │ │ │ │ - subeq r3, ip, r0, asr r4 │ │ │ │ - subeq r0, r2, r8, ror #14 │ │ │ │ - subeq r0, r2, r0, lsl #22 │ │ │ │ + subeq r3, ip, r0, asr r5 │ │ │ │ + subeq r3, ip, r8, lsl r5 │ │ │ │ + strdeq r3, [ip], #-64 @ 0xffffffc0 │ │ │ │ + subeq r0, r2, r8, lsl #16 │ │ │ │ + subeq r0, r2, r0, lsr #23 │ │ │ │ andeq r0, r0, r2, asr #6 │ │ │ │ │ │ │ │ 001ca754 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -86627,15 +86627,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r7, [r0, #156] @ 0x9c │ │ │ │ str r8, [r0, #160] @ 0xa0 │ │ │ │ strb r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 1caacc │ │ │ │ @@ -86665,17 +86665,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - subeq r3, ip, ip, lsr r1 │ │ │ │ - subeq r0, r2, ip, lsl r4 │ │ │ │ - strdeq r0, [r2], #-60 @ 0xffffffc4 │ │ │ │ + ldrdeq r3, [ip], #-28 @ 0xffffffe4 │ │ │ │ + strheq r0, [r2], #-76 @ 0xffffffb4 │ │ │ │ + @ instruction: 0x0042049c │ │ │ │ │ │ │ │ 001caaf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #196] @ 1cabd4 │ │ │ │ @@ -86686,15 +86686,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 1cd0a0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1cd088 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ @@ -86725,17 +86725,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subeq r3, ip, r8, asr r0 │ │ │ │ - subeq r0, r2, r8, lsl r3 │ │ │ │ - subeq r0, r2, ip, lsr r3 │ │ │ │ + strdeq r3, [ip], #-8 │ │ │ │ + strheq r0, [r2], #-56 @ 0xffffffc8 │ │ │ │ + ldrdeq r0, [r2], #-60 @ 0xffffffc4 │ │ │ │ │ │ │ │ 001cabe0 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cabf8 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -86750,17 +86750,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ ldr r2, [pc, #24] @ 1cac3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r2, ip, ip, asr pc │ │ │ │ - subeq r0, r2, r4, ror r2 │ │ │ │ - subeq r0, r2, r8, lsr #12 │ │ │ │ + strdeq r2, [ip], #-252 @ 0xffffff04 │ │ │ │ + subeq r0, r2, r4, lsl r3 │ │ │ │ + subeq r0, r2, r8, asr #13 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ │ │ │ │ 001cac40 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cac58 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -86776,17 +86776,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1696 @ 0x6a0 │ │ │ │ ldr r2, [pc, #24] @ 1cac9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - strdeq r2, [ip], #-236 @ 0xffffff14 │ │ │ │ - subeq r0, r2, r4, lsl r2 │ │ │ │ - subeq r0, r2, r8, asr #11 │ │ │ │ + @ instruction: 0x004c2f9c │ │ │ │ + strheq r0, [r2], #-36 @ 0xffffffdc │ │ │ │ + subeq r0, r2, r8, ror #12 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 001caca0 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cacb8 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -86802,17 +86802,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ ldr r2, [pc, #24] @ 1cacfc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x004c2e9c │ │ │ │ - strheq r0, [r2], #-20 @ 0xffffffec │ │ │ │ - subeq r0, r2, r8, ror #10 │ │ │ │ + subeq r2, ip, ip, lsr pc │ │ │ │ + subeq r0, r2, r4, asr r2 │ │ │ │ + subeq r0, r2, r8, lsl #12 │ │ │ │ andeq r0, r0, r5, ror #7 │ │ │ │ │ │ │ │ 001cad00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -87118,17 +87118,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1744 @ 0x6d0 │ │ │ │ ldr r2, [pc, #24] @ 1cb1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r2, ip, r4, ror #19 │ │ │ │ - strdeq pc, [r1], #-204 @ 0xffffff34 │ │ │ │ - strheq r0, [r2], #-0 │ │ │ │ + subeq r2, ip, r4, lsl #21 │ │ │ │ + @ instruction: 0x0041fd9c │ │ │ │ + subeq r0, r2, r0, asr r1 │ │ │ │ andeq r0, r0, r3, ror #8 │ │ │ │ │ │ │ │ 001cb1b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -87141,33 +87141,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 175178 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 36b484 │ │ │ │ + bl 36b524 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 36ad74 │ │ │ │ + bl 36ae14 │ │ │ │ mov r0, r5 │ │ │ │ bl 1753dc │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne 1cb1e8 │ │ │ │ ldr r3, [pc, #32] @ 1cb248 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ subseq lr, r6, r0, ror r3 │ │ │ │ - subeq r0, r2, r4, ror r0 │ │ │ │ - strdeq r6, [r4], #-140 @ 0xffffff74 │ │ │ │ + subeq r0, r2, r4, lsl r1 │ │ │ │ + @ instruction: 0x0044699c │ │ │ │ rsbeq r9, r0, r0, asr lr │ │ │ │ │ │ │ │ 001cb24c : │ │ │ │ str r1, [r0, #120] @ 0x78 │ │ │ │ str r2, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -87187,15 +87187,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 1cb29c │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 1cb2c4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cb290 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -87204,15 +87204,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ subseq lr, r6, r4, asr #5 │ │ │ │ - ldrdeq pc, [r1], #-188 @ 0xffffff44 │ │ │ │ + subeq pc, r1, ip, ror ip @ │ │ │ │ subseq lr, r6, r4, ror r2 │ │ │ │ │ │ │ │ 001cb2f0 : │ │ │ │ ldr r3, [pc, #56] @ 1cb330 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -87257,27 +87257,27 @@ │ │ │ │ b 1cb3a0 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 1cb408 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36ba44 │ │ │ │ + bl 36bae4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ cmp r7, r0 │ │ │ │ bne 1cb394 │ │ │ │ ldr r1, [pc, #108] @ 1cb440 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36a23c │ │ │ │ + bl 36a2dc │ │ │ │ cmp sl, r0 │ │ │ │ bne 1cb394 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -87290,32 +87290,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldrsheq lr, [r6], #-16 │ │ │ │ subseq r1, r6, r4, lsl r5 │ │ │ │ - subeq r2, ip, r0, lsl #16 │ │ │ │ + subeq r2, ip, r0, lsr #17 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq r9, r3, r0, lsr #15 │ │ │ │ - strheq sl, [r1], #-184 @ 0xffffff48 │ │ │ │ - subeq r0, fp, r0, lsl #10 │ │ │ │ + subeq r9, r3, r0, asr #16 │ │ │ │ + subeq sl, r1, r8, asr ip │ │ │ │ + subeq r0, fp, r0, lsr #11 │ │ │ │ │ │ │ │ 001cb444 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bl 21dc54 │ │ │ │ mov r1, r5 │ │ │ │ - bl 360804 │ │ │ │ + bl 3608a4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 1cb4a8 │ │ │ │ mov r1, r6 │ │ │ │ bl 1cb334 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 1cb4e4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -87335,73 +87335,73 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ add r3, r3, #12 │ │ │ │ ldr r2, [pc, #80] @ 1cb528 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a80b8 │ │ │ │ + bl 5a8158 │ │ │ │ b 1cb488 │ │ │ │ ldr r3, [pc, #64] @ 1cb52c │ │ │ │ ldr r2, [pc, #64] @ 1cb530 │ │ │ │ ldr r1, [pc, #64] @ 1cb534 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stm sp, {r2, r5} │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ 1cb538 │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1cb488 │ │ │ │ - strheq r2, [ip], #-104 @ 0xffffff98 │ │ │ │ - subeq r4, r5, r4, asr #25 │ │ │ │ - strheq pc, [r1], #-156 @ 0xffffff64 @ │ │ │ │ + subeq r2, ip, r8, asr r7 │ │ │ │ + subeq r4, r5, r4, ror #26 │ │ │ │ + subeq pc, r1, ip, asr sl @ │ │ │ │ andeq r0, r0, sl, lsl #10 │ │ │ │ - subeq r2, ip, r0, lsl #13 │ │ │ │ - subeq pc, r1, ip, ror #26 │ │ │ │ - subeq pc, r1, r8, lsl #19 │ │ │ │ + subeq r2, ip, r0, lsr #14 │ │ │ │ + subeq pc, r1, ip, lsl #28 │ │ │ │ + subeq pc, r1, r8, lsr #20 │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 001cb53c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #96] @ 1cb5b4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cb598 │ │ │ │ ldr ip, [pc, #68] @ 1cb5b8 │ │ │ │ ldr r2, [pc, #68] @ 1cb5bc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subeq pc, r1, r0, lsl r9 @ │ │ │ │ - strdeq r2, [ip], #-92 @ 0xffffffa4 │ │ │ │ - subeq pc, r1, r0, asr #17 │ │ │ │ + strheq pc, [r1], #-144 @ 0xffffff70 @ │ │ │ │ + @ instruction: 0x004c269c │ │ │ │ + subeq pc, r1, r0, ror #18 │ │ │ │ │ │ │ │ 001cb5c0 : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -87411,62 +87411,62 @@ │ │ │ │ beq 1cb614 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #52] @ 1cb628 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - subeq pc, r1, r4, ror r8 @ │ │ │ │ + subeq pc, r1, r4, lsl r9 @ │ │ │ │ │ │ │ │ 001cb62c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 1cb66c │ │ │ │ ldr r1, [pc, #88] @ 1cb6a4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cb67c │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 1cb6a8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq pc, r1, ip, lsl r8 @ │ │ │ │ - subeq pc, r1, r0, lsl ip @ │ │ │ │ + strheq pc, [r1], #-140 @ 0xffffff74 @ │ │ │ │ + strheq pc, [r1], #-192 @ 0xffffff40 @ │ │ │ │ │ │ │ │ 001cb6ac : │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cb6d4 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ @@ -87484,55 +87484,55 @@ │ │ │ │ ldr r0, [pc, #28] @ 1cb710 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1cb714 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1808 @ 0x710 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r2, ip, r0, lsl #9 │ │ │ │ - @ instruction: 0x0041f79c │ │ │ │ - subeq pc, r1, r8, lsr #15 │ │ │ │ + subeq r2, ip, r0, lsr #10 │ │ │ │ + subeq pc, r1, ip, lsr r8 @ │ │ │ │ + subeq pc, r1, r8, asr #16 │ │ │ │ andeq r0, r0, r2, asr #10 │ │ │ │ │ │ │ │ 001cb718 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #472] @ 1cb908 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cb848 │ │ │ │ ldr r7, [pc, #444] @ 1cb90c │ │ │ │ ldr r2, [pc, #444] @ 1cb910 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cb8d4 │ │ │ │ add r1, r7, #1760 @ 0x6e0 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #384] @ 1cb914 │ │ │ │ ldr r1, [pc, #384] @ 1cb918 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [pc, #368] @ 1cb91c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 1cb8a4 │ │ │ │ ldr r7, [pc, #348] @ 1cb920 │ │ │ │ @@ -87540,24 +87540,24 @@ │ │ │ │ add r7, r7, #16 │ │ │ │ b 1cb7d8 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 1cb8a4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ ldr r2, [pc, #312] @ 1cb924 │ │ │ │ mov r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cb7cc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [r6, #144] @ 0x90 │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne 1cb7cc │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -87570,38 +87570,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 175178 │ │ │ │ ldr r5, [pc, #220] @ 1cb92c │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cb8bc │ │ │ │ ldr r0, [pc, #196] @ 1cb930 │ │ │ │ ldr r2, [pc, #196] @ 1cb934 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ bl 1d8760 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cb8bc │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1772f0 │ │ │ │ ldr r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne 1cb898 │ │ │ │ ldr r0, [r6, #144] @ 0x90 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ b 1cb898 │ │ │ │ ldr r0, [pc, #116] @ 1cb938 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 175178 │ │ │ │ @@ -87610,32 +87610,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 1cb93c │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 175d84 │ │ │ │ mov r0, r3 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b 1cb834 │ │ │ │ - subeq pc, r1, r4, lsr r7 @ │ │ │ │ - subeq r2, ip, r0, lsr #8 │ │ │ │ - subeq pc, r1, r0, ror #13 │ │ │ │ - subeq sl, r1, ip, lsr #15 │ │ │ │ - subeq r9, r3, r8, lsl #7 │ │ │ │ + ldrdeq pc, [r1], #-116 @ 0xffffff8c │ │ │ │ + subeq r2, ip, r0, asr #9 │ │ │ │ + subeq pc, r1, r0, lsl #15 │ │ │ │ + subeq sl, r1, ip, asr #16 │ │ │ │ + subeq r9, r3, r8, lsr #8 │ │ │ │ @ instruction: 0x0056dd94 │ │ │ │ - strheq r2, [ip], #-48 @ 0xffffffd0 │ │ │ │ - subeq pc, r1, r0, asr r6 @ │ │ │ │ - subeq pc, r1, r4, ror sl @ │ │ │ │ - subeq pc, r1, r8, asr #18 │ │ │ │ - subeq r2, ip, r4, lsl #6 │ │ │ │ - subeq pc, r1, r8, asr #11 │ │ │ │ - strdeq pc, [r1], #-144 @ 0xffffff70 │ │ │ │ - strheq r4, [r4], #-20 @ 0xffffffec │ │ │ │ + subeq r2, ip, r0, asr r4 │ │ │ │ + strdeq pc, [r1], #-96 @ 0xffffffa0 │ │ │ │ + subeq pc, r1, r4, lsl fp @ │ │ │ │ + subeq pc, r1, r8, ror #19 │ │ │ │ + subeq r2, ip, r4, lsr #7 │ │ │ │ + subeq pc, r1, r8, ror #12 │ │ │ │ + @ instruction: 0x0041fa90 │ │ │ │ + subeq r4, r4, r4, asr r2 │ │ │ │ │ │ │ │ 001cb940 : │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #20] │ │ │ │ mvneq r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -87647,37 +87647,37 @@ │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r0, #0 │ │ │ │ beq 1cb9b4 │ │ │ │ ldr r5, [pc, #84] @ 1cb9cc │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cb9b4 │ │ │ │ ldr ip, [pc, #64] @ 1cb9d0 │ │ │ │ ldr r2, [pc, #64] @ 1cb9d4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r0, [r0, #148] @ 0x94 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strdeq pc, [r1], #-64 @ 0xffffffc0 │ │ │ │ - subeq r2, ip, r0, ror #3 │ │ │ │ - subeq pc, r1, r4, lsr #9 │ │ │ │ + @ instruction: 0x0041f590 │ │ │ │ + subeq r2, ip, r0, lsl #5 │ │ │ │ + subeq pc, r1, r4, asr #10 │ │ │ │ │ │ │ │ 001cb9d8 : │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 1cba10 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #2 │ │ │ │ beq 1cba28 │ │ │ │ @@ -87869,28 +87869,28 @@ │ │ │ │ b 1cbcc0 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 1cbe3c │ │ │ │ ldr r1, [pc, #728] @ 1cbfa0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cbcb4 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne 1cbcb4 │ │ │ │ ldr r3, [pc, #696] @ 1cbfa4 │ │ │ │ ldr r1, [pc, #696] @ 1cbfa8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 36ba44 │ │ │ │ + bl 36bae4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1cbcb4 │ │ │ │ ldr r3, [pc, #664] @ 1cbfac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1cbe6c │ │ │ │ @@ -87908,28 +87908,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ cmp r7, #0 │ │ │ │ str r8, [r0, #148] @ 0x94 │ │ │ │ str r9, [r4, #120] @ 0x78 │ │ │ │ str sl, [r4, #124] @ 0x7c │ │ │ │ beq 1cbda0 │ │ │ │ ldr r3, [pc, #540] @ 1cbfa4 │ │ │ │ ldr r1, [pc, #560] @ 1cbfbc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 36b148 │ │ │ │ + bl 36b1e8 │ │ │ │ ldr r2, [pc, #536] @ 1cbfc0 │ │ │ │ mov r1, fp │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1856 @ 0x740 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 1c9788 │ │ │ │ @@ -87942,15 +87942,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #484] @ 1cbfc8 │ │ │ │ mov r1, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c14e4 │ │ │ │ + bl 5c1584 │ │ │ │ ldr r2, [pc, #464] @ 1cbfcc │ │ │ │ ldr r3, [pc, #400] @ 1cbf90 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -87969,15 +87969,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1cbeec │ │ │ │ ldr r0, [pc, #376] @ 1cbfd0 │ │ │ │ mov fp, #480 @ 0x1e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 368754 │ │ │ │ + bl 3687f4 │ │ │ │ mov r5, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 1cbd40 │ │ │ │ ldr r3, [pc, #352] @ 1cbfd4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -87996,22 +87996,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 1cbfe0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1cbd20 │ │ │ │ ldr r3, [pc, #240] @ 1cbfe4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1cbe50 │ │ │ │ ldr r3, [pc, #208] @ 1cbfd8 │ │ │ │ @@ -88027,58 +88027,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 1cbfe8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1cbe50 │ │ │ │ ldr r0, [pc, #128] @ 1cbfec │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1cbd20 │ │ │ │ ldr r0, [pc, #112] @ 1cbff0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1cbe50 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r0, r6, r4, lsl #24 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrheq sp, [r6], #-132 @ 0xffffff7c │ │ │ │ subseq r0, r6, r0, ror #23 │ │ │ │ - subeq r1, ip, ip, asr #29 │ │ │ │ - @ instruction: 0x0041f19c │ │ │ │ + subeq r1, ip, ip, ror #30 │ │ │ │ + subeq pc, r1, ip, lsr r2 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq r8, r3, r4, lsr lr │ │ │ │ + ldrdeq r8, [r3], #-228 @ 0xffffff1c │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - subeq r1, ip, r4, lsr #28 │ │ │ │ - subeq pc, r1, r4, ror #1 │ │ │ │ - subeq pc, r1, r8, lsl #2 │ │ │ │ - @ instruction: 0x00438d94 │ │ │ │ - subeq r1, ip, r8, asr #27 │ │ │ │ + subeq r1, ip, r4, asr #29 │ │ │ │ + subeq pc, r1, r4, lsl #3 │ │ │ │ + subeq pc, r1, r8, lsr #3 │ │ │ │ + subeq r8, r3, r4, lsr lr │ │ │ │ + subeq r1, ip, r8, ror #28 │ │ │ │ @ instruction: 0xffffc60c │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ subseq r0, r6, r0, ror sl │ │ │ │ - subeq pc, r1, ip │ │ │ │ + subeq pc, r1, ip, lsr #1 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - ldrdeq pc, [r1], #-60 @ 0xffffffc4 │ │ │ │ + subeq pc, r1, ip, ror r4 @ │ │ │ │ andeq r2, r0, r0, lsl #14 │ │ │ │ - subeq pc, r1, r0, lsr #7 │ │ │ │ - subeq pc, r1, r4, ror r3 @ │ │ │ │ - @ instruction: 0x0041f39c │ │ │ │ + subeq pc, r1, r0, asr #8 │ │ │ │ + subeq pc, r1, r4, lsl r4 @ │ │ │ │ + subeq pc, r1, ip, lsr r4 @ │ │ │ │ │ │ │ │ 001cbff4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #400] @ 1cc19c │ │ │ │ @@ -88107,15 +88107,15 @@ │ │ │ │ ldr r3, [pc, #324] @ 1cc1ac │ │ │ │ ldr r1, [pc, #324] @ 1cc1b0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 36b148 │ │ │ │ + bl 36b1e8 │ │ │ │ ldr r3, [pc, #300] @ 1cc1b4 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1824 @ 0x720 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ @@ -88164,43 +88164,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 1cc1cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1cc060 │ │ │ │ ldr r0, [pc, #68] @ 1cc1d0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1cc060 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r0, r6, r0, ror #16 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r0, r6, r4, lsr r8 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strheq r8, [r3], #-164 @ 0xffffff5c │ │ │ │ - subeq r1, ip, r8, ror #21 │ │ │ │ - strheq r1, [ip], #-168 @ 0xffffff58 │ │ │ │ + subeq r8, r3, r4, asr fp │ │ │ │ + subeq r1, ip, r8, lsl #23 │ │ │ │ + subeq r1, ip, r8, asr fp │ │ │ │ @ instruction: 0x00560798 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - strheq pc, [r1], #-20 @ 0xffffffec @ │ │ │ │ - subeq pc, r1, r4, asr #3 │ │ │ │ + subeq pc, r1, r4, asr r2 @ │ │ │ │ + subeq pc, r1, r4, ror #4 │ │ │ │ │ │ │ │ 001cc1d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ 1cc288 │ │ │ │ @@ -88212,15 +88212,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 1cc210 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 1cc258 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1cc204 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 1cc204 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -88241,15 +88241,15 @@ │ │ │ │ mov r6, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ subseq sp, r6, r4, asr r3 │ │ │ │ - subeq lr, r1, r8, ror #24 │ │ │ │ + subeq lr, r1, r8, lsl #26 │ │ │ │ │ │ │ │ 001cc290 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ @@ -88257,15 +88257,15 @@ │ │ │ │ ldr r1, [pc, #208] @ 1cc380 │ │ │ │ cmp r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldreq r7, [r0, #28] │ │ │ │ movne r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r2 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cc358 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 1cc2f8 │ │ │ │ cmp r7, #0 │ │ │ │ beq 1cc30c │ │ │ │ @@ -88304,18 +88304,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1936 @ 0x790 │ │ │ │ ldr r2, [pc, #28] @ 1cc390 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - strheq lr, [r1], #-180 @ 0xffffff4c │ │ │ │ - subeq r1, ip, ip, lsl #16 │ │ │ │ - subeq lr, r1, r4, lsr #22 │ │ │ │ - strdeq lr, [r1], #-244 @ 0xffffff0c │ │ │ │ + subeq lr, r1, r4, asr ip │ │ │ │ + subeq r1, ip, ip, lsr #17 │ │ │ │ + subeq lr, r1, r4, asr #23 │ │ │ │ + @ instruction: 0x0041f094 │ │ │ │ andeq r0, r0, r2, asr #11 │ │ │ │ │ │ │ │ 001cc394 : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ movne r0, #0 │ │ │ │ @@ -88389,17 +88389,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 1cc4c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1968 @ 0x7b0 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ rsbeq r8, r0, r4, lsl ip │ │ │ │ - ldrdeq r1, [ip], #-96 @ 0xffffffa0 │ │ │ │ - subeq lr, r1, ip, ror #19 │ │ │ │ - ldrdeq lr, [r1], #-232 @ 0xffffff18 │ │ │ │ + subeq r1, ip, r0, ror r7 │ │ │ │ + subeq lr, r1, ip, lsl #21 │ │ │ │ + subeq lr, r1, r8, ror pc │ │ │ │ andeq r0, r0, r5, ror #11 │ │ │ │ │ │ │ │ 001cc4cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -88446,45 +88446,45 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #128] @ 1cc60c │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 1cc610 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a307c │ │ │ │ + bl 5a311c │ │ │ │ cmp r0, #0 │ │ │ │ blt 1cc5e4 │ │ │ │ ldr r3, [pc, #84] @ 1cc614 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, sl │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1cc53c │ │ │ │ cmp r9, #1 │ │ │ │ moveq r0, r3 │ │ │ │ beq 1cc544 │ │ │ │ mov r9, #1 │ │ │ │ b 1cc524 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 1cc5b8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r0, r6, r4, lsl #7 │ │ │ │ - subeq r1, ip, ip, ror r6 │ │ │ │ + subeq r1, ip, ip, lsl r7 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ rsbeq r8, r0, r0, ror fp │ │ │ │ subseq r0, r6, ip, asr #6 │ │ │ │ subseq r0, r6, r0, lsr #6 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strdeq lr, [r1], #-220 @ 0xffffff24 │ │ │ │ + @ instruction: 0x0041ee9c │ │ │ │ strheq r8, [r0], #-168 @ 0xffffff58 @ │ │ │ │ │ │ │ │ 001cc618 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -88543,55 +88543,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #268] @ 1cc814 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 1cc818 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a307c │ │ │ │ + bl 5a311c │ │ │ │ cmp r0, #0 │ │ │ │ blt 1cc79c │ │ │ │ ldr r3, [pc, #224] @ 1cc81c │ │ │ │ ldr r1, [r4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1cc680 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r1, [r4] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r1, [pc, #176] @ 1cc820 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1cc7ac │ │ │ │ ldr r2, [pc, #160] @ 1cc824 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #156] @ 1cc828 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 1cc734 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r1, [pc, #108] @ 1cc82c │ │ │ │ add r1, pc, r1 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cc77c │ │ │ │ ldr r2, [pc, #92] @ 1cc830 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -88608,24 +88608,24 @@ │ │ │ │ subseq r0, r6, r4, lsr r2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r0, r6, r0, lsr #4 │ │ │ │ rsbeq r8, r0, r8, lsl #20 │ │ │ │ ldrsbeq r0, [r6], #-24 @ 0xffffffe8 │ │ │ │ subseq r0, r6, r4, lsr #3 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - subeq lr, r1, r0, lsl #25 │ │ │ │ + subeq lr, r1, r0, lsr #26 │ │ │ │ rsbeq r8, r0, r8, lsr r9 │ │ │ │ - strheq r5, [r9], #-208 @ 0xffffff30 │ │ │ │ - subeq lr, r1, r8, lsr #24 │ │ │ │ - subeq lr, r1, r8, ror ip │ │ │ │ - subeq lr, r1, r8, lsr ip │ │ │ │ - strdeq lr, [r1], #-180 @ 0xffffff4c │ │ │ │ - subeq r1, ip, ip, lsl #7 │ │ │ │ - subeq lr, r1, r8, lsr #13 │ │ │ │ - subeq lr, r1, r4, ror #23 │ │ │ │ + subeq r5, r9, r0, asr lr │ │ │ │ + subeq lr, r1, r8, asr #25 │ │ │ │ + subeq lr, r1, r8, lsl sp │ │ │ │ + ldrdeq lr, [r1], #-200 @ 0xffffff38 │ │ │ │ + @ instruction: 0x0041ec94 │ │ │ │ + subeq r1, ip, ip, lsr #8 │ │ │ │ + subeq lr, r1, r8, asr #14 │ │ │ │ + subeq lr, r1, r4, lsl #25 │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ │ │ │ │ 001cc844 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88662,21 +88662,21 @@ │ │ │ │ add r3, r3, #2016 @ 0x7e0 │ │ │ │ ldr r2, [pc, #44] @ 1cc904 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ rsbeq r8, r0, r0, lsl #16 │ │ │ │ - ldrdeq r1, [ip], #-32 @ 0xffffffe0 │ │ │ │ - subeq lr, r1, r8, ror #11 │ │ │ │ - subeq lr, r1, r4, lsr #22 │ │ │ │ + subeq r1, ip, r0, ror r3 │ │ │ │ + subeq lr, r1, r8, lsl #13 │ │ │ │ + subeq lr, r1, r4, asr #23 │ │ │ │ andeq r0, r0, r4, lsr #12 │ │ │ │ - subeq r1, ip, r8, lsr #5 │ │ │ │ - subeq lr, r1, r0, asr #11 │ │ │ │ - subeq lr, r1, r4, ror fp │ │ │ │ + subeq r1, ip, r8, asr #6 │ │ │ │ + subeq lr, r1, r0, ror #12 │ │ │ │ + subeq lr, r1, r4, lsl ip │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ │ │ │ │ 001cc908 : │ │ │ │ ldr r2, [r0] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 1cc980 │ │ │ │ ldr r3, [pc, #156] @ 1cc9b8 │ │ │ │ @@ -88717,19 +88717,19 @@ │ │ │ │ add r3, r3, #2032 @ 0x7f0 │ │ │ │ ldr r2, [pc, #36] @ 1cc9d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ rsbeq r8, r0, ip, asr r7 │ │ │ │ - subeq lr, r1, ip, lsl fp │ │ │ │ - subeq lr, r1, r0, lsl #22 │ │ │ │ - ldrdeq r1, [ip], #-20 @ 0xffffffec │ │ │ │ - subeq lr, r1, ip, ror #9 │ │ │ │ - subeq lr, r1, r8, lsr #20 │ │ │ │ + strheq lr, [r1], #-188 @ 0xffffff44 │ │ │ │ + subeq lr, r1, r0, lsr #23 │ │ │ │ + subeq r1, ip, r4, ror r2 │ │ │ │ + subeq lr, r1, ip, lsl #11 │ │ │ │ + subeq lr, r1, r8, asr #21 │ │ │ │ andeq r0, r0, r4, lsr r6 │ │ │ │ │ │ │ │ 001cc9d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -88757,30 +88757,30 @@ │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r4, #1 │ │ │ │ mov r8, sp │ │ │ │ b 1cca68 │ │ │ │ ldr r1, [r3] │ │ │ │ mov r0, r6 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ add r4, r4, #1 │ │ │ │ bl 175874 │ │ │ │ cmp r4, #8 │ │ │ │ beq 1ccab4 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne 1cca4c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a307c │ │ │ │ + bl 5a311c │ │ │ │ cmp r0, #0 │ │ │ │ blt 1ccaec │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1cca4c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -88796,27 +88796,27 @@ │ │ │ │ bne 1ccaf8 │ │ │ │ ldr r0, [pc, #64] @ 1ccb20 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 175874 │ │ │ │ ldr r0, [sp] │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 1cca9c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq pc, r5, r0, lsl #29 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq lr, r1, r8, ror sl │ │ │ │ - subeq r4, r6, r8, lsl #19 │ │ │ │ + subeq lr, r1, r8, lsl fp │ │ │ │ + subeq r4, r6, r8, lsr #20 │ │ │ │ subseq pc, r5, r0, asr #28 │ │ │ │ rsbeq r8, r0, r4, asr #12 │ │ │ │ - subeq lr, r1, r0, ror r9 │ │ │ │ + subeq lr, r1, r0, lsl sl │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrheq pc, [r5], #-208 @ 0xffffff30 @ │ │ │ │ - strheq lr, [r1], #-156 @ 0xffffff64 │ │ │ │ + subeq lr, r1, ip, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3472] @ 0xd90 │ │ │ │ ldr ip, [pc, #800] @ 1cce5c │ │ │ │ ldr r3, [pc, #800] @ 1cce60 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -89017,31 +89017,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq pc, r5, r0, lsr sp @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq lr, r1, ip, asr #19 │ │ │ │ + subeq lr, r1, ip, ror #20 │ │ │ │ subseq pc, r5, r0, lsr #25 │ │ │ │ - ldrdeq lr, [r1], #-144 @ 0xffffff70 │ │ │ │ - subeq lr, r1, r0, ror #19 │ │ │ │ + subeq lr, r1, r0, ror sl │ │ │ │ + subeq lr, r1, r0, lsl #21 │ │ │ │ strbvs r6, [lr, #-3918]! @ 0xfffff0b2 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - subeq r2, ip, r4, lsl #14 │ │ │ │ - subeq lr, r1, ip, ror #18 │ │ │ │ + subeq r2, ip, r4, lsr #15 │ │ │ │ + subeq lr, r1, ip, lsl #20 │ │ │ │ ldrsbeq pc, [r5], #-176 @ 0xffffff50 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - subeq r2, ip, ip, lsl #11 │ │ │ │ - @ instruction: 0x0041e798 │ │ │ │ - subeq r2, ip, r0, ror #10 │ │ │ │ - subeq lr, r1, ip, lsl #15 │ │ │ │ - subeq r2, ip, ip, lsr r5 │ │ │ │ - subeq lr, r1, r4, asr #15 │ │ │ │ - subeq lr, r1, ip, asr #15 │ │ │ │ + subeq r2, ip, ip, lsr #12 │ │ │ │ + subeq lr, r1, r8, lsr r8 │ │ │ │ + subeq r2, ip, r0, lsl #12 │ │ │ │ + subeq lr, r1, ip, lsr #16 │ │ │ │ + ldrdeq r2, [ip], #-92 @ 0xffffffa4 │ │ │ │ + subeq lr, r1, r4, ror #16 │ │ │ │ + subeq lr, r1, ip, ror #16 │ │ │ │ │ │ │ │ 001ccea8 : │ │ │ │ ldrh r3, [r0, #2] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #304] @ 1ccfe8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89118,16 +89118,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #46 @ 0x2e │ │ │ │ bl 175574 │ │ │ │ b 1ccf54 │ │ │ │ ldrheq pc, [r5], #-152 @ 0xffffff68 @ │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - subeq lr, r1, r8, lsr #14 │ │ │ │ - subeq lr, r1, r8, asr #14 │ │ │ │ + subeq lr, r1, r8, asr #15 │ │ │ │ + subeq lr, r1, r8, ror #15 │ │ │ │ │ │ │ │ 001ccff8 : │ │ │ │ ldr r0, [pc, #4] @ 1cd004 │ │ │ │ add r0, pc, r0 │ │ │ │ b 1ccb24 │ │ │ │ subseq ip, r6, r8, asr #10 │ │ │ │ │ │ │ │ @@ -89477,17 +89477,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 1cd538 │ │ │ │ ldr r0, [pc, #24] @ 1cd53c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #70 @ 0x46 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r1, ip, r8, lsl #29 │ │ │ │ - strdeq lr, [r1], #-56 @ 0xffffffc8 │ │ │ │ - subeq lr, r1, r0, lsl #8 │ │ │ │ + subeq r1, ip, r8, lsr #30 │ │ │ │ + @ instruction: 0x0041e498 │ │ │ │ + subeq lr, r1, r0, lsr #9 │ │ │ │ │ │ │ │ 001cd540 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cd570 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ blt 1cd558 │ │ │ │ @@ -89507,17 +89507,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1cd5ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r1, ip, ip, lsl lr │ │ │ │ - subeq lr, r1, ip, lsl #7 │ │ │ │ - @ instruction: 0x0041e394 │ │ │ │ + strheq r1, [ip], #-236 @ 0xffffff14 │ │ │ │ + subeq lr, r1, ip, lsr #8 │ │ │ │ + subeq lr, r1, r4, lsr r4 │ │ │ │ │ │ │ │ 001cd5b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -89544,17 +89544,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1cd638 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #88 @ 0x58 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x004c1d90 │ │ │ │ - subeq lr, r1, r0, lsl #6 │ │ │ │ - subeq lr, r1, r8, lsl #6 │ │ │ │ + subeq r1, ip, r0, lsr lr │ │ │ │ + subeq lr, r1, r0, lsr #7 │ │ │ │ + subeq lr, r1, r8, lsr #7 │ │ │ │ │ │ │ │ 001cd63c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cd65c │ │ │ │ ldr r0, [r0, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89570,17 +89570,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1cd698 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r1, ip, r0, lsr sp │ │ │ │ - subeq lr, r1, r0, lsr #5 │ │ │ │ - subeq lr, r1, r8, lsr #5 │ │ │ │ + ldrdeq r1, [ip], #-208 @ 0xffffff30 │ │ │ │ + subeq lr, r1, r0, asr #6 │ │ │ │ + subeq lr, r1, r8, asr #6 │ │ │ │ │ │ │ │ 001cd69c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cd6bc │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89596,17 +89596,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1cd6f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #105 @ 0x69 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - ldrdeq r1, [ip], #-192 @ 0xffffff40 │ │ │ │ - subeq lr, r1, r0, asr #4 │ │ │ │ - subeq lr, r1, r8, asr #4 │ │ │ │ + subeq r1, ip, r0, ror sp │ │ │ │ + subeq lr, r1, r0, ror #5 │ │ │ │ + subeq lr, r1, r8, ror #5 │ │ │ │ │ │ │ │ 001cd6fc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cd71c │ │ │ │ ldr r0, [r0, #12] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89622,17 +89622,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1cd758 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r1, ip, r0, ror ip │ │ │ │ - subeq lr, r1, r0, ror #3 │ │ │ │ - subeq lr, r1, r8, ror #3 │ │ │ │ + subeq r1, ip, r0, lsl sp │ │ │ │ + subeq lr, r1, r0, lsl #5 │ │ │ │ + subeq lr, r1, r8, lsl #5 │ │ │ │ │ │ │ │ 001cd75c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cd77c │ │ │ │ ldr r0, [r0, #16] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89648,17 +89648,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1cd7b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r1, ip, r0, lsl ip │ │ │ │ - subeq lr, r1, r0, lsl #3 │ │ │ │ - subeq lr, r1, r8, lsl #3 │ │ │ │ + strheq r1, [ip], #-192 @ 0xffffff40 │ │ │ │ + subeq lr, r1, r0, lsr #4 │ │ │ │ + subeq lr, r1, r8, lsr #4 │ │ │ │ │ │ │ │ 001cd7bc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cd7d8 │ │ │ │ ldrd r0, [r0, #24] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -89673,17 +89673,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1cd814 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - strheq r1, [ip], #-180 @ 0xffffff4c │ │ │ │ - subeq lr, r1, r4, lsr #2 │ │ │ │ - subeq lr, r1, ip, lsr #2 │ │ │ │ + subeq r1, ip, r4, asr ip │ │ │ │ + subeq lr, r1, r4, asr #3 │ │ │ │ + subeq lr, r1, ip, asr #3 │ │ │ │ │ │ │ │ 001cd818 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cd838 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89699,17 +89699,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1cd874 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #133 @ 0x85 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r1, ip, r4, asr fp │ │ │ │ - subeq lr, r1, r4, asr #1 │ │ │ │ - subeq lr, r1, ip, asr #1 │ │ │ │ + strdeq r1, [ip], #-180 @ 0xffffff4c │ │ │ │ + subeq lr, r1, r4, ror #2 │ │ │ │ + subeq lr, r1, ip, ror #2 │ │ │ │ │ │ │ │ 001cd878 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cd898 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89725,17 +89725,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1cd8d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ mov r2, #140 @ 0x8c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - strdeq r1, [ip], #-164 @ 0xffffff5c │ │ │ │ - subeq lr, r1, r4, rrx │ │ │ │ - subeq lr, r1, ip, rrx │ │ │ │ + @ instruction: 0x004c1b94 │ │ │ │ + subeq lr, r1, r4, lsl #2 │ │ │ │ + subeq lr, r1, ip, lsl #2 │ │ │ │ │ │ │ │ 001cd8d8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cd8f8 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89751,17 +89751,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1cd934 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x004c1a94 │ │ │ │ - subeq lr, r1, r4 │ │ │ │ - subeq lr, r1, ip │ │ │ │ + subeq r1, ip, r4, lsr fp │ │ │ │ + subeq lr, r1, r4, lsr #1 │ │ │ │ + subeq lr, r1, ip, lsr #1 │ │ │ │ │ │ │ │ 001cd938 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cd958 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89777,17 +89777,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1cd994 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r1, ip, r4, lsr sl │ │ │ │ - subeq sp, r1, r4, lsr #31 │ │ │ │ - subeq sp, r1, ip, lsr #31 │ │ │ │ + ldrdeq r1, [ip], #-164 @ 0xffffff5c │ │ │ │ + subeq lr, r1, r4, asr #32 │ │ │ │ + subeq lr, r1, ip, asr #32 │ │ │ │ │ │ │ │ 001cd998 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cd9b8 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89803,17 +89803,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1cd9f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - ldrdeq r1, [ip], #-148 @ 0xffffff6c │ │ │ │ - subeq sp, r1, r4, asr #30 │ │ │ │ - subeq sp, r1, ip, asr #30 │ │ │ │ + subeq r1, ip, r4, ror sl │ │ │ │ + subeq sp, r1, r4, ror #31 │ │ │ │ + subeq sp, r1, ip, ror #31 │ │ │ │ │ │ │ │ 001cd9f8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cda18 │ │ │ │ ldrb r0, [r0, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89829,17 +89829,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1cda54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #312 @ 0x138 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r1, ip, r4, ror r9 │ │ │ │ - subeq sp, r1, r4, ror #29 │ │ │ │ - subeq sp, r1, ip, ror #29 │ │ │ │ + subeq r1, ip, r4, lsl sl │ │ │ │ + subeq sp, r1, r4, lsl #31 │ │ │ │ + subeq sp, r1, ip, lsl #31 │ │ │ │ │ │ │ │ 001cda58 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cda78 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89855,17 +89855,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1cdab4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r1, ip, r4, lsl r9 │ │ │ │ - subeq sp, r1, r4, lsl #29 │ │ │ │ - subeq sp, r1, ip, lsl #29 │ │ │ │ + strheq r1, [ip], #-148 @ 0xffffff6c │ │ │ │ + subeq sp, r1, r4, lsr #30 │ │ │ │ + subeq sp, r1, ip, lsr #30 │ │ │ │ │ │ │ │ 001cdab8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cdad8 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89881,17 +89881,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1cdb14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - strheq r1, [ip], #-132 @ 0xffffff7c │ │ │ │ - subeq sp, r1, r4, lsr #28 │ │ │ │ - subeq sp, r1, ip, lsr #28 │ │ │ │ + subeq r1, ip, r4, asr r9 │ │ │ │ + subeq sp, r1, r4, asr #29 │ │ │ │ + subeq sp, r1, ip, asr #29 │ │ │ │ │ │ │ │ 001cdb18 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cdb38 │ │ │ │ ldrb r0, [r0, #64] @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89907,17 +89907,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1cdb74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r1, ip, r4, asr r8 │ │ │ │ - subeq sp, r1, r4, asr #27 │ │ │ │ - subeq sp, r1, ip, asr #27 │ │ │ │ + strdeq r1, [ip], #-132 @ 0xffffff7c │ │ │ │ + subeq sp, r1, r4, ror #28 │ │ │ │ + subeq sp, r1, ip, ror #28 │ │ │ │ │ │ │ │ 001cdb78 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cdb98 │ │ │ │ ldrb r0, [r0, #65] @ 0x41 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89933,17 +89933,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1cdbd4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #420 @ 0x1a4 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - strdeq r1, [ip], #-116 @ 0xffffff8c │ │ │ │ - subeq sp, r1, r4, ror #26 │ │ │ │ - subeq sp, r1, ip, ror #26 │ │ │ │ + @ instruction: 0x004c1894 │ │ │ │ + subeq sp, r1, r4, lsl #28 │ │ │ │ + subeq sp, r1, ip, lsl #28 │ │ │ │ │ │ │ │ 001cdbd8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cdbfc │ │ │ │ str r1, [r0, #32] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -89960,17 +89960,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1cdc38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x004c1790 │ │ │ │ - subeq sp, r1, r0, lsl #26 │ │ │ │ - subeq sp, r1, r8, lsl #26 │ │ │ │ + subeq r1, ip, r0, lsr r8 │ │ │ │ + subeq sp, r1, r0, lsr #27 │ │ │ │ + subeq sp, r1, r8, lsr #27 │ │ │ │ │ │ │ │ 001cdc3c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cdc60 │ │ │ │ str r1, [r0, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -89987,17 +89987,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1cdc9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #476 @ 0x1dc │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r1, ip, ip, lsr #14 │ │ │ │ - @ instruction: 0x0041dc9c │ │ │ │ - subeq sp, r1, r4, lsr #25 │ │ │ │ + subeq r1, ip, ip, asr #15 │ │ │ │ + subeq sp, r1, ip, lsr sp │ │ │ │ + subeq sp, r1, r4, asr #26 │ │ │ │ │ │ │ │ 001cdca0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cdcc4 │ │ │ │ str r1, [r0, #56] @ 0x38 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -90014,17 +90014,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1cdd00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #504 @ 0x1f8 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r1, ip, r8, asr #13 │ │ │ │ - subeq sp, r1, r8, lsr ip │ │ │ │ - subeq sp, r1, r0, asr #24 │ │ │ │ + subeq r1, ip, r8, ror #14 │ │ │ │ + ldrdeq sp, [r1], #-200 @ 0xffffff38 │ │ │ │ + subeq sp, r1, r0, ror #25 │ │ │ │ │ │ │ │ 001cdd04 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cdd28 │ │ │ │ strb r1, [r0, #65] @ 0x41 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -90041,17 +90041,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1cdd64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #528 @ 0x210 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r1, ip, r4, ror #12 │ │ │ │ - ldrdeq sp, [r1], #-180 @ 0xffffff4c │ │ │ │ - ldrdeq sp, [r1], #-188 @ 0xffffff44 │ │ │ │ + subeq r1, ip, r4, lsl #14 │ │ │ │ + subeq sp, r1, r4, ror ip │ │ │ │ + subeq sp, r1, ip, ror ip │ │ │ │ │ │ │ │ 001cdd68 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cdd8c │ │ │ │ str r1, [r0] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -90068,31 +90068,31 @@ │ │ │ │ ldr r0, [pc, #28] @ 1cddc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r1, ip, r0, lsl #12 │ │ │ │ - subeq sp, r1, r0, ror fp │ │ │ │ - subeq sp, r1, r8, ror fp │ │ │ │ + subeq r1, ip, r0, lsr #13 │ │ │ │ + subeq sp, r1, r0, lsl ip │ │ │ │ + subeq sp, r1, r8, lsl ip │ │ │ │ │ │ │ │ 001cddcc : │ │ │ │ cmp r0, #524 @ 0x20c │ │ │ │ bhi 1cddec │ │ │ │ ldr r3, [pc, #28] @ 1cddf8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #1 │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - subeq r1, ip, r4, lsl r8 │ │ │ │ + strheq r1, [ip], #-132 @ 0xffffff7c │ │ │ │ │ │ │ │ 001cddfc : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 1cde28 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #161 @ 0xa1 │ │ │ │ @@ -90120,30 +90120,30 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 177828 │ │ │ │ - subeq r1, ip, r0, lsr #15 │ │ │ │ + subeq r1, ip, r0, asr #16 │ │ │ │ │ │ │ │ 001cde84 : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi 1cdea8 │ │ │ │ ldr r3, [pc, #32] @ 1cdeb4 │ │ │ │ lsl r0, r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1408 @ 0x580 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - subeq r1, ip, r8, asr r7 │ │ │ │ + strdeq r1, [ip], #-120 @ 0xffffff88 │ │ │ │ │ │ │ │ 001cdeb8 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 1cdf18 │ │ │ │ cmp r3, #0 │ │ │ │ bne 1cdf30 │ │ │ │ @@ -90182,18 +90182,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1904 @ 0x770 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r1, ip, ip, lsl #14 │ │ │ │ - subeq r1, ip, r0, lsr #13 │ │ │ │ - subeq sp, r1, r4, ror #19 │ │ │ │ - strdeq sp, [r1], #-148 @ 0xffffff6c │ │ │ │ + subeq r1, ip, ip, lsr #15 │ │ │ │ + subeq r1, ip, r0, asr #14 │ │ │ │ + subeq sp, r1, r4, lsl #21 │ │ │ │ + @ instruction: 0x0041da94 │ │ │ │ │ │ │ │ 001cdf78 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 1cdfb8 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ cmp r0, #161 @ 0xa1 │ │ │ │ @@ -90249,15 +90249,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 177828 │ │ │ │ - subeq r1, ip, r4, ror #11 │ │ │ │ + subeq r1, ip, r4, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -90365,16 +90365,16 @@ │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx r6 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1ce138 │ │ │ │ ldr r3, [r5] │ │ │ │ b 1ce0e8 │ │ │ │ - subeq pc, pc, ip, lsr r3 @ │ │ │ │ - subeq pc, pc, r8, ror #4 │ │ │ │ + ldrdeq pc, [pc], #-60 @ │ │ │ │ + subeq pc, pc, r8, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ @@ -90445,24 +90445,24 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 1ce36c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq 1ce3a8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 17546c │ │ │ │ cmp r0, #0 │ │ │ │ bne 1ce360 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldrb r3, [r0, r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1ce360 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -90654,15 +90654,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ subseq fp, r6, r8, lsr r0 │ │ │ │ ldr r0, [pc, #4] @ 1ce684 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subseq r8, r4, r8, asr r1 │ │ │ │ ldr r2, [pc, #192] @ 1ce750 │ │ │ │ subs r3, r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ beq 1ce6b0 │ │ │ │ ldr r0, [pc, #176] @ 1ce754 │ │ │ │ @@ -90725,101 +90725,101 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r1, [pc, #248] @ 1ce8a0 │ │ │ │ ldr r3, [pc, #248] @ 1ce8a4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #244] @ 1ce8a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #232] @ 1ce8ac │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 36c154 │ │ │ │ + bl 36c1f4 │ │ │ │ ldr r3, [pc, #220] @ 1ce8b0 │ │ │ │ ldr r2, [pc, #220] @ 1ce8b4 │ │ │ │ ldr r1, [pc, #220] @ 1ce8b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36c154 │ │ │ │ + bl 36c1f4 │ │ │ │ ldr r3, [pc, #200] @ 1ce8bc │ │ │ │ ldr r2, [pc, #200] @ 1ce8c0 │ │ │ │ ldr r1, [pc, #200] @ 1ce8c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36c154 │ │ │ │ + bl 36c1f4 │ │ │ │ ldr r3, [pc, #180] @ 1ce8c8 │ │ │ │ ldr r2, [pc, #180] @ 1ce8cc │ │ │ │ ldr r1, [pc, #180] @ 1ce8d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36c154 │ │ │ │ + bl 36c1f4 │ │ │ │ ldr r3, [pc, #160] @ 1ce8d4 │ │ │ │ ldr r2, [pc, #160] @ 1ce8d8 │ │ │ │ ldr r1, [pc, #160] @ 1ce8dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36c154 │ │ │ │ + bl 36c1f4 │ │ │ │ ldr r3, [pc, #140] @ 1ce8e0 │ │ │ │ ldr r2, [pc, #140] @ 1ce8e4 │ │ │ │ ldr r1, [pc, #140] @ 1ce8e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36c154 │ │ │ │ + bl 36c1f4 │ │ │ │ ldr r3, [pc, #120] @ 1ce8ec │ │ │ │ ldr r2, [pc, #120] @ 1ce8f0 │ │ │ │ ldr r1, [pc, #120] @ 1ce8f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 36c154 │ │ │ │ - subeq lr, pc, r4, lsl #26 │ │ │ │ - strdeq ip, [r1], #-24 @ 0xffffffe8 │ │ │ │ - ldrdeq ip, [r1], #-16 │ │ │ │ + b 36c1f4 │ │ │ │ + subeq lr, pc, r4, lsr #27 │ │ │ │ + @ instruction: 0x0041c298 │ │ │ │ + subeq ip, r1, r0, ror r2 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r8, lsr #24 │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ - subeq lr, r5, r8, ror #28 │ │ │ │ + subeq lr, r5, r8, lsl #30 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - subeq r1, r8, r4, lsr r4 │ │ │ │ + ldrdeq r1, [r8], #-68 @ 0xffffffbc │ │ │ │ andeq r0, r0, r0, lsl #20 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strdeq r9, [fp], #-236 @ 0xffffff14 │ │ │ │ + @ instruction: 0x004b9f9c │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - subeq sp, r1, r4, asr r1 │ │ │ │ + strdeq sp, [r1], #-20 @ 0xffffffec │ │ │ │ andeq r0, r0, r0, lsl #15 │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - subeq sp, r1, r0, asr #2 │ │ │ │ + subeq sp, r1, r0, ror #3 │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ - subeq r7, r2, r8, ror #31 │ │ │ │ + subeq r8, r2, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - subeq sp, r1, ip, lsl #2 │ │ │ │ + subeq sp, r1, ip, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #336] @ 1cea60 │ │ │ │ ldr r5, [pc, #336] @ 1cea64 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -90828,61 +90828,61 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r7, #24 │ │ │ │ add r5, pc, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ mov r2, r5 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1cea18 │ │ │ │ mov r4, r0 │ │ │ │ - bl 3b7ee8 │ │ │ │ + bl 3b7f88 │ │ │ │ ldr r6, [pc, #276] @ 1cea6c │ │ │ │ ldr r5, [pc, #276] @ 1cea70 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r7, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #240] @ 1cea74 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3bf314 │ │ │ │ + bl 3bf3b4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r8 │ │ │ │ add r1, r4, #40 @ 0x28 │ │ │ │ - bl 3b8244 │ │ │ │ + bl 3b82e4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 1ce9f8 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3c00d4 │ │ │ │ + bl 3c0174 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #152] @ 1cea78 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 3bfba0 │ │ │ │ + bl 3bfc40 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -90893,32 +90893,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, r7, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #76] @ 1cea84 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - subeq lr, pc, r8, ror fp @ │ │ │ │ - subeq sp, r1, r0, ror r0 │ │ │ │ - subeq sp, r1, ip, ror r0 │ │ │ │ - subeq sp, r1, ip, ror r0 │ │ │ │ - @ instruction: 0x0041d090 │ │ │ │ - subeq sp, r1, r8, ror r0 │ │ │ │ + subeq lr, pc, r8, lsl ip @ │ │ │ │ + subeq sp, r1, r0, lsl r1 │ │ │ │ + subeq sp, r1, ip, lsl r1 │ │ │ │ + subeq sp, r1, ip, lsl r1 │ │ │ │ + subeq sp, r1, r0, lsr r1 │ │ │ │ + subeq sp, r1, r8, lsl r1 │ │ │ │ andeq r0, r0, r0, lsl #24 │ │ │ │ - subeq lr, r5, ip, lsl #24 │ │ │ │ - @ instruction: 0x0041cf94 │ │ │ │ + subeq lr, r5, ip, lsr #25 │ │ │ │ + subeq sp, r1, r4, lsr r0 │ │ │ │ andeq r0, r0, pc, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 1ceadc │ │ │ │ ldr r2, [pc, #60] @ 1ceae0 │ │ │ │ @@ -90926,100 +90926,100 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrsh r1, [r0, #38] @ 0x26 │ │ │ │ ldr r0, [pc, #24] @ 1ceae8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 175178 │ │ │ │ - subeq lr, pc, r4, ror #19 │ │ │ │ - subeq ip, r1, r4, ror #29 │ │ │ │ - strdeq ip, [r1], #-228 @ 0xffffff1c │ │ │ │ - subeq sl, r6, r4, lsr #32 │ │ │ │ + subeq lr, pc, r4, lsl #21 │ │ │ │ + subeq ip, r1, r4, lsl #31 │ │ │ │ + @ instruction: 0x0041cf94 │ │ │ │ + subeq sl, r6, r4, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 1ceb40 │ │ │ │ ldr r2, [pc, #60] @ 1ceb44 │ │ │ │ ldr r1, [pc, #60] @ 1ceb48 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrsh r1, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #24] @ 1ceb4c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 175178 │ │ │ │ - subeq lr, pc, r0, lsl #19 │ │ │ │ - subeq ip, r1, r0, lsl #29 │ │ │ │ - @ instruction: 0x0041ce90 │ │ │ │ - subeq r9, r6, r0, asr #31 │ │ │ │ + subeq lr, pc, r0, lsr #20 │ │ │ │ + subeq ip, r1, r0, lsr #30 │ │ │ │ + subeq ip, r1, r0, lsr pc │ │ │ │ + subeq sl, r6, r0, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 1ceba4 │ │ │ │ ldr r2, [pc, #60] @ 1ceba8 │ │ │ │ ldr r1, [pc, #60] @ 1cebac │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrsh r1, [r0, #34] @ 0x22 │ │ │ │ ldr r0, [pc, #24] @ 1cebb0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 175178 │ │ │ │ - subeq lr, pc, ip, lsl r9 @ │ │ │ │ - subeq ip, r1, ip, lsl lr │ │ │ │ - subeq ip, r1, ip, lsr #28 │ │ │ │ - subeq r9, r6, ip, asr pc │ │ │ │ + strheq lr, [pc], #-156 @ │ │ │ │ + strheq ip, [r1], #-236 @ 0xffffff14 │ │ │ │ + subeq ip, r1, ip, asr #29 │ │ │ │ + strdeq r9, [r6], #-252 @ 0xffffff04 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 1cec08 │ │ │ │ ldr r2, [pc, #60] @ 1cec0c │ │ │ │ ldr r1, [pc, #60] @ 1cec10 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrsh r1, [r0, #32] │ │ │ │ ldr r0, [pc, #24] @ 1cec14 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 175178 │ │ │ │ - strheq lr, [pc], #-136 @ │ │ │ │ - strheq ip, [r1], #-216 @ 0xffffff28 │ │ │ │ - subeq ip, r1, r8, asr #27 │ │ │ │ - strdeq r9, [r6], #-232 @ 0xffffff18 │ │ │ │ + subeq lr, pc, r8, asr r9 @ │ │ │ │ + subeq ip, r1, r8, asr lr │ │ │ │ + subeq ip, r1, r8, ror #28 │ │ │ │ + @ instruction: 0x00469f98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 1ced24 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #240] @ 1ced28 │ │ │ │ @@ -91035,22 +91035,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 1ced34 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 598844 │ │ │ │ + bl 5988e4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 1cecac │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc 1cecdc │ │ │ │ ldr r1, [pc, #132] @ 1ced38 │ │ │ │ @@ -91060,15 +91060,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 1ced44 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 1ced48 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r2, [pc, #104] @ 1ced4c │ │ │ │ ldr r3, [pc, #68] @ 1ced2c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -91079,23 +91079,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq lr, pc, r4, asr r8 @ │ │ │ │ + strdeq lr, [pc], #-132 @ │ │ │ │ subseq sp, r5, r4, lsr #24 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq ip, r1, r8, lsr sp │ │ │ │ - subeq ip, r1, r8, lsr #26 │ │ │ │ - subeq ip, r1, r4, asr sp │ │ │ │ + ldrdeq ip, [r1], #-216 @ 0xffffff28 │ │ │ │ + subeq ip, r1, r8, asr #27 │ │ │ │ + strdeq ip, [r1], #-212 @ 0xffffff2c │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - subeq lr, pc, r4, asr #15 │ │ │ │ - subeq ip, r1, r0, asr #25 │ │ │ │ + subeq lr, pc, r4, ror #16 │ │ │ │ + subeq ip, r1, r0, ror #26 │ │ │ │ andeq r0, r0, r3, asr r2 │ │ │ │ subseq sp, r5, r8, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 1cee5c │ │ │ │ @@ -91113,22 +91113,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 1cee6c │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 598844 │ │ │ │ + bl 5988e4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 1cede4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc 1cee14 │ │ │ │ ldr r1, [pc, #132] @ 1cee70 │ │ │ │ @@ -91138,15 +91138,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 1cee7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 1cee80 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r2, [pc, #104] @ 1cee84 │ │ │ │ ldr r3, [pc, #68] @ 1cee64 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -91157,23 +91157,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq lr, pc, ip, lsl r7 @ │ │ │ │ + strheq lr, [pc], #-124 @ │ │ │ │ subseq sp, r5, ip, ror #21 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq ip, r1, r0, lsl #24 │ │ │ │ - strdeq ip, [r1], #-176 @ 0xffffff50 │ │ │ │ - subeq ip, r1, ip, asr #24 │ │ │ │ + subeq ip, r1, r0, lsr #25 │ │ │ │ + @ instruction: 0x0041cc90 │ │ │ │ + subeq ip, r1, ip, ror #25 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - subeq lr, pc, ip, lsl #13 │ │ │ │ - subeq ip, r1, r8, lsl #23 │ │ │ │ + subeq lr, pc, ip, lsr #14 │ │ │ │ + subeq ip, r1, r8, lsr #24 │ │ │ │ muleq r0, r5, r2 │ │ │ │ subseq sp, r5, r0, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 1cef94 │ │ │ │ @@ -91191,22 +91191,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 1cefa4 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 598844 │ │ │ │ + bl 5988e4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 1cef1c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc 1cef4c │ │ │ │ ldr r1, [pc, #132] @ 1cefa8 │ │ │ │ @@ -91216,15 +91216,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 1cefb4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 1cefb8 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r2, [pc, #104] @ 1cefbc │ │ │ │ ldr r3, [pc, #68] @ 1cef9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -91235,23 +91235,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq lr, pc, r4, ror #11 │ │ │ │ + subeq lr, pc, r4, lsl #13 │ │ │ │ ldrheq sp, [r5], #-148 @ 0xffffff6c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq ip, r1, r8, asr #21 │ │ │ │ - strheq ip, [r1], #-168 @ 0xffffff58 │ │ │ │ - subeq ip, r1, r4, asr #22 │ │ │ │ + subeq ip, r1, r8, ror #22 │ │ │ │ + subeq ip, r1, r8, asr fp │ │ │ │ + subeq ip, r1, r4, ror #23 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - subeq lr, pc, r4, asr r5 @ │ │ │ │ - subeq ip, r1, r0, asr sl │ │ │ │ + strdeq lr, [pc], #-84 @ │ │ │ │ + strdeq ip, [r1], #-160 @ 0xffffff60 │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ subseq sp, r5, r8, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 1cf0cc │ │ │ │ @@ -91269,22 +91269,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 1cf0dc │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 598844 │ │ │ │ + bl 5988e4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 1cf054 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc 1cf084 │ │ │ │ ldr r1, [pc, #132] @ 1cf0e0 │ │ │ │ @@ -91294,15 +91294,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 1cf0ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 1cf0f0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r2, [pc, #104] @ 1cf0f4 │ │ │ │ ldr r3, [pc, #68] @ 1cf0d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -91313,23 +91313,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq lr, pc, ip, lsr #9 │ │ │ │ + subeq lr, pc, ip, asr #10 │ │ │ │ subseq sp, r5, ip, ror r8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x0041c990 │ │ │ │ - subeq ip, r1, r0, lsl #19 │ │ │ │ - subeq ip, r1, r8, lsr sl │ │ │ │ + subeq ip, r1, r0, lsr sl │ │ │ │ + subeq ip, r1, r0, lsr #20 │ │ │ │ + ldrdeq ip, [r1], #-168 @ 0xffffff58 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - subeq lr, pc, ip, lsl r4 @ │ │ │ │ - subeq ip, r1, r8, lsl r9 │ │ │ │ + strheq lr, [pc], #-76 @ │ │ │ │ + strheq ip, [r1], #-152 @ 0xffffff68 │ │ │ │ andeq r0, r0, r9, ror #4 │ │ │ │ subseq sp, r5, r0, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 1cf144 │ │ │ │ @@ -91338,66 +91338,66 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1772f0 │ │ │ │ - subeq lr, pc, r4, ror r3 @ │ │ │ │ - subeq ip, r1, r4, ror r8 │ │ │ │ - subeq ip, r1, r4, lsl #17 │ │ │ │ + subeq lr, pc, r4, lsl r4 @ │ │ │ │ + subeq ip, r1, r4, lsl r9 │ │ │ │ + subeq ip, r1, r4, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 1cf19c │ │ │ │ ldr r2, [pc, #52] @ 1cf1a0 │ │ │ │ ldr r1, [pc, #52] @ 1cf1a4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1772f0 │ │ │ │ - subeq lr, pc, ip, lsl r3 @ │ │ │ │ - subeq ip, r1, ip, lsl r8 │ │ │ │ - subeq ip, r1, ip, lsr #16 │ │ │ │ + strheq lr, [pc], #-60 @ │ │ │ │ + strheq ip, [r1], #-140 @ 0xffffff74 │ │ │ │ + subeq ip, r1, ip, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 1cf1f4 │ │ │ │ ldr r2, [pc, #52] @ 1cf1f8 │ │ │ │ ldr r1, [pc, #52] @ 1cf1fc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1772f0 │ │ │ │ - subeq lr, pc, r4, asr #5 │ │ │ │ - subeq ip, r1, r4, asr #15 │ │ │ │ - ldrdeq ip, [r1], #-116 @ 0xffffff8c │ │ │ │ + subeq lr, pc, r4, ror #6 │ │ │ │ + subeq ip, r1, r4, ror #16 │ │ │ │ + subeq ip, r1, r4, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 1cf278 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 1cf27c │ │ │ │ @@ -91405,32 +91405,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ bl 1753dc │ │ │ │ mov r0, r5 │ │ │ │ bl 1772f0 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subeq lr, pc, r8, ror #4 │ │ │ │ - subeq ip, r1, r8, ror #14 │ │ │ │ - subeq ip, r1, r8, ror r7 │ │ │ │ + subeq lr, pc, r8, lsl #6 │ │ │ │ + subeq ip, r1, r8, lsl #16 │ │ │ │ + subeq ip, r1, r8, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 1cf2fc │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 1cf300 │ │ │ │ @@ -91438,47 +91438,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 1753dc │ │ │ │ mov r0, r5 │ │ │ │ bl 1772f0 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subeq lr, pc, r4, ror #3 │ │ │ │ - subeq ip, r1, r4, ror #13 │ │ │ │ - strdeq ip, [r1], #-100 @ 0xffffff9c │ │ │ │ + subeq lr, pc, r4, lsl #5 │ │ │ │ + subeq ip, r1, r4, lsl #15 │ │ │ │ + @ instruction: 0x0041c794 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #168] @ 1cf3c8 │ │ │ │ ldr r2, [pc, #168] @ 1cf3cc │ │ │ │ ldr r1, [pc, #168] @ 1cf3d0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 1cf3b8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cf398 │ │ │ │ @@ -91487,37 +91487,37 @@ │ │ │ │ ldr r1, [pc, #108] @ 1cf3dc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3bf9ac │ │ │ │ + bl 3bfa4c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 1753dc │ │ │ │ bl 1756e8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b 1cf354 │ │ │ │ - subeq lr, pc, r4, ror #2 │ │ │ │ - subeq ip, r1, r4, ror #12 │ │ │ │ - subeq ip, r1, r4, ror r6 │ │ │ │ - subeq lr, pc, ip, lsl r1 @ │ │ │ │ - subeq ip, r1, r0, ror #12 │ │ │ │ - subeq ip, r1, r4, ror r6 │ │ │ │ + subeq lr, pc, r4, lsl #4 │ │ │ │ + subeq ip, r1, r4, lsl #14 │ │ │ │ + subeq ip, r1, r4, lsl r7 │ │ │ │ + strheq lr, [pc], #-28 @ │ │ │ │ + subeq ip, r1, r0, lsl #14 │ │ │ │ + subeq ip, r1, r4, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 1cf4a4 │ │ │ │ ldr r6, [pc, #172] @ 1cf4a8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -91527,15 +91527,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1cf464 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1772f0 │ │ │ │ str r0, [r4, #28] │ │ │ │ @@ -91550,27 +91550,27 @@ │ │ │ │ ldr ip, [pc, #68] @ 1cf4b0 │ │ │ │ ldr r2, [pc, #68] @ 1cf4b4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #184 @ 0xb8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x004fe090 │ │ │ │ - subeq ip, r1, r8, lsl #11 │ │ │ │ - subeq ip, r1, ip, lsl #11 │ │ │ │ - subeq ip, r1, r8, asr r6 │ │ │ │ + subeq lr, pc, r0, lsr r1 @ │ │ │ │ + subeq ip, r1, r8, lsr #12 │ │ │ │ + subeq ip, r1, ip, lsr #12 │ │ │ │ + strdeq ip, [r1], #-104 @ 0xffffff98 │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #236] @ 1cf5bc │ │ │ │ ldr r2, [pc, #236] @ 1cf5c0 │ │ │ │ @@ -91578,15 +91578,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r5, [pc, #204] @ 1cf5c8 │ │ │ │ ldr r3, [pc, #204] @ 1cf5cc │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -91629,22 +91629,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 1d2618 │ │ │ │ str r0, [r6] │ │ │ │ b 1cf528 │ │ │ │ - strheq sp, [pc], #-244 @ │ │ │ │ - subeq ip, r1, ip, lsr #9 │ │ │ │ - subeq ip, r1, r8, asr #9 │ │ │ │ + subeq lr, pc, r4, asr r0 @ │ │ │ │ + subeq ip, r1, ip, asr #10 │ │ │ │ + subeq ip, r1, r8, ror #10 │ │ │ │ subseq sp, r5, r0, ror r3 │ │ │ │ andeq r2, r0, r4, ror #8 │ │ │ │ rsbeq r5, r0, ip, lsl #23 │ │ │ │ - subeq ip, r1, r0, lsr #11 │ │ │ │ - subeq ip, r1, ip, lsl #11 │ │ │ │ + subeq ip, r1, r0, asr #12 │ │ │ │ + subeq ip, r1, ip, lsr #12 │ │ │ │ ldrteq r0, [r8], #-1920 @ 0xfffff880 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ ldrsbeq r7, [r4], #-40 @ 0xffffffd8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3656] @ 0xe48 │ │ │ │ @@ -91672,19 +91672,19 @@ │ │ │ │ bl 176c18 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ ldr r0, [r4, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 3bf758 │ │ │ │ + bl 3bf7f8 │ │ │ │ cmp r0, r9 │ │ │ │ blt 1cf6a4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ @@ -91711,19 +91711,19 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #29 │ │ │ │ str r5, [sp] │ │ │ │ add r7, r4, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3bf758 │ │ │ │ + bl 3bf7f8 │ │ │ │ cmp r0, r9 │ │ │ │ blt 1cf6a4 │ │ │ │ ldr r8, [sp, #8] │ │ │ │ cmp r8, #6 │ │ │ │ bhi 1cf7c4 │ │ │ │ ldr r2, [pc, #1612] @ 1cfd80 │ │ │ │ ldrb r0, [r7] │ │ │ │ @@ -91828,19 +91828,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3bf840 │ │ │ │ + bl 3bf8e0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 1cf6a4 │ │ │ │ mov r0, #1 │ │ │ │ b 1cf6b0 │ │ │ │ cmp r2, #0 │ │ │ │ ble 1cf6a4 │ │ │ │ ldrb r3, [r4, #72] @ 0x48 │ │ │ │ @@ -92122,32 +92122,32 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ asr r3, r3, #16 │ │ │ │ b 1cfb5c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq sp, r5, r4, ror #4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq sp, pc, ip, ror #28 │ │ │ │ - subeq ip, r1, r4, lsr #7 │ │ │ │ - strheq ip, [r1], #-56 @ 0xffffffc8 │ │ │ │ + subeq sp, pc, ip, lsl #30 │ │ │ │ + subeq ip, r1, r4, asr #8 │ │ │ │ + subeq ip, r1, r8, asr r4 │ │ │ │ ldrheq sp, [r5], #-20 @ 0xffffffec │ │ │ │ subseq r7, r4, r0, lsr #1 │ │ │ │ - subeq sp, pc, r4, lsl #25 │ │ │ │ - subeq ip, r1, r8, lsr #6 │ │ │ │ - subeq ip, r1, r0, asr #5 │ │ │ │ + subeq sp, pc, r4, lsr #26 │ │ │ │ + subeq ip, r1, r8, asr #7 │ │ │ │ + subeq ip, r1, r0, ror #6 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ - subeq sp, pc, ip, asr #23 │ │ │ │ - subeq ip, r1, ip, lsl #2 │ │ │ │ - subeq ip, r1, r0, lsr #2 │ │ │ │ - subeq sp, pc, r6, asr #22 │ │ │ │ - strheq ip, [r1], #-24 @ 0xffffffe8 │ │ │ │ - subeq ip, r1, ip, lsl #3 │ │ │ │ - subeq sp, pc, r8, lsr sl @ │ │ │ │ - subeq sp, pc, r0, lsl #20 │ │ │ │ - subeq ip, r1, r4, lsl r0 │ │ │ │ + subeq sp, pc, ip, ror #24 │ │ │ │ + subeq ip, r1, ip, lsr #3 │ │ │ │ + subeq ip, r1, r0, asr #3 │ │ │ │ + subeq sp, pc, r6, ror #23 │ │ │ │ + subeq ip, r1, r8, asr r2 │ │ │ │ + subeq ip, r1, ip, lsr #4 │ │ │ │ + ldrdeq sp, [pc], #-168 @ │ │ │ │ + subeq sp, pc, r0, lsr #21 │ │ │ │ + strheq ip, [r1], #-4 │ │ │ │ ldr r3, [pc, #172] @ 1cfe6c │ │ │ │ ldr ip, [pc, r3] │ │ │ │ cmp ip, #0 │ │ │ │ beq 1cfe54 │ │ │ │ mov r2, ip │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ b 1cfde0 │ │ │ │ @@ -92216,15 +92216,15 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r2] │ │ │ │ add r2, r0, #20 │ │ │ │ ldr r0, [pc, #44] @ 1cff08 │ │ │ │ str r2, [r3, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5aa764 │ │ │ │ + bl 5aa804 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -92255,15 +92255,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 1cff8c │ │ │ │ ldr r0, [pc, #44] @ 1cff90 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2] │ │ │ │ - b 5aa764 │ │ │ │ + b 5aa804 │ │ │ │ ldr r0, [pc, #20] @ 1cff94 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r0, #4] │ │ │ │ b 1cff28 │ │ │ │ subseq r9, r6, r0, asr #14 │ │ │ │ subseq r9, r6, r0, lsl r7 │ │ │ │ rsbeq r5, r0, r4, asr #2 │ │ │ │ @@ -92284,15 +92284,15 @@ │ │ │ │ add ip, r0, #20 │ │ │ │ str r1, [r0, #20] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3] │ │ │ │ ldr r0, [pc, #28] @ 1cfff8 │ │ │ │ str ip, [r2, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5aa764 │ │ │ │ + b 5aa804 │ │ │ │ ldr r2, [pc, #16] @ 1cfffc │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r2, #4] │ │ │ │ b 1cffb0 │ │ │ │ ldrheq r9, [r6], #-104 @ 0xffffff98 │ │ │ │ rsbeq r5, r0, ip, asr #1 │ │ │ │ subseq r9, r6, r8, lsl #13 │ │ │ │ @@ -92313,15 +92313,15 @@ │ │ │ │ str r4, [r0, #24] │ │ │ │ str r4, [r0, #20] │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [pc, #28] @ 1d0060 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5aa764 │ │ │ │ + b 5aa804 │ │ │ │ ldr r1, [pc, #12] @ 1d0064 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r1, #4] │ │ │ │ b 1d0028 │ │ │ │ rsbeq r5, r0, r4, rrx │ │ │ │ subseq r9, r6, ip, lsl r6 │ │ │ │ │ │ │ │ @@ -92348,15 +92348,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 1cb444 │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ streq r0, [r5, #16] │ │ │ │ beq 1d00d4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r2, [pc, #72] @ 1d0124 │ │ │ │ ldr r3, [pc, #64] @ 1d0120 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -92406,15 +92406,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r3, [pc, #1508] @ 1d0784 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #1484] @ 1d0788 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 1d062c │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -92457,15 +92457,15 @@ │ │ │ │ cmp r8, #1 │ │ │ │ bne 1d01d0 │ │ │ │ ldr r3, [pc, #1312] @ 1d0790 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #1280] @ 1d0788 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 1d01cc │ │ │ │ ldr r3, [pc, #1268] @ 1d0794 │ │ │ │ @@ -92487,32 +92487,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 1d07a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r5] │ │ │ │ b 1d01d0 │ │ │ │ ldr r3, [pc, #1148] @ 1d07a4 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #1092] @ 1d0788 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 1d01cc │ │ │ │ ldr r3, [pc, #1100] @ 1d07a8 │ │ │ │ @@ -92534,32 +92534,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #988] @ 1d07ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r5] │ │ │ │ b 1d01d0 │ │ │ │ ldr r3, [pc, #928] @ 1d0784 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #904] @ 1d0788 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 1d01cc │ │ │ │ ldr r3, [pc, #920] @ 1d07b0 │ │ │ │ @@ -92581,32 +92581,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 1d07b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r5] │ │ │ │ b 1d01d0 │ │ │ │ ldr r3, [pc, #740] @ 1d0784 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #716] @ 1d0788 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 1d01cc │ │ │ │ ldr r3, [pc, #740] @ 1d07b8 │ │ │ │ @@ -92628,33 +92628,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 1d07bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r5] │ │ │ │ b 1d01d0 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ bl 1cde84 │ │ │ │ ldr r3, [pc, #556] @ 1d0790 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r2, [pc, #524] @ 1d0788 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 1d01cc │ │ │ │ ldr r2, [pc, #556] @ 1d07c0 │ │ │ │ @@ -92679,26 +92679,26 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 1d07c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r5] │ │ │ │ b 1d01d0 │ │ │ │ ldr r3, [pc, #404] @ 1d07c8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1d01cc │ │ │ │ @@ -92716,102 +92716,102 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 1d07cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r5] │ │ │ │ b 1d01d0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #272] @ 1d07d0 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r5] │ │ │ │ b 1d01d0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #244] @ 1d07d4 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r5] │ │ │ │ b 1d01d0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #216] @ 1d07d8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1d01cc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ 1d07dc │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r5] │ │ │ │ b 1d01d0 │ │ │ │ ldr r0, [pc, #168] @ 1d07e0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r5] │ │ │ │ b 1d01d0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #136] @ 1d07e4 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r5] │ │ │ │ b 1d01d0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq ip, r5, ip, lsr #14 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq ip, r5, r8, lsl r7 │ │ │ │ - subeq sp, pc, r8, ror #7 │ │ │ │ + subeq sp, pc, r8, lsl #9 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq ip, r5, ip, asr r6 │ │ │ │ andeq r2, r0, ip, lsl #9 │ │ │ │ andeq r3, r0, r8, lsl r5 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq sp, r1, r0, lsl #9 │ │ │ │ + subeq sp, r1, r0, lsr #10 │ │ │ │ andeq r2, r0, r4, lsl sp │ │ │ │ @ instruction: 0x00000fbc │ │ │ │ - subeq sp, r1, r0, asr #8 │ │ │ │ + subeq sp, r1, r0, ror #9 │ │ │ │ andeq r2, r0, r0, ror #7 │ │ │ │ - subeq sp, r1, ip, ror #7 │ │ │ │ + subeq sp, r1, ip, lsl #9 │ │ │ │ andeq r1, r0, r0, ror r9 │ │ │ │ - @ instruction: 0x0041d394 │ │ │ │ + subeq sp, r1, r4, lsr r4 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - subeq sp, r1, r8, ror #1 │ │ │ │ + subeq sp, r1, r8, lsl #3 │ │ │ │ andeq r3, r0, ip │ │ │ │ - subeq sp, r1, r0, lsr #5 │ │ │ │ - subeq sp, r1, r0, asr r2 │ │ │ │ + subeq sp, r1, r0, asr #6 │ │ │ │ + strdeq sp, [r1], #-32 @ 0xffffffe0 │ │ │ │ + subeq sp, r1, r8, ror #4 │ │ │ │ + subeq sp, r1, ip, lsl r3 │ │ │ │ subeq sp, r1, r8, asr #3 │ │ │ │ - subeq sp, r1, ip, ror r2 │ │ │ │ - subeq sp, r1, r8, lsr #2 │ │ │ │ - subeq sp, r1, r4, lsl r0 │ │ │ │ - subeq sp, r1, r4, ror r0 │ │ │ │ + strheq sp, [r1], #-4 │ │ │ │ + subeq sp, r1, r4, lsl r1 │ │ │ │ │ │ │ │ 001d07e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -92849,17 +92849,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 1d0898 │ │ │ │ ldr r0, [pc, #24] @ 1d089c │ │ │ │ ldr r2, [pc, #24] @ 1d08a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq ip, pc, ip, ror #25 │ │ │ │ - subeq sp, r1, r8, lsr #2 │ │ │ │ - subeq sp, r1, r0, lsr r1 │ │ │ │ + subeq ip, pc, ip, lsl #27 │ │ │ │ + subeq sp, r1, r8, asr #3 │ │ │ │ + ldrdeq sp, [r1], #-16 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -92895,30 +92895,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq 1d0978 │ │ │ │ cmp r0, #3 │ │ │ │ beq 1d09f4 │ │ │ │ cmp r0, #1 │ │ │ │ bne 1d098c │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #292] @ 1d0a7c │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 5c19d8 │ │ │ │ + b 5c1a78 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ bl 1d07e8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 5768b8 │ │ │ │ + bl 576958 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #24] │ │ │ │ streq r2, [r5, #4] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ @@ -92972,20 +92972,20 @@ │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 175118 │ │ │ │ strheq r4, [r0], #-116 @ 0xffffff8c @ │ │ │ │ rsbeq r4, r0, r0, lsl #15 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - subeq ip, pc, r4, asr #22 │ │ │ │ - subeq ip, r1, r8, ror #31 │ │ │ │ - subeq ip, r1, ip, ror pc │ │ │ │ - subeq ip, pc, ip, lsl fp @ │ │ │ │ - ldrdeq ip, [r1], #-248 @ 0xffffff08 │ │ │ │ - subeq ip, r1, r4, asr pc │ │ │ │ + subeq ip, pc, r4, ror #23 │ │ │ │ + subeq sp, r1, r8, lsl #1 │ │ │ │ + subeq sp, r1, ip, lsl r0 │ │ │ │ + strheq ip, [pc], #-188 @ │ │ │ │ + subeq sp, r1, r8, ror r0 │ │ │ │ + strdeq ip, [r1], #-244 @ 0xffffff0c │ │ │ │ │ │ │ │ 001d0a98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #328] @ 1d0bf8 │ │ │ │ @@ -93055,38 +93055,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 1d0c1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1d0ae4 │ │ │ │ ldr r0, [pc, #52] @ 1d0c20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1d0ae4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrheq fp, [r5], #-220 @ 0xffffff24 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq fp, r5, r8, lsr #27 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r8, r6, r8, lsl #23 │ │ │ │ subseq fp, r5, r8, lsr sp │ │ │ │ andeq r1, r0, r4, ror r1 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq ip, r1, r0, lsl #29 │ │ │ │ - @ instruction: 0x0041ce90 │ │ │ │ + subeq ip, r1, r0, lsr #30 │ │ │ │ + subeq ip, r1, r0, lsr pc │ │ │ │ │ │ │ │ 001d0c24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 276138 │ │ │ │ @@ -93174,15 +93174,15 @@ │ │ │ │ mov r0, #12 │ │ │ │ bl 275e0c │ │ │ │ cmp r0, #0 │ │ │ │ beq 1d0d88 │ │ │ │ bl 2f4838 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 5768b8 │ │ │ │ + b 576958 │ │ │ │ subseq r8, r6, r8, asr #19 │ │ │ │ rsbeq r4, r0, r8, ror #7 │ │ │ │ │ │ │ │ 001d0d9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -93231,27 +93231,27 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 1d0e30 │ │ │ │ ldr r3, [pc, #380] @ 1d0fdc │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #360] @ 1d0fe0 │ │ │ │ ldr ip, [pc, #360] @ 1d0fe4 │ │ │ │ ldr r1, [pc, #360] @ 1d0fe8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, sl │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r2, [pc, #324] @ 1d0fec │ │ │ │ ldr r3, [pc, #296] @ 1d0fd4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -93274,27 +93274,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1d0ea0 │ │ │ │ bl 276138 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1d0f3c │ │ │ │ mov r0, #12 │ │ │ │ bl 275e0c │ │ │ │ cmp r0, #0 │ │ │ │ beq 1d0ea0 │ │ │ │ bl 2f4838 │ │ │ │ b 1d0ea0 │ │ │ │ mov r0, sl │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ b 1d0ea0 │ │ │ │ mov r7, #1 │ │ │ │ b 1d0f70 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 1d07e8 │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -93324,21 +93324,21 @@ │ │ │ │ bl 1d0c64 │ │ │ │ b 1d0f64 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrheq fp, [r5], #-168 @ 0xffffff58 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x0055ba94 │ │ │ │ andeq r3, r0, r4, lsl r4 │ │ │ │ - strdeq ip, [pc], #-100 @ │ │ │ │ - subeq ip, r1, ip, lsl ip │ │ │ │ - subeq ip, r1, ip, lsr #22 │ │ │ │ + @ instruction: 0x004fc794 │ │ │ │ + strheq ip, [r1], #-204 @ 0xffffff34 │ │ │ │ + subeq ip, r1, ip, asr #23 │ │ │ │ subseq fp, r5, r4, asr #19 │ │ │ │ - subeq ip, pc, r0, ror r6 @ │ │ │ │ - @ instruction: 0x0041cb90 │ │ │ │ - subeq ip, r1, ip, lsr #21 │ │ │ │ + subeq ip, pc, r0, lsl r7 @ │ │ │ │ + subeq ip, r1, r0, lsr ip │ │ │ │ + subeq ip, r1, ip, asr #22 │ │ │ │ │ │ │ │ 001d0ffc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -93431,41 +93431,41 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #12 │ │ │ │ bl 275e0c │ │ │ │ cmp r0, #0 │ │ │ │ bne 1d10b0 │ │ │ │ b 1d113c │ │ │ │ ldr r4, [r6, #4] │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #116] @ 1d11f4 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ ldr ip, [r6, #8] │ │ │ │ mov r2, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 5c19d8 │ │ │ │ + b 5c1a78 │ │ │ │ mov r0, #32 │ │ │ │ bl 175100 │ │ │ │ ldr r3, [pc, #68] @ 1d11f8 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ 1d11fc │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [pc, #24] @ 1d11f4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c14e4 │ │ │ │ + bl 5c1584 │ │ │ │ str r7, [r5, #8] │ │ │ │ b 1d10c4 │ │ │ │ strdeq r3, [r0], #-244 @ 0xffffff0c @ │ │ │ │ rsbeq r3, r0, r0, ror #31 │ │ │ │ subseq r8, r6, ip, ror r5 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ ldrheq r8, [r6], #-76 @ 0xffffffb4 │ │ │ │ @@ -93634,15 +93634,15 @@ │ │ │ │ subs ip, r0, r1 │ │ │ │ mul lr, ip, lr │ │ │ │ asr r5, r1, #31 │ │ │ │ rsc r5, r5, r0, asr #31 │ │ │ │ umull r0, r1, ip, r6 │ │ │ │ mla lr, r6, r5, lr │ │ │ │ add r1, lr, r1 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ add r0, r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsr r3, lr, #31 │ │ │ │ @@ -93741,15 +93741,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #3 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -93894,15 +93894,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ @@ -93946,19 +93946,19 @@ │ │ │ │ @ instruction: 0x0055af9c │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ │ │ │ │ 001d192c : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 1d193c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5aa6f8 │ │ │ │ + b 5aa798 │ │ │ │ rsbeq r3, r0, r4, ror r7 │ │ │ │ │ │ │ │ 001d1940 : │ │ │ │ - b 5aa728 │ │ │ │ + b 5aa7c8 │ │ │ │ │ │ │ │ 001d1944 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #188] @ 1d1a18 │ │ │ │ @@ -94036,15 +94036,15 @@ │ │ │ │ tst r0, #12 │ │ │ │ beq 1d1aa8 │ │ │ │ mov r0, r3 │ │ │ │ bl 1cff0c │ │ │ │ ldr r0, [pc, #148] @ 1d1b18 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5aa764 │ │ │ │ + bl 5aa804 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -94055,39 +94055,39 @@ │ │ │ │ ldr r1, [pc, #100] @ 1d1b24 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #92] @ 1d1b28 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, #0 │ │ │ │ b 1d1a90 │ │ │ │ ldr r3, [pc, #68] @ 1d1b2c │ │ │ │ ldr lr, [pc, #68] @ 1d1b30 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ 1d1b34 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ 1d1b38 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1d1ad8 │ │ │ │ subseq r7, r6, ip, lsr ip │ │ │ │ rsbeq r3, r0, r4, lsr #12 │ │ │ │ - strheq fp, [pc], #-164 @ │ │ │ │ - subeq ip, r1, r8, lsr #32 │ │ │ │ - subeq fp, r1, r4, ror #29 │ │ │ │ + subeq fp, pc, r4, asr fp @ │ │ │ │ + subeq ip, r1, r8, asr #1 │ │ │ │ + subeq fp, r1, r4, lsl #31 │ │ │ │ andeq r0, r0, fp, asr r2 │ │ │ │ - subeq fp, pc, ip, ror sl @ │ │ │ │ - ldrdeq fp, [r1], #-248 @ 0xffffff08 │ │ │ │ - strheq fp, [r1], #-224 @ 0xffffff20 │ │ │ │ + subeq fp, pc, ip, lsl fp @ │ │ │ │ + subeq ip, r1, r8, ror r0 │ │ │ │ + subeq fp, r1, r0, asr pc │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ ldr ip, [r0, #8] │ │ │ │ lsr r2, ip, r2 │ │ │ │ orr r2, r2, ip, lsr r1 │ │ │ │ tst r2, #1 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r3 │ │ │ │ @@ -94223,16 +94223,16 @@ │ │ │ │ eoreq r3, r3, #32 │ │ │ │ streq r3, [r5, #32] │ │ │ │ b 1d1c88 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ eor r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #32] │ │ │ │ b 1d1c88 │ │ │ │ - @ instruction: 0x004fb997 │ │ │ │ - subeq fp, pc, r7, ror r9 @ │ │ │ │ + subeq fp, pc, r7, lsr sl @ │ │ │ │ + subeq fp, pc, r7, lsl sl @ │ │ │ │ │ │ │ │ 001d1d64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ @@ -94371,15 +94371,15 @@ │ │ │ │ bne 1d2084 │ │ │ │ ldr r0, [pc, #296] @ 1d209c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 5a8e68 │ │ │ │ + b 5a8f08 │ │ │ │ mov r0, #12 │ │ │ │ bl 175100 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ strh r6, [r0, #4] │ │ │ │ @@ -94408,23 +94408,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 1d20b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1d1f04 │ │ │ │ ldr r2, [pc, #108] @ 1d20b4 │ │ │ │ ldr r3, [pc, #64] @ 1d208c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -94434,29 +94434,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 1d20b8 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrheq sl, [r5], #-156 @ 0xffffff64 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x0055a990 │ │ │ │ subseq sl, r5, r0, ror #18 │ │ │ │ subseq sl, r5, ip, lsl r9 │ │ │ │ - @ instruction: 0x0041bb98 │ │ │ │ + subeq fp, r1, r8, lsr ip │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r1, r0, r0, lsr pc │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq fp, r1, r0, lsl #22 │ │ │ │ + subeq fp, r1, r0, lsr #23 │ │ │ │ subseq sl, r5, r4, lsr #16 │ │ │ │ - subeq fp, r1, r4, lsl #22 │ │ │ │ + subeq fp, r1, r4, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #240] @ 1d21c4 │ │ │ │ ldr r3, [pc, #240] @ 1d21c8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -94717,27 +94717,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #276] @ 1d25f4 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r4, #0 │ │ │ │ b 1d2478 │ │ │ │ ldr r1, [pc, #248] @ 1d25f8 │ │ │ │ ldr r3, [pc, #248] @ 1d25fc │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #240] @ 1d2600 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r4, #0 │ │ │ │ b 1d2470 │ │ │ │ ldr r3, [pc, #212] @ 1d2604 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1d2268 │ │ │ │ @@ -94754,52 +94754,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 1d2610 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1d2268 │ │ │ │ ldr r0, [pc, #104] @ 1d2614 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1d2268 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq sl, r5, r4, ror r6 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq sl, r5, ip, lsl r6 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - subeq ip, r5, r8, lsr #21 │ │ │ │ - subeq fp, r1, r4, ror r9 │ │ │ │ - subeq fp, r1, r8, ror r9 │ │ │ │ - subeq r1, r3, r0, lsr #28 │ │ │ │ - @ instruction: 0x0041b89c │ │ │ │ - subeq r2, r2, r0, lsr #23 │ │ │ │ - subeq fp, r1, r4, asr r8 │ │ │ │ + subeq ip, r5, r8, asr #22 │ │ │ │ + subeq fp, r1, r4, lsl sl │ │ │ │ + subeq fp, r1, r8, lsl sl │ │ │ │ + subeq r1, r3, r0, asr #29 │ │ │ │ + subeq fp, r1, ip, lsr r9 │ │ │ │ + subeq r2, r2, r0, asr #24 │ │ │ │ + strdeq fp, [r1], #-132 @ 0xffffff7c │ │ │ │ subseq sl, r5, ip, ror #7 │ │ │ │ - subeq fp, r1, ip, lsl r7 │ │ │ │ - strdeq fp, [pc], #-8 @ │ │ │ │ - strdeq fp, [r1], #-100 @ 0xffffff9c │ │ │ │ - subeq fp, r1, r4, lsr #14 │ │ │ │ - subeq fp, pc, r8, asr #1 │ │ │ │ - subeq fp, r1, r4, asr #13 │ │ │ │ + strheq fp, [r1], #-124 @ 0xffffff84 │ │ │ │ + @ instruction: 0x004fb198 │ │ │ │ + @ instruction: 0x0041b794 │ │ │ │ + subeq fp, r1, r4, asr #15 │ │ │ │ + subeq fp, pc, r8, ror #2 │ │ │ │ + subeq fp, r1, r4, ror #14 │ │ │ │ andeq r0, r0, r0, lsr #29 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq fp, r1, r8, lsl #12 │ │ │ │ - subeq fp, r1, r8, lsl r6 │ │ │ │ + subeq fp, r1, r8, lsr #13 │ │ │ │ + strheq fp, [r1], #-104 @ 0xffffff98 │ │ │ │ │ │ │ │ 001d2618 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -94928,15 +94928,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1d2834 │ │ │ │ ldr r0, [pc, #184] @ 1d28dc │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ mov r0, #0 │ │ │ │ b 1d274c │ │ │ │ ldr r3, [pc, #164] @ 1d28e0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1d281c │ │ │ │ @@ -94953,40 +94953,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 1d28ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1d281c │ │ │ │ ldr r0, [pc, #56] @ 1d28f0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1d281c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq sl, r5, ip, lsr #3 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq sl, r5, r4, lsl #3 │ │ │ │ subseq sl, r5, r8, lsl r1 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - subeq fp, r1, ip, lsl #9 │ │ │ │ + subeq fp, r1, ip, lsr #10 │ │ │ │ andeq r0, r0, r8, asr lr │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq fp, r1, r4, asr #7 │ │ │ │ - ldrdeq fp, [r1], #-60 @ 0xffffffc4 │ │ │ │ + subeq fp, r1, r4, ror #8 │ │ │ │ + subeq fp, r1, ip, ror r4 │ │ │ │ │ │ │ │ 001d28f4 : │ │ │ │ sub r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -95016,15 +95016,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 175028 │ │ │ │ mov r2, r7 │ │ │ │ mul r1, r0, r6 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 5a1e4c │ │ │ │ + b 5a1eec │ │ │ │ │ │ │ │ 001d297c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ lsr r7, r1, #22 │ │ │ │ @@ -95161,17 +95161,17 @@ │ │ │ │ ldr r1, [pc, #28] @ 1d2bbc │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ - ldrdeq sl, [pc], #-188 @ │ │ │ │ - subeq sl, pc, r8, asr sl @ │ │ │ │ - subeq fp, r1, ip, lsr #2 │ │ │ │ + subeq sl, pc, ip, ror ip @ │ │ │ │ + strdeq sl, [pc], #-168 @ │ │ │ │ + subeq fp, r1, ip, asr #3 │ │ │ │ │ │ │ │ 001d2bc0 : │ │ │ │ cmp r1, #0 │ │ │ │ beq 1d2be4 │ │ │ │ sub r0, r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls 1d2c08 │ │ │ │ @@ -95196,15 +95196,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #16] @ 1d2c3c │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andcs r0, r8, r8, lsl #17 │ │ │ │ - subeq sl, pc, ip, ror #19 │ │ │ │ + subeq sl, pc, ip, lsl #21 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ │ │ │ │ 001d2c40 : │ │ │ │ ldr r2, [pc, #140] @ 1d2cd4 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ beq 1d2c94 │ │ │ │ @@ -95449,17 +95449,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1d3004 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq sl, pc, r4, lsl r6 @ │ │ │ │ - subeq sl, r1, r8, ror #25 │ │ │ │ - strdeq sl, [r1], #-200 @ 0xffffff38 │ │ │ │ + strheq sl, [pc], #-100 @ │ │ │ │ + subeq sl, r1, r8, lsl #27 │ │ │ │ + @ instruction: 0x0041ad98 │ │ │ │ │ │ │ │ 001d3008 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsl ip, r3, #16 │ │ │ │ @@ -95672,15 +95672,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 1d33dc │ │ │ │ mul fp, sl, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 5a1c28 │ │ │ │ + bl 5a1cc8 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 1d33f8 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, r9 │ │ │ │ str sl, [sp] │ │ │ │ @@ -95691,15 +95691,15 @@ │ │ │ │ ldr r1, [pc, #244] @ 1d3474 │ │ │ │ ldr r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 175e5c │ │ │ │ mov r4, #1 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r2, [pc, #216] @ 1d3478 │ │ │ │ ldr r3, [pc, #196] @ 1d3468 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -95728,19 +95728,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ ldr r2, [pc, #104] @ 1d3490 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r9 │ │ │ │ - bl 5a1e4c │ │ │ │ + bl 5a1eec │ │ │ │ b 1d33f8 │ │ │ │ ldr r1, [pc, #76] @ 1d3494 │ │ │ │ ldr r2, [pc, #76] @ 1d3498 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ mov r0, r6 │ │ │ │ @@ -95749,22 +95749,22 @@ │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r9, r5, r4, lsr #11 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r9, r5, r4, ror r5 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ @ instruction: 0xfffff5ac │ │ │ │ subseq r9, r5, ip, asr #9 │ │ │ │ - subeq sl, pc, r4, lsl r2 @ │ │ │ │ - subeq sl, r1, ip, lsl #18 │ │ │ │ - subeq sl, pc, r8, ror #3 │ │ │ │ - strdeq sl, [r1], #-136 @ 0xffffff78 │ │ │ │ - subeq sl, r1, ip, lsr #17 │ │ │ │ + strheq sl, [pc], #-36 @ │ │ │ │ + subeq sl, r1, ip, lsr #19 │ │ │ │ + subeq sl, pc, r8, lsl #5 │ │ │ │ + @ instruction: 0x0041a998 │ │ │ │ + subeq sl, r1, ip, asr #18 │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ - strheq sl, [pc], #-16 @ │ │ │ │ - @ instruction: 0x0041a898 │ │ │ │ + subeq sl, pc, r0, asr r2 @ │ │ │ │ + subeq sl, r1, r8, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -95780,25 +95780,25 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #208] @ 1d35bc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #196] @ 1d35c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #180] @ 1d35c4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 176a80 <__isoc23_strtol@plt> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -95831,28 +95831,28 @@ │ │ │ │ bl 1d0c24 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r4 │ │ │ │ bl 1d1200 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 1d0c24 │ │ │ │ - subeq sl, r1, r4, lsr r8 │ │ │ │ - subeq sl, r1, r0, lsr r8 │ │ │ │ - subeq sl, r1, r4, lsr #16 │ │ │ │ + ldrdeq sl, [r1], #-132 @ 0xffffff7c │ │ │ │ + ldrdeq sl, [r1], #-128 @ 0xffffff80 │ │ │ │ + subeq sl, r1, r4, asr #17 │ │ │ │ │ │ │ │ 001d35c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #100] @ 1d3648 │ │ │ │ ldr r5, [pc, #100] @ 1d364c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 591140 │ │ │ │ + bl 5911e0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r5] │ │ │ │ cmp r2, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -95868,15 +95868,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subeq sl, r1, r4, asr r7 │ │ │ │ + strdeq sl, [r1], #-116 @ 0xffffff8c │ │ │ │ rsbeq r1, r0, r8, asr #21 │ │ │ │ subseq r6, r6, ip, rrx │ │ │ │ │ │ │ │ 001d3654 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -95892,15 +95892,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 591140 │ │ │ │ + bl 5911e0 │ │ │ │ mov r1, sp │ │ │ │ bl 1d1a1c │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #76] @ 1d370c │ │ │ │ ldr r3, [pc, #64] @ 1d3704 │ │ │ │ @@ -95918,15 +95918,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsheq r9, [r5], #-20 @ 0xffffffec │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r7, r5, r0, asr #15 │ │ │ │ + subeq r7, r5, r0, ror #16 │ │ │ │ subseq r9, r5, ip, lsr #3 │ │ │ │ │ │ │ │ 001d3710 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -95955,32 +95955,32 @@ │ │ │ │ moveq r0, r9 │ │ │ │ movne r0, r8 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr fp, [fp] │ │ │ │ cmp fp, #0 │ │ │ │ bne 1d3754 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 57640c │ │ │ │ + b 5764ac │ │ │ │ ldr r1, [pc, #28] @ 1d37d8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 4d0aec │ │ │ │ - subeq r8, r5, r0, lsl #13 │ │ │ │ - subeq sl, r1, r0, lsl #12 │ │ │ │ - subeq sl, r1, r4, lsr #12 │ │ │ │ - @ instruction: 0x0041a598 │ │ │ │ + b 4d0b8c │ │ │ │ + subeq r8, r5, r0, lsr #14 │ │ │ │ + subeq sl, r1, r0, lsr #13 │ │ │ │ + subeq sl, r1, r4, asr #13 │ │ │ │ + subeq sl, r1, r8, lsr r6 │ │ │ │ │ │ │ │ 001d37dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r1, [pc, #964] @ 1d3bb8 │ │ │ │ @@ -96022,15 +96022,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r3 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r8, [r6, #4] │ │ │ │ cmp r8, #0 │ │ │ │ beq 1d3b0c │ │ │ │ ldr r3, [pc, #804] @ 1d3bd4 │ │ │ │ ldr r2, [pc, #804] @ 1d3bd8 │ │ │ │ ldr ip, [sl, r3] │ │ │ │ ldr r3, [pc, #800] @ 1d3bdc │ │ │ │ @@ -96041,59 +96041,59 @@ │ │ │ │ ldr fp, [pc, #788] @ 1d3be4 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #20] │ │ │ │ str ip, [sp, #16] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b 1d391c │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #756] @ 1d3be8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #752] @ 1d3bec │ │ │ │ ldr r1, [pc, #752] @ 1d3bf0 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r8, [r8] │ │ │ │ cmp r8, #0 │ │ │ │ beq 1d39a0 │ │ │ │ ldr r4, [r8, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldm r4, {r6, r9} │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldrb ip, [r4, #12] │ │ │ │ ldr r1, [pc, #696] @ 1d3bf4 │ │ │ │ cmp ip, #0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ moveq r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ beq 1d38e4 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r2, [pc, #628] @ 1d3bf8 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ str r0, [sp, #32] │ │ │ │ ldr r3, [sl, r2] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b 1d38f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [r3, #8] │ │ │ │ cmp r9, #0 │ │ │ │ beq 1d3a78 │ │ │ │ @@ -96102,44 +96102,44 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ b 1d3a04 │ │ │ │ ldr r1, [pc, #556] @ 1d3c00 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 1d3a68 │ │ │ │ ldr r1, [pc, #532] @ 1d3c04 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r9, [r9] │ │ │ │ cmp r9, #0 │ │ │ │ beq 1d3a74 │ │ │ │ ldr r8, [r9, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r8, #8] │ │ │ │ ldr fp, [r8] │ │ │ │ ldr sl, [r8, #4] │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldrb ip, [r8, #12] │ │ │ │ ldr r1, [pc, #480] @ 1d3c08 │ │ │ │ cmp ip, #0 │ │ │ │ moveq r2, r4 │ │ │ │ movne r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, fp │ │ │ │ str sl, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r2, [r8, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne 1d39cc │ │ │ │ ldr r2, [pc, #424] @ 1d3c0c │ │ │ │ add r2, pc, r2 │ │ │ │ b 1d39cc │ │ │ │ ldr r2, [pc, #416] @ 1d3c10 │ │ │ │ @@ -96153,23 +96153,23 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 1d3aa8 │ │ │ │ ldr r1, [pc, #372] @ 1d3c14 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 1d387c │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ - bl 576354 │ │ │ │ + bl 5763f4 │ │ │ │ ldr r2, [pc, #328] @ 1d3c18 │ │ │ │ ldr r3, [pc, #232] @ 1d3bbc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -96191,73 +96191,73 @@ │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #160] @ 1d3bd4 │ │ │ │ ldr ip, [sl, r3] │ │ │ │ mov r0, ip │ │ │ │ bne 1d3b6c │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #208] @ 1d3c1c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [pc, #204] @ 1d3c20 │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 1d3a88 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #128] @ 1d3bf8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ b 1d3b4c │ │ │ │ ldr r2, [pc, #60] @ 1d3bd8 │ │ │ │ ldr r7, [sl, r2] │ │ │ │ b 1d39b4 │ │ │ │ ldr r1, [pc, #124] @ 1d3c24 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 1d3ac8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r9, r5, r8, ror r0 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r9, r5, r4, asr #32 │ │ │ │ - subeq sl, r1, r0, asr r5 │ │ │ │ - subeq r8, r5, r8, ror #10 │ │ │ │ - strdeq r3, [r5], #-220 @ 0xffffff24 │ │ │ │ - subeq sl, r1, r8, lsl r5 │ │ │ │ + strdeq sl, [r1], #-80 @ 0xffffffb0 │ │ │ │ + subeq r8, r5, r8, lsl #12 │ │ │ │ + @ instruction: 0x00453e9c │ │ │ │ + strheq sl, [r1], #-88 @ 0xffffffa8 │ │ │ │ andeq r3, r0, r0, lsl r7 │ │ │ │ andeq r3, r0, r4, lsl #4 │ │ │ │ - subeq sl, r1, ip, asr #9 │ │ │ │ - ldrdeq sl, [r1], #-76 @ 0xffffffb4 │ │ │ │ - strdeq r8, [r5], #-68 @ 0xffffffbc │ │ │ │ - strheq sp, [r5], #-164 @ 0xffffff5c │ │ │ │ - subeq r8, r1, r8 │ │ │ │ - subeq sl, r1, r0, asr #9 │ │ │ │ - subeq sl, r1, ip, ror #8 │ │ │ │ + subeq sl, r1, ip, ror #10 │ │ │ │ + subeq sl, r1, ip, ror r5 │ │ │ │ + @ instruction: 0x00458594 │ │ │ │ + subeq sp, r5, r4, asr fp │ │ │ │ + subeq r8, r1, r8, lsr #1 │ │ │ │ + subeq sl, r1, r0, ror #10 │ │ │ │ + subeq sl, r1, ip, lsl #10 │ │ │ │ andeq r2, r0, r0, lsl #22 │ │ │ │ + subeq sl, r1, r0, asr #9 │ │ │ │ + strheq sl, [r1], #-64 @ 0xffffffc0 │ │ │ │ + subeq sl, r1, r8, lsr #9 │ │ │ │ subeq sl, r1, r0, lsr #8 │ │ │ │ + subeq sp, r5, r4, ror #19 │ │ │ │ + ldrdeq sp, [r5], #-152 @ 0xffffff68 │ │ │ │ subeq sl, r1, r0, lsl r4 │ │ │ │ - subeq sl, r1, r8, lsl #8 │ │ │ │ - subeq sl, r1, r0, lsl #7 │ │ │ │ - subeq sp, r5, r4, asr #18 │ │ │ │ - subeq sp, r5, r8, lsr r9 │ │ │ │ - subeq sl, r1, r0, ror r3 │ │ │ │ @ instruction: 0x00558d9c │ │ │ │ - subeq sp, r5, ip, asr r8 │ │ │ │ - subeq sl, r1, r8, ror #4 │ │ │ │ - strdeq sl, [r1], #-16 │ │ │ │ + strdeq sp, [r5], #-140 @ 0xffffff74 │ │ │ │ + subeq sl, r1, r8, lsl #6 │ │ │ │ + @ instruction: 0x0041a290 │ │ │ │ │ │ │ │ 001d3c28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -96269,51 +96269,51 @@ │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 1d3e8c │ │ │ │ ldr r1, [pc, #584] @ 1d3eb0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1d3e40 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1d3e14 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1d3e08 │ │ │ │ ldr r2, [pc, #536] @ 1d3eb4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #532] @ 1d3eb8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #520] @ 1d3ebc │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #504] @ 1d3ec0 │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [pc, #488] @ 1d3ec4 │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r1, [pc, #468] @ 1d3ec8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 1d3e6c │ │ │ │ ldr r5, [r6, #56] @ 0x38 │ │ │ │ cmp r5, #0 │ │ │ │ beq 1d3e6c │ │ │ │ ldr r9, [pc, #428] @ 1d3ecc │ │ │ │ @@ -96322,46 +96322,46 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ b 1d3d50 │ │ │ │ ldr r1, [pc, #412] @ 1d3ed8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ beq 1d3e7c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #372] @ 1d3edc │ │ │ │ ldrb r0, [r3, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #332] @ 1d3ee0 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [pc, #312] @ 1d3ee4 │ │ │ │ ldrd sl, [r0, #32] │ │ │ │ ldrd r2, [r0, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr ip, [pc, #284] @ 1d3ee8 │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldr r3, [r3, #28] │ │ │ │ subs r0, r1, #1 │ │ │ │ sbc r3, r3, #0 │ │ │ │ ldr r2, [pc, #268] @ 1d3eec │ │ │ │ @@ -96381,69 +96381,69 @@ │ │ │ │ b 1d3c9c │ │ │ │ ldrd r0, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #208] @ 1d3ef8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1d3c94 │ │ │ │ b 1d3e08 │ │ │ │ ldrd r0, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #168] @ 1d3efc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1d3c88 │ │ │ │ b 1d3e14 │ │ │ │ ldr r1, [pc, #140] @ 1d3f00 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 576018 │ │ │ │ + b 5760b8 │ │ │ │ ldr r1, [pc, #112] @ 1d3f04 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 576018 │ │ │ │ + b 5760b8 │ │ │ │ subseq r8, r5, r0, lsr #24 │ │ │ │ - ldrdeq sl, [r1], #-28 @ 0xffffffe4 │ │ │ │ - subeq sl, r1, r8, lsl #3 │ │ │ │ - subeq sl, r1, r4, ror #3 │ │ │ │ - subeq sl, r1, r8, ror #3 │ │ │ │ - subeq sl, r1, r8, ror #3 │ │ │ │ + subeq sl, r1, ip, ror r2 │ │ │ │ + subeq sl, r1, r8, lsr #4 │ │ │ │ + subeq sl, r1, r4, lsl #5 │ │ │ │ + subeq sl, r1, r8, lsl #5 │ │ │ │ + subeq sl, r1, r8, lsl #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq sl, [r1], #-20 @ 0xffffffec │ │ │ │ - subeq sl, r1, r4, asr #3 │ │ │ │ - @ instruction: 0x0045809c │ │ │ │ - strdeq sl, [r1], #-12 │ │ │ │ - subeq sl, r1, r0, lsl #4 │ │ │ │ - subeq sl, r1, ip, lsl #3 │ │ │ │ - subeq sl, r1, r8, ror r1 │ │ │ │ - subeq sl, r1, r0, ror r1 │ │ │ │ + subeq sl, r1, r4, ror r2 │ │ │ │ + subeq sl, r1, r4, ror #4 │ │ │ │ + subeq r8, r5, ip, lsr r1 │ │ │ │ + @ instruction: 0x0041a19c │ │ │ │ + subeq sl, r1, r0, lsr #5 │ │ │ │ + subeq sl, r1, ip, lsr #4 │ │ │ │ + subeq sl, r1, r8, lsl r2 │ │ │ │ + subeq sl, r1, r0, lsl r2 │ │ │ │ subseq r4, r4, r0, ror r0 │ │ │ │ - subeq r4, sl, r8, asr r6 │ │ │ │ - subeq r4, sl, r0, asr #12 │ │ │ │ - subeq r8, r7, ip, lsr #25 │ │ │ │ - subeq sl, r1, r0, asr #32 │ │ │ │ - strdeq r9, [r1], #-252 @ 0xffffff04 │ │ │ │ - subeq sl, r1, r4, rrx │ │ │ │ - @ instruction: 0x00419f9c │ │ │ │ + strdeq r4, [sl], #-104 @ 0xffffff98 │ │ │ │ + subeq r4, sl, r0, ror #13 │ │ │ │ + subeq r8, r7, ip, asr #26 │ │ │ │ + subeq sl, r1, r0, ror #1 │ │ │ │ + @ instruction: 0x0041a09c │ │ │ │ + subeq sl, r1, r4, lsl #2 │ │ │ │ + subeq sl, r1, ip, lsr r0 │ │ │ │ │ │ │ │ 001d3f08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #364] @ 1d408c │ │ │ │ @@ -96455,32 +96455,32 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #320] @ 1d4098 │ │ │ │ ldr r6, [pc, #320] @ 1d409c │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #300] @ 1d40a0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ ldr r1, [pc, #284] @ 1d40a4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #264] @ 1d40a8 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #28] │ │ │ │ @@ -96490,15 +96490,15 @@ │ │ │ │ subs r0, r0, r2 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [sp, #24] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 5861bc │ │ │ │ + bl 58625c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #28] │ │ │ │ beq 1d4038 │ │ │ │ mov r0, r5 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #176] @ 1d40ac │ │ │ │ @@ -96521,15 +96521,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 1d40b0 │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 5861bc │ │ │ │ + bl 58625c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 1d3fec │ │ │ │ add r9, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -96537,19 +96537,19 @@ │ │ │ │ streq r8, [sp, #32] │ │ │ │ bl 1d4980 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 1d3fec │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r8, r5, ip, asr #18 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r1, r7, ip, asr #14 │ │ │ │ - subeq r9, r7, r0, lsr #23 │ │ │ │ + subeq r1, r7, ip, ror #15 │ │ │ │ + subeq r9, r7, r0, asr #24 │ │ │ │ subseq r8, r5, r0, lsl r9 │ │ │ │ - subeq r9, r1, r4, ror #31 │ │ │ │ - subeq sp, r4, r4, lsl #31 │ │ │ │ + subeq sl, r1, r4, lsl #1 │ │ │ │ + subeq lr, r4, r4, lsr #32 │ │ │ │ andeq r1, r0, r0, asr r1 │ │ │ │ subseq r8, r5, r0, ror r8 │ │ │ │ andeq r2, r0, ip, asr #19 │ │ │ │ │ │ │ │ 001d40b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -96564,41 +96564,41 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #232] @ 1d41ec │ │ │ │ ldr r5, [pc, #232] @ 1d41f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #212] @ 1d41f4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ ldr ip, [pc, #196] @ 1d41f8 │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r5, ip] │ │ │ │ add r7, sp, #12 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl 5861bc │ │ │ │ + bl 58625c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 1d4190 │ │ │ │ add r5, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r7 │ │ │ │ @@ -96624,18 +96624,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r8, r5, r0, lsr #15 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r1, r7, r0, lsr #11 │ │ │ │ - subeq r4, r7, r4, lsr #11 │ │ │ │ + subeq r1, r7, r0, asr #12 │ │ │ │ + subeq r4, r7, r4, asr #12 │ │ │ │ subseq r8, r5, r4, ror #14 │ │ │ │ - subeq r9, r1, r8, lsr lr │ │ │ │ + ldrdeq r9, [r1], #-232 @ 0xffffff18 │ │ │ │ andeq r2, r0, ip, asr #19 │ │ │ │ subseq r8, r5, ip, asr #13 │ │ │ │ │ │ │ │ 001d4200 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -96671,15 +96671,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ - b 5a8160 │ │ │ │ + b 5a8200 │ │ │ │ ldr r1, [pc, #80] @ 1d42f8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2d1588 │ │ │ │ ldr ip, [pc, #60] @ 1d42fc │ │ │ │ @@ -96688,24 +96688,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ - b 5a8160 │ │ │ │ - subeq r9, r1, r8, ror sp │ │ │ │ - subeq r9, r7, ip, lsr #17 │ │ │ │ - strdeq r9, [r1], #-192 @ 0xffffff40 │ │ │ │ - subeq r9, pc, r0, lsl r4 @ │ │ │ │ - subeq r9, r1, r8, asr #25 │ │ │ │ + b 5a8200 │ │ │ │ + subeq r9, r1, r8, lsl lr │ │ │ │ + subeq r9, r7, ip, asr #18 │ │ │ │ + @ instruction: 0x00419d90 │ │ │ │ + strheq r9, [pc], #-64 @ │ │ │ │ + subeq r9, r1, r8, ror #26 │ │ │ │ @ instruction: 0xfffff1e8 │ │ │ │ - subeq r9, r1, r4, ror #25 │ │ │ │ - subeq r9, pc, ip, asr #7 │ │ │ │ - subeq r9, r1, r4, lsl #25 │ │ │ │ + subeq r9, r1, r4, lsl #27 │ │ │ │ + subeq r9, pc, ip, ror #8 │ │ │ │ + subeq r9, r1, r4, lsr #26 │ │ │ │ │ │ │ │ 001d4308 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #584] @ 1d4568 │ │ │ │ @@ -96717,46 +96717,46 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r6, [pc, #540] @ 1d4574 │ │ │ │ mov r7, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ ldr fp, [pc, #524] @ 1d4578 │ │ │ │ ldr r9, [pc, #524] @ 1d457c │ │ │ │ add fp, pc, fp │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, sp, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 590fdc │ │ │ │ + bl 59107c │ │ │ │ mov r1, r6 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5913a4 │ │ │ │ + bl 591444 │ │ │ │ str r7, [sp, #32] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r0, [sp, #20] │ │ │ │ b 1d4420 │ │ │ │ mov sl, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, sl │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ - bl 598844 │ │ │ │ + bl 5988e4 │ │ │ │ cmp r0, sl │ │ │ │ blt 1d448c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc 1d4544 │ │ │ │ bne 1d448c │ │ │ │ @@ -96786,15 +96786,15 @@ │ │ │ │ moveq r5, fp │ │ │ │ moveq r7, #4 │ │ │ │ bl 175100 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 598590 │ │ │ │ + bl 598630 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1d43ac │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 1ce330 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ movne r3, #1 │ │ │ │ @@ -96803,20 +96803,20 @@ │ │ │ │ bne 1d43fc │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldr r1, [pc, #232] @ 1d4580 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 576520 │ │ │ │ + bl 5765c0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 57657c │ │ │ │ + bl 57661c │ │ │ │ ldr r2, [pc, #192] @ 1d4584 │ │ │ │ ldr r3, [pc, #164] @ 1d456c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -96854,23 +96854,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 1d4594 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r8, r5, ip, asr #10 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - strdeq r1, [fp], #-188 @ 0xffffff44 │ │ │ │ - subeq r9, r1, r0, ror ip │ │ │ │ - @ instruction: 0x00417090 │ │ │ │ - subeq r9, r1, r4, ror #24 │ │ │ │ - subeq r9, r1, ip, asr fp │ │ │ │ + @ instruction: 0x004b1c9c │ │ │ │ + subeq r9, r1, r0, lsl sp │ │ │ │ + subeq r7, r1, r0, lsr r1 │ │ │ │ + subeq r9, r1, r4, lsl #26 │ │ │ │ + strdeq r9, [r1], #-188 @ 0xffffff44 │ │ │ │ subseq r8, r5, r8, lsr #7 │ │ │ │ - subeq r9, pc, ip, asr #2 │ │ │ │ - subeq r9, r1, r4, lsl #20 │ │ │ │ - subeq r9, r1, ip, ror sl │ │ │ │ + subeq r9, pc, ip, ror #3 │ │ │ │ + subeq r9, r1, r4, lsr #21 │ │ │ │ + subeq r9, r1, ip, lsl fp │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ │ │ │ │ 001d4598 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -96890,42 +96890,42 @@ │ │ │ │ cmp r0, #0 │ │ │ │ addne r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 176504 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5cc4e4 │ │ │ │ + bl 5cc584 │ │ │ │ ldr r3, [pc, #108] @ 1d4670 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b 1d462c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 17546c │ │ │ │ cmp r0, #0 │ │ │ │ bne 1d4608 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5cc3dc │ │ │ │ + bl 5cc47c │ │ │ │ b 1d4608 │ │ │ │ ldrheq r8, [r5], #-44 @ 0xffffffd4 │ │ │ │ andeq r2, r0, ip, lsl #9 │ │ │ │ │ │ │ │ 001d4674 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -96940,46 +96940,46 @@ │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #276] @ 1d47d8 │ │ │ │ ldr r5, [pc, #276] @ 1d47dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ ldr r1, [pc, #256] @ 1d47e0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5913a4 │ │ │ │ + bl 591444 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #228] @ 1d47e4 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ ldr r3, [pc, #212] @ 1d47e8 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r5, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl 5861bc │ │ │ │ + bl 58625c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 1d4790 │ │ │ │ mov r0, r6 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #152] @ 1d47ec │ │ │ │ ldr r3, [pc, #120] @ 1d47d0 │ │ │ │ @@ -97011,19 +97011,19 @@ │ │ │ │ str r8, [sp, #4] │ │ │ │ bl 1d5324 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 1d4744 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r8, [r5], #-28 @ 0xffffffe4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - strheq ip, [r3], #-100 @ 0xffffff9c │ │ │ │ - subeq r0, r3, r0, ror #8 │ │ │ │ + subeq ip, r3, r4, asr r7 │ │ │ │ + subeq r0, r3, r0, lsl #10 │ │ │ │ subseq r8, r5, r4, lsr #3 │ │ │ │ - strdeq r7, [sl], #-16 │ │ │ │ - strdeq r8, [r6], #-228 @ 0xffffff1c │ │ │ │ + @ instruction: 0x004a7290 │ │ │ │ + @ instruction: 0x00468f94 │ │ │ │ andeq r1, r0, ip, ror #24 │ │ │ │ subseq r8, r5, r8, lsl r1 │ │ │ │ │ │ │ │ 001d47f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -97039,49 +97039,49 @@ │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #292] @ 1d496c │ │ │ │ ldr r5, [pc, #292] @ 1d4970 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [pc, #284] @ 1d4974 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ mov r1, r5 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 590fdc │ │ │ │ + bl 59107c │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5913a4 │ │ │ │ + bl 591444 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 590fdc │ │ │ │ + bl 59107c │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5913a4 │ │ │ │ + bl 591444 │ │ │ │ ldr r1, [pc, #188] @ 1d4978 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ subs r7, r7, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ movne r7, #1 │ │ │ │ str r6, [sp, #16] │ │ │ │ subs r2, fp, #0 │ │ │ │ str r5, [sp] │ │ │ │ asr r6, r6, #31 │ │ │ │ @@ -97114,19 +97114,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r8, r5, r4, rrx │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r0, r7, ip, asr lr │ │ │ │ - subeq r3, r4, ip, lsl #4 │ │ │ │ - strheq r3, [fp], #-224 @ 0xffffff20 │ │ │ │ - strheq r9, [r1], #-124 @ 0xffffff84 │ │ │ │ - subeq r6, r5, r0, lsl ip │ │ │ │ + strdeq r0, [r7], #-236 @ 0xffffff14 │ │ │ │ + subeq r3, r4, ip, lsr #5 │ │ │ │ + subeq r3, fp, r0, asr pc │ │ │ │ + subeq r9, r1, ip, asr r8 │ │ │ │ + strheq r6, [r5], #-192 @ 0xffffff40 │ │ │ │ subseq r7, r5, ip, asr #30 │ │ │ │ │ │ │ │ 001d4980 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -97161,15 +97161,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -97199,15 +97199,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -97219,40 +97219,40 @@ │ │ │ │ ldr r1, [pc, #108] @ 1d4b5c │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a80b8 │ │ │ │ + bl 5a8158 │ │ │ │ b 1d49d4 │ │ │ │ ldr r3, [pc, #76] @ 1d4b60 │ │ │ │ ldr r1, [pc, #76] @ 1d4b64 │ │ │ │ ldr r0, [pc, #76] @ 1d4b68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r7, r5, ip, asr #29 │ │ │ │ - strheq r8, [pc], #-196 @ │ │ │ │ - subeq r9, r1, ip, asr #13 │ │ │ │ - subeq r9, r1, r8, lsl #13 │ │ │ │ + subeq r8, pc, r4, asr sp @ │ │ │ │ + subeq r9, r1, ip, ror #14 │ │ │ │ + subeq r9, r1, r8, lsr #14 │ │ │ │ @ instruction: 0x000014b8 │ │ │ │ andeq r1, r0, r4, lsl r7 │ │ │ │ - subeq r8, pc, ip, lsl ip @ │ │ │ │ - subeq r9, r1, r4, ror r6 │ │ │ │ - strdeq r9, [r1], #-80 @ 0xffffffb0 │ │ │ │ - @ instruction: 0x0041959c │ │ │ │ - subeq r8, pc, r8, asr #23 │ │ │ │ - subeq r9, r1, r4, ror #10 │ │ │ │ - subeq r8, pc, r0, lsr #23 │ │ │ │ - subeq r9, r1, r4, ror r5 │ │ │ │ - subeq r9, r1, r4, lsl #11 │ │ │ │ + strheq r8, [pc], #-204 @ │ │ │ │ + subeq r9, r1, r4, lsl r7 │ │ │ │ + @ instruction: 0x00419690 │ │ │ │ + subeq r9, r1, ip, lsr r6 │ │ │ │ + subeq r8, pc, r8, ror #24 │ │ │ │ + subeq r9, r1, r4, lsl #12 │ │ │ │ + subeq r8, pc, r0, asr #24 │ │ │ │ + subeq r9, r1, r4, lsl r6 │ │ │ │ + subeq r9, r1, r4, lsr #12 │ │ │ │ │ │ │ │ 001d4b6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -97307,15 +97307,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1d4c8c │ │ │ │ mov r3, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #1 │ │ │ │ beq 1d4c00 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1d4d98 │ │ │ │ @@ -97345,15 +97345,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ movne r0, r8 │ │ │ │ movne r9, r4 │ │ │ │ beq 1d4d14 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ - bl 598f7c │ │ │ │ + bl 59901c │ │ │ │ cmp r0, #0 │ │ │ │ blt 1d4d60 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adc r3, r9, r3 │ │ │ │ b 1d4c68 │ │ │ │ @@ -97370,59 +97370,59 @@ │ │ │ │ ldr r1, [pc, #172] @ 1d4df0 │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a80b8 │ │ │ │ + bl 5a8158 │ │ │ │ b 1d4c8c │ │ │ │ ldr r3, [pc, #140] @ 1d4df4 │ │ │ │ ldr ip, [pc, #140] @ 1d4df8 │ │ │ │ ldr r1, [pc, #140] @ 1d4dfc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1d4c8c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 1d4e00 │ │ │ │ ldr r1, [pc, #96] @ 1d4e04 │ │ │ │ ldr r0, [pc, #96] @ 1d4e08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ ldrsbeq r7, [r5], #-200 @ 0xffffff38 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r9, r1, r8, ror r5 │ │ │ │ + subeq r9, r1, r8, lsl r6 │ │ │ │ subseq r7, r5, r4, lsr #25 │ │ │ │ - subeq r9, r1, ip, asr #10 │ │ │ │ + subeq r9, r1, ip, ror #11 │ │ │ │ @ instruction: 0x000014b8 │ │ │ │ andeq r1, r0, r4, lsl r7 │ │ │ │ - subeq r8, pc, r4, ror sl @ │ │ │ │ - subeq r9, r1, ip, lsl r5 │ │ │ │ - subeq r9, r1, r8, asr #8 │ │ │ │ + subeq r8, pc, r4, lsl fp @ │ │ │ │ + strheq r9, [r1], #-92 @ 0xffffffa4 │ │ │ │ + subeq r9, r1, r8, ror #9 │ │ │ │ ldrsbeq r7, [r5], #-184 @ 0xffffff48 │ │ │ │ - subeq r9, r1, r8, asr #6 │ │ │ │ - subeq r8, pc, r4, ror r9 @ │ │ │ │ - subeq r9, r1, r0, lsl r3 │ │ │ │ - subeq r8, pc, r8, asr #18 │ │ │ │ - subeq r9, r1, r4, asr #7 │ │ │ │ - subeq r9, r1, ip, lsl r3 │ │ │ │ - subeq r8, pc, r4, lsl r9 @ │ │ │ │ - subeq r9, r1, r8, ror #5 │ │ │ │ - strdeq r9, [r1], #-40 @ 0xffffffd8 │ │ │ │ + subeq r9, r1, r8, ror #7 │ │ │ │ + subeq r8, pc, r4, lsl sl @ │ │ │ │ + strheq r9, [r1], #-48 @ 0xffffffd0 │ │ │ │ + subeq r8, pc, r8, ror #19 │ │ │ │ + subeq r9, r1, r4, ror #8 │ │ │ │ + strheq r9, [r1], #-60 @ 0xffffffc4 │ │ │ │ + strheq r8, [pc], #-148 @ │ │ │ │ + subeq r9, r1, r8, lsl #7 │ │ │ │ + @ instruction: 0x00419398 │ │ │ │ │ │ │ │ 001d4e0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -97447,26 +97447,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #111 @ 0x6f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq r8, pc, ip, asr #16 │ │ │ │ - subeq r9, r1, r4, lsr #5 │ │ │ │ - subeq r9, r1, r0, lsr #4 │ │ │ │ + subeq r8, pc, ip, ror #17 │ │ │ │ + subeq r9, r1, r4, asr #6 │ │ │ │ + subeq r9, r1, r0, asr #5 │ │ │ │ │ │ │ │ 001d4eb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #220] @ 1d4fa8 │ │ │ │ @@ -97501,15 +97501,15 @@ │ │ │ │ mov ip, #2 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a80b8 │ │ │ │ + bl 5a8158 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -97520,25 +97520,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1d4f58 │ │ │ │ subseq r7, r5, r0, lsr #19 │ │ │ │ @ instruction: 0x000014b8 │ │ │ │ andeq r1, r0, r4, lsl r7 │ │ │ │ - subeq r9, r1, r8, asr #2 │ │ │ │ - subeq r8, pc, r8, ror r7 @ │ │ │ │ - subeq r9, r1, r8, lsl r1 │ │ │ │ - subeq r8, pc, r0, lsr r7 @ │ │ │ │ - strdeq r9, [r1], #-28 @ 0xffffffe4 │ │ │ │ - subeq r9, r1, r0, lsl #2 │ │ │ │ + subeq r9, r1, r8, ror #3 │ │ │ │ + subeq r8, pc, r8, lsl r8 @ │ │ │ │ + strheq r9, [r1], #-24 @ 0xffffffe8 │ │ │ │ + ldrdeq r8, [pc], #-112 @ │ │ │ │ + @ instruction: 0x0041929c │ │ │ │ + subeq r9, r1, r0, lsr #3 │ │ │ │ │ │ │ │ 001d4fcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ and r2, r2, r1 │ │ │ │ @@ -97580,29 +97580,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a80b8 │ │ │ │ + bl 5a8158 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ subseq r7, r5, r0, asr r8 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - subeq r8, pc, r0, asr r6 @ │ │ │ │ - subeq r9, r1, r4, asr r1 │ │ │ │ - subeq r9, r1, r8, lsr #2 │ │ │ │ + strdeq r8, [pc], #-96 @ │ │ │ │ + strdeq r9, [r1], #-20 @ 0xffffffec │ │ │ │ + subeq r9, r1, r8, asr #3 │ │ │ │ │ │ │ │ 001d50bc : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1d50fc │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -97700,28 +97700,28 @@ │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #213 @ 0xd5 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 5a8160 │ │ │ │ + b 5a8200 │ │ │ │ ldr r3, [pc, #172] @ 1d5300 │ │ │ │ ldr ip, [pc, #172] @ 1d5304 │ │ │ │ ldr r1, [pc, #172] @ 1d5308 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 5a8160 │ │ │ │ + b 5a8200 │ │ │ │ ldr r3, [pc, #132] @ 1d530c │ │ │ │ ldr ip, [pc, #132] @ 1d5310 │ │ │ │ ldr r1, [pc, #132] @ 1d5314 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ @@ -97736,33 +97736,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 5a80b8 │ │ │ │ - subeq ip, r2, r0, lsl #23 │ │ │ │ + b 5a8158 │ │ │ │ + subeq ip, r2, r0, lsr #24 │ │ │ │ subseq r7, r5, r4, lsl #14 │ │ │ │ @ instruction: 0x000014b8 │ │ │ │ andeq r1, r0, r4, lsl r7 │ │ │ │ - subeq r9, r1, r0, lsr #32 │ │ │ │ - @ instruction: 0x004f8498 │ │ │ │ - subeq r0, r7, r4, ror #8 │ │ │ │ - subeq r9, r1, ip │ │ │ │ - subeq r8, r1, ip, asr lr │ │ │ │ - subeq r8, pc, r0, ror #8 │ │ │ │ - subeq r8, r1, r8, ror pc │ │ │ │ - subeq r8, r1, r0, lsr lr │ │ │ │ - subeq r8, pc, ip, lsr #8 │ │ │ │ - subeq r8, r1, r0, ror pc │ │ │ │ - strdeq r8, [r1], #-220 @ 0xffffff24 │ │ │ │ - ldrdeq r8, [r1], #-208 @ 0xffffff30 │ │ │ │ - strdeq r8, [pc], #-60 @ │ │ │ │ - @ instruction: 0x00418d98 │ │ │ │ + subeq r9, r1, r0, asr #1 │ │ │ │ + subeq r8, pc, r8, lsr r5 @ │ │ │ │ + subeq r0, r7, r4, lsl #10 │ │ │ │ + subeq r9, r1, ip, lsr #1 │ │ │ │ + strdeq r8, [r1], #-236 @ 0xffffff14 │ │ │ │ + subeq r8, pc, r0, lsl #10 │ │ │ │ + subeq r9, r1, r8, lsl r0 │ │ │ │ + ldrdeq r8, [r1], #-224 @ 0xffffff20 │ │ │ │ + subeq r8, pc, ip, asr #9 │ │ │ │ + subeq r9, r1, r0, lsl r0 │ │ │ │ + @ instruction: 0x00418e9c │ │ │ │ + subeq r8, r1, r0, ror lr │ │ │ │ + @ instruction: 0x004f849c │ │ │ │ + subeq r8, r1, r8, lsr lr │ │ │ │ │ │ │ │ 001d5324 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr ip, [pc, #1960] @ 1d5ae4 │ │ │ │ @@ -97797,15 +97797,15 @@ │ │ │ │ beq 1d5824 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 176600 │ │ │ │ ldr r2, [pc, #1844] @ 1d5af0 │ │ │ │ ldr r1, [pc, #1844] @ 1d5af4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 597d4c │ │ │ │ + bl 597dec │ │ │ │ cmn r0, #1 │ │ │ │ beq 1d587c │ │ │ │ cmp r7, #1 │ │ │ │ movne r8, #0 │ │ │ │ andeq r8, r8, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -97912,15 +97912,15 @@ │ │ │ │ bl 1757b4 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ bl 1776d4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 3b5ff8 │ │ │ │ + bl 3b6098 │ │ │ │ ldr r2, [pc, #1388] @ 1d5b08 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 1d5940 │ │ │ │ @@ -97941,23 +97941,23 @@ │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r0 │ │ │ │ add r0, sl, #224 @ 0xe0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 176504 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3c110c │ │ │ │ + bl 3c11ac │ │ │ │ cmp r0, #0 │ │ │ │ blt 1d57a8 │ │ │ │ ldr r0, [pc, #1216] @ 1d5af8 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bl 1d2f90 │ │ │ │ cmp r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -97976,39 +97976,39 @@ │ │ │ │ bl 1d3008 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 175214 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 175028 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 3c110c │ │ │ │ + bl 3c11ac │ │ │ │ cmp r0, #0 │ │ │ │ bge 1d5654 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ cmp r4, #0 │ │ │ │ beq 1d56dc │ │ │ │ mov r0, r4 │ │ │ │ bl 1d30f4 │ │ │ │ mov r0, fp │ │ │ │ bl 1753dc │ │ │ │ cmp r8, #0 │ │ │ │ beq 1d56f4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 1d57c0 │ │ │ │ cmp r5, #0 │ │ │ │ bne 1d5538 │ │ │ │ ldr r2, [pc, #1036] @ 1d5b1c │ │ │ │ ldr r3, [pc, #980] @ 1d5ae8 │ │ │ │ @@ -98051,17 +98051,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ b 1d5864 │ │ │ │ mov r0, fp │ │ │ │ bl 1753dc │ │ │ │ cmp r8, #0 │ │ │ │ beq 1d57c0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 597e5c │ │ │ │ + bl 597efc │ │ │ │ b 1d5530 │ │ │ │ ldr r2, [pc, #864] @ 1d5b34 │ │ │ │ ldr r3, [pc, #784] @ 1d5ae8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -98076,15 +98076,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #348 @ 0x15c │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #128] @ 0x80 │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 5a8160 │ │ │ │ + b 5a8200 │ │ │ │ ldr r2, [pc, #792] @ 1d5b44 │ │ │ │ ldr r3, [pc, #696] @ 1d5ae8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -98116,15 +98116,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #672] @ 1d5b64 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ cmp r5, #0 │ │ │ │ beq 1d5708 │ │ │ │ ldr r2, [pc, #660] @ 1d5b68 │ │ │ │ ldr r3, [pc, #528] @ 1d5ae8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -98142,15 +98142,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #588] @ 1d5b78 │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ cmp r9, #0 │ │ │ │ beq 1d57c0 │ │ │ │ mov r0, r9 │ │ │ │ bl 1d30f4 │ │ │ │ b 1d57c0 │ │ │ │ ldr r2, [pc, #564] @ 1d5b7c │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -98170,73 +98170,73 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 1d5b88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1d55b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1d59e8 │ │ │ │ bl 1d30f4 │ │ │ │ mov r0, fp │ │ │ │ bl 1753dc │ │ │ │ cmp r8, #0 │ │ │ │ beq 1d5530 │ │ │ │ mov r0, r8 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ b 1d5530 │ │ │ │ mov r0, fp │ │ │ │ bl 1753dc │ │ │ │ cmp r8, #0 │ │ │ │ bne 1d59dc │ │ │ │ b 1d5530 │ │ │ │ ldr r0, [pc, #392] @ 1d5b8c │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1d55b0 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #368] @ 1d5b90 │ │ │ │ ldr r3, [pc, #368] @ 1d5b94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #364] @ 1d5b98 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ cmp r9, r4 │ │ │ │ bne 1d5934 │ │ │ │ b 1d57c0 │ │ │ │ ldr r3, [pc, #316] @ 1d5b9c │ │ │ │ ldr r2, [pc, #316] @ 1d5ba0 │ │ │ │ ldr r1, [pc, #316] @ 1d5ba4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, fp │ │ │ │ bl 175304 │ │ │ │ cmp r9, #0 │ │ │ │ bne 1d5934 │ │ │ │ b 1d57c0 │ │ │ │ ldr r3, [pc, #264] @ 1d5ba8 │ │ │ │ ldr r2, [pc, #264] @ 1d5bac │ │ │ │ @@ -98244,75 +98244,75 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #240] @ 1d5bb4 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, fp │ │ │ │ bl 175304 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ bl 174fd4 │ │ │ │ cmp r9, #0 │ │ │ │ bne 1d5934 │ │ │ │ b 1d57c0 │ │ │ │ subseq r7, r5, r8, lsr #10 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r7, r5, r8, lsl r5 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ - subeq r8, r1, ip, lsr #29 │ │ │ │ - strheq r8, [r1], #-236 @ 0xffffff14 │ │ │ │ + subeq r8, r1, ip, asr #30 │ │ │ │ + subeq r8, r1, ip, asr pc │ │ │ │ subseq r7, r5, ip, lsr #6 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - subeq r8, r1, r8, lsl lr │ │ │ │ - subeq r8, pc, r4, ror #1 │ │ │ │ - subeq r6, r1, r4, lsl r4 │ │ │ │ - strdeq r6, [r1], #-56 @ 0xffffffc8 │ │ │ │ + strheq r8, [r1], #-232 @ 0xffffff18 │ │ │ │ + subeq r8, pc, r4, lsl #3 │ │ │ │ + strheq r6, [r1], #-68 @ 0xffffffbc │ │ │ │ + @ instruction: 0x00416498 │ │ │ │ subseq r7, r5, ip, asr r1 │ │ │ │ subseq r7, r5, r0, lsl #2 │ │ │ │ - subeq r7, pc, r0, lsr #30 │ │ │ │ - subeq r8, r1, r0, ror #21 │ │ │ │ - strdeq r8, [r1], #-128 @ 0xffffff80 │ │ │ │ + subeq r7, pc, r0, asr #31 │ │ │ │ + subeq r8, r1, r0, lsl #23 │ │ │ │ + @ instruction: 0x00418990 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ @ instruction: 0x00557098 │ │ │ │ - strheq r7, [pc], #-236 @ │ │ │ │ - subeq r8, r1, ip, asr #20 │ │ │ │ - subeq r8, r1, ip, lsl #17 │ │ │ │ + subeq r7, pc, ip, asr pc @ │ │ │ │ + subeq r8, r1, ip, ror #21 │ │ │ │ + subeq r8, r1, ip, lsr #18 │ │ │ │ subseq r7, r5, r0, asr #32 │ │ │ │ - subeq r7, pc, r0, ror #28 │ │ │ │ - subeq r8, r1, r0, asr sl │ │ │ │ - subeq r8, r1, r0, lsr r8 │ │ │ │ + subeq r7, pc, r0, lsl #30 │ │ │ │ + strdeq r8, [r1], #-160 @ 0xffffff60 │ │ │ │ + ldrdeq r8, [r1], #-128 @ 0xffffff80 │ │ │ │ andeq r0, r0, pc, ror #2 │ │ │ │ - subeq r8, r1, r8, lsr #20 │ │ │ │ - subeq r7, pc, r4, lsl lr @ │ │ │ │ - subeq r8, r1, r4, ror #15 │ │ │ │ + subeq r8, r1, r8, asr #21 │ │ │ │ + strheq r7, [pc], #-228 @ │ │ │ │ + subeq r8, r1, r4, lsl #17 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ @ instruction: 0x00556f98 │ │ │ │ - subeq r8, r1, r8, ror #20 │ │ │ │ - subeq r7, pc, ip, lsr #27 │ │ │ │ - subeq r8, r1, ip, ror r7 │ │ │ │ + subeq r8, r1, r8, lsl #22 │ │ │ │ + subeq r7, pc, ip, asr #28 │ │ │ │ + subeq r8, r1, ip, lsl r8 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ andeq r3, r0, ip, lsl #3 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq r8, r1, r0, ror #19 │ │ │ │ - strheq r8, [r1], #-152 @ 0xffffff68 │ │ │ │ - strheq r8, [r1], #-140 @ 0xffffff74 │ │ │ │ - subeq r7, pc, ip, lsl #25 │ │ │ │ - subeq r8, r1, ip, asr r6 │ │ │ │ - subeq r7, pc, r0, asr ip @ │ │ │ │ - subeq r8, r1, ip, lsr #17 │ │ │ │ - subeq r8, r1, ip, lsl r6 │ │ │ │ - subeq r7, pc, r0, lsl ip @ │ │ │ │ - @ instruction: 0x00418898 │ │ │ │ - subeq r8, r1, r0, ror #11 │ │ │ │ + subeq r8, r1, r0, lsl #21 │ │ │ │ + subeq r8, r1, r8, asr sl │ │ │ │ + subeq r8, r1, ip, asr r9 │ │ │ │ + subeq r7, pc, ip, lsr #26 │ │ │ │ + strdeq r8, [r1], #-108 @ 0xffffff94 │ │ │ │ + strdeq r7, [pc], #-192 @ │ │ │ │ + subeq r8, r1, ip, asr #18 │ │ │ │ + strheq r8, [r1], #-108 @ 0xffffff94 │ │ │ │ + strheq r7, [pc], #-192 @ │ │ │ │ + subeq r8, r1, r8, lsr r9 │ │ │ │ + subeq r8, r1, r0, lsl #13 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #224] @ 1d5cb0 │ │ │ │ mov r7, r2 │ │ │ │ @@ -98323,24 +98323,24 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 367224 │ │ │ │ - bl 360698 │ │ │ │ + bl 3672c4 │ │ │ │ + bl 360738 │ │ │ │ ldr r2, [pc, #176] @ 1d5cbc │ │ │ │ ldr r1, [pc, #176] @ 1d5cc0 │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [r0, #1128] @ 0x468 │ │ │ │ cmp r2, #0 │ │ │ │ beq 1d5c3c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 1d5bb8 │ │ │ │ mov r0, r6 │ │ │ │ @@ -98368,20 +98368,20 @@ │ │ │ │ movhi r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subeq r7, pc, r4, asr #23 │ │ │ │ - subeq r0, r1, ip, asr r3 │ │ │ │ - subeq lr, r2, r8, lsr pc │ │ │ │ - ldrdeq r8, [r1], #-120 @ 0xffffff88 │ │ │ │ - subeq r8, r1, ip, ror #15 │ │ │ │ - strheq r8, [r1], #-112 @ 0xffffff90 │ │ │ │ + subeq r7, pc, r4, ror #24 │ │ │ │ + strdeq r0, [r1], #-60 @ 0xffffffc4 │ │ │ │ + ldrdeq lr, [r2], #-248 @ 0xffffff08 │ │ │ │ + subeq r8, r1, r8, ror r8 │ │ │ │ + subeq r8, r1, ip, lsl #17 │ │ │ │ + subeq r8, r1, r0, asr r8 │ │ │ │ │ │ │ │ 001d5cc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #280] @ 1d5df8 │ │ │ │ @@ -98394,25 +98394,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r7, [pc, #260] @ 1d5e04 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 36ba44 │ │ │ │ + bl 36bae4 │ │ │ │ ldr r2, [pc, #236] @ 1d5e08 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r7, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #212] @ 1d5e0c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 1d5d8c │ │ │ │ ldr r1, [pc, #196] @ 1d5e10 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 175dc0 │ │ │ │ @@ -98433,15 +98433,15 @@ │ │ │ │ ldr r1, [pc, #128] @ 1d5e18 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -98450,37 +98450,37 @@ │ │ │ │ ldr r1, [pc, #68] @ 1d5e20 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1d5db0 │ │ │ │ subseq r6, r5, r8, lsl #23 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq lr, r2, r4, lsr lr │ │ │ │ - subeq r7, pc, ip, lsl #21 │ │ │ │ - subeq r0, r1, r4, lsr #4 │ │ │ │ - ldrdeq r8, [r1], #-108 @ 0xffffff94 │ │ │ │ - subeq r8, r1, ip, lsl r7 │ │ │ │ - @ instruction: 0x00418694 │ │ │ │ - subeq r8, r1, r4, lsl #13 │ │ │ │ - @ instruction: 0x0041869c │ │ │ │ - subeq r8, r1, r0, asr #12 │ │ │ │ + ldrdeq lr, [r2], #-228 @ 0xffffff1c │ │ │ │ + subeq r7, pc, ip, lsr #22 │ │ │ │ + subeq r0, r1, r4, asr #5 │ │ │ │ + subeq r8, r1, ip, ror r7 │ │ │ │ + strheq r8, [r1], #-124 @ 0xffffff84 │ │ │ │ + subeq r8, r1, r4, lsr r7 │ │ │ │ + subeq r8, r1, r4, lsr #14 │ │ │ │ + subeq r8, r1, ip, lsr r7 │ │ │ │ + subeq r8, r1, r0, ror #13 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 1d5e38 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subseq r2, r4, r4, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 1d5e4c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subseq r2, r4, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #392] @ 1d5ff4 │ │ │ │ @@ -98581,60 +98581,60 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ ldrsheq r6, [r5], #-156 @ 0xffffff64 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r7, pc, ip, lsl #20 │ │ │ │ + subeq r7, pc, ip, lsr #21 │ │ │ │ ldrheq pc, [pc], #-16 @ │ │ │ │ subseq r6, r5, r8, lsr #18 │ │ │ │ - subeq r7, pc, r8, ror #18 │ │ │ │ - subeq r7, pc, r8, asr sl @ │ │ │ │ - subeq r7, pc, ip, lsl #18 │ │ │ │ - subeq r8, r1, r0, ror #9 │ │ │ │ - subeq r8, r1, ip, ror #9 │ │ │ │ + subeq r7, pc, r8, lsl #20 │ │ │ │ + strdeq r7, [pc], #-168 @ │ │ │ │ + subeq r7, pc, ip, lsr #19 │ │ │ │ + subeq r8, r1, r0, lsl #11 │ │ │ │ + subeq r8, r1, ip, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #240] @ 1d6124 │ │ │ │ ldr r3, [pc, #240] @ 1d6128 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 4cb060 │ │ │ │ + bl 4cb100 │ │ │ │ add r7, r6, #224 @ 0xe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a7990 │ │ │ │ + bl 5a7a30 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ beq 1d60dc │ │ │ │ mov r5, r0 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, sp │ │ │ │ cmp r4, r5 │ │ │ │ movcc r1, r4 │ │ │ │ movcs r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 5a7768 │ │ │ │ + bl 5a7808 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl 4cb0d0 │ │ │ │ + bl 4cb170 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl 4cb060 │ │ │ │ + bl 4cb100 │ │ │ │ ldr r3, [sp] │ │ │ │ subs r5, r5, r3 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -98672,89 +98672,89 @@ │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ mov r6, r1 │ │ │ │ bl 175100 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 4cbec8 │ │ │ │ + bl 4cbf68 │ │ │ │ ldr r1, [pc, #212] @ 1d6248 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5abff4 │ │ │ │ + bl 5ac094 │ │ │ │ ldr r1, [pc, #192] @ 1d624c │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #6] │ │ │ │ strne r0, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5abff4 │ │ │ │ + bl 5ac094 │ │ │ │ ldr r1, [pc, #148] @ 1d6250 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #16] │ │ │ │ strne r0, [r4, #24] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5abff4 │ │ │ │ + bl 5ac094 │ │ │ │ ldr r1, [pc, #104] @ 1d6254 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #32] │ │ │ │ strne r0, [r4, #40] @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5abff4 │ │ │ │ + bl 5ac094 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ asrne r3, r0, #31 │ │ │ │ strbne r2, [r4, #48] @ 0x30 │ │ │ │ strne r0, [r4, #56] @ 0x38 │ │ │ │ strne r3, [r4, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq r0, [r2], #-96 @ 0xffffffa0 │ │ │ │ - subeq r5, r1, r4, lsl #16 │ │ │ │ - subeq pc, r9, r8, lsr #25 │ │ │ │ - subeq r9, r9, r4, lsl ip │ │ │ │ + subeq r0, r2, r0, ror r7 │ │ │ │ + subeq r5, r1, r4, lsr #17 │ │ │ │ + subeq pc, r9, r8, asr #26 │ │ │ │ + strheq r9, [r9], #-196 @ 0xffffff3c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 1d62f0 │ │ │ │ ldr r2, [pc, #128] @ 1d62f4 │ │ │ │ ldr r1, [pc, #128] @ 1d62f8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #96] @ 1d62fc │ │ │ │ ldr ip, [pc, #96] @ 1d6300 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 1d6304 │ │ │ │ ldr r2, [pc, #92] @ 1d6308 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -98770,17 +98770,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq r7, pc, r8, ror r6 @ │ │ │ │ - subeq r8, r1, r8, asr r2 │ │ │ │ - strheq r6, [r5], #-124 @ 0xffffff84 │ │ │ │ + subeq r7, pc, r8, lsl r7 @ │ │ │ │ + strdeq r8, [r1], #-40 @ 0xffffffd8 │ │ │ │ + subeq r6, r5, ip, asr r8 │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r1, r0, r8, lsl #12 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -98805,15 +98805,15 @@ │ │ │ │ ldr r3, [pc, #68] @ 1d63ac │ │ │ │ add r2, pc, r2 │ │ │ │ stmib sp, {r2, r4} │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c14e4 │ │ │ │ + bl 5c1584 │ │ │ │ str r6, [r5, #1024] @ 0x400 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -98835,28 +98835,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #64] @ 1d642c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq r7, pc, r4, lsl r5 @ │ │ │ │ - ldrdeq r8, [r1], #-12 │ │ │ │ - subeq r8, r1, ip, lsl #2 │ │ │ │ + strheq r7, [pc], #-84 @ │ │ │ │ + subeq r8, r1, ip, ror r1 │ │ │ │ + subeq r8, r1, ip, lsr #3 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 1d647c │ │ │ │ ldr r2, [pc, #52] @ 1d6480 │ │ │ │ @@ -98864,22 +98864,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #40] @ 1d6488 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1d601c │ │ │ │ - subeq r7, pc, r0, lsr #9 │ │ │ │ - subeq r8, r1, r8, rrx │ │ │ │ - @ instruction: 0x00418098 │ │ │ │ + subeq r7, pc, r0, asr #10 │ │ │ │ + subeq r8, r1, r8, lsl #2 │ │ │ │ + subeq r8, r1, r8, lsr r1 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 1d6500 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -98893,23 +98893,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #28] @ 1d6504 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5c19d8 │ │ │ │ + b 5c1a78 │ │ │ │ subseq lr, pc, r8, lsl ip @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #176] @ 1d65d0 │ │ │ │ @@ -98919,53 +98919,53 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, r5, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r7, [pc, #140] @ 1d65dc │ │ │ │ mov r1, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #216 @ 0xd8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #224 @ 0xe0 │ │ │ │ - bl 5a73ec │ │ │ │ + bl 5a748c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ str r2, [r4, #152] @ 0x98 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [pc, #84] @ 1d65e0 │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ str r4, [r0, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subeq r7, pc, ip, asr #7 │ │ │ │ - subeq r4, r1, r0, lsl r9 │ │ │ │ - subeq r4, r1, ip, asr ip │ │ │ │ - subeq r4, r1, r4, lsl #18 │ │ │ │ + subeq r7, pc, ip, ror #8 │ │ │ │ + strheq r4, [r1], #-144 @ 0xffffff70 │ │ │ │ + strdeq r4, [r1], #-204 @ 0xffffff34 │ │ │ │ + subeq r4, r1, r4, lsr #19 │ │ │ │ ldrsheq r1, [r4], #-136 @ 0xffffff78 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #156] @ 1d6698 │ │ │ │ mov r6, r1 │ │ │ │ @@ -98976,15 +98976,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #13 │ │ │ │ mov r4, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ bl 1cb5c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1d6678 │ │ │ │ ldr r3, [r4, #204] @ 0xcc │ │ │ │ ldr r1, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, r6, lsl #3 │ │ │ │ lsl r2, r6, #3 │ │ │ │ @@ -99004,17 +99004,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq r7, [pc], #-32 @ │ │ │ │ - subeq r4, r1, ip, lsr r8 │ │ │ │ - subeq r4, r1, r8, lsr #16 │ │ │ │ + @ instruction: 0x004f7390 │ │ │ │ + ldrdeq r4, [r1], #-140 @ 0xffffff74 │ │ │ │ + subeq r4, r1, r8, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #528] @ 1d68cc │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -99022,15 +99022,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #512] @ 1d68d0 │ │ │ │ ldr r1, [pc, #512] @ 1d68d4 │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 1d68b0 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 1757b4 │ │ │ │ @@ -99145,19 +99145,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 1d68d8 │ │ │ │ ldr r0, [pc, #32] @ 1d68dc │ │ │ │ ldr r2, [pc, #32] @ 1d68e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #232 @ 0xe8 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r7, pc, r0, lsr r2 @ │ │ │ │ - subeq r4, r1, r8, ror #14 │ │ │ │ - subeq r4, r1, ip, ror r7 │ │ │ │ - subeq r7, r1, r8, lsl #24 │ │ │ │ - subeq r7, r1, r4, asr #24 │ │ │ │ + ldrdeq r7, [pc], #-32 @ │ │ │ │ + subeq r4, r1, r8, lsl #16 │ │ │ │ + subeq r4, r1, ip, lsl r8 │ │ │ │ + subeq r7, r1, r8, lsr #25 │ │ │ │ + subeq r7, r1, r4, ror #25 │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #180] @ 0xb4 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -99178,15 +99178,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, r2 │ │ │ │ movlt r3, r2 │ │ │ │ str r3, [r0, #192] @ 0xc0 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r6 │ │ │ │ add r0, r2, r0 │ │ │ │ - bl 5e38a8 │ │ │ │ + bl 5e3948 │ │ │ │ ldr r7, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r7, r1, r7 │ │ │ │ addmi r7, r7, r6 │ │ │ │ cmp r3, r7 │ │ │ │ ble 1d69e4 │ │ │ │ ldr r3, [r4, #144] @ 0x90 │ │ │ │ @@ -99203,15 +99203,15 @@ │ │ │ │ add r8, r9, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ bl 1d5e50 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ @@ -99223,29 +99223,29 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - subeq r6, pc, ip, asr pc @ │ │ │ │ - @ instruction: 0x0041449c │ │ │ │ - strheq r4, [r1], #-64 @ 0xffffffc0 │ │ │ │ + strdeq r6, [pc], #-252 @ │ │ │ │ + subeq r4, r1, ip, lsr r5 │ │ │ │ + subeq r4, r1, r0, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0, #84] @ 0x54 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7, #172] @ 0xac │ │ │ │ mov r4, r1 │ │ │ │ add r0, r2, r0 │ │ │ │ ldr r1, [r7, #152] @ 0x98 │ │ │ │ mov r6, r2 │ │ │ │ - bl 5e38a8 │ │ │ │ + bl 5e3948 │ │ │ │ ldr r3, [r7, #144] @ 0x90 │ │ │ │ ldr ip, [r7, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ suble r4, r3, #1 │ │ │ │ mov lr, #32 │ │ │ │ mov r2, r6 │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -99280,15 +99280,15 @@ │ │ │ │ ldr r2, [pc, #820] @ 1d6e08 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #808] @ 1d6e0c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ ldr sl, [pc, #792] @ 1d6e10 │ │ │ │ cmp r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ beq 1d6cd8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -99306,37 +99306,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 1d6d00 │ │ │ │ cmp r4, #0 │ │ │ │ bne 1d6c94 │ │ │ │ ldr r0, [pc, #712] @ 1d6e18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 368754 │ │ │ │ + bl 3687f4 │ │ │ │ ldr r3, [pc, #704] @ 1d6e1c │ │ │ │ ldr r2, [pc, #704] @ 1d6e20 │ │ │ │ ldr r1, [pc, #704] @ 1d6e24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #672] @ 1d6e28 │ │ │ │ ldr r2, [pc, #672] @ 1d6e2c │ │ │ │ ldr r1, [pc, #672] @ 1d6e30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, r7 │ │ │ │ mov r7, #7 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 1c94a4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ @@ -99359,15 +99359,15 @@ │ │ │ │ bl 175178 │ │ │ │ mov r4, r0 │ │ │ │ bl 176504 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4caec8 │ │ │ │ + bl 4caf68 │ │ │ │ mov r0, r4 │ │ │ │ bl 1753dc │ │ │ │ strh r7, [r5, #108] @ 0x6c │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #504] @ 1d6e38 │ │ │ │ strb r3, [r9] │ │ │ │ ldr r3, [pc, #436] @ 1d6dfc │ │ │ │ @@ -99391,24 +99391,24 @@ │ │ │ │ bne 1d6cf4 │ │ │ │ cmp r2, #0 │ │ │ │ bne 1d6d58 │ │ │ │ ldr r4, [pc, #416] @ 1d6e3c │ │ │ │ mov r7, #384 @ 0x180 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 368754 │ │ │ │ + bl 3687f4 │ │ │ │ ldr r3, [pc, #400] @ 1d6e40 │ │ │ │ ldr r2, [pc, #400] @ 1d6e44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r8, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 1d6b80 │ │ │ │ ldrb r8, [r4, #32] │ │ │ │ cmp r8, #0 │ │ │ │ ldrne r3, [r4, #40] @ 0x28 │ │ │ │ moveq r3, r8 │ │ │ │ @@ -99434,15 +99434,15 @@ │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1d6db4 │ │ │ │ ldr r0, [pc, #268] @ 1d6e54 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1d6b40 │ │ │ │ ldr r3, [pc, #232] @ 1d6e48 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1d6c94 │ │ │ │ ldr r3, [pc, #216] @ 1d6e4c │ │ │ │ @@ -99455,61 +99455,61 @@ │ │ │ │ ldrb r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ bne 1d6dac │ │ │ │ ldr r0, [pc, #188] @ 1d6e58 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1d6c94 │ │ │ │ mov sl, r1 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 1d6e5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1d6b40 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r5, r5, r8, asr #27 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r6, pc, r8, lsr #28 │ │ │ │ - subeq r7, r1, r8, lsl sl │ │ │ │ - subeq r7, r1, ip, ror #19 │ │ │ │ + subeq r6, pc, r8, asr #29 │ │ │ │ + strheq r7, [r1], #-168 @ 0xffffff58 │ │ │ │ + subeq r7, r1, ip, lsl #21 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ subseq r5, r5, r4, ror sp │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - subeq r4, r1, r8, asr #14 │ │ │ │ - subeq r6, pc, ip, lsl #27 │ │ │ │ - ldrdeq r4, [r1], #-32 @ 0xffffffe0 │ │ │ │ - subeq r4, r1, r8, lsr #12 │ │ │ │ - subeq r6, pc, r0, ror #26 │ │ │ │ - subeq r4, r1, r8, lsr #5 │ │ │ │ - strheq r4, [r1], #-44 @ 0xffffffd4 │ │ │ │ - subeq r7, r1, r4, ror #18 │ │ │ │ + subeq r4, r1, r8, ror #15 │ │ │ │ + subeq r6, pc, ip, lsr #28 │ │ │ │ + subeq r4, r1, r0, ror r3 │ │ │ │ + subeq r4, r1, r8, asr #13 │ │ │ │ + subeq r6, pc, r0, lsl #28 │ │ │ │ + subeq r4, r1, r8, asr #6 │ │ │ │ + subeq r4, r1, ip, asr r3 │ │ │ │ + subeq r7, r1, r4, lsl #20 │ │ │ │ subseq r5, r5, r8, lsr #24 │ │ │ │ - strdeq r4, [r1], #-76 @ 0xffffffb4 │ │ │ │ - subeq r6, pc, ip, lsr ip @ │ │ │ │ - subeq r4, r1, ip, ror r1 │ │ │ │ + @ instruction: 0x0041459c │ │ │ │ + ldrdeq r6, [pc], #-204 @ │ │ │ │ + subeq r4, r1, ip, lsl r2 │ │ │ │ andeq r2, r0, r0, lsr r4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq r7, r1, r4, lsl #16 │ │ │ │ - subeq r7, r1, ip, lsr #15 │ │ │ │ - subeq r7, r1, r0, asr #14 │ │ │ │ + subeq r7, r1, r4, lsr #17 │ │ │ │ + subeq r7, r1, ip, asr #16 │ │ │ │ + subeq r7, r1, r0, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #444] @ 1d7034 │ │ │ │ ldr r2, [pc, #444] @ 1d7038 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -99517,15 +99517,15 @@ │ │ │ │ ldr r1, [pc, #436] @ 1d703c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #196 @ 0xc4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ ldr r3, [r0, #184] @ 0xb8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bgt 1d6fa8 │ │ │ │ ldr r5, [r0, #188] @ 0xbc │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ @@ -99569,15 +99569,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [r4, #188] @ 0xbc │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ ldr r3, [r4, #184] @ 0xb8 │ │ │ │ sub r5, r5, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str r5, [sp] │ │ │ │ bl 1ca8b4 │ │ │ │ @@ -99605,37 +99605,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ ldr r1, [r4, #160] @ 0xa0 │ │ │ │ bl 1ca80c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subeq r6, pc, r4, ror sl @ │ │ │ │ - strheq r3, [r1], #-240 @ 0xffffff10 │ │ │ │ - subeq r4, r1, r4, lsl #6 │ │ │ │ - @ instruction: 0x004f699c │ │ │ │ - subeq r3, r1, r4, ror #29 │ │ │ │ - strdeq r3, [r1], #-232 @ 0xffffff18 │ │ │ │ - subeq r6, pc, ip, lsl #18 │ │ │ │ - subeq r3, r1, ip, asr #28 │ │ │ │ - subeq r3, r1, r0, ror #28 │ │ │ │ + subeq r6, pc, r4, lsl fp @ │ │ │ │ + subeq r4, r1, r0, asr r0 │ │ │ │ + subeq r4, r1, r4, lsr #7 │ │ │ │ + subeq r6, pc, ip, lsr sl @ │ │ │ │ + subeq r3, r1, r4, lsl #31 │ │ │ │ + @ instruction: 0x00413f98 │ │ │ │ + subeq r6, pc, ip, lsr #19 │ │ │ │ + subeq r3, r1, ip, ror #29 │ │ │ │ + subeq r3, r1, r0, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #424] @ 1d721c │ │ │ │ ldr r2, [pc, #424] @ 1d7220 │ │ │ │ @@ -99653,15 +99653,15 @@ │ │ │ │ str r3, [r0, #196] @ 0xc4 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r6, r7 │ │ │ │ add r0, r0, r3 │ │ │ │ mov r1, r9 │ │ │ │ suble r7, r6, #1 │ │ │ │ - bl 5e38a8 │ │ │ │ + bl 5e3948 │ │ │ │ ldr r5, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r5, r1, r5 │ │ │ │ addmi r5, r5, r9 │ │ │ │ cmp r3, r5 │ │ │ │ ble 1d7184 │ │ │ │ mla r6, r1, r6, r7 │ │ │ │ @@ -99682,15 +99682,15 @@ │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ bl 1d5e50 │ │ │ │ ldr r2, [pc, #228] @ 1d7234 │ │ │ │ ldr r3, [pc, #204] @ 1d7220 │ │ │ │ @@ -99732,34 +99732,34 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #96] @ 1d7248 │ │ │ │ strh r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r2, sp, #8 │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ bl 1d5e50 │ │ │ │ b 1d7148 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsheq r5, [r5], #-120 @ 0xffffff88 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq sp, pc, r4, asr #31 │ │ │ │ - ldrdeq r6, [pc], #-124 @ │ │ │ │ - subeq r3, r1, r4, lsr #26 │ │ │ │ - subeq r3, r1, r8, lsr sp │ │ │ │ + subeq r6, pc, ip, ror r8 @ │ │ │ │ + subeq r3, r1, r4, asr #27 │ │ │ │ + ldrdeq r3, [r1], #-216 @ 0xffffff28 │ │ │ │ subseq r5, r5, ip, lsl r7 │ │ │ │ subseq r5, r5, r0, ror #13 │ │ │ │ - subeq r6, pc, ip, lsl r7 @ │ │ │ │ - subeq r3, r1, r4, asr ip │ │ │ │ - subeq r3, r1, r8, ror #24 │ │ │ │ + strheq r6, [pc], #-124 @ │ │ │ │ + strdeq r3, [r1], #-196 @ 0xffffff3c │ │ │ │ + subeq r3, r1, r8, lsl #26 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #664] @ 1d74fc │ │ │ │ ldr r2, [pc, #664] @ 1d7500 │ │ │ │ @@ -99777,15 +99777,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ bl 1cc394 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 1d74e0 │ │ │ │ str r9, [sp] │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r2, r8 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -99797,15 +99797,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r6, #192] @ 0xc0 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #13 │ │ │ │ str sl, [r6, #180] @ 0xb4 │ │ │ │ str sl, [r6, #188] @ 0xbc │ │ │ │ str r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 1757b4 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 1776d4 │ │ │ │ @@ -99852,15 +99852,15 @@ │ │ │ │ add r4, r4, r2 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r3, [r4, #-1] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, fp │ │ │ │ bl 1d5e50 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -99885,15 +99885,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 1757b4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 1776d4 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99925,28 +99925,28 @@ │ │ │ │ ldr r1, [pc, #68] @ 1d752c │ │ │ │ ldr r0, [pc, #68] @ 1d7530 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r6, pc, r4, lsl #13 │ │ │ │ + subeq r6, pc, r4, lsr #14 │ │ │ │ ldrsheq r5, [r5], #-92 @ 0xffffffa4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - strheq r3, [r1], #-180 @ 0xffffff4c │ │ │ │ - subeq r3, r1, r8, asr #23 │ │ │ │ - subeq r6, pc, r0, ror r5 @ │ │ │ │ - strheq r3, [r1], #-160 @ 0xffffff60 │ │ │ │ - @ instruction: 0x00413a9c │ │ │ │ - subeq r6, pc, ip, lsr #9 │ │ │ │ - strdeq r3, [r1], #-148 @ 0xffffff6c │ │ │ │ - subeq r3, r1, r8, lsl #20 │ │ │ │ + subeq r3, r1, r4, asr ip │ │ │ │ + subeq r3, r1, r8, ror #24 │ │ │ │ + subeq r6, pc, r0, lsl r6 @ │ │ │ │ + subeq r3, r1, r0, asr fp │ │ │ │ + subeq r3, r1, ip, lsr fp │ │ │ │ + subeq r6, pc, ip, asr #10 │ │ │ │ + @ instruction: 0x00413a94 │ │ │ │ + subeq r3, r1, r8, lsr #21 │ │ │ │ ldrsbeq r5, [r5], #-48 @ 0xffffffd0 │ │ │ │ - ldrdeq r6, [r1], #-252 @ 0xffffff04 │ │ │ │ - subeq r6, r1, r8, ror #31 │ │ │ │ + subeq r7, r1, ip, ror r0 │ │ │ │ + subeq r7, r1, r8, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ 1d75cc │ │ │ │ ldr r7, [pc, #128] @ 1d75d0 │ │ │ │ ldr r6, [pc, #128] @ 1d75d4 │ │ │ │ @@ -99955,40 +99955,40 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #88] @ 1d75d8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1d75a0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 1d724c │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ bl 1d66a4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 1d724c │ │ │ │ - @ instruction: 0x004f639c │ │ │ │ - subeq r3, r1, r4, ror #17 │ │ │ │ - subeq r3, r1, ip, lsr ip │ │ │ │ - subeq r3, r1, r8, lsl sp │ │ │ │ + subeq r6, pc, ip, lsr r4 @ │ │ │ │ + subeq r3, r1, r4, lsl #19 │ │ │ │ + ldrdeq r3, [r1], #-204 @ 0xffffff34 │ │ │ │ + strheq r3, [r1], #-216 @ 0xffffff28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #680] @ 1d789c │ │ │ │ ldr r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r2, [pc, #676] @ 1d78a0 │ │ │ │ @@ -100016,15 +100016,15 @@ │ │ │ │ cmp r6, r1 │ │ │ │ addne r0, r0, r6 │ │ │ │ moveq r6, #0 │ │ │ │ cmp r3, r1 │ │ │ │ addlt r3, r3, #1 │ │ │ │ strlt r3, [r4, #156] @ 0x9c │ │ │ │ str r6, [r4, #172] @ 0xac │ │ │ │ - bl 5e38a8 │ │ │ │ + bl 5e3948 │ │ │ │ ldr r5, [r4, #144] @ 0x90 │ │ │ │ ldr r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r5, #0 │ │ │ │ mul r1, r5, r1 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ add r3, r3, r1 │ │ │ │ ble 1d76c0 │ │ │ │ @@ -100083,15 +100083,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #13 │ │ │ │ mov r1, r9 │ │ │ │ str r6, [r4, #180] @ 0xb4 │ │ │ │ str r6, [r4, #188] @ 0xbc │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ bl 1cc394 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1d7880 │ │ │ │ lsl r5, r5, #20 │ │ │ │ @@ -100113,15 +100113,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ bl 175ef8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r7, r7, r5 │ │ │ │ add r8, sp, #36 @ 0x24 │ │ │ │ ldr r9, [r4, #144] @ 0x90 │ │ │ │ lsl r9, r9, #3 │ │ │ │ mov r3, r0 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r7, [r4, #148] @ 0x94 │ │ │ │ @@ -100160,19 +100160,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #268 @ 0x10c │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r5, r5, r0, ror r2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x00555198 │ │ │ │ - strheq r6, [pc], #-24 @ │ │ │ │ - strdeq r3, [r1], #-104 @ 0xffffff98 │ │ │ │ - subeq r3, r1, ip, lsl #14 │ │ │ │ - subeq r6, r1, ip, lsr ip │ │ │ │ - subeq r6, r1, r8, asr #24 │ │ │ │ + subeq r6, pc, r8, asr r2 @ │ │ │ │ + @ instruction: 0x00413798 │ │ │ │ + subeq r3, r1, ip, lsr #15 │ │ │ │ + ldrdeq r6, [r1], #-204 @ 0xffffff34 │ │ │ │ + subeq r6, r1, r8, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #3612] @ 1d86f0 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -100191,15 +100191,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #3560] @ 1d8704 │ │ │ │ ldr r3, [pc, #3560] @ 1d8708 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, #0 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r0, r6 │ │ │ │ lsl r3, r3, #3 │ │ │ │ str r3, [r6, #204] @ 0xcc │ │ │ │ @@ -100326,15 +100326,15 @@ │ │ │ │ bge 1d7cd4 │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r2, [sp, #32] │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 5e38a8 │ │ │ │ + bl 5e3948 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sl, #176] @ 0xb0 │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ mov r2, #2 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ strb r9, [r0, r3] │ │ │ │ @@ -100419,15 +100419,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r1, r6, #204 @ 0xcc │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ sub ip, ip, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 1cbaa8 │ │ │ │ b 1d79e4 │ │ │ │ @@ -100461,22 +100461,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2504] @ 1d8740 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1d79b4 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ sub r3, r3, #1 │ │ │ │ bic r3, r3, r3, asr #31 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r0, [r1, #148] @ 0x94 │ │ │ │ @@ -100726,15 +100726,15 @@ │ │ │ │ bl 175178 │ │ │ │ mov r9, r0 │ │ │ │ bl 176504 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ - bl 4cb0d0 │ │ │ │ + bl 4cb170 │ │ │ │ b 1d79b8 │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ bic r3, r3, #128 @ 0x80 │ │ │ │ orr r3, r3, #112 @ 0x70 │ │ │ │ strb r3, [r4, #108] @ 0x6c │ │ │ │ b 1d7ec8 │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ @@ -100872,45 +100872,45 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #852] @ 1d8750 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1d7aec │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #836] @ 1d8754 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl 4cb0d0 │ │ │ │ + bl 4cb170 │ │ │ │ b 1d79b4 │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 5e38a8 │ │ │ │ + bl 5e3948 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r0, r2, r1 │ │ │ │ add r1, r3, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, r9, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ @@ -101028,15 +101028,15 @@ │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 5e38a8 │ │ │ │ + bl 5e3948 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ mul r0, r1, r0 │ │ │ │ add r9, r9, r0 │ │ │ │ add r0, r3, r0 │ │ │ │ @@ -101066,50 +101066,50 @@ │ │ │ │ add r3, r3, r9 │ │ │ │ b 1d7f24 │ │ │ │ ldr r0, [pc, #148] @ 1d8758 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1d7aec │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 1d875c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1d79b4 │ │ │ │ - subeq r6, pc, r8, lsl r0 @ │ │ │ │ + strheq r6, [pc], #-8 @ │ │ │ │ subseq r4, r5, r8, ror pc │ │ │ │ subseq r4, r5, r4, ror pc │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - ldrdeq r6, [r1], #-184 @ 0xffffff48 │ │ │ │ - subeq r6, r1, r8, lsr #23 │ │ │ │ + subeq r6, r1, r8, ror ip │ │ │ │ + subeq r6, r1, r8, asr #24 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ - subeq r5, pc, r2, ror lr @ │ │ │ │ - subeq r5, pc, r8, asr lr @ │ │ │ │ - subeq r5, pc, r4, lsl #29 │ │ │ │ + subeq r5, pc, r2, lsl pc @ │ │ │ │ + strdeq r5, [pc], #-232 @ │ │ │ │ + subeq r5, pc, r4, lsr #30 │ │ │ │ subseq r4, r5, r0, lsl #29 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - subeq r5, pc, lr, lsl sp @ │ │ │ │ - subeq r5, pc, r4, asr ip @ │ │ │ │ - @ instruction: 0x00413198 │ │ │ │ - subeq r3, r1, ip, lsr #3 │ │ │ │ + strheq r5, [pc], #-222 @ │ │ │ │ + strdeq r5, [pc], #-196 @ │ │ │ │ + subeq r3, r1, r8, lsr r2 │ │ │ │ + subeq r3, r1, ip, asr #4 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq r6, r1, r0, lsr #17 │ │ │ │ - subeq r5, pc, sl, ror #19 │ │ │ │ - subeq r6, r1, r8, lsr #9 │ │ │ │ + subeq r6, r1, r0, asr #18 │ │ │ │ + subeq r5, pc, sl, lsl #21 │ │ │ │ + subeq r6, r1, r8, asr #10 │ │ │ │ andeq r1, r0, r8, lsr #26 │ │ │ │ - subeq r6, r1, ip, ror r1 │ │ │ │ - strdeq r6, [r1], #-16 │ │ │ │ - strdeq r5, [r1], #-232 @ 0xffffff18 │ │ │ │ - subeq r5, r1, r8, ror pc │ │ │ │ + subeq r6, r1, ip, lsl r2 │ │ │ │ + @ instruction: 0x00416290 │ │ │ │ + @ instruction: 0x00415f98 │ │ │ │ + subeq r6, r1, r8, lsl r0 │ │ │ │ │ │ │ │ 001d8760 : │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -101153,21 +101153,21 @@ │ │ │ │ mov r2, r6 │ │ │ │ strh r3, [sp, #4] │ │ │ │ strb r1, [sp, #6] │ │ │ │ cmp r0, #0 │ │ │ │ bne 1d8a0c │ │ │ │ add r7, r4, #224 @ 0xe0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a797c │ │ │ │ + bl 5a7a1c │ │ │ │ mov r1, r5 │ │ │ │ cmp r6, r0 │ │ │ │ movcs r2, r0 │ │ │ │ movcc r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a74d4 │ │ │ │ + bl 5a7574 │ │ │ │ mov r0, r4 │ │ │ │ bl 1d601c │ │ │ │ b 1d887c │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ mov r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ @@ -101280,36 +101280,36 @@ │ │ │ │ beq 1d8a20 │ │ │ │ mov r2, #1 │ │ │ │ mov r6, r2 │ │ │ │ strb r1, [sp, #4] │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 4caec8 │ │ │ │ + bl 4caf68 │ │ │ │ b 1d8814 │ │ │ │ ldr r1, [pc, #68] @ 1d8a6c │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4caec8 │ │ │ │ + bl 4caf68 │ │ │ │ mov r6, #1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [r4, #200] @ 0xc8 │ │ │ │ mov r2, r6 │ │ │ │ strb r3, [sp, #4] │ │ │ │ b 1d880c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r4, r5, r0, ror #1 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r5, pc, lr, lsr r1 @ │ │ │ │ + ldrdeq r5, [pc], #-30 @ │ │ │ │ andeq r5, r0, fp, lsl fp │ │ │ │ subseq r3, r5, r8, ror #31 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - subeq r7, r8, r0, lsr #24 │ │ │ │ + subeq r7, r8, r0, asr #25 │ │ │ │ │ │ │ │ 001d8a70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 1d8ae4 │ │ │ │ @@ -101324,23 +101324,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #28] @ 1d8ae8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5c19d8 │ │ │ │ + b 5c1a78 │ │ │ │ subseq ip, pc, r4, lsr r6 @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 001d8aec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -101352,43 +101352,43 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [r4, #148] @ 0x94 │ │ │ │ ldr r1, [r4, #144] @ 0x90 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 1ca964 │ │ │ │ - subeq r4, pc, r4, ror #27 │ │ │ │ - subeq r2, r1, r8, lsr #6 │ │ │ │ - subeq r2, r1, ip, lsr r3 │ │ │ │ + subeq r4, pc, r4, lsl #29 │ │ │ │ + subeq r2, r1, r8, asr #7 │ │ │ │ + ldrdeq r2, [r1], #-60 @ 0xffffffc4 │ │ │ │ │ │ │ │ 001d8b4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #44] @ 1d8b90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 367750 │ │ │ │ + bl 3677f0 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r0, [pc, #16] @ 1d8b94 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #132 @ 0x84 │ │ │ │ - b 366b7c │ │ │ │ - @ instruction: 0x00415998 │ │ │ │ + b 366c1c │ │ │ │ + subeq r5, r1, r8, lsr sl │ │ │ │ subseq pc, r3, r0, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 1d8bf4 │ │ │ │ mov r0, r1 │ │ │ │ @@ -101396,26 +101396,26 @@ │ │ │ │ ldr r1, [pc, #64] @ 1d8bfc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq r5, [r1], #-160 @ 0xffffff60 │ │ │ │ - subeq r5, pc, ip, asr #28 │ │ │ │ - ldrdeq r5, [r1], #-164 @ 0xffffff5c │ │ │ │ + @ instruction: 0x00415b90 │ │ │ │ + subeq r5, pc, ip, ror #29 │ │ │ │ + subeq r5, r1, r4, ror fp │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ @@ -101423,17 +101423,17 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #8] @ 1d8c44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ bl 176fb4 │ │ │ │ - @ instruction: 0x00415a90 │ │ │ │ + subeq r5, r1, r0, lsr fp │ │ │ │ │ │ │ │ 001d8c48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #52] @ 1d8c94 │ │ │ │ @@ -101450,15 +101450,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ subseq r0, r6, r0, asr sl │ │ │ │ ldr r0, [pc, #4] @ 1d8ca4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subseq pc, r3, r0, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -101524,15 +101524,15 @@ │ │ │ │ ldr r0, [r7, #8] │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #12] @ 1d8dcc │ │ │ │ bl 1d1424 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ b 1d8d10 │ │ │ │ - strdeq r5, [pc], #-200 @ │ │ │ │ + @ instruction: 0x004f5d98 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #17 │ │ │ │ str r3, [r1] │ │ │ │ @@ -101540,55 +101540,55 @@ │ │ │ │ mov r0, #12 │ │ │ │ mov r6, r1 │ │ │ │ bl 175100 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 4cbec8 │ │ │ │ + bl 4cbf68 │ │ │ │ ldr r1, [pc, #84] @ 1d8e68 │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ strb r6, [r4, #6] │ │ │ │ - bl 5abfe4 │ │ │ │ + bl 5ac084 │ │ │ │ ldr r1, [pc, #60] @ 1d8e6c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r6, [r4, #8] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl 5abfe4 │ │ │ │ + bl 5ac084 │ │ │ │ strb r0, [r4, #9] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subeq r5, r1, r0, lsl #26 │ │ │ │ - ldrdeq r5, [r1], #-220 @ 0xffffff24 │ │ │ │ + subeq r5, r1, r0, lsr #27 │ │ │ │ + subeq r5, r1, ip, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 1d8f08 │ │ │ │ ldr r2, [pc, #128] @ 1d8f0c │ │ │ │ ldr r1, [pc, #128] @ 1d8f10 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #96] @ 1d8f14 │ │ │ │ ldr ip, [pc, #96] @ 1d8f18 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 1d8f1c │ │ │ │ ldr r2, [pc, #92] @ 1d8f20 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -101604,17 +101604,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strheq r5, [pc], #-180 @ │ │ │ │ - subeq r5, r1, r0, asr #12 │ │ │ │ - subeq r3, r5, r4, lsr #23 │ │ │ │ + subeq r5, pc, r4, asr ip @ │ │ │ │ + subeq r5, r1, r0, ror #13 │ │ │ │ + subeq r3, r5, r4, asr #24 │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ muleq r0, r8, r8 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r1, r0, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -101628,53 +101628,53 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #128 @ 0x80 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ b 1d8fb8 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 367224 │ │ │ │ - bl 4cb060 │ │ │ │ + bl 3672c4 │ │ │ │ + bl 4cb100 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 1d8fd8 │ │ │ │ ldr lr, [r5, #136] @ 0x88 │ │ │ │ mov r1, r4 │ │ │ │ cmp ip, lr │ │ │ │ movcc r4, ip │ │ │ │ movcs r4, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ - bl 4cb0d0 │ │ │ │ + bl 4cb170 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c6474 │ │ │ │ + bl 5c6514 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c625c │ │ │ │ + bl 5c62fc │ │ │ │ ldr r4, [pc, #56] @ 1d9000 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1d8f5c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - subeq r5, pc, r0, lsl #22 │ │ │ │ - @ instruction: 0x00415590 │ │ │ │ - subeq r3, r5, ip, ror sl │ │ │ │ + subeq r5, pc, r0, lsr #23 │ │ │ │ + subeq r5, r1, r0, lsr r6 │ │ │ │ + subeq r3, r5, ip, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ ldrb r5, [r1, #16] │ │ │ │ mov r9, r0 │ │ │ │ @@ -101735,23 +101735,23 @@ │ │ │ │ sub r3, r5, r4 │ │ │ │ cmp r3, #1024 @ 0x400 │ │ │ │ movcs r3, #1024 @ 0x400 │ │ │ │ add r1, r3, #8 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 5c623c │ │ │ │ + bl 5c62dc │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ - bl 5c6424 │ │ │ │ + bl 5c64c4 │ │ │ │ add r1, r6, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ - bl 5c6424 │ │ │ │ + bl 5c64c4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r4, r4, r3 │ │ │ │ cmp r5, r4 │ │ │ │ bhi 1d90f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 1d8f28 │ │ │ │ ldr r2, [pc, #268] @ 1d9264 │ │ │ │ @@ -101772,15 +101772,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r4, [pc, #204] @ 1d9268 │ │ │ │ add r4, pc, r4 │ │ │ │ b 1d90b0 │ │ │ │ ldr r0, [pc, #196] @ 1d926c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 1d9150 │ │ │ │ ldr r4, [pc, #184] @ 1d9270 │ │ │ │ add r4, pc, r4 │ │ │ │ b 1d90b0 │ │ │ │ ldr r3, [pc, #176] @ 1d9274 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -101799,43 +101799,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 1d9280 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1d90c4 │ │ │ │ ldr r0, [pc, #68] @ 1d9284 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1d90c4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r3, r5, r4, lsr r8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r3, r5, ip, ror #15 │ │ │ │ subseq lr, r3, r0, lsr #29 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r3, r5, r4, lsl r7 │ │ │ │ - subeq r5, r1, ip, asr #10 │ │ │ │ - subeq r5, r1, r0, lsl #11 │ │ │ │ - subeq r5, r1, r0, lsr r5 │ │ │ │ + subeq r5, r1, ip, ror #11 │ │ │ │ + subeq r5, r1, r0, lsr #12 │ │ │ │ + ldrdeq r5, [r1], #-80 @ 0xffffffb0 │ │ │ │ andeq r3, r0, ip, asr #4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - strheq r5, [r1], #-76 @ 0xffffffb4 │ │ │ │ - subeq r5, r1, ip, asr #9 │ │ │ │ + subeq r5, r1, ip, asr r5 │ │ │ │ + subeq r5, r1, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #28 │ │ │ │ mov r5, r1 │ │ │ │ @@ -102325,22 +102325,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1968] @ 1da218 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 1d98e4 │ │ │ │ ldr r2, [pc, #1940] @ 1da21c │ │ │ │ ldr r2, [r8, r2] │ │ │ │ @@ -102367,22 +102367,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1808] @ 1da220 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldrb r2, [r5, #5] │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ ldrb r2, [r5, #7] │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ @@ -102557,25 +102557,25 @@ │ │ │ │ cmp fp, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 1d9c64 │ │ │ │ b 1d9c60 │ │ │ │ ldr r0, [pc, #1132] @ 1da254 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 1d98e4 │ │ │ │ ldr r0, [pc, #1100] @ 1da258 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1d9b14 │ │ │ │ cmp r4, #40 @ 0x28 │ │ │ │ bhi 1d9e70 │ │ │ │ cmp r4, #3 │ │ │ │ bhi 1d9cd0 │ │ │ │ mov r0, r9 │ │ │ │ bl 1c7bd8 │ │ │ │ @@ -102617,22 +102617,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #880] @ 1da268 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r5] │ │ │ │ b 1d9d30 │ │ │ │ ldr r2, [pc, #852] @ 1da260 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 1d9d30 │ │ │ │ @@ -102661,23 +102661,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 1da270 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1d9c70 │ │ │ │ add r2, r6, #276 @ 0x114 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r2 │ │ │ │ bl 1c7f34 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -102698,15 +102698,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r0, r4 │ │ │ │ beq 1d9e64 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #604] @ 1da278 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r5] │ │ │ │ b 1d9d30 │ │ │ │ cmp fp, #0 │ │ │ │ beq 1da0d4 │ │ │ │ ldr r2, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ beq 1d9e3c │ │ │ │ @@ -102729,41 +102729,41 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #444] @ 1da280 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1d9e3c │ │ │ │ bl 1c7bd8 │ │ │ │ b 1d9e3c │ │ │ │ ldr fp, [pc, #424] @ 1da284 │ │ │ │ add fp, pc, fp │ │ │ │ b 1da034 │ │ │ │ ldr r0, [pc, #416] @ 1da288 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1d9c70 │ │ │ │ ldr r0, [pc, #400] @ 1da28c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1d9e3c │ │ │ │ ldr r3, [pc, #380] @ 1da290 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1d9fd4 │ │ │ │ ldr r3, [pc, #232] @ 1da210 │ │ │ │ @@ -102779,21 +102779,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 1da294 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1d9fd4 │ │ │ │ add sl, r6, sl, lsl #2 │ │ │ │ ldr r3, [sl, #308] @ 0x134 │ │ │ │ ldr r2, [pc, #260] @ 1da298 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [sl, #308] @ 0x134 │ │ │ │ ldr r3, [pc, #56] @ 1da1d8 │ │ │ │ @@ -102805,67 +102805,67 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 1da010 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 1c7fe8 │ │ │ │ ldr r0, [pc, #208] @ 1da29c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1d9fd4 │ │ │ │ subseq r3, r5, r0, ror #2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r3, r5, ip, asr #2 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r3, r5, r8, lsl r1 │ │ │ │ subseq lr, r3, ip, lsr #15 │ │ │ │ - subeq r5, pc, r4, lsl #4 │ │ │ │ + subeq r5, pc, r4, lsr #5 │ │ │ │ subseq lr, r3, r8, lsr #13 │ │ │ │ - subeq r4, r1, r4, lsr lr │ │ │ │ + ldrdeq r4, [r1], #-228 @ 0xffffff1c │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ - subeq r4, r1, r4, lsr lr │ │ │ │ + ldrdeq r4, [r1], #-228 @ 0xffffff1c │ │ │ │ subseq r2, r5, r8, asr #29 │ │ │ │ - subeq r4, r1, r8, lsl #26 │ │ │ │ + subeq r4, r1, r8, lsr #27 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq r4, r1, r4, lsr sp │ │ │ │ + ldrdeq r4, [r1], #-212 @ 0xffffff2c │ │ │ │ andeq r3, r0, r4, lsr r1 │ │ │ │ - subeq r4, r1, r8, lsr ip │ │ │ │ - strdeq r4, [pc], #-236 @ │ │ │ │ - subeq r4, r1, r0, ror #22 │ │ │ │ + ldrdeq r4, [r1], #-200 @ 0xffffff38 │ │ │ │ + @ instruction: 0x004f4f9c │ │ │ │ + subeq r4, r1, r0, lsl #24 │ │ │ │ ldrsbeq r2, [r5], #-196 @ 0xffffff3c │ │ │ │ subseq r2, r5, r8, asr #24 │ │ │ │ - strheq r4, [r1], #-240 @ 0xffffff10 │ │ │ │ + subeq r5, r1, r0, asr r0 │ │ │ │ subseq lr, r3, r8, asr r2 │ │ │ │ - strdeq r4, [r1], #-152 @ 0xffffff68 │ │ │ │ - subeq r4, pc, r4, lsr #25 │ │ │ │ - strheq r4, [r1], #-176 @ 0xffffff50 │ │ │ │ + @ instruction: 0x00414a98 │ │ │ │ + subeq r4, pc, r4, asr #26 │ │ │ │ + subeq r4, r1, r0, asr ip │ │ │ │ andeq r0, r0, fp, lsl #5 │ │ │ │ subseq lr, r3, ip, ror r1 │ │ │ │ - subeq r4, r1, r0, lsl r9 │ │ │ │ - ldrdeq r4, [r1], #-152 @ 0xffffff68 │ │ │ │ - subeq r4, r1, r4, ror #18 │ │ │ │ + strheq r4, [r1], #-144 @ 0xffffff70 │ │ │ │ + subeq r4, r1, r8, ror sl │ │ │ │ + subeq r4, r1, r4, lsl #20 │ │ │ │ subseq r2, r5, r8, lsr #20 │ │ │ │ andeq r1, r0, ip, ror #17 │ │ │ │ - subeq r4, r1, ip, lsr r8 │ │ │ │ - subeq r4, r1, ip, asr #19 │ │ │ │ + ldrdeq r4, [r1], #-140 @ 0xffffff74 │ │ │ │ + subeq r4, r1, ip, ror #20 │ │ │ │ andeq r1, r0, ip, asr #5 │ │ │ │ - subeq r4, r1, ip, lsr r8 │ │ │ │ + ldrdeq r4, [r1], #-140 @ 0xffffff74 │ │ │ │ subseq r2, r5, ip, ror r8 │ │ │ │ - ldrdeq r4, [r1], #-128 @ 0xffffff80 │ │ │ │ + subeq r4, r1, r0, ror r9 │ │ │ │ andeq r2, r0, ip, ror pc │ │ │ │ - subeq r4, r1, r4, lsl #15 │ │ │ │ - subeq r4, r1, ip, lsl #12 │ │ │ │ - subeq r4, r1, r4, lsr r7 │ │ │ │ - subeq r4, r1, ip, lsl #15 │ │ │ │ + subeq r4, r1, r4, lsr #16 │ │ │ │ + subeq r4, r1, ip, lsr #13 │ │ │ │ + ldrdeq r4, [r1], #-116 @ 0xffffff8c │ │ │ │ + subeq r4, r1, ip, lsr #16 │ │ │ │ andeq r3, r0, r0, lsr #13 │ │ │ │ - @ instruction: 0x00414794 │ │ │ │ + subeq r4, r1, r4, lsr r8 │ │ │ │ ldrsbeq r2, [r5], #-96 @ 0xffffffa0 │ │ │ │ - subeq r4, r1, r0, ror r7 │ │ │ │ + subeq r4, r1, r0, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r1] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -102886,19 +102886,19 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 4cae40 │ │ │ │ + b 4caee0 │ │ │ │ ldr r7, [r1, #4] │ │ │ │ mov r6, r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #4] │ │ │ │ mov r0, r8 │ │ │ │ bl 1c7ef8 │ │ │ │ sub r9, r6, #4 │ │ │ │ @@ -103039,17 +103039,17 @@ │ │ │ │ strb r3, [r0, #19] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #9 │ │ │ │ b 1da458 │ │ │ │ cmp r2, #0 │ │ │ │ beq 1da55c │ │ │ │ b 1da478 │ │ │ │ - subeq r4, pc, ip, asr #14 │ │ │ │ - subeq r4, r1, r0, ror #3 │ │ │ │ - subeq r2, r5, r4, asr #14 │ │ │ │ + subeq r4, pc, ip, ror #15 │ │ │ │ + subeq r4, r1, r0, lsl #5 │ │ │ │ + subeq r2, r5, r4, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #416] @ 1da738 │ │ │ │ ldr r1, [pc, #416] @ 1da73c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -103063,15 +103063,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1da6ac │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl 5c6280 │ │ │ │ + bl 5c6320 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ bl 176c18 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ str r5, [r4, #104] @ 0x68 │ │ │ │ @@ -103139,38 +103139,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 1da75c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1da5d0 │ │ │ │ ldr r0, [pc, #52] @ 1da760 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1da5d0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r2, [r5], #-36 @ 0xffffffdc │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrheq r2, [r5], #-36 @ 0xffffffdc │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r2, r5, r8, lsr r2 │ │ │ │ ldrsheq r2, [r5], #-28 @ 0xffffffe4 │ │ │ │ muleq r0, r8, r5 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq r4, r1, r0, asr r2 │ │ │ │ - subeq r4, r1, r4, ror #4 │ │ │ │ + strdeq r4, [r1], #-32 @ 0xffffffe0 │ │ │ │ + subeq r4, r1, r4, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #892] @ 1daaf8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -103186,15 +103186,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr sl, [pc, #832] @ 1dab0c │ │ │ │ cmp r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ movne r4, r9 │ │ │ │ movne r8, #0 │ │ │ │ movne r5, r0 │ │ │ │ addne r7, r5, #96 @ 0x60 │ │ │ │ @@ -103329,23 +103329,23 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #296] @ 1dab18 │ │ │ │ ldr r0, [pc, #296] @ 1dab1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 1da94c │ │ │ │ ldr r1, [pc, #276] @ 1dab20 │ │ │ │ ldr r0, [pc, #276] @ 1dab24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #20 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 1da970 │ │ │ │ ldr r3, [pc, #252] @ 1dab28 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1da8b0 │ │ │ │ ldr r3, [pc, #236] @ 1dab2c │ │ │ │ @@ -103362,85 +103362,85 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 1dab34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 1da8b0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1d96d4 │ │ │ │ b 1da970 │ │ │ │ ldr r0, [pc, #120] @ 1dab38 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 1da8b0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 1dab3c │ │ │ │ ldr r1, [pc, #96] @ 1dab40 │ │ │ │ ldr r0, [pc, #96] @ 1dab44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #828 @ 0x33c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r4, pc, r4, asr #5 │ │ │ │ + subeq r4, pc, r4, ror #6 │ │ │ │ ldrsbeq r2, [r5], #-8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r4, r1, ip, lsr #3 │ │ │ │ - strdeq r4, [r1], #-28 @ 0xffffffe4 │ │ │ │ + subeq r4, r1, ip, asr #4 │ │ │ │ + @ instruction: 0x0041429c │ │ │ │ subseq r2, r5, r0, lsr #1 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r1, r5, r8, asr #29 │ │ │ │ - subeq r4, pc, r0, asr r0 @ │ │ │ │ - subeq r4, r1, r0, asr #32 │ │ │ │ - subeq r4, pc, r4, lsr r0 @ │ │ │ │ - subeq r4, r1, r4 │ │ │ │ + strdeq r4, [pc], #-0 @ │ │ │ │ + subeq r4, r1, r0, ror #1 │ │ │ │ + ldrdeq r4, [pc], #-4 @ │ │ │ │ + subeq r4, r1, r4, lsr #1 │ │ │ │ andeq r1, r0, ip, asr #16 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq r3, r1, r4, lsr pc │ │ │ │ - subeq r3, r1, ip, lsr pc │ │ │ │ - subeq r3, pc, r0, ror #30 │ │ │ │ - subeq r3, r1, r4, ror lr │ │ │ │ - ldrdeq r3, [r1], #-228 @ 0xffffff1c │ │ │ │ + ldrdeq r3, [r1], #-244 @ 0xffffff0c │ │ │ │ + ldrdeq r3, [r1], #-252 @ 0xffffff04 │ │ │ │ + subeq r4, pc, r0 │ │ │ │ + subeq r3, r1, r4, lsl pc │ │ │ │ + subeq r3, r1, r4, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 1dab90 │ │ │ │ ldr r2, [pc, #48] @ 1dab94 │ │ │ │ ldr r1, [pc, #48] @ 1dab98 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1d8f28 │ │ │ │ - ldrdeq r3, [pc], #-236 @ │ │ │ │ - subeq r3, r1, r8, ror #27 │ │ │ │ - subeq r3, r1, r0, lsr lr │ │ │ │ + subeq r3, pc, ip, ror pc @ │ │ │ │ + subeq r3, r1, r8, lsl #29 │ │ │ │ + ldrdeq r3, [r1], #-224 @ 0xffffff20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #124] @ 1dac30 │ │ │ │ ldr r5, [pc, #124] @ 1dac34 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -103448,72 +103448,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r6, #92 @ 0x5c │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #88] @ 1dac3c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - bl 5c6050 │ │ │ │ + bl 5c60f0 │ │ │ │ ldr ip, [pc, #72] @ 1dac40 │ │ │ │ mov r2, #924 @ 0x39c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r6, #160 @ 0xa0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subeq r3, pc, ip, lsl #29 │ │ │ │ - @ instruction: 0x00413d98 │ │ │ │ - ldrdeq r3, [r1], #-212 @ 0xffffff2c │ │ │ │ - subeq r3, r1, r0, ror lr │ │ │ │ - subeq r3, r1, r8, ror #28 │ │ │ │ + subeq r3, pc, ip, lsr #30 │ │ │ │ + subeq r3, r1, r8, lsr lr │ │ │ │ + subeq r3, r1, r4, ror lr │ │ │ │ + subeq r3, r1, r0, lsl pc │ │ │ │ + subeq r3, r1, r8, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 1dacb4 │ │ │ │ ldr r2, [pc, #88] @ 1dacb8 │ │ │ │ ldr r1, [pc, #88] @ 1dacbc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 2a0bec │ │ │ │ mov r0, r4 │ │ │ │ bl 1da580 │ │ │ │ ldr r0, [r4, #272] @ 0x110 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1daca4 │ │ │ │ bl 1d0000 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5c628c │ │ │ │ - subeq r3, pc, r0, ror #27 │ │ │ │ - subeq r3, r1, ip, ror #25 │ │ │ │ - subeq r3, r1, r4, lsr sp │ │ │ │ + b 5c632c │ │ │ │ + subeq r3, pc, r0, lsl #29 │ │ │ │ + subeq r3, r1, ip, lsl #27 │ │ │ │ + ldrdeq r3, [r1], #-212 @ 0xffffff2c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #220] @ 1dadb4 │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -103523,15 +103523,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 2a0b64 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1dad64 │ │ │ │ @@ -103567,17 +103567,17 @@ │ │ │ │ ldr r1, [pc, #32] @ 1dadc0 │ │ │ │ add r0, r4, #160 @ 0xa0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #232 @ 0xe8 │ │ │ │ bl 1cfe70 │ │ │ │ str r0, [r4, #272] @ 0x110 │ │ │ │ b 1dad5c │ │ │ │ - subeq r3, pc, r8, ror #26 │ │ │ │ - subeq r3, r1, r8, lsr #25 │ │ │ │ - subeq r3, r1, r4, ror #24 │ │ │ │ + subeq r3, pc, r8, lsl #28 │ │ │ │ + subeq r3, r1, r8, asr #26 │ │ │ │ + subeq r3, r1, r4, lsl #26 │ │ │ │ @ instruction: 0x0053d19c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #548] @ 1db000 │ │ │ │ ldr lr, [pc, #548] @ 1db004 │ │ │ │ @@ -103594,15 +103594,15 @@ │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r7, [pc, #488] @ 1db014 │ │ │ │ ldr r3, [pc, #488] @ 1db018 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -103653,21 +103653,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 1db030 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ mov r0, r8 │ │ │ │ bl 1da580 │ │ │ │ ldr r2, [pc, #252] @ 1db034 │ │ │ │ ldr r3, [pc, #204] @ 1db008 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -103675,74 +103675,74 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 1daffc │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 4cae40 │ │ │ │ + b 4caee0 │ │ │ │ ldr r3, [pc, #188] @ 1db02c │ │ │ │ subs r9, r4, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ movne r9, #1 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1dafd8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 1db038 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ cmp r4, #0 │ │ │ │ bne 1dae4c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1daeb4 │ │ │ │ b 1daf28 │ │ │ │ ldr r0, [pc, #92] @ 1db03c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1dafc0 │ │ │ │ ldr r0, [pc, #76] @ 1db040 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1daf28 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq r3, pc, r0, ror #24 │ │ │ │ + subeq r3, pc, r0, lsl #26 │ │ │ │ subseq r1, r5, r4, lsl #21 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r3, r1, r0, asr fp │ │ │ │ - @ instruction: 0x00413b98 │ │ │ │ + strdeq r3, [r1], #-176 @ 0xffffff50 │ │ │ │ + subeq r3, r1, r8, lsr ip │ │ │ │ subseq r1, r5, r0, asr #20 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r1, r5, r8, lsl sl │ │ │ │ andeq r0, r0, ip, asr #30 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r3, r0, ip, ror #13 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - strheq r3, [r1], #-188 @ 0xffffff44 │ │ │ │ + subeq r3, r1, ip, asr ip │ │ │ │ subseq r1, r5, r4, lsr r9 │ │ │ │ - ldrdeq r3, [r1], #-172 @ 0xffffff54 │ │ │ │ - subeq r3, r1, r0, ror #21 │ │ │ │ - subeq r3, r1, ip, lsl #22 │ │ │ │ + subeq r3, r1, ip, ror fp │ │ │ │ + subeq r3, r1, r0, lsl #23 │ │ │ │ + subeq r3, r1, ip, lsr #23 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 1db054 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subseq ip, r3, r8, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #248] @ 1db168 │ │ │ │ ldr r2, [pc, #248] @ 1db16c │ │ │ │ @@ -103750,44 +103750,44 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r2, [pc, #216] @ 1db174 │ │ │ │ ldr r3, [pc, #216] @ 1db178 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #212] @ 1db17c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #204] @ 1db180 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #196] @ 1db184 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 36c154 │ │ │ │ + bl 36c1f4 │ │ │ │ ldr r3, [pc, #184] @ 1db188 │ │ │ │ ldr r2, [pc, #184] @ 1db18c │ │ │ │ ldr r1, [pc, #184] @ 1db190 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36c2c8 │ │ │ │ + bl 36c368 │ │ │ │ ldr r3, [pc, #164] @ 1db194 │ │ │ │ ldr r2, [pc, #164] @ 1db198 │ │ │ │ ldr r1, [pc, #164] @ 1db19c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36c2c8 │ │ │ │ + bl 36c368 │ │ │ │ ldr r0, [pc, #144] @ 1db1a0 │ │ │ │ ldr r3, [pc, #144] @ 1db1a4 │ │ │ │ ldr ip, [pc, #144] @ 1db1a8 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r2, [pc, #140] @ 1db1ac │ │ │ │ ldr r1, [pc, #140] @ 1db1b0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -103795,42 +103795,42 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 36c43c │ │ │ │ + bl 36c4dc │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subeq r3, pc, ip, lsl #21 │ │ │ │ - subeq pc, r0, r4, lsl #18 │ │ │ │ - ldrdeq pc, [r0], #-140 @ 0xffffff74 │ │ │ │ + subeq r3, pc, ip, lsr #22 │ │ │ │ + subeq pc, r0, r4, lsr #19 │ │ │ │ + subeq pc, r0, ip, ror r9 @ │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r1, r0, ip, asr #32 │ │ │ │ - subeq r3, r1, r8, lsl #25 │ │ │ │ + subeq r3, r1, r8, lsr #26 │ │ │ │ ldrheq r1, [r5], #-124 @ 0xffffff84 │ │ │ │ andeq r0, r0, ip, lsl pc │ │ │ │ andeq r0, r0, r0, lsr lr │ │ │ │ muleq r0, ip, lr │ │ │ │ - subeq r3, r1, ip, asr ip │ │ │ │ + strdeq r3, [r1], #-204 @ 0xffffff34 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, r4, lsr #27 │ │ │ │ - subeq r0, r9, r0, lsl #24 │ │ │ │ + subeq r0, r9, r0, lsr #25 │ │ │ │ andeq r1, r0, r4, asr r9 │ │ │ │ andeq r0, r0, r0, lsr ip │ │ │ │ andeq r0, r0, r4, lsr #25 │ │ │ │ - subeq r3, r1, r4, lsl ip │ │ │ │ - subeq r3, r1, ip, lsl ip │ │ │ │ + strheq r3, [r1], #-196 @ 0xffffff3c │ │ │ │ + strheq r3, [r1], #-204 @ 0xffffff34 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ ldr r1, [pc, #216] @ 1db2a8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -103909,15 +103909,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #236] @ 0xec │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r5, #0 │ │ │ │ add r9, sp, #44 @ 0x2c │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ add sl, sp, #140 @ 0x8c │ │ │ │ strb r5, [sp, #13] │ │ │ │ strb r5, [sp, #14] │ │ │ │ @@ -103996,27 +103996,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #920] @ 1db7fc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1db644 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #900] @ 1db800 │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ ldr r2, [pc, #864] @ 1db804 │ │ │ │ ldr r3, [pc, #812] @ 1db7d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -104035,15 +104035,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a82fc │ │ │ │ + bl 5a839c │ │ │ │ b 1db49c │ │ │ │ sub r2, r3, #352 @ 0x160 │ │ │ │ cmp r2, #352 @ 0x160 │ │ │ │ bcc 1db574 │ │ │ │ ldrb r2, [r0, #-100] @ 0xffffff9c │ │ │ │ asr r2, r2, r1 │ │ │ │ tst r2, #1 │ │ │ │ @@ -104092,15 +104092,15 @@ │ │ │ │ ldr ip, [pc, #568] @ 1db80c │ │ │ │ ldr r2, [pc, #568] @ 1db810 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1db49c │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [pc, #536] @ 1db814 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r2, sp, #15 │ │ │ │ strb r3, [sp, #15] │ │ │ │ bl 1761c8 <__ioctl_time64@plt> │ │ │ │ @@ -104114,24 +104114,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #488] @ 1db824 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 175d00 │ │ │ │ b 1db49c │ │ │ │ ldr r1, [pc, #464] @ 1db828 │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 5bd778 │ │ │ │ + bl 5bd818 │ │ │ │ ldr r3, [r4, #800] @ 0x320 │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #29] │ │ │ │ beq 1db6ec │ │ │ │ ldr r3, [pc, #424] @ 1db82c │ │ │ │ mov r0, #0 │ │ │ │ @@ -104150,15 +104150,15 @@ │ │ │ │ ldr r2, [pc, #372] @ 1db830 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #356] @ 1db834 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1db644 │ │ │ │ ldrb r3, [sp, #15] │ │ │ │ tst r3, #1 │ │ │ │ bne 1db6f8 │ │ │ │ ldrb r3, [sp, #13] │ │ │ │ b 1db3e4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -104196,66 +104196,66 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1db644 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r3, [pc, #176] @ 1db84c │ │ │ │ ldr r2, [pc, #176] @ 1db850 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #172] @ 1db854 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1db644 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq r3, pc, r4, lsr r8 @ │ │ │ │ + ldrdeq r3, [pc], #-132 @ │ │ │ │ @ instruction: 0x00551594 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r3, r1, r0, ror sl │ │ │ │ - subeq r3, r1, r0, ror sl │ │ │ │ + subeq r3, r1, r0, lsl fp │ │ │ │ + subeq r3, r1, r0, lsl fp │ │ │ │ andhi r4, r4, r1, lsl #10 │ │ │ │ andhi r4, r1, r0, lsr #10 │ │ │ │ rsbhi r4, r0, r1, lsr #10 │ │ │ │ rsbhi r4, r0, r8, lsl r5 │ │ │ │ - strheq r3, [pc], #-100 @ │ │ │ │ - ldrdeq r3, [r1], #-156 @ 0xffffff64 │ │ │ │ - strdeq r3, [r1], #-140 @ 0xffffff74 │ │ │ │ + subeq r3, pc, r4, asr r7 @ │ │ │ │ + subeq r3, r1, ip, ror sl │ │ │ │ + @ instruction: 0x0041399c │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ - subeq r3, r1, r0, lsr #18 │ │ │ │ + subeq r3, r1, r0, asr #19 │ │ │ │ subseq r1, r5, r8, asr #7 │ │ │ │ andhi r4, r1, r2, lsr #10 │ │ │ │ - subeq r3, r1, ip, lsr #15 │ │ │ │ + subeq r3, r1, ip, asr #16 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ andhi r4, r1, r3, lsr #10 │ │ │ │ - ldrdeq r3, [pc], #-76 @ │ │ │ │ - subeq r3, r1, r8, lsr #16 │ │ │ │ - subeq r3, r1, r4, lsr #14 │ │ │ │ + subeq r3, pc, ip, ror r5 @ │ │ │ │ + subeq r3, r1, r8, asr #17 │ │ │ │ + subeq r3, r1, r4, asr #15 │ │ │ │ muleq r0, fp, r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ subseq lr, r5, r8, asr #32 │ │ │ │ - subeq r3, r1, r0, lsl #14 │ │ │ │ + subeq r3, r1, r0, lsr #15 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andshi r4, r8, r0, asr #10 │ │ │ │ andshi r4, r8, r1, asr #10 │ │ │ │ - @ instruction: 0x004f3394 │ │ │ │ - subeq r3, r1, ip, ror #12 │ │ │ │ - subeq r3, r1, r0, ror #11 │ │ │ │ - subeq r3, pc, ip, asr r3 @ │ │ │ │ - subeq r3, r1, ip, asr r6 │ │ │ │ - subeq r3, r1, r8, lsr #11 │ │ │ │ + subeq r3, pc, r4, lsr r4 @ │ │ │ │ + subeq r3, r1, ip, lsl #14 │ │ │ │ + subeq r3, r1, r0, lsl #13 │ │ │ │ + strdeq r3, [pc], #-60 @ │ │ │ │ + strdeq r3, [r1], #-108 @ 0xffffff94 │ │ │ │ + subeq r3, r1, r8, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r9, [pc, #1224] @ 1dbd38 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -104383,15 +104383,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 176f24 <__fprintf_chk@plt> │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 5bd778 │ │ │ │ + bl 5bd818 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 175d00 │ │ │ │ ldrh r1, [r6, #10] │ │ │ │ cmp r1, #0 │ │ │ │ beq 1dbbe4 │ │ │ │ @@ -104562,20 +104562,20 @@ │ │ │ │ subs r2, r2, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r1 │ │ │ │ bl 1d1200 │ │ │ │ b 1db884 │ │ │ │ subseq r0, r5, ip, ror #31 │ │ │ │ rscseq pc, pc, r0, lsl #30 │ │ │ │ - subeq r3, pc, r4, lsl r2 @ │ │ │ │ - subeq r3, pc, r8, ror #2 │ │ │ │ + strheq r3, [pc], #-36 @ │ │ │ │ + subeq r3, pc, r8, lsl #4 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - subeq r3, pc, r0, asr #1 │ │ │ │ - subeq r3, r1, r4, lsr #8 │ │ │ │ - ldrdeq r2, [pc], #-250 @ │ │ │ │ + subeq r3, pc, r0, ror #2 │ │ │ │ + subeq r3, r1, r4, asr #9 │ │ │ │ + subeq r3, pc, sl, ror r0 @ │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 1dbdc0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -104584,53 +104584,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ str r4, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq r2, pc, r8, lsl #27 │ │ │ │ - ldrdeq r2, [r1], #-248 @ 0xffffff08 │ │ │ │ - subeq r2, r1, r8, ror #31 │ │ │ │ + subeq r2, pc, r8, lsr #28 │ │ │ │ + subeq r3, r1, r8, ror r0 │ │ │ │ + subeq r3, r1, r8, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 1dbe28 │ │ │ │ ldr r2, [pc, #68] @ 1dbe2c │ │ │ │ ldr r1, [pc, #68] @ 1dbe30 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r0, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq r2, pc, ip, lsl sp @ │ │ │ │ - subeq r2, r1, ip, ror #30 │ │ │ │ - subeq r2, r1, ip, ror pc │ │ │ │ + strheq r2, [pc], #-220 @ │ │ │ │ + subeq r3, r1, ip │ │ │ │ + subeq r3, r1, ip, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 1dbe98 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 1dbe9c │ │ │ │ @@ -104638,53 +104638,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strheq r2, [pc], #-192 @ │ │ │ │ - subeq r2, r1, r0, lsl #30 │ │ │ │ - subeq r2, r1, r0, lsl pc │ │ │ │ + subeq r2, pc, r0, asr sp @ │ │ │ │ + subeq r2, r1, r0, lsr #31 │ │ │ │ + strheq r2, [r1], #-240 @ 0xffffff10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 1dbf00 │ │ │ │ ldr r2, [pc, #68] @ 1dbf04 │ │ │ │ ldr r1, [pc, #68] @ 1dbf08 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq r2, pc, r4, asr #24 │ │ │ │ - @ instruction: 0x00412e94 │ │ │ │ - subeq r2, r1, r4, lsr #29 │ │ │ │ + subeq r2, pc, r4, ror #25 │ │ │ │ + subeq r2, r1, r4, lsr pc │ │ │ │ + subeq r2, r1, r4, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 1dbf70 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 1dbf74 │ │ │ │ @@ -104692,90 +104692,90 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq r2, [pc], #-184 @ │ │ │ │ - subeq r2, r1, r8, lsr #28 │ │ │ │ - subeq r2, r1, r8, lsr lr │ │ │ │ + subeq r2, pc, r8, ror ip @ │ │ │ │ + subeq r2, r1, r8, asr #29 │ │ │ │ + ldrdeq r2, [r1], #-232 @ 0xffffff18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 1dbfd8 │ │ │ │ ldr r2, [pc, #68] @ 1dbfdc │ │ │ │ ldr r1, [pc, #68] @ 1dbfe0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq r2, pc, ip, ror #22 │ │ │ │ - strheq r2, [r1], #-220 @ 0xffffff24 │ │ │ │ - subeq r2, r1, ip, asr #27 │ │ │ │ + subeq r2, pc, ip, lsl #24 │ │ │ │ + subeq r2, r1, ip, asr lr │ │ │ │ + subeq r2, r1, ip, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 1dc030 │ │ │ │ ldr r2, [pc, #52] @ 1dc034 │ │ │ │ ldr r1, [pc, #52] @ 1dc038 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1772f0 │ │ │ │ - subeq r2, pc, r4, lsl #22 │ │ │ │ - subeq r2, r1, r4, asr sp │ │ │ │ - subeq r2, r1, r4, ror #26 │ │ │ │ + subeq r2, pc, r4, lsr #23 │ │ │ │ + strdeq r2, [r1], #-212 @ 0xffffff2c │ │ │ │ + subeq r2, r1, r4, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #148] @ 1dc0e8 │ │ │ │ ldr r2, [pc, #148] @ 1dc0ec │ │ │ │ ldr r1, [pc, #148] @ 1dc0f0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 1dc0c8 │ │ │ │ ldr r2, [r0, #860] @ 0x35c │ │ │ │ ldr r1, [r0, #864] @ 0x360 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -104785,28 +104785,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r1] │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r4, #864] @ 0x360 │ │ │ │ str r3, [r4, #860] @ 0x35c │ │ │ │ - bl 5bd778 │ │ │ │ + bl 5bd818 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 175d00 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 1753dc │ │ │ │ ldr r3, [pc, #20] @ 1dc0f4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ b 1dc0a0 │ │ │ │ - subeq r2, pc, ip, lsr #21 │ │ │ │ - strdeq r2, [r1], #-200 @ 0xffffff38 │ │ │ │ - subeq r2, r1, r8, lsl #26 │ │ │ │ + subeq r2, pc, ip, asr #22 │ │ │ │ + @ instruction: 0x00412d98 │ │ │ │ + subeq r2, r1, r8, lsr #27 │ │ │ │ ldrsheq sp, [r5], #-80 @ 0xffffffb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 1dc1bc │ │ │ │ ldr r6, [pc, #172] @ 1dc1c0 │ │ │ │ @@ -104817,15 +104817,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1dc17c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1772f0 │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -104840,27 +104840,27 @@ │ │ │ │ ldr ip, [pc, #68] @ 1dc1c8 │ │ │ │ ldr r2, [pc, #68] @ 1dc1cc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - strdeq r2, [pc], #-148 @ │ │ │ │ - subeq r2, r1, ip, lsr ip │ │ │ │ - subeq r2, r1, r0, asr #24 │ │ │ │ - strdeq r2, [r1], #-200 @ 0xffffff38 │ │ │ │ + @ instruction: 0x004f2a94 │ │ │ │ + ldrdeq r2, [r1], #-204 @ 0xffffff34 │ │ │ │ + subeq r2, r1, r0, ror #25 │ │ │ │ + @ instruction: 0x00412d98 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ │ │ │ │ 001dc1d0 : │ │ │ │ ldr r3, [pc, #176] @ 1dc288 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -104894,27 +104894,27 @@ │ │ │ │ popge {r4, pc} │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 175724 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ 1dc298 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ subseq sp, r5, r8, lsl #10 │ │ │ │ subseq r9, pc, r8, ror #5 │ │ │ │ - subeq r2, r1, r0, lsl #25 │ │ │ │ + subeq r2, r1, r0, lsr #26 │ │ │ │ subseq r9, pc, r4, lsr #5 │ │ │ │ - subeq r2, r1, r4, asr #24 │ │ │ │ + subeq r2, r1, r4, ror #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r0, #456] @ 0x1c8 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1dc348 │ │ │ │ cmp r3, #3 │ │ │ │ beq 1dc308 │ │ │ │ @@ -105082,36 +105082,36 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #96] @ 1dc5ac │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - subeq r2, pc, r0, ror #15 │ │ │ │ - @ instruction: 0x0049c098 │ │ │ │ - subeq r5, r5, r0 │ │ │ │ - subeq r2, r1, r4, lsl #22 │ │ │ │ - strdeq r2, [r1], #-164 @ 0xffffff5c │ │ │ │ + subeq r2, pc, r0, lsl #17 │ │ │ │ + subeq ip, r9, r8, lsr r1 │ │ │ │ + subeq r5, r5, r0, lsr #1 │ │ │ │ + subeq r2, r1, r4, lsr #23 │ │ │ │ + @ instruction: 0x00412b94 │ │ │ │ + subeq r2, r1, r8, lsl #23 │ │ │ │ + subeq r2, r1, ip, ror fp │ │ │ │ + subeq pc, r3, r0, lsl #12 │ │ │ │ + subeq r2, pc, r5, ror #15 │ │ │ │ + subeq r5, r5, r0, lsr r0 │ │ │ │ + ldrdeq r4, [r5], #-248 @ 0xffffff08 │ │ │ │ + subeq r4, r4, r0, lsl #5 │ │ │ │ + subeq r2, r1, ip, asr #21 │ │ │ │ subeq r2, r1, r8, ror #21 │ │ │ │ - ldrdeq r2, [r1], #-172 @ 0xffffff54 │ │ │ │ - subeq pc, r3, r0, ror #10 │ │ │ │ - subeq r2, pc, r5, asr #14 │ │ │ │ - @ instruction: 0x00454f90 │ │ │ │ - subeq r4, r5, r8, lsr pc │ │ │ │ - subeq r4, r4, r0, ror #3 │ │ │ │ - subeq r2, r1, ip, lsr #20 │ │ │ │ - subeq r2, r1, r8, asr #20 │ │ │ │ - subeq r2, r1, r4, asr #20 │ │ │ │ - @ instruction: 0x00412a94 │ │ │ │ - @ instruction: 0x00412a94 │ │ │ │ - subeq r2, r1, r8, asr sl │ │ │ │ - subeq r2, r1, r0, lsr sl │ │ │ │ - subeq r2, r1, r8, lsl #20 │ │ │ │ - subeq r2, r1, r0, ror #19 │ │ │ │ - subeq r2, r1, r4, asr #20 │ │ │ │ + subeq r2, r1, r4, ror #21 │ │ │ │ + subeq r2, r1, r4, lsr fp │ │ │ │ + subeq r2, r1, r4, lsr fp │ │ │ │ + strdeq r2, [r1], #-168 @ 0xffffff58 │ │ │ │ + ldrdeq r2, [r1], #-160 @ 0xffffff60 │ │ │ │ + subeq r2, r1, r8, lsr #21 │ │ │ │ + subeq r2, r1, r0, lsl #21 │ │ │ │ + subeq r2, r1, r4, ror #21 │ │ │ │ ldr ip, [pc, #656] @ 1dc848 │ │ │ │ sub r0, r0, #2 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r0, #18 │ │ │ │ bhi 1dc5d0 │ │ │ │ ldrb r0, [ip, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ @@ -105270,16 +105270,16 @@ │ │ │ │ strb r3, [r2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - ldrdeq r2, [pc], #-82 @ │ │ │ │ - ldrdeq r2, [pc], #-73 @ │ │ │ │ + subeq r2, pc, r2, ror r6 @ │ │ │ │ + subeq r2, pc, r9, ror r5 @ │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -105296,26 +105296,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi 1dc974 │ │ │ │ ldr r2, [pc, #216] @ 1dc97c │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr ip, [pc, #196] @ 1dc980 │ │ │ │ ldr r3, [pc, #196] @ 1dc984 │ │ │ │ ldr r1, [pc, #196] @ 1dc988 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -105348,17 +105348,17 @@ │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5, #4] │ │ │ │ b 1dc92c │ │ │ │ bl 176fb4 │ │ │ │ ldrsheq pc, [r4], #-240 @ 0xffffff10 @ │ │ │ │ andeq r2, r0, r4, ror #11 │ │ │ │ - subeq r2, r1, r4, ror #13 │ │ │ │ - subeq r2, pc, r0, lsr #11 │ │ │ │ - subeq r2, r1, ip, asr #13 │ │ │ │ + subeq r2, r1, r4, lsl #15 │ │ │ │ + subeq r2, pc, r0, asr #12 │ │ │ │ + subeq r2, r1, ip, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #244] @ 1dca9c │ │ │ │ mov r9, r3 │ │ │ │ @@ -105369,33 +105369,33 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 3b7ec8 │ │ │ │ + bl 3b7f68 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 1dca20 │ │ │ │ mov r0, #28 │ │ │ │ bl 175100 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1dc858 │ │ │ │ mov r0, r4 │ │ │ │ - bl 55d284 │ │ │ │ + bl 55d324 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1dca64 │ │ │ │ mov r0, r5 │ │ │ │ - bl 576240 │ │ │ │ + bl 5762e0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #120] @ 1dcaa4 │ │ │ │ ldr r3, [pc, #112] @ 1dcaa0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -105513,50 +105513,50 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #28] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 1dcc9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1dcb4c │ │ │ │ ldr r0, [pc, #64] @ 1dcca0 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r7, r8, r9, sl} │ │ │ │ str r4, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1dcb4c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq pc, r4, r8, lsr #27 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq pc, r4, r4, ror sp @ │ │ │ │ subseq pc, r4, r8, lsl sp @ │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r1, r0, r4, lsl r4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq r2, r1, ip, ror r3 │ │ │ │ - subeq r2, r1, r0, lsl #8 │ │ │ │ + subeq r2, r1, ip, lsl r4 │ │ │ │ + subeq r2, r1, r0, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ 1dcde8 │ │ │ │ @@ -105580,22 +105580,22 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 1dcdb4 │ │ │ │ add r7, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3b7ec8 │ │ │ │ + bl 3b7f68 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 1dcd40 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 1dc858 │ │ │ │ mov r0, r6 │ │ │ │ - bl 55d284 │ │ │ │ + bl 55d324 │ │ │ │ mov r0, r4 │ │ │ │ bl 1dc380 │ │ │ │ bl 1772f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ bne 1dcd9c │ │ │ │ @@ -105612,38 +105612,38 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 5760d0 │ │ │ │ + bl 576170 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ mov r5, #0 │ │ │ │ b 1dcd5c │ │ │ │ ldr r3, [pc, #56] @ 1dcdf4 │ │ │ │ ldr r0, [pc, #56] @ 1dcdf8 │ │ │ │ ldr r1, [pc, #56] @ 1dcdfc │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #165 @ 0xa5 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1dcd40 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq pc, r4, r8, lsr #23 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq pc, r4, r8, lsl #22 │ │ │ │ - subeq r2, pc, r0, lsr #1 │ │ │ │ - subeq r2, r1, r0, lsr r3 │ │ │ │ - subeq r2, r1, ip, asr #3 │ │ │ │ + subeq r2, pc, r0, asr #2 │ │ │ │ + ldrdeq r2, [r1], #-48 @ 0xffffffd0 │ │ │ │ + subeq r2, r1, ip, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [sp, #44] @ 0x2c │ │ │ │ ldrb r7, [sp, #40] @ 0x28 │ │ │ │ @@ -105671,20 +105671,20 @@ │ │ │ │ movne r2, #20 │ │ │ │ moveq r2, #1 │ │ │ │ b 1dce44 │ │ │ │ ldr r1, [pc, #188] @ 1dcf40 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r2 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ ldr r1, [pc, #172] @ 1dcf44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ orrs r0, r9, r0 │ │ │ │ beq 1dcf00 │ │ │ │ mov r3, #19 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r8] │ │ │ │ bne 1dced8 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -105701,107 +105701,107 @@ │ │ │ │ b 1dce50 │ │ │ │ cmp r9, #0 │ │ │ │ ldreq r3, [pc, #88] @ 1dcf50 │ │ │ │ movne r3, #260 @ 0x104 │ │ │ │ str r3, [r6] │ │ │ │ b 1dce50 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ ldr r3, [pc, #68] @ 1dcf54 │ │ │ │ ldr ip, [pc, #68] @ 1dcf58 │ │ │ │ ldr r1, [pc, #68] @ 1dcf5c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 1dcf60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r0, #0 │ │ │ │ b 1dce54 │ │ │ │ - subeq r2, r1, ip, lsl #5 │ │ │ │ - subeq r2, r1, ip, lsl #5 │ │ │ │ + subeq r2, r1, ip, lsr #6 │ │ │ │ + subeq r2, r1, ip, lsr #6 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - subeq r1, pc, ip, asr #30 │ │ │ │ - subeq r2, r1, ip, lsl r2 │ │ │ │ - subeq r2, r1, r8, ror r0 │ │ │ │ + subeq r1, pc, ip, ror #31 │ │ │ │ + strheq r2, [r1], #-44 @ 0xffffffd4 │ │ │ │ + subeq r2, r1, r8, lsl r1 │ │ │ │ andeq r0, r0, sl, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ beq 1dcfdc │ │ │ │ - bl 3c2054 │ │ │ │ + bl 3c20f4 │ │ │ │ ldr r1, [pc, #216] @ 1dd06c │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #28] │ │ │ │ - bl 3c20d4 │ │ │ │ + bl 3c2174 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 3c2404 │ │ │ │ + bl 3c24a4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 1dd050 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 1dcf9c │ │ │ │ ldr r1, [pc, #164] @ 1dd070 │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3c2908 │ │ │ │ + bl 3c29a8 │ │ │ │ cmp r5, #0 │ │ │ │ beq 1dd038 │ │ │ │ - bl 3c2054 │ │ │ │ + bl 3c20f4 │ │ │ │ ldr r1, [pc, #132] @ 1dd074 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #32] │ │ │ │ - bl 3c20d4 │ │ │ │ + bl 3c2174 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r7, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 3c2404 │ │ │ │ + bl 3c24a4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 1dd050 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 1dcff8 │ │ │ │ ldr r1, [pc, #80] @ 1dd078 │ │ │ │ ldr r0, [r7, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ - bl 3c2908 │ │ │ │ + bl 3c29a8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - subeq r2, r1, r0, asr #3 │ │ │ │ + subeq r2, r1, r0, ror #4 │ │ │ │ andeq sl, r0, r4, lsl r6 │ │ │ │ - subeq r2, r1, r0, ror r1 │ │ │ │ + subeq r2, r1, r0, lsl r2 │ │ │ │ andeq sl, r0, r0, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -105886,15 +105886,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #10 │ │ │ │ ldr r5, [pc, #668] @ 1dd484 │ │ │ │ movne r5, #0 │ │ │ │ - bl 599c50 │ │ │ │ + bl 599cf0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 1dd438 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc r2, r0, #0 │ │ │ │ orr r3, r1, r3 │ │ │ │ @@ -105919,15 +105919,15 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strb sl, [r4, #19] │ │ │ │ strb r3, [r4, #21] │ │ │ │ strb fp, [r4, #20] │ │ │ │ str r4, [r8] │ │ │ │ bge 1dd12c │ │ │ │ mov r0, r4 │ │ │ │ - bl 55d284 │ │ │ │ + bl 55d324 │ │ │ │ b 1dd12c │ │ │ │ cmp r6, #0 │ │ │ │ beq 1dd408 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r5 │ │ │ │ bl 17570c │ │ │ │ @@ -105964,15 +105964,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #388] @ 1dd494 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #384] @ 1dd498 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r5, #0 │ │ │ │ b 1dd268 │ │ │ │ cmn r7, #1 │ │ │ │ beq 1dd3d8 │ │ │ │ ldr r0, [pc, #352] @ 1dd49c │ │ │ │ add r1, r7, #5696 @ 0x1640 │ │ │ │ add r1, r1, #4 │ │ │ │ @@ -105996,146 +105996,146 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #272] @ 1dd4ac │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1dd324 │ │ │ │ ldr r1, [pc, #256] @ 1dd4b0 │ │ │ │ ldr r3, [pc, #256] @ 1dd4b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #248] @ 1dd4b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 1dd4bc │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1dd324 │ │ │ │ ldr r1, [pc, #224] @ 1dd4c0 │ │ │ │ ldr r3, [pc, #224] @ 1dd4c4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #216] @ 1dd4c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 1dd4cc │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1dd324 │ │ │ │ ldr r1, [pc, #192] @ 1dd4d0 │ │ │ │ ldr r3, [pc, #192] @ 1dd4d4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #184] @ 1dd4d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #180] @ 1dd4dc │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1dd324 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [pc, #156] @ 1dd4e0 │ │ │ │ ldr r2, [pc, #156] @ 1dd4e4 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #152] @ 1dd4e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #136] @ 1dd4ec │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1dd324 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq pc, r4, ip, asr #15 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r2, r1, r0, lsl #1 │ │ │ │ + subeq r2, r1, r0, lsr #2 │ │ │ │ subseq pc, r4, r8, lsr r7 @ │ │ │ │ andeq r1, r0, ip, lsl #14 │ │ │ │ - ldrdeq fp, [r5], #-132 @ 0xffffff7c │ │ │ │ - subeq r1, r1, r4, ror lr │ │ │ │ - subeq r1, pc, r8, asr fp @ │ │ │ │ - subeq r1, r1, ip, ror ip │ │ │ │ + subeq fp, r5, r4, ror r9 │ │ │ │ + subeq r1, r1, r4, lsl pc │ │ │ │ + strdeq r1, [pc], #-184 @ │ │ │ │ + subeq r1, r1, ip, lsl sp │ │ │ │ andeq r0, r0, r5, lsr #29 │ │ │ │ - strheq fp, [r5], #-112 @ 0xffffff90 │ │ │ │ - ldrdeq r1, [pc], #-172 @ │ │ │ │ - @ instruction: 0x00411e90 │ │ │ │ - strdeq r1, [r1], #-188 @ 0xffffff44 │ │ │ │ + subeq fp, r5, r0, asr r8 │ │ │ │ + subeq r1, pc, ip, ror fp @ │ │ │ │ + subeq r1, r1, r0, lsr pc │ │ │ │ + @ instruction: 0x00411c9c │ │ │ │ andeq r0, r0, r2, ror #29 │ │ │ │ - subeq r1, r1, r4, lsl #28 │ │ │ │ - subeq r1, pc, r8, lsr #21 │ │ │ │ - subeq r1, r1, ip, asr #23 │ │ │ │ + subeq r1, r1, r4, lsr #29 │ │ │ │ + subeq r1, pc, r8, asr #22 │ │ │ │ + subeq r1, r1, ip, ror #24 │ │ │ │ @ instruction: 0x00000ebc │ │ │ │ - strdeq r1, [r1], #-208 @ 0xffffff30 │ │ │ │ - subeq r1, pc, r8, ror sl @ │ │ │ │ - @ instruction: 0x00411b9c │ │ │ │ + @ instruction: 0x00411e90 │ │ │ │ + subeq r1, pc, r8, lsl fp @ │ │ │ │ + subeq r1, r1, ip, lsr ip │ │ │ │ andeq r0, r0, lr, asr #29 │ │ │ │ - subeq r1, r1, ip, lsl #27 │ │ │ │ - subeq r1, pc, r8, asr #20 │ │ │ │ - subeq r1, r1, ip, ror #22 │ │ │ │ + subeq r1, r1, ip, lsr #28 │ │ │ │ + subeq r1, pc, r8, ror #21 │ │ │ │ + subeq r1, r1, ip, lsl #24 │ │ │ │ @ instruction: 0x00000eb5 │ │ │ │ - subeq r1, pc, r4, lsl sl @ │ │ │ │ - subeq r1, r1, r8, lsr #27 │ │ │ │ - subeq r1, r1, r4, lsr fp │ │ │ │ + strheq r1, [pc], #-164 @ │ │ │ │ + subeq r1, r1, r8, asr #28 │ │ │ │ + ldrdeq r1, [r1], #-180 @ 0xffffff4c │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 1dd51c │ │ │ │ - bl 3c2e20 │ │ │ │ + bl 3c2ec0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ ldr r0, [r4, #32] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #28] │ │ │ │ beq 1dd53c │ │ │ │ - bl 3c2e20 │ │ │ │ + bl 3c2ec0 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, #0 │ │ │ │ add r3, r5, #3008 @ 0xbc0 │ │ │ │ mov r1, #0 │ │ │ │ str r6, [r4, #32] │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r0, [r5, #3020] @ 0xbcc │ │ │ │ cmp r0, r6 │ │ │ │ beq 1dd56c │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ str r6, [r5, #3020] @ 0xbcc │ │ │ │ ldr r0, [r5, #3024] @ 0xbd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1dd584 │ │ │ │ - bl 366d9c │ │ │ │ + bl 366e3c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3024] @ 0xbd0 │ │ │ │ mov r6, #0 │ │ │ │ ldr r0, [r5, #3028] @ 0xbd4 │ │ │ │ bl 1753dc │ │ │ │ str r6, [r5, #3028] @ 0xbd4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r6 │ │ │ │ bne 1dd5e0 │ │ │ │ ldr r0, [r5, #3032] @ 0xbd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1dd5b8 │ │ │ │ - bl 366d9c │ │ │ │ + bl 366e3c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3032] @ 0xbd8 │ │ │ │ ldr r0, [r5, #3036] @ 0xbdc │ │ │ │ bl 1753dc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3036] @ 0xbdc │ │ │ │ mov r0, #0 │ │ │ │ @@ -106146,15 +106146,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ bl 1ce5b8 │ │ │ │ str r6, [r4, #80] @ 0x50 │ │ │ │ b 1dd5a0 │ │ │ │ ldr r0, [pc, #4] @ 1dd5fc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5aa0e0 │ │ │ │ + b 5aa180 │ │ │ │ subseq ip, r5, r4, lsl r1 │ │ │ │ ldr r1, [pc, #76] @ 1dd654 │ │ │ │ ldr r2, [pc, #76] @ 1dd658 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq ip, r1 │ │ │ │ @@ -106171,17 +106171,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 1dd668 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subeq r1, pc, r8, lsr #16 │ │ │ │ - subeq r1, r1, r4, asr r9 │ │ │ │ - subeq r1, r1, r4, ror #23 │ │ │ │ + subeq r1, pc, r8, asr #17 │ │ │ │ + strdeq r1, [r1], #-148 @ 0xffffff6c │ │ │ │ + subeq r1, r1, r4, lsl #25 │ │ │ │ andeq r0, r0, pc, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #516] @ 1dd888 │ │ │ │ ldr r3, [pc, #516] @ 1dd88c │ │ │ │ @@ -106237,15 +106237,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ beq 1dd78c │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #32 │ │ │ │ str r2, [r4, #24] │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ str r3, [r4, #20] │ │ │ │ - bl 59fd3c │ │ │ │ + bl 59fddc │ │ │ │ bl 1f9664 │ │ │ │ ldr r3, [pc, #312] @ 1dd8ac │ │ │ │ add r0, r4, #40 @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ bl 1c9bc4 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -106293,49 +106293,49 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #8 │ │ │ │ str lr, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ str lr, [sp, #16] │ │ │ │ str lr, [sp, #20] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 1dd8c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r6, [r8] │ │ │ │ b 1dd730 │ │ │ │ ldr r0, [pc, #88] @ 1dd8cc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r6, [r8] │ │ │ │ b 1dd730 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq pc, r4, r8, ror #3 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ andeq fp, r8, r8, ror #23 │ │ │ │ ldrheq pc, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ subseq ip, r5, r0, asr #32 │ │ │ │ andeq fp, r8, r4, lsr #23 │ │ │ │ andeq r2, r0, r4, ror #8 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq sl, r3, r0, lsr r9 │ │ │ │ subseq r7, r4, r8, lsr r5 │ │ │ │ ldrsbeq pc, [r4], #-8 @ │ │ │ │ - subeq r1, r1, r8, lsr #21 │ │ │ │ + subeq r1, r1, r8, asr #22 │ │ │ │ subseq sl, r3, r8, lsl #17 │ │ │ │ andeq r1, r0, ip, lsl #24 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq r1, r1, r8, ror #19 │ │ │ │ - strdeq r1, [r1], #-148 @ 0xffffff6c │ │ │ │ + subeq r1, r1, r8, lsl #21 │ │ │ │ + @ instruction: 0x00411a94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #316] @ 1dda24 │ │ │ │ ldr r3, [pc, #316] @ 1dda28 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -106353,15 +106353,15 @@ │ │ │ │ b 1dd974 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb r3, [r7, #537] @ 0x219 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1dd93c │ │ │ │ - bl 3d4804 │ │ │ │ + bl 3d48a4 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r3, [r7, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 1dd95c │ │ │ │ ldr r0, [r7, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1dd95c │ │ │ │ @@ -106379,28 +106379,28 @@ │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #24 │ │ │ │ bl 175100 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 3b7ed8 │ │ │ │ + bl 3b7f78 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 1dd9bc │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ bl 1dc858 │ │ │ │ mov r0, r7 │ │ │ │ - bl 55d284 │ │ │ │ + bl 55d324 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 1dd91c │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ mov r0, r5 │ │ │ │ - bl 57612c │ │ │ │ + bl 5761cc │ │ │ │ mov r5, #0 │ │ │ │ b 1dd95c │ │ │ │ mov r6, r4 │ │ │ │ ldr r2, [pc, #68] @ 1dda2c │ │ │ │ ldr r3, [pc, #60] @ 1dda28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -106476,15 +106476,15 @@ │ │ │ │ asr r8, r8, #4 │ │ │ │ asr r7, r7, #4 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 5a6370 │ │ │ │ + bl 5a6410 │ │ │ │ cmp r6, r4 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ bne 1ddb10 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -106607,15 +106607,15 @@ │ │ │ │ mov r2, #4 │ │ │ │ str r2, [r3, #456] @ 0x1c8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 1ddd90 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #0 │ │ │ │ - bl 3bf9ac │ │ │ │ + bl 3bfa4c │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #296] @ 1dde64 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [pc, #276] @ 1dde58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -106664,41 +106664,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 1dde74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1ddce4 │ │ │ │ ldr r0, [pc, #56] @ 1dde78 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1ddce4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq lr, r4, r0, asr #23 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq lr, r4, r0, lsr #23 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq lr, r4, ip, lsr #22 │ │ │ │ andeq r2, r0, ip, asr r7 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq r1, r1, ip, asr r4 │ │ │ │ - subeq r1, r1, r0, lsr #9 │ │ │ │ + strdeq r1, [r1], #-76 @ 0xffffffb4 │ │ │ │ + subeq r1, r1, r0, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #536] @ 1de0b0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -106715,28 +106715,28 @@ │ │ │ │ beq 1ddf58 │ │ │ │ cmn r3, #2 │ │ │ │ beq 1ddf0c │ │ │ │ cmp r4, #0 │ │ │ │ ldr r7, [r6, #12] │ │ │ │ beq 1ddfec │ │ │ │ mov r0, r4 │ │ │ │ - bl 5a7d80 │ │ │ │ + bl 5a7e20 │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [pc, #464] @ 1de0bc │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 1ddff8 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1ddf0c │ │ │ │ mov r0, r6 │ │ │ │ bl 1ddc94 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ ldr r2, [pc, #420] @ 1de0c0 │ │ │ │ ldr r3, [pc, #404] @ 1de0b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -106773,23 +106773,23 @@ │ │ │ │ beq 1de094 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 1de0d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1ddef8 │ │ │ │ ldr r8, [pc, #224] @ 1de0d4 │ │ │ │ add r8, pc, r8 │ │ │ │ b 1ddee4 │ │ │ │ ldr r3, [pc, #216] @ 1de0d8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -106808,52 +106808,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 1de0dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1ddef8 │ │ │ │ ldr r0, [pc, #96] @ 1de0e0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1ddef8 │ │ │ │ ldr r0, [pc, #72] @ 1de0e4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1ddef8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsbeq lr, [r4], #-144 @ 0xffffff70 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrheq lr, [r4], #-156 @ 0xffffff64 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq lr, r4, r0, asr r9 │ │ │ │ andeq r1, r0, r4, ror #4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq r1, r1, r4, asr r3 │ │ │ │ - subeq r1, r1, ip, lsr r3 │ │ │ │ + strdeq r1, [r1], #-52 @ 0xffffffcc │ │ │ │ + ldrdeq r1, [r1], #-60 @ 0xffffffc4 │ │ │ │ andeq r2, r0, r8, ror sl │ │ │ │ - subeq r1, r1, r4, lsr r3 │ │ │ │ - subeq r1, r1, ip, ror #6 │ │ │ │ - ldrdeq r1, [r1], #-36 @ 0xffffffdc │ │ │ │ + ldrdeq r1, [r1], #-52 @ 0xffffffcc │ │ │ │ + subeq r1, r1, ip, lsl #8 │ │ │ │ + subeq r1, r1, r4, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #560] @ 1de334 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -106875,33 +106875,33 @@ │ │ │ │ ldr r2, [pc, #504] @ 1de340 │ │ │ │ umull r1, r2, r3, r2 │ │ │ │ cmp r4, r2, lsr #2 │ │ │ │ bcc 1de1f0 │ │ │ │ add r4, ip, #552 @ 0x228 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c623c │ │ │ │ + bl 5c62dc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1de1ac │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c625c │ │ │ │ + bl 5c62fc │ │ │ │ cmp r0, #0 │ │ │ │ beq 1de1ac │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 1de1e8 │ │ │ │ ldr r2, [pc, #436] @ 1de344 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #29 │ │ │ │ - bl 3bfba0 │ │ │ │ + bl 3bfc40 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #404] @ 1de348 │ │ │ │ ldr r3, [pc, #384] @ 1de338 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -106909,15 +106909,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 1de330 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 5c6424 │ │ │ │ + b 5c64c4 │ │ │ │ bl 1756e8 │ │ │ │ b 1de188 │ │ │ │ ldr r2, [pc, #340] @ 1de34c │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 1de284 │ │ │ │ @@ -106973,48 +106973,48 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 1de364 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1de204 │ │ │ │ ldr r0, [pc, #76] @ 1de368 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1de204 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq lr, r4, r4, ror #14 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq lr, r4, r8, asr #14 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ andeq r3, r0, ip, lsr #12 │ │ │ │ ldrheq lr, [r4], #-104 @ 0xffffff98 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq lr, r4, r4, asr r6 │ │ │ │ subseq lr, r4, r0, lsr #12 │ │ │ │ andeq r3, r0, r0, asr #3 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq r1, r1, r0, lsr r1 │ │ │ │ - subeq r1, r1, r4, lsl #3 │ │ │ │ + ldrdeq r1, [r1], #-16 │ │ │ │ + subeq r1, r1, r4, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r4, #500] @ 0x1f4 │ │ │ │ ldr r2, [pc, #748] @ 1de678 │ │ │ │ @@ -107036,29 +107036,29 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 1de4b0 │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [r4, #560] @ 0x230 │ │ │ │ mov r3, r8 │ │ │ │ - bl 3bf840 │ │ │ │ + bl 3bf8e0 │ │ │ │ subs r5, r0, #0 │ │ │ │ ble 1de4e4 │ │ │ │ ldr r3, [r4, #544] @ 0x220 │ │ │ │ cmp r3, r5 │ │ │ │ subhi r3, r3, r5 │ │ │ │ bhi 1de408 │ │ │ │ cmp r3, #0 │ │ │ │ bne 1de5a0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ - bl 5c6474 │ │ │ │ + bl 5c6514 │ │ │ │ ldr r3, [r4, #548] @ 0x224 │ │ │ │ cmp r5, r3 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ bcc 1de434 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 1de4f8 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -107069,15 +107069,15 @@ │ │ │ │ ldr r2, [pc, #564] @ 1de684 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #25 │ │ │ │ - bl 3bfba0 │ │ │ │ + bl 3bfc40 │ │ │ │ str r0, [r6, #16] │ │ │ │ ldr r2, [pc, #532] @ 1de688 │ │ │ │ ldr r3, [pc, #516] @ 1de67c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -107095,15 +107095,15 @@ │ │ │ │ ldr r2, [r4, #508] @ 0x1fc │ │ │ │ cmp r2, #0 │ │ │ │ beq 1de3cc │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ - bl 3bf840 │ │ │ │ + bl 3bf8e0 │ │ │ │ subs r5, r0, #0 │ │ │ │ ldrgt r3, [r4, #508] @ 0x1fc │ │ │ │ subgt r3, r3, r5 │ │ │ │ strgt r3, [r4, #508] @ 0x1fc │ │ │ │ bgt 1de3ec │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -107134,24 +107134,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 1de69c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 1de434 │ │ │ │ bl 1756e8 │ │ │ │ b 1de448 │ │ │ │ ldr r3, [pc, #228] @ 1de68c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -107177,53 +107177,53 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 1de6a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1de404 │ │ │ │ ldr r0, [pc, #96] @ 1de6a8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1de404 │ │ │ │ ldr r0, [pc, #80] @ 1de6ac │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 1de434 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsbeq lr, [r4], #-76 @ 0xffffffb4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq lr, r4, r8, asr #9 │ │ │ │ andeq r3, r0, ip, ror #6 │ │ │ │ ldrsheq lr, [r4], #-56 @ 0xffffffc8 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r1, r0, r4, lsr #10 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq r1, r1, r8, lsr #32 │ │ │ │ + subeq r1, r1, r8, asr #1 │ │ │ │ andeq r1, r0, r0, lsl fp │ │ │ │ - subeq r0, r1, r8, asr #29 │ │ │ │ - subeq r0, r1, r4, lsl pc │ │ │ │ - strheq r0, [r1], #-252 @ 0xffffff04 │ │ │ │ + subeq r0, r1, r8, ror #30 │ │ │ │ + strheq r0, [r1], #-244 @ 0xffffff0c │ │ │ │ + subeq r1, r1, ip, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #80] @ 1de718 │ │ │ │ ldr ip, [pc, #80] @ 1de71c │ │ │ │ ldm r0, {r5, lr} │ │ │ │ @@ -107244,17 +107244,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 1de72c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subeq r0, pc, r4, ror #14 │ │ │ │ - @ instruction: 0x00410890 │ │ │ │ - subeq r0, r1, r0, lsr #22 │ │ │ │ + subeq r0, pc, r4, lsl #16 │ │ │ │ + subeq r0, r1, r0, lsr r9 │ │ │ │ + subeq r0, r1, r0, asr #23 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #820] @ 1dea7c │ │ │ │ ldr r3, [pc, #820] @ 1dea80 │ │ │ │ @@ -107466,17 +107466,17 @@ │ │ │ │ subseq lr, r4, r4, lsr #2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ subseq sp, r4, r4, asr lr │ │ │ │ - subeq r0, pc, r0, lsl #8 │ │ │ │ - subeq r0, r1, ip, lsr #10 │ │ │ │ - strheq r0, [r1], #-124 @ 0xffffff84 │ │ │ │ + subeq r0, pc, r0, lsr #9 │ │ │ │ + subeq r0, r1, ip, asr #11 │ │ │ │ + subeq r0, r1, ip, asr r8 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #2752] @ 1df584 │ │ │ │ @@ -107508,28 +107508,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ ldr r5, [pc, #2656] @ 1df590 │ │ │ │ bl 1d1bc4 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1deba8 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ ldr r2, [pc, #2620] @ 1df594 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #2616] @ 1df598 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #5 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 1d1b7c │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #2 │ │ │ │ @@ -108025,23 +108025,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #720] @ 1df644 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1ded6c │ │ │ │ bl 1d1b7c │ │ │ │ cmp r0, #0 │ │ │ │ beq 1dece8 │ │ │ │ ldr r3, [pc, #536] @ 1df5a8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -108065,22 +108065,22 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #572] @ 1df64c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1dee20 │ │ │ │ ldr r2, [pc, #560] @ 1df650 │ │ │ │ ldr r3, [pc, #356] @ 1df588 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -108106,23 +108106,23 @@ │ │ │ │ beq 1df570 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 1df654 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1dee20 │ │ │ │ ldr r3, [pc, #368] @ 1df638 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1ded6c │ │ │ │ ldr r3, [pc, #352] @ 1df63c │ │ │ │ @@ -108138,49 +108138,49 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 1df658 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1ded6c │ │ │ │ ldr r0, [pc, #280] @ 1df65c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1ded6c │ │ │ │ ldr r0, [pc, #264] @ 1df660 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1ded6c │ │ │ │ ldr r0, [pc, #252] @ 1df664 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1dee20 │ │ │ │ ldr r0, [pc, #240] @ 1df668 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1dee20 │ │ │ │ subseq sp, r4, r4, lsr #27 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq sp, r4, r4, ror sp │ │ │ │ - subeq ip, r0, r4, ror #12 │ │ │ │ - ldrdeq ip, [r0], #-36 @ 0xffffffdc │ │ │ │ - subeq r0, pc, r4, lsl #6 │ │ │ │ + subeq ip, r0, r4, lsl #14 │ │ │ │ + subeq ip, r0, r4, ror r3 │ │ │ │ + subeq r0, pc, r4, lsr #7 │ │ │ │ ldrheq sp, [r4], #-204 @ 0xffffff34 │ │ │ │ - subeq pc, lr, r6, lsl #31 │ │ │ │ + subeq r0, pc, r6, lsr #32 │ │ │ │ subseq sp, r4, r8, asr #23 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq sp, r4, r4, asr #21 │ │ │ │ subseq sp, r4, r8, lsl sl │ │ │ │ andeq lr, r0, r3, lsl #2 │ │ │ │ subseq sp, r4, ip, ror #19 │ │ │ │ subseq sp, r4, r0, asr #19 │ │ │ │ @@ -108213,24 +108213,24 @@ │ │ │ │ subseq sp, r4, r4, lsr r6 │ │ │ │ subseq sp, r4, r8, lsl #12 │ │ │ │ ldrsbeq sp, [r4], #-92 @ 0xffffffa4 │ │ │ │ ldrheq sp, [r4], #-80 @ 0xffffffb0 │ │ │ │ andeq r3, r0, ip, lsr #5 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq r0, r1, r4, asr r3 │ │ │ │ + strdeq r0, [r1], #-52 @ 0xffffffcc │ │ │ │ andeq r2, r0, ip, lsr #8 │ │ │ │ - subeq r0, r1, r4, ror r2 │ │ │ │ + subeq r0, r1, r4, lsl r3 │ │ │ │ subseq sp, r4, ip, asr #8 │ │ │ │ - subeq r0, r1, ip, asr #3 │ │ │ │ - @ instruction: 0x00410194 │ │ │ │ - subeq r0, r1, r8, lsr #3 │ │ │ │ - @ instruction: 0x00410198 │ │ │ │ - subeq r0, r1, r4, asr #2 │ │ │ │ - subeq r0, r1, r0, lsr r1 │ │ │ │ + subeq r0, r1, ip, ror #4 │ │ │ │ + subeq r0, r1, r4, lsr r2 │ │ │ │ + subeq r0, r1, r8, asr #4 │ │ │ │ + subeq r0, r1, r8, lsr r2 │ │ │ │ + subeq r0, r1, r4, ror #3 │ │ │ │ + ldrdeq r0, [r1], #-16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub r3, r2, #65 @ 0x41 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #412] @ 1df828 │ │ │ │ @@ -108261,15 +108261,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 1cde84 │ │ │ │ ldr r3, [pc, #316] @ 1df834 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #296] @ 1df838 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ bne 1df780 │ │ │ │ ldr r2, [pc, #276] @ 1df83c │ │ │ │ @@ -108314,45 +108314,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 1df84c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1df720 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #64] @ 1df850 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1df720 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsbeq sp, [r4], #-28 @ 0xffffffe4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq sp, r4, ip, asr #3 │ │ │ │ andeq r2, r0, ip, lsl #9 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq sp, r4, r4, asr #2 │ │ │ │ andeq r2, r0, r8, ror #15 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq pc, r0, r0, lsl pc @ │ │ │ │ - subeq pc, r0, r0, asr #30 │ │ │ │ + strheq pc, [r0], #-240 @ 0xffffff10 @ │ │ │ │ + subeq pc, r0, r0, ror #31 │ │ │ │ │ │ │ │ 001df854 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -108373,15 +108373,15 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1df8e0 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r3 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 55d284 │ │ │ │ + bl 55d324 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -108392,46 +108392,46 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 1dd8d0 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #28] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 3b7ec8 │ │ │ │ + bl 3b7f68 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 1df978 │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r1, #1 │ │ │ │ beq 1df9cc │ │ │ │ bls 1df990 │ │ │ │ sub r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 1df9f4 │ │ │ │ ldr r3, [pc, #200] @ 1dfa00 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r1, [pc, #184] @ 1dfa04 │ │ │ │ ldr r3, [pc, #184] @ 1dfa08 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #176] @ 1dfa0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ 1dfa10 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, r6 │ │ │ │ - bl 55d284 │ │ │ │ + bl 55d324 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5761e4 │ │ │ │ + bl 576284 │ │ │ │ mov r4, #0 │ │ │ │ b 1df8c0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 1772f0 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r6, #8] │ │ │ │ bl 1772f0 │ │ │ │ @@ -108455,17 +108455,17 @@ │ │ │ │ mov r2, #2 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 1df9ac │ │ │ │ bl 176fb4 │ │ │ │ subseq r9, r5, ip, lsl #29 │ │ │ │ subseq ip, r4, r8, ror #31 │ │ │ │ andeq r2, r0, r4, ror #11 │ │ │ │ - subeq pc, r0, r8, asr r6 @ │ │ │ │ - subeq pc, lr, ip, lsl #10 │ │ │ │ - subeq pc, r0, r8, lsr r6 @ │ │ │ │ + strdeq pc, [r0], #-104 @ 0xffffff98 │ │ │ │ + subeq pc, lr, ip, lsr #11 │ │ │ │ + ldrdeq pc, [r0], #-104 @ 0xffffff98 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ │ │ │ │ 001dfa14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -108501,23 +108501,23 @@ │ │ │ │ str ip, [r4, #8] │ │ │ │ bl 1dc5b0 │ │ │ │ ldr r0, [r6, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1dfae4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 36ba44 │ │ │ │ + bl 36bae4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1dfae4 │ │ │ │ ldr r2, [pc, #280] @ 1dfbe0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bl 1772f0 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cmp r3, #0 │ │ │ │ movne sl, #0 │ │ │ │ bne 1dfb28 │ │ │ │ @@ -108574,17 +108574,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldrsbeq r9, [r5], #-204 @ 0xffffff34 │ │ │ │ - subeq pc, lr, r0, lsr #8 │ │ │ │ - ldrdeq r5, [r2], #-12 │ │ │ │ - subeq r6, r0, ip, ror r4 │ │ │ │ + subeq pc, lr, r0, asr #9 │ │ │ │ + subeq r5, r2, ip, ror r1 │ │ │ │ + subeq r6, r0, ip, lsl r5 │ │ │ │ │ │ │ │ 001dfbe4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #348] @ 1dfd58 │ │ │ │ @@ -108606,24 +108606,24 @@ │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1dfc1c │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq 1dfcb0 │ │ │ │ ldr r5, [pc, #264] @ 1dfd5c │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #256] @ 1dfd60 │ │ │ │ ldr r1, [pc, #256] @ 1dfd64 │ │ │ │ add ip, r5, #204 @ 0xcc │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 1dfd28 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ @@ -108640,15 +108640,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #168] @ 1dfd74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -108658,42 +108658,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #112] @ 1dfd84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1dfcdc │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ ldr ip, [pc, #84] @ 1dfd88 │ │ │ │ ldr r1, [pc, #84] @ 1dfd8c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #80] @ 1dfd90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #176 @ 0xb0 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1dfcdc │ │ │ │ subseq r9, r5, ip, lsl #22 │ │ │ │ - subeq pc, lr, r0, lsl r2 @ │ │ │ │ - subeq sl, r0, r4, ror sp │ │ │ │ - subeq sl, r0, ip, lsl #27 │ │ │ │ - subeq pc, lr, r8, lsr #3 │ │ │ │ - subeq pc, r0, r8, ror #21 │ │ │ │ - ldrdeq pc, [r0], #-32 @ 0xffffffe0 │ │ │ │ + strheq pc, [lr], #-32 @ 0xffffffe0 @ │ │ │ │ + subeq sl, r0, r4, lsl lr │ │ │ │ + subeq sl, r0, ip, lsr #28 │ │ │ │ + subeq pc, lr, r8, asr #4 │ │ │ │ + subeq pc, r0, r8, lsl #23 │ │ │ │ + subeq pc, r0, r0, ror r3 @ │ │ │ │ andeq r0, r0, r7, asr r2 │ │ │ │ - subeq pc, lr, ip, asr r1 @ │ │ │ │ - subeq pc, r0, r8, lsl #21 │ │ │ │ - subeq pc, r0, r8, lsl #5 │ │ │ │ + strdeq pc, [lr], #-28 @ 0xffffffe4 │ │ │ │ + subeq pc, r0, r8, lsr #22 │ │ │ │ + subeq pc, r0, r8, lsr #6 │ │ │ │ andeq r0, r0, r2, asr r2 │ │ │ │ - subeq pc, r0, ip, lsl #21 │ │ │ │ - subeq pc, r0, ip, asr r2 @ │ │ │ │ + subeq pc, r0, ip, lsr #22 │ │ │ │ + strdeq pc, [r0], #-44 @ 0xffffffd4 │ │ │ │ andeq r0, r0, sp, asr r2 │ │ │ │ │ │ │ │ 001dfd94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -108822,17 +108822,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ ldrheq ip, [r4], #-168 @ 0xffffff58 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ subseq ip, r4, ip, asr #18 │ │ │ │ - subeq lr, lr, r8, ror #29 │ │ │ │ - subeq pc, r0, r4, lsl r0 @ │ │ │ │ - subeq pc, r0, r4, lsr #5 │ │ │ │ + subeq lr, lr, r8, lsl #31 │ │ │ │ + strheq pc, [r0], #-4 @ │ │ │ │ + subeq pc, r0, r4, asr #6 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 001dffb8 : │ │ │ │ add r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r0, #2968] @ 0xb98 │ │ │ │ b 175028 │ │ │ │ │ │ │ │ @@ -109003,17 +109003,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq ip, r4, r8, lsl #14 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ subseq ip, r4, ip, ror r6 │ │ │ │ - subeq lr, lr, ip, lsr #24 │ │ │ │ - subeq lr, r0, r8, asr sp │ │ │ │ - subeq lr, r0, r8, ror #31 │ │ │ │ + subeq lr, lr, ip, asr #25 │ │ │ │ + strdeq lr, [r0], #-216 @ 0xffffff28 │ │ │ │ + subeq pc, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 001e0274 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -109137,15 +109137,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1f7120 │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1f716c │ │ │ │ - strheq lr, [lr], #-144 @ 0xffffff70 │ │ │ │ + subeq lr, lr, r0, asr sl │ │ │ │ │ │ │ │ 001e0470 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #724] @ 1e075c │ │ │ │ @@ -109180,23 +109180,23 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e051c │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 1dcca4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 1e051c │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl 57f694 │ │ │ │ + bl 57f734 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5760d0 │ │ │ │ + bl 576170 │ │ │ │ add r0, r5, #584 @ 0x248 │ │ │ │ - bl 5c628c │ │ │ │ + bl 5c632c │ │ │ │ add r0, r5, #552 @ 0x228 │ │ │ │ - bl 5c628c │ │ │ │ + bl 5c632c │ │ │ │ ldr r0, [r5, #540] @ 0x21c │ │ │ │ - bl 57612c │ │ │ │ + bl 5761cc │ │ │ │ mov r0, r6 │ │ │ │ bl 1ea040 │ │ │ │ mov r0, r6 │ │ │ │ bl 1ef744 │ │ │ │ mov r0, r6 │ │ │ │ bl 1f71b8 │ │ │ │ mov r0, r6 │ │ │ │ @@ -109235,43 +109235,43 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e06b4 │ │ │ │ ldr r1, [pc, #400] @ 1e0774 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ ldr r3, [r4, #792] @ 0x318 │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e0604 │ │ │ │ add r0, r4, #788 @ 0x314 │ │ │ │ bl 1c7e58 │ │ │ │ mov r0, r7 │ │ │ │ - bl 59fd94 │ │ │ │ + bl 59fe34 │ │ │ │ ldr r0, [r5, #720] @ 0x2d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1e061c │ │ │ │ - bl 5bc140 │ │ │ │ + bl 5bc1e0 │ │ │ │ add r0, r5, #728 @ 0x2d8 │ │ │ │ - bl 5c628c │ │ │ │ + bl 5c632c │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ add r4, r4, #4 │ │ │ │ bl 1753dc │ │ │ │ cmp r4, #132 @ 0x84 │ │ │ │ bne 1e0628 │ │ │ │ ldr r0, [r5, #408] @ 0x198 │ │ │ │ bl 1753dc │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ ldr r0, [r6, #8] │ │ │ │ str r4, [r6, #12] │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r6] │ │ │ │ str r4, [r6, #8] │ │ │ │ ldr r0, [r5, #772] @ 0x304 │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ @@ -109310,44 +109310,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 1e0788 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e04c0 │ │ │ │ ldr r0, [pc, #68] @ 1e078c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e04c0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq ip, r4, r4, ror #7 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq ip, r4, r4, asr #7 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - subeq pc, r0, ip, lsr #7 │ │ │ │ - subeq pc, r0, ip, lsr #5 │ │ │ │ + subeq pc, r0, ip, asr #8 │ │ │ │ + subeq pc, r0, ip, asr #6 │ │ │ │ subseq ip, r4, r4, ror #3 │ │ │ │ @ instruction: 0x000015bc │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - strheq pc, [r0], #-8 @ │ │ │ │ - strdeq pc, [r0], #-12 │ │ │ │ + subeq pc, r0, r8, asr r1 @ │ │ │ │ + @ instruction: 0x0040f19c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #4000] @ 1e1748 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -109461,15 +109461,15 @@ │ │ │ │ add r6, r6, r6, lsl #2 │ │ │ │ lsl r5, r6, #6 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 5a6e90 │ │ │ │ + bl 5a6f30 │ │ │ │ cmp r5, r0 │ │ │ │ mov r6, r0 │ │ │ │ beq 1e0c28 │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ ldr r4, [pc, #3540] @ 1e1764 │ │ │ │ ldr r0, [r9, #2928] @ 0xb70 │ │ │ │ bl 175214 │ │ │ │ @@ -109627,26 +109627,26 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ add r2, r3, #1 │ │ │ │ add r2, r2, r2, lsl #2 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5a6e90 │ │ │ │ + bl 5a6f30 │ │ │ │ cmp r4, r0 │ │ │ │ bne 1e0a24 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ mov r0, r1 │ │ │ │ bl 1d30f4 │ │ │ │ ldr r1, [pc, #2880] @ 1e1770 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r9, [r3, #-40] @ 0xffffffd8 │ │ │ │ cmp r9, #0 │ │ │ │ beq 1e10ec │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ b 1e0cc0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -109795,15 +109795,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, r3, r6 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5a6e90 │ │ │ │ + bl 5a6f30 │ │ │ │ cmp r4, r0 │ │ │ │ beq 1e0ff0 │ │ │ │ ldr r6, [pc, #2216] @ 1e1768 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ umull r3, r6, r0, r6 │ │ │ │ mov r1, #320 @ 0x140 │ │ │ │ lsr r6, r6, #8 │ │ │ │ @@ -109812,22 +109812,22 @@ │ │ │ │ lsl r4, r4, #3 │ │ │ │ add r7, r4, #24 │ │ │ │ add r7, r8, r7 │ │ │ │ lsl r3, r6, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 5a6fcc │ │ │ │ + bl 5a706c │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r0 │ │ │ │ sub sl, r3, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a6590 │ │ │ │ + bl 5a6630 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub fp, r3, r6 │ │ │ │ cmp fp, #1 │ │ │ │ ble 1e1024 │ │ │ │ lsr r3, r5, #5 │ │ │ │ mov r2, #1 │ │ │ │ lsl r7, r3, #2 │ │ │ │ @@ -109837,15 +109837,15 @@ │ │ │ │ lsl r9, r2, r9 │ │ │ │ rsb r7, r7, #64 @ 0x40 │ │ │ │ mov r4, r2 │ │ │ │ b 1e0f64 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 5a6590 │ │ │ │ + bl 5a6630 │ │ │ │ cmp fp, r4 │ │ │ │ add r8, r8, #40 @ 0x28 │ │ │ │ beq 1e0f74 │ │ │ │ ldr r3, [r8, #64] @ 0x40 │ │ │ │ add r0, r7, r8 │ │ │ │ tst r9, r3 │ │ │ │ bne 1e0f48 │ │ │ │ @@ -109929,23 +109929,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stmib sp, {r4, r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1700] @ 1e1788 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e0cb4 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #1684] @ 1e178c │ │ │ │ ldr r3, [ip] │ │ │ │ ldr r2, [ip, #4] │ │ │ │ adds r3, r3, #50 @ 0x32 │ │ │ │ adc r2, r2, #0 │ │ │ │ @@ -110103,39 +110103,39 @@ │ │ │ │ subs r5, r5, #1 │ │ │ │ sbc r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ lsl r3, r4, #1 │ │ │ │ add r6, r3, r4 │ │ │ │ - bl 5e3c28 │ │ │ │ + bl 5e3cc8 │ │ │ │ ldr r3, [pc, #1040] @ 1e1798 │ │ │ │ mov r2, #0 │ │ │ │ - bl 5e3ef4 │ │ │ │ + bl 5e3f94 │ │ │ │ rsb r4, r4, r6, lsl #3 │ │ │ │ add r4, r8, r4, lsl #3 │ │ │ │ add r4, sl, r4 │ │ │ │ add r4, r4, #86016 @ 0x15000 │ │ │ │ add r4, r4, #656 @ 0x290 │ │ │ │ strd r0, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 5e3c28 │ │ │ │ + bl 5e3cc8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl 5e38d4 │ │ │ │ + bl 5e3974 │ │ │ │ ldr r3, [pc, #980] @ 1e179c │ │ │ │ mov r2, #0 │ │ │ │ - bl 5e3ef4 │ │ │ │ + bl 5e3f94 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #960] @ 1e17a0 │ │ │ │ - bl 5e3ef4 │ │ │ │ + bl 5e3f94 │ │ │ │ strd r0, [r4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ cmp r3, r7 │ │ │ │ ble 1e1628 │ │ │ │ cmp r7, #0 │ │ │ │ add r4, r7, #63 @ 0x3f │ │ │ │ @@ -110244,15 +110244,15 @@ │ │ │ │ add r5, r7, r4 │ │ │ │ add sl, r7, r3 │ │ │ │ strb r0, [r1, fp] │ │ │ │ mov r0, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add sl, sl, #40 @ 0x28 │ │ │ │ - bl 5a6370 │ │ │ │ + bl 5a6410 │ │ │ │ cmp r5, sl │ │ │ │ bne 1e15a0 │ │ │ │ add r3, r7, #102400 @ 0x19000 │ │ │ │ ldr r7, [r3, #816] @ 0x330 │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r7, #0 │ │ │ │ bne 1e156c │ │ │ │ @@ -110309,82 +110309,82 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #104] @ 0x68 │ │ │ │ str r6, [sp, #108] @ 0x6c │ │ │ │ str r6, [sp, #112] @ 0x70 │ │ │ │ str r6, [sp, #116] @ 0x74 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 1e17ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e0cb4 │ │ │ │ ldr r0, [pc, #196] @ 1e17b0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e0cb4 │ │ │ │ ldr r0, [pc, #168] @ 1e17b4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e0cb4 │ │ │ │ ldr r3, [pc, #140] @ 1e17b8 │ │ │ │ ldr r1, [pc, #140] @ 1e17bc │ │ │ │ ldr r0, [pc, #140] @ 1e17c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #136] @ 1e17c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq ip, r4, r4, asr #1 │ │ │ │ subseq ip, r4, ip, lsr #1 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ muleq r0, r0, r0 │ │ │ │ - subeq pc, r0, ip, lsl #1 │ │ │ │ + subeq pc, r0, ip, lsr #2 │ │ │ │ @ instruction: 0xfff85ee0 │ │ │ │ andeq sl, r7, r0, lsr #2 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ ldrheq fp, [r4], #-192 @ 0xffffff40 │ │ │ │ - subeq lr, r0, r0, ror #24 │ │ │ │ + subeq lr, r0, r0, lsl #26 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq fp, r4, ip, lsr #22 │ │ │ │ andeq r2, r0, r8, asr #23 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - ldrdeq lr, [r0], #-112 @ 0xffffff90 │ │ │ │ + subeq lr, r0, r0, ror r8 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ subseq fp, r4, r0, asr #14 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ smlawbmi lr, r0, r4, r8 │ │ │ │ eormi r0, r4, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ andeq r2, r0, r0, ror #9 │ │ │ │ - strheq lr, [r0], #-44 @ 0xffffffd4 │ │ │ │ - subeq lr, r0, ip, lsl #6 │ │ │ │ - subeq lr, r0, r4, lsl r2 │ │ │ │ - subeq sp, lr, r4, lsr r7 │ │ │ │ - subeq sp, r0, r0, ror #16 │ │ │ │ - subeq lr, r0, r4, ror #2 │ │ │ │ + subeq lr, r0, ip, asr r3 │ │ │ │ + subeq lr, r0, ip, lsr #7 │ │ │ │ + strheq lr, [r0], #-36 @ 0xffffffdc │ │ │ │ + ldrdeq sp, [lr], #-116 @ 0xffffff8c │ │ │ │ + subeq sp, r0, r0, lsl #18 │ │ │ │ + subeq lr, r0, r4, lsl #4 │ │ │ │ andeq r0, r0, r1, ror ip │ │ │ │ │ │ │ │ 001e17c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -110444,24 +110444,24 @@ │ │ │ │ beq 1e18bc │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ bne 1e1984 │ │ │ │ add r7, r5, #584 @ 0x248 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c623c │ │ │ │ + bl 5c62dc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c626c │ │ │ │ + bl 5c630c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 3bf758 │ │ │ │ + bl 3bf7f8 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble 1e1a90 │ │ │ │ ldr r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r3, r1 │ │ │ │ str r3, [r5, #592] @ 0x250 │ │ │ │ ldr r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -110483,15 +110483,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 1e1aa0 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r5, #684] @ 0x2ac │ │ │ │ bne 1e1918 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5c6474 │ │ │ │ + bl 5c6514 │ │ │ │ b 1e1918 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1e1860 │ │ │ │ mov r0, r4 │ │ │ │ bl 1ddc94 │ │ │ │ b 1e1860 │ │ │ │ @@ -110530,21 +110530,21 @@ │ │ │ │ bne 1e1aac │ │ │ │ ldr r2, [pc, #280] @ 1e1b28 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 3bfba0 │ │ │ │ + bl 3bfc40 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #252] @ 1e1b2c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ b 1e1840 │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e1a70 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e1a70 │ │ │ │ @@ -110595,24 +110595,24 @@ │ │ │ │ subseq fp, r4, r0, lsl #1 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ subseq fp, r4, r0, asr r0 │ │ │ │ subseq fp, r4, r4 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - strheq sp, [r0], #-232 @ 0xffffff18 │ │ │ │ + subeq sp, r0, r8, asr pc │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - subeq sp, r0, r0, ror #28 │ │ │ │ - @ instruction: 0x004ed398 │ │ │ │ - subeq sp, r0, r4, asr #9 │ │ │ │ - subeq sp, r0, r4, asr r7 │ │ │ │ + subeq sp, r0, r0, lsl #30 │ │ │ │ + subeq sp, lr, r8, lsr r4 │ │ │ │ + subeq sp, r0, r4, ror #10 │ │ │ │ + strdeq sp, [r0], #-116 @ 0xffffff8c │ │ │ │ andeq r0, r0, r3, ror #12 │ │ │ │ - subeq sp, lr, r4, ror r3 │ │ │ │ - subeq sp, r0, r0, lsr #9 │ │ │ │ - subeq sp, r0, r0, lsr r7 │ │ │ │ + subeq sp, lr, r4, lsl r4 │ │ │ │ + subeq sp, r0, r0, asr #10 │ │ │ │ + ldrdeq sp, [r0], #-112 @ 0xffffff90 │ │ │ │ andeq r0, r0, r6, ror #11 │ │ │ │ │ │ │ │ 001e1b50 : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble 1e1b70 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ @@ -110655,15 +110655,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 3bf840 │ │ │ │ + bl 3bf8e0 │ │ │ │ cmp r0, #0 │ │ │ │ ble 1e1c48 │ │ │ │ ldr r2, [pc, #92] @ 1e1c6c │ │ │ │ ldr r3, [pc, #84] @ 1e1c68 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -110712,15 +110712,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 3bf758 │ │ │ │ + bl 3bf7f8 │ │ │ │ cmp r0, #0 │ │ │ │ ble 1e1d1c │ │ │ │ ldr r2, [pc, #92] @ 1e1d40 │ │ │ │ ldr r3, [pc, #84] @ 1e1d3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -110771,17 +110771,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 1e1dc0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - ldrdeq sp, [lr], #-0 │ │ │ │ - strdeq sp, [r0], #-28 @ 0xffffffe4 │ │ │ │ - subeq sp, r0, ip, lsl #9 │ │ │ │ + subeq sp, lr, r0, ror r1 │ │ │ │ + @ instruction: 0x0040d29c │ │ │ │ + subeq sp, r0, ip, lsr #10 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 001e1dc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -110838,17 +110838,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq sl, r4, r0, lsl #21 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ subseq sl, r4, r8, lsr #20 │ │ │ │ - ldrdeq ip, [lr], #-248 @ 0xffffff08 │ │ │ │ - subeq sp, r0, r4, lsl #2 │ │ │ │ - @ instruction: 0x0040d394 │ │ │ │ + subeq sp, lr, r8, ror r0 │ │ │ │ + subeq sp, r0, r4, lsr #3 │ │ │ │ + subeq sp, r0, r4, lsr r4 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 001e1ec8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -110905,17 +110905,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq sl, r4, ip, ror r9 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ subseq sl, r4, r4, lsr #18 │ │ │ │ - ldrdeq ip, [lr], #-228 @ 0xffffff1c │ │ │ │ - subeq sp, r0, r0 │ │ │ │ - @ instruction: 0x0040d290 │ │ │ │ + subeq ip, lr, r4, ror pc │ │ │ │ + subeq sp, r0, r0, lsr #1 │ │ │ │ + subeq sp, r0, r0, lsr r3 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r8, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r8, #412] @ 0x19c │ │ │ │ @@ -111052,15 +111052,15 @@ │ │ │ │ bne 1e23c8 │ │ │ │ ldr r1, [pc, #536] @ 1e2410 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 5a0230 │ │ │ │ + b 5a02d0 │ │ │ │ ldr r3, [pc, #488] @ 1e23fc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #500] @ 1e2414 │ │ │ │ add r8, r8, #692 @ 0x2b4 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -111146,15 +111146,15 @@ │ │ │ │ bne 1e23c8 │ │ │ │ ldr r1, [pc, #176] @ 1e2420 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 5a0230 │ │ │ │ + b 5a02d0 │ │ │ │ ldr r2, [pc, #152] @ 1e2424 │ │ │ │ ldr r3, [pc, #100] @ 1e23f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -111178,27 +111178,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq sl, r4, r8, ror r8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq sl, r4, r8, asr r8 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - subeq sp, r0, r4, asr #16 │ │ │ │ + subeq sp, r0, r4, ror #17 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x0054a698 │ │ │ │ - @ instruction: 0x0040d698 │ │ │ │ - subeq sp, r0, ip, ror #12 │ │ │ │ + subeq sp, r0, r8, lsr r7 │ │ │ │ + subeq sp, r0, ip, lsl #14 │ │ │ │ @ instruction: 0xfffffec6 │ │ │ │ subseq sl, r4, r0, lsr #10 │ │ │ │ - subeq sp, r0, r0, lsr #10 │ │ │ │ + subeq sp, r0, r0, asr #11 │ │ │ │ subseq sl, r4, r0, ror #9 │ │ │ │ - subeq ip, lr, ip, lsl #21 │ │ │ │ - strheq ip, [r0], #-184 @ 0xffffff48 │ │ │ │ - subeq ip, r0, r8, asr #28 │ │ │ │ + subeq ip, lr, ip, lsr #22 │ │ │ │ + subeq ip, r0, r8, asr ip │ │ │ │ + subeq ip, r0, r8, ror #29 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -111293,17 +111293,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq sl, r4, r0, ror r3 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ subseq sl, r4, ip, lsl r3 │ │ │ │ - subeq ip, lr, ip, asr #17 │ │ │ │ - strdeq ip, [r0], #-152 @ 0xffffff68 │ │ │ │ - subeq ip, r0, r8, lsl #25 │ │ │ │ + subeq ip, lr, ip, ror #18 │ │ │ │ + @ instruction: 0x0040ca98 │ │ │ │ + subeq ip, r0, r8, lsr #26 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 001e25d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -111336,17 +111336,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 1e2674 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subeq ip, lr, ip, lsl r8 │ │ │ │ - subeq ip, r0, r8, asr #18 │ │ │ │ - ldrdeq ip, [r0], #-184 @ 0xffffff48 │ │ │ │ + strheq ip, [lr], #-140 @ 0xffffff74 │ │ │ │ + subeq ip, r0, r8, ror #19 │ │ │ │ + subeq ip, r0, r8, ror ip │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 001e2678 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -111378,15 +111378,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #96] @ 1e275c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - b 5a0230 │ │ │ │ + b 5a02d0 │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e2730 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e2730 │ │ │ │ ldr r3, [r5, #508] @ 0x1fc │ │ │ │ @@ -111398,16 +111398,16 @@ │ │ │ │ bl 1756e8 │ │ │ │ b 1e26ec │ │ │ │ mov r0, r4 │ │ │ │ bl 1fc2f4 │ │ │ │ b 1e26d4 │ │ │ │ ldrsbeq sl, [r4], #-28 @ 0xffffffe4 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - subeq sp, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x0040d194 │ │ │ │ + subeq sp, r0, r0, lsl #5 │ │ │ │ + subeq sp, r0, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3016] @ 0xbc8 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #1060] @ 1e2ba4 │ │ │ │ @@ -111570,15 +111570,15 @@ │ │ │ │ bl 1e2678 │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r4, #0 │ │ │ │ beq 1e2a60 │ │ │ │ ldr r0, [r5, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1e2aac │ │ │ │ - bl 3d4804 │ │ │ │ + bl 3d48a4 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e2a38 │ │ │ │ ldr r0, [r5, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -111589,17 +111589,17 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 1e2a60 │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 1dcca4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 1e2a60 │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl 57f480 │ │ │ │ + bl 57f520 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5760d0 │ │ │ │ + bl 576170 │ │ │ │ ldr r3, [pc, #348] @ 1e2bc4 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #680] @ 0x2a8 │ │ │ │ str r2, [r5, #684] @ 0x2ac │ │ │ │ b 1e2808 │ │ │ │ mov r0, r4 │ │ │ │ @@ -111680,28 +111680,28 @@ │ │ │ │ subseq sl, r4, r8, ror #1 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq sl, r4, r4, lsr #1 │ │ │ │ subseq sl, r4, ip, asr r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ andeq r1, r0, r0, asr #6 │ │ │ │ - subeq sp, r0, r4, lsr #3 │ │ │ │ + subeq sp, r0, r4, asr #4 │ │ │ │ andeq r1, r0, r4, ror #22 │ │ │ │ - subeq sl, r4, ip, lsr r5 │ │ │ │ - subeq ip, lr, r0, lsr #6 │ │ │ │ - subeq ip, r0, ip, asr #8 │ │ │ │ - subeq ip, r0, r4, ror pc │ │ │ │ + ldrdeq sl, [r4], #-92 @ 0xffffffa4 │ │ │ │ + subeq ip, lr, r0, asr #7 │ │ │ │ + subeq ip, r0, ip, ror #9 │ │ │ │ + subeq sp, r0, r4, lsl r0 │ │ │ │ muleq r0, r5, sl │ │ │ │ - strdeq ip, [lr], #-44 @ 0xffffffd4 │ │ │ │ - subeq ip, r0, r8, lsr #8 │ │ │ │ - strheq ip, [r0], #-104 @ 0xffffff98 │ │ │ │ + @ instruction: 0x004ec39c │ │ │ │ + subeq ip, r0, r8, asr #9 │ │ │ │ + subeq ip, r0, r8, asr r7 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ - ldrdeq ip, [lr], #-40 @ 0xffffffd8 │ │ │ │ - subeq ip, r0, r4, lsl #8 │ │ │ │ - subeq ip, r0, ip, asr #29 │ │ │ │ + subeq ip, lr, r8, ror r3 │ │ │ │ + subeq ip, r0, r4, lsr #9 │ │ │ │ + subeq ip, r0, ip, ror #30 │ │ │ │ muleq r0, r3, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub r5, r0, #20480 @ 0x5000 │ │ │ │ ldr r2, [r5, #3732] @ 0xe94 │ │ │ │ @@ -111818,15 +111818,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ bl 1dfd94 │ │ │ │ ldr r1, [pc, #96] @ 1e2e40 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e2678 │ │ │ │ b 1e2c68 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ 1e2e44 │ │ │ │ ldr r1, [pc, #64] @ 1e2e48 │ │ │ │ ldr r0, [pc, #64] @ 1e2e4c │ │ │ │ @@ -111837,21 +111837,21 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r9, r4, r4, asr #24 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r9, r4, ip, lsl ip │ │ │ │ ldrsheq r9, [r4], #-188 @ 0xffffff44 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - subeq ip, r0, r4, asr #23 │ │ │ │ + subeq ip, r0, r4, ror #24 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subeq ip, r0, ip, lsr #21 │ │ │ │ - subeq ip, lr, ip, asr r0 │ │ │ │ - subeq ip, r0, r8, lsl #3 │ │ │ │ - subeq ip, r0, r8, lsl r4 │ │ │ │ + subeq ip, r0, ip, asr #22 │ │ │ │ + strdeq ip, [lr], #-12 │ │ │ │ + subeq ip, r0, r8, lsr #4 │ │ │ │ + strheq ip, [r0], #-72 @ 0xffffffb8 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #452] @ 1e3034 │ │ │ │ @@ -111941,15 +111941,15 @@ │ │ │ │ add r1, sp, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 1de0e8 │ │ │ │ ldr r1, [pc, #132] @ 1e3050 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ ldr r2, [pc, #116] @ 1e3054 │ │ │ │ ldr r3, [pc, #84] @ 1e3038 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -111969,22 +111969,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ ldrsheq r9, [r4], #-156 @ 0xffffff64 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r9, r4, r8, ror #19 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - subeq ip, r0, r4, ror #19 │ │ │ │ + subeq ip, r0, r4, lsl #21 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subeq ip, r0, r4, asr #17 │ │ │ │ + subeq ip, r0, r4, ror #18 │ │ │ │ subseq r9, r4, ip, lsl #17 │ │ │ │ - subeq fp, lr, r8, asr #28 │ │ │ │ - subeq fp, r0, r4, ror pc │ │ │ │ - subeq ip, r0, r4, lsl #4 │ │ │ │ + subeq fp, lr, r8, ror #29 │ │ │ │ + subeq ip, r0, r4, lsl r0 │ │ │ │ + subeq ip, r0, r4, lsr #5 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #380] @ 1e31fc │ │ │ │ ldr r2, [pc, #380] @ 1e3200 │ │ │ │ @@ -112060,43 +112060,43 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 1e321c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e30bc │ │ │ │ ldr r0, [pc, #56] @ 1e3220 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e30bc │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r9, r4, ip, ror #15 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r9, r4, ip, asr #15 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r9, r4, r4, ror #14 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq ip, r0, ip, asr r9 │ │ │ │ - subeq ip, r0, r0, lsl #19 │ │ │ │ + strdeq ip, [r0], #-156 @ 0xffffff64 │ │ │ │ + subeq ip, r0, r0, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 1e33e0 │ │ │ │ mov r7, r1 │ │ │ │ @@ -112176,15 +112176,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 1de0e8 │ │ │ │ ldr r1, [pc, #132] @ 1e33fc │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ ldr r2, [pc, #116] @ 1e3400 │ │ │ │ ldr r3, [pc, #84] @ 1e33e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -112204,22 +112204,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r9, r4, r8, lsr #12 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r9, r4, r4, lsl r6 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - subeq ip, r0, r0, lsl r6 │ │ │ │ + strheq ip, [r0], #-96 @ 0xffffffa0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subeq ip, r0, r8, lsl r5 │ │ │ │ + strheq ip, [r0], #-88 @ 0xffffffa8 │ │ │ │ subseq r9, r4, r0, ror #9 │ │ │ │ - @ instruction: 0x004eba9c │ │ │ │ - subeq fp, r0, r8, asr #23 │ │ │ │ - subeq fp, r0, r8, asr lr │ │ │ │ + subeq fp, lr, ip, lsr fp │ │ │ │ + subeq fp, r0, r8, ror #24 │ │ │ │ + strdeq fp, [r0], #-232 @ 0xffffff18 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #864] @ 1e3790 │ │ │ │ @@ -112317,15 +112317,15 @@ │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 1de0e8 │ │ │ │ ldr r1, [pc, #516] @ 1e37b0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ ldr r2, [pc, #500] @ 1e37b4 │ │ │ │ ldr r3, [pc, #464] @ 1e3794 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -112357,23 +112357,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r6, fp} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ 1e37c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e35a4 │ │ │ │ ldr r3, [pc, #324] @ 1e37c8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e3484 │ │ │ │ ldr r3, [pc, #292] @ 1e37bc │ │ │ │ @@ -112390,40 +112390,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 1e37cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e3484 │ │ │ │ ldr r0, [pc, #192] @ 1e37d0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e3484 │ │ │ │ ldr r0, [pc, #164] @ 1e37d4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e35a4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #136] @ 1e37d8 │ │ │ │ ldr r1, [pc, #136] @ 1e37dc │ │ │ │ ldr r0, [pc, #136] @ 1e37e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #132] @ 1e37e4 │ │ │ │ @@ -112443,32 +112443,32 @@ │ │ │ │ subseq r9, r4, r8, lsr r4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ subseq r9, r4, r4, lsl #8 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - strdeq ip, [r0], #-52 @ 0xffffffcc │ │ │ │ - subeq ip, r0, r4, ror #5 │ │ │ │ + @ instruction: 0x0040c494 │ │ │ │ + subeq ip, r0, r4, lsl #7 │ │ │ │ subseq r9, r4, ip, lsr #5 │ │ │ │ andeq r3, r0, r0, asr #12 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq ip, r0, r4, ror #11 │ │ │ │ + subeq ip, r0, r4, lsl #13 │ │ │ │ andeq r1, r0, r8, ror #6 │ │ │ │ - subeq ip, r0, r0, lsr #9 │ │ │ │ - strdeq ip, [r0], #-64 @ 0xffffffc0 │ │ │ │ - subeq ip, r0, ip, ror r5 │ │ │ │ - subeq fp, lr, r0, lsl r7 │ │ │ │ - subeq fp, r0, ip, lsr r8 │ │ │ │ - subeq fp, r0, ip, asr #21 │ │ │ │ + subeq ip, r0, r0, asr #10 │ │ │ │ + @ instruction: 0x0040c590 │ │ │ │ + subeq ip, r0, ip, lsl r6 │ │ │ │ + strheq fp, [lr], #-112 @ 0xffffff90 │ │ │ │ + ldrdeq fp, [r0], #-140 @ 0xffffff74 │ │ │ │ + subeq fp, r0, ip, ror #22 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ - subeq fp, lr, ip, ror #13 │ │ │ │ - subeq fp, r0, r8, lsl r8 │ │ │ │ - subeq fp, r0, r8, lsr #21 │ │ │ │ + subeq fp, lr, ip, lsl #15 │ │ │ │ + strheq fp, [r0], #-136 @ 0xffffff78 │ │ │ │ + subeq fp, r0, r8, asr #22 │ │ │ │ andeq r0, r0, fp, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #1100] @ 1e3c5c │ │ │ │ ldr lr, [r0] │ │ │ │ @@ -112548,15 +112548,15 @@ │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ bl 1de0e8 │ │ │ │ ldr r1, [pc, #820] @ 1e3c7c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ ldr r2, [pc, #804] @ 1e3c80 │ │ │ │ ldr r3, [pc, #768] @ 1e3c60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -112639,15 +112639,15 @@ │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ bl 1de0e8 │ │ │ │ ldr r1, [pc, #472] @ 1e3c8c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ ldr r2, [pc, #456] @ 1e3c90 │ │ │ │ ldr r3, [pc, #404] @ 1e3c60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -112672,22 +112672,22 @@ │ │ │ │ beq 1e3be4 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 1e3ca0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e39dc │ │ │ │ ldr r3, [pc, #312] @ 1e3ca4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e3874 │ │ │ │ ldr r3, [pc, #280] @ 1e3c98 │ │ │ │ @@ -112704,34 +112704,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 1e3ca8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e3874 │ │ │ │ ldr r0, [pc, #192] @ 1e3cac │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e39dc │ │ │ │ ldr r0, [pc, #172] @ 1e3cb0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e3874 │ │ │ │ ldr r3, [pc, #152] @ 1e3cb4 │ │ │ │ ldr r1, [pc, #152] @ 1e3cb8 │ │ │ │ ldr r0, [pc, #152] @ 1e3cbc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #148] @ 1e3cc0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -112750,36 +112750,36 @@ │ │ │ │ subseq r9, r4, r4, asr r0 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ subseq r9, r4, r4, lsr #32 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - subeq ip, r0, r0 │ │ │ │ - subeq fp, r0, r8, asr #30 │ │ │ │ + subeq ip, r0, r0, lsr #1 │ │ │ │ + subeq fp, r0, r8, ror #31 │ │ │ │ subseq r8, r4, r0, lsl pc │ │ │ │ ldrsbeq r8, [r4], #-236 @ 0xffffff14 │ │ │ │ - @ instruction: 0x0040be98 │ │ │ │ - ldrdeq fp, [r0], #-220 @ 0xffffff24 │ │ │ │ + subeq fp, r0, r8, lsr pc │ │ │ │ + subeq fp, r0, ip, ror lr │ │ │ │ subseq r8, r4, r4, lsr #27 │ │ │ │ andeq r2, r0, ip, lsl #19 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq ip, r0, r0, asr #4 │ │ │ │ + subeq ip, r0, r0, ror #5 │ │ │ │ andeq r3, r0, r0, asr r7 │ │ │ │ - subeq ip, r0, ip, lsr #2 │ │ │ │ - subeq ip, r0, r0, lsl #4 │ │ │ │ - subeq ip, r0, r0, asr r1 │ │ │ │ - subeq fp, lr, r4, asr #4 │ │ │ │ - subeq fp, r0, r0, ror r3 │ │ │ │ - subeq fp, r0, r0, lsl #12 │ │ │ │ + subeq ip, r0, ip, asr #3 │ │ │ │ + subeq ip, r0, r0, lsr #5 │ │ │ │ + strdeq ip, [r0], #-16 │ │ │ │ + subeq fp, lr, r4, ror #5 │ │ │ │ + subeq fp, r0, r0, lsl r4 │ │ │ │ + subeq fp, r0, r0, lsr #13 │ │ │ │ andeq r0, r0, fp, asr #9 │ │ │ │ - subeq fp, lr, r0, lsr #4 │ │ │ │ - subeq fp, r0, ip, asr #6 │ │ │ │ - ldrdeq fp, [r0], #-92 @ 0xffffffa4 │ │ │ │ + subeq fp, lr, r0, asr #5 │ │ │ │ + subeq fp, r0, ip, ror #7 │ │ │ │ + subeq fp, r0, ip, ror r6 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #1132] @ 1e4158 │ │ │ │ ldr r2, [pc, #1132] @ 1e415c │ │ │ │ @@ -112992,15 +112992,15 @@ │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ bl 1de0e8 │ │ │ │ ldr r1, [pc, #324] @ 1e417c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ ldr r2, [pc, #308] @ 1e4180 │ │ │ │ ldr r3, [pc, #268] @ 1e415c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -113032,33 +113032,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r8, r9, sl} │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 1e4190 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e3d2c │ │ │ │ ldr r0, [pc, #128] @ 1e4194 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e3d2c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 1e4198 │ │ │ │ ldr r1, [pc, #92] @ 1e419c │ │ │ │ ldr r0, [pc, #92] @ 1e41a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 1e41a4 │ │ │ │ @@ -113067,28 +113067,28 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r8, r4, r0, lsl #23 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r8, r4, r0, ror #22 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - subeq fp, r0, ip, asr #22 │ │ │ │ + subeq fp, r0, ip, ror #23 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - subeq fp, r0, r8, asr r8 │ │ │ │ + strdeq fp, [r0], #-136 @ 0xffffff78 │ │ │ │ subseq r8, r4, r0, lsr #16 │ │ │ │ muleq r0, r0, r2 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq fp, r0, r4, lsr sp │ │ │ │ - subeq fp, r0, r8, lsl #27 │ │ │ │ - subeq sl, lr, r4, lsr #26 │ │ │ │ - subeq sl, r0, r0, asr lr │ │ │ │ - subeq fp, r0, r0, ror #1 │ │ │ │ + ldrdeq fp, [r0], #-212 @ 0xffffff2c │ │ │ │ + subeq fp, r0, r8, lsr #28 │ │ │ │ + subeq sl, lr, r4, asr #27 │ │ │ │ + strdeq sl, [r0], #-224 @ 0xffffff20 │ │ │ │ + subeq fp, r0, r0, lsl #3 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ @@ -113196,15 +113196,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r2 │ │ │ │ bl 1dfd94 │ │ │ │ ldr r1, [pc, #540] @ 1e4584 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ ldr r2, [pc, #524] @ 1e4588 │ │ │ │ ldr r3, [pc, #488] @ 1e4568 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -113257,24 +113257,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 1e459c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e4270 │ │ │ │ ldr r2, [pc, #264] @ 1e45a0 │ │ │ │ ldr r3, [pc, #204] @ 1e4568 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -113291,15 +113291,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #196] @ 1e45a4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e4270 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 1e45a8 │ │ │ │ ldr r1, [pc, #168] @ 1e45ac │ │ │ │ ldr r0, [pc, #168] @ 1e45b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #164] @ 1e45b4 │ │ │ │ @@ -113326,36 +113326,36 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ @ instruction: 0x00548690 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r8, r4, r0, lsl #13 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - subeq fp, r0, r8, lsl #12 │ │ │ │ + subeq fp, r0, r8, lsr #13 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subeq fp, r0, r8, lsr #10 │ │ │ │ + subeq fp, r0, r8, asr #11 │ │ │ │ ldrsheq r8, [r4], #-64 @ 0xffffffc0 │ │ │ │ ldrheq r8, [r4], #-76 @ 0xffffffb4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - strheq fp, [r0], #-172 @ 0xffffff54 │ │ │ │ + subeq fp, r0, ip, asr fp │ │ │ │ ldrsbeq r8, [r4], #-52 @ 0xffffffcc │ │ │ │ - subeq fp, r0, r0, asr #21 │ │ │ │ - subeq sl, lr, r0, ror #18 │ │ │ │ - subeq sl, r0, ip, lsl #21 │ │ │ │ - strheq fp, [r0], #-84 @ 0xffffffac │ │ │ │ + subeq fp, r0, r0, ror #22 │ │ │ │ + subeq sl, lr, r0, lsl #20 │ │ │ │ + subeq sl, r0, ip, lsr #22 │ │ │ │ + subeq fp, r0, r4, asr r6 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - subeq sl, lr, ip, lsr r9 │ │ │ │ - subeq sl, r0, ip, ror #20 │ │ │ │ - ldrdeq fp, [r0], #-152 @ 0xffffff68 │ │ │ │ - subeq sl, lr, r8, lsl r9 │ │ │ │ - subeq sl, r0, r4, asr #20 │ │ │ │ - ldrdeq sl, [r0], #-196 @ 0xffffff3c │ │ │ │ + ldrdeq sl, [lr], #-156 @ 0xffffff64 │ │ │ │ + subeq sl, r0, ip, lsl #22 │ │ │ │ + subeq fp, r0, r8, ror sl │ │ │ │ + strheq sl, [lr], #-152 @ 0xffffff68 │ │ │ │ + subeq sl, r0, r4, ror #21 │ │ │ │ + subeq sl, r0, r4, ror sp │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #3820] @ 1e54dc │ │ │ │ @@ -113404,15 +113404,15 @@ │ │ │ │ cmp r7, #4 │ │ │ │ bne 1e4b88 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ cmp r1, #1 │ │ │ │ beq 1e5874 │ │ │ │ ldr r0, [pc, #3644] @ 1e54ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 1e4e4c │ │ │ │ cmp r7, #1 │ │ │ │ beq 1e586c │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e5354 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -113446,15 +113446,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ beq 1e5ba0 │ │ │ │ ldr r0, [pc, #3480] @ 1e54f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 1e4b88 │ │ │ │ cmp r7, #1 │ │ │ │ beq 1e52f0 │ │ │ │ ldrb r2, [r6, #5] │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r7, #8 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -113535,26 +113535,26 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r2, [r6, #14] │ │ │ │ ldrb r3, [r6, #15] │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 5e4b8c │ │ │ │ + bl 5e4c2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsl sl, sl, #16 │ │ │ │ lsr sl, sl, #16 │ │ │ │ lsl r2, r3, r2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r0, sl │ │ │ │ - bl 5e4b8c │ │ │ │ + bl 5e4c2c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp sl, #0 │ │ │ │ lsl r3, sl, r3 │ │ │ │ moveq sl, #255 @ 0xff │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ and r3, sl, #255 @ 0xff │ │ │ │ cmp r5, #0 │ │ │ │ @@ -113867,15 +113867,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 1dfd94 │ │ │ │ ldr r1, [pc, #1856] @ 1e5524 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e2678 │ │ │ │ subs r7, r7, #1 │ │ │ │ bcs 1e4ae4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e4e20 │ │ │ │ @@ -114192,15 +114192,15 @@ │ │ │ │ andne r3, r3, #15 │ │ │ │ strbne r3, [r2, #4] │ │ │ │ b 1e4df8 │ │ │ │ mov r0, #8 │ │ │ │ b 1e4ba8 │ │ │ │ ldr r0, [pc, #580] @ 1e5544 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1e4b88 │ │ │ │ b 1e4e58 │ │ │ │ cmp r3, #0 │ │ │ │ addne r0, r8, #1 │ │ │ │ lslne r0, r0, #2 │ │ │ │ @@ -114314,77 +114314,77 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r5, #616] @ 0x268 │ │ │ │ bl 1eb2c0 │ │ │ │ b 1e49e8 │ │ │ │ subseq r8, r4, ip, ror r2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r8, r4, r4, ror #4 │ │ │ │ - strdeq sl, [lr], #-106 @ 0xffffff96 │ │ │ │ - subeq fp, r0, r0, asr sl │ │ │ │ - subeq fp, r0, ip, lsl fp │ │ │ │ + @ instruction: 0x004ea79a │ │ │ │ + strdeq fp, [r0], #-160 @ 0xffffff60 │ │ │ │ + strheq fp, [r0], #-188 @ 0xffffff44 │ │ │ │ tsteq r0, r1, lsl #2 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ andeq r1, r0, r1, ror #1 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ @ instruction: 0xffffb764 │ │ │ │ - subeq sl, lr, r8, asr r2 │ │ │ │ - subeq sl, lr, r4, lsl r3 │ │ │ │ + strdeq sl, [lr], #-40 @ 0xffffffd8 │ │ │ │ + strheq sl, [lr], #-52 @ 0xffffffcc │ │ │ │ @ instruction: 0xfffffec5 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ ldrheq r7, [r4], #-204 @ 0xffffff34 │ │ │ │ - strheq sl, [r0], #-184 @ 0xffffff48 │ │ │ │ + subeq sl, r0, r8, asr ip │ │ │ │ @ instruction: 0xfffffefe │ │ │ │ - strheq sl, [r0], #-160 @ 0xffffff60 │ │ │ │ + subeq sl, r0, r0, asr fp │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ adcgt lr, r1, lr, asr #11 │ │ │ │ subseq r4, r5, r4, lsl r7 │ │ │ │ - strdeq sl, [r0], #-100 @ 0xffffff9c │ │ │ │ + @ instruction: 0x0040a794 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ - subeq sl, r0, ip, ror #11 │ │ │ │ + subeq sl, r0, ip, lsl #13 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - ldrdeq sl, [r0], #-216 @ 0xffffff28 │ │ │ │ + subeq sl, r0, r8, ror lr │ │ │ │ andeq r2, r0, r4, ror #8 │ │ │ │ @ instruction: 0xffff91e0 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - subeq sl, r0, ip, lsl #5 │ │ │ │ + subeq sl, r0, ip, lsr #6 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subeq sl, r0, ip, ror r0 │ │ │ │ - subeq sl, r0, r4, lsr r8 │ │ │ │ - subeq sl, r0, r8, ror #15 │ │ │ │ - subeq sl, r0, r8, asr r7 │ │ │ │ - subeq sl, r0, r0, ror #17 │ │ │ │ + subeq sl, r0, ip, lsl r1 │ │ │ │ + ldrdeq sl, [r0], #-132 @ 0xffffff7c │ │ │ │ + subeq sl, r0, r8, lsl #17 │ │ │ │ + strdeq sl, [r0], #-120 @ 0xffffff88 │ │ │ │ + subeq sl, r0, r0, lsl #19 │ │ │ │ andeq r2, r0, ip, lsl #9 │ │ │ │ - subeq r9, lr, r0, ror #8 │ │ │ │ + subeq r9, lr, r0, lsl #10 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r1, r0, r4, asr #7 │ │ │ │ - @ instruction: 0x0040a894 │ │ │ │ + subeq sl, r0, r4, lsr r9 │ │ │ │ andeq r2, r0, r8, lsl #29 │ │ │ │ - subeq sl, r0, r0, lsr #17 │ │ │ │ + subeq sl, r0, r0, asr #18 │ │ │ │ @ instruction: 0xffffdc48 │ │ │ │ @ instruction: 0xffff6c94 │ │ │ │ @ instruction: 0xffffd844 │ │ │ │ - @ instruction: 0x0040a698 │ │ │ │ + subeq sl, r0, r8, lsr r7 │ │ │ │ andeq r2, r0, ip, asr #29 │ │ │ │ - subeq sl, r0, r4, lsr #9 │ │ │ │ + subeq sl, r0, r4, asr #10 │ │ │ │ andeq r1, r0, r8, lsr r7 │ │ │ │ - subeq sl, r0, ip, asr #9 │ │ │ │ + subeq sl, r0, ip, ror #10 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq sl, r0, r0, lsr #10 │ │ │ │ - subeq sl, r0, r0, lsl #14 │ │ │ │ - subeq sl, r0, ip, lsr #7 │ │ │ │ - strheq sl, [r0], #-88 @ 0xffffffa8 │ │ │ │ - subeq sl, r0, r4, lsl #8 │ │ │ │ - subeq sl, r0, r4, asr #9 │ │ │ │ - subeq r9, lr, r0, lsl r0 │ │ │ │ - subeq r9, r0, ip, lsr r1 │ │ │ │ - subeq r9, r0, ip, asr #7 │ │ │ │ + subeq sl, r0, r0, asr #11 │ │ │ │ + subeq sl, r0, r0, lsr #15 │ │ │ │ + subeq sl, r0, ip, asr #8 │ │ │ │ + subeq sl, r0, r8, asr r6 │ │ │ │ + subeq sl, r0, r4, lsr #9 │ │ │ │ + subeq sl, r0, r4, ror #10 │ │ │ │ + strheq r9, [lr], #-0 │ │ │ │ + ldrdeq r9, [r0], #-28 @ 0xffffffe4 │ │ │ │ + subeq r9, r0, ip, ror #8 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ ldr r3, [pc, #-160] @ 1e5550 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #-168] @ 1e5554 │ │ │ │ add r2, r5, #692 @ 0x2b4 │ │ │ │ mov r0, r2 │ │ │ │ @@ -114519,33 +114519,33 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r7, #256 @ 0x100 │ │ │ │ bne 1e56f8 │ │ │ │ ldr r1, [pc, #-692] @ 1e5560 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ ldr r1, [r5, #656] @ 0x290 │ │ │ │ b 1e49bc │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e3cd4 │ │ │ │ b 1e4b88 │ │ │ │ mov r0, #4 │ │ │ │ b 1e4ba8 │ │ │ │ ldr r0, [pc, #-740] @ 1e5564 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1e4b88 │ │ │ │ b 1e4e58 │ │ │ │ ldr r0, [pc, #-764] @ 1e5568 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 1e4e4c │ │ │ │ mov r0, #2 │ │ │ │ b 1e4ba8 │ │ │ │ ldrb r3, [r6, #3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 1e5b98 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -114553,24 +114553,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e3224 │ │ │ │ b 1e4b88 │ │ │ │ ldr r0, [pc, #-820] @ 1e556c │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r5, r4, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne 1e4b88 │ │ │ │ b 1e4e58 │ │ │ │ ldr r0, [pc, #-852] @ 1e5570 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1e4b88 │ │ │ │ b 1e4e58 │ │ │ │ mov ip, r9 │ │ │ │ b 1e4940 │ │ │ │ ldrb r2, [r6, #9] │ │ │ │ @@ -114589,15 +114589,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 1cde84 │ │ │ │ ldr r3, [pc, #-948] @ 1e5574 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #-960] @ 1e5580 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ bne 1e5bfc │ │ │ │ mov r3, r7 │ │ │ │ @@ -114676,25 +114676,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1328] @ 1e5588 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e4b88 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 1e59cc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 1e59cc │ │ │ │ @@ -114726,26 +114726,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1524] @ 1e5590 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e4ef0 │ │ │ │ mov r0, #3 │ │ │ │ bl 27691c │ │ │ │ b 1e4b88 │ │ │ │ bl 277088 │ │ │ │ b 1e4b88 │ │ │ │ ldr r2, [pc, #-1556] @ 1e5594 │ │ │ │ @@ -114765,15 +114765,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 255af4 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #660] @ 0x294 │ │ │ │ bne 1e4b88 │ │ │ │ ldr r0, [pc, #-1620] @ 1e55a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 1e4b88 │ │ │ │ ldr r3, [pc, #-1632] @ 1e55a4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e5950 │ │ │ │ ldr r3, [pc, #-1632] @ 1e55b8 │ │ │ │ @@ -114791,25 +114791,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1756] @ 1e55a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e5950 │ │ │ │ ldr r3, [pc, #-1768] @ 1e55ac │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e4730 │ │ │ │ ldr r3, [pc, #-1776] @ 1e55b8 │ │ │ │ @@ -114826,22 +114826,22 @@ │ │ │ │ add sl, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1876] @ 1e55b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e4734 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-1892] @ 1e55b4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e597c │ │ │ │ @@ -114859,68 +114859,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1992] @ 1e55c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e597c │ │ │ │ ldr r0, [pc, #-2004] @ 1e55c4 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e4ef0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-2040] @ 1e55c8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e5950 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e4b8c │ │ │ │ + bl 5e4c2c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ lsl r3, r5, r3 │ │ │ │ and r8, r0, #255 @ 0xff │ │ │ │ and r0, r5, #255 @ 0xff │ │ │ │ b 1e492c │ │ │ │ ldr r0, [pc, #-2096] @ 1e55cc │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e4b88 │ │ │ │ ldr r0, [pc, #-2128] @ 1e55d0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e4730 │ │ │ │ ldr r0, [pc, #-2148] @ 1e55d4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e597c │ │ │ │ ldr r3, [pc, #-2168] @ 1e55d8 │ │ │ │ ldr r1, [pc, #-2168] @ 1e55dc │ │ │ │ ldr r0, [pc, #-2168] @ 1e55e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2172] @ 1e55e4 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -115041,18 +115041,18 @@ │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r6, r4, r4, asr #19 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ subseq r6, r4, ip, asr #18 │ │ │ │ subseq r6, r4, r8, lsl #18 │ │ │ │ - subeq r8, lr, r4, ror lr │ │ │ │ - subeq r8, lr, r0, asr lr │ │ │ │ - subeq r8, r0, ip, ror pc │ │ │ │ - subeq r9, r0, ip, lsl #4 │ │ │ │ + subeq r8, lr, r4, lsl pc │ │ │ │ + strdeq r8, [lr], #-224 @ 0xffffff20 │ │ │ │ + subeq r9, r0, ip, lsl r0 │ │ │ │ + subeq r9, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #1644] @ 1e66dc │ │ │ │ ldr r3, [pc, #1644] @ 1e66e0 │ │ │ │ @@ -115091,15 +115091,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ strb sl, [fp, #688] @ 0x2b0 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ ldr r4, [r4, #816] @ 0x330 │ │ │ │ cmp r4, #0 │ │ │ │ bne 1e60dc │ │ │ │ ldr r4, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ cmp r4, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -115132,15 +115132,15 @@ │ │ │ │ strne r3, [r8, #420] @ 0x1a4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ strb r3, [r8, #688] @ 0x2b0 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ ldr r4, [r4, #816] @ 0x330 │ │ │ │ cmp r4, #0 │ │ │ │ bne 1e6160 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ add r4, r6, #569344 @ 0x8b000 │ │ │ │ str r9, [r6, #-4] │ │ │ │ ldr r0, [r4, #2920] @ 0xb68 │ │ │ │ @@ -115244,15 +115244,15 @@ │ │ │ │ bl 1dfd94 │ │ │ │ mov r0, r4 │ │ │ │ bl 1de730 │ │ │ │ ldr r1, [pc, #936] @ 1e6710 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e2678 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e639c │ │ │ │ ldr r3, [r7, #428] @ 0x1ac │ │ │ │ tst r3, #3 │ │ │ │ @@ -115395,23 +115395,23 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 1e672c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e6230 │ │ │ │ ldr r3, [pc, #308] @ 1e6730 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e649c │ │ │ │ ldr r3, [pc, #276] @ 1e6724 │ │ │ │ @@ -115427,78 +115427,78 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 1e6734 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e649c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #184] @ 1e6738 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e6230 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #156] @ 1e673c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e649c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #128] @ 1e6740 │ │ │ │ ldr r1, [pc, #128] @ 1e6744 │ │ │ │ ldr r0, [pc, #128] @ 1e6748 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 1e674c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ ldrsheq r6, [r4], #-124 @ 0xffffff84 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r6, r4, r0, ror #15 │ │ │ │ - subeq r9, r0, r8, asr #15 │ │ │ │ + subeq r9, r0, r8, ror #16 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - subeq r9, r0, r4, lsr r7 │ │ │ │ + ldrdeq r9, [r0], #-116 @ 0xffffff8c │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ @ instruction: 0xffff9ef0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ @ instruction: 0xffff844c │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subeq r9, r0, r0, lsl r6 │ │ │ │ + strheq r9, [r0], #-96 @ 0xffffffa0 │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ - subeq r9, r0, r8, lsr #10 │ │ │ │ + subeq r9, r0, r8, asr #11 │ │ │ │ andeq r5, r1, r0, lsl #3 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ @ instruction: 0x00546398 │ │ │ │ andeq r3, r0, r0, asr #9 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - strheq r9, [r0], #-252 @ 0xffffff04 │ │ │ │ + subeq sl, r0, ip, asr r0 │ │ │ │ muleq r0, r4, ip │ │ │ │ - @ instruction: 0x00409e98 │ │ │ │ - subeq r9, r0, r8, ror pc │ │ │ │ - strheq r9, [r0], #-228 @ 0xffffff1c │ │ │ │ - subeq r8, lr, r0, lsr #15 │ │ │ │ - subeq r8, r0, ip, asr #17 │ │ │ │ - subeq r8, r0, ip, asr fp │ │ │ │ + subeq r9, r0, r8, lsr pc │ │ │ │ + subeq sl, r0, r8, lsl r0 │ │ │ │ + subeq r9, r0, r4, asr pc │ │ │ │ + subeq r8, lr, r0, asr #16 │ │ │ │ + subeq r8, r0, ip, ror #18 │ │ │ │ + strdeq r8, [r0], #-188 @ 0xffffff44 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #1756] @ 1e6e44 │ │ │ │ ldr r3, [pc, #1756] @ 1e6e48 │ │ │ │ @@ -115574,22 +115574,22 @@ │ │ │ │ bne 1e6830 │ │ │ │ add sl, sp, #20 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ str sl, [sp] │ │ │ │ - bl 3cc234 │ │ │ │ + bl 3cc2d4 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 1e699c │ │ │ │ str sl, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r6, #480 @ 0x1e0 │ │ │ │ - bl 3cca40 │ │ │ │ + bl 3ccae0 │ │ │ │ ldr sl, [r6, #472] @ 0x1d8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 1e6a7c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #16 │ │ │ │ bl 176b7c │ │ │ │ @@ -115607,15 +115607,15 @@ │ │ │ │ bl 1e2678 │ │ │ │ ldr r3, [pc, #1352] @ 1e6e54 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [r6, #680] @ 0x2a8 │ │ │ │ str r2, [r6, #684] @ 0x2ac │ │ │ │ - bl 3cca88 │ │ │ │ + bl 3ccb28 │ │ │ │ ldr r2, [pc, #1328] @ 1e6e58 │ │ │ │ ldr r3, [pc, #1308] @ 1e6e48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115630,34 +115630,34 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 1e6ba4 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e5e84 │ │ │ │ mov r0, r9 │ │ │ │ - bl 3cca88 │ │ │ │ + bl 3ccb28 │ │ │ │ b 1e6920 │ │ │ │ ldr r3, [pc, #1224] @ 1e6e50 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1e6b24 │ │ │ │ mov r9, #0 │ │ │ │ b 1e696c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r4, [r6, #472] @ 0x1d8 │ │ │ │ - bl 5a7d80 │ │ │ │ + bl 5a7e20 │ │ │ │ ldr r3, [pc, #1184] @ 1e6e50 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 1e6c3c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ b 1e6994 │ │ │ │ ldr r3, [pc, #1148] @ 1e6e50 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, fp │ │ │ │ beq 1e6994 │ │ │ │ ldr r3, [pc, #1140] @ 1e6e5c │ │ │ │ @@ -115679,40 +115679,40 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr ip, [pc, #1056] @ 1e6e68 │ │ │ │ ldr r3, [pc, #1056] @ 1e6e6c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1044] @ 1e6e70 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e6994 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5a7d80 │ │ │ │ + bl 5a7e20 │ │ │ │ ldr r3, [pc, #964] @ 1e6e50 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 1e6ccc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ b 1e696c │ │ │ │ ldr r3, [pc, #964] @ 1e6e74 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e68f0 │ │ │ │ ldr r3, [pc, #924] @ 1e6e60 │ │ │ │ @@ -115728,22 +115728,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #860] @ 1e6e78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e68f0 │ │ │ │ ldr r3, [pc, #816] @ 1e6e5c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e6994 │ │ │ │ ldr r3, [pc, #800] @ 1e6e60 │ │ │ │ @@ -115760,15 +115760,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, fp │ │ │ │ str fp, [r0, #4] │ │ │ │ str fp, [r0, #8] │ │ │ │ str fp, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr ip, [pc, #752] @ 1e6e7c │ │ │ │ ldr r3, [pc, #752] @ 1e6e80 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #740] @ 1e6e84 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -115791,29 +115791,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #640] @ 1e6e88 │ │ │ │ ldr r2, [pc, #640] @ 1e6e8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #604] @ 1e6e90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e696c │ │ │ │ ldr r3, [pc, #536] @ 1e6e5c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e69c0 │ │ │ │ ldr r3, [pc, #520] @ 1e6e60 │ │ │ │ @@ -115829,27 +115829,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ str r9, [r0, #4] │ │ │ │ str r9, [r0, #8] │ │ │ │ str r9, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #500] @ 1e6e94 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 1e6e98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e69c0 │ │ │ │ ldr r3, [pc, #392] @ 1e6e5c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e6a9c │ │ │ │ ldr r3, [pc, #376] @ 1e6e60 │ │ │ │ @@ -115865,124 +115865,124 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #364] @ 1e6e9c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 1e6ea0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e6a9c │ │ │ │ ldr r0, [pc, #320] @ 1e6ea4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e68f0 │ │ │ │ ldr r1, [pc, #300] @ 1e6ea8 │ │ │ │ ldr r3, [pc, #300] @ 1e6eac │ │ │ │ ldr r0, [pc, #300] @ 1e6eb0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e696c │ │ │ │ ldr r0, [pc, #268] @ 1e6eb4 │ │ │ │ ldr r3, [pc, #268] @ 1e6eb8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #260] @ 1e6ebc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e6994 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #232] @ 1e6ec0 │ │ │ │ ldr r0, [pc, #232] @ 1e6ec4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e6a9c │ │ │ │ ldr r0, [pc, #208] @ 1e6ec8 │ │ │ │ ldr r3, [pc, #208] @ 1e6ecc │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #200] @ 1e6ed0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e6994 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #172] @ 1e6ed4 │ │ │ │ ldr r0, [pc, #172] @ 1e6ed8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e69c0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r6, r4, r4, lsl #2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r6, r4, r8, lsr #1 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ @ instruction: 0xffffbe4c │ │ │ │ subseq r5, r4, r4, asr #30 │ │ │ │ andeq r3, r0, ip, asr #13 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq r5, r4, ip, ror r3 │ │ │ │ - subeq r9, r0, r8, asr ip │ │ │ │ - strdeq r9, [r0], #-176 @ 0xffffff50 │ │ │ │ + subeq r5, r4, ip, lsl r4 │ │ │ │ + strdeq r9, [r0], #-200 @ 0xffffff38 │ │ │ │ + @ instruction: 0x00409c90 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - subeq r9, r0, r0, ror #24 │ │ │ │ - subeq r5, r4, r8, lsr r2 │ │ │ │ - subeq r9, r0, r8, ror fp │ │ │ │ - subeq r9, r0, ip, lsr #21 │ │ │ │ - strheq r5, [r4], #-28 @ 0xffffffe4 │ │ │ │ + subeq r9, r0, r0, lsl #26 │ │ │ │ + ldrdeq r5, [r4], #-40 @ 0xffffffd8 │ │ │ │ + subeq r9, r0, r8, lsl ip │ │ │ │ subeq r9, r0, ip, asr #22 │ │ │ │ - subeq r9, r0, r8, lsl sl │ │ │ │ - subeq r9, r0, ip, ror sl │ │ │ │ - subeq r9, r0, r8, lsl #19 │ │ │ │ - subeq r9, r0, r4, lsl #20 │ │ │ │ - strdeq r9, [r0], #-136 @ 0xffffff78 │ │ │ │ - subeq r9, r0, r8, asr sl │ │ │ │ - subeq r5, r4, r4, asr #32 │ │ │ │ - ldrdeq r9, [r0], #-144 @ 0xffffff70 │ │ │ │ - subeq r9, r0, r8, lsr #18 │ │ │ │ - subeq r5, r4, ip, lsl r0 │ │ │ │ - subeq r9, r0, r4, asr r9 │ │ │ │ - strdeq r9, [r0], #-136 @ 0xffffff78 │ │ │ │ - subeq r9, r0, ip, asr r9 │ │ │ │ - ldrdeq r9, [r0], #-136 @ 0xffffff78 │ │ │ │ - subeq r4, r4, ip, asr #31 │ │ │ │ - subeq r9, r0, r0, lsr #17 │ │ │ │ - subeq r9, r0, r8, lsr #17 │ │ │ │ - strdeq r9, [r0], #-132 @ 0xffffff7c │ │ │ │ - subeq r9, r0, r4, lsl #17 │ │ │ │ + subeq r5, r4, ip, asr r2 │ │ │ │ + subeq r9, r0, ip, ror #23 │ │ │ │ + strheq r9, [r0], #-168 @ 0xffffff58 │ │ │ │ + subeq r9, r0, ip, lsl fp │ │ │ │ + subeq r9, r0, r8, lsr #20 │ │ │ │ + subeq r9, r0, r4, lsr #21 │ │ │ │ + @ instruction: 0x00409998 │ │ │ │ + strdeq r9, [r0], #-168 @ 0xffffff58 │ │ │ │ + subeq r5, r4, r4, ror #1 │ │ │ │ + subeq r9, r0, r0, ror sl │ │ │ │ + subeq r9, r0, r8, asr #19 │ │ │ │ + strheq r5, [r4], #-12 │ │ │ │ + strdeq r9, [r0], #-148 @ 0xffffff6c │ │ │ │ + @ instruction: 0x00409998 │ │ │ │ + strdeq r9, [r0], #-156 @ 0xffffff64 │ │ │ │ + subeq r9, r0, r8, ror r9 │ │ │ │ + subeq r5, r4, ip, rrx │ │ │ │ + subeq r9, r0, r0, asr #18 │ │ │ │ + subeq r9, r0, r8, asr #18 │ │ │ │ + @ instruction: 0x00409994 │ │ │ │ + subeq r9, r0, r4, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [pc, #1140] @ 1e7370 │ │ │ │ @@ -116020,97 +116020,97 @@ │ │ │ │ bl 175100 │ │ │ │ add r3, pc, #1000 @ 0x3e8 │ │ │ │ ldrd r2, [r3] │ │ │ │ str r0, [r4, #760] @ 0x2f8 │ │ │ │ strd r2, [r5] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r5, #8] │ │ │ │ - bl 367d5c │ │ │ │ + bl 367dfc │ │ │ │ ldr r3, [pc, #1000] @ 1e7384 │ │ │ │ ldr r2, [pc, #1000] @ 1e7388 │ │ │ │ ldr r1, [pc, #1000] @ 1e738c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #29 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ str r0, [r5, #12] │ │ │ │ - bl 367d5c │ │ │ │ + bl 367dfc │ │ │ │ ldr r1, [pc, #960] @ 1e7390 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #584 @ 0x248 │ │ │ │ str r7, [r4, #412] @ 0x19c │ │ │ │ - bl 5c6050 │ │ │ │ + bl 5c60f0 │ │ │ │ ldr r1, [pc, #940] @ 1e7394 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ - bl 5c6050 │ │ │ │ + bl 5c60f0 │ │ │ │ ldr r1, [pc, #924] @ 1e7398 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #728 @ 0x2d8 │ │ │ │ - bl 5c6050 │ │ │ │ + bl 5c60f0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #904] @ 1e739c │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 5c6050 │ │ │ │ + bl 5c60f0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #884] @ 1e73a0 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 5c6050 │ │ │ │ + bl 5c60f0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #864] @ 1e73a4 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 5c6050 │ │ │ │ + bl 5c60f0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #844] @ 1e73a8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 5c6050 │ │ │ │ + bl 5c60f0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #824] @ 1e73ac │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 5c6050 │ │ │ │ + bl 5c60f0 │ │ │ │ ldr r1, [pc, #808] @ 1e73b0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 5c6050 │ │ │ │ + bl 5c60f0 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #788] @ 1e73b4 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 5c6050 │ │ │ │ + bl 5c60f0 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #768] @ 1e73b8 │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 5c6050 │ │ │ │ + bl 5c60f0 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #748] @ 1e73bc │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 5c6050 │ │ │ │ + bl 5c60f0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e741c │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #472] @ 0x1d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, #132 @ 0x84 │ │ │ │ @@ -116128,15 +116128,15 @@ │ │ │ │ add r0, r7, #40 @ 0x28 │ │ │ │ mov r2, #30 │ │ │ │ mov r3, #0 │ │ │ │ bl 1ca23c │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 3bf928 │ │ │ │ + bl 3bf9c8 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 1e74e8 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ beq 1e74cc │ │ │ │ add r3, r7, #569344 @ 0x8b000 │ │ │ │ @@ -116149,56 +116149,56 @@ │ │ │ │ mov r1, #25 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 3bfba0 │ │ │ │ + bl 3bfc40 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 175100 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ str r0, [r4, #540] @ 0x21c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - bl 3b7ed8 │ │ │ │ + bl 3b7f78 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 1e71e0 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ bl 1dc858 │ │ │ │ mov r0, r6 │ │ │ │ - bl 55d284 │ │ │ │ + bl 55d324 │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ ldrb r2, [r4, #537] @ 0x219 │ │ │ │ strb r2, [r3, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e7210 │ │ │ │ ldr r0, [r4, #540] @ 0x21c │ │ │ │ - bl 57612c │ │ │ │ + bl 5761cc │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [r4, #540] @ 0x21c │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e723c │ │ │ │ ldr r0, [r4, #412] @ 0x19c │ │ │ │ bl 1dcca4 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 1e723c │ │ │ │ ldr r1, [r4, #540] @ 0x21c │ │ │ │ - bl 57f26c │ │ │ │ + bl 57f30c │ │ │ │ mov r0, r6 │ │ │ │ - bl 5760d0 │ │ │ │ + bl 576170 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 1dc2a0 │ │ │ │ ldr r2, [pc, #372] @ 1e73c4 │ │ │ │ mvn r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov ip, #3 │ │ │ │ @@ -116206,22 +116206,22 @@ │ │ │ │ str r3, [r4, #436] @ 0x1b4 │ │ │ │ str r3, [r4, #440] @ 0x1b8 │ │ │ │ mov r3, #2 │ │ │ │ strd r2, [r1, #-8] │ │ │ │ add r0, r4, #692 @ 0x2b4 │ │ │ │ str ip, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #676] @ 0x2a4 │ │ │ │ - bl 59fd3c │ │ │ │ + bl 59fddc │ │ │ │ ldr r2, [pc, #324] @ 1e73c8 │ │ │ │ ldr r0, [pc, #324] @ 1e73cc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5bd630 │ │ │ │ + bl 5bd6d0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, r6 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r0, [r4, #720] @ 0x2d0 │ │ │ │ str r3, [r8, #820] @ 0x334 │ │ │ │ str r6, [r8, #816] @ 0x330 │ │ │ │ str r5, [r3] │ │ │ │ @@ -116273,51 +116273,51 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ subseq r5, r4, ip, ror #18 │ │ │ │ @ instruction: 0x000193b8 │ │ │ │ subseq r5, r4, r0, asr #18 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - subeq r7, lr, r4, asr #29 │ │ │ │ - subeq r4, r0, ip, lsr #20 │ │ │ │ - subeq r4, r0, r0, asr #20 │ │ │ │ - subeq r9, r0, r8, lsr #17 │ │ │ │ - subeq r9, r0, r0, lsr #17 │ │ │ │ - @ instruction: 0x0040989c │ │ │ │ - @ instruction: 0x00409898 │ │ │ │ - @ instruction: 0x00409890 │ │ │ │ - subeq r9, r0, ip, lsl #17 │ │ │ │ - subeq r9, r0, ip, lsl #17 │ │ │ │ - subeq r9, r0, r8, lsl #17 │ │ │ │ - subeq r9, r0, r8, lsl #17 │ │ │ │ - subeq r9, r0, ip, ror r8 │ │ │ │ - subeq r9, r0, r0, ror r8 │ │ │ │ - subeq r9, r0, r8, ror #16 │ │ │ │ + subeq r7, lr, r4, ror #30 │ │ │ │ + subeq r4, r0, ip, asr #21 │ │ │ │ + subeq r4, r0, r0, ror #21 │ │ │ │ + subeq r9, r0, r8, asr #18 │ │ │ │ + subeq r9, r0, r0, asr #18 │ │ │ │ + subeq r9, r0, ip, lsr r9 │ │ │ │ + subeq r9, r0, r8, lsr r9 │ │ │ │ + subeq r9, r0, r0, lsr r9 │ │ │ │ + subeq r9, r0, ip, lsr #18 │ │ │ │ + subeq r9, r0, ip, lsr #18 │ │ │ │ + subeq r9, r0, r8, lsr #18 │ │ │ │ + subeq r9, r0, r8, lsr #18 │ │ │ │ + subeq r9, r0, ip, lsl r9 │ │ │ │ + subeq r9, r0, r0, lsl r9 │ │ │ │ + subeq r9, r0, r8, lsl #18 │ │ │ │ muleq r0, r4, r6 │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ - subeq r9, r0, r4, asr #13 │ │ │ │ + subeq r9, r0, r4, ror #14 │ │ │ │ @ instruction: 0xffff636c │ │ │ │ subseq r5, r4, r4, asr #10 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subeq r9, r0, ip, asr #9 │ │ │ │ + subeq r9, r0, ip, ror #10 │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ @ instruction: 0xffffb748 │ │ │ │ @ instruction: 0xffffa2ec │ │ │ │ subseq r5, r4, r4, ror r3 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ andeq r3, r0, r0, lsr #4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq r9, r0, r8, asr r2 │ │ │ │ - subeq r9, r0, r8, lsl #5 │ │ │ │ - subeq r7, lr, ip, lsl #17 │ │ │ │ - strheq r7, [r0], #-152 @ 0xffffff68 │ │ │ │ - subeq r7, r0, r8, asr #24 │ │ │ │ + strdeq r9, [r0], #-40 @ 0xffffffd8 │ │ │ │ + subeq r9, r0, r8, lsr #6 │ │ │ │ + subeq r7, lr, ip, lsr #18 │ │ │ │ + subeq r7, r0, r8, asr sl │ │ │ │ + subeq r7, r0, r8, ror #25 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ cmp r9, #0 │ │ │ │ addne r3, r7, #569344 @ 0x8b000 │ │ │ │ ldrne r3, [r3, #3008] @ 0xbc0 │ │ │ │ bne 1e70ec │ │ │ │ add r2, r7, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r2, #3004] @ 0xbbc │ │ │ │ @@ -116326,15 +116326,15 @@ │ │ │ │ b 1e70f4 │ │ │ │ ldr r2, [pc, #-116] @ 1e73d4 │ │ │ │ mov r1, #25 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 3bfba0 │ │ │ │ + bl 3bfc40 │ │ │ │ b 1e7198 │ │ │ │ ldr r1, [pc, #-144] @ 1e73d8 │ │ │ │ ldr r3, [pc, #-144] @ 1e73dc │ │ │ │ ldm r5, {r0, r2} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq r0, r1 │ │ │ │ bne 1e75cc │ │ │ │ @@ -116360,15 +116360,15 @@ │ │ │ │ bl 1d192c │ │ │ │ b 1e72d4 │ │ │ │ ldr r2, [pc, #-232] @ 1e73ec │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #25 │ │ │ │ str r9, [sp] │ │ │ │ - bl 3bfba0 │ │ │ │ + bl 3bfc40 │ │ │ │ b 1e7198 │ │ │ │ bl 1756e8 │ │ │ │ b 1e7150 │ │ │ │ ldr r2, [pc, #-264] @ 1e73f0 │ │ │ │ ldr r3, [pc, #-264] @ 1e73f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -116403,28 +116403,28 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-420] @ 1e7404 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e6f54 │ │ │ │ ldr r0, [pc, #-432] @ 1e7408 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e6f4c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-456] @ 1e740c │ │ │ │ ldr r1, [pc, #-456] @ 1e7410 │ │ │ │ ldr r0, [pc, #-456] @ 1e7414 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-460] @ 1e7418 │ │ │ │ @@ -116448,53 +116448,53 @@ │ │ │ │ mov r6, r0 │ │ │ │ sub r7, r8, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ cmp r8, r6 │ │ │ │ clz r7, r7 │ │ │ │ lsr r7, r7, #5 │ │ │ │ beq 1e76b0 │ │ │ │ ldr r1, [pc, #108] @ 1e76c8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3bf314 │ │ │ │ + bl 3bf3b4 │ │ │ │ ldr ip, [pc, #100] @ 1e76cc │ │ │ │ ldr r2, [pc, #100] @ 1e76d0 │ │ │ │ ldr r1, [pc, #100] @ 1e76d4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3c00d4 │ │ │ │ + bl 3c0174 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1e6edc │ │ │ │ ldr r1, [pc, #32] @ 1e76d8 │ │ │ │ add r1, pc, r1 │ │ │ │ b 1e765c │ │ │ │ - subeq r7, lr, ip, asr #16 │ │ │ │ - strheq r4, [r0], #-56 @ 0xffffffc8 │ │ │ │ - subeq r4, r0, r4, lsr #7 │ │ │ │ - subeq r9, r0, r0, lsr #6 │ │ │ │ - strdeq r7, [lr], #-120 @ 0xffffff88 │ │ │ │ - subeq r4, r0, r0, ror #6 │ │ │ │ - subeq r4, r0, ip, ror #6 │ │ │ │ - strheq r9, [r0], #-36 @ 0xffffffdc │ │ │ │ + subeq r7, lr, ip, ror #17 │ │ │ │ + subeq r4, r0, r8, asr r4 │ │ │ │ + subeq r4, r0, r4, asr #8 │ │ │ │ + subeq r9, r0, r0, asr #7 │ │ │ │ + @ instruction: 0x004e7898 │ │ │ │ + subeq r4, r0, r0, lsl #8 │ │ │ │ + subeq r4, r0, ip, lsl #8 │ │ │ │ + subeq r9, r0, r4, asr r3 │ │ │ │ │ │ │ │ 001e76dc : │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ add r2, r0, r1 │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ ldrb r1, [r2, #3] │ │ │ │ lsl r3, r3, #24 │ │ │ │ @@ -116538,15 +116538,15 @@ │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #16 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 5d4164 │ │ │ │ + bl 5d4204 │ │ │ │ ldr r6, [pc, #436] @ 1e7950 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, r7 │ │ │ │ bne 1e7838 │ │ │ │ ldr r1, [pc, #424] @ 1e7954 │ │ │ │ ldr r3, [pc, #424] @ 1e7958 │ │ │ │ ldm r4, {r0, r2} │ │ │ │ @@ -116582,23 +116582,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r5, [r8, #472] @ 0x1d8 │ │ │ │ - bl 5a7d80 │ │ │ │ + bl 5a7e20 │ │ │ │ ldr r3, [pc, #280] @ 1e7964 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ bne 1e7870 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e5e84 │ │ │ │ b 1e77f4 │ │ │ │ ldr r3, [pc, #240] @ 1e7968 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -116616,35 +116616,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #160] @ 1e7974 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 1e7978 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e785c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #116] @ 1e797c │ │ │ │ ldr r0, [pc, #116] @ 1e7980 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e785c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ 1e7984 │ │ │ │ ldr r1, [pc, #88] @ 1e7988 │ │ │ │ ldr r0, [pc, #88] @ 1e798c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 1e7990 │ │ │ │ @@ -116659,21 +116659,21 @@ │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xffffef60 │ │ │ │ subseq r5, r4, r0, ror r0 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r3, r0, ip, asr #13 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - strheq r9, [r0], #-0 │ │ │ │ - subeq r8, r0, r8, asr sp │ │ │ │ - subeq r9, r0, ip, ror r0 │ │ │ │ - subeq r8, r0, r4, lsr #27 │ │ │ │ - subeq r7, lr, r4, lsr r5 │ │ │ │ - subeq r7, r0, r0, ror #12 │ │ │ │ - strdeq r7, [r0], #-128 @ 0xffffff80 │ │ │ │ + subeq r9, r0, r0, asr r1 │ │ │ │ + strdeq r8, [r0], #-216 @ 0xffffff28 │ │ │ │ + subeq r9, r0, ip, lsl r1 │ │ │ │ + subeq r8, r0, r4, asr #28 │ │ │ │ + ldrdeq r7, [lr], #-84 @ 0xffffffac │ │ │ │ + subeq r7, r0, r0, lsl #14 │ │ │ │ + @ instruction: 0x00407990 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1160] @ 1e7e34 │ │ │ │ ldr ip, [pc, #1160] @ 1e7e38 │ │ │ │ @@ -116850,22 +116850,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ stm sp, {r4, r7} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #476] @ 1e7e68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 1e7b88 │ │ │ │ ldr r3, [pc, #460] @ 1e7e6c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e7ba4 │ │ │ │ @@ -116882,28 +116882,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [pc, #372] @ 1e7e70 │ │ │ │ ldr r3, [pc, #372] @ 1e7e74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 1e7e78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e7ba4 │ │ │ │ ldr r3, [pc, #328] @ 1e7e7c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e7c00 │ │ │ │ ldr r3, [pc, #280] @ 1e7e60 │ │ │ │ @@ -116920,85 +116920,85 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 1e7e80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e7c00 │ │ │ │ ldr r0, [pc, #208] @ 1e7e84 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 1e7b88 │ │ │ │ ldr r0, [pc, #184] @ 1e7e88 │ │ │ │ ldr r3, [pc, #184] @ 1e7e8c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #176] @ 1e7e90 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e7ba4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #148] @ 1e7e94 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e7c00 │ │ │ │ ldr r3, [pc, #128] @ 1e7e98 │ │ │ │ ldr r1, [pc, #128] @ 1e7e9c │ │ │ │ ldr r0, [pc, #128] @ 1e7ea0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 1e7ea4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ ldrheq r4, [r4], #-236 @ 0xffffff14 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - strheq r8, [r0], #-244 @ 0xffffff0c │ │ │ │ + subeq r9, r0, r4, asr r0 │ │ │ │ subseq r4, r4, r0, ror lr │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ subseq r4, r4, r4, lsr #27 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ @ instruction: 0xffffab50 │ │ │ │ andeq r2, r0, r8, lsl sp │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq r8, r0, r4, lsr #26 │ │ │ │ + subeq r8, r0, r4, asr #27 │ │ │ │ andeq r3, r0, ip, asr #13 │ │ │ │ - subeq r4, r4, r8, asr #1 │ │ │ │ - subeq r8, r0, r0, lsr sp │ │ │ │ - subeq r8, r0, r8, lsr #18 │ │ │ │ + subeq r4, r4, r8, ror #2 │ │ │ │ + ldrdeq r8, [r0], #-208 @ 0xffffff30 │ │ │ │ + subeq r8, r0, r8, asr #19 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - ldrdeq r8, [r0], #-152 @ 0xffffff68 │ │ │ │ - subeq r8, r0, r0, asr #24 │ │ │ │ - strdeq r3, [r4], #-244 @ 0xffffff0c │ │ │ │ - subeq r8, r0, r4, asr ip │ │ │ │ - ldrdeq r8, [r0], #-128 @ 0xffffff80 │ │ │ │ - subeq r8, r0, r0, asr #19 │ │ │ │ - subeq r7, lr, r8, asr #32 │ │ │ │ - subeq r7, r0, r4, ror r1 │ │ │ │ - subeq r7, r0, r4, lsl #8 │ │ │ │ + subeq r8, r0, r8, ror sl │ │ │ │ + subeq r8, r0, r0, ror #25 │ │ │ │ + @ instruction: 0x00444094 │ │ │ │ + strdeq r8, [r0], #-196 @ 0xffffff3c │ │ │ │ + subeq r8, r0, r0, ror r9 │ │ │ │ + subeq r8, r0, r0, ror #20 │ │ │ │ + subeq r7, lr, r8, ror #1 │ │ │ │ + subeq r7, r0, r4, lsl r2 │ │ │ │ + subeq r7, r0, r4, lsr #9 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #1032] @ 1e82c8 │ │ │ │ ldr r3, [pc, #1032] @ 1e82cc │ │ │ │ @@ -117088,24 +117088,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 1e82f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e7f0c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 1e1ec8 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e2678 │ │ │ │ b 1e7fac │ │ │ │ @@ -117127,22 +117127,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 1e82f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ ldr r3, [pc, #524] @ 1e82fc │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 1e8108 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ @@ -117169,28 +117169,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [pc, #396] @ 1e8304 │ │ │ │ ldr r3, [pc, #396] @ 1e8308 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 1e830c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e7f0c │ │ │ │ ldr r3, [pc, #352] @ 1e8310 │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 1e8114 │ │ │ │ add r2, r2, r2 │ │ │ │ @@ -117198,15 +117198,15 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #320] @ 1e8314 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e7f0c │ │ │ │ ldr r3, [pc, #296] @ 1e8318 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e7fb8 │ │ │ │ ldr r3, [pc, #228] @ 1e82e8 │ │ │ │ @@ -117223,74 +117223,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 1e831c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e7fb8 │ │ │ │ ldr r0, [pc, #176] @ 1e8320 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e80e4 │ │ │ │ ldr r0, [pc, #156] @ 1e8324 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e7fb8 │ │ │ │ ldr r0, [pc, #136] @ 1e8328 │ │ │ │ ldr r3, [pc, #136] @ 1e832c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #128] @ 1e8330 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e7f0c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r4, r4, ip, lsr #19 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r4, r4, r8, lsl #19 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r4, r4, r0, asr r9 │ │ │ │ - subeq r6, lr, lr, lsr #29 │ │ │ │ + subeq r6, lr, lr, asr #30 │ │ │ │ @ instruction: 0xffffa798 │ │ │ │ andeq r3, r0, r8, asr #11 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq r8, r0, ip, lsl #20 │ │ │ │ + subeq r8, r0, ip, lsr #21 │ │ │ │ andeq r2, r0, r8, lsl sp │ │ │ │ - ldrdeq r8, [r0], #-128 @ 0xffffff80 │ │ │ │ - subeq r6, lr, r6, lsr sp │ │ │ │ + subeq r8, r0, r0, ror r9 │ │ │ │ + ldrdeq r6, [lr], #-214 @ 0xffffff2a │ │ │ │ andeq r3, r0, ip, asr #13 │ │ │ │ - subeq r3, r4, ip, asr #24 │ │ │ │ - subeq r8, r0, r4, lsl #19 │ │ │ │ - subeq r8, r0, ip, lsr #9 │ │ │ │ - subeq r6, lr, sl, lsl #25 │ │ │ │ - ldrdeq r8, [r0], #-140 @ 0xffffff74 │ │ │ │ + subeq r3, r4, ip, ror #25 │ │ │ │ + subeq r8, r0, r4, lsr #20 │ │ │ │ + subeq r8, r0, ip, asr #10 │ │ │ │ + subeq r6, lr, sl, lsr #26 │ │ │ │ + subeq r8, r0, ip, ror r9 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - subeq r8, r0, ip, lsl r5 │ │ │ │ - subeq r8, r0, r4, lsl #15 │ │ │ │ - subeq r8, r0, r8, lsr r5 │ │ │ │ - subeq r3, r4, r4, lsr #22 │ │ │ │ - subeq r8, r0, r4, asr r8 │ │ │ │ - subeq r8, r0, r0, lsl #8 │ │ │ │ + strheq r8, [r0], #-92 @ 0xffffffa4 │ │ │ │ + subeq r8, r0, r4, lsr #16 │ │ │ │ + ldrdeq r8, [r0], #-88 @ 0xffffffa8 │ │ │ │ + subeq r3, r4, r4, asr #23 │ │ │ │ + strdeq r8, [r0], #-132 @ 0xffffff7c │ │ │ │ + subeq r8, r0, r0, lsr #9 │ │ │ │ │ │ │ │ 001e8334 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ add ip, r2, ip │ │ │ │ add r3, r1, r3 │ │ │ │ @@ -117381,35 +117381,35 @@ │ │ │ │ add r3, r8, r3, lsl #3 │ │ │ │ add r3, sl, r3 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ add r3, r3, #696 @ 0x2b8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 5e38d4 │ │ │ │ + bl 5e3974 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ cmp r9, r4 │ │ │ │ add r5, r5, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ bge 1e8478 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ cmp r2, r3 │ │ │ │ ble 1e8444 │ │ │ │ cmp r5, #0 │ │ │ │ beq 1e8518 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e3ba4 │ │ │ │ + bl 5e3c44 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5e3ef4 │ │ │ │ + bl 5e3f94 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #0 │ │ │ │ @@ -117461,20 +117461,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 1e85fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subeq r8, r0, r0, ror #7 │ │ │ │ + subeq r8, r0, r0, lsl #9 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xffffa658 │ │ │ │ - subeq r6, lr, r0, lsr #17 │ │ │ │ - subeq r6, r0, ip, asr #19 │ │ │ │ - subeq r6, r0, ip, asr ip │ │ │ │ + subeq r6, lr, r0, asr #18 │ │ │ │ + subeq r6, r0, ip, ror #20 │ │ │ │ + strdeq r6, [r0], #-204 @ 0xffffff34 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 001e8600 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -117553,22 +117553,22 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r4, #0 │ │ │ │ beq 1e8748 │ │ │ │ add r4, r4, #569344 @ 0x8b000 │ │ │ │ b 1e86f0 │ │ │ │ ldr r0, [pc, #28] @ 1e8760 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 4d0e64 │ │ │ │ + bl 4d0f04 │ │ │ │ mvn r0, #21 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ subseq r1, r5, r8, asr r0 │ │ │ │ - ldrdeq r8, [r0], #-56 @ 0xffffffc8 │ │ │ │ + subeq r8, r0, r8, ror r4 │ │ │ │ │ │ │ │ 001e8764 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #136] @ 1e8804 │ │ │ │ @@ -117625,17 +117625,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #1 │ │ │ │ beq 1e8884 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 1e8868 │ │ │ │ - bl 3c2e20 │ │ │ │ + bl 3c2ec0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1dcf64 │ │ │ │ @@ -117653,21 +117653,21 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #40] @ 1e88dc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #32] @ 1e88e0 │ │ │ │ add r3, r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, r4 │ │ │ │ b 1e8884 │ │ │ │ subseq r0, r5, r8, ror #29 │ │ │ │ - subeq r6, r0, r8, ror #29 │ │ │ │ - strheq r6, [lr], #-84 @ 0xffffffac │ │ │ │ - ldrdeq r6, [r0], #-104 @ 0xffffff98 │ │ │ │ + subeq r6, r0, r8, lsl #31 │ │ │ │ + subeq r6, lr, r4, asr r6 │ │ │ │ + subeq r6, r0, r8, ror r7 │ │ │ │ andeq r0, r0, r3, lsr #31 │ │ │ │ │ │ │ │ 001e88e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -117699,25 +117699,25 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1e8944 │ │ │ │ ldr r0, [pc, #3816] @ 1e9858 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5ac798 │ │ │ │ + bl 5ac838 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1dd4f0 │ │ │ │ cmp fp, #0 │ │ │ │ beq 1e8d5c │ │ │ │ ldr r1, [pc, #3784] @ 1e985c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 5abfe4 │ │ │ │ + bl 5ac084 │ │ │ │ ldr r1, [pc, #3768] @ 1e9860 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r6, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -117730,68 +117730,68 @@ │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ ldr r8, [pc, #3716] @ 1e9864 │ │ │ │ ldr r9, [pc, #3716] @ 1e9868 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, fp │ │ │ │ - bl 5abff4 │ │ │ │ + bl 5ac094 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 5abfe4 │ │ │ │ + bl 5ac084 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 5abfe4 │ │ │ │ + bl 5ac084 │ │ │ │ ldr r1, [pc, #3624] @ 1e986c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ beq 1e9318 │ │ │ │ ldr r1, [pc, #3596] @ 1e9870 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r7, r0 │ │ │ │ streq r7, [sp, #44] @ 0x2c │ │ │ │ beq 1e8c64 │ │ │ │ ldr r1, [pc, #3572] @ 1e9874 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ cmp r0, r6 │ │ │ │ beq 1e8aa0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 3d52ec │ │ │ │ + bl 3d538c │ │ │ │ cmp r0, r6 │ │ │ │ beq 1e93a0 │ │ │ │ ldr r2, [pc, #3536] @ 1e9878 │ │ │ │ subs r3, r5, #0 │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, r7, #0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movne r7, #1 │ │ │ │ - bl 5abdbc │ │ │ │ + bl 5abe5c │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mvn r5, #0 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ mov fp, r3 │ │ │ │ @@ -117815,15 +117815,15 @@ │ │ │ │ mov r0, #8 │ │ │ │ bl 175100 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5abde0 │ │ │ │ + bl 5abe80 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 1e8ae8 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -117833,15 +117833,15 @@ │ │ │ │ beq 1e9478 │ │ │ │ mvn r5, #0 │ │ │ │ ldr r2, [pc, #3324] @ 1e987c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 5abdbc │ │ │ │ + bl 5abe5c │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ mov r4, r3 │ │ │ │ str fp, [sp, #68] @ 0x44 │ │ │ │ @@ -117881,49 +117881,49 @@ │ │ │ │ bne 1e9464 │ │ │ │ mov r0, #8 │ │ │ │ bl 175100 │ │ │ │ str r0, [r6] │ │ │ │ str fp, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5abde0 │ │ │ │ + bl 5abe80 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1e8bb0 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr fp, [sp, #68] @ 0x44 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #3092] @ 1e9880 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 1e92a8 │ │ │ │ ldr r1, [pc, #3072] @ 1e9884 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1e8da0 │ │ │ │ ldr r3, [pc, #3052] @ 1e9888 │ │ │ │ ldr r2, [pc, #3052] @ 1e988c │ │ │ │ ldr r1, [pc, #3052] @ 1e9890 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #3036] @ 1e9894 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, r4 │ │ │ │ bl 1dd4f0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 1e8cd8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 55d2e0 │ │ │ │ + bl 55d380 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e8d5c │ │ │ │ ldr r2, [pc, #2988] @ 1e9898 │ │ │ │ ldr r3, [pc, #2912] @ 1e9850 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -117931,32 +117931,32 @@ │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 1e936c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 55d2e0 │ │ │ │ + b 55d380 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 5ac798 │ │ │ │ + bl 5ac838 │ │ │ │ cmp r4, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 1e897c │ │ │ │ ldr r3, [pc, #2916] @ 1e989c │ │ │ │ ldr ip, [pc, #2916] @ 1e98a0 │ │ │ │ ldr r1, [pc, #2916] @ 1e98a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2908] @ 1e98a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r2, [pc, #2888] @ 1e98ac │ │ │ │ ldr r3, [pc, #2792] @ 1e9850 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -117968,93 +117968,93 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, sl │ │ │ │ - bl 3cf320 │ │ │ │ + bl 3cf3c0 │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r3, #2988] @ 0xbac │ │ │ │ beq 1e8cc0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ - bl 3cc21c │ │ │ │ + bl 3cc2bc │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 1e9434 │ │ │ │ ldr r1, [pc, #2776] @ 1e98b0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 5abfe4 │ │ │ │ + bl 5ac084 │ │ │ │ ldr r1, [pc, #2760] @ 1e98b4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #2748] @ 1e98b8 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ - bl 5abff4 │ │ │ │ + bl 5ac094 │ │ │ │ ldr r1, [pc, #2732] @ 1e98bc │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl 5abfe4 │ │ │ │ + bl 5ac084 │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 1e8e80 │ │ │ │ - bl 36b758 │ │ │ │ + bl 36b7f8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 36b40c │ │ │ │ + bl 36b4ac │ │ │ │ cmp r0, #0 │ │ │ │ beq 1e948c │ │ │ │ mov r1, r6 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ add r6, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r6, #3020] @ 0xbcc │ │ │ │ beq 1e94c0 │ │ │ │ - bl 367d5c │ │ │ │ + bl 367dfc │ │ │ │ ldr r0, [r6, #3020] @ 0xbcc │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ - bl 3d0588 │ │ │ │ + bl 3d0628 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1e8cc0 │ │ │ │ ldr r1, [pc, #2616] @ 1e98c0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ beq 1e8eac │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e94f4 │ │ │ │ ldr r1, [pc, #2576] @ 1e98c4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ eor r3, r8, #1 │ │ │ │ subs r6, r0, #0 │ │ │ │ movne r6, #1 │ │ │ │ tst r6, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 1e9404 │ │ │ │ ldr r1, [pc, #2540] @ 1e98c8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 1e9398 │ │ │ │ ldr r1, [pc, #2520] @ 1e98cc │ │ │ │ add r1, pc, r1 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1e9484 │ │ │ │ @@ -118073,37 +118073,37 @@ │ │ │ │ bne 1e9688 │ │ │ │ ldr r1, [pc, #2460] @ 1e98d8 │ │ │ │ mov r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ - bl 5abff4 │ │ │ │ + bl 5ac094 │ │ │ │ ldr r1, [pc, #2436] @ 1e98dc │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 5abfe4 │ │ │ │ + bl 5ac084 │ │ │ │ ldr r1, [pc, #2412] @ 1e98e0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #3016] @ 0xbc8 │ │ │ │ mov r0, fp │ │ │ │ - bl 5abfe4 │ │ │ │ + bl 5ac084 │ │ │ │ ldrb r3, [r5, #3016] @ 0xbc8 │ │ │ │ ldr r1, [pc, #2388] @ 1e98e4 │ │ │ │ eor r3, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ orr r3, r0, r3 │ │ │ │ strb r3, [r5, #3017] @ 0xbc9 │ │ │ │ mov r0, fp │ │ │ │ - bl 5abfe4 │ │ │ │ + bl 5ac084 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ strb r0, [r5, #3018] @ 0xbca │ │ │ │ beq 1e8fc4 │ │ │ │ mov r0, r3 │ │ │ │ bl 1772f0 │ │ │ │ str r0, [r5, #3028] @ 0xbd4 │ │ │ │ @@ -118155,34 +118155,34 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 1e9538 │ │ │ │ ldr r1, [pc, #2160] @ 1e98f8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1e9550 │ │ │ │ mov r1, sl │ │ │ │ bl 256e40 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #3040] @ 0xbe0 │ │ │ │ beq 1e8cc0 │ │ │ │ ldr r1, [pc, #2112] @ 1e98fc │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 1e959c │ │ │ │ ldr r1, [pc, #2092] @ 1e9900 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 5abff4 │ │ │ │ + bl 5ac094 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1cb444 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -118213,104 +118213,104 @@ │ │ │ │ beq 1e955c │ │ │ │ cmp r7, #0 │ │ │ │ bne 1e9788 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1e9818 │ │ │ │ - bl 3b7ee8 │ │ │ │ + bl 3b7f88 │ │ │ │ ldr r3, [pc, #1916] @ 1e9904 │ │ │ │ ldr r2, [pc, #1916] @ 1e9908 │ │ │ │ ldr r1, [pc, #1916] @ 1e990c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #1884] @ 1e9910 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3bf314 │ │ │ │ + bl 3bf3b4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b8244 │ │ │ │ + bl 3b82e4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 1e9804 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e6edc │ │ │ │ mov r0, r5 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ ldr r1, [pc, #1820] @ 1e9914 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1e926c │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e926c │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 1e926c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 3b7ec8 │ │ │ │ + bl 3b7f68 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 1e9590 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1e9258 │ │ │ │ ldr r0, [pc, #1740] @ 1e9918 │ │ │ │ ldmib r4, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 4d0e64 │ │ │ │ + bl 4d0f04 │ │ │ │ mov r0, r4 │ │ │ │ - bl 55d284 │ │ │ │ + bl 55d324 │ │ │ │ cmp r7, #0 │ │ │ │ beq 1e926c │ │ │ │ mov r0, r7 │ │ │ │ - bl 55d2e0 │ │ │ │ + bl 55d380 │ │ │ │ ldr r2, [pc, #1704] @ 1e991c │ │ │ │ ldr r3, [pc, #1496] @ 1e9850 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 1e8d08 │ │ │ │ b 1e936c │ │ │ │ ldr r0, [pc, #1668] @ 1e9920 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5ac798 │ │ │ │ + bl 5ac838 │ │ │ │ b 1e8d30 │ │ │ │ ldr r1, [pc, #1652] @ 1e9924 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 5abfe4 │ │ │ │ + bl 5ac084 │ │ │ │ subs r9, r0, #0 │ │ │ │ bne 1e8dbc │ │ │ │ b 1e8dd0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq 1e9370 │ │ │ │ - bl 55d2e0 │ │ │ │ + bl 55d380 │ │ │ │ ldr r2, [pc, #1596] @ 1e9928 │ │ │ │ ldr r3, [pc, #1376] @ 1e9850 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -118322,20 +118322,20 @@ │ │ │ │ b 1dd4f0 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b 1e8c64 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1e92d4 │ │ │ │ - bl 55d2e0 │ │ │ │ + bl 55d380 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e92e4 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 55d2e0 │ │ │ │ + bl 55d380 │ │ │ │ ldr r2, [pc, #1500] @ 1e992c │ │ │ │ ldr r3, [pc, #1276] @ 1e9850 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -118360,52 +118360,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #1412] @ 1e993c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1408] @ 1e9940 │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r2, [pc, #1392] @ 1e9944 │ │ │ │ ldr r3, [pc, #1144] @ 1e9850 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 1e9308 │ │ │ │ b 1e936c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 5ac798 │ │ │ │ + bl 5ac838 │ │ │ │ b 1e8d30 │ │ │ │ ldr r3, [pc, #1340] @ 1e9948 │ │ │ │ ldr r2, [pc, #1340] @ 1e994c │ │ │ │ ldr r1, [pc, #1340] @ 1e9950 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1324] @ 1e9954 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1e8cc0 │ │ │ │ ldr r3, [pc, #1308] @ 1e9958 │ │ │ │ ldr r2, [pc, #1308] @ 1e995c │ │ │ │ ldr r1, [pc, #1308] @ 1e9960 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1292] @ 1e9964 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1e8cc0 │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [r4, #4] │ │ │ │ bl 1772f0 │ │ │ │ str r0, [fp, #4] │ │ │ │ b 1e8c34 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -118420,40 +118420,40 @@ │ │ │ │ ldr r3, [pc, #1228] @ 1e9970 │ │ │ │ ldr r2, [pc, #1228] @ 1e9974 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1e8cc0 │ │ │ │ ldr r3, [pc, #1200] @ 1e9978 │ │ │ │ ldr r1, [pc, #1200] @ 1e997c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1192] @ 1e9980 │ │ │ │ ldr r2, [pc, #1192] @ 1e9984 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1e8cc0 │ │ │ │ ldr r3, [pc, #1164] @ 1e9988 │ │ │ │ ldr r2, [pc, #1164] @ 1e998c │ │ │ │ ldr r1, [pc, #1164] @ 1e9990 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1148] @ 1e9994 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1e8cc0 │ │ │ │ mov r0, sl │ │ │ │ bl 1fc1c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1e9070 │ │ │ │ b 1e8cc0 │ │ │ │ ldr r0, [pc, #1112] @ 1e9998 │ │ │ │ @@ -118471,25 +118471,25 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 1dcf64 │ │ │ │ cmn r0, #1 │ │ │ │ beq 1e976c │ │ │ │ ldr r1, [pc, #1052] @ 1e999c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1e9750 │ │ │ │ cmp r7, #0 │ │ │ │ bne 1e9264 │ │ │ │ b 1e926c │ │ │ │ bl 1cb264 │ │ │ │ mov r5, r0 │ │ │ │ b 1e910c │ │ │ │ mov r0, sl │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ b 1e8cc0 │ │ │ │ ldr r3, [pc, #996] @ 1e99a0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ beq 1e9028 │ │ │ │ ldr r3, [pc, #980] @ 1e99a4 │ │ │ │ @@ -118510,26 +118510,26 @@ │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r3, #4] │ │ │ │ str r6, [r3, #8] │ │ │ │ str r6, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #864] @ 1e99ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e9028 │ │ │ │ cmp r7, #0 │ │ │ │ beq 1e8d5c │ │ │ │ ldr r2, [pc, #844] @ 1e99b0 │ │ │ │ ldr r3, [pc, #488] @ 1e9850 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -118546,15 +118546,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #788] @ 1e99c0 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1e8cc0 │ │ │ │ ldr r3, [pc, #736] @ 1e99a0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e9068 │ │ │ │ @@ -118575,192 +118575,192 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #636] @ 1e99c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e9068 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1e9590 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 1e9590 │ │ │ │ b 1e9220 │ │ │ │ mov r0, r4 │ │ │ │ bl 1dd4f0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 1e8ce4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 55d2e0 │ │ │ │ + bl 55d380 │ │ │ │ b 1e8ce4 │ │ │ │ ldr r3, [pc, #568] @ 1e99c8 │ │ │ │ ldr r2, [pc, #568] @ 1e99cc │ │ │ │ ldr r1, [pc, #568] @ 1e99d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #544] @ 1e99d4 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, r4 │ │ │ │ bl 1dd4f0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 55d2e0 │ │ │ │ + bl 55d380 │ │ │ │ b 1e8ce4 │ │ │ │ ldr r0, [pc, #520] @ 1e99d8 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e9028 │ │ │ │ ldr r0, [pc, #496] @ 1e99dc │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1e9068 │ │ │ │ mov r0, r5 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ mov r0, r4 │ │ │ │ bl 1dd4f0 │ │ │ │ b 1e8ce4 │ │ │ │ ldr r3, [pc, #448] @ 1e99e0 │ │ │ │ ldr r2, [pc, #448] @ 1e99e4 │ │ │ │ ldr r1, [pc, #448] @ 1e99e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ ldr r2, [pc, #432] @ 1e99ec │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1e980c │ │ │ │ subseq r3, r4, r0, ror pc │ │ │ │ subseq r3, r4, ip, asr pc │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r0, r5, ip, ror #27 │ │ │ │ @ instruction: 0x00550d98 │ │ │ │ - subeq r8, r0, r0, lsl #10 │ │ │ │ - @ instruction: 0x0045d590 │ │ │ │ - subeq r8, r0, r8, lsr #3 │ │ │ │ - subeq r8, r0, ip, lsr #3 │ │ │ │ - subeq r8, r4, ip, ror r9 │ │ │ │ - subeq r8, r4, r4, asr #18 │ │ │ │ - subeq r8, r0, r8, lsl r1 │ │ │ │ - subeq r8, r4, r4, lsl #18 │ │ │ │ - subeq r8, r0, r8, lsl r0 │ │ │ │ - subeq r7, r0, r8, ror #30 │ │ │ │ - subeq r4, r6, r4, ror lr │ │ │ │ - subeq r6, lr, r0, asr #3 │ │ │ │ - subeq r7, r0, r4, asr #30 │ │ │ │ - subeq r6, r0, r0, ror #5 │ │ │ │ + subeq r8, r0, r0, lsr #11 │ │ │ │ + subeq sp, r5, r0, lsr r6 │ │ │ │ + subeq r8, r0, r8, asr #4 │ │ │ │ + subeq r8, r0, ip, asr #4 │ │ │ │ + subeq r8, r4, ip, lsl sl │ │ │ │ + subeq r8, r4, r4, ror #19 │ │ │ │ + strheq r8, [r0], #-24 @ 0xffffffe8 │ │ │ │ + subeq r8, r4, r4, lsr #19 │ │ │ │ + strheq r8, [r0], #-8 │ │ │ │ + subeq r8, r0, r8 │ │ │ │ + subeq r4, r6, r4, lsl pc │ │ │ │ + subeq r6, lr, r0, ror #4 │ │ │ │ + subeq r7, r0, r4, ror #31 │ │ │ │ + subeq r6, r0, r0, lsl #7 │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ subseq r3, r4, r0, lsl #23 │ │ │ │ - subeq r6, lr, r8, lsr #2 │ │ │ │ - subeq r7, r0, r0, lsr lr │ │ │ │ - subeq r6, r0, r0, asr r2 │ │ │ │ + subeq r6, lr, r8, asr #3 │ │ │ │ + ldrdeq r7, [r0], #-224 @ 0xffffff20 │ │ │ │ + strdeq r6, [r0], #-32 @ 0xffffffe0 │ │ │ │ andeq r0, r0, sl, asr #31 │ │ │ │ subseq r3, r4, r8, lsl #22 │ │ │ │ - subeq r7, r0, r0, ror lr │ │ │ │ - subeq r7, r0, r8, ror #28 │ │ │ │ - subeq r1, r0, r0, lsl #24 │ │ │ │ - ldrdeq r8, [r4], #-88 @ 0xffffffa8 │ │ │ │ - subeq r7, r0, r0, ror #27 │ │ │ │ - subeq r7, r0, r8, lsr lr │ │ │ │ - subeq fp, r0, r0, lsr sp │ │ │ │ - subeq r7, r0, ip, lsr lr │ │ │ │ - subeq r7, r0, ip, lsr #28 │ │ │ │ - subeq r7, r0, r4, lsr #28 │ │ │ │ - subeq sl, r4, r0, lsr #3 │ │ │ │ - subeq r7, r0, r8, lsl lr │ │ │ │ - subeq r7, r0, r4, lsl #28 │ │ │ │ - strdeq r7, [r0], #-216 @ 0xffffff28 │ │ │ │ + subeq r7, r0, r0, lsl pc │ │ │ │ + subeq r7, r0, r8, lsl #30 │ │ │ │ + subeq r1, r0, r0, lsr #25 │ │ │ │ + subeq r8, r4, r8, ror r6 │ │ │ │ + subeq r7, r0, r0, lsl #29 │ │ │ │ + ldrdeq r7, [r0], #-232 @ 0xffffff18 │ │ │ │ + ldrdeq fp, [r0], #-208 @ 0xffffff30 │ │ │ │ + ldrdeq r7, [r0], #-236 @ 0xffffff14 │ │ │ │ + subeq r7, r0, ip, asr #29 │ │ │ │ + subeq r7, r0, r4, asr #29 │ │ │ │ + subeq sl, r4, r0, asr #4 │ │ │ │ + strheq r7, [r0], #-232 @ 0xffffff18 │ │ │ │ + subeq r7, r0, r4, lsr #29 │ │ │ │ + @ instruction: 0x00407e98 │ │ │ │ @ instruction: 0x0008bbbc │ │ │ │ @ instruction: 0x0008bbb8 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq fp, r8, r4, asr #23 │ │ │ │ - subeq r7, r0, r8, lsr #27 │ │ │ │ - @ instruction: 0x00404e98 │ │ │ │ - strdeq r2, [r9], #-124 @ 0xffffff84 │ │ │ │ - ldrdeq r5, [lr], #-200 @ 0xffffff38 │ │ │ │ - subeq r2, r0, r0, asr #16 │ │ │ │ - subeq r2, r0, r4, asr r8 │ │ │ │ - subeq r7, r0, r0, ror #25 │ │ │ │ - subeq ip, r5, ip, asr #26 │ │ │ │ - subeq r7, r0, r0, asr ip │ │ │ │ + subeq r7, r0, r8, asr #28 │ │ │ │ + subeq r4, r0, r8, lsr pc │ │ │ │ + @ instruction: 0x0049289c │ │ │ │ + subeq r5, lr, r8, ror sp │ │ │ │ + subeq r2, r0, r0, ror #17 │ │ │ │ + strdeq r2, [r0], #-132 @ 0xffffff7c │ │ │ │ + subeq r7, r0, r0, lsl #27 │ │ │ │ + subeq ip, r5, ip, ror #27 │ │ │ │ + strdeq r7, [r0], #-192 @ 0xffffff40 │ │ │ │ ldrsheq r3, [r4], #-88 @ 0xffffffa8 │ │ │ │ subseq r0, r5, ip, ror #8 │ │ │ │ - subeq r4, r6, r8, asr #16 │ │ │ │ + subeq r4, r6, r8, ror #17 │ │ │ │ subseq r3, r4, r0, lsl #11 │ │ │ │ subseq r3, r4, ip, lsl r5 │ │ │ │ ldrsheq r3, [r4], #-68 @ 0xffffffbc │ │ │ │ - strdeq r7, [r0], #-124 @ 0xffffff84 │ │ │ │ - strheq r5, [lr], #-160 @ 0xffffff60 │ │ │ │ - ldrdeq r5, [r0], #-180 @ 0xffffff4c │ │ │ │ + @ instruction: 0x0040789c │ │ │ │ + subeq r5, lr, r0, asr fp │ │ │ │ + subeq r5, r0, r4, ror ip │ │ │ │ andeq r0, r0, fp, lsl pc │ │ │ │ @ instruction: 0x00543498 │ │ │ │ - subeq r5, lr, r0, asr sl │ │ │ │ - subeq r7, r0, r8, ror #17 │ │ │ │ - subeq r5, r0, r0, ror fp │ │ │ │ + strdeq r5, [lr], #-160 @ 0xffffff60 │ │ │ │ + subeq r7, r0, r8, lsl #19 │ │ │ │ + subeq r5, r0, r0, lsl ip │ │ │ │ andeq r1, r0, lr, lsl r0 │ │ │ │ - subeq r5, lr, r0, lsr #20 │ │ │ │ - ldrdeq r7, [r0], #-120 @ 0xffffff88 │ │ │ │ - subeq r5, r0, r0, asr #22 │ │ │ │ + subeq r5, lr, r0, asr #21 │ │ │ │ + subeq r7, r0, r8, ror r8 │ │ │ │ + subeq r5, r0, r0, ror #23 │ │ │ │ andeq r0, r0, sp, ror #31 │ │ │ │ - subeq r7, r0, r0, ror #15 │ │ │ │ - subeq r5, r0, r8, ror #21 │ │ │ │ - subeq r5, lr, r0, asr #19 │ │ │ │ + subeq r7, r0, r0, lsl #17 │ │ │ │ + subeq r5, r0, r8, lsl #23 │ │ │ │ + subeq r5, lr, r0, ror #20 │ │ │ │ andeq r1, r0, r2 │ │ │ │ - subeq r7, r0, ip, asr #15 │ │ │ │ - strheq r5, [r0], #-164 @ 0xffffff5c │ │ │ │ - subeq r5, lr, ip, lsl #19 │ │ │ │ + subeq r7, r0, ip, ror #16 │ │ │ │ + subeq r5, r0, r4, asr fp │ │ │ │ + subeq r5, lr, ip, lsr #20 │ │ │ │ andeq r1, r0, sl │ │ │ │ - subeq r5, lr, r0, ror #18 │ │ │ │ - subeq r7, r0, r0, asr #15 │ │ │ │ - subeq r5, r0, r0, lsl #21 │ │ │ │ + subeq r5, lr, r0, lsl #20 │ │ │ │ + subeq r7, r0, r0, ror #16 │ │ │ │ + subeq r5, r0, r0, lsr #22 │ │ │ │ andeq r1, r0, r8, lsl r0 │ │ │ │ @ instruction: 0xffff9b20 │ │ │ │ - subeq ip, r5, r4, asr #19 │ │ │ │ + subeq ip, r5, r4, ror #20 │ │ │ │ andeq r3, r0, r8, asr #14 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq r7, r0, r0, asr r7 │ │ │ │ + strdeq r7, [r0], #-112 @ 0xffffff90 │ │ │ │ subseq r3, r4, r8, lsl #4 │ │ │ │ - subeq r5, lr, ip, asr #15 │ │ │ │ - subeq r7, r0, r0, asr #13 │ │ │ │ - subeq r5, r0, ip, ror #17 │ │ │ │ + subeq r5, lr, ip, ror #16 │ │ │ │ + subeq r7, r0, r0, ror #14 │ │ │ │ + subeq r5, r0, ip, lsl #19 │ │ │ │ andeq r1, r0, fp, lsr #32 │ │ │ │ - subeq r7, r0, r4, asr r6 │ │ │ │ - subeq r5, lr, ip, asr #13 │ │ │ │ - subeq r7, r0, r8, lsr #13 │ │ │ │ - strdeq r5, [r0], #-116 @ 0xffffff8c │ │ │ │ + strdeq r7, [r0], #-100 @ 0xffffff9c │ │ │ │ + subeq r5, lr, ip, ror #14 │ │ │ │ + subeq r7, r0, r8, asr #14 │ │ │ │ + @ instruction: 0x00405894 │ │ │ │ andeq r0, r0, r3, ror #30 │ │ │ │ - subeq r7, r0, ip, lsl r6 │ │ │ │ - strdeq r7, [r0], #-88 @ 0xffffffa8 │ │ │ │ - subeq r5, lr, ip, lsr r6 │ │ │ │ - subeq r7, r0, r0, asr #12 │ │ │ │ - subeq r5, r0, ip, asr r7 │ │ │ │ + strheq r7, [r0], #-108 @ 0xffffff94 │ │ │ │ + @ instruction: 0x00407698 │ │ │ │ + ldrdeq r5, [lr], #-108 @ 0xffffff94 │ │ │ │ + subeq r7, r0, r0, ror #13 │ │ │ │ + strdeq r5, [r0], #-124 @ 0xffffff84 │ │ │ │ andeq r0, r0, r7, ror #30 │ │ │ │ │ │ │ │ 001e99f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -118782,73 +118782,73 @@ │ │ │ │ ldr r1, [r5, #2976] @ 0xba0 │ │ │ │ mov r0, r6 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1e9a2c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3b80bc │ │ │ │ + bl 3b815c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 1e9ac4 │ │ │ │ ldr r3, [pc, #120] @ 1e9ae4 │ │ │ │ ldr r2, [pc, #120] @ 1e9ae8 │ │ │ │ ldr r1, [pc, #120] @ 1e9aec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #92] @ 1e9af0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3bf314 │ │ │ │ + bl 3bf3b4 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 1e6edc │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 367eec │ │ │ │ + b 367f8c │ │ │ │ cmp r4, #0 │ │ │ │ bne 1e9a50 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ subseq pc, r4, r0, lsl #26 │ │ │ │ - strdeq r5, [lr], #-52 @ 0xffffffcc │ │ │ │ - subeq r1, r0, ip, asr pc │ │ │ │ - subeq r1, r0, ip, ror #30 │ │ │ │ - subeq r6, r0, r8, ror #29 │ │ │ │ + @ instruction: 0x004e5494 │ │ │ │ + strdeq r1, [r0], #-252 @ 0xffffff04 │ │ │ │ + subeq r2, r0, ip │ │ │ │ + subeq r6, r0, r8, lsl #31 │ │ │ │ │ │ │ │ 001e9af4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #112] @ 1e9b80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ mov r5, r0 │ │ │ │ bne 1e9b64 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cmp r2, #0 │ │ │ │ bne 1e9b64 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -118858,16 +118858,16 @@ │ │ │ │ ldr r1, [pc, #24] @ 1e9b84 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 176a98 │ │ │ │ subs r2, r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ b 1e9b30 │ │ │ │ - strheq r7, [r4], #-128 @ 0xffffff80 │ │ │ │ - subeq r0, r0, ip, asr r9 │ │ │ │ + subeq r7, r4, r0, asr r9 │ │ │ │ + strdeq r0, [r0], #-156 @ 0xffffff64 │ │ │ │ │ │ │ │ 001e9b88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r0, r1 │ │ │ │ @@ -118879,15 +118879,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 5accb4 │ │ │ │ + bl 5acd54 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 1e9c78 │ │ │ │ ldr r3, [pc, #348] @ 1e9d3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ bne 1e9bfc │ │ │ │ @@ -118925,15 +118925,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #196] @ 1e9d44 │ │ │ │ ldr r9, [pc, #196] @ 1e9d48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ mov r4, #2 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, #8 │ │ │ │ bl 1774c4 │ │ │ │ ldr r1, [pc, #168] @ 1e9d4c │ │ │ │ mov r2, #8 │ │ │ │ @@ -118946,44 +118946,44 @@ │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ bl 175178 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5ac798 │ │ │ │ + bl 5ac838 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1e9cb4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5accbc │ │ │ │ + bl 5acd5c │ │ │ │ cmp r5, #0 │ │ │ │ bne 1e9bd8 │ │ │ │ ldr r3, [pc, #80] @ 1e9d50 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ bne 1e9c14 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r5 │ │ │ │ bl 1dd66c │ │ │ │ b 1e9c14 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ mvn r0, #0 │ │ │ │ b 1e9c38 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r2, r4, r0, asr #25 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq pc, r4, ip, lsr #22 │ │ │ │ subseq r2, r4, ip, lsr #24 │ │ │ │ - subeq r7, r4, ip, lsr r7 │ │ │ │ - subeq r7, r0, r8, lsr r2 │ │ │ │ - subeq r7, r0, r8, lsl r2 │ │ │ │ + ldrdeq r7, [r4], #-124 @ 0xffffff84 │ │ │ │ + ldrdeq r7, [r0], #-40 @ 0xffffffd8 │ │ │ │ + strheq r7, [r0], #-40 @ 0xffffffd8 │ │ │ │ subseq pc, r4, ip, lsl #20 │ │ │ │ │ │ │ │ 001e9d54 : │ │ │ │ mul r2, r1, r2 │ │ │ │ add r0, r2, #15 │ │ │ │ bic r0, r0, #15 │ │ │ │ b 175100 │ │ │ │ @@ -119010,15 +119010,15 @@ │ │ │ │ bl 1dfd94 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, r4, #552 @ 0x228 │ │ │ │ ldr fp, [r4, #560] @ 0x230 │ │ │ │ bl 1e1dc4 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ - bl 5c6280 │ │ │ │ + bl 5c6320 │ │ │ │ ldr ip, [r4, #764] @ 0x2fc │ │ │ │ mov lr, r5 │ │ │ │ ldm r5!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #32 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r5, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -119096,15 +119096,15 @@ │ │ │ │ ldrb r2, [r3, #5] │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ str r2, [r3, #120] @ 0x78 │ │ │ │ ldr r9, [r4, #764] @ 0x2fc │ │ │ │ ldr r1, [r9, #8] │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl 5c623c │ │ │ │ + bl 5c62dc │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ str r3, [r7, #64] @ 0x40 │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ mov r1, #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -119166,18 +119166,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 174ea8 │ │ │ │ b 1e9fe0 │ │ │ │ subseq r2, r4, r4, lsr sl │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - subeq r7, r0, r0, asr #32 │ │ │ │ + subeq r7, r0, r0, ror #1 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - subeq r6, r0, r8, lsr #30 │ │ │ │ - strheq r6, [r0], #-236 @ 0xffffff14 │ │ │ │ + subeq r6, r0, r8, asr #31 │ │ │ │ + subeq r6, r0, ip, asr pc │ │ │ │ │ │ │ │ 001ea040 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -119185,15 +119185,15 @@ │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq 1ea070 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bl 177098 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ pop {r4, lr} │ │ │ │ - b 5c628c │ │ │ │ + b 5c632c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2456] @ 0x998 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #4 │ │ │ │ mov ip, r0 │ │ │ │ @@ -119713,17 +119713,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r2, r4, r8, asr #15 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x00542498 │ │ │ │ - subeq r4, lr, r8, asr #15 │ │ │ │ - subeq r6, r0, r0, lsl #13 │ │ │ │ - @ instruction: 0x0040669c │ │ │ │ + subeq r4, lr, r8, ror #16 │ │ │ │ + subeq r6, r0, r0, lsr #14 │ │ │ │ + subeq r6, r0, ip, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2448] @ 0x990 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov ip, r0 │ │ │ │ @@ -120259,17 +120259,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r1, r4, r0, lsl #31 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r1, r4, r8, asr #24 │ │ │ │ - subeq r3, lr, r4, asr #30 │ │ │ │ - strdeq r5, [r0], #-220 @ 0xffffff24 │ │ │ │ - subeq r5, r0, r8, lsl lr │ │ │ │ + subeq r3, lr, r4, ror #31 │ │ │ │ + @ instruction: 0x00405e9c │ │ │ │ + strheq r5, [r0], #-232 @ 0xffffff18 │ │ │ │ │ │ │ │ 001eb148 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -120462,25 +120462,25 @@ │ │ │ │ ldrb r9, [r4, #646] @ 0x286 │ │ │ │ and sl, sl, r2, lsr r0 │ │ │ │ ldrb r0, [r4, #642] @ 0x282 │ │ │ │ mov r8, #255 @ 0xff │ │ │ │ and r9, r9, r2, lsr r0 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r3, r8, r0 │ │ │ │ - bl 5e3688 │ │ │ │ + bl 5e3728 │ │ │ │ strb r0, [r7, r5] │ │ │ │ ldrb r1, [r4, #645] @ 0x285 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, sl, r8, r0 │ │ │ │ - bl 5e3688 │ │ │ │ + bl 5e3728 │ │ │ │ strb r0, [r6, #1] │ │ │ │ ldrb r1, [r4, #646] @ 0x286 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r9, r8, r0 │ │ │ │ - bl 5e3688 │ │ │ │ + bl 5e3728 │ │ │ │ and r0, r0, r8 │ │ │ │ strb r0, [r6, #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -120512,15 +120512,15 @@ │ │ │ │ mov r0, r1 │ │ │ │ b 1774c4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #40] @ 1eb54c │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ bl 1753dc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -120534,15 +120534,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r4, r5, #552 @ 0x228 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 5c6280 │ │ │ │ + bl 5c6320 │ │ │ │ ldr ip, [r5, #760] @ 0x2f8 │ │ │ │ mov lr, r4 │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -120857,15 +120857,15 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ bl 1eb7b4 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 177680 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 5c623c │ │ │ │ + bl 5c62dc │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #552] @ 1ebcbc │ │ │ │ bl 1d2f90 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 175214 │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -120885,15 +120885,15 @@ │ │ │ │ mov r3, r8 │ │ │ │ bl 1769f0 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 177680 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 5c623c │ │ │ │ + bl 5c62dc │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #440] @ 1ebcbc │ │ │ │ bl 1d2f90 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 175214 │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -120947,15 +120947,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #176] @ 0xb0 │ │ │ │ ldr r1, [r3, #192] @ 0xc0 │ │ │ │ bl 1e1d44 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 5c6280 │ │ │ │ + bl 5c6320 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #196] @ 1ebcc0 │ │ │ │ ldr r3, [pc, #156] @ 1ebc9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -120993,17 +120993,17 @@ │ │ │ │ bl 174fd4 │ │ │ │ mvn r0, #0 │ │ │ │ b 1ebbf4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00540f9c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - subeq r3, lr, ip, lsl #15 │ │ │ │ + subeq r3, lr, ip, lsr #16 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ - ldrdeq r2, [r0], #-152 @ 0xffffff68 │ │ │ │ + subeq r2, r0, r8, ror sl │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ subseq r0, r4, r0, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -121013,15 +121013,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ bl 1751cc │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #176] @ 0xb0 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, r4, r1 │ │ │ │ - bl 5c623c │ │ │ │ + bl 5c62dc │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r3, #192] @ 0xc0 │ │ │ │ ldr r3, [r3, #176] @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r0, r3 │ │ │ │ bl 175d84 │ │ │ │ @@ -121132,15 +121132,15 @@ │ │ │ │ beq 1ec000 │ │ │ │ ldr r2, [r0, r3, lsl #2] │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r1, r2 │ │ │ │ bne 1ebfa4 │ │ │ │ add r1, r4, #64 @ 0x40 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 5c623c │ │ │ │ + bl 5c62dc │ │ │ │ lsl r3, r7, #3 │ │ │ │ sub r7, r3, r7 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ add r7, r9, r7, lsl #3 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ str r3, [r7, #216] @ 0xd8 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ @@ -121176,15 +121176,15 @@ │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r3, #96] @ 0x60 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e1d44 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 5c6280 │ │ │ │ + bl 5c6320 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -121259,18 +121259,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 174ea8 │ │ │ │ b 1ec094 │ │ │ │ subseq r0, r4, r4, lsl #20 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ strheq r2, [r0], -ip │ │ │ │ - @ instruction: 0x00404e9c │ │ │ │ + subeq r4, r0, ip, lsr pc │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - strdeq r4, [r0], #-224 @ 0xffffff20 │ │ │ │ - subeq r4, r0, r0, lsr #28 │ │ │ │ + @ instruction: 0x00404f90 │ │ │ │ + subeq r4, r0, r0, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ add r3, r0, #86016 @ 0x15000 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #664] @ 1ec394 │ │ │ │ @@ -121390,15 +121390,15 @@ │ │ │ │ bgt 1ec1ac │ │ │ │ cmp r5, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ beq 1ec34c │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, r4, lsl #5 │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi 1ec34c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #1 │ │ │ │ mul ip, r3, r3 │ │ │ │ @@ -121417,15 +121417,15 @@ │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne 1ec324 │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ sub r1, r5, r4 │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ b 1ec350 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #72] @ 1ec3a0 │ │ │ │ ldr r3, [pc, #60] @ 1ec398 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -121594,15 +121594,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 1ec678 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -121620,15 +121620,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 1ec654 │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ b 1ec67c │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 1ec6c8 │ │ │ │ ldr r3, [pc, #60] @ 1ec6c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -121796,15 +121796,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 1ec9a0 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -121822,15 +121822,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 1ec97c │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ b 1ec9a4 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 1ec9f0 │ │ │ │ ldr r3, [pc, #60] @ 1ec9ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -121977,32 +121977,32 @@ │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - subeq r2, lr, ip, lsr #11 │ │ │ │ - subeq r2, lr, r4, ror r5 │ │ │ │ - subeq r2, lr, ip, lsr r5 │ │ │ │ - subeq r2, lr, r4, lsl #10 │ │ │ │ - subeq r2, lr, r4, asr #9 │ │ │ │ + subeq r2, lr, ip, asr #12 │ │ │ │ + subeq r2, lr, r4, lsl r6 │ │ │ │ + ldrdeq r2, [lr], #-92 @ 0xffffffa4 │ │ │ │ + subeq r2, lr, r4, lsr #11 │ │ │ │ + subeq r2, lr, r4, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ ldr r2, [r3, #140] @ 0x8c │ │ │ │ add r0, r3, #136 @ 0x88 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ - bl 5c623c │ │ │ │ + bl 5c62dc │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [r3, #160] @ 0xa0 │ │ │ │ ldr ip, [r3, #144] @ 0x90 │ │ │ │ @@ -122217,15 +122217,15 @@ │ │ │ │ add r3, r3, r5 │ │ │ │ str r3, [r6, #560] @ 0x230 │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ b 1ece4c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq pc, r3, r4, lsr #22 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r2, lr, r8, lsr #6 │ │ │ │ + subeq r2, lr, r8, asr #7 │ │ │ │ @ instruction: 0xffffe4ec │ │ │ │ @ instruction: 0xffffe468 │ │ │ │ subseq pc, r3, r0, ror #18 │ │ │ │ subseq pc, r3, r0, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -122289,15 +122289,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subeq r2, lr, r8, asr r0 │ │ │ │ + strdeq r2, [lr], #-8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3496] @ 0xda8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 1ed380 │ │ │ │ mov r7, r3 │ │ │ │ @@ -122345,15 +122345,15 @@ │ │ │ │ add r3, r3, #7 │ │ │ │ asr r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq 1ed35c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 5c623c │ │ │ │ + bl 5c62dc │ │ │ │ mov r0, r8 │ │ │ │ bl 176b04 │ │ │ │ mov r2, #376 @ 0x178 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ mov r0, r5 │ │ │ │ bl 176ad4 │ │ │ │ @@ -122429,15 +122429,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #144] @ 0x90 │ │ │ │ ldr r1, [r3, #160] @ 0xa0 │ │ │ │ bl 1e1d44 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 5c6280 │ │ │ │ + bl 5c6320 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #116] @ 1ed398 │ │ │ │ ldr r3, [pc, #92] @ 1ed384 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #556] @ 0x22c │ │ │ │ @@ -122967,15 +122967,15 @@ │ │ │ │ b 1edae0 │ │ │ │ mov r8, r9 │ │ │ │ mov fp, #0 │ │ │ │ b 1eda0c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq pc, r3, r4, lsr #7 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r1, lr, r8, lsr #23 │ │ │ │ + subeq r1, lr, r8, asr #24 │ │ │ │ @ instruction: 0x0053f098 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ sub sp, sp, #148 @ 0x94 │ │ │ │ @@ -122986,15 +122986,15 @@ │ │ │ │ ldr ip, [sp, #184] @ 0xb8 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #24] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr sl, [pc, #3816] @ 1eeaac │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ add r5, sl, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 1ee378 │ │ │ │ @@ -123040,25 +123040,25 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrb r3, [r9, #5] │ │ │ │ ldr r5, [pc, #3600] @ 1eeab0 │ │ │ │ mul r2, r1, r2 │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add r5, pc, r5 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ ldr r1, [r5, #120] @ 0x78 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ cmp r0, #1 │ │ │ │ ble 1edf14 │ │ │ │ cmp r0, #256 @ 0x100 │ │ │ │ movlt r1, r0 │ │ │ │ movge r1, #256 @ 0x100 │ │ │ │ ldrb r3, [r7, #621] @ 0x26d │ │ │ │ ldr ip, [sp, #28] │ │ │ │ @@ -123184,20 +123184,20 @@ │ │ │ │ ldrb r1, [r9, #4] │ │ │ │ mov r2, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ lsl r1, r1, #3 │ │ │ │ mov r4, r0 │ │ │ │ add r6, r6, r1 │ │ │ │ ldrd r0, [r6] │ │ │ │ - bl 5e4210 │ │ │ │ + bl 5e42b0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ clz r8, r0 │ │ │ │ ldrd r0, [r6, #8] │ │ │ │ - bl 5e41e8 │ │ │ │ + bl 5e4288 │ │ │ │ lsr r8, r8, #5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1ee030 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ b 1edc8c │ │ │ │ @@ -123377,15 +123377,15 @@ │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r3, r2, r2, lsl #1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ mov r1, r8 │ │ │ │ lsl r4, r2, #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 5c623c │ │ │ │ + bl 5c62dc │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r5, [r3, #6] │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r3, #128] @ 0x80 │ │ │ │ mov sl, r2 │ │ │ │ bne 1ee860 │ │ │ │ @@ -123486,15 +123486,15 @@ │ │ │ │ ldr r0, [pc, #1864] @ 1eeacc │ │ │ │ bl 1774c4 │ │ │ │ ldr r3, [pc, #1860] @ 1eead0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sl, r4] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r0, #4]! │ │ │ │ - bl 5a14b0 │ │ │ │ + bl 5a1550 │ │ │ │ b 1edbe8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 1edde8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b 1edd30 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 1edfa4 │ │ │ │ @@ -123537,15 +123537,15 @@ │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r4, r8 │ │ │ │ bhi 1ee424 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ bl 1efa0c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r5, [sl, r0] │ │ │ │ beq 1ee484 │ │ │ │ ldr r2, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ bne 1ee5a0 │ │ │ │ @@ -123757,15 +123757,15 @@ │ │ │ │ add ip, ip, #1 │ │ │ │ cmp r3, ip │ │ │ │ bne 1ee2a4 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r5, #2 │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 5c6280 │ │ │ │ + bl 5c6320 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ mul r2, r5, r2 │ │ │ │ mov ip, #1 │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, #3 │ │ │ │ @@ -123940,26 +123940,26 @@ │ │ │ │ mov lr, #0 │ │ │ │ b 1edd7c │ │ │ │ mov ip, #0 │ │ │ │ b 1edffc │ │ │ │ ldrheq lr, [r3], #-204 @ 0xffffff34 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - strdeq r1, [lr], #-48 @ 0xffffffd0 │ │ │ │ - subeq r1, lr, r4, ror #3 │ │ │ │ + @ instruction: 0x004e1490 │ │ │ │ + subeq r1, lr, r4, lsl #5 │ │ │ │ subseq lr, r3, r0, lsr r9 │ │ │ │ - subeq r1, lr, r0 │ │ │ │ + subeq r1, lr, r0, lsr #1 │ │ │ │ subseq lr, r3, r0, lsr #15 │ │ │ │ - subeq r0, lr, r0, lsl #31 │ │ │ │ - strdeq r0, [lr], #-236 @ 0xffffff14 │ │ │ │ + subeq r1, lr, r0, lsr #32 │ │ │ │ + @ instruction: 0x004e0f9c │ │ │ │ andeq r1, r0, ip, lsl #8 │ │ │ │ @ instruction: 0xffffd17c │ │ │ │ subseq lr, r3, ip, ror #5 │ │ │ │ - strheq r0, [lr], #-164 @ 0xffffff5c │ │ │ │ - subeq r0, lr, r8, ror sl │ │ │ │ + subeq r0, lr, r4, asr fp │ │ │ │ + subeq r0, lr, r8, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ ldrb r1, [sp, #84] @ 0x54 │ │ │ │ @@ -123981,15 +123981,15 @@ │ │ │ │ cmp r6, r3 │ │ │ │ bge 1eebb0 │ │ │ │ cmp r6, sl │ │ │ │ movlt r7, r6 │ │ │ │ movge r7, sl │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e3688 │ │ │ │ + bl 5e3728 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ ble 1eeb90 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov lr, r3 │ │ │ │ mov ip, #0 │ │ │ │ @@ -124057,15 +124057,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - subeq r0, lr, r0, ror r5 │ │ │ │ + subeq r0, lr, r0, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r9, r0, #86016 @ 0x15000 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ @@ -124103,15 +124103,15 @@ │ │ │ │ ldr r1, [pc, #2520] @ 1ef700 │ │ │ │ ldrb r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, r0, lsl #1 │ │ │ │ add r1, r1, #640 @ 0x280 │ │ │ │ add r1, r1, r0, lsl #3 │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ - bl 5e41d4 │ │ │ │ + bl 5e4274 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1ef694 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mul r3, r8, r3 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ blt 1ef5cc │ │ │ │ ldr r3, [r4, #760] @ 0x2f8 │ │ │ │ @@ -124121,15 +124121,15 @@ │ │ │ │ ldr r3, [pc, #2452] @ 1ef704 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r1, [r3, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #80] @ 0x50 │ │ │ │ cmp r6, r1 │ │ │ │ movlt r1, r6 │ │ │ │ - bl 5e3688 │ │ │ │ + bl 5e3728 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, r3, r8 │ │ │ │ cmp r3, r2 │ │ │ │ str r2, [sp, #32] │ │ │ │ bge 1ef6ec │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r3 │ │ │ │ @@ -124728,16 +124728,16 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ b 1ef008 │ │ │ │ mov r2, #0 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ b 1eeed0 │ │ │ │ - subeq r0, lr, r0, ror r3 │ │ │ │ - subeq r0, lr, ip, lsr #6 │ │ │ │ + subeq r0, lr, r0, lsl r4 │ │ │ │ + subeq r0, lr, ip, asr #7 │ │ │ │ │ │ │ │ 001ef708 : │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr ip, [ip, #760] @ 0x2f8 │ │ │ │ mov lr, #7 │ │ │ │ str lr, [ip] │ │ │ │ @@ -124772,28 +124772,28 @@ │ │ │ │ bl 177098 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #4 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ bne 1ef760 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 5c628c │ │ │ │ + bl 5c632c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 5c628c │ │ │ │ + bl 5c632c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 5c628c │ │ │ │ + bl 5c632c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 5c628c │ │ │ │ + bl 5c632c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - b 5c628c │ │ │ │ + b 5c632c │ │ │ │ │ │ │ │ 001ef7d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -125045,21 +125045,21 @@ │ │ │ │ ldr r0, [r6, #772] @ 0x304 │ │ │ │ ldr r9, [sp, #80] @ 0x50 │ │ │ │ mov r5, r3 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r8, r2 │ │ │ │ ldr sl, [sp, #84] @ 0x54 │ │ │ │ mov r7, r1 │ │ │ │ - bl 5c6280 │ │ │ │ + bl 5c6320 │ │ │ │ mul r1, r9, r5 │ │ │ │ ldr r0, [r6, #772] @ 0x304 │ │ │ │ mla r1, sl, r1, sl │ │ │ │ add r0, r0, #8 │ │ │ │ add sl, r6, #552 @ 0x228 │ │ │ │ - bl 5c623c │ │ │ │ + bl 5c62dc │ │ │ │ mov fp, sl │ │ │ │ ldm sl!, {r0, r1, r2, r3} │ │ │ │ add lr, sp, #8 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldr ip, [r6, #772] @ 0x304 │ │ │ │ ldm sl, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #8 │ │ │ │ @@ -125174,15 +125174,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - subeq pc, sp, r0, asr #13 │ │ │ │ + subeq pc, sp, r0, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2984] @ 0xba8 │ │ │ │ sub sp, sp, #1072 @ 0x430 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -125484,19 +125484,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq ip, r3, r0, lsr #21 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrheq ip, [r3], #-136 @ 0xffffff78 │ │ │ │ - subeq pc, sp, r0, lsr #6 │ │ │ │ + subeq pc, sp, r0, asr #7 │ │ │ │ subseq ip, r3, r4, lsl #13 │ │ │ │ - strheq pc, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ - subeq r0, r0, r8, asr #26 │ │ │ │ - subeq r0, r0, ip, asr sp │ │ │ │ + subeq pc, sp, ip, asr r2 @ │ │ │ │ + subeq r0, r0, r8, ror #27 │ │ │ │ + strdeq r0, [r0], #-220 @ 0xffffff24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ mul r2, r1, r2 │ │ │ │ @@ -125727,15 +125727,15 @@ │ │ │ │ bhi 1f04dc │ │ │ │ ldr sl, [sp, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #2 │ │ │ │ lsl r6, r3, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e3688 │ │ │ │ + bl 5e3728 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ asr r2, r6, #1 │ │ │ │ sub r8, r6, #1 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, r8, r1 │ │ │ │ mul r3, r2, r3 │ │ │ │ lsl r8, r1, #2 │ │ │ │ @@ -125752,15 +125752,15 @@ │ │ │ │ mov r9, #1 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r1, r6 │ │ │ │ mov r6, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5e3688 │ │ │ │ + bl 5e3728 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ bgt 1f074c │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r5, r5, r8 │ │ │ │ @@ -126591,20 +126591,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq fp, r3, r4, lsr sl │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - strheq lr, [sp], #-48 @ 0xffffffd0 │ │ │ │ + subeq lr, sp, r0, asr r4 │ │ │ │ subseq fp, r3, r4, asr #13 │ │ │ │ subseq fp, r3, ip, ror r6 │ │ │ │ - subeq lr, sp, ip, rrx │ │ │ │ - @ instruction: 0x003ffbf8 │ │ │ │ - eorseq pc, pc, ip, lsl #24 │ │ │ │ + subeq lr, sp, ip, lsl #2 │ │ │ │ + mlaseq pc, r8, ip, pc @ │ │ │ │ + eorseq pc, pc, ip, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -126957,19 +126957,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq fp, r3, r8, ror #8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq sp, sp, ip, ror #27 │ │ │ │ + subeq sp, sp, ip, lsl #29 │ │ │ │ subseq fp, r3, ip, asr r1 │ │ │ │ - strheq sp, [sp], #-164 @ 0xffffff5c │ │ │ │ - eorseq pc, pc, r0, asr #12 │ │ │ │ - eorseq pc, pc, r4, asr r6 @ │ │ │ │ + subeq sp, sp, r4, asr fp │ │ │ │ + eorseq pc, pc, r0, ror #13 │ │ │ │ + @ instruction: 0x003ff6f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -127320,19 +127320,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ ldrheq sl, [r3], #-228 @ 0xffffff1c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq sp, sp, ip, lsr r8 │ │ │ │ + ldrdeq sp, [sp], #-140 @ 0xffffff74 │ │ │ │ subseq sl, r3, ip, lsr #23 │ │ │ │ - subeq sp, sp, r8, lsl #10 │ │ │ │ - mlaseq pc, r4, r0, pc @ │ │ │ │ - eorseq pc, pc, r8, lsr #1 │ │ │ │ + subeq sp, sp, r8, lsr #11 │ │ │ │ + eorseq pc, pc, r4, lsr r1 @ │ │ │ │ + eorseq pc, pc, r8, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ @@ -128068,20 +128068,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq sl, r3, r0, lsr #6 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x004dcc9c │ │ │ │ + subeq ip, sp, ip, lsr sp │ │ │ │ ldrheq r9, [r3], #-240 @ 0xffffff10 │ │ │ │ subseq r9, r3, r8, ror #30 │ │ │ │ - subeq ip, sp, r8, asr r9 │ │ │ │ - eorseq lr, pc, r4, ror #9 │ │ │ │ - @ instruction: 0x003fe4f8 │ │ │ │ + strdeq ip, [sp], #-152 @ 0xffffff68 │ │ │ │ + eorseq lr, pc, r4, lsl #11 │ │ │ │ + mlaseq pc, r8, r5, lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -128434,19 +128434,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r9, r3, r4, asr sp │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - ldrdeq ip, [sp], #-104 @ 0xffffff98 │ │ │ │ + subeq ip, sp, r8, ror r7 │ │ │ │ subseq r9, r3, r8, asr #20 │ │ │ │ - subeq ip, sp, r0, lsr #7 │ │ │ │ - eorseq sp, pc, ip, lsr #30 │ │ │ │ - eorseq sp, pc, r0, asr #30 │ │ │ │ + subeq ip, sp, r0, asr #8 │ │ │ │ + eorseq sp, pc, ip, asr #31 │ │ │ │ + eorseq sp, pc, r0, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -128797,19 +128797,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r9, r3, r0, lsr #15 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq ip, sp, r8, lsr #2 │ │ │ │ + subeq ip, sp, r8, asr #3 │ │ │ │ @ instruction: 0x00539498 │ │ │ │ - strdeq fp, [sp], #-212 @ 0xffffff2c │ │ │ │ - eorseq sp, pc, r0, lsl #19 │ │ │ │ - mlaseq pc, r4, r9, sp @ │ │ │ │ + @ instruction: 0x004dbe94 │ │ │ │ + eorseq sp, pc, r0, lsr #20 │ │ │ │ + eorseq sp, pc, r4, lsr sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -129555,20 +129555,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r9, r3, ip, ror #3 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq fp, sp, r8, lsr r5 │ │ │ │ + ldrdeq fp, [sp], #-88 @ 0xffffffa8 │ │ │ │ ldrheq r8, [r3], #-140 @ 0xffffff74 │ │ │ │ subseq r8, r3, ip, ror #16 │ │ │ │ - subeq fp, sp, ip, lsl r2 │ │ │ │ - eorseq ip, pc, r8, lsr #27 │ │ │ │ - @ instruction: 0x003fcdbc │ │ │ │ + strheq fp, [sp], #-44 @ 0xffffffd4 │ │ │ │ + eorseq ip, pc, r8, asr #28 │ │ │ │ + eorseq ip, pc, ip, asr lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -130314,20 +130314,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r8, r3, r0, lsl r6 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq sl, sp, ip, asr r9 │ │ │ │ + strdeq sl, [sp], #-156 @ 0xffffff64 │ │ │ │ subseq r7, r3, r0, ror #25 │ │ │ │ @ instruction: 0x00537c90 │ │ │ │ - subeq sl, sp, r0, asr #12 │ │ │ │ - eorseq ip, pc, ip, asr #3 │ │ │ │ - eorseq ip, pc, r0, ror #3 │ │ │ │ + subeq sl, sp, r0, ror #13 │ │ │ │ + eorseq ip, pc, ip, ror #4 │ │ │ │ + eorseq ip, pc, r0, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -131084,20 +131084,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r7, r3, r4, lsr sl │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r9, sp, r4, asr sp │ │ │ │ + strdeq r9, [sp], #-212 @ 0xffffff2c │ │ │ │ ldrsbeq r7, [r3], #-8 │ │ │ │ subseq r7, r3, r8, lsl #1 │ │ │ │ - subeq r9, sp, r8, lsr sl │ │ │ │ - eorseq fp, pc, r4, asr #11 │ │ │ │ - @ instruction: 0x003fb5d8 │ │ │ │ + ldrdeq r9, [sp], #-168 @ 0xffffff58 │ │ │ │ + eorseq fp, pc, r4, ror #12 │ │ │ │ + eorseq fp, pc, r8, ror r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -131854,20 +131854,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r6, r3, ip, lsr #28 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r9, sp, ip, asr #2 │ │ │ │ + subeq r9, sp, ip, ror #3 │ │ │ │ ldrsbeq r6, [r3], #-64 @ 0xffffffc0 │ │ │ │ subseq r6, r3, r0, lsl #9 │ │ │ │ - subeq r8, sp, r0, lsr lr │ │ │ │ - @ instruction: 0x003fa9bc │ │ │ │ - @ instruction: 0x003fa9d0 │ │ │ │ + ldrdeq r8, [sp], #-224 @ 0xffffff20 │ │ │ │ + eorseq sl, pc, ip, asr sl @ │ │ │ │ + eorseq sl, pc, r0, ror sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ add r8, r4, #86016 @ 0x15000 │ │ │ │ @@ -131882,15 +131882,15 @@ │ │ │ │ ldr r5, [r8, #656] @ 0x290 │ │ │ │ cmp r3, #17 │ │ │ │ mov sl, r2 │ │ │ │ movne r6, #0 │ │ │ │ str r1, [sp, #20] │ │ │ │ beq 1f6ab0 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 5c6280 │ │ │ │ + bl 5c6320 │ │ │ │ add lr, r8, #552 @ 0x228 │ │ │ │ ldr ip, [r8, #772] @ 0x304 │ │ │ │ mov fp, lr │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm lr, {r0, r1, r2, r3} │ │ │ │ @@ -131963,15 +131963,15 @@ │ │ │ │ ldr r5, [r8, #772] @ 0x304 │ │ │ │ add ip, r5, #72 @ 0x48 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ add r0, r5, #104 @ 0x68 │ │ │ │ - bl 5c6280 │ │ │ │ + bl 5c6320 │ │ │ │ ldr r3, [r5, #176] @ 0xb0 │ │ │ │ add r6, r5, #136 @ 0x88 │ │ │ │ cmp r4, r3 │ │ │ │ beq 1f6820 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #2360] @ 1f7104 │ │ │ │ mvn r1, #0 │ │ │ │ @@ -131996,15 +131996,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ streq r4, [r5, #176] @ 0xb0 │ │ │ │ bne 1f70d0 │ │ │ │ ldr r0, [r8, #772] @ 0x304 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl 5c623c │ │ │ │ + bl 5c62dc │ │ │ │ ldr r2, [r8, #772] @ 0x304 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2, #64] @ 0x40 │ │ │ │ str r2, [r5, #136] @ 0x88 │ │ │ │ ldr r2, [r8, #772] @ 0x304 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ @@ -132563,19 +132563,19 @@ │ │ │ │ bl 174ea8 │ │ │ │ mvn r5, #0 │ │ │ │ ldr r3, [r8, #772] @ 0x304 │ │ │ │ b 1f689c │ │ │ │ subseq r6, r3, ip, lsr #4 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ strheq r2, [r0], -ip │ │ │ │ - eorseq sl, pc, r0, ror #13 │ │ │ │ + eorseq sl, pc, r0, lsl #15 │ │ │ │ andeq r1, r0, r1, ror #1 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - eorseq r9, pc, ip, lsl pc @ │ │ │ │ - @ instruction: 0x003f9df4 │ │ │ │ + @ instruction: 0x003f9fbc │ │ │ │ + mlaseq pc, r4, lr, r9 @ │ │ │ │ │ │ │ │ 001f7120 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -132625,22 +132625,22 @@ │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 1f71e8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ bl 177098 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 5c628c │ │ │ │ + bl 5c632c │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 5c628c │ │ │ │ + bl 5c632c │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - b 5c628c │ │ │ │ + b 5c632c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #656] @ 1f74b4 │ │ │ │ ldr r3, [pc, #656] @ 1f74b8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -132728,22 +132728,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 1f74d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldrb r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1f73c0 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq 1f730c │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -132769,66 +132769,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [pc, #168] @ 1f74e0 │ │ │ │ ldr r3, [pc, #168] @ 1f74e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 1f74e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1f7274 │ │ │ │ ldr r0, [pc, #124] @ 1f74ec │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1f73a8 │ │ │ │ ldr r0, [pc, #100] @ 1f74f0 │ │ │ │ ldr r3, [pc, #100] @ 1f74f4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #92] @ 1f74f8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1f7274 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r5, r3, r8, asr #12 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r5, r3, r0, lsr r6 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ ldrsbeq r5, [r3], #-84 @ 0xffffffac │ │ │ │ andeq r1, r0, r8, ror r2 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r9, pc, r0, asr ip @ │ │ │ │ + @ instruction: 0x003f9cf0 │ │ │ │ andeq r3, r0, ip, asr #13 │ │ │ │ - subeq r4, r3, ip, lsl #19 │ │ │ │ - eorseq r9, pc, r0, ror ip @ │ │ │ │ - eorseq r9, pc, ip, ror #3 │ │ │ │ - eorseq r9, pc, r0, ror #23 │ │ │ │ - subeq r4, r3, r8, lsr r9 │ │ │ │ - eorseq r9, pc, r4, lsl ip @ │ │ │ │ - eorseq r9, pc, r4, lsl r2 @ │ │ │ │ + subeq r4, r3, ip, lsr #20 │ │ │ │ + eorseq r9, pc, r0, lsl sp @ │ │ │ │ + eorseq r9, pc, ip, lsl #5 │ │ │ │ + eorseq r9, pc, r0, lsl #25 │ │ │ │ + ldrdeq r4, [r3], #-152 @ 0xffffff68 │ │ │ │ + @ instruction: 0x003f9cb4 │ │ │ │ + @ instruction: 0x003f92b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1220] @ 1f79d8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -132905,55 +132905,55 @@ │ │ │ │ bne 1f76f4 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 3baeb8 │ │ │ │ + bl 3baf58 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 1f7804 │ │ │ │ ldr fp, [pc, #916] @ 1f79f4 │ │ │ │ ldr r9, [pc, #916] @ 1f79f8 │ │ │ │ ldr sl, [pc, #916] @ 1f79fc │ │ │ │ add r9, pc, r9 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #884] @ 1f7a00 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3bf314 │ │ │ │ + bl 3bf3b4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [r4, #12] │ │ │ │ bne 1f7834 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3bb650 │ │ │ │ + bl 3bb6f0 │ │ │ │ ldr r1, [pc, #816] @ 1f7a04 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r7, #496] @ 0x1f0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3bb398 │ │ │ │ + bl 3bb438 │ │ │ │ b 1f758c │ │ │ │ bl 1756e8 │ │ │ │ str r5, [r4, #16] │ │ │ │ b 1f7634 │ │ │ │ ldr r3, [pc, #768] @ 1f7a08 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ @@ -132962,22 +132962,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 1f7a0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r7, #476] @ 0x1dc │ │ │ │ cmp r3, r5 │ │ │ │ beq 1f760c │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -133000,38 +133000,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [pc, #576] @ 1f7a14 │ │ │ │ ldr r3, [pc, #576] @ 1f7a18 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 1f7a1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1f7570 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ - bl 5a7d80 │ │ │ │ + bl 5a7e20 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 1f7904 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1ba0 │ │ │ │ b 1f758c │ │ │ │ ldr r3, [pc, #484] @ 1f7a20 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -133049,43 +133049,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [pc, #396] @ 1f7a24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 1f7a28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1f76c4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #352] @ 1f7a2c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1f7750 │ │ │ │ ldr r0, [pc, #336] @ 1f7a30 │ │ │ │ ldr r3, [pc, #336] @ 1f7a34 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #328] @ 1f7a38 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1f7570 │ │ │ │ ldr r3, [pc, #260] @ 1f7a10 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1f7820 │ │ │ │ ldr r3, [pc, #208] @ 1f79f0 │ │ │ │ @@ -133101,76 +133101,76 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #212] @ 1f7a3c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 1f7a40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1f7820 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #168] @ 1f7a44 │ │ │ │ ldr r0, [pc, #168] @ 1f7a48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1f76c4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #144] @ 1f7a4c │ │ │ │ ldr r0, [pc, #144] @ 1f7a50 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1f7820 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r5, r3, ip, asr #6 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r5, r3, r4, lsr #6 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ ldrsbeq r5, [r3], #-40 @ 0xffffffd8 │ │ │ │ andeq r2, r0, r4, asr r6 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ - eorseq r4, pc, ip, ror #6 │ │ │ │ - eorseq r4, pc, r8, lsl #7 │ │ │ │ - subeq r8, sp, r8, ror #5 │ │ │ │ - eorseq r9, pc, r8, lsl fp @ │ │ │ │ + eorseq r4, pc, ip, lsl #8 │ │ │ │ + eorseq r4, pc, r8, lsr #8 │ │ │ │ + subeq r8, sp, r8, lsl #7 │ │ │ │ + @ instruction: 0x003f9bb8 │ │ │ │ andeq r0, r0, r8, ror r3 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r9, pc, r8, ror r9 @ │ │ │ │ + eorseq r9, pc, r8, lsl sl @ │ │ │ │ andeq r3, r0, ip, asr #13 │ │ │ │ - strdeq r4, [r3], #-80 @ 0xffffffb0 │ │ │ │ - mlaseq pc, r4, r9, r9 @ │ │ │ │ - eorseq r8, pc, r0, asr lr @ │ │ │ │ + @ instruction: 0x00434690 │ │ │ │ + eorseq r9, pc, r4, lsr sl @ │ │ │ │ + @ instruction: 0x003f8ef0 │ │ │ │ andeq r2, r0, r4, lsr #3 │ │ │ │ - subeq r4, r2, r8, ror #1 │ │ │ │ - @ instruction: 0x003f98fc │ │ │ │ - eorseq r9, pc, r0, asr r8 @ │ │ │ │ - subeq r4, r3, r4, ror #9 │ │ │ │ - eorseq r9, pc, r0, lsl #17 │ │ │ │ - eorseq r8, pc, r0, asr #27 │ │ │ │ - eorseq r9, pc, r4, lsr #16 │ │ │ │ - eorseq r8, pc, r4, asr #25 │ │ │ │ - subeq r3, r2, r4, ror #31 │ │ │ │ - eorseq r9, pc, r0, ror #16 │ │ │ │ - @ instruction: 0x003f97d0 │ │ │ │ - @ instruction: 0x003f8cf0 │ │ │ │ + subeq r4, r2, r8, lsl #3 │ │ │ │ + mlaseq pc, ip, r9, r9 @ │ │ │ │ + @ instruction: 0x003f98f0 │ │ │ │ + subeq r4, r3, r4, lsl #11 │ │ │ │ + eorseq r9, pc, r0, lsr #18 │ │ │ │ + eorseq r8, pc, r0, ror #28 │ │ │ │ + eorseq r9, pc, r4, asr #17 │ │ │ │ + eorseq r8, pc, r4, ror #26 │ │ │ │ + subeq r4, r2, r4, lsl #1 │ │ │ │ + eorseq r9, pc, r0, lsl #18 │ │ │ │ + eorseq r9, pc, r0, ror r8 @ │ │ │ │ + mlaseq pc, r0, sp, r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #816] @ 1f7d9c │ │ │ │ ldr r3, [pc, #816] @ 1f7da0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -133179,15 +133179,15 @@ │ │ │ │ mov r6, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 3c3b3c │ │ │ │ + bl 3c3bdc │ │ │ │ ldr r5, [pc, #772] @ 1f7da4 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, r6 │ │ │ │ bne 1f7b14 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 1f7b0c │ │ │ │ @@ -133196,15 +133196,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #29 │ │ │ │ - bl 3bfba0 │ │ │ │ + bl 3bfc40 │ │ │ │ add r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [pc, #708] @ 1f7dac │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r6, #476] @ 0x1dc │ │ │ │ sub r3, r3, #256 @ 0x100 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -133214,25 +133214,25 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ bl 1756e8 │ │ │ │ b 1f7ab4 │ │ │ │ add r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r7, [r3, #472] @ 0x1d8 │ │ │ │ - bl 5a7d80 │ │ │ │ + bl 5a7e20 │ │ │ │ ldr r3, [pc, #644] @ 1f7db0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ bne 1f7c20 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1ba0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ ldr r2, [pc, #608] @ 1f7db4 │ │ │ │ ldr r3, [pc, #584] @ 1f7da0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -133300,26 +133300,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r6, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #324] @ 1f7dc8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 1f7dcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1f7b3c │ │ │ │ ldr r3, [pc, #264] @ 1f7dbc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1f7bd4 │ │ │ │ ldr r3, [pc, #248] @ 1f7dc0 │ │ │ │ @@ -133336,72 +133336,72 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #188] @ 1f7dd0 │ │ │ │ ldr r2, [pc, #188] @ 1f7dd4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 1f7dd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1f7bd4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #136] @ 1f7ddc │ │ │ │ ldr r0, [pc, #136] @ 1f7de0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1f7b3c │ │ │ │ ldr r1, [pc, #112] @ 1f7de4 │ │ │ │ ldr r3, [pc, #112] @ 1f7de8 │ │ │ │ ldr r0, [pc, #112] @ 1f7dec │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1f7bd4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r4, r3, r0, lsl #28 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrsbeq r4, [r3], #-208 @ 0xffffff30 │ │ │ │ andeq r2, r0, ip, lsr #2 │ │ │ │ - subeq r7, sp, r8, ror #28 │ │ │ │ + subeq r7, sp, r8, lsl #30 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r4, r3, r8, lsl sp │ │ │ │ - subeq r7, sp, r8, asr #26 │ │ │ │ + subeq r7, sp, r8, ror #27 │ │ │ │ andeq r3, r0, ip, asr #13 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003f95bc │ │ │ │ - eorseq r8, pc, r8, lsr #19 │ │ │ │ - strheq r4, [r3], #-0 │ │ │ │ - eorseq r9, pc, r0, asr #10 │ │ │ │ - eorseq r8, pc, ip, lsl #18 │ │ │ │ - eorseq r9, pc, ip, ror #9 │ │ │ │ - eorseq r8, pc, r8, asr r9 @ │ │ │ │ - subeq r4, r3, ip, asr #32 │ │ │ │ - @ instruction: 0x003f94d8 │ │ │ │ - eorseq r8, pc, r0, lsr r9 @ │ │ │ │ + eorseq r9, pc, ip, asr r6 @ │ │ │ │ + eorseq r8, pc, r8, asr #20 │ │ │ │ + subeq r4, r3, r0, asr r1 │ │ │ │ + eorseq r9, pc, r0, ror #11 │ │ │ │ + eorseq r8, pc, ip, lsr #19 │ │ │ │ + eorseq r9, pc, ip, lsl #11 │ │ │ │ + @ instruction: 0x003f89f8 │ │ │ │ + subeq r4, r3, ip, ror #1 │ │ │ │ + eorseq r9, pc, r8, ror r5 @ │ │ │ │ + @ instruction: 0x003f89d0 │ │ │ │ │ │ │ │ 001f7df0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -133429,28 +133429,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 3c3b3c │ │ │ │ + bl 3c3bdc │ │ │ │ cmp r0, #0 │ │ │ │ bne 1f7efc │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 1f7ef4 │ │ │ │ ldr r2, [pc, #136] @ 1f7f1c │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 3bfba0 │ │ │ │ + bl 3bfc40 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #104] @ 1f7f20 │ │ │ │ ldr r3, [pc, #92] @ 1f7f18 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -133466,15 +133466,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 1756e8 │ │ │ │ b 1f7e8c │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1ba0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ b 1f7eb0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r4, r3, r0, lsr #20 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ ldrheq r4, [r3], #-148 @ 0xffffff6c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -133489,23 +133489,23 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 3c3b3c │ │ │ │ + bl 3c3bdc │ │ │ │ ldr r5, [pc, #176] @ 1f8020 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, r4 │ │ │ │ beq 1f7fcc │ │ │ │ bl 1e1ba0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ ldr r2, [pc, #148] @ 1f8024 │ │ │ │ ldr r3, [pc, #136] @ 1f801c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -133528,15 +133528,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 3bfba0 │ │ │ │ + bl 3bfc40 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 1f7f88 │ │ │ │ bl 1756e8 │ │ │ │ b 1f7fdc │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r4, r3, r0, lsr r9 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @@ -133563,51 +133563,51 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ bne 1f8168 │ │ │ │ ands r5, r5, #24 │ │ │ │ bne 1f815c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 3bec50 │ │ │ │ + bl 3becf0 │ │ │ │ ldr r9, [pc, #420] @ 1f8234 │ │ │ │ ldr r7, [pc, #420] @ 1f8238 │ │ │ │ ldr sl, [pc, #420] @ 1f823c │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #384] @ 1f8240 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3bf314 │ │ │ │ + bl 3bf3b4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [pc, #344] @ 1f8244 │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1f8178 │ │ │ │ ldr r1, [pc, #320] @ 1f8248 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3bee50 │ │ │ │ + bl 3beef0 │ │ │ │ ldr r2, [pc, #300] @ 1f824c │ │ │ │ ldr r3, [pc, #264] @ 1f822c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -133646,53 +133646,53 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #128] @ 1f825c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 1f8260 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1f8100 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 1f8264 │ │ │ │ ldr r0, [pc, #84] @ 1f8268 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1f8100 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r4, r3, r0, lsr #16 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r4, r3, ip, lsl #16 │ │ │ │ - eorseq r3, pc, ip, lsr r9 @ │ │ │ │ - eorseq r3, pc, r8, asr r9 @ │ │ │ │ - subeq r7, sp, r4, ror #17 │ │ │ │ - @ instruction: 0x003f91b8 │ │ │ │ + @ instruction: 0x003f39dc │ │ │ │ + @ instruction: 0x003f39f8 │ │ │ │ + subeq r7, sp, r4, lsl #19 │ │ │ │ + eorseq r9, pc, r8, asr r2 @ │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ subseq r4, r3, ip, asr #14 │ │ │ │ andeq r2, r0, r4, lsr #3 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq r2, r4, r0, lsl pc │ │ │ │ - @ instruction: 0x003f8fb8 │ │ │ │ - ldrdeq r2, [r4], #-236 @ 0xffffff14 │ │ │ │ - eorseq r8, pc, r8, ror #31 │ │ │ │ + strheq r2, [r4], #-240 @ 0xffffff10 │ │ │ │ + eorseq r9, pc, r8, asr r0 @ │ │ │ │ + subeq r2, r4, ip, ror pc │ │ │ │ + eorseq r9, pc, r8, lsl #1 │ │ │ │ │ │ │ │ 001f826c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r0, [r2, #16] │ │ │ │ @@ -133717,57 +133717,57 @@ │ │ │ │ add r9, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r9, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 3baeb8 │ │ │ │ + bl 3baf58 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 1f83d4 │ │ │ │ ldr fp, [pc, #440] @ 1f84b0 │ │ │ │ ldr r8, [pc, #440] @ 1f84b4 │ │ │ │ ldr sl, [pc, #440] @ 1f84b8 │ │ │ │ add r8, pc, r8 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #408] @ 1f84bc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3bf314 │ │ │ │ + bl 3bf3b4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [pc, #368] @ 1f84c0 │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1f83f4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3bb650 │ │ │ │ + bl 3bb6f0 │ │ │ │ ldr r1, [pc, #336] @ 1f84c4 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r9, #496] @ 0x1f0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3bb398 │ │ │ │ + bl 3bb438 │ │ │ │ ldr r2, [pc, #304] @ 1f84c8 │ │ │ │ ldr r3, [pc, #268] @ 1f84a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -133778,15 +133778,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1ba0 │ │ │ │ b 1f8390 │ │ │ │ bl 1756e8 │ │ │ │ str r6, [r4, #16] │ │ │ │ b 1f82c0 │ │ │ │ ldr r3, [pc, #208] @ 1f84cc │ │ │ │ @@ -133807,53 +133807,53 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [pc, #128] @ 1f84d8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 1f84dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1f8364 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 1f84e0 │ │ │ │ ldr r0, [pc, #84] @ 1f84e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1f8364 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r4, r3, r0, ror #11 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r4, r3, r8, asr #11 │ │ │ │ - @ instruction: 0x003f36d4 │ │ │ │ - @ instruction: 0x003f36f0 │ │ │ │ - subeq r7, sp, ip, ror r6 │ │ │ │ - eorseq r8, pc, ip, ror #30 │ │ │ │ + eorseq r3, pc, r4, ror r7 @ │ │ │ │ + mlaseq pc, r0, r7, r3 @ │ │ │ │ + subeq r7, sp, ip, lsl r7 │ │ │ │ + eorseq r9, pc, ip │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ ldrsbeq r4, [r3], #-68 @ 0xffffffbc │ │ │ │ andeq r2, r0, r4, lsr #3 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq r3, r2, r8, lsr #10 │ │ │ │ - eorseq r8, pc, ip, lsr sp @ │ │ │ │ - strdeq r3, [r2], #-68 @ 0xffffffbc │ │ │ │ - eorseq r8, pc, r0, ror sp @ │ │ │ │ + subeq r3, r2, r8, asr #11 │ │ │ │ + @ instruction: 0x003f8ddc │ │ │ │ + @ instruction: 0x00423594 │ │ │ │ + eorseq r8, pc, r0, lsl lr @ │ │ │ │ mov ip, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov lr, #102400 @ 0x19000 │ │ │ │ sub ip, sp, ip │ │ │ │ sub lr, ip, lr │ │ │ │ sub ip, ip, #4096 @ 0x1000 │ │ │ │ str r0, [ip] │ │ │ │ @@ -133911,15 +133911,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 1f85a0 │ │ │ │ ldr r5, [pc, #1400] @ 1f8b58 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ ldrb r3, [r4, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne 1f8f58 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #1364] @ 1f8b5c │ │ │ │ ldr r3, [pc, #1364] @ 1f8b60 │ │ │ │ ldr ip, [r0] │ │ │ │ @@ -133943,15 +133943,15 @@ │ │ │ │ ldrb r3, [r0, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 1f872c │ │ │ │ ldr r1, [pc, #1284] @ 1f8b68 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #1260] @ 1f8b6c │ │ │ │ mov r2, #74 @ 0x4a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ blx r3 │ │ │ │ @@ -133966,17 +133966,17 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r2, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r0, r9 │ │ │ │ str r5, [r6, #12] │ │ │ │ str r5, [r6, #8] │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5a089c │ │ │ │ + bl 5a093c │ │ │ │ mov r0, r6 │ │ │ │ bl 1753dc │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #1164] @ 1f8b74 │ │ │ │ ldr r3, [pc, #1104] @ 1f8b3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #102400 @ 0x19000 │ │ │ │ @@ -133992,34 +133992,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 5c625c │ │ │ │ + bl 5c62fc │ │ │ │ cmp r0, #0 │ │ │ │ bne 1f8d34 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r7, [pc, #1064] @ 1f8b78 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [pc, #1036] @ 1f8b7c │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr sl, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 5c6050 │ │ │ │ + bl 5c60f0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add ip, sl, #86016 @ 0x15000 │ │ │ │ mov r5, #0 │ │ │ │ add fp, sp, #81920 @ 0x14000 │ │ │ │ add fp, fp, #912 @ 0x390 │ │ │ │ str r5, [r3, #-824] @ 0xfffffcc8 │ │ │ │ str r5, [r3, #-820] @ 0xfffffccc │ │ │ │ @@ -134155,15 +134155,15 @@ │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -134172,15 +134172,15 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #396] @ 1f8b84 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1f88d8 │ │ │ │ mov r6, r3 │ │ │ │ b 1f85d8 │ │ │ │ ldr r1, [pc, #368] @ 1f8b88 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -134197,15 +134197,15 @@ │ │ │ │ bne 1f8e14 │ │ │ │ ldr r0, [pc, #312] @ 1f8b8c │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r6, [r4] │ │ │ │ ldr r1, [fp, #3712] @ 0xe80 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ cmp r6, r1 │ │ │ │ ldr r0, [r9] │ │ │ │ bcs 1f894c │ │ │ │ sub r1, r1, r6 │ │ │ │ @@ -134229,20 +134229,20 @@ │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ ldr r1, [pc, #188] @ 1f8b90 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ ldr r9, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r5, [sl] │ │ │ │ add r0, r3, #86016 @ 0x15000 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 5c628c │ │ │ │ + bl 5c632c │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ @@ -134255,47 +134255,47 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ subseq r4, r3, r4, asr #6 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ andeq r9, r1, r8, lsr r3 │ │ │ │ subseq r4, r3, ip, lsl #6 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - eorseq r8, pc, r8, lsr #26 │ │ │ │ - eorseq r8, pc, r8, lsl #26 │ │ │ │ + eorseq r8, pc, r8, asr #27 │ │ │ │ + eorseq r8, pc, r8, lsr #27 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - eorseq r8, pc, r0, asr #25 │ │ │ │ + eorseq r8, pc, r0, ror #26 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - eorseq r7, pc, r0, ror #4 │ │ │ │ - eorseq r7, pc, ip, lsr #4 │ │ │ │ - eorseq r8, pc, r0, lsr #24 │ │ │ │ - eorseq r8, pc, ip, ror #23 │ │ │ │ + eorseq r7, pc, r0, lsl #6 │ │ │ │ + eorseq r7, pc, ip, asr #5 │ │ │ │ + eorseq r8, pc, r0, asr #25 │ │ │ │ + eorseq r8, pc, ip, lsl #25 │ │ │ │ subseq r4, r3, r4, lsl #3 │ │ │ │ - eorseq r7, pc, r0, asr #2 │ │ │ │ - eorseq r8, pc, r8, asr fp @ │ │ │ │ + eorseq r7, pc, r0, ror #3 │ │ │ │ + @ instruction: 0x003f8bf8 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - eorseq r8, pc, r8, asr #20 │ │ │ │ + eorseq r8, pc, r8, ror #21 │ │ │ │ @ instruction: 0x000016b0 │ │ │ │ - eorseq r8, pc, r0, ror #17 │ │ │ │ - @ instruction: 0x003f6dbc │ │ │ │ - eorseq r6, pc, ip, ror ip @ │ │ │ │ - @ instruction: 0x003f6bb0 │ │ │ │ + eorseq r8, pc, r0, lsl #19 │ │ │ │ + eorseq r6, pc, ip, asr lr @ │ │ │ │ + eorseq r6, pc, ip, lsl sp @ │ │ │ │ + eorseq r6, pc, r0, asr ip @ │ │ │ │ andeq r1, r0, r8, lsl r7 │ │ │ │ - eorseq r8, pc, ip, lsl #11 │ │ │ │ - eorseq r8, pc, r4, ror #8 │ │ │ │ - eorseq r8, pc, r4, lsl #12 │ │ │ │ + eorseq r8, pc, ip, lsr #12 │ │ │ │ + eorseq r8, pc, r4, lsl #10 │ │ │ │ + eorseq r8, pc, r4, lsr #13 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r3, r0, r0, lsr #10 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r8, pc, r8, lsr #11 │ │ │ │ - eorseq r8, pc, r8, ror r4 @ │ │ │ │ - eorseq r8, pc, r4, lsr #11 │ │ │ │ - ldrdeq r6, [sp], #-156 @ 0xffffff64 │ │ │ │ - @ instruction: 0x003f82fc │ │ │ │ + eorseq r8, pc, r8, asr #12 │ │ │ │ + eorseq r8, pc, r8, lsl r5 @ │ │ │ │ + eorseq r8, pc, r4, asr #12 │ │ │ │ + subeq r6, sp, ip, ror sl │ │ │ │ + mlaseq pc, ip, r3, r8 @ │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r6, sl │ │ │ │ mov ip, r9 │ │ │ │ asr r5, r3, #8 │ │ │ │ ldr sl, [sp, #48] @ 0x30 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ @@ -134309,15 +134309,15 @@ │ │ │ │ ldr r8, [pc, #-124] @ 1f8b94 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ add r8, pc, r8 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ mov r1, r8 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ ldr r3, [fp, #3840] @ 0xf00 │ │ │ │ strb r5, [r3, sl] │ │ │ │ ldr r3, [fp, #3840] @ 0xf00 │ │ │ │ add r3, r3, sl │ │ │ │ strb r7, [r3, #1] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [r6] │ │ │ │ @@ -134333,46 +134333,46 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r5, r3, #86016 @ 0x15000 │ │ │ │ add r5, r5, #552 @ 0x228 │ │ │ │ beq 1f8cf0 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #728 @ 0x2d8 │ │ │ │ - bl 5c66c4 │ │ │ │ + bl 5c6764 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl 5c628c │ │ │ │ + bl 5c632c │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ ldr r1, [fp, #4036] @ 0xfc4 │ │ │ │ ldr r2, [fp, #3672] @ 0xe58 │ │ │ │ str r1, [r3, #772] @ 0x304 │ │ │ │ str r2, [r3, #408] @ 0x198 │ │ │ │ ldr r3, [r6] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 5bc138 │ │ │ │ + bl 5bc1d8 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #-324] @ 1f8b98 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ b 1f8670 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c6280 │ │ │ │ + bl 5c6320 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl 5c628c │ │ │ │ + bl 5c632c │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ @@ -134385,15 +134385,15 @@ │ │ │ │ ldr r1, [r6] │ │ │ │ add r0, r3, #84992 @ 0x14c00 │ │ │ │ add r1, r1, #86016 @ 0x15000 │ │ │ │ sub r3, r3, #832 @ 0x340 │ │ │ │ add r1, r1, #552 @ 0x228 │ │ │ │ add r0, r0, #744 @ 0x2e8 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 5c64b8 │ │ │ │ + bl 5c6558 │ │ │ │ b 1f8744 │ │ │ │ ldr r1, [pc, #-456] @ 1f8b9c │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 1f88b8 │ │ │ │ ldr r1, [pc, #-452] @ 1f8bb4 │ │ │ │ @@ -134413,15 +134413,15 @@ │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -134430,29 +134430,29 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-608] @ 1f8ba0 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 1f88b8 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r3, #848 @ 0x350 │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -134461,23 +134461,23 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-728] @ 1f8ba4 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1f8a68 │ │ │ │ ldr r0, [pc, #-748] @ 1f8ba8 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1f88d8 │ │ │ │ ldr r3, [pc, #-776] @ 1f8bac │ │ │ │ mov r5, r7 │ │ │ │ ldr ip, [r8, r3] │ │ │ │ str r7, [sp, #32] │ │ │ │ b 1f8bf8 │ │ │ │ ldr r3, [pc, #-792] @ 1f8bb0 │ │ │ │ @@ -134500,45 +134500,45 @@ │ │ │ │ sub r8, r3, #848 @ 0x350 │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ mov r0, r8 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r3, [r8, #8] │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-912] @ 1f8bbc │ │ │ │ str r6, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1f8c04 │ │ │ │ mvn r0, #0 │ │ │ │ b 1f86e0 │ │ │ │ ldr r0, [pc, #-936] @ 1f8bc0 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 1f88b8 │ │ │ │ ldr r0, [pc, #-968] @ 1f8bc4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1f8c04 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-996] @ 1f8bc8 │ │ │ │ ldr r0, [pc, #-996] @ 1f8bcc │ │ │ │ ldr r2, [pc, #-996] @ 1f8bd0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -134546,26 +134546,26 @@ │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl 5a18f4 │ │ │ │ + bl 5a1994 │ │ │ │ mov r0, r4 │ │ │ │ bl 1f84e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1f8fdc │ │ │ │ ldr r5, [pc, #48] @ 1f9024 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 5a07f0 │ │ │ │ + bl 5a0890 │ │ │ │ ldr r0, [r5] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl 59fd94 │ │ │ │ + bl 59fe34 │ │ │ │ mov r0, r4 │ │ │ │ bl 1753dc │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -134603,15 +134603,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -134625,18 +134625,18 @@ │ │ │ │ mov r2, #86 @ 0x56 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ subseq r3, r3, ip, lsl r8 │ │ │ │ subseq ip, sp, r4, ror #8 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - eorseq r8, pc, r4, lsl r2 @ │ │ │ │ - subeq r6, sp, ip, lsr #17 │ │ │ │ - @ instruction: 0x003f81bc │ │ │ │ - eorseq r6, pc, r4, asr #2 │ │ │ │ + @ instruction: 0x003f82b4 │ │ │ │ + subeq r6, sp, ip, asr #18 │ │ │ │ + eorseq r8, pc, ip, asr r2 @ │ │ │ │ + eorseq r6, pc, r4, ror #3 │ │ │ │ │ │ │ │ 001f911c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -134688,15 +134688,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r2] │ │ │ │ str r4, [r3, #4]! │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r3, [r4, #20] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ ldr r2, [pc, #280] @ 1f9324 │ │ │ │ ldr r3, [pc, #244] @ 1f9304 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -134729,52 +134729,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 1f9334 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1f9188 │ │ │ │ ldr r0, [pc, #88] @ 1f9338 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ stmib sp, {r7, sl} │ │ │ │ str r8, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1f9188 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r3, r3, r0, lsr r7 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrsheq r3, [r3], #-108 @ 0xffffff94 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq ip, sp, r4, asr #6 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - eorseq r8, pc, r4, ror #1 │ │ │ │ - eorseq r8, pc, r8, asr #1 │ │ │ │ + eorseq r8, pc, r4, lsl #3 │ │ │ │ + eorseq r8, pc, r8, ror #2 │ │ │ │ subseq ip, sp, ip, ror #5 │ │ │ │ subseq r3, r3, r0, ror #12 │ │ │ │ andeq r2, r0, r0, lsr #3 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - mlaseq pc, ip, r2, r8 @ │ │ │ │ - @ instruction: 0x003f82dc │ │ │ │ + eorseq r8, pc, ip, lsr r3 @ │ │ │ │ + eorseq r8, pc, ip, ror r3 @ │ │ │ │ │ │ │ │ 001f933c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #152] @ 1f93ec │ │ │ │ @@ -134800,33 +134800,33 @@ │ │ │ │ beq 1f93c0 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ add r2, r4, #8 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 5a089c │ │ │ │ + bl 5a093c │ │ │ │ b 1f93c8 │ │ │ │ mov r0, r4 │ │ │ │ bl 1753dc │ │ │ │ ldr r3, [pc, #44] @ 1f93fc │ │ │ │ ldr r1, [pc, #44] @ 1f9400 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - b 5a0230 │ │ │ │ + b 5a02d0 │ │ │ │ subseq r3, r3, r4, lsl r5 │ │ │ │ subseq ip, sp, r8, ror r1 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - eorseq r7, pc, r4, lsr #30 │ │ │ │ + eorseq r7, pc, r4, asr #31 │ │ │ │ subseq ip, sp, r4, lsl #2 │ │ │ │ - eorseq r7, pc, r4, asr #29 │ │ │ │ + eorseq r7, pc, r4, ror #30 │ │ │ │ │ │ │ │ 001f9404 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #296] @ 1f9544 │ │ │ │ @@ -134849,20 +134849,20 @@ │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r8, r5 │ │ │ │ addeq r8, r8, #552 @ 0x228 │ │ │ │ beq 1f9480 │ │ │ │ add r8, r5, #552 @ 0x228 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5c625c │ │ │ │ + bl 5c62fc │ │ │ │ cmp r0, #0 │ │ │ │ bne 1f94fc │ │ │ │ add r1, r5, #728 @ 0x2d8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5c66c4 │ │ │ │ + bl 5c6764 │ │ │ │ ldr r3, [r5, #420] @ 0x1a4 │ │ │ │ cmp r3, #2 │ │ │ │ ldreq r3, [r5, #560] @ 0x230 │ │ │ │ streq r3, [r5, #544] @ 0x220 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #420] @ 0x1a4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ @@ -134871,49 +134871,49 @@ │ │ │ │ ldrb r3, [r5, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 1f94e0 │ │ │ │ ldr r1, [pc, #140] @ 1f9550 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1e2678 │ │ │ │ ldr r1, [pc, #108] @ 1f9554 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 5a0230 │ │ │ │ + b 5a02d0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 1f953c │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1f9480 │ │ │ │ ldr r2, [pc, #60] @ 1f9558 │ │ │ │ mov r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 3bfba0 │ │ │ │ + bl 3bfc40 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 1f9480 │ │ │ │ bl 1756e8 │ │ │ │ b 1f9508 │ │ │ │ subseq r3, r3, r0, asr r4 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - eorseq r6, pc, r4, asr r4 @ │ │ │ │ - eorseq r6, pc, ip, asr #7 │ │ │ │ - eorseq r6, pc, r8, lsr #7 │ │ │ │ + @ instruction: 0x003f64f4 │ │ │ │ + eorseq r6, pc, ip, ror #8 │ │ │ │ + eorseq r6, pc, r8, asr #8 │ │ │ │ andeq r2, r0, ip, lsr #2 │ │ │ │ │ │ │ │ 001f955c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -134963,26 +134963,26 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 1f95dc │ │ │ │ ldr r1, [pc, #52] @ 1f9660 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 1f9404 │ │ │ │ ldrsheq r3, [r3], #-36 @ 0xffffffdc │ │ │ │ subseq fp, sp, r8, asr pc │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - eorseq r7, pc, r8, lsl #26 │ │ │ │ + eorseq r7, pc, r8, lsr #27 │ │ │ │ subseq fp, sp, r8, lsl pc │ │ │ │ - eorseq r7, pc, r0, ror #25 │ │ │ │ + eorseq r7, pc, r0, lsl #27 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - eorseq r7, pc, r4, ror ip @ │ │ │ │ + eorseq r7, pc, r4, lsl sp @ │ │ │ │ │ │ │ │ 001f9664 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #152] @ 1f9714 │ │ │ │ @@ -134997,41 +134997,41 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #104 @ 0x68 │ │ │ │ bl 175100 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5a06e8 │ │ │ │ + bl 5a0788 │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ - bl 59fd3c │ │ │ │ + bl 59fddc │ │ │ │ ldr r2, [pc, #80] @ 1f9718 │ │ │ │ ldr r1, [pc, #80] @ 1f971c │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r3, #92]! @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ mov r3, r4 │ │ │ │ - bl 5a14d4 │ │ │ │ + bl 5a1574 │ │ │ │ str r4, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ subseq fp, sp, r8, asr lr │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - eorseq r7, pc, r8, lsr #30 │ │ │ │ + eorseq r7, pc, r8, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r1, #24] │ │ │ │ ldr r2, [pc, #588] @ 1f9988 │ │ │ │ mov r6, r0 │ │ │ │ @@ -135131,15 +135131,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e1d44 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e2678 │ │ │ │ mov r0, r5 │ │ │ │ bl 1753dc │ │ │ │ ldr r2, [pc, #184] @ 1f99a0 │ │ │ │ ldr r3, [pc, #160] @ 1f998c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -135181,17 +135181,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ b 1f9804 │ │ │ │ subseq r3, r3, r8, lsr #2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrsheq r3, [r3], #-0 │ │ │ │ - eorseq r7, pc, r0, lsl #14 │ │ │ │ + eorseq r7, pc, r0, lsr #15 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - eorseq r6, pc, r4, asr #32 │ │ │ │ + eorseq r6, pc, r4, ror #1 │ │ │ │ subseq r2, r3, r4, lsl #31 │ │ │ │ subseq r2, r3, r8, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #180] @ 1f9a74 │ │ │ │ @@ -135233,22 +135233,22 @@ │ │ │ │ ldr r1, [r7, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1ec8 │ │ │ │ ldr r1, [pc, #36] @ 1f9a80 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1e2678 │ │ │ │ subseq r2, r3, ip, lsr #29 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - eorseq r5, pc, r8, lsr #29 │ │ │ │ - eorseq r5, pc, r4, lsr lr @ │ │ │ │ + eorseq r5, pc, r8, asr #30 │ │ │ │ + @ instruction: 0x003f5ed4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #132] @ 1f9b20 │ │ │ │ ldr r3, [pc, #132] @ 1f9b24 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -135579,15 +135579,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bl 1c824c │ │ │ │ b 1f9e58 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r2, r3, ip, asr #23 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r2, r3, r0, asr #22 │ │ │ │ - eorseq r7, pc, r8, asr #2 │ │ │ │ + eorseq r7, pc, r8, ror #3 │ │ │ │ ldrsheq r2, [r3], #-156 @ 0xffffff64 │ │ │ │ subseq r2, r3, r4, ror r9 │ │ │ │ subseq r2, r3, ip, lsl r9 │ │ │ │ │ │ │ │ 001f9fd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -135683,15 +135683,15 @@ │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r2, r3, ip, lsl r8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrsheq r2, [r3], #-112 @ 0xffffff90 │ │ │ │ blne 1fa154 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ - strheq r7, [r3], #-36 @ 0xffffffdc │ │ │ │ + subeq r7, r3, r4, asr r3 │ │ │ │ subseq r2, r3, r8, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldrb r2, [r5, #504] @ 0x1f8 │ │ │ │ @@ -135764,40 +135764,40 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 1fa2f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fa224 │ │ │ │ ldr r0, [pc, #56] @ 1fa2fc │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fa224 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r2, r3, r8, ror #13 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrsbeq r2, [r3], #-104 @ 0xffffff98 │ │ │ │ ldrheq r2, [r3], #-100 @ 0xffffff9c │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r1, r0, r8, asr ip │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r7, pc, r0, ror #6 │ │ │ │ - mlaseq pc, r8, r3, r7 @ │ │ │ │ + eorseq r7, pc, r0, lsl #8 │ │ │ │ + eorseq r7, pc, r8, lsr r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r2 │ │ │ │ @@ -135896,29 +135896,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 1fa5c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fa368 │ │ │ │ ldr r0, [pc, #244] @ 1fa5cc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fa368 │ │ │ │ ldr r3, [pc, #224] @ 1fa5d0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1fa438 │ │ │ │ ldr r3, [pc, #188] @ 1fa5c0 │ │ │ │ @@ -135935,54 +135935,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #132] @ 1fa5d4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 1fa5d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fa438 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 1fa5dc │ │ │ │ ldr r0, [pc, #84] @ 1fa5e0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fa438 │ │ │ │ subseq r2, r3, r0, asr #10 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r2, r3, ip, lsl r5 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r1, r0, ip, ror #4 │ │ │ │ subseq r2, r3, r8, lsr #9 │ │ │ │ andeq r1, r0, ip, lsr #4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003f71d8 │ │ │ │ - eorseq r7, pc, r4, lsl r2 @ │ │ │ │ + eorseq r7, pc, r8, ror r2 @ │ │ │ │ + @ instruction: 0x003f72b4 │ │ │ │ andeq r3, r0, ip, asr #13 │ │ │ │ - eorseq r7, pc, r0, ror #3 │ │ │ │ - ldrsbeq r6, [pc], -r8 @ │ │ │ │ - eorseq r7, pc, r8, lsr #3 │ │ │ │ - eorseq r6, pc, r4, lsr #2 │ │ │ │ + eorseq r7, pc, r0, lsl #5 │ │ │ │ + eorseq r6, pc, r8, ror r1 @ │ │ │ │ + eorseq r7, pc, r8, asr #4 │ │ │ │ + eorseq r6, pc, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #592] @ 1fa84c │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -136058,28 +136058,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr ip, [pc, #308] @ 1fa870 │ │ │ │ ldr r3, [pc, #308] @ 1fa874 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 1fa878 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fa6ac │ │ │ │ ldr r3, [pc, #240] @ 1fa864 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1fa6ac │ │ │ │ ldr r3, [pc, #224] @ 1fa868 │ │ │ │ @@ -136097,15 +136097,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr ip, [pc, #164] @ 1fa87c │ │ │ │ ldr r3, [pc, #164] @ 1fa880 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 1fa884 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -136116,48 +136116,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 1fa890 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fa6ac │ │ │ │ ldr r0, [pc, #108] @ 1fa894 │ │ │ │ ldr r3, [pc, #108] @ 1fa898 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #100] @ 1fa89c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fa6ac │ │ │ │ subseq r2, r3, r4, ror #4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r2, r3, r0, asr #4 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ subseq r2, r3, ip, lsl #4 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r3, r0, ip, asr #13 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq r1, r3, r8, lsl #13 │ │ │ │ - eorseq r7, pc, r8 │ │ │ │ - @ instruction: 0x003f5efc │ │ │ │ - subeq r1, r3, ip, ror #11 │ │ │ │ - eorseq r6, pc, r4, lsl #31 │ │ │ │ - eorseq r5, pc, r0, ror #28 │ │ │ │ - subeq r1, r3, r8, asr #11 │ │ │ │ - eorseq r6, pc, r0, asr #30 │ │ │ │ - eorseq r5, pc, r4, lsr #29 │ │ │ │ - @ instruction: 0x0043159c │ │ │ │ - eorseq r6, pc, ip, lsr #30 │ │ │ │ - eorseq r5, pc, r8, ror lr @ │ │ │ │ + subeq r1, r3, r8, lsr #14 │ │ │ │ + eorseq r7, pc, r8, lsr #1 │ │ │ │ + mlaseq pc, ip, pc, r5 @ │ │ │ │ + subeq r1, r3, ip, lsl #13 │ │ │ │ + eorseq r7, pc, r4, lsr #32 │ │ │ │ + eorseq r5, pc, r0, lsl #30 │ │ │ │ + subeq r1, r3, r8, ror #12 │ │ │ │ + eorseq r6, pc, r0, ror #31 │ │ │ │ + eorseq r5, pc, r4, asr #30 │ │ │ │ + subeq r1, r3, ip, lsr r6 │ │ │ │ + eorseq r6, pc, ip, asr #31 │ │ │ │ + eorseq r5, pc, r8, lsl pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r7, r0, #86016 @ 0x15000 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1404] @ 1fae3c │ │ │ │ @@ -136193,15 +136193,15 @@ │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq 1fa970 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 3d5ef4 │ │ │ │ + bl 3d5f94 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 1fab6c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1faaf0 │ │ │ │ @@ -136241,23 +136241,23 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1072] @ 1fae5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r5, [r7, #528] @ 0x210 │ │ │ │ bne 1fa944 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -136281,24 +136281,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 1fae64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fa970 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ bne 1fa944 │ │ │ │ b 1faa54 │ │ │ │ @@ -136319,46 +136319,46 @@ │ │ │ │ beq 1fabb0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #772] @ 1fae68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fa96c │ │ │ │ mov r0, r1 │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl 5a7d80 │ │ │ │ + bl 5a7e20 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 1fad34 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ mvn r4, #0 │ │ │ │ b 1fa970 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #712] @ 1fae6c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1faa30 │ │ │ │ ldr r0, [pc, #696] @ 1fae70 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fa96c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ bl 17603c │ │ │ │ ldr r3, [pc, #616] @ 1fae48 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -136384,33 +136384,33 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #548] @ 1fae78 │ │ │ │ str r7, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 1fae7c │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fab90 │ │ │ │ ldr r0, [pc, #504] @ 1fae80 │ │ │ │ mov r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fa970 │ │ │ │ ldr r3, [pc, #424] @ 1fae48 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1fab90 │ │ │ │ ldr r3, [pc, #448] @ 1fae74 │ │ │ │ @@ -136433,15 +136433,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr ip, [pc, #364] @ 1fae84 │ │ │ │ ldr r3, [pc, #364] @ 1fae88 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 1fae8c │ │ │ │ @@ -136465,88 +136465,88 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #248] @ 1fae90 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 1fae94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fab88 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #200] @ 1fae98 │ │ │ │ ldr r0, [pc, #200] @ 1fae9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fab88 │ │ │ │ ldr r3, [pc, #172] @ 1faea0 │ │ │ │ ldr r0, [pc, #172] @ 1faea4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fab90 │ │ │ │ ldr ip, [pc, #144] @ 1faea8 │ │ │ │ ldr r3, [pc, #144] @ 1faeac │ │ │ │ ldr r0, [pc, #144] @ 1faeb0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fab90 │ │ │ │ subseq r1, r3, ip, lsr #31 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r1, r3, r4, ror pc │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ ldrsheq r1, [r3], #-228 @ 0xffffff1c │ │ │ │ andeq r2, r0, r4, ror r9 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r6, pc, r4, lsl #27 │ │ │ │ + eorseq r6, pc, r4, lsr #28 │ │ │ │ andeq r1, r0, ip, ror #2 │ │ │ │ + eorseq r6, pc, r4, lsl lr @ │ │ │ │ + eorseq r6, pc, r0, lsl #27 │ │ │ │ + @ instruction: 0x003f6cf8 │ │ │ │ eorseq r6, pc, r4, ror sp @ │ │ │ │ - eorseq r6, pc, r0, ror #25 │ │ │ │ - eorseq r6, pc, r8, asr ip @ │ │ │ │ - @ instruction: 0x003f6cd4 │ │ │ │ andeq r3, r0, ip, asr #13 │ │ │ │ - eorseq r6, pc, r4, lsr #22 │ │ │ │ - eorseq r5, pc, r8, ror #19 │ │ │ │ - eorseq r6, pc, r4, lsl #24 │ │ │ │ - subeq r1, r3, ip, lsr #1 │ │ │ │ - eorseq r6, pc, r8, ror sl @ │ │ │ │ - eorseq r5, pc, ip, lsl r9 @ │ │ │ │ - eorseq r6, pc, r4, lsr fp @ │ │ │ │ - mlaseq pc, r0, r8, r5 @ │ │ │ │ - @ instruction: 0x003f6afc │ │ │ │ - eorseq r5, pc, r4, ror #17 │ │ │ │ - eorseq r6, pc, r4, lsl #19 │ │ │ │ - eorseq r5, pc, r0, asr #17 │ │ │ │ - subeq r0, r3, r8, lsr #31 │ │ │ │ - eorseq r6, pc, r4, ror r9 @ │ │ │ │ - mlaseq pc, r4, r8, r5 @ │ │ │ │ + eorseq r6, pc, r4, asr #23 │ │ │ │ + eorseq r5, pc, r8, lsl #21 │ │ │ │ + eorseq r6, pc, r4, lsr #25 │ │ │ │ + subeq r1, r3, ip, asr #2 │ │ │ │ + eorseq r6, pc, r8, lsl fp @ │ │ │ │ + @ instruction: 0x003f59bc │ │ │ │ + @ instruction: 0x003f6bd4 │ │ │ │ + eorseq r5, pc, r0, lsr r9 @ │ │ │ │ + mlaseq pc, ip, fp, r6 @ │ │ │ │ + eorseq r5, pc, r4, lsl #19 │ │ │ │ + eorseq r6, pc, r4, lsr #20 │ │ │ │ + eorseq r5, pc, r0, ror #18 │ │ │ │ + subeq r1, r3, r8, asr #32 │ │ │ │ + eorseq r6, pc, r4, lsl sl @ │ │ │ │ + eorseq r5, pc, r4, lsr r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ subs r8, r2, #0 │ │ │ │ ldr r2, [pc, #1716] @ 1fb584 │ │ │ │ ldr r3, [pc, #1716] @ 1fb588 │ │ │ │ @@ -136673,26 +136673,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1200] @ 1fb5a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1faf54 │ │ │ │ ldr r3, [pc, #1188] @ 1fb5ac │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1fafe0 │ │ │ │ ldr r3, [pc, #1156] @ 1fb5a0 │ │ │ │ @@ -136709,23 +136709,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 1fb5b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fafe0 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1fb228 │ │ │ │ ldr r3, [pc, #1052] @ 1fb5b4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -136746,28 +136746,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr ip, [pc, #956] @ 1fb5b8 │ │ │ │ ldr r3, [pc, #956] @ 1fb5bc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 1fb5c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1ec8 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1ec8 │ │ │ │ ldr r1, [pc, #892] @ 1fb5c4 │ │ │ │ @@ -136785,21 +136785,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 1fb5c8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1faf54 │ │ │ │ ldr r0, [pc, #816] @ 1fb5cc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fafe0 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 175730 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -136833,29 +136833,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #632] @ 1fb5d0 │ │ │ │ ldr r2, [pc, #632] @ 1fb5d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 1fb5d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fb2c8 │ │ │ │ ldr r3, [pc, #508] @ 1fb590 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, ip │ │ │ │ bne 1fb43c │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -136878,27 +136878,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #464] @ 1fb5dc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 1fb5e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fb2c8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #368] @ 1fb5b4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1fb3a0 │ │ │ │ @@ -136917,110 +136917,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #316] @ 1fb5e4 │ │ │ │ ldr r2, [pc, #316] @ 1fb5e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 1fb5ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fb2c8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 1fb5f0 │ │ │ │ ldr r0, [pc, #264] @ 1fb5f4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fb2c8 │ │ │ │ ldr r0, [pc, #240] @ 1fb5f8 │ │ │ │ ldr r3, [pc, #240] @ 1fb5fc │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 1fb600 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fb228 │ │ │ │ ldr r1, [pc, #208] @ 1fb604 │ │ │ │ ldr r3, [pc, #208] @ 1fb608 │ │ │ │ ldr r0, [pc, #208] @ 1fb60c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fb2c8 │ │ │ │ ldr r1, [pc, #176] @ 1fb610 │ │ │ │ ldr r3, [pc, #176] @ 1fb614 │ │ │ │ ldr r0, [pc, #176] @ 1fb618 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fb2c8 │ │ │ │ @ instruction: 0x0053199c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r1, r3, ip, ror r9 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r1, r3, ip, ror #16 │ │ │ │ andeq r0, r0, ip, asr pc │ │ │ │ andeq r3, r0, ip, lsl r0 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r6, pc, r8, lsr #16 │ │ │ │ + eorseq r6, pc, r8, asr #17 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - eorseq r5, pc, r0, lsl #12 │ │ │ │ + eorseq r5, pc, r0, lsr #13 │ │ │ │ andeq r3, r0, ip, asr #13 │ │ │ │ - subeq r0, r3, r8, asr #23 │ │ │ │ - eorseq r6, pc, r8, asr #16 │ │ │ │ - eorseq r5, pc, r8, lsr #8 │ │ │ │ - eorseq r6, pc, r4, lsl r8 @ │ │ │ │ - eorseq r6, pc, r4, lsr #14 │ │ │ │ - eorseq r5, pc, r4, lsr #10 │ │ │ │ - subeq r0, r3, ip, ror #20 │ │ │ │ - @ instruction: 0x003f66d8 │ │ │ │ - eorseq r5, pc, r8, asr #5 │ │ │ │ - eorseq r6, pc, r0, lsl r6 @ │ │ │ │ - eorseq r5, pc, ip, lsl r2 @ │ │ │ │ - eorseq r6, pc, r8, lsr r4 @ │ │ │ │ - eorseq r6, pc, r4, asr r4 @ │ │ │ │ - eorseq r5, pc, r8, ror r1 @ │ │ │ │ - eorseq r6, pc, r4, lsr r5 @ │ │ │ │ - eorseq r5, pc, r8, asr #3 │ │ │ │ - strheq r0, [r3], #-140 @ 0xffffff74 │ │ │ │ - eorseq r6, pc, r4, lsr r5 @ │ │ │ │ - mlaseq pc, r8, r1, r5 @ │ │ │ │ - subeq r0, r3, ip, lsl #17 │ │ │ │ + subeq r0, r3, r8, ror #24 │ │ │ │ + eorseq r6, pc, r8, ror #17 │ │ │ │ + eorseq r5, pc, r8, asr #9 │ │ │ │ + @ instruction: 0x003f68b4 │ │ │ │ + eorseq r6, pc, r4, asr #15 │ │ │ │ + eorseq r5, pc, r4, asr #11 │ │ │ │ + subeq r0, r3, ip, lsl #22 │ │ │ │ + eorseq r6, pc, r8, ror r7 @ │ │ │ │ + eorseq r5, pc, r8, ror #6 │ │ │ │ + @ instruction: 0x003f66b0 │ │ │ │ + @ instruction: 0x003f52bc │ │ │ │ + @ instruction: 0x003f64d8 │ │ │ │ @ instruction: 0x003f64f4 │ │ │ │ - eorseq r5, pc, r0, ror r1 @ │ │ │ │ - eorseq r6, pc, ip, ror r3 @ │ │ │ │ - mlaseq pc, r4, r3, r6 @ │ │ │ │ - eorseq r5, pc, r4, asr #2 │ │ │ │ + eorseq r5, pc, r8, lsl r2 @ │ │ │ │ + @ instruction: 0x003f65d4 │ │ │ │ + eorseq r5, pc, r8, ror #4 │ │ │ │ + subeq r0, r3, ip, asr r9 │ │ │ │ + @ instruction: 0x003f65d4 │ │ │ │ + eorseq r5, pc, r8, lsr r2 @ │ │ │ │ + subeq r0, r3, ip, lsr #18 │ │ │ │ + mlaseq pc, r4, r5, r6 @ │ │ │ │ + eorseq r5, pc, r0, lsl r2 @ │ │ │ │ + eorseq r6, pc, ip, lsl r4 @ │ │ │ │ + eorseq r6, pc, r4, lsr r4 @ │ │ │ │ + eorseq r5, pc, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 1fb7f8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -137105,57 +137105,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr ip, [pc, #136] @ 1fb820 │ │ │ │ ldr r3, [pc, #136] @ 1fb824 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 1fb828 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fb71c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 1fb82c │ │ │ │ ldr r3, [pc, #88] @ 1fb830 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 1fb834 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fb71c │ │ │ │ subseq r1, r3, ip, lsr #4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r1, r3, r8, lsl #4 │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ ldrsbeq r1, [r3], #-20 @ 0xffffffec │ │ │ │ @ instruction: 0x00531194 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r3, r0, ip, asr #13 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq r0, r3, ip, lsr #12 │ │ │ │ - @ instruction: 0x003f62d8 │ │ │ │ - eorseq r4, pc, ip, lsl #29 │ │ │ │ - strdeq r0, [r3], #-80 @ 0xffffffb0 │ │ │ │ - mlaseq pc, r4, r2, r6 @ │ │ │ │ - eorseq r4, pc, ip, asr #29 │ │ │ │ + subeq r0, r3, ip, asr #13 │ │ │ │ + eorseq r6, pc, r8, ror r3 @ │ │ │ │ + eorseq r4, pc, ip, lsr #30 │ │ │ │ + @ instruction: 0x00430690 │ │ │ │ + eorseq r6, pc, r4, lsr r3 @ │ │ │ │ + eorseq r4, pc, ip, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1720] @ 1fbf0c │ │ │ │ subs r8, r2, #0 │ │ │ │ @@ -137284,26 +137284,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1196] @ 1fbf30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fb8d0 │ │ │ │ ldr r3, [pc, #1184] @ 1fbf34 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1fb95c │ │ │ │ ldr r3, [pc, #1152] @ 1fbf28 │ │ │ │ @@ -137320,22 +137320,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 1fbf38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fb95c │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1fbbb0 │ │ │ │ ldr r3, [pc, #1052] @ 1fbf3c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -137356,28 +137356,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr ip, [pc, #956] @ 1fbf40 │ │ │ │ ldr r3, [pc, #956] @ 1fbf44 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 1fbf48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1ec8 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1ec8 │ │ │ │ ldr r1, [pc, #892] @ 1fbf4c │ │ │ │ @@ -137395,21 +137395,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 1fbf50 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fb8d0 │ │ │ │ ldr r0, [pc, #816] @ 1fbf54 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fb95c │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 175730 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -137443,29 +137443,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #632] @ 1fbf58 │ │ │ │ ldr r2, [pc, #632] @ 1fbf5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 1fbf60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fbc50 │ │ │ │ ldr r2, [pc, #508] @ 1fbf18 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ bne 1fbdc4 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -137488,27 +137488,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #464] @ 1fbf64 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 1fbf68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fbc50 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #368] @ 1fbf3c │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 1fbd28 │ │ │ │ @@ -137527,110 +137527,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #316] @ 1fbf6c │ │ │ │ ldr r2, [pc, #316] @ 1fbf70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 1fbf74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fbc50 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 1fbf78 │ │ │ │ ldr r0, [pc, #264] @ 1fbf7c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fbc50 │ │ │ │ ldr r0, [pc, #240] @ 1fbf80 │ │ │ │ ldr r3, [pc, #240] @ 1fbf84 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 1fbf88 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fbbb0 │ │ │ │ ldr r1, [pc, #208] @ 1fbf8c │ │ │ │ ldr r3, [pc, #208] @ 1fbf90 │ │ │ │ ldr r0, [pc, #208] @ 1fbf94 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fbc50 │ │ │ │ ldr r1, [pc, #176] @ 1fbf98 │ │ │ │ ldr r3, [pc, #176] @ 1fbf9c │ │ │ │ ldr r0, [pc, #176] @ 1fbfa0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fbc50 │ │ │ │ subseq r1, r3, r4, lsl r0 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrsheq r0, [r3], #-244 @ 0xffffff0c │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r0, r3, r0, ror #29 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r6, pc, r0, lsl r0 @ │ │ │ │ + ldrheq r6, [pc], -r0 @ │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - eorseq r4, pc, r8, ror ip @ │ │ │ │ + eorseq r4, pc, r8, lsl sp @ │ │ │ │ andeq r3, r0, ip, asr #13 │ │ │ │ - subeq r0, r3, r0, asr #4 │ │ │ │ - eorseq r5, pc, r0, asr #29 │ │ │ │ - eorseq r4, pc, r0, lsr #21 │ │ │ │ - eorseq r5, pc, ip, lsl #29 │ │ │ │ - eorseq r5, pc, ip, lsl #30 │ │ │ │ - mlaseq pc, ip, fp, r4 @ │ │ │ │ - subeq r0, r3, r4, ror #1 │ │ │ │ - eorseq r5, pc, r0, asr sp @ │ │ │ │ - eorseq r4, pc, r0, asr #18 │ │ │ │ - @ instruction: 0x003f5df8 │ │ │ │ - mlaseq pc, r4, r8, r4 @ │ │ │ │ - @ instruction: 0x003f5ab0 │ │ │ │ - eorseq r5, pc, ip, asr #21 │ │ │ │ - @ instruction: 0x003f47f0 │ │ │ │ - eorseq r5, pc, ip, lsl sp @ │ │ │ │ - eorseq r4, pc, r0, asr #16 │ │ │ │ - subeq pc, r2, r4, lsr pc @ │ │ │ │ - eorseq r5, pc, ip, lsr #23 │ │ │ │ - eorseq r4, pc, r0, lsl r8 @ │ │ │ │ - subeq pc, r2, r4, lsl #30 │ │ │ │ + subeq r0, r3, r0, ror #5 │ │ │ │ + eorseq r5, pc, r0, ror #30 │ │ │ │ + eorseq r4, pc, r0, asr #22 │ │ │ │ + eorseq r5, pc, ip, lsr #30 │ │ │ │ + eorseq r5, pc, ip, lsr #31 │ │ │ │ + eorseq r4, pc, ip, lsr ip @ │ │ │ │ + subeq r0, r3, r4, lsl #3 │ │ │ │ + @ instruction: 0x003f5df0 │ │ │ │ + eorseq r4, pc, r0, ror #19 │ │ │ │ + mlaseq pc, r8, lr, r5 @ │ │ │ │ + eorseq r4, pc, r4, lsr r9 @ │ │ │ │ + eorseq r5, pc, r0, asr fp @ │ │ │ │ eorseq r5, pc, ip, ror #22 │ │ │ │ - eorseq r4, pc, r8, ror #15 │ │ │ │ - @ instruction: 0x003f59f4 │ │ │ │ - eorseq r5, pc, ip, lsl #20 │ │ │ │ - @ instruction: 0x003f47bc │ │ │ │ + mlaseq pc, r0, r8, r4 @ │ │ │ │ + @ instruction: 0x003f5dbc │ │ │ │ + eorseq r4, pc, r0, ror #17 │ │ │ │ + ldrdeq pc, [r2], #-244 @ 0xffffff0c │ │ │ │ + eorseq r5, pc, ip, asr #24 │ │ │ │ + @ instruction: 0x003f48b0 │ │ │ │ + subeq pc, r2, r4, lsr #31 │ │ │ │ + eorseq r5, pc, ip, lsl #24 │ │ │ │ + eorseq r4, pc, r8, lsl #17 │ │ │ │ + mlaseq pc, r4, sl, r5 @ │ │ │ │ + eorseq r5, pc, ip, lsr #21 │ │ │ │ + eorseq r4, pc, ip, asr r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 1fc180 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -137715,57 +137715,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr ip, [pc, #136] @ 1fc1a8 │ │ │ │ ldr r3, [pc, #136] @ 1fc1ac │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 1fc1b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fc0a4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 1fc1b4 │ │ │ │ ldr r3, [pc, #88] @ 1fc1b8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 1fc1bc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fc0a4 │ │ │ │ subseq r0, r3, r4, lsr #17 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r0, r3, r0, lsl #17 │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ subseq r0, r3, ip, asr #16 │ │ │ │ subseq r0, r3, ip, lsl #16 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r3, r0, ip, asr #13 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subeq pc, r2, r4, lsr #25 │ │ │ │ - eorseq r5, pc, r0, lsl #21 │ │ │ │ - eorseq r4, pc, r4, lsl #10 │ │ │ │ - subeq pc, r2, r8, ror #24 │ │ │ │ - eorseq r5, pc, ip, lsr sl @ │ │ │ │ - eorseq r4, pc, r4, asr #10 │ │ │ │ + subeq pc, r2, r4, asr #26 │ │ │ │ + eorseq r5, pc, r0, lsr #22 │ │ │ │ + eorseq r4, pc, r4, lsr #11 │ │ │ │ + subeq pc, r2, r8, lsl #26 │ │ │ │ + @ instruction: 0x003f5adc │ │ │ │ + eorseq r4, pc, r4, ror #11 │ │ │ │ │ │ │ │ 001fc1c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #140] @ 1fc264 │ │ │ │ @@ -137793,26 +137793,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - eorseq r5, pc, r0, ror #19 │ │ │ │ - @ instruction: 0x003f59b0 │ │ │ │ - subeq r3, sp, r4, lsl #15 │ │ │ │ - mlaseq pc, r0, r9, r5 @ │ │ │ │ + eorseq r5, pc, r0, lsl #21 │ │ │ │ + eorseq r5, pc, r0, asr sl @ │ │ │ │ + subeq r3, sp, r4, lsr #16 │ │ │ │ + eorseq r5, pc, r0, lsr sl @ │ │ │ │ │ │ │ │ 001fc274 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -137889,15 +137889,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, #25 │ │ │ │ - bl 3bfba0 │ │ │ │ + bl 3bfc40 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #672] @ 1fc664 │ │ │ │ ldr r3, [pc, #656] @ 1fc658 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -137920,15 +137920,15 @@ │ │ │ │ bhi 1fc428 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ bne 1fc580 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r8, [r4, #560] @ 0x230 │ │ │ │ - bl 5c6474 │ │ │ │ + bl 5c6514 │ │ │ │ ldr r2, [r4, #548] @ 0x224 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r8 │ │ │ │ bhi 1fc44c │ │ │ │ cmp r2, r3 │ │ │ │ bhi 1fc4dc │ │ │ │ mov r2, #0 │ │ │ │ @@ -137992,24 +137992,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 1fc67c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 1fc44c │ │ │ │ ldr r2, [pc, #228] @ 1fc66c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 1fc428 │ │ │ │ @@ -138032,54 +138032,54 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 1fc684 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 1fc428 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #100] @ 1fc688 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 1fc44c │ │ │ │ ldr r0, [pc, #76] @ 1fc68c │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 1fc428 │ │ │ │ subseq r0, r3, ip, asr r5 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r0, r3, r4, asr #10 │ │ │ │ andeq r2, r0, ip, lsr #2 │ │ │ │ subseq r0, r3, r8, lsr #9 │ │ │ │ subseq r0, r3, r4, asr #7 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r1, r0, r4, lsr #10 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r3, pc, r0, asr #32 │ │ │ │ + eorseq r3, pc, r0, ror #1 │ │ │ │ andeq r1, r0, r0, lsl fp │ │ │ │ - @ instruction: 0x003f2ef4 │ │ │ │ - @ instruction: 0x003f2ffc │ │ │ │ - eorseq r2, pc, r8, lsl pc @ │ │ │ │ + mlaseq pc, r4, pc, r2 @ │ │ │ │ + mlaseq pc, ip, r0, r3 @ │ │ │ │ + @ instruction: 0x003f2fb8 │ │ │ │ │ │ │ │ 001fc690 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-48] @ 0xffffffd0 │ │ │ │ @@ -138138,19 +138138,19 @@ │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ bl 176684 │ │ │ │ cmp r0, r6 │ │ │ │ bne 1fc7ac │ │ │ │ add r7, r7, #584 @ 0x248 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c623c │ │ │ │ + bl 5c62dc │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ - bl 5c6424 │ │ │ │ + bl 5c64c4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ b 1fc710 │ │ │ │ mov r2, r6 │ │ │ │ mvn r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1b50 │ │ │ │ b 1fc710 │ │ │ │ @@ -138182,44 +138182,44 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 3b7ec8 │ │ │ │ + bl 3b7f68 │ │ │ │ ldr r8, [pc, #2736] @ 1fd2f4 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 1fca88 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1fc870 │ │ │ │ ldr r0, [pc, #2712] @ 1fd2f8 │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 175178 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 55d284 │ │ │ │ + bl 55d324 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, sl │ │ │ │ - bl 3b7ed8 │ │ │ │ + bl 3b7f78 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 1fcb6c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1fca7c │ │ │ │ ldr r0, [pc, #2656] @ 1fd2fc │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 175178 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 55d284 │ │ │ │ + bl 55d324 │ │ │ │ add r7, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [pc, #2628] @ 1fd300 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #4 │ │ │ │ add fp, r7, #500 @ 0x1f4 │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -138243,15 +138243,15 @@ │ │ │ │ bne 1fc924 │ │ │ │ ldr r3, [pc, #2536] @ 1fd304 │ │ │ │ ldr r2, [r7, #476] @ 0x1dc │ │ │ │ cmp r2, r3 │ │ │ │ beq 1fcc74 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, #0 │ │ │ │ - bl 3b7ec8 │ │ │ │ + bl 3b7f68 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #1 │ │ │ │ beq 1fc948 │ │ │ │ ldr r3, [r0] │ │ │ │ subs r3, r3, #1 │ │ │ │ movne r3, #1 │ │ │ │ strb r3, [r7, #504] @ 0x1f8 │ │ │ │ @@ -138260,15 +138260,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 3b7ec8 │ │ │ │ + bl 3b7f68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1fc988 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 1fcbb4 │ │ │ │ ldr r3, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #19 │ │ │ │ @@ -138327,29 +138327,29 @@ │ │ │ │ bl 1e2678 │ │ │ │ ldr r1, [pc, #2220] @ 1fd318 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e1c70 │ │ │ │ b 1fcac0 │ │ │ │ - bl 55d284 │ │ │ │ + bl 55d324 │ │ │ │ mov r9, #0 │ │ │ │ b 1fc8b0 │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r4, [r3, #472] @ 0x1d8 │ │ │ │ - bl 5a7d80 │ │ │ │ + bl 5a7e20 │ │ │ │ ldr r3, [pc, #2164] @ 1fd314 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 1fcd6c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e1ba0 │ │ │ │ ldr r2, [pc, #2132] @ 1fd31c │ │ │ │ ldr r3, [pc, #2084] @ 1fd2f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -138390,15 +138390,15 @@ │ │ │ │ bne 1fcf30 │ │ │ │ mov r0, fp │ │ │ │ bl 1771ac │ │ │ │ b 1fcb2c │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r9, [r3, #472] @ 0x1d8 │ │ │ │ - bl 5a7d80 │ │ │ │ + bl 5a7e20 │ │ │ │ ldr r3, [pc, #1936] @ 1fd314 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 1fd078 │ │ │ │ mov r0, r4 │ │ │ │ @@ -138439,33 +138439,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [pc, #1764] @ 1fd32c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1732] @ 1fd330 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fcb60 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 3d4778 │ │ │ │ + bl 3d4818 │ │ │ │ cmp r0, #0 │ │ │ │ blt 1fcfc0 │ │ │ │ lsl r0, r0, #3 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ mov r1, #100 @ 0x64 │ │ │ │ @@ -138501,27 +138501,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [pc, #1524] @ 1fd334 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1492] @ 1fd338 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fcb60 │ │ │ │ ldr r3, [pc, #1452] @ 1fd320 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1fcab0 │ │ │ │ ldr r3, [pc, #1436] @ 1fd324 │ │ │ │ @@ -138537,27 +138537,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #1388] @ 1fd33c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 1fd340 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fcab0 │ │ │ │ ldr r3, [pc, #1344] @ 1fd344 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1fd108 │ │ │ │ ldr r3, [pc, #1292] @ 1fd324 │ │ │ │ @@ -138573,23 +138573,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1236] @ 1fd348 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1fca28 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -138612,29 +138612,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [pc, #1104] @ 1fd34c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [pc, #1092] @ 1fd350 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1068] @ 1fd354 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fcb60 │ │ │ │ ldr r3, [pc, #1000] @ 1fd320 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1fcb60 │ │ │ │ ldr r3, [pc, #984] @ 1fd324 │ │ │ │ @@ -138650,31 +138650,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [pc, #964] @ 1fd358 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #932] @ 1fd35c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fcb60 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl 5a7d80 │ │ │ │ + bl 5a7e20 │ │ │ │ ldr r3, [pc, #832] @ 1fd314 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 1fcb60 │ │ │ │ ldr r3, [pc, #820] @ 1fd320 │ │ │ │ @@ -138696,27 +138696,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [pc, #788] @ 1fd360 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 1fd364 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fcb60 │ │ │ │ ldr r3, [pc, #672] @ 1fd320 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1fcb94 │ │ │ │ ldr r3, [pc, #656] @ 1fd324 │ │ │ │ @@ -138732,27 +138732,27 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #652] @ 1fd368 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 1fd36c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fcb94 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1fca28 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ b 1fce98 │ │ │ │ ldr r3, [pc, #508] @ 1fd320 │ │ │ │ @@ -138772,162 +138772,162 @@ │ │ │ │ beq 1fd22c │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #500] @ 1fd370 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 1fd374 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fcb2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #452] @ 1fd378 │ │ │ │ ldr r0, [pc, #452] @ 1fd37c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fcab0 │ │ │ │ ldr r0, [pc, #428] @ 1fd380 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fce78 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #404] @ 1fd384 │ │ │ │ ldr r0, [pc, #404] @ 1fd388 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fcb94 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #376] @ 1fd38c │ │ │ │ ldr r0, [pc, #376] @ 1fd390 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fcb60 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #348] @ 1fd394 │ │ │ │ ldr r0, [pc, #348] @ 1fd398 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fcb2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #320] @ 1fd39c │ │ │ │ ldr r0, [pc, #320] @ 1fd3a0 │ │ │ │ mov r2, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fcb60 │ │ │ │ ldr r3, [pc, #296] @ 1fd3a4 │ │ │ │ ldr r0, [pc, #296] @ 1fd3a8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #288] @ 1fd3ac │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fcb60 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #256] @ 1fd3b0 │ │ │ │ ldr r0, [pc, #256] @ 1fd3b4 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fcb60 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #228] @ 1fd3b8 │ │ │ │ ldr r0, [pc, #228] @ 1fd3bc │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fcb60 │ │ │ │ subseq r0, r3, r0, lsl #1 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r0, r3, ip, lsr #32 │ │ │ │ - mlaseq pc, ip, r3, r5 @ │ │ │ │ - eorseq r5, pc, r0, ror #6 │ │ │ │ - subeq r4, r3, ip, ror #21 │ │ │ │ + eorseq r5, pc, ip, lsr r4 @ │ │ │ │ + eorseq r5, pc, r0, lsl #8 │ │ │ │ + subeq r4, r3, ip, lsl #23 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r8, r1, r0, lsr #13 │ │ │ │ - subeq pc, r2, r8, ror #7 │ │ │ │ - subeq sl, r3, r0, ror #1 │ │ │ │ + subeq pc, r2, r8, lsl #9 │ │ │ │ + subeq sl, r3, r0, lsl #3 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ @ instruction: 0xffffdb70 │ │ │ │ subseq pc, r2, r4, lsr #27 │ │ │ │ andeq r3, r0, ip, asr #13 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r5, pc, r4, rrx │ │ │ │ - eorseq r3, pc, r0, ror #19 │ │ │ │ - eorseq r4, pc, ip, lsr #30 │ │ │ │ - eorseq r3, pc, r8, ror #17 │ │ │ │ - eorseq r4, pc, r4, lsr lr @ │ │ │ │ - eorseq r3, pc, r8, asr r8 @ │ │ │ │ + eorseq r5, pc, r4, lsl #2 │ │ │ │ + eorseq r3, pc, r0, lsl #21 │ │ │ │ + eorseq r4, pc, ip, asr #31 │ │ │ │ + eorseq r3, pc, r8, lsl #19 │ │ │ │ + @ instruction: 0x003f4ed4 │ │ │ │ + @ instruction: 0x003f38f8 │ │ │ │ @ instruction: 0x00002bb4 │ │ │ │ - eorseq r4, pc, r8, asr lr @ │ │ │ │ - subeq lr, r2, r8, asr #29 │ │ │ │ - eorseq r4, pc, r0, asr lr @ │ │ │ │ - eorseq r3, pc, r4, lsr #14 │ │ │ │ - @ instruction: 0x003f4cf8 │ │ │ │ - mlaseq pc, r4, r6, r3 @ │ │ │ │ - eorseq r4, pc, r4, lsl #24 │ │ │ │ - @ instruction: 0x003f35dc │ │ │ │ - eorseq r4, pc, r0, asr #22 │ │ │ │ + @ instruction: 0x003f4ef8 │ │ │ │ + subeq lr, r2, r8, ror #30 │ │ │ │ + @ instruction: 0x003f4ef0 │ │ │ │ + eorseq r3, pc, r4, asr #15 │ │ │ │ + mlaseq pc, r8, sp, r4 @ │ │ │ │ + eorseq r3, pc, r4, lsr r7 @ │ │ │ │ + eorseq r4, pc, r4, lsr #25 │ │ │ │ + eorseq r3, pc, ip, ror r6 @ │ │ │ │ + eorseq r4, pc, r0, ror #23 │ │ │ │ + eorseq r3, pc, ip, ror #11 │ │ │ │ + eorseq r4, pc, r8, asr fp @ │ │ │ │ eorseq r3, pc, ip, asr #10 │ │ │ │ - @ instruction: 0x003f4ab8 │ │ │ │ - eorseq r3, pc, ip, lsr #9 │ │ │ │ - eorseq r4, pc, r0, asr sl @ │ │ │ │ - @ instruction: 0x003f34f8 │ │ │ │ - eorseq r4, pc, r4, asr #22 │ │ │ │ - eorseq r4, pc, ip, lsr #20 │ │ │ │ - eorseq r3, pc, r0, asr #9 │ │ │ │ - eorseq r4, pc, r4, ror sl @ │ │ │ │ - mlaseq pc, ip, r4, r3 @ │ │ │ │ - @ instruction: 0x003f49fc │ │ │ │ - eorseq r3, pc, r8, ror r4 @ │ │ │ │ - eorseq r4, pc, ip, asr #20 │ │ │ │ - eorseq r3, pc, r4, asr r4 @ │ │ │ │ - subeq lr, r2, r8, asr #22 │ │ │ │ - eorseq r3, pc, r8, lsr #8 │ │ │ │ - @ instruction: 0x003f4ad0 │ │ │ │ - mlaseq pc, ip, r9, r4 @ │ │ │ │ - eorseq r3, pc, r0, lsl #8 │ │ │ │ - mlaseq pc, r4, r9, r4 @ │ │ │ │ - @ instruction: 0x003f33dc │ │ │ │ + @ instruction: 0x003f4af0 │ │ │ │ + mlaseq pc, r8, r5, r3 @ │ │ │ │ + eorseq r4, pc, r4, ror #23 │ │ │ │ + eorseq r4, pc, ip, asr #21 │ │ │ │ + eorseq r3, pc, r0, ror #10 │ │ │ │ + eorseq r4, pc, r4, lsl fp @ │ │ │ │ + eorseq r3, pc, ip, lsr r5 @ │ │ │ │ + mlaseq pc, ip, sl, r4 @ │ │ │ │ + eorseq r3, pc, r8, lsl r5 @ │ │ │ │ + eorseq r4, pc, ip, ror #21 │ │ │ │ + @ instruction: 0x003f34f4 │ │ │ │ + subeq lr, r2, r8, ror #23 │ │ │ │ + eorseq r3, pc, r8, asr #9 │ │ │ │ + eorseq r4, pc, r0, ror fp @ │ │ │ │ + eorseq r4, pc, ip, lsr sl @ │ │ │ │ + eorseq r3, pc, r0, lsr #9 │ │ │ │ + eorseq r4, pc, r4, lsr sl @ │ │ │ │ + eorseq r3, pc, ip, ror r4 @ │ │ │ │ │ │ │ │ 001fd3c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #28] @ 1fd3f4 │ │ │ │ @@ -138935,16 +138935,16 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #29 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ - subeq r2, sp, r8, ror #11 │ │ │ │ - mlaseq pc, r8, r9, r4 @ │ │ │ │ + subeq r2, sp, r8, lsl #13 │ │ │ │ + eorseq r4, pc, r8, lsr sl @ │ │ │ │ │ │ │ │ 001fd3fc : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001fd404 : │ │ │ │ bx lr │ │ │ │ @@ -139020,68 +139020,68 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 1fd4c8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 366b7c │ │ │ │ + bl 366c1c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ @ instruction: 0x0051c190 │ │ │ │ │ │ │ │ 001fd4cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #148] @ 1fd578 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [pc, #144] @ 1fd57c │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r2, [pc, #132] @ 1fd580 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 1fd558 │ │ │ │ ldr r2, [pc, #92] @ 1fd584 │ │ │ │ add r5, r5, #28 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #11 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - eorseq r4, pc, r0, asr #17 │ │ │ │ - ldrdeq r2, [sp], #-76 @ 0xffffffb4 │ │ │ │ - eorseq r4, pc, ip, lsl #17 │ │ │ │ - mlaseq pc, r8, r8, r4 @ │ │ │ │ + eorseq r4, pc, r0, ror #18 │ │ │ │ + subeq r2, sp, ip, ror r5 │ │ │ │ + eorseq r4, pc, ip, lsr #18 │ │ │ │ + eorseq r4, pc, r8, lsr r9 @ │ │ │ │ │ │ │ │ 001fd588 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -139096,59 +139096,59 @@ │ │ │ │ add r8, r7, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #184] @ 1fd680 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r6, [pc, #160] @ 1fd684 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1fd650 │ │ │ │ ldr sl, [pc, #136] @ 1fd688 │ │ │ │ mov r0, r5 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ add sl, pc, sl │ │ │ │ add ip, r7, #52 @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ ldr fp, [r0, #52] @ 0x34 │ │ │ │ cmp fp, #0 │ │ │ │ beq 1fd650 │ │ │ │ add ip, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ blx fp │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne 1fd5c0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - subeq r2, sp, r4, lsr #8 │ │ │ │ - eorseq r8, lr, ip, lsl #19 │ │ │ │ - subeq r7, r0, ip, asr r5 │ │ │ │ - eorseq r4, pc, ip, lsl #16 │ │ │ │ - eorseq r4, pc, r0, lsl #16 │ │ │ │ + subeq r2, sp, r4, asr #9 │ │ │ │ + eorseq r8, lr, ip, lsr #20 │ │ │ │ + strdeq r7, [r0], #-92 @ 0xffffffa4 │ │ │ │ + eorseq r4, pc, ip, lsr #17 │ │ │ │ + eorseq r4, pc, r0, lsr #17 │ │ │ │ │ │ │ │ 001fd68c : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001fd690 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -139170,35 +139170,35 @@ │ │ │ │ add r2, sp, #11 │ │ │ │ strb r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, sp, #12 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 36b824 │ │ │ │ + bl 36b8c4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 1fd794 │ │ │ │ ldr r4, [pc, #212] @ 1fd7d8 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r2, [pc, #208] @ 1fd7dc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r2, [pc, #184] @ 1fd7e0 │ │ │ │ add r4, r4, #28 │ │ │ │ mov r3, #22 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #140] @ 1fd7e4 │ │ │ │ ldr r3, [pc, #112] @ 1fd7cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -139221,28 +139221,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #26 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1fd750 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq pc, r2, r0, asr #3 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x003f46f4 │ │ │ │ - subeq lr, r2, r4, ror #13 │ │ │ │ - subeq r2, sp, r4, lsr r3 │ │ │ │ - eorseq r4, pc, r0, lsl #13 │ │ │ │ - @ instruction: 0x003f46fc │ │ │ │ + mlaseq pc, r4, r7, r4 @ │ │ │ │ + subeq lr, r2, r4, lsl #15 │ │ │ │ + ldrdeq r2, [sp], #-52 @ 0xffffffcc │ │ │ │ + eorseq r4, pc, r0, lsr #14 │ │ │ │ + mlaseq pc, ip, r7, r4 @ │ │ │ │ subseq pc, r2, r4, lsl r1 @ │ │ │ │ - @ instruction: 0x004d2298 │ │ │ │ - eorseq r4, pc, r4, lsr #13 │ │ │ │ - eorseq r4, pc, r4, lsl #13 │ │ │ │ + subeq r2, sp, r8, lsr r3 │ │ │ │ + eorseq r4, pc, r4, asr #14 │ │ │ │ + eorseq r4, pc, r4, lsr #14 │ │ │ │ │ │ │ │ 001fd7f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #104] @ 1fd874 │ │ │ │ @@ -139270,17 +139270,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1fd880 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ ldrsbeq r7, [sp], #-200 @ 0xffffff38 │ │ │ │ - subeq r2, sp, r4, lsl r2 │ │ │ │ - eorseq r4, pc, r0, lsl r6 @ │ │ │ │ - eorseq r4, pc, r0, lsr #12 │ │ │ │ + strheq r2, [sp], #-36 @ 0xffffffdc │ │ │ │ + @ instruction: 0x003f46b0 │ │ │ │ + eorseq r4, pc, r0, asr #13 │ │ │ │ │ │ │ │ 001fd884 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #100] @ 1fd900 │ │ │ │ @@ -139307,17 +139307,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r7, sp, r8, asr #24 │ │ │ │ - subeq r2, sp, ip, lsl #3 │ │ │ │ - eorseq r4, pc, r8, lsl #11 │ │ │ │ - mlaseq pc, r8, r5, r4 @ │ │ │ │ + subeq r2, sp, ip, lsr #4 │ │ │ │ + eorseq r4, pc, r8, lsr #12 │ │ │ │ + eorseq r4, pc, r8, lsr r6 @ │ │ │ │ │ │ │ │ 001fd910 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #140] @ 1fd9b4 │ │ │ │ @@ -139354,17 +139354,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #20] @ 1fd9c0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ b 175874 │ │ │ │ ldrheq r7, [sp], #-188 @ 0xffffff44 │ │ │ │ - eorseq r4, pc, r8, ror r5 @ │ │ │ │ - eorseq r4, pc, r4, ror r5 @ │ │ │ │ - eorseq r4, pc, ip, lsr r5 @ │ │ │ │ + eorseq r4, pc, r8, lsl r6 @ │ │ │ │ + eorseq r4, pc, r4, lsl r6 @ │ │ │ │ + @ instruction: 0x003f45dc │ │ │ │ │ │ │ │ 001fd9c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #156] @ 1fda78 │ │ │ │ @@ -139395,27 +139395,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #48] @ 1fda80 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ bl 1fd910 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r0, [pc, #24] @ 1fda84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ subseq r7, sp, r8, lsl #22 │ │ │ │ ldrheq r7, [sp], #-172 @ 0xffffff54 │ │ │ │ - eorseq r4, pc, r4, lsr #10 │ │ │ │ - eorseq r4, pc, r8, ror #9 │ │ │ │ + eorseq r4, pc, r4, asr #11 │ │ │ │ + eorseq r4, pc, r8, lsl #11 │ │ │ │ │ │ │ │ 001fda88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #452] @ 1fdc64 │ │ │ │ @@ -139424,23 +139424,23 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #184] @ 0xb8 │ │ │ │ - bl 36b824 │ │ │ │ + bl 36b8c4 │ │ │ │ ldr r1, [pc, #420] @ 1fdc70 │ │ │ │ ldr r7, [pc, #420] @ 1fdc74 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36b824 │ │ │ │ + bl 36b8c4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 1fdbf0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 1fdb80 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -139450,49 +139450,49 @@ │ │ │ │ ldr r1, [pc, #364] @ 1fdc80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #348] @ 1fdc84 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 1fdbc4 │ │ │ │ - bl 360144 │ │ │ │ + bl 3601e4 │ │ │ │ ldr r3, [pc, #320] @ 1fdc88 │ │ │ │ ldr r1, [pc, #320] @ 1fdc8c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 35e7a8 │ │ │ │ + bl 35e848 │ │ │ │ ldr r3, [pc, #300] @ 1fdc90 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 3605d8 │ │ │ │ + b 360678 │ │ │ │ cmp r6, #0 │ │ │ │ beq 1fdc10 │ │ │ │ ldr r3, [pc, #260] @ 1fdc94 │ │ │ │ ldr r2, [pc, #260] @ 1fdc98 │ │ │ │ ldr r1, [pc, #260] @ 1fdc9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #212] @ 1fdc84 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 1fdb3c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1fdc40 │ │ │ │ @@ -139511,90 +139511,90 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #140] @ 1fdca4 │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r0, [pc, #120] @ 1fdca8 │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r3, [pc, #100] @ 1fdcac │ │ │ │ ldr r1, [pc, #100] @ 1fdcb0 │ │ │ │ ldr r0, [pc, #100] @ 1fdcb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq lr, r2, r0, lsr #6 │ │ │ │ + subeq lr, r2, r0, asr #7 │ │ │ │ subseq r7, sp, r8, lsr sl │ │ │ │ - eorseq r4, pc, r4, ror #9 │ │ │ │ - eorseq r0, pc, r0, lsr r9 @ │ │ │ │ + eorseq r4, pc, r4, lsl #11 │ │ │ │ + @ instruction: 0x003f09d0 │ │ │ │ @ instruction: 0x0052ed98 │ │ │ │ - subeq r1, sp, r4, ror #30 │ │ │ │ - eorseq r8, lr, r8, lsr #8 │ │ │ │ - strheq r3, [r3], #-16 │ │ │ │ + subeq r2, sp, r4 │ │ │ │ + eorseq r8, lr, r8, asr #9 │ │ │ │ + subeq r3, r3, r0, asr r2 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ @ instruction: 0x005d7998 │ │ │ │ - eorseq r3, pc, r0, ror #5 │ │ │ │ + eorseq r3, pc, r0, lsl #7 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ - subeq r1, sp, r0, ror #29 │ │ │ │ - eorseq r8, lr, r0, lsr #7 │ │ │ │ - subeq r3, r3, r8, lsr #2 │ │ │ │ + subeq r1, sp, r0, lsl #31 │ │ │ │ + eorseq r8, lr, r0, asr #8 │ │ │ │ + subeq r3, r3, r8, asr #3 │ │ │ │ subseq r7, sp, r8, lsl #18 │ │ │ │ - eorseq r4, pc, r0, lsl #7 │ │ │ │ - eorseq r4, pc, r8, lsl #7 │ │ │ │ - subeq r1, sp, r8, lsr #28 │ │ │ │ - eorseq r4, pc, r4, lsr #4 │ │ │ │ - eorseq r4, pc, r4, lsl #7 │ │ │ │ + eorseq r4, pc, r0, lsr #8 │ │ │ │ + eorseq r4, pc, r8, lsr #8 │ │ │ │ + subeq r1, sp, r8, asr #29 │ │ │ │ + eorseq r4, pc, r4, asr #5 │ │ │ │ + eorseq r4, pc, r4, lsr #8 │ │ │ │ ldr r0, [pc, #4] @ 1fdcc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subseq fp, r1, ip, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 1fdd40 │ │ │ │ ldr r2, [pc, #96] @ 1fdd44 │ │ │ │ ldr r1, [pc, #96] @ 1fdd48 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r1, [pc, #68] @ 1fdd4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 360b74 │ │ │ │ + bl 360c14 │ │ │ │ ldr r3, [pc, #56] @ 1fdd50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq r1, [sp], #-212 @ 0xffffff2c │ │ │ │ - eorseq r8, lr, r8, asr r2 │ │ │ │ - subeq r6, r0, ip, lsr #28 │ │ │ │ + subeq r1, sp, r4, ror lr │ │ │ │ + @ instruction: 0x003e82f8 │ │ │ │ + subeq r6, r0, ip, asr #29 │ │ │ │ andeq r0, r0, r4, asr r3 │ │ │ │ @ instruction: 0x0051b994 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #172] @ 1fde18 │ │ │ │ @@ -139604,55 +139604,55 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 1fde1c │ │ │ │ ldr r1, [pc, #156] @ 1fde20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #42 @ 0x2a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #136] @ 1fde24 │ │ │ │ ldr r1, [pc, #136] @ 1fde28 │ │ │ │ add r4, r4, #24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #104] @ 1fde2c │ │ │ │ ldr r3, [pc, #104] @ 1fde30 │ │ │ │ add r7, r5, #752 @ 0x2f0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 21d6c0 │ │ │ │ add r1, r5, #920 @ 0x398 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 21d5c0 │ │ │ │ - subeq r1, sp, r0, asr sp │ │ │ │ - eorseq r4, pc, r0, ror #4 │ │ │ │ - eorseq r4, pc, ip, ror #4 │ │ │ │ - eorseq r4, pc, ip, asr r2 @ │ │ │ │ - eorseq r4, pc, r0, ror r2 @ │ │ │ │ + strdeq r1, [sp], #-208 @ 0xffffff30 │ │ │ │ + eorseq r4, pc, r0, lsl #6 │ │ │ │ + eorseq r4, pc, ip, lsl #6 │ │ │ │ + @ instruction: 0x003f42fc │ │ │ │ + eorseq r4, pc, r0, lsl r3 @ │ │ │ │ ldrsbeq fp, [r1], #-136 @ 0xffffff78 │ │ │ │ - eorseq r4, pc, r0, ror #4 │ │ │ │ + eorseq r4, pc, r0, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ lsr r4, r2, #2 │ │ │ │ ldr r2, [pc, #476] @ 1fe02c │ │ │ │ orr r4, r4, r3, lsl #30 │ │ │ │ @@ -139718,22 +139718,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 1fe04c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fdeb0 │ │ │ │ ldr r3, [pc, #204] @ 1fe050 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1fdeb0 │ │ │ │ ldr r3, [pc, #172] @ 1fe044 │ │ │ │ @@ -139749,64 +139749,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 1fe054 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fdeb0 │ │ │ │ ldr r0, [pc, #88] @ 1fe058 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fdeb0 │ │ │ │ ldr r0, [pc, #68] @ 1fe05c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fdeb0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq lr, r2, r8, lsl sl │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrsheq lr, [r2], #-152 @ 0xffffff68 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ ldrheq lr, [r2], #-148 @ 0xffffff6c │ │ │ │ andeq r1, r0, ip, lsr #21 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r4, pc, r8, lsr #2 │ │ │ │ + eorseq r4, pc, r8, asr #3 │ │ │ │ andeq r1, r0, r8, lsl r0 │ │ │ │ - eorseq r4, pc, r4, asr #32 │ │ │ │ - eorseq r4, pc, ip, rrx │ │ │ │ - ldrheq r4, [pc], -r8 @ │ │ │ │ + eorseq r4, pc, r4, ror #1 │ │ │ │ + eorseq r4, pc, ip, lsl #2 │ │ │ │ + eorseq r4, pc, r8, asr r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 1fe0f0 │ │ │ │ ldr r2, [pc, #120] @ 1fe0f4 │ │ │ │ ldr r1, [pc, #120] @ 1fe0f8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #42 @ 0x2a │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #924 @ 0x39c │ │ │ │ bl 176c18 │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ @@ -139820,17 +139820,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq r1, sp, r0, asr #20 │ │ │ │ - eorseq r3, pc, r0, asr pc @ │ │ │ │ - eorseq r3, pc, r0, ror #30 │ │ │ │ + subeq r1, sp, r0, ror #21 │ │ │ │ + @ instruction: 0x003f3ff0 │ │ │ │ + eorseq r4, pc, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #720] @ 1fe3e4 │ │ │ │ ldr r1, [pc, #720] @ 1fe3e8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -139895,15 +139895,15 @@ │ │ │ │ str r7, [r5, #940] @ 0x3ac │ │ │ │ b 1fe17c │ │ │ │ ldr r0, [pc, #496] @ 1fe400 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r5, #924] @ 0x39c │ │ │ │ and r3, r3, #31 │ │ │ │ cmp r3, #12 │ │ │ │ beq 1fe248 │ │ │ │ cmp r3, #25 │ │ │ │ beq 1fe17c │ │ │ │ cmp r3, #11 │ │ │ │ @@ -139920,15 +139920,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ bl 1fe060 │ │ │ │ b 1fe1fc │ │ │ │ cmp r4, #1 │ │ │ │ bne 1fe170 │ │ │ │ ldr r3, [r5, #924] @ 0x39c │ │ │ │ and r4, r3, #31 │ │ │ │ add r2, r5, r4 │ │ │ │ @@ -139951,23 +139951,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 1fe418 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r5, #924] @ 0x39c │ │ │ │ b 1fe224 │ │ │ │ ldr r3, [pc, #228] @ 1fe414 │ │ │ │ add r9, r4, #230 @ 0xe6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -139977,24 +139977,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 1fe41c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ cmp r4, #2 │ │ │ │ beq 1fe17c │ │ │ │ cmp r4, #4 │ │ │ │ beq 1fe1f4 │ │ │ │ cmp r4, #1 │ │ │ │ bne 1fe174 │ │ │ │ ldr r3, [r5, #924] @ 0x39c │ │ │ │ @@ -140006,33 +140006,33 @@ │ │ │ │ bne 1fe2a4 │ │ │ │ b 1fe224 │ │ │ │ ldr r0, [pc, #84] @ 1fe420 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1fe38c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq lr, r2, r8, asr r7 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq lr, r2, ip, lsr r7 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq lr, r2, r8, ror #13 │ │ │ │ andeq r1, r0, r0, asr r8 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ - eorseq r3, pc, r8, lsr #31 │ │ │ │ - subeq r1, sp, r8, asr r8 │ │ │ │ - @ instruction: 0x003e7cd8 │ │ │ │ - strheq r6, [r0], #-132 @ 0xffffff7c │ │ │ │ + eorseq r4, pc, r8, asr #32 │ │ │ │ + strdeq r1, [sp], #-136 @ 0xffffff78 │ │ │ │ + eorseq r7, lr, r8, ror sp │ │ │ │ + subeq r6, r0, r4, asr r9 │ │ │ │ andeq r1, r0, ip, lsl pc │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r3, pc, r0, ror #28 │ │ │ │ - eorseq r3, pc, r8, ror sp @ │ │ │ │ - eorseq r3, pc, r4, ror sp @ │ │ │ │ + eorseq r3, pc, r0, lsl #30 │ │ │ │ + eorseq r3, pc, r8, lsl lr @ │ │ │ │ + eorseq r3, pc, r4, lsl lr @ │ │ │ │ │ │ │ │ 001fe424 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ @@ -140071,15 +140071,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 4bd1e4 │ │ │ │ + bl 4bd284 │ │ │ │ cmp r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ blt 1fe6dc │ │ │ │ cmp r7, r1 │ │ │ │ cmpeq r6, r5 │ │ │ │ bne 1fe66c │ │ │ │ ldr r3, [pc, #600] @ 1fe750 │ │ │ │ @@ -140087,15 +140087,15 @@ │ │ │ │ sbcs r3, r8, r7 │ │ │ │ bcc 1fe720 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ - bl 423154 │ │ │ │ + bl 4231f4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r6, r7 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ beq 1fe47c │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov ip, r5 │ │ │ │ @@ -140129,68 +140129,68 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 4b96ac │ │ │ │ + bl 4b974c │ │ │ │ cmp r0, #0 │ │ │ │ blt 1fe600 │ │ │ │ ands r0, r0, #2 │ │ │ │ bne 1fe550 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r8, [sp, #64] @ 0x40 │ │ │ │ add r2, r3, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 4bd3e4 │ │ │ │ + bl 4bd484 │ │ │ │ cmp r0, #0 │ │ │ │ bge 1fe550 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ - bl 3614c4 │ │ │ │ + bl 361564 │ │ │ │ rsb r5, r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 422df8 │ │ │ │ + bl 422e98 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ ldr r3, [pc, #284] @ 1fe754 │ │ │ │ ldr r1, [pc, #284] @ 1fe758 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #276] @ 1fe75c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ b 1fe484 │ │ │ │ ldr r9, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ - bl 3614c4 │ │ │ │ + bl 361564 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 422df8 │ │ │ │ + bl 422e98 │ │ │ │ ldr r3, [pc, #196] @ 1fe760 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r1, [pc, #180] @ 1fe764 │ │ │ │ ldr r3, [pc, #180] @ 1fe768 │ │ │ │ @@ -140199,31 +140199,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1fe484 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 422df8 │ │ │ │ + bl 422e98 │ │ │ │ ldr ip, [pc, #128] @ 1fe76c │ │ │ │ ldr r3, [pc, #128] @ 1fe770 │ │ │ │ ldr r1, [pc, #128] @ 1fe774 │ │ │ │ add ip, pc, ip │ │ │ │ rsb r5, r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r4, r8 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {r5, ip, lr} │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ b 1fe484 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 1fe778 │ │ │ │ ldr r1, [pc, #80] @ 1fe77c │ │ │ │ ldr r0, [pc, #80] @ 1fe780 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -140231,26 +140231,26 @@ │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #95 @ 0x5f │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq lr, r2, r8, lsr #8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrsbeq lr, [r2], #-56 @ 0xffffffc8 │ │ │ │ svcvc 0x00fffe00 │ │ │ │ - eorseq r3, pc, r4, ror ip @ │ │ │ │ - eorseq r3, pc, r4, asr #23 │ │ │ │ - subeq r1, sp, r4, lsr #9 │ │ │ │ - eorseq r3, pc, r4, lsr #23 │ │ │ │ - eorseq r3, pc, r0, asr fp @ │ │ │ │ - subeq r1, sp, r8, lsr r4 │ │ │ │ - eorseq r3, pc, ip, lsr #22 │ │ │ │ - strdeq r1, [sp], #-52 @ 0xffffffcc │ │ │ │ - eorseq r3, pc, ip, lsl #22 │ │ │ │ - subeq r1, sp, r0, asr #7 │ │ │ │ - @ instruction: 0x003f3ad8 │ │ │ │ - eorseq r3, pc, r8, asr fp @ │ │ │ │ + eorseq r3, pc, r4, lsl sp @ │ │ │ │ + eorseq r3, pc, r4, ror #24 │ │ │ │ + subeq r1, sp, r4, asr #10 │ │ │ │ + eorseq r3, pc, r4, asr #24 │ │ │ │ + @ instruction: 0x003f3bf0 │ │ │ │ + ldrdeq r1, [sp], #-72 @ 0xffffffb8 │ │ │ │ + eorseq r3, pc, ip, asr #23 │ │ │ │ + @ instruction: 0x004d1494 │ │ │ │ + eorseq r3, pc, ip, lsr #23 │ │ │ │ + subeq r1, sp, r0, ror #8 │ │ │ │ + eorseq r3, pc, r8, ror fp @ │ │ │ │ + @ instruction: 0x003f3bf8 │ │ │ │ │ │ │ │ 001fe784 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #844] @ 1feae8 │ │ │ │ @@ -140282,29 +140282,29 @@ │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r5, r2 │ │ │ │ str r2, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc 1fe994 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e3668 │ │ │ │ + bl 5e3708 │ │ │ │ cmp r1, #0 │ │ │ │ bne 1fea00 │ │ │ │ cmp r0, #65536 @ 0x10000 │ │ │ │ bcs 1fea30 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e3668 │ │ │ │ + bl 5e3708 │ │ │ │ cmp r1, #0 │ │ │ │ bne 1fea64 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmn r0, #1 │ │ │ │ beq 1fe85c │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e3668 │ │ │ │ + bl 5e3708 │ │ │ │ cmp r1, #0 │ │ │ │ bne 1fea94 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #648] @ 1feaf0 │ │ │ │ ldr r3, [pc, #640] @ 1feaec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -140319,15 +140319,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, r3 │ │ │ │ bne 1feae4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4272f8 │ │ │ │ + bl 427398 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1fe9e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1fe8e4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -140343,18 +140343,18 @@ │ │ │ │ bne 1fe808 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r5, r3 │ │ │ │ str r3, [r4, #12] │ │ │ │ b 1fe810 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4272f8 │ │ │ │ + bl 427398 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 423154 │ │ │ │ + bl 4231f4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1fe9c8 │ │ │ │ cmp r5, #0 │ │ │ │ bne 1fe944 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -140387,15 +140387,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, #0 │ │ │ │ b 1fe860 │ │ │ │ cmp r7, #0 │ │ │ │ bne 1feac4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ @@ -140414,81 +140414,81 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1fe9c0 │ │ │ │ ldr r3, [pc, #212] @ 1feb0c │ │ │ │ ldr ip, [pc, #212] @ 1feb10 │ │ │ │ ldr lr, [pc, #212] @ 1feb14 │ │ │ │ ldr r1, [pc, #212] @ 1feb18 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1fe9c0 │ │ │ │ ldr r3, [pc, #176] @ 1feb1c │ │ │ │ ldr ip, [pc, #176] @ 1feb20 │ │ │ │ ldr r1, [pc, #176] @ 1feb24 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #188 @ 0xbc │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1fe9c0 │ │ │ │ ldr r3, [pc, #140] @ 1feb28 │ │ │ │ ldr ip, [pc, #140] @ 1feb2c │ │ │ │ ldr r1, [pc, #140] @ 1feb30 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1fe9c0 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ bne 1fe944 │ │ │ │ mov r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ b 1fe944 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ bl 176fb4 │ │ │ │ subseq lr, r2, r8, asr #1 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq lr, r2, r4 │ │ │ │ - subeq r1, sp, ip, asr #2 │ │ │ │ - eorseq r3, pc, r8, lsr r9 @ │ │ │ │ - eorseq r3, pc, r0, ror #16 │ │ │ │ - ldrdeq r1, [sp], #-12 │ │ │ │ - eorseq r3, pc, r8, lsl #18 │ │ │ │ - @ instruction: 0x003f37f4 │ │ │ │ - subeq r1, sp, r8, lsr #1 │ │ │ │ - eorseq r3, pc, ip, lsl #18 │ │ │ │ + subeq r1, sp, ip, ror #3 │ │ │ │ + @ instruction: 0x003f39d8 │ │ │ │ + eorseq r3, pc, r0, lsl #18 │ │ │ │ + subeq r1, sp, ip, ror r1 │ │ │ │ + eorseq r3, pc, r8, lsr #19 │ │ │ │ + mlaseq pc, r4, r8, r3 @ │ │ │ │ + subeq r1, sp, r8, asr #2 │ │ │ │ + eorseq r3, pc, ip, lsr #19 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - eorseq r3, pc, r0, asr #15 │ │ │ │ - subeq r1, sp, r8, ror r0 │ │ │ │ - eorseq r3, pc, ip, lsl #18 │ │ │ │ - mlaseq pc, r0, r7, r3 @ │ │ │ │ - subeq r1, sp, r8, asr #32 │ │ │ │ - eorseq r3, pc, r4, lsl r9 @ │ │ │ │ - eorseq r3, pc, r0, ror #14 │ │ │ │ + eorseq r3, pc, r0, ror #16 │ │ │ │ + subeq r1, sp, r8, lsl r1 │ │ │ │ + eorseq r3, pc, ip, lsr #19 │ │ │ │ + eorseq r3, pc, r0, lsr r8 @ │ │ │ │ + subeq r1, sp, r8, ror #1 │ │ │ │ + @ instruction: 0x003f39b4 │ │ │ │ + eorseq r3, pc, r0, lsl #16 │ │ │ │ │ │ │ │ 001feb34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -140508,67 +140508,67 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r9, #0 │ │ │ │ adc r1, r5, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 42371c │ │ │ │ + bl 4237bc │ │ │ │ cmp r0, r5 │ │ │ │ blt 1fec74 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq 1fec34 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1febcc │ │ │ │ cmp r3, r5 │ │ │ │ bne 1fec94 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42550c │ │ │ │ + bl 4255ac │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ cmp r7, #4 │ │ │ │ beq 1fec44 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ beq 1fec60 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 425514 │ │ │ │ + bl 4255b4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4251c4 │ │ │ │ + bl 425264 │ │ │ │ mov r0, r6 │ │ │ │ - bl 426e9c │ │ │ │ + bl 426f3c │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ - bl 41b5c4 │ │ │ │ + bl 41b664 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ mov r5, r3 │ │ │ │ cmp r7, #4 │ │ │ │ bne 1febd8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 425240 │ │ │ │ + bl 4252e0 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ mov r7, r0 │ │ │ │ bne 1febe4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 425240 │ │ │ │ + bl 4252e0 │ │ │ │ mov r8, r0 │ │ │ │ b 1febe4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -140634,27 +140634,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #236] @ 1fee68 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1fedbc │ │ │ │ ldr r3, [pc, #212] @ 1fee6c │ │ │ │ ldr r0, [pc, #212] @ 1fee70 │ │ │ │ ldr r1, [pc, #212] @ 1fee74 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r6} │ │ │ │ ldr r2, [pc, #200] @ 1fee78 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @@ -140685,27 +140685,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r7} │ │ │ │ ldr r2, [pc, #60] @ 1fee88 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 1fedbc │ │ │ │ - subeq r0, sp, ip, ror sp │ │ │ │ - eorseq r3, pc, r8, asr #13 │ │ │ │ - eorseq r3, pc, ip, lsl #9 │ │ │ │ + subeq r0, sp, ip, lsl lr │ │ │ │ + eorseq r3, pc, r8, ror #14 │ │ │ │ + eorseq r3, pc, ip, lsr #10 │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ - subeq r0, sp, ip, asr #26 │ │ │ │ - eorseq r3, pc, r8, asr r6 @ │ │ │ │ - eorseq r3, pc, r8, asr r4 @ │ │ │ │ + subeq r0, sp, ip, ror #27 │ │ │ │ + @ instruction: 0x003f36f8 │ │ │ │ + @ instruction: 0x003f34f8 │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ - strheq r0, [sp], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0x003f35dc │ │ │ │ - @ instruction: 0x003f33bc │ │ │ │ + subeq r0, sp, r0, asr sp │ │ │ │ + eorseq r3, pc, ip, ror r6 @ │ │ │ │ + eorseq r3, pc, ip, asr r4 @ │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ │ │ │ │ 001fee8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -141000,25 +141000,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ bl 176c18 │ │ │ │ mov r7, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, [r9] │ │ │ │ - bl 424678 │ │ │ │ + bl 424718 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #512 @ 0x200 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ - bl 4bd3e4 │ │ │ │ + bl 4bd484 │ │ │ │ ldr fp, [pc, #440] @ 1ff51c │ │ │ │ add fp, pc, fp │ │ │ │ cmp r0, #0 │ │ │ │ blt 1ff3ec │ │ │ │ ldrb r3, [sp, #562] @ 0x232 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne 1ff3ec │ │ │ │ @@ -141039,15 +141039,15 @@ │ │ │ │ ldrb r8, [r4, #6] │ │ │ │ ands r8, r8, #63 @ 0x3f │ │ │ │ beq 1ff3e0 │ │ │ │ add r6, r6, #1 │ │ │ │ mul r2, r6, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldrd r0, [r9] │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ ldr r3, [pc, #328] @ 1ff520 │ │ │ │ sub r2, r0, #1 │ │ │ │ cmp r2, r3 │ │ │ │ bls 1ff430 │ │ │ │ add r4, r4, #16 │ │ │ │ cmp r4, r7 │ │ │ │ bne 1ff394 │ │ │ │ @@ -141100,46 +141100,46 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 1ff538 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1ff45c │ │ │ │ ldr r0, [pc, #64] @ 1ff53c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1ff45c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq sp, r2, r4, lsl #11 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq sp, r2, ip, lsl #10 │ │ │ │ strdeq r3, [r0], -lr │ │ │ │ subseq sp, r2, r4, ror r4 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r2, r0, r0, ror #17 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r2, pc, ip, ror #30 │ │ │ │ - mlaseq pc, r4, pc, r2 @ │ │ │ │ + eorseq r3, pc, ip │ │ │ │ + eorseq r3, pc, r4, lsr r0 @ │ │ │ │ │ │ │ │ 001ff540 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ @@ -141159,15 +141159,15 @@ │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [r1, #4] │ │ │ │ str r3, [r1, #8] │ │ │ │ - bl 4273a8 │ │ │ │ + bl 427448 │ │ │ │ ldr r8, [pc, #800] @ 1ff8d0 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1ff648 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -141221,15 +141221,15 @@ │ │ │ │ str r3, [r6] │ │ │ │ b 1ff5d0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 424678 │ │ │ │ + bl 424718 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -141289,32 +141289,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 1ff8f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1ff5fc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 424678 │ │ │ │ + bl 424718 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -141357,31 +141357,31 @@ │ │ │ │ ldr r0, [pc, #84] @ 1ff8fc │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1ff5fc │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq sp, r2, ip, lsl #6 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq sp, r2, r0, asr #5 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq sp, r2, r8, ror #4 │ │ │ │ ldreq r4, [r0], #-261 @ 0xfffffefb │ │ │ │ svc 0x00befbef │ │ │ │ mrclt 15, 7, lr, cr11, cr15, {5} │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r1, r0, r0, ror r6 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ + mlaseq pc, r0, sp, r2 @ │ │ │ │ @ instruction: 0x003f2cf0 │ │ │ │ - eorseq r2, pc, r0, asr ip @ │ │ │ │ │ │ │ │ 001ff900 : │ │ │ │ cmp r1, #16 │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ movls r1, #1 │ │ │ │ movhi r1, #0 │ │ │ │ cmp r0, #1024 @ 0x400 │ │ │ │ @@ -141630,21 +141630,21 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r3, [r0, #32] │ │ │ │ ldr r0, [pc, #20] @ 1ffd08 │ │ │ │ ldrb r1, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 1ffc94 │ │ │ │ ldrsheq ip, [r2], #-176 @ 0xffffff50 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ - eorseq r2, pc, ip, lsr r8 @ │ │ │ │ + @ instruction: 0x003f28dc │ │ │ │ ldr r0, [r0, #4] │ │ │ │ - b 5c1a28 │ │ │ │ + b 5c1ac8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [r0, #4] │ │ │ │ ldr r5, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ @@ -141658,23 +141658,23 @@ │ │ │ │ cmp r6, #0 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #0 │ │ │ │ strd r2, [sp] │ │ │ │ beq 1fff48 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4bc9ac │ │ │ │ + bl 4bca4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 1fff48 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #3 │ │ │ │ beq 1fff48 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, sp │ │ │ │ - bl 424678 │ │ │ │ + bl 424718 │ │ │ │ ldr r3, [pc, #456] @ 1fff5c │ │ │ │ mvn r7, #0 │ │ │ │ mov lr, #0 │ │ │ │ ldr r6, [sp] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r7 │ │ │ │ @@ -141783,33 +141783,33 @@ │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ mvn r0, #0 │ │ │ │ b 1ffe90 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq ip, r2, r4, lsr fp │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - strheq pc, [ip], #-220 @ 0xffffff24 @ │ │ │ │ - subeq pc, ip, r0, lsl sp @ │ │ │ │ + subeq pc, ip, ip, asr lr @ │ │ │ │ + strheq pc, [ip], #-208 @ 0xffffff30 @ │ │ │ │ ldrsbeq ip, [r2], #-148 @ 0xffffff6c │ │ │ │ - subeq pc, ip, ip, lsr #24 │ │ │ │ - eorseq r2, pc, r0, lsr #12 │ │ │ │ - eorseq r2, pc, ip, lsr #12 │ │ │ │ + subeq pc, ip, ip, asr #25 │ │ │ │ + eorseq r2, pc, r0, asr #13 │ │ │ │ + eorseq r2, pc, ip, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 200024 │ │ │ │ - bl 425460 │ │ │ │ + bl 425500 │ │ │ │ eor r3, r0, #1 │ │ │ │ strb r3, [r4, #32] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 4bc9ac │ │ │ │ + bl 4bca4c │ │ │ │ cmp r0, #0 │ │ │ │ bne 1fffd8 │ │ │ │ mov r2, #3 │ │ │ │ mvn r3, #0 │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ mov r0, #0 │ │ │ │ @@ -141852,18 +141852,18 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 200080 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 366b7c │ │ │ │ + bl 366c1c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ ldrsbeq r9, [r1], #-104 @ 0xffffff98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 200124 │ │ │ │ ldr r2, [pc, #136] @ 200128 │ │ │ │ @@ -141871,47 +141871,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #424 @ 0x1a8 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r1, [pc, #104] @ 200130 │ │ │ │ ldr r3, [pc, #104] @ 200134 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #88] @ 200138 │ │ │ │ orr r2, r2, #4 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #13 │ │ │ │ mov r4, r0 │ │ │ │ - bl 35edd0 │ │ │ │ + bl 35ee70 │ │ │ │ ldr r3, [pc, #60] @ 20013c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strheq pc, [ip], #-172 @ 0xffffff54 @ │ │ │ │ - mlaseq lr, r4, lr, r5 │ │ │ │ - subeq r4, r0, r0, ror sl │ │ │ │ + subeq pc, ip, ip, asr fp @ │ │ │ │ + eorseq r5, lr, r4, lsr pc │ │ │ │ + subeq r4, r0, r0, lsl fp │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ - eorseq r2, pc, r8, asr #9 │ │ │ │ + eorseq r2, pc, r8, ror #10 │ │ │ │ ldrheq r4, [r2], #-200 @ 0xffffff38 │ │ │ │ - eorseq r2, pc, r4, lsr #9 │ │ │ │ + eorseq r2, pc, r4, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #164] @ 2001fc │ │ │ │ cmp r1, #0 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -141923,26 +141923,26 @@ │ │ │ │ ldr r1, [r3, r2] │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 42371c │ │ │ │ + bl 4237bc │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb r2, [r4, #33] @ 0x21 │ │ │ │ strb r3, [r4, #35] @ 0x23 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 1fff74 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ - bl 42539c │ │ │ │ + bl 42543c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r5 │ │ │ │ eor r1, r0, #1 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ bl 1feb34 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -142011,19 +142011,19 @@ │ │ │ │ addeq r4, r0, #168 @ 0xa8 │ │ │ │ addne r4, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2002a8 │ │ │ │ mov r6, #15 │ │ │ │ mov r7, #0 │ │ │ │ - bl 5bd048 │ │ │ │ + bl 5bd0e8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 422a20 │ │ │ │ + bl 422ac0 │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -142324,15 +142324,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ b 2007a8 │ │ │ │ ldrsb r3, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ bge 200808 │ │ │ │ @@ -142373,21 +142373,21 @@ │ │ │ │ ldrb r3, [r3, #1] │ │ │ │ lsr r3, r3, #2 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #1 │ │ │ │ and r3, r3, r0 │ │ │ │ strb r3, [r2, #17] │ │ │ │ ldr r4, [r4, #4] │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #16] @ 2008b0 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5c19d8 │ │ │ │ + b 5c1a78 │ │ │ │ teqeq r1, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #1080] @ 200d04 │ │ │ │ ldr r6, [pc, #1080] @ 200d08 │ │ │ │ @@ -142398,24 +142398,24 @@ │ │ │ │ add r3, r5, #440 @ 0x1b8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #448 @ 0x1c0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #1036] @ 200d10 │ │ │ │ add r5, r5, #456 @ 0x1c8 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #75 @ 0x4b │ │ │ │ mov r2, r6 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8, #48] @ 0x30 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [r4, #96] @ 0x60 │ │ │ │ cmn r1, #1 │ │ │ │ mov r5, r0 │ │ │ │ beq 200aa8 │ │ │ │ cmp r1, #1 │ │ │ │ bhi 200b08 │ │ │ │ ldr r2, [r5, #68] @ 0x44 │ │ │ │ @@ -142428,19 +142428,19 @@ │ │ │ │ add r6, r2, r3 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2009a8 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2009f8 │ │ │ │ - bl 423154 │ │ │ │ + bl 4231f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 200a28 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 42539c │ │ │ │ + bl 42543c │ │ │ │ eor r8, r0, #1 │ │ │ │ and r8, r8, #255 @ 0xff │ │ │ │ b 200a2c │ │ │ │ tst r3, #4 │ │ │ │ addeq r6, r2, #168 @ 0xa8 │ │ │ │ addne r6, r2, #132 @ 0x84 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ @@ -142453,33 +142453,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #856] @ 200d20 │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 5bd048 │ │ │ │ + bl 5bd0e8 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 422a20 │ │ │ │ + bl 422ac0 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 423820 │ │ │ │ + bl 4238c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 200ce0 │ │ │ │ mov r8, #1 │ │ │ │ add r9, r4, #100 @ 0x64 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ bl 1fe784 │ │ │ │ @@ -142497,15 +142497,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #696] @ 200d30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -142543,15 +142543,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ ldr r2, [pc, #524] @ 200d40 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -142564,25 +142564,25 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 1feb34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 200a88 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, #0 │ │ │ │ - bl 425240 │ │ │ │ + bl 4252e0 │ │ │ │ cmp r0, #2 │ │ │ │ beq 200bb0 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, #0 │ │ │ │ - bl 425240 │ │ │ │ + bl 4252e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 200cb0 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, #1 │ │ │ │ - bl 425240 │ │ │ │ + bl 4252e0 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 200c30 │ │ │ │ str r9, [r6, #8] │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ str r0, [r6, #4] │ │ │ │ ldr r1, [pc, #364] @ 200d44 │ │ │ │ ldr r2, [r5, #68] @ 0x44 │ │ │ │ @@ -142592,15 +142592,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #254 @ 0xfe │ │ │ │ strb r3, [r6, #16] │ │ │ │ strh r2, [r6, #32] │ │ │ │ strh r3, [r6, #28] │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ mov r2, r6 │ │ │ │ - bl 423aa8 │ │ │ │ + bl 423b48 │ │ │ │ ldr r3, [r4, #180] @ 0xb4 │ │ │ │ str r3, [r6, #12] │ │ │ │ cmp r3, #4 │ │ │ │ beq 200c60 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r4, #180] @ 0xb4 │ │ │ │ add sp, sp, #20 │ │ │ │ @@ -142614,15 +142614,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #264] @ 200d54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 200a88 │ │ │ │ mov r0, r6 │ │ │ │ bl 1ffd14 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [r6] │ │ │ │ ldreq r3, [r6, #20] │ │ │ │ ldrne r3, [r3, #216] @ 0xd8 │ │ │ │ @@ -142646,57 +142646,57 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #168] @ 200d74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 200a88 │ │ │ │ ldr r3, [pc, #144] @ 200d78 │ │ │ │ ldr r1, [pc, #144] @ 200d7c │ │ │ │ ldr r0, [pc, #144] @ 200d80 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #140] @ 200d84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #492 @ 0x1ec │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x004cf290 │ │ │ │ - eorseq r1, pc, r4, ror ip @ │ │ │ │ - eorseq r1, pc, r4, ror #26 │ │ │ │ - eorseq r1, pc, ip, lsl #25 │ │ │ │ - subeq pc, ip, r0, lsr #3 │ │ │ │ - eorseq r1, pc, r8, lsr ip @ │ │ │ │ - eorseq r1, pc, r8, lsl #23 │ │ │ │ + subeq pc, ip, r0, lsr r3 @ │ │ │ │ + eorseq r1, pc, r4, lsl sp @ │ │ │ │ + eorseq r1, pc, r4, lsl #28 │ │ │ │ + eorseq r1, pc, ip, lsr #26 │ │ │ │ + subeq pc, ip, r0, asr #4 │ │ │ │ + @ instruction: 0x003f1cd8 │ │ │ │ + eorseq r1, pc, r8, lsr #24 │ │ │ │ andeq r0, r0, sl, ror #3 │ │ │ │ - strdeq pc, [ip], #-4 │ │ │ │ - eorseq r1, pc, ip, lsr #23 │ │ │ │ - eorseq r1, pc, r0, ror #21 │ │ │ │ + @ instruction: 0x004cf194 │ │ │ │ + eorseq r1, pc, ip, asr #24 │ │ │ │ + eorseq r1, pc, r0, lsl #23 │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ - subeq pc, ip, ip, lsr r0 @ │ │ │ │ - eorseq r1, pc, r0, lsr #21 │ │ │ │ - eorseq r1, pc, r0, lsr #20 │ │ │ │ + ldrdeq pc, [ip], #-12 │ │ │ │ + eorseq r1, pc, r0, asr #22 │ │ │ │ + eorseq r1, pc, r0, asr #21 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ subseq r8, r1, ip, asr fp │ │ │ │ - subeq lr, ip, ip, lsl pc │ │ │ │ - eorseq r1, pc, ip, lsr sl @ │ │ │ │ - eorseq r1, pc, ip, lsl #18 │ │ │ │ + strheq lr, [ip], #-252 @ 0xffffff04 │ │ │ │ + @ instruction: 0x003f1adc │ │ │ │ + eorseq r1, pc, ip, lsr #19 │ │ │ │ andeq r0, r0, r9, lsl r2 │ │ │ │ - subeq lr, ip, ip, asr #29 │ │ │ │ - eorseq r1, pc, ip, lsl #20 │ │ │ │ - @ instruction: 0x003f18b8 │ │ │ │ + subeq lr, ip, ip, ror #30 │ │ │ │ + eorseq r1, pc, ip, lsr #21 │ │ │ │ + eorseq r1, pc, r8, asr r9 @ │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ - @ instruction: 0x004cee9c │ │ │ │ - mlaseq pc, r4, r9, r1 @ │ │ │ │ - eorseq r1, pc, ip, lsl #17 │ │ │ │ + subeq lr, ip, ip, lsr pc │ │ │ │ + eorseq r1, pc, r4, lsr sl @ │ │ │ │ + eorseq r1, pc, ip, lsr #18 │ │ │ │ andeq r0, r0, r5, lsl r2 │ │ │ │ - subeq lr, ip, r0, ror lr │ │ │ │ - eorseq r1, pc, r0, ror #16 │ │ │ │ - eorseq r1, pc, r4, lsl r9 @ │ │ │ │ + subeq lr, ip, r0, lsl pc │ │ │ │ + eorseq r1, pc, r0, lsl #18 │ │ │ │ + @ instruction: 0x003f19b4 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -142753,15 +142753,15 @@ │ │ │ │ mov r2, #7 │ │ │ │ cmp r0, #0 │ │ │ │ strb r1, [r4, #49] @ 0x31 │ │ │ │ str r2, [r4, #44] @ 0x2c │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt 200e98 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ strb r3, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -142769,34 +142769,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #56] @ 200f08 │ │ │ │ ldr r2, [pc, #56] @ 200f0c │ │ │ │ ldr r1, [pc, #56] @ 200f10 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #532 @ 0x214 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ b 200e40 │ │ │ │ - subeq lr, ip, r8, lsl #25 │ │ │ │ - eorseq r1, pc, ip, ror #15 │ │ │ │ - eorseq r1, pc, r0, lsl #16 │ │ │ │ + subeq lr, ip, r8, lsr #26 │ │ │ │ + eorseq r1, pc, ip, lsl #17 │ │ │ │ + eorseq r1, pc, r0, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ ldrb r3, [r3, #1] │ │ │ │ @@ -142839,15 +142839,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ bl 200264 │ │ │ │ ldrb r1, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq 200fe8 │ │ │ │ ldrb r0, [r0, #19] │ │ │ │ - bl 5e3668 │ │ │ │ + bl 5e3708 │ │ │ │ add r1, r1, #1 │ │ │ │ strb r1, [r4, #19] │ │ │ │ ldrb r3, [r5, #26] │ │ │ │ ldrb r2, [r4, #34] @ 0x22 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r2, r3 │ │ │ │ mov r3, #0 │ │ │ │ @@ -142878,19 +142878,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ b 200d88 │ │ │ │ ldr r0, [pc, #16] @ 201088 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 201058 │ │ │ │ subseq fp, r2, ip, lsr #16 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ - eorseq r1, pc, r4, ror r6 @ │ │ │ │ + eorseq r1, pc, r4, lsl r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r0, #29] │ │ │ │ cmp r0, r2 │ │ │ │ @@ -142919,28 +142919,28 @@ │ │ │ │ cmp r5, ip │ │ │ │ strb r1, [r4, #17] │ │ │ │ beq 201188 │ │ │ │ cmp r0, #0 │ │ │ │ strbeq r5, [r4, #18] │ │ │ │ strbeq r6, [r4, #19] │ │ │ │ beq 20115c │ │ │ │ - bl 4bc9ac │ │ │ │ + bl 4bca4c │ │ │ │ mov r7, #1 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r0, [r4, #4] │ │ │ │ ldrne r0, [r4, #4] │ │ │ │ movne r3, #0 │ │ │ │ strbne r3, [r4, #33] @ 0x21 │ │ │ │ strb r5, [r4, #18] │ │ │ │ strb r6, [r4, #19] │ │ │ │ b 201148 │ │ │ │ mov r7, #0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 20115c │ │ │ │ - bl 4bc9ac │ │ │ │ + bl 4bca4c │ │ │ │ cmp r0, #0 │ │ │ │ bne 201160 │ │ │ │ mov r7, #2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -142982,15 +142982,15 @@ │ │ │ │ ldrsb r2, [r4, #21] │ │ │ │ orr r3, r3, #32 │ │ │ │ cmp r2, #0 │ │ │ │ strb r3, [r4, #29] │ │ │ │ blt 201228 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, r5 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orr r6, r6, r3 │ │ │ │ strb r6, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -143033,15 +143033,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt 2012f4 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orr r5, r5, r3 │ │ │ │ strb r5, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -143085,15 +143085,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt 2013c4 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orr r5, r5, r3 │ │ │ │ strb r5, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -143129,15 +143129,15 @@ │ │ │ │ orr r3, r3, #32 │ │ │ │ cmp r2, #0 │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb r3, [r4, #29] │ │ │ │ blt 201474 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orr r5, r5, r3 │ │ │ │ strb r5, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -143203,19 +143203,19 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2015f4 │ │ │ │ - bl 425460 │ │ │ │ + bl 425500 │ │ │ │ eor r3, r0, #1 │ │ │ │ strb r3, [r4, #32] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 4bc9ac │ │ │ │ + bl 4bca4c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2015d0 │ │ │ │ mov r2, #3 │ │ │ │ mvn r3, #0 │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ mov r0, #0 │ │ │ │ @@ -143291,21 +143291,21 @@ │ │ │ │ ldrb r3, [r0, #25] │ │ │ │ tst r3, #4 │ │ │ │ addeq r5, r0, #168 @ 0xa8 │ │ │ │ addne r5, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 20166c │ │ │ │ - bl 5bd048 │ │ │ │ + bl 5bd0e8 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 422a20 │ │ │ │ + bl 422ac0 │ │ │ │ str r0, [r5, #4] │ │ │ │ b 20166c │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ udf #0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -143366,21 +143366,21 @@ │ │ │ │ ldrb r3, [r0, #25] │ │ │ │ tst r3, #4 │ │ │ │ addeq r5, r0, #168 @ 0xa8 │ │ │ │ addne r5, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 201764 │ │ │ │ - bl 5bd048 │ │ │ │ + bl 5bd0e8 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 422a20 │ │ │ │ + bl 422ac0 │ │ │ │ str r0, [r5, #4] │ │ │ │ b 201764 │ │ │ │ ands r3, r3, #64 @ 0x40 │ │ │ │ beq 2018ac │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ strb r3, [r2] │ │ │ │ ldr r3, [r4, #32] │ │ │ │ @@ -143539,15 +143539,15 @@ │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ mov r9, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ lsl r2, r3, #9 │ │ │ │ strd r8, [sp] │ │ │ │ asr r3, r3, #31 │ │ │ │ - bl 4bd3e4 │ │ │ │ + bl 4bd484 │ │ │ │ cmp r0, sl │ │ │ │ blt 201c34 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, r3 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ @@ -143578,23 +143578,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 201cbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 201980 │ │ │ │ cmp r1, #3 │ │ │ │ bne 201c94 │ │ │ │ ands r1, r3, #32 │ │ │ │ bne 201c70 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -143611,24 +143611,24 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r1, [r4, #40] @ 0x28 │ │ │ │ strb r1, [r4, #29] │ │ │ │ strb r3, [r4, #12] │ │ │ │ str r3, [r4, #44] @ 0x2c │ │ │ │ bge 201ae8 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ b 201ae8 │ │ │ │ ldr r0, [pc, #192] @ 201cc0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 201980 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ mov r0, r4 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #27] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ @@ -143658,30 +143658,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #552 @ 0x228 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ bl 176fb4 │ │ │ │ subseq sl, r2, r4, asr pc │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq lr, ip, r0, lsr #4 │ │ │ │ + subeq lr, ip, r0, asr #5 │ │ │ │ subseq sl, r2, ip, lsr pc │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq sl, r2, r4, ror #29 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003f0bd4 │ │ │ │ - eorseq r0, pc, ip, lsl #23 │ │ │ │ - subeq sp, ip, r4, lsl #30 │ │ │ │ - @ instruction: 0x003f08f4 │ │ │ │ - @ instruction: 0x003f0ab0 │ │ │ │ + eorseq r0, pc, r4, ror ip @ │ │ │ │ + eorseq r0, pc, ip, lsr #24 │ │ │ │ + subeq sp, ip, r4, lsr #31 │ │ │ │ + mlaseq pc, r4, r9, r0 @ │ │ │ │ + eorseq r0, pc, r0, asr fp @ │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ - subeq sp, ip, r0, ror #29 │ │ │ │ - @ instruction: 0x003f08d0 │ │ │ │ - eorseq r0, pc, r8, lsr #21 │ │ │ │ + subeq sp, ip, r0, lsl #31 │ │ │ │ + eorseq r0, pc, r0, ror r9 @ │ │ │ │ + eorseq r0, pc, r8, asr #22 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 00201ce4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -143690,15 +143690,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ strb r3, [r0, #29] │ │ │ │ bge 201d1c │ │ │ │ ldr r0, [r0] │ │ │ │ mov r1, r3 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #172] @ 0xac │ │ │ │ adds r3, r3, #1 │ │ │ │ movne r3, #1 │ │ │ │ lsl r3, r3, #3 │ │ │ │ clz r2, r2 │ │ │ │ lsr r2, r2, #5 │ │ │ │ @@ -143710,15 +143710,15 @@ │ │ │ │ ldr r0, [r4, #4] │ │ │ │ strb r2, [r4, #21] │ │ │ │ strb r3, [r4, #23] │ │ │ │ strb r7, [r4, #22] │ │ │ │ strb r5, [r4, #28] │ │ │ │ strb r8, [r4, #27] │ │ │ │ str r5, [r4, #212] @ 0xd4 │ │ │ │ - bl 5c15c0 │ │ │ │ + bl 5c1660 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #132 @ 0x84 │ │ │ │ str r5, [r4, #40] @ 0x28 │ │ │ │ str r5, [r4, #44] @ 0x2c │ │ │ │ strh r5, [r4, #48] @ 0x30 │ │ │ │ @@ -143756,15 +143756,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orr r8, r8, r3 │ │ │ │ strb r8, [r4, #21] │ │ │ │ b 201df8 │ │ │ │ │ │ │ │ 00201e34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -143952,22 +143952,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 2024d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 201e90 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 201ce4 │ │ │ │ b 201f8c │ │ │ │ bic r3, r3, #4 │ │ │ │ strb r3, [r5, #23] │ │ │ │ @@ -144013,15 +144013,15 @@ │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r2, [r5, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ asr r3, r3, #31 │ │ │ │ - bl 4bdacc │ │ │ │ + bl 4bdb6c │ │ │ │ cmp r0, r6 │ │ │ │ blt 201efc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 201498 │ │ │ │ cmp r0, r6 │ │ │ │ beq 201efc │ │ │ │ @@ -144045,15 +144045,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 200d88 │ │ │ │ ldr r0, [pc, #592] @ 2024e4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 201e90 │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ mov r0, r5 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r5, #28] │ │ │ │ bl 200264 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ @@ -144095,15 +144095,15 @@ │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ mov r9, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ asr r3, r3, #31 │ │ │ │ - bl 4bdacc │ │ │ │ + bl 4bdb6c │ │ │ │ cmp r0, r6 │ │ │ │ blt 2023c0 │ │ │ │ ldrb r3, [r4, #28] │ │ │ │ ldrb r2, [r4, #19] │ │ │ │ cmp r2, r3 │ │ │ │ movne r3, #4 │ │ │ │ strne r6, [r5, #40] @ 0x28 │ │ │ │ @@ -144178,40 +144178,40 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #572 @ 0x23c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq sl, r2, r0, lsr #20 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq sl, r2, r0, lsl #20 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - strheq sp, [ip], #-204 @ 0xffffff34 │ │ │ │ + subeq sp, ip, ip, asr sp │ │ │ │ subseq sl, r2, r8, ror #18 │ │ │ │ subseq r3, sp, ip, ror r5 │ │ │ │ subseq r7, r1, r4, lsl r7 │ │ │ │ subseq r3, sp, r4, lsr #10 │ │ │ │ subseq sl, r2, r0, ror #15 │ │ │ │ @ instruction: 0x00517690 │ │ │ │ andeq r2, r0, r8, asr r6 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r0, pc, r8, ror r6 @ │ │ │ │ + eorseq r0, pc, r8, lsl r7 @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ subseq sl, r2, r8, lsl r6 │ │ │ │ - eorseq r0, pc, r0, ror #10 │ │ │ │ + eorseq r0, pc, r0, lsl #12 │ │ │ │ subseq sl, r2, ip, asr #9 │ │ │ │ subseq sl, r2, r4, lsr #9 │ │ │ │ - subeq sp, ip, r0, lsr #14 │ │ │ │ - eorseq r0, pc, r4, lsl r1 @ │ │ │ │ - @ instruction: 0x003f02d0 │ │ │ │ - strdeq sp, [ip], #-104 @ 0xffffff98 │ │ │ │ - eorseq r0, pc, r8, ror #1 │ │ │ │ - @ instruction: 0x003f03b4 │ │ │ │ + subeq sp, ip, r0, asr #15 │ │ │ │ + @ instruction: 0x003f01b4 │ │ │ │ + eorseq r0, pc, r0, ror r3 @ │ │ │ │ + @ instruction: 0x004cd798 │ │ │ │ + eorseq r0, pc, r8, lsl #3 │ │ │ │ + eorseq r0, pc, r4, asr r4 @ │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ - ldrdeq sp, [ip], #-100 @ 0xffffff9c │ │ │ │ - eorseq r0, pc, r4, asr #1 │ │ │ │ - mlaseq pc, ip, r2, r0 @ │ │ │ │ + subeq sp, ip, r4, ror r7 │ │ │ │ + eorseq r0, pc, r4, ror #2 │ │ │ │ + eorseq r0, pc, ip, lsr r3 @ │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ │ │ │ │ 0020251c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3504] @ 0xdb0 │ │ │ │ @@ -144226,25 +144226,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #548] @ 0x224 │ │ │ │ mov r3, #0 │ │ │ │ blt 20282c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #972] @ 202940 │ │ │ │ ldr r2, [pc, #972] @ 202944 │ │ │ │ ldr r1, [pc, #972] @ 202948 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #532 @ 0x214 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 200264 │ │ │ │ ldrb r1, [r4, #49] @ 0x31 │ │ │ │ ldr r6, [r4, #44] @ 0x2c │ │ │ │ sub r2, r1, #2 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -144291,15 +144291,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ strd r2, [sp] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asr r3, r1, #31 │ │ │ │ lsl r2, r1, #9 │ │ │ │ - bl 4bdacc │ │ │ │ + bl 4bdb6c │ │ │ │ cmp r0, #0 │ │ │ │ blt 20291c │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ add r6, r6, r3 │ │ │ │ ands r7, r6, fp │ │ │ │ str r6, [r4, #40] @ 0x28 │ │ │ │ beq 202870 │ │ │ │ @@ -144331,15 +144331,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r2, [sp, #12] │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsl r2, r3, #9 │ │ │ │ asr r3, r3, #31 │ │ │ │ - bl 4bd3e4 │ │ │ │ + bl 4bd484 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2027f0 │ │ │ │ ldrb r3, [r4, #49] @ 0x31 │ │ │ │ cmp r3, #5 │ │ │ │ beq 202678 │ │ │ │ bhi 20277c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -144472,17 +144472,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ bl 200d88 │ │ │ │ b 202830 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq sl, r2, r8, lsr #6 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq sp, ip, r4, ror #11 │ │ │ │ - eorseq r0, pc, r8, asr #2 │ │ │ │ - eorseq r0, pc, ip, asr r1 @ │ │ │ │ + subeq sp, ip, r4, lsl #13 │ │ │ │ + eorseq r0, pc, r8, ror #3 │ │ │ │ + @ instruction: 0x003f01fc │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ subseq sl, r2, r4, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ @@ -144555,15 +144555,15 @@ │ │ │ │ orreq r1, r1, #160 @ 0xa0 │ │ │ │ orrne r1, r1, #224 @ 0xe0 │ │ │ │ cmp r3, #0 │ │ │ │ strb r1, [r4, #27] │ │ │ │ blt 202aa0 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #1 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ strb r3, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -144597,25 +144597,25 @@ │ │ │ │ b 202acc │ │ │ │ ldrb r2, [r3, #8] │ │ │ │ b 202a50 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ b 202acc │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #152] @ 202bd8 │ │ │ │ ldr r2, [pc, #152] @ 202bdc │ │ │ │ ldr r1, [pc, #152] @ 202be0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #532 @ 0x214 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ cmp r5, #5 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ ldr r1, [r4, #8] │ │ │ │ strb r3, [r4, #27] │ │ │ │ mov r6, r0 │ │ │ │ beq 202b9c │ │ │ │ @@ -144638,20 +144638,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 202bec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 202bf0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #592 @ 0x250 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq sp, ip, r8, lsl r0 │ │ │ │ - eorseq pc, lr, r4, ror fp @ │ │ │ │ - mlaseq lr, r0, fp, pc @ │ │ │ │ - @ instruction: 0x004ccf9c │ │ │ │ - eorseq pc, lr, ip, lsl #19 │ │ │ │ - eorseq pc, lr, ip, ror ip @ │ │ │ │ + strheq sp, [ip], #-8 │ │ │ │ + eorseq pc, lr, r4, lsl ip @ │ │ │ │ + eorseq pc, lr, r0, lsr ip @ │ │ │ │ + subeq sp, ip, ip, lsr r0 │ │ │ │ + eorseq pc, lr, ip, lsr #20 │ │ │ │ + eorseq pc, lr, ip, lsl sp @ │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 00202bf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -144663,39 +144663,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ beq 202cb8 │ │ │ │ mov r8, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r7, r8 │ │ │ │ ldr r0, [pc, #188] @ 202cf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 360144 │ │ │ │ + bl 3601e4 │ │ │ │ ldr r1, [pc, #180] @ 202cf4 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 35e6ac │ │ │ │ + bl 35e74c │ │ │ │ ldr r1, [pc, #164] @ 202cf8 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 35e7d0 │ │ │ │ + bl 35e870 │ │ │ │ ldr r0, [sl] │ │ │ │ - bl 4233e8 │ │ │ │ + bl 423488 │ │ │ │ ldr r3, [pc, #140] @ 202cfc │ │ │ │ ldr r1, [pc, #140] @ 202d00 │ │ │ │ ldr r8, [r9, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 21c140 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3605d8 │ │ │ │ + bl 360678 │ │ │ │ cmp r7, #1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -144710,19 +144710,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ subseq r9, r2, r8, asr ip │ │ │ │ - eorseq pc, lr, r8, lsl sl @ │ │ │ │ - eorseq pc, lr, r8, lsr #24 │ │ │ │ - eorseq pc, lr, ip, lsl ip @ │ │ │ │ + @ instruction: 0x003efab8 │ │ │ │ + eorseq pc, lr, r8, asr #25 │ │ │ │ + @ instruction: 0x003efcbc │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ - subeq r0, r4, r8, ror #2 │ │ │ │ + subeq r0, r4, r8, lsl #4 │ │ │ │ │ │ │ │ 00202d04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r1, #216] @ 0xd8 │ │ │ │ @@ -144755,15 +144755,15 @@ │ │ │ │ bne 202d6c │ │ │ │ sub ip, ip, #1 │ │ │ │ cmn ip, #1 │ │ │ │ sub r5, r5, #20 │ │ │ │ bne 202d60 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ mov r0, r1 │ │ │ │ - bl 5b7fe4 │ │ │ │ + bl 5b8084 │ │ │ │ mov r5, #512 @ 0x200 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ str r0, [r4, #32] │ │ │ │ bl 176c18 │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ mov r0, #32 │ │ │ │ @@ -144773,15 +144773,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #1 │ │ │ │ stm sp, {r5, ip} │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c14e4 │ │ │ │ + bl 5c1584 │ │ │ │ mvn r2, #111 @ 0x6f │ │ │ │ strb r2, [r4, #20] │ │ │ │ ldr r2, [pc, #208] @ 202ec8 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ mov r1, #2 │ │ │ │ strb r3, [r4, #52] @ 0x34 │ │ │ │ str r6, [r4, #4] │ │ │ │ @@ -144789,15 +144789,15 @@ │ │ │ │ strb r1, [r4, #128] @ 0x80 │ │ │ │ ldr r6, [pc, #184] @ 202ecc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #72 @ 0x48 │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ mov r7, #3 │ │ │ │ str r5, [sp] │ │ │ │ - bl 35cd00 │ │ │ │ + bl 35cda0 │ │ │ │ add r0, r4, #132 @ 0x84 │ │ │ │ str r4, [r4, #124] @ 0x7c │ │ │ │ str r4, [r4, #132] @ 0x84 │ │ │ │ strb r5, [r4, #148] @ 0x94 │ │ │ │ str r7, [r4, #152] @ 0x98 │ │ │ │ strh r5, [r4, #160] @ 0xa0 │ │ │ │ strh r6, [r4, #164] @ 0xa4 │ │ │ │ @@ -144817,46 +144817,46 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #76] @ 202edc │ │ │ │ add r3, r3, #616 @ 0x268 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ subseq r2, sp, r4, ror r8 │ │ │ │ ldrsheq r6, [r1], #-152 @ 0xffffff68 │ │ │ │ subseq r2, sp, ip, asr #16 │ │ │ │ @ instruction: 0xffffe1e0 │ │ │ │ - eorseq pc, lr, r4, lsl #15 │ │ │ │ + eorseq pc, lr, r4, lsr #16 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - subeq ip, ip, r0, ror #25 │ │ │ │ - eorseq pc, lr, r4, lsl #20 │ │ │ │ - @ instruction: 0x003ef6d0 │ │ │ │ + subeq ip, ip, r0, lsl #27 │ │ │ │ + eorseq pc, lr, r4, lsr #21 │ │ │ │ + eorseq pc, lr, r0, ror r7 @ │ │ │ │ andeq r0, r0, sp, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 202f14 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 366b7c │ │ │ │ + bl 366c1c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 366b7c │ │ │ │ + bl 366c1c │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subseq r6, r1, r4, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ 202fa8 │ │ │ │ ldr r2, [pc, #120] @ 202fac │ │ │ │ @@ -144864,42 +144864,42 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ mov r6, r0 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r2, [pc, #88] @ 202fb4 │ │ │ │ ldr r1, [pc, #88] @ 202fb8 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #56] @ 202fbc │ │ │ │ ldr r1, [pc, #56] @ 202fc0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ strb ip, [r5, #100] @ 0x64 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 35edd0 │ │ │ │ - subeq ip, ip, r4, lsr #29 │ │ │ │ - eorseq pc, lr, ip, lsl #26 │ │ │ │ - eorseq pc, lr, r0, lsr #26 │ │ │ │ - eorseq r2, lr, r4, ror #31 │ │ │ │ - subeq r1, r0, r0, asr #23 │ │ │ │ - @ instruction: 0x003efcf0 │ │ │ │ + b 35ee70 │ │ │ │ + subeq ip, ip, r4, asr #30 │ │ │ │ + eorseq pc, lr, ip, lsr #27 │ │ │ │ + eorseq pc, lr, r0, asr #27 │ │ │ │ + eorseq r3, lr, r4, lsl #1 │ │ │ │ + subeq r1, r0, r0, ror #24 │ │ │ │ + mlaseq lr, r0, sp, pc @ │ │ │ │ subseq r2, r2, r4, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #308] @ 203110 │ │ │ │ ldr r1, [pc, #308] @ 203114 │ │ │ │ @@ -144951,22 +144951,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 203130 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 203010 │ │ │ │ ldr r2, [pc, #92] @ 203134 │ │ │ │ ldr r3, [pc, #56] @ 203114 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -144974,27 +144974,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 20310c │ │ │ │ ldr r0, [pc, #60] @ 203138 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00529890 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r9, r2, r0, ror r8 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r9, r2, r4, asr r8 │ │ │ │ andeq r2, r0, r4, lsl #30 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq pc, lr, ip, asr #23 │ │ │ │ + eorseq pc, lr, ip, ror #24 │ │ │ │ @ instruction: 0x00529794 │ │ │ │ - eorseq pc, lr, r0, asr #23 │ │ │ │ + eorseq pc, lr, r0, ror #24 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [sp] │ │ │ │ b 201e34 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -145016,54 +145016,54 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #316] @ 2032dc │ │ │ │ ldr r1, [pc, #316] @ 2032e0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr sl, [pc, #296] @ 2032e4 │ │ │ │ ldr r9, [pc, #296] @ 2032e8 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ add ip, r4, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ mov r1, r9 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r2, [pc, #252] @ 2032ec │ │ │ │ ldr r1, [pc, #252] @ 2032f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #68 @ 0x44 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mvn r3, #0 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [r0, #760] @ 0x2f8 │ │ │ │ mov r4, r0 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 360438 │ │ │ │ + bl 3604d8 │ │ │ │ ldrb r3, [r8, #100] @ 0x64 │ │ │ │ add r4, r4, #976 @ 0x3d0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2032c8 │ │ │ │ ldr r2, [pc, #140] @ 2032f4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ @@ -145072,15 +145072,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, sl │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 21d6c0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 21d5c0 │ │ │ │ ldr r1, [pc, #72] @ 2032fc │ │ │ │ @@ -145090,23 +145090,23 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 2089d0 │ │ │ │ ldr r2, [pc, #48] @ 203300 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #204 @ 0xcc │ │ │ │ b 20326c │ │ │ │ - subeq ip, ip, r0, asr ip │ │ │ │ - eorseq r2, lr, r4, lsr #27 │ │ │ │ - subeq r1, r0, ip, ror r9 │ │ │ │ - mlaseq lr, r0, sl, pc @ │ │ │ │ - eorseq pc, lr, r4, lsr #21 │ │ │ │ - eorseq lr, lr, r0, lsl lr │ │ │ │ - eorseq lr, lr, r4, lsr #28 │ │ │ │ + strdeq ip, [ip], #-192 @ 0xffffff40 │ │ │ │ + eorseq r2, lr, r4, asr #28 │ │ │ │ + subeq r1, r0, ip, lsl sl │ │ │ │ + eorseq pc, lr, r0, lsr fp @ │ │ │ │ + eorseq pc, lr, r4, asr #22 │ │ │ │ + @ instruction: 0x003eeeb0 │ │ │ │ + eorseq lr, lr, r4, asr #29 │ │ │ │ subseq r6, r1, r4, lsr #19 │ │ │ │ - eorseq r2, pc, r4, ror #10 │ │ │ │ + eorseq r2, pc, r4, lsl #12 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ subseq r6, r1, ip, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 203368 │ │ │ │ @@ -145115,52 +145115,52 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r1, [pc, #44] @ 203374 │ │ │ │ ldr r3, [pc, #44] @ 203378 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #3 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 35edd0 │ │ │ │ - strheq ip, [ip], #-172 @ 0xffffff54 │ │ │ │ - eorseq r2, lr, r8, lsl ip │ │ │ │ - strdeq r1, [r0], #-116 @ 0xffffff8c │ │ │ │ + b 35ee70 │ │ │ │ + subeq ip, ip, ip, asr fp │ │ │ │ + @ instruction: 0x003e2cb8 │ │ │ │ + @ instruction: 0x00401894 │ │ │ │ subseq r2, r2, r8, lsl #11 │ │ │ │ - eorseq pc, lr, r8, lsr #18 │ │ │ │ + eorseq pc, lr, r8, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 203410 │ │ │ │ ldr r2, [pc, #124] @ 203414 │ │ │ │ ldr r1, [pc, #124] @ 203418 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #92] @ 20341c │ │ │ │ ldr r1, [pc, #92] @ 203420 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 360b74 │ │ │ │ + bl 360c14 │ │ │ │ ldr r2, [pc, #72] @ 203424 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #252 @ 0xfc │ │ │ │ orr r3, r3, #4 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -145168,17 +145168,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq ip, ip, r4, asr #20 │ │ │ │ - eorseq r2, lr, r0, lsr #23 │ │ │ │ - subeq r1, r0, r8, ror r7 │ │ │ │ + subeq ip, ip, r4, ror #21 │ │ │ │ + eorseq r2, lr, r0, asr #24 │ │ │ │ + subeq r1, r0, r8, lsl r8 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ subseq r6, r1, ip, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -145188,23 +145188,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 201ce4 │ │ │ │ - @ instruction: 0x004cc998 │ │ │ │ - @ instruction: 0x003ef7fc │ │ │ │ - eorseq pc, lr, r0, lsl r8 @ │ │ │ │ + subeq ip, ip, r8, lsr sl │ │ │ │ + mlaseq lr, ip, r8, pc @ │ │ │ │ + @ instruction: 0x003ef8b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ 2034e0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #64] @ 2034e4 │ │ │ │ @@ -145213,61 +145213,61 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ mov r4, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, r5 │ │ │ │ add r1, r0, #752 @ 0x2f0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 202d04 │ │ │ │ - subeq ip, ip, r8, lsr r9 │ │ │ │ - mlaseq lr, r8, r7, pc @ │ │ │ │ - eorseq pc, lr, ip, lsr #15 │ │ │ │ + ldrdeq ip, [ip], #-152 @ 0xffffff68 │ │ │ │ + eorseq pc, lr, r8, lsr r8 @ │ │ │ │ + eorseq pc, lr, ip, asr #16 │ │ │ │ │ │ │ │ 002034ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [pc, #192] @ 2035c8 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ - bl 360144 │ │ │ │ + bl 3601e4 │ │ │ │ ldr r4, [pc, #168] @ 2035cc │ │ │ │ ldr r2, [pc, #168] @ 2035d0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #164] @ 2035d4 │ │ │ │ add r3, r4, #84 @ 0x54 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ ldr r5, [pc, #140] @ 2035d8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov fp, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #128] @ 2035dc │ │ │ │ ldr r1, [pc, #128] @ 2035e0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [pc, #100] @ 2035e4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ mov r4, r0 │ │ │ │ bl 21db78 │ │ │ │ mov r2, r9 │ │ │ │ @@ -145280,21 +145280,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ bl 21d3f8 │ │ │ │ mov r1, sl │ │ │ │ add r0, r6, #808 @ 0x328 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 202bf4 │ │ │ │ - @ instruction: 0x003ef7d4 │ │ │ │ - strheq ip, [ip], #-136 @ 0xffffff78 │ │ │ │ - eorseq pc, lr, r8, lsl r7 @ │ │ │ │ - eorseq pc, lr, ip, lsr #14 │ │ │ │ + eorseq pc, lr, r4, ror r8 @ │ │ │ │ + subeq ip, ip, r8, asr r9 │ │ │ │ + @ instruction: 0x003ef7b8 │ │ │ │ + eorseq pc, lr, ip, asr #15 │ │ │ │ subseq r9, r2, r4, lsr #6 │ │ │ │ - eorseq lr, lr, r4, lsr #21 │ │ │ │ - @ instruction: 0x003eeab4 │ │ │ │ + eorseq lr, lr, r4, asr #22 │ │ │ │ + eorseq lr, lr, r4, asr fp │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ │ │ │ │ 002035e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -145303,15 +145303,15 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 360144 │ │ │ │ + bl 3601e4 │ │ │ │ ldr r4, [pc, #228] @ 20370c │ │ │ │ ldr r6, [pc, #228] @ 203710 │ │ │ │ ldr r5, [pc, #228] @ 203714 │ │ │ │ add r4, pc, r4 │ │ │ │ add r9, r4, #68 @ 0x44 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -145319,65 +145319,65 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #19 │ │ │ │ str r9, [sp] │ │ │ │ ldr fp, [pc, #196] @ 203718 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ add fp, pc, fp │ │ │ │ mov r7, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [pc, #180] @ 20371c │ │ │ │ ldr ip, [fp, r3] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r1, ip │ │ │ │ bl 21db78 │ │ │ │ ldr r2, [pc, #164] @ 203720 │ │ │ │ ldr r1, [pc, #164] @ 203724 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ mov r0, r7 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r9, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, #0 │ │ │ │ bl 21d300 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, #0 │ │ │ │ bl 21d3f8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ bl 208bdc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #808 @ 0x328 │ │ │ │ str r3, [r8] │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 202bf4 │ │ │ │ - eorseq pc, lr, r0, ror #13 │ │ │ │ - strheq ip, [ip], #-112 @ 0xffffff90 │ │ │ │ - eorseq lr, lr, ip, asr #19 │ │ │ │ - eorseq lr, lr, r0, ror #19 │ │ │ │ + eorseq pc, lr, r0, lsl #15 │ │ │ │ + subeq ip, ip, r0, asr r8 │ │ │ │ + eorseq lr, lr, ip, ror #20 │ │ │ │ + eorseq lr, lr, r0, lsl #21 │ │ │ │ subseq r9, r2, r8, lsl r2 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ - eorseq pc, lr, ip, asr #11 │ │ │ │ - eorseq pc, lr, r0, ror #11 │ │ │ │ + eorseq pc, lr, ip, ror #12 │ │ │ │ + eorseq pc, lr, r0, lsl #13 │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ tst r3, #2 │ │ │ │ beq 203740 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #1 │ │ │ │ beq 20378c │ │ │ │ and r3, r3, #24 │ │ │ │ @@ -145527,18 +145527,18 @@ │ │ │ │ subeq r3, r2, r3 │ │ │ │ streq r3, [r0, #412] @ 0x19c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - subeq ip, ip, ip, lsr r5 │ │ │ │ + ldrdeq ip, [ip], #-92 @ 0xffffffa4 │ │ │ │ ldr r0, [pc, #4] @ 2039ac │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ @ instruction: 0x00516394 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #280] @ 203ae0 │ │ │ │ ldr r3, [pc, #280] @ 203ae4 │ │ │ │ @@ -145570,15 +145570,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 203adc │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 362ff4 │ │ │ │ + b 363094 │ │ │ │ ldr r3, [pc, #160] @ 203af4 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 203a14 │ │ │ │ ldr r3, [pc, #144] @ 203af8 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -145593,39 +145593,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 203b00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 203a14 │ │ │ │ ldr r0, [pc, #52] @ 203b04 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 203a14 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r8, r2, r4, lsr #29 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r8, r2, r0, lsl #29 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r8, r2, r0, asr lr │ │ │ │ andeq r0, r0, r8, lsl #31 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq pc, lr, r0, asr r2 @ │ │ │ │ - eorseq pc, lr, r4, ror #4 │ │ │ │ + @ instruction: 0x003ef2f0 │ │ │ │ + eorseq pc, lr, r4, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r1, [pc, #632] @ 203d98 │ │ │ │ ldr r2, [pc, #632] @ 203d9c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -145639,15 +145639,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - bl 4c01e0 │ │ │ │ + bl 4c0280 │ │ │ │ ldr r8, [pc, #568] @ 203da0 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 203c48 │ │ │ │ ldr r3, [r4, #392] @ 0x188 │ │ │ │ cmp r3, #0 │ │ │ │ bne 203c48 │ │ │ │ @@ -145671,15 +145671,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ moveq r3, #5 │ │ │ │ movne r3, #8 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh r1, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #380] @ 0x17c │ │ │ │ add r1, r1, #2 │ │ │ │ - bl 5e3688 │ │ │ │ + bl 5e3728 │ │ │ │ and r6, r6, #192 @ 0xc0 │ │ │ │ cmp r6, #64 @ 0x40 │ │ │ │ mov r7, r0 │ │ │ │ beq 203cb4 │ │ │ │ cmp r6, #128 @ 0x80 │ │ │ │ beq 203ca0 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -145697,15 +145697,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ moveq r4, #98 @ 0x62 │ │ │ │ cmp r2, #0 │ │ │ │ bne 203ce0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 4bfc60 │ │ │ │ + bl 4bfd00 │ │ │ │ ldr r2, [pc, #344] @ 203da8 │ │ │ │ ldr r3, [pc, #328] @ 203d9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -145758,48 +145758,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #16] │ │ │ │ stmib sp, {r7, fp} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 203db8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 203c38 │ │ │ │ ldr r0, [pc, #72] @ 203dbc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 203c38 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r8, r2, ip, asr #26 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r8, r2, r8, lsl #26 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r8, r2, ip, lsl ip │ │ │ │ @ instruction: 0x000031bc │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003eeff0 │ │ │ │ - eorseq pc, lr, r0, lsr #32 │ │ │ │ + mlaseq lr, r0, r0, pc @ │ │ │ │ + eorseq pc, lr, r0, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #476] @ 203fb4 │ │ │ │ ldr r5, [pc, #476] @ 203fb8 │ │ │ │ ldr r2, [pc, #476] @ 203fbc │ │ │ │ @@ -145808,15 +145808,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #14 │ │ │ │ mov r6, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov ip, #4 │ │ │ │ ldr r2, [pc, #432] @ 203fc0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ ldr r3, [r0, #1768] @ 0x6e8 │ │ │ │ str r3, [r0, #1128] @ 0x468 │ │ │ │ @@ -145828,23 +145828,23 @@ │ │ │ │ str ip, [sp, #8] │ │ │ │ add r5, r4, #1072 @ 0x430 │ │ │ │ asr ip, ip, #31 │ │ │ │ mov r3, r0 │ │ │ │ str ip, [sp, #12] │ │ │ │ add r0, r0, #1600 @ 0x640 │ │ │ │ add r5, r5, #8 │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 4c01e0 │ │ │ │ + bl 4c0280 │ │ │ │ cmp r0, #0 │ │ │ │ bne 203eb4 │ │ │ │ add r5, r4, #1488 @ 0x5d0 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4c01e0 │ │ │ │ + bl 4c0280 │ │ │ │ cmp r0, #0 │ │ │ │ bne 203f00 │ │ │ │ ldr r3, [r4, #1144] @ 0x478 │ │ │ │ cmp r3, #2 │ │ │ │ beq 203f54 │ │ │ │ ldr r3, [r4, #1564] @ 0x61c │ │ │ │ cmp r3, #1 │ │ │ │ @@ -145870,15 +145870,15 @@ │ │ │ │ ldr r3, [pc, #224] @ 203fc4 │ │ │ │ ldr r2, [pc, #224] @ 203fc8 │ │ │ │ ldr r1, [pc, #224] @ 203fcc │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4c072c │ │ │ │ + bl 4c07cc │ │ │ │ b 203e64 │ │ │ │ ldr r3, [r4, #1772] @ 0x6ec │ │ │ │ add r2, r4, #1168 @ 0x490 │ │ │ │ mov r1, #0 │ │ │ │ lsr r3, r3, #1 │ │ │ │ add r2, r2, #4 │ │ │ │ str r3, [r4, #1552] @ 0x610 │ │ │ │ @@ -145889,15 +145889,15 @@ │ │ │ │ ldr r1, [pc, #168] @ 203fd8 │ │ │ │ mov ip, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 4c072c │ │ │ │ + bl 4c07cc │ │ │ │ ldr r3, [r4, #1144] @ 0x478 │ │ │ │ cmp r3, #2 │ │ │ │ bne 203e88 │ │ │ │ ldr r1, [pc, #128] @ 203fdc │ │ │ │ add r0, r4, #752 @ 0x2f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #100 @ 0x64 │ │ │ │ @@ -145917,17 +145917,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x004cc090 │ │ │ │ - eorseq pc, lr, r4, lsr #32 │ │ │ │ - @ instruction: 0x003eeffc │ │ │ │ + subeq ip, ip, r0, lsr r1 │ │ │ │ + eorseq pc, lr, r4, asr #1 │ │ │ │ + mlaseq lr, ip, r0, pc @ │ │ │ │ subseq r5, r1, r8, lsr #30 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, ip, ror #25 │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ @@ -145943,45 +145943,45 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r1, [pc, #112] @ 204098 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 360b74 │ │ │ │ + bl 360c14 │ │ │ │ ldr r3, [pc, #100] @ 20409c │ │ │ │ ldr r0, [pc, #100] @ 2040a0 │ │ │ │ ldr r1, [pc, #100] @ 2040a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 35edd0 │ │ │ │ + bl 35ee70 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq fp, ip, ip, ror #28 │ │ │ │ - eorseq r1, lr, r4, lsr pc │ │ │ │ - subeq r0, r0, ip, lsl #22 │ │ │ │ + subeq fp, ip, ip, lsl #30 │ │ │ │ + @ instruction: 0x003e1fd4 │ │ │ │ + subeq r0, r0, ip, lsr #23 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ ldrsheq r5, [r1], #-204 @ 0xffffff34 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ subseq r1, r2, r0, ror #19 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -146004,25 +146004,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #144] @ 204190 │ │ │ │ ldr r1, [pc, #144] @ 204194 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #124] @ 204198 │ │ │ │ ldr r1, [pc, #124] @ 20419c │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r7, r4, #752 @ 0x2f0 │ │ │ │ mov r1, r7 │ │ │ │ add r5, r4, #1168 @ 0x490 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r0 │ │ │ │ bl 21d5c0 │ │ │ │ mov r3, #1 │ │ │ │ @@ -146035,34 +146035,34 @@ │ │ │ │ add r1, r4, #1600 @ 0x640 │ │ │ │ str r3, [r4, #1560] @ 0x618 │ │ │ │ str r5, [r4, #772] @ 0x304 │ │ │ │ str r7, [r4, #1192] @ 0x4a8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 21d6c0 │ │ │ │ - subeq fp, ip, r0, lsl #27 │ │ │ │ - eorseq lr, lr, ip, ror #25 │ │ │ │ - eorseq lr, lr, r0, lsl #26 │ │ │ │ - eorseq sp, lr, r0, ror #29 │ │ │ │ - eorseq sp, lr, ip, ror #29 │ │ │ │ + subeq fp, ip, r0, lsr #28 │ │ │ │ + eorseq lr, lr, ip, lsl #27 │ │ │ │ + eorseq lr, lr, r0, lsr #27 │ │ │ │ + eorseq sp, lr, r0, lsl #31 │ │ │ │ + eorseq sp, lr, ip, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #256] @ 2042b8 │ │ │ │ ldr r2, [pc, #256] @ 2042bc │ │ │ │ ldr r1, [pc, #256] @ 2042c0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #780 @ 0x30c │ │ │ │ bl 176c18 │ │ │ │ @@ -146110,17 +146110,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strheq fp, [ip], #-192 @ 0xffffff40 │ │ │ │ - eorseq lr, lr, ip, lsl ip │ │ │ │ - eorseq lr, lr, r4, lsr ip │ │ │ │ + subeq fp, ip, r0, asr sp │ │ │ │ + @ instruction: 0x003eecbc │ │ │ │ + @ instruction: 0x003eecd4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #388] @ 0x184 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #432] @ 204494 │ │ │ │ @@ -146210,43 +146210,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2044b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r4, #388] @ 0x184 │ │ │ │ b 204328 │ │ │ │ ldr r0, [pc, #60] @ 2044b8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r4, #388] @ 0x184 │ │ │ │ b 204328 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r8, r2, r4, lsl #11 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r8, r2, r4, ror #10 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ ldrsheq r8, [r2], #-68 @ 0xffffffbc │ │ │ │ andeq r1, r0, ip, ror #16 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq lr, lr, ip, lsr #19 │ │ │ │ - @ instruction: 0x003ee9d0 │ │ │ │ + eorseq lr, lr, ip, asr #20 │ │ │ │ + eorseq lr, lr, r0, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #396] @ 204664 │ │ │ │ ldr r2, [pc, #396] @ 204668 │ │ │ │ @@ -146328,42 +146328,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 204688 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 204520 │ │ │ │ ldr r0, [pc, #60] @ 20468c │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 204520 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00528394 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r8, r2, r4, ror r3 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r8, r2, r4, lsl r3 │ │ │ │ ldrsbeq r8, [r2], #-44 @ 0xffffffd4 │ │ │ │ andeq r1, r0, r0, asr r9 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq lr, lr, r0, asr #16 │ │ │ │ - eorseq lr, lr, r0, ror #16 │ │ │ │ + eorseq lr, lr, r0, ror #17 │ │ │ │ + eorseq lr, lr, r0, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #760] @ 2049a0 │ │ │ │ ldr r3, [pc, #760] @ 2049a4 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -146383,15 +146383,15 @@ │ │ │ │ bl 1cdeb8 │ │ │ │ ldr r3, [pc, #704] @ 2049ac │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #680] @ 2049b0 │ │ │ │ ldr r9, [r5, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ bne 20484c │ │ │ │ cmp r4, #61 @ 0x3d │ │ │ │ @@ -146490,22 +146490,22 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 2049d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 204718 │ │ │ │ ldr r3, [pc, #256] @ 2049d4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 204764 │ │ │ │ ldr r3, [pc, #224] @ 2049c8 │ │ │ │ @@ -146521,34 +146521,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2049d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 204764 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #136] @ 2049dc │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 204718 │ │ │ │ ldr r0, [pc, #116] @ 2049e0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 204764 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2049e4 │ │ │ │ ldr r1, [pc, #96] @ 2049e8 │ │ │ │ ldr r0, [pc, #96] @ 2049ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 2049f0 │ │ │ │ @@ -146564,22 +146564,22 @@ │ │ │ │ muleq r0, ip, r9 │ │ │ │ muleq r0, ip, r7 │ │ │ │ subseq r8, r2, r0, lsl #2 │ │ │ │ subseq r8, r2, r8, lsr #1 │ │ │ │ andeq r1, r0, r8, lsl #19 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq lr, lr, ip, asr #12 │ │ │ │ + eorseq lr, lr, ip, ror #13 │ │ │ │ andeq r3, r0, r4, lsr r7 │ │ │ │ - eorseq lr, lr, ip, asr #12 │ │ │ │ - @ instruction: 0x003ee5fc │ │ │ │ - eorseq lr, lr, ip, asr r6 │ │ │ │ - subeq fp, ip, r4, ror #9 │ │ │ │ - eorseq lr, lr, r8, asr #10 │ │ │ │ - eorseq lr, lr, r4, asr r5 │ │ │ │ + eorseq lr, lr, ip, ror #13 │ │ │ │ + mlaseq lr, ip, r6, lr │ │ │ │ + @ instruction: 0x003ee6fc │ │ │ │ + subeq fp, ip, r4, lsl #11 │ │ │ │ + eorseq lr, lr, r8, ror #11 │ │ │ │ + @ instruction: 0x003ee5f4 │ │ │ │ andeq r0, r0, r3, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #500] @ 204c00 │ │ │ │ ldr r3, [pc, #500] @ 204c04 │ │ │ │ @@ -146683,46 +146683,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 204c24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r5, [r4, #416] @ 0x1a0 │ │ │ │ b 204a68 │ │ │ │ ldr r0, [pc, #68] @ 204c28 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r5, [r4, #416] @ 0x1a0 │ │ │ │ b 204a68 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r7, r2, r0, ror #28 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r7, r2, r8, lsr #28 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r7, r2, r8, lsl #27 │ │ │ │ subseq r7, r2, r0, asr sp │ │ │ │ andeq r1, r0, r0, ror sl │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq lr, lr, r0, lsr r4 │ │ │ │ - eorseq lr, lr, r8, asr r4 │ │ │ │ + @ instruction: 0x003ee4d0 │ │ │ │ + @ instruction: 0x003ee4f8 │ │ │ │ ldrb r1, [r1] │ │ │ │ b 2042c4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1308] @ 205168 │ │ │ │ @@ -146865,15 +146865,15 @@ │ │ │ │ movne r4, #97 @ 0x61 │ │ │ │ moveq r4, #98 @ 0x62 │ │ │ │ cmp r3, #0 │ │ │ │ bne 205004 │ │ │ │ add r0, r9, #1072 @ 0x430 │ │ │ │ add r0, r0, #8 │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 4bffa4 │ │ │ │ + bl 4c0044 │ │ │ │ b 204d10 │ │ │ │ cmp r2, r1 │ │ │ │ ldr r3, [r3, #772] @ 0x304 │ │ │ │ movne r2, #96 @ 0x60 │ │ │ │ moveq r2, #6 │ │ │ │ strb r2, [r3, #46] @ 0x2e │ │ │ │ sub r3, r7, r4 │ │ │ │ @@ -146901,23 +146901,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 205188 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r9, #776] @ 0x308 │ │ │ │ add r3, r9, r3 │ │ │ │ ldrb r8, [r3, #796] @ 0x31c │ │ │ │ b 204cfc │ │ │ │ ldr r2, [r8, #324] @ 0x144 │ │ │ │ cmp r2, #0 │ │ │ │ beq 204ff0 │ │ │ │ @@ -146983,29 +146983,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 205190 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 204e78 │ │ │ │ ldr r0, [pc, #268] @ 205194 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r9, #776] @ 0x308 │ │ │ │ add r3, r9, r3 │ │ │ │ ldrb r8, [r3, #796] @ 0x31c │ │ │ │ b 204cfc │ │ │ │ ldr r1, [pc, #232] @ 205198 │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ @@ -147025,55 +147025,55 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r3, fp} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 20519c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r2, [r8, #324] @ 0x144 │ │ │ │ b 204f9c │ │ │ │ ldr r0, [pc, #104] @ 2051a0 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 204e78 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #80] @ 2051a4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r2, [r8, #324] @ 0x144 │ │ │ │ b 204f9c │ │ │ │ subseq r7, r2, r4, lsl ip │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrheq r7, [r2], #-188 @ 0xffffff44 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r7, r2, r4, asr fp │ │ │ │ andeq r2, r0, ip, ror #11 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq lr, lr, ip, lsr r1 │ │ │ │ + @ instruction: 0x003ee1dc │ │ │ │ andeq r1, r0, r0, ror r8 │ │ │ │ - ldrsbeq lr, [lr], -r4 @ │ │ │ │ - eorseq lr, lr, r4, lsr #32 │ │ │ │ + eorseq lr, lr, r4, ror r1 │ │ │ │ + eorseq lr, lr, r4, asr #1 │ │ │ │ andeq r1, r0, ip, lsl fp │ │ │ │ - eorseq sp, lr, ip, asr #31 │ │ │ │ - eorseq lr, lr, r8, asr #32 │ │ │ │ - eorseq sp, lr, r8, asr #31 │ │ │ │ + eorseq lr, lr, ip, rrx │ │ │ │ + eorseq lr, lr, r8, ror #1 │ │ │ │ + eorseq lr, lr, r8, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3776] @ 0xec0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #3124] @ 205df8 │ │ │ │ sub sp, sp, #284 @ 0x11c │ │ │ │ @@ -147293,15 +147293,15 @@ │ │ │ │ cmp r9, #8 │ │ │ │ orreq r7, r7, #8 │ │ │ │ b 205408 │ │ │ │ add r6, sl, #1072 @ 0x430 │ │ │ │ add r6, r6, #8 │ │ │ │ add r6, r5, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4c01e0 │ │ │ │ + bl 4c0280 │ │ │ │ cmp r0, #0 │ │ │ │ bne 205850 │ │ │ │ ldr r6, [r9, #1144] @ 0x478 │ │ │ │ cmp r6, #1 │ │ │ │ bne 205320 │ │ │ │ ldr r1, [r9, #1128] @ 0x468 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -147351,24 +147351,24 @@ │ │ │ │ beq 205a2c │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ and r3, r9, #255 @ 0xff │ │ │ │ stm sp, {r7, sl} │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2020] @ 205e24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr sl, [r6, #776] @ 0x308 │ │ │ │ b 205298 │ │ │ │ and r9, r9, #192 @ 0xc0 │ │ │ │ subs r1, r9, #128 @ 0x80 │ │ │ │ beq 2058e8 │ │ │ │ subs r1, r9, #192 @ 0xc0 │ │ │ │ beq 20586c │ │ │ │ @@ -147481,31 +147481,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1520] @ 205e38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2052d8 │ │ │ │ add r1, sl, #1136 @ 0x470 │ │ │ │ add r1, r1, #13 │ │ │ │ add r1, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 4bfa1c │ │ │ │ + bl 4bfabc │ │ │ │ b 205320 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 205bec │ │ │ │ add r0, r5, #752 @ 0x2f0 │ │ │ │ bl 2037ac │ │ │ │ ldrb r3, [r5, #789] @ 0x315 │ │ │ │ @@ -147616,22 +147616,22 @@ │ │ │ │ strb r3, [r2, #47] @ 0x2f │ │ │ │ b 205984 │ │ │ │ ldr r0, [pc, #1036] @ 205e40 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ and r3, r9, #255 @ 0xff │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr sl, [r6, #776] @ 0x308 │ │ │ │ b 205298 │ │ │ │ ldr r0, [pc, #1008] @ 205e44 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2052d8 │ │ │ │ ldr r1, [r3, #772] @ 0x304 │ │ │ │ ldrb r2, [r1, #47] @ 0x2f │ │ │ │ orr r2, r2, #4 │ │ │ │ strb r2, [r1, #47] @ 0x2f │ │ │ │ ldrb r2, [r3, #789] @ 0x315 │ │ │ │ tst r2, #16 │ │ │ │ @@ -147682,22 +147682,22 @@ │ │ │ │ beq 205d20 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #744] @ 205e4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 205904 │ │ │ │ ldr r3, [pc, #724] @ 205e48 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 205684 │ │ │ │ @@ -147714,22 +147714,22 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r9, [sp, #32] │ │ │ │ mov r1, r9 │ │ │ │ str r9, [r0, #4] │ │ │ │ str r9, [r0, #8] │ │ │ │ str r9, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 205e50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 205684 │ │ │ │ ldr r3, [pc, #608] @ 205e54 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 205878 │ │ │ │ @@ -147745,21 +147745,21 @@ │ │ │ │ beq 205d10 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 205e58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 205878 │ │ │ │ strb r2, [r3, #798] @ 0x31e │ │ │ │ ldrb r3, [r3, #781] @ 0x30d │ │ │ │ tst r3, #2 │ │ │ │ beq 2059d8 │ │ │ │ mov r3, #420 @ 0x1a4 │ │ │ │ mla r3, r4, r3, r5 │ │ │ │ @@ -147786,37 +147786,37 @@ │ │ │ │ beq 205da0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 205e60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 205564 │ │ │ │ ldr r0, [pc, #332] @ 205e64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 205878 │ │ │ │ ldr r0, [pc, #320] @ 205e68 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 205904 │ │ │ │ ldr r0, [pc, #304] @ 205e6c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 205684 │ │ │ │ add sl, sp, #52 @ 0x34 │ │ │ │ add r1, r1, #4 │ │ │ │ mov r2, #224 @ 0xe0 │ │ │ │ mov r0, sl │ │ │ │ bl 175d84 │ │ │ │ b 205d6c │ │ │ │ @@ -147835,72 +147835,72 @@ │ │ │ │ ldrb r1, [r6, #-232] @ 0xffffff18 │ │ │ │ add r3, pc, r3 │ │ │ │ strb r1, [r3] │ │ │ │ b 20576c │ │ │ │ ldr r0, [pc, #204] @ 205e74 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 205564 │ │ │ │ ldrb r3, [r9] │ │ │ │ sub r3, r3, #48 @ 0x30 │ │ │ │ cmp r3, #9 │ │ │ │ bhi 205754 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ add r3, sp, #32 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #32] │ │ │ │ - bl 5989cc │ │ │ │ + bl 598a6c │ │ │ │ cmp r0, #0 │ │ │ │ bne 205754 │ │ │ │ ldr r3, [pc, #140] @ 205e78 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ strb r2, [r3] │ │ │ │ b 205754 │ │ │ │ subseq r7, r2, r8, lsr #13 │ │ │ │ @ instruction: 0x00527690 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - subeq sl, ip, r0, lsr #23 │ │ │ │ + subeq sl, ip, r0, asr #24 │ │ │ │ subseq r7, r2, r4, asr #9 │ │ │ │ subseq r7, r2, ip, asr #8 │ │ │ │ - strheq sl, [ip], #-140 @ 0xffffff74 │ │ │ │ + subeq sl, ip, ip, asr r9 │ │ │ │ andeq r1, r0, ip, lsr #19 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq sp, lr, r4, ror fp │ │ │ │ + eorseq sp, lr, r4, lsl ip │ │ │ │ subseq r7, r2, r0, ror #3 │ │ │ │ ldrsbeq r4, [r3], #-20 @ 0xffffffec │ │ │ │ subseq r4, r3, r8, lsr #3 │ │ │ │ @ instruction: 0x000019b4 │ │ │ │ - mlaseq lr, ip, sl, sp │ │ │ │ + eorseq sp, lr, ip, lsr fp │ │ │ │ subseq r6, r2, r0, ror #30 │ │ │ │ - eorseq sp, lr, r0, asr #15 │ │ │ │ - eorseq sp, lr, r4, asr #17 │ │ │ │ + eorseq sp, lr, r0, ror #16 │ │ │ │ + eorseq sp, lr, r4, ror #18 │ │ │ │ andeq r3, r0, r8, lsr #11 │ │ │ │ - @ instruction: 0x003ed6d4 │ │ │ │ - eorseq sp, lr, r4, asr r6 │ │ │ │ + eorseq sp, lr, r4, ror r7 │ │ │ │ + @ instruction: 0x003ed6f4 │ │ │ │ andeq r0, r0, r8, asr #29 │ │ │ │ - eorseq sp, lr, r0, asr #12 │ │ │ │ + eorseq sp, lr, r0, ror #13 │ │ │ │ andeq r2, r0, ip, lsr #24 │ │ │ │ - eorseq sp, lr, r8, asr #12 │ │ │ │ - @ instruction: 0x003ed5b0 │ │ │ │ - eorseq sp, lr, r4, asr #10 │ │ │ │ - eorseq sp, lr, r0, lsr r5 │ │ │ │ - subseq r3, r3, ip, ror #22 │ │ │ │ + eorseq sp, lr, r8, ror #13 │ │ │ │ + eorseq sp, lr, r0, asr r6 │ │ │ │ + eorseq sp, lr, r4, ror #11 │ │ │ │ @ instruction: 0x003ed5d0 │ │ │ │ + subseq r3, r3, ip, ror #22 │ │ │ │ + eorseq sp, lr, r0, ror r6 │ │ │ │ subseq r3, r3, r4, lsl fp │ │ │ │ ldr r0, [r0, #1988] @ 0x7c4 │ │ │ │ rsb r0, r0, #1024 @ 0x400 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 205e94 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subseq r4, r1, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #224] @ 205f90 │ │ │ │ ldr r2, [pc, #224] @ 205f94 │ │ │ │ @@ -147908,25 +147908,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #79 @ 0x4f │ │ │ │ mov r6, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #192] @ 205f9c │ │ │ │ ldr r1, [pc, #192] @ 205fa0 │ │ │ │ add r5, r5, #16 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [pc, #160] @ 205fa4 │ │ │ │ ldr r2, [pc, #160] @ 205fa8 │ │ │ │ ldr r1, [pc, #160] @ 205fac │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #1 │ │ │ │ str lr, [sp, #12] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -147934,15 +147934,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r6, r4, #752 @ 0x2f0 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #924 @ 0x39c │ │ │ │ - bl 4c072c │ │ │ │ + bl 4c07cc │ │ │ │ add r1, r4, #920 @ 0x398 │ │ │ │ mov r0, r5 │ │ │ │ bl 21d5c0 │ │ │ │ ldr r2, [pc, #96] @ 205fb0 │ │ │ │ ldr r3, [pc, #96] @ 205fb4 │ │ │ │ mov r0, #20 │ │ │ │ mov r1, #0 │ │ │ │ @@ -147950,30 +147950,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 21d6c0 │ │ │ │ - subeq sl, ip, r4, lsr r0 │ │ │ │ - eorseq sp, lr, r8, lsl #12 │ │ │ │ - eorseq sp, lr, ip, lsl r6 │ │ │ │ - eorseq ip, lr, ip, lsl r1 │ │ │ │ - eorseq ip, lr, r0, lsr r1 │ │ │ │ + ldrdeq sl, [ip], #-4 │ │ │ │ + eorseq sp, lr, r8, lsr #13 │ │ │ │ + @ instruction: 0x003ed6bc │ │ │ │ + @ instruction: 0x003ec1bc │ │ │ │ + @ instruction: 0x003ec1d0 │ │ │ │ andeq r0, r0, r8, ror r4 │ │ │ │ andeq r0, r0, r4, ror r6 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ subseq r3, r1, r8, lsr pc │ │ │ │ - mlaseq lr, r8, r5, sp │ │ │ │ + eorseq sp, lr, r8, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #436] @ 206188 │ │ │ │ ldr r1, [pc, #436] @ 20618c │ │ │ │ @@ -148017,35 +148017,35 @@ │ │ │ │ cmp r2, #12 │ │ │ │ bhi 20600c │ │ │ │ ldrsb r1, [r1, r2] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ add r5, r4, #924 @ 0x39c │ │ │ │ mov r0, r5 │ │ │ │ - bl 4c01e0 │ │ │ │ + bl 4c0280 │ │ │ │ cmp r0, #0 │ │ │ │ beq 206020 │ │ │ │ ldr r3, [r4, #960] @ 0x3c0 │ │ │ │ tst r3, #2 │ │ │ │ beq 206020 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #31 │ │ │ │ mov r0, r5 │ │ │ │ strb r6, [sp, #31] │ │ │ │ - bl 4bfa1c │ │ │ │ + bl 4bfabc │ │ │ │ ldr r3, [r4, #960] @ 0x3c0 │ │ │ │ tst r3, #8 │ │ │ │ beq 206020 │ │ │ │ ldr r4, [r4, #920] @ 0x398 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ b 206020 │ │ │ │ str r6, [r4, #960] @ 0x3c0 │ │ │ │ b 206020 │ │ │ │ ldr r1, [pc, #180] @ 2061a0 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -148064,43 +148064,43 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2061ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 206020 │ │ │ │ ldr r0, [pc, #56] @ 2061b0 │ │ │ │ str r6, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 206020 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00526898 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r6, r2, ip, ror r8 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r6, r2, r4, asr #16 │ │ │ │ - subeq r9, ip, ip, ror #28 │ │ │ │ + subeq r9, ip, ip, lsl #30 │ │ │ │ muleq r0, ip, ip │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - mlaseq lr, r4, r3, sp │ │ │ │ - eorseq sp, lr, r4, asr #7 │ │ │ │ + eorseq sp, lr, r4, lsr r4 │ │ │ │ + eorseq sp, lr, r4, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #420] @ 206370 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #416] @ 206374 │ │ │ │ @@ -148188,41 +148188,41 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 206394 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 206214 │ │ │ │ ldr r0, [pc, #52] @ 206398 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 206214 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0052669c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r6, r2, r4, lsl #13 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r6, r2, ip, asr #12 │ │ │ │ - subeq r9, ip, r5, lsl #25 │ │ │ │ + subeq r9, ip, r5, lsr #26 │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq sp, lr, r4, lsr #4 │ │ │ │ - eorseq sp, lr, ip, asr #4 │ │ │ │ + eorseq sp, lr, r4, asr #5 │ │ │ │ + eorseq sp, lr, ip, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #304] @ 2064e4 │ │ │ │ ldr r0, [pc, #304] @ 2064e8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -148273,81 +148273,81 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 206504 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2063e8 │ │ │ │ ldr r2, [pc, #88] @ 206508 │ │ │ │ ldr r3, [pc, #52] @ 2064e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2064e0 │ │ │ │ ldr r0, [pc, #56] @ 20650c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrheq r6, [r2], #-72 @ 0xffffffb8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x00526498 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r6, r2, ip, ror r4 │ │ │ │ andeq r1, r0, r4, ror r8 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq sp, lr, ip, lsr r1 │ │ │ │ + @ instruction: 0x003ed1dc │ │ │ │ ldrheq r6, [r2], #-60 @ 0xffffffc4 │ │ │ │ - eorseq sp, lr, r4, lsr r1 │ │ │ │ + @ instruction: 0x003ed1d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 206584 │ │ │ │ ldr r2, [pc, #92] @ 206588 │ │ │ │ ldr r1, [pc, #92] @ 20658c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #60] @ 206590 │ │ │ │ ldr r1, [pc, #60] @ 206594 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 360b74 │ │ │ │ + bl 360c14 │ │ │ │ ldr r1, [pc, #40] @ 206598 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 35edd0 │ │ │ │ - subeq r9, ip, r0, asr #19 │ │ │ │ - eorseq pc, sp, ip, lsl #20 │ │ │ │ - eorseq lr, pc, r4, ror #11 │ │ │ │ + b 35ee70 │ │ │ │ + subeq r9, ip, r0, ror #20 │ │ │ │ + eorseq pc, sp, ip, lsr #21 │ │ │ │ + eorseq lr, pc, r4, lsl #13 │ │ │ │ @ instruction: 0xfffff93c │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ ldrsbeq pc, [r1], #-136 @ 0xffffff78 @ │ │ │ │ ldr r3, [r0, #960] @ 0x3c0 │ │ │ │ tst r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -148379,54 +148379,54 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r4, [r4, #920] @ 0x398 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 362ff4 │ │ │ │ + b 363094 │ │ │ │ bl 176fb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 2066b4 │ │ │ │ ldr r2, [pc, #88] @ 2066b8 │ │ │ │ ldr r1, [pc, #88] @ 2066bc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #79 @ 0x4f │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #6 │ │ │ │ str r2, [r0, #956] @ 0x3bc │ │ │ │ str r3, [r0, #960] @ 0x3c0 │ │ │ │ str r3, [r0, #1988] @ 0x7c4 │ │ │ │ str r3, [r0, #1992] @ 0x7c8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq r9, ip, r8, lsl #17 │ │ │ │ - eorseq ip, lr, r0, ror #28 │ │ │ │ - eorseq ip, lr, r4, ror lr │ │ │ │ + subeq r9, ip, r8, lsr #18 │ │ │ │ + eorseq ip, lr, r0, lsl #30 │ │ │ │ + eorseq ip, lr, r4, lsl pc │ │ │ │ ldr r0, [pc, #4] @ 2066cc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subseq r3, r1, r4, lsr r8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 2066e0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 21c884 │ │ │ │ andeq r0, r0, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -148447,15 +148447,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r6, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r7, [pc, #1044] @ 206b5c │ │ │ │ mov r1, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ mov r4, r0 │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -148547,15 +148547,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 206838 │ │ │ │ ldrd r0, [r4, #112] @ 0x70 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ eor r2, r1, r1, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ lsr r2, r2, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -148570,15 +148570,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 206838 │ │ │ │ ldr r3, [pc, #588] @ 206b84 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r8, [r3] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ str r8, [r4, #96] @ 0x60 │ │ │ │ @@ -148593,15 +148593,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #82 @ 0x52 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 206838 │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ @@ -148630,28 +148630,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 206838 │ │ │ │ ldr r3, [pc, #376] @ 206ba0 │ │ │ │ ldr ip, [pc, #376] @ 206ba4 │ │ │ │ ldr lr, [r4, #128] @ 0x80 │ │ │ │ ldr r1, [pc, #372] @ 206ba8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 206838 │ │ │ │ ldrb r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne 20688c │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -148663,28 +148663,28 @@ │ │ │ │ ldr r1, [pc, #296] @ 206bb0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 206838 │ │ │ │ ldr r3, [pc, #264] @ 206bb4 │ │ │ │ ldr ip, [pc, #264] @ 206bb8 │ │ │ │ ldr lr, [r4, #124] @ 0x7c │ │ │ │ ldr r1, [pc, #260] @ 206bbc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 206838 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r6, [sp] │ │ │ │ @@ -148703,110 +148703,110 @@ │ │ │ │ ldr r1, [pc, #156] @ 206bc4 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 206838 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq r9, ip, r4, lsl r8 │ │ │ │ + strheq r9, [ip], #-132 @ 0xffffff7c │ │ │ │ subseq r6, r2, r8, ror #2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq ip, lr, r0, lsr #30 │ │ │ │ - eorseq ip, lr, r0, lsl #30 │ │ │ │ + eorseq ip, lr, r0, asr #31 │ │ │ │ + eorseq ip, lr, r0, lsr #31 │ │ │ │ subseq r6, r2, r4, lsr #2 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ andeq r1, r0, r8, asr #25 │ │ │ │ subseq r6, r2, ip, lsr #32 │ │ │ │ - subeq r9, ip, r8, ror #12 │ │ │ │ - eorseq ip, lr, r4, asr #27 │ │ │ │ - eorseq ip, lr, r0, lsr #27 │ │ │ │ - subeq r9, ip, ip, lsl #12 │ │ │ │ - eorseq ip, lr, r8, lsr #27 │ │ │ │ - eorseq ip, lr, r4, asr #26 │ │ │ │ + subeq r9, ip, r8, lsl #14 │ │ │ │ + eorseq ip, lr, r4, ror #28 │ │ │ │ + eorseq ip, lr, r0, asr #28 │ │ │ │ + subeq r9, ip, ip, lsr #13 │ │ │ │ + eorseq ip, lr, r8, asr #28 │ │ │ │ + eorseq ip, lr, r4, ror #27 │ │ │ │ andeq r1, r0, r8, asr #6 │ │ │ │ - strheq r9, [ip], #-80 @ 0xffffffb0 │ │ │ │ - mlaseq lr, r0, sp, ip │ │ │ │ - eorseq ip, lr, r8, ror #25 │ │ │ │ - subeq r9, ip, ip, lsl r5 │ │ │ │ - eorseq ip, lr, r8, lsr #26 │ │ │ │ - eorseq ip, lr, r4, asr ip │ │ │ │ - subeq r9, ip, r8, ror #9 │ │ │ │ - eorseq ip, lr, r0, lsr #27 │ │ │ │ - eorseq ip, lr, r0, lsr #24 │ │ │ │ - eorseq ip, lr, r8, asr #25 │ │ │ │ - @ instruction: 0x003ecbd0 │ │ │ │ - subeq r9, ip, r4, ror #8 │ │ │ │ + subeq r9, ip, r0, asr r6 │ │ │ │ + eorseq ip, lr, r0, lsr lr │ │ │ │ + eorseq ip, lr, r8, lsl #27 │ │ │ │ + strheq r9, [ip], #-92 @ 0xffffffa4 │ │ │ │ + eorseq ip, lr, r8, asr #27 │ │ │ │ @ instruction: 0x003eccf4 │ │ │ │ - mlaseq lr, ip, fp, ip │ │ │ │ - eorseq ip, lr, r4, ror #24 │ │ │ │ - eorseq ip, lr, r0, lsr fp │ │ │ │ + subeq r9, ip, r8, lsl #11 │ │ │ │ + eorseq ip, lr, r0, asr #28 │ │ │ │ + eorseq ip, lr, r0, asr #25 │ │ │ │ + eorseq ip, lr, r8, ror #26 │ │ │ │ + eorseq ip, lr, r0, ror ip │ │ │ │ + subeq r9, ip, r4, lsl #10 │ │ │ │ + mlaseq lr, r4, sp, ip │ │ │ │ + eorseq ip, lr, ip, lsr ip │ │ │ │ + eorseq ip, lr, r4, lsl #26 │ │ │ │ + @ instruction: 0x003ecbd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 206c68 │ │ │ │ ldr r2, [pc, #136] @ 206c6c │ │ │ │ ldr r1, [pc, #136] @ 206c70 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr ip, [pc, #104] @ 206c74 │ │ │ │ ldr r3, [pc, #104] @ 206c78 │ │ │ │ ldr r1, [pc, #104] @ 206c7c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #7 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 35edd0 │ │ │ │ + bl 35ee70 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #68] @ 206c80 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq r9, ip, r8, lsr r3 │ │ │ │ - eorseq pc, sp, r0, asr r3 @ │ │ │ │ - eorseq sp, pc, ip, lsr #30 │ │ │ │ + ldrdeq r9, [ip], #-56 @ 0xffffffc8 │ │ │ │ + @ instruction: 0x003df3f0 │ │ │ │ + eorseq sp, pc, ip, asr #31 │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ subseq pc, r1, r0, ror #4 │ │ │ │ - @ instruction: 0x003ecbb4 │ │ │ │ + eorseq ip, lr, r4, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #284] @ 206db8 │ │ │ │ ldr r2, [pc, #284] @ 206dbc │ │ │ │ ldr r1, [pc, #284] @ 206dc0 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 206d74 │ │ │ │ ldrb r5, [r4, #120] @ 0x78 │ │ │ │ cmp r5, #0 │ │ │ │ beq 206d54 │ │ │ │ @@ -148823,28 +148823,28 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ ldrd r6, [r4, #104] @ 0x68 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ str r5, [sp, #16] │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 32d1d8 │ │ │ │ + bl 32d278 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -148862,23 +148862,23 @@ │ │ │ │ ldr r0, [pc, #40] @ 206dcc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r9, ip, r8, ror r2 │ │ │ │ - eorseq ip, lr, r0, lsl #19 │ │ │ │ - eorseq ip, lr, r0, lsr #19 │ │ │ │ - subeq r9, ip, ip, ror r1 │ │ │ │ - @ instruction: 0x003ec8b4 │ │ │ │ - eorseq ip, lr, r8, asr sl │ │ │ │ + subeq r9, ip, r8, lsl r3 │ │ │ │ + eorseq ip, lr, r0, lsr #20 │ │ │ │ + eorseq ip, lr, r0, asr #20 │ │ │ │ + subeq r9, ip, ip, lsl r2 │ │ │ │ + eorseq ip, lr, r4, asr r9 │ │ │ │ + @ instruction: 0x003ecaf8 │ │ │ │ ldr r0, [pc, #4] @ 206ddc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subseq r3, r1, r8, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #112] @ 206e68 │ │ │ │ mov r4, r1 │ │ │ │ @@ -148887,15 +148887,15 @@ │ │ │ │ ldr r2, [pc, #104] @ 206e70 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ subs r5, r5, #0 │ │ │ │ movne r5, #1 │ │ │ │ add r4, r0, r4 │ │ │ │ strb r5, [r4, #100] @ 0x64 │ │ │ │ ldrh r1, [r0, #148] @ 0x94 │ │ │ │ cmp r1, #0 │ │ │ │ beq 206e58 │ │ │ │ @@ -148905,42 +148905,42 @@ │ │ │ │ ldrb r2, [r3, #1]! │ │ │ │ cmp r3, ip │ │ │ │ orr r1, r1, r2 │ │ │ │ bne 206e48 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 362ff4 │ │ │ │ - subeq r9, ip, r4, ror #2 │ │ │ │ - eorseq ip, lr, r4, asr sl │ │ │ │ - eorseq ip, lr, r4, lsr sl │ │ │ │ + b 363094 │ │ │ │ + subeq r9, ip, r4, lsl #4 │ │ │ │ + @ instruction: 0x003ecaf4 │ │ │ │ + @ instruction: 0x003ecad4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 206f18 │ │ │ │ ldr r2, [pc, #140] @ 206f1c │ │ │ │ ldr r1, [pc, #140] @ 206f20 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r1, [pc, #108] @ 206f24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 360b74 │ │ │ │ + bl 360c14 │ │ │ │ ldr r1, [pc, #96] @ 206f28 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 35edd0 │ │ │ │ + bl 35ee70 │ │ │ │ ldr r3, [pc, #80] @ 206f2c │ │ │ │ ldr r2, [pc, #80] @ 206f30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ @@ -148950,17 +148950,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq r9, [ip], #-12 │ │ │ │ - eorseq pc, sp, r0, lsr #1 │ │ │ │ - eorseq sp, pc, ip, ror ip @ │ │ │ │ + subeq r9, ip, ip, ror r1 │ │ │ │ + eorseq pc, sp, r0, asr #2 │ │ │ │ + eorseq sp, pc, ip, lsl sp @ │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ subseq pc, r1, r0, lsl #2 │ │ │ │ subseq r3, r1, r0, asr r0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -148970,67 +148970,67 @@ │ │ │ │ ldr r1, [pc, #76] @ 206fa0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrh r0, [r0, #148] @ 0x94 │ │ │ │ cmp r0, #15 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq r9, ip, r8, lsl r0 │ │ │ │ - @ instruction: 0x003ec8f0 │ │ │ │ - eorseq ip, lr, r4, lsl #18 │ │ │ │ + strheq r9, [ip], #-8 │ │ │ │ + mlaseq lr, r0, r9, ip │ │ │ │ + eorseq ip, lr, r4, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 206ff4 │ │ │ │ ldr r2, [pc, #56] @ 206ff8 │ │ │ │ ldr r1, [pc, #56] @ 206ffc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 176c18 │ │ │ │ - subeq r8, ip, r8, lsr #31 │ │ │ │ - eorseq ip, lr, r0, lsl #17 │ │ │ │ - mlaseq lr, r4, r8, ip │ │ │ │ + subeq r9, ip, r8, asr #32 │ │ │ │ + eorseq ip, lr, r0, lsr #18 │ │ │ │ + eorseq ip, lr, r4, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #100] @ 20707c │ │ │ │ ldr r2, [pc, #100] @ 207080 │ │ │ │ ldr r1, [pc, #100] @ 207084 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrh r2, [r0, #148] @ 0x94 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ bhi 207060 │ │ │ │ ldr r1, [pc, #56] @ 207088 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -149039,55 +149039,55 @@ │ │ │ │ ldr r1, [pc, #36] @ 20708c │ │ │ │ ldr r0, [pc, #36] @ 207090 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #24 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r8, ip, ip, asr #30 │ │ │ │ - eorseq ip, lr, r4, lsr #16 │ │ │ │ - eorseq ip, lr, r8, lsr r8 │ │ │ │ + subeq r8, ip, ip, ror #31 │ │ │ │ + eorseq ip, lr, r4, asr #17 │ │ │ │ + @ instruction: 0x003ec8d8 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - eorseq ip, lr, r0, lsl #16 │ │ │ │ - eorseq ip, lr, r0, lsl r8 │ │ │ │ + eorseq ip, lr, r0, lsr #17 │ │ │ │ + @ instruction: 0x003ec8b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ 20710c │ │ │ │ ldr r2, [pc, #96] @ 207110 │ │ │ │ ldr r1, [pc, #96] @ 207114 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #64] @ 207118 │ │ │ │ ldr r1, [pc, #64] @ 20711c │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r5, #96 @ 0x60 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 208b80 │ │ │ │ - strheq r8, [ip], #-232 @ 0xffffff18 │ │ │ │ - eorseq ip, lr, ip, lsl #15 │ │ │ │ - eorseq ip, lr, r0, lsr #15 │ │ │ │ - eorseq lr, sp, r8, ror #28 │ │ │ │ - eorseq sp, pc, r4, asr #20 │ │ │ │ + subeq r8, ip, r8, asr pc │ │ │ │ + eorseq ip, lr, ip, lsr #16 │ │ │ │ + eorseq ip, lr, r0, asr #16 │ │ │ │ + eorseq lr, sp, r8, lsl #30 │ │ │ │ + eorseq sp, pc, r4, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldrbeq r0, [r0, #56] @ 0x38 │ │ │ │ @@ -149172,15 +149172,15 @@ │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r3, [pc, #596] @ 2074d4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2074ac │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 5c15c0 │ │ │ │ + bl 5c1660 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -149223,15 +149223,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ strd r6, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 5c19d8 │ │ │ │ + b 5c1a78 │ │ │ │ ldrb r0, [r4] │ │ │ │ cmp r0, #1 │ │ │ │ beq 2071c4 │ │ │ │ adds r1, r6, #1 │ │ │ │ movne r1, #1 │ │ │ │ ands r1, r1, lr, lsr #2 │ │ │ │ beq 20725c │ │ │ │ @@ -149295,15 +149295,15 @@ │ │ │ │ ldrb r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 207318 │ │ │ │ ldr r0, [pc, #116] @ 2074e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #0 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ ldr r1, [pc, #96] @ 2074e8 │ │ │ │ ldrd r6, [r4, #48] @ 0x30 │ │ │ │ subs r2, r1, r2 │ │ │ │ rsc r3, r3, #0 │ │ │ │ adds r2, r2, r6 │ │ │ │ adc r3, r7, r3 │ │ │ │ mov r0, r2 │ │ │ │ @@ -149319,19 +149319,19 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 174ea8 │ │ │ │ b 20728c │ │ │ │ subseq r5, r2, r4, lsl r7 │ │ │ │ andeq r2, r0, ip, lsr #18 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x003ec4bc │ │ │ │ + eorseq ip, lr, ip, asr r5 │ │ │ │ andeq r2, r0, pc, lsl #14 │ │ │ │ andeq r3, r0, r0, lsr #11 │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ - eorseq ip, lr, r0, lsr #8 │ │ │ │ + eorseq ip, lr, r0, asr #9 │ │ │ │ │ │ │ │ 002074f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r3, [r0] │ │ │ │ @@ -149349,15 +149349,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r6, [r4, #48] @ 0x30 │ │ │ │ ldr r7, [r4, #52] @ 0x34 │ │ │ │ ldr fp, [r4, #44] @ 0x2c │ │ │ │ ldrb r9, [r4, #56] @ 0x38 │ │ │ │ subs r3, r0, r6 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -149407,15 +149407,15 @@ │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrb sl, [r3] │ │ │ │ cmp sl, ip │ │ │ │ bne 20763c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #364] @ 2077a0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ str sl, [sp, #8] │ │ │ │ subs r6, r6, r5 │ │ │ │ sbc r7, r7, r8 │ │ │ │ orrs r3, r6, r7 │ │ │ │ beq 207734 │ │ │ │ cmp r7, #0 │ │ │ │ clzeq r3, r6 │ │ │ │ @@ -149447,15 +149447,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ lsls ip, r1, ip │ │ │ │ beq 2076cc │ │ │ │ adds r2, r2, #1 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #2 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 207588 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -149484,15 +149484,15 @@ │ │ │ │ lsl ip, sl, ip │ │ │ │ orr r2, r2, sl, lsl lr │ │ │ │ rsb lr, lr, #32 │ │ │ │ orr ip, ip, sl, lsr lr │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ orr r3, ip, r3 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ b 2076d8 │ │ │ │ mov ip, #64 @ 0x40 │ │ │ │ b 207674 │ │ │ │ adds r3, r3, #1 │ │ │ │ adc r2, r2, #0 │ │ │ │ cmp r2, r1 │ │ │ │ cmpeq r3, r0 │ │ │ │ @@ -149529,17 +149529,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 20781c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 207820 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r8, ip, r0, lsr #15 │ │ │ │ - eorseq ip, lr, r4, lsl #2 │ │ │ │ - eorseq ip, lr, r8, lsr #2 │ │ │ │ + subeq r8, ip, r0, asr #16 │ │ │ │ + eorseq ip, lr, r4, lsr #3 │ │ │ │ + eorseq ip, lr, r8, asr #3 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 00207824 : │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #248] @ 207930 │ │ │ │ @@ -149605,18 +149605,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r5, r2, r8, lsr r0 │ │ │ │ andeq r2, r0, ip, lsr #18 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x003ebfd8 │ │ │ │ - subeq r8, ip, r4, lsl #13 │ │ │ │ - eorseq fp, lr, r8, ror #31 │ │ │ │ - eorseq ip, lr, ip │ │ │ │ + eorseq ip, lr, r8, ror r0 │ │ │ │ + subeq r8, ip, r4, lsr #14 │ │ │ │ + eorseq ip, lr, r8, lsl #1 │ │ │ │ + eorseq ip, lr, ip, lsr #1 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ │ │ │ │ 00207950 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -149630,15 +149630,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ bl 2074f0 │ │ │ │ strd r0, [r4, #16] │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 5c15c0 │ │ │ │ + bl 5c1660 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4] │ │ │ │ strb r3, [r4, #73] @ 0x49 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -149650,17 +149650,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2079f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r8, ip, ip, asr #11 │ │ │ │ - eorseq fp, lr, r4, lsr pc │ │ │ │ - eorseq fp, lr, r8, asr pc │ │ │ │ + subeq r8, ip, ip, ror #12 │ │ │ │ + @ instruction: 0x003ebfd4 │ │ │ │ + @ instruction: 0x003ebff8 │ │ │ │ │ │ │ │ 002079f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r1, [r0, #72] @ 0x48 │ │ │ │ @@ -149691,17 +149691,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 207a8c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 207a90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r8, ip, r0, lsr r5 │ │ │ │ - mlaseq lr, r4, lr, fp │ │ │ │ - @ instruction: 0x003ebeb8 │ │ │ │ + ldrdeq r8, [ip], #-80 @ 0xffffffb0 │ │ │ │ + eorseq fp, lr, r4, lsr pc │ │ │ │ + eorseq fp, lr, r8, asr pc │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 00207a94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -149737,17 +149737,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 207b3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r8, ip, r0, lsl #9 │ │ │ │ - eorseq fp, lr, r8, ror #27 │ │ │ │ - eorseq fp, lr, ip, lsl #28 │ │ │ │ + subeq r8, ip, r0, lsr #10 │ │ │ │ + eorseq fp, lr, r8, lsl #29 │ │ │ │ + eorseq fp, lr, ip, lsr #29 │ │ │ │ │ │ │ │ 00207b40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ @@ -149757,21 +149757,21 @@ │ │ │ │ mov r5, r1 │ │ │ │ bl 2074f0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd r0, [r4, #16] │ │ │ │ add r1, pc, #116 @ 0x74 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd r0, [r4, #32] │ │ │ │ add r1, pc, #100 @ 0x64 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #73] @ 0x49 │ │ │ │ str r0, [r4, #24] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -149789,17 +149789,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe8ba3f8 <__bss_end__@@Base+0xfe0c00ac> │ │ │ │ ... │ │ │ │ blcc fe8ba404 <__bss_end__@@Base+0xfe0c00b8> │ │ │ │ - subeq r8, ip, r8, asr #7 │ │ │ │ - eorseq fp, lr, ip, lsr #26 │ │ │ │ - eorseq fp, lr, r0, asr sp │ │ │ │ + subeq r8, ip, r8, ror #8 │ │ │ │ + eorseq fp, lr, ip, asr #27 │ │ │ │ + @ instruction: 0x003ebdf0 │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ │ │ │ │ 00207c10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -149829,17 +149829,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 207ca0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r8, ip, ip, lsl r3 │ │ │ │ - eorseq fp, lr, r4, lsl #25 │ │ │ │ - eorseq fp, lr, r8, lsr #25 │ │ │ │ + strheq r8, [ip], #-60 @ 0xffffffc4 │ │ │ │ + eorseq fp, lr, r4, lsr #26 │ │ │ │ + eorseq fp, lr, r8, asr #26 │ │ │ │ │ │ │ │ 00207ca4 : │ │ │ │ ldrd r0, [r0, #8] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00207cac : │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ @@ -149869,15 +149869,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 207d54 │ │ │ │ mov r5, #0 │ │ │ │ b 207d48 │ │ │ │ mov r0, #1 │ │ │ │ strb r5, [r4, #73] @ 0x49 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ strd r2, [r4, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 207120 │ │ │ │ ldrb r3, [r4, #73] @ 0x49 │ │ │ │ @@ -149899,17 +149899,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 207da0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 207da4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r8, ip, ip, lsl r2 │ │ │ │ - eorseq fp, lr, r0, lsl #23 │ │ │ │ - eorseq fp, lr, r4, lsr #23 │ │ │ │ + strheq r8, [ip], #-44 @ 0xffffffd4 │ │ │ │ + eorseq fp, lr, r0, lsr #24 │ │ │ │ + eorseq fp, lr, r4, asr #24 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -149977,15 +149977,15 @@ │ │ │ │ ldr r3, [pc, #156] @ 207f50 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c14e4 │ │ │ │ + bl 5c1584 │ │ │ │ and r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ str r7, [r4, #60] @ 0x3c │ │ │ │ strb r5, [r4, #56] @ 0x38 │ │ │ │ str r8, [r4, #64] @ 0x40 │ │ │ │ str r6, [r4, #68] @ 0x44 │ │ │ │ beq 207f2c │ │ │ │ @@ -150012,33 +150012,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #188 @ 0xbc │ │ │ │ mov r2, #476 @ 0x1dc │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - subeq r8, ip, r8, lsl #1 │ │ │ │ - eorseq fp, lr, ip, ror #19 │ │ │ │ - eorseq fp, lr, r4, lsr #20 │ │ │ │ + subeq r8, ip, r8, lsr #2 │ │ │ │ + eorseq fp, lr, ip, lsl #21 │ │ │ │ + eorseq fp, lr, r4, asr #21 │ │ │ │ andeq r0, r0, pc, asr #3 │ │ │ │ - subeq r8, ip, r4, rrx │ │ │ │ - eorseq fp, lr, ip, asr #19 │ │ │ │ - eorseq fp, lr, r0, lsl sl │ │ │ │ + subeq r8, ip, r4, lsl #2 │ │ │ │ + eorseq fp, lr, ip, ror #20 │ │ │ │ + @ instruction: 0x003ebab0 │ │ │ │ │ │ │ │ 00207f70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #60] @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 207fa0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c15c0 │ │ │ │ + bl 5c1660 │ │ │ │ mov r0, r5 │ │ │ │ bl 1753dc │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 1753dc │ │ │ │ ldrb r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ @@ -150088,17 +150088,17 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ mov r4, r0 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r0, #136] @ 0x88 │ │ │ │ - bl 34af2c │ │ │ │ + bl 34afcc │ │ │ │ mov r0, r4 │ │ │ │ - bl 344160 │ │ │ │ + bl 344200 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ subseq r4, r2, r8, lsr r8 │ │ │ │ @@ -150143,26 +150143,26 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #60] @ 20816c │ │ │ │ mov ip, r2 │ │ │ │ mov r0, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x003eb8f0 │ │ │ │ - subeq r7, ip, r0, lsr pc │ │ │ │ - @ instruction: 0x003eb8bc │ │ │ │ + mlaseq lr, r0, r9, fp │ │ │ │ + ldrdeq r7, [ip], #-240 @ 0xffffff10 │ │ │ │ + eorseq fp, lr, ip, asr r9 │ │ │ │ │ │ │ │ 00208170 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [r0, #96] @ 0x60 │ │ │ │ @@ -150276,17 +150276,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 208344 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r7, ip, r0, asr #26 │ │ │ │ - @ instruction: 0x003eb6d0 │ │ │ │ - eorseq fp, lr, ip, lsl r7 │ │ │ │ + subeq r7, ip, r0, ror #27 │ │ │ │ + eorseq fp, lr, r0, ror r7 │ │ │ │ + @ instruction: 0x003eb7bc │ │ │ │ │ │ │ │ 00208348 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 208360 │ │ │ │ @@ -150349,15 +150349,15 @@ │ │ │ │ 00208420 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 208438 │ │ │ │ bx r3 │ │ │ │ - b 314968 │ │ │ │ + b 314a04 │ │ │ │ │ │ │ │ 0020843c : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 208454 │ │ │ │ @@ -150375,24 +150375,24 @@ │ │ │ │ ldr r3, [pc, #48] @ 2084ac │ │ │ │ ldr r2, [pc, #48] @ 2084b0 │ │ │ │ ldr r1, [pc, #48] @ 2084b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 36c2c8 │ │ │ │ + bl 36c368 │ │ │ │ ldr r1, [pc, #28] @ 2084b8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #1 │ │ │ │ - b 35edd0 │ │ │ │ + b 35ee70 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - eorseq fp, lr, r4, ror #11 │ │ │ │ + eorseq fp, lr, r4, lsl #13 │ │ │ │ subseq sp, r1, r4, lsr lr │ │ │ │ │ │ │ │ 002084bc : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -150411,28 +150411,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ str ip, [sp] │ │ │ │ bl 175118 │ │ │ │ - subeq r7, ip, r8, ror #22 │ │ │ │ - eorseq fp, lr, ip, ror r5 │ │ │ │ - @ instruction: 0x003eb4f4 │ │ │ │ + subeq r7, ip, r8, lsl #24 │ │ │ │ + eorseq fp, lr, ip, lsl r6 │ │ │ │ + mlaseq lr, r4, r5, fp │ │ │ │ │ │ │ │ 00208524 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 32c970 │ │ │ │ + bl 32ca10 │ │ │ │ str r0, [r4, #608] @ 0x260 │ │ │ │ pop {r4, lr} │ │ │ │ - b 367d5c │ │ │ │ + b 367dfc │ │ │ │ │ │ │ │ 00208548 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #176] @ 208610 │ │ │ │ @@ -150442,16 +150442,16 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 367224 │ │ │ │ - bl 35fd24 │ │ │ │ + bl 3672c4 │ │ │ │ + bl 35fdc4 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 2085e8 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2085c8 │ │ │ │ @@ -150477,17 +150477,17 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r4, #712] @ 0x2c8 │ │ │ │ mov r3, r4 │ │ │ │ bl 2b4e5c │ │ │ │ b 208594 │ │ │ │ - subeq r7, ip, r0, lsl #22 │ │ │ │ - @ instruction: 0x003dd9d0 │ │ │ │ - @ instruction: 0x003fc5b4 │ │ │ │ + subeq r7, ip, r0, lsr #23 │ │ │ │ + eorseq sp, sp, r0, ror sl │ │ │ │ + eorseq ip, pc, r4, asr r6 @ │ │ │ │ subseq r1, r1, r8, lsl #20 │ │ │ │ │ │ │ │ 00208620 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -150507,16 +150507,16 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 367224 │ │ │ │ - bl 35fd24 │ │ │ │ + bl 3672c4 │ │ │ │ + bl 35fdc4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2086b0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -150525,93 +150525,93 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ 2086d4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2b5148 │ │ │ │ - subeq r7, ip, r0, lsl #20 │ │ │ │ - @ instruction: 0x003dd8d8 │ │ │ │ - @ instruction: 0x003fc4b4 │ │ │ │ + subeq r7, ip, r0, lsr #21 │ │ │ │ + eorseq sp, sp, r8, ror r9 │ │ │ │ + eorseq ip, pc, r4, asr r5 @ │ │ │ │ subseq r1, r1, ip, asr #18 │ │ │ │ ldr r0, [pc, #4] @ 2086e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ ldrsbeq r1, [r1], #-144 @ 0xffffff70 │ │ │ │ │ │ │ │ 002086e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #56] @ 20874c │ │ │ │ ldr r2, [pc, #56] @ 208750 │ │ │ │ ldr r1, [pc, #56] @ 208754 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - subeq r7, ip, r0, lsr #19 │ │ │ │ - @ instruction: 0x003eb3fc │ │ │ │ - eorseq fp, lr, r8, lsl r4 │ │ │ │ + subeq r7, ip, r0, asr #20 │ │ │ │ + mlaseq lr, ip, r4, fp │ │ │ │ + @ instruction: 0x003eb4b8 │ │ │ │ │ │ │ │ 00208758 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #120] @ 2087e8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2087cc │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r3, [pc, #84] @ 2087ec │ │ │ │ ldr r2, [pc, #84] @ 2087f0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - eorseq fp, lr, r8, asr #7 │ │ │ │ - subeq r7, ip, r0, lsr #18 │ │ │ │ - eorseq fp, lr, r4, ror r3 │ │ │ │ + eorseq fp, lr, r8, ror #8 │ │ │ │ + subeq r7, ip, r0, asr #19 │ │ │ │ + eorseq fp, lr, r4, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -150672,15 +150672,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne 208998 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldmib r0, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 3630fc │ │ │ │ + bl 36319c │ │ │ │ cmp r7, #0 │ │ │ │ str r0, [r6, #4] │ │ │ │ beq 20898c │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r3, r9, r4 │ │ │ │ cmp r4, r3 │ │ │ │ bge 208968 │ │ │ │ @@ -150692,15 +150692,15 @@ │ │ │ │ bl 175178 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, r4, lsl #2] │ │ │ │ add r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 36ad74 │ │ │ │ + bl 36ae14 │ │ │ │ mov r0, r5 │ │ │ │ bl 1753dc │ │ │ │ ldr r3, [r6, #8] │ │ │ │ add r3, r9, r3 │ │ │ │ cmp r3, r4 │ │ │ │ bgt 208924 │ │ │ │ str r3, [r6, #8] │ │ │ │ @@ -150720,19 +150720,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 2089cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - mlaseq lr, r0, r2, fp │ │ │ │ - eorseq fp, lr, ip, ror #3 │ │ │ │ - subeq r7, ip, r0, lsr r7 │ │ │ │ - eorseq fp, lr, r4, lsr #3 │ │ │ │ - eorseq fp, lr, r0, ror #3 │ │ │ │ + eorseq fp, lr, r0, lsr r3 │ │ │ │ + eorseq fp, lr, ip, lsl #5 │ │ │ │ + ldrdeq r7, [ip], #-112 @ 0xffffff90 │ │ │ │ + eorseq fp, lr, r4, asr #4 │ │ │ │ + eorseq fp, lr, r0, lsl #5 │ │ │ │ │ │ │ │ 002089d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -150798,15 +150798,15 @@ │ │ │ │ str r9, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ add r4, r4, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 36ada0 │ │ │ │ + bl 36ae40 │ │ │ │ mov r0, sl │ │ │ │ bl 1753dc │ │ │ │ cmp r7, r4 │ │ │ │ bne 208aac │ │ │ │ ldr r3, [r6, #12] │ │ │ │ add r3, r3, r7 │ │ │ │ str r3, [r6, #12] │ │ │ │ @@ -150829,22 +150829,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r3, r2, r4, lsr #28 │ │ │ │ - eorseq fp, lr, r0, asr r1 │ │ │ │ + @ instruction: 0x003eb1f0 │ │ │ │ andeq r3, r0, r0, lsr #8 │ │ │ │ - eorseq fp, lr, r8, lsl r1 │ │ │ │ - subeq sl, r2, r8, lsr #27 │ │ │ │ - eorseq fp, lr, r8, lsl #1 │ │ │ │ - @ instruction: 0x004c7590 │ │ │ │ - eorseq fp, lr, r4 │ │ │ │ - eorseq fp, lr, r0, lsl #1 │ │ │ │ + @ instruction: 0x003eb1b8 │ │ │ │ + subeq sl, r2, r8, asr #28 │ │ │ │ + eorseq fp, lr, r8, lsr #2 │ │ │ │ + subeq r7, ip, r0, lsr r6 │ │ │ │ + eorseq fp, lr, r4, lsr #1 │ │ │ │ + eorseq fp, lr, r0, lsr #2 │ │ │ │ │ │ │ │ 00208b80 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ b 208a18 │ │ │ │ │ │ │ │ 00208b8c : │ │ │ │ @@ -150914,36 +150914,36 @@ │ │ │ │ beq 208cb4 │ │ │ │ ldr r3, [pc, #88] @ 208cdc │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 36b148 │ │ │ │ + bl 36b1e8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 1753dc │ │ │ │ ldr r1, [pc, #48] @ 208ce0 │ │ │ │ add r1, pc, r1 │ │ │ │ b 208c58 │ │ │ │ ldr r0, [pc, #40] @ 208ce4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 360ca4 │ │ │ │ + bl 360d44 │ │ │ │ ldr r1, [pc, #32] @ 208ce8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 36ad74 │ │ │ │ + bl 36ae14 │ │ │ │ b 208c7c │ │ │ │ subseq r3, r2, r4, lsr #24 │ │ │ │ - mlaseq lr, r0, pc, sl @ │ │ │ │ + eorseq fp, lr, r0, lsr r0 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - eorseq sl, lr, ip, lsl #30 │ │ │ │ - eorseq sl, lr, ip, lsr pc │ │ │ │ - eorseq sl, lr, r8, lsr pc │ │ │ │ + eorseq sl, lr, ip, lsr #31 │ │ │ │ + @ instruction: 0x003eafdc │ │ │ │ + @ instruction: 0x003eafd8 │ │ │ │ │ │ │ │ 00208cec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -150952,29 +150952,29 @@ │ │ │ │ ldr r0, [pc, #72] @ 208d58 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 175178 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 36ba44 │ │ │ │ + bl 36bae4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1753dc │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #8] @ 208d5c │ │ │ │ add r1, pc, r1 │ │ │ │ b 208d08 │ │ │ │ - eorseq sl, lr, r0, ror #29 │ │ │ │ - eorseq sl, lr, r8, ror #28 │ │ │ │ + eorseq sl, lr, r0, lsl #31 │ │ │ │ + eorseq sl, lr, r8, lsl #30 │ │ │ │ │ │ │ │ 00208d60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r9, r2, #0 │ │ │ │ @@ -150987,22 +150987,22 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 175178 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36ba44 │ │ │ │ + bl 36bae4 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 208dc8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36b148 │ │ │ │ + bl 36b1e8 │ │ │ │ mov r0, r5 │ │ │ │ bl 1753dc │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ bl 208c2c │ │ │ │ @@ -151012,16 +151012,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #8] @ 208e10 │ │ │ │ add r1, pc, r1 │ │ │ │ b 208d88 │ │ │ │ - eorseq sl, lr, ip, asr lr │ │ │ │ - @ instruction: 0x003eadb4 │ │ │ │ + @ instruction: 0x003eaefc │ │ │ │ + eorseq sl, lr, r4, asr lr │ │ │ │ │ │ │ │ 00208e14 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 208c2c │ │ │ │ │ │ │ │ @@ -151051,15 +151051,15 @@ │ │ │ │ bl 175178 │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 36cad4 │ │ │ │ + bl 36cb74 │ │ │ │ mov r0, r4 │ │ │ │ bl 1753dc │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 208e68 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -151077,15 +151077,15 @@ │ │ │ │ bl 175178 │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 36cad4 │ │ │ │ + bl 36cb74 │ │ │ │ mov r0, r4 │ │ │ │ bl 1753dc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 208ed0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -151107,42 +151107,42 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - eorseq sl, lr, r0, lsr #26 │ │ │ │ - eorseq sl, lr, ip, lsl #27 │ │ │ │ - @ instruction: 0x003eacf4 │ │ │ │ - eorseq sl, lr, r4, lsr #26 │ │ │ │ + eorseq sl, lr, r0, asr #27 │ │ │ │ + eorseq sl, lr, ip, lsr #28 │ │ │ │ + mlaseq lr, r4, sp, sl │ │ │ │ + eorseq sl, lr, r4, asr #27 │ │ │ │ ldr r0, [pc, #4] @ 208f94 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subseq r1, r1, r4, asr r1 │ │ │ │ │ │ │ │ 00208f98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #96] @ 209024 │ │ │ │ ldr r2, [pc, #96] @ 209028 │ │ │ │ ldr r1, [pc, #96] @ 20902c │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 209004 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -151152,37 +151152,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subeq r7, ip, r4, ror #2 │ │ │ │ - eorseq sl, lr, r4, asr #24 │ │ │ │ - eorseq sl, lr, r8, asr ip │ │ │ │ + subeq r7, ip, r4, lsl #4 │ │ │ │ + eorseq sl, lr, r4, ror #25 │ │ │ │ + @ instruction: 0x003eacf8 │ │ │ │ │ │ │ │ 00209030 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #96] @ 2090bc │ │ │ │ ldr r2, [pc, #96] @ 2090c0 │ │ │ │ ldr r1, [pc, #96] @ 2090c4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 20909c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -151192,37 +151192,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subeq r7, ip, ip, asr #1 │ │ │ │ - eorseq sl, lr, ip, lsr #23 │ │ │ │ - eorseq sl, lr, r0, asr #23 │ │ │ │ + subeq r7, ip, ip, ror #2 │ │ │ │ + eorseq sl, lr, ip, asr #24 │ │ │ │ + eorseq sl, lr, r0, ror #24 │ │ │ │ │ │ │ │ 002090c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #96] @ 209154 │ │ │ │ ldr r2, [pc, #96] @ 209158 │ │ │ │ ldr r1, [pc, #96] @ 20915c │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 209134 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -151232,37 +151232,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subeq r7, ip, r4, lsr r0 │ │ │ │ - eorseq sl, lr, r4, lsl fp │ │ │ │ - eorseq sl, lr, r8, lsr #22 │ │ │ │ + ldrdeq r7, [ip], #-4 │ │ │ │ + @ instruction: 0x003eabb4 │ │ │ │ + eorseq sl, lr, r8, asr #23 │ │ │ │ │ │ │ │ 00209160 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #96] @ 2091ec │ │ │ │ ldr r2, [pc, #96] @ 2091f0 │ │ │ │ ldr r1, [pc, #96] @ 2091f4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2091cc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -151272,17 +151272,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x004c6f9c │ │ │ │ - eorseq sl, lr, ip, ror sl │ │ │ │ - mlaseq lr, r0, sl, sl │ │ │ │ + subeq r7, ip, ip, lsr r0 │ │ │ │ + eorseq sl, lr, ip, lsl fp │ │ │ │ + eorseq sl, lr, r0, lsr fp │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldr r5, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 209290 │ │ │ │ lsr r4, r1, #1 │ │ │ │ add lr, r5, r4, lsl #4 │ │ │ │ @@ -151320,16 +151320,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 2092b0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subeq r2, r2, r8, asr fp │ │ │ │ - subeq r2, r2, r0, lsr fp │ │ │ │ + strdeq r2, [r2], #-184 @ 0xffffff48 │ │ │ │ + ldrdeq r2, [r2], #-176 @ 0xffffff50 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 2092dc │ │ │ │ movhi r0, #1 │ │ │ │ movls r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -151387,16 +151387,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 2093bc │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subeq r2, r2, ip, asr #20 │ │ │ │ - subeq r2, r2, r4, lsr #20 │ │ │ │ + subeq r2, r2, ip, ror #21 │ │ │ │ + subeq r2, r2, r4, asr #21 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [r1, #8] │ │ │ │ ldr ip, [r0, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ sbcs r1, r2, r3 │ │ │ │ @@ -151724,15 +151724,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 267fd0 │ │ │ │ subseq fp, ip, r4, asr #29 │ │ │ │ subseq r3, r2, r0, lsl #1 │ │ │ │ ldrsbeq r0, [r3], #-28 @ 0xffffffe4 │ │ │ │ subseq r0, r3, ip, asr #2 │ │ │ │ andeq r1, r0, r8, ror sl │ │ │ │ - eorseq sl, lr, ip, asr r3 │ │ │ │ + @ instruction: 0x003ea3fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ @@ -151754,22 +151754,22 @@ │ │ │ │ ldr r3, [pc, #156] @ 2099fc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str r3, [sp] │ │ │ │ - bl 31abe0 │ │ │ │ + bl 31ac7c │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 320c14 │ │ │ │ + bl 320cb0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ bl 2bbccc │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 320ed4 │ │ │ │ + bl 320f70 │ │ │ │ mov r5, r0 │ │ │ │ bl 291b44 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2099c4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ @@ -151870,15 +151870,15 @@ │ │ │ │ bne 209c84 │ │ │ │ cmp ip, #0 │ │ │ │ beq 209b00 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ beq 209cdc │ │ │ │ mov r0, r5 │ │ │ │ - bl 320ed4 │ │ │ │ + bl 320f70 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r5, r0 │ │ │ │ bl 175d84 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ @@ -151887,15 +151887,15 @@ │ │ │ │ bl 176c18 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 209cb8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r0, [r4, #48] @ 0x30 │ │ │ │ - bl 32db28 │ │ │ │ + bl 32dbc8 │ │ │ │ ldr r3, [pc, #556] @ 209dc0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 209b00 │ │ │ │ ldr r3, [pc, #540] @ 209dc4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -151921,26 +151921,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 209dd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 209b00 │ │ │ │ ldr r2, [pc, #392] @ 209dd4 │ │ │ │ ldr r3, [pc, #360] @ 209db8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -151986,15 +151986,15 @@ │ │ │ │ ldr r9, [r4, #12] │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r9, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r0, lr │ │ │ │ str r5, [sp, #20] │ │ │ │ - bl 32d77c │ │ │ │ + bl 32d81c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [r4, #8] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr r9, [r4, #24] │ │ │ │ adds r2, r3, r2 │ │ │ │ sub ip, ip, r3 │ │ │ │ @@ -152006,15 +152006,15 @@ │ │ │ │ add lr, sp, #16 │ │ │ │ stm lr, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 32d38c │ │ │ │ + bl 32d42c │ │ │ │ b 209b70 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ bl 1753dc │ │ │ │ b 209cd0 │ │ │ │ mov r0, ip │ │ │ │ bl 1753dc │ │ │ │ b 209cac │ │ │ │ @@ -152022,28 +152022,28 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 209b00 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq pc, r2, r0, lsr #30 │ │ │ │ @ instruction: 0x00522d9c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r2, r2, r8, lsl #27 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r1, r0, r4, lsr r8 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq sl, lr, ip, lsr #32 │ │ │ │ + eorseq sl, lr, ip, asr #1 │ │ │ │ subseq r2, r2, r0, lsr #24 │ │ │ │ - eorseq r9, lr, ip, lsl #30 │ │ │ │ + eorseq r9, lr, ip, lsr #31 │ │ │ │ │ │ │ │ 00209ddc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -152138,22 +152138,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #36] @ 209f78 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - subeq r6, ip, r4, ror r2 │ │ │ │ - eorseq r9, lr, r8, ror #27 │ │ │ │ - eorseq r9, lr, r4, ror #27 │ │ │ │ - eorseq r9, lr, r8, ror #27 │ │ │ │ - eorseq r9, lr, r0, asr #28 │ │ │ │ - eorseq r9, lr, ip, lsl #28 │ │ │ │ - @ instruction: 0x003e9dd0 │ │ │ │ - eorseq r9, lr, r8, lsr lr │ │ │ │ + subeq r6, ip, r4, lsl r3 │ │ │ │ + eorseq r9, lr, r8, lsl #29 │ │ │ │ + eorseq r9, lr, r4, lsl #29 │ │ │ │ + eorseq r9, lr, r8, lsl #29 │ │ │ │ + eorseq r9, lr, r0, ror #29 │ │ │ │ + eorseq r9, lr, ip, lsr #29 │ │ │ │ + eorseq r9, lr, r0, ror lr │ │ │ │ + @ instruction: 0x003e9ed8 │ │ │ │ │ │ │ │ 00209f7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -152196,15 +152196,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #432] @ 20a1e0 │ │ │ │ ldr r2, [pc, #432] @ 20a1e4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, r4 │ │ │ │ bl 175d00 │ │ │ │ ldr r2, [pc, #408] @ 20a1e8 │ │ │ │ ldr r3, [pc, #384] @ 20a1d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -152229,15 +152229,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ str r6, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ b 20a040 │ │ │ │ ldrb r3, [r7, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne 20a018 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne 20a018 │ │ │ │ @@ -152274,57 +152274,57 @@ │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #368 @ 0x170 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ b 20a048 │ │ │ │ ldr r2, [pc, #128] @ 20a204 │ │ │ │ ldr r3, [pc, #128] @ 20a208 │ │ │ │ ldr r1, [pc, #128] @ 20a20c │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r6} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 20a210 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 20a040 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr ip, [pc, #96] @ 20a214 │ │ │ │ ldr r3, [pc, #96] @ 20a218 │ │ │ │ ldr r1, [pc, #96] @ 20a21c │ │ │ │ ldr r2, [pc, #96] @ 20a220 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ b 20a0ac │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r2, [r2], #-128 @ 0xffffff80 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x003e9dbc │ │ │ │ - subeq r6, ip, r4, lsr #2 │ │ │ │ - eorseq r9, lr, r0, ror #26 │ │ │ │ + eorseq r9, lr, ip, asr lr │ │ │ │ + subeq r6, ip, r4, asr #3 │ │ │ │ + eorseq r9, lr, r0, lsl #28 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ subseq r2, r2, ip, lsl r8 │ │ │ │ - eorseq r9, lr, r8, lsr #26 │ │ │ │ - strheq r6, [ip], #-4 │ │ │ │ - @ instruction: 0x003e9cf4 │ │ │ │ - eorseq r9, lr, r0, ror #24 │ │ │ │ - strdeq r5, [ip], #-248 @ 0xffffff08 │ │ │ │ - eorseq r9, lr, r8, lsr ip │ │ │ │ - eorseq r9, lr, r4, ror #24 │ │ │ │ - subeq r5, ip, r4, asr #31 │ │ │ │ - @ instruction: 0x003e9bfc │ │ │ │ + eorseq r9, lr, r8, asr #27 │ │ │ │ + subeq r6, ip, r4, asr r1 │ │ │ │ + mlaseq lr, r4, sp, r9 │ │ │ │ + eorseq r9, lr, r0, lsl #26 │ │ │ │ + @ instruction: 0x004c6098 │ │ │ │ + @ instruction: 0x003e9cd8 │ │ │ │ + eorseq r9, lr, r4, lsl #26 │ │ │ │ + subeq r6, ip, r4, rrx │ │ │ │ + mlaseq lr, ip, ip, r9 │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ - eorseq r9, lr, r8, lsl #24 │ │ │ │ - @ instruction: 0x004c5f94 │ │ │ │ - @ instruction: 0x003e9bd4 │ │ │ │ + eorseq r9, lr, r8, lsr #25 │ │ │ │ + subeq r6, ip, r4, lsr r0 │ │ │ │ + eorseq r9, lr, r4, ror ip │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ │ │ │ │ 0020a224 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -152461,21 +152461,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ bl 176e64 <__printf_chk@plt> │ │ │ │ b 20a3f8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r2, r2, r8, lsr #12 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0xfffff164 │ │ │ │ - eorseq r6, lr, ip, lsr #23 │ │ │ │ + eorseq r6, lr, ip, asr #24 │ │ │ │ @ instruction: 0xfffff208 │ │ │ │ subseq r2, r2, r4, ror #9 │ │ │ │ - eorseq r9, lr, r0, ror sl │ │ │ │ - @ instruction: 0x003e99fc │ │ │ │ - eorseq r9, lr, r8, lsr #20 │ │ │ │ - eorseq r9, lr, r4, ror #19 │ │ │ │ + eorseq r9, lr, r0, lsl fp │ │ │ │ + mlaseq lr, ip, sl, r9 │ │ │ │ + eorseq r9, lr, r8, asr #21 │ │ │ │ + eorseq r9, lr, r4, lsl #21 │ │ │ │ │ │ │ │ 0020a474 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -152567,15 +152567,15 @@ │ │ │ │ b 20a54c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r2, [r2], #-56 @ 0xffffffc8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x00522394 │ │ │ │ subseq r2, r2, r8, lsl #6 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - eorseq r9, lr, r8, asr #17 │ │ │ │ + eorseq r9, lr, r8, ror #18 │ │ │ │ │ │ │ │ 0020a5fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #536] @ 20a82c │ │ │ │ @@ -152714,19 +152714,19 @@ │ │ │ │ bl 1753dc │ │ │ │ b 20a7cc │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r2, r2, r8, asr r2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r2, r2, r0, asr #4 │ │ │ │ subseq r2, r2, ip, lsl #4 │ │ │ │ - @ instruction: 0x003e97b8 │ │ │ │ + eorseq r9, lr, r8, asr r8 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - eorseq r9, lr, r8, asr r7 │ │ │ │ - @ instruction: 0x003e96f4 │ │ │ │ - eorseq r9, lr, r8, lsr #14 │ │ │ │ + @ instruction: 0x003e97f8 │ │ │ │ + mlaseq lr, r4, r7, r9 │ │ │ │ + eorseq r9, lr, r8, asr #15 │ │ │ │ │ │ │ │ 0020a850 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3856] @ 0xf10 │ │ │ │ mov r7, r2 │ │ │ │ @@ -152744,26 +152744,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [pc, #840] @ 20abe4 │ │ │ │ ldr sl, [sp, #248] @ 0xf8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r9, [sp, #252] @ 0xfc │ │ │ │ mov r5, r0 │ │ │ │ - bl 360c44 │ │ │ │ - bl 367728 │ │ │ │ + bl 360ce4 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r3, [pc, #812] @ 20abe8 │ │ │ │ ldr r2, [pc, #812] @ 20abec │ │ │ │ ldr r1, [pc, #812] @ 20abf0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ @@ -152951,28 +152951,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 209a40 │ │ │ │ b 20ab94 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsheq r1, [r2], #-244 @ 0xffffff0c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrsbeq r1, [r2], #-240 @ 0xffffff10 │ │ │ │ - @ instruction: 0x004c5894 │ │ │ │ - eorseq fp, sp, r4, ror #12 │ │ │ │ - @ instruction: 0x003dbbb0 │ │ │ │ + subeq r5, ip, r4, lsr r9 │ │ │ │ + eorseq fp, sp, r4, lsl #14 │ │ │ │ + eorseq fp, sp, r0, asr ip │ │ │ │ ldrsheq sl, [ip], #-200 @ 0xffffff38 │ │ │ │ - ldrdeq lr, [r2], #-68 @ 0xffffffbc │ │ │ │ - @ instruction: 0x003e95b8 │ │ │ │ + subeq lr, r2, r4, ror r5 │ │ │ │ + eorseq r9, lr, r8, asr r6 │ │ │ │ subseq sl, ip, ip, asr #24 │ │ │ │ - eorseq r9, lr, r4, asr r5 │ │ │ │ + @ instruction: 0x003e95f4 │ │ │ │ subseq r1, r2, r8, lsr #27 │ │ │ │ subseq sl, ip, ip, lsl #23 │ │ │ │ - eorseq r9, lr, ip, lsl #9 │ │ │ │ + eorseq r9, lr, ip, lsr #10 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - eorseq r9, lr, r4, ror #7 │ │ │ │ - @ instruction: 0x003e93fc │ │ │ │ + eorseq r9, lr, r4, lsl #9 │ │ │ │ + mlaseq lr, ip, r4, r9 │ │ │ │ │ │ │ │ 0020ac20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -153051,15 +153051,15 @@ │ │ │ │ bl 1772b4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 175d00 │ │ │ │ cmp r4, #0 │ │ │ │ blt 20adb0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 31b590 │ │ │ │ + bl 31b62c │ │ │ │ asr r3, r4, #31 │ │ │ │ cmp r0, r4 │ │ │ │ sbcs r1, r1, r3 │ │ │ │ bcc 20adb0 │ │ │ │ cmp r4, #0 │ │ │ │ bne 20ade4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -153078,15 +153078,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 31d9c8 │ │ │ │ + bl 31da64 │ │ │ │ cmp r0, #0 │ │ │ │ beq 20ad28 │ │ │ │ b 20adb0 │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ @@ -153181,25 +153181,25 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r8, [sp, #196] @ 0xc4 │ │ │ │ mov r7, r0 │ │ │ │ ldr sl, [sp, #184] @ 0xb8 │ │ │ │ ldrb fp, [sp, #200] @ 0xc8 │ │ │ │ - bl 360c44 │ │ │ │ - bl 367728 │ │ │ │ + bl 360ce4 │ │ │ │ + bl 3677c8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #464] @ 20b144 │ │ │ │ ldr r1, [pc, #464] @ 20b148 │ │ │ │ add r3, r9, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ bl 175100 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 1772f0 │ │ │ │ ldrd r2, [sp, #176] @ 0xb0 │ │ │ │ @@ -153301,25 +153301,25 @@ │ │ │ │ add r3, r9, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 175118 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r1, r2, r8, asr #18 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r5, ip, ip, ror #3 │ │ │ │ - @ instruction: 0x003dafb4 │ │ │ │ - eorseq fp, sp, r0, lsl #10 │ │ │ │ + subeq r5, ip, ip, lsl #5 │ │ │ │ + eorseq fp, sp, r4, asr r0 │ │ │ │ + eorseq fp, sp, r0, lsr #11 │ │ │ │ subseq sl, ip, r0, lsr #13 │ │ │ │ - @ instruction: 0x003e8fd0 │ │ │ │ + eorseq r9, lr, r0, ror r0 │ │ │ │ subseq sl, ip, r0, lsr #12 │ │ │ │ subseq r1, r2, r8, asr #15 │ │ │ │ - eorseq r8, lr, ip, ror #29 │ │ │ │ + eorseq r8, lr, ip, lsl #31 │ │ │ │ ldrheq sl, [ip], #-80 @ 0xffffffb0 │ │ │ │ - @ instruction: 0x003e8ed0 │ │ │ │ - eorseq r8, lr, r8, ror ip │ │ │ │ + eorseq r8, lr, r0, ror pc │ │ │ │ + eorseq r8, lr, r8, lsl sp │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 0020b170 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -153358,15 +153358,15 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - subeq r0, r3, ip, lsl #28 │ │ │ │ + subeq r0, r3, ip, lsr #29 │ │ │ │ │ │ │ │ 0020b220 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -153887,20 +153887,20 @@ │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r1, r2, ip, ror r2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r1, r2, r4, lsr #4 │ │ │ │ subseq r1, r2, r4, ror #3 │ │ │ │ ldrpl r0, [r9], -r7, lsr #10 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - eorseq r8, lr, r4, ror #16 │ │ │ │ - eorseq r8, lr, r8, asr r8 │ │ │ │ - eorseq r8, lr, r4, ror #14 │ │ │ │ - eorseq r8, lr, r4, ror #13 │ │ │ │ + eorseq r8, lr, r4, lsl #18 │ │ │ │ + @ instruction: 0x003e88f8 │ │ │ │ + eorseq r8, lr, r4, lsl #16 │ │ │ │ + eorseq r8, lr, r4, lsl #15 │ │ │ │ strbeq r0, [r0], #-128 @ 0xffffff80 │ │ │ │ - eorseq r8, lr, r4, lsl #12 │ │ │ │ + eorseq r8, lr, r4, lsr #13 │ │ │ │ │ │ │ │ 0020ba70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -154679,15 +154679,15 @@ │ │ │ │ str r7, [sp, #16] │ │ │ │ strb r4, [sp, #172] @ 0xac │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ - bl 32d0b0 │ │ │ │ + bl 32d150 │ │ │ │ cmp r0, #0 │ │ │ │ bne 20caa0 │ │ │ │ cmp r7, fp │ │ │ │ bcc 20ca50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ @@ -154898,20 +154898,20 @@ │ │ │ │ add r7, r7, r3 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq 20c6fc │ │ │ │ ldr r0, [r7] │ │ │ │ mov r1, sl │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ mov r1, sl │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ add r3, r4, r0 │ │ │ │ mul r3, sl, r3 │ │ │ │ add r3, r3, #12 │ │ │ │ cmp r8, r3 │ │ │ │ bcs 20c9d8 │ │ │ │ b 20c710 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -154938,15 +154938,15 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ sub r7, fp, r7 │ │ │ │ adc r3, r3, #0 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 32d38c │ │ │ │ + bl 32d42c │ │ │ │ cmp r0, #0 │ │ │ │ beq 20c69c │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ bl 177518 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 1753dc │ │ │ │ @@ -155045,29 +155045,29 @@ │ │ │ │ subseq r0, r2, ip, lsl #23 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r0, r2, r4, ror #22 │ │ │ │ ldrsbeq r0, [r2], #-160 @ 0xffffff60 │ │ │ │ @ instruction: 0xffffd1a8 │ │ │ │ @ instruction: 0xffffd090 │ │ │ │ andeq r2, r0, r0, lsr ip │ │ │ │ - eorseq r7, lr, ip, lsl #28 │ │ │ │ - @ instruction: 0x003e7db4 │ │ │ │ - subeq r3, ip, r8, lsl sl │ │ │ │ - @ instruction: 0x003e79d4 │ │ │ │ - eorseq r7, lr, r0, lsl sl │ │ │ │ + eorseq r7, lr, ip, lsr #29 │ │ │ │ + eorseq r7, lr, r4, asr lr │ │ │ │ + strheq r3, [ip], #-168 @ 0xffffff58 │ │ │ │ + eorseq r7, lr, r4, ror sl │ │ │ │ + @ instruction: 0x003e7ab0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r1, r0, r8, ror sl │ │ │ │ - ldrsbeq r7, [lr], -r8 @ │ │ │ │ + eorseq r7, lr, r8, ror r1 │ │ │ │ bge fecb7710 <__bss_end__@@Base+0xfe4bd3c4> │ │ │ │ bge fecb7718 <__bss_end__@@Base+0xfe4bd3cc> │ │ │ │ - ldrdeq r2, [ip], #-184 @ 0xffffff48 │ │ │ │ - mlaseq lr, r4, fp, r6 │ │ │ │ - @ instruction: 0x003e6bd0 │ │ │ │ + subeq r2, ip, r8, ror ip │ │ │ │ + eorseq r6, lr, r4, lsr ip │ │ │ │ + eorseq r6, lr, r0, ror ip │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x003e69bc │ │ │ │ + eorseq r6, lr, ip, asr sl │ │ │ │ @ instruction: 0xffffb790 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq 20ce10 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ cmp r2, #2 │ │ │ │ bne 20cc80 │ │ │ │ @@ -155549,15 +155549,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ - bl 32d0b0 │ │ │ │ + bl 32d150 │ │ │ │ cmp r0, #0 │ │ │ │ bne 20da08 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ sbcs r3, sl, r3 │ │ │ │ bcc 20d9a8 │ │ │ │ @@ -155874,23 +155874,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq 20d4ac │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r0, r7 │ │ │ │ mov r3, r9 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r4, r1 │ │ │ │ adds r0, r0, r7 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ adds r0, r5, r0 │ │ │ │ mul r3, r0, r9 │ │ │ │ adc r4, r4, r1 │ │ │ │ umull r1, ip, r0, sl │ │ │ │ mla r3, sl, r4, r3 │ │ │ │ adds r1, r1, #12 │ │ │ │ @@ -155924,15 +155924,15 @@ │ │ │ │ sbc lr, ip, sl │ │ │ │ add ip, sp, #16 │ │ │ │ stm ip, {r0, r1} │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ str lr, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 32d38c │ │ │ │ + bl 32d42c │ │ │ │ cmp r0, #0 │ │ │ │ beq 20d440 │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 177518 │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ bl 1753dc │ │ │ │ @@ -156318,19 +156318,19 @@ │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 17699c │ │ │ │ mvn fp, #0 │ │ │ │ b 20bd94 │ │ │ │ @ instruction: 0xffffb64c │ │ │ │ andeq r2, r0, r0, lsr ip │ │ │ │ andeq fp, r0, fp, lsr #21 │ │ │ │ - subeq r2, ip, r8, asr #3 │ │ │ │ - eorseq r6, lr, r0, lsl #3 │ │ │ │ + subeq r2, ip, r8, ror #4 │ │ │ │ + eorseq r6, lr, r0, lsr #4 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ - subeq r2, ip, r8, ror #2 │ │ │ │ - eorseq r6, lr, ip, lsl r1 │ │ │ │ + subeq r2, ip, r8, lsl #4 │ │ │ │ + @ instruction: 0x003e61bc │ │ │ │ │ │ │ │ 0020e038 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -156421,15 +156421,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x003e5ff8 │ │ │ │ + mlaseq lr, r8, r0, r6 │ │ │ │ │ │ │ │ 0020e1ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -156447,15 +156447,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eorseq r5, lr, r0, lsr #31 │ │ │ │ + eorseq r6, lr, r0, asr #32 │ │ │ │ │ │ │ │ 0020e20c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #616] @ 20e48c │ │ │ │ @@ -156488,29 +156488,29 @@ │ │ │ │ bne 20e274 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ beq 20e358 │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 32201c │ │ │ │ + bl 3220b8 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ orr r3, r3, r0 │ │ │ │ orr r2, r2, r1 │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ moveq r3, #0 │ │ │ │ beq 20e2d8 │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r0, #23] │ │ │ │ str r3, [r4, #28] │ │ │ │ - bl 31b570 │ │ │ │ + bl 31b60c │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 20e280 │ │ │ │ cmp r9, #0 │ │ │ │ bne 20e480 │ │ │ │ ldr r0, [pc, #412] @ 20e498 │ │ │ │ mov r1, #0 │ │ │ │ @@ -156539,15 +156539,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ cmp r5, #0 │ │ │ │ beq 20e370 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ cmp r2, r3 │ │ │ │ beq 20e380 │ │ │ │ - bl 32c970 │ │ │ │ + bl 32ca10 │ │ │ │ mov r5, r4 │ │ │ │ mov r1, r0 │ │ │ │ b 20e298 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -156563,49 +156563,49 @@ │ │ │ │ beq 20e468 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 20e474 │ │ │ │ ldr r0, [pc, #216] @ 20e4a4 │ │ │ │ ldr r9, [pc, #216] @ 20e4a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a87b8 │ │ │ │ + bl 5a8858 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 5a87b8 │ │ │ │ + bl 5a8858 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [r4] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 5a87b8 │ │ │ │ + bl 5a8858 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ movne r5, r4 │ │ │ │ movne r9, #1 │ │ │ │ bne 20e298 │ │ │ │ mov r9, #1 │ │ │ │ b 20e370 │ │ │ │ ldr r0, [pc, #96] @ 20e4ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r0, [pc, #88] @ 20e4b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a87b8 │ │ │ │ + bl 5a8858 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 20e3b8 │ │ │ │ ldr r1, [pc, #68] @ 20e4b4 │ │ │ │ add r1, pc, r1 │ │ │ │ b 20e3c4 │ │ │ │ ldr r1, [pc, #60] @ 20e4b8 │ │ │ │ @@ -156616,20 +156616,20 @@ │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq lr, r1, r4, asr #12 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x0052b790 │ │ │ │ @ instruction: 0xffffb7a8 │ │ │ │ @ instruction: 0x005c7398 │ │ │ │ subseq lr, r1, ip, asr #10 │ │ │ │ - eorseq r5, lr, r4, lsl pc │ │ │ │ - eorseq r5, lr, r8, lsr pc │ │ │ │ - eorseq r5, lr, r4, asr #26 │ │ │ │ - eorseq r5, lr, ip, asr sp │ │ │ │ - eorseq r5, lr, r4, lsl sp │ │ │ │ - eorseq r5, lr, r8, lsl #26 │ │ │ │ + @ instruction: 0x003e5fb4 │ │ │ │ + @ instruction: 0x003e5fd8 │ │ │ │ + eorseq r5, lr, r4, ror #27 │ │ │ │ + @ instruction: 0x003e5dfc │ │ │ │ + @ instruction: 0x003e5db4 │ │ │ │ + eorseq r5, lr, r8, lsr #27 │ │ │ │ │ │ │ │ 0020e4bc : │ │ │ │ ldr r3, [pc, #16] @ 20e4d4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -157096,15 +157096,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 20e7e0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq lr, r1, r8, lsl #3 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrheq fp, [r2], #-32 @ 0xffffffe0 │ │ │ │ subseq lr, r1, r0, lsr r1 │ │ │ │ - subeq r1, ip, lr, asr #19 │ │ │ │ + subeq r1, ip, lr, ror #20 │ │ │ │ andeq r3, r0, ip, ror #12 │ │ │ │ subseq lr, r1, r4, ror r0 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ │ │ │ │ 0020ec0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -157532,17 +157532,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 20f2b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 20f2b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r0, ip, r0, asr #29 │ │ │ │ - eorseq r5, lr, ip, lsr #1 │ │ │ │ - eorseq r5, lr, r0, asr #1 │ │ │ │ + subeq r0, ip, r0, ror #30 │ │ │ │ + eorseq r5, lr, ip, asr #2 │ │ │ │ + eorseq r5, lr, r0, ror #2 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ │ │ │ │ 0020f2bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -157588,15 +157588,15 @@ │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ beq 20f478 │ │ │ │ ldr r7, [r7, #16] │ │ │ │ @@ -157613,55 +157613,55 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 32906c │ │ │ │ + bl 32910c │ │ │ │ cmp r0, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ beq 20f41c │ │ │ │ ldr r1, [pc, #196] @ 20f4c8 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 319bc0 │ │ │ │ + bl 319c5c │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 20f494 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ bne 20f340 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ str r5, [r6] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 20f340 │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r3, [pc, #100] @ 20f4cc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5a1208 │ │ │ │ + bl 5a12a8 │ │ │ │ b 20f340 │ │ │ │ ldr r3, [pc, #80] @ 20f4d0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ b 20f3a0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ 20f4d4 │ │ │ │ ldr r1, [pc, #56] @ 20f4d8 │ │ │ │ ldr r0, [pc, #56] @ 20f4dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -157672,17 +157672,17 @@ │ │ │ │ @ instruction: 0x0051d590 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq sp, r1, r8, lsr r5 │ │ │ │ subseq sp, r1, r4, lsr #10 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq r0, [ip], #-196 @ 0xffffff3c │ │ │ │ - eorseq r4, lr, r4, asr #29 │ │ │ │ - @ instruction: 0x003e4ed8 │ │ │ │ + subeq r0, ip, r4, asr sp │ │ │ │ + eorseq r4, lr, r4, ror #30 │ │ │ │ + eorseq r4, lr, r8, ror pc │ │ │ │ │ │ │ │ 0020f4e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #288] @ 20f618 │ │ │ │ @@ -157698,15 +157698,15 @@ │ │ │ │ ldr r7, [pc, #256] @ 20f620 │ │ │ │ ldr r8, [pc, #256] @ 20f624 │ │ │ │ ldr r6, [pc, #256] @ 20f628 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, pc, r6 │ │ │ │ b 20f560 │ │ │ │ - bl 31b610 │ │ │ │ + bl 31b6ac │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 175a90 │ │ │ │ @@ -157726,15 +157726,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ stm sp, {ip, lr} │ │ │ │ bl 175a90 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 20f560 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58efac │ │ │ │ + bl 58f04c │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 20f5c0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 174ff8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -157755,21 +157755,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, lr} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 175a90 │ │ │ │ b 20f554 │ │ │ │ - subeq ip, r1, ip, asr #17 │ │ │ │ + subeq ip, r1, ip, ror #18 │ │ │ │ subseq sl, r2, r0, ror #9 │ │ │ │ - eorseq r4, lr, r0, asr #29 │ │ │ │ - mlaseq lr, r0, lr, r4 │ │ │ │ - eorseq r4, lr, r0, ror lr │ │ │ │ - subeq r1, r2, r8, lsl sl │ │ │ │ - eorseq pc, pc, ip, ror #20 │ │ │ │ + eorseq r4, lr, r0, ror #30 │ │ │ │ + eorseq r4, lr, r0, lsr pc │ │ │ │ + eorseq r4, lr, r0, lsl pc │ │ │ │ + strheq r1, [r2], #-168 @ 0xffffff58 │ │ │ │ + eorseq pc, pc, ip, lsl #22 │ │ │ │ │ │ │ │ 0020f634 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -157839,40 +157839,40 @@ │ │ │ │ ldr r6, [pc, #120] @ 20f7bc │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldm r3, {r9, sl} │ │ │ │ - bl 33f18c │ │ │ │ + bl 33f22c │ │ │ │ mov r2, #32 │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp sl, r3 │ │ │ │ cmpeq r9, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ ldrd r0, [r3] │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 20f74c │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 5239c0 │ │ │ │ - eorseq r4, lr, r8, asr #25 │ │ │ │ - @ instruction: 0x003e4cd4 │ │ │ │ + b 523a60 │ │ │ │ + eorseq r4, lr, r8, ror #26 │ │ │ │ + eorseq r4, lr, r4, ror sp │ │ │ │ │ │ │ │ 0020f7c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #708] @ 20fa9c │ │ │ │ @@ -157910,15 +157910,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #576] @ 20faa8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ cmp r7, #0 │ │ │ │ beq 20fa8c │ │ │ │ ldr r9, [pc, #556] @ 20faac │ │ │ │ ldr r8, [pc, #556] @ 20fab0 │ │ │ │ ldr sl, [pc, #556] @ 20fab4 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -157952,129 +157952,129 @@ │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ beq 20fa8c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 20f94c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r1, [pc, #356] @ 20fab8 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 20f898 │ │ │ │ ldr r1, [pc, #328] @ 20fabc │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 20f8a4 │ │ │ │ ldr r1, [pc, #300] @ 20fac0 │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 20f8b0 │ │ │ │ ldr r1, [pc, #272] @ 20fac4 │ │ │ │ ldrd r2, [r4, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 20f8bc │ │ │ │ ldr r1, [pc, #244] @ 20fac8 │ │ │ │ ldrd r2, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 20f8c8 │ │ │ │ ldr r1, [pc, #216] @ 20facc │ │ │ │ ldrd r2, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq 20f8d4 │ │ │ │ ldr r1, [pc, #188] @ 20fad0 │ │ │ │ ldrd r2, [r4, #88] @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 20f8e0 │ │ │ │ ldr r1, [pc, #160] @ 20fad4 │ │ │ │ ldrd r2, [r4, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 20f8ec │ │ │ │ ldr r1, [pc, #132] @ 20fad8 │ │ │ │ ldrd r2, [r4, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 20f8f8 │ │ │ │ ldr r1, [pc, #104] @ 20fadc │ │ │ │ ldrd r2, [r4, #136] @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 20f904 │ │ │ │ mov r0, r7 │ │ │ │ - bl 524318 │ │ │ │ + bl 5243b8 │ │ │ │ b 20f81c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0051d094 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq sp, r1, r8, asr #32 │ │ │ │ + eorseq r4, lr, r4, ror #24 │ │ │ │ + eorseq r4, lr, ip, asr ip │ │ │ │ + eorseq r4, lr, r8, ror #24 │ │ │ │ + eorseq r4, lr, ip, ror ip │ │ │ │ + eorseq r4, lr, r8, asr #23 │ │ │ │ eorseq r4, lr, r4, asr #23 │ │ │ │ @ instruction: 0x003e4bbc │ │ │ │ - eorseq r4, lr, r8, asr #23 │ │ │ │ - @ instruction: 0x003e4bdc │ │ │ │ - eorseq r4, lr, r8, lsr #22 │ │ │ │ - eorseq r4, lr, r4, lsr #22 │ │ │ │ - eorseq r4, lr, ip, lsl fp │ │ │ │ - eorseq r4, lr, r4, lsl fp │ │ │ │ - eorseq r4, lr, ip, lsl #22 │ │ │ │ - eorseq r4, lr, r4, lsl #22 │ │ │ │ - @ instruction: 0x003e4af8 │ │ │ │ - @ instruction: 0x003e4af0 │ │ │ │ - eorseq r4, lr, r8, ror #21 │ │ │ │ - eorseq r4, lr, r0, ror #21 │ │ │ │ + @ instruction: 0x003e4bb4 │ │ │ │ + eorseq r4, lr, ip, lsr #23 │ │ │ │ + eorseq r4, lr, r4, lsr #23 │ │ │ │ + mlaseq lr, r8, fp, r4 │ │ │ │ + mlaseq lr, r0, fp, r4 │ │ │ │ + eorseq r4, lr, r8, lsl #23 │ │ │ │ + eorseq r4, lr, r0, lsl #23 │ │ │ │ │ │ │ │ 0020fae0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #664] @ 20fd90 │ │ │ │ @@ -158108,101 +158108,101 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 20fc8c │ │ │ │ ldr r2, [pc, #572] @ 20fdac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #568] @ 20fdb0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq 20fcf4 │ │ │ │ ldr r2, [pc, #540] @ 20fdb4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #536] @ 20fdb8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq 20fd0c │ │ │ │ ldr r2, [pc, #508] @ 20fdbc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #504] @ 20fdc0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq 20fd00 │ │ │ │ ldr r2, [pc, #476] @ 20fdc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #472] @ 20fdc8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 20fc30 │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 20fd18 │ │ │ │ ldr r2, [pc, #432] @ 20fdcc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #428] @ 20fdd0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r1, [pc, #400] @ 20fdd4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58692c │ │ │ │ + bl 5869cc │ │ │ │ ldr r1, [pc, #372] @ 20fdd8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 1753dc │ │ │ │ mov r0, r6 │ │ │ │ - bl 586b3c │ │ │ │ + bl 586bdc │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 20fd24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ - bl 58ee68 │ │ │ │ + bl 58ef08 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 4d4b18 │ │ │ │ + bl 4d4bb8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 20fb68 │ │ │ │ ldr r2, [pc, #236] @ 20fddc │ │ │ │ add r2, pc, r2 │ │ │ │ b 20fb70 │ │ │ │ @@ -158217,17 +158217,17 @@ │ │ │ │ b 20fbc0 │ │ │ │ ldr r2, [pc, #204] @ 20fdec │ │ │ │ add r2, pc, r2 │ │ │ │ b 20fc1c │ │ │ │ ldr r1, [pc, #196] @ 20fdf0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 524204 │ │ │ │ + bl 5242a4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #164] @ 20fdf4 │ │ │ │ ldr r3, [pc, #64] @ 20fd94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -158245,99 +158245,99 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq ip, r1, r4, ror sp │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq ip, r1, r0, asr #26 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - eorseq r4, lr, r0, lsl sl │ │ │ │ - eorseq r4, lr, r0, lsr #20 │ │ │ │ + @ instruction: 0x003e4ab0 │ │ │ │ + eorseq r4, lr, r0, asr #21 │ │ │ │ andeq r1, r0, r8, asr #11 │ │ │ │ - subeq ip, r3, ip, asr #30 │ │ │ │ - eorseq r4, lr, r8, lsl sl │ │ │ │ - subeq ip, r3, r4, lsr #30 │ │ │ │ - eorseq r4, lr, r0, lsl #20 │ │ │ │ - strdeq ip, [r3], #-236 @ 0xffffff14 │ │ │ │ - eorseq r4, lr, r4, ror #19 │ │ │ │ - ldrdeq ip, [r3], #-228 @ 0xffffff1c │ │ │ │ - eorseq r4, lr, ip, asr #19 │ │ │ │ - subeq ip, r3, r0, lsr #29 │ │ │ │ - eorseq r4, lr, r8, lsr #19 │ │ │ │ - mlaseq lr, ip, r9, r4 │ │ │ │ - eorseq r4, lr, r8, lsl #19 │ │ │ │ - eorseq lr, sp, r4, lsr r1 │ │ │ │ - eorseq lr, sp, r8, lsr #2 │ │ │ │ - eorseq lr, sp, ip, lsl r1 │ │ │ │ - eorseq lr, sp, r0, lsl r1 │ │ │ │ - eorseq lr, sp, r4, lsl #2 │ │ │ │ - subeq r6, r7, r4, ror r9 │ │ │ │ + subeq ip, r3, ip, ror #31 │ │ │ │ + @ instruction: 0x003e4ab8 │ │ │ │ + subeq ip, r3, r4, asr #31 │ │ │ │ + eorseq r4, lr, r0, lsr #21 │ │ │ │ + @ instruction: 0x0043cf9c │ │ │ │ + eorseq r4, lr, r4, lsl #21 │ │ │ │ + subeq ip, r3, r4, ror pc │ │ │ │ + eorseq r4, lr, ip, ror #20 │ │ │ │ + subeq ip, r3, r0, asr #30 │ │ │ │ + eorseq r4, lr, r8, asr #20 │ │ │ │ + eorseq r4, lr, ip, lsr sl │ │ │ │ + eorseq r4, lr, r8, lsr #20 │ │ │ │ + @ instruction: 0x003de1d4 │ │ │ │ + eorseq lr, sp, r8, asr #3 │ │ │ │ + @ instruction: 0x003de1bc │ │ │ │ + @ instruction: 0x003de1b0 │ │ │ │ + eorseq lr, sp, r4, lsr #3 │ │ │ │ + subeq r6, r7, r4, lsl sl │ │ │ │ subseq ip, r1, ip, lsl fp │ │ │ │ │ │ │ │ 0020fdf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 211a64 │ │ │ │ ldr r1, [pc, #112] @ 20fe8c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 20fe70 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 20fe64 │ │ │ │ ldr r2, [pc, #72] @ 20fe90 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #68] @ 20fe94 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 523cfc │ │ │ │ + b 523d9c │ │ │ │ ldr r2, [pc, #44] @ 20fe98 │ │ │ │ add r2, pc, r2 │ │ │ │ b 20fe48 │ │ │ │ ldr r1, [pc, #36] @ 20fe9c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 523cfc │ │ │ │ - eorseq r4, lr, r8, ror #15 │ │ │ │ - eorseq r0, lr, ip, ror r3 │ │ │ │ - eorseq r1, pc, r8, ror r3 @ │ │ │ │ - subeq r0, r5, r0, lsl r9 │ │ │ │ - mlaseq lr, r8, r7, r4 │ │ │ │ + b 523d9c │ │ │ │ + eorseq r4, lr, r8, lsl #17 │ │ │ │ + eorseq r0, lr, ip, lsl r4 │ │ │ │ + eorseq r1, pc, r8, lsl r4 @ │ │ │ │ + strheq r0, [r5], #-144 @ 0xffffff70 │ │ │ │ + eorseq r4, lr, r8, lsr r8 │ │ │ │ │ │ │ │ 0020fea0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 211ad0 │ │ │ │ ldr r1, [pc, #28] @ 20fee0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 523c44 │ │ │ │ - eorseq r1, pc, r8, lsl #6 │ │ │ │ + b 523ce4 │ │ │ │ + eorseq r1, pc, r8, lsr #7 │ │ │ │ │ │ │ │ 0020fee4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #180] @ 20ffb0 │ │ │ │ @@ -158362,17 +158362,17 @@ │ │ │ │ ldrd r2, [r5] │ │ │ │ ldr r1, [pc, #108] @ 20ffb8 │ │ │ │ lsr r2, r2, #20 │ │ │ │ orr r2, r2, r3, lsl #12 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r0, r5 │ │ │ │ - bl 524374 │ │ │ │ + bl 524414 │ │ │ │ ldr r2, [pc, #76] @ 20ffbc │ │ │ │ ldr r3, [pc, #64] @ 20ffb4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -158385,15 +158385,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq ip, r1, r0, ror r9 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r4, lr, r8, asr #13 │ │ │ │ + eorseq r4, lr, r8, ror #14 │ │ │ │ ldrsheq ip, [r1], #-140 @ 0xffffff74 │ │ │ │ │ │ │ │ 0020ffc0 : │ │ │ │ mov r0, #0 │ │ │ │ b 211b30 │ │ │ │ │ │ │ │ 0020ffc8 : │ │ │ │ @@ -158414,31 +158414,31 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591140 │ │ │ │ + bl 5911e0 │ │ │ │ ldr r1, [pc, #232] @ 210108 │ │ │ │ mov r9, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #212] @ 21010c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591140 │ │ │ │ + bl 5911e0 │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r1 │ │ │ │ - bl 33f18c │ │ │ │ + bl 33f22c │ │ │ │ subs ip, r0, #0 │ │ │ │ blt 2100e4 │ │ │ │ str ip, [sp, #8] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #12] │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #16] │ │ │ │ @@ -158469,24 +158469,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ 210114 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 2100a0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq ip, r1, r4, lsl #17 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r7, r1, r0, asr #26 │ │ │ │ - subeq r0, r0, r4, lsr sp │ │ │ │ - @ instruction: 0x00410090 │ │ │ │ + subeq r7, r1, r0, ror #27 │ │ │ │ + ldrdeq r0, [r0], #-212 @ 0xffffff2c │ │ │ │ + subeq r0, r1, r0, lsr r1 │ │ │ │ subseq ip, r1, r4, asr #15 │ │ │ │ - eorseq r4, lr, ip, asr #10 │ │ │ │ + eorseq r4, lr, ip, ror #11 │ │ │ │ │ │ │ │ 00210118 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #200] @ 2101f8 │ │ │ │ @@ -158498,25 +158498,25 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591140 │ │ │ │ + bl 5911e0 │ │ │ │ ldr r1, [pc, #156] @ 210204 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #140] @ 210208 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591140 │ │ │ │ + bl 5911e0 │ │ │ │ add ip, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 269cd4 │ │ │ │ @@ -158539,17 +158539,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq ip, r1, ip, lsr r7 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - strdeq r7, [r1], #-184 @ 0xffffff48 │ │ │ │ - strdeq r0, [r0], #-176 @ 0xffffff50 │ │ │ │ - subeq pc, r0, ip, asr #30 │ │ │ │ + @ instruction: 0x00417c98 │ │ │ │ + @ instruction: 0x00400c90 │ │ │ │ + subeq pc, r0, ip, ror #31 │ │ │ │ ldrheq ip, [r1], #-100 @ 0xffffff9c │ │ │ │ │ │ │ │ 00210210 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -158648,15 +158648,15 @@ │ │ │ │ ldr r1, [pc, #132] @ 21040c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591140 │ │ │ │ + bl 5911e0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ bl 266ac4 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2cd900 │ │ │ │ @@ -158676,15 +158676,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsheq ip, [r1], #-64 @ 0xffffffc0 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r2, r2, r8, ror #13 │ │ │ │ + subeq r2, r2, r8, lsl #15 │ │ │ │ subseq ip, r1, r8, lsr #9 │ │ │ │ │ │ │ │ 00210414 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -158722,71 +158722,71 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r2, [pc, #1076] @ 2108e4 │ │ │ │ ldr fp, [r3, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 210884 │ │ │ │ ldr r1, [pc, #1040] @ 2108e8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #1028] @ 2108ec │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #1012] @ 2108f0 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #996] @ 2108f4 │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #980] @ 2108f8 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #964] @ 2108fc │ │ │ │ ldr r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 210848 │ │ │ │ ldr r2, [pc, #936] @ 210900 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #932] @ 210904 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq 21083c │ │ │ │ ldr r2, [pc, #908] @ 210908 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #904] @ 21090c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 210484 │ │ │ │ mov r0, r8 │ │ │ │ - bl 524990 │ │ │ │ + bl 524a30 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #860] @ 210910 │ │ │ │ ldr r3, [pc, #792] @ 2108d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -158805,166 +158805,166 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [pc, #748] @ 2108e4 │ │ │ │ mov r1, #5 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 21086c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 210854 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 21058c │ │ │ │ ldr r1, [pc, #700] @ 210914 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 21058c │ │ │ │ ldr r2, [pc, #632] @ 2108e4 │ │ │ │ mov r1, #3 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 210878 │ │ │ │ ldr r1, [pc, #640] @ 210918 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #628] @ 21091c │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #612] @ 210920 │ │ │ │ ldrd r2, [fp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #596] @ 210924 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #580] @ 210928 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #564] @ 21092c │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #548] @ 210930 │ │ │ │ ldrd r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #532] @ 210934 │ │ │ │ ldr r2, [fp, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 21058c │ │ │ │ ldr r2, [pc, #428] @ 2108e4 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 210890 │ │ │ │ ldr r1, [pc, #468] @ 210938 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #456] @ 21093c │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #440] @ 210940 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #424] @ 210944 │ │ │ │ ldr r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 21058c │ │ │ │ ldr r2, [pc, #304] @ 2108e4 │ │ │ │ mov r1, #4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 21089c │ │ │ │ ldr r1, [pc, #360] @ 210948 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #348] @ 21094c │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #332] @ 210950 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #316] @ 210954 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #300] @ 210958 │ │ │ │ ldr r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 21058c │ │ │ │ ldr r2, [pc, #280] @ 21095c │ │ │ │ add r2, pc, r2 │ │ │ │ b 21057c │ │ │ │ ldr r2, [pc, #272] @ 210960 │ │ │ │ add r2, pc, r2 │ │ │ │ b 210558 │ │ │ │ ldr r1, [pc, #264] @ 210964 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 210634 │ │ │ │ ldr r3, [pc, #244] @ 210968 │ │ │ │ add r3, pc, r3 │ │ │ │ b 21061c │ │ │ │ ldr r3, [pc, #236] @ 21096c │ │ │ │ add r3, pc, r3 │ │ │ │ b 210690 │ │ │ │ @@ -158985,57 +158985,57 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ subseq ip, r1, r0, asr #8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq ip, r1, r0, lsl r4 │ │ │ │ - subeq pc, fp, r4, ror #26 │ │ │ │ - @ instruction: 0x003e41d4 │ │ │ │ - eorseq r4, lr, ip, lsl #5 │ │ │ │ + subeq pc, fp, r4, lsl #28 │ │ │ │ + eorseq r4, lr, r4, ror r2 │ │ │ │ + eorseq r4, lr, ip, lsr #6 │ │ │ │ andeq r2, r0, r4, lsr r8 │ │ │ │ - eorseq r4, lr, r4, ror r1 │ │ │ │ - eorseq r4, lr, r0, lsl #3 │ │ │ │ - eorseq r4, lr, ip, ror r1 │ │ │ │ - eorseq r4, lr, r8, ror r1 │ │ │ │ - eorseq r4, lr, r4, ror r1 │ │ │ │ - eorseq r4, lr, r0, ror r1 │ │ │ │ - subeq ip, r3, r4, ror #10 │ │ │ │ - eorseq r4, lr, r8, asr r1 │ │ │ │ - subeq ip, r3, r0, asr #10 │ │ │ │ - eorseq r4, lr, r8, asr #2 │ │ │ │ + eorseq r4, lr, r4, lsl r2 │ │ │ │ + eorseq r4, lr, r0, lsr #4 │ │ │ │ + eorseq r4, lr, ip, lsl r2 │ │ │ │ + eorseq r4, lr, r8, lsl r2 │ │ │ │ + eorseq r4, lr, r4, lsl r2 │ │ │ │ + eorseq r4, lr, r0, lsl r2 │ │ │ │ + subeq ip, r3, r4, lsl #12 │ │ │ │ + @ instruction: 0x003e41f8 │ │ │ │ + subeq ip, r3, r0, ror #11 │ │ │ │ + eorseq r4, lr, r8, ror #3 │ │ │ │ ldrheq ip, [r1], #-40 @ 0xffffffd8 │ │ │ │ - eorseq r4, lr, r0, asr r0 │ │ │ │ - @ instruction: 0x003e3fb4 │ │ │ │ - eorseq r4, lr, r8, lsr r0 │ │ │ │ - eorseq r3, lr, ip, asr #31 │ │ │ │ - eorseq r4, lr, r4, lsr #32 │ │ │ │ - @ instruction: 0x003e3fb4 │ │ │ │ - eorseq r4, lr, r4, lsl r0 │ │ │ │ - eorseq r4, lr, r4, lsl r0 │ │ │ │ + ldrsheq r4, [lr], -r0 @ │ │ │ │ + eorseq r4, lr, r4, asr r0 │ │ │ │ + ldrsbeq r4, [lr], -r8 @ │ │ │ │ + eorseq r4, lr, ip, rrx │ │ │ │ + eorseq r4, lr, r4, asr #1 │ │ │ │ + eorseq r4, lr, r4, asr r0 │ │ │ │ + ldrheq r4, [lr], -r4 @ │ │ │ │ + ldrheq r4, [lr], -r4 @ │ │ │ │ + eorseq r4, lr, r8, lsr #32 │ │ │ │ eorseq r3, lr, r8, lsl #31 │ │ │ │ - eorseq r3, lr, r8, ror #29 │ │ │ │ - eorseq r3, lr, ip, ror #30 │ │ │ │ - eorseq r3, lr, r0, lsl pc │ │ │ │ + eorseq r4, lr, ip │ │ │ │ + @ instruction: 0x003e3fb0 │ │ │ │ + eorseq r3, lr, ip, lsr #31 │ │ │ │ eorseq r3, lr, ip, lsl #30 │ │ │ │ - eorseq r3, lr, ip, ror #28 │ │ │ │ - @ instruction: 0x003e3ef0 │ │ │ │ - mlaseq lr, r4, lr, r3 │ │ │ │ - eorseq r3, lr, r0, ror lr │ │ │ │ - eorseq r3, lr, ip, ror lr │ │ │ │ - eorseq sp, sp, r0, ror #11 │ │ │ │ - @ instruction: 0x003dd5d4 │ │ │ │ - eorseq r3, lr, r4, lsl #29 │ │ │ │ - subeq fp, r1, r4, asr r5 │ │ │ │ - subeq fp, r1, r8, asr #10 │ │ │ │ - subeq fp, r1, ip, lsr r5 │ │ │ │ - subeq fp, r1, r0, lsr r5 │ │ │ │ - subeq fp, r1, r4, lsr #10 │ │ │ │ - subeq pc, fp, r4, lsr #18 │ │ │ │ - eorseq r3, lr, r4, ror lr │ │ │ │ + mlaseq lr, r0, pc, r3 @ │ │ │ │ + eorseq r3, lr, r4, lsr pc │ │ │ │ + eorseq r3, lr, r0, lsl pc │ │ │ │ + eorseq r3, lr, ip, lsl pc │ │ │ │ + eorseq sp, sp, r0, lsl #13 │ │ │ │ + eorseq sp, sp, r4, ror r6 │ │ │ │ + eorseq r3, lr, r4, lsr #30 │ │ │ │ + strdeq fp, [r1], #-84 @ 0xffffffac │ │ │ │ + subeq fp, r1, r8, ror #11 │ │ │ │ + ldrdeq fp, [r1], #-92 @ 0xffffffa4 │ │ │ │ + ldrdeq fp, [r1], #-80 @ 0xffffffb0 │ │ │ │ + subeq fp, r1, r4, asr #11 │ │ │ │ + subeq pc, fp, r4, asr #19 │ │ │ │ + eorseq r3, lr, r4, lsl pc │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ │ │ │ │ 00210988 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -159054,20 +159054,20 @@ │ │ │ │ bl 211da0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2109e8 │ │ │ │ ldr r1, [pc, #112] @ 210a4c │ │ │ │ ldr r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 2cd900 │ │ │ │ mov r0, r4 │ │ │ │ - bl 523ca0 │ │ │ │ + bl 523d40 │ │ │ │ ldr r2, [pc, #76] @ 210a50 │ │ │ │ ldr r3, [pc, #64] @ 210a48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -159080,15 +159080,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq fp, r1, ip, asr #29 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r0, pc, ip, ror #15 │ │ │ │ + eorseq r0, pc, ip, lsl #17 │ │ │ │ subseq fp, r1, r8, ror #28 │ │ │ │ │ │ │ │ 00210a54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -159107,20 +159107,20 @@ │ │ │ │ bl 211bd0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 210ac8 │ │ │ │ ldr r1, [pc, #148] @ 210b3c │ │ │ │ ldrd r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 210b18 │ │ │ │ mov r0, r4 │ │ │ │ - bl 52442c │ │ │ │ + bl 5244cc │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #100] @ 210b40 │ │ │ │ ldr r3, [pc, #88] @ 210b38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -159137,22 +159137,22 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #36] @ 210b44 │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 210ac0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq fp, r1, r0, lsl #28 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r3, lr, r8, lsr #25 │ │ │ │ + eorseq r3, lr, r8, asr #26 │ │ │ │ @ instruction: 0x0051bd90 │ │ │ │ - eorseq r3, lr, r4, asr #24 │ │ │ │ + eorseq r3, lr, r4, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r2, [pc, #532] @ 210d7c │ │ │ │ @@ -159163,94 +159163,94 @@ │ │ │ │ ldr r1, [pc, #520] @ 210d84 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ ldr r6, [pc, #492] @ 210d88 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, #0 │ │ │ │ beq 210d08 │ │ │ │ mov r0, #32 │ │ │ │ bl 175100 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36aedc │ │ │ │ + bl 36af7c │ │ │ │ bl 1772f0 │ │ │ │ ldr r3, [pc, #456] @ 210d8c │ │ │ │ ldr r1, [pc, #456] @ 210d90 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ - bl 36a23c │ │ │ │ + bl 36a2dc │ │ │ │ mov r2, r6 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r1, [pc, #424] @ 210d94 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 369a1c │ │ │ │ + bl 369abc │ │ │ │ ldr r1, [pc, #412] @ 210d98 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 369a1c │ │ │ │ + bl 369abc │ │ │ │ ldr r1, [pc, #392] @ 210d9c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #17] │ │ │ │ mov r0, r4 │ │ │ │ - bl 369a1c │ │ │ │ + bl 369abc │ │ │ │ ldr r1, [pc, #372] @ 210da0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #18] │ │ │ │ mov r0, r4 │ │ │ │ - bl 369a1c │ │ │ │ + bl 369abc │ │ │ │ ldr r1, [pc, #352] @ 210da4 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #19] │ │ │ │ mov r0, r4 │ │ │ │ - bl 369a1c │ │ │ │ + bl 369abc │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ strbeq r3, [r5, #20] │ │ │ │ strb r0, [r5, #21] │ │ │ │ beq 210c74 │ │ │ │ mov r0, sp │ │ │ │ - bl 5a862c │ │ │ │ + bl 5a86cc │ │ │ │ ldr r2, [pc, #300] @ 210da8 │ │ │ │ ldr r1, [pc, #300] @ 210dac │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36a3b4 │ │ │ │ + bl 36a454 │ │ │ │ ldr r1, [pc, #280] @ 210db0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 36df4c │ │ │ │ + bl 36dfec │ │ │ │ mov r4, r0 │ │ │ │ - bl 58c050 │ │ │ │ + bl 58c0f0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, r5, #24 │ │ │ │ mov r8, r0 │ │ │ │ - bl 4d4b18 │ │ │ │ + bl 4d4bb8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 586b3c │ │ │ │ + bl 586bdc │ │ │ │ cmp r4, #0 │ │ │ │ beq 210cf4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 210d5c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -159275,43 +159275,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 592fe8 │ │ │ │ + bl 593088 │ │ │ │ b 210cf4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 210db8 │ │ │ │ ldr r1, [pc, #84] @ 210dbc │ │ │ │ ldr r0, [pc, #84] @ 210dc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq fp, r1, r0, lsl #26 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r3, lr, r0, lsl #24 │ │ │ │ + eorseq r3, lr, r0, lsr #25 │ │ │ │ ldrsbeq fp, [r1], #-196 @ 0xffffff3c │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq r7, r1, ip, ror r1 │ │ │ │ - eorseq r3, lr, ip, ror #31 │ │ │ │ - subeq pc, r0, r4, ror #6 │ │ │ │ - @ instruction: 0x003feeb8 │ │ │ │ - eorseq r3, lr, r0, ror #31 │ │ │ │ - eorseq r3, lr, r8, asr #22 │ │ │ │ - eorseq r3, lr, r4, lsl fp │ │ │ │ - subeq r1, r2, r4, lsr #15 │ │ │ │ - eorseq r3, lr, ip, lsl #22 │ │ │ │ + subeq r7, r1, ip, lsl r2 │ │ │ │ + eorseq r4, lr, ip, lsl #1 │ │ │ │ + subeq pc, r0, r4, lsl #8 │ │ │ │ + eorseq lr, pc, r8, asr pc @ │ │ │ │ + eorseq r4, lr, r0, lsl #1 │ │ │ │ + eorseq r3, lr, r8, ror #23 │ │ │ │ + @ instruction: 0x003e3bb4 │ │ │ │ + subeq r1, r2, r4, asr #16 │ │ │ │ + eorseq r3, lr, ip, lsr #23 │ │ │ │ subseq fp, r1, ip, asr fp │ │ │ │ - @ instruction: 0x004bf490 │ │ │ │ - eorseq r9, sp, r4, ror fp │ │ │ │ - eorseq r9, sp, ip, lsl #23 │ │ │ │ + subeq pc, fp, r0, lsr r5 @ │ │ │ │ + eorseq r9, sp, r4, lsl ip │ │ │ │ + eorseq r9, sp, ip, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #420] @ 210f80 │ │ │ │ ldr r4, [pc, #420] @ 210f84 │ │ │ │ ldr r3, [pc, #420] @ 210f88 │ │ │ │ @@ -159321,37 +159321,37 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ cmp r0, #0 │ │ │ │ beq 210ea0 │ │ │ │ ldr r7, [pc, #368] @ 210f8c │ │ │ │ ldr r2, [pc, #368] @ 210f90 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #344] @ 210f94 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r7, r7, #44 @ 0x2c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r2, [pc, #324] @ 210f98 │ │ │ │ mov r3, #9 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, r4 │ │ │ │ beq 210ee4 │ │ │ │ mov r0, r8 │ │ │ │ @@ -159377,23 +159377,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ ldr r1, [pc, #172] @ 210fa0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 175a90 │ │ │ │ b 210ea0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ ldr r1, [pc, #144] @ 210fa4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 175a90 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, r4 │ │ │ │ @@ -159416,57 +159416,57 @@ │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 175a90 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b 210f38 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq fp, r1, ip, lsl #21 │ │ │ │ - eorseq r3, lr, r8, asr #19 │ │ │ │ + eorseq r3, lr, r8, ror #20 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - ldrdeq pc, [fp], #-60 @ 0xffffffc4 │ │ │ │ - mlaseq lr, r0, r9, r3 │ │ │ │ + subeq pc, fp, ip, ror r4 @ │ │ │ │ + eorseq r3, lr, r0, lsr sl │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ - eorseq r3, lr, ip, ror r9 │ │ │ │ + eorseq r3, lr, ip, lsl sl │ │ │ │ subseq fp, r1, r4, asr #19 │ │ │ │ - eorseq r3, lr, r4, lsr #18 │ │ │ │ - eorseq r3, lr, r0, ror #17 │ │ │ │ - @ instruction: 0x003e38d8 │ │ │ │ + eorseq r3, lr, r4, asr #19 │ │ │ │ + eorseq r3, lr, r0, lsl #19 │ │ │ │ + eorseq r3, lr, r8, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #196] @ 211088 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ cmp r0, #0 │ │ │ │ beq 211048 │ │ │ │ ldr r5, [pc, #164] @ 21108c │ │ │ │ ldr r2, [pc, #164] @ 211090 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #372 @ 0x174 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r2, [pc, #116] @ 211094 │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 211068 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ @@ -159474,26 +159474,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ ldr r1, [pc, #32] @ 211098 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 175a90 │ │ │ │ b 211048 │ │ │ │ - eorseq r3, lr, ip, ror #15 │ │ │ │ - subeq pc, fp, r0, lsl r2 @ │ │ │ │ - eorseq r3, lr, r8, asr #15 │ │ │ │ - @ instruction: 0x003e37b4 │ │ │ │ - eorseq r3, lr, r8, asr #15 │ │ │ │ + eorseq r3, lr, ip, lsl #17 │ │ │ │ + strheq pc, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ + eorseq r3, lr, r8, ror #16 │ │ │ │ + eorseq r3, lr, r4, asr r8 │ │ │ │ + eorseq r3, lr, r8, ror #16 │ │ │ │ │ │ │ │ 0021109c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr r2, [pc, #464] @ 211284 │ │ │ │ @@ -159506,46 +159506,46 @@ │ │ │ │ sub sp, sp, #172 @ 0xac │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 360c44 │ │ │ │ + bl 360ce4 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r5, r5, #116 @ 0x74 │ │ │ │ ldr r4, [pc, #396] @ 211298 │ │ │ │ add r4, pc, r4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #24 │ │ │ │ str r5, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 314970 │ │ │ │ + bl 314a0c │ │ │ │ ldr ip, [pc, #348] @ 21129c │ │ │ │ ldr r3, [pc, #348] @ 2112a0 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 5861bc │ │ │ │ + bl 58625c │ │ │ │ ldr r3, [pc, #312] @ 2112a4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ beq 21123c │ │ │ │ mov r8, r0 │ │ │ │ add r6, sp, #160 @ 0xa0 │ │ │ │ @@ -159554,15 +159554,15 @@ │ │ │ │ bl 175100 │ │ │ │ ldr r3, [r5, #712] @ 0x2c8 │ │ │ │ asr r2, r3, #31 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r4, #4] │ │ │ │ - bl 36b01c │ │ │ │ + bl 36b0bc │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r5, #108] @ 0x6c │ │ │ │ str r3, [r4, #16] │ │ │ │ asr r3, r3, #31 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r7, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -159612,17 +159612,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrheq fp, [r1], #-120 @ 0xffffff88 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq pc, fp, ip, lsr #2 │ │ │ │ - eorseq r4, sp, r0, asr lr │ │ │ │ - mlaseq sp, ip, r3, r5 │ │ │ │ + subeq pc, fp, ip, asr #3 │ │ │ │ + @ instruction: 0x003d4ef0 │ │ │ │ + eorseq r5, sp, ip, lsr r4 │ │ │ │ subseq fp, r1, r4, ror #14 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r3, r0, r0, lsl #2 │ │ │ │ andeq r1, r0, r8, asr #6 │ │ │ │ subseq fp, r1, r8, lsr #12 │ │ │ │ │ │ │ │ 002112ac : │ │ │ │ @@ -159631,15 +159631,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r0, [pc, #512] @ 2114c4 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r8, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 367b74 │ │ │ │ + bl 367c14 │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 2114bc │ │ │ │ ldr r9, [pc, #484] @ 2114c8 │ │ │ │ mov r6, fp │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, #0 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -159685,15 +159685,15 @@ │ │ │ │ str r1, [r4, #20] │ │ │ │ strb ip, [r4, #24] │ │ │ │ mov r1, r9 │ │ │ │ strb r2, [r4, #25] │ │ │ │ strb r3, [r4, #26] │ │ │ │ str r0, [r4] │ │ │ │ mov r0, sl │ │ │ │ - bl 368924 │ │ │ │ + bl 3689c4 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ cmp r5, #0 │ │ │ │ strb r0, [r4, #36] @ 0x24 │ │ │ │ beq 2113cc │ │ │ │ mov r0, r5 │ │ │ │ bl 1772f0 │ │ │ │ @@ -159756,16 +159756,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r5, fp │ │ │ │ b 211494 │ │ │ │ - @ instruction: 0x003d51b4 │ │ │ │ - mlaseq lr, r0, r5, r3 │ │ │ │ + eorseq r5, sp, r4, asr r2 │ │ │ │ + eorseq r3, lr, r0, lsr r6 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ │ │ │ 002114d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -159786,26 +159786,26 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ sub sp, sp, #12 │ │ │ │ bl 175100 │ │ │ │ ldr r5, [pc, #88] @ 211580 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 314970 │ │ │ │ + bl 314a0c │ │ │ │ ldr ip, [pc, #76] @ 211584 │ │ │ │ ldr r3, [pc, #76] @ 211588 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, ip] │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 5861bc │ │ │ │ + bl 58625c │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -159824,29 +159824,29 @@ │ │ │ │ ldr r5, [pc, #180] @ 21165c │ │ │ │ ldr r4, [pc, #180] @ 211660 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 360c44 │ │ │ │ + bl 360ce4 │ │ │ │ add r3, r8, #108 @ 0x6c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ add ip, r8, #116 @ 0x74 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldrb r4, [r0, #152] @ 0x98 │ │ │ │ cmp r4, #0 │ │ │ │ beq 211614 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 21505c │ │ │ │ @@ -159854,52 +159854,52 @@ │ │ │ │ ldr r1, [pc, #72] @ 211668 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #136 @ 0x88 │ │ │ │ mov r2, #152 @ 0x98 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - subeq lr, fp, ip, asr #24 │ │ │ │ - eorseq r4, sp, r8, ror r9 │ │ │ │ - eorseq r4, sp, ip, asr #29 │ │ │ │ - eorseq r3, lr, r0, ror #4 │ │ │ │ - mlaseq lr, r4, r1, r3 │ │ │ │ + subeq lr, fp, ip, ror #25 │ │ │ │ + eorseq r4, sp, r8, lsl sl │ │ │ │ + eorseq r4, sp, ip, ror #30 │ │ │ │ + eorseq r3, lr, r0, lsl #6 │ │ │ │ + eorseq r3, lr, r4, lsr r2 │ │ │ │ │ │ │ │ 0021166c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 361530 │ │ │ │ + bl 3615d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2116d8 │ │ │ │ - bl 360c44 │ │ │ │ + bl 360ce4 │ │ │ │ ldr ip, [pc, #128] @ 211724 │ │ │ │ ldr r2, [pc, #128] @ 211728 │ │ │ │ ldr r1, [pc, #128] @ 21172c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 217f90 │ │ │ │ ldr r3, [pc, #80] @ 211730 │ │ │ │ ldr ip, [pc, #80] @ 211734 │ │ │ │ @@ -159907,50 +159907,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subeq lr, fp, r0, asr fp │ │ │ │ - eorseq r4, sp, ip, ror r8 │ │ │ │ - eorseq r4, sp, r4, asr #27 │ │ │ │ - subeq lr, fp, r0, lsl fp │ │ │ │ - eorseq r3, lr, r4, asr #3 │ │ │ │ - eorseq r3, lr, ip, asr #1 │ │ │ │ + strdeq lr, [fp], #-176 @ 0xffffff50 │ │ │ │ + eorseq r4, sp, ip, lsl r9 │ │ │ │ + eorseq r4, sp, r4, ror #28 │ │ │ │ + strheq lr, [fp], #-176 @ 0xffffff50 │ │ │ │ + eorseq r3, lr, r4, ror #4 │ │ │ │ + eorseq r3, lr, ip, ror #2 │ │ │ │ │ │ │ │ 0021173c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #124] @ 2117d0 │ │ │ │ ldr r3, [pc, #124] @ 2117d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 36b758 │ │ │ │ + bl 36b7f8 │ │ │ │ ldr r1, [pc, #96] @ 2117d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ - bl 367b5c │ │ │ │ + bl 367bfc │ │ │ │ ldr r2, [pc, #76] @ 2117dc │ │ │ │ ldr r3, [pc, #64] @ 2117d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -159978,25 +159978,25 @@ │ │ │ │ ldr r0, [pc, #568] @ 211a30 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 175808 │ │ │ │ ldr r4, [pc, #556] @ 211a34 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 360c44 │ │ │ │ + bl 360ce4 │ │ │ │ ldr ip, [pc, #544] @ 211a38 │ │ │ │ ldr r2, [pc, #544] @ 211a3c │ │ │ │ ldr r1, [pc, #544] @ 211a40 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq 211a1c │ │ │ │ ldr r9, [r2] │ │ │ │ ldr r1, [pc, #500] @ 211a44 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r9 │ │ │ │ @@ -160086,19 +160086,19 @@ │ │ │ │ adc r7, r7, #0 │ │ │ │ cmp r7, fp │ │ │ │ cmpeq sl, r9 │ │ │ │ add r6, r6, #16 │ │ │ │ bne 2118d8 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5239c0 │ │ │ │ + bl 523a60 │ │ │ │ mov r0, r4 │ │ │ │ bl 1753dc │ │ │ │ mov r0, r5 │ │ │ │ - bl 58efac │ │ │ │ + bl 58f04c │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2119e8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 174ff8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -160115,27 +160115,27 @@ │ │ │ │ bl 175a90 │ │ │ │ b 211924 │ │ │ │ ldr r1, [pc, #60] @ 211a60 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 175a90 │ │ │ │ b 2119c8 │ │ │ │ - subeq sl, r1, ip, asr #11 │ │ │ │ + subeq sl, r1, ip, ror #12 │ │ │ │ subseq fp, r1, r8, rrx │ │ │ │ - ldrdeq lr, [fp], #-156 @ 0xffffff64 │ │ │ │ - eorseq r4, sp, r8, lsl #14 │ │ │ │ - eorseq r4, sp, r0, asr ip │ │ │ │ - mlaseq lr, r8, r0, r3 │ │ │ │ + subeq lr, fp, ip, ror sl │ │ │ │ + eorseq r4, sp, r8, lsr #15 │ │ │ │ + @ instruction: 0x003d4cf0 │ │ │ │ + eorseq r3, lr, r8, lsr r1 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - eorseq r3, lr, r0, asr r0 │ │ │ │ - eorseq r3, lr, r0, asr r0 │ │ │ │ - ldrdeq r4, [r7], #-216 @ 0xffffff28 │ │ │ │ - @ instruction: 0x003e2fbc │ │ │ │ - eorseq r2, lr, r0, lsr #31 │ │ │ │ - eorseq r2, lr, r8, asr #29 │ │ │ │ + ldrsheq r3, [lr], -r0 @ │ │ │ │ + ldrsheq r3, [lr], -r0 @ │ │ │ │ + subeq r4, r7, r8, ror lr │ │ │ │ + eorseq r3, lr, ip, asr r0 │ │ │ │ + eorseq r3, lr, r0, asr #32 │ │ │ │ + eorseq r2, lr, r8, ror #30 │ │ │ │ │ │ │ │ 00211a64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #2 │ │ │ │ @@ -160145,26 +160145,26 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #48] @ 211acc │ │ │ │ strb r3, [r4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 340084 │ │ │ │ + bl 340124 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [r4, #1] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ subseq sl, r1, r8, ror #27 │ │ │ │ andeq r1, r0, ip, lsr #6 │ │ │ │ - eorseq sp, pc, r8, lsl #10 │ │ │ │ + eorseq sp, pc, r8, lsr #11 │ │ │ │ │ │ │ │ 00211ad0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ @@ -160173,15 +160173,15 @@ │ │ │ │ ldr r5, [pc, #52] @ 211b28 │ │ │ │ ldr r3, [pc, #52] @ 211b2c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 5aedcc │ │ │ │ + bl 5aee6c │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -160216,50 +160216,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq lr, fp, r4, ror r6 │ │ │ │ - eorseq r2, lr, r4, asr #27 │ │ │ │ - eorseq r2, lr, r0, lsr ip │ │ │ │ + subeq lr, fp, r4, lsl r7 │ │ │ │ + eorseq r2, lr, r4, ror #28 │ │ │ │ + @ instruction: 0x003e2cd0 │ │ │ │ │ │ │ │ 00211bcc : │ │ │ │ b 22547c │ │ │ │ │ │ │ │ 00211bd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #24 │ │ │ │ sub sp, sp, #8 │ │ │ │ bl 175100 │ │ │ │ mov r4, r0 │ │ │ │ - bl 360c44 │ │ │ │ + bl 360ce4 │ │ │ │ ldr ip, [pc, #104] @ 211c64 │ │ │ │ ldr r2, [pc, #104] @ 211c68 │ │ │ │ ldr r1, [pc, #104] @ 211c6c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r0, #76] @ 0x4c │ │ │ │ strd r2, [r4] │ │ │ │ bl 225484 │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -160270,26 +160270,26 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strdeq lr, [fp], #-88 @ 0xffffffa8 │ │ │ │ - eorseq r4, sp, r0, lsr #6 │ │ │ │ - eorseq r4, sp, ip, ror #16 │ │ │ │ + @ instruction: 0x004be698 │ │ │ │ + eorseq r4, sp, r0, asr #7 │ │ │ │ + eorseq r4, sp, ip, lsl #18 │ │ │ │ │ │ │ │ 00211c70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - bl 32a5f0 │ │ │ │ + bl 32a690 │ │ │ │ mov r4, r0 │ │ │ │ - bl 58efac │ │ │ │ + bl 58f04c │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 211ca4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 174ff8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -160303,65 +160303,65 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 211d24 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 175808 │ │ │ │ mov r4, r0 │ │ │ │ - bl 36a6c4 │ │ │ │ + bl 36a764 │ │ │ │ ldr r1, [pc, #68] @ 211d28 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367b68 │ │ │ │ + bl 367c08 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58efac │ │ │ │ + bl 58f04c │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 211d0c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 174ff8 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq sl, [r1], #-8 │ │ │ │ + @ instruction: 0x0041a198 │ │ │ │ @ instruction: 0xfffff0d8 │ │ │ │ │ │ │ │ 00211d2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 211d98 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 175808 │ │ │ │ mov r4, r0 │ │ │ │ - bl 36a6c4 │ │ │ │ + bl 36a764 │ │ │ │ ldr r1, [pc, #68] @ 211d9c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367b68 │ │ │ │ + bl 367c08 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58efac │ │ │ │ + bl 58f04c │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 211d80 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 174ff8 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subeq sl, r1, r4, lsl #1 │ │ │ │ + subeq sl, r1, r4, lsr #2 │ │ │ │ @ instruction: 0xfffff24c │ │ │ │ │ │ │ │ 00211da0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -160369,32 +160369,32 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #176] @ 211e70 │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 36b824 │ │ │ │ + bl 36b8c4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 211e3c │ │ │ │ ldr ip, [pc, #144] @ 211e74 │ │ │ │ ldr r2, [pc, #144] @ 211e78 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #232 @ 0xe8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ bl 175100 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #96 @ 0x60 │ │ │ │ - bl 5aedcc │ │ │ │ + bl 5aee6c │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -160406,28 +160406,28 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #48] @ 211e84 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 211e88 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 211e1c │ │ │ │ - @ instruction: 0x003e2bbc │ │ │ │ - strdeq r9, [r1], #-252 @ 0xffffff04 │ │ │ │ - subeq lr, fp, r4, lsl r4 │ │ │ │ - @ instruction: 0x003e2bb8 │ │ │ │ - eorseq r2, lr, ip, lsr fp │ │ │ │ - subeq lr, fp, r8, lsr #7 │ │ │ │ - eorseq r2, lr, r8, asr r9 │ │ │ │ + eorseq r2, lr, ip, asr ip │ │ │ │ + @ instruction: 0x0041a09c │ │ │ │ + strheq lr, [fp], #-68 @ 0xffffffbc │ │ │ │ + eorseq r2, lr, r8, asr ip │ │ │ │ + @ instruction: 0x003e2bdc │ │ │ │ + subeq lr, fp, r8, asr #8 │ │ │ │ + @ instruction: 0x003e29f8 │ │ │ │ muleq r0, r1, r1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 211e9c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subseq r8, r0, r0, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #1448] @ 212460 │ │ │ │ ldr r2, [pc, #1448] @ 212464 │ │ │ │ @@ -160435,15 +160435,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ mov r3, #134217728 @ 0x8000000 │ │ │ │ ldr r5, [pc, #1412] @ 21246c │ │ │ │ ldr r9, [pc, #1412] @ 212470 │ │ │ │ ldr r2, [pc, #1412] @ 212474 │ │ │ │ mov sl, #1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, #0 │ │ │ │ @@ -160461,524 +160461,524 @@ │ │ │ │ mov r3, #23 │ │ │ │ str r3, [r0, #156] @ 0x9c │ │ │ │ ldr r3, [pc, #1360] @ 212484 │ │ │ │ strb sl, [r0, #146] @ 0x92 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [ip, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36c154 │ │ │ │ + bl 36c1f4 │ │ │ │ ldr r2, [pc, #1340] @ 212488 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1328] @ 21248c │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ ldr r3, [pc, #1324] @ 212490 │ │ │ │ ldr r2, [pc, #1324] @ 212494 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36c154 │ │ │ │ + bl 36c1f4 │ │ │ │ ldr r2, [pc, #1300] @ 212498 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1288] @ 21249c │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ ldr r3, [pc, #1284] @ 2124a0 │ │ │ │ ldr r2, [pc, #1284] @ 2124a4 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36c154 │ │ │ │ + bl 36c1f4 │ │ │ │ ldr r2, [pc, #1260] @ 2124a8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1248] @ 2124ac │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ ldr r3, [pc, #1244] @ 2124b0 │ │ │ │ ldr r2, [pc, #1244] @ 2124b4 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36c154 │ │ │ │ + bl 36c1f4 │ │ │ │ ldr r2, [pc, #1220] @ 2124b8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1208] @ 2124bc │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ ldr r3, [pc, #1204] @ 2124c0 │ │ │ │ ldr r2, [pc, #1204] @ 2124c4 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36c154 │ │ │ │ + bl 36c1f4 │ │ │ │ ldr r2, [pc, #1180] @ 2124c8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1168] @ 2124cc │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ ldr r3, [pc, #1164] @ 2124d0 │ │ │ │ ldr r2, [pc, #1164] @ 2124d4 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36c154 │ │ │ │ + bl 36c1f4 │ │ │ │ ldr r2, [pc, #1140] @ 2124d8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ ldr r3, [pc, #1124] @ 2124dc │ │ │ │ ldr r2, [pc, #1124] @ 2124e0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1116] @ 2124e4 │ │ │ │ mov r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 3689ac │ │ │ │ + bl 368a4c │ │ │ │ ldr r2, [pc, #1084] @ 2124e8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ ldr r3, [pc, #1068] @ 2124ec │ │ │ │ ldr r6, [pc, #1068] @ 2124f0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #1060] @ 2124f4 │ │ │ │ ldr r3, [pc, #1060] @ 2124f8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 3689ac │ │ │ │ + bl 368a4c │ │ │ │ ldr r2, [pc, #1028] @ 2124fc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ ldr r3, [pc, #1012] @ 212500 │ │ │ │ ldr r6, [pc, #1012] @ 212504 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #1004] @ 212508 │ │ │ │ ldr r3, [pc, #1004] @ 21250c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 3689ac │ │ │ │ + bl 368a4c │ │ │ │ ldr r2, [pc, #972] @ 212510 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ ldr r3, [pc, #956] @ 212514 │ │ │ │ ldr r6, [pc, #956] @ 212518 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #948] @ 21251c │ │ │ │ ldr r3, [pc, #948] @ 212520 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 3689ac │ │ │ │ + bl 368a4c │ │ │ │ ldr r2, [pc, #916] @ 212524 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #904] @ 212528 │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ ldr r3, [pc, #900] @ 21252c │ │ │ │ ldr r2, [pc, #900] @ 212530 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36c154 │ │ │ │ + bl 36c1f4 │ │ │ │ ldr r2, [pc, #876] @ 212534 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #864] @ 212538 │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ ldr r3, [pc, #860] @ 21253c │ │ │ │ ldr r2, [pc, #860] @ 212540 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36c2c8 │ │ │ │ + bl 36c368 │ │ │ │ ldr r2, [pc, #836] @ 212544 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #824] @ 212548 │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ ldr r3, [pc, #820] @ 21254c │ │ │ │ ldr r2, [pc, #820] @ 212550 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36c2c8 │ │ │ │ + bl 36c368 │ │ │ │ ldr r2, [pc, #796] @ 212554 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #784] @ 212558 │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ ldr r3, [pc, #780] @ 21255c │ │ │ │ ldr r2, [pc, #780] @ 212560 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36c2c8 │ │ │ │ + bl 36c368 │ │ │ │ ldr r2, [pc, #756] @ 212564 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #744] @ 212568 │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ ldr r3, [pc, #740] @ 21256c │ │ │ │ ldr r2, [pc, #740] @ 212570 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36c2c8 │ │ │ │ + bl 36c368 │ │ │ │ ldr r2, [pc, #716] @ 212574 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #704] @ 212578 │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ ldr r3, [pc, #700] @ 21257c │ │ │ │ ldr r2, [pc, #700] @ 212580 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36c2c8 │ │ │ │ + bl 36c368 │ │ │ │ ldr r2, [pc, #676] @ 212584 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #664] @ 212588 │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ ldr r3, [pc, #660] @ 21258c │ │ │ │ ldr r2, [pc, #660] @ 212590 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36c154 │ │ │ │ + bl 36c1f4 │ │ │ │ ldr r2, [pc, #636] @ 212594 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #624] @ 212598 │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ ldr r3, [pc, #620] @ 21259c │ │ │ │ ldr r2, [pc, #620] @ 2125a0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36c2c8 │ │ │ │ + bl 36c368 │ │ │ │ ldr r2, [pc, #596] @ 2125a4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ ldr r6, [pc, #580] @ 2125a8 │ │ │ │ ldr r3, [pc, #580] @ 2125ac │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ - bl 36ada4 │ │ │ │ + bl 36ae44 │ │ │ │ ldr r2, [pc, #548] @ 2125b0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #536] @ 2125b4 │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ ldr r3, [pc, #532] @ 2125b8 │ │ │ │ ldr r2, [pc, #532] @ 2125bc │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36c154 │ │ │ │ + bl 36c1f4 │ │ │ │ ldr r2, [pc, #508] @ 2125c0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ ldr r6, [pc, #492] @ 2125c4 │ │ │ │ ldr r0, [pc, #492] @ 2125c8 │ │ │ │ add r6, pc, r6 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r0, [r7, r0] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 36ada4 │ │ │ │ + bl 36ae44 │ │ │ │ ldr r2, [pc, #456] @ 2125cc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ ldr r6, [pc, #440] @ 2125d0 │ │ │ │ ldr r0, [pc, #440] @ 2125d4 │ │ │ │ ldr r3, [pc, #440] @ 2125d8 │ │ │ │ ldr r2, [pc, #440] @ 2125dc │ │ │ │ add r6, pc, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r0, r5} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 3689ac │ │ │ │ + bl 368a4c │ │ │ │ ldr r2, [pc, #404] @ 2125e0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 36cc34 │ │ │ │ - subeq lr, fp, r8, lsr #8 │ │ │ │ - eorseq r4, sp, r4, rrx │ │ │ │ - @ instruction: 0x003d45b0 │ │ │ │ - strheq r9, [r0], #-104 @ 0xffffff98 │ │ │ │ + b 36ccd4 │ │ │ │ + subeq lr, fp, r8, asr #9 │ │ │ │ + eorseq r4, sp, r4, lsl #2 │ │ │ │ + eorseq r4, sp, r0, asr r6 │ │ │ │ + subeq r9, r0, r8, asr r7 │ │ │ │ andeq pc, r7, r0, lsl #30 │ │ │ │ andeq r1, r0, r0, lsl #18 │ │ │ │ - eorseq r2, lr, r8, lsl #23 │ │ │ │ + eorseq r2, lr, r8, lsr #24 │ │ │ │ subseq sl, r1, r0, ror #18 │ │ │ │ andeq r0, r0, r8, ror lr │ │ │ │ andeq r2, r0, r0, ror r1 │ │ │ │ - eorseq r2, lr, r0, ror sl │ │ │ │ - eorseq r2, lr, r4, ror sl │ │ │ │ + eorseq r2, lr, r0, lsl fp │ │ │ │ + eorseq r2, lr, r4, lsl fp │ │ │ │ strheq r2, [r0], -r8 │ │ │ │ andeq r1, r0, r4, lsr r8 │ │ │ │ - eorseq r2, lr, r8, asr sl │ │ │ │ - eorseq r2, lr, r4, asr sl │ │ │ │ + @ instruction: 0x003e2af8 │ │ │ │ + @ instruction: 0x003e2af4 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r1, r0, r4, lsr #15 │ │ │ │ - eorseq r2, lr, r8, lsr sl │ │ │ │ - strdeq pc, [r1], #-196 @ 0xffffff3c │ │ │ │ + @ instruction: 0x003e2ad8 │ │ │ │ + @ instruction: 0x0041fd94 │ │ │ │ andeq r1, r0, r0, asr #30 │ │ │ │ andeq r1, r0, r4, lsl r7 │ │ │ │ - eorseq r2, lr, ip, lsl sl │ │ │ │ - eorseq r2, lr, r8, asr #20 │ │ │ │ + @ instruction: 0x003e2abc │ │ │ │ + eorseq r2, lr, r8, ror #21 │ │ │ │ andeq r1, r0, r4, lsl #29 │ │ │ │ andeq r1, r0, r4, lsl #13 │ │ │ │ - eorseq r2, lr, r0, lsl #20 │ │ │ │ - eorseq r2, lr, ip, lsl #20 │ │ │ │ + eorseq r2, lr, r0, lsr #21 │ │ │ │ + eorseq r2, lr, ip, lsr #21 │ │ │ │ andeq r1, r0, r8, asr #27 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - @ instruction: 0x003e29f0 │ │ │ │ + mlaseq lr, r0, sl, r2 │ │ │ │ andeq r2, r0, r0, lsr r3 │ │ │ │ - eorseq r2, lr, ip, ror #19 │ │ │ │ + eorseq r2, lr, ip, lsl #21 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - eorseq r2, lr, r8, ror #19 │ │ │ │ + eorseq r2, lr, r8, lsl #21 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - @ instruction: 0x003e29f0 │ │ │ │ - @ instruction: 0x003e29d0 │ │ │ │ + mlaseq lr, r0, sl, r2 │ │ │ │ + eorseq r2, lr, r0, ror sl │ │ │ │ andeq r2, r0, r0, ror r4 │ │ │ │ - eorseq r4, sp, r4, asr r0 │ │ │ │ + ldrsheq r4, [sp], -r4 @ │ │ │ │ andeq r1, r0, r0, lsr r3 │ │ │ │ - eorseq r2, lr, r4, asr #19 │ │ │ │ - mlaseq lr, ip, r9, r2 │ │ │ │ + eorseq r2, lr, r4, ror #20 │ │ │ │ + eorseq r2, lr, ip, lsr sl │ │ │ │ andeq r1, r0, r4, lsr sl │ │ │ │ - eorseq r2, lr, r4, lsr #19 │ │ │ │ + eorseq r2, lr, r4, asr #20 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - eorseq r2, lr, ip, lsr #19 │ │ │ │ - subeq fp, r2, r4, lsl #22 │ │ │ │ + eorseq r2, lr, ip, asr #20 │ │ │ │ + subeq fp, r2, r4, lsr #23 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - mlaseq lr, r0, r9, r2 │ │ │ │ - @ instruction: 0x003e29b0 │ │ │ │ + eorseq r2, lr, r0, lsr sl │ │ │ │ + eorseq r2, lr, r0, asr sl │ │ │ │ andeq r1, r0, r0, ror #23 │ │ │ │ andeq r1, r0, r8, lsr r4 │ │ │ │ - mlaseq lr, ip, r9, r2 │ │ │ │ - eorseq r2, lr, r0, asr #19 │ │ │ │ + eorseq r2, lr, ip, lsr sl │ │ │ │ + eorseq r2, lr, r0, ror #20 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr #22 │ │ │ │ - eorseq r2, lr, ip, lsr #19 │ │ │ │ - @ instruction: 0x003e29bc │ │ │ │ + eorseq r2, lr, ip, asr #20 │ │ │ │ + eorseq r2, lr, ip, asr sl │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr sl │ │ │ │ - eorseq r2, lr, r4, lsr #19 │ │ │ │ - @ instruction: 0x003e29b4 │ │ │ │ + eorseq r2, lr, r4, asr #20 │ │ │ │ + eorseq r2, lr, r4, asr sl │ │ │ │ andeq r0, r0, r8, lsr #18 │ │ │ │ muleq r0, r0, r9 │ │ │ │ - eorseq r2, lr, r0, lsr #19 │ │ │ │ - subeq r1, r2, r8, ror #10 │ │ │ │ + eorseq r2, lr, r0, asr #20 │ │ │ │ + subeq r1, r2, r8, lsl #12 │ │ │ │ andeq r0, r0, r4, ror lr │ │ │ │ andeq r0, r0, r0, lsl #17 │ │ │ │ - eorseq r2, lr, r0, lsr #19 │ │ │ │ - @ instruction: 0x003e29b0 │ │ │ │ + eorseq r2, lr, r0, asr #20 │ │ │ │ + eorseq r2, lr, r0, asr sl │ │ │ │ andeq r0, r0, r8, ror r7 │ │ │ │ andeq r0, r0, r0, ror #15 │ │ │ │ - mlaseq lr, r8, r9, r2 │ │ │ │ - @ instruction: 0x003e29b4 │ │ │ │ + eorseq r2, lr, r8, lsr sl │ │ │ │ + eorseq r2, lr, r4, asr sl │ │ │ │ andeq r1, r0, ip, lsl #20 │ │ │ │ muleq r0, r0, r2 │ │ │ │ - mlaseq lr, ip, r9, r2 │ │ │ │ - mlaseq lr, r8, r9, r2 │ │ │ │ + eorseq r2, lr, ip, lsr sl │ │ │ │ + eorseq r2, lr, r8, lsr sl │ │ │ │ andeq r0, r0, r0, lsr r6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - eorseq r2, lr, r4, lsl #19 │ │ │ │ - eorseq r2, lr, r0, lsr #19 │ │ │ │ + eorseq r2, lr, r4, lsr #20 │ │ │ │ + eorseq r2, lr, r0, asr #20 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - mlaseq lr, r0, r9, r2 │ │ │ │ - eorseq r2, lr, r8, lsr #19 │ │ │ │ + eorseq r2, lr, r0, lsr sl │ │ │ │ + eorseq r2, lr, r8, asr #20 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - mlaseq lr, r8, r9, r2 │ │ │ │ - eorseq r2, lr, r4, lsr #7 │ │ │ │ + eorseq r2, lr, r8, lsr sl │ │ │ │ + eorseq r2, lr, r4, asr #8 │ │ │ │ andeq r3, r0, r0, lsr #8 │ │ │ │ - eorseq r2, lr, ip, ror r9 │ │ │ │ - mlaseq pc, r8, r4, lr @ │ │ │ │ + eorseq r2, lr, ip, lsl sl │ │ │ │ + eorseq lr, pc, r8, lsr r5 @ │ │ │ │ andeq r2, r0, r8, lsl #13 │ │ │ │ muleq r0, ip, r5 │ │ │ │ - eorseq r2, lr, ip, lsl #19 │ │ │ │ - eorseq r2, lr, ip, lsl #19 │ │ │ │ + eorseq r2, lr, ip, lsr #20 │ │ │ │ + eorseq r2, lr, ip, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 36b758 │ │ │ │ + bl 36b7f8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 36b40c │ │ │ │ + bl 36b4ac │ │ │ │ subs r2, r0, #0 │ │ │ │ beq 212634 │ │ │ │ ldr r1, [pc, #100] @ 212684 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 36b148 │ │ │ │ + b 36b1e8 │ │ │ │ ldr r3, [pc, #76] @ 212688 │ │ │ │ ldr ip, [pc, #76] @ 21268c │ │ │ │ ldr r1, [pc, #76] @ 212690 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #560 @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq r2, lr, r4, ror #13 │ │ │ │ - subeq sp, fp, r4, lsr #25 │ │ │ │ - eorseq r2, lr, r8, asr #15 │ │ │ │ - eorseq r2, lr, ip, lsr #15 │ │ │ │ + eorseq r2, lr, r4, lsl #15 │ │ │ │ + subeq sp, fp, r4, asr #26 │ │ │ │ + eorseq r2, lr, r8, ror #16 │ │ │ │ + eorseq r2, lr, ip, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #320] @ 2127ec │ │ │ │ ldr r2, [pc, #320] @ 2127f0 │ │ │ │ ldr r1, [pc, #320] @ 2127f4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ add r1, r0, #96 @ 0x60 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ cmp r1, #0 │ │ │ │ moveq r1, #1 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 367730 │ │ │ │ + bl 3677d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 212730 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 367740 │ │ │ │ + bl 3677e0 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2127a4 │ │ │ │ bl 176504 │ │ │ │ cmp r0, #7 │ │ │ │ bls 2127c8 │ │ │ │ ldr r1, [pc, #164] @ 2127f8 │ │ │ │ sub r5, r0, #8 │ │ │ │ @@ -161016,41 +161016,41 @@ │ │ │ │ ldr r0, [pc, #48] @ 212808 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 21280c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq sp, fp, r4, lsr ip │ │ │ │ - eorseq r3, sp, r4, ror r8 │ │ │ │ - eorseq r3, sp, r0, asr #27 │ │ │ │ - subeq r2, r1, r4, ror #25 │ │ │ │ - @ instruction: 0x00412c90 │ │ │ │ - subeq sp, fp, r4, lsl fp │ │ │ │ - eorseq r2, lr, r8, lsl r6 │ │ │ │ - eorseq r2, lr, r0, asr r6 │ │ │ │ + ldrdeq sp, [fp], #-196 @ 0xffffff3c │ │ │ │ + eorseq r3, sp, r4, lsl r9 │ │ │ │ + eorseq r3, sp, r0, ror #28 │ │ │ │ + subeq r2, r1, r4, lsl #27 │ │ │ │ + subeq r2, r1, r0, lsr sp │ │ │ │ + strheq sp, [fp], #-180 @ 0xffffff4c │ │ │ │ + @ instruction: 0x003e26b8 │ │ │ │ + @ instruction: 0x003e26f0 │ │ │ │ andeq r0, r0, r6, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #184] @ 2128f0 │ │ │ │ ldr r2, [pc, #184] @ 2128f4 │ │ │ │ ldr r1, [pc, #184] @ 2128f8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 1753dc │ │ │ │ @@ -161081,17 +161081,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subeq sp, fp, ip, lsr #21 │ │ │ │ - eorseq r3, sp, r8, ror #13 │ │ │ │ - eorseq r3, sp, r0, lsr ip │ │ │ │ + subeq sp, fp, ip, asr #22 │ │ │ │ + eorseq r3, sp, r8, lsl #15 │ │ │ │ + @ instruction: 0x003d3cd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 212960 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 212964 │ │ │ │ @@ -161099,27 +161099,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ strb r4, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq sp, fp, ip, asr #19 │ │ │ │ - eorseq r3, sp, r4, lsl #12 │ │ │ │ - eorseq r3, sp, r0, asr fp │ │ │ │ + subeq sp, fp, ip, ror #20 │ │ │ │ + eorseq r3, sp, r4, lsr #13 │ │ │ │ + @ instruction: 0x003d3bf0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2129d0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2129d4 │ │ │ │ @@ -161127,53 +161127,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ strb r4, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq sp, fp, ip, asr r9 │ │ │ │ - mlaseq sp, r4, r5, r3 │ │ │ │ - eorseq r3, sp, r0, ror #21 │ │ │ │ + strdeq sp, [fp], #-156 @ 0xffffff64 │ │ │ │ + eorseq r3, sp, r4, lsr r6 │ │ │ │ + eorseq r3, sp, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 212a38 │ │ │ │ ldr r2, [pc, #68] @ 212a3c │ │ │ │ ldr r1, [pc, #68] @ 212a40 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r0, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq sp, [fp], #-128 @ 0xffffff80 │ │ │ │ - eorseq r3, sp, r8, lsr #10 │ │ │ │ - eorseq r3, sp, r4, ror sl │ │ │ │ + @ instruction: 0x004bd990 │ │ │ │ + eorseq r3, sp, r8, asr #11 │ │ │ │ + eorseq r3, sp, r4, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 212aa8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 212aac │ │ │ │ @@ -161181,79 +161181,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ strb r4, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq sp, fp, r4, lsl #17 │ │ │ │ - @ instruction: 0x003d34bc │ │ │ │ - eorseq r3, sp, r8, lsl #20 │ │ │ │ + subeq sp, fp, r4, lsr #18 │ │ │ │ + eorseq r3, sp, ip, asr r5 │ │ │ │ + eorseq r3, sp, r8, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 212b10 │ │ │ │ ldr r2, [pc, #68] @ 212b14 │ │ │ │ ldr r1, [pc, #68] @ 212b18 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r0, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq sp, fp, r8, lsl r8 │ │ │ │ - eorseq r3, sp, r0, asr r4 │ │ │ │ - mlaseq sp, ip, r9, r3 │ │ │ │ + strheq sp, [fp], #-136 @ 0xffffff78 │ │ │ │ + @ instruction: 0x003d34f0 │ │ │ │ + eorseq r3, sp, ip, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 212b78 │ │ │ │ ldr r2, [pc, #68] @ 212b7c │ │ │ │ ldr r1, [pc, #68] @ 212b80 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strheq sp, [fp], #-112 @ 0xffffff90 │ │ │ │ - eorseq r3, sp, r8, ror #7 │ │ │ │ - eorseq r3, sp, r4, lsr r9 │ │ │ │ + subeq sp, fp, r0, asr r8 │ │ │ │ + eorseq r3, sp, r8, lsl #9 │ │ │ │ + @ instruction: 0x003d39d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 212be8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 212bec │ │ │ │ @@ -161261,79 +161261,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ strb r4, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq sp, fp, r4, asr #14 │ │ │ │ - eorseq r3, sp, ip, ror r3 │ │ │ │ - eorseq r3, sp, r8, asr #17 │ │ │ │ + subeq sp, fp, r4, ror #15 │ │ │ │ + eorseq r3, sp, ip, lsl r4 │ │ │ │ + eorseq r3, sp, r8, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 212c50 │ │ │ │ ldr r2, [pc, #68] @ 212c54 │ │ │ │ ldr r1, [pc, #68] @ 212c58 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r0, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrdeq sp, [fp], #-104 @ 0xffffff98 │ │ │ │ - eorseq r3, sp, r0, lsl r3 │ │ │ │ - eorseq r3, sp, ip, asr r8 │ │ │ │ + subeq sp, fp, r8, ror r7 │ │ │ │ + @ instruction: 0x003d33b0 │ │ │ │ + @ instruction: 0x003d38fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 212cb8 │ │ │ │ ldr r2, [pc, #68] @ 212cbc │ │ │ │ ldr r1, [pc, #68] @ 212cc0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r0, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq sp, fp, r0, ror r6 │ │ │ │ - eorseq r3, sp, r8, lsr #5 │ │ │ │ - @ instruction: 0x003d37f4 │ │ │ │ + subeq sp, fp, r0, lsl r7 │ │ │ │ + eorseq r3, sp, r8, asr #6 │ │ │ │ + mlaseq sp, r4, r8, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 212d28 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 212d2c │ │ │ │ @@ -161341,160 +161341,160 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ strb r4, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq sp, fp, r4, lsl #12 │ │ │ │ - eorseq r3, sp, ip, lsr r2 │ │ │ │ - eorseq r3, sp, r8, lsl #15 │ │ │ │ + subeq sp, fp, r4, lsr #13 │ │ │ │ + @ instruction: 0x003d32dc │ │ │ │ + eorseq r3, sp, r8, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 212d90 │ │ │ │ ldr r2, [pc, #68] @ 212d94 │ │ │ │ ldr r1, [pc, #68] @ 212d98 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r0, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x004bd598 │ │ │ │ - @ instruction: 0x003d31d0 │ │ │ │ - eorseq r3, sp, ip, lsl r7 │ │ │ │ + subeq sp, fp, r8, lsr r6 │ │ │ │ + eorseq r3, sp, r0, ror r2 │ │ │ │ + @ instruction: 0x003d37bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #332] @ 212f14 │ │ │ │ ldr r2, [pc, #332] @ 212f18 │ │ │ │ ldr r1, [pc, #332] @ 212f1c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 212ea4 │ │ │ │ ldr r0, [pc, #292] @ 212f20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 368754 │ │ │ │ + bl 3687f4 │ │ │ │ ldr r1, [pc, #284] @ 212f24 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 3697b4 │ │ │ │ + bl 369854 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 212e44 │ │ │ │ ldr r1, [pc, #256] @ 212f28 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 369b64 │ │ │ │ + bl 369c04 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 212e6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 36b758 │ │ │ │ + bl 36b7f8 │ │ │ │ ldr r1, [r8, #188] @ 0xbc │ │ │ │ mov r2, r5 │ │ │ │ - bl 36ad74 │ │ │ │ + bl 36ae14 │ │ │ │ ldr r1, [pc, #168] @ 212f2c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 369970 │ │ │ │ + bl 369a10 │ │ │ │ cmp r0, #0 │ │ │ │ bne 212eb8 │ │ │ │ mov r4, #0 │ │ │ │ b 212e44 │ │ │ │ ldr r0, [pc, #132] @ 212f30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 368754 │ │ │ │ + bl 3687f4 │ │ │ │ mov r5, r0 │ │ │ │ b 212e20 │ │ │ │ ldr r2, [pc, #116] @ 212f34 │ │ │ │ ldr r1, [pc, #116] @ 212f38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #100 @ 0x64 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #104] @ 212f3c │ │ │ │ ldr r3, [pc, #104] @ 212f40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 36cd98 │ │ │ │ + bl 36ce38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 212e9c │ │ │ │ ldr r1, [pc, #72] @ 212f44 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 36b148 │ │ │ │ + bl 36b1e8 │ │ │ │ mov r4, r0 │ │ │ │ b 212e44 │ │ │ │ - subeq sp, fp, ip, lsl r5 │ │ │ │ - eorseq r3, sp, r8, asr r1 │ │ │ │ - eorseq r3, sp, r4, lsr #13 │ │ │ │ - eorseq r2, lr, r8, rrx │ │ │ │ - eorseq r2, lr, ip, rrx │ │ │ │ - subeq r4, r1, r8, lsl pc │ │ │ │ - eorseq r2, lr, ip │ │ │ │ - @ instruction: 0x003e1fd8 │ │ │ │ - subeq sp, fp, r8, lsr #8 │ │ │ │ - eorseq r7, sp, r8, lsl #21 │ │ │ │ - eorseq r1, lr, r0, lsr #30 │ │ │ │ + strheq sp, [fp], #-92 @ 0xffffffa4 │ │ │ │ + @ instruction: 0x003d31f8 │ │ │ │ + eorseq r3, sp, r4, asr #14 │ │ │ │ + eorseq r2, lr, r8, lsl #2 │ │ │ │ + eorseq r2, lr, ip, lsl #2 │ │ │ │ + strheq r4, [r1], #-248 @ 0xffffff08 │ │ │ │ + eorseq r2, lr, ip, lsr #1 │ │ │ │ + eorseq r2, lr, r8, ror r0 │ │ │ │ + subeq sp, fp, r8, asr #9 │ │ │ │ + eorseq r7, sp, r8, lsr #22 │ │ │ │ + eorseq r1, lr, r0, asr #31 │ │ │ │ andeq r0, r0, r2, asr #8 │ │ │ │ - eorseq r1, lr, r0, lsl #17 │ │ │ │ + eorseq r1, lr, r0, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 212fb0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 212fb4 │ │ │ │ @@ -161502,55 +161502,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq sp, fp, r0, lsl #7 │ │ │ │ - @ instruction: 0x003d2fb8 │ │ │ │ - eorseq r3, sp, r4, lsl #10 │ │ │ │ + subeq sp, fp, r0, lsr #8 │ │ │ │ + eorseq r3, sp, r8, asr r0 │ │ │ │ + eorseq r3, sp, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 21301c │ │ │ │ ldr r2, [pc, #72] @ 213020 │ │ │ │ ldr r1, [pc, #72] @ 213024 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq sp, fp, r0, lsl r3 │ │ │ │ - eorseq r2, sp, r8, asr #30 │ │ │ │ - mlaseq sp, r4, r4, r3 │ │ │ │ + strheq sp, [fp], #-48 @ 0xffffffd0 │ │ │ │ + eorseq r2, sp, r8, ror #31 │ │ │ │ + eorseq r3, sp, r4, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 213090 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 213094 │ │ │ │ @@ -161558,55 +161558,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq sp, fp, r0, lsr #5 │ │ │ │ - @ instruction: 0x003d2ed8 │ │ │ │ - eorseq r3, sp, r4, lsr #8 │ │ │ │ + subeq sp, fp, r0, asr #6 │ │ │ │ + eorseq r2, sp, r8, ror pc │ │ │ │ + eorseq r3, sp, r4, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 2130fc │ │ │ │ ldr r2, [pc, #72] @ 213100 │ │ │ │ ldr r1, [pc, #72] @ 213104 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq sp, fp, r0, lsr r2 │ │ │ │ - eorseq r2, sp, r8, ror #28 │ │ │ │ - @ instruction: 0x003d33b4 │ │ │ │ + ldrdeq sp, [fp], #-32 @ 0xffffffe0 │ │ │ │ + eorseq r2, sp, r8, lsl #30 │ │ │ │ + eorseq r3, sp, r4, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 213174 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #80] @ 213178 │ │ │ │ @@ -161614,29 +161614,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ eor r3, r4, #1 │ │ │ │ strb r4, [r0, #42] @ 0x2a │ │ │ │ strb r3, [r0, #43] @ 0x2b │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq sp, fp, r0, asr #3 │ │ │ │ - @ instruction: 0x003d2df8 │ │ │ │ - eorseq r3, sp, r4, asr #6 │ │ │ │ + subeq sp, fp, r0, ror #4 │ │ │ │ + mlaseq sp, r8, lr, r2 │ │ │ │ + eorseq r3, sp, r4, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #184] @ 213250 │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -161652,26 +161652,26 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r4, [pc, #124] @ 213264 │ │ │ │ ldr r3, [pc, #124] @ 213268 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r6 │ │ │ │ add ip, r0, #96 @ 0x60 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 52ba4c │ │ │ │ + bl 52baec │ │ │ │ ldr r2, [pc, #88] @ 21326c │ │ │ │ ldr r3, [pc, #64] @ 213258 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -161681,19 +161681,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq sp, fp, r0, asr r1 │ │ │ │ + strdeq sp, [fp], #-16 │ │ │ │ subseq r9, r1, r0, asr #13 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x003d32b8 │ │ │ │ - eorseq r2, sp, r4, ror #26 │ │ │ │ + eorseq r3, sp, r8, asr r3 │ │ │ │ + eorseq r2, sp, r4, lsl #28 │ │ │ │ subseq r9, r1, r4, lsl #13 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ subseq r9, r1, r8, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -161713,24 +161713,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 5882b0 │ │ │ │ + bl 588350 │ │ │ │ ldr r2, [pc, #80] @ 213350 │ │ │ │ ldr r3, [pc, #64] @ 213344 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -161740,19 +161740,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq sp, fp, r0, rrx │ │ │ │ + subeq sp, fp, r0, lsl #2 │ │ │ │ ldrsbeq r9, [r1], #-80 @ 0xffffffb0 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r3, sp, r8, asr #3 │ │ │ │ - eorseq r2, sp, r4, ror ip │ │ │ │ + eorseq r3, sp, r8, ror #4 │ │ │ │ + eorseq r2, sp, r4, lsl sp │ │ │ │ subseq r9, r1, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #192] @ 21342c │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -161770,24 +161770,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5882b0 │ │ │ │ + bl 588350 │ │ │ │ ldr r2, [pc, #92] @ 213440 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #32] │ │ │ │ ldr r3, [pc, #60] @ 213434 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -161800,19 +161800,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq ip, fp, ip, ror pc │ │ │ │ + subeq sp, fp, ip, lsl r0 │ │ │ │ subseq r9, r1, ip, ror #9 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r3, sp, r4, ror #1 │ │ │ │ - mlaseq sp, r0, fp, r2 │ │ │ │ + eorseq r3, sp, r4, lsl #3 │ │ │ │ + eorseq r2, sp, r0, lsr ip │ │ │ │ subseq r9, r1, ip, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #208] @ 21352c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -161830,31 +161830,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5236b0 │ │ │ │ + bl 523750 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2134e8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 17d84c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 523168 │ │ │ │ + bl 523208 │ │ │ │ ldr r2, [pc, #80] @ 213540 │ │ │ │ ldr r3, [pc, #64] @ 213534 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -161864,19 +161864,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq ip, fp, ip, lsl #29 │ │ │ │ + subeq ip, fp, ip, lsr #30 │ │ │ │ ldrsheq r9, [r1], #-60 @ 0xffffffc4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x003d2ff4 │ │ │ │ - eorseq r2, sp, r0, lsr #21 │ │ │ │ + mlaseq sp, r4, r0, r3 │ │ │ │ + eorseq r2, sp, r0, asr #22 │ │ │ │ subseq r9, r1, ip, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 213590 │ │ │ │ ldr r2, [pc, #52] @ 213594 │ │ │ │ @@ -161884,221 +161884,221 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1772f0 │ │ │ │ - subeq ip, fp, r8, lsl #27 │ │ │ │ - eorseq r2, sp, r0, asr #19 │ │ │ │ - eorseq r2, sp, ip, lsl #30 │ │ │ │ + subeq ip, fp, r8, lsr #28 │ │ │ │ + eorseq r2, sp, r0, ror #20 │ │ │ │ + eorseq r2, sp, ip, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2135e8 │ │ │ │ ldr r2, [pc, #52] @ 2135ec │ │ │ │ ldr r1, [pc, #52] @ 2135f0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1772f0 │ │ │ │ - subeq ip, fp, r0, lsr sp │ │ │ │ - eorseq r2, sp, r8, ror #18 │ │ │ │ - @ instruction: 0x003d2eb4 │ │ │ │ + ldrdeq ip, [fp], #-208 @ 0xffffff30 │ │ │ │ + eorseq r2, sp, r8, lsl #20 │ │ │ │ + eorseq r2, sp, r4, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 213640 │ │ │ │ ldr r2, [pc, #52] @ 213644 │ │ │ │ ldr r1, [pc, #52] @ 213648 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1772f0 │ │ │ │ - ldrdeq ip, [fp], #-200 @ 0xffffff38 │ │ │ │ - eorseq r2, sp, r0, lsl r9 │ │ │ │ - eorseq r2, sp, ip, asr lr │ │ │ │ + subeq ip, fp, r8, ror sp │ │ │ │ + @ instruction: 0x003d29b0 │ │ │ │ + @ instruction: 0x003d2efc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 213698 │ │ │ │ ldr r2, [pc, #52] @ 21369c │ │ │ │ ldr r1, [pc, #52] @ 2136a0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1772f0 │ │ │ │ - subeq ip, fp, r0, lsl #25 │ │ │ │ - @ instruction: 0x003d28b8 │ │ │ │ - eorseq r2, sp, r4, lsl #28 │ │ │ │ + subeq ip, fp, r0, lsr #26 │ │ │ │ + eorseq r2, sp, r8, asr r9 │ │ │ │ + eorseq r2, sp, r4, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2136f0 │ │ │ │ ldr r2, [pc, #52] @ 2136f4 │ │ │ │ ldr r1, [pc, #52] @ 2136f8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1772f0 │ │ │ │ - subeq ip, fp, r8, lsr #24 │ │ │ │ - eorseq r2, sp, r0, ror #16 │ │ │ │ - eorseq r2, sp, ip, lsr #27 │ │ │ │ + subeq ip, fp, r8, asr #25 │ │ │ │ + eorseq r2, sp, r0, lsl #18 │ │ │ │ + eorseq r2, sp, ip, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 213748 │ │ │ │ ldr r2, [pc, #52] @ 21374c │ │ │ │ ldr r1, [pc, #52] @ 213750 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1772f0 │ │ │ │ - ldrdeq ip, [fp], #-176 @ 0xffffff50 │ │ │ │ - eorseq r2, sp, r8, lsl #16 │ │ │ │ - eorseq r2, sp, r4, asr sp │ │ │ │ + subeq ip, fp, r0, ror ip │ │ │ │ + eorseq r2, sp, r8, lsr #17 │ │ │ │ + @ instruction: 0x003d2df4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2137a0 │ │ │ │ ldr r2, [pc, #52] @ 2137a4 │ │ │ │ ldr r1, [pc, #52] @ 2137a8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1772f0 │ │ │ │ - subeq ip, fp, r8, ror fp │ │ │ │ - @ instruction: 0x003d27b0 │ │ │ │ - @ instruction: 0x003d2cfc │ │ │ │ + subeq ip, fp, r8, lsl ip │ │ │ │ + eorseq r2, sp, r0, asr r8 │ │ │ │ + mlaseq sp, ip, sp, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2137f8 │ │ │ │ ldr r2, [pc, #52] @ 2137fc │ │ │ │ ldr r1, [pc, #52] @ 213800 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1772f0 │ │ │ │ - subeq ip, fp, r0, lsr #22 │ │ │ │ - eorseq r2, sp, r8, asr r7 │ │ │ │ - eorseq r2, sp, r4, lsr #25 │ │ │ │ + subeq ip, fp, r0, asr #23 │ │ │ │ + @ instruction: 0x003d27f8 │ │ │ │ + eorseq r2, sp, r4, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 213850 │ │ │ │ ldr r2, [pc, #52] @ 213854 │ │ │ │ ldr r1, [pc, #52] @ 213858 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1772f0 │ │ │ │ - subeq ip, fp, r8, asr #21 │ │ │ │ - eorseq r2, sp, r0, lsl #14 │ │ │ │ - eorseq r2, sp, ip, asr #24 │ │ │ │ + subeq ip, fp, r8, ror #22 │ │ │ │ + eorseq r2, sp, r0, lsr #15 │ │ │ │ + eorseq r2, sp, ip, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 2138ac │ │ │ │ ldr r2, [pc, #56] @ 2138b0 │ │ │ │ ldr r1, [pc, #56] @ 2138b4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldr r0, [r3, #188] @ 0xbc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1772f0 │ │ │ │ - subeq ip, fp, r0, ror sl │ │ │ │ - eorseq r2, sp, r8, lsr #13 │ │ │ │ - @ instruction: 0x003d2bf4 │ │ │ │ + subeq ip, fp, r0, lsl fp │ │ │ │ + eorseq r2, sp, r8, asr #14 │ │ │ │ + mlaseq sp, r4, ip, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #236] @ 2139bc │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -162115,30 +162115,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 52be60 │ │ │ │ + bl 52bf00 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 213998 │ │ │ │ cmp r1, #0 │ │ │ │ beq 213958 │ │ │ │ mov r0, r1 │ │ │ │ - bl 524a48 │ │ │ │ + bl 524ae8 │ │ │ │ ldr r2, [pc, #112] @ 2139d0 │ │ │ │ ldr r3, [pc, #96] @ 2139c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -162153,22 +162153,22 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ bl 17cf28 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 213958 │ │ │ │ - bl 524a48 │ │ │ │ + bl 524ae8 │ │ │ │ b 213958 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq ip, fp, r8, lsl sl │ │ │ │ + strheq ip, [fp], #-168 @ 0xffffff58 │ │ │ │ subseq r8, r1, r8, lsl #31 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r2, sp, r0, lsl #23 │ │ │ │ - eorseq r2, sp, ip, lsr #12 │ │ │ │ + eorseq r2, sp, r0, lsr #24 │ │ │ │ + eorseq r2, sp, ip, asr #13 │ │ │ │ subseq r8, r1, ip, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #336] @ 213b3c │ │ │ │ sub sp, sp, #80 @ 0x50 │ │ │ │ @@ -162185,15 +162185,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r4, [pc, #276] @ 213b50 │ │ │ │ mov r1, #1 │ │ │ │ add r4, pc, r4 │ │ │ │ strb r1, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r0, #88] @ 0x58 │ │ │ │ orrs ip, r2, r3 │ │ │ │ @@ -162234,15 +162234,15 @@ │ │ │ │ strb r3, [sp, #63] @ 0x3f │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, ip] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 52c16c │ │ │ │ + bl 52c20c │ │ │ │ ldr r2, [pc, #88] @ 213b58 │ │ │ │ ldr r3, [pc, #64] @ 213b44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -162252,19 +162252,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - strdeq ip, [fp], #-140 @ 0xffffff74 │ │ │ │ + @ instruction: 0x004bc99c │ │ │ │ subseq r8, r1, ip, ror #28 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r2, sp, r4, ror #20 │ │ │ │ - eorseq r2, sp, r0, lsl r5 │ │ │ │ + eorseq r2, sp, r4, lsl #22 │ │ │ │ + @ instruction: 0x003d25b0 │ │ │ │ subseq r8, r1, r0, lsr lr │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ subseq r8, r1, ip, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -162284,15 +162284,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r9, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ add r6, r0, #32 │ │ │ │ mov r0, #8 │ │ │ │ @@ -162310,17 +162310,17 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr fp, [fp] │ │ │ │ bne 213bd8 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5236b0 │ │ │ │ + bl 523750 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 523168 │ │ │ │ + bl 523208 │ │ │ │ ldr r2, [pc, #84] @ 213c8c │ │ │ │ ldr r3, [pc, #68] @ 213c80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -162331,19 +162331,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq ip, fp, r4, ror r7 │ │ │ │ + subeq ip, fp, r4, lsl r8 │ │ │ │ subseq r8, r1, r4, ror #25 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x003d28d8 │ │ │ │ - eorseq r2, sp, r4, lsl #7 │ │ │ │ + eorseq r2, sp, r8, ror r9 │ │ │ │ + eorseq r2, sp, r4, lsr #8 │ │ │ │ subseq r8, r1, r4, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 213d04 │ │ │ │ ldr r2, [pc, #92] @ 213d08 │ │ │ │ @@ -162351,32 +162351,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 213ce8 │ │ │ │ - bl 36aedc │ │ │ │ + bl 36af7c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1772f0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq ip, fp, ip, lsr r6 │ │ │ │ - eorseq r2, sp, r4, ror r2 │ │ │ │ - eorseq r2, sp, r0, asr #15 │ │ │ │ + ldrdeq ip, [fp], #-108 @ 0xffffff94 │ │ │ │ + eorseq r2, sp, r4, lsl r3 │ │ │ │ + eorseq r2, sp, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 213d88 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 213d8c │ │ │ │ @@ -162384,32 +162384,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 1753dc │ │ │ │ mov r0, r5 │ │ │ │ bl 1772f0 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strheq ip, [fp], #-88 @ 0xffffffa8 │ │ │ │ - @ instruction: 0x003d21f0 │ │ │ │ - eorseq r2, sp, ip, lsr r7 │ │ │ │ + subeq ip, fp, r8, asr r6 │ │ │ │ + mlaseq sp, r0, r2, r2 │ │ │ │ + @ instruction: 0x003d27dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 213e0c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 213e10 │ │ │ │ @@ -162417,32 +162417,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ bl 1753dc │ │ │ │ mov r0, r5 │ │ │ │ bl 1772f0 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subeq ip, fp, r4, lsr r5 │ │ │ │ - eorseq r2, sp, ip, ror #2 │ │ │ │ - @ instruction: 0x003d26b8 │ │ │ │ + ldrdeq ip, [fp], #-84 @ 0xffffffac │ │ │ │ + eorseq r2, sp, ip, lsl #4 │ │ │ │ + eorseq r2, sp, r8, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 213e90 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 213e94 │ │ │ │ @@ -162450,32 +162450,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ bl 1753dc │ │ │ │ mov r0, r5 │ │ │ │ bl 1772f0 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strheq ip, [fp], #-64 @ 0xffffffc0 │ │ │ │ - eorseq r2, sp, r8, ror #1 │ │ │ │ - eorseq r2, sp, r4, lsr r6 │ │ │ │ + subeq ip, fp, r0, asr r5 │ │ │ │ + eorseq r2, sp, r8, lsl #3 │ │ │ │ + @ instruction: 0x003d26d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 213f14 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 213f18 │ │ │ │ @@ -162483,32 +162483,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ bl 1753dc │ │ │ │ mov r0, r5 │ │ │ │ bl 1772f0 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subeq ip, fp, ip, lsr #8 │ │ │ │ - eorseq r2, sp, r4, rrx │ │ │ │ - @ instruction: 0x003d25b0 │ │ │ │ + subeq ip, fp, ip, asr #9 │ │ │ │ + eorseq r2, sp, r4, lsl #2 │ │ │ │ + eorseq r2, sp, r0, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 213f98 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 213f9c │ │ │ │ @@ -162516,32 +162516,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ bl 1753dc │ │ │ │ mov r0, r5 │ │ │ │ bl 1772f0 │ │ │ │ str r0, [r4, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subeq ip, fp, r8, lsr #7 │ │ │ │ - eorseq r1, sp, r0, ror #31 │ │ │ │ - eorseq r2, sp, ip, lsr #10 │ │ │ │ + subeq ip, fp, r8, asr #8 │ │ │ │ + eorseq r2, sp, r0, lsl #1 │ │ │ │ + eorseq r2, sp, ip, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 21401c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 214020 │ │ │ │ @@ -162549,32 +162549,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ bl 1753dc │ │ │ │ mov r0, r5 │ │ │ │ bl 1772f0 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subeq ip, fp, r4, lsr #6 │ │ │ │ - eorseq r1, sp, ip, asr pc │ │ │ │ - eorseq r2, sp, r8, lsr #9 │ │ │ │ + subeq ip, fp, r4, asr #7 │ │ │ │ + @ instruction: 0x003d1ffc │ │ │ │ + eorseq r2, sp, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2140a0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 2140a4 │ │ │ │ @@ -162582,32 +162582,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ bl 1753dc │ │ │ │ mov r0, r5 │ │ │ │ bl 1772f0 │ │ │ │ str r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subeq ip, fp, r0, lsr #5 │ │ │ │ - @ instruction: 0x003d1ed8 │ │ │ │ - eorseq r2, sp, r4, lsr #8 │ │ │ │ + subeq ip, fp, r0, asr #6 │ │ │ │ + eorseq r1, sp, r8, ror pc │ │ │ │ + eorseq r2, sp, r4, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 214124 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 214128 │ │ │ │ @@ -162615,32 +162615,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 1753dc │ │ │ │ mov r0, r5 │ │ │ │ bl 1772f0 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subeq ip, fp, ip, lsl r2 │ │ │ │ - eorseq r1, sp, r4, asr lr │ │ │ │ - eorseq r2, sp, r0, lsr #7 │ │ │ │ + strheq ip, [fp], #-44 @ 0xffffffd4 │ │ │ │ + @ instruction: 0x003d1ef4 │ │ │ │ + eorseq r2, sp, r0, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 2141c0 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -162649,15 +162649,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 256e40 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2141a0 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ @@ -162669,32 +162669,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x004bc194 │ │ │ │ - eorseq r2, sp, r4, lsl r3 │ │ │ │ - eorseq r1, sp, r8, asr #27 │ │ │ │ + subeq ip, fp, r4, lsr r2 │ │ │ │ + @ instruction: 0x003d23b4 │ │ │ │ + eorseq r1, sp, r8, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #160] @ 214284 │ │ │ │ ldr r2, [pc, #160] @ 214288 │ │ │ │ ldr r1, [pc, #160] @ 21428c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 1753dc │ │ │ │ @@ -162718,17 +162718,17 @@ │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 1753dc │ │ │ │ - subeq ip, fp, r0, lsl #2 │ │ │ │ - eorseq r1, sp, r8, lsr sp │ │ │ │ - eorseq r2, sp, r4, lsl #5 │ │ │ │ + subeq ip, fp, r0, lsr #3 │ │ │ │ + @ instruction: 0x003d1dd8 │ │ │ │ + eorseq r2, sp, r4, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #236] @ 214394 │ │ │ │ mov r4, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -162737,15 +162737,15 @@ │ │ │ │ ldr r2, [pc, #224] @ 21439c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #196] @ 2143a0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [r0, #252] @ 0xfc │ │ │ │ mov r0, r4 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 214344 │ │ │ │ @@ -162777,30 +162777,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #124 @ 0x7c │ │ │ │ mov r2, #704 @ 0x2c0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subeq ip, fp, r0, asr #32 │ │ │ │ - @ instruction: 0x003d21b8 │ │ │ │ - eorseq r1, sp, ip, ror #24 │ │ │ │ - subeq r0, r1, r0, lsr #20 │ │ │ │ - eorseq r0, lr, r4, ror ip │ │ │ │ - eorseq r0, lr, r8, ror #22 │ │ │ │ - mlaseq lr, ip, sl, r0 │ │ │ │ + subeq ip, fp, r0, ror #1 │ │ │ │ + eorseq r2, sp, r8, asr r2 │ │ │ │ + eorseq r1, sp, ip, lsl #26 │ │ │ │ + subeq r0, r1, r0, asr #21 │ │ │ │ + eorseq r0, lr, r4, lsl sp │ │ │ │ + eorseq r0, lr, r8, lsl #24 │ │ │ │ + eorseq r0, lr, ip, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #356] @ 21452c │ │ │ │ ldr ip, [pc, #356] @ 214530 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -162827,39 +162827,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r4, sp, #12 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 52ba4c │ │ │ │ + bl 52baec │ │ │ │ cmp r0, #0 │ │ │ │ beq 2144d8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2144a4 │ │ │ │ mov r1, r4 │ │ │ │ bl 266ea0 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2144a0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 5249ec │ │ │ │ + bl 524a8c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ b 2144e4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2144c8 │ │ │ │ mov r1, r4 │ │ │ │ bl 266ea0 │ │ │ │ @@ -162869,15 +162869,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 212810 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 175cb8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r2, [pc, #92] @ 214548 │ │ │ │ ldr r3, [pc, #64] @ 214530 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -162892,17 +162892,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r8, r1, r4, lsr #9 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r8, r1, ip, ror r4 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ - eorseq r1, sp, r8, lsl #22 │ │ │ │ - subeq fp, fp, ip, asr #29 │ │ │ │ - eorseq r2, sp, r4, asr r0 │ │ │ │ + eorseq r1, sp, r8, lsr #23 │ │ │ │ + subeq fp, fp, ip, ror #30 │ │ │ │ + ldrsheq r2, [sp], -r4 @ │ │ │ │ subseq r8, r1, r0, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr ip, [pc, #636] @ 2147e0 │ │ │ │ sub sp, sp, #192 @ 0xc0 │ │ │ │ @@ -162919,15 +162919,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #188] @ 0xbc │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, #0 │ │ │ │ mov lr, #1 │ │ │ │ strb lr, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strb lr, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ strb lr, [sp, #56] @ 0x38 │ │ │ │ @@ -163043,15 +163043,15 @@ │ │ │ │ strb r3, [sp, #175] @ 0xaf │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, lr] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 52be60 │ │ │ │ + bl 52bf00 │ │ │ │ ldr r2, [pc, #88] @ 2147fc │ │ │ │ ldr r3, [pc, #64] @ 2147e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -163061,19 +163061,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq fp, fp, r4, lsl #27 │ │ │ │ + subeq fp, fp, r4, lsr #28 │ │ │ │ ldrsheq r8, [r1], #-36 @ 0xffffffdc │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r1, sp, ip, ror #29 │ │ │ │ - mlaseq sp, r8, r9, r1 │ │ │ │ + eorseq r1, sp, ip, lsl #31 │ │ │ │ + eorseq r1, sp, r8, lsr sl │ │ │ │ subseq r8, r1, r0, ror r2 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ subseq r8, r1, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -163093,24 +163093,24 @@ │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #484] @ 214a78 │ │ │ │ strb r3, [r4, #50] @ 0x32 │ │ │ │ strh r2, [r4, #40] @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 1774c4 │ │ │ │ @@ -163136,20 +163136,20 @@ │ │ │ │ ldr r2, [pc, #400] @ 214a88 │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r4, #256] @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ - bl 36c1fc │ │ │ │ + bl 36c29c │ │ │ │ ldr r2, [pc, #372] @ 214a8c │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 36ca60 │ │ │ │ + bl 36cb00 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ str r2, [r4, #180] @ 0xb4 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [r4, #216] @ 0xd8 │ │ │ │ mov r2, #8 │ │ │ │ strd r2, [r4, #224] @ 0xe0 │ │ │ │ @@ -163200,56 +163200,56 @@ │ │ │ │ ldr r2, [pc, #164] @ 214a9c │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #252] @ 0xfc │ │ │ │ mov r0, r6 │ │ │ │ - bl 36c1fc │ │ │ │ + bl 36c29c │ │ │ │ ldr r2, [pc, #136] @ 214aa0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, #124] @ 214aa4 │ │ │ │ - bl 36ca60 │ │ │ │ + bl 36cb00 │ │ │ │ ldr r3, [pc, #120] @ 214aa8 │ │ │ │ ldr r2, [pc, #120] @ 214aac │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 36c088 │ │ │ │ + bl 36c128 │ │ │ │ ldr r2, [pc, #96] @ 214ab0 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 36ca60 │ │ │ │ + bl 36cb00 │ │ │ │ b 2148c8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - ldrdeq fp, [fp], #-160 @ 0xffffff60 │ │ │ │ + subeq fp, fp, r0, ror fp │ │ │ │ subseq r8, r1, r0, asr #32 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x003d16f0 │ │ │ │ - eorseq r1, sp, ip, lsr ip │ │ │ │ + mlaseq sp, r0, r7, r1 │ │ │ │ + @ instruction: 0x003d1cdc │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r5, r0, r8, ror #8 │ │ │ │ - eorseq r0, lr, r4, lsl #13 │ │ │ │ + eorseq r0, lr, r4, lsr #14 │ │ │ │ @ instruction: 0xffffe640 │ │ │ │ @ instruction: 0xffffe6bc │ │ │ │ - eorseq r0, lr, r8, ror #12 │ │ │ │ + eorseq r0, lr, r8, lsl #14 │ │ │ │ subseq r7, r1, r8, asr #29 │ │ │ │ - @ instruction: 0x003e04fc │ │ │ │ + mlaseq lr, ip, r5, r0 │ │ │ │ @ instruction: 0xffffe628 │ │ │ │ @ instruction: 0xffffe694 │ │ │ │ - @ instruction: 0x003e04dc │ │ │ │ - @ instruction: 0x003e04fc │ │ │ │ + eorseq r0, lr, ip, ror r5 │ │ │ │ + mlaseq lr, ip, r5, r0 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ @ instruction: 0xffffee18 │ │ │ │ - @ instruction: 0x003e04f0 │ │ │ │ + mlaseq lr, r0, r5, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #916] @ 214e60 │ │ │ │ ldr ip, [pc, #916] @ 214e64 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -163279,32 +163279,32 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r5, sp, #28 │ │ │ │ mov r7, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 52c16c │ │ │ │ + bl 52c20c │ │ │ │ cmp r0, #0 │ │ │ │ beq 214c54 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r1, [pc, #728] @ 214e7c │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, r3 │ │ │ │ @@ -163345,18 +163345,18 @@ │ │ │ │ ldrb r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #0 │ │ │ │ moveq r3, #0 │ │ │ │ beq 214c4c │ │ │ │ ldrd r2, [r0, #40] @ 0x28 │ │ │ │ strd r2, [r6, #88] @ 0x58 │ │ │ │ - bl 524aa4 │ │ │ │ + bl 524b44 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r2, [pc, #536] @ 214e80 │ │ │ │ ldr r3, [pc, #504] @ 214e64 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -163408,15 +163408,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #336] @ 214e90 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 214c50 │ │ │ │ ldr r1, [pc, #308] @ 214e94 │ │ │ │ ldr r3, [pc, #308] @ 214e98 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #300] @ 214e9c │ │ │ │ @@ -163426,28 +163426,28 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ ldr r2, [pc, #276] @ 214ea0 │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 214c50 │ │ │ │ ldr r3, [pc, #252] @ 214ea4 │ │ │ │ ldr ip, [pc, #252] @ 214ea8 │ │ │ │ ldr r1, [pc, #252] @ 214eac │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #240] @ 214eb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 214c50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #212] @ 214eb4 │ │ │ │ ldr r1, [pc, #212] @ 214eb8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -163456,15 +163456,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #188] @ 214ec0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 214c50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #160] @ 214ec4 │ │ │ │ ldr r1, [pc, #160] @ 214ec8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -163473,46 +163473,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #136] @ 214ed0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 214c50 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r7, r1, r0, lsr #27 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r7, r1, r8, ror sp │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ - ldrdeq fp, [fp], #-112 @ 0xffffff90 │ │ │ │ - eorseq r1, sp, r8, lsl #8 │ │ │ │ - eorseq r1, sp, r0, asr r9 │ │ │ │ + subeq fp, fp, r0, ror r8 │ │ │ │ + eorseq r1, sp, r8, lsr #9 │ │ │ │ + @ instruction: 0x003d19f0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ subseq r7, r1, r4, lsl #24 │ │ │ │ - eorseq r0, lr, ip, lsr #5 │ │ │ │ - subeq fp, fp, r0, asr #11 │ │ │ │ - ldrheq r0, [lr], -r4 @ │ │ │ │ + eorseq r0, lr, ip, asr #6 │ │ │ │ + subeq fp, fp, r0, ror #12 │ │ │ │ + eorseq r0, lr, r4, asr r1 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ - eorseq r0, lr, r0, ror r2 │ │ │ │ - subeq fp, fp, ip, ror r5 │ │ │ │ - eorseq r0, lr, ip, rrx │ │ │ │ + eorseq r0, lr, r0, lsl r3 │ │ │ │ + subeq fp, fp, ip, lsl r6 │ │ │ │ + eorseq r0, lr, ip, lsl #2 │ │ │ │ andeq r0, r0, sp, lsl #5 │ │ │ │ - subeq fp, fp, r8, lsr r5 │ │ │ │ - eorseq r0, lr, r0, asr #6 │ │ │ │ - eorseq r0, lr, r8, lsr r0 │ │ │ │ + ldrdeq fp, [fp], #-88 @ 0xffffffa8 │ │ │ │ + eorseq r0, lr, r0, ror #7 │ │ │ │ + ldrsbeq r0, [lr], -r8 @ │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - eorseq r0, lr, r0, lsr #4 │ │ │ │ - @ instruction: 0x003dfffc │ │ │ │ - strdeq fp, [fp], #-72 @ 0xffffffb8 │ │ │ │ + eorseq r0, lr, r0, asr #5 │ │ │ │ + mlaseq lr, ip, r0, r0 │ │ │ │ + @ instruction: 0x004bb598 │ │ │ │ muleq r0, r3, r2 │ │ │ │ - eorseq r0, lr, r4, asr #4 │ │ │ │ - @ instruction: 0x003dffb8 │ │ │ │ - strheq fp, [fp], #-68 @ 0xffffffbc │ │ │ │ + eorseq r0, lr, r4, ror #5 │ │ │ │ + eorseq r0, lr, r8, asr r0 │ │ │ │ + subeq fp, fp, r4, asr r5 │ │ │ │ muleq r0, sl, r2 │ │ │ │ │ │ │ │ 00214ed4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -163540,27 +163540,27 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #140] @ 214fd0 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ cmp r0, #0 │ │ │ │ beq 214fb8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367714 │ │ │ │ - bl 367750 │ │ │ │ + bl 3677b4 │ │ │ │ + bl 3677f0 │ │ │ │ ldr r4, [r6, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 214fb8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 366f38 │ │ │ │ + bl 366fd8 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 214f74 │ │ │ │ @@ -163573,31 +163573,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq sp, [sp], -r4 @ │ │ │ │ + eorseq sp, sp, r4, ror r1 │ │ │ │ │ │ │ │ 00214fd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 367750 │ │ │ │ + bl 3677f0 │ │ │ │ ldr r4, [r4, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 215044 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 366f38 │ │ │ │ + bl 366fd8 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 215000 │ │ │ │ @@ -163618,25 +163618,25 @@ │ │ │ │ 0021505c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #300] @ 2151ac │ │ │ │ ldr r2, [pc, #300] @ 2151b0 │ │ │ │ ldr r1, [pc, #300] @ 2151b4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ble 215188 │ │ │ │ @@ -163665,15 +163665,15 @@ │ │ │ │ strd r2, [r5, #8] │ │ │ │ bl 177320 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r0, [r3, sl, lsl #3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 215138 │ │ │ │ - bl 36b01c │ │ │ │ + bl 36b0bc │ │ │ │ str r0, [r5, #20] │ │ │ │ mov r0, #8 │ │ │ │ bl 1774c4 │ │ │ │ ldr r2, [r6, #176] @ 0xb0 │ │ │ │ mov r4, r7 │ │ │ │ ldr r2, [r2] │ │ │ │ add r8, r8, #168 @ 0xa8 │ │ │ │ @@ -163696,38 +163696,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - subeq fp, fp, r4, ror #4 │ │ │ │ - eorseq r0, sp, r0, lsr #29 │ │ │ │ - eorseq r1, sp, ip, ror #7 │ │ │ │ + subeq fp, fp, r4, lsl #6 │ │ │ │ + eorseq r0, sp, r0, asr #30 │ │ │ │ + eorseq r1, sp, ip, lsl #9 │ │ │ │ │ │ │ │ 002151b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r9, [pc, #1608] @ 215818 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r2 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r2, [pc, #1584] @ 21581c │ │ │ │ ldr r1, [pc, #1584] @ 215820 │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r6, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 215798 │ │ │ │ ldrb r7, [r4] │ │ │ │ cmp r7, #0 │ │ │ │ beq 2157fc │ │ │ │ @@ -163943,40 +163943,40 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #700] @ 215830 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 215520 │ │ │ │ ldr r3, [pc, #676] @ 215834 │ │ │ │ ldr ip, [pc, #676] @ 215838 │ │ │ │ ldr r1, [pc, #676] @ 21583c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #668] @ 215840 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 215520 │ │ │ │ ldr r3, [pc, #644] @ 215844 │ │ │ │ ldr ip, [pc, #644] @ 215848 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #640] @ 21584c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #840 @ 0x348 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -163988,15 +163988,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #564] @ 21585c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -164008,15 +164008,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 21586c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -164028,15 +164028,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 21587c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -164048,15 +164048,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #860 @ 0x35c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -164068,15 +164068,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #304] @ 215898 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -164085,80 +164085,80 @@ │ │ │ │ ldr r1, [pc, #252] @ 2158a0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #248] @ 2158a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 215520 │ │ │ │ ldr r3, [pc, #224] @ 2158a8 │ │ │ │ ldr r4, [pc, #224] @ 2158ac │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #220] @ 2158b0 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 2158b4 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 215520 │ │ │ │ ldr r1, [pc, #180] @ 2158b8 │ │ │ │ ldr r0, [pc, #180] @ 2158bc │ │ │ │ ldr r2, [pc, #180] @ 2158c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #200 @ 0xc8 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq fp, fp, ip, lsl #2 │ │ │ │ - eorseq r0, sp, r8, lsr sp │ │ │ │ - eorseq r1, sp, r0, lsl #5 │ │ │ │ - subeq sl, fp, r8, lsl #27 │ │ │ │ - @ instruction: 0x003dfcd4 │ │ │ │ - eorseq pc, sp, r0, lsl #17 │ │ │ │ + subeq fp, fp, ip, lsr #3 │ │ │ │ + @ instruction: 0x003d0dd8 │ │ │ │ + eorseq r1, sp, r0, lsr #6 │ │ │ │ + subeq sl, fp, r8, lsr #28 │ │ │ │ + eorseq pc, sp, r4, ror sp @ │ │ │ │ + eorseq pc, sp, r0, lsr #18 │ │ │ │ muleq r0, r2, r3 │ │ │ │ - subeq sl, fp, r0, asr sp │ │ │ │ - @ instruction: 0x003dfbbc │ │ │ │ - eorseq pc, sp, r4, asr r8 @ │ │ │ │ + strdeq sl, [fp], #-208 @ 0xffffff30 │ │ │ │ + eorseq pc, sp, ip, asr ip @ │ │ │ │ + @ instruction: 0x003df8f4 │ │ │ │ muleq r0, sp, r3 │ │ │ │ + strheq sl, [fp], #-220 @ 0xffffff24 │ │ │ │ + eorseq pc, sp, r8, lsr ip @ │ │ │ │ + eorseq pc, sp, r4, asr #17 │ │ │ │ + subeq sl, fp, ip, ror #26 │ │ │ │ + eorseq pc, sp, r4, lsl #24 │ │ │ │ + eorseq pc, sp, r0, ror r8 @ │ │ │ │ + andeq r0, r0, sp, asr #6 │ │ │ │ subeq sl, fp, ip, lsl sp │ │ │ │ - mlaseq sp, r8, fp, pc @ │ │ │ │ - eorseq pc, sp, r4, lsr #16 │ │ │ │ + @ instruction: 0x003dfbd0 │ │ │ │ + eorseq pc, sp, r0, lsr #16 │ │ │ │ + andeq r0, r0, r2, asr r3 │ │ │ │ subeq sl, fp, ip, asr #25 │ │ │ │ - eorseq pc, sp, r4, ror #22 │ │ │ │ + mlaseq sp, ip, fp, pc @ │ │ │ │ @ instruction: 0x003df7d0 │ │ │ │ - andeq r0, r0, sp, asr #6 │ │ │ │ + andeq r0, r0, r7, asr r3 │ │ │ │ subeq sl, fp, ip, ror ip │ │ │ │ - eorseq pc, sp, r0, lsr fp @ │ │ │ │ - eorseq pc, sp, r0, lsl #15 │ │ │ │ - andeq r0, r0, r2, asr r3 │ │ │ │ + eorseq pc, sp, r8, ror #22 │ │ │ │ + eorseq pc, sp, r4, lsl #15 │ │ │ │ subeq sl, fp, ip, lsr #24 │ │ │ │ - @ instruction: 0x003dfafc │ │ │ │ + eorseq pc, sp, r4, lsr fp @ │ │ │ │ eorseq pc, sp, r0, lsr r7 @ │ │ │ │ - andeq r0, r0, r7, asr r3 │ │ │ │ - ldrdeq sl, [fp], #-188 @ 0xffffff44 │ │ │ │ - eorseq pc, sp, r8, asr #21 │ │ │ │ - eorseq pc, sp, r4, ror #13 │ │ │ │ - subeq sl, fp, ip, lsl #23 │ │ │ │ - mlaseq sp, r4, sl, pc @ │ │ │ │ - mlaseq sp, r0, r6, pc @ │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ - eorseq pc, sp, ip, ror #18 │ │ │ │ - eorseq pc, sp, ip, asr #12 │ │ │ │ + eorseq pc, sp, ip, lsl #20 │ │ │ │ + eorseq pc, sp, ip, ror #13 │ │ │ │ andeq r0, r0, r9, lsr r3 │ │ │ │ - subeq sl, fp, r4, lsl fp │ │ │ │ - eorseq pc, sp, r4, lsr sl @ │ │ │ │ - eorseq pc, sp, r0, lsl r6 @ │ │ │ │ + strheq sl, [fp], #-180 @ 0xffffff4c │ │ │ │ + @ instruction: 0x003dfad4 │ │ │ │ + @ instruction: 0x003df6b0 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ - eorseq pc, sp, ip, ror #11 │ │ │ │ - eorseq pc, sp, r0, lsr r9 @ │ │ │ │ + eorseq pc, sp, ip, lsl #13 │ │ │ │ + @ instruction: 0x003df9d0 │ │ │ │ andeq r0, r0, lr, lsr r3 │ │ │ │ │ │ │ │ 002158c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -164166,25 +164166,25 @@ │ │ │ │ ldr r3, [pc, #52] @ 215914 │ │ │ │ ldr r2, [pc, #52] @ 215918 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 36c154 │ │ │ │ + bl 36c1f4 │ │ │ │ ldr r2, [pc, #28] @ 21591c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 36cc34 │ │ │ │ - eorseq fp, sp, r0, asr r5 │ │ │ │ + b 36ccd4 │ │ │ │ + @ instruction: 0x003db5f0 │ │ │ │ @ instruction: 0xffffe83c │ │ │ │ @ instruction: 0xffffdc54 │ │ │ │ - eorseq pc, sp, ip, ror #18 │ │ │ │ + eorseq pc, sp, ip, lsl #20 │ │ │ │ │ │ │ │ 00215920 : │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00215928 : │ │ │ │ ldr r0, [r0, #32] │ │ │ │ @@ -164224,22 +164224,22 @@ │ │ │ │ bl 2bbccc │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 36aedc │ │ │ │ + bl 36af7c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ 2159c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ - eorseq pc, sp, r4, ror #17 │ │ │ │ + eorseq pc, sp, r4, lsl #19 │ │ │ │ │ │ │ │ 002159cc : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2159e4 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -164278,23 +164278,23 @@ │ │ │ │ cmp r5, r3 │ │ │ │ cmpne r5, #0 │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r2, [pc, #2840] @ 216598 │ │ │ │ ldr r1, [pc, #2840] @ 21659c │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #7 │ │ │ │ bl 2f149c │ │ │ │ ldr r3, [pc, #2804] @ 2165a0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -164308,15 +164308,15 @@ │ │ │ │ beq 215d30 │ │ │ │ ldr r3, [pc, #2764] @ 2165a8 │ │ │ │ ldr r1, [pc, #2764] @ 2165ac │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 36a23c │ │ │ │ + bl 36a2dc │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne 215ddc │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ beq 215b20 │ │ │ │ mov r0, r4 │ │ │ │ @@ -164329,42 +164329,42 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 215d8c │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 215c18 │ │ │ │ ldr r7, [pc, #2672] @ 2165b0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #2660] @ 2165b4 │ │ │ │ ldr r1, [pc, #2660] @ 2165b8 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 367750 │ │ │ │ + bl 3677f0 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 215bc8 │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ movne r7, #0 │ │ │ │ bne 215ba8 │ │ │ │ b 21654c │ │ │ │ add r7, r7, #4 │ │ │ │ ldr r1, [r3, r7] │ │ │ │ cmp r1, #0 │ │ │ │ beq 216324 │ │ │ │ mov r0, r9 │ │ │ │ - bl 366f38 │ │ │ │ + bl 366fd8 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 215b98 │ │ │ │ ldr r3, [r3, r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 216324 │ │ │ │ ldr r5, [pc, #2540] @ 2165bc │ │ │ │ @@ -164373,77 +164373,77 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #332 @ 0x14c │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ cmp r0, #0 │ │ │ │ beq 216568 │ │ │ │ ldr r2, [r0, #152] @ 0x98 │ │ │ │ cmp r2, #0 │ │ │ │ beq 215c18 │ │ │ │ ldr r0, [pc, #2488] @ 2165c8 │ │ │ │ ldr r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 215c98 │ │ │ │ ldr r0, [pc, #2464] @ 2165cc │ │ │ │ ldr r2, [pc, #2464] @ 2165d0 │ │ │ │ ldr r1, [pc, #2464] @ 2165d4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r7, #0 │ │ │ │ ldr r5, [pc, #2428] @ 2165d8 │ │ │ │ ldr r1, [pc, #2428] @ 2165dc │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ strb r7, [r0, #41] @ 0x29 │ │ │ │ ldr r0, [pc, #2408] @ 2165e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 366c0c │ │ │ │ + bl 366cac │ │ │ │ ldr r1, [pc, #2400] @ 2165e4 │ │ │ │ ldr r0, [pc, #2400] @ 2165e8 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 366c0c │ │ │ │ + bl 366cac │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #2372] @ 2165ec │ │ │ │ ldr r2, [pc, #2372] @ 2165f0 │ │ │ │ ldr r1, [pc, #2372] @ 2165f4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #228 @ 0xe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ ldr r3, [pc, #2352] @ 2165f8 │ │ │ │ - bl 367480 │ │ │ │ - bl 340184 │ │ │ │ + bl 367520 │ │ │ │ + bl 340224 │ │ │ │ ldr r3, [r6, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, #4 │ │ │ │ - bl 361554 │ │ │ │ + bl 3615f4 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r2, [pc, #2312] @ 2165fc │ │ │ │ ldr r3, [pc, #2192] @ 216588 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -164462,17 +164462,17 @@ │ │ │ │ beq 215afc │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 215afc │ │ │ │ bl 217244 │ │ │ │ cmp r0, #0 │ │ │ │ beq 215afc │ │ │ │ - bl 36b758 │ │ │ │ + bl 36b7f8 │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ - bl 368b04 │ │ │ │ + bl 368ba4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 216410 │ │ │ │ ldr r3, [pc, #2192] @ 216600 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ @@ -164491,46 +164491,46 @@ │ │ │ │ ldr r1, [pc, #2132] @ 216608 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2128] @ 21660c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ b 215cec │ │ │ │ ldr r3, [pc, #2092] @ 216610 │ │ │ │ ldr ip, [pc, #2092] @ 216614 │ │ │ │ ldr r1, [pc, #2092] @ 216618 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #2084] @ 21661c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 215dcc │ │ │ │ mov r0, #0 │ │ │ │ bl 175808 │ │ │ │ ldr r7, [pc, #2052] @ 216620 │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r2, [pc, #2036] @ 216624 │ │ │ │ ldr r1, [pc, #2036] @ 216628 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov lr, r0 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -164693,25 +164693,25 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ bl 174ff8 │ │ │ │ ldrb r3, [r6, #175] @ 0xaf │ │ │ │ cmp r3, #0 │ │ │ │ beq 215b20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r3, [pc, #1364] @ 216650 │ │ │ │ ldr r2, [pc, #1364] @ 216654 │ │ │ │ ldr r1, [pc, #1364] @ 216658 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r7, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #1304] @ 21664c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r8, [r3] │ │ │ │ @@ -164776,18 +164776,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 175a90 │ │ │ │ b 215f90 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #1064] @ 216660 │ │ │ │ ldr r1, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ ldr r0, [pc, #1052] @ 216664 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ b 2160d4 │ │ │ │ mov lr, r0 │ │ │ │ ldr ip, [lr], #8 │ │ │ │ cmp ip, #0 │ │ │ │ ble 2160b0 │ │ │ │ mov r1, #0 │ │ │ │ b 216284 │ │ │ │ @@ -164806,15 +164806,15 @@ │ │ │ │ add r3, lr, r3, lsl #3 │ │ │ │ ldrb r7, [r3, #12] │ │ │ │ cmp r7, #0 │ │ │ │ bne 216268 │ │ │ │ ldr r0, [pc, #952] @ 216668 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r1, [pc, #932] @ 21666c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 175a90 │ │ │ │ b 216058 │ │ │ │ @@ -164835,69 +164835,69 @@ │ │ │ │ b 215fd4 │ │ │ │ ldr r1, [pc, #868] @ 21667c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 175a90 │ │ │ │ b 215fa8 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 314504 │ │ │ │ + bl 3145a0 │ │ │ │ ldr r3, [pc, #844] @ 216680 │ │ │ │ ldr ip, [pc, #844] @ 216684 │ │ │ │ ldr r1, [pc, #844] @ 216688 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #836] @ 21668c │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq 21645c │ │ │ │ ldr r1, [pc, #792] @ 216690 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a7bbc │ │ │ │ + bl 5a7c5c │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2163f4 │ │ │ │ ldr sl, [pc, #764] @ 216694 │ │ │ │ ldr r9, [pc, #764] @ 216698 │ │ │ │ ldr r7, [pc, #764] @ 21669c │ │ │ │ mov r6, #4 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 314504 │ │ │ │ + bl 3145a0 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, sl │ │ │ │ movne r3, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a7bbc │ │ │ │ + bl 5a7c5c │ │ │ │ mov r0, r4 │ │ │ │ bl 1753dc │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ add r6, r6, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2163ac │ │ │ │ ldr r1, [pc, #676] @ 2166a0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a7bbc │ │ │ │ + bl 5a7c5c │ │ │ │ mov r0, fp │ │ │ │ bl 1753dc │ │ │ │ b 215dcc │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ ldr r3, [pc, #648] @ 2166a4 │ │ │ │ ldr r2, [pc, #648] @ 2166a8 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -164905,29 +164905,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ ldr r2, [pc, #624] @ 2166b0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r1, [pc, #616] @ 2166b4 │ │ │ │ ldr r2, [r6, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a7bbc │ │ │ │ + bl 5a7c5c │ │ │ │ b 215dcc │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 314504 │ │ │ │ + bl 3145a0 │ │ │ │ ldr r1, [pc, #588] @ 2166b8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a7bbc │ │ │ │ + bl 5a7c5c │ │ │ │ mov r0, r4 │ │ │ │ bl 1753dc │ │ │ │ b 216404 │ │ │ │ ldr r0, [r7, #-76] @ 0xffffffb4 │ │ │ │ ldr lr, [r7, #-80] @ 0xffffffb0 │ │ │ │ mov r2, r0 │ │ │ │ ldr ip, [r5, #92] @ 0x5c │ │ │ │ @@ -164955,22 +164955,22 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str lr, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ b 2161ec │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #412] @ 2166c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r1, [pc, #396] @ 2166c4 │ │ │ │ ldr r0, [pc, #396] @ 2166c8 │ │ │ │ ldr r2, [pc, #396] @ 2166cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -164990,113 +164990,113 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #284 @ 0x11c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r6, r1, ip, asr #28 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r6, r1, r4, lsr #28 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ - subeq sl, fp, r8, ror r8 │ │ │ │ - eorseq r0, sp, r8, lsr #9 │ │ │ │ - @ instruction: 0x003d09f4 │ │ │ │ + subeq sl, fp, r8, lsl r9 │ │ │ │ + eorseq r0, sp, r8, asr #10 │ │ │ │ + mlaseq sp, r4, sl, r0 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq r2, r1, r0, ror #4 │ │ │ │ - subeq sl, fp, r4, lsr #15 │ │ │ │ - @ instruction: 0x003d03d8 │ │ │ │ - eorseq r0, sp, r4, lsr #18 │ │ │ │ - subeq sl, fp, r4, lsl r7 │ │ │ │ - eorseq r0, sp, r0, lsr #7 │ │ │ │ - subeq pc, r0, ip, lsl #2 │ │ │ │ - eorseq pc, sp, r4, lsl #22 │ │ │ │ - strheq sl, [fp], #-104 @ 0xffffff98 │ │ │ │ - @ instruction: 0x003d02f4 │ │ │ │ - eorseq r0, sp, r0, asr #16 │ │ │ │ - subeq r1, r2, ip, lsr r4 │ │ │ │ - @ instruction: 0x003dfad4 │ │ │ │ - @ instruction: 0x003dfad4 │ │ │ │ - eorseq pc, sp, r8, asr #21 │ │ │ │ - @ instruction: 0x003dfad4 │ │ │ │ - subeq sl, fp, ip, lsr r6 │ │ │ │ - eorseq pc, sp, ip, lsr r1 @ │ │ │ │ - subeq r8, r1, r8, lsr #2 │ │ │ │ + subeq r2, r1, r0, lsl #6 │ │ │ │ + subeq sl, fp, r4, asr #16 │ │ │ │ + eorseq r0, sp, r8, ror r4 │ │ │ │ + eorseq r0, sp, r4, asr #19 │ │ │ │ + strheq sl, [fp], #-116 @ 0xffffff8c │ │ │ │ + eorseq r0, sp, r0, asr #8 │ │ │ │ + subeq pc, r0, ip, lsr #3 │ │ │ │ + eorseq pc, sp, r4, lsr #23 │ │ │ │ + subeq sl, fp, r8, asr r7 │ │ │ │ + mlaseq sp, r4, r3, r0 │ │ │ │ + eorseq r0, sp, r0, ror #17 │ │ │ │ + ldrdeq r1, [r2], #-76 @ 0xffffffb4 │ │ │ │ + eorseq pc, sp, r4, ror fp @ │ │ │ │ + eorseq pc, sp, r4, ror fp @ │ │ │ │ + eorseq pc, sp, r8, ror #22 │ │ │ │ + eorseq pc, sp, r4, ror fp @ │ │ │ │ + ldrdeq sl, [fp], #-108 @ 0xffffff94 │ │ │ │ + @ instruction: 0x003df1dc │ │ │ │ + subeq r8, r1, r8, asr #3 │ │ │ │ muleq r0, r3, r6 │ │ │ │ subseq r6, r1, r8, ror fp │ │ │ │ subseq pc, fp, ip, lsr r9 @ │ │ │ │ - eorseq pc, sp, r0, lsr #10 │ │ │ │ - eorseq pc, sp, ip, lsr r0 @ │ │ │ │ + eorseq pc, sp, r0, asr #11 │ │ │ │ + ldrsbeq pc, [sp], -ip @ │ │ │ │ andeq r0, r0, fp, asr #12 │ │ │ │ - strdeq sl, [fp], #-76 @ 0xffffffb4 │ │ │ │ - eorseq pc, sp, r0, lsl r5 @ │ │ │ │ - eorseq pc, sp, r0 │ │ │ │ + @ instruction: 0x004ba59c │ │ │ │ + @ instruction: 0x003df5b0 │ │ │ │ + eorseq pc, sp, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ - ldrdeq sl, [fp], #-64 @ 0xffffffc0 │ │ │ │ - ldrsheq r0, [sp], -r8 @ │ │ │ │ - eorseq r0, sp, r4, asr #12 │ │ │ │ - eorseq pc, sp, ip, lsl #12 │ │ │ │ - subeq r5, r1, r4, lsl #30 │ │ │ │ - eorseq pc, sp, ip, ror #7 │ │ │ │ - @ instruction: 0x003df4b8 │ │ │ │ - mlaseq sp, ip, r4, pc @ │ │ │ │ - eorseq pc, sp, r4, lsl #9 │ │ │ │ - eorseq pc, sp, r8, ror #8 │ │ │ │ - eorseq pc, sp, ip, asr #8 │ │ │ │ + subeq sl, fp, r0, ror r5 │ │ │ │ + mlaseq sp, r8, r1, r0 │ │ │ │ + eorseq r0, sp, r4, ror #13 │ │ │ │ + eorseq pc, sp, ip, lsr #13 │ │ │ │ + subeq r5, r1, r4, lsr #31 │ │ │ │ + eorseq pc, sp, ip, lsl #9 │ │ │ │ + eorseq pc, sp, r8, asr r5 @ │ │ │ │ + eorseq pc, sp, ip, lsr r5 @ │ │ │ │ + eorseq pc, sp, r4, lsr #10 │ │ │ │ + eorseq pc, sp, r8, lsl #10 │ │ │ │ + eorseq pc, sp, ip, ror #9 │ │ │ │ andeq r2, r0, ip, lsr #18 │ │ │ │ - subeq sl, fp, r8, ror #3 │ │ │ │ - eorseq pc, ip, r4, lsr #28 │ │ │ │ - eorseq r0, sp, r0, ror r3 │ │ │ │ - eorseq pc, sp, r8, lsr r2 @ │ │ │ │ - eorseq pc, sp, r8, lsl #6 │ │ │ │ - eorseq pc, sp, r8, lsr #6 │ │ │ │ - eorseq pc, sp, ip, lsl r2 @ │ │ │ │ - eorseq pc, sp, r4 │ │ │ │ - @ instruction: 0x003deff0 │ │ │ │ - @ instruction: 0x003defdc │ │ │ │ - eorseq lr, sp, r8, asr #31 │ │ │ │ - @ instruction: 0x003defb4 │ │ │ │ - subeq r9, fp, ip, lsr #31 │ │ │ │ - eorseq pc, sp, r4, lsl #7 │ │ │ │ - eorseq lr, sp, ip, lsr #21 │ │ │ │ + subeq sl, fp, r8, lsl #5 │ │ │ │ + eorseq pc, ip, r4, asr #29 │ │ │ │ + eorseq r0, sp, r0, lsl r4 │ │ │ │ + @ instruction: 0x003df2d8 │ │ │ │ + eorseq pc, sp, r8, lsr #7 │ │ │ │ + eorseq pc, sp, r8, asr #7 │ │ │ │ + @ instruction: 0x003df2bc │ │ │ │ + eorseq pc, sp, r4, lsr #1 │ │ │ │ + mlaseq sp, r0, r0, pc @ │ │ │ │ + eorseq pc, sp, ip, ror r0 @ │ │ │ │ + eorseq pc, sp, r8, rrx │ │ │ │ + eorseq pc, sp, r4, asr r0 @ │ │ │ │ + subeq sl, fp, ip, asr #32 │ │ │ │ + eorseq pc, sp, r4, lsr #8 │ │ │ │ + eorseq lr, sp, ip, asr #22 │ │ │ │ andeq r0, r0, lr, lsl r6 │ │ │ │ - eorseq pc, sp, r8, ror r3 @ │ │ │ │ - subeq r5, r1, r4, lsr #20 │ │ │ │ - eorseq lr, sp, r8, lsr #30 │ │ │ │ - subeq sp, r0, r8, asr r9 │ │ │ │ - subeq r0, r7, r4, lsr #5 │ │ │ │ - subeq r9, fp, r0, asr #29 │ │ │ │ - eorseq lr, sp, r8, lsl pc │ │ │ │ - @ instruction: 0x003de9b8 │ │ │ │ + eorseq pc, sp, r8, lsl r4 @ │ │ │ │ + subeq r5, r1, r4, asr #21 │ │ │ │ + eorseq lr, sp, r8, asr #31 │ │ │ │ + strdeq sp, [r0], #-152 @ 0xffffff68 │ │ │ │ + subeq r0, r7, r4, asr #6 │ │ │ │ + subeq r9, fp, r0, ror #30 │ │ │ │ + @ instruction: 0x003defb8 │ │ │ │ + eorseq lr, sp, r8, asr sl │ │ │ │ andeq r0, r0, fp, asr r6 │ │ │ │ - eorseq lr, sp, r4, asr pc │ │ │ │ - eorseq pc, sp, ip, ror #4 │ │ │ │ - eorseq pc, sp, r0, lsl r1 @ │ │ │ │ @ instruction: 0x003deff4 │ │ │ │ - @ instruction: 0x003de8b8 │ │ │ │ - @ instruction: 0x003deef8 │ │ │ │ + eorseq pc, sp, ip, lsl #6 │ │ │ │ + @ instruction: 0x003df1b0 │ │ │ │ + mlaseq sp, r4, r0, pc @ │ │ │ │ + eorseq lr, sp, r8, asr r9 │ │ │ │ + mlaseq sp, r8, pc, lr @ │ │ │ │ muleq r0, r9, r5 │ │ │ │ - mlaseq sp, ip, r8, lr │ │ │ │ - eorseq pc, sp, r0, asr #2 │ │ │ │ + eorseq lr, sp, ip, lsr r9 │ │ │ │ + eorseq pc, sp, r0, ror #3 │ │ │ │ andeq r0, r0, r4, lsl r6 │ │ │ │ - eorseq lr, sp, r0, lsl #17 │ │ │ │ - mlaseq sp, r0, r1, pc @ │ │ │ │ + eorseq lr, sp, r0, lsr #18 │ │ │ │ + eorseq pc, sp, r0, lsr r2 @ │ │ │ │ andeq r0, r0, r5, lsr r6 │ │ │ │ │ │ │ │ 002166e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #72] @ 216748 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl 5aa6f8 │ │ │ │ + bl 5aa798 │ │ │ │ mov r0, #5 │ │ │ │ - bl 361530 │ │ │ │ + bl 3615d0 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ @@ -165104,15 +165104,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ subseq lr, fp, ip, lsr #31 │ │ │ │ │ │ │ │ 0021674c : │ │ │ │ - b 5aa728 │ │ │ │ + b 5aa7c8 │ │ │ │ │ │ │ │ 00216750 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #224] @ 216848 │ │ │ │ @@ -165137,22 +165137,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 21c6c4 │ │ │ │ ldr r4, [pc, #144] @ 216858 │ │ │ │ mov r0, #5 │ │ │ │ - bl 361554 │ │ │ │ + bl 3615f4 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 36064c │ │ │ │ + bl 3606ec │ │ │ │ bl 21dc54 │ │ │ │ bl 21ca7c │ │ │ │ add r0, r4, #4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 5aa764 │ │ │ │ + bl 5aa804 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 216814 │ │ │ │ ldr r3, [pc, #80] @ 216850 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -165184,58 +165184,58 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #164] @ 216918 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2168dc │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r3, [pc, #128] @ 21691c │ │ │ │ ldr r2, [pc, #128] @ 216920 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #30 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r4 │ │ │ │ strb r3, [r4, #8] │ │ │ │ ldr r1, [r2], #4 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 216910 │ │ │ │ ldr r1, [pc, #64] @ 216924 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 367b5c │ │ │ │ + bl 367bfc │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r0, #0 │ │ │ │ b 2168f4 │ │ │ │ - ldrdeq sl, [r6], #-152 @ 0xffffff68 │ │ │ │ - subeq r9, fp, r8, lsl ip │ │ │ │ - eorseq pc, sp, r0, lsr #20 │ │ │ │ + subeq sl, r6, r8, ror sl │ │ │ │ + strheq r9, [fp], #-200 @ 0xffffff38 │ │ │ │ + eorseq pc, sp, r0, asr #21 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldr r0, [pc, #4] @ 216934 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subseq r3, r0, ip, lsl r8 │ │ │ │ │ │ │ │ 00216938 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -165248,25 +165248,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 36a6c4 │ │ │ │ + bl 36a764 │ │ │ │ ldr r1, [pc, #160] @ 216a28 │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367b5c │ │ │ │ + bl 367bfc │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2169ec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r2, [pc, #124] @ 216a2c │ │ │ │ ldr r3, [pc, #112] @ 216a24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -165286,42 +165286,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2169a8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r5, r1, r8, lsl pc │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ ldrheq r5, [r1], #-236 @ 0xffffff14 │ │ │ │ - strheq r9, [fp], #-168 @ 0xffffff58 │ │ │ │ - @ instruction: 0x003df8f0 │ │ │ │ - @ instruction: 0x003df8d8 │ │ │ │ + subeq r9, fp, r8, asr fp │ │ │ │ + mlaseq sp, r0, r9, pc @ │ │ │ │ + eorseq pc, sp, r8, ror r9 @ │ │ │ │ ldr r0, [pc, #4] @ 216a48 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subseq r3, r0, ip, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 216ae4 │ │ │ │ ldr r2, [pc, #128] @ 216ae8 │ │ │ │ ldr r1, [pc, #128] @ 216aec │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r2, [pc, #100] @ 216af0 │ │ │ │ ldr r1, [pc, #100] @ 216af4 │ │ │ │ ldr ip, [pc, #100] @ 216af8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #1 │ │ │ │ @@ -165338,20 +165338,20 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq r9, fp, ip, ror #20 │ │ │ │ - @ instruction: 0x003cf4b8 │ │ │ │ - eorseq pc, ip, r4, lsl #20 │ │ │ │ + subeq r9, fp, ip, lsl #22 │ │ │ │ + eorseq pc, ip, r8, asr r5 @ │ │ │ │ + eorseq pc, ip, r4, lsr #21 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - eorseq pc, sp, r4, ror r8 @ │ │ │ │ - subeq sl, r1, ip, ror #10 │ │ │ │ + eorseq pc, sp, r4, lsl r9 @ │ │ │ │ + subeq sl, r1, ip, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #168] @ 0xa8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -165359,42 +165359,42 @@ │ │ │ │ beq 216b2c │ │ │ │ bl 17c858 │ │ │ │ cmp r0, #0 │ │ │ │ beq 216b8c │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 216b50 │ │ │ │ - bl 32c970 │ │ │ │ + bl 32ca10 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 321a64 │ │ │ │ + bl 321b00 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ bne 216b78 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #32] @ 216ba0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r0, [pc, #16] @ 216ba4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ - @ instruction: 0x003df7b8 │ │ │ │ - eorseq pc, sp, r8, lsl #15 │ │ │ │ + eorseq pc, sp, r8, asr r8 @ │ │ │ │ + eorseq pc, sp, r8, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r3, [pc, #1296] @ 2170d0 │ │ │ │ sub sp, sp, #348 @ 0x15c │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -165408,24 +165408,24 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r3, [pc, #1236] @ 2170dc │ │ │ │ ldr r2, [pc, #1236] @ 2170e0 │ │ │ │ ldr r1, [pc, #1236] @ 2170e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldrb r3, [r4] │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ ldrhne r6, [r4, #2] │ │ │ │ ldrheq r6, [r2] │ │ │ │ add r3, r2, #8 │ │ │ │ cmp r6, #127 @ 0x7f │ │ │ │ @@ -165493,15 +165493,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, fp} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 216db4 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldrb r2, [r2, #5] │ │ │ │ cmp r2, #0 │ │ │ │ beq 21700c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh r1, [r2, #30] │ │ │ │ @@ -165517,15 +165517,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r2, [pc, #836] @ 217100 │ │ │ │ ldr r3, [pc, #792] @ 2170d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -165564,38 +165564,38 @@ │ │ │ │ ldr r0, [r3, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 216ed4 │ │ │ │ ldr r7, [pc, #680] @ 21710c │ │ │ │ mov r2, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 36b824 │ │ │ │ + bl 36b8c4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 217050 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 367d5c │ │ │ │ + bl 367dfc │ │ │ │ ldr r1, [pc, #644] @ 217110 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36a23c │ │ │ │ + bl 36a2dc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ strd r0, [r3, r2] │ │ │ │ ldr r3, [pc, #616] @ 217114 │ │ │ │ ldr r2, [pc, #616] @ 217118 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r0, [pc, #576] @ 21711c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -165606,28 +165606,28 @@ │ │ │ │ cmp r3, r6 │ │ │ │ movlt r3, r6 │ │ │ │ str r3, [r0, #8] │ │ │ │ add r3, r2, #1 │ │ │ │ str r3, [r1] │ │ │ │ b 216db4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ b 216db4 │ │ │ │ ldr r3, [pc, #508] @ 217120 │ │ │ │ ldr ip, [pc, #508] @ 217124 │ │ │ │ ldr r1, [pc, #508] @ 217128 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 216db4 │ │ │ │ cmp ip, #0 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ bne 216fa8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ @@ -165639,15 +165639,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 216db4 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne 216f70 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -165665,118 +165665,118 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrb r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 216e48 │ │ │ │ ldr r0, [pc, #320] @ 21713c │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 216e48 │ │ │ │ ldr r3, [pc, #300] @ 217140 │ │ │ │ ldr ip, [pc, #300] @ 217144 │ │ │ │ ldr r1, [pc, #300] @ 217148 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 216db4 │ │ │ │ ldr r0, [pc, #264] @ 21714c │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 216db4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [pc, #244] @ 217150 │ │ │ │ ldr ip, [pc, #244] @ 217154 │ │ │ │ ldr lr, [r2, #24] │ │ │ │ ldr r1, [pc, #240] @ 217158 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 216db4 │ │ │ │ ldr r3, [pc, #204] @ 21715c │ │ │ │ ldr r0, [pc, #204] @ 217160 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r1, [pc, #200] @ 217164 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #141 @ 0x8d │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r1, [pc, #168] @ 217168 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a7bbc │ │ │ │ + bl 5a7c5c │ │ │ │ b 216db4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r5, r1, r8, lsr #25 │ │ │ │ @ instruction: 0x00515c98 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r9, fp, r8, ror #17 │ │ │ │ - eorseq pc, ip, ip, lsl r3 @ │ │ │ │ - eorseq pc, ip, r4, ror #16 │ │ │ │ - subeq r9, fp, r0, asr #15 │ │ │ │ - eorseq pc, sp, ip, ror r7 @ │ │ │ │ - eorseq pc, sp, r4, asr r6 @ │ │ │ │ - subeq r9, fp, r4, ror #14 │ │ │ │ - eorseq pc, sp, r4, lsl r6 @ │ │ │ │ - @ instruction: 0x003df5fc │ │ │ │ + subeq r9, fp, r8, lsl #19 │ │ │ │ + @ instruction: 0x003cf3bc │ │ │ │ + eorseq pc, ip, r4, lsl #18 │ │ │ │ + subeq r9, fp, r0, ror #16 │ │ │ │ + eorseq pc, sp, ip, lsl r8 @ │ │ │ │ + @ instruction: 0x003df6f4 │ │ │ │ + subeq r9, fp, r4, lsl #16 │ │ │ │ + @ instruction: 0x003df6b4 │ │ │ │ + mlaseq sp, ip, r6, pc @ │ │ │ │ ldrheq r5, [r1], #-160 @ 0xffffff60 │ │ │ │ ldrheq lr, [fp], #-136 @ 0xffffff78 │ │ │ │ subseq lr, fp, ip, lsl #17 │ │ │ │ - eorseq sp, sp, r8, lsl r9 │ │ │ │ - strheq r0, [r1], #-228 @ 0xffffff1c │ │ │ │ - subeq r9, fp, r8, asr #12 │ │ │ │ - eorseq pc, sp, ip, lsr #14 │ │ │ │ + @ instruction: 0x003dd9b8 │ │ │ │ + subeq r0, r1, r4, asr pc │ │ │ │ + subeq r9, fp, r8, ror #13 │ │ │ │ + eorseq pc, sp, ip, asr #15 │ │ │ │ ldrsbeq lr, [fp], #-120 @ 0xffffff88 │ │ │ │ - subeq r9, fp, r8, asr #11 │ │ │ │ - eorseq pc, sp, r8, lsr #9 │ │ │ │ - eorseq pc, sp, r4, ror #8 │ │ │ │ - subeq r9, fp, r4, ror r5 │ │ │ │ - eorseq pc, sp, r4, ror #10 │ │ │ │ - eorseq pc, sp, r0, lsl r4 @ │ │ │ │ - andeq r2, r0, ip, lsr #18 │ │ │ │ - mlaseq sp, r4, r5, pc @ │ │ │ │ - ldrdeq r9, [fp], #-72 @ 0xffffffb8 │ │ │ │ - @ instruction: 0x003df3d4 │ │ │ │ - eorseq pc, sp, r4, ror r3 @ │ │ │ │ - eorseq pc, sp, r0, lsr r4 @ │ │ │ │ - subeq r9, fp, ip, lsl #9 │ │ │ │ - eorseq pc, sp, r4, ror r5 @ │ │ │ │ - eorseq pc, sp, r8, lsr #6 │ │ │ │ - subeq r9, fp, r8, asr r4 │ │ │ │ - mlaseq sp, r8, r4, pc @ │ │ │ │ - @ instruction: 0x003df2f4 │ │ │ │ + subeq r9, fp, r8, ror #12 │ │ │ │ + eorseq pc, sp, r8, asr #10 │ │ │ │ + eorseq pc, sp, r4, lsl #10 │ │ │ │ + subeq r9, fp, r4, lsl r6 │ │ │ │ + eorseq pc, sp, r4, lsl #12 │ │ │ │ @ instruction: 0x003df4b0 │ │ │ │ + andeq r2, r0, ip, lsr #18 │ │ │ │ + eorseq pc, sp, r4, lsr r6 @ │ │ │ │ + subeq r9, fp, r8, ror r5 │ │ │ │ + eorseq pc, sp, r4, ror r4 @ │ │ │ │ + eorseq pc, sp, r4, lsl r4 @ │ │ │ │ + @ instruction: 0x003df4d0 │ │ │ │ + subeq r9, fp, ip, lsr #10 │ │ │ │ + eorseq pc, sp, r4, lsl r6 @ │ │ │ │ + eorseq pc, sp, r8, asr #7 │ │ │ │ + strdeq r9, [fp], #-72 @ 0xffffffb8 │ │ │ │ + eorseq pc, sp, r8, lsr r5 @ │ │ │ │ + mlaseq sp, r4, r3, pc @ │ │ │ │ + eorseq pc, sp, r0, asr r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 32a9a0 │ │ │ │ + bl 32aa40 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32a998 │ │ │ │ + bl 32aa38 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32a988 │ │ │ │ + bl 32aa28 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 2171bc │ │ │ │ ldr r4, [r5] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -165789,21 +165789,21 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 32a9a0 │ │ │ │ + bl 32aa40 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32a998 │ │ │ │ + bl 32aa38 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32a988 │ │ │ │ + bl 32aa28 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 217228 │ │ │ │ ldr r4, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -165923,15 +165923,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #1736] @ 217ab8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2174e8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 21791c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ @@ -165968,29 +165968,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2174e8 │ │ │ │ ldr r3, [pc, #1548] @ 217ac8 │ │ │ │ ldr lr, [pc, #1548] @ 217acc │ │ │ │ ldr r1, [pc, #1548] @ 217ad0 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r2, [pc, #1508] @ 217ad4 │ │ │ │ ldr r3, [pc, #1460] @ 217aa8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -166009,42 +166009,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #237 @ 0xed │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2174e8 │ │ │ │ ldr r3, [pc, #1412] @ 217ae4 │ │ │ │ ldr lr, [pc, #1412] @ 217ae8 │ │ │ │ ldr r1, [pc, #1412] @ 217aec │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2174e8 │ │ │ │ ldr r3, [pc, #1372] @ 217af0 │ │ │ │ ldr ip, [pc, #1372] @ 217af4 │ │ │ │ ldr r1, [pc, #1372] @ 217af8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ str lr, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2174e8 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ orrs r3, r2, r0 │ │ │ │ mvneq r2, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ moveq r0, r2 │ │ │ │ @@ -166126,15 +166126,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ mov r4, r2 │ │ │ │ movcc r9, lr │ │ │ │ movcc r4, ip │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs ip, r3, r1 │ │ │ │ movcc r2, r0 │ │ │ │ ldr r0, [pc, #968] @ 217b0c │ │ │ │ movcc r3, r1 │ │ │ │ @@ -166178,15 +166178,15 @@ │ │ │ │ beq 217790 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ orr r4, fp, r3 │ │ │ │ orr r9, r2, r9 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e4b64 │ │ │ │ + bl 5e4c04 │ │ │ │ ldr sl, [sp, #40] @ 0x28 │ │ │ │ ldr lr, [pc, #780] @ 217b10 │ │ │ │ cmp r9, #0 │ │ │ │ clzeq r3, r4 │ │ │ │ clzne r3, r9 │ │ │ │ lsr r2, fp, r0 │ │ │ │ rsb ip, r0, #32 │ │ │ │ @@ -166250,54 +166250,54 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2174e8 │ │ │ │ ldr r3, [pc, #508] @ 217b20 │ │ │ │ ldr ip, [pc, #508] @ 217b24 │ │ │ │ ldr r1, [pc, #508] @ 217b28 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 217b2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2174e8 │ │ │ │ mov ip, #1 │ │ │ │ mov lr, #0 │ │ │ │ b 217700 │ │ │ │ ldr r3, [pc, #464] @ 217b30 │ │ │ │ ldr ip, [pc, #464] @ 217b34 │ │ │ │ ldr r1, [pc, #464] @ 217b38 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2174e8 │ │ │ │ ldr r3, [pc, #428] @ 217b3c │ │ │ │ ldr ip, [pc, #428] @ 217b40 │ │ │ │ ldr r1, [pc, #428] @ 217b44 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #420] @ 217b48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2174e8 │ │ │ │ ldr r3, [pc, #396] @ 217b4c │ │ │ │ str r1, [sp, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #384] @ 217b50 │ │ │ │ ldr r1, [pc, #384] @ 217b54 │ │ │ │ @@ -166305,15 +166305,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2174e8 │ │ │ │ ldr r2, [pc, #268] @ 217b0c │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r3, [pc, #328] @ 217b58 │ │ │ │ ldrh r1, [r2, #2] │ │ │ │ @@ -166326,15 +166326,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #300] @ 217b64 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2174e8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #24] │ │ │ │ ldrh r3, [r2, #2] │ │ │ │ ldrh r2, [r2] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #256] @ 217b68 │ │ │ │ @@ -166347,69 +166347,69 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ 217b74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str fp, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2174e8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r5, r1, ip, ror #11 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r9, fp, r8, lsl r1 │ │ │ │ - eorseq pc, sp, ip, asr r3 @ │ │ │ │ - eorseq lr, sp, r8, lsr #31 │ │ │ │ + strheq r9, [fp], #-24 @ 0xffffffe8 │ │ │ │ + @ instruction: 0x003df3fc │ │ │ │ + eorseq pc, sp, r8, asr #32 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - subeq r9, fp, r4, rrx │ │ │ │ - eorseq pc, sp, ip, lsl #8 │ │ │ │ - @ instruction: 0x003deef8 │ │ │ │ - subeq r9, fp, r4, lsr r0 │ │ │ │ - eorseq pc, sp, r8, asr #2 │ │ │ │ - eorseq lr, sp, r4, asr #29 │ │ │ │ + subeq r9, fp, r4, lsl #2 │ │ │ │ + eorseq pc, sp, ip, lsr #9 │ │ │ │ + mlaseq sp, r8, pc, lr @ │ │ │ │ + ldrdeq r9, [fp], #-4 │ │ │ │ + eorseq pc, sp, r8, ror #3 │ │ │ │ + eorseq lr, sp, r4, ror #30 │ │ │ │ subseq r5, r1, ip, ror r3 │ │ │ │ - strheq r8, [fp], #-252 @ 0xffffff04 │ │ │ │ - eorseq pc, sp, r8, ror r1 @ │ │ │ │ - eorseq lr, sp, ip, asr lr │ │ │ │ - subeq r8, fp, ip, lsl #31 │ │ │ │ - eorseq pc, sp, r8, lsl #2 │ │ │ │ - eorseq lr, sp, ip, lsr #28 │ │ │ │ - subeq r8, fp, r8, asr pc │ │ │ │ - eorseq pc, sp, r4, lsr #1 │ │ │ │ - eorseq lr, sp, ip, ror #27 │ │ │ │ + subeq r9, fp, ip, asr r0 │ │ │ │ + eorseq pc, sp, r8, lsl r2 @ │ │ │ │ + @ instruction: 0x003deefc │ │ │ │ + subeq r9, fp, ip, lsr #32 │ │ │ │ + eorseq pc, sp, r8, lsr #3 │ │ │ │ + eorseq lr, sp, ip, asr #29 │ │ │ │ + strdeq r8, [fp], #-248 @ 0xffffff08 │ │ │ │ + eorseq pc, sp, r4, asr #2 │ │ │ │ + eorseq lr, sp, ip, lsl #29 │ │ │ │ stclgt 12, cr12, [ip], {204} @ 0xcc │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ ldmibls r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ ldmibne r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - strdeq r8, [fp], #-184 @ 0xffffff48 │ │ │ │ - eorseq lr, sp, r4, ror #27 │ │ │ │ - mlaseq sp, r8, sl, lr │ │ │ │ - subeq r8, fp, r8, asr #23 │ │ │ │ - @ instruction: 0x003deed0 │ │ │ │ - eorseq lr, sp, r4, ror #20 │ │ │ │ + @ instruction: 0x004b8c98 │ │ │ │ + eorseq lr, sp, r4, lsl #29 │ │ │ │ + eorseq lr, sp, r8, lsr fp │ │ │ │ + subeq r8, fp, r8, ror #24 │ │ │ │ + eorseq lr, sp, r0, ror pc │ │ │ │ + eorseq lr, sp, r4, lsl #22 │ │ │ │ andeq r0, r0, pc, lsr r1 │ │ │ │ - subeq r8, fp, ip, lsl #23 │ │ │ │ - mlaseq sp, r4, sp, lr │ │ │ │ - eorseq lr, sp, ip, lsr #20 │ │ │ │ - subeq r8, fp, ip, asr fp │ │ │ │ - eorseq lr, sp, r0, lsl #29 │ │ │ │ - @ instruction: 0x003de9f8 │ │ │ │ + subeq r8, fp, ip, lsr #24 │ │ │ │ + eorseq lr, sp, r4, lsr lr │ │ │ │ + eorseq lr, sp, ip, asr #21 │ │ │ │ + strdeq r8, [fp], #-188 @ 0xffffff44 │ │ │ │ + eorseq lr, sp, r0, lsr #30 │ │ │ │ + mlaseq sp, r8, sl, lr │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - mlaseq sp, r0, lr, lr │ │ │ │ - subeq r8, fp, r4, lsr #22 │ │ │ │ - @ instruction: 0x003de9bc │ │ │ │ - ldrdeq r8, [fp], #-160 @ 0xffffff60 │ │ │ │ - eorseq lr, sp, r0, asr #29 │ │ │ │ - eorseq lr, sp, r0, ror #18 │ │ │ │ + eorseq lr, sp, r0, lsr pc │ │ │ │ + subeq r8, fp, r4, asr #23 │ │ │ │ + eorseq lr, sp, ip, asr sl │ │ │ │ + subeq r8, fp, r0, ror fp │ │ │ │ + eorseq lr, sp, r0, ror #30 │ │ │ │ + eorseq lr, sp, r0, lsl #20 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - eorseq lr, sp, r4, lsl sp │ │ │ │ - eorseq lr, sp, r0, lsl r9 │ │ │ │ - subeq r8, fp, ip, ror sl │ │ │ │ + @ instruction: 0x003dedb4 │ │ │ │ + @ instruction: 0x003de9b0 │ │ │ │ + subeq r8, fp, ip, lsl fp │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 00217b78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -166505,15 +166505,15 @@ │ │ │ │ ldr r1, [pc, #540] @ 217f10 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #532] @ 217f14 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -166523,15 +166523,15 @@ │ │ │ │ ldr r1, [pc, #484] @ 217f20 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #476] @ 217f24 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -166542,15 +166542,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, lr} │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ ldr r2, [pc, #412] @ 217f34 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -166561,15 +166561,15 @@ │ │ │ │ ldr r1, [pc, #364] @ 217f40 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #356] @ 217f44 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -166585,15 +166585,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #284] @ 217f54 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 217d0c │ │ │ │ str lr, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr lr, [pc, #248] @ 217f58 │ │ │ │ ldr r3, [pc, #248] @ 217f5c │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [pc, #244] @ 217f60 │ │ │ │ @@ -166602,26 +166602,26 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 217d0c │ │ │ │ ldr r1, [pc, #200] @ 217f64 │ │ │ │ ldr r3, [pc, #200] @ 217f68 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #192] @ 217f6c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 217f70 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 217d0c │ │ │ │ ldr r3, [pc, #172] @ 217f74 │ │ │ │ ldr r1, [pc, #172] @ 217f78 │ │ │ │ ldr r0, [pc, #172] @ 217f7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #168] @ 217f80 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -166633,48 +166633,48 @@ │ │ │ │ ldr r0, [pc, #152] @ 217f8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r8, fp, r4, lsl #16 │ │ │ │ - mlaseq sp, r0, ip, lr │ │ │ │ - mlaseq sp, r8, r6, lr │ │ │ │ + subeq r8, fp, r4, lsr #17 │ │ │ │ + eorseq lr, sp, r0, lsr sp │ │ │ │ + eorseq lr, sp, r8, lsr r7 │ │ │ │ muleq r0, r3, r1 │ │ │ │ - strheq r8, [fp], #-120 @ 0xffffff88 │ │ │ │ - eorseq lr, sp, ip, lsl ip │ │ │ │ - eorseq lr, sp, r0, asr r6 │ │ │ │ + subeq r8, fp, r8, asr r8 │ │ │ │ + @ instruction: 0x003decbc │ │ │ │ + @ instruction: 0x003de6f0 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ - subeq r8, fp, r0, ror r7 │ │ │ │ - eorseq lr, sp, r0, ror ip │ │ │ │ - eorseq lr, sp, r4, lsl #12 │ │ │ │ + subeq r8, fp, r0, lsl r8 │ │ │ │ + eorseq lr, sp, r0, lsl sp │ │ │ │ + eorseq lr, sp, r4, lsr #13 │ │ │ │ muleq r0, sl, r1 │ │ │ │ - subeq r8, fp, r0, lsr #14 │ │ │ │ - eorseq lr, sp, ip, asr #25 │ │ │ │ - @ instruction: 0x003de5b8 │ │ │ │ + subeq r8, fp, r0, asr #15 │ │ │ │ + eorseq lr, sp, ip, ror #26 │ │ │ │ + eorseq lr, sp, r8, asr r6 │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ - @ instruction: 0x003decf8 │ │ │ │ - ldrdeq r8, [fp], #-96 @ 0xffffffa0 │ │ │ │ - eorseq lr, sp, ip, ror #10 │ │ │ │ + mlaseq sp, r8, sp, lr │ │ │ │ + subeq r8, fp, r0, ror r7 │ │ │ │ + eorseq lr, sp, ip, lsl #12 │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ - eorseq lr, sp, r0, lsl #26 │ │ │ │ - subeq r8, fp, r8, lsl #13 │ │ │ │ - eorseq lr, sp, r4, lsr #10 │ │ │ │ - eorseq lr, sp, r8, asr #24 │ │ │ │ - subeq r8, fp, ip, asr #12 │ │ │ │ - eorseq lr, sp, r4, ror #9 │ │ │ │ + eorseq lr, sp, r0, lsr #27 │ │ │ │ + subeq r8, fp, r8, lsr #14 │ │ │ │ + eorseq lr, sp, r4, asr #11 │ │ │ │ + eorseq lr, sp, r8, ror #25 │ │ │ │ + subeq r8, fp, ip, ror #13 │ │ │ │ + eorseq lr, sp, r4, lsl #11 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ - subeq r8, fp, r8, lsr #12 │ │ │ │ - eorseq lr, sp, r4, asr #9 │ │ │ │ - mlaseq sp, r8, fp, lr │ │ │ │ + subeq r8, fp, r8, asr #13 │ │ │ │ + eorseq lr, sp, r4, ror #10 │ │ │ │ + eorseq lr, sp, r8, lsr ip │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ - subeq r8, fp, r4, lsl #12 │ │ │ │ - eorseq lr, sp, r4, lsr #9 │ │ │ │ - eorseq lr, sp, r4, asr #22 │ │ │ │ + subeq r8, fp, r4, lsr #13 │ │ │ │ + eorseq lr, sp, r4, asr #10 │ │ │ │ + eorseq lr, sp, r4, ror #23 │ │ │ │ │ │ │ │ 00217f90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #256] @ 0x100 │ │ │ │ @@ -166768,15 +166768,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #516] @ 218314 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -166786,27 +166786,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #504 @ 0x1f8 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 218120 │ │ │ │ ldr r3, [pc, #432] @ 218324 │ │ │ │ ldr ip, [pc, #432] @ 218328 │ │ │ │ ldr r1, [pc, #432] @ 21832c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #424] @ 218330 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 218120 │ │ │ │ cmp r4, #127 @ 0x7f │ │ │ │ bhi 218218 │ │ │ │ ldr r4, [pc, #392] @ 218334 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [pc, #388] @ 218338 │ │ │ │ ldr ip, [pc, #388] @ 21833c │ │ │ │ @@ -166817,27 +166817,27 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 218120 │ │ │ │ ldr r3, [pc, #340] @ 218344 │ │ │ │ ldr ip, [pc, #340] @ 218348 │ │ │ │ ldr r1, [pc, #340] @ 21834c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #186 @ 0xba │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 218120 │ │ │ │ ldr r4, [pc, #304] @ 218350 │ │ │ │ add r4, pc, r4 │ │ │ │ b 2181ac │ │ │ │ ldr r3, [pc, #296] @ 218354 │ │ │ │ ldr r4, [pc, #296] @ 218358 │ │ │ │ ldr r1, [pc, #296] @ 21835c │ │ │ │ @@ -166846,92 +166846,92 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ stm sp, {r4, ip} │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 218120 │ │ │ │ ldr r3, [pc, #252] @ 218360 │ │ │ │ ldr ip, [pc, #252] @ 218364 │ │ │ │ ldr r1, [pc, #252] @ 218368 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ ldr r2, [pc, #236] @ 21836c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 218120 │ │ │ │ ldr r3, [pc, #212] @ 218370 │ │ │ │ ldr ip, [pc, #212] @ 218374 │ │ │ │ ldr r1, [pc, #212] @ 218378 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #204] @ 21837c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 218120 │ │ │ │ ldr r3, [pc, #180] @ 218380 │ │ │ │ ldr ip, [pc, #180] @ 218384 │ │ │ │ ldr r1, [pc, #180] @ 218388 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #10 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 218120 │ │ │ │ bl 176fb4 │ │ │ │ - subeq r8, fp, ip, lsr #10 │ │ │ │ - strdeq r8, [fp], #-52 @ 0xffffffcc │ │ │ │ - @ instruction: 0x003deabc │ │ │ │ - eorseq lr, sp, ip, lsl #5 │ │ │ │ + subeq r8, fp, ip, asr #11 │ │ │ │ + @ instruction: 0x004b8494 │ │ │ │ + eorseq lr, sp, ip, asr fp │ │ │ │ + eorseq lr, sp, ip, lsr #6 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ - subeq r8, fp, r8, lsr #7 │ │ │ │ - eorseq lr, sp, r4, lsr #5 │ │ │ │ - eorseq lr, sp, r8, asr #4 │ │ │ │ - subeq r8, fp, r8, ror r3 │ │ │ │ - eorseq lr, sp, r4, ror r2 │ │ │ │ - eorseq lr, sp, r4, lsl r2 │ │ │ │ + subeq r8, fp, r8, asr #8 │ │ │ │ + eorseq lr, sp, r4, asr #6 │ │ │ │ + eorseq lr, sp, r8, ror #5 │ │ │ │ + subeq r8, fp, r8, lsl r4 │ │ │ │ + eorseq lr, sp, r4, lsl r3 │ │ │ │ + @ instruction: 0x003de2b4 │ │ │ │ andeq r0, r0, lr, ror #3 │ │ │ │ - subeq sl, r1, r0, lsl #26 │ │ │ │ - subeq r8, fp, r4, lsr r3 │ │ │ │ - eorseq lr, sp, r4, lsr sl │ │ │ │ - eorseq lr, sp, r8, asr #3 │ │ │ │ - strdeq r8, [fp], #-44 @ 0xffffffd4 │ │ │ │ - eorseq lr, sp, ip, lsr #20 │ │ │ │ - mlaseq sp, ip, r1, lr │ │ │ │ - @ instruction: 0x0041ac98 │ │ │ │ - strheq r8, [fp], #-44 @ 0xffffffd4 │ │ │ │ - eorseq lr, sp, r0, asr sl │ │ │ │ - eorseq lr, sp, r0, asr r1 │ │ │ │ - subeq r8, fp, r8, lsl #5 │ │ │ │ - eorseq lr, sp, r4, lsr #21 │ │ │ │ - eorseq lr, sp, r8, lsl r1 │ │ │ │ + subeq sl, r1, r0, lsr #27 │ │ │ │ + ldrdeq r8, [fp], #-52 @ 0xffffffcc │ │ │ │ + @ instruction: 0x003dead4 │ │ │ │ + eorseq lr, sp, r8, ror #4 │ │ │ │ + @ instruction: 0x004b839c │ │ │ │ + eorseq lr, sp, ip, asr #21 │ │ │ │ + eorseq lr, sp, ip, lsr r2 │ │ │ │ + subeq sl, r1, r8, lsr sp │ │ │ │ + subeq r8, fp, ip, asr r3 │ │ │ │ + @ instruction: 0x003deaf0 │ │ │ │ + @ instruction: 0x003de1f0 │ │ │ │ + subeq r8, fp, r8, lsr #6 │ │ │ │ + eorseq lr, sp, r4, asr #22 │ │ │ │ + @ instruction: 0x003de1b8 │ │ │ │ andeq r0, r0, r2, ror #3 │ │ │ │ - subeq r8, fp, r0, asr r2 │ │ │ │ - eorseq lr, sp, r8, asr #20 │ │ │ │ - eorseq lr, sp, ip, ror #1 │ │ │ │ + strdeq r8, [fp], #-32 @ 0xffffffe0 │ │ │ │ + eorseq lr, sp, r8, ror #21 │ │ │ │ + eorseq lr, sp, ip, lsl #3 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - subeq r8, fp, ip, lsl r2 │ │ │ │ - @ instruction: 0x003de9f0 │ │ │ │ - ldrheq lr, [sp], -r0 @ │ │ │ │ + strheq r8, [fp], #-44 @ 0xffffffd4 │ │ │ │ + mlaseq sp, r0, sl, lr │ │ │ │ + eorseq lr, sp, r0, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r9, [pc, #412] @ 218540 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -166949,36 +166949,36 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5847bc │ │ │ │ + bl 58485c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ - bl 52861c │ │ │ │ + bl 5286bc │ │ │ │ mov r0, r6 │ │ │ │ - bl 586b3c │ │ │ │ + bl 586bdc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, r7 │ │ │ │ beq 218534 │ │ │ │ ldr r6, [r0] │ │ │ │ cmp r6, r7 │ │ │ │ beq 218494 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2184dc │ │ │ │ - bl 523d58 │ │ │ │ + bl 523df8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 218528 │ │ │ │ ldr r2, [pc, #248] @ 218554 │ │ │ │ ldr r3, [pc, #232] @ 218548 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -166996,20 +166996,20 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, r7 │ │ │ │ beq 218438 │ │ │ │ ldr r1, [pc, #176] @ 218558 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r2, r2, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 599bc8 │ │ │ │ + bl 599c68 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2184f4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 218444 │ │ │ │ mov r1, r0 │ │ │ │ @@ -167025,31 +167025,31 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r9, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ b 2184cc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ mvn r0, #0 │ │ │ │ b 218454 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq r8, fp, r0, asr r1 │ │ │ │ + strdeq r8, [fp], #-16 │ │ │ │ ldrheq r4, [r1], #-64 @ 0xffffffc0 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - mlaseq ip, r8, r0, lr │ │ │ │ - eorseq sp, ip, ip, asr #22 │ │ │ │ + eorseq lr, ip, r8, lsr r1 │ │ │ │ + eorseq sp, ip, ip, ror #23 │ │ │ │ subseq r4, r1, r0, lsl r4 │ │ │ │ - subeq lr, r6, ip, asr #12 │ │ │ │ - eorseq lr, sp, r4, lsl #17 │ │ │ │ - eorseq sp, sp, ip, lsl #29 │ │ │ │ + subeq lr, r6, ip, ror #13 │ │ │ │ + eorseq lr, sp, r4, lsr #18 │ │ │ │ + eorseq sp, sp, ip, lsr #30 │ │ │ │ │ │ │ │ 00218564 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1208] @ 218a34 │ │ │ │ @@ -167057,24 +167057,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #1176] @ 218a3c │ │ │ │ ldr r2, [pc, #1176] @ 218a40 │ │ │ │ ldr r1, [pc, #1176] @ 218a44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r5, [r4, #256] @ 0x100 │ │ │ │ ldr r6, [pc, #1148] @ 218a48 │ │ │ │ ldr r3, [r5] │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 218630 │ │ │ │ @@ -167154,15 +167154,15 @@ │ │ │ │ bl 1774c4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #64] @ 0x40 │ │ │ │ ldr r2, [r7, #188] @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 31a974 │ │ │ │ + bl 31aa10 │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ ldr sl, [r4, #64] @ 0x40 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ ble 218900 │ │ │ │ mov r7, r5 │ │ │ │ mov r8, r5 │ │ │ │ @@ -167176,15 +167176,15 @@ │ │ │ │ ldr r6, [r3, #8] │ │ │ │ ldr r9, [r3, #12] │ │ │ │ bl 215950 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 321a64 │ │ │ │ + bl 321b00 │ │ │ │ adds r3, r6, r7 │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ mov r7, r3 │ │ │ │ adc r8, r9, r8 │ │ │ │ ldr r1, [r6] │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, r1 │ │ │ │ @@ -167309,37 +167309,37 @@ │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 218900 │ │ │ │ b 2187b0 │ │ │ │ ldr r0, [pc, #216] @ 218a5c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r0, [pc, #196] @ 218a60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r0, [pc, #180] @ 218a64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #160] @ 218a68 │ │ │ │ str ip, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r0, [pc, #140] @ 218a6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r3, [pc, #124] @ 218a70 │ │ │ │ ldr r1, [pc, #124] @ 218a74 │ │ │ │ ldr r0, [pc, #124] @ 218a78 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 218a7c │ │ │ │ @@ -167354,58 +167354,58 @@ │ │ │ │ ldr r2, [pc, #100] @ 218a8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ ldrsheq r4, [r1], #-32 @ 0xffffffe0 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r7, fp, ip, asr #30 │ │ │ │ - eorseq sp, ip, ip, ror r9 │ │ │ │ - eorseq sp, ip, r8, asr #29 │ │ │ │ + subeq r7, fp, ip, ror #31 │ │ │ │ + eorseq sp, ip, ip, lsl sl │ │ │ │ + eorseq sp, ip, r8, ror #30 │ │ │ │ subseq r4, r1, r0, lsr #5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ subseq sp, fp, r0, lsl #1 │ │ │ │ subseq ip, fp, r0, ror #31 │ │ │ │ subseq r3, r1, r4, ror #30 │ │ │ │ - eorseq lr, sp, r4, lsr #10 │ │ │ │ - eorseq lr, sp, r0, lsr r4 │ │ │ │ - eorseq lr, sp, r0, ror r5 │ │ │ │ - eorseq lr, sp, ip, asr #8 │ │ │ │ - eorseq lr, sp, ip, ror r4 │ │ │ │ - strdeq r7, [fp], #-172 @ 0xffffff54 │ │ │ │ - mlaseq sp, r8, r9, sp │ │ │ │ - eorseq lr, sp, r4, lsr #7 │ │ │ │ + eorseq lr, sp, r4, asr #11 │ │ │ │ + @ instruction: 0x003de4d0 │ │ │ │ + eorseq lr, sp, r0, lsl r6 │ │ │ │ + eorseq lr, sp, ip, ror #9 │ │ │ │ + eorseq lr, sp, ip, lsl r5 │ │ │ │ + @ instruction: 0x004b7b9c │ │ │ │ + eorseq sp, sp, r8, lsr sl │ │ │ │ + eorseq lr, sp, r4, asr #8 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - ldrdeq r7, [fp], #-168 @ 0xffffff58 │ │ │ │ - eorseq sp, sp, r4, ror r9 │ │ │ │ - @ instruction: 0x003de3bc │ │ │ │ + subeq r7, fp, r8, ror fp │ │ │ │ + eorseq sp, sp, r4, lsl sl │ │ │ │ + eorseq lr, sp, ip, asr r4 │ │ │ │ andeq r0, r0, pc, lsr #5 │ │ │ │ │ │ │ │ 00218a90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #52] @ 218ae0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r4, [pc, #40] @ 218ae4 │ │ │ │ ldr r3, [pc, #40] @ 218ae8 │ │ │ │ ldr r1, [pc, #40] @ 218aec │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 5ad680 │ │ │ │ - subeq sl, r1, r4, lsl #27 │ │ │ │ + b 5ad720 │ │ │ │ + subeq sl, r1, r4, lsr #28 │ │ │ │ subseq r3, r1, ip, lsr #27 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ │ │ │ │ 00218af0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -167421,15 +167421,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, ip │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 369c14 │ │ │ │ + bl 369cb4 │ │ │ │ cmn r0, #1 │ │ │ │ beq 218bd0 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr r2, [r4, #28] │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -167450,15 +167450,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ ldr r2, [pc, #132] @ 218c28 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -167466,29 +167466,29 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 218b5c │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 369b64 │ │ │ │ + bl 369c04 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ subseq r3, r1, r4, ror #26 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - eorseq lr, sp, r0, lsl #9 │ │ │ │ - subeq r7, fp, r4, ror #18 │ │ │ │ - eorseq lr, sp, r0, lsl r4 │ │ │ │ - @ instruction: 0x003dd7f4 │ │ │ │ + eorseq lr, sp, r0, lsr #10 │ │ │ │ + subeq r7, fp, r4, lsl #20 │ │ │ │ + @ instruction: 0x003de4b0 │ │ │ │ + mlaseq sp, r4, r8, sp │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 00218c2c : │ │ │ │ ldr r3, [r1, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -167543,15 +167543,15 @@ │ │ │ │ str r1, [r2, #8] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ adc r1, r1, r8 │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 218c94 │ │ │ │ - bl 524990 │ │ │ │ + bl 524a30 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ movgt r3, #0 │ │ │ │ ble 218d74 │ │ │ │ add r1, r3, r3, lsl #3 │ │ │ │ add r1, r3, r1, lsl #1 │ │ │ │ @@ -167631,17 +167631,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #24] @ 218e84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ - subeq r7, fp, r5, ror #16 │ │ │ │ - @ instruction: 0x004b7698 │ │ │ │ - eorseq sp, sp, r0, lsr r5 │ │ │ │ + subeq r7, fp, r5, lsl #18 │ │ │ │ + subeq r7, fp, r8, lsr r7 │ │ │ │ + @ instruction: 0x003dd5d0 │ │ │ │ andeq r0, r0, sp, lsl r3 │ │ │ │ │ │ │ │ 00218e88 : │ │ │ │ ldr r2, [pc, #80] @ 218ee0 │ │ │ │ ldr r3, [pc, #80] @ 218ee4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -167658,15 +167658,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 218ee8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 332e20 │ │ │ │ + b 332ec0 │ │ │ │ ldrsbeq r3, [r1], #-156 @ 0xffffff64 │ │ │ │ andeq r0, r0, r4, lsr lr │ │ │ │ @ instruction: 0xffffe28c │ │ │ │ │ │ │ │ 00218eec : │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r1, r0 │ │ │ │ @@ -167684,15 +167684,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #4] @ 218f40 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 332e20 │ │ │ │ + b 332ec0 │ │ │ │ @ instruction: 0xffffe298 │ │ │ │ │ │ │ │ 00218f44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -167852,74 +167852,74 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r4, r6 │ │ │ │ b 219180 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #68] @ 219214 │ │ │ │ ldr r2, [pc, #68] @ 219218 │ │ │ │ ldr r1, [pc, #68] @ 21921c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #64] @ 219220 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 219194 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 219148 │ │ │ │ b 219194 │ │ │ │ - strdeq sl, [r2], #-208 @ 0xffffff30 │ │ │ │ - subeq r7, r3, r0, ror fp │ │ │ │ - subeq r7, fp, r0, lsr #8 │ │ │ │ - eorseq ip, ip, r8, ror #26 │ │ │ │ - strdeq r7, [r1], #-164 @ 0xffffff5c │ │ │ │ + @ instruction: 0x0042ae90 │ │ │ │ + subeq r7, r3, r0, lsl ip │ │ │ │ + subeq r7, fp, r0, asr #9 │ │ │ │ + eorseq ip, ip, r8, lsl #28 │ │ │ │ + @ instruction: 0x00417b94 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 00219224 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #88] @ 2192a0 │ │ │ │ ldr r2, [pc, #88] @ 2192a4 │ │ │ │ ldr r1, [pc, #88] @ 2192a8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 219290 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 367714 │ │ │ │ - subeq r7, fp, r8, lsr #7 │ │ │ │ - @ instruction: 0x003cccf0 │ │ │ │ - eorseq fp, lr, ip, asr #17 │ │ │ │ + b 3677b4 │ │ │ │ + subeq r7, fp, r8, asr #8 │ │ │ │ + mlaseq ip, r0, sp, ip │ │ │ │ + eorseq fp, lr, ip, ror #18 │ │ │ │ │ │ │ │ 002192ac : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b 208758 │ │ │ │ │ │ │ │ @@ -167974,40 +167974,40 @@ │ │ │ │ 00219374 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 360c44 │ │ │ │ + bl 360ce4 │ │ │ │ ldr r7, [pc, #156] @ 219434 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ cmp r0, #0 │ │ │ │ beq 219414 │ │ │ │ ldr r4, [pc, #132] @ 219438 │ │ │ │ ldr r2, [pc, #132] @ 21943c │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r2 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 219414 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -168016,54 +168016,54 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - eorseq sp, ip, r8, ror #1 │ │ │ │ - subeq r7, fp, r4, ror #4 │ │ │ │ - eorseq ip, ip, r4, ror fp │ │ │ │ + eorseq sp, ip, r8, lsl #3 │ │ │ │ + subeq r7, fp, r4, lsl #6 │ │ │ │ + eorseq ip, ip, r4, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #340] @ 2195ac │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r2, [pc, #316] @ 2195b0 │ │ │ │ ldr r1, [pc, #316] @ 2195b4 │ │ │ │ add r3, r6, #28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldrb r5, [r0, #67] @ 0x43 │ │ │ │ cmp r5, #0 │ │ │ │ beq 219578 │ │ │ │ cmp r4, #0 │ │ │ │ beq 219544 │ │ │ │ ldr r8, [r4, #28] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2194f4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r2, [pc, #252] @ 2195b8 │ │ │ │ ldr r1, [pc, #252] @ 2195bc │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ beq 219528 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -168075,72 +168075,72 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r8 │ │ │ │ bl 219374 │ │ │ │ cmp r0, #0 │ │ │ │ bne 219528 │ │ │ │ mov r0, r8 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ ldr ip, [pc, #104] @ 2195cc │ │ │ │ ldr r1, [pc, #104] @ 2195d0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov lr, r0 │ │ │ │ b 219598 │ │ │ │ mov r0, r8 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ ldr ip, [pc, #76] @ 2195d4 │ │ │ │ ldr r1, [pc, #76] @ 2195d8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov lr, r0 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 219524 │ │ │ │ + subeq r7, fp, r4, asr r2 │ │ │ │ + eorseq ip, ip, r8, ror #22 │ │ │ │ + eorseq fp, lr, r4, asr #14 │ │ │ │ + @ instruction: 0x003da7f0 │ │ │ │ + eorseq sl, sp, r4, lsl #16 │ │ │ │ strheq r7, [fp], #-20 @ 0xffffffec │ │ │ │ - eorseq ip, ip, r8, asr #21 │ │ │ │ - eorseq fp, lr, r4, lsr #13 │ │ │ │ - eorseq sl, sp, r0, asr r7 │ │ │ │ - eorseq sl, sp, r4, ror #14 │ │ │ │ - subeq r7, fp, r4, lsl r1 │ │ │ │ - @ instruction: 0x003ddaf8 │ │ │ │ - @ instruction: 0x003ddab0 │ │ │ │ - eorseq sp, sp, r4, asr #21 │ │ │ │ - eorseq sp, sp, r4, asr sl │ │ │ │ - eorseq sp, sp, ip, asr #20 │ │ │ │ - eorseq sp, sp, r0, lsr sl │ │ │ │ + mlaseq sp, r8, fp, sp │ │ │ │ + eorseq sp, sp, r0, asr fp │ │ │ │ + eorseq sp, sp, r4, ror #22 │ │ │ │ + @ instruction: 0x003ddaf4 │ │ │ │ + eorseq sp, sp, ip, ror #21 │ │ │ │ + @ instruction: 0x003ddad0 │ │ │ │ │ │ │ │ 002195dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 360c44 │ │ │ │ + bl 360ce4 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 219440 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 21963c │ │ │ │ @@ -168152,56 +168152,56 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r8, [pc, #128] @ 2196c4 │ │ │ │ mov r0, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ cmp r0, #0 │ │ │ │ beq 21961c │ │ │ │ mov r0, r5 │ │ │ │ ldr r9, [pc, #100] @ 2196c8 │ │ │ │ ldr r5, [pc, #100] @ 2196cc │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r9, r9, #8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 21961c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - eorseq ip, ip, r8, lsr lr │ │ │ │ - strheq r6, [fp], #-244 @ 0xffffff0c │ │ │ │ - eorseq ip, ip, r4, asr #17 │ │ │ │ + @ instruction: 0x003cced8 │ │ │ │ + subeq r7, fp, r4, asr r0 │ │ │ │ + eorseq ip, ip, r4, ror #18 │ │ │ │ │ │ │ │ 002196d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 360b28 │ │ │ │ + bl 360bc8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 21970c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -168234,25 +168234,25 @@ │ │ │ │ ldrne r0, [r0, #28] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00219770 : │ │ │ │ mov r0, r1 │ │ │ │ - b 360614 │ │ │ │ + b 3606b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r5, r2 │ │ │ │ ldrb r4, [sp, #48] @ 0x30 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r3 │ │ │ │ - bl 35ea1c │ │ │ │ + bl 35eabc │ │ │ │ cmp r5, #0 │ │ │ │ moveq r4, #1 │ │ │ │ beq 219808 │ │ │ │ cmp r0, #0 │ │ │ │ movne r4, #0 │ │ │ │ andeq r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -168270,15 +168270,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #140] @ 219880 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -168290,29 +168290,29 @@ │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x003dd8b0 │ │ │ │ - subeq r6, fp, r8, asr #29 │ │ │ │ - eorseq sp, sp, ip, asr r8 │ │ │ │ - eorseq sp, sp, r4, ror r8 │ │ │ │ - subeq r6, fp, r0, lsl #29 │ │ │ │ - eorseq sp, sp, r8, lsl r8 │ │ │ │ + eorseq sp, sp, r0, asr r9 │ │ │ │ + subeq r6, fp, r8, ror #30 │ │ │ │ + @ instruction: 0x003dd8fc │ │ │ │ + eorseq sp, sp, r4, lsl r9 │ │ │ │ + subeq r6, fp, r0, lsr #30 │ │ │ │ + @ instruction: 0x003dd8b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #824] @ 219be4 │ │ │ │ mov r7, r3 │ │ │ │ @@ -168333,27 +168333,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp, #20] │ │ │ │ ldr r9, [sp, #76] @ 0x4c │ │ │ │ mov r5, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, r7 │ │ │ │ mov sl, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 35e4a4 │ │ │ │ + bl 35e544 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58955c │ │ │ │ + bl 5895fc │ │ │ │ cmp r0, sl │ │ │ │ bne 219980 │ │ │ │ ldr r2, [pc, #692] @ 219bf8 │ │ │ │ ldr r3, [pc, #672] @ 219be8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -168379,94 +168379,94 @@ │ │ │ │ bl 219778 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 21993c │ │ │ │ ldr r5, [r7] │ │ │ │ cmp r5, sl │ │ │ │ beq 219a0c │ │ │ │ mov r0, r5 │ │ │ │ - bl 426b44 │ │ │ │ + bl 426be4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 3f877c │ │ │ │ + bl 3f881c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 21993c │ │ │ │ - bl 3fa4cc │ │ │ │ + bl 3fa56c │ │ │ │ cmp r6, r0 │ │ │ │ beq 219a54 │ │ │ │ ldr ip, [pc, #528] @ 219bfc │ │ │ │ ldr r1, [pc, #528] @ 219c00 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, fp, #32 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 21993c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb sl, [r0] │ │ │ │ cmp sl, #0 │ │ │ │ beq 219a48 │ │ │ │ - bl 422e14 │ │ │ │ + bl 422eb4 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 219a68 │ │ │ │ mov r1, r8 │ │ │ │ - bl 423820 │ │ │ │ + bl 4238c0 │ │ │ │ cmp r0, #0 │ │ │ │ strge sl, [r7] │ │ │ │ blt 219b48 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 1753dc │ │ │ │ b 21993c │ │ │ │ bl 1753dc │ │ │ │ str sl, [r7] │ │ │ │ b 21993c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4236b0 │ │ │ │ + bl 423750 │ │ │ │ b 21993c │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 3f877c │ │ │ │ + bl 3f881c │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 219aec │ │ │ │ - bl 3fa4cc │ │ │ │ + bl 3fa56c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 219ba4 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 422a20 │ │ │ │ + bl 422ac0 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r5, r0 │ │ │ │ - bl 423514 │ │ │ │ + bl 4235b4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 219ae0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 219af0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 423820 │ │ │ │ + bl 4238c0 │ │ │ │ cmp r0, #0 │ │ │ │ movlt sl, r5 │ │ │ │ blt 219b4c │ │ │ │ str r5, [r7] │ │ │ │ mov r0, r5 │ │ │ │ - bl 427aa0 │ │ │ │ + bl 427b40 │ │ │ │ b 219a3c │ │ │ │ mov r6, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ ldr r3, [pc, #260] @ 219c04 │ │ │ │ ldr r2, [pc, #260] @ 219c08 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #32 │ │ │ │ @@ -168475,21 +168475,21 @@ │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r5, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #216] @ 219c0c │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ cmp r6, #0 │ │ │ │ bne 219ae0 │ │ │ │ b 219a3c │ │ │ │ mov r6, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 4232c0 │ │ │ │ + bl 423360 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 219b6c │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 219bac │ │ │ │ ldr r3, [pc, #156] @ 219c10 │ │ │ │ @@ -168499,50 +168499,50 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r5, sl │ │ │ │ b 219b3c │ │ │ │ - bl 5bd048 │ │ │ │ + bl 5bd0e8 │ │ │ │ b 219a8c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [pc, #100] @ 219c1c │ │ │ │ ldr r2, [pc, #100] @ 219c20 │ │ │ │ ldr r1, [pc, #100] @ 219c24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 219b9c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrheq r2, [r1], #-252 @ 0xffffff04 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - strdeq r6, [fp], #-216 @ 0xffffff28 │ │ │ │ - eorseq fp, lr, ip, lsr r2 │ │ │ │ - eorseq ip, ip, r0, ror #12 │ │ │ │ + @ instruction: 0x004b6e98 │ │ │ │ + @ instruction: 0x003eb2dc │ │ │ │ + eorseq ip, ip, r0, lsl #14 │ │ │ │ subseq r2, r1, r8, lsr #30 │ │ │ │ - @ instruction: 0x003dd6f0 │ │ │ │ - eorseq sp, sp, ip, ror #12 │ │ │ │ - strheq r6, [fp], #-180 @ 0xffffff4c │ │ │ │ - eorseq sp, sp, ip, lsl #12 │ │ │ │ + mlaseq sp, r0, r7, sp │ │ │ │ + eorseq sp, sp, ip, lsl #14 │ │ │ │ + subeq r6, fp, r4, asr ip │ │ │ │ + eorseq sp, sp, ip, lsr #13 │ │ │ │ + eorseq sp, sp, r8, asr #11 │ │ │ │ + ldrdeq r6, [fp], #-188 @ 0xffffff44 │ │ │ │ + eorseq sp, sp, r8, ror #13 │ │ │ │ + eorseq sp, sp, r8, ror #10 │ │ │ │ + @ instruction: 0x004b6b9c │ │ │ │ + eorseq sp, sp, ip, lsl r6 │ │ │ │ eorseq sp, sp, r8, lsr #10 │ │ │ │ - subeq r6, fp, ip, lsr fp │ │ │ │ - eorseq sp, sp, r8, asr #12 │ │ │ │ - eorseq sp, sp, r8, asr #9 │ │ │ │ - strdeq r6, [fp], #-172 @ 0xffffff54 │ │ │ │ - eorseq sp, sp, ip, ror r5 │ │ │ │ - eorseq sp, sp, r8, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ @@ -168587,35 +168587,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 35e4a4 │ │ │ │ + bl 35e544 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, r3 │ │ │ │ beq 219d98 │ │ │ │ - bl 422df8 │ │ │ │ + bl 422e98 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r7, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 219da4 │ │ │ │ mov r0, r7 │ │ │ │ bl 1772f0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 58955c │ │ │ │ + bl 5895fc │ │ │ │ ldr r0, [sp] │ │ │ │ bl 1753dc │ │ │ │ ldr r2, [pc, #112] @ 219dcc │ │ │ │ ldr r3, [pc, #104] @ 219dc8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -168631,25 +168631,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r7, [pc, #48] @ 219dd0 │ │ │ │ add r7, pc, r7 │ │ │ │ b 219d28 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 423154 │ │ │ │ + bl 4231f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 219d28 │ │ │ │ - bl 3f8a80 │ │ │ │ + bl 3f8b20 │ │ │ │ mov r7, r0 │ │ │ │ b 219d28 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00512b90 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r2, r1, r0, lsl fp │ │ │ │ - subeq r2, r1, r8, lsr #32 │ │ │ │ + subeq r2, r1, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #208] @ 219ec0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -168658,15 +168658,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 35e4a4 │ │ │ │ + bl 35e544 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 219eb0 │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -168674,15 +168674,15 @@ │ │ │ │ bl 1772f0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 58955c │ │ │ │ + bl 5895fc │ │ │ │ ldr r0, [sp] │ │ │ │ bl 1753dc │ │ │ │ ldr r2, [pc, #96] @ 219ec8 │ │ │ │ ldr r3, [pc, #88] @ 219ec4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -168704,16 +168704,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 219ed0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 219e38 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r2, r1, r4, ror sl │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r2, r1, r4, lsl #20 │ │ │ │ - subeq r1, r1, ip, lsl pc │ │ │ │ - subeq r1, r1, r0, lsl pc │ │ │ │ + strheq r1, [r1], #-252 @ 0xffffff04 │ │ │ │ + strheq r1, [r1], #-240 @ 0xffffff10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 219fa4 │ │ │ │ mov r4, r1 │ │ │ │ @@ -168722,27 +168722,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 35e4a4 │ │ │ │ + bl 35e544 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 219f94 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ bl 1772f0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 58955c │ │ │ │ + bl 5895fc │ │ │ │ ldr r0, [sp] │ │ │ │ bl 1753dc │ │ │ │ ldr r2, [pc, #84] @ 219fac │ │ │ │ ldr r3, [pc, #76] @ 219fa8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -168761,24 +168761,24 @@ │ │ │ │ ldr r0, [pc, #20] @ 219fb0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 219f28 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r2, r1, r4, ror r9 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r2, r1, r4, lsl r9 │ │ │ │ - subeq r1, r1, ip, lsr #28 │ │ │ │ + subeq r1, r1, ip, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 35e4a4 │ │ │ │ + bl 35e544 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #0 │ │ │ │ - b 4c078c │ │ │ │ + b 4c082c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #444] @ 21a1ac │ │ │ │ ldr ip, [pc, #444] @ 21a1b0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -168800,27 +168800,27 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r8, #0 │ │ │ │ cmp r4, r0 │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r6 │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 35e4a4 │ │ │ │ + bl 35e544 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp, #16] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 58955c │ │ │ │ + bl 5895fc │ │ │ │ cmp r0, r8 │ │ │ │ bne 21a0c4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r2, [pc, #308] @ 21a1bc │ │ │ │ ldr r3, [pc, #292] @ 21a1b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -168843,69 +168843,69 @@ │ │ │ │ bl 219778 │ │ │ │ cmp r0, r8 │ │ │ │ beq 21a074 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0] │ │ │ │ cmp r7, r8 │ │ │ │ beq 21a170 │ │ │ │ - bl 4cc218 │ │ │ │ + bl 4cc2b8 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 21a130 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 4c020c │ │ │ │ + bl 4c02ac │ │ │ │ cmp r0, #0 │ │ │ │ beq 21a17c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 1753dc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ b 21a080 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ ldr r3, [pc, #128] @ 21a1c0 │ │ │ │ ldr ip, [pc, #128] @ 21a1c4 │ │ │ │ ldr lr, [sp, #16] │ │ │ │ ldr r1, [pc, #124] @ 21a1c8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 21a1cc │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ stmib sp, {r0, r5, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 21a118 │ │ │ │ bl 1753dc │ │ │ │ str r7, [r9] │ │ │ │ b 21a074 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ ldr r1, [pc, #68] @ 21a1d0 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5a7b20 │ │ │ │ + bl 5a7bc0 │ │ │ │ b 21a118 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r2, r1, ip, ror r8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r2, r1, ip, asr #16 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ subseq r2, r1, r4, ror #15 │ │ │ │ - subeq r6, fp, r0, ror r5 │ │ │ │ - eorseq ip, sp, r8, asr #31 │ │ │ │ - eorseq ip, sp, r4, lsl #30 │ │ │ │ - andeq r0, r0, sl, lsr #2 │ │ │ │ + subeq r6, fp, r0, lsl r6 │ │ │ │ eorseq sp, sp, r8, rrx │ │ │ │ + eorseq ip, sp, r4, lsr #31 │ │ │ │ + andeq r0, r0, sl, lsr #2 │ │ │ │ + eorseq sp, sp, r8, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #380] @ 21a36c │ │ │ │ mov r4, r1 │ │ │ │ @@ -168915,24 +168915,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 35e4a4 │ │ │ │ + bl 35e544 │ │ │ │ mov r6, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58955c │ │ │ │ + bl 5895fc │ │ │ │ cmp r0, r6 │ │ │ │ beq 21a2f0 │ │ │ │ bl 17534c <__ctype_b_loc@plt> │ │ │ │ sub r5, r5, #1 │ │ │ │ mov r4, r6 │ │ │ │ add sl, sp, #24 │ │ │ │ add r9, sp, #20 │ │ │ │ @@ -168957,15 +168957,15 @@ │ │ │ │ beq 21a334 │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ cmpne r3, #45 @ 0x2d │ │ │ │ bne 21a33c │ │ │ │ mov r3, sl │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r9 │ │ │ │ - bl 598ba0 │ │ │ │ + bl 598c40 │ │ │ │ cmp r0, #0 │ │ │ │ blt 21a360 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt 21a360 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -168993,15 +168993,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 21a2b4 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 35e4b8 │ │ │ │ + bl 35e558 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 1753dc │ │ │ │ b 21a2f0 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ b 21a33c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r2, r1, r0, ror r6 │ │ │ │ @@ -169019,15 +169019,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ - bl 35e4a4 │ │ │ │ + bl 35e544 │ │ │ │ mov lr, #0 │ │ │ │ str lr, [sp, #40] @ 0x28 │ │ │ │ str lr, [sp, #44] @ 0x2c │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str lr, [sp, #52] @ 0x34 │ │ │ │ strh lr, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [pc, #172] @ 21a488 │ │ │ │ @@ -169051,15 +169051,15 @@ │ │ │ │ ldrb ip, [ip] │ │ │ │ stm sp, {r6, ip} │ │ │ │ bl 176b88 <__snprintf_chk@plt> │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58955c │ │ │ │ + bl 5895fc │ │ │ │ ldr r2, [pc, #72] @ 21a48c │ │ │ │ ldr r3, [pc, #60] @ 21a484 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -169071,15 +169071,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r2, [r1], #-64 @ 0xffffffc0 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq ip, sp, r4, asr #28 │ │ │ │ + eorseq ip, sp, r4, ror #29 │ │ │ │ subseq r2, r1, r8, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-72] @ 0xffffffb8 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -169098,29 +169098,29 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, sp, #4160 @ 0x1040 │ │ │ │ add r1, r1, #28 │ │ │ │ mov r1, ip │ │ │ │ add r3, r3, #8 │ │ │ │ ldr r8, [r3] │ │ │ │ mov r6, r0 │ │ │ │ - bl 35e4a4 │ │ │ │ + bl 35e544 │ │ │ │ add r7, sp, #32 │ │ │ │ sub r4, r7, #4 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 176c18 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, fp │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r9 │ │ │ │ str r5, [r2, #-8]! │ │ │ │ - bl 58955c │ │ │ │ + bl 5895fc │ │ │ │ cmp r0, r5 │ │ │ │ bne 21a588 │ │ │ │ ldr r2, [pc, #388] @ 21a6c4 │ │ │ │ ldr r3, [pc, #380] @ 21a6c0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -169185,15 +169185,15 @@ │ │ │ │ mvn r1, #16 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr ip, [r7, #-8] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 35e4b8 │ │ │ │ + bl 35e558 │ │ │ │ ldr r0, [r7, #-8] │ │ │ │ bl 1753dc │ │ │ │ b 21a538 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ str sl, [r3] │ │ │ │ mov r1, #0 │ │ │ │ @@ -169209,23 +169209,23 @@ │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #40] @ 21a6d4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 21a66c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r2, r1, ip, lsr #7 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r2, r1, ip, lsr #6 │ │ │ │ - @ instruction: 0x003dcbb8 │ │ │ │ - @ instruction: 0x003dc9b4 │ │ │ │ - subeq r6, fp, r4, lsr #32 │ │ │ │ + eorseq ip, sp, r8, asr ip │ │ │ │ + eorseq ip, sp, r4, asr sl │ │ │ │ + subeq r6, fp, r4, asr #1 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 21a7a8 │ │ │ │ @@ -169235,23 +169235,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 35e4a4 │ │ │ │ + bl 35e544 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58955c │ │ │ │ + bl 5895fc │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [sp] │ │ │ │ beq 21a75c │ │ │ │ mov r1, r7 │ │ │ │ bl 256e40 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r6, #4] │ │ │ │ @@ -169290,24 +169290,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 35e4a4 │ │ │ │ + bl 35e544 │ │ │ │ bl 256f54 │ │ │ │ bl 1772f0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 58955c │ │ │ │ + bl 5895fc │ │ │ │ ldr r0, [sp] │ │ │ │ bl 1753dc │ │ │ │ ldr r2, [pc, #72] @ 21a874 │ │ │ │ ldr r3, [pc, #64] @ 21a870 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -169339,15 +169339,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ - bl 35e4a4 │ │ │ │ + bl 35e544 │ │ │ │ ldr r3, [pc, #256] @ 21a9c4 │ │ │ │ add lr, sp, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ str lr, [sp, #24] │ │ │ │ mov r7, lr │ │ │ │ mov ip, r0 │ │ │ │ ldm r3, {r0, r1, r2, r3} │ │ │ │ @@ -169376,15 +169376,15 @@ │ │ │ │ bl 176b88 <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne 21a998 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58955c │ │ │ │ + bl 5895fc │ │ │ │ ldr r2, [pc, #116] @ 21a9cc │ │ │ │ ldr r3, [pc, #100] @ 21a9c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -169406,20 +169406,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #908 @ 0x38c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ ldrsbeq r1, [r1], #-240 @ 0xffffff10 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq ip, sp, r4, ror #19 │ │ │ │ - eorseq ip, sp, ip, ror #18 │ │ │ │ + eorseq ip, sp, r4, lsl #21 │ │ │ │ + eorseq ip, sp, ip, lsl #20 │ │ │ │ subseq r1, r1, r4, lsl pc │ │ │ │ - subeq r5, fp, r8, lsl sp │ │ │ │ - @ instruction: 0x003dc6b4 │ │ │ │ - eorseq ip, sp, r0, ror #17 │ │ │ │ + strheq r5, [fp], #-216 @ 0xffffff28 │ │ │ │ + eorseq ip, sp, r4, asr r7 │ │ │ │ + eorseq ip, sp, r0, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #288] @ 21ab18 │ │ │ │ mov r4, r3 │ │ │ │ @@ -169429,25 +169429,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 35e4a4 │ │ │ │ + bl 35e544 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 589cb4 │ │ │ │ + bl 589d54 │ │ │ │ cmp r0, #0 │ │ │ │ beq 21aa64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ beq 21aaa8 │ │ │ │ str r3, [r7] │ │ │ │ ldr r2, [pc, #180] @ 21ab20 │ │ │ │ @@ -169464,50 +169464,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r4, [pc, #116] @ 21ab24 │ │ │ │ - bl 360c44 │ │ │ │ + bl 360ce4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [pc, #108] @ 21ab28 │ │ │ │ ldr r1, [pc, #108] @ 21ab2c │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #84] @ 21ab30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ bne 21aa60 │ │ │ │ ldr ip, [pc, #64] @ 21ab34 │ │ │ │ ldr r1, [pc, #64] @ 21ab38 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #60] @ 21ab3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r4, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 21aa64 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r1, r1, r0, ror lr │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r1, r1, r0, lsl #28 │ │ │ │ - subeq r5, fp, ip, lsl #24 │ │ │ │ - eorseq fp, ip, ip, ror #8 │ │ │ │ - @ instruction: 0x003cb9b8 │ │ │ │ - eorseq ip, sp, r0, ror #15 │ │ │ │ - @ instruction: 0x003dc7d0 │ │ │ │ - eorseq ip, sp, r0, ror #10 │ │ │ │ + subeq r5, fp, ip, lsr #25 │ │ │ │ + eorseq fp, ip, ip, lsl #10 │ │ │ │ + eorseq fp, ip, r8, asr sl │ │ │ │ + eorseq ip, sp, r0, lsl #17 │ │ │ │ + eorseq ip, sp, r0, ror r8 │ │ │ │ + eorseq ip, sp, r0, lsl #12 │ │ │ │ andeq r0, r0, r2, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #184] @ 21ac14 │ │ │ │ @@ -169517,30 +169517,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 35e4a4 │ │ │ │ + bl 35e544 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5891ec │ │ │ │ + bl 58928c │ │ │ │ cmp r0, #0 │ │ │ │ beq 21abcc │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 5cb730 │ │ │ │ + bl 5cb7d0 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r5] │ │ │ │ ldr r2, [pc, #72] @ 21ac1c │ │ │ │ ldr r3, [pc, #64] @ 21ac18 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -169573,28 +169573,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 35e4a4 │ │ │ │ + bl 35e544 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, sp, #12 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ strd r6, [sp, #24] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58955c │ │ │ │ + bl 5895fc │ │ │ │ cmp r0, #0 │ │ │ │ bne 21ace4 │ │ │ │ ldr r2, [pc, #536] @ 21aec0 │ │ │ │ ldr r3, [pc, #528] @ 21aebc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -169611,15 +169611,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r5, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 598f7c │ │ │ │ + bl 59901c │ │ │ │ cmp r0, #0 │ │ │ │ bne 21addc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq 21ad4c │ │ │ │ ldr r3, [pc, #424] @ 21aec4 │ │ │ │ @@ -169628,23 +169628,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #416] @ 21aed0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 1753dc │ │ │ │ b 21aca0 │ │ │ │ add r0, r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 598f7c │ │ │ │ + bl 59901c │ │ │ │ cmp r0, #0 │ │ │ │ bne 21ae0c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne 21ad14 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ @@ -169678,82 +169678,82 @@ │ │ │ │ stm sp, {r1, r4} │ │ │ │ ldr r1, [pc, #244] @ 21aee8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #240] @ 21aeec │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 21ad40 │ │ │ │ ldr r3, [pc, #220] @ 21aef0 │ │ │ │ ldr ip, [pc, #220] @ 21aef4 │ │ │ │ ldr r1, [pc, #220] @ 21aef8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #776 @ 0x308 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 21ad40 │ │ │ │ add r3, r9, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r2, #10 │ │ │ │ - bl 5989cc │ │ │ │ + bl 598a6c │ │ │ │ cmp r0, #0 │ │ │ │ beq 21ad40 │ │ │ │ ldr r3, [pc, #152] @ 21aefc │ │ │ │ ldr ip, [pc, #152] @ 21af00 │ │ │ │ ldr r1, [pc, #152] @ 21af04 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #788 @ 0x314 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 21ad40 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 21af08 │ │ │ │ ldr r1, [pc, #108] @ 21af0c │ │ │ │ ldr r0, [pc, #108] @ 21af10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r1, r1, r8, lsr #24 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r1, r1, r4, asr #23 │ │ │ │ - @ instruction: 0x004b599c │ │ │ │ - eorseq ip, sp, r0, ror #13 │ │ │ │ - eorseq ip, sp, r0, lsr r3 │ │ │ │ + subeq r5, fp, ip, lsr sl │ │ │ │ + eorseq ip, sp, r0, lsl #15 │ │ │ │ + @ instruction: 0x003dc3d0 │ │ │ │ andeq r0, r0, sl, lsl r3 │ │ │ │ - strdeq r5, [fp], #-136 @ 0xffffff78 │ │ │ │ - mlaseq sp, ip, r5, ip │ │ │ │ - eorseq ip, sp, ip, ror #11 │ │ │ │ - eorseq ip, sp, r8, lsl r5 │ │ │ │ - subeq r5, fp, ip, asr #17 │ │ │ │ - eorseq ip, sp, ip, asr r2 │ │ │ │ + @ instruction: 0x004b5998 │ │ │ │ + eorseq ip, sp, ip, lsr r6 │ │ │ │ + eorseq ip, sp, ip, lsl #13 │ │ │ │ + @ instruction: 0x003dc5b8 │ │ │ │ + subeq r5, fp, ip, ror #18 │ │ │ │ + @ instruction: 0x003dc2fc │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - subeq r5, fp, r0, lsr #17 │ │ │ │ - eorseq ip, sp, r8, lsl r5 │ │ │ │ - eorseq ip, sp, ip, lsr r2 │ │ │ │ - subeq r5, fp, r0, asr r8 │ │ │ │ - eorseq ip, sp, r8, ror #10 │ │ │ │ - eorseq ip, sp, ip, ror #3 │ │ │ │ - subeq r5, fp, ip, lsl r8 │ │ │ │ - eorseq ip, sp, r0, asr #9 │ │ │ │ - @ instruction: 0x003dc4d4 │ │ │ │ + subeq r5, fp, r0, asr #18 │ │ │ │ + @ instruction: 0x003dc5b8 │ │ │ │ + @ instruction: 0x003dc2dc │ │ │ │ + strdeq r5, [fp], #-128 @ 0xffffff80 │ │ │ │ + eorseq ip, sp, r8, lsl #12 │ │ │ │ + eorseq ip, sp, ip, lsl #5 │ │ │ │ + strheq r5, [fp], #-140 @ 0xffffff74 │ │ │ │ + eorseq ip, sp, r0, ror #10 │ │ │ │ + eorseq ip, sp, r4, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #632] @ 21b1a8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -169766,27 +169766,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ - bl 35e4a4 │ │ │ │ + bl 35e544 │ │ │ │ add sl, sp, #28 │ │ │ │ mov r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 587924 │ │ │ │ + bl 5879c4 │ │ │ │ cmp r0, r4 │ │ │ │ beq 21affc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 21b10c │ │ │ │ cmp r3, #3 │ │ │ │ @@ -169800,18 +169800,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #856 @ 0x358 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 587bd4 │ │ │ │ + bl 587c74 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 1753dc │ │ │ │ ldr r2, [pc, #424] @ 21b1bc │ │ │ │ ldr r3, [pc, #404] @ 21b1ac │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -169829,15 +169829,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58955c │ │ │ │ + bl 5895fc │ │ │ │ cmp r0, #0 │ │ │ │ beq 21aff0 │ │ │ │ ldr r1, [pc, #332] @ 21b1c0 │ │ │ │ add fp, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -169870,21 +169870,21 @@ │ │ │ │ strls r2, [r8] │ │ │ │ bls 21aff0 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #22 │ │ │ │ - bl 35e4b8 │ │ │ │ + bl 35e558 │ │ │ │ b 21aff0 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588e90 │ │ │ │ + bl 588f30 │ │ │ │ cmp r0, #0 │ │ │ │ beq 21aff0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ strls r3, [r8] │ │ │ │ bls 21aff0 │ │ │ │ @@ -169900,39 +169900,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, #848 @ 0x350 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 21aff0 │ │ │ │ ldr r5, [pc, #76] @ 21b1d8 │ │ │ │ add r5, pc, r5 │ │ │ │ b 21afc0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b 21b0f0 │ │ │ │ ldr r5, [pc, #60] @ 21b1dc │ │ │ │ add r5, pc, r5 │ │ │ │ b 21b144 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r1, r1, r4, lsr r9 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r5, fp, ip, ror #13 │ │ │ │ - mlaseq sp, r8, r4, ip │ │ │ │ - eorseq ip, sp, r8, ror r0 │ │ │ │ + subeq r5, fp, ip, lsl #15 │ │ │ │ + eorseq ip, sp, r8, lsr r5 │ │ │ │ + eorseq ip, sp, r8, lsl r1 │ │ │ │ subseq r1, r1, r8, asr r8 │ │ │ │ - @ instruction: 0x003dc3bc │ │ │ │ - mlaseq sp, r8, r3, ip │ │ │ │ - @ instruction: 0x003dc2fc │ │ │ │ - subeq r5, fp, ip, asr r5 │ │ │ │ - ldrsbeq r3, [sp], -r4 @ │ │ │ │ - eorseq fp, sp, r8, ror #29 │ │ │ │ - ldrdeq lr, [r1], #-92 @ 0xffffffa4 │ │ │ │ - subeq lr, r1, r8, asr #11 │ │ │ │ + eorseq ip, sp, ip, asr r4 │ │ │ │ + eorseq ip, sp, r8, lsr r4 │ │ │ │ + mlaseq sp, ip, r3, ip │ │ │ │ + strdeq r5, [fp], #-92 @ 0xffffffa4 │ │ │ │ + eorseq r3, sp, r4, ror r1 │ │ │ │ + eorseq fp, sp, r8, lsl #31 │ │ │ │ + subeq lr, r1, ip, ror r6 │ │ │ │ + subeq lr, r1, r8, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #476] @ 21b3d8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -169942,24 +169942,24 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r9, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 35e4a4 │ │ │ │ + bl 35e544 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58955c │ │ │ │ + bl 5895fc │ │ │ │ cmp r0, r7 │ │ │ │ bne 21b298 │ │ │ │ ldr r2, [pc, #388] @ 21b3e0 │ │ │ │ ldr r3, [pc, #380] @ 21b3dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -169990,15 +169990,15 @@ │ │ │ │ beq 21b2f4 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 35e4b8 │ │ │ │ + bl 35e558 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 1753dc │ │ │ │ b 21b254 │ │ │ │ add r5, r3, #1 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -170071,25 +170071,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 35e4a4 │ │ │ │ + bl 35e544 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 589cb4 │ │ │ │ + bl 589d54 │ │ │ │ cmp r0, #0 │ │ │ │ beq 21b484 │ │ │ │ ldr r2, [pc, #176] @ 21b514 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 21b508 │ │ │ │ @@ -170130,15 +170130,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r7] │ │ │ │ b 21b484 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ bl 176fb4 │ │ │ │ subseq r1, r1, r8, ror #8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r5, fp, r4, lsr #4 │ │ │ │ + subeq r5, fp, r4, asr #5 │ │ │ │ subseq r1, r1, r0, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 21b628 │ │ │ │ @@ -170149,15 +170149,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 35e4a4 │ │ │ │ + bl 35e544 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #188] @ 21b630 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #5 │ │ │ │ @@ -170169,15 +170169,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 589cb4 │ │ │ │ + bl 589d54 │ │ │ │ ldr r2, [pc, #120] @ 21b634 │ │ │ │ ldr r3, [pc, #108] @ 21b62c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -170201,15 +170201,15 @@ │ │ │ │ b 21b594 │ │ │ │ mov ip, #4 │ │ │ │ b 21b594 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ bl 176fb4 │ │ │ │ subseq r1, r1, r0, lsr r3 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r5, fp, lr, lsl r1 │ │ │ │ + strheq r5, [fp], #-30 @ 0xffffffe2 │ │ │ │ ldrheq r1, [r1], #-32 @ 0xffffffe0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #280] @ 21b76c │ │ │ │ @@ -170220,25 +170220,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 35e4a4 │ │ │ │ + bl 35e544 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 589cb4 │ │ │ │ + bl 589d54 │ │ │ │ cmp r0, #0 │ │ │ │ beq 21b6d8 │ │ │ │ ldr r2, [pc, #188] @ 21b774 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #6 │ │ │ │ bhi 21b768 │ │ │ │ @@ -170282,15 +170282,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r7] │ │ │ │ b 21b6d8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ bl 176fb4 │ │ │ │ subseq r1, r1, r4, lsl r2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - ldrdeq r4, [fp], #-252 @ 0xffffff04 │ │ │ │ + subeq r5, fp, ip, ror r0 │ │ │ │ subseq r1, r1, ip, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ 21b890 │ │ │ │ @@ -170301,15 +170301,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 35e4a4 │ │ │ │ + bl 35e544 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #196] @ 21b898 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #31 │ │ │ │ @@ -170321,15 +170321,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 589cb4 │ │ │ │ + bl 589d54 │ │ │ │ ldr r2, [pc, #128] @ 21b89c │ │ │ │ ldr r3, [pc, #116] @ 21b894 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -170355,15 +170355,15 @@ │ │ │ │ b 21b7f4 │ │ │ │ mov ip, #1 │ │ │ │ b 21b7f4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ bl 176fb4 │ │ │ │ ldrsbeq r1, [r1], #-0 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r4, fp, fp, asr #29 │ │ │ │ + subeq r4, fp, fp, ror #30 │ │ │ │ subseq r1, r1, r0, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #256] @ 21b9bc │ │ │ │ @@ -170374,35 +170374,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 35e4a4 │ │ │ │ + bl 35e544 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58955c │ │ │ │ + bl 5895fc │ │ │ │ cmp r0, #0 │ │ │ │ beq 21b948 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r1, [pc, #168] @ 21b9c4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 21b98c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5aee80 │ │ │ │ + bl 5aef20 │ │ │ │ cmp r0, #0 │ │ │ │ blt 21b998 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 1753dc │ │ │ │ ldr r2, [pc, #120] @ 21b9c8 │ │ │ │ ldr r3, [pc, #108] @ 21b9c0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -170417,28 +170417,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl 5aeb94 │ │ │ │ + bl 5aec34 │ │ │ │ b 21b940 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 35e4b8 │ │ │ │ + bl 35e558 │ │ │ │ b 21b940 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r0, r1, r8, lsr #31 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq fp, sp, r0, lsl #23 │ │ │ │ + eorseq fp, sp, r0, lsr #24 │ │ │ │ subseq r0, r1, ip, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #172] @ 21ba94 │ │ │ │ @@ -170448,30 +170448,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ - bl 35e4a4 │ │ │ │ + bl 35e544 │ │ │ │ add r6, sp, #4 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ mov r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 176c18 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp] │ │ │ │ - bl 5aecf4 │ │ │ │ + bl 5aed94 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58955c │ │ │ │ + bl 5895fc │ │ │ │ ldr r2, [pc, #72] @ 21ba9c │ │ │ │ ldr r3, [pc, #64] @ 21ba98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -170487,25 +170487,25 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r0, r1, ip, ror lr │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r0, r1, r8, lsl lr │ │ │ │ ldr r1, [pc, #4] @ 21baac │ │ │ │ add r1, pc, r1 │ │ │ │ - b 369e58 │ │ │ │ - @ instruction: 0x003db9f8 │ │ │ │ + b 369ef8 │ │ │ │ + mlaseq sp, r8, sl, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 35e4a4 │ │ │ │ + bl 35e544 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 564f64 │ │ │ │ + bl 565004 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -170523,27 +170523,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 35e4a4 │ │ │ │ + bl 35e544 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5673e4 │ │ │ │ + bl 567484 │ │ │ │ cmp r0, #0 │ │ │ │ beq 21bb74 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 564f64 │ │ │ │ + bl 565004 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6] │ │ │ │ ldr r2, [pc, #72] @ 21bbc4 │ │ │ │ ldr r3, [pc, #64] @ 21bbc0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -170567,29 +170567,29 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ - bl 35e4a4 │ │ │ │ + bl 35e544 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5673e4 │ │ │ │ + b 567484 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 35e4a4 │ │ │ │ + bl 35e544 │ │ │ │ ldr ip, [r0] │ │ │ │ cmn ip, #1 │ │ │ │ beq 21bc78 │ │ │ │ ldr r2, [pc, #92] @ 21bc94 │ │ │ │ and r3, ip, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ asr ip, ip, #3 │ │ │ │ @@ -170610,16 +170610,16 @@ │ │ │ │ ldr r2, [pc, #24] @ 21bc98 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 176930 │ │ │ │ - eorseq fp, sp, r4, ror r8 │ │ │ │ - eorseq fp, sp, r4, lsr #16 │ │ │ │ + eorseq fp, sp, r4, lsl r9 │ │ │ │ + eorseq fp, sp, r4, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #132] @ 21bd38 │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #128] @ 21bd3c │ │ │ │ @@ -170628,40 +170628,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 35e4a4 │ │ │ │ + bl 35e544 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 21bd18 │ │ │ │ - bl 3e8758 │ │ │ │ + bl 3e87f8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 428394 │ │ │ │ + b 428434 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subeq r4, fp, r0, lsl #20 │ │ │ │ - eorseq r8, lr, r8, asr lr │ │ │ │ - eorseq sl, ip, ip, ror r2 │ │ │ │ + subeq r4, fp, r0, lsr #21 │ │ │ │ + @ instruction: 0x003e8ef8 │ │ │ │ + eorseq sl, ip, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #336] @ 21beb0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -170670,15 +170670,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #104 @ 0x68 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ - bl 35e4a4 │ │ │ │ + bl 35e544 │ │ │ │ add r7, sp, #36 @ 0x24 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 176c18 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -170717,15 +170717,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ bl 176b88 <__snprintf_chk@plt> │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58955c │ │ │ │ + bl 5895fc │ │ │ │ ldr r2, [pc, #124] @ 21bec8 │ │ │ │ ldr r3, [pc, #100] @ 21beb4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -170747,22 +170747,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r0, r1, r4, lsl #22 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - ldrdeq r4, [fp], #-140 @ 0xffffff74 │ │ │ │ - eorseq fp, sp, r0, lsl #11 │ │ │ │ - @ instruction: 0x003db5d0 │ │ │ │ - eorseq fp, sp, r4, asr #13 │ │ │ │ + subeq r4, fp, ip, ror r9 │ │ │ │ + eorseq fp, sp, r0, lsr #12 │ │ │ │ + eorseq fp, sp, r0, ror r6 │ │ │ │ + eorseq fp, sp, r4, ror #14 │ │ │ │ subseq r0, r1, r0, lsr #20 │ │ │ │ - subeq r4, fp, r4, lsr #16 │ │ │ │ - eorseq fp, sp, r8, asr #9 │ │ │ │ - @ instruction: 0x003db4dc │ │ │ │ + subeq r4, fp, r4, asr #17 │ │ │ │ + eorseq fp, sp, r8, ror #10 │ │ │ │ + eorseq fp, sp, ip, ror r5 │ │ │ │ │ │ │ │ 0021bed8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -170811,15 +170811,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #78 @ 0x4e │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -170829,22 +170829,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 21bfb4 │ │ │ │ - subeq r4, fp, r0, lsr r7 │ │ │ │ - eorseq fp, sp, r0, lsl #11 │ │ │ │ - eorseq fp, sp, r8, asr #1 │ │ │ │ - ldrdeq r4, [fp], #-108 @ 0xffffff94 │ │ │ │ - eorseq fp, sp, r4, lsl #10 │ │ │ │ - eorseq fp, sp, r8, ror r0 │ │ │ │ + ldrdeq r4, [fp], #-112 @ 0xffffff90 │ │ │ │ + eorseq fp, sp, r0, lsr #12 │ │ │ │ + eorseq fp, sp, r8, ror #2 │ │ │ │ + subeq r4, fp, ip, ror r7 │ │ │ │ + eorseq fp, sp, r4, lsr #11 │ │ │ │ + eorseq fp, sp, r8, lsl r1 │ │ │ │ │ │ │ │ 0021c018 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -170888,15 +170888,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 21c138 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 3697b4 │ │ │ │ + bl 369854 │ │ │ │ ldr r2, [pc, #84] @ 21c13c │ │ │ │ ldr r3, [pc, #64] @ 21c12c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -170909,15 +170909,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r0, r1, r4, lsr r8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq fp, sp, r0, lsl #3 │ │ │ │ + eorseq fp, sp, r0, lsr #4 │ │ │ │ subseq r0, r1, r8, lsr #15 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ subseq r0, r1, r4, lsl #15 │ │ │ │ │ │ │ │ 0021c140 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -170926,80 +170926,80 @@ │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ beq 21c198 │ │ │ │ mov r0, r4 │ │ │ │ - bl 422df8 │ │ │ │ + bl 422e98 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 21c1a4 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 3697b4 │ │ │ │ + b 369854 │ │ │ │ ldr r2, [pc, #40] @ 21c1c8 │ │ │ │ add r2, pc, r2 │ │ │ │ b 21c180 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 423154 │ │ │ │ + bl 4231f4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 21c180 │ │ │ │ - bl 3f8a80 │ │ │ │ + bl 3f8b20 │ │ │ │ mov r2, r0 │ │ │ │ b 21c180 │ │ │ │ - subeq pc, r0, r8, lsr #24 │ │ │ │ + subeq pc, r0, r8, asr #25 │ │ │ │ │ │ │ │ 0021c1cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #124] @ 21c260 │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ beq 21c230 │ │ │ │ mov r0, r4 │ │ │ │ - bl 422df8 │ │ │ │ + bl 422e98 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 21c23c │ │ │ │ ldr r3, [pc, #76] @ 21c264 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 3697b4 │ │ │ │ + b 369854 │ │ │ │ ldr r2, [pc, #48] @ 21c268 │ │ │ │ add r2, pc, r2 │ │ │ │ b 21c210 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 423154 │ │ │ │ + bl 4231f4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 21c210 │ │ │ │ - bl 3f8a80 │ │ │ │ + bl 3f8b20 │ │ │ │ mov r2, r0 │ │ │ │ b 21c210 │ │ │ │ subseq r0, r1, r4, lsl #13 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - @ instruction: 0x0040fb90 │ │ │ │ + subeq pc, r0, r0, lsr ip @ │ │ │ │ │ │ │ │ 0021c26c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 21c2e4 │ │ │ │ @@ -171011,33 +171011,33 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 21c2c0 │ │ │ │ ldr r3, [pc, #68] @ 21c2e8 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 3697b4 │ │ │ │ + b 369854 │ │ │ │ ldr r2, [pc, #48] @ 21c2ec │ │ │ │ add r2, pc, r2 │ │ │ │ b 21c29c │ │ │ │ ldr r3, [pc, #40] @ 21c2f0 │ │ │ │ ldr r1, [pc, #40] @ 21c2f4 │ │ │ │ ldr r0, [pc, #40] @ 21c2f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 21c2fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r0, r1, r4, ror #11 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq pc, r0, ip, lsl #22 │ │ │ │ - strdeq r4, [fp], #-48 @ 0xffffffd0 │ │ │ │ - eorseq sl, sp, r8, lsl #27 │ │ │ │ - eorseq fp, sp, r0, ror r2 │ │ │ │ + subeq pc, r0, ip, lsr #23 │ │ │ │ + @ instruction: 0x004b4490 │ │ │ │ + eorseq sl, sp, r8, lsr #28 │ │ │ │ + eorseq fp, sp, r0, lsl r3 │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ │ │ │ │ 0021c300 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -171050,22 +171050,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 21c354 │ │ │ │ ldr r3, [pc, #36] @ 21c35c │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 3697b4 │ │ │ │ + b 369854 │ │ │ │ ldr r2, [pc, #16] @ 21c360 │ │ │ │ add r2, pc, r2 │ │ │ │ b 21c330 │ │ │ │ bl 17791c │ │ │ │ subseq r0, r1, r0, asr r5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq pc, r0, r8, ror sl @ │ │ │ │ + subeq pc, r0, r8, lsl fp @ │ │ │ │ │ │ │ │ 0021c364 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -171085,15 +171085,15 @@ │ │ │ │ beq 21c454 │ │ │ │ ldr r3, [pc, #168] @ 21c460 │ │ │ │ ldr r1, [pc, #168] @ 21c464 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 3697b4 │ │ │ │ + bl 369854 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmn r3, #1 │ │ │ │ bne 21c400 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -171103,94 +171103,94 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [pc, #96] @ 21c468 │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 368b04 │ │ │ │ + bl 368ba4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 21c3d8 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 35e6ac │ │ │ │ + bl 35e74c │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17791c │ │ │ │ - @ instruction: 0x003db1dc │ │ │ │ + eorseq fp, sp, ip, ror r2 │ │ │ │ ldrsbeq r0, [r1], #-64 @ 0xffffffc0 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - eorseq fp, sp, r8, lsr #3 │ │ │ │ - eorseq r9, sp, r4, lsr r6 │ │ │ │ + eorseq fp, sp, r8, asr #4 │ │ │ │ + @ instruction: 0x003d96d4 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 21c47c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq sp, pc, ip, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 21c4f0 │ │ │ │ ldr r2, [pc, #88] @ 21c4f4 │ │ │ │ ldr r1, [pc, #88] @ 21c4f8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r2, [pc, #60] @ 21c4fc │ │ │ │ ldr r3, [pc, #60] @ 21c500 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq r4, fp, ip, asr #6 │ │ │ │ - @ instruction: 0x003c9abc │ │ │ │ - @ instruction: 0x003c9ad4 │ │ │ │ + subeq r4, fp, ip, ror #7 │ │ │ │ + eorseq r9, ip, ip, asr fp │ │ │ │ + eorseq r9, ip, r4, ror fp │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 21c5b8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ ldr ip, [pc, #136] @ 21c5bc │ │ │ │ ldr r2, [pc, #136] @ 21c5c0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 21c568 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r2, r3 │ │ │ │ beq 21c588 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -171209,17 +171209,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x003db5d8 │ │ │ │ - strheq r4, [fp], #-40 @ 0xffffffd8 │ │ │ │ - eorseq fp, sp, r8, asr #11 │ │ │ │ + eorseq fp, sp, r8, ror r6 │ │ │ │ + subeq r4, fp, r8, asr r3 │ │ │ │ + eorseq fp, sp, r8, ror #12 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 21c624 │ │ │ │ ldr r2, [pc, #68] @ 21c628 │ │ │ │ @@ -171227,26 +171227,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r0, r0, #20 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq r4, fp, r8, lsl #4 │ │ │ │ - eorseq fp, sp, r4, lsl r5 │ │ │ │ - eorseq fp, sp, r0, lsl #10 │ │ │ │ + subeq r4, fp, r8, lsr #5 │ │ │ │ + @ instruction: 0x003db5b4 │ │ │ │ + eorseq fp, sp, r0, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 21c6b8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #108] @ 21c6bc │ │ │ │ @@ -171254,15 +171254,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ cmp r4, #1 │ │ │ │ beq 21c68c │ │ │ │ ldr r3, [r0, #28] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -171273,133 +171273,133 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x004b419c │ │ │ │ - eorseq fp, sp, r8, lsr #9 │ │ │ │ - mlaseq sp, r4, r4, fp │ │ │ │ + subeq r4, fp, ip, lsr r2 │ │ │ │ + eorseq fp, sp, r8, asr #10 │ │ │ │ + eorseq fp, sp, r4, lsr r5 │ │ │ │ │ │ │ │ 0021c6c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #172] @ 21c788 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 368754 │ │ │ │ + bl 3687f4 │ │ │ │ ldr r8, [pc, #148] @ 21c78c │ │ │ │ ldr r2, [pc, #148] @ 21c790 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #124] @ 21c794 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 21c748 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 361824 │ │ │ │ + b 3618c4 │ │ │ │ ldr r6, [pc, #72] @ 21c798 │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 368754 │ │ │ │ + bl 3687f4 │ │ │ │ ldr r2, [pc, #56] @ 21c79c │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 361824 │ │ │ │ - eorseq fp, sp, r8, lsl r4 │ │ │ │ - strdeq r4, [fp], #-4 │ │ │ │ - @ instruction: 0x003db3fc │ │ │ │ + b 3618c4 │ │ │ │ + @ instruction: 0x003db4b8 │ │ │ │ + @ instruction: 0x004b4194 │ │ │ │ + mlaseq sp, ip, r4, fp │ │ │ │ subseq r8, fp, ip, lsr #31 │ │ │ │ - eorseq fp, sp, r4, asr #7 │ │ │ │ - eorseq fp, sp, r8, asr #7 │ │ │ │ + eorseq fp, sp, r4, ror #8 │ │ │ │ + eorseq fp, sp, r8, ror #8 │ │ │ │ │ │ │ │ 0021c7a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #180] @ 21c86c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 368754 │ │ │ │ + bl 3687f4 │ │ │ │ ldr r8, [pc, #156] @ 21c870 │ │ │ │ ldr r2, [pc, #156] @ 21c874 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #132] @ 21c878 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 21c82c │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 361824 │ │ │ │ + b 3618c4 │ │ │ │ ldr r6, [pc, #72] @ 21c87c │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 368754 │ │ │ │ + bl 3687f4 │ │ │ │ ldr r2, [pc, #56] @ 21c880 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 361824 │ │ │ │ - eorseq fp, sp, ip, lsr r3 │ │ │ │ - subeq r4, fp, r8, lsl r0 │ │ │ │ - eorseq fp, sp, r8, lsr #6 │ │ │ │ + b 3618c4 │ │ │ │ + @ instruction: 0x003db3dc │ │ │ │ + strheq r4, [fp], #-8 │ │ │ │ + eorseq fp, sp, r8, asr #7 │ │ │ │ ldrsbeq r8, [fp], #-224 @ 0xffffff20 │ │ │ │ - eorseq fp, sp, r0, ror #5 │ │ │ │ - eorseq fp, sp, r4, ror #5 │ │ │ │ + eorseq fp, sp, r0, lsl #7 │ │ │ │ + eorseq fp, sp, r4, lsl #7 │ │ │ │ │ │ │ │ 0021c884 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #420] @ 21ca40 │ │ │ │ @@ -171415,24 +171415,24 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ beq 21c9fc │ │ │ │ ldr r7, [pc, #372] @ 21ca4c │ │ │ │ mov r0, r4 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #360] @ 21ca50 │ │ │ │ ldr r1, [pc, #360] @ 21ca54 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #21 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r1, [pc, #336] @ 21ca58 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #8 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -171444,28 +171444,28 @@ │ │ │ │ beq 21c984 │ │ │ │ ldr r5, [pc, #288] @ 21ca5c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ beq 21c9c8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 36188c │ │ │ │ + bl 36192c │ │ │ │ ldr r2, [pc, #264] @ 21ca60 │ │ │ │ ldr r3, [pc, #236] @ 21ca48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 21ca3c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 367eec │ │ │ │ + b 367f8c │ │ │ │ ldr r2, [pc, #216] @ 21ca64 │ │ │ │ ldr r3, [pc, #184] @ 21ca48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -171479,55 +171479,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r6, [pc, #152] @ 21ca68 │ │ │ │ add r7, r7, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 368754 │ │ │ │ + bl 3687f4 │ │ │ │ ldr r2, [pc, #136] @ 21ca6c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ str r0, [r5] │ │ │ │ b 21c948 │ │ │ │ ldr r4, [pc, #108] @ 21ca70 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 368754 │ │ │ │ + bl 3687f4 │ │ │ │ ldr r3, [pc, #96] @ 21ca74 │ │ │ │ ldr r2, [pc, #96] @ 21ca78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r7] │ │ │ │ b 21c8d0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r8, fp, r0, lsr #28 │ │ │ │ subseq pc, r0, r8, asr #31 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r3, fp, r0, lsl pc │ │ │ │ - eorseq r9, ip, r4, ror r6 │ │ │ │ - eorseq r9, ip, ip, lsl #13 │ │ │ │ + strheq r3, [fp], #-240 @ 0xffffff10 │ │ │ │ + eorseq r9, ip, r4, lsl r7 │ │ │ │ + eorseq r9, ip, ip, lsr #14 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ subseq r8, fp, r8, lsl #27 │ │ │ │ subseq pc, r0, r4, lsl pc @ │ │ │ │ subseq pc, r0, r0, ror #29 │ │ │ │ - eorseq fp, sp, r4, asr #2 │ │ │ │ - eorseq fp, sp, r8, asr #2 │ │ │ │ - eorseq fp, sp, r4, lsl r1 │ │ │ │ - ldrdeq r3, [fp], #-216 @ 0xffffff28 │ │ │ │ - eorseq fp, sp, r8, lsl #2 │ │ │ │ + eorseq fp, sp, r4, ror #3 │ │ │ │ + eorseq fp, sp, r8, ror #3 │ │ │ │ + @ instruction: 0x003db1b4 │ │ │ │ + subeq r3, fp, r8, ror lr │ │ │ │ + eorseq fp, sp, r8, lsr #3 │ │ │ │ │ │ │ │ 0021ca7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 21cb00 │ │ │ │ @@ -171536,37 +171536,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 21cab8 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 361824 │ │ │ │ + b 3618c4 │ │ │ │ ldr r6, [pc, #68] @ 21cb04 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 368754 │ │ │ │ + bl 3687f4 │ │ │ │ ldr ip, [pc, #56] @ 21cb08 │ │ │ │ ldr r2, [pc, #56] @ 21cb0c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 361824 │ │ │ │ + b 3618c4 │ │ │ │ subseq r8, fp, ip, lsr #24 │ │ │ │ - eorseq fp, sp, r8, asr r0 │ │ │ │ - subeq r3, fp, ip, lsl sp │ │ │ │ - eorseq fp, sp, r0, asr r0 │ │ │ │ + ldrsheq fp, [sp], -r8 @ │ │ │ │ + strheq r3, [fp], #-220 @ 0xffffff24 │ │ │ │ + ldrsheq fp, [sp], -r0 @ │ │ │ │ │ │ │ │ 0021cb10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 21cb94 │ │ │ │ @@ -171575,37 +171575,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 21cb4c │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 36188c │ │ │ │ + b 36192c │ │ │ │ ldr r6, [pc, #68] @ 21cb98 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 368754 │ │ │ │ + bl 3687f4 │ │ │ │ ldr ip, [pc, #56] @ 21cb9c │ │ │ │ ldr r2, [pc, #56] @ 21cba0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 36188c │ │ │ │ + b 36192c │ │ │ │ @ instruction: 0x005b8b98 │ │ │ │ - eorseq sl, sp, r4, asr #31 │ │ │ │ - subeq r3, fp, r8, lsl #25 │ │ │ │ - @ instruction: 0x003dafbc │ │ │ │ + eorseq fp, sp, r4, rrx │ │ │ │ + subeq r3, fp, r8, lsr #26 │ │ │ │ + eorseq fp, sp, ip, asr r0 │ │ │ │ │ │ │ │ 0021cba4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 21cc28 │ │ │ │ @@ -171614,52 +171614,52 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 21cbe0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 362a7c │ │ │ │ + b 362b1c │ │ │ │ ldr r6, [pc, #68] @ 21cc2c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 368754 │ │ │ │ + bl 3687f4 │ │ │ │ ldr ip, [pc, #56] @ 21cc30 │ │ │ │ ldr r2, [pc, #56] @ 21cc34 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 362a7c │ │ │ │ + b 362b1c │ │ │ │ subseq r8, fp, r4, lsl #22 │ │ │ │ - eorseq sl, sp, r0, lsr pc │ │ │ │ - strdeq r3, [fp], #-180 @ 0xffffff4c │ │ │ │ - eorseq sl, sp, r8, lsr #30 │ │ │ │ + @ instruction: 0x003dafd0 │ │ │ │ + @ instruction: 0x004b3c94 │ │ │ │ + eorseq sl, sp, r8, asr #31 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 21ccb4 │ │ │ │ ldr r2, [pc, #96] @ 21ccb8 │ │ │ │ ldr r1, [pc, #96] @ 21ccbc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r2, [pc, #68] @ 21ccc0 │ │ │ │ ldr r3, [pc, #68] @ 21ccc4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ @@ -171668,58 +171668,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq r3, fp, r4, ror #23 │ │ │ │ - eorseq r9, ip, r4, ror #5 │ │ │ │ - eorseq r7, lr, r0, asr #29 │ │ │ │ + subeq r3, fp, r4, lsl #25 │ │ │ │ + eorseq r9, ip, r4, lsl #7 │ │ │ │ + eorseq r7, lr, r0, ror #30 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - @ instruction: 0x003daed0 │ │ │ │ + eorseq sl, sp, r0, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 21cd3c │ │ │ │ ldr r2, [pc, #92] @ 21cd40 │ │ │ │ ldr r1, [pc, #92] @ 21cd44 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ ldr r3, [pc, #80] @ 21cd48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r2, [pc, #64] @ 21cd4c │ │ │ │ ldr r3, [pc, #64] @ 21cd50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq r3, fp, ip, asr fp │ │ │ │ - eorseq r9, ip, r0, asr r2 │ │ │ │ - ldrdeq r3, [r1], #-252 @ 0xffffff04 │ │ │ │ + strdeq r3, [fp], #-188 @ 0xffffff44 │ │ │ │ + @ instruction: 0x003c92f0 │ │ │ │ + subeq r4, r1, ip, ror r0 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 21cd64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366ba0 │ │ │ │ + b 366c40 │ │ │ │ subeq sp, pc, r8, lsl r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #292] @ 21cea4 │ │ │ │ ldr r6, [pc, #292] @ 21cea8 │ │ │ │ @@ -171730,23 +171730,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r8, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 21cdec │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 21ce18 │ │ │ │ @@ -171792,29 +171792,29 @@ │ │ │ │ ldrd r2, [r7, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 21ceb8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 175178 │ │ │ │ - strheq r3, [fp], #-172 @ 0xffffff54 │ │ │ │ - eorseq r5, sp, r0, ror r2 │ │ │ │ - eorseq r5, sp, r4, lsl #5 │ │ │ │ - eorseq sl, sp, ip, lsr #26 │ │ │ │ - @ instruction: 0x003dacfc │ │ │ │ - eorseq sl, sp, ip, asr #25 │ │ │ │ + subeq r3, fp, ip, asr fp │ │ │ │ + eorseq r5, sp, r0, lsl r3 │ │ │ │ + eorseq r5, sp, r4, lsr #6 │ │ │ │ + eorseq sl, sp, ip, asr #27 │ │ │ │ + mlaseq sp, ip, sp, sl │ │ │ │ + eorseq sl, sp, ip, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #76] @ 21cf24 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ cmp r0, #0 │ │ │ │ beq 21cf0c │ │ │ │ ldm r4, {r1, r3} │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -171823,44 +171823,44 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #20] @ 21cf28 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 367b5c │ │ │ │ - eorseq r5, sp, r0, asr #2 │ │ │ │ + b 367bfc │ │ │ │ + eorseq r5, sp, r0, ror #3 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 21cf8c │ │ │ │ ldr r2, [pc, #72] @ 21cf90 │ │ │ │ ldr r1, [pc, #72] @ 21cf94 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ mov r3, #1 │ │ │ │ strh r3, [r0, #66] @ 0x42 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq r3, [fp], #-132 @ 0xffffff7c │ │ │ │ - @ instruction: 0x003c8ff4 │ │ │ │ - @ instruction: 0x003e7bd0 │ │ │ │ + @ instruction: 0x004b3994 │ │ │ │ + mlaseq ip, r4, r0, r9 │ │ │ │ + eorseq r7, lr, r0, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #184] @ 21d068 │ │ │ │ mov r7, r0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -171870,54 +171870,54 @@ │ │ │ │ ldr r2, [pc, #168] @ 21d070 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble 21d048 │ │ │ │ ldr r3, [pc, #128] @ 21d074 │ │ │ │ ldr r9, [pc, #128] @ 21d078 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r0, [r4, #112] @ 0x70 │ │ │ │ - bl 31b590 │ │ │ │ + bl 31b62c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ add r5, r5, #1 │ │ │ │ add r4, r4, #16 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldrd sl, [r4, #88] @ 0x58 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt 21d00c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x004b3890 │ │ │ │ - eorseq r5, sp, r4, asr #32 │ │ │ │ - eorseq r5, sp, r0, lsr r0 │ │ │ │ - ldrdeq lr, [r0], #-208 @ 0xffffff30 │ │ │ │ - eorseq sl, sp, r4, ror fp │ │ │ │ + subeq r3, fp, r0, lsr r9 │ │ │ │ + eorseq r5, sp, r4, ror #1 │ │ │ │ + ldrsbeq r5, [sp], -r0 @ │ │ │ │ + subeq lr, r0, r0, ror lr │ │ │ │ + eorseq sl, sp, r4, lsl ip │ │ │ │ │ │ │ │ 0021d07c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ 21d184 │ │ │ │ @@ -171928,30 +171928,30 @@ │ │ │ │ ldr r2, [ip, r2] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ stmib sp, {r1, r3} │ │ │ │ - bl 360ca4 │ │ │ │ + bl 360d44 │ │ │ │ ldr r1, [pc, #200] @ 21d190 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ cmp r0, #0 │ │ │ │ beq 21d150 │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #172] @ 21d194 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 360ca4 │ │ │ │ + bl 360d44 │ │ │ │ ldr r1, [pc, #164] @ 21d198 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ cmp r0, #0 │ │ │ │ beq 21d168 │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #136] @ 21d19c │ │ │ │ ldr r3, [pc, #112] @ 21d188 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -171969,29 +171969,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #72] @ 21d1a0 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367b5c │ │ │ │ + bl 367bfc │ │ │ │ b 21d0e0 │ │ │ │ ldr r1, [pc, #52] @ 21d1a4 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367b5c │ │ │ │ + bl 367bfc │ │ │ │ b 21d10c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsbeq pc, [r0], #-116 @ 0xffffff8c @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq sl, sp, ip, ror #21 │ │ │ │ - eorseq r4, sp, r4, asr pc │ │ │ │ - @ instruction: 0x003daabc │ │ │ │ - eorseq r4, sp, r8, lsr #30 │ │ │ │ + eorseq sl, sp, ip, lsl #23 │ │ │ │ + @ instruction: 0x003d4ff4 │ │ │ │ + eorseq sl, sp, ip, asr fp │ │ │ │ + eorseq r4, sp, r8, asr #31 │ │ │ │ subseq pc, r0, r8, asr r7 @ │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ │ │ │ │ 0021d1a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -172003,27 +172003,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 21d210 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 175178 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 368b04 │ │ │ │ + bl 368ba4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1753dc │ │ │ │ subs r0, r5, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq sl, sp, r8, ror #19 │ │ │ │ - eorseq r6, sp, r0, lsr #20 │ │ │ │ + eorseq sl, sp, r8, lsl #21 │ │ │ │ + eorseq r6, sp, r0, asr #21 │ │ │ │ │ │ │ │ 0021d214 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 21d288 │ │ │ │ @@ -172033,32 +172033,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #56] @ 21d294 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 208cec │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq r3, fp, ip, lsl #12 │ │ │ │ - @ instruction: 0x003c8cfc │ │ │ │ - @ instruction: 0x003e78d8 │ │ │ │ - eorseq sl, sp, r4, asr r9 │ │ │ │ + subeq r3, fp, ip, lsr #13 │ │ │ │ + mlaseq ip, ip, sp, r8 │ │ │ │ + eorseq r7, lr, r8, ror r9 │ │ │ │ + @ instruction: 0x003da9f4 │ │ │ │ │ │ │ │ 0021d298 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 21d2f0 │ │ │ │ @@ -172068,56 +172068,56 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #28] @ 21d2fc │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 208cec │ │ │ │ - subeq r3, fp, r8, lsl #11 │ │ │ │ - eorseq r8, ip, r0, lsl #25 │ │ │ │ - eorseq r7, lr, ip, asr r8 │ │ │ │ - @ instruction: 0x003da8d0 │ │ │ │ + subeq r3, fp, r8, lsr #12 │ │ │ │ + eorseq r8, ip, r0, lsr #26 │ │ │ │ + @ instruction: 0x003e78fc │ │ │ │ + eorseq sl, sp, r0, ror r9 │ │ │ │ │ │ │ │ 0021d300 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ 21d3c8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r2, [pc, #152] @ 21d3cc │ │ │ │ ldr r1, [pc, #152] @ 21d3d0 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r2, [pc, #128] @ 21d3d4 │ │ │ │ ldr r1, [pc, #128] @ 21d3d8 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #96] @ 21d3dc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 208c2c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -172131,20 +172131,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - subeq r3, fp, ip, lsl r5 │ │ │ │ - eorseq r4, sp, r8, asr #25 │ │ │ │ - @ instruction: 0x003d4cdc │ │ │ │ - eorseq r8, ip, ip, ror #23 │ │ │ │ - eorseq r7, lr, r8, asr #15 │ │ │ │ - eorseq sl, sp, r0, lsr r8 │ │ │ │ + strheq r3, [fp], #-92 @ 0xffffffa4 │ │ │ │ + eorseq r4, sp, r8, ror #26 │ │ │ │ + eorseq r4, sp, ip, ror sp │ │ │ │ + eorseq r8, ip, ip, lsl #25 │ │ │ │ + eorseq r7, lr, r8, ror #16 │ │ │ │ + @ instruction: 0x003da8d0 │ │ │ │ │ │ │ │ 0021d3e0 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -172173,44 +172173,44 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 21d494 │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 32c970 │ │ │ │ + bl 32ca10 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 321a64 │ │ │ │ + bl 321b00 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 32c970 │ │ │ │ + bl 32ca10 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 321a80 │ │ │ │ + bl 321b1c │ │ │ │ b 21d454 │ │ │ │ ldr r3, [pc, #28] @ 21d4cc │ │ │ │ ldr r1, [pc, #28] @ 21d4d0 │ │ │ │ ldr r0, [pc, #28] @ 21d4d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r3, fp, ip, lsl #7 │ │ │ │ - eorseq sl, sp, r4, lsl #14 │ │ │ │ - eorseq sl, sp, r4, lsl r7 │ │ │ │ + subeq r3, fp, ip, lsr #8 │ │ │ │ + eorseq sl, sp, r4, lsr #15 │ │ │ │ + @ instruction: 0x003da7b4 │ │ │ │ │ │ │ │ 0021d4d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -172231,46 +172231,46 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 21d57c │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 32c970 │ │ │ │ + bl 32ca10 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 321a74 │ │ │ │ + bl 321b10 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 32c970 │ │ │ │ + bl 32ca10 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 321a80 │ │ │ │ + bl 321b1c │ │ │ │ b 21d534 │ │ │ │ ldr r3, [pc, #28] @ 21d5b4 │ │ │ │ ldr r1, [pc, #28] @ 21d5b8 │ │ │ │ ldr r0, [pc, #28] @ 21d5bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r3, fp, r4, lsr #5 │ │ │ │ - eorseq sl, sp, ip, lsl r6 │ │ │ │ - eorseq sl, sp, ip, lsr #12 │ │ │ │ + subeq r3, fp, r4, asr #6 │ │ │ │ + @ instruction: 0x003da6bc │ │ │ │ + eorseq sl, sp, ip, asr #13 │ │ │ │ │ │ │ │ 0021d5c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 21d61c │ │ │ │ @@ -172280,26 +172280,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #32] @ 21d628 │ │ │ │ mov r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 208a18 │ │ │ │ - subeq r3, fp, r0, ror #4 │ │ │ │ - eorseq r8, ip, r8, asr r9 │ │ │ │ - eorseq r7, lr, r4, lsr r5 │ │ │ │ - eorseq sl, sp, r8, lsr #11 │ │ │ │ + subeq r3, fp, r0, lsl #6 │ │ │ │ + @ instruction: 0x003c89f8 │ │ │ │ + @ instruction: 0x003e75d4 │ │ │ │ + eorseq sl, sp, r8, asr #12 │ │ │ │ │ │ │ │ 0021d62c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ 21d6b0 │ │ │ │ @@ -172312,33 +172312,33 @@ │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #32] @ 21d6bc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 208e24 │ │ │ │ - strdeq r3, [fp], #-24 @ 0xffffffe8 │ │ │ │ - @ instruction: 0x003c88f4 │ │ │ │ - @ instruction: 0x003e74d0 │ │ │ │ - eorseq sl, sp, r8, lsl r5 │ │ │ │ + @ instruction: 0x004b3298 │ │ │ │ + mlaseq ip, r4, r9, r8 │ │ │ │ + eorseq r7, lr, r0, ror r5 │ │ │ │ + @ instruction: 0x003da5b8 │ │ │ │ │ │ │ │ 0021d6c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -172363,17 +172363,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 21d740 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #176 @ 0xb0 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r3, fp, r0, lsr #2 │ │ │ │ - mlaseq sp, r8, r4, sl │ │ │ │ - eorseq sl, sp, r4, asr #9 │ │ │ │ + subeq r3, fp, r0, asr #3 │ │ │ │ + eorseq sl, sp, r8, lsr r5 │ │ │ │ + eorseq sl, sp, r4, ror #10 │ │ │ │ │ │ │ │ 0021d744 : │ │ │ │ cmp r1, #31 │ │ │ │ bhi 21d768 │ │ │ │ add r1, r1, #7 │ │ │ │ ldr r0, [r0, r1, lsl #4] │ │ │ │ mov r1, #0 │ │ │ │ @@ -172390,17 +172390,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 21d7a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - strheq r3, [fp], #-12 │ │ │ │ - eorseq sl, sp, r4, lsr r4 │ │ │ │ - eorseq sl, sp, r0, lsl #9 │ │ │ │ + subeq r3, fp, ip, asr r1 │ │ │ │ + @ instruction: 0x003da4d4 │ │ │ │ + eorseq sl, sp, r0, lsr #10 │ │ │ │ │ │ │ │ 0021d7a8 : │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -172426,17 +172426,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 21d82c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ mov r2, #193 @ 0xc1 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r3, fp, r4, lsr r0 │ │ │ │ - eorseq sl, sp, ip, lsr #7 │ │ │ │ - eorseq sl, sp, r4, lsl r4 │ │ │ │ + ldrdeq r3, [fp], #-4 │ │ │ │ + eorseq sl, sp, ip, asr #8 │ │ │ │ + @ instruction: 0x003da4b4 │ │ │ │ │ │ │ │ 0021d830 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r2, r3} │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -172448,15 +172448,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ - bl 360144 │ │ │ │ + bl 3601e4 │ │ │ │ ldr r4, [pc, #480] @ 21da60 │ │ │ │ ldr r2, [pc, #480] @ 21da64 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #476] @ 21da68 │ │ │ │ add r3, r4, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -172464,33 +172464,33 @@ │ │ │ │ mov r3, #19 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ ldr sl, [pc, #452] @ 21da6c │ │ │ │ ldr r9, [pc, #452] @ 21da70 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #436] @ 21da74 │ │ │ │ ldr r1, [pc, #436] @ 21da78 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [sl] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 21d9e8 │ │ │ │ ldr r3, [pc, #396] @ 21da7c │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 3605d8 │ │ │ │ + bl 360678 │ │ │ │ cmn r5, #1 │ │ │ │ cmneq r8, #1 │ │ │ │ bne 21d98c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ cmp r2, #0 │ │ │ │ add r5, sp, #68 @ 0x44 │ │ │ │ @@ -172530,38 +172530,38 @@ │ │ │ │ cmpeq r8, r2 │ │ │ │ beq 21d90c │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ bne 21d9d8 │ │ │ │ str r8, [r6, #104] @ 0x68 │ │ │ │ str r5, [r6, #108] @ 0x6c │ │ │ │ - bl 32c970 │ │ │ │ + bl 32ca10 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 321a64 │ │ │ │ + bl 321b00 │ │ │ │ b 21d90c │ │ │ │ - bl 32c970 │ │ │ │ + bl 32ca10 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ - bl 321a80 │ │ │ │ + bl 321b1c │ │ │ │ b 21d9b4 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 175100 │ │ │ │ ldr r2, [pc, #136] @ 21da84 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [sl] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #112] @ 21da88 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 35cd00 │ │ │ │ + bl 35cda0 │ │ │ │ ldr r3, [pc, #104] @ 21da8c │ │ │ │ ldr r1, [sl] │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 21d8e8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 21da90 │ │ │ │ @@ -172571,29 +172571,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq pc, r0, r0, lsr #32 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r2, fp, r0, asr #31 │ │ │ │ - eorseq r4, sp, r4, ror r7 │ │ │ │ - eorseq r4, sp, r8, lsl #15 │ │ │ │ + subeq r3, fp, r0, rrx │ │ │ │ + eorseq r4, sp, r4, lsl r8 │ │ │ │ + eorseq r4, sp, r8, lsr #16 │ │ │ │ subseq r7, fp, ip, lsl lr │ │ │ │ subseq lr, r0, r0, asr #31 │ │ │ │ - eorseq r8, ip, ip, ror r6 │ │ │ │ - eorseq r7, lr, r0, ror #4 │ │ │ │ + eorseq r8, ip, ip, lsl r7 │ │ │ │ + eorseq r7, lr, r0, lsl #6 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ subseq lr, r0, r0, lsr #30 │ │ │ │ - eorseq sl, sp, r8, asr #4 │ │ │ │ - eorseq sl, sp, ip, lsr r1 │ │ │ │ + eorseq sl, sp, r8, ror #5 │ │ │ │ + @ instruction: 0x003da1dc │ │ │ │ andeq r1, r0, r4, ror #8 │ │ │ │ - subeq r2, fp, r0, lsl #28 │ │ │ │ - eorseq sl, sp, r8, ror r1 │ │ │ │ - eorseq sl, sp, r8, lsl #3 │ │ │ │ + subeq r2, fp, r0, lsr #29 │ │ │ │ + eorseq sl, sp, r8, lsl r2 │ │ │ │ + eorseq sl, sp, r8, lsr #4 │ │ │ │ │ │ │ │ 0021da9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #164] @ 21db58 │ │ │ │ @@ -172603,53 +172603,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 21db60 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r5, [pc, #128] @ 21db64 │ │ │ │ ldr r7, [pc, #128] @ 21db68 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 21db10 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 3604b0 │ │ │ │ + b 360550 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 175100 │ │ │ │ ldr r2, [pc, #72] @ 21db6c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 21db70 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 35cd00 │ │ │ │ + bl 35cda0 │ │ │ │ ldr r3, [pc, #40] @ 21db74 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 21dafc │ │ │ │ - subeq r2, fp, ip, lsl #27 │ │ │ │ - eorseq r8, ip, r8, ror r4 │ │ │ │ - eorseq r7, lr, ip, asr r0 │ │ │ │ + subeq r2, fp, ip, lsr #28 │ │ │ │ + eorseq r8, ip, r8, lsl r5 │ │ │ │ + ldrsheq r7, [lr], -ip @ │ │ │ │ subseq r7, fp, r0, ror #23 │ │ │ │ subseq lr, r0, r0, lsl #27 │ │ │ │ - eorseq sl, sp, r0, lsr #2 │ │ │ │ - eorseq sl, sp, r4, lsl r0 │ │ │ │ + eorseq sl, sp, r0, asr #3 │ │ │ │ + ldrheq sl, [sp], -r4 @ │ │ │ │ andeq r1, r0, r4, ror #8 │ │ │ │ │ │ │ │ 0021db78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -172660,53 +172660,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 21dc3c │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r5, [pc, #128] @ 21dc40 │ │ │ │ ldr r7, [pc, #128] @ 21dc44 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 21dbec │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 3605d8 │ │ │ │ + b 360678 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 175100 │ │ │ │ ldr r2, [pc, #72] @ 21dc48 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 21dc4c │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 35cd00 │ │ │ │ + bl 35cda0 │ │ │ │ ldr r3, [pc, #40] @ 21dc50 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 21dbd8 │ │ │ │ - strheq r2, [fp], #-192 @ 0xffffff40 │ │ │ │ - mlaseq ip, ip, r3, r8 │ │ │ │ - eorseq r6, lr, r0, lsl #31 │ │ │ │ + subeq r2, fp, r0, asr sp │ │ │ │ + eorseq r8, ip, ip, lsr r4 │ │ │ │ + eorseq r7, lr, r0, lsr #32 │ │ │ │ subseq r7, fp, r4, lsl #22 │ │ │ │ subseq lr, r0, r4, lsr #25 │ │ │ │ - eorseq sl, sp, r4, asr #32 │ │ │ │ - eorseq r9, sp, r8, lsr pc │ │ │ │ + eorseq sl, sp, r4, ror #1 │ │ │ │ + @ instruction: 0x003d9fd8 │ │ │ │ andeq r1, r0, r4, ror #8 │ │ │ │ │ │ │ │ 0021dc54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -172731,31 +172731,31 @@ │ │ │ │ ldr r2, [pc, #84] @ 21dd08 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ - bl 35cd00 │ │ │ │ + bl 35cda0 │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [pc, #52] @ 21dd0c │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r4, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ subseq r7, fp, r8, asr sl │ │ │ │ ldrsheq lr, [r0], #-184 @ 0xffffff48 │ │ │ │ - mlaseq sp, r4, pc, r9 @ │ │ │ │ - mlaseq sp, r8, lr, r9 │ │ │ │ + eorseq sl, sp, r4, lsr r0 │ │ │ │ + eorseq r9, sp, r8, lsr pc │ │ │ │ andeq r1, r0, r4, ror #8 │ │ │ │ │ │ │ │ 0021dd10 : │ │ │ │ subs ip, r0, #0 │ │ │ │ mov r0, r1 │ │ │ │ beq 21dd48 │ │ │ │ mov r3, #0 │ │ │ │ @@ -172806,15 +172806,15 @@ │ │ │ │ strd r2, [r0, #48] @ 0x30 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 21dde8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq ip, pc, r0, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #256] @ 21df04 │ │ │ │ mov r4, r1 │ │ │ │ @@ -172831,24 +172831,24 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #216] @ 21df14 │ │ │ │ mov r3, #17 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #0 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 5882b0 │ │ │ │ + bl 588350 │ │ │ │ cmp r0, #0 │ │ │ │ beq 21de8c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ strge r1, [r8, #96] @ 0x60 │ │ │ │ blt 21ded0 │ │ │ │ @@ -172875,25 +172875,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r7, #12 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 21de8c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - ldrdeq r2, [fp], #-160 @ 0xffffff60 │ │ │ │ + subeq r2, fp, r0, ror fp │ │ │ │ subseq lr, r0, r8, asr sl │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r9, sp, r0, ror lr │ │ │ │ - eorseq r9, sp, ip, asr lr │ │ │ │ + eorseq r9, sp, r0, lsl pc │ │ │ │ + @ instruction: 0x003d9efc │ │ │ │ ldrsbeq lr, [r0], #-152 @ 0xffffff68 │ │ │ │ - @ instruction: 0x003d9df0 │ │ │ │ - @ instruction: 0x003d9dd0 │ │ │ │ + mlaseq sp, r0, lr, r9 │ │ │ │ + eorseq r9, sp, r0, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #188] @ 21dff8 │ │ │ │ ldr r2, [pc, #188] @ 21dffc │ │ │ │ ldr r1, [pc, #188] @ 21e000 │ │ │ │ @@ -172901,15 +172901,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r6, [pc, #152] @ 21e004 │ │ │ │ ldr r1, [pc, #152] @ 21e008 │ │ │ │ mov r4, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -172918,59 +172918,59 @@ │ │ │ │ ldr r0, [pc, #124] @ 21e00c │ │ │ │ ldr r3, [pc, #124] @ 21e010 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 3689ac │ │ │ │ + bl 368a4c │ │ │ │ ldr ip, [pc, #100] @ 21e014 │ │ │ │ ldr r3, [pc, #100] @ 21e018 │ │ │ │ ldr r1, [pc, #100] @ 21e01c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 3689ac │ │ │ │ + bl 368a4c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subeq r2, fp, r8, lsr #19 │ │ │ │ - @ instruction: 0x003c7ff4 │ │ │ │ - @ instruction: 0x003e6bd0 │ │ │ │ - subeq pc, r1, r8, lsl #26 │ │ │ │ - eorseq r9, sp, ip, ror #26 │ │ │ │ + subeq r2, fp, r8, asr #20 │ │ │ │ + mlaseq ip, r4, r0, r8 │ │ │ │ + eorseq r6, lr, r0, ror ip │ │ │ │ + subeq pc, r1, r8, lsr #27 │ │ │ │ + eorseq r9, sp, ip, lsl #28 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - eorseq r9, sp, r0, lsr sp │ │ │ │ + @ instruction: 0x003d9dd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 21e098 │ │ │ │ ldr r2, [pc, #96] @ 21e09c │ │ │ │ ldr r1, [pc, #96] @ 21e0a0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r4, [pc, #68] @ 21e0a4 │ │ │ │ ldr r3, [pc, #68] @ 21e0a8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r3, [r3, #212] @ 0xd4 │ │ │ │ @@ -172979,17 +172979,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq r2, fp, r8, lsr #17 │ │ │ │ - eorseq r9, sp, r4, asr ip │ │ │ │ - eorseq r9, sp, r8, ror #24 │ │ │ │ + subeq r2, fp, r8, asr #18 │ │ │ │ + @ instruction: 0x003d9cf4 │ │ │ │ + eorseq r9, sp, r8, lsl #26 │ │ │ │ subseq lr, r0, ip, lsl #16 │ │ │ │ andeq r1, r0, r8, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 21e174 │ │ │ │ @@ -173007,24 +173007,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 5882b0 │ │ │ │ + bl 588350 │ │ │ │ ldr r2, [pc, #80] @ 21e188 │ │ │ │ ldr r3, [pc, #64] @ 21e17c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -173034,19 +173034,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq r2, fp, r4, lsr #16 │ │ │ │ + subeq r2, fp, r4, asr #17 │ │ │ │ @ instruction: 0x0050e798 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r9, sp, r4, asr #23 │ │ │ │ - eorseq r9, sp, r8, lsr #23 │ │ │ │ + eorseq r9, sp, r4, ror #24 │ │ │ │ + eorseq r9, sp, r8, asr #24 │ │ │ │ subseq lr, r0, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 21e254 │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -173063,24 +173063,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 5882b0 │ │ │ │ + bl 588350 │ │ │ │ ldr r2, [pc, #80] @ 21e268 │ │ │ │ ldr r3, [pc, #64] @ 21e25c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -173090,19 +173090,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq r2, fp, r4, asr #14 │ │ │ │ + subeq r2, fp, r4, ror #15 │ │ │ │ ldrheq lr, [r0], #-104 @ 0xffffff98 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r9, sp, r4, ror #21 │ │ │ │ - eorseq r9, sp, r8, asr #21 │ │ │ │ + eorseq r9, sp, r4, lsl #23 │ │ │ │ + eorseq r9, sp, r8, ror #22 │ │ │ │ subseq lr, r0, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #188] @ 21e340 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -173119,24 +173119,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5882b0 │ │ │ │ + bl 588350 │ │ │ │ ldr r2, [pc, #92] @ 21e354 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #60] @ 21e348 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -173149,19 +173149,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq r2, fp, r4, ror #12 │ │ │ │ + subeq r2, fp, r4, lsl #14 │ │ │ │ ldrsbeq lr, [r0], #-88 @ 0xffffffa8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r9, sp, r4, lsl #20 │ │ │ │ - eorseq r9, sp, r8, ror #19 │ │ │ │ + eorseq r9, sp, r4, lsr #21 │ │ │ │ + eorseq r9, sp, r8, lsl #21 │ │ │ │ subseq lr, r0, r8, ror r5 │ │ │ │ │ │ │ │ 0021e358 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0021e35c : │ │ │ │ bx lr │ │ │ │ @@ -173182,26 +173182,26 @@ │ │ │ │ ldr r1, [pc, #64] @ 21e3c8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #13 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eorseq r9, sp, ip, lsl #19 │ │ │ │ - subeq r2, fp, r0, asr #11 │ │ │ │ - eorseq r9, sp, r8, ror #18 │ │ │ │ + eorseq r9, sp, ip, lsr #20 │ │ │ │ + subeq r2, fp, r0, ror #12 │ │ │ │ + eorseq r9, sp, r8, lsl #20 │ │ │ │ push {r4, lr} │ │ │ │ add lr, r0, #4096 @ 0x1000 │ │ │ │ add r4, lr, #1312 @ 0x520 │ │ │ │ ldrh ip, [r4] │ │ │ │ ldrh r4, [r4, #2] │ │ │ │ sub r3, r3, ip │ │ │ │ sub r2, r2, r4 │ │ │ │ @@ -173288,15 +173288,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 21e548 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq fp, pc, r4, ror pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ asr r3, r2, #31 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -173304,15 +173304,15 @@ │ │ │ │ strd r2, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r2 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r1 │ │ │ │ mov r5, r1 │ │ │ │ - bl 320574 │ │ │ │ + bl 320610 │ │ │ │ add r3, r6, #5120 @ 0x1400 │ │ │ │ ldrh r2, [r3, #24] │ │ │ │ cmp r2, #24 │ │ │ │ beq 21e5b8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -173326,21 +173326,21 @@ │ │ │ │ ldr r2, [r6, #3304] @ 0xce8 │ │ │ │ lsl r8, r5, #2 │ │ │ │ add r2, r2, r5, lsl #2 │ │ │ │ asr r5, r4, #31 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 320574 │ │ │ │ + bl 320610 │ │ │ │ ldr r2, [r6, #3308] @ 0xcec │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r2, r8, r2 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 320574 │ │ │ │ + bl 320610 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -173367,15 +173367,15 @@ │ │ │ │ lsl r3, r3, #8 │ │ │ │ orr r3, r3, r0, lsl #16 │ │ │ │ orr r3, r3, r2 │ │ │ │ cmp ip, lr │ │ │ │ str r3, [r1, #4]! │ │ │ │ bne 21e658 │ │ │ │ add r0, r4, #952 @ 0x3b8 │ │ │ │ - bl 31b590 │ │ │ │ + bl 31b62c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 21e54c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -173387,52 +173387,52 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov fp, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #700] @ 21e998 │ │ │ │ ldr r1, [pc, #700] @ 21e99c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #59 @ 0x3b │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ ldr r5, [pc, #680] @ 21e9a0 │ │ │ │ ldr r8, [pc, #680] @ 21e9a4 │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [pc, #660] @ 21e9a8 │ │ │ │ ldr r2, [pc, #660] @ 21e9ac │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r5, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r0, #3316] @ 0xcf4 │ │ │ │ add r7, r0, #952 @ 0x3b8 │ │ │ │ add r3, r3, r3, lsl #3 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 31ab94 │ │ │ │ + bl 31ac30 │ │ │ │ mov r0, r7 │ │ │ │ bl 2bbccc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 320494 │ │ │ │ + bl 320530 │ │ │ │ mov r0, r7 │ │ │ │ - bl 320ed4 │ │ │ │ + bl 320f70 │ │ │ │ add r9, r4, #784 @ 0x310 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2bbccc │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ bl 26ab18 │ │ │ │ @@ -173455,15 +173455,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 31b220 │ │ │ │ + bl 31b2bc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r6, r6, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 21d6c0 │ │ │ │ ldr r8, [r4, #3316] @ 0xcf4 │ │ │ │ ldr r2, [pc, #432] @ 21e9b4 │ │ │ │ @@ -173478,15 +173478,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 31b220 │ │ │ │ + bl 31b2bc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r5, r5, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 21d6c0 │ │ │ │ ldr r1, [r4, #3316] @ 0xcf4 │ │ │ │ ldr r2, [pc, #344] @ 21e9b8 │ │ │ │ @@ -173499,15 +173499,15 @@ │ │ │ │ add r5, r4, #1792 @ 0x700 │ │ │ │ asr r1, r1, #31 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ - bl 31b220 │ │ │ │ + bl 31b2bc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ add r5, r4, #4096 @ 0x1000 │ │ │ │ bl 21d6c0 │ │ │ │ add r3, r5, #1040 @ 0x410 │ │ │ │ ldrh r3, [r3, #8] │ │ │ │ cmp r3, #8 │ │ │ │ @@ -173552,48 +173552,48 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ bl 21d6c0 │ │ │ │ b 21e8b4 │ │ │ │ ldr r0, [pc, #76] @ 21e9cc │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ b 21e7a8 │ │ │ │ - ldrdeq r2, [fp], #-36 @ 0xffffffdc │ │ │ │ - eorseq r3, sp, r0, asr #18 │ │ │ │ - eorseq r3, sp, r4, asr r9 │ │ │ │ - eorseq r9, sp, r0, asr r6 │ │ │ │ - eorseq r9, sp, ip, asr r6 │ │ │ │ + subeq r2, fp, r4, ror r3 │ │ │ │ + eorseq r3, sp, r0, ror #19 │ │ │ │ + @ instruction: 0x003d39f4 │ │ │ │ + @ instruction: 0x003d96f0 │ │ │ │ + @ instruction: 0x003d96fc │ │ │ │ subseq lr, r0, r4, ror r1 │ │ │ │ - eorseq r9, sp, ip, asr r6 │ │ │ │ + @ instruction: 0x003d96fc │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ - eorseq r9, sp, ip, lsr #12 │ │ │ │ + eorseq r9, sp, ip, asr #13 │ │ │ │ + eorseq r9, sp, r4, ror #12 │ │ │ │ + eorseq r9, sp, r0, lsr #12 │ │ │ │ eorseq r9, sp, r4, asr #11 │ │ │ │ - eorseq r9, sp, r0, lsl #11 │ │ │ │ - eorseq r9, sp, r4, lsr #10 │ │ │ │ ldrdeq fp, [pc], #-188 @ │ │ │ │ @ instruction: 0x004fbb9c │ │ │ │ subeq fp, pc, ip, ror #22 │ │ │ │ - eorseq r9, sp, ip, ror r4 │ │ │ │ - eorseq r9, sp, r8, ror #7 │ │ │ │ + eorseq r9, sp, ip, lsl r5 │ │ │ │ + eorseq r9, sp, r8, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #952 @ 0x3b8 │ │ │ │ - bl 31b590 │ │ │ │ + bl 31b62c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 21e54c │ │ │ │ add r3, r4, #5120 @ 0x1400 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ ldrh r2, [r3, #22] │ │ │ │ @@ -173610,36 +173610,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #76] @ 21eaa4 │ │ │ │ ldr r1, [pc, #76] @ 21eaa8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 360b74 │ │ │ │ + bl 360c14 │ │ │ │ ldr r3, [pc, #56] @ 21eaac │ │ │ │ ldr r1, [pc, #56] @ 21eab0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 35edd0 │ │ │ │ - subeq r1, fp, ip, asr pc │ │ │ │ - eorseq r7, ip, r8, lsl #10 │ │ │ │ - eorseq r6, lr, r0, ror #1 │ │ │ │ + b 35ee70 │ │ │ │ + strdeq r1, [fp], #-252 @ 0xffffff04 │ │ │ │ + eorseq r7, ip, r8, lsr #11 │ │ │ │ + eorseq r6, lr, r0, lsl #3 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0x00000ebc │ │ │ │ subeq fp, pc, r0, asr #20 │ │ │ │ subseq r7, r0, r4, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -173974,15 +173974,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ strd r8, [sp] │ │ │ │ mov sl, r2 │ │ │ │ mov r6, r1 │ │ │ │ - bl 320ba4 │ │ │ │ + bl 320c40 │ │ │ │ add r3, r4, #5120 @ 0x1400 │ │ │ │ ldrh r2, [r3, #24] │ │ │ │ cmp r2, #24 │ │ │ │ mov r5, r0 │ │ │ │ beq 21f034 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -173996,25 +173996,25 @@ │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, sl, lsl #2 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 320ba4 │ │ │ │ + bl 320c40 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [r4, #3308] @ 0xcec │ │ │ │ lsl sl, sl, #2 │ │ │ │ add r2, sl, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r3 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 320ba4 │ │ │ │ + bl 320c40 │ │ │ │ orr r4, r4, r0 │ │ │ │ orr r4, r5, r4 │ │ │ │ and r5, r4, #255 @ 0xff │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -174049,22 +174049,22 @@ │ │ │ │ add r4, r5, #952 @ 0x3b8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r6, [r5, #760] @ 0x2f8 │ │ │ │ bl 175028 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ - bl 31b590 │ │ │ │ + bl 31b62c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 320ac0 │ │ │ │ + bl 320b5c │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ add fp, r3, #1040 @ 0x410 │ │ │ │ ldrh r2, [fp, #6] │ │ │ │ cmp r2, r4 │ │ │ │ str r0, [sp, #16] │ │ │ │ beq 21f258 │ │ │ │ add r3, r3, #1312 @ 0x520 │ │ │ │ @@ -174164,17 +174164,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 21f2fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #272 @ 0x110 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - strheq r1, [fp], #-96 @ 0xffffffa0 │ │ │ │ - eorseq r8, sp, r0, asr sl │ │ │ │ - eorseq r8, sp, r0, ror #21 │ │ │ │ + subeq r1, fp, r0, asr r7 │ │ │ │ + @ instruction: 0x003d8af0 │ │ │ │ + eorseq r8, sp, r0, lsl #23 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -174199,22 +174199,22 @@ │ │ │ │ ldr r8, [r5, #760] @ 0x2f8 │ │ │ │ add r4, r5, #952 @ 0x3b8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 175028 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 31b590 │ │ │ │ + bl 31b62c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ strd r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 320ac0 │ │ │ │ + bl 320b5c │ │ │ │ add lr, r5, #4096 @ 0x1000 │ │ │ │ add fp, lr, #1040 @ 0x410 │ │ │ │ ldrh r3, [fp, #6] │ │ │ │ cmp r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ beq 21f4b0 │ │ │ │ add r3, lr, #1312 @ 0x520 │ │ │ │ @@ -174299,116 +174299,116 @@ │ │ │ │ ldr r0, [pc, #28] @ 21f518 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x004b1494 │ │ │ │ - eorseq r8, sp, r4, lsr r8 │ │ │ │ - eorseq r8, sp, r4, asr #17 │ │ │ │ + subeq r1, fp, r4, lsr r5 │ │ │ │ + @ instruction: 0x003d88d4 │ │ │ │ + eorseq r8, sp, r4, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #704] @ 21f7f4 │ │ │ │ ldr r2, [pc, #704] @ 21f7f8 │ │ │ │ ldr r1, [pc, #704] @ 21f7fc │ │ │ │ sub sp, sp, #20 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [sp] │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #672] @ 21f800 │ │ │ │ ldr r1, [pc, #672] @ 21f804 │ │ │ │ add r6, r6, #16 │ │ │ │ mov r3, #59 @ 0x3b │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #652] @ 21f808 │ │ │ │ ldr sl, [pc, #652] @ 21f80c │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, pc, sl │ │ │ │ add fp, sl, #52 @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #628] @ 21f810 │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [pc, #616] @ 21f814 │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r9, r0 │ │ │ │ add r6, r0, #784 @ 0x310 │ │ │ │ mov r0, #65536 @ 0x10000 │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 31b29c │ │ │ │ + bl 31b338 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 21d6c0 │ │ │ │ ldr r2, [pc, #568] @ 21f818 │ │ │ │ mov r6, #8388608 @ 0x800000 │ │ │ │ add r8, r9, #1456 @ 0x5b0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp] │ │ │ │ add r2, sl, #208 @ 0xd0 │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 21d6c0 │ │ │ │ ldr r2, [pc, #516] @ 21f81c │ │ │ │ add r8, r9, #1616 @ 0x650 │ │ │ │ add r8, r8, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp] │ │ │ │ add r2, sl, #256 @ 0x100 │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 21d6c0 │ │ │ │ ldr r2, [pc, #464] @ 21f820 │ │ │ │ add r8, r9, #1952 @ 0x7a0 │ │ │ │ add r8, r8, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp] │ │ │ │ add r2, sl, #304 @ 0x130 │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 21d6c0 │ │ │ │ ldr r2, [pc, #412] @ 21f824 │ │ │ │ strd r6, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ add r6, r9, #2128 @ 0x850 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ add r2, sl, #352 @ 0x160 │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 21d6c0 │ │ │ │ ldr r2, [pc, #364] @ 21f828 │ │ │ │ add r8, r9, #2288 @ 0x8f0 │ │ │ │ add r8, r8, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -174416,30 +174416,30 @@ │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, fp │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 21d6c0 │ │ │ │ ldr r2, [pc, #304] @ 21f82c │ │ │ │ add r8, r9, #2464 @ 0x9a0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, #16 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp] │ │ │ │ add r2, sl, #400 @ 0x190 │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 21d6c0 │ │ │ │ ldr r1, [pc, #248] @ 21f830 │ │ │ │ add r6, r9, #2624 @ 0xa40 │ │ │ │ add r6, r6, #8 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ @@ -174447,30 +174447,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ add r2, sl, #448 @ 0x1c0 │ │ │ │ mov r3, r9 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r4 │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 21d6c0 │ │ │ │ ldr r2, [pc, #188] @ 21f834 │ │ │ │ add r8, r9, #2800 @ 0xaf0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, #16384 @ 0x4000 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r2, fp │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 21d6c0 │ │ │ │ ldr r2, [pc, #132] @ 21f838 │ │ │ │ add r6, r9, #2960 @ 0xb90 │ │ │ │ add r6, r6, #8 │ │ │ │ mov r3, r9 │ │ │ │ @@ -174478,45 +174478,45 @@ │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r2, fp │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 21d6c0 │ │ │ │ - subeq r1, fp, r0, asr r4 │ │ │ │ - @ instruction: 0x003d2ab8 │ │ │ │ - eorseq r2, sp, ip, asr #21 │ │ │ │ - eorseq r8, sp, r4, asr #15 │ │ │ │ - @ instruction: 0x003d87d4 │ │ │ │ + strdeq r1, [fp], #-64 @ 0xffffffc0 │ │ │ │ + eorseq r2, sp, r8, asr fp │ │ │ │ + eorseq r2, sp, ip, ror #22 │ │ │ │ + eorseq r8, sp, r4, ror #16 │ │ │ │ + eorseq r8, sp, r4, ror r8 │ │ │ │ ldrsheq sp, [r0], #-32 @ 0xffffffe0 │ │ │ │ subeq sl, pc, r4, lsr pc @ │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ - eorseq r8, sp, r0, asr #16 │ │ │ │ - eorseq r8, sp, r4, lsl r8 │ │ │ │ - eorseq r8, sp, r8, ror #15 │ │ │ │ - @ instruction: 0x003d87bc │ │ │ │ + eorseq r8, sp, r0, ror #17 │ │ │ │ + @ instruction: 0x003d88b4 │ │ │ │ + eorseq r8, sp, r8, lsl #17 │ │ │ │ + eorseq r8, sp, ip, asr r8 │ │ │ │ + eorseq r8, sp, r4, lsr r8 │ │ │ │ + eorseq r8, sp, r8, lsl #16 │ │ │ │ + @ instruction: 0x003d87d4 │ │ │ │ mlaseq sp, r4, r7, r8 │ │ │ │ eorseq r8, sp, r8, ror #14 │ │ │ │ - eorseq r8, sp, r4, lsr r7 │ │ │ │ - @ instruction: 0x003d86f4 │ │ │ │ - eorseq r8, sp, r8, asr #13 │ │ │ │ - eorseq r8, sp, ip, lsl #13 │ │ │ │ + eorseq r8, sp, ip, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #952 @ 0x3b8 │ │ │ │ - bl 31b590 │ │ │ │ + bl 31b62c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 21e54c │ │ │ │ add r3, r4, #5120 @ 0x1400 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ ldrh r2, [r3, #22] │ │ │ │ @@ -174541,21 +174541,21 @@ │ │ │ │ orr r3, r3, lr, lsl #16 │ │ │ │ orr r3, r3, ip │ │ │ │ cmp r0, r2 │ │ │ │ str r3, [r1, #4]! │ │ │ │ bne 21f8ac │ │ │ │ add r5, r4, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 31b590 │ │ │ │ + bl 31b62c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 21e54c │ │ │ │ mov r0, r5 │ │ │ │ - bl 31b590 │ │ │ │ + bl 31b62c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 21e54c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -174573,15 +174573,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #59 @ 0x3b │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r4, r0, #4352 @ 0x1100 │ │ │ │ add r7, r6, #4608 @ 0x1200 │ │ │ │ add r0, r4, #8 │ │ │ │ bl 176c18 │ │ │ │ @@ -174616,15 +174616,15 @@ │ │ │ │ orr r3, r3, ip, lsl #16 │ │ │ │ orr r3, r3, r0 │ │ │ │ cmp lr, r2 │ │ │ │ str r3, [r1, #4]! │ │ │ │ bne 21f9d8 │ │ │ │ add r7, r6, #952 @ 0x3b8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 31b590 │ │ │ │ + bl 31b62c │ │ │ │ mov r1, #0 │ │ │ │ mov r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 21e54c │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ @@ -174633,30 +174633,30 @@ │ │ │ │ mov r2, #7077888 @ 0x6c0000 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 320d4c │ │ │ │ + bl 320de8 │ │ │ │ ldr r3, [pc, #52] @ 21fa88 │ │ │ │ add r2, r5, #1040 @ 0x410 │ │ │ │ strh r4, [r2, #10] │ │ │ │ str r3, [r5, #1312] @ 0x520 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subeq r1, fp, r0, asr r0 │ │ │ │ - eorseq r8, sp, r0, ror #7 │ │ │ │ - @ instruction: 0x003d83f0 │ │ │ │ + strdeq r1, [fp], #-0 │ │ │ │ + eorseq r8, sp, r0, lsl #9 │ │ │ │ + mlaseq sp, r0, r4, r8 │ │ │ │ @ instruction: 0xf000f000 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #380] @ 21fc20 │ │ │ │ mov ip, #0 │ │ │ │ @@ -174755,28 +174755,28 @@ │ │ │ │ bl 21e54c │ │ │ │ ldrh r3, [r7, #6] │ │ │ │ b 21fb94 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ ldr r0, [pc, #4] @ 21fc34 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq sl, pc, r8, ror sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, #1048576 @ 0x100000 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #768 @ 0x300 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 320574 │ │ │ │ + bl 320610 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -174790,29 +174790,29 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #292] @ 21fdec │ │ │ │ ldr r1, [pc, #292] @ 21fdf0 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ ldr sl, [pc, #272] @ 21fdf4 │ │ │ │ ldr r8, [pc, #272] @ 21fdf8 │ │ │ │ add sl, pc, sl │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r9, r0, #936 @ 0x3a8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2bbccc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, sl │ │ │ │ bl 26ab18 │ │ │ │ @@ -174833,19 +174833,19 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #1272] @ 0x4f8 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 3235c8 │ │ │ │ + bl 323664 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #1 │ │ │ │ - bl 320494 │ │ │ │ + bl 320530 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ bl 21d6c0 │ │ │ │ add r1, r4, #756 @ 0x2f4 │ │ │ │ mov r0, r7 │ │ │ │ bl 21d5c0 │ │ │ │ ldr r2, [pc, #104] @ 21fe04 │ │ │ │ @@ -174861,27 +174861,27 @@ │ │ │ │ ldrh r1, [r3] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 1cc290 │ │ │ │ ldr r0, [pc, #52] @ 21fe08 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ b 21fd38 │ │ │ │ - subeq r0, fp, r8, ror sp │ │ │ │ - eorseq r2, sp, r4, asr r3 │ │ │ │ - eorseq r2, sp, r8, ror #6 │ │ │ │ - eorseq r8, sp, r8, lsr #3 │ │ │ │ - @ instruction: 0x003d81b4 │ │ │ │ - eorseq r8, sp, ip, lsr #3 │ │ │ │ + subeq r0, fp, r8, lsl lr │ │ │ │ + @ instruction: 0x003d23f4 │ │ │ │ + eorseq r2, sp, r8, lsl #8 │ │ │ │ + eorseq r8, sp, r8, asr #4 │ │ │ │ + eorseq r8, sp, r4, asr r2 │ │ │ │ + eorseq r8, sp, ip, asr #4 │ │ │ │ subseq ip, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ - eorseq r8, sp, r8, ror #2 │ │ │ │ + eorseq r8, sp, r8, lsl #4 │ │ │ │ subeq sl, pc, r8, lsl #18 │ │ │ │ - ldrsbeq r8, [sp], -r0 @ │ │ │ │ + eorseq r8, sp, r0, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ @@ -174908,15 +174908,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r3, r5, #2064 @ 0x810 │ │ │ │ ldrh r6, [r3] │ │ │ │ ldrh sl, [r3, #2] │ │ │ │ add r3, r5, #768 @ 0x300 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 320ed4 │ │ │ │ + bl 320f70 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 175214 │ │ │ │ ldr r8, [r5, #1276] @ 0x4fc │ │ │ │ cmp r8, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -174946,15 +174946,15 @@ │ │ │ │ bne 21ff88 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, r8 │ │ │ │ str r6, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 320ba4 │ │ │ │ + bl 320c40 │ │ │ │ subs r1, r0, #0 │ │ │ │ bne 21ffc8 │ │ │ │ cmp r9, #0 │ │ │ │ blt 21ff5c │ │ │ │ sub r3, fp, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r9 │ │ │ │ @@ -175016,30 +175016,30 @@ │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r5, #752] @ 0x2f0 │ │ │ │ mov r2, r9 │ │ │ │ bl 1cbaa8 │ │ │ │ b 220004 │ │ │ │ ldr r9, [sp, #28] │ │ │ │ mov r0, r9 │ │ │ │ - bl 31b590 │ │ │ │ + bl 31b62c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd r0, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 320ac0 │ │ │ │ + bl 320b5c │ │ │ │ str r0, [sp, #24] │ │ │ │ b 21febc │ │ │ │ ldrb r3, [r5, #1281] @ 0x501 │ │ │ │ ldr r0, [r5, #756] @ 0x2f4 │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r5, #1281] @ 0x501 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ b 220010 │ │ │ │ str sl, [r5, #1276] @ 0x4fc │ │ │ │ b 220004 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -175049,36 +175049,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #76] @ 220120 │ │ │ │ ldr r1, [pc, #76] @ 220124 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 360b74 │ │ │ │ + bl 360c14 │ │ │ │ ldr r3, [pc, #56] @ 220128 │ │ │ │ ldr r1, [pc, #56] @ 22012c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 35edd0 │ │ │ │ - subeq r0, fp, r0, ror r9 │ │ │ │ - eorseq r5, ip, ip, lsl #29 │ │ │ │ - eorseq r4, lr, r4, ror #20 │ │ │ │ + b 35ee70 │ │ │ │ + subeq r0, fp, r0, lsl sl │ │ │ │ + eorseq r5, ip, ip, lsr #30 │ │ │ │ + eorseq r4, lr, r4, lsl #22 │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ andeq r0, r0, r8, ror r5 │ │ │ │ strheq sl, [pc], #-84 @ │ │ │ │ subseq r6, r0, r0, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -175140,15 +175140,15 @@ │ │ │ │ ldr r0, [pc, #560] @ 220450 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r8, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2201c4 │ │ │ │ ldrb r3, [r6, #1281] @ 0x501 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 2201c4 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ ldr r2, [pc, #512] @ 220454 │ │ │ │ strb r3, [r6, #1281] @ 0x501 │ │ │ │ @@ -175160,15 +175160,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 220430 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r6, #756] @ 0x2f4 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 362ff4 │ │ │ │ + b 363094 │ │ │ │ mov r3, #0 │ │ │ │ strb r5, [r6, #2070] @ 0x816 │ │ │ │ strb r3, [r6, #2071] @ 0x817 │ │ │ │ b 2201c4 │ │ │ │ cmp r8, #1 │ │ │ │ lsleq r4, r4, #24 │ │ │ │ orreq r4, r4, r5, lsr #8 │ │ │ │ @@ -175244,51 +175244,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 220460 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 220194 │ │ │ │ mov r3, #0 │ │ │ │ b 220348 │ │ │ │ mov r3, #1 │ │ │ │ b 22036c │ │ │ │ ldr r0, [pc, #80] @ 220464 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 220194 │ │ │ │ mov r3, #0 │ │ │ │ b 22031c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq ip, r0, r4, lsr #14 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq ip, r0, ip, lsl #14 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - subeq r0, fp, r8, lsr r8 │ │ │ │ + ldrdeq r0, [fp], #-136 @ 0xffffff78 │ │ │ │ subseq ip, r0, r0, lsr #13 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ - eorseq r7, sp, ip, lsl sp │ │ │ │ + @ instruction: 0x003d7dbc │ │ │ │ subseq ip, r0, r4, lsl r6 │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r7, sp, r0, ror #21 │ │ │ │ - @ instruction: 0x003d7afc │ │ │ │ + eorseq r7, sp, r0, lsl #23 │ │ │ │ + mlaseq sp, ip, fp, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [pc, #424] @ 220628 │ │ │ │ cmp r2, #32 │ │ │ │ mov r4, r2 │ │ │ │ @@ -175367,67 +175367,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 22064c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2204ec │ │ │ │ ldr r0, [pc, #92] @ 220650 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 220540 │ │ │ │ ldr r0, [pc, #68] @ 220654 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2204ec │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq ip, r0, r0, ror #7 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrsbeq ip, [r0], #-48 @ 0xffffffd0 │ │ │ │ - subeq r0, fp, r8, asr #10 │ │ │ │ + subeq r0, fp, r8, ror #11 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq ip, r0, r8, ror r3 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r7, sp, r0, ror #19 │ │ │ │ - mlaseq sp, r4, r9, r7 │ │ │ │ - eorseq r7, sp, ip, ror #19 │ │ │ │ + eorseq r7, sp, r0, lsl #21 │ │ │ │ + eorseq r7, sp, r4, lsr sl │ │ │ │ + eorseq r7, sp, ip, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 2206e8 │ │ │ │ ldr r2, [pc, #120] @ 2206ec │ │ │ │ ldr r1, [pc, #120] @ 2206f0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1296 @ 0x510 │ │ │ │ bl 176c18 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r1, #0 │ │ │ │ @@ -175440,58 +175440,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [r4, #756] @ 0x2f4 │ │ │ │ strb r1, [r4, #2071] @ 0x817 │ │ │ │ str r3, [r4, #1276] @ 0x4fc │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 362ff4 │ │ │ │ - subeq r0, fp, r8, lsr #7 │ │ │ │ - eorseq r7, sp, ip, ror #15 │ │ │ │ - @ instruction: 0x003d77fc │ │ │ │ + b 363094 │ │ │ │ + subeq r0, fp, r8, asr #8 │ │ │ │ + eorseq r7, sp, ip, lsl #17 │ │ │ │ + mlaseq sp, ip, r8, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #224] @ 2207ec │ │ │ │ ldr r2, [pc, #224] @ 2207f0 │ │ │ │ ldr r1, [pc, #224] @ 2207f4 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #192] @ 2207f8 │ │ │ │ ldr r1, [pc, #192] @ 2207fc │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #172] @ 220800 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [pc, #156] @ 220804 │ │ │ │ mov r2, #65536 @ 0x10000 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #136] @ 220808 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r0, #936 @ 0x3a8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 31b29c │ │ │ │ + bl 31b338 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 21d6c0 │ │ │ │ ldr r2, [pc, #100] @ 22080c │ │ │ │ ldr r3, [pc, #100] @ 220810 │ │ │ │ add r7, r4, #1104 @ 0x450 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -175500,42 +175500,42 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, r2, #132 @ 0x84 │ │ │ │ mov r3, r4 │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 21d6c0 │ │ │ │ - subeq r0, fp, r8, lsl #6 │ │ │ │ - eorseq r1, sp, r0, ror #17 │ │ │ │ - @ instruction: 0x003d18f4 │ │ │ │ - eorseq r7, sp, r4, lsr r7 │ │ │ │ - eorseq r7, sp, r0, asr #14 │ │ │ │ + subeq r0, fp, r8, lsr #7 │ │ │ │ + eorseq r1, sp, r0, lsl #19 │ │ │ │ + mlaseq sp, r4, r9, r1 │ │ │ │ + @ instruction: 0x003d77d4 │ │ │ │ + eorseq r7, sp, r0, ror #15 │ │ │ │ subseq ip, r0, ip, lsl r1 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ - eorseq r7, sp, ip, lsr #17 │ │ │ │ + eorseq r7, sp, ip, asr #18 │ │ │ │ subeq r9, pc, ip, ror #29 │ │ │ │ - eorseq r7, sp, ip, lsl #17 │ │ │ │ + eorseq r7, sp, ip, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, #1048576 @ 0x100000 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #768 @ 0x300 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 320574 │ │ │ │ + bl 320610 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -175600,92 +175600,92 @@ │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2209c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r7, [r4, #920] @ 0x398 │ │ │ │ b 2208bc │ │ │ │ ldr r0, [pc, #56] @ 2209cc │ │ │ │ str r7, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r7, [r4, #920] @ 0x398 │ │ │ │ b 2208bc │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsheq fp, [r0], #-240 @ 0xffffff10 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrsbeq fp, [r0], #-240 @ 0xffffff10 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq fp, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x000033b8 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003d76d4 │ │ │ │ - @ instruction: 0x003d76fc │ │ │ │ + eorseq r7, sp, r4, ror r7 │ │ │ │ + mlaseq sp, ip, r7, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 220a0c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 366b7c │ │ │ │ + bl 366c1c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 366b7c │ │ │ │ + bl 366c1c │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 366b7c │ │ │ │ + bl 366c1c │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ pop {r4, lr} │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq r9, pc, r4, ror sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 220a88 │ │ │ │ ldr r2, [pc, #96] @ 220a8c │ │ │ │ ldr r1, [pc, #96] @ 220a90 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r1, [pc, #68] @ 220a94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 360b74 │ │ │ │ + bl 360c14 │ │ │ │ ldr r3, [pc, #56] @ 220a98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq r0, fp, r0, lsl r0 │ │ │ │ - eorseq r5, ip, r0, lsl r5 │ │ │ │ - eorseq r4, lr, r4, ror #1 │ │ │ │ + strheq r0, [fp], #-0 │ │ │ │ + @ instruction: 0x003c55b0 │ │ │ │ + eorseq r4, lr, r4, lsl #3 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ strdeq r9, [pc], #-204 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 220b00 │ │ │ │ @@ -175693,87 +175693,87 @@ │ │ │ │ ldr r1, [pc, #76] @ 220b08 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #48] @ 220b0c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq pc, sl, r4, lsl #31 │ │ │ │ - eorseq r5, ip, r4, lsl #9 │ │ │ │ - eorseq r4, lr, r0, rrx │ │ │ │ + subeq r0, fp, r4, lsr #32 │ │ │ │ + eorseq r5, ip, r4, lsr #10 │ │ │ │ + eorseq r4, lr, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 220b74 │ │ │ │ ldr r2, [pc, #76] @ 220b78 │ │ │ │ ldr r1, [pc, #76] @ 220b7c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #48] @ 220b80 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq pc, sl, r0, lsl pc @ │ │ │ │ - eorseq r5, ip, r0, lsl r4 │ │ │ │ - eorseq r3, lr, ip, ror #31 │ │ │ │ + strheq pc, [sl], #-240 @ 0xffffff10 @ │ │ │ │ + @ instruction: 0x003c54b0 │ │ │ │ + eorseq r4, lr, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 220be8 │ │ │ │ ldr r2, [pc, #76] @ 220bec │ │ │ │ ldr r1, [pc, #76] @ 220bf0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #48] @ 220bf4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x004afe9c │ │ │ │ - mlaseq ip, ip, r3, r5 │ │ │ │ - eorseq r3, lr, r8, ror pc │ │ │ │ + subeq pc, sl, ip, lsr pc @ │ │ │ │ + eorseq r5, ip, ip, lsr r4 │ │ │ │ + eorseq r4, lr, r8, lsl r0 │ │ │ │ andeq r0, r0, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 220c70 │ │ │ │ ldr r2, [pc, #96] @ 220c74 │ │ │ │ @@ -175781,15 +175781,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #12 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #924 @ 0x39c │ │ │ │ bl 176c18 │ │ │ │ mov r3, #-1610612736 @ 0xa0000000 │ │ │ │ str r3, [r4, #920] @ 0x398 │ │ │ │ @@ -175797,17 +175797,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq pc, sl, ip, lsr #28 │ │ │ │ - mlaseq sp, ip, r4, r7 │ │ │ │ - @ instruction: 0x003d74bc │ │ │ │ + subeq pc, sl, ip, asr #29 │ │ │ │ + eorseq r7, sp, ip, lsr r5 │ │ │ │ + eorseq r7, sp, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #204] @ 220d60 │ │ │ │ ldr r6, [pc, #204] @ 220d64 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -175816,63 +175816,63 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #16 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #164] @ 220d6c │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #132] @ 220d70 │ │ │ │ ldr r3, [pc, #132] @ 220d74 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ mov r3, r7 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #16 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r7, #752 @ 0x2f0 │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ ldr ip, [pc, #84] @ 220d78 │ │ │ │ ldr r1, [pc, #84] @ 220d7c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #80] @ 220d80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r4, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 36aad4 │ │ │ │ + bl 36ab74 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subeq pc, sl, ip, lsr #27 │ │ │ │ - eorseq r7, sp, r4, lsr #8 │ │ │ │ - eorseq r7, sp, r8, lsr r4 │ │ │ │ - eorseq r7, sp, ip, lsr #8 │ │ │ │ + subeq pc, sl, ip, asr #28 │ │ │ │ + eorseq r7, sp, r4, asr #9 │ │ │ │ + @ instruction: 0x003d74d8 │ │ │ │ + eorseq r7, sp, ip, asr #9 │ │ │ │ subeq r9, pc, r4, ror #20 │ │ │ │ - eorseq r7, sp, ip, lsl r4 │ │ │ │ - @ instruction: 0x003d73f4 │ │ │ │ - subeq r2, r5, r8, asr #15 │ │ │ │ + @ instruction: 0x003d74bc │ │ │ │ + mlaseq sp, r4, r4, r7 │ │ │ │ + subeq r2, r5, r8, ror #16 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #196] @ 220e60 │ │ │ │ ldr r6, [pc, #196] @ 220e64 │ │ │ │ @@ -175882,60 +175882,60 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #16 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #156] @ 220e6c │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #124] @ 220e70 │ │ │ │ ldr r3, [pc, #124] @ 220e74 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ mov r3, r7 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #16 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r7, #752 @ 0x2f0 │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ ldr r1, [pc, #76] @ 220e78 │ │ │ │ ldr r3, [pc, #76] @ 220e7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r4, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 36aad4 │ │ │ │ + bl 36ab74 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subeq pc, sl, r4, lsr #25 │ │ │ │ - eorseq r7, sp, ip, lsl r3 │ │ │ │ - eorseq r7, sp, r0, lsr r3 │ │ │ │ - eorseq r7, sp, ip, asr #6 │ │ │ │ + subeq pc, sl, r4, asr #26 │ │ │ │ + @ instruction: 0x003d73bc │ │ │ │ + @ instruction: 0x003d73d0 │ │ │ │ + eorseq r7, sp, ip, ror #7 │ │ │ │ subeq r9, pc, ip, asr r9 @ │ │ │ │ - eorseq r7, sp, ip, lsr r3 │ │ │ │ - eorseq r7, sp, r4, lsl r3 │ │ │ │ + @ instruction: 0x003d73dc │ │ │ │ + @ instruction: 0x003d73b4 │ │ │ │ andeq r2, r0, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #180] @ 220f4c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -175944,60 +175944,60 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #164] @ 220f50 │ │ │ │ ldr r1, [pc, #164] @ 220f54 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #144] @ 220f58 │ │ │ │ ldr r1, [pc, #144] @ 220f5c │ │ │ │ add ip, r4, #84 @ 0x54 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ ldr r5, [pc, #124] @ 220f60 │ │ │ │ add r4, r4, #100 @ 0x64 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, r0, #952 @ 0x3b8 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [pc, #108] @ 220f64 │ │ │ │ ldr r1, [pc, #108] @ 220f68 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ - bl 36b148 │ │ │ │ + bl 36b1e8 │ │ │ │ ldr r2, [pc, #84] @ 220f6c │ │ │ │ ldr r1, [pc, #84] @ 220f70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [pc, #60] @ 220f74 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 21da9c │ │ │ │ - subeq pc, sl, r8, lsr #23 │ │ │ │ - eorseq r7, sp, r8, lsl r2 │ │ │ │ - eorseq r7, sp, r0, ror r2 │ │ │ │ - eorseq r7, sp, r8, ror r2 │ │ │ │ - eorseq r7, sp, ip, ror #4 │ │ │ │ + subeq pc, sl, r8, asr #24 │ │ │ │ + @ instruction: 0x003d72b8 │ │ │ │ + eorseq r7, sp, r0, lsl r3 │ │ │ │ + eorseq r7, sp, r8, lsl r3 │ │ │ │ + eorseq r7, sp, ip, lsl #6 │ │ │ │ subseq fp, r0, r8, lsl #19 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - eorseq r7, sp, ip, ror #4 │ │ │ │ - eorseq r1, sp, r8, ror #1 │ │ │ │ - ldrsheq r1, [sp], -ip @ │ │ │ │ + eorseq r7, sp, ip, lsl #6 │ │ │ │ + eorseq r1, sp, r8, lsl #3 │ │ │ │ + mlaseq sp, ip, r1, r1 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #236] @ 22107c │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -176006,74 +176006,74 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #220] @ 221080 │ │ │ │ ldr r1, [pc, #220] @ 221084 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #200] @ 221088 │ │ │ │ ldr r1, [pc, #200] @ 22108c │ │ │ │ add r5, r5, #100 @ 0x64 │ │ │ │ mov r3, #19 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #168] @ 221090 │ │ │ │ add r7, r4, #752 @ 0x2f0 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #48 @ 0x30 │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 31a974 │ │ │ │ + bl 31aa10 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 21d6c0 │ │ │ │ ldr r2, [pc, #120] @ 221094 │ │ │ │ ldr r1, [pc, #120] @ 221098 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r4, #1088 @ 0x440 │ │ │ │ mov r3, #2448 @ 0x990 │ │ │ │ - bl 36aad4 │ │ │ │ + bl 36ab74 │ │ │ │ ldr ip, [pc, #92] @ 22109c │ │ │ │ ldr r1, [pc, #92] @ 2210a0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #88] @ 2210a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r4, #3536 @ 0xdd0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 36aad4 │ │ │ │ + bl 36ab74 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strheq pc, [sl], #-160 @ 0xffffff60 @ │ │ │ │ - eorseq r7, sp, r0, lsr #2 │ │ │ │ - @ instruction: 0x003d71b8 │ │ │ │ - eorseq r1, sp, r4, lsr r0 │ │ │ │ - eorseq r1, sp, r8, asr #32 │ │ │ │ + subeq pc, sl, r0, asr fp @ │ │ │ │ + eorseq r7, sp, r0, asr #3 │ │ │ │ + eorseq r7, sp, r8, asr r2 │ │ │ │ + ldrsbeq r1, [sp], -r4 @ │ │ │ │ + eorseq r1, sp, r8, ror #1 │ │ │ │ + eorseq r7, sp, r0, lsr #4 │ │ │ │ eorseq r7, sp, r0, lsl #3 │ │ │ │ - eorseq r7, sp, r0, ror #1 │ │ │ │ - ldrsbeq r7, [sp], -ip @ │ │ │ │ - eorseq r7, sp, r4, ror #1 │ │ │ │ - eorseq r7, sp, r4, ror #1 │ │ │ │ + eorseq r7, sp, ip, ror r1 │ │ │ │ + eorseq r7, sp, r4, lsl #3 │ │ │ │ + eorseq r7, sp, r4, lsl #3 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #232] @ 2211a8 │ │ │ │ ldr r6, [pc, #232] @ 2211ac │ │ │ │ @@ -176083,26 +176083,26 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ mov r7, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #192] @ 2211b4 │ │ │ │ ldr r1, [pc, #192] @ 2211b8 │ │ │ │ add ip, r4, #128 @ 0x80 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ ldr r8, [pc, #172] @ 2211bc │ │ │ │ add r8, pc, r8 │ │ │ │ add r0, r0, #952 @ 0x3b8 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [pc, #160] @ 2211c0 │ │ │ │ ldr r1, [pc, #160] @ 2211c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, r4, #16 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, r4, #100 @ 0x64 │ │ │ │ @@ -176110,46 +176110,46 @@ │ │ │ │ ldr r3, [pc, #136] @ 2211c8 │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #1400] @ 0x578 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #12 │ │ │ │ mov r0, r7 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r5, #1384] @ 0x568 │ │ │ │ ldr r1, [pc, #100] @ 2211cc │ │ │ │ ldr r2, [pc, #100] @ 2211d0 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r5, #1088] @ 0x440 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r0, [r5, #1404] @ 0x57c │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [pc, #64] @ 2211d4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 21da9c │ │ │ │ - subeq pc, sl, r0, lsl #19 │ │ │ │ - @ instruction: 0x003d6ff8 │ │ │ │ - eorseq r7, sp, r0, lsr #32 │ │ │ │ - eorseq r7, sp, r4, ror r0 │ │ │ │ - eorseq r7, sp, r8, lsl r0 │ │ │ │ + subeq pc, sl, r0, lsr #20 │ │ │ │ + mlaseq sp, r8, r0, r7 │ │ │ │ + eorseq r7, sp, r0, asr #1 │ │ │ │ + eorseq r7, sp, r4, lsl r1 │ │ │ │ + ldrheq r7, [sp], -r8 @ │ │ │ │ subseq fp, r0, r0, ror #14 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ - @ instruction: 0x003d6fbc │ │ │ │ + eorseq r7, sp, ip, asr r0 │ │ │ │ @ instruction: 0x000003bc │ │ │ │ - eorseq r0, sp, r4, lsr #29 │ │ │ │ - mlaseq sp, r0, lr, r0 │ │ │ │ + eorseq r0, sp, r4, asr #30 │ │ │ │ + eorseq r0, sp, r0, lsr pc │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #244] @ 2212e4 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -176158,37 +176158,37 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 2212e8 │ │ │ │ ldr r1, [pc, #228] @ 2212ec │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #208] @ 2212f0 │ │ │ │ ldr r1, [pc, #208] @ 2212f4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ ldr r7, [pc, #196] @ 2212f8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #172] @ 2212fc │ │ │ │ ldr r1, [pc, #172] @ 221300 │ │ │ │ add r4, r4, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r1, r5, #936 @ 0x3a8 │ │ │ │ mov r4, r0 │ │ │ │ bl 21d5c0 │ │ │ │ add r1, r5, #752 @ 0x2f0 │ │ │ │ mov r0, r4 │ │ │ │ bl 21d6c0 │ │ │ │ ldr r3, [pc, #116] @ 221304 │ │ │ │ @@ -176198,37 +176198,37 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r5, #940 @ 0x3ac │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 36ada0 │ │ │ │ + bl 36ae40 │ │ │ │ ldr r1, [pc, #80] @ 221310 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ bl 2089d0 │ │ │ │ mov r2, #2 │ │ │ │ add r1, r5, #944 @ 0x3b0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 208b80 │ │ │ │ - subeq pc, sl, r0, asr r8 @ │ │ │ │ - eorseq r4, ip, r0, asr #26 │ │ │ │ - eorseq r3, lr, r8, lsl r9 │ │ │ │ - eorseq r6, sp, r4, lsr #29 │ │ │ │ - eorseq r6, sp, r4, asr #29 │ │ │ │ + strdeq pc, [sl], #-128 @ 0xffffff80 │ │ │ │ + eorseq r4, ip, r0, ror #27 │ │ │ │ + @ instruction: 0x003e39b8 │ │ │ │ + eorseq r6, sp, r4, asr #30 │ │ │ │ + eorseq r6, sp, r4, ror #30 │ │ │ │ subseq fp, r0, ip, lsr r6 │ │ │ │ - eorseq r0, sp, ip, lsr #27 │ │ │ │ - @ instruction: 0x003d0db8 │ │ │ │ + eorseq r0, sp, ip, asr #28 │ │ │ │ + eorseq r0, sp, r8, asr lr │ │ │ │ andeq r3, r0, ip, lsr r4 │ │ │ │ - eorseq r6, sp, r4, ror #29 │ │ │ │ - eorseq r6, sp, r8, ror #29 │ │ │ │ + eorseq r6, sp, r4, lsl #31 │ │ │ │ + eorseq r6, sp, r8, lsl #31 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ │ │ │ │ 00221314 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -176261,28 +176261,28 @@ │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ strb r9, [sp, #44] @ 0x2c │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ str r8, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ strb r9, [sp, #60] @ 0x3c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, r5, #31 │ │ │ │ mov r3, fp │ │ │ │ add r0, sl, #752 @ 0x2f0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 32d1d8 │ │ │ │ + bl 32d278 │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ ldr r2, [pc, #256] @ 2214ec │ │ │ │ add r3, r3, r5 │ │ │ │ str r3, [r4, #924] @ 0x39c │ │ │ │ ldr r3, [pc, #232] @ 2214e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -176318,44 +176318,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2214fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b 22137c │ │ │ │ ldr r0, [pc, #60] @ 221500 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b 221378 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq fp, r0, r0, asr #10 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq fp, r0, r8, lsr #10 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq fp, r0, r8, ror r4 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003d6cf4 │ │ │ │ - eorseq r6, sp, r8, lsl sp │ │ │ │ + mlaseq sp, r4, sp, r6 │ │ │ │ + @ instruction: 0x003d6db8 │ │ │ │ │ │ │ │ 00221504 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr lr, [pc, #432] @ 2216cc │ │ │ │ @@ -176387,28 +176387,28 @@ │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ strb r9, [sp, #44] @ 0x2c │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ strb r9, [sp, #60] @ 0x3c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, r5, #31 │ │ │ │ mov r3, fp │ │ │ │ add r0, sl, #752 @ 0x2f0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 32d1d8 │ │ │ │ + bl 32d278 │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ ldr r2, [pc, #256] @ 2216dc │ │ │ │ add r3, r3, r5 │ │ │ │ str r3, [r4, #924] @ 0x39c │ │ │ │ ldr r3, [pc, #232] @ 2216d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -176444,44 +176444,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2216ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b 22156c │ │ │ │ ldr r0, [pc, #60] @ 2216f0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b 221568 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq fp, r0, r0, asr r3 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq fp, r0, r8, lsr r3 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq fp, r0, r8, lsl #5 │ │ │ │ muleq r0, r0, r5 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r6, sp, r4, ror fp │ │ │ │ - mlaseq sp, r8, fp, r6 │ │ │ │ + eorseq r6, sp, r4, lsl ip │ │ │ │ + eorseq r6, sp, r8, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r4, [pc, #872] @ 221a74 │ │ │ │ ldr r2, [pc, #872] @ 221a78 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -176490,79 +176490,79 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r3, r4, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #832] @ 221a80 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [pc, #824] @ 221a84 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #816] @ 221a88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 36b824 │ │ │ │ + bl 36b8c4 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ beq 221a30 │ │ │ │ ldr r9, [pc, #796] @ 221a8c │ │ │ │ ldr r1, [pc, #796] @ 221a90 │ │ │ │ add fp, r4, #140 @ 0x8c │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str fp, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r0, r5, #1088 @ 0x440 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #760] @ 221a94 │ │ │ │ ldr r3, [pc, #760] @ 221a98 │ │ │ │ ldr r7, [pc, #760] @ 221a9c │ │ │ │ ldr r6, [pc, #760] @ 221aa0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #100 @ 0x64 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r8, r0 │ │ │ │ - bl 36b148 │ │ │ │ + bl 36b1e8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r8 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [pc, #692] @ 221aa4 │ │ │ │ ldr ip, [sl, r3] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov r1, ip │ │ │ │ bl 21da9c │ │ │ │ ldr r1, [pc, #676] @ 221aa8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 36b40c │ │ │ │ + bl 36b4ac │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r9 │ │ │ │ str fp, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov sl, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, #0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ bl 208bdc │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -176583,57 +176583,57 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 208e14 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, #0 │ │ │ │ bl 21d744 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 321a64 │ │ │ │ + bl 321b00 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r9 │ │ │ │ str fp, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r0, r5, #3536 @ 0xdd0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r5, r5, #920 @ 0x398 │ │ │ │ mov r8, r0 │ │ │ │ - bl 36b148 │ │ │ │ + bl 36b1e8 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ bl 21da9c │ │ │ │ ldr r1, [pc, #396] @ 221aac │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 36b40c │ │ │ │ + bl 36b4ac │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r9 │ │ │ │ str fp, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, #0 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 208bdc │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ @@ -176646,41 +176646,41 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 208e14 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ str r4, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 21d744 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 321a64 │ │ │ │ + bl 321b00 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 21d744 │ │ │ │ ldr r2, [pc, #204] @ 221ab0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r6, [sp, #8] │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 31b220 │ │ │ │ + bl 31b2bc │ │ │ │ mov r2, #32 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, sl │ │ │ │ str r5, [sp] │ │ │ │ - bl 321a64 │ │ │ │ + bl 321b00 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -176689,41 +176689,41 @@ │ │ │ │ ldr r1, [pc, #124] @ 221ab8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #120] @ 221abc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r4, #148 @ 0x94 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - subeq pc, sl, r4, lsr r3 @ │ │ │ │ - eorseq r6, sp, r4, lsr #19 │ │ │ │ - eorseq r6, sp, r0, asr #20 │ │ │ │ - eorseq r6, sp, r8, asr #20 │ │ │ │ + ldrdeq pc, [sl], #-52 @ 0xffffffcc │ │ │ │ + eorseq r6, sp, r4, asr #20 │ │ │ │ + eorseq r6, sp, r0, ror #21 │ │ │ │ + eorseq r6, sp, r8, ror #21 │ │ │ │ subseq fp, r0, r4, lsr #2 │ │ │ │ - subeq sl, r0, r0, ror r6 │ │ │ │ - @ instruction: 0x003c47d0 │ │ │ │ - eorseq r3, lr, ip, lsr #7 │ │ │ │ - @ instruction: 0x003d69f0 │ │ │ │ + subeq sl, r0, r0, lsl r7 │ │ │ │ + eorseq r4, ip, r0, ror r8 │ │ │ │ + eorseq r3, lr, ip, asr #8 │ │ │ │ + mlaseq sp, r0, sl, r6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - eorseq r0, sp, r8, asr r8 │ │ │ │ - eorseq r0, sp, ip, ror #16 │ │ │ │ + @ instruction: 0x003d08f8 │ │ │ │ + eorseq r0, sp, ip, lsl #18 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ - strdeq r1, [r5], #-192 @ 0xffffff40 │ │ │ │ - eorseq r6, sp, r0, lsr #16 │ │ │ │ - @ instruction: 0x003d68d8 │ │ │ │ - eorseq r6, sp, r0, ror #16 │ │ │ │ - eorseq r6, sp, r0, asr #16 │ │ │ │ + @ instruction: 0x00451d90 │ │ │ │ + eorseq r6, sp, r0, asr #17 │ │ │ │ + eorseq r6, sp, r8, ror r9 │ │ │ │ + eorseq r6, sp, r0, lsl #18 │ │ │ │ + eorseq r6, sp, r0, ror #17 │ │ │ │ andeq r0, r0, sl, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #568] @ 221d10 │ │ │ │ ldr r3, [r0, #920] @ 0x398 │ │ │ │ @@ -176796,15 +176796,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r4, #936] @ 0x3a8 │ │ │ │ moveq r1, #1 │ │ │ │ bne 221bb0 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 362ff4 │ │ │ │ + b 363094 │ │ │ │ ldr r3, [pc, #292] @ 221d2c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 221bc8 │ │ │ │ ldr r3, [pc, #276] @ 221d30 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -176819,21 +176819,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 221d38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 221bc8 │ │ │ │ ldr r3, [pc, #188] @ 221d3c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 221b84 │ │ │ │ ldr r3, [pc, #156] @ 221d30 │ │ │ │ @@ -176849,45 +176849,45 @@ │ │ │ │ mov r1, r2 │ │ │ │ mov r0, sp │ │ │ │ str r2, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 221d40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 221b84 │ │ │ │ ldr r0, [pc, #76] @ 221d44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 221bc8 │ │ │ │ ldr r0, [pc, #64] @ 221d48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 221b84 │ │ │ │ subseq sl, r0, ip, lsl #27 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq sl, r0, r8, ror sp │ │ │ │ subseq sl, r0, ip, asr #26 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq sl, r0, r0, ror #25 │ │ │ │ @ instruction: 0x0050ac9c │ │ │ │ andeq r2, r0, r4, lsr #11 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r6, sp, ip, asr r6 │ │ │ │ + @ instruction: 0x003d66fc │ │ │ │ andeq r1, r0, ip, asr #6 │ │ │ │ - eorseq r6, sp, r0, asr #12 │ │ │ │ - eorseq r6, sp, r8, lsl #12 │ │ │ │ - eorseq r6, sp, r4, asr r6 │ │ │ │ + eorseq r6, sp, r0, ror #13 │ │ │ │ + eorseq r6, sp, r8, lsr #13 │ │ │ │ + @ instruction: 0x003d66f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1212] @ 222220 │ │ │ │ ldr r1, [pc, #1212] @ 222224 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -176969,36 +176969,36 @@ │ │ │ │ ands r1, r2, #512 @ 0x200 │ │ │ │ bne 221e54 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 222168 │ │ │ │ ldr r0, [r5, #948] @ 0x3b4 │ │ │ │ mov r1, #1 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ ldr r2, [r5, #920] @ 0x398 │ │ │ │ b 221e54 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 222060 │ │ │ │ ldr r0, [r5, #936] @ 0x3a8 │ │ │ │ mov r1, #1 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ orrs r7, r7, #0 │ │ │ │ bne 221ef0 │ │ │ │ tst r6, #64 @ 0x40 │ │ │ │ ldr r2, [r5, #920] @ 0x398 │ │ │ │ beq 221e80 │ │ │ │ bic r6, r6, #64 @ 0x40 │ │ │ │ b 221e80 │ │ │ │ ldr r0, [r5, #944] @ 0x3b0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ ldr r0, [r5, #944] @ 0x3b0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ ldr r2, [r5, #920] @ 0x398 │ │ │ │ b 221e80 │ │ │ │ ldr r1, [pc, #804] @ 22223c │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 221dac │ │ │ │ @@ -177020,40 +177020,40 @@ │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r3 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 222248 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 221dac │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2220f0 │ │ │ │ ldr r0, [r5, #948] @ 0x3b4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ ldr r2, [r5, #920] @ 0x398 │ │ │ │ b 221e54 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 221fe8 │ │ │ │ ldr r0, [r5, #936] @ 0x3a8 │ │ │ │ mov r1, #0 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ b 221e2c │ │ │ │ ldr r3, [pc, #604] @ 22224c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 221fd8 │ │ │ │ ldr r3, [pc, #572] @ 222240 │ │ │ │ @@ -177069,21 +177069,21 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #504] @ 222250 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 221fd8 │ │ │ │ ldr r3, [pc, #492] @ 222254 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 221ec8 │ │ │ │ ldr r3, [pc, #452] @ 222240 │ │ │ │ @@ -177099,27 +177099,27 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #392] @ 222258 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 221ec8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [pc, #376] @ 22225c │ │ │ │ stm sp, {r1, r6} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 221dac │ │ │ │ ldr r3, [pc, #360] @ 222260 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 221fb8 │ │ │ │ ldr r3, [pc, #308] @ 222240 │ │ │ │ @@ -177135,21 +177135,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 222264 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 221fb8 │ │ │ │ ldr r3, [pc, #248] @ 222268 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 221ea8 │ │ │ │ ldr r3, [pc, #188] @ 222240 │ │ │ │ @@ -177164,63 +177164,63 @@ │ │ │ │ beq 22220c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 22226c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 221ea8 │ │ │ │ ldr r0, [pc, #140] @ 222270 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 221fb8 │ │ │ │ ldr r0, [pc, #128] @ 222274 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 221ec8 │ │ │ │ ldr r0, [pc, #116] @ 222278 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 221fd8 │ │ │ │ ldr r0, [pc, #104] @ 22227c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 221ea8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq sl, r0, r8, lsl #22 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq sl, r0, r8, ror #21 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq sl, r0, r0, lsr #21 │ │ │ │ andge r0, r0, r0, asr #32 │ │ │ │ cdp2 0, 0, cr0, cr0, cr7, {0} │ │ │ │ andeq r1, r0, r8, lsr #10 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r6, sp, r0, ror #7 │ │ │ │ + eorseq r6, sp, r0, lsl #9 │ │ │ │ andeq r1, r0, ip, asr #6 │ │ │ │ - @ instruction: 0x003d62d0 │ │ │ │ + eorseq r6, sp, r0, ror r3 │ │ │ │ andeq r2, r0, r4, lsr #11 │ │ │ │ - @ instruction: 0x003d61fc │ │ │ │ - eorseq r6, sp, r8, ror #5 │ │ │ │ + mlaseq sp, ip, r2, r6 │ │ │ │ + eorseq r6, sp, r8, lsl #7 │ │ │ │ andeq r3, r0, r8, ror #2 │ │ │ │ - eorseq r6, sp, r4, lsl r3 │ │ │ │ + @ instruction: 0x003d63b4 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - eorseq r6, sp, ip, lsr r2 │ │ │ │ - eorseq r6, sp, r8, asr #5 │ │ │ │ - eorseq r6, sp, ip, lsl #2 │ │ │ │ - eorseq r6, sp, r8, asr r1 │ │ │ │ - eorseq r6, sp, r4, lsr r2 │ │ │ │ + @ instruction: 0x003d62dc │ │ │ │ + eorseq r6, sp, r8, ror #6 │ │ │ │ + eorseq r6, sp, ip, lsr #3 │ │ │ │ + @ instruction: 0x003d61f8 │ │ │ │ + @ instruction: 0x003d62d4 │ │ │ │ │ │ │ │ 00222280 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #588] @ 2224e4 │ │ │ │ @@ -177254,29 +177254,29 @@ │ │ │ │ str fp, [sp, #32] │ │ │ │ strb r5, [sp, #36] @ 0x24 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ strb r5, [sp, #52] @ 0x34 │ │ │ │ asr r5, r1, #31 │ │ │ │ str fp, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ ldm r9, {r0, r1} │ │ │ │ mov r2, r7 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, sl, #752 @ 0x2f0 │ │ │ │ - bl 32d1d8 │ │ │ │ + bl 32d278 │ │ │ │ ldr r2, [pc, #404] @ 2224f4 │ │ │ │ ldr r3, [pc, #388] @ 2224e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -177298,29 +177298,29 @@ │ │ │ │ str r9, [sp, #32] │ │ │ │ strb r2, [sp, #36] @ 0x24 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add fp, sp, #48 @ 0x30 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ bic r2, r7, #1 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, r5, #31 │ │ │ │ mov r3, r8 │ │ │ │ add r0, sl, #752 @ 0x2f0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 32d1d8 │ │ │ │ + bl 32d278 │ │ │ │ cmp r5, #0 │ │ │ │ ble 222358 │ │ │ │ sub r5, r5, #2 │ │ │ │ sub r3, r4, #2 │ │ │ │ add r0, r4, r5 │ │ │ │ ldrh r1, [r3, #2]! │ │ │ │ lsr r2, r1, #8 │ │ │ │ @@ -177349,43 +177349,43 @@ │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 222504 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2222e8 │ │ │ │ ldr r0, [pc, #60] @ 222508 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2222e4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsbeq sl, [r0], #-84 @ 0xffffffac │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrheq sl, [r0], #-84 @ 0xffffffac │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq sl, r0, ip, lsl #10 │ │ │ │ andeq r3, r0, r8, ror r4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r6, sp, ip, lsl r0 │ │ │ │ - eorseq r6, sp, r0, asr #32 │ │ │ │ + ldrheq r6, [sp], -ip @ │ │ │ │ + eorseq r6, sp, r0, ror #1 │ │ │ │ │ │ │ │ 0022250c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ mov sl, r2 │ │ │ │ @@ -177465,15 +177465,15 @@ │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ @@ -177481,15 +177481,15 @@ │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 32d1d8 │ │ │ │ + bl 32d278 │ │ │ │ adds r4, r4, fp │ │ │ │ adc r9, sl, r9 │ │ │ │ cmp r6, #0 │ │ │ │ add r5, r5, r7 │ │ │ │ mov fp, r4 │ │ │ │ bne 2225d4 │ │ │ │ ldr r2, [pc, #352] @ 222824 │ │ │ │ @@ -177515,29 +177515,29 @@ │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #60] @ 0x3c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r8, sp, #72 @ 0x48 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ str r6, [sp, #16] │ │ │ │ asr r6, r6, #31 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ strb r9, [sp, #76] @ 0x4c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #80 @ 0x50 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r4, #752 @ 0x2f0 │ │ │ │ - bl 32d1d8 │ │ │ │ + bl 32d278 │ │ │ │ b 2226bc │ │ │ │ ldr r3, [pc, #184] @ 222828 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 222590 │ │ │ │ ldr r3, [pc, #168] @ 22282c │ │ │ │ @@ -177555,43 +177555,43 @@ │ │ │ │ mov r1, r3 │ │ │ │ mov r0, lr │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 222834 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 222590 │ │ │ │ ldr r0, [pc, #60] @ 222838 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 222590 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq sl, r0, r0, asr #6 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrsheq sl, [r0], #-40 @ 0xffffffd8 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq sl, r0, r8, lsr #3 │ │ │ │ andeq r1, r0, r8, lsl #27 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r5, sp, r8, asr sp │ │ │ │ - eorseq r5, sp, r4, lsl #27 │ │ │ │ + @ instruction: 0x003d5df8 │ │ │ │ + eorseq r5, sp, r4, lsr #28 │ │ │ │ mov r1, #1 │ │ │ │ ldr r2, [r0, #284] @ 0x11c │ │ │ │ strb r1, [r0, #277] @ 0x115 │ │ │ │ bx r2 │ │ │ │ ldr r3, [r0, #264] @ 0x108 │ │ │ │ cmp r3, #15 │ │ │ │ mov r2, #0 │ │ │ │ @@ -177786,19 +177786,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 222b70 │ │ │ │ ldr r0, [pc, #32] @ 222b74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq lr, sl, r4, lsr #2 │ │ │ │ - subeq lr, sl, r4, lsl r0 │ │ │ │ - subeq sp, sl, r8, lsr #31 │ │ │ │ - eorseq r5, sp, r4, ror sl │ │ │ │ - eorseq r5, sp, r0, lsl #21 │ │ │ │ + subeq lr, sl, r4, asr #3 │ │ │ │ + strheq lr, [sl], #-4 │ │ │ │ + subeq lr, sl, r8, asr #32 │ │ │ │ + eorseq r5, sp, r4, lsl fp │ │ │ │ + eorseq r5, sp, r0, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #376] @ 222d0c │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -177879,37 +177879,37 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sp │ │ │ │ str r6, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 222d2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 222c2c │ │ │ │ ldr r0, [pc, #48] @ 222d30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 222c2c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r9, r0, ip, asr #25 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x00509c90 │ │ │ │ subseq r9, r0, r8, lsr ip │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r2, r0, r8, asr #3 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r5, sp, r4, lsl #18 │ │ │ │ - eorseq r5, sp, r0, lsr #18 │ │ │ │ + eorseq r5, sp, r4, lsr #19 │ │ │ │ + eorseq r5, sp, r0, asr #19 │ │ │ │ │ │ │ │ 00222d34 : │ │ │ │ ldr r3, [r0, #264] @ 0x108 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r0, [r0, #277] @ 0x115 │ │ │ │ movne r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -177925,51 +177925,51 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 222dac │ │ │ │ ldr r6, [r0, #280] @ 0x118 │ │ │ │ cmp r6, #0 │ │ │ │ beq 222d90 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c15c0 │ │ │ │ + bl 5c1660 │ │ │ │ mov r0, r6 │ │ │ │ bl 1753dc │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r3, [pc, #96] @ 222e1c │ │ │ │ ldrb r2, [r4, #276] @ 0x114 │ │ │ │ ldr r7, [r4, #280] @ 0x118 │ │ │ │ cmp r7, #0 │ │ │ │ mov r6, r1 │ │ │ │ smlal r0, r6, r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ beq 222dec │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 5c1688 │ │ │ │ + b 5c1728 │ │ │ │ mov r0, #32 │ │ │ │ bl 175100 │ │ │ │ ldr r3, [pc, #36] @ 222e20 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5c14e4 │ │ │ │ + bl 5c1584 │ │ │ │ str r7, [r4, #280] @ 0x118 │ │ │ │ b 222dd4 │ │ │ │ eorseq r0, sp, r0, lsl #18 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -178345,21 +178345,21 @@ │ │ │ │ beq 2234cc │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 223530 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 223270 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ tst r7, #128 @ 0x80 │ │ │ │ sub r1, r0, #1 │ │ │ │ beq 223474 │ │ │ │ cmp r1, #0 │ │ │ │ blt 22330c │ │ │ │ @@ -178400,15 +178400,15 @@ │ │ │ │ addls r1, r0, #1 │ │ │ │ addls r0, r4, r0 │ │ │ │ strls r1, [r4, #84] @ 0x54 │ │ │ │ strbls r2, [r0, #67] @ 0x43 │ │ │ │ b 22330c │ │ │ │ ldr r0, [pc, #96] @ 223534 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 223270 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ bl 176fb4 │ │ │ │ ldr r3, [pc, #76] @ 223538 │ │ │ │ ldr r1, [pc, #76] @ 22353c │ │ │ │ ldr r0, [pc, #76] @ 223540 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -178416,26 +178416,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r9, r0, r8, ror #12 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r9, r0, ip, asr #12 │ │ │ │ - subeq sp, sl, r0, ror r8 │ │ │ │ - subeq sp, sl, ip, lsr #16 │ │ │ │ + subeq sp, sl, r0, lsl r9 │ │ │ │ + subeq sp, sl, ip, asr #17 │ │ │ │ subseq r9, r0, r8, lsr #10 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r5, sp, r0, lsr r2 │ │ │ │ - mlaseq sp, ip, r1, r5 │ │ │ │ - subeq sp, sl, r8, lsl #12 │ │ │ │ - ldrsbeq r5, [sp], -r0 @ │ │ │ │ - mlaseq sp, r4, r1, r5 │ │ │ │ + @ instruction: 0x003d52d0 │ │ │ │ + eorseq r5, sp, ip, lsr r2 │ │ │ │ + subeq sp, sl, r8, lsr #13 │ │ │ │ + eorseq r5, sp, r0, ror r1 │ │ │ │ + eorseq r5, sp, r4, lsr r2 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ │ │ │ │ 00223548 : │ │ │ │ cmp r2, #0 │ │ │ │ bgt 223568 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -178497,15 +178497,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c15c0 │ │ │ │ + bl 5c1660 │ │ │ │ mov r0, r6 │ │ │ │ bl 1753dc │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -178531,15 +178531,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c15c0 │ │ │ │ + bl 5c1660 │ │ │ │ mov r0, r5 │ │ │ │ bl 1753dc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -178592,22 +178592,22 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ subeq r7, pc, r8, asr r1 @ │ │ │ │ subeq r7, pc, ip, lsr #2 │ │ │ │ subeq r7, pc, r4, lsl r1 @ │ │ │ │ ldr r0, [pc, #4] @ 2237b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq r7, pc, r8, lsr #3 │ │ │ │ │ │ │ │ 002237bc : │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2237cc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq r7, pc, r8, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #324] @ 22392c │ │ │ │ mov r4, r3 │ │ │ │ @@ -178667,45 +178667,45 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 22394c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 223838 │ │ │ │ ldr r0, [pc, #60] @ 223950 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 223838 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r9, r0, r8, ror r0 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r9, r0, r8, asr r0 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r9, r0, ip, lsr #32 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r4, sp, r4, ror lr │ │ │ │ - eorseq r4, sp, r0, lsr #29 │ │ │ │ + eorseq r4, sp, r4, lsl pc │ │ │ │ + eorseq r4, sp, r0, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #380] @ 223ae8 │ │ │ │ ldr ip, [pc, #380] @ 223aec │ │ │ │ add lr, pc, lr │ │ │ │ @@ -178780,44 +178780,44 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 223b0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2239d8 │ │ │ │ ldr r0, [pc, #60] @ 223b10 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2239d8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r8, r0, r0, lsl #30 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r8, r0, r0, ror #29 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r8, r0, ip, lsl #29 │ │ │ │ @ instruction: 0xf05dff80 │ │ │ │ andeq r1, r0, r0, rrx │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r4, sp, r0, lsr sp │ │ │ │ - eorseq r4, sp, r4, ror #26 │ │ │ │ + @ instruction: 0x003d4dd0 │ │ │ │ + eorseq r4, sp, r4, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [pc, #820] @ 223e64 │ │ │ │ ldr r2, [pc, #820] @ 223e68 │ │ │ │ @@ -178908,29 +178908,29 @@ │ │ │ │ ldr r0, [r5, #2124] @ 0x84c │ │ │ │ and r0, r0, r1 │ │ │ │ ands r1, r1, r6 │ │ │ │ bne 223c68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 223c70 │ │ │ │ ldr r0, [r9] │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ subs r4, r4, #1 │ │ │ │ sub r9, r9, #4 │ │ │ │ bne 223c7c │ │ │ │ mov r3, r8 │ │ │ │ ldr ip, [sp, #12] │ │ │ │ mov r8, sl │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov sl, r5 │ │ │ │ mov r5, r6 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ b 223be8 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r1, #1 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ b 223c70 │ │ │ │ ldr r1, [sl, #2116] @ 0x844 │ │ │ │ cmp r6, r0 │ │ │ │ bic r1, r1, #80896 @ 0x13c00 │ │ │ │ bic r1, r1, #1020 @ 0x3fc │ │ │ │ bic r1, r1, #3 │ │ │ │ movne r4, #0 │ │ │ │ @@ -179005,45 +179005,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 223e94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 223b78 │ │ │ │ ldr r0, [pc, #72] @ 223e98 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 223b78 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r8, r0, ip, lsr sp │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r8, r0, ip, lsl sp │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - ldrdeq sp, [sl], #-4 │ │ │ │ + subeq sp, sl, r4, ror r1 │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ subseq r8, r0, r4, lsr #22 │ │ │ │ - subeq ip, sl, ip, asr #29 │ │ │ │ + subeq ip, sl, ip, ror #30 │ │ │ │ @ instruction: 0xfffec000 │ │ │ │ andeq r2, r0, r8, asr #12 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r4, sp, r4, lsr sl │ │ │ │ - eorseq r4, sp, r4, ror #20 │ │ │ │ + @ instruction: 0x003d4ad4 │ │ │ │ + eorseq r4, sp, r4, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ bl 223b14 │ │ │ │ mov r0, #0 │ │ │ │ @@ -179125,24 +179125,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #528] @ 224234 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 223f34 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [pc, #512] @ 224238 │ │ │ │ ldr r3, [r4, #172] @ 0xac │ │ │ │ and r5, r5, sl │ │ │ │ bic r3, r3, r5 │ │ │ │ str r3, [r4, #172] @ 0xac │ │ │ │ @@ -179171,24 +179171,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 224240 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 223f34 │ │ │ │ ldr r1, [pc, #344] @ 224244 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 223f24 │ │ │ │ ldr r1, [pc, #300] @ 22422c │ │ │ │ @@ -179207,31 +179207,31 @@ │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 224248 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 223f24 │ │ │ │ ldr r0, [pc, #204] @ 22424c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 223f24 │ │ │ │ ldr r2, [pc, #184] @ 224250 │ │ │ │ ldr r3, [pc, #124] @ 224218 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -179241,15 +179241,15 @@ │ │ │ │ ldr r0, [pc, #152] @ 224254 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ ldr r2, [pc, #124] @ 224258 │ │ │ │ ldr r3, [pc, #56] @ 224218 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -179266,25 +179266,25 @@ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r8, r0, ip, ror #18 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r8, r0, r0, lsr r9 │ │ │ │ andeq r2, r0, r8, ror #3 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003d49f0 │ │ │ │ + mlaseq sp, r0, sl, r4 │ │ │ │ @ instruction: 0xfffe8000 │ │ │ │ andeq r1, r0, r4, ror #13 │ │ │ │ - mlaseq sp, r4, r8, r4 │ │ │ │ + eorseq r4, sp, r4, lsr r9 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ - eorseq r4, sp, ip, ror r7 │ │ │ │ - @ instruction: 0x003d47b0 │ │ │ │ + eorseq r4, sp, ip, lsl r8 │ │ │ │ + eorseq r4, sp, r0, asr r8 │ │ │ │ ldrsbeq r8, [r0], #-100 @ 0xffffff9c │ │ │ │ - eorseq r4, sp, r8, lsl #16 │ │ │ │ + eorseq r4, sp, r8, lsr #17 │ │ │ │ @ instruction: 0x00508690 │ │ │ │ - eorseq r4, sp, r4, ror #16 │ │ │ │ + eorseq r4, sp, r4, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #1024] @ 224678 │ │ │ │ ldr r1, [pc, #1024] @ 22467c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -179389,23 +179389,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #608] @ 2246a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 224354 │ │ │ │ ldr r1, [pc, #596] @ 2246a4 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2242bc │ │ │ │ ldr r1, [pc, #564] @ 224698 │ │ │ │ @@ -179423,23 +179423,23 @@ │ │ │ │ mov r9, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ stmib sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 2246a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2242bc │ │ │ │ ldr r3, [pc, #468] @ 2246ac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 224354 │ │ │ │ ldr r3, [pc, #428] @ 224698 │ │ │ │ @@ -179456,22 +179456,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #360] @ 2246b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 224354 │ │ │ │ ldr r3, [pc, #348] @ 2246b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2242f8 │ │ │ │ ldr r3, [pc, #300] @ 224698 │ │ │ │ @@ -179487,27 +179487,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 2246b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2242f8 │ │ │ │ ldr r0, [pc, #232] @ 2246bc │ │ │ │ str sl, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2242bc │ │ │ │ ldr r2, [pc, #216] @ 2246c0 │ │ │ │ ldr r3, [pc, #144] @ 22467c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -179516,60 +179516,60 @@ │ │ │ │ bne 224674 │ │ │ │ ldr r0, [pc, #184] @ 2246c4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ ldr r2, [pc, #160] @ 2246c8 │ │ │ │ ldr r3, [pc, #80] @ 22467c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 224674 │ │ │ │ ldr r0, [pc, #128] @ 2246cc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ ldr r0, [pc, #108] @ 2246d0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2242f8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsheq r8, [r0], #-84 @ 0xffffffac │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrsbeq r8, [r0], #-84 @ 0xffffffac │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ @ instruction: 0xf05dff80 │ │ │ │ subseq r8, r0, ip, ror #10 │ │ │ │ subseq r8, r0, r0, lsl r5 │ │ │ │ andeq r1, r0, r8, asr r1 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r4, sp, r0, lsr #15 │ │ │ │ + eorseq r4, sp, r0, asr #16 │ │ │ │ andeq r1, r0, r8, ror #16 │ │ │ │ - eorseq r4, sp, r8, ror #11 │ │ │ │ + eorseq r4, sp, r8, lsl #13 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - eorseq r4, sp, r4, asr #14 │ │ │ │ + eorseq r4, sp, r4, ror #15 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - eorseq r4, sp, r0, ror r5 │ │ │ │ - eorseq r4, sp, r0, lsr #10 │ │ │ │ + eorseq r4, sp, r0, lsl r6 │ │ │ │ + eorseq r4, sp, r0, asr #11 │ │ │ │ subseq r8, r0, r4, lsl #5 │ │ │ │ - eorseq r4, sp, ip, lsr #12 │ │ │ │ + eorseq r4, sp, ip, asr #13 │ │ │ │ subseq r8, r0, r4, asr #4 │ │ │ │ - eorseq r4, sp, r4, lsl #13 │ │ │ │ - eorseq r4, sp, r8, lsr #10 │ │ │ │ + eorseq r4, sp, r4, lsr #14 │ │ │ │ + eorseq r4, sp, r8, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #160] @ 22478c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -179577,30 +179577,30 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #144] @ 224790 │ │ │ │ ldr r1, [pc, #144] @ 224794 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r2, [pc, #124] @ 224798 │ │ │ │ ldr r1, [pc, #124] @ 22479c │ │ │ │ add r4, r4, #144 @ 0x90 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #9 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r1, [pc, #92] @ 2247a0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 360b74 │ │ │ │ + bl 360c14 │ │ │ │ ldr r3, [pc, #76] @ 2247a4 │ │ │ │ ldr r2, [pc, #76] @ 2247a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ @@ -179608,19 +179608,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subeq ip, sl, r8, ror #10 │ │ │ │ - eorseq r1, ip, r4, asr #16 │ │ │ │ - eorseq r0, lr, ip, lsl r4 │ │ │ │ - ldrheq r0, [sp], -r4 @ │ │ │ │ - eorseq r0, sp, r4, lsl #1 │ │ │ │ + subeq ip, sl, r8, lsl #12 │ │ │ │ + eorseq r1, ip, r4, ror #17 │ │ │ │ + @ instruction: 0x003e04bc │ │ │ │ + eorseq r0, sp, r4, asr r1 │ │ │ │ + eorseq r0, sp, r4, lsr #2 │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ subeq r6, pc, r4, lsr r2 @ │ │ │ │ andeq r0, r0, r0, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -179638,41 +179638,41 @@ │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #476] @ 2249d4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #456] @ 2249d8 │ │ │ │ ldr r1, [pc, #456] @ 2249dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ add sl, sp, #28 │ │ │ │ ldr fp, [pc, #440] @ 2249e0 │ │ │ │ mov r8, #0 │ │ │ │ add fp, pc, fp │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #412] @ 2249e4 │ │ │ │ ldr r1, [pc, #412] @ 2249e8 │ │ │ │ add r4, r4, #200 @ 0xc8 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ ldr r4, [pc, #392] @ 2249ec │ │ │ │ add r4, pc, r4 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ mov r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 176c18 │ │ │ │ ldr r1, [pc, #356] @ 2249f0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -179687,15 +179687,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r4, #20 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 21d6c0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r7, r9, #1936 @ 0x790 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r7, r7, #8 │ │ │ │ @@ -179720,15 +179720,15 @@ │ │ │ │ mov r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r9 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 21d6c0 │ │ │ │ str r8, [r7, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r8, #16 │ │ │ │ @@ -179750,27 +179750,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x004ac490 │ │ │ │ + subeq ip, sl, r0, lsr r5 │ │ │ │ @ instruction: 0x00508094 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r1, ip, r0, asr r7 │ │ │ │ - eorseq r0, lr, r8, lsr #6 │ │ │ │ - @ instruction: 0x003d44f8 │ │ │ │ - eorseq r4, sp, ip, lsl #10 │ │ │ │ - eorseq r4, sp, r4, lsr #10 │ │ │ │ - @ instruction: 0x003cd7b0 │ │ │ │ - eorseq sp, ip, r4, asr #15 │ │ │ │ + @ instruction: 0x003c17f0 │ │ │ │ + eorseq r0, lr, r8, asr #7 │ │ │ │ + mlaseq sp, r8, r5, r4 │ │ │ │ + eorseq r4, sp, ip, lsr #11 │ │ │ │ + eorseq r4, sp, r4, asr #11 │ │ │ │ + eorseq sp, ip, r0, asr r8 │ │ │ │ + eorseq sp, ip, r4, ror #16 │ │ │ │ subeq r6, pc, ip, lsr #2 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - eorseq r4, sp, r8, lsl #9 │ │ │ │ + eorseq r4, sp, r8, lsr #10 │ │ │ │ subseq r7, r0, r8, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #756] @ 224d08 │ │ │ │ mov r4, r1 │ │ │ │ @@ -179893,22 +179893,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 224d34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 224abc │ │ │ │ ldr r3, [pc, #268] @ 224d38 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 224a68 │ │ │ │ ldr r3, [pc, #236] @ 224d2c │ │ │ │ @@ -179926,24 +179926,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r6, [sp, #12] │ │ │ │ stmib sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 224d3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 224a68 │ │ │ │ mov r3, r5 │ │ │ │ add r1, r5, #2944 @ 0xb80 │ │ │ │ ldr r2, [r3, #2116] @ 0x844 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ bic r2, r2, #32768 @ 0x8000 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -179952,52 +179952,52 @@ │ │ │ │ b 224b4c │ │ │ │ ldr r0, [pc, #100] @ 224d40 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 224a68 │ │ │ │ ldr r0, [pc, #72] @ 224d44 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 224abc │ │ │ │ subseq r7, r0, r4, asr lr │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r7, r0, r4, lsr lr │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - strdeq ip, [sl], #-24 @ 0xffffffe8 │ │ │ │ + @ instruction: 0x004ac298 │ │ │ │ ldrsheq r7, [r0], #-212 @ 0xffffff2c │ │ │ │ subseq r7, r0, r8, ror sp │ │ │ │ subseq r7, r0, r8, lsl sp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003d41d0 │ │ │ │ + eorseq r4, sp, r0, ror r2 │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ - eorseq r4, sp, r8, asr #1 │ │ │ │ - ldrsbeq r4, [sp], -r0 @ │ │ │ │ - eorseq r4, sp, r4, lsr r1 │ │ │ │ + eorseq r4, sp, r8, ror #2 │ │ │ │ + eorseq r4, sp, r0, ror r1 │ │ │ │ + @ instruction: 0x003d41d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 224dd8 │ │ │ │ ldr r2, [pc, #120] @ 224ddc │ │ │ │ ldr r1, [pc, #120] @ 224de0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ add r1, r0, #2944 @ 0xb80 │ │ │ │ str r2, [r3, #2116] @ 0x844 │ │ │ │ str r2, [r3, #2124] @ 0x84c │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -180011,17 +180011,17 @@ │ │ │ │ str r2, [r3, #800] @ 0x320 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 223b14 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ svceq 0x00a2007f │ │ │ │ - strdeq fp, [sl], #-224 @ 0xffffff20 │ │ │ │ - mlaseq sp, r8, pc, r3 @ │ │ │ │ - eorseq r3, sp, ip, lsr #31 │ │ │ │ + @ instruction: 0x004abf90 │ │ │ │ + eorseq r4, sp, r8, lsr r0 │ │ │ │ + eorseq r4, sp, ip, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #132] @ 224e80 │ │ │ │ ldr r2, [pc, #132] @ 224e84 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -180029,15 +180029,15 @@ │ │ │ │ ldr r1, [pc, #124] @ 224e88 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r7, [pc, #96] @ 224e8c │ │ │ │ mov r4, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r5, #2116] @ 0x844 │ │ │ │ mov r2, r4 │ │ │ │ @@ -180053,19 +180053,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r8, #796] @ 0x31c │ │ │ │ ldr r2, [r8, #792] @ 0x318 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 175a90 │ │ │ │ - subeq fp, sl, r8, asr lr │ │ │ │ - @ instruction: 0x003d3ef8 │ │ │ │ - eorseq r3, sp, ip, lsl #30 │ │ │ │ - eorseq r4, sp, r0, asr #32 │ │ │ │ - eorseq r4, sp, r4, lsr #32 │ │ │ │ + strdeq fp, [sl], #-232 @ 0xffffff18 │ │ │ │ + mlaseq sp, r8, pc, r3 @ │ │ │ │ + eorseq r3, sp, ip, lsr #31 │ │ │ │ + eorseq r4, sp, r0, ror #1 │ │ │ │ + eorseq r4, sp, r4, asr #1 │ │ │ │ │ │ │ │ 00224e94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #324] @ 224ff0 │ │ │ │ @@ -180122,22 +180122,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 225014 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 224ef4 │ │ │ │ ldr r2, [pc, #96] @ 225018 │ │ │ │ ldr r3, [pc, #64] @ 224ffc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -180145,28 +180145,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 224fec │ │ │ │ ldr r0, [pc, #64] @ 22501c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r0, fp, ip, lsl r8 │ │ │ │ @ instruction: 0x0050799c │ │ │ │ subseq r7, r0, r8, lsr #19 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r7, r0, r0, ror r9 │ │ │ │ andeq r2, r0, r0, asr fp │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r3, sp, ip, ror #30 │ │ │ │ + eorseq r4, sp, ip │ │ │ │ ldrheq r7, [r0], #-132 @ 0xffffff7c │ │ │ │ - eorseq r3, sp, ip, ror #30 │ │ │ │ + eorseq r4, sp, ip │ │ │ │ │ │ │ │ 00225020 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #300] @ 225164 │ │ │ │ @@ -180227,41 +180227,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 22518c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 225080 │ │ │ │ ldr r0, [pc, #60] @ 225190 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 225080 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r7, r0, r4, lsr r8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r0, fp, r8, ror r6 │ │ │ │ subseq r7, r0, ip, lsl #16 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r0, fp, r0, asr #12 │ │ │ │ ldrsbeq r7, [r0], #-116 @ 0xffffff8c │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r3, sp, r0, lsr lr │ │ │ │ - eorseq r3, sp, r4, asr lr │ │ │ │ + @ instruction: 0x003d3ed0 │ │ │ │ + @ instruction: 0x003d3ef4 │ │ │ │ │ │ │ │ 00225194 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r0, [pc, #284] @ 2252c8 │ │ │ │ @@ -180316,42 +180316,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2252ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r4, [r5] │ │ │ │ b 2251ec │ │ │ │ ldr r0, [pc, #60] @ 2252f0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r4, [r5] │ │ │ │ b 2251ec │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r7, r0, r0, asr #13 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r7, r0, r0, lsr #13 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r0, fp, ip, ror #9 │ │ │ │ subseq r7, r0, r8, ror r6 │ │ │ │ andeq r2, r0, r8, asr r8 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r3, sp, r8, lsr sp │ │ │ │ - eorseq r3, sp, ip, asr sp │ │ │ │ + @ instruction: 0x003d3dd8 │ │ │ │ + @ instruction: 0x003d3dfc │ │ │ │ │ │ │ │ 002252f4 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002252f8 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -180364,18 +180364,18 @@ │ │ │ │ ldr r1, [pc, #32] @ 225330 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - b 5a8160 │ │ │ │ - eorseq r3, sp, r0, asr sp │ │ │ │ - subeq fp, sl, r8, lsl sl │ │ │ │ - eorseq r3, sp, r8, lsr #26 │ │ │ │ + b 5a8200 │ │ │ │ + @ instruction: 0x003d3df0 │ │ │ │ + strheq fp, [sl], #-168 @ 0xffffff58 │ │ │ │ + eorseq r3, sp, r8, asr #27 │ │ │ │ │ │ │ │ 00225334 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 225394 │ │ │ │ @@ -180385,26 +180385,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrdeq fp, [sl], #-148 @ 0xffffff6c │ │ │ │ - eorseq r3, sp, r8, lsl #26 │ │ │ │ - eorseq r3, sp, r0, ror #25 │ │ │ │ + subeq fp, sl, r4, ror sl │ │ │ │ + eorseq r3, sp, r8, lsr #27 │ │ │ │ + eorseq r3, sp, r0, lsl #27 │ │ │ │ │ │ │ │ 002253a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 225400 │ │ │ │ @@ -180414,58 +180414,58 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq fp, sl, r8, ror #18 │ │ │ │ - mlaseq sp, ip, ip, r3 │ │ │ │ - eorseq r3, sp, r4, ror ip │ │ │ │ + subeq fp, sl, r8, lsl #20 │ │ │ │ + eorseq r3, sp, ip, lsr sp │ │ │ │ + eorseq r3, sp, r4, lsl sp │ │ │ │ │ │ │ │ 0022540c : │ │ │ │ ldr r3, [pc, #36] @ 225438 │ │ │ │ ldr ip, [pc, #36] @ 22543c │ │ │ │ ldr r1, [pc, #36] @ 225440 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str ip, [sp] │ │ │ │ - b 5a8160 │ │ │ │ - subeq fp, sl, r4, lsl r9 │ │ │ │ - eorseq r3, sp, r0, asr #24 │ │ │ │ - eorseq r3, sp, ip, lsl ip │ │ │ │ + b 5a8200 │ │ │ │ + strheq fp, [sl], #-148 @ 0xffffff6c │ │ │ │ + eorseq r3, sp, r0, ror #25 │ │ │ │ + @ instruction: 0x003d3cbc │ │ │ │ │ │ │ │ 00225444 : │ │ │ │ ldr r3, [pc, #36] @ 225470 │ │ │ │ ldr ip, [pc, #36] @ 225474 │ │ │ │ ldr r1, [pc, #36] @ 225478 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ str ip, [sp] │ │ │ │ - b 5a8160 │ │ │ │ - ldrdeq fp, [sl], #-140 @ 0xffffff74 │ │ │ │ - eorseq r3, sp, r8, lsl #24 │ │ │ │ - eorseq r3, sp, r4, ror #23 │ │ │ │ + b 5a8200 │ │ │ │ + subeq fp, sl, ip, ror r9 │ │ │ │ + eorseq r3, sp, r8, lsr #25 │ │ │ │ + eorseq r3, sp, r4, lsl #25 │ │ │ │ │ │ │ │ 0022547c : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00225484 : │ │ │ │ mvn r0, #0 │ │ │ │ @@ -180477,15 +180477,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00225498 : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2254ac │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq r5, pc, r4, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #328] @ 225610 │ │ │ │ ldr r2, [pc, #328] @ 225614 │ │ │ │ @@ -180493,15 +180493,15 @@ │ │ │ │ ldr r1, [pc, #324] @ 225618 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [r0, #928] @ 0x3a0 │ │ │ │ ldr ip, [r0, #932] @ 0x3a4 │ │ │ │ orrs r3, r2, ip │ │ │ │ beq 2255a4 │ │ │ │ ldr lr, [r0, #924] @ 0x39c │ │ │ │ mov r4, r0 │ │ │ │ cmp lr, #0 │ │ │ │ @@ -180524,39 +180524,39 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ ldr ip, [pc, #176] @ 225620 │ │ │ │ ldr r2, [pc, #176] @ 225624 │ │ │ │ ldr r1, [pc, #176] @ 225628 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 21d6c0 │ │ │ │ ldr ip, [pc, #128] @ 22562c │ │ │ │ ldr r1, [pc, #128] @ 225630 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #24 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -180565,54 +180565,54 @@ │ │ │ │ ldr r1, [pc, #68] @ 225638 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #24 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2255c8 │ │ │ │ - strdeq fp, [sl], #-140 @ 0xffffff74 │ │ │ │ - eorseq r3, sp, ip, lsr #23 │ │ │ │ - eorseq r3, sp, r0, asr #23 │ │ │ │ + @ instruction: 0x004ab99c │ │ │ │ + eorseq r3, sp, ip, asr #24 │ │ │ │ + eorseq r3, sp, r0, ror #24 │ │ │ │ subeq r5, pc, r0, asr #10 │ │ │ │ - subeq fp, sl, ip, asr r8 │ │ │ │ - eorseq ip, ip, r4, lsl #21 │ │ │ │ - mlaseq ip, r8, sl, ip │ │ │ │ - eorseq r3, sp, ip, lsl fp │ │ │ │ - eorseq r3, sp, r8, lsl #22 │ │ │ │ - eorseq r3, sp, r0, lsl #22 │ │ │ │ - eorseq r3, sp, r4, asr #21 │ │ │ │ + strdeq fp, [sl], #-140 @ 0xffffff74 │ │ │ │ + eorseq ip, ip, r4, lsr #22 │ │ │ │ + eorseq ip, ip, r8, lsr fp │ │ │ │ + @ instruction: 0x003d3bbc │ │ │ │ + eorseq r3, sp, r8, lsr #23 │ │ │ │ + eorseq r3, sp, r0, lsr #23 │ │ │ │ + eorseq r3, sp, r4, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 22569c │ │ │ │ ldr r2, [pc, #72] @ 2256a0 │ │ │ │ ldr r1, [pc, #72] @ 2256a4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #40] @ 2256a8 │ │ │ │ ldr r1, [pc, #40] @ 2256ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 35edd0 │ │ │ │ - subeq fp, sl, r8, ror r7 │ │ │ │ - eorseq r0, ip, r0, ror #17 │ │ │ │ - @ instruction: 0x003df4bc │ │ │ │ + b 35ee70 │ │ │ │ + subeq fp, sl, r8, lsl r8 │ │ │ │ + eorseq r0, ip, r0, lsl #19 │ │ │ │ + eorseq pc, sp, ip, asr r5 @ │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0x00501d9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #164] @ 22576c │ │ │ │ @@ -180623,15 +180623,15 @@ │ │ │ │ ldr r1, [pc, #148] @ 225770 │ │ │ │ ldr r2, [pc, #148] @ 225774 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #144] @ 225778 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #128] @ 22577c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 22572c │ │ │ │ mov r0, #0 │ │ │ │ @@ -180645,29 +180645,29 @@ │ │ │ │ ldr r3, [r0, #920] @ 0x398 │ │ │ │ ldr r1, [r0, #924] @ 0x39c │ │ │ │ ldr r0, [pc, #68] @ 225780 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subeq fp, sl, r8, lsl #14 │ │ │ │ - eorseq r3, sp, r4, asr #19 │ │ │ │ - mlaseq sp, ip, r9, r3 │ │ │ │ + subeq fp, sl, r8, lsr #15 │ │ │ │ + eorseq r3, sp, r4, ror #20 │ │ │ │ + eorseq r3, sp, ip, lsr sl │ │ │ │ subseq r7, r0, r4, ror r1 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ - @ instruction: 0x003d39d4 │ │ │ │ + eorseq r3, sp, r4, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #180] @ 225850 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -180676,15 +180676,15 @@ │ │ │ │ ldr r1, [pc, #164] @ 225854 │ │ │ │ ldr r2, [pc, #164] @ 225858 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #160] @ 22585c │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #144] @ 225860 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 225800 │ │ │ │ add sp, sp, #28 │ │ │ │ @@ -180702,69 +180702,69 @@ │ │ │ │ ldr r0, [pc, #76] @ 225864 │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ lsl ip, r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subeq fp, sl, r4, lsr r6 │ │ │ │ - @ instruction: 0x003d38f0 │ │ │ │ - eorseq r3, sp, r8, asr #17 │ │ │ │ + ldrdeq fp, [sl], #-100 @ 0xffffff9c │ │ │ │ + mlaseq sp, r0, r9, r3 │ │ │ │ + eorseq r3, sp, r8, ror #18 │ │ │ │ subseq r7, r0, r0, lsr #1 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ - eorseq r3, sp, r0, lsr r9 │ │ │ │ + @ instruction: 0x003d39d0 │ │ │ │ ldr r0, [pc, #4] @ 225874 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq r5, pc, r0, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 2258fc │ │ │ │ ldr r2, [pc, #108] @ 225900 │ │ │ │ ldr r1, [pc, #108] @ 225904 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #80] @ 225908 │ │ │ │ ldr r1, [pc, #80] @ 22590c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 35edd0 │ │ │ │ + bl 35ee70 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq fp, sl, r0, lsl #11 │ │ │ │ - eorseq r0, ip, r4, lsr #13 │ │ │ │ - eorseq pc, sp, r0, lsl #5 │ │ │ │ + subeq fp, sl, r0, lsr #12 │ │ │ │ + eorseq r0, ip, r4, asr #14 │ │ │ │ + eorseq pc, sp, r0, lsr #6 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ subseq r1, r0, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #384] @ 225aa8 │ │ │ │ @@ -180783,15 +180783,15 @@ │ │ │ │ ldr r2, [pc, #344] @ 225ab4 │ │ │ │ ldr r1, [pc, #344] @ 225ab8 │ │ │ │ ldr r4, [pc, #344] @ 225abc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #324] @ 225ac0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2259d0 │ │ │ │ ldr r2, [pc, #304] @ 225ac4 │ │ │ │ @@ -180832,56 +180832,56 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #28] │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 225ad4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 22598c │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [pc, #88] @ 225ad8 │ │ │ │ ldrd r4, [sp, #80] @ 0x50 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r1, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 22598c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - strdeq fp, [sl], #-64 @ 0xffffffc0 │ │ │ │ + @ instruction: 0x004ab590 │ │ │ │ subseq r6, r0, r0, lsr pc │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r3, sp, r0, lsr r8 │ │ │ │ - eorseq r3, sp, r0, asr r8 │ │ │ │ + @ instruction: 0x003d38d0 │ │ │ │ + @ instruction: 0x003d38f0 │ │ │ │ ldrsheq r6, [r0], #-228 @ 0xffffff1c │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ ldrsbeq r6, [r0], #-232 @ 0xffffff18 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r3, sp, r4, asr r7 │ │ │ │ - eorseq r3, sp, r4, lsl #15 │ │ │ │ + @ instruction: 0x003d37f4 │ │ │ │ + eorseq r3, sp, r4, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #200] @ 225bbc │ │ │ │ ldr r2, [pc, #200] @ 225bc0 │ │ │ │ ldr r1, [pc, #200] @ 225bc4 │ │ │ │ @@ -180889,63 +180889,63 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ cmp r0, #0 │ │ │ │ beq 225b94 │ │ │ │ add r1, r3, #928 @ 0x3a0 │ │ │ │ ldr r2, [pc, #144] @ 225bc8 │ │ │ │ ldrd r6, [r1] │ │ │ │ add r5, r3, #752 @ 0x2f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ ldr ip, [pc, #108] @ 225bcc │ │ │ │ ldr r2, [pc, #108] @ 225bd0 │ │ │ │ ldr r1, [pc, #108] @ 225bd4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 21d6c0 │ │ │ │ mov r0, #11 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 1774c4 │ │ │ │ ldr r1, [pc, #48] @ 225bd8 │ │ │ │ mov r2, #11 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 175d84 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #920] @ 0x398 │ │ │ │ b 225b2c │ │ │ │ - subeq fp, sl, r0, lsr #6 │ │ │ │ - mlaseq sp, r0, r6, r3 │ │ │ │ - eorseq r3, sp, r4, lsr #13 │ │ │ │ + subeq fp, sl, r0, asr #7 │ │ │ │ + eorseq r3, sp, r0, lsr r7 │ │ │ │ + eorseq r3, sp, r4, asr #14 │ │ │ │ strheq r4, [pc], #-240 @ │ │ │ │ - strheq fp, [sl], #-36 @ 0xffffffdc │ │ │ │ - mlaseq ip, r4, r4, ip │ │ │ │ - eorseq ip, ip, r8, lsr #9 │ │ │ │ - eorseq r3, sp, r0, lsr #13 │ │ │ │ + subeq fp, sl, r4, asr r3 │ │ │ │ + eorseq ip, ip, r4, lsr r5 │ │ │ │ + eorseq ip, ip, r8, asr #10 │ │ │ │ + eorseq r3, sp, r0, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #392] @ 225d7c │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -180962,15 +180962,15 @@ │ │ │ │ ldr r2, [pc, #352] @ 225d88 │ │ │ │ ldr r1, [pc, #352] @ 225d8c │ │ │ │ ldr r4, [pc, #352] @ 225d90 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #332] @ 225d94 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 225c9c │ │ │ │ ldr r2, [pc, #312] @ 225d98 │ │ │ │ @@ -181011,58 +181011,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ mov r4, #0 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r5, #0 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r8, [sp, #28] │ │ │ │ str r6, [sp] │ │ │ │ strd r4, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 225da8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 225c58 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #84] @ 225dac │ │ │ │ ldr ip, [sp, #80] @ 0x50 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #20] │ │ │ │ str ip, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 225c58 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq fp, sl, r4, lsr #4 │ │ │ │ + subeq fp, sl, r4, asr #5 │ │ │ │ subseq r6, r0, r4, ror #24 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r3, sp, r4, ror #10 │ │ │ │ - eorseq r3, sp, r4, lsl #11 │ │ │ │ + eorseq r3, sp, r4, lsl #12 │ │ │ │ + eorseq r3, sp, r4, lsr #12 │ │ │ │ subseq r6, r0, r8, lsr #24 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r6, r0, ip, lsl #24 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r3, sp, r4, lsl #9 │ │ │ │ - eorseq r3, sp, r8, lsr #9 │ │ │ │ + eorseq r3, sp, r4, lsr #10 │ │ │ │ + eorseq r3, sp, r8, asr #10 │ │ │ │ │ │ │ │ 00225db0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -181079,65 +181079,65 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #168] @ 225ea8 │ │ │ │ mov r7, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r6, r3 │ │ │ │ - bl 360144 │ │ │ │ + bl 3601e4 │ │ │ │ ldr sl, [pc, #152] @ 225eac │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #144] @ 225eb0 │ │ │ │ ldr r5, [pc, #144] @ 225eb4 │ │ │ │ ldr r4, [pc, #144] @ 225eb8 │ │ │ │ add sl, pc, sl │ │ │ │ add r5, pc, r5 │ │ │ │ add sl, sl, #28 │ │ │ │ add r4, pc, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 35e758 │ │ │ │ + bl 35e7f8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [pc, #92] @ 225ebc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 21db78 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #19 │ │ │ │ str sl, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr ip, [pc, #52] @ 225ec0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 21d4d8 │ │ │ │ @ instruction: 0x00506a98 │ │ │ │ - @ instruction: 0x003d33b0 │ │ │ │ - strdeq sl, [sl], #-244 @ 0xffffff0c │ │ │ │ - subeq r1, r0, ip, lsl #30 │ │ │ │ - @ instruction: 0x003cc1d8 │ │ │ │ - eorseq ip, ip, r8, ror #3 │ │ │ │ + eorseq r3, sp, r0, asr r4 │ │ │ │ + @ instruction: 0x004ab094 │ │ │ │ + subeq r1, r0, ip, lsr #31 │ │ │ │ + eorseq ip, ip, r8, ror r2 │ │ │ │ + eorseq ip, ip, r8, lsl #5 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ @ instruction: 0xffffd8f0 │ │ │ │ ldr r0, [pc, #8] @ 225ed4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366ba0 │ │ │ │ + b 366c40 │ │ │ │ subeq r4, pc, r4, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1308] @ 226410 │ │ │ │ @@ -181182,15 +181182,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #0 │ │ │ │ add sl, r6, #1808 @ 0x710 │ │ │ │ add r0, sl, #4 │ │ │ │ str r3, [r6, #760] @ 0x2f8 │ │ │ │ ldr r7, [r6, #752] @ 0x2f0 │ │ │ │ - bl 4bfe04 │ │ │ │ + bl 4bfea4 │ │ │ │ lsl r7, r7, #16 │ │ │ │ ldrh r5, [sl] │ │ │ │ lsr r7, r7, #16 │ │ │ │ cmp r7, r5 │ │ │ │ mov r8, r0 │ │ │ │ beq 22610c │ │ │ │ ldr r5, [r6, #764] @ 0x2fc │ │ │ │ @@ -181222,15 +181222,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 1754b4 │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r4, r0, lsl #4 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 59cfa4 │ │ │ │ + bl 59d044 │ │ │ │ add r3, r6, #772 @ 0x304 │ │ │ │ cmp r4, r3 │ │ │ │ beq 2261f4 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ b 225f4c │ │ │ │ @@ -181252,15 +181252,15 @@ │ │ │ │ ldr r3, [r5, #1032] @ 0x408 │ │ │ │ str r4, [r5, #4] │ │ │ │ cmp r3, r4 │ │ │ │ addgt r6, r5, #8 │ │ │ │ str r4, [r5] │ │ │ │ ble 2260d8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 59d038 │ │ │ │ + bl 59d0d8 │ │ │ │ bl 175d00 │ │ │ │ ldr r3, [r5, #1032] @ 0x408 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ add r6, r6, #16 │ │ │ │ blt 2260b8 │ │ │ │ ldr r2, [pc, #836] @ 226424 │ │ │ │ @@ -181335,15 +181335,15 @@ │ │ │ │ add r5, r6, #772 @ 0x304 │ │ │ │ b 226080 │ │ │ │ ldr r1, [pc, #572] @ 226438 │ │ │ │ add r3, r6, #780 @ 0x30c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5bd778 │ │ │ │ + bl 5bd818 │ │ │ │ b 226054 │ │ │ │ ldr r2, [pc, #548] @ 22643c │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 22601c │ │ │ │ ldr r2, [pc, #532] @ 226440 │ │ │ │ @@ -181361,23 +181361,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 226448 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 22601c │ │ │ │ ldr r2, [pc, #424] @ 22644c │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 22612c │ │ │ │ @@ -181396,23 +181396,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 226450 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 22612c │ │ │ │ ldr r3, [pc, #296] @ 226454 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 2261a4 │ │ │ │ ldr r3, [pc, #256] @ 226440 │ │ │ │ @@ -181427,42 +181427,42 @@ │ │ │ │ beq 2263d8 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 226458 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2261a4 │ │ │ │ ldr r0, [pc, #184] @ 22645c │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 22601c │ │ │ │ ldr r0, [pc, #156] @ 226460 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 22612c │ │ │ │ ldr r0, [pc, #132] @ 226464 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2261a4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #112] @ 226468 │ │ │ │ ldr r1, [pc, #112] @ 22646c │ │ │ │ ldr r0, [pc, #112] @ 226470 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -181472,32 +181472,32 @@ │ │ │ │ subseq r6, r0, r8, ror r9 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r6, r0, r4, ror #18 │ │ │ │ subseq r6, r0, r8, lsl r9 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r6, r0, ip, lsl #15 │ │ │ │ subseq r6, r0, r8, lsr r7 │ │ │ │ - subeq sl, sl, r8, ror #25 │ │ │ │ - eorseq r3, sp, ip, ror r0 │ │ │ │ - subeq r4, r1, r4, asr #29 │ │ │ │ + subeq sl, sl, r8, lsl #27 │ │ │ │ + eorseq r3, sp, ip, lsl r1 │ │ │ │ + subeq r4, r1, r4, ror #30 │ │ │ │ andeq r0, r0, r4, ror r4 │ │ │ │ andeq r2, r0, ip, ror #30 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r3, sp, r4, ror r1 │ │ │ │ + eorseq r3, sp, r4, lsl r2 │ │ │ │ andeq r3, r0, r8, lsr r7 │ │ │ │ - @ instruction: 0x003d2ff0 │ │ │ │ + mlaseq sp, r0, r0, r3 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - eorseq r2, sp, ip, lsl pc │ │ │ │ - eorseq r3, sp, r0, asr #1 │ │ │ │ - eorseq r2, sp, r8, asr #31 │ │ │ │ - eorseq r2, sp, r0, lsl #30 │ │ │ │ - subeq sl, sl, r0, asr #21 │ │ │ │ - eorseq r2, sp, r4, asr lr │ │ │ │ - eorseq r2, sp, r8, ror #28 │ │ │ │ + @ instruction: 0x003d2fbc │ │ │ │ + eorseq r3, sp, r0, ror #2 │ │ │ │ + eorseq r3, sp, r8, rrx │ │ │ │ + eorseq r2, sp, r0, lsr #31 │ │ │ │ + subeq sl, sl, r0, ror #22 │ │ │ │ + @ instruction: 0x003d2ef4 │ │ │ │ + eorseq r2, sp, r8, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r6, r0, #1808 @ 0x710 │ │ │ │ ldr r0, [pc, #204] @ 22655c │ │ │ │ mov r8, r1 │ │ │ │ @@ -181514,30 +181514,30 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4bfa38 │ │ │ │ + bl 4bfad8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2264f4 │ │ │ │ add r4, r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 226504 │ │ │ │ rsb r5, r4, #8 │ │ │ │ b 2264c8 │ │ │ │ cmn r0, #4 │ │ │ │ beq 2264c8 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ cmp r8, #0 │ │ │ │ beq 226518 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4bfe04 │ │ │ │ + bl 4bfea4 │ │ │ │ str r0, [r8] │ │ │ │ ldr r2, [pc, #68] @ 226564 │ │ │ │ ldr r3, [pc, #60] @ 226560 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -181565,41 +181565,41 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr ip, [pc, #96] @ 22660c │ │ │ │ ldr r1, [pc, #96] @ 226610 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ strb r2, [r0, #67] @ 0x43 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 35edd0 │ │ │ │ + bl 35ee70 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq sl, sl, r8, lsr r9 │ │ │ │ - @ instruction: 0x003bf9b0 │ │ │ │ - eorseq lr, sp, ip, lsl #11 │ │ │ │ + ldrdeq sl, [sl], #-152 @ 0xffffff68 │ │ │ │ + eorseq pc, fp, r0, asr sl @ │ │ │ │ + eorseq lr, sp, ip, lsr #12 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ subseq r0, r0, ip, lsr #30 │ │ │ │ ldr r0, [r0, #760] @ 0x2f8 │ │ │ │ cmp r0, #7 │ │ │ │ bhi 226638 │ │ │ │ rsb r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -181616,17 +181616,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 226674 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq sl, sl, r8, ror #16 │ │ │ │ - @ instruction: 0x003d2bfc │ │ │ │ - eorseq r2, sp, r8, ror #28 │ │ │ │ + subeq sl, sl, r8, lsl #18 │ │ │ │ + mlaseq sp, ip, ip, r2 │ │ │ │ + eorseq r2, sp, r8, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r3, [r0, #8] │ │ │ │ ldr r2, [pc, #408] @ 22682c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -181638,15 +181638,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 226808 │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 59d264 │ │ │ │ + bl 59d304 │ │ │ │ cmp r0, #0 │ │ │ │ bne 226714 │ │ │ │ ldr r2, [pc, #352] @ 226838 │ │ │ │ ldr r3, [pc, #340] @ 226830 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -181667,29 +181667,29 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 226774 │ │ │ │ sub r4, r4, r6, lsl #4 │ │ │ │ ldr r4, [r4, #1064] @ 0x428 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ ldr r2, [pc, #252] @ 226840 │ │ │ │ ldr r3, [pc, #232] @ 226830 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 226804 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 362ff4 │ │ │ │ + b 363094 │ │ │ │ ldr r3, [pc, #200] @ 226844 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 226728 │ │ │ │ ldr r3, [pc, #184] @ 226848 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -181704,27 +181704,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 226850 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 226728 │ │ │ │ ldr r0, [pc, #92] @ 226854 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 226728 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 226858 │ │ │ │ ldr r1, [pc, #72] @ 22685c │ │ │ │ ldr r0, [pc, #72] @ 226860 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -181737,19 +181737,19 @@ │ │ │ │ subseq r6, r0, r4, asr #3 │ │ │ │ @ instruction: 0x00506194 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r6, r0, r8, lsr #2 │ │ │ │ andeq r1, r0, r0, asr sl │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r2, sp, ip, lsl sp │ │ │ │ - eorseq r2, sp, r4, asr sp │ │ │ │ - subeq sl, sl, r8, lsr #13 │ │ │ │ - eorseq r2, sp, ip, lsr sl │ │ │ │ - @ instruction: 0x003d2cd4 │ │ │ │ + @ instruction: 0x003d2dbc │ │ │ │ + @ instruction: 0x003d2df4 │ │ │ │ + subeq sl, sl, r8, asr #14 │ │ │ │ + @ instruction: 0x003d2adc │ │ │ │ + eorseq r2, sp, r4, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r7, [pc, #1060] @ 226ca0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1056] @ 226ca4 │ │ │ │ @@ -181765,39 +181765,39 @@ │ │ │ │ str r2, [sp, #180] @ 0xb4 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #1020] @ 226cb0 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #1000] @ 226cb4 │ │ │ │ ldr r1, [pc, #1000] @ 226cb8 │ │ │ │ add ip, r7, #144 @ 0x90 │ │ │ │ mov r3, #19 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add sl, sp, #64 @ 0x40 │ │ │ │ ldr r8, [pc, #976] @ 226cbc │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r5, #0 │ │ │ │ add r9, r4, #1808 @ 0x710 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ mov r1, r5 │ │ │ │ add fp, r9, #4 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ bl 176c18 │ │ │ │ mov r0, fp │ │ │ │ - bl 4c01e0 │ │ │ │ + bl 4c0280 │ │ │ │ cmp r0, r5 │ │ │ │ beq 226a70 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 226474 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ @@ -181843,27 +181843,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #740] @ 226cd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 226a2c │ │ │ │ ldr r3, [pc, #716] @ 226cd4 │ │ │ │ ldr ip, [pc, #716] @ 226cd8 │ │ │ │ ldr r1, [pc, #716] @ 226cdc │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #708] @ 226ce0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r2, [pc, #688] @ 226ce4 │ │ │ │ ldr r3, [pc, #624] @ 226ca8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -181881,53 +181881,53 @@ │ │ │ │ ldr r1, [pc, #624] @ 226cec │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #620] @ 226cf0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 226a2c │ │ │ │ ldr r3, [pc, #596] @ 226cf4 │ │ │ │ ldr ip, [pc, #596] @ 226cf8 │ │ │ │ ldr r1, [pc, #596] @ 226cfc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #588] @ 226d00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 226a2c │ │ │ │ ldr r2, [pc, #564] @ 226d04 │ │ │ │ ldr r1, [pc, #564] @ 226d08 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r7, [sp] │ │ │ │ - bl 4c072c │ │ │ │ + bl 4c07cc │ │ │ │ mov r3, #2 │ │ │ │ ldr r2, [pc, #524] @ 226d0c │ │ │ │ add r6, r4, #2032 @ 0x7f0 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r3, [r4, #2204] @ 0x89c │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 31ae94 │ │ │ │ + bl 31af30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ bl 21d6c0 │ │ │ │ b 226a2c │ │ │ │ ldr r2, [pc, #460] @ 226d10 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -181947,27 +181947,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 226d1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 226970 │ │ │ │ ldr r3, [pc, #328] @ 226d20 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2269bc │ │ │ │ ldr r3, [pc, #296] @ 226d14 │ │ │ │ @@ -181983,80 +181983,80 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 226d24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr sl, [sp, #104] @ 0x68 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ b 2269bc │ │ │ │ ldr r0, [pc, #196] @ 226d28 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 226970 │ │ │ │ ldr r0, [pc, #172] @ 226d2c │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr sl, [sp, #104] @ 0x68 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ b 2269bc │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq sl, sl, ip, lsr r6 │ │ │ │ + ldrdeq sl, [sl], #-108 @ 0xffffff94 │ │ │ │ subseq r5, r0, r0, ror #31 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x003d2cf8 │ │ │ │ - @ instruction: 0x003d2cd8 │ │ │ │ - eorseq fp, ip, r8, lsr #14 │ │ │ │ - eorseq fp, ip, ip, lsr r7 │ │ │ │ + mlaseq sp, r8, sp, r2 │ │ │ │ + eorseq r2, sp, r8, ror sp │ │ │ │ + eorseq fp, ip, r8, asr #15 │ │ │ │ + @ instruction: 0x003cb7dc │ │ │ │ subseq r5, r0, r4, lsl #31 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - ldrdeq sl, [sl], #-76 @ 0xffffffb4 │ │ │ │ - @ instruction: 0x003d2dd4 │ │ │ │ - eorseq r2, sp, ip, ror #16 │ │ │ │ + subeq sl, sl, ip, ror r5 │ │ │ │ + eorseq r2, sp, r4, ror lr │ │ │ │ + eorseq r2, sp, ip, lsl #18 │ │ │ │ muleq r0, r2, r1 │ │ │ │ - strheq sl, [sl], #-64 @ 0xffffffc0 │ │ │ │ - mlaseq sp, ip, ip, r2 │ │ │ │ - eorseq r2, sp, ip, lsr r8 │ │ │ │ + subeq sl, sl, r0, asr r5 │ │ │ │ + eorseq r2, sp, ip, lsr sp │ │ │ │ + @ instruction: 0x003d28dc │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ subseq r5, r0, r8, lsr lr │ │ │ │ - eorseq r2, sp, r8, asr #22 │ │ │ │ - @ instruction: 0x003d27d4 │ │ │ │ + eorseq r2, sp, r8, ror #23 │ │ │ │ + eorseq r2, sp, r4, ror r8 │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ - subeq sl, sl, r4, lsl r4 │ │ │ │ - eorseq r2, sp, r0, asr #24 │ │ │ │ - eorseq r2, sp, r4, lsr #15 │ │ │ │ + strheq sl, [sl], #-68 @ 0xffffffbc │ │ │ │ + eorseq r2, sp, r0, ror #25 │ │ │ │ + eorseq r2, sp, r4, asr #16 │ │ │ │ andeq r0, r0, r7, lsl #3 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - @ instruction: 0x003d2cd4 │ │ │ │ + eorseq r2, sp, r4, ror sp │ │ │ │ andeq r2, r0, r4, asr #2 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r2, sp, r4, asr #20 │ │ │ │ + eorseq r2, sp, r4, ror #21 │ │ │ │ andeq r1, r0, ip, lsr pc │ │ │ │ - @ instruction: 0x003d2ad4 │ │ │ │ - @ instruction: 0x003d29f4 │ │ │ │ - eorseq r2, sp, r8, ror #21 │ │ │ │ + eorseq r2, sp, r4, ror fp │ │ │ │ + mlaseq sp, r4, sl, r2 │ │ │ │ + eorseq r2, sp, r8, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1096] @ 227190 │ │ │ │ ldr r1, [pc, #1096] @ 227194 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -182126,22 +182126,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 2271b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ add r3, r4, #1808 @ 0x710 │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ addeq r0, r4, #772 @ 0x304 │ │ │ │ beq 226ec4 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ cmp r0, #0 │ │ │ │ @@ -182163,15 +182163,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 227150 │ │ │ │ add r0, r0, r7, lsl #4 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 59d048 │ │ │ │ + b 59d0e8 │ │ │ │ ldr r1, [pc, #696] @ 2271bc │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 226f94 │ │ │ │ ldr r1, [pc, #660] @ 2271ac │ │ │ │ ldr r1, [r8, r1] │ │ │ │ @@ -182186,23 +182186,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #588] @ 2271c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ cmp sl, #13 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ bcc 2270d8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 226da4 │ │ │ │ b 226fa0 │ │ │ │ @@ -182227,23 +182227,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2271c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 226da4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 226da4 │ │ │ │ ldr r3, [pc, #408] @ 2271cc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -182262,48 +182262,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 2271d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 226da4 │ │ │ │ ldr r3, [pc, #292] @ 2271d4 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp sl, #12 │ │ │ │ bhi 226fa0 │ │ │ │ add r3, r3, sl │ │ │ │ ldrsh r3, [r3, sl] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #264] @ 2271d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 226f78 │ │ │ │ ldr r3, [pc, #252] @ 2271dc │ │ │ │ add r3, pc, r3 │ │ │ │ cmp sl, #12 │ │ │ │ bhi 226f84 │ │ │ │ add r3, r3, sl │ │ │ │ ldrsh r3, [r3, sl] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #224] @ 2271e0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 226e84 │ │ │ │ ldr r2, [pc, #204] @ 2271e4 │ │ │ │ ldr r3, [pc, #120] @ 227194 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -182312,15 +182312,15 @@ │ │ │ │ bne 227150 │ │ │ │ ldr r0, [pc, #172] @ 2271e8 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #144] @ 2271ec │ │ │ │ ldr r3, [pc, #52] @ 227194 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -182328,40 +182328,40 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 227150 │ │ │ │ ldr r0, [pc, #112] @ 2271f0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ subseq r5, r0, r4, lsr #22 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r5, r0, r4, lsl #22 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r5, r0, r0, asr #21 │ │ │ │ - subeq sl, sl, ip, asr r0 │ │ │ │ + strdeq sl, [sl], #-12 │ │ │ │ muleq r0, r0, sl │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003d29f8 │ │ │ │ + mlaseq sp, r8, sl, r2 │ │ │ │ subseq r5, r0, r0, lsr #19 │ │ │ │ andeq r2, r0, r4, ror lr │ │ │ │ - eorseq r2, sp, ip, lsl #17 │ │ │ │ + eorseq r2, sp, ip, lsr #18 │ │ │ │ andeq r2, r0, r0, ror #21 │ │ │ │ - mlaseq sp, r8, r9, r2 │ │ │ │ + eorseq r2, sp, r8, lsr sl │ │ │ │ andeq r0, r0, r4, ror lr │ │ │ │ - eorseq r2, sp, ip, ror #16 │ │ │ │ - subeq r9, sl, r6, lsr #27 │ │ │ │ - eorseq r2, sp, r4, ror r7 │ │ │ │ - @ instruction: 0x004a9d90 │ │ │ │ - eorseq r2, sp, r4, asr #15 │ │ │ │ + eorseq r2, sp, ip, lsl #18 │ │ │ │ + subeq r9, sl, r6, asr #28 │ │ │ │ + eorseq r2, sp, r4, lsl r8 │ │ │ │ + subeq r9, sl, r0, lsr lr │ │ │ │ + eorseq r2, sp, r4, ror #16 │ │ │ │ subseq r5, r0, r4, asr r7 │ │ │ │ - eorseq r2, sp, ip, asr #17 │ │ │ │ + eorseq r2, sp, ip, ror #18 │ │ │ │ subseq r5, r0, r0, lsl r7 │ │ │ │ - eorseq r2, sp, r0, ror #15 │ │ │ │ + eorseq r2, sp, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #216] @ 2272e4 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -182369,41 +182369,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #200] @ 2272e8 │ │ │ │ ldr r1, [pc, #200] @ 2272ec │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #180] @ 2272f0 │ │ │ │ ldr r1, [pc, #180] @ 2272f4 │ │ │ │ add r4, r4, #128 @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r8, #16 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #140] @ 2272f8 │ │ │ │ ldr r3, [pc, #140] @ 2272fc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #1840 @ 0x730 │ │ │ │ add sl, r7, #8 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 21d6c0 │ │ │ │ add r1, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ bl 21d5c0 │ │ │ │ mov r3, r4 │ │ │ │ @@ -182414,21 +182414,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - strheq r9, [sl], #-192 @ 0xffffff40 │ │ │ │ - eorseq sl, ip, r0, ror #27 │ │ │ │ - @ instruction: 0x003cadf0 │ │ │ │ - eorseq r2, sp, r8, asr #6 │ │ │ │ - eorseq r2, sp, r8, ror #6 │ │ │ │ + subeq r9, sl, r0, asr sp │ │ │ │ + eorseq sl, ip, r0, lsl #29 │ │ │ │ + mlaseq ip, r0, lr, sl │ │ │ │ + eorseq r2, sp, r8, ror #7 │ │ │ │ + eorseq r2, sp, r8, lsl #8 │ │ │ │ subeq r3, pc, r4, ror #17 │ │ │ │ - eorseq r2, sp, r8, ror #15 │ │ │ │ + eorseq r2, sp, r8, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #724] @ 2275ec │ │ │ │ ldr r1, [pc, #724] @ 2275f0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -182494,23 +182494,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #460] @ 227610 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ cmp r7, #13 │ │ │ │ sbcs r3, r4, #0 │ │ │ │ bcc 2275a0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 227364 │ │ │ │ b 227470 │ │ │ │ @@ -182535,23 +182535,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 227618 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 227364 │ │ │ │ ldr r3, [pc, #292] @ 22761c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #12 │ │ │ │ bhi 227470 │ │ │ │ ldrsb r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -182577,67 +182577,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 227624 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 227364 │ │ │ │ ldr r0, [pc, #144] @ 227628 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 227448 │ │ │ │ ldr r3, [pc, #132] @ 22762c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #12 │ │ │ │ bhi 227454 │ │ │ │ add r3, r3, r7 │ │ │ │ ldrsh r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #104] @ 227630 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 227364 │ │ │ │ ldr r0, [pc, #92] @ 227634 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 227364 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r5, r0, r4, asr r5 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r5, r0, r4, lsr r5 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ ldrsheq r5, [r0], #-76 @ 0xffffffb4 │ │ │ │ - ldrdeq r9, [sl], #-174 @ 0xffffff52 │ │ │ │ + subeq r9, sl, lr, ror fp │ │ │ │ andeq r2, r0, r8, asr #28 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r2, sp, r8, lsr #12 │ │ │ │ + eorseq r2, sp, r8, asr #13 │ │ │ │ andeq r2, r0, r0, ror #21 │ │ │ │ - eorseq r2, sp, r8, asr #9 │ │ │ │ - @ instruction: 0x004a999f │ │ │ │ - andeq r0, r0, ip, lsl lr │ │ │ │ - eorseq r2, sp, r8, asr r5 │ │ │ │ - eorseq r2, sp, r4, lsl r5 │ │ │ │ - strdeq r9, [sl], #-140 @ 0xffffff74 │ │ │ │ eorseq r2, sp, r8, ror #10 │ │ │ │ - eorseq r2, sp, r0, lsr r4 │ │ │ │ + subeq r9, sl, pc, lsr sl │ │ │ │ + andeq r0, r0, ip, lsl lr │ │ │ │ + @ instruction: 0x003d25f8 │ │ │ │ + @ instruction: 0x003d25b4 │ │ │ │ + @ instruction: 0x004a999c │ │ │ │ + eorseq r2, sp, r8, lsl #12 │ │ │ │ + @ instruction: 0x003d24d0 │ │ │ │ ldr r0, [pc, #4] @ 227644 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq r3, pc, r8, ror r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #204] @ 22772c │ │ │ │ ldr r2, [pc, #204] @ 227730 │ │ │ │ @@ -182645,25 +182645,25 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #130 @ 0x82 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #172] @ 227738 │ │ │ │ ldr r1, [pc, #172] @ 22773c │ │ │ │ add r4, r4, #12 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [r5, #1132] @ 0x46c │ │ │ │ str r3, [r5, #1092] @ 0x444 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2276dc │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -182682,27 +182682,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp] │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 21d6c0 │ │ │ │ - subeq r9, sl, ip, lsr #18 │ │ │ │ - eorseq r2, sp, r0, lsl r5 │ │ │ │ - eorseq r2, sp, r0, lsr #10 │ │ │ │ - eorseq sl, ip, ip, ror #18 │ │ │ │ - eorseq sl, ip, r0, lsl #19 │ │ │ │ + subeq r9, sl, ip, asr #19 │ │ │ │ + @ instruction: 0x003d25b0 │ │ │ │ + eorseq r2, sp, r0, asr #11 │ │ │ │ + eorseq sl, ip, ip, lsl #20 │ │ │ │ + eorseq sl, ip, r0, lsr #20 │ │ │ │ strheq r3, [pc], #-76 @ │ │ │ │ - @ instruction: 0x003d24b0 │ │ │ │ + eorseq r2, sp, r0, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #296] @ 227888 │ │ │ │ ldr r1, [pc, #296] @ 22788c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -182759,40 +182759,40 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2278a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2277a0 │ │ │ │ ldr r0, [pc, #52] @ 2278ac │ │ │ │ str r6, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2277a0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r5, r0, ip, lsl #2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r5, r0, r8, ror #1 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r5, r0, r0, asr #1 │ │ │ │ andeq r2, r0, r0, asr sp │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r2, sp, r4, asr #6 │ │ │ │ - eorseq r2, sp, r4, ror r3 │ │ │ │ + eorseq r2, sp, r4, ror #7 │ │ │ │ + eorseq r2, sp, r4, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #280] @ 2279e0 │ │ │ │ ldr r1, [pc, #280] @ 2279e4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -182846,39 +182846,39 @@ │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 227a00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 227904 │ │ │ │ ldr r0, [pc, #52] @ 227a04 │ │ │ │ str r6, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 227904 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r4, r0, r4, lsr #31 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r4, r0, ip, ror pc │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r4, r0, r0, ror #30 │ │ │ │ andeq r2, r0, r8, lsl ip │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r2, sp, r4, ror #4 │ │ │ │ - mlaseq sp, r0, r2, r2 │ │ │ │ + eorseq r2, sp, r4, lsl #6 │ │ │ │ + eorseq r2, sp, r0, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ ldr ip, [pc, #1668] @ 2280ac │ │ │ │ @@ -182949,22 +182949,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1396] @ 2280d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 227a90 │ │ │ │ ldr r3, [pc, #1360] @ 2280bc │ │ │ │ ldr r4, [r0, #1096] @ 0x448 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 227a90 │ │ │ │ @@ -182986,22 +182986,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1256] @ 2280d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 227a90 │ │ │ │ ldr r3, [pc, #1212] @ 2280bc │ │ │ │ ldr r4, [r0, #1100] @ 0x44c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 227a90 │ │ │ │ @@ -183023,22 +183023,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1116] @ 2280e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 227a90 │ │ │ │ ldr r3, [pc, #1064] @ 2280bc │ │ │ │ ldr r4, [r0, #1104] @ 0x450 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 227a90 │ │ │ │ @@ -183060,22 +183060,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #976] @ 2280e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 227a90 │ │ │ │ ldr r3, [pc, #916] @ 2280bc │ │ │ │ ldr r4, [r0, #1108] @ 0x454 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 227a90 │ │ │ │ @@ -183097,22 +183097,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #836] @ 2280f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 227a90 │ │ │ │ ldr r3, [pc, #768] @ 2280bc │ │ │ │ ldr r4, [r0, #1112] @ 0x458 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 227a90 │ │ │ │ @@ -183134,22 +183134,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #696] @ 2280f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 227a90 │ │ │ │ ldr r3, [pc, #620] @ 2280bc │ │ │ │ ldr r4, [r0, #1116] @ 0x45c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 227a90 │ │ │ │ @@ -183171,22 +183171,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #556] @ 228100 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 227a90 │ │ │ │ ldr r3, [pc, #472] @ 2280bc │ │ │ │ ldr r4, [r0, #1120] @ 0x460 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 227a90 │ │ │ │ @@ -183208,22 +183208,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 228108 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 227a90 │ │ │ │ ldr r3, [pc, #404] @ 22810c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 227a90 │ │ │ │ ldr r3, [pc, #316] @ 2280c8 │ │ │ │ @@ -183239,142 +183239,142 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 228110 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 227a90 │ │ │ │ ldr r0, [pc, #288] @ 228114 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 227a90 │ │ │ │ ldr r0, [pc, #272] @ 228118 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 227a90 │ │ │ │ ldr r0, [pc, #256] @ 22811c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 227a90 │ │ │ │ ldr r0, [pc, #240] @ 228120 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 227a90 │ │ │ │ ldr r0, [pc, #224] @ 228124 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 227a90 │ │ │ │ ldr r0, [pc, #208] @ 228128 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 227a90 │ │ │ │ ldr r0, [pc, #192] @ 22812c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 227a90 │ │ │ │ ldr r0, [pc, #176] @ 228130 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 227a90 │ │ │ │ ldr r0, [pc, #160] @ 228134 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 227a90 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ mov r4, #0 │ │ │ │ b 227a90 │ │ │ │ subseq r4, r0, r8, lsr lr │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r4, r0, r8, lsr #28 │ │ │ │ - subeq r9, sl, ip, lsl r5 │ │ │ │ + strheq r9, [sl], #-92 @ 0xffffffa4 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ ldrsbeq r4, [r0], #-212 @ 0xffffff2c │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r2, sp, ip, lsr r1 │ │ │ │ + @ instruction: 0x003d21dc │ │ │ │ andeq r2, r0, ip, asr #30 │ │ │ │ - eorseq r2, sp, r4, lsl r1 │ │ │ │ + @ instruction: 0x003d21b4 │ │ │ │ @ instruction: 0x000029b4 │ │ │ │ - eorseq r2, sp, r8, ror #1 │ │ │ │ + eorseq r2, sp, r8, lsl #3 │ │ │ │ muleq r0, ip, sl │ │ │ │ - eorseq r2, sp, ip, asr #1 │ │ │ │ + eorseq r2, sp, ip, ror #2 │ │ │ │ andeq r1, r0, r8, asr r3 │ │ │ │ - eorseq r2, sp, ip, lsr #1 │ │ │ │ + eorseq r2, sp, ip, asr #2 │ │ │ │ andeq r3, r0, ip, lsl r6 │ │ │ │ - mlaseq sp, r8, r0, r2 │ │ │ │ + eorseq r2, sp, r8, lsr r1 │ │ │ │ andeq r1, r0, r8, lsr #8 │ │ │ │ - eorseq r2, sp, r4, lsl #1 │ │ │ │ + eorseq r2, sp, r4, lsr #2 │ │ │ │ @ instruction: 0x00002cbc │ │ │ │ - eorseq r2, sp, r4, asr r0 │ │ │ │ + ldrsheq r2, [sp], -r4 @ │ │ │ │ andeq r1, r0, r0, lsr r8 │ │ │ │ - eorseq r2, sp, r4, asr #32 │ │ │ │ - eorseq r2, sp, r0 │ │ │ │ - eorseq r1, sp, r4, lsl #31 │ │ │ │ - eorseq r2, sp, r4, asr #32 │ │ │ │ - eorseq r1, sp, ip, ror #29 │ │ │ │ - eorseq r1, sp, r8, ror #26 │ │ │ │ - eorseq r1, sp, r8, ror ip │ │ │ │ - @ instruction: 0x003d1db4 │ │ │ │ - eorseq r1, sp, ip, lsl lr │ │ │ │ - eorseq r1, sp, r8, lsr #25 │ │ │ │ + eorseq r2, sp, r4, ror #1 │ │ │ │ + eorseq r2, sp, r0, lsr #1 │ │ │ │ + eorseq r2, sp, r4, lsr #32 │ │ │ │ + eorseq r2, sp, r4, ror #1 │ │ │ │ + eorseq r1, sp, ip, lsl #31 │ │ │ │ + eorseq r1, sp, r8, lsl #28 │ │ │ │ + eorseq r1, sp, r8, lsl sp │ │ │ │ + eorseq r1, sp, r4, asr lr │ │ │ │ + @ instruction: 0x003d1ebc │ │ │ │ + eorseq r1, sp, r8, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 2281bc │ │ │ │ ldr r2, [pc, #108] @ 2281c0 │ │ │ │ ldr r1, [pc, #108] @ 2281c4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #76] @ 2281c8 │ │ │ │ ldr r1, [pc, #76] @ 2281cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 360b74 │ │ │ │ + bl 360c14 │ │ │ │ ldr r3, [pc, #56] @ 2281d0 │ │ │ │ ldr r1, [pc, #56] @ 2281d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 35edd0 │ │ │ │ - subeq r8, sl, r0, asr #28 │ │ │ │ - eorseq sp, fp, r4, ror #27 │ │ │ │ - @ instruction: 0x003dc9bc │ │ │ │ + b 35ee70 │ │ │ │ + subeq r8, sl, r0, ror #29 │ │ │ │ + eorseq sp, fp, r4, lsl #29 │ │ │ │ + eorseq ip, sp, ip, asr sl │ │ │ │ @ instruction: 0xfffff4c4 │ │ │ │ andeq r0, r0, r0, ror #14 │ │ │ │ subeq r2, pc, ip, lsl sl @ │ │ │ │ subeq pc, pc, r0, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -183455,22 +183455,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1332] @ 228878 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 228278 │ │ │ │ ldr r2, [pc, #1296] @ 228864 │ │ │ │ bic r1, r5, #-2147483648 @ 0x80000000 │ │ │ │ str r1, [r3, #1096] @ 0x448 │ │ │ │ ldr r3, [r4, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -183493,27 +183493,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1188] @ 228880 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 228278 │ │ │ │ ldr r0, [r3, #1088] @ 0x440 │ │ │ │ str r5, [r3, #1100] @ 0x44c │ │ │ │ mov r1, #0 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ ldr r3, [pc, #1128] @ 228864 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 228278 │ │ │ │ ldr r3, [pc, #1140] @ 228884 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -183533,22 +183533,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1036] @ 228888 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 228278 │ │ │ │ ldr r2, [pc, #984] @ 228864 │ │ │ │ str r5, [r3, #1104] @ 0x450 │ │ │ │ ldr r3, [r4, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 228278 │ │ │ │ @@ -183570,22 +183570,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #896] @ 228890 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 228278 │ │ │ │ ldr r2, [pc, #836] @ 228864 │ │ │ │ str r5, [r3, #1116] @ 0x45c │ │ │ │ ldr r3, [r4, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 228278 │ │ │ │ @@ -183607,22 +183607,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 228898 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 228278 │ │ │ │ ldr r2, [pc, #688] @ 228864 │ │ │ │ str r5, [r3, #1120] @ 0x460 │ │ │ │ ldr r3, [r4, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 228278 │ │ │ │ @@ -183644,22 +183644,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 2288a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 228278 │ │ │ │ cmp r2, #268435456 @ 0x10000000 │ │ │ │ beq 228660 │ │ │ │ cmp r2, #536870912 @ 0x20000000 │ │ │ │ ldreq r2, [pc, #592] @ 2288a4 │ │ │ │ andeq r2, r2, r5 │ │ │ │ orreq r2, r2, #536870912 @ 0x20000000 │ │ │ │ @@ -183688,22 +183688,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #452] @ 2288ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 228278 │ │ │ │ ldr r2, [pc, #440] @ 2288b0 │ │ │ │ ldr r3, [pc, #344] @ 228854 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -183711,15 +183711,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 22884c │ │ │ │ ldr r0, [pc, #408] @ 2288b4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ ldr r2, [pc, #388] @ 2288b8 │ │ │ │ ldr r3, [pc, #284] @ 228854 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -183788,63 +183788,63 @@ │ │ │ │ ldr r0, [pc, #156] @ 2288e4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 22871c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r4, r0, r4, ror #12 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r4, r0, r4, asr r6 │ │ │ │ - subeq r8, sl, r6, asr sp │ │ │ │ + strdeq r8, [sl], #-214 @ 0xffffff2a │ │ │ │ andeq r0, r0, r3, lsl #2 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r4, r0, ip, ror #11 │ │ │ │ andeq r2, r0, r0, ror #4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003d1ff0 │ │ │ │ + mlaseq sp, r0, r0, r2 │ │ │ │ andeq r2, r0, r0, asr #1 │ │ │ │ - eorseq r1, sp, r4, lsr #26 │ │ │ │ + eorseq r1, sp, r4, asr #27 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x003d1cf0 │ │ │ │ + mlaseq sp, r0, sp, r1 │ │ │ │ andeq r2, r0, r0, ror #1 │ │ │ │ - @ instruction: 0x003d1cd8 │ │ │ │ + eorseq r1, sp, r8, ror sp │ │ │ │ andeq r1, r0, r0, lsr #16 │ │ │ │ - @ instruction: 0x003d1cbc │ │ │ │ + eorseq r1, sp, ip, asr sp │ │ │ │ andeq r2, r0, ip, ror #12 │ │ │ │ - eorseq r1, sp, ip, lsl #25 │ │ │ │ + eorseq r1, sp, ip, lsr #26 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r3, r0, ip, lsr r2 │ │ │ │ - eorseq r1, sp, ip, lsr #19 │ │ │ │ + eorseq r1, sp, ip, asr #20 │ │ │ │ subseq r4, r0, r4, ror r1 │ │ │ │ - eorseq r1, sp, r8, ror #23 │ │ │ │ + eorseq r1, sp, r8, lsl #25 │ │ │ │ subseq r4, r0, r8, lsr r1 │ │ │ │ - eorseq r1, sp, r8, ror r9 │ │ │ │ + eorseq r1, sp, r8, lsl sl │ │ │ │ subseq r4, r0, r8, lsl #2 │ │ │ │ - eorseq r1, sp, r0, lsl fp │ │ │ │ + @ instruction: 0x003d1bb0 │ │ │ │ ldrsbeq r4, [r0], #-8 │ │ │ │ - eorseq r1, sp, r4, ror sl │ │ │ │ + eorseq r1, sp, r4, lsl fp │ │ │ │ subseq r4, r0, r8, lsr #1 │ │ │ │ - eorseq r1, sp, r4, asr r9 │ │ │ │ + @ instruction: 0x003d19f4 │ │ │ │ subseq r4, r0, r8, ror r0 │ │ │ │ - mlaseq sp, r8, r9, r1 │ │ │ │ + eorseq r1, sp, r8, lsr sl │ │ │ │ subseq r4, r0, r8, asr #32 │ │ │ │ - eorseq r1, sp, ip, lsr #22 │ │ │ │ + eorseq r1, sp, ip, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 228988 │ │ │ │ ldr r2, [pc, #136] @ 22898c │ │ │ │ ldr r1, [pc, #136] @ 228990 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #130 @ 0x82 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov ip, #32 │ │ │ │ mov r1, #130023424 @ 0x7c00000 │ │ │ │ ldr r2, [r0, #1132] @ 0x46c │ │ │ │ ldr r3, [r0, #1092] @ 0x444 │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r2, [pc, #88] @ 228994 │ │ │ │ andeq r2, r3, #256 @ 0x100 │ │ │ │ @@ -183863,17 +183863,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq r8, sl, ip, lsl #13 │ │ │ │ - eorseq r1, sp, ip, ror #4 │ │ │ │ - eorseq r1, sp, ip, ror r2 │ │ │ │ + subeq r8, sl, ip, lsr #14 │ │ │ │ + eorseq r1, sp, ip, lsl #6 │ │ │ │ + eorseq r1, sp, ip, lsl r3 │ │ │ │ @ instruction: 0xff000bfc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #164] @ 228a54 │ │ │ │ ldr r2, [pc, #164] @ 228a58 │ │ │ │ @@ -183881,25 +183881,25 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #130 @ 0x82 │ │ │ │ mov r6, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #132] @ 228a60 │ │ │ │ ldr r1, [pc, #132] @ 228a64 │ │ │ │ add r4, r4, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r1, r5, #1088 @ 0x440 │ │ │ │ add r7, r5, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ bl 21d5c0 │ │ │ │ ldr r2, [pc, #84] @ 228a68 │ │ │ │ ldr r3, [pc, #84] @ 228a6c │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ @@ -183908,38 +183908,38 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add r2, r2, #152 @ 0x98 │ │ │ │ mov r3, r5 │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 21d6c0 │ │ │ │ - ldrdeq r8, [sl], #-92 @ 0xffffffa4 │ │ │ │ - @ instruction: 0x003d11bc │ │ │ │ - eorseq r1, sp, ip, asr #3 │ │ │ │ - eorseq r9, ip, r0, lsr #12 │ │ │ │ - eorseq r9, ip, ip, lsr #12 │ │ │ │ + subeq r8, sl, ip, ror r6 │ │ │ │ + eorseq r1, sp, ip, asr r2 │ │ │ │ + eorseq r1, sp, ip, ror #4 │ │ │ │ + eorseq r9, ip, r0, asr #13 │ │ │ │ + eorseq r9, ip, ip, asr #13 │ │ │ │ @ instruction: 0x004f2194 │ │ │ │ - eorseq r1, sp, r8, lsl #19 │ │ │ │ + eorseq r1, sp, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 228a9c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 366b7c │ │ │ │ + bl 366c1c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ strdeq r2, [pc], #-24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #268] @ 228bc4 │ │ │ │ ldr r1, [pc, #268] @ 228bc8 │ │ │ │ @@ -183991,39 +183991,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 228be4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 228af0 │ │ │ │ ldr r0, [pc, #52] @ 228be8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 228af0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrheq r3, [r0], #-212 @ 0xffffff2c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x00503d94 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r3, r0, r4, ror sp │ │ │ │ andeq r2, r0, r0, ror lr │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r1, sp, r8, lsl #16 │ │ │ │ - eorseq r1, sp, ip, lsr #16 │ │ │ │ + eorseq r1, sp, r8, lsr #17 │ │ │ │ + eorseq r1, sp, ip, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #268] @ 228d10 │ │ │ │ ldr r1, [pc, #268] @ 228d14 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -184074,39 +184074,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 228d30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 228c3c │ │ │ │ ldr r0, [pc, #52] @ 228d34 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 228c3c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r3, r0, r8, ror #24 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r3, r0, r8, asr #24 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r3, r0, r8, lsr #24 │ │ │ │ andeq r2, r0, r0, lsr #14 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r1, sp, ip, lsl r7 │ │ │ │ - eorseq r1, sp, r0, asr #14 │ │ │ │ + @ instruction: 0x003d17bc │ │ │ │ + eorseq r1, sp, r0, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #284] @ 228e6c │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldr r2, [pc, #280] @ 228e70 │ │ │ │ @@ -184161,39 +184161,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 228e8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 228d98 │ │ │ │ ldr r0, [pc, #52] @ 228e90 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 228d98 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r3, r0, r8, lsl fp │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrsheq r3, [r0], #-168 @ 0xffffff58 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r3, r0, ip, asr #21 │ │ │ │ andeq r2, r0, r0, lsr r1 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r1, sp, r0, lsr #12 │ │ │ │ - eorseq r1, sp, r0, asr r6 │ │ │ │ + eorseq r1, sp, r0, asr #13 │ │ │ │ + @ instruction: 0x003d16f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #300] @ 228fd8 │ │ │ │ ldr lr, [pc, #300] @ 228fdc │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -184252,39 +184252,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 228ff8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 228ef0 │ │ │ │ ldr r0, [pc, #52] @ 228ffc │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 228ef0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r3, r0, r0, asr #19 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r3, r0, r0, lsr #19 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r3, r0, r0, ror r9 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r1, sp, r0, lsr r5 │ │ │ │ - eorseq r1, sp, ip, asr r5 │ │ │ │ + @ instruction: 0x003d15d0 │ │ │ │ + @ instruction: 0x003d15fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #288] @ 229138 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldr r2, [pc, #284] @ 22913c │ │ │ │ @@ -184340,39 +184340,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 229158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 229064 │ │ │ │ ldr r0, [pc, #52] @ 22915c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 229064 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r3, r0, r0, asr r8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r3, r0, r0, lsr r8 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r3, r0, r0, lsl #16 │ │ │ │ andeq r2, r0, ip, ror #18 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r1, sp, r4, asr #8 │ │ │ │ - eorseq r1, sp, r0, ror r4 │ │ │ │ + eorseq r1, sp, r4, ror #9 │ │ │ │ + eorseq r1, sp, r0, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 229290 │ │ │ │ ldr r1, [pc, #280] @ 229294 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -184426,39 +184426,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2292b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2291b4 │ │ │ │ ldr r0, [pc, #52] @ 2292b4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2291b4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsheq r3, [r0], #-100 @ 0xffffff9c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrsbeq r3, [r0], #-100 @ 0xffffff9c │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ ldrheq r3, [r0], #-96 @ 0xffffffa0 │ │ │ │ andeq r2, r0, r4, asr lr │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r1, sp, r0, ror #6 │ │ │ │ - eorseq r1, sp, ip, lsl #7 │ │ │ │ + eorseq r1, sp, r0, lsl #8 │ │ │ │ + eorseq r1, sp, ip, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #268] @ 2293dc │ │ │ │ ldr r1, [pc, #268] @ 2293e0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -184509,39 +184509,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2293fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 229308 │ │ │ │ ldr r0, [pc, #52] @ 229400 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 229308 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0050359c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r3, r0, ip, ror r5 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r3, r0, ip, asr r5 │ │ │ │ andeq r0, r0, r8, asr #31 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r1, sp, r8, lsl #5 │ │ │ │ - @ instruction: 0x003d12b4 │ │ │ │ + eorseq r1, sp, r8, lsr #6 │ │ │ │ + eorseq r1, sp, r4, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 229534 │ │ │ │ ldr r1, [pc, #280] @ 229538 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -184595,39 +184595,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 229554 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 229458 │ │ │ │ ldr r0, [pc, #52] @ 229558 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 229458 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r3, r0, r0, asr r4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r3, r0, r0, lsr r4 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r3, r0, ip, lsl #8 │ │ │ │ andeq r2, r0, r4, lsr r5 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r1, sp, r0, lsr #3 │ │ │ │ - eorseq r1, sp, r4, asr #3 │ │ │ │ + eorseq r1, sp, r0, asr #4 │ │ │ │ + eorseq r1, sp, r4, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #268] @ 229680 │ │ │ │ ldr r1, [pc, #268] @ 229684 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -184678,39 +184678,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2296a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2295ac │ │ │ │ ldr r0, [pc, #52] @ 2296a4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2295ac │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsheq r3, [r0], #-40 @ 0xffffffd8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrsbeq r3, [r0], #-40 @ 0xffffffd8 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ ldrheq r3, [r0], #-40 @ 0xffffffd8 │ │ │ │ andeq r2, r0, r8, asr r1 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - ldrheq r1, [sp], -r8 @ │ │ │ │ - ldrsbeq r1, [sp], -ip @ │ │ │ │ + eorseq r1, sp, r8, asr r1 │ │ │ │ + eorseq r1, sp, ip, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #268] @ 2297cc │ │ │ │ ldr r1, [pc, #268] @ 2297d0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -184761,39 +184761,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2297ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2296f8 │ │ │ │ ldr r0, [pc, #52] @ 2297f0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2296f8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r3, r0, ip, lsr #3 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r3, r0, ip, lsl #3 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r3, r0, ip, ror #2 │ │ │ │ andeq r1, r0, r4, ror #1 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r0, sp, ip, asr #31 │ │ │ │ - @ instruction: 0x003d0ff0 │ │ │ │ + eorseq r1, sp, ip, rrx │ │ │ │ + mlaseq sp, r0, r0, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #268] @ 229918 │ │ │ │ ldr r1, [pc, #268] @ 22991c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -184820,15 +184820,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 229914 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 362ff4 │ │ │ │ + b 363094 │ │ │ │ ldr r3, [pc, #164] @ 22992c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 229848 │ │ │ │ ldr r3, [pc, #148] @ 229930 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -184844,39 +184844,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 229938 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 229848 │ │ │ │ ldr r0, [pc, #52] @ 22993c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 229848 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r3, r0, r0, rrx │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r3, r0, r0, asr #32 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r3, r0, ip, lsl r0 │ │ │ │ andeq r1, r0, r0, lsr #18 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r0, sp, r4, ror #29 │ │ │ │ - eorseq r0, sp, ip, lsl #30 │ │ │ │ + eorseq r0, sp, r4, lsl #31 │ │ │ │ + eorseq r0, sp, ip, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #324] @ 229a9c │ │ │ │ ldr r1, [pc, #324] @ 229aa0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -184896,18 +184896,18 @@ │ │ │ │ bne 229a04 │ │ │ │ tst r5, #2 │ │ │ │ beq 2299c0 │ │ │ │ ldr r0, [r4, #1932] @ 0x78c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2299bc │ │ │ │ mov r1, #1 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ ldr r0, [r4, #1932] @ 0x78c │ │ │ │ mov r1, #0 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ bic r5, r5, #2 │ │ │ │ ldr r2, [pc, #228] @ 229aac │ │ │ │ ldr r3, [pc, #212] @ 229aa0 │ │ │ │ add r2, pc, r2 │ │ │ │ strb r5, [r4, #1941] @ 0x795 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -184941,72 +184941,72 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 229abc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 229994 │ │ │ │ ldr r0, [pc, #52] @ 229ac0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 229994 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r2, r0, r4, lsl pc │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrsheq r2, [r0], #-228 @ 0xffffff1c │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r2, r0, r4, lsr #29 │ │ │ │ andeq r1, r0, r8, lsl r1 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r0, sp, ip, asr #27 │ │ │ │ - @ instruction: 0x003d0df0 │ │ │ │ + eorseq r0, sp, ip, ror #28 │ │ │ │ + mlaseq sp, r0, lr, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 229b3c │ │ │ │ ldr r2, [pc, #96] @ 229b40 │ │ │ │ ldr r1, [pc, #96] @ 229b44 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r1, [pc, #68] @ 229b48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 360b74 │ │ │ │ + bl 360c14 │ │ │ │ ldr r3, [pc, #56] @ 229b4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq r7, [sl], #-76 @ 0xffffffb4 │ │ │ │ - eorseq ip, fp, ip, asr r4 │ │ │ │ - eorseq fp, sp, r0, lsr r0 │ │ │ │ + subeq r7, sl, ip, ror r5 │ │ │ │ + @ instruction: 0x003bc4fc │ │ │ │ + ldrsbeq fp, [sp], -r0 @ │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ subeq r1, pc, ip, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #588] @ 229db4 │ │ │ │ @@ -185016,37 +185016,37 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #572] @ 229db8 │ │ │ │ ldr r1, [pc, #572] @ 229dbc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #552] @ 229dc0 │ │ │ │ ldr r1, [pc, #552] @ 229dc4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r8, #1 │ │ │ │ mov r9, #0 │ │ │ │ mov fp, r0 │ │ │ │ add r0, r6, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #512] @ 229dc8 │ │ │ │ ldr r1, [pc, #512] @ 229dcc │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ str r6, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r7, r4, #1920 @ 0x780 │ │ │ │ add r1, r7, #8 │ │ │ │ add sl, r4, #752 @ 0x2f0 │ │ │ │ mov r6, r0 │ │ │ │ bl 21d5c0 │ │ │ │ add r1, r7, #12 │ │ │ │ mov r0, r6 │ │ │ │ @@ -185057,41 +185057,41 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r7, #156 @ 0x9c │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 21d6c0 │ │ │ │ ldr r3, [pc, #400] @ 229dd8 │ │ │ │ add sl, r4, #920 @ 0x398 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r7, #204 @ 0xcc │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 21d6c0 │ │ │ │ ldr r3, [pc, #352] @ 229ddc │ │ │ │ add sl, r4, #1088 @ 0x440 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r7, #252 @ 0xfc │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 21d6c0 │ │ │ │ ldr r3, [pc, #304] @ 229de0 │ │ │ │ add sl, r4, #1248 @ 0x4e0 │ │ │ │ add sl, sl, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -185099,30 +185099,30 @@ │ │ │ │ mov r9, #0 │ │ │ │ add r2, r7, #300 @ 0x12c │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 21d6c0 │ │ │ │ ldr r3, [pc, #244] @ 229de4 │ │ │ │ add sl, r4, #1424 @ 0x590 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r7, #348 @ 0x15c │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 21d6c0 │ │ │ │ ldr r3, [pc, #188] @ 229de8 │ │ │ │ add sl, r4, #1584 @ 0x630 │ │ │ │ mov r8, #1 │ │ │ │ mov r9, #0 │ │ │ │ @@ -185130,53 +185130,53 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r7, #396 @ 0x18c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 21d6c0 │ │ │ │ ldr r3, [pc, #128] @ 229dec │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r4, #1760 @ 0x6e0 │ │ │ │ add r2, r7, #444 @ 0x1bc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 21d6c0 │ │ │ │ ldr r1, [pc, #80] @ 229df0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2089d0 │ │ │ │ - subeq r7, sl, r8, asr r4 │ │ │ │ - eorseq ip, fp, r8, asr #7 │ │ │ │ - eorseq sl, sp, r0, lsr #31 │ │ │ │ - eorseq r0, sp, r0, lsl sp │ │ │ │ - eorseq r0, sp, r4, lsr #26 │ │ │ │ - eorseq r8, ip, r4, lsr r4 │ │ │ │ - eorseq r8, ip, r0, asr #8 │ │ │ │ + strdeq r7, [sl], #-72 @ 0xffffffb8 │ │ │ │ + eorseq ip, fp, r8, ror #8 │ │ │ │ + eorseq fp, sp, r0, asr #32 │ │ │ │ + @ instruction: 0x003d0db0 │ │ │ │ + eorseq r0, sp, r4, asr #27 │ │ │ │ + @ instruction: 0x003c84d4 │ │ │ │ + eorseq r8, ip, r0, ror #9 │ │ │ │ subeq r1, pc, ip, rrx │ │ │ │ - subeq r5, r3, r4, lsl #20 │ │ │ │ - eorseq r0, sp, r4, lsl #25 │ │ │ │ - eorseq r0, sp, ip, asr ip │ │ │ │ - eorseq lr, ip, r0, lsr #20 │ │ │ │ - @ instruction: 0x003d0bf0 │ │ │ │ - @ instruction: 0x003d0bb8 │ │ │ │ - mlaseq sp, ip, fp, r0 │ │ │ │ + subeq r5, r3, r4, lsr #21 │ │ │ │ + eorseq r0, sp, r4, lsr #26 │ │ │ │ + @ instruction: 0x003d0cfc │ │ │ │ + eorseq lr, ip, r0, asr #21 │ │ │ │ + mlaseq sp, r0, ip, r0 │ │ │ │ + eorseq r0, sp, r8, asr ip │ │ │ │ + eorseq r0, sp, ip, lsr ip │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #464] @ 229fdc │ │ │ │ ldrb r1, [r0, #1942] @ 0x796 │ │ │ │ @@ -185209,15 +185209,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r4, #1928] @ 0x788 │ │ │ │ moveq r1, #0 │ │ │ │ bne 229ec8 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 362ff4 │ │ │ │ + b 363094 │ │ │ │ cmp r3, #0 │ │ │ │ bne 229f44 │ │ │ │ ldr r2, [pc, #332] @ 229ff0 │ │ │ │ ldr r3, [pc, #312] @ 229fe0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -185246,21 +185246,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 22a000 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 229e5c │ │ │ │ ldr r3, [pc, #184] @ 22a004 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 229e9c │ │ │ │ ldr r3, [pc, #152] @ 229ff8 │ │ │ │ @@ -185276,44 +185276,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 22a008 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 229e9c │ │ │ │ ldr r0, [pc, #72] @ 22a00c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 229e5c │ │ │ │ ldr r0, [pc, #60] @ 22a010 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 229e9c │ │ │ │ subseq r2, r0, r8, asr sl │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r2, r0, r8, lsr sl │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r2, r0, r8, lsl #20 │ │ │ │ subseq r2, r0, r8, asr #19 │ │ │ │ andeq r2, r0, r4, lsr #7 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r0, sp, ip, asr #20 │ │ │ │ + eorseq r0, sp, ip, ror #21 │ │ │ │ andeq r1, r0, r4, lsl r8 │ │ │ │ - eorseq r0, sp, r4, ror r9 │ │ │ │ - @ instruction: 0x003d09fc │ │ │ │ - eorseq r0, sp, ip, lsl #19 │ │ │ │ + eorseq r0, sp, r4, lsl sl │ │ │ │ + mlaseq sp, ip, sl, r0 │ │ │ │ + eorseq r0, sp, ip, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #308] @ 22a160 │ │ │ │ ldr ip, [pc, #308] @ 22a164 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -185373,40 +185373,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 22a180 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 22a068 │ │ │ │ ldr r0, [pc, #56] @ 22a184 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 22a068 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r2, r0, r0, asr #16 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r2, r0, r0, lsr #16 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ ldrsbeq r2, [r0], #-124 @ 0xffffff84 │ │ │ │ andeq r2, r0, r4, lsr #31 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r0, sp, ip, lsr #17 │ │ │ │ - @ instruction: 0x003d08d8 │ │ │ │ + eorseq r0, sp, ip, asr #18 │ │ │ │ + eorseq r0, sp, r8, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #268] @ 22a2ac │ │ │ │ ldr r1, [pc, #268] @ 22a2b0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -185457,39 +185457,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 22a2cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 22a1dc │ │ │ │ ldr r0, [pc, #52] @ 22a2d0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 22a1dc │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r2, r0, ip, asr #13 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r2, r0, ip, lsr #13 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r2, r0, r8, lsl #13 │ │ │ │ @ instruction: 0x000012b8 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003d07d0 │ │ │ │ - @ instruction: 0x003d07f4 │ │ │ │ + eorseq r0, sp, r0, ror r8 │ │ │ │ + mlaseq sp, r4, r8, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #312] @ 22a424 │ │ │ │ ldr r1, [pc, #312] @ 22a428 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -185551,39 +185551,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 22a444 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 22a32c │ │ │ │ ldr r0, [pc, #52] @ 22a448 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 22a32c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r2, r0, r0, lsl #11 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r2, r0, r0, ror #10 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r2, r0, r4, lsl r5 │ │ │ │ andeq r1, r0, r8, asr #2 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003d06bc │ │ │ │ - eorseq r0, sp, r0, ror #13 │ │ │ │ + eorseq r0, sp, ip, asr r7 │ │ │ │ + eorseq r0, sp, r0, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #356] @ 22a5c8 │ │ │ │ ldr lr, [pc, #356] @ 22a5cc │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -185656,40 +185656,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 22a5ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 22a4a8 │ │ │ │ ldr r0, [pc, #56] @ 22a5f0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 22a4a8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r2, r0, r8, lsl #8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r2, r0, r8, ror #7 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r2, r0, ip, lsr #7 │ │ │ │ subseq r2, r0, r4, ror #6 │ │ │ │ andeq r1, r0, r4, asr #10 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r0, sp, ip, ror r5 │ │ │ │ - eorseq r0, sp, ip, lsr #11 │ │ │ │ + eorseq r0, sp, ip, lsl r6 │ │ │ │ + eorseq r0, sp, ip, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #264] @ 22a714 │ │ │ │ ldr r1, [pc, #264] @ 22a718 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -185740,69 +185740,69 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 22a734 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 22a640 │ │ │ │ ldr r0, [pc, #48] @ 22a738 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 22a640 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r2, r0, r0, ror #4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r2, r0, ip, asr #4 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r2, r0, r4, lsr #4 │ │ │ │ andeq r2, r0, r4, lsr sp │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r0, sp, r8, lsr #9 │ │ │ │ - @ instruction: 0x003d04d4 │ │ │ │ + eorseq r0, sp, r8, asr #10 │ │ │ │ + eorseq r0, sp, r4, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 22a7ac │ │ │ │ ldr r2, [pc, #88] @ 22a7b0 │ │ │ │ ldr r1, [pc, #88] @ 22a7b4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, #0 │ │ │ │ add r2, r0, #1936 @ 0x790 │ │ │ │ strb r3, [r0, #1944] @ 0x798 │ │ │ │ strb r3, [r0, #1942] @ 0x796 │ │ │ │ strh r3, [r2, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq r6, sl, r8, ror #16 │ │ │ │ - eorseq r0, sp, r4, asr #2 │ │ │ │ - eorseq r0, sp, r8, asr r1 │ │ │ │ + subeq r6, sl, r8, lsl #18 │ │ │ │ + eorseq r0, sp, r4, ror #3 │ │ │ │ + @ instruction: 0x003d01f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #164] @ 22a874 │ │ │ │ ldr r7, [pc, #164] @ 22a878 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -185811,91 +185811,91 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ mov r6, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #124] @ 22a880 │ │ │ │ ldr r1, [pc, #124] @ 22a884 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #1 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r1, r5, #920 @ 0x398 │ │ │ │ mov r4, r0 │ │ │ │ bl 21d5c0 │ │ │ │ ldr r2, [pc, #72] @ 22a888 │ │ │ │ str r7, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r5, #752 @ 0x2f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, r2, #492 @ 0x1ec │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 21d6c0 │ │ │ │ - strdeq r6, [sl], #-112 @ 0xffffff90 │ │ │ │ - eorseq r0, sp, r8, lsr #8 │ │ │ │ - ldrheq r0, [sp], -ip @ │ │ │ │ - @ instruction: 0x003c77f8 │ │ │ │ - eorseq r7, ip, r4, lsl #16 │ │ │ │ + @ instruction: 0x004a6890 │ │ │ │ + eorseq r0, sp, r8, asr #9 │ │ │ │ + eorseq r0, sp, ip, asr r1 │ │ │ │ + mlaseq ip, r8, r8, r7 │ │ │ │ + eorseq r7, ip, r4, lsr #17 │ │ │ │ subeq r0, pc, ip, lsr r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 22a8b8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 366b7c │ │ │ │ + bl 366c1c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ strdeq r0, [pc], #-88 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 22a920 │ │ │ │ ldr r2, [pc, #76] @ 22a924 │ │ │ │ ldr r1, [pc, #76] @ 22a928 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #48] @ 22a92c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq r6, sl, ip, lsl r7 │ │ │ │ - eorseq fp, fp, r4, ror #12 │ │ │ │ - eorseq sl, sp, r0, asr #4 │ │ │ │ + strheq r6, [sl], #-124 @ 0xffffff84 │ │ │ │ + eorseq fp, fp, r4, lsl #14 │ │ │ │ + eorseq sl, sp, r0, ror #5 │ │ │ │ andeq r0, r0, r0, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [pc, #436] @ 22aafc │ │ │ │ mov r5, r2 │ │ │ │ @@ -185913,15 +185913,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ and r3, r5, #3 │ │ │ │ rsbs r1, r6, #4 │ │ │ │ subs r1, r1, r3 │ │ │ │ lsr r3, r5, #2 │ │ │ │ orr r3, r3, r7, lsl #30 │ │ │ │ add r3, r3, #230 @ 0xe6 │ │ │ │ ldr r8, [pc, #348] @ 22ab10 │ │ │ │ @@ -185982,49 +185982,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 22ab28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 22aa08 │ │ │ │ ldr r0, [pc, #80] @ 22ab2c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 22aa08 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ bl 177960 │ │ │ │ - subeq r6, sl, r8, lsr #13 │ │ │ │ + subeq r6, sl, r8, asr #14 │ │ │ │ subseq r1, r0, r0, lsl pc │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r0, sp, r8, lsl r3 │ │ │ │ - @ instruction: 0x003d02f4 │ │ │ │ + @ instruction: 0x003d03b8 │ │ │ │ + mlaseq sp, r4, r3, r0 │ │ │ │ ldrheq r1, [r0], #-236 @ 0xffffff14 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r1, r0, ip, asr lr │ │ │ │ andeq r1, r0, r8, asr #30 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r0, sp, r4, ror #3 │ │ │ │ - eorseq r0, sp, r0, lsr #4 │ │ │ │ + eorseq r0, sp, r4, lsl #5 │ │ │ │ + eorseq r0, sp, r0, asr #5 │ │ │ │ ldr r3, [pc, #64] @ 22ab78 │ │ │ │ ldr r2, [pc, #64] @ 22ab7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ @@ -186034,19 +186034,19 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r1, [pc, #24] @ 22ab80 │ │ │ │ ldr r0, [pc, #24] @ 22ab84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ subseq r1, r0, r4, lsr sp │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ - @ instruction: 0x004a6490 │ │ │ │ - @ instruction: 0x003d01d4 │ │ │ │ + subeq r6, sl, r0, lsr r5 │ │ │ │ + eorseq r0, sp, r4, ror r2 │ │ │ │ ldr r3, [pc, #64] @ 22abd0 │ │ │ │ ldr r2, [pc, #64] @ 22abd4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ @@ -186056,47 +186056,47 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r1, [pc, #24] @ 22abd8 │ │ │ │ ldr r0, [pc, #24] @ 22abdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ ldrsbeq r1, [r0], #-204 @ 0xffffff34 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ - subeq r6, sl, r8, lsr r4 │ │ │ │ - eorseq r0, sp, ip, ror r1 │ │ │ │ + ldrdeq r6, [sl], #-72 @ 0xffffffb8 │ │ │ │ + eorseq r0, sp, ip, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 22ac44 │ │ │ │ ldr r2, [pc, #76] @ 22ac48 │ │ │ │ ldr r1, [pc, #76] @ 22ac4c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #48] @ 22ac50 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq r6, [sl], #-56 @ 0xffffffc8 │ │ │ │ - eorseq fp, fp, r0, asr #6 │ │ │ │ - eorseq r9, sp, ip, lsl pc │ │ │ │ + @ instruction: 0x004a6498 │ │ │ │ + eorseq fp, fp, r0, ror #7 │ │ │ │ + @ instruction: 0x003d9fbc │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #156] @ 22ad08 │ │ │ │ ldr r7, [pc, #156] @ 22ad0c │ │ │ │ @@ -186106,48 +186106,48 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r4, #28 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ mov r5, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #116] @ 22ad14 │ │ │ │ ldr r1, [pc, #116] @ 22ad18 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #76] @ 22ad1c │ │ │ │ str r7, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r6, #752 @ 0x2f0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 21d6c0 │ │ │ │ - subeq r6, sl, ip, lsl #7 │ │ │ │ - eorseq r0, sp, r4, lsr #32 │ │ │ │ - eorseq pc, ip, ip, ror #31 │ │ │ │ - eorseq r7, ip, r8, asr r3 │ │ │ │ - eorseq r7, ip, r8, ror #6 │ │ │ │ + subeq r6, sl, ip, lsr #8 │ │ │ │ + eorseq r0, sp, r4, asr #1 │ │ │ │ + eorseq r0, sp, ip, lsl #1 │ │ │ │ + @ instruction: 0x003c73f8 │ │ │ │ + eorseq r7, ip, r8, lsl #8 │ │ │ │ subeq r0, pc, r8, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #156] @ 22add4 │ │ │ │ ldr r7, [pc, #156] @ 22add8 │ │ │ │ @@ -186157,48 +186157,48 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r4, #100 @ 0x64 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #116] @ 22ade0 │ │ │ │ ldr r1, [pc, #116] @ 22ade4 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #76] @ 22ade8 │ │ │ │ str r7, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r6, #752 @ 0x2f0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r2, r2, #152 @ 0x98 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 21d6c0 │ │ │ │ - subeq r6, sl, r0, asr #5 │ │ │ │ - eorseq r0, sp, r0, lsl r0 │ │ │ │ - eorseq pc, ip, r0, lsr #30 │ │ │ │ - eorseq r7, ip, ip, lsl #5 │ │ │ │ - mlaseq ip, ip, r2, r7 │ │ │ │ + subeq r6, sl, r0, ror #6 │ │ │ │ + ldrheq r0, [sp], -r0 @ │ │ │ │ + eorseq pc, ip, r0, asr #31 │ │ │ │ + eorseq r7, ip, ip, lsr #6 │ │ │ │ + eorseq r7, ip, ip, lsr r3 │ │ │ │ strdeq r0, [pc], #-12 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [pc, #436] @ 22afb8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -186216,15 +186216,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ and r3, r5, #3 │ │ │ │ rsbs r1, r6, #4 │ │ │ │ subs r1, r1, r3 │ │ │ │ lsr r3, r5, #2 │ │ │ │ orr r3, r3, r7, lsl #30 │ │ │ │ add r3, r3, #230 @ 0xe6 │ │ │ │ ldr r8, [pc, #348] @ 22afcc │ │ │ │ @@ -186285,49 +186285,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 22afe4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 22aec4 │ │ │ │ ldr r0, [pc, #80] @ 22afe8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 22aec4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ bl 177960 │ │ │ │ - subeq r6, sl, ip, ror #3 │ │ │ │ + subeq r6, sl, ip, lsl #5 │ │ │ │ subseq r1, r0, r4, asr sl │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq pc, ip, r4, lsl pc @ │ │ │ │ - eorseq pc, ip, r8, lsr lr @ │ │ │ │ + @ instruction: 0x003cffb4 │ │ │ │ + @ instruction: 0x003cfed8 │ │ │ │ subseq r1, r0, r0, lsl #20 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r1, r0, r0, lsr #19 │ │ │ │ andeq r1, r0, r8, rrx │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq pc, ip, r0, ror #27 │ │ │ │ - eorseq pc, ip, ip, lsl lr @ │ │ │ │ + eorseq pc, ip, r0, lsl #29 │ │ │ │ + @ instruction: 0x003cfebc │ │ │ │ │ │ │ │ 0022afec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ @@ -186391,20 +186391,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ rscseq pc, pc, r0 │ │ │ │ strdeq pc, [r0], -r0 │ │ │ │ - subeq r5, sl, ip, lsr pc │ │ │ │ - eorseq pc, ip, r8, lsr sp @ │ │ │ │ - eorseq pc, ip, r8, ror sp @ │ │ │ │ - subeq r5, sl, r8, lsl pc │ │ │ │ - eorseq pc, ip, r4, lsl sp @ │ │ │ │ - eorseq pc, ip, ip, lsr #26 │ │ │ │ + ldrdeq r5, [sl], #-252 @ 0xffffff04 │ │ │ │ + @ instruction: 0x003cfdd8 │ │ │ │ + eorseq pc, ip, r8, lsl lr @ │ │ │ │ + strheq r5, [sl], #-248 @ 0xffffff08 │ │ │ │ + @ instruction: 0x003cfdb4 │ │ │ │ + eorseq pc, ip, ip, asr #27 │ │ │ │ │ │ │ │ 0022b118 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r7, r0, #4096 @ 0x1000 │ │ │ │ @@ -186457,17 +186457,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #211 @ 0xd3 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ rscseq pc, pc, r0 │ │ │ │ strdeq pc, [r0], -r0 │ │ │ │ - subeq r5, sl, r8, lsl lr │ │ │ │ - eorseq pc, ip, r4, lsl ip @ │ │ │ │ - eorseq pc, ip, ip, ror ip @ │ │ │ │ + strheq r5, [sl], #-232 @ 0xffffff18 │ │ │ │ + @ instruction: 0x003cfcb4 │ │ │ │ + eorseq pc, ip, ip, lsl sp @ │ │ │ │ sub r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -186516,15 +186516,15 @@ │ │ │ │ orrne r3, r3, #128 @ 0x80 │ │ │ │ strhne r3, [r5, #60] @ 0x3c │ │ │ │ cmp r8, r4 │ │ │ │ bne 22b34c │ │ │ │ add r6, r6, #8192 @ 0x2000 │ │ │ │ ldr r0, [r6, #560] @ 0x230 │ │ │ │ mov r1, r4 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ ldr r2, [pc, #472] @ 22b4d0 │ │ │ │ ldr r3, [pc, #456] @ 22b4c4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [r5, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -186567,23 +186567,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 22b4e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 22b2e0 │ │ │ │ ldr r2, [pc, #236] @ 22b4d4 │ │ │ │ bic r1, r1, #128 @ 0x80 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ orr r1, r1, #64 @ 0x40 │ │ │ │ strh r1, [r5, #68] @ 0x44 │ │ │ │ strh r3, [r5, #60] @ 0x3c │ │ │ │ @@ -186611,50 +186611,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 22b4ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 22b408 │ │ │ │ ldr r0, [pc, #92] @ 22b4f0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 22b2e0 │ │ │ │ ldr r0, [pc, #68] @ 22b4f4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 22b408 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r1, r0, r4, lsl r6 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ subseq r1, r0, r0, ror #11 │ │ │ │ subseq r1, r0, r4, ror r5 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r1, r0, r0, lsl #19 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003cfaf4 │ │ │ │ + mlaseq ip, r4, fp, pc @ │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ - eorseq pc, ip, ip, lsl #20 │ │ │ │ - eorseq pc, ip, r0, ror #20 │ │ │ │ - eorseq pc, ip, r0, lsl #20 │ │ │ │ + eorseq pc, ip, ip, lsr #21 │ │ │ │ + eorseq pc, ip, r0, lsl #22 │ │ │ │ + eorseq pc, ip, r0, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #472] @ 22b6e8 │ │ │ │ ldr r1, [pc, #472] @ 22b6ec │ │ │ │ add ip, pc, ip │ │ │ │ @@ -186756,43 +186756,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 22b718 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 22b548 │ │ │ │ ldr r0, [pc, #68] @ 22b71c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 22b548 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r1, r0, ip, asr r3 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r1, r0, ip, lsr r3 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ andeq r1, r0, r0, lsl r4 │ │ │ │ rsbeq r1, r2, #3 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ subseq r1, r0, r0, asr r2 │ │ │ │ andeq r1, r0, ip, lsr r6 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq pc, ip, r8, asr r8 @ │ │ │ │ - eorseq pc, ip, r8, ror #16 │ │ │ │ + @ instruction: 0x003cf8f8 │ │ │ │ + eorseq pc, ip, r8, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #268] @ 22b844 │ │ │ │ and r4, r1, #127 @ 0x7f │ │ │ │ cmp r4, #22 │ │ │ │ @@ -186856,20 +186856,20 @@ │ │ │ │ b 22b7bc │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r2, r3, #16 │ │ │ │ b 22b7bc │ │ │ │ ldr r0, [pc, #20] @ 22b850 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 22b81c │ │ │ │ subseq r1, r0, r0, lsr r1 │ │ │ │ strdeq r0, [ip], #-36 @ 0xffffffdc │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ - eorseq pc, ip, ip, lsl r7 @ │ │ │ │ + @ instruction: 0x003cf7bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #17 │ │ │ │ mov r4, r0 │ │ │ │ moveq r1, #2 │ │ │ │ @@ -187860,15 +187860,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 5c15c0 │ │ │ │ + bl 5c1660 │ │ │ │ ldrh r3, [r5, #60] @ 0x3c │ │ │ │ tst r3, #8 │ │ │ │ bne 22c914 │ │ │ │ mov r0, r4 │ │ │ │ bl 22b220 │ │ │ │ ldrh r3, [r5, #60] @ 0x3c │ │ │ │ tst r3, #4 │ │ │ │ @@ -187894,15 +187894,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ lsl r3, r0, #5 │ │ │ │ adds ip, r3, r0 │ │ │ │ lsl r3, r1, #5 │ │ │ │ orr r3, r3, r0, lsr #27 │ │ │ │ adc r1, r1, r3 │ │ │ │ add r3, r4, #4480 @ 0x1180 │ │ │ │ ldr lr, [r3] │ │ │ │ @@ -187914,15 +187914,15 @@ │ │ │ │ orreq r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq 22c920 │ │ │ │ str ip, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r5, #20] │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldrh r3, [r5, #70] @ 0x46 │ │ │ │ tst r3, #1 │ │ │ │ ldrheq r3, [r5, #152] @ 0x98 │ │ │ │ movne r2, #1966080 @ 0x1e0000 │ │ │ │ subeq r2, r3, r3, lsl #4 │ │ │ │ movne r3, #0 │ │ │ │ lsleq r2, r2, #1 │ │ │ │ @@ -187933,15 +187933,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs ip, r1, r3 │ │ │ │ blt 22c908 │ │ │ │ adds r2, r0, #1 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5c19d8 │ │ │ │ + b 5c1a78 │ │ │ │ mov r0, r4 │ │ │ │ bl 22bb2c │ │ │ │ b 22c7fc │ │ │ │ ldrh r3, [r5, #152] @ 0x98 │ │ │ │ subs r3, r3, lr │ │ │ │ rsc r0, r0, #0 │ │ │ │ adds r3, r3, ip │ │ │ │ @@ -188274,25 +188274,25 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r8, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 22d088 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldrh r2, [r6, #62] @ 0x3e │ │ │ │ ldrh r3, [r6, #64] @ 0x40 │ │ │ │ orr r2, r2, r3, lsl #16 │ │ │ │ b 22cbc8 │ │ │ │ ldr r2, [pc, #484] @ 22d08c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -188313,27 +188313,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 22d090 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 22cd0c │ │ │ │ ldr r3, [pc, #340] @ 22d094 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 22cc6c │ │ │ │ ldr r3, [pc, #300] @ 22d080 │ │ │ │ @@ -188349,24 +188349,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 22d098 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r0, [fp] │ │ │ │ b 22cc6c │ │ │ │ ldr r3, [pc, #204] @ 22d094 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 22cddc │ │ │ │ @@ -188376,57 +188376,57 @@ │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ bne 22cf60 │ │ │ │ b 22cddc │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #164] @ 22d09c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldrh r2, [r6, #62] @ 0x3e │ │ │ │ ldrh r3, [r6, #64] @ 0x40 │ │ │ │ orr r2, r2, r3, lsl #16 │ │ │ │ b 22cbc8 │ │ │ │ ldr r0, [pc, #136] @ 22d0a0 │ │ │ │ stm sp, {r3, sl, fp} │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 22cd0c │ │ │ │ ldr r0, [pc, #108] @ 22d0a4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r0, [fp] │ │ │ │ b 22cc6c │ │ │ │ strdeq pc, [pc], #-232 @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r4, sl, r4, lsl #14 │ │ │ │ + subeq r4, sl, r4, lsr #15 │ │ │ │ ldrdeq pc, [pc], #-224 @ │ │ │ │ andeq pc, r0, pc, ror #10 │ │ │ │ subeq pc, pc, r4, ror lr @ │ │ │ │ @ instruction: 0xffeefd3d │ │ │ │ subeq pc, pc, ip, ror #26 │ │ │ │ andeq r0, r0, sl, ror #4 │ │ │ │ muleq r0, r5, sp │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r1, r0, r4, lsr #28 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq lr, ip, r8, ror #1 │ │ │ │ + eorseq lr, ip, r8, lsl #3 │ │ │ │ andeq r0, r0, r0, asr pc │ │ │ │ - ldrsheq lr, [ip], -r4 @ │ │ │ │ + mlaseq ip, r4, r1, lr │ │ │ │ andeq r3, r0, ip, lsr r7 │ │ │ │ - eorseq lr, ip, r4, lsl r0 │ │ │ │ - eorseq sp, ip, r8, lsr #31 │ │ │ │ - eorseq lr, ip, r0, asr r0 │ │ │ │ - eorseq sp, ip, r0, asr #31 │ │ │ │ + ldrheq lr, [ip], -r4 @ │ │ │ │ + eorseq lr, ip, r8, asr #32 │ │ │ │ + ldrsheq lr, [ip], -r0 @ │ │ │ │ + eorseq lr, ip, r0, rrx │ │ │ │ │ │ │ │ 0022d0a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov fp, r2 │ │ │ │ @@ -189297,19 +189297,19 @@ │ │ │ │ blx r1 │ │ │ │ mov sl, #2 │ │ │ │ ldrh r3, [r9] │ │ │ │ b 22d648 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq pc, pc, r4, lsr #15 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r3, sl, r0, lsr #31 │ │ │ │ + subeq r4, sl, r0, asr #32 │ │ │ │ subeq pc, pc, ip, ror r6 @ │ │ │ │ - ldrdeq r3, [sl], #-204 @ 0xffffff34 │ │ │ │ + subeq r3, sl, ip, ror sp │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - subeq r3, sl, r4, asr #13 │ │ │ │ + subeq r3, sl, r4, ror #14 │ │ │ │ │ │ │ │ 0022de6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -189504,15 +189504,15 @@ │ │ │ │ tst r1, #96 @ 0x60 │ │ │ │ bne 22e148 │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ add r3, r3, #12 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r4, [r3, #4] │ │ │ │ b 22e0b8 │ │ │ │ - subeq r3, sl, r1, ror r0 │ │ │ │ + subeq r3, sl, r1, lsl r1 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ │ │ │ │ 0022e174 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -189622,15 +189622,15 @@ │ │ │ │ tst r1, #96 @ 0x60 │ │ │ │ bne 22e310 │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ add r3, r3, #12 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r4, [r3, #4] │ │ │ │ b 22e280 │ │ │ │ - strheq r2, [sl], #-224 @ 0xffffff20 │ │ │ │ + subeq r2, sl, r0, asr pc │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ │ │ │ │ 0022e33c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -189646,21 +189646,21 @@ │ │ │ │ stmib sp, {r3, r6} │ │ │ │ mov r3, #1 │ │ │ │ add r5, r6, #4096 @ 0x1000 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl 5c14e4 │ │ │ │ + bl 5c1584 │ │ │ │ str r8, [r5, #20] │ │ │ │ add r8, r6, #4 │ │ │ │ mov r0, r8 │ │ │ │ bl 2dabb4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ add r3, r7, #88 @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r7, #20] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ @@ -189698,15 +189698,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @ instruction: 0xffffe45c │ │ │ │ ldrbpl r0, [r7, -r0] │ │ │ │ ldr r0, [pc, #4] @ 22e460 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq ip, lr, ip, lsr fp │ │ │ │ cmp r2, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ b 22df34 │ │ │ │ @@ -189720,44 +189720,44 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #224] @ 22e5a0 │ │ │ │ ldr r1, [pc, #224] @ 22e5a4 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ ldr r6, [pc, #196] @ 22e5a8 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #180] @ 22e5ac │ │ │ │ ldr r3, [pc, #180] @ 22e5b0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add fp, r0, #5184 @ 0x1440 │ │ │ │ add fp, fp, #56 @ 0x38 │ │ │ │ mov r3, r0 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ ldr r1, [pc, #128] @ 22e5b4 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2089d0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ @@ -189776,22 +189776,22 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r4, #1320] @ 0x528 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 22e33c │ │ │ │ - @ instruction: 0x004a3090 │ │ │ │ - eorseq r3, ip, r8, asr fp │ │ │ │ - eorseq r3, ip, ip, ror #22 │ │ │ │ - eorseq r9, ip, r0, lsl #25 │ │ │ │ - eorseq r9, ip, r0, ror ip │ │ │ │ + subeq r3, sl, r0, lsr r1 │ │ │ │ + @ instruction: 0x003c3bf8 │ │ │ │ + eorseq r3, ip, ip, lsl #24 │ │ │ │ + eorseq r9, ip, r0, lsr #26 │ │ │ │ + eorseq r9, ip, r0, lsl sp │ │ │ │ subeq lr, pc, ip, lsl #7 │ │ │ │ @ instruction: 0x004eca9c │ │ │ │ - eorseq ip, ip, r4, lsl #24 │ │ │ │ + eorseq ip, ip, r4, lsr #25 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ andeq r3, r0, r0, ror #4 │ │ │ │ andeq r2, r0, r0, lsr r2 │ │ │ │ ldrheq fp, [r0], #-220 @ 0xffffff24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -189848,40 +189848,40 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 22e714 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 22e61c │ │ │ │ ldr r0, [pc, #52] @ 22e718 │ │ │ │ str r6, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 22e61c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x004fe290 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq lr, pc, ip, ror #4 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq lr, pc, r8, asr #4 │ │ │ │ andeq r2, r0, r4, lsl r7 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq ip, ip, ip, lsr sl │ │ │ │ - eorseq ip, ip, r0, ror #20 │ │ │ │ + @ instruction: 0x003ccadc │ │ │ │ + eorseq ip, ip, r0, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r1, r2 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #300] @ 22e868 │ │ │ │ @@ -189939,86 +189939,86 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 22e888 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 22e784 │ │ │ │ ldr r0, [pc, #60] @ 22e88c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 22e784 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq lr, pc, ip, lsr #2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq lr, pc, r4, lsl #2 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq lr, pc, r0, ror #1 │ │ │ │ andeq r1, r0, r4, asr #11 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq ip, ip, r0, lsr r9 │ │ │ │ - eorseq ip, ip, r0, asr r9 │ │ │ │ + @ instruction: 0x003cc9d0 │ │ │ │ + @ instruction: 0x003cc9f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #132] @ 22e92c │ │ │ │ ldr r2, [pc, #132] @ 22e930 │ │ │ │ ldr r1, [pc, #132] @ 22e934 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r1, [pc, #100] @ 22e938 │ │ │ │ ldr r3, [pc, #100] @ 22e93c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #84] @ 22e940 │ │ │ │ orr r2, r2, #8 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 360b74 │ │ │ │ + bl 360c14 │ │ │ │ ldr r3, [pc, #60] @ 22e944 │ │ │ │ ldr r1, [pc, #60] @ 22e948 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 35edd0 │ │ │ │ - subeq r2, sl, r0, lsl #25 │ │ │ │ - eorseq r7, fp, r8, lsl #13 │ │ │ │ - eorseq r6, sp, r4, ror #4 │ │ │ │ + b 35ee70 │ │ │ │ + subeq r2, sl, r0, lsr #26 │ │ │ │ + eorseq r7, fp, r8, lsr #14 │ │ │ │ + eorseq r6, sp, r4, lsl #6 │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ - @ instruction: 0x003cc8f0 │ │ │ │ + mlaseq ip, r0, r9, ip │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ subeq ip, lr, ip, lsl #13 │ │ │ │ subeq r9, pc, r8, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -190028,22 +190028,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 22df34 │ │ │ │ - subeq r2, sl, r4, asr #23 │ │ │ │ - @ instruction: 0x003c97d4 │ │ │ │ - eorseq r9, ip, r8, asr #15 │ │ │ │ + subeq r2, sl, r4, ror #24 │ │ │ │ + eorseq r9, ip, r4, ror r8 │ │ │ │ + eorseq r9, ip, r8, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 22ea50 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -190051,25 +190051,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 22ea54 │ │ │ │ ldr r1, [pc, #132] @ 22ea58 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #112] @ 22ea5c │ │ │ │ ldr r1, [pc, #112] @ 22ea60 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [pc, #80] @ 22ea64 │ │ │ │ ldr r2, [pc, #80] @ 22ea68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r6, #4864 @ 0x1300 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [sp] │ │ │ │ @@ -190079,40 +190079,40 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subeq r2, sl, r0, ror fp │ │ │ │ - eorseq r9, ip, r8, ror r7 │ │ │ │ - eorseq r9, ip, r8, ror #14 │ │ │ │ - eorseq r7, fp, r4, asr r5 │ │ │ │ - eorseq r6, sp, r0, lsr r1 │ │ │ │ - eorseq ip, ip, r0, asr #15 │ │ │ │ - eorseq ip, ip, ip, asr #15 │ │ │ │ + subeq r2, sl, r0, lsl ip │ │ │ │ + eorseq r9, ip, r8, lsl r8 │ │ │ │ + eorseq r9, ip, r8, lsl #16 │ │ │ │ + @ instruction: 0x003b75f4 │ │ │ │ + @ instruction: 0x003d61d0 │ │ │ │ + eorseq ip, ip, r0, ror #16 │ │ │ │ + eorseq ip, ip, ip, ror #16 │ │ │ │ │ │ │ │ 0022ea6c : │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0022ea78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #20] @ 22eaa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - eorseq ip, ip, r4, ror #14 │ │ │ │ + eorseq ip, ip, r4, lsl #16 │ │ │ │ │ │ │ │ 0022eaa8 : │ │ │ │ mvn r0, #37 @ 0x25 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0022eab0 : │ │ │ │ bx lr │ │ │ │ @@ -190195,25 +190195,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 22eb98 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x003cc6dc │ │ │ │ - subeq r2, sl, r4, lsl #20 │ │ │ │ - @ instruction: 0x003cc6b0 │ │ │ │ + eorseq ip, ip, ip, ror r7 │ │ │ │ + subeq r2, sl, r4, lsr #21 │ │ │ │ + eorseq ip, ip, r0, asr r7 │ │ │ │ │ │ │ │ 0022eb9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 22ebfc │ │ │ │ @@ -190224,25 +190224,25 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #29 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x004a299c │ │ │ │ - eorseq ip, ip, r4, ror r6 │ │ │ │ - eorseq ip, ip, ip, asr #12 │ │ │ │ + subeq r2, sl, ip, lsr sl │ │ │ │ + eorseq ip, ip, r4, lsl r7 │ │ │ │ + eorseq ip, ip, ip, ror #13 │ │ │ │ │ │ │ │ 0022ec08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #72] @ 22ec68 │ │ │ │ @@ -190253,25 +190253,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r2, #44 @ 0x2c │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r2, #38 @ 0x26 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq r2, sl, r4, lsr r9 │ │ │ │ - eorseq ip, ip, ip, lsl #12 │ │ │ │ - eorseq ip, ip, r0, ror #11 │ │ │ │ + ldrdeq r2, [sl], #-148 @ 0xffffff6c │ │ │ │ + eorseq ip, ip, ip, lsr #13 │ │ │ │ + eorseq ip, ip, r0, lsl #13 │ │ │ │ │ │ │ │ 0022ec74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #72] @ 22ecd4 │ │ │ │ @@ -190282,25 +190282,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r2, #76 @ 0x4c │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq r2, sl, r8, asr #17 │ │ │ │ - eorseq ip, ip, r0, lsr #11 │ │ │ │ - eorseq ip, ip, r4, ror r5 │ │ │ │ + subeq r2, sl, r8, ror #18 │ │ │ │ + eorseq ip, ip, r0, asr #12 │ │ │ │ + eorseq ip, ip, r4, lsl r6 │ │ │ │ │ │ │ │ 0022ece0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #228] @ 22eddc │ │ │ │ @@ -190312,42 +190312,42 @@ │ │ │ │ ldr r1, [pc, #212] @ 22ede4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ bl 22eb34 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2cd900 │ │ │ │ cmp r0, #0 │ │ │ │ bne 22ed94 │ │ │ │ ldr r1, [pc, #144] @ 22ede8 │ │ │ │ ldr r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #128] @ 22edec │ │ │ │ ldrd r2, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #112] @ 22edf0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5707e0 │ │ │ │ + bl 570880 │ │ │ │ ldr r2, [pc, #88] @ 22edf4 │ │ │ │ ldr r3, [pc, #64] @ 22ede0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -190360,18 +190360,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq sp, pc, r8, ror #22 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq lr, pc, r8, lsl r9 @ │ │ │ │ - @ instruction: 0x003cc4f4 │ │ │ │ - eorseq ip, ip, ip, ror #9 │ │ │ │ - eorseq ip, ip, r4, ror #9 │ │ │ │ + @ instruction: 0x003fe9b8 │ │ │ │ + mlaseq ip, r4, r5, ip │ │ │ │ + eorseq ip, ip, ip, lsl #11 │ │ │ │ + eorseq ip, ip, r4, lsl #11 │ │ │ │ ldrdeq sp, [pc], #-160 @ │ │ │ │ │ │ │ │ 0022edf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -190384,15 +190384,15 @@ │ │ │ │ ldr r1, [pc, #412] @ 22efc4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 22eb9c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -190415,19 +190415,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #280] @ 22efcc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #268] @ 22efd0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ cmp r6, #0 │ │ │ │ beq 22efac │ │ │ │ ldr r9, [pc, #248] @ 22efd4 │ │ │ │ ldr r8, [pc, #248] @ 22efd8 │ │ │ │ ldr r7, [pc, #248] @ 22efdc │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -190442,15 +190442,15 @@ │ │ │ │ ldr r1, [pc, #212] @ 22efe4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #204] @ 22efe8 │ │ │ │ stm sp, {r0, ip} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 22efac │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr r2, [r1] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -190477,34 +190477,34 @@ │ │ │ │ ldr r1, [pc, #92] @ 22eff8 │ │ │ │ add r1, pc, r1 │ │ │ │ b 22ef10 │ │ │ │ ldr r0, [pc, #84] @ 22effc │ │ │ │ add r0, pc, r0 │ │ │ │ b 22ef74 │ │ │ │ mov r0, r6 │ │ │ │ - bl 570898 │ │ │ │ + bl 570938 │ │ │ │ b 22ee68 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq sp, pc, r0, asr sl @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq lr, pc, r0, lsl #16 │ │ │ │ + eorseq lr, pc, r0, lsr #17 │ │ │ │ strdeq sp, [pc], #-156 @ │ │ │ │ - @ instruction: 0x003cc3d8 │ │ │ │ - eorseq ip, ip, ip, ror #7 │ │ │ │ - mlaseq ip, r0, r3, ip │ │ │ │ - subeq ip, r4, r4, asr #15 │ │ │ │ - subeq ip, r1, r4, lsr #2 │ │ │ │ - subeq sp, r5, r4, ror #12 │ │ │ │ - eorseq ip, ip, r8, ror r3 │ │ │ │ - @ instruction: 0x003cc3b8 │ │ │ │ + eorseq ip, ip, r8, ror r4 │ │ │ │ + eorseq ip, ip, ip, lsl #9 │ │ │ │ + eorseq ip, ip, r0, lsr r4 │ │ │ │ + subeq ip, r4, r4, ror #16 │ │ │ │ + subeq ip, r1, r4, asr #3 │ │ │ │ + subeq sp, r5, r4, lsl #14 │ │ │ │ + eorseq ip, ip, r8, lsl r4 │ │ │ │ + eorseq ip, ip, r8, asr r4 │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ - eorseq ip, ip, ip, lsl #6 │ │ │ │ - @ instruction: 0x003cc2f4 │ │ │ │ - @ instruction: 0x003cc2f0 │ │ │ │ - @ instruction: 0x003cc2d4 │ │ │ │ + eorseq ip, ip, ip, lsr #7 │ │ │ │ + mlaseq ip, r4, r3, ip │ │ │ │ + mlaseq ip, r0, r3, ip │ │ │ │ + eorseq ip, ip, r4, ror r3 │ │ │ │ │ │ │ │ 0022f000 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #1560] @ 22f630 │ │ │ │ @@ -190516,22 +190516,22 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #1516] @ 22f63c │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5913a4 │ │ │ │ + bl 591444 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #24 │ │ │ │ adds r1, r0, #1 │ │ │ │ movne r1, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -190558,15 +190558,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #1372] @ 22f644 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ cmp r6, #0 │ │ │ │ beq 22f5a8 │ │ │ │ ldr r3, [pc, #1352] @ 22f648 │ │ │ │ ldr sl, [pc, #1352] @ 22f64c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #1344] @ 22f650 │ │ │ │ @@ -190574,15 +190574,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ b 22f370 │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 22f3a8 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 22f3e8 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ @@ -190599,15 +190599,15 @@ │ │ │ │ beq 22f5dc │ │ │ │ ldr r3, [pc, #1236] @ 22f654 │ │ │ │ cmp r2, r3 │ │ │ │ bne 22f5c8 │ │ │ │ ldr r1, [pc, #1228] @ 22f658 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r6, [r4, #32] │ │ │ │ cmp r6, #0 │ │ │ │ beq 22f208 │ │ │ │ ldr fp, [pc, #1204] @ 22f65c │ │ │ │ mov r0, r6 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ @@ -190621,22 +190621,22 @@ │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 22f618 │ │ │ │ ldr r1, [pc, #1152] @ 22f660 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r2, [r9, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 22f208 │ │ │ │ ldr r1, [pc, #1124] @ 22f664 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ cmp r6, #0 │ │ │ │ beq 22f27c │ │ │ │ ldr fp, [pc, #1100] @ 22f668 │ │ │ │ mov r0, r6 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ @@ -190650,144 +190650,144 @@ │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 22f604 │ │ │ │ ldr r1, [pc, #1048] @ 22f66c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r2, [r9, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 22f27c │ │ │ │ ldr r1, [pc, #1020] @ 22f670 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 22f4b8 │ │ │ │ ldrb r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ bne 22f4f8 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ beq 22f2b0 │ │ │ │ ldr r1, [pc, #972] @ 22f674 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 22f2d4 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 22f2d4 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 22f354 │ │ │ │ ldr r1, [pc, #924] @ 22f678 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 22f314 │ │ │ │ ldrh r3, [r7, #30] │ │ │ │ ldr r1, [pc, #896] @ 22f67c │ │ │ │ lsr r2, r3, #8 │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ lsl r2, r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ lsr r2, r2, #16 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 22f334 │ │ │ │ ldr r1, [pc, #856] @ 22f680 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 22f354 │ │ │ │ ldr r1, [pc, #828] @ 22f684 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #812] @ 22f688 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r8, [r8] │ │ │ │ cmp r8, #0 │ │ │ │ beq 22f5a4 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldrd r0, [r3, #8] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ ldr r9, [r3, #20] │ │ │ │ ldr r7, [r3, #24] │ │ │ │ orrs r3, r0, r1 │ │ │ │ ldm r4, {r2, r3} │ │ │ │ bne 22f120 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 22f13c │ │ │ │ ldr r1, [pc, #732] @ 22f68c │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 22f13c │ │ │ │ ldr r1, [pc, #704] @ 22f690 │ │ │ │ ldr r2, [r9, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 22f148 │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ ldr r1, [pc, #672] @ 22f694 │ │ │ │ lsl r2, r2, #20 │ │ │ │ lsr r2, r2, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r9, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 22f148 │ │ │ │ ldr r1, [pc, #640] @ 22f698 │ │ │ │ ldrh r2, [r9, #18] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 22f154 │ │ │ │ ldr r1, [pc, #612] @ 22f69c │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r9, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 22f154 │ │ │ │ ldr r1, [pc, #584] @ 22f6a0 │ │ │ │ ldr r2, [r9, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 22f154 │ │ │ │ ldr r1, [pc, #564] @ 22f6a4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 22f24c │ │ │ │ @@ -190797,47 +190797,47 @@ │ │ │ │ mov r1, fp │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 22f24c │ │ │ │ ldr r1, [pc, #516] @ 22f6a8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq 22f288 │ │ │ │ ldr r1, [pc, #492] @ 22f6ac │ │ │ │ ldrb r2, [r4, #41] @ 0x29 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r9, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 22f288 │ │ │ │ ldr r1, [pc, #464] @ 22f6b0 │ │ │ │ ldrb r2, [r9, #29] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ beq 22f294 │ │ │ │ ldr r1, [pc, #436] @ 22f6b4 │ │ │ │ ldrb r2, [r4, #43] @ 0x2b │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r9, #30] │ │ │ │ cmp r3, #0 │ │ │ │ beq 22f294 │ │ │ │ ldr r1, [pc, #408] @ 22f6b8 │ │ │ │ ldrb r2, [r9, #31] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 22f294 │ │ │ │ ldr r1, [pc, #388] @ 22f6bc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 22f1d8 │ │ │ │ @@ -190847,107 +190847,107 @@ │ │ │ │ mov r1, fp │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 22f1d8 │ │ │ │ ldr r1, [pc, #340] @ 22f6c0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 22f208 │ │ │ │ ldr r3, [pc, #324] @ 22f6c4 │ │ │ │ cmp r2, r3 │ │ │ │ beq 22f5f0 │ │ │ │ add r3, r3, #195 @ 0xc3 │ │ │ │ cmp r2, r3 │ │ │ │ bne 22f5c8 │ │ │ │ ldr r1, [pc, #304] @ 22f6c8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 22f194 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 570a64 │ │ │ │ + bl 570b04 │ │ │ │ b 22f09c │ │ │ │ ldr r1, [pc, #272] @ 22f6cc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 22f194 │ │ │ │ ldr r1, [pc, #256] @ 22f6d0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 22f194 │ │ │ │ ldr r1, [pc, #240] @ 22f6d4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 22f194 │ │ │ │ ldr r1, [pc, #224] @ 22f6d8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 22f194 │ │ │ │ ldr r1, [pc, #208] @ 22f6dc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 22f27c │ │ │ │ ldr r1, [pc, #192] @ 22f6e0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 22f208 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq sp, pc, r4, asr r8 @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x003fe5fc │ │ │ │ - mlaseq ip, ip, r2, ip │ │ │ │ + mlaseq pc, ip, r6, lr @ │ │ │ │ + eorseq ip, ip, ip, lsr r3 │ │ │ │ subeq sp, pc, r8, asr #15 │ │ │ │ - eorseq ip, ip, r0, lsl r2 │ │ │ │ - eorseq ip, ip, r4, lsr r2 │ │ │ │ + @ instruction: 0x003cc2b0 │ │ │ │ + @ instruction: 0x003cc2d4 │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ - eorseq ip, ip, r0, lsl r2 │ │ │ │ + @ instruction: 0x003cc2b0 │ │ │ │ andeq r0, r0, r6, lsl #16 │ │ │ │ - eorseq ip, ip, ip, asr #3 │ │ │ │ - eorseq ip, ip, r4, ror #3 │ │ │ │ - eorseq ip, ip, r0, lsl #4 │ │ │ │ - @ instruction: 0x0041a494 │ │ │ │ - eorseq ip, ip, r0, ror r1 │ │ │ │ - eorseq ip, ip, r0, asr #3 │ │ │ │ - subeq sl, r1, r0, lsr #8 │ │ │ │ - eorseq ip, ip, ip, ror #2 │ │ │ │ - eorseq ip, ip, r4, asr r1 │ │ │ │ - eorseq ip, ip, r4, lsr r1 │ │ │ │ - eorseq ip, ip, r4, lsr #2 │ │ │ │ - eorseq ip, ip, r8, lsl r1 │ │ │ │ - subeq r7, r5, r4, asr #6 │ │ │ │ - @ instruction: 0x003cc1bc │ │ │ │ - eorseq fp, ip, r4, ror pc │ │ │ │ - eorseq ip, ip, r8, lsr r1 │ │ │ │ - eorseq fp, ip, ip, lsr #30 │ │ │ │ - eorseq fp, ip, r4, lsl pc │ │ │ │ - eorseq fp, ip, ip, ror #29 │ │ │ │ - eorseq fp, ip, r8, asr #30 │ │ │ │ - eorseq fp, ip, ip, asr pc │ │ │ │ - eorseq fp, ip, ip, asr pc │ │ │ │ - eorseq fp, ip, r4, ror #28 │ │ │ │ - eorseq fp, ip, r8, lsr #30 │ │ │ │ - eorseq fp, ip, r4, lsr #28 │ │ │ │ - eorseq fp, ip, r0, lsl #29 │ │ │ │ - eorseq fp, ip, r0, ror #28 │ │ │ │ + eorseq ip, ip, ip, ror #4 │ │ │ │ + eorseq ip, ip, r4, lsl #5 │ │ │ │ + eorseq ip, ip, r0, lsr #5 │ │ │ │ + subeq sl, r1, r4, lsr r5 │ │ │ │ + eorseq ip, ip, r0, lsl r2 │ │ │ │ + eorseq ip, ip, r0, ror #4 │ │ │ │ + subeq sl, r1, r0, asr #9 │ │ │ │ + eorseq ip, ip, ip, lsl #4 │ │ │ │ + @ instruction: 0x003cc1f4 │ │ │ │ + @ instruction: 0x003cc1d4 │ │ │ │ + eorseq ip, ip, r4, asr #3 │ │ │ │ + @ instruction: 0x003cc1b8 │ │ │ │ + subeq r7, r5, r4, ror #7 │ │ │ │ + eorseq ip, ip, ip, asr r2 │ │ │ │ + eorseq ip, ip, r4, lsl r0 │ │ │ │ + @ instruction: 0x003cc1d8 │ │ │ │ + eorseq fp, ip, ip, asr #31 │ │ │ │ + @ instruction: 0x003cbfb4 │ │ │ │ + eorseq fp, ip, ip, lsl #31 │ │ │ │ + eorseq fp, ip, r8, ror #31 │ │ │ │ + @ instruction: 0x003cbffc │ │ │ │ + @ instruction: 0x003cbffc │ │ │ │ + eorseq fp, ip, r4, lsl #30 │ │ │ │ + eorseq fp, ip, r8, asr #31 │ │ │ │ + eorseq fp, ip, r4, asr #29 │ │ │ │ + eorseq fp, ip, r0, lsr #30 │ │ │ │ + eorseq fp, ip, r0, lsl #30 │ │ │ │ andeq r8, r0, r9, lsl #16 │ │ │ │ - @ instruction: 0x003cbdd8 │ │ │ │ - eorseq fp, ip, r4, lsr #27 │ │ │ │ - eorseq fp, ip, r8, lsr #27 │ │ │ │ - eorseq r2, ip, ip, asr #12 │ │ │ │ - eorseq fp, ip, r0, ror sp │ │ │ │ - @ instruction: 0x003cbddc │ │ │ │ - eorseq fp, ip, r0, lsl #27 │ │ │ │ + eorseq fp, ip, r8, ror lr │ │ │ │ + eorseq fp, ip, r4, asr #28 │ │ │ │ + eorseq fp, ip, r8, asr #28 │ │ │ │ + eorseq r2, ip, ip, ror #13 │ │ │ │ + eorseq fp, ip, r0, lsl lr │ │ │ │ + eorseq fp, ip, ip, ror lr │ │ │ │ + eorseq fp, ip, r0, lsr #28 │ │ │ │ │ │ │ │ 0022f6e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #1100] @ 22fb48 │ │ │ │ @@ -190959,22 +190959,22 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #1056] @ 22fb54 │ │ │ │ mov r2, #9 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5913a4 │ │ │ │ + bl 591444 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, sp │ │ │ │ and r2, r0, #255 @ 0xff │ │ │ │ subs r1, r2, #9 │ │ │ │ movne r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ @@ -191001,27 +191001,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #912] @ 22fb5c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ cmp r8, #0 │ │ │ │ beq 22f95c │ │ │ │ ldr r9, [pc, #892] @ 22fb60 │ │ │ │ ldr r7, [pc, #892] @ 22fb64 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r8 │ │ │ │ ldr r4, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 22f9bc │ │ │ │ ldr r2, [pc, #848] @ 22fb68 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #7 │ │ │ │ @@ -191030,53 +191030,53 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r2, [pc, #820] @ 22fb6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #816] @ 22fb70 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 22f9c8 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 22f9e8 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 22fa08 │ │ │ │ ldr r1, [pc, #768] @ 22fb74 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq 22f894 │ │ │ │ ldrh r2, [r4, #42] @ 0x2a │ │ │ │ cmp r2, #0 │ │ │ │ bne 22fae8 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 22fab0 │ │ │ │ ldr r1, [pc, #720] @ 22fb78 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #704] @ 22fb7c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ cmp r2, #0 │ │ │ │ beq 22f8e0 │ │ │ │ ldr r1, [pc, #680] @ 22fb80 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r4, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 22f8f8 │ │ │ │ ldrb r3, [r4, #61] @ 0x3d │ │ │ │ cmp r3, #0 │ │ │ │ bne 22fad4 │ │ │ │ ldrb r3, [r4, #32] │ │ │ │ @@ -191096,20 +191096,20 @@ │ │ │ │ bne 22fa20 │ │ │ │ ldrb r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ bne 22fa40 │ │ │ │ ldr r1, [pc, #572] @ 22fb84 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 22f7f0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 570b1c │ │ │ │ + bl 570bbc │ │ │ │ b 22f780 │ │ │ │ ldr r2, [pc, #536] @ 22fb88 │ │ │ │ add r2, pc, r2 │ │ │ │ b 22f838 │ │ │ │ ldr r2, [pc, #528] @ 22fb8c │ │ │ │ add r2, pc, r2 │ │ │ │ b 22f838 │ │ │ │ @@ -191131,146 +191131,146 @@ │ │ │ │ ldr r2, [pc, #480] @ 22fba4 │ │ │ │ add r2, pc, r2 │ │ │ │ b 22f838 │ │ │ │ ldr r1, [pc, #472] @ 22fba8 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 22f860 │ │ │ │ ldr r1, [pc, #444] @ 22fbac │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 22f86c │ │ │ │ ldr r1, [pc, #416] @ 22fbb0 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 22f86c │ │ │ │ ldr r1, [pc, #396] @ 22fbb4 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ beq 22f940 │ │ │ │ ldr r1, [pc, #368] @ 22fbb8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ cmp r4, #0 │ │ │ │ beq 22fa9c │ │ │ │ ldr sl, [pc, #344] @ 22fbbc │ │ │ │ add sl, pc, sl │ │ │ │ b 22fa80 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 22fa9c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 22fa68 │ │ │ │ ldr r1, [pc, #284] @ 22fbc0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 22f940 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 22f8e0 │ │ │ │ ldr r1, [pc, #256] @ 22fbc4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ b 22f8d0 │ │ │ │ ldr r1, [pc, #236] @ 22fbc8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 22f8f8 │ │ │ │ ldr r1, [pc, #220] @ 22fbcc │ │ │ │ lsl r2, r2, #20 │ │ │ │ lsr r2, r2, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne 22f8b4 │ │ │ │ b 22f8c4 │ │ │ │ ldr r1, [pc, #184] @ 22fbd0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 22f910 │ │ │ │ ldr r1, [pc, #168] @ 22fbd4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 22f928 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #148] @ 22fbd8 │ │ │ │ add r2, pc, r2 │ │ │ │ b 22f838 │ │ │ │ subeq sp, pc, r0, ror r1 @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq sp, pc, r8, lsl pc @ │ │ │ │ - eorseq r0, pc, r0, ror #11 │ │ │ │ + @ instruction: 0x003fdfb8 │ │ │ │ + eorseq r0, pc, r0, lsl #13 │ │ │ │ subeq sp, pc, r4, ror #1 │ │ │ │ - eorseq fp, ip, ip, lsl sp │ │ │ │ - eorseq fp, ip, r0, lsr #26 │ │ │ │ - subeq r7, r0, r4, ror #5 │ │ │ │ - strheq r1, [sl], #-215 @ 0xffffff29 │ │ │ │ - eorseq fp, ip, ip, lsr ip │ │ │ │ - eorseq fp, ip, ip, asr #25 │ │ │ │ - @ instruction: 0x003cbcb0 │ │ │ │ - eorseq r7, lr, r4, asr #21 │ │ │ │ - eorseq fp, ip, r4, lsr #22 │ │ │ │ - eorseq fp, ip, ip, lsr fp │ │ │ │ - subeq r6, r5, r8, asr sp │ │ │ │ - eorseq fp, ip, r0, ror fp │ │ │ │ + @ instruction: 0x003cbdbc │ │ │ │ + eorseq fp, ip, r0, asr #27 │ │ │ │ + subeq r7, r0, r4, lsl #7 │ │ │ │ + subeq r1, sl, r7, asr lr │ │ │ │ + @ instruction: 0x003cbcdc │ │ │ │ + eorseq fp, ip, ip, ror #26 │ │ │ │ + eorseq fp, ip, r0, asr sp │ │ │ │ + eorseq r7, lr, r4, ror #22 │ │ │ │ + eorseq fp, ip, r4, asr #23 │ │ │ │ + @ instruction: 0x003cbbdc │ │ │ │ + strdeq r6, [r5], #-216 @ 0xffffff28 │ │ │ │ + eorseq fp, ip, r0, lsl ip │ │ │ │ + @ instruction: 0x003cbbfc │ │ │ │ + eorseq fp, ip, r0, ror #23 │ │ │ │ + eorseq fp, ip, r4, asr #23 │ │ │ │ + eorseq fp, ip, ip, lsr #23 │ │ │ │ + mlaseq ip, r0, fp, fp │ │ │ │ + eorseq fp, ip, r8, ror fp │ │ │ │ eorseq fp, ip, ip, asr fp │ │ │ │ - eorseq fp, ip, r0, asr #22 │ │ │ │ - eorseq fp, ip, r4, lsr #22 │ │ │ │ - eorseq fp, ip, ip, lsl #22 │ │ │ │ - @ instruction: 0x003cbaf0 │ │ │ │ + eorseq fp, ip, r0, lsl #24 │ │ │ │ + eorseq fp, ip, ip, lsl ip │ │ │ │ + eorseq fp, ip, r8, lsr #23 │ │ │ │ + eorseq fp, ip, r0, ror #23 │ │ │ │ + @ instruction: 0x003cbbd0 │ │ │ │ + eorseq fp, ip, r4, asr #22 │ │ │ │ + eorseq r6, pc, r0, lsr #26 │ │ │ │ + eorseq r7, lr, r8, asr #18 │ │ │ │ + eorseq fp, ip, r0, lsl #22 │ │ │ │ @ instruction: 0x003cbad8 │ │ │ │ - @ instruction: 0x003cbabc │ │ │ │ - eorseq fp, ip, r0, ror #22 │ │ │ │ - eorseq fp, ip, ip, ror fp │ │ │ │ - eorseq fp, ip, r8, lsl #22 │ │ │ │ - eorseq fp, ip, r0, asr #22 │ │ │ │ - eorseq fp, ip, r0, lsr fp │ │ │ │ - eorseq fp, ip, r4, lsr #21 │ │ │ │ - eorseq r6, pc, r0, lsl #25 │ │ │ │ - eorseq r7, lr, r8, lsr #17 │ │ │ │ - eorseq fp, ip, r0, ror #20 │ │ │ │ - eorseq fp, ip, r8, lsr sl │ │ │ │ - eorseq fp, ip, r0, lsr sl │ │ │ │ - eorseq fp, ip, r0, lsr sl │ │ │ │ - subeq r8, r4, r0, lsl #18 │ │ │ │ + @ instruction: 0x003cbad0 │ │ │ │ + @ instruction: 0x003cbad0 │ │ │ │ + subeq r8, r4, r0, lsr #19 │ │ │ │ ldr r0, [pc, #4] @ 22fbe8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq fp, lr, ip, asr #8 │ │ │ │ bx lr │ │ │ │ ldrb r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 22fc30 │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #4 │ │ │ │ @@ -191394,34 +191394,34 @@ │ │ │ │ ldr r1, [pc, #40] @ 22fe00 │ │ │ │ ldr r0, [pc, #40] @ 22fe04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #708 @ 0x2c4 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r1, sl, ip, lsl r8 │ │ │ │ - eorseq fp, ip, r4, asr #15 │ │ │ │ - @ instruction: 0x003cb7d4 │ │ │ │ + strheq r1, [sl], #-140 @ 0xffffff74 │ │ │ │ + eorseq fp, ip, r4, ror #16 │ │ │ │ + eorseq fp, ip, r4, ror r8 │ │ │ │ andeq r0, r0, r3, asr #5 │ │ │ │ - subeq r1, sl, r0, lsl #16 │ │ │ │ - eorseq fp, ip, r8, lsr #15 │ │ │ │ - eorseq fp, ip, r8, ror #15 │ │ │ │ + subeq r1, sl, r0, lsr #17 │ │ │ │ + eorseq fp, ip, r8, asr #16 │ │ │ │ + eorseq fp, ip, r8, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 22fe3c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 366b7c │ │ │ │ + bl 366c1c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 366b7c │ │ │ │ + bl 366c1c │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq fp, lr, r4, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #752 @ 0x2f0 │ │ │ │ ldrh r3, [r5] │ │ │ │ @@ -191461,15 +191461,15 @@ │ │ │ │ ldr r3, [pc, #136] @ 22ff6c │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #132] @ 22ff70 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #128] @ 22ff74 │ │ │ │ add r3, r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -191480,30 +191480,30 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #1264 @ 0x4f0 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ andeq r3, r0, r0, ror #31 │ │ │ │ - eorseq fp, ip, r4, lsl r7 │ │ │ │ - strdeq r1, [sl], #-96 @ 0xffffffa0 │ │ │ │ - mlaseq ip, r0, r6, fp │ │ │ │ + @ instruction: 0x003cb7b4 │ │ │ │ + @ instruction: 0x004a1790 │ │ │ │ + eorseq fp, ip, r0, lsr r7 │ │ │ │ andeq r0, r0, r6, ror #9 │ │ │ │ - subeq r1, sl, ip, lsr #13 │ │ │ │ - eorseq fp, ip, r8, ror #13 │ │ │ │ - eorseq fp, ip, r4, asr r6 │ │ │ │ + subeq r1, sl, ip, asr #14 │ │ │ │ + eorseq fp, ip, r8, lsl #15 │ │ │ │ + @ instruction: 0x003cb6f4 │ │ │ │ sub r1, r0, #780 @ 0x30c │ │ │ │ ldr r0, [pc, #4] @ 22ff94 │ │ │ │ add r0, pc, r0 │ │ │ │ b 21c6c4 │ │ │ │ andeq r3, r0, r4, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -191515,33 +191515,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r1, [pc, #64] @ 23001c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 360b74 │ │ │ │ + bl 360c14 │ │ │ │ ldr r3, [pc, #52] @ 230020 │ │ │ │ ldr r1, [pc, #52] @ 230024 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 35edd0 │ │ │ │ - subeq r1, sl, r4, lsr #12 │ │ │ │ - eorseq r5, fp, r4, lsl #31 │ │ │ │ - eorseq r4, sp, r8, asr fp │ │ │ │ + b 35ee70 │ │ │ │ + subeq r1, sl, r4, asr #13 │ │ │ │ + eorseq r6, fp, r4, lsr #32 │ │ │ │ + @ instruction: 0x003d4bf8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ subeq fp, lr, r4, ror r0 │ │ │ │ subeq r7, pc, r4, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -191550,28 +191550,28 @@ │ │ │ │ mov r4, r0 │ │ │ │ bl 175acc │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 2300b8 │ │ │ │ add r6, r4, #1008 @ 0x3f0 │ │ │ │ ldrd r0, [r6, #-8] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 2300b8 │ │ │ │ ldrd r0, [r6] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 2300b8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -191609,22 +191609,22 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ subeq ip, pc, r0, lsl #15 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - eorseq fp, ip, r4, lsr r5 │ │ │ │ - eorseq fp, ip, r4, asr r5 │ │ │ │ + @ instruction: 0x003cb5d4 │ │ │ │ + @ instruction: 0x003cb5f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ - bl 3b3adc │ │ │ │ + bl 3b3b7c │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -191665,17 +191665,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 230230 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 230234 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r1, sl, r8, asr #7 │ │ │ │ - eorseq fp, ip, ip, ror #6 │ │ │ │ - eorseq fp, ip, ip, ror r3 │ │ │ │ + subeq r1, sl, r8, ror #8 │ │ │ │ + eorseq fp, ip, ip, lsl #8 │ │ │ │ + eorseq fp, ip, ip, lsl r4 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #168] @ 2302fc │ │ │ │ @@ -191718,17 +191718,17 @@ │ │ │ │ streq r0, [r4, #1012] @ 0x3f4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq fp, ip, r4, asr #8 │ │ │ │ - eorseq fp, ip, r4, lsl r4 │ │ │ │ - eorseq fp, ip, ip, ror #7 │ │ │ │ + eorseq fp, ip, r4, ror #9 │ │ │ │ + @ instruction: 0x003cb4b4 │ │ │ │ + eorseq fp, ip, ip, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, #0 │ │ │ │ sub sp, sp, #20 │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -191752,21 +191752,21 @@ │ │ │ │ lsr r1, r1, #15 │ │ │ │ add r0, r0, r1, lsl #2 │ │ │ │ ldr r2, [r0, #756] @ 0x2f4 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ add r3, r2, r3, lsl #3 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 32137c │ │ │ │ + bl 321418 │ │ │ │ ldr r3, [pc, #136] @ 230418 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 3213cc │ │ │ │ + bl 321468 │ │ │ │ ldr r2, [pc, #116] @ 23041c │ │ │ │ ldr r3, [pc, #100] @ 230410 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -191791,17 +191791,17 @@ │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq ip, pc, ip, lsr r5 @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq ip, pc, ip, lsl #10 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ subeq ip, pc, r4, asr #9 │ │ │ │ - subeq r1, sl, r4, ror #3 │ │ │ │ - eorseq fp, ip, r8, lsl #3 │ │ │ │ - eorseq fp, ip, ip, asr #5 │ │ │ │ + subeq r1, sl, r4, lsl #5 │ │ │ │ + eorseq fp, ip, r8, lsr #4 │ │ │ │ + eorseq fp, ip, ip, ror #6 │ │ │ │ andeq r0, r0, r2, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r0, #768] @ 0x300 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -191873,20 +191873,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 23057c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 230580 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - eorseq fp, ip, r8, lsl r2 │ │ │ │ - eorseq fp, ip, r4, lsr #4 │ │ │ │ - eorseq fp, ip, r4, lsr r2 │ │ │ │ - subeq r1, sl, r8, lsl #1 │ │ │ │ - eorseq fp, ip, ip, lsr #32 │ │ │ │ - eorseq fp, ip, ip, lsl #3 │ │ │ │ + @ instruction: 0x003cb2b8 │ │ │ │ + eorseq fp, ip, r4, asr #5 │ │ │ │ + @ instruction: 0x003cb2d4 │ │ │ │ + subeq r1, sl, r8, lsr #2 │ │ │ │ + eorseq fp, ip, ip, asr #1 │ │ │ │ + eorseq fp, ip, ip, lsr #4 │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ rsb r2, r2, #8 │ │ │ │ @@ -191930,17 +191930,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 230658 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subcs r4, r3, r7, asr #12 │ │ │ │ cmppl r5, r5, asr sp │ │ │ │ - subeq r0, sl, ip, lsr #31 │ │ │ │ - @ instruction: 0x003ca5f4 │ │ │ │ - ldrheq fp, [ip], -ip @ │ │ │ │ + subeq r1, sl, ip, asr #32 │ │ │ │ + mlaseq ip, r4, r6, sl │ │ │ │ + eorseq fp, ip, ip, asr r1 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ bic r3, r1, #49152 @ 0xc000 │ │ │ │ lsl r6, r1, #16 │ │ │ │ @@ -192040,52 +192040,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 230890 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 230758 │ │ │ │ ldr r8, [pc, #88] @ 230894 │ │ │ │ mov r6, #1 │ │ │ │ add r8, pc, r8 │ │ │ │ b 230744 │ │ │ │ ldr r0, [pc, #76] @ 230898 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 230758 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq ip, pc, r8, ror #3 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strheq ip, [pc], #-28 @ │ │ │ │ - subeq r7, r4, r0, ror #26 │ │ │ │ + subeq r7, r4, r0, lsl #28 │ │ │ │ subeq sl, lr, r0, lsr r9 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq ip, pc, ip, lsl #2 │ │ │ │ andeq r2, r0, ip, lsr #31 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq sl, ip, r0, lsl #30 │ │ │ │ - subeq r7, r4, r4, lsl #24 │ │ │ │ - eorseq sl, ip, r4, lsl pc │ │ │ │ + eorseq sl, ip, r0, lsr #31 │ │ │ │ + subeq r7, r4, r4, lsr #25 │ │ │ │ + @ instruction: 0x003cafb4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r3, #2 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ lsl r1, r1, #16 │ │ │ │ @@ -192103,28 +192103,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r1, [pc, #44] @ 230938 │ │ │ │ ldr r3, [pc, #44] @ 23093c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #3 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 35edd0 │ │ │ │ - strdeq r0, [sl], #-196 @ 0xffffff3c │ │ │ │ - eorseq r5, fp, r4, asr r6 │ │ │ │ - eorseq r4, sp, r0, lsr r2 │ │ │ │ + b 35ee70 │ │ │ │ + @ instruction: 0x004a0d94 │ │ │ │ + @ instruction: 0x003b56f4 │ │ │ │ + @ instruction: 0x003d42d0 │ │ │ │ subeq r7, pc, ip, asr #6 │ │ │ │ andeq r2, r0, r8, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2309a4 │ │ │ │ @@ -192133,28 +192133,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r1, [pc, #44] @ 2309b0 │ │ │ │ ldr r3, [pc, #44] @ 2309b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #2 │ │ │ │ add r1, r1, #192 @ 0xc0 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 35edd0 │ │ │ │ - subeq r0, sl, ip, ror ip │ │ │ │ - @ instruction: 0x003b55dc │ │ │ │ - @ instruction: 0x003d41b8 │ │ │ │ + b 35ee70 │ │ │ │ + subeq r0, sl, ip, lsl sp │ │ │ │ + eorseq r5, fp, ip, ror r6 │ │ │ │ + eorseq r4, sp, r8, asr r2 │ │ │ │ ldrdeq r7, [pc], #-36 @ │ │ │ │ andeq r2, r0, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 230a04 │ │ │ │ @@ -192163,22 +192163,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #168 @ 0xa8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 23065c │ │ │ │ - subeq r0, sl, r4, lsl #24 │ │ │ │ - eorseq r9, fp, r8, asr #31 │ │ │ │ - @ instruction: 0x003c52dc │ │ │ │ + subeq r0, sl, r4, lsr #25 │ │ │ │ + eorseq sl, fp, r8, rrx │ │ │ │ + eorseq r5, ip, ip, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ ldr r2, [pc, #1628] @ 231084 │ │ │ │ sub sp, sp, #180 @ 0xb4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -192213,28 +192213,28 @@ │ │ │ │ strd r0, [r3] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r8, [r6, #808] @ 0x328 │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ add r5, sp, #152 @ 0x98 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 32d1d8 │ │ │ │ + bl 32d278 │ │ │ │ subs r8, r0, #0 │ │ │ │ bne 230f3c │ │ │ │ ldr ip, [sp, #144] @ 0x90 │ │ │ │ ldr r0, [sp, #148] @ 0x94 │ │ │ │ eor r3, ip, ip, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -192377,28 +192377,28 @@ │ │ │ │ ldr r2, [r9, #8] │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r7, r2, r7 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldrd r2, [sp, #144] @ 0x90 │ │ │ │ strd r2, [sp, #72] @ 0x48 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, #1 │ │ │ │ str r7, [sp, #8] │ │ │ │ strb r3, [sp, #132] @ 0x84 │ │ │ │ str r8, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ - bl 32d1d8 │ │ │ │ + bl 32d278 │ │ │ │ ldr r7, [r6, #776] @ 0x308 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 23105c │ │ │ │ ldr r1, [r9, #20] │ │ │ │ cmp r1, #0 │ │ │ │ beq 230dac │ │ │ │ ldr r0, [r9, #12] │ │ │ │ @@ -192425,27 +192425,27 @@ │ │ │ │ strb r8, [sp, #108] @ 0x6c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r7, [r6, #808] @ 0x328 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #132] @ 0x84 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ mov sl, #4 │ │ │ │ mov fp, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl 32d1d8 │ │ │ │ + bl 32d278 │ │ │ │ ldr r3, [pc, #592] @ 231094 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 230fd4 │ │ │ │ ldr r2, [pc, #572] @ 231098 │ │ │ │ @@ -192476,29 +192476,29 @@ │ │ │ │ ldr r2, [r6, #808] @ 0x328 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldrd r2, [sp, #144] @ 0x90 │ │ │ │ strd r2, [sp, #72] @ 0x48 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r3, r3, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ strb r8, [sp, #132] @ 0x84 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ - bl 32d1d8 │ │ │ │ + bl 32d278 │ │ │ │ ldr r7, [r6, #776] @ 0x308 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #136] @ 0x88 │ │ │ │ orrne r3, r3, r8 │ │ │ │ strne r3, [sp, #136] @ 0x88 │ │ │ │ b 230bfc │ │ │ │ lsr r1, r1, #16 │ │ │ │ @@ -192516,28 +192516,28 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r6, #808] @ 0x328 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r3, #16777216 @ 0x1000000 │ │ │ │ stm r6, {r0, r1} │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #4 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 32d1d8 │ │ │ │ + bl 32d278 │ │ │ │ b 230e54 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #1 │ │ │ │ ldr r4, [sp, #140] @ 0x8c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ b 230ba8 │ │ │ │ add ip, sp, #112 @ 0x70 │ │ │ │ @@ -192562,47 +192562,47 @@ │ │ │ │ str r4, [sp, #152] @ 0x98 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2310a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 230e54 │ │ │ │ ldr r1, [sp, #140] @ 0x8c │ │ │ │ b 230c20 │ │ │ │ ldr r0, [pc, #64] @ 2310ac │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 230e54 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq fp, pc, r4, asr #28 │ │ │ │ subeq fp, pc, r4, lsr #28 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq fp, pc, r0, lsl sl @ │ │ │ │ andeq r2, r0, ip, lsl #29 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq sl, ip, ip, lsr r7 │ │ │ │ - eorseq sl, ip, r8, asr #14 │ │ │ │ + @ instruction: 0x003ca7dc │ │ │ │ + eorseq sl, ip, r8, ror #15 │ │ │ │ push {r4, lr} │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr lr, [sp, #8] │ │ │ │ cmp r1, #4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ beq 2310f8 │ │ │ │ orr r2, r2, r3 │ │ │ │ @@ -192752,31 +192752,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 2313b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23128c │ │ │ │ ldr r0, [pc, #100] @ 2313bc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23128c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 2313c0 │ │ │ │ ldr r1, [pc, #72] @ 2313c4 │ │ │ │ ldr r0, [pc, #72] @ 2313c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 2313cc │ │ │ │ @@ -192789,19 +192789,19 @@ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq fp, pc, r4, asr #13 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ ldrdeq fp, [pc], #-88 @ │ │ │ │ andeq r2, r0, ip, lsl #29 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq sl, ip, r8, asr #8 │ │ │ │ - eorseq sl, ip, r4, asr r4 │ │ │ │ - subeq r0, sl, ip, asr r2 │ │ │ │ - eorseq sl, ip, r0, lsl #4 │ │ │ │ - eorseq sl, ip, r8, asr #8 │ │ │ │ + eorseq sl, ip, r8, ror #9 │ │ │ │ + @ instruction: 0x003ca4f4 │ │ │ │ + strdeq r0, [sl], #-44 @ 0xffffffd4 │ │ │ │ + eorseq sl, ip, r0, lsr #5 │ │ │ │ + eorseq sl, ip, r8, ror #9 │ │ │ │ andeq r0, r0, sp, lsr #2 │ │ │ │ │ │ │ │ 002313d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -192886,45 +192886,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2315a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 231454 │ │ │ │ ldr r0, [pc, #68] @ 2315ac │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 231454 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq fp, pc, ip, ror r4 @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq fp, pc, r8, ror #8 │ │ │ │ subeq r9, lr, r4, lsr ip │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq fp, pc, r8, ror #7 │ │ │ │ - subeq r6, r4, ip, ror pc │ │ │ │ + subeq r7, r4, ip, lsl r0 │ │ │ │ andeq r1, r0, r8, lsr r8 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq sl, ip, r0, lsr #5 │ │ │ │ - eorseq sl, ip, r8, asr #5 │ │ │ │ + eorseq sl, ip, r0, asr #6 │ │ │ │ + eorseq sl, ip, r8, ror #6 │ │ │ │ │ │ │ │ 002315b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -193002,45 +193002,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 231770 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23163c │ │ │ │ ldr r0, [pc, #68] @ 231774 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23163c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x004fb298 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq fp, pc, r0, ror r2 @ │ │ │ │ subeq r9, lr, ip, asr #20 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq fp, pc, ip, lsl r2 @ │ │ │ │ - strheq r6, [r4], #-212 @ 0xffffff2c │ │ │ │ + subeq r6, r4, r4, asr lr │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq sl, ip, r4, asr #2 │ │ │ │ - eorseq sl, ip, ip, ror #2 │ │ │ │ + eorseq sl, ip, r4, ror #3 │ │ │ │ + eorseq sl, ip, ip, lsl #4 │ │ │ │ │ │ │ │ 00231778 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -193138,45 +193138,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 231980 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 231858 │ │ │ │ ldr r0, [pc, #68] @ 231984 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 231858 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq fp, pc, r8, lsl #1 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq fp, pc, r8, asr r0 @ │ │ │ │ subeq r9, lr, r0, lsr r8 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq fp, pc, ip │ │ │ │ - subeq r6, r4, r4, lsr #23 │ │ │ │ + subeq r6, r4, r4, asr #24 │ │ │ │ andeq r3, r0, r0, asr #32 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r9, ip, r0, lsr #31 │ │ │ │ - eorseq r9, ip, r4, asr #31 │ │ │ │ + eorseq sl, ip, r0, asr #32 │ │ │ │ + eorseq sl, ip, r4, rrx │ │ │ │ │ │ │ │ 00231988 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -193215,17 +193215,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 231a40 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 231a44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - strheq pc, [r9], #-184 @ 0xffffff48 @ │ │ │ │ - eorseq r9, ip, ip, asr fp │ │ │ │ - eorseq r9, ip, ip, ror #22 │ │ │ │ + subeq pc, r9, r8, asr ip @ │ │ │ │ + @ instruction: 0x003c9bfc │ │ │ │ + eorseq r9, ip, ip, lsl #24 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 00231a48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -193302,45 +193302,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 231c00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 231ad8 │ │ │ │ ldr r0, [pc, #68] @ 231c04 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 231ad8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq sl, pc, r8, lsl #28 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrdeq sl, [pc], #-216 @ │ │ │ │ strheq r9, [lr], #-80 @ 0xffffffb0 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq sl, pc, ip, lsl #27 │ │ │ │ - subeq r6, r4, r4, lsr #18 │ │ │ │ + subeq r6, r4, r4, asr #19 │ │ │ │ andeq r1, r0, r4, ror #12 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r9, ip, r8, lsl #27 │ │ │ │ - eorseq r9, ip, ip, lsr #27 │ │ │ │ + eorseq r9, ip, r8, lsr #28 │ │ │ │ + eorseq r9, ip, ip, asr #28 │ │ │ │ │ │ │ │ 00231c08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -193379,17 +193379,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 231cc0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 231cc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq pc, r9, r8, lsr r9 @ │ │ │ │ - @ instruction: 0x003c98dc │ │ │ │ - eorseq r9, ip, ip, ror #17 │ │ │ │ + ldrdeq pc, [r9], #-152 @ 0xffffff68 │ │ │ │ + eorseq r9, ip, ip, ror r9 │ │ │ │ + eorseq r9, ip, ip, lsl #19 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 00231cc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -193468,47 +193468,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 231e90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 231d60 │ │ │ │ ldr r0, [pc, #72] @ 231e94 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 231d60 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq sl, pc, r4, lsl #23 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq sl, pc, r4, asr fp @ │ │ │ │ subeq r9, lr, r8, lsr #6 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq sl, pc, r4, lsl #22 │ │ │ │ - @ instruction: 0x0044669c │ │ │ │ + subeq r6, r4, ip, lsr r7 │ │ │ │ andeq r1, r0, r4, lsl #8 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r9, ip, r4, ror #22 │ │ │ │ - eorseq r9, ip, r8, lsl #23 │ │ │ │ + eorseq r9, ip, r4, lsl #24 │ │ │ │ + eorseq r9, ip, r8, lsr #24 │ │ │ │ │ │ │ │ 00231e98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -193549,17 +193549,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 231f58 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 231f5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq pc, r9, r0, lsr #13 │ │ │ │ - eorseq r9, ip, r4, asr #12 │ │ │ │ - eorseq r9, ip, r4, asr r6 │ │ │ │ + subeq pc, r9, r0, asr #14 │ │ │ │ + eorseq r9, ip, r4, ror #13 │ │ │ │ + @ instruction: 0x003c96f4 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 00231f60 : │ │ │ │ ldr r3, [r0, #792] @ 0x318 │ │ │ │ cmp r3, #0 │ │ │ │ bne 231f88 │ │ │ │ str r1, [r0, #792] @ 0x318 │ │ │ │ @@ -193578,17 +193578,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 231fc4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 231fc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq pc, r9, r4, lsr r6 @ │ │ │ │ - @ instruction: 0x003c95d8 │ │ │ │ - eorseq r9, ip, r8, asr sl │ │ │ │ + ldrdeq pc, [r9], #-100 @ 0xffffff9c │ │ │ │ + eorseq r9, ip, r8, ror r6 │ │ │ │ + @ instruction: 0x003c9af8 │ │ │ │ andeq r0, r0, r6, lsr r3 │ │ │ │ │ │ │ │ 00231fcc : │ │ │ │ ldr r3, [r0, #792] @ 0x318 │ │ │ │ cmp r3, #0 │ │ │ │ beq 231ff8 │ │ │ │ mov r3, #0 │ │ │ │ @@ -193608,17 +193608,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 232034 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #224 @ 0xe0 │ │ │ │ mov r2, #828 @ 0x33c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq pc, r9, r4, asr #11 │ │ │ │ - eorseq r9, ip, ip, ror #10 │ │ │ │ - eorseq r9, ip, ip, lsl #20 │ │ │ │ + subeq pc, r9, r4, ror #12 │ │ │ │ + eorseq r9, ip, ip, lsl #12 │ │ │ │ + eorseq r9, ip, ip, lsr #21 │ │ │ │ │ │ │ │ 00232038 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ @@ -193639,26 +193639,26 @@ │ │ │ │ ldr r7, [sp, #128] @ 0x80 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrb r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 360c44 │ │ │ │ - bl 367728 │ │ │ │ + bl 360ce4 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r3, [pc, #1264] @ 2325a0 │ │ │ │ ldr r2, [pc, #1264] @ 2325a4 │ │ │ │ ldr r1, [pc, #1264] @ 2325a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r8, [r4, #768] @ 0x300 │ │ │ │ cmp r8, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 23243c │ │ │ │ mov ip, r8 │ │ │ │ add r6, r4, #752 @ 0x2f0 │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -193756,15 +193756,15 @@ │ │ │ │ add r0, ip, r0 │ │ │ │ bl 176c18 │ │ │ │ ldr r0, [r4, #768] @ 0x300 │ │ │ │ add fp, fp, #12 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, #56 @ 0x38 │ │ │ │ add r0, r0, fp │ │ │ │ - bl 5984a8 │ │ │ │ + bl 598548 │ │ │ │ cmp sl, #0 │ │ │ │ add r6, sl, #1 │ │ │ │ movge sl, #0 │ │ │ │ blt 2322bc │ │ │ │ cmp r5, sl │ │ │ │ beq 2322b0 │ │ │ │ ldr r1, [r4, #768] @ 0x300 │ │ │ │ @@ -193853,15 +193853,15 @@ │ │ │ │ beq 232514 │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r6, #22 │ │ │ │ bne 2323c4 │ │ │ │ ldr r0, [pc, #452] @ 2325b8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ ldr r8, [r4, #768] @ 0x300 │ │ │ │ mov r9, #200 @ 0xc8 │ │ │ │ cmp sl, #0 │ │ │ │ ble 232520 │ │ │ │ ldr r2, [r4, #764] @ 0x2fc │ │ │ │ mov r5, sl │ │ │ │ add r2, r2, sl, lsl #2 │ │ │ │ @@ -193912,24 +193912,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stmib sp, {r5, fp} │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ 2325c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r2, [r4, #768] @ 0x300 │ │ │ │ b 232354 │ │ │ │ add r3, r9, r6, lsl #3 │ │ │ │ ldr r9, [r3, #340] @ 0x154 │ │ │ │ b 232404 │ │ │ │ mov ip, r8 │ │ │ │ mov r5, sl │ │ │ │ @@ -193937,21 +193937,21 @@ │ │ │ │ b 232224 │ │ │ │ ldr r0, [pc, #148] @ 2325cc │ │ │ │ mov r2, r5 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r2, [r4, #768] @ 0x300 │ │ │ │ b 232354 │ │ │ │ ldr r0, [pc, #116] @ 2325d0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 2325d4 │ │ │ │ ldr r1, [pc, #92] @ 2325d8 │ │ │ │ ldr r0, [pc, #92] @ 2325dc │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -193959,30 +193959,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #272 @ 0x110 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq sl, pc, r0, lsl r8 @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq sl, pc, r4, ror #15 │ │ │ │ - subeq pc, r9, r4, lsr #10 │ │ │ │ - eorseq r3, fp, ip, ror #28 │ │ │ │ - @ instruction: 0x003b43b8 │ │ │ │ + subeq pc, r9, r4, asr #11 │ │ │ │ + eorseq r3, fp, ip, lsl #30 │ │ │ │ + eorseq r4, fp, r8, asr r4 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ strdeq sl, [pc], #-76 @ │ │ │ │ subeq r8, lr, r8, lsr #25 │ │ │ │ - eorseq r9, ip, r4, ror r6 │ │ │ │ + eorseq r9, ip, r4, lsl r7 │ │ │ │ andeq r1, r0, r8, lsl #8 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003c95b0 │ │ │ │ - @ instruction: 0x003c95b0 │ │ │ │ - eorseq r9, ip, r8, lsr r5 │ │ │ │ - subeq pc, r9, ip, asr r0 @ │ │ │ │ - eorseq r9, ip, r0 │ │ │ │ - eorseq r9, ip, r0, asr #9 │ │ │ │ + eorseq r9, ip, r0, asr r6 │ │ │ │ + eorseq r9, ip, r0, asr r6 │ │ │ │ + @ instruction: 0x003c95d8 │ │ │ │ + strdeq pc, [r9], #-12 │ │ │ │ + eorseq r9, ip, r0, lsr #1 │ │ │ │ + eorseq r9, ip, r0, ror #10 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1164] @ 232a88 │ │ │ │ ldr sl, [pc, #1164] @ 232a8c │ │ │ │ @@ -194000,38 +194000,38 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ mov r9, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r1, r7 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, r6 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r8, [pc, #1100] @ 232a9c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 360c44 │ │ │ │ + bl 360ce4 │ │ │ │ ldr r2, [pc, #1088] @ 232aa0 │ │ │ │ ldr r1, [pc, #1088] @ 232aa4 │ │ │ │ add ip, sl, #300 @ 0x12c │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1052] @ 232aa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 36b824 │ │ │ │ + bl 36b8c4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #15 │ │ │ │ mov r1, r7 │ │ │ │ str fp, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2329bc │ │ │ │ ldr r2, [pc, #1016] @ 232aac │ │ │ │ mov r3, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -194215,30 +194215,30 @@ │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ bl 232038 │ │ │ │ b 23286c │ │ │ │ ldr r0, [pc, #320] @ 232adc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 1753dc │ │ │ │ mov r0, r7 │ │ │ │ bl 1753dc │ │ │ │ ldr r2, [r5] │ │ │ │ b 232878 │ │ │ │ ldr r1, [pc, #284] @ 232ae0 │ │ │ │ ldr r2, [pc, #284] @ 232ae4 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r7} │ │ │ │ ldr r1, [pc, #276] @ 232ae8 │ │ │ │ add r3, sl, #308 @ 0x134 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r2, [pc, #260] @ 232aec │ │ │ │ ldr r3, [pc, #164] @ 232a90 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -194251,66 +194251,66 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #196] @ 232af0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2329b4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #176] @ 232af4 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 175964 │ │ │ │ b 2329ac │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #144] @ 232af8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r0, [pc, #128] @ 232afc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ subeq sl, pc, ip, ror #4 │ │ │ │ - subeq lr, r9, r8, asr #31 │ │ │ │ + subeq pc, r9, r8, rrx │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r8, fp, ip, lsl #7 │ │ │ │ - eorseq r3, ip, r8, lsr #13 │ │ │ │ + eorseq r8, fp, ip, lsr #8 │ │ │ │ + eorseq r3, ip, r8, asr #14 │ │ │ │ subeq sl, pc, r0, lsr #4 │ │ │ │ - eorseq r3, fp, r0, asr #17 │ │ │ │ - eorseq r3, fp, ip, lsl #28 │ │ │ │ - eorseq r9, pc, ip, lsr r7 @ │ │ │ │ - eorseq sl, pc, r8, asr r9 @ │ │ │ │ + eorseq r3, fp, r0, ror #18 │ │ │ │ + eorseq r3, fp, ip, lsr #29 │ │ │ │ + @ instruction: 0x003f97dc │ │ │ │ + @ instruction: 0x003fa9f8 │ │ │ │ muleq r0, r0, pc @ │ │ │ │ andeq r1, r0, r8, asr #25 │ │ │ │ - eorseq r9, ip, r8, lsl #8 │ │ │ │ + eorseq r9, ip, r8, lsr #9 │ │ │ │ strdeq sp, [r0], -pc @ │ │ │ │ andeq r4, r0, r2, asr #26 │ │ │ │ andeq r2, r0, r8, lsr #13 │ │ │ │ - eorseq r9, ip, r8, asr #7 │ │ │ │ - eorseq r9, ip, r4, lsr #7 │ │ │ │ + eorseq r9, ip, r8, ror #8 │ │ │ │ + eorseq r9, ip, r4, asr #8 │ │ │ │ @ instruction: 0xffffd670 │ │ │ │ subeq r9, pc, r4, asr pc @ │ │ │ │ - mlaseq ip, r4, r2, r9 │ │ │ │ - eorseq r9, ip, r0, lsr r2 │ │ │ │ - eorseq r9, ip, r0, asr r1 │ │ │ │ + eorseq r9, ip, r4, lsr r3 │ │ │ │ + @ instruction: 0x003c92d0 │ │ │ │ + @ instruction: 0x003c91f0 │ │ │ │ andeq r0, r0, r7, asr #8 │ │ │ │ - eorseq r8, ip, ip, lsr #23 │ │ │ │ + eorseq r8, ip, ip, asr #24 │ │ │ │ subeq r9, pc, r4, lsl #29 │ │ │ │ + eorseq r9, ip, r0, lsl #4 │ │ │ │ + eorseq r9, ip, r0, lsl #4 │ │ │ │ + eorseq r9, ip, ip, ror #4 │ │ │ │ eorseq r9, ip, r0, ror #2 │ │ │ │ - eorseq r9, ip, r0, ror #2 │ │ │ │ - eorseq r9, ip, ip, asr #3 │ │ │ │ - eorseq r9, ip, r0, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #780] @ 232e24 │ │ │ │ ldr ip, [pc, #780] @ 232e28 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -194337,43 +194337,43 @@ │ │ │ │ add r3, r8, #332 @ 0x14c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #17 │ │ │ │ addeq r5, sp, #28 │ │ │ │ mov r6, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #684] @ 232e40 │ │ │ │ ldr r1, [pc, #684] @ 232e44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ ldr sl, [pc, #672] @ 232e48 │ │ │ │ add sl, pc, sl │ │ │ │ mov r4, r0 │ │ │ │ add r0, r8, #344 @ 0x158 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r8, r8, #168 @ 0xa8 │ │ │ │ mov r3, #15 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, r5 │ │ │ │ bl 22fe40 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 232c40 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r2, [pc, #584] @ 232e4c │ │ │ │ ldr r3, [pc, #544] @ 232e28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -194388,29 +194388,29 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r3, #15 │ │ │ │ str r8, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr sl, [pc, #496] @ 232e50 │ │ │ │ ldr r2, [pc, #496] @ 232e54 │ │ │ │ add fp, r4, #1016 @ 0x3f8 │ │ │ │ add sl, pc, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #2 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r2, sl, #560 @ 0x230 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ bl 21d6c0 │ │ │ │ ldr r8, [r4, #1352] @ 0x548 │ │ │ │ cmp r8, #1 │ │ │ │ addls r9, sl, #512 @ 0x200 │ │ │ │ bls 232cdc │ │ │ │ @@ -194435,102 +194435,102 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #15 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r8, [sp, #20] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #328] @ 232e64 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r9, #24] │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r9 │ │ │ │ add r9, r4, #1184 @ 0x4a0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ bl 21d6c0 │ │ │ │ mov r3, #15 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r3, [r0, #796] @ 0x31c │ │ │ │ cmp r3, #0 │ │ │ │ bne 232d84 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2325e4 │ │ │ │ b 232bf0 │ │ │ │ ldr r8, [sp, #20] │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r8, [sp] │ │ │ │ mov r3, #15 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r8, [sp] │ │ │ │ mov r3, #15 │ │ │ │ str r8, [sp, #20] │ │ │ │ mov r8, #8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #156] @ 232e68 │ │ │ │ ldr r1, [pc, #156] @ 232e6c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r2, r2, #608 @ 0x260 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r9, #816 @ 0x330 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ ldr r8, [sp, #20] │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #15 │ │ │ │ str r8, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r1, r0, #816 @ 0x330 │ │ │ │ mov r0, r7 │ │ │ │ bl 21d6c0 │ │ │ │ b 232d74 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r9, pc, r4, asr sp @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r9, pc, r0, lsr sp @ │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ - subeq lr, r9, r8, ror sl │ │ │ │ - eorseq r7, fp, r0, asr #28 │ │ │ │ - eorseq r2, ip, r0, asr #24 │ │ │ │ - eorseq pc, fp, ip, ror #8 │ │ │ │ - eorseq pc, fp, r0, lsl #9 │ │ │ │ - eorseq r3, ip, ip, lsl r1 │ │ │ │ + subeq lr, r9, r8, lsl fp │ │ │ │ + eorseq r7, fp, r0, ror #29 │ │ │ │ + eorseq r2, ip, r0, ror #25 │ │ │ │ + eorseq pc, fp, ip, lsl #10 │ │ │ │ + eorseq pc, fp, r0, lsr #10 │ │ │ │ + @ instruction: 0x003c31bc │ │ │ │ subeq r9, pc, r8, ror #24 │ │ │ │ strdeq r8, [lr], #-60 @ 0xffffffc4 │ │ │ │ - eorseq r9, ip, r0, lsr #32 │ │ │ │ - strdeq lr, [r9], #-128 @ 0xffffff80 │ │ │ │ - @ instruction: 0x003b7cb8 │ │ │ │ - eorseq r2, ip, ip, asr #31 │ │ │ │ - eorseq r8, ip, r8, ror pc │ │ │ │ + eorseq r9, ip, r0, asr #1 │ │ │ │ + @ instruction: 0x0049e990 │ │ │ │ + eorseq r7, fp, r8, asr sp │ │ │ │ + eorseq r3, ip, ip, rrx │ │ │ │ + eorseq r9, ip, r8, lsl r0 │ │ │ │ @ instruction: 0x004e8294 │ │ │ │ - @ instruction: 0x003c8ed0 │ │ │ │ + eorseq r8, ip, r0, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #496] @ 233078 │ │ │ │ ldr ip, [pc, #496] @ 23307c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -194557,32 +194557,32 @@ │ │ │ │ add r3, r5, #360 @ 0x168 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #16 │ │ │ │ addeq r4, sp, #28 │ │ │ │ mov r7, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r9, [pc, #400] @ 233094 │ │ │ │ add r5, r5, #168 @ 0xa8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #15 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, r4 │ │ │ │ bl 22fe40 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 232f84 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r2, [pc, #336] @ 233098 │ │ │ │ ldr r3, [pc, #304] @ 23307c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -194597,82 +194597,82 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #248] @ 23309c │ │ │ │ mov sl, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [pc, #232] @ 2330a0 │ │ │ │ mov fp, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ add r2, r1, #656 @ 0x290 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r6, #1016 @ 0x3f8 │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r3, [r0, #796] @ 0x31c │ │ │ │ cmp r3, #0 │ │ │ │ bne 23300c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 2325e4 │ │ │ │ b 232f34 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #15 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #15 │ │ │ │ str r5, [sp] │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #84] @ 2330a4 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r2, #608 @ 0x260 │ │ │ │ mov r3, r0 │ │ │ │ add r0, fp, #816 @ 0x330 │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ b 232ffc │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r9, pc, r4, ror #19 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r9, pc, r0, asr #19 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ - subeq lr, r9, r8, lsl #14 │ │ │ │ - @ instruction: 0x003b7ad0 │ │ │ │ - eorseq r2, ip, r8, ror #17 │ │ │ │ - @ instruction: 0x003c2dbc │ │ │ │ + subeq lr, r9, r8, lsr #15 │ │ │ │ + eorseq r7, fp, r0, ror fp │ │ │ │ + eorseq r2, ip, r8, lsl #19 │ │ │ │ + eorseq r2, ip, ip, asr lr │ │ │ │ subeq r9, pc, r4, lsr #18 │ │ │ │ strheq r8, [lr], #-12 │ │ │ │ - @ instruction: 0x003c8cf4 │ │ │ │ - eorseq r8, ip, r0, asr ip │ │ │ │ + mlaseq ip, r4, sp, r8 │ │ │ │ + @ instruction: 0x003c8cf0 │ │ │ │ │ │ │ │ 002330a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, #1 │ │ │ │ @@ -194789,47 +194789,47 @@ │ │ │ │ ldr r0, [pc, #44] @ 2332a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 2332a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #372 @ 0x174 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq lr, r9, ip, lsl #7 │ │ │ │ - eorseq r8, ip, r0, lsr r3 │ │ │ │ - mlaseq ip, r0, r4, r8 │ │ │ │ + subeq lr, r9, ip, lsr #8 │ │ │ │ + @ instruction: 0x003c83d0 │ │ │ │ + eorseq r8, ip, r0, lsr r5 │ │ │ │ andeq r0, r0, pc, ror #7 │ │ │ │ - subeq lr, r9, r8, ror #6 │ │ │ │ - eorseq r8, ip, ip, lsl #6 │ │ │ │ - eorseq r8, ip, r8, lsr sl │ │ │ │ + subeq lr, r9, r8, lsl #8 │ │ │ │ + eorseq r8, ip, ip, lsr #7 │ │ │ │ + @ instruction: 0x003c8ad8 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #252] @ 2333bc │ │ │ │ ldr r3, [pc, #252] @ 2333c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 360c44 │ │ │ │ - bl 367728 │ │ │ │ + bl 360ce4 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #216] @ 2333c4 │ │ │ │ ldr r2, [pc, #216] @ 2333c8 │ │ │ │ ldr r1, [pc, #216] @ 2333cc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #252 @ 0xfc │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ add r6, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 267658 │ │ │ │ ldr r1, [pc, #164] @ 2333d0 │ │ │ │ @@ -194868,20 +194868,20 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2330fc │ │ │ │ bl 1753dc │ │ │ │ b 23334c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r9, pc, ip, lsr #11 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq lr, r9, r8, ror #5 │ │ │ │ - eorseq r2, fp, r0, lsr ip │ │ │ │ - eorseq r3, fp, ip, ror r1 │ │ │ │ - eorseq r8, ip, r8, lsr #19 │ │ │ │ + subeq lr, r9, r8, lsl #7 │ │ │ │ + @ instruction: 0x003b2cd0 │ │ │ │ + eorseq r3, fp, ip, lsl r2 │ │ │ │ + eorseq r8, ip, r8, asr #20 │ │ │ │ subeq r9, pc, r8, lsl r5 @ │ │ │ │ - eorseq r8, ip, r0, asr #18 │ │ │ │ + eorseq r8, ip, r0, ror #19 │ │ │ │ │ │ │ │ 002333dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #468] @ 2335c8 │ │ │ │ @@ -194904,34 +194904,34 @@ │ │ │ │ ldr r3, [r3, ip] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, r2 │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r7 │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 36b40c │ │ │ │ + bl 36b4ac │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 23355c │ │ │ │ ldr r9, [pc, #376] @ 2335d8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, r9 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ cmp r0, #0 │ │ │ │ beq 233590 │ │ │ │ mov r0, r8 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r3, [pc, #348] @ 2335dc │ │ │ │ ldr r2, [pc, #348] @ 2335e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #20 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ clz r1, r0 │ │ │ │ lsr r1, r1, #5 │ │ │ │ @@ -194939,15 +194939,15 @@ │ │ │ │ moveq r4, r1 │ │ │ │ orrne r4, r1, #1 │ │ │ │ cmp r4, #0 │ │ │ │ beq 233520 │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r2, [pc, #256] @ 2335e4 │ │ │ │ ldr r3, [pc, #228] @ 2335cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -194983,114 +194983,114 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #392 @ 0x188 │ │ │ │ mov r2, #1040 @ 0x410 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2334cc │ │ │ │ ldr r3, [pc, #92] @ 2335f4 │ │ │ │ ldr ip, [pc, #92] @ 2335f8 │ │ │ │ ldr r1, [pc, #92] @ 2335fc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 233600 │ │ │ │ add r3, r3, #392 @ 0x188 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r7, r9} │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2334cc │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r9, pc, r8, ror r4 @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r9, pc, ip, asr #8 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ - eorseq r7, fp, r8, ror #10 │ │ │ │ - subeq lr, r9, r8, asr r1 │ │ │ │ - eorseq r7, fp, r0, lsr #10 │ │ │ │ + eorseq r7, fp, r8, lsl #12 │ │ │ │ + strdeq lr, [r9], #-24 @ 0xffffffe8 │ │ │ │ + eorseq r7, fp, r0, asr #11 │ │ │ │ subeq r9, pc, r8, lsl #7 │ │ │ │ - subeq lr, r9, ip, rrx │ │ │ │ - eorseq r8, ip, r8, lsl #15 │ │ │ │ - eorseq r8, ip, r4, lsl r0 │ │ │ │ - subeq lr, r9, r8, lsr r0 │ │ │ │ - eorseq r8, ip, r0, ror r7 │ │ │ │ - @ instruction: 0x003c7fd4 │ │ │ │ + subeq lr, r9, ip, lsl #2 │ │ │ │ + eorseq r8, ip, r8, lsr #16 │ │ │ │ + ldrheq r8, [ip], -r4 @ │ │ │ │ + ldrdeq lr, [r9], #-8 │ │ │ │ + eorseq r8, ip, r0, lsl r8 │ │ │ │ + eorseq r8, ip, r4, ror r0 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ │ │ │ │ 00233604 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r2 │ │ │ │ mov fp, r0 │ │ │ │ - bl 32c988 │ │ │ │ + bl 32ca28 │ │ │ │ cmp r8, #0 │ │ │ │ cmpne r9, #0 │ │ │ │ movne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ ldr r6, [pc, #352] @ 2337a0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #344] @ 2337a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 360144 │ │ │ │ + bl 3601e4 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 233740 │ │ │ │ ldr sl, [pc, #324] @ 2337a8 │ │ │ │ ldr r4, [pc, #324] @ 2337ac │ │ │ │ add sl, pc, sl │ │ │ │ - bl 360c44 │ │ │ │ + bl 360ce4 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r5 │ │ │ │ - bl 36ad74 │ │ │ │ + bl 36ae14 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [pc, #300] @ 2337b0 │ │ │ │ ldr r1, [pc, #300] @ 2337b4 │ │ │ │ add r3, r4, #344 @ 0x158 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #19 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [pc, #272] @ 2337b8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r6, [pc, #268] @ 2337bc │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 21db78 │ │ │ │ ldr r1, [pc, #256] @ 2337c0 │ │ │ │ add r0, r4, #360 @ 0x168 │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r2, r6 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #1016 @ 0x3f8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 321a64 │ │ │ │ + bl 321b00 │ │ │ │ mov r3, #15 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r3, [r0, #796] @ 0x31c │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 233754 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ @@ -195098,45 +195098,45 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #124] @ 2337c4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 35e5d4 │ │ │ │ + bl 35e674 │ │ │ │ b 23365c │ │ │ │ str r9, [r0, #808] @ 0x328 │ │ │ │ add ip, r0, #800 @ 0x320 │ │ │ │ add r1, r4, #816 @ 0x330 │ │ │ │ mov r0, r7 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [ip] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 321a64 │ │ │ │ + bl 321b00 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ subeq r9, pc, r0, lsr r2 @ │ │ │ │ - eorseq r2, ip, r0, lsl #3 │ │ │ │ - eorseq r2, ip, ip, asr r6 │ │ │ │ - subeq sp, r9, r0, ror #30 │ │ │ │ - eorseq lr, fp, r8, ror r9 │ │ │ │ - eorseq lr, fp, ip, lsl #19 │ │ │ │ + eorseq r2, ip, r0, lsr #4 │ │ │ │ + @ instruction: 0x003c26fc │ │ │ │ + subeq lr, r9, r0 │ │ │ │ + eorseq lr, fp, r8, lsl sl │ │ │ │ + eorseq lr, fp, ip, lsr #20 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ - eorseq r7, fp, r8, ror #5 │ │ │ │ - eorseq r2, ip, r4, lsl #2 │ │ │ │ - eorseq r2, ip, r4, ror r0 │ │ │ │ + eorseq r7, fp, r8, lsl #7 │ │ │ │ + eorseq r2, ip, r4, lsr #3 │ │ │ │ + eorseq r2, ip, r4, lsl r1 │ │ │ │ │ │ │ │ 002337c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -195150,41 +195150,41 @@ │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r4, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ movne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 360144 │ │ │ │ + bl 3601e4 │ │ │ │ ldr r1, [pc, #344] @ 233978 │ │ │ │ ldr sl, [pc, #344] @ 23397c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ - bl 35e6ac │ │ │ │ + bl 35e74c │ │ │ │ cmp r4, #0 │ │ │ │ beq 233910 │ │ │ │ ldr r9, [pc, #316] @ 233980 │ │ │ │ ldr r4, [pc, #316] @ 233984 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 360c44 │ │ │ │ + bl 360ce4 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ - bl 36ad74 │ │ │ │ + bl 36ae14 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [pc, #292] @ 233988 │ │ │ │ ldr r1, [pc, #292] @ 23398c │ │ │ │ add r3, r4, #344 @ 0x158 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #19 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [pc, #264] @ 233990 │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r0 │ │ │ │ bl 21db78 │ │ │ │ @@ -195200,15 +195200,15 @@ │ │ │ │ bl 21d3f8 │ │ │ │ ldr r2, [pc, #200] @ 233994 │ │ │ │ mov r3, #15 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r3, [r0, #796] @ 0x31c │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 233928 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ @@ -195217,15 +195217,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #128] @ 233998 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 35e5d4 │ │ │ │ + bl 35e674 │ │ │ │ b 23383c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add ip, r0, #800 @ 0x320 │ │ │ │ str r3, [r0, #808] @ 0x328 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r6 │ │ │ │ mov r7, #0 │ │ │ │ @@ -195238,24 +195238,24 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x003c1fb0 │ │ │ │ - eorseq r8, ip, r0, lsl r5 │ │ │ │ + eorseq r2, ip, r0, asr r0 │ │ │ │ + @ instruction: 0x003c85b0 │ │ │ │ subeq r9, pc, r4, asr #32 │ │ │ │ - eorseq r2, ip, ip, ror r4 │ │ │ │ - subeq sp, r9, r0, lsl #27 │ │ │ │ - mlaseq fp, r8, r7, lr │ │ │ │ - eorseq lr, fp, ip, lsr #15 │ │ │ │ + eorseq r2, ip, ip, lsl r5 │ │ │ │ + subeq sp, r9, r0, lsr #28 │ │ │ │ + eorseq lr, fp, r8, lsr r8 │ │ │ │ + eorseq lr, fp, ip, asr #16 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ - ldrsbeq r7, [fp], -r8 @ │ │ │ │ - eorseq r1, ip, r4, lsr #29 │ │ │ │ + eorseq r7, fp, r8, ror r1 │ │ │ │ + eorseq r1, ip, r4, asr #30 │ │ │ │ │ │ │ │ 0023399c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, #0 │ │ │ │ @@ -195283,35 +195283,35 @@ │ │ │ │ ldr r4, [pc, #88] @ 233a5c │ │ │ │ ldr r0, [pc, #88] @ 233a60 │ │ │ │ add r4, pc, r4 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 36b824 │ │ │ │ + bl 36b8c4 │ │ │ │ ldr ip, [pc, #64] @ 233a64 │ │ │ │ ldr r2, [pc, #64] @ 233a68 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #168 @ 0xa8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #15 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x003c22bc │ │ │ │ - @ instruction: 0x003f83b0 │ │ │ │ - strheq sp, [r9], #-180 @ 0xffffff4c │ │ │ │ - eorseq r6, fp, ip, ror pc │ │ │ │ + eorseq r2, ip, ip, asr r3 │ │ │ │ + eorseq r8, pc, r0, asr r4 @ │ │ │ │ + subeq sp, r9, r4, asr ip │ │ │ │ + eorseq r7, fp, ip, lsl r0 │ │ │ │ │ │ │ │ 00233a6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r2 │ │ │ │ @@ -195379,21 +195379,21 @@ │ │ │ │ mov r5, r0 │ │ │ │ bne 233af4 │ │ │ │ b 233ac4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #28] @ 233ba8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ subeq r8, pc, r0, ror #27 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r8, pc, ip, asr #26 │ │ │ │ - @ instruction: 0x003c81b4 │ │ │ │ + eorseq r8, ip, r4, asr r2 │ │ │ │ │ │ │ │ 00233bac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #308] @ 233cf8 │ │ │ │ @@ -195405,15 +195405,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #284] @ 233cfc │ │ │ │ mov r3, #112 @ 0x70 │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ strb r3, [r0], #4 │ │ │ │ mov r1, #12 │ │ │ │ - bl 5984a8 │ │ │ │ + bl 598548 │ │ │ │ ldr r3, [pc, #260] @ 233d00 │ │ │ │ ldr r9, [r4, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 233cec │ │ │ │ ldr r3, [pc, #244] @ 233d04 │ │ │ │ mov fp, #16 │ │ │ │ @@ -195465,39 +195465,39 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #40] @ 233d08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ mov r3, #32 │ │ │ │ mov fp, #16 │ │ │ │ b 233c68 │ │ │ │ subeq r8, pc, r0, lsr #25 │ │ │ │ - eorseq r8, ip, ip, ror #7 │ │ │ │ + eorseq r8, ip, ip, lsl #9 │ │ │ │ andeq r2, r0, r8, lsr #26 │ │ │ │ andeq r3, r0, r8, lsr r5 │ │ │ │ - @ instruction: 0x003c82fc │ │ │ │ + mlaseq ip, ip, r3, r8 │ │ │ │ │ │ │ │ 00233d0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #108] @ 233d90 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ strb r3, [r0], #4 │ │ │ │ mov r1, #12 │ │ │ │ - bl 5984a8 │ │ │ │ + bl 598548 │ │ │ │ lsr r2, r5, #4 │ │ │ │ lsl r3, r2, #16 │ │ │ │ lsr r3, r3, #24 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ mov r2, r4 │ │ │ │ strh r3, [r4, #2] │ │ │ │ ldrb ip, [r2], #1 │ │ │ │ @@ -195511,28 +195511,28 @@ │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [r4, #1] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subeq r2, r1, r4, ror r5 │ │ │ │ + subeq r2, r1, r4, lsl r6 │ │ │ │ │ │ │ │ 00233d94 : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00233d9c : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00233da0 : │ │ │ │ ldr r1, [pc, #4] @ 233dac │ │ │ │ add r1, pc, r1 │ │ │ │ - b 4d0aec │ │ │ │ - eorseq r8, ip, ip, ror #4 │ │ │ │ + b 4d0b8c │ │ │ │ + eorseq r8, ip, ip, lsl #6 │ │ │ │ │ │ │ │ 00233db0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #28] @ 233de4 │ │ │ │ @@ -195540,16 +195540,16 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ - ldrdeq sp, [r9], #-144 @ 0xffffff70 │ │ │ │ - eorseq r8, ip, r8, asr r2 │ │ │ │ + subeq sp, r9, r0, ror sl │ │ │ │ + @ instruction: 0x003c82f8 │ │ │ │ │ │ │ │ 00233dec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 233e24 │ │ │ │ @@ -195558,16 +195558,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ - @ instruction: 0x0049d998 │ │ │ │ - eorseq r8, ip, ip, lsl r2 │ │ │ │ + subeq sp, r9, r8, lsr sl │ │ │ │ + @ instruction: 0x003c82bc │ │ │ │ │ │ │ │ 00233e2c : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00233e34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -195580,16 +195580,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ - subeq sp, r9, r0, asr r9 │ │ │ │ - @ instruction: 0x003c81d4 │ │ │ │ + strdeq sp, [r9], #-144 @ 0xffffff70 │ │ │ │ + eorseq r8, ip, r4, ror r2 │ │ │ │ │ │ │ │ 00233e74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 233eac │ │ │ │ @@ -195598,16 +195598,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #71 @ 0x47 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ - subeq sp, r9, r0, lsl r9 │ │ │ │ - mlaseq ip, r4, r1, r8 │ │ │ │ + strheq sp, [r9], #-144 @ 0xffffff70 │ │ │ │ + eorseq r8, ip, r4, lsr r2 │ │ │ │ │ │ │ │ 00233eb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 233eec │ │ │ │ @@ -195616,16 +195616,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ - ldrdeq sp, [r9], #-128 @ 0xffffff80 │ │ │ │ - eorseq r8, ip, r4, asr r1 │ │ │ │ + subeq sp, r9, r0, ror r9 │ │ │ │ + @ instruction: 0x003c81f4 │ │ │ │ │ │ │ │ 00233ef4 : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00233efc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -195638,16 +195638,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #86 @ 0x56 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ - subeq sp, r9, r8, lsl #17 │ │ │ │ - eorseq r8, ip, ip, lsl #2 │ │ │ │ + subeq sp, r9, r8, lsr #18 │ │ │ │ + eorseq r8, ip, ip, lsr #3 │ │ │ │ │ │ │ │ 00233f3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 233f74 │ │ │ │ @@ -195656,29 +195656,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ - subeq sp, r9, r8, asr #16 │ │ │ │ - eorseq r8, ip, ip, asr #1 │ │ │ │ + subeq sp, r9, r8, ror #17 │ │ │ │ + eorseq r8, ip, ip, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #244] @ 0xf4 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 5c15c0 │ │ │ │ + bl 5c1660 │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ bl 2753b8 │ │ │ │ ldr r3, [r4, #184] @ 0xb8 │ │ │ │ ldr r2, [r4, #188] @ 0xbc │ │ │ │ subs r0, r0, r3 │ │ │ │ sbc r1, r1, r2 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -195699,15 +195699,15 @@ │ │ │ │ adds r3, r3, r0 │ │ │ │ adc r1, r1, r2 │ │ │ │ lsl r1, r1, #3 │ │ │ │ ldr r0, [r4, #244] @ 0xf4 │ │ │ │ lsl r2, r3, #3 │ │ │ │ pop {r4, lr} │ │ │ │ orr r3, r1, r3, lsr #29 │ │ │ │ - b 5c19d8 │ │ │ │ + b 5c1a78 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #476] @ 234218 │ │ │ │ ldr r3, [pc, #476] @ 23421c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -195719,15 +195719,15 @@ │ │ │ │ mov r0, sp │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ bl 176c18 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ ldr r3, [r4, #252] @ 0xfc │ │ │ │ ldr r6, [pc, #416] @ 234220 │ │ │ │ add r3, r3, #8128 @ 0x1fc0 │ │ │ │ ldrsb r2, [r3, #53] @ 0x35 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ cmp r2, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -195743,22 +195743,22 @@ │ │ │ │ bge 234160 │ │ │ │ mov r5, #1000 @ 0x3e8 │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [pc, #348] @ 234224 │ │ │ │ ldr r8, [r4, #244] @ 0xf4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ adds r2, r0, r5 │ │ │ │ adc r3, r7, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5c19d8 │ │ │ │ + bl 5c1a78 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ ldr r2, [pc, #304] @ 234228 │ │ │ │ ldr r3, [pc, #288] @ 23421c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -195860,27 +195860,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #112 @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 366b7c │ │ │ │ + bl 366c1c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 366b7c │ │ │ │ + bl 366c1c │ │ │ │ ldr r4, [pc, #132] @ 23433c │ │ │ │ mov r5, sp │ │ │ │ add r4, pc, r4 │ │ │ │ add r6, r4, #36 @ 0x24 │ │ │ │ ldr r3, [r4] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #12 │ │ │ │ str r3, [sp] │ │ │ │ - bl 366b7c │ │ │ │ + bl 366c1c │ │ │ │ cmp r4, r6 │ │ │ │ bne 2342c0 │ │ │ │ ldr r2, [pc, #88] @ 234340 │ │ │ │ ldr r3, [pc, #64] @ 23432c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -195896,15 +195896,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r8, pc, ip, lsl r6 @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r7, lr, ip, lsl r1 │ │ │ │ - @ instruction: 0x003c7db8 │ │ │ │ + eorseq r7, ip, r8, asr lr │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ ldrsbeq r6, [r0], #-4 │ │ │ │ subeq r8, pc, r4, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -195914,38 +195914,38 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r2, [pc, #180] @ 23443c │ │ │ │ ldr r1, [pc, #180] @ 234440 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #148] @ 234444 │ │ │ │ ldr r1, [pc, #148] @ 234448 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 360b74 │ │ │ │ + bl 360c14 │ │ │ │ ldr r1, [pc, #124] @ 23444c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ - bl 35edd0 │ │ │ │ + bl 35ee70 │ │ │ │ ldr r3, [pc, #108] @ 234450 │ │ │ │ ldr r1, [pc, #108] @ 234454 │ │ │ │ ldr r2, [pc, #108] @ 234458 │ │ │ │ ldr r0, [pc, #108] @ 23445c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -195959,19 +195959,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subeq sp, r9, r4, lsl #10 │ │ │ │ - @ instruction: 0x003b1bd8 │ │ │ │ - @ instruction: 0x003d07b4 │ │ │ │ - eorseq r7, ip, r4, asr #25 │ │ │ │ - @ instruction: 0x003c7cd8 │ │ │ │ + subeq sp, r9, r4, lsr #11 │ │ │ │ + eorseq r1, fp, r8, ror ip │ │ │ │ + eorseq r0, sp, r4, asr r8 │ │ │ │ + eorseq r7, ip, r4, ror #26 │ │ │ │ + eorseq r7, ip, r8, ror sp │ │ │ │ andeq r1, r0, r0, lsr r5 │ │ │ │ andeq r0, r0, r8, asr #8 │ │ │ │ ldrdeq r3, [pc], #-184 @ │ │ │ │ strheq r6, [lr], #-244 @ 0xffffff0c │ │ │ │ andeq r1, r0, ip, lsr r3 │ │ │ │ andeq r0, r0, r8, lsl #26 │ │ │ │ andeq r0, r0, r8, lsl #7 │ │ │ │ @@ -195986,68 +195986,68 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ add r3, r0, #100 @ 0x64 │ │ │ │ ldm r4, {r0, r1, r2} │ │ │ │ stm r3, {r0, r1, r2} │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq sp, r9, r8, ror #7 │ │ │ │ - eorseq r7, ip, r8, ror #23 │ │ │ │ - @ instruction: 0x003c7bb0 │ │ │ │ + subeq sp, r9, r8, lsl #9 │ │ │ │ + eorseq r7, ip, r8, lsl #25 │ │ │ │ + eorseq r7, ip, r0, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #280] @ 234608 │ │ │ │ ldr r8, [pc, #280] @ 23460c │ │ │ │ ldr r4, [pc, #280] @ 234610 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r6, r0 │ │ │ │ add r8, pc, r8 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r5, #52 @ 0x34 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #80 @ 0x50 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #200] @ 234614 │ │ │ │ ldr r1, [pc, #200] @ 234618 │ │ │ │ add r5, r5, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #180] @ 23461c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [r7, #104] @ 0x68 │ │ │ │ add r8, r4, #752 @ 0x2f0 │ │ │ │ str r3, [r4, #1008] @ 0x3f0 │ │ │ │ ldr r3, [r7, #108] @ 0x6c │ │ │ │ mov r1, r8 │ │ │ │ str r3, [r4, #928] @ 0x3a0 │ │ │ │ bl 21d5c0 │ │ │ │ @@ -196057,42 +196057,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ add r2, r5, #156 @ 0x9c │ │ │ │ mov r1, r6 │ │ │ │ add r0, r4, #760 @ 0x2f8 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r8 │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ ldr ip, [pc, #96] @ 234624 │ │ │ │ mov r2, #4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r2, r5, #204 @ 0xcc │ │ │ │ add r0, r4, #1016 @ 0x3f8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - subeq sp, r9, r0, ror r3 │ │ │ │ - eorseq r7, ip, r4, ror fp │ │ │ │ - eorseq r7, ip, r8, lsr fp │ │ │ │ - @ instruction: 0x003bdab0 │ │ │ │ - @ instruction: 0x003bdabc │ │ │ │ + subeq sp, r9, r0, lsl r4 │ │ │ │ + eorseq r7, ip, r4, lsl ip │ │ │ │ + @ instruction: 0x003c7bd8 │ │ │ │ + eorseq sp, fp, r0, asr fp │ │ │ │ + eorseq sp, fp, ip, asr fp │ │ │ │ subeq r6, lr, ip, lsr lr │ │ │ │ - eorseq r7, ip, ip, ror #21 │ │ │ │ - @ instruction: 0x003c7ad0 │ │ │ │ + eorseq r7, ip, ip, lsl #23 │ │ │ │ + eorseq r7, ip, r0, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #252] @ 0xfc │ │ │ │ mov r4, r0 │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ @@ -196103,19 +196103,19 @@ │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r2, [r3, #4087] @ 0xff7 │ │ │ │ lsrs r2, r2, #7 │ │ │ │ bne 234684 │ │ │ │ ldr r0, [r0] │ │ │ │ mov r1, #1 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 362ff4 │ │ │ │ + b 363094 │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r3, #4087] @ 0xff7 │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r2, [r3, #4092] @ 0xffc │ │ │ │ bic r2, r2, #64 @ 0x40 │ │ │ │ strb r2, [r3, #4092] @ 0xffc │ │ │ │ @@ -196134,15 +196134,15 @@ │ │ │ │ ldr r0, [r0, #248] @ 0xf8 │ │ │ │ cmp r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r5, r1 │ │ │ │ - bl 5c15c0 │ │ │ │ + bl 5c1660 │ │ │ │ cmp r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -196173,15 +196173,15 @@ │ │ │ │ orr r2, r2, r4, lsl #28 │ │ │ │ orr r3, r3, ip, lsr #29 │ │ │ │ lsl ip, ip, #3 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r6 │ │ │ │ adc r3, r3, r4, lsr #4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 5c19d8 │ │ │ │ + b 5c1a78 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 2347fc │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #84] @ 234800 │ │ │ │ @@ -196189,71 +196189,71 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, #1 │ │ │ │ ldrb r3, [r0, #1014] @ 0x3f6 │ │ │ │ eor r1, r3, r2, lsl r4 │ │ │ │ strb r1, [r0, #1014] @ 0x3f6 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strheq sp, [r9], #-12 │ │ │ │ - @ instruction: 0x003c78bc │ │ │ │ - eorseq r7, ip, r4, lsl #17 │ │ │ │ + subeq sp, r9, ip, asr r1 │ │ │ │ + eorseq r7, ip, ip, asr r9 │ │ │ │ + eorseq r7, ip, r4, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2348a0 │ │ │ │ ldr r2, [pc, #128] @ 2348a4 │ │ │ │ ldr r1, [pc, #128] @ 2348a8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, #0 │ │ │ │ add r2, r0, #1012 @ 0x3f4 │ │ │ │ mov r4, r0 │ │ │ │ strh r3, [r2] │ │ │ │ ldr r0, [r0, #996] @ 0x3e4 │ │ │ │ strb r3, [r4, #1014] @ 0x3f6 │ │ │ │ cmp r0, r3 │ │ │ │ beq 234868 │ │ │ │ - bl 5c15c0 │ │ │ │ + bl 5c1660 │ │ │ │ ldr r0, [r4, #1000] @ 0x3e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 234880 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5c15c0 │ │ │ │ + b 5c1660 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq sp, r9, r4, asr #32 │ │ │ │ - eorseq r7, ip, r4, asr #16 │ │ │ │ - eorseq r7, ip, r8, lsl #16 │ │ │ │ + subeq sp, r9, r4, ror #1 │ │ │ │ + eorseq r7, ip, r4, ror #17 │ │ │ │ + eorseq r7, ip, r8, lsr #17 │ │ │ │ │ │ │ │ 002348ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r6, r0 │ │ │ │ @@ -196384,23 +196384,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1088] @ 234f2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 234918 │ │ │ │ and r3, r4, #255 @ 0xff │ │ │ │ lsr r3, r3, #4 │ │ │ │ add r3, r3, r3, lsl #2 │ │ │ │ and r4, r4, #15 │ │ │ │ add r4, r4, r3, lsl #1 │ │ │ │ and r3, r4, #255 @ 0xff │ │ │ │ @@ -196630,15 +196630,15 @@ │ │ │ │ tst r3, #2 │ │ │ │ bne 2349dc │ │ │ │ b 2349d0 │ │ │ │ ldr r0, [pc, #148] @ 234f30 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 234918 │ │ │ │ ldr r4, [r6, #192] @ 0xc0 │ │ │ │ ldr r7, [r6, #196] @ 0xc4 │ │ │ │ bl 175940 <__time64@plt> │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [r6, #192] @ 0xc0 │ │ │ │ @@ -196655,25 +196655,25 @@ │ │ │ │ b 234bb0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r7, pc, r0, lsr #31 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r7, pc, r8, ror #30 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r1, r0, pc, ror #31 │ │ │ │ - strheq ip, [r9], #-236 @ 0xffffff14 │ │ │ │ + subeq ip, r9, ip, asr pc │ │ │ │ strdeq r1, [r0], -r7 │ │ │ │ - @ instruction: 0x0049ce98 │ │ │ │ + subeq ip, r9, r8, lsr pc │ │ │ │ subeq r7, pc, r8, lsl #29 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ - subeq ip, r9, r6, ror #27 │ │ │ │ + subeq ip, r9, r6, lsl #29 │ │ │ │ andeq r3, r0, r4, ror r6 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003c75b4 │ │ │ │ - eorseq r7, ip, r8, asr #4 │ │ │ │ + eorseq r7, ip, r4, asr r6 │ │ │ │ + eorseq r7, ip, r8, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #400] @ 2350dc │ │ │ │ ldr r1, [pc, #400] @ 2350e0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -196754,42 +196754,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2350fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 234f94 │ │ │ │ ldr r0, [pc, #52] @ 235100 │ │ │ │ stm sp, {r7, r8} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 234f94 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r7, pc, r0, lsr #18 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strdeq r7, [pc], #-140 @ │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ @ instruction: 0x004f789c │ │ │ │ @ instruction: 0x000026b4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r7, ip, r8, rrx │ │ │ │ - eorseq r7, ip, r0, lsr #1 │ │ │ │ + eorseq r7, ip, r8, lsl #2 │ │ │ │ + eorseq r7, ip, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #68] @ 235160 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -196798,24 +196798,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #80 @ 0x50 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2348ac │ │ │ │ - subeq ip, r9, r0, asr #14 │ │ │ │ - eorseq r6, ip, r4, lsl #30 │ │ │ │ - eorseq r6, ip, ip, lsr pc │ │ │ │ + subeq ip, r9, r0, ror #15 │ │ │ │ + eorseq r6, ip, r4, lsr #31 │ │ │ │ + @ instruction: 0x003c6fdc │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [sp] │ │ │ │ b 2348ac │ │ │ │ │ │ │ │ 00235178 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -196955,22 +196955,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 235594 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2352a0 │ │ │ │ ldrd r2, [r5, #184] @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ bl 275218 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r5, #180] @ 0xb4 │ │ │ │ add r3, r3, #1888 @ 0x760 │ │ │ │ @@ -197058,36 +197058,36 @@ │ │ │ │ tst r3, #2 │ │ │ │ beq 235278 │ │ │ │ b 235320 │ │ │ │ ldr r0, [pc, #92] @ 2355a0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2352a0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r7, [pc], #-100 @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x004f769c │ │ │ │ andeq r1, r0, pc, ror #31 │ │ │ │ - subeq ip, r9, r9, lsr r6 │ │ │ │ + ldrdeq ip, [r9], #-105 @ 0xffffff97 │ │ │ │ strdeq r1, [r0], -r7 │ │ │ │ - subeq ip, r9, ip, lsl #12 │ │ │ │ + subeq ip, r9, ip, lsr #13 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r7, pc, r4, asr #11 │ │ │ │ andeq r0, r0, lr, lsl #15 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ - subeq ip, r9, pc, lsl r5 │ │ │ │ + strheq ip, [r9], #-95 @ 0xffffffa1 │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r6, ip, r4, ror #27 │ │ │ │ + eorseq r6, ip, r4, lsl #29 │ │ │ │ mvnpl r8, pc, lsl r5 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - @ instruction: 0x003c6cb0 │ │ │ │ + eorseq r6, ip, r0, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [pc, #336] @ 23570c │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #332] @ 235710 │ │ │ │ @@ -197150,44 +197150,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 23572c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23560c │ │ │ │ ldr r0, [pc, #60] @ 235730 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23560c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r7, pc, ip, lsr #5 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r7, pc, r8, lsl #5 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r7, pc, r8, asr r2 @ │ │ │ │ andeq r1, r0, r8, lsl #17 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r6, ip, r0, asr fp │ │ │ │ - eorseq r6, ip, r4, lsl #23 │ │ │ │ + @ instruction: 0x003c6bf0 │ │ │ │ + eorseq r6, ip, r4, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 235788 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #56] @ 23578c │ │ │ │ @@ -197195,23 +197195,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 235178 │ │ │ │ - subeq ip, r9, r4, lsl r1 │ │ │ │ - eorseq r6, ip, r4, lsl r9 │ │ │ │ - @ instruction: 0x003c68dc │ │ │ │ + strheq ip, [r9], #-20 @ 0xffffffec │ │ │ │ + @ instruction: 0x003c69b4 │ │ │ │ + eorseq r6, ip, ip, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ bl 235178 │ │ │ │ mov r1, #0 │ │ │ │ @@ -197229,23 +197229,23 @@ │ │ │ │ add r2, r0, #260 @ 0x104 │ │ │ │ mov r4, r0 │ │ │ │ strh r3, [r2] │ │ │ │ ldr r0, [r0, #244] @ 0xf4 │ │ │ │ strb r3, [r4, #262] @ 0x106 │ │ │ │ cmp r0, r3 │ │ │ │ beq 2357f4 │ │ │ │ - bl 5c15c0 │ │ │ │ + bl 5c1660 │ │ │ │ ldr r0, [r4, #248] @ 0xf8 │ │ │ │ cmp r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ - b 5c15c0 │ │ │ │ + b 5c1660 │ │ │ │ │ │ │ │ 00235814 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -197274,27 +197274,27 @@ │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ stm sp, {r5, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c14e4 │ │ │ │ + bl 5c1584 │ │ │ │ str r6, [r4, #244] @ 0xf4 │ │ │ │ mov r0, #32 │ │ │ │ bl 175100 │ │ │ │ ldr r1, [pc, #48] @ 2358e4 │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, r4} │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c14e4 │ │ │ │ + bl 5c1584 │ │ │ │ str r6, [r4, #248] @ 0xf8 │ │ │ │ b 23584c │ │ │ │ subeq r7, pc, ip, lsr #32 │ │ │ │ andeq r2, r0, r4, lsr lr │ │ │ │ @ instruction: 0xffffe798 │ │ │ │ @ instruction: 0xffffed6c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -197309,42 +197309,42 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r4, #80 @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #92] @ 235990 │ │ │ │ ldr r1, [pc, #92] @ 235994 │ │ │ │ add r4, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r1, r5, #760 @ 0x2f8 │ │ │ │ add r7, r5, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ bl 21d6c0 │ │ │ │ add r1, r5, #1016 @ 0x3f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 21d6c0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 235814 │ │ │ │ - subeq fp, r9, r8, ror #30 │ │ │ │ - eorseq r6, ip, ip, asr r7 │ │ │ │ - eorseq r6, ip, r0, lsr #14 │ │ │ │ - eorseq ip, fp, r8, asr #13 │ │ │ │ - @ instruction: 0x003bc6d4 │ │ │ │ + subeq ip, r9, r8 │ │ │ │ + @ instruction: 0x003c67fc │ │ │ │ + eorseq r6, ip, r0, asr #15 │ │ │ │ + eorseq ip, fp, r8, ror #14 │ │ │ │ + eorseq ip, fp, r4, ror r7 │ │ │ │ │ │ │ │ 00235998 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #484] @ 235b94 │ │ │ │ @@ -197532,42 +197532,42 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 235c9c │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ strdeq r6, [pc], #-180 @ │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - eorseq r0, fp, r8, lsr #17 │ │ │ │ + eorseq r0, fp, r8, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #164] @ 235d5c │ │ │ │ ldr r2, [pc, #164] @ 235d60 │ │ │ │ ldr r1, [pc, #164] @ 235d64 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [pc, #152] @ 235d68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r2, [pc, #136] @ 235d6c │ │ │ │ ldr r1, [pc, #136] @ 235d70 │ │ │ │ add r4, r4, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ ldr r6, [pc, #116] @ 235d74 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r2, [pc, #100] @ 235d78 │ │ │ │ ldr r1, [pc, #100] @ 235d7c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #92] @ 235d80 │ │ │ │ ldr r3, [pc, #92] @ 235d84 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -197580,68 +197580,68 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subeq fp, r9, r0, lsl sp │ │ │ │ - eorseq r0, fp, r8, ror r2 │ │ │ │ - eorseq fp, pc, r4 │ │ │ │ + strheq fp, [r9], #-208 @ 0xffffff30 │ │ │ │ + eorseq r0, fp, r8, lsl r3 │ │ │ │ + eorseq fp, pc, r4, lsr #1 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - eorseq sp, fp, ip, lsr #30 │ │ │ │ - eorseq sp, fp, ip, lsr pc │ │ │ │ + eorseq sp, fp, ip, asr #31 │ │ │ │ + @ instruction: 0x003bdfdc │ │ │ │ subeq r6, pc, r0, ror fp @ │ │ │ │ andeq r0, r0, r4, lsl #16 │ │ │ │ andeq r0, r0, r8, asr r7 │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ andeq r3, r0, ip, lsr r5 │ │ │ │ ldr r0, [r0, #372] @ 0x174 │ │ │ │ b 1753dc │ │ │ │ ldr r1, [pc, #8] @ 235da0 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 5a0230 │ │ │ │ - mlaseq fp, ip, r7, r0 │ │ │ │ + b 5a02d0 │ │ │ │ + eorseq r0, fp, ip, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #12 │ │ │ │ mov r5, r2 │ │ │ │ bl 1774c4 │ │ │ │ mov r4, r0 │ │ │ │ ldm r5, {r0, r2, r3} │ │ │ │ stm r4, {r0, r2, r3} │ │ │ │ - bl 367d5c │ │ │ │ + bl 367dfc │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 42440c │ │ │ │ + bl 4244ac │ │ │ │ ldr r3, [pc, #24] @ 235e00 │ │ │ │ ldr r1, [pc, #24] @ 235e04 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ - b 5bc0dc │ │ │ │ - eorseq r6, ip, r0, lsl #10 │ │ │ │ + b 5bc17c │ │ │ │ + eorseq r6, ip, r0, lsr #11 │ │ │ │ andeq r3, r0, ip, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 235e34 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 366b7c │ │ │ │ + bl 366c1c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq r5, lr, r0, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 235ebc │ │ │ │ ldr r2, [pc, #108] @ 235ec0 │ │ │ │ @@ -197649,15 +197649,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r2, [pc, #76] @ 235ec8 │ │ │ │ ldr lr, [pc, #76] @ 235ecc │ │ │ │ ldr ip, [pc, #76] @ 235ed0 │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ @@ -197667,19 +197667,19 @@ │ │ │ │ ldr r1, [pc, #48] @ 235ed4 │ │ │ │ mov r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 35edd0 │ │ │ │ - subeq fp, r9, ip, ror fp │ │ │ │ - eorseq r0, fp, r0, ror #1 │ │ │ │ - @ instruction: 0x003cecbc │ │ │ │ - mlaseq ip, r4, r4, r6 │ │ │ │ + b 35ee70 │ │ │ │ + subeq fp, r9, ip, lsl ip │ │ │ │ + eorseq r0, fp, r0, lsl #3 │ │ │ │ + eorseq lr, ip, ip, asr sp │ │ │ │ + eorseq r6, ip, r4, lsr r5 │ │ │ │ andeq r0, r0, r8, asr #31 │ │ │ │ andeq r5, r0, r8, lsl r5 │ │ │ │ subeq r2, pc, r4, lsl r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -197691,15 +197691,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 419110 │ │ │ │ + bl 4191b0 │ │ │ │ str r0, [r5, #20] │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #191 @ 0xbf │ │ │ │ bhi 235f78 │ │ │ │ cmp r3, #29 │ │ │ │ bls 235fbc │ │ │ │ ldr r2, [pc, #868] @ 2362a0 │ │ │ │ @@ -197917,18 +197917,18 @@ │ │ │ │ mul r3, r2, r3 │ │ │ │ b 2360b8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ mov r3, #8 │ │ │ │ b 2360b8 │ │ │ │ subeq r6, pc, r0, ror r9 @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x0049b99c │ │ │ │ + subeq fp, r9, ip, lsr sl │ │ │ │ subeq r6, pc, ip, ror #17 │ │ │ │ - strheq fp, [r9], #-146 @ 0xffffff6e │ │ │ │ - subeq fp, r9, sp, lsl #17 │ │ │ │ + subeq fp, r9, r2, asr sl │ │ │ │ + subeq fp, r9, sp, lsr #18 │ │ │ │ beq ff2f82b8 <__bss_end__@@Base+0xfeafdf6c> │ │ │ │ andcc r0, r4, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -197953,15 +197953,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 23636c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [r0, #480] @ 0x1e0 │ │ │ │ cmp r3, r5 │ │ │ │ bne 236310 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, sl │ │ │ │ bne 236310 │ │ │ │ ldr r3, [r0, #484] @ 0x1e4 │ │ │ │ @@ -197984,32 +197984,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldrb r4, [r9, #28] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ bne 236388 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r9, r0 │ │ │ │ b 236370 │ │ │ │ - subeq fp, r9, r4, ror #13 │ │ │ │ - eorseq r6, ip, r8, asr #32 │ │ │ │ - eorseq r6, ip, r0, rrx │ │ │ │ + subeq fp, r9, r4, lsl #15 │ │ │ │ + eorseq r6, ip, r8, ror #1 │ │ │ │ + eorseq r6, ip, r0, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 236474 │ │ │ │ ldr r2, [pc, #104] @ 236478 │ │ │ │ ldr r1, [pc, #104] @ 23647c │ │ │ │ @@ -198017,15 +198017,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r4, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #68] @ 236480 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, r0 │ │ │ │ add r1, r0, #128 @ 0x80 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ @@ -198034,18 +198034,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq fp, r9, r0, asr #11 │ │ │ │ - eorseq r5, ip, r4, lsr #30 │ │ │ │ - eorseq r5, ip, ip, lsr pc │ │ │ │ - eorseq r4, ip, r8, lsr #27 │ │ │ │ + subeq fp, r9, r0, ror #12 │ │ │ │ + eorseq r5, ip, r4, asr #31 │ │ │ │ + @ instruction: 0x003c5fdc │ │ │ │ + eorseq r4, ip, r8, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #116] @ 236510 │ │ │ │ ldr r2, [pc, #116] @ 236514 │ │ │ │ ldr r1, [pc, #116] @ 236518 │ │ │ │ @@ -198053,15 +198053,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r6, [r0, #480] @ 0x1e0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 219224 │ │ │ │ ldr r1, [r4, #484] @ 0x1e4 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ str r1, [sp] │ │ │ │ @@ -198073,18 +198073,18 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subeq fp, r9, r0, lsr r5 │ │ │ │ - mlaseq ip, r4, lr, r5 │ │ │ │ - eorseq r5, ip, ip, lsr #29 │ │ │ │ - eorseq r5, ip, r0, lsl #29 │ │ │ │ + ldrdeq fp, [r9], #-80 @ 0xffffffb0 │ │ │ │ + eorseq r5, ip, r4, lsr pc │ │ │ │ + eorseq r5, ip, ip, asr #30 │ │ │ │ + eorseq r5, ip, r0, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 2365e4 │ │ │ │ ldr r2, [pc, #172] @ 2365e8 │ │ │ │ ldr r1, [pc, #172] @ 2365ec │ │ │ │ @@ -198092,19 +198092,19 @@ │ │ │ │ add ip, ip, #68 @ 0x44 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ - bl 3609d0 │ │ │ │ + bl 360a70 │ │ │ │ ldr r1, [r4, #480] @ 0x1e0 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ ldr ip, [r4, #484] @ 0x1e4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2365cc │ │ │ │ ldr r0, [pc, #100] @ 2365f0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -198126,19 +198126,19 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #32] @ 2365f4 │ │ │ │ mov r3, ip │ │ │ │ add r0, pc, r0 │ │ │ │ bl 175178 │ │ │ │ mov r4, r0 │ │ │ │ b 2365a4 │ │ │ │ - @ instruction: 0x0049b494 │ │ │ │ - @ instruction: 0x003c5dfc │ │ │ │ - eorseq r5, ip, r4, lsl lr │ │ │ │ - @ instruction: 0x003c5df4 │ │ │ │ - @ instruction: 0x003c5db8 │ │ │ │ + subeq fp, r9, r4, lsr r5 │ │ │ │ + mlaseq ip, ip, lr, r5 │ │ │ │ + @ instruction: 0x003c5eb4 │ │ │ │ + mlaseq ip, r4, lr, r5 │ │ │ │ + eorseq r5, ip, r8, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r8, [pc, #680] @ 2368b8 │ │ │ │ ldr r5, [pc, #680] @ 2368bc │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -198149,26 +198149,26 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r8, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r2 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r2, r5 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #632] @ 2368c4 │ │ │ │ add ip, r8, #80 @ 0x50 │ │ │ │ mov r3, #155 @ 0x9b │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ ldr r9, [pc, #612] @ 2368c8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr sl, [r4, #480] @ 0x1e0 │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp sl, r2 │ │ │ │ bhi 2367b8 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ cmn r6, #1 │ │ │ │ @@ -198179,15 +198179,15 @@ │ │ │ │ ldr r4, [r4, #484] @ 0x1e4 │ │ │ │ cmn r4, #1 │ │ │ │ beq 23674c │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r4, r3 │ │ │ │ bhi 236784 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ beq 23682c │ │ │ │ mov r8, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -198198,26 +198198,26 @@ │ │ │ │ bl 2362b8 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 236704 │ │ │ │ ldr r3, [r5, #484] @ 0x1e4 │ │ │ │ cmp r4, r3 │ │ │ │ movne r5, #0 │ │ │ │ moveq r8, #0 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 236894 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 236744 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ str r4, [r6] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 236878 │ │ │ │ cmp r8, #0 │ │ │ │ beq 236844 │ │ │ │ mov r0, #1 │ │ │ │ @@ -198241,26 +198241,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #348 @ 0x15c │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2367e0 │ │ │ │ ldr ip, [pc, #280] @ 2368d8 │ │ │ │ ldr r1, [pc, #280] @ 2368dc │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #92 @ 0x5c │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ mov r0, r7 │ │ │ │ str sl, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -198270,72 +198270,72 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #92 @ 0x5c │ │ │ │ mov r2, #344 @ 0x158 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2367e0 │ │ │ │ ldr r3, [pc, #180] @ 2368e8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ b 2366d0 │ │ │ │ ldr r1, [pc, #160] @ 2368ec │ │ │ │ ldr ip, [r5, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #152] @ 2368f0 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #148] @ 2368f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #144] @ 2368f8 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2367e0 │ │ │ │ strb r4, [r6, #4] │ │ │ │ ldr r3, [pc, #120] @ 2368fc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5a1208 │ │ │ │ + bl 5a12a8 │ │ │ │ b 236744 │ │ │ │ ldr r3, [pc, #100] @ 236900 │ │ │ │ ldr r1, [pc, #100] @ 236904 │ │ │ │ ldr r0, [pc, #100] @ 236908 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq fp, r9, r0, asr #7 │ │ │ │ - eorseq r5, ip, r0, lsr #26 │ │ │ │ - eorseq r5, ip, r4, lsr sp │ │ │ │ - eorseq r5, ip, r0, asr #25 │ │ │ │ + subeq fp, r9, r0, ror #8 │ │ │ │ + eorseq r5, ip, r0, asr #27 │ │ │ │ + @ instruction: 0x003c5dd4 │ │ │ │ + eorseq r5, ip, r0, ror #26 │ │ │ │ subeq r6, pc, ip, lsl #4 │ │ │ │ - subeq fp, r9, ip, lsr r2 │ │ │ │ - eorseq r5, ip, r8, lsr ip │ │ │ │ - eorseq r5, ip, r4, lsl #23 │ │ │ │ - @ instruction: 0x003c5bd8 │ │ │ │ - eorseq r5, ip, r8, asr fp │ │ │ │ - eorseq r5, ip, r8, lsr #23 │ │ │ │ - eorseq r5, ip, r0, lsl fp │ │ │ │ + ldrdeq fp, [r9], #-44 @ 0xffffffd4 │ │ │ │ + @ instruction: 0x003c5cd8 │ │ │ │ + eorseq r5, ip, r4, lsr #24 │ │ │ │ + eorseq r5, ip, r8, ror ip │ │ │ │ + @ instruction: 0x003c5bf8 │ │ │ │ + eorseq r5, ip, r8, asr #24 │ │ │ │ + @ instruction: 0x003c5bb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - mlaseq ip, r4, fp, r5 │ │ │ │ - subeq fp, r9, r4, ror r1 │ │ │ │ - @ instruction: 0x003c5ab0 │ │ │ │ + eorseq r5, ip, r4, lsr ip │ │ │ │ + subeq fp, r9, r4, lsl r2 │ │ │ │ + eorseq r5, ip, r0, asr fp │ │ │ │ andeq r0, r0, r3, ror #2 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - subeq fp, r9, r0, lsr r1 │ │ │ │ - eorseq sp, fp, r4, asr #21 │ │ │ │ - @ instruction: 0x003bdad8 │ │ │ │ + ldrdeq fp, [r9], #-16 │ │ │ │ + eorseq sp, fp, r4, ror #22 │ │ │ │ + eorseq sp, fp, r8, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ bl 276138 │ │ │ │ @@ -198368,25 +198368,25 @@ │ │ │ │ bne 236a94 │ │ │ │ ldrb r3, [r4, #348] @ 0x15c │ │ │ │ cmp r3, #0 │ │ │ │ beq 236a70 │ │ │ │ ldrb r1, [r4, #350] @ 0x15e │ │ │ │ mov r0, r5 │ │ │ │ rsb r1, r1, #2 │ │ │ │ - bl 3b2f2c │ │ │ │ + bl 3b2fcc │ │ │ │ mov r2, #16 │ │ │ │ add r1, r4, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b2900 │ │ │ │ + bl 3b29a0 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b39f4 │ │ │ │ + bl 3b3a94 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b39f4 │ │ │ │ + bl 3b3a94 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2369f8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ @@ -198400,15 +198400,15 @@ │ │ │ │ blx r3 │ │ │ │ cmp r6, #0 │ │ │ │ bne 236974 │ │ │ │ mov r0, r7 │ │ │ │ bl 235d90 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3b2f2c │ │ │ │ + bl 3b2fcc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -198455,33 +198455,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r5, pc, r0, asr #30 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x003afbd8 │ │ │ │ - subeq sl, r9, r8, ror pc │ │ │ │ - eorseq r5, ip, r0, asr #17 │ │ │ │ - mlaseq ip, ip, r9, r5 │ │ │ │ - subeq sl, r9, r4, asr pc │ │ │ │ - mlaseq ip, r8, r8, r5 │ │ │ │ - eorseq r5, ip, r4, ror #19 │ │ │ │ + eorseq pc, sl, r8, ror ip @ │ │ │ │ + subeq fp, r9, r8, lsl r0 │ │ │ │ + eorseq r5, ip, r0, ror #18 │ │ │ │ + eorseq r5, ip, ip, lsr sl │ │ │ │ + strdeq sl, [r9], #-244 @ 0xffffff0c │ │ │ │ + eorseq r5, ip, r8, lsr r9 │ │ │ │ + eorseq r5, ip, r4, lsl #21 │ │ │ │ andeq r0, r0, r5, asr r7 │ │ │ │ - subeq sl, r9, r0, lsr pc │ │ │ │ - eorseq r5, ip, r4, ror r8 │ │ │ │ - mlaseq ip, r4, r9, r5 │ │ │ │ + ldrdeq sl, [r9], #-240 @ 0xffffff10 │ │ │ │ + eorseq r5, ip, r4, lsl r9 │ │ │ │ + eorseq r5, ip, r4, lsr sl │ │ │ │ andeq r0, r0, r4, asr r7 │ │ │ │ - subeq sl, r9, ip, lsl #30 │ │ │ │ - eorseq r5, ip, r0, asr r8 │ │ │ │ - eorseq r5, ip, ip, asr r9 │ │ │ │ + subeq sl, r9, ip, lsr #31 │ │ │ │ + @ instruction: 0x003c58f0 │ │ │ │ + @ instruction: 0x003c59fc │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - subeq sl, r9, r8, ror #29 │ │ │ │ - eorseq r5, ip, r0, lsr r8 │ │ │ │ - eorseq r5, ip, r4, lsr #18 │ │ │ │ + subeq sl, r9, r8, lsl #31 │ │ │ │ + @ instruction: 0x003c58d0 │ │ │ │ + eorseq r5, ip, r4, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #304] @ 236c9c │ │ │ │ ldr r3, [pc, #304] @ 236ca0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -198560,20 +198560,20 @@ │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #193 @ 0xc1 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r5, pc, r0, lsl #26 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrdeq r5, [pc], #-200 @ │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - eorseq pc, sl, ip, ror #18 │ │ │ │ + eorseq pc, sl, ip, lsl #20 │ │ │ │ @ instruction: 0xfffff194 │ │ │ │ subeq r5, pc, r4, lsr ip @ │ │ │ │ - subeq sl, r9, ip, asr #26 │ │ │ │ - mlaseq ip, r4, r6, r5 │ │ │ │ - eorseq r5, ip, r8, lsl #15 │ │ │ │ + subeq sl, r9, ip, ror #27 │ │ │ │ + eorseq r5, ip, r4, lsr r7 │ │ │ │ + eorseq r5, ip, r8, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ bl 268ab8 │ │ │ │ @@ -198598,17 +198598,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 236d50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ andeq r2, r0, r8, ror #22 │ │ │ │ - subeq sl, r9, r8, lsr #25 │ │ │ │ - eorseq r5, ip, ip, ror #11 │ │ │ │ - eorseq r5, ip, r0, ror #13 │ │ │ │ + subeq sl, r9, r8, asr #26 │ │ │ │ + eorseq r5, ip, ip, lsl #13 │ │ │ │ + eorseq r5, ip, r0, lsl #15 │ │ │ │ andeq r0, r0, r1, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #348] @ 0x15c │ │ │ │ ldr r6, [pc, #200] @ 236e38 │ │ │ │ @@ -198661,18 +198661,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ bl 1779a4 │ │ │ │ strdeq r5, [pc], #-172 @ │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - eorseq pc, sl, ip, asr r7 @ │ │ │ │ - strheq sl, [r9], #-180 @ 0xffffff4c │ │ │ │ - @ instruction: 0x003c54f8 │ │ │ │ - eorseq r5, ip, r4, asr r6 │ │ │ │ + @ instruction: 0x003af7fc │ │ │ │ + subeq sl, r9, r4, asr ip │ │ │ │ + mlaseq ip, r8, r5, r5 │ │ │ │ + @ instruction: 0x003c56f4 │ │ │ │ andeq r0, r0, lr, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #996] @ 237250 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -198689,56 +198689,56 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r9, [pc, #936] @ 237264 │ │ │ │ mov r3, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r6, [r0, #100] @ 0x64 │ │ │ │ ldr r7, [r0, #48] @ 0x30 │ │ │ │ cmn r6, #1 │ │ │ │ ldr r5, [r0, #484] @ 0x1e4 │ │ │ │ mov r4, r0 │ │ │ │ beq 2370b0 │ │ │ │ cmn r5, #1 │ │ │ │ beq 236fe0 │ │ │ │ add r0, r4, #444 @ 0x1bc │ │ │ │ - bl 59fd3c │ │ │ │ + bl 59fddc │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #472]! @ 0x1d8 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #476] @ 0x1dc │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #860] @ 237268 │ │ │ │ ldr r2, [pc, #860] @ 23726c │ │ │ │ ldr r1, [pc, #860] @ 237270 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #260 @ 0x104 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 236f44 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq 236f9c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r2, [pc, #788] @ 237274 │ │ │ │ ldr r3, [pc, #756] @ 237258 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -198758,65 +198758,65 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #284 @ 0x11c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #692] @ 237284 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 21dd10 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ b 236f58 │ │ │ │ mov fp, #1 │ │ │ │ b 236ffc │ │ │ │ ldr r3, [r7, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, r5 │ │ │ │ ble 2371f8 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ ldr r8, [r4, #480] @ 0x1e0 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 237030 │ │ │ │ ldr r3, [pc, #612] @ 237288 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ str fp, [sp] │ │ │ │ bl 2362b8 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r8, #1 │ │ │ │ beq 237060 │ │ │ │ ldr r8, [r0, #484] @ 0x1e4 │ │ │ │ subs r8, r8, r5 │ │ │ │ movne r8, #1 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r6, [r0, #8] │ │ │ │ mov sl, r0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 23722c │ │ │ │ sub r6, r6, #1 │ │ │ │ cmp r6, #0 │ │ │ │ str r6, [r0, #8] │ │ │ │ bne 2370a0 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ str r6, [sl] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldrb r3, [sl, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 2371ac │ │ │ │ cmp r8, #0 │ │ │ │ beq 236fe8 │ │ │ │ str r5, [r4, #484] @ 0x1e4 │ │ │ │ @@ -198829,166 +198829,166 @@ │ │ │ │ b 2370dc │ │ │ │ ldr r3, [r7, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r6 │ │ │ │ ble 2371c8 │ │ │ │ ldr r5, [r4, #484] @ 0x1e4 │ │ │ │ ldr r8, [r4, #480] @ 0x1e0 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ add r6, r6, #1 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [r0, #8] │ │ │ │ bne 237110 │ │ │ │ ldr r3, [pc, #388] @ 237288 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ str fp, [sp] │ │ │ │ bl 2362b8 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r8, #1 │ │ │ │ beq 237140 │ │ │ │ ldr r8, [r0, #484] @ 0x1e4 │ │ │ │ subs r8, r8, r5 │ │ │ │ movne r8, #1 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov sl, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 23722c │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ bne 237180 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ str r5, [sl] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldrb r3, [sl, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 237190 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2370c8 │ │ │ │ str r6, [r4, #100] @ 0x64 │ │ │ │ b 236ee4 │ │ │ │ strb r5, [sl, #4] │ │ │ │ ldr r3, [pc, #240] @ 23728c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5a1208 │ │ │ │ + bl 5a12a8 │ │ │ │ b 237180 │ │ │ │ strb r6, [sl, #4] │ │ │ │ ldr r3, [pc, #212] @ 23728c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5a1208 │ │ │ │ + bl 5a12a8 │ │ │ │ b 2370a0 │ │ │ │ ldr r3, [pc, #192] @ 237290 │ │ │ │ ldr ip, [pc, #192] @ 237294 │ │ │ │ ldr r1, [pc, #192] @ 237298 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #184] @ 23729c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 236f58 │ │ │ │ ldr r3, [pc, #160] @ 2372a0 │ │ │ │ ldr ip, [pc, #160] @ 2372a4 │ │ │ │ ldr r1, [pc, #160] @ 2372a8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #152] @ 2372ac │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 236f58 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #124] @ 2372b0 │ │ │ │ ldr r1, [pc, #124] @ 2372b4 │ │ │ │ ldr r0, [pc, #124] @ 2372b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq sl, r9, r4, ror #22 │ │ │ │ + subeq sl, r9, r4, lsl #24 │ │ │ │ subeq r5, pc, ip, ror #19 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r5, ip, r8, lsr #9 │ │ │ │ - eorseq r5, ip, r0, asr #9 │ │ │ │ + eorseq r5, ip, r8, asr #10 │ │ │ │ + eorseq r5, ip, r0, ror #10 │ │ │ │ strheq r5, [pc], #-144 @ │ │ │ │ - subeq sl, r9, r0, asr #21 │ │ │ │ - eorseq r5, ip, r8, lsr #8 │ │ │ │ - eorseq r5, ip, r0, asr #8 │ │ │ │ + subeq sl, r9, r0, ror #22 │ │ │ │ + eorseq r5, ip, r8, asr #9 │ │ │ │ + eorseq r5, ip, r0, ror #9 │ │ │ │ subeq r5, pc, ip, lsl #18 │ │ │ │ - subeq sl, r9, r8, lsr #20 │ │ │ │ - mlaseq sl, r4, pc, lr @ │ │ │ │ - eorseq sp, ip, r0, ror fp │ │ │ │ + subeq sl, r9, r8, asr #21 │ │ │ │ + eorseq pc, sl, r4, lsr r0 @ │ │ │ │ + eorseq sp, ip, r0, lsl ip │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - strdeq sl, [r9], #-120 @ 0xffffff88 │ │ │ │ - @ instruction: 0x003c52b8 │ │ │ │ - eorseq r5, ip, r8, lsr r1 │ │ │ │ + @ instruction: 0x0049a898 │ │ │ │ + eorseq r5, ip, r8, asr r3 │ │ │ │ + @ instruction: 0x003c51d8 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ - subeq sl, r9, r8, asr #15 │ │ │ │ - mlaseq ip, r8, r2, r5 │ │ │ │ - eorseq r5, ip, r8, lsl #2 │ │ │ │ + subeq sl, r9, r8, ror #16 │ │ │ │ + eorseq r5, ip, r8, lsr r3 │ │ │ │ + eorseq r5, ip, r8, lsr #3 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ - @ instruction: 0x0049a798 │ │ │ │ - eorseq sp, fp, ip, lsr #2 │ │ │ │ - eorseq sp, fp, r0, asr #2 │ │ │ │ + subeq sl, r9, r8, lsr r8 │ │ │ │ + eorseq sp, fp, ip, asr #3 │ │ │ │ + eorseq sp, fp, r0, ror #3 │ │ │ │ │ │ │ │ 002372bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r6, [pc, #232] @ 2373d4 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr ip, [r0, #8] │ │ │ │ cmp ip, #0 │ │ │ │ add ip, ip, #1 │ │ │ │ str ip, [r0, #8] │ │ │ │ bne 237314 │ │ │ │ ldr r3, [pc, #208] @ 2373d8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ mov ip, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 2362b8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2373b0 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ @@ -198997,78 +198997,78 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ str r4, [r5] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 237358 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #60] @ 2373dc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5a1208 │ │ │ │ + bl 5a12a8 │ │ │ │ b 237358 │ │ │ │ ldr r3, [pc, #40] @ 2373e0 │ │ │ │ ldr r1, [pc, #40] @ 2373e4 │ │ │ │ ldr r0, [pc, #40] @ 2373e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r5, pc, r4, lsl #11 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - subeq sl, r9, r4, lsl r6 │ │ │ │ - eorseq ip, fp, r8, lsr #31 │ │ │ │ - @ instruction: 0x003bcfbc │ │ │ │ + strheq sl, [r9], #-100 @ 0xffffff9c │ │ │ │ + eorseq sp, fp, r8, asr #32 │ │ │ │ + eorseq sp, fp, ip, asr r0 │ │ │ │ │ │ │ │ 002373ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r6, [pc, #240] @ 23750c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr ip, [r0, #8] │ │ │ │ cmp ip, #0 │ │ │ │ add ip, ip, #1 │ │ │ │ str ip, [r0, #8] │ │ │ │ bne 237444 │ │ │ │ ldr r3, [pc, #216] @ 237510 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ mov ip, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 2362b8 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 23746c │ │ │ │ - bl 367d5c │ │ │ │ - bl 5af578 │ │ │ │ + bl 367dfc │ │ │ │ + bl 5af618 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2374e8 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ @@ -199077,62 +199077,62 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ str r4, [r5] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 237490 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #60] @ 237514 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5a1208 │ │ │ │ + bl 5a12a8 │ │ │ │ b 237490 │ │ │ │ ldr r3, [pc, #40] @ 237518 │ │ │ │ ldr r1, [pc, #40] @ 23751c │ │ │ │ ldr r0, [pc, #40] @ 237520 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r5, pc, r4, asr r4 @ │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - ldrdeq sl, [r9], #-76 @ 0xffffffb4 │ │ │ │ - eorseq ip, fp, r0, ror lr │ │ │ │ - eorseq ip, fp, r4, lsl #29 │ │ │ │ + subeq sl, r9, ip, ror r5 │ │ │ │ + eorseq ip, fp, r0, lsl pc │ │ │ │ + eorseq ip, fp, r4, lsr #30 │ │ │ │ │ │ │ │ 00237524 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #92] @ 2375a4 │ │ │ │ ldr r2, [pc, #92] @ 2375a8 │ │ │ │ ldr r1, [pc, #92] @ 2375ac │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #260 @ 0x104 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ beq 237584 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -199140,32 +199140,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq sl, r9, r4, lsl #9 │ │ │ │ - eorseq r4, ip, ip, ror #27 │ │ │ │ - eorseq r4, ip, r4, lsl #28 │ │ │ │ + subeq sl, r9, r4, lsr #10 │ │ │ │ + eorseq r4, ip, ip, lsl #29 │ │ │ │ + eorseq r4, ip, r4, lsr #29 │ │ │ │ │ │ │ │ 002375b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #92] @ 237638 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 35cd00 │ │ │ │ + bl 35cda0 │ │ │ │ ldr r3, [pc, #80] @ 23763c │ │ │ │ ldr r0, [pc, #80] @ 237640 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r3] │ │ │ │ ldr r1, [pc, #72] @ 237644 │ │ │ │ add r2, ip, #1 │ │ │ │ str r2, [r3] │ │ │ │ @@ -199175,23 +199175,23 @@ │ │ │ │ str ip, [r4, #68] @ 0x44 │ │ │ │ str r5, [r4, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #48] @ 23764c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 35ca94 │ │ │ │ - eorseq r4, ip, r8, lsr sp │ │ │ │ + b 35cb34 │ │ │ │ + @ instruction: 0x003c4dd8 │ │ │ │ subseq lr, r9, r4, ror #1 │ │ │ │ - ldrdeq sl, [r9], #-48 @ 0xffffffd0 │ │ │ │ - @ instruction: 0x003f96b4 │ │ │ │ - eorseq lr, sl, r8, lsr #18 │ │ │ │ + subeq sl, r9, r0, ror r4 │ │ │ │ + eorseq r9, pc, r4, asr r7 @ │ │ │ │ + eorseq lr, sl, r8, asr #19 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 00237650 : │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #350] @ 0x15e │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -199216,43 +199216,43 @@ │ │ │ │ mov r0, r1 │ │ │ │ mov r3, #0 │ │ │ │ ldr r9, [sp, #64] @ 0x40 │ │ │ │ ldr fp, [sp, #68] @ 0x44 │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ mov r6, r1 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 425470 │ │ │ │ + bl 425510 │ │ │ │ cmp r0, #0 │ │ │ │ beq 237858 │ │ │ │ ldr r0, [pc, #508] @ 2378cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 360144 │ │ │ │ + bl 3601e4 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #492] @ 2378d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 175178 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 36ad74 │ │ │ │ + bl 36ae14 │ │ │ │ mov r0, r5 │ │ │ │ bl 1753dc │ │ │ │ ldr r3, [pc, #456] @ 2378d4 │ │ │ │ ldr r2, [pc, #456] @ 2378d8 │ │ │ │ ldr r1, [pc, #456] @ 2378dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ bl 175d84 │ │ │ │ ldr r0, [r9, #24] │ │ │ │ add r1, sp, #16 │ │ │ │ @@ -199265,49 +199265,49 @@ │ │ │ │ bl 267344 │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [pc, #364] @ 2378e0 │ │ │ │ ldr r7, [pc, #364] @ 2378e4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 35e6ac │ │ │ │ + bl 35e74c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 368b04 │ │ │ │ + bl 368ba4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2377a8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 35e5d4 │ │ │ │ + bl 35e674 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2377dc │ │ │ │ ldr r7, [pc, #304] @ 2378e8 │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 368b04 │ │ │ │ + bl 368ba4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2377dc │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 35e7a8 │ │ │ │ + bl 35e848 │ │ │ │ ldr r1, [pc, #264] @ 2378ec │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ bl 21c140 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2378a8 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3605d8 │ │ │ │ + bl 360678 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2378a8 │ │ │ │ ldr r2, [pc, #212] @ 2378f0 │ │ │ │ ldr r3, [pc, #168] @ 2378c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -199320,55 +199320,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 4232c0 │ │ │ │ + bl 423360 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2378b4 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23789c │ │ │ │ ldr r0, [pc, #120] @ 2378f4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2376d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 366d9c │ │ │ │ + bl 366e3c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ mov r5, #0 │ │ │ │ b 237814 │ │ │ │ ldr r0, [pc, #84] @ 2378f8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2376d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 366d9c │ │ │ │ + bl 366e3c │ │ │ │ b 237894 │ │ │ │ ldr r0, [pc, #64] @ 2378fc │ │ │ │ add r0, pc, r0 │ │ │ │ b 2376d0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r5, pc, r4, ror #3 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x003c4ddc │ │ │ │ - @ instruction: 0x003c4dd8 │ │ │ │ - subeq sl, r9, r0, asr #5 │ │ │ │ - eorseq r4, ip, ip, lsr #24 │ │ │ │ - eorseq r4, ip, r4, asr #24 │ │ │ │ - eorseq r4, ip, r0, asr sp │ │ │ │ - eorseq r4, ip, r0, asr sp │ │ │ │ - eorseq r8, sp, ip, ror r8 │ │ │ │ - strdeq fp, [r0], #-88 @ 0xffffffa8 │ │ │ │ + eorseq r4, ip, ip, ror lr │ │ │ │ + eorseq r4, ip, r8, ror lr │ │ │ │ + subeq sl, r9, r0, ror #6 │ │ │ │ + eorseq r4, ip, ip, asr #25 │ │ │ │ + eorseq r4, ip, r4, ror #25 │ │ │ │ + @ instruction: 0x003c4df0 │ │ │ │ + @ instruction: 0x003c4df0 │ │ │ │ + eorseq r8, sp, ip, lsl r9 │ │ │ │ + @ instruction: 0x0040b698 │ │ │ │ subeq r5, pc, r0, asr r0 @ │ │ │ │ - eorseq lr, fp, r4, lsl r9 │ │ │ │ - eorseq lr, fp, r4, asr #17 │ │ │ │ - eorseq lr, fp, ip, lsr #17 │ │ │ │ + @ instruction: 0x003be9b4 │ │ │ │ + eorseq lr, fp, r4, ror #18 │ │ │ │ + eorseq lr, fp, ip, asr #18 │ │ │ │ │ │ │ │ 00237900 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r6, r0 │ │ │ │ @@ -199393,47 +199393,47 @@ │ │ │ │ bl 176c18 │ │ │ │ mvn r3, #0 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r0, sl │ │ │ │ mov r3, #4 │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ - bl 5a8b18 │ │ │ │ + bl 5a8bb8 │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ ldr r7, [pc, #196] @ 237a4c │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r3, r4 │ │ │ │ blt 2379f4 │ │ │ │ mov r9, r4 │ │ │ │ ldr r1, [r6, #68] @ 0x44 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, #2 │ │ │ │ - bl 3e8960 │ │ │ │ + bl 3e8a00 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2379e0 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 5accac │ │ │ │ + bl 5acd4c │ │ │ │ mov r0, r5 │ │ │ │ - bl 4233e8 │ │ │ │ + bl 423488 │ │ │ │ ldr r2, [pc, #136] @ 237a50 │ │ │ │ mov r3, #0 │ │ │ │ ldr ip, [r7, r2] │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r8, r9, ip} │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 237664 │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ add r4, r4, #1 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r4 │ │ │ │ bge 237998 │ │ │ │ mov r0, sl │ │ │ │ - bl 5a8b4c │ │ │ │ + bl 5a8bec │ │ │ │ ldr r2, [pc, #80] @ 237a54 │ │ │ │ ldr r3, [pc, #64] @ 237a48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -199479,15 +199479,15 @@ │ │ │ │ ldr r1, [pc, #436] @ 237c68 │ │ │ │ ldr r3, [pc, #436] @ 237c6c │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, sl │ │ │ │ ldr fp, [sp, #88] @ 0x58 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r9, [pc, #412] @ 237c70 │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [r5] │ │ │ │ bl 1774c4 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, #0 │ │ │ │ @@ -199502,20 +199502,20 @@ │ │ │ │ mov r0, r6 │ │ │ │ str sl, [r4] │ │ │ │ str r8, [r4, #20] │ │ │ │ str r7, [r4, #24] │ │ │ │ str fp, [r4, #32] │ │ │ │ str r6, [r4, #4] │ │ │ │ str r5, [r4, #8] │ │ │ │ - bl 367d5c │ │ │ │ + bl 367dfc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #20] │ │ │ │ - bl 367d5c │ │ │ │ + bl 367dfc │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 5aa6e4 │ │ │ │ + bl 5aa784 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 237b50 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #284] @ 237c74 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ @@ -199561,46 +199561,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 237c88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 237b64 │ │ │ │ ldr r0, [pc, #76] @ 237c8c │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 237b64 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strdeq r4, [pc], #-212 @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r9, r9, r8, lsr pc │ │ │ │ - eorseq lr, sl, ip, lsl #9 │ │ │ │ - eorseq r9, pc, r8, lsl r2 @ │ │ │ │ + ldrdeq r9, [r9], #-248 @ 0xffffff08 │ │ │ │ + eorseq lr, sl, ip, lsr #10 │ │ │ │ + @ instruction: 0x003f92b8 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ @ instruction: 0x004f4d9c │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r4, pc, r0, lsl #26 │ │ │ │ andeq r2, r0, r8, asr #24 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r4, ip, ip, lsr #17 │ │ │ │ - @ instruction: 0x003c48d0 │ │ │ │ + eorseq r4, ip, ip, asr #18 │ │ │ │ + eorseq r4, ip, r0, ror r9 │ │ │ │ │ │ │ │ 00237c90 : │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ bx r3 │ │ │ │ │ │ │ │ 00237c9c : │ │ │ │ @@ -199624,15 +199624,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp] │ │ │ │ add r0, r5, #92 @ 0x5c │ │ │ │ - bl 419680 │ │ │ │ + bl 419720 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldrb r3, [r0, #187] @ 0xbb │ │ │ │ cmp r3, #0 │ │ │ │ beq 237cd4 │ │ │ │ bl 237524 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -199653,32 +199653,32 @@ │ │ │ │ ldr r0, [pc, #28] @ 237d78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ mov r2, #968 @ 0x3c8 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r9, r9, r8, ror ip │ │ │ │ - eorseq r4, ip, r0, asr #11 │ │ │ │ - @ instruction: 0x003c47d8 │ │ │ │ + subeq r9, r9, r8, lsl sp │ │ │ │ + eorseq r4, ip, r0, ror #12 │ │ │ │ + eorseq r4, ip, r8, ror r8 │ │ │ │ │ │ │ │ 00237d7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov lr, r1 │ │ │ │ mov ip, r3 │ │ │ │ ldr r1, [r0, #440] @ 0x1b8 │ │ │ │ mov r3, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, lr │ │ │ │ add r0, r0, #188 @ 0xbc │ │ │ │ - bl 419680 │ │ │ │ + bl 419720 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ │ │ │ │ @@ -199702,15 +199702,15 @@ │ │ │ │ ldr r3, [ip, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 237e70 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ - bl 4195b8 │ │ │ │ + bl 419658 │ │ │ │ ldr r2, [pc, #288] @ 237f50 │ │ │ │ ldr r3, [pc, #272] @ 237f44 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #344] @ 0x158 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -199750,47 +199750,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 237f60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 237e1c │ │ │ │ ldr r0, [pc, #68] @ 237f64 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r9, sl} │ │ │ │ str r7, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 237e1c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r4, pc, r4, lsl #21 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r4, pc, r8, ror #20 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r4, pc, ip, lsr sl @ │ │ │ │ andeq r3, r0, r0, lsl r1 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r4, ip, r8, lsr r6 │ │ │ │ - eorseq r4, ip, ip, ror r6 │ │ │ │ + @ instruction: 0x003c46d8 │ │ │ │ + eorseq r4, ip, ip, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #4] │ │ │ │ ldr r5, [pc, #152] @ 23801c │ │ │ │ ldrb r3, [r4, #184] @ 0xb8 │ │ │ │ @@ -199844,15 +199844,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mvn r3, #0 │ │ │ │ mvn r2, #0 │ │ │ │ mov r7, r0 │ │ │ │ strd r2, [r1, #24] │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r1 │ │ │ │ - bl 41938c │ │ │ │ + bl 41942c │ │ │ │ cmp r0, r6 │ │ │ │ movls r6, #0 │ │ │ │ movhi r6, #1 │ │ │ │ orrs r6, r6, r0, lsr #31 │ │ │ │ bne 2383d4 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r7, #492] @ 0x1ec │ │ │ │ @@ -199931,15 +199931,15 @@ │ │ │ │ bhi 2382e8 │ │ │ │ ldr r2, [pc, #628] @ 238414 │ │ │ │ lsr r3, r2, r3 │ │ │ │ and r3, r3, #1 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ - bl 419248 │ │ │ │ + bl 4192e8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ strd r2, [r4, #24] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -200086,18 +200086,18 @@ │ │ │ │ b 2380cc │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #20] │ │ │ │ b 238150 │ │ │ │ andseq r8, r0, r0, lsl #10 │ │ │ │ stmdbcs r0!, {r4, r7, sl} │ │ │ │ eormi lr, r3, r8, lsl #4 │ │ │ │ - subeq r9, r9, pc, asr r7 │ │ │ │ - subeq r9, r9, sl, lsr #14 │ │ │ │ + strdeq r9, [r9], #-127 @ 0xffffff81 │ │ │ │ + subeq r9, r9, sl, asr #15 │ │ │ │ andeq r0, sl, r1, lsl #4 │ │ │ │ - subeq r9, r9, r8, asr #13 │ │ │ │ + subeq r9, r9, r8, ror #14 │ │ │ │ bvc ffe57538 <__bss_end__@@Base+0xff65d1ec> │ │ │ │ andeq r0, r0, r1, lsl #5 │ │ │ │ │ │ │ │ 00238434 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -200133,17 +200133,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2384d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #239 @ 0xef │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r9, r9, r8, lsl r5 │ │ │ │ - eorseq r3, ip, r0, ror #28 │ │ │ │ - eorseq r4, ip, r4, lsr r1 │ │ │ │ + strheq r9, [r9], #-88 @ 0xffffffa8 │ │ │ │ + eorseq r3, ip, r0, lsl #30 │ │ │ │ + @ instruction: 0x003c41d4 │ │ │ │ │ │ │ │ 002384dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r7, r2 │ │ │ │ @@ -200158,25 +200158,25 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr fp, [r0, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r3, [pc, #2412] @ 238ea4 │ │ │ │ ldr r2, [pc, #2412] @ 238ea8 │ │ │ │ ldr r1, [pc, #2412] @ 238eac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ add r4, sp, #64 @ 0x40 │ │ │ │ ldr r8, [pc, #2380] @ 238eb0 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -200219,15 +200219,15 @@ │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 237a58 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5bc94c │ │ │ │ + bl 5bc9ec │ │ │ │ add ip, sl, #48 @ 0x30 │ │ │ │ mov lr, #0 │ │ │ │ str r0, [sl, #12] │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ @@ -200322,15 +200322,15 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str lr, [sp, #52] @ 0x34 │ │ │ │ str lr, [sp, #56] @ 0x38 │ │ │ │ str lr, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1796] @ 238ed0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2389b8 │ │ │ │ ldr r3, [pc, #1760] @ 238eb8 │ │ │ │ ldr r9, [r8, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -200366,26 +200366,26 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str sl, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ str sl, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1604] @ 238edc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2387e4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 238680 │ │ │ │ ldr r3, [pc, #1580] @ 238ee0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -200407,26 +200407,26 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str lr, [sp, #52] @ 0x34 │ │ │ │ str lr, [sp, #56] @ 0x38 │ │ │ │ str lr, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1448] @ 238ee4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 238680 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 238680 │ │ │ │ ldr r3, [pc, #1424] @ 238ee8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -200445,48 +200445,48 @@ │ │ │ │ beq 238e14 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1332] @ 238eec │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 238680 │ │ │ │ ldr r3, [pc, #1296] @ 238ef0 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, r3, #104 @ 0x68 │ │ │ │ b 2385b0 │ │ │ │ ldr r0, [pc, #1284] @ 238ef4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #212 @ 0xd4 │ │ │ │ str r3, [sp] │ │ │ │ b 23860c │ │ │ │ mov r0, r5 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r3, [pc, #1256] @ 238ef8 │ │ │ │ ldr r2, [pc, #1256] @ 238efc │ │ │ │ ldr r1, [pc, #1256] @ 238f00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr sl, [r0, #104] @ 0x68 │ │ │ │ cmp sl, #0 │ │ │ │ beq 238e6c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ @@ -200526,15 +200526,15 @@ │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -200542,15 +200542,15 @@ │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #992] @ 238f0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldrd r2, [sp, #88] @ 0x58 │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ beq 238b5c │ │ │ │ ldr r1, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ @@ -200584,15 +200584,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ @@ -200601,15 +200601,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #764] @ 238f14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr sl, [sp, #84] @ 0x54 │ │ │ │ b 2385f0 │ │ │ │ ldr r3, [pc, #748] @ 238f18 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 238680 │ │ │ │ @@ -200627,15 +200627,15 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str lr, [sp, #52] @ 0x34 │ │ │ │ str lr, [sp, #56] @ 0x38 │ │ │ │ str lr, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #652] @ 238f1c │ │ │ │ add r0, pc, r0 │ │ │ │ b 2389b8 │ │ │ │ ldrb r3, [r5, #187] @ 0xbb │ │ │ │ cmp r3, #0 │ │ │ │ bne 238d44 │ │ │ │ @@ -200663,26 +200663,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #488] @ 238f24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2387e4 │ │ │ │ ldr r3, [r5, #484] @ 0x1e4 │ │ │ │ cmp r7, r3 │ │ │ │ beq 238a60 │ │ │ │ ldr r3, [pc, #464] @ 238f28 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, r3, #104 @ 0x68 │ │ │ │ @@ -200691,132 +200691,132 @@ │ │ │ │ stmib sp, {r3, sl} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 238b30 │ │ │ │ ldr r0, [pc, #416] @ 238f30 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 238b5c │ │ │ │ ldr r0, [pc, #380] @ 238f34 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ str fp, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2387e4 │ │ │ │ ldr r0, [pc, #352] @ 238f38 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, fp │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2387e4 │ │ │ │ ldr r0, [pc, #324] @ 238f3c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 238680 │ │ │ │ ldr r0, [pc, #292] @ 238f40 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 238680 │ │ │ │ ldr r0, [pc, #268] @ 238f44 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 238680 │ │ │ │ ldr r0, [pc, #244] @ 238f48 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 238680 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - bl 5bc94c │ │ │ │ + bl 5bc9ec │ │ │ │ str r0, [fp, #12] │ │ │ │ udf #0 │ │ │ │ ldr r3, [pc, #204] @ 238f4c │ │ │ │ ldr r1, [pc, #204] @ 238f50 │ │ │ │ ldr r0, [pc, #204] @ 238f54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #356 @ 0x164 │ │ │ │ mov r2, #900 @ 0x384 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r4, pc, ip, ror #6 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x00499494 │ │ │ │ - eorseq r3, ip, r0, lsl #28 │ │ │ │ - eorseq r3, ip, r8, lsl lr │ │ │ │ + subeq r9, r9, r4, lsr r5 │ │ │ │ + eorseq r3, ip, r0, lsr #29 │ │ │ │ + @ instruction: 0x003c3eb8 │ │ │ │ subeq r4, pc, r4, lsl #6 │ │ │ │ strdeq r2, [lr], #-228 @ 0xffffff1c │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r4, pc, r4, ror #3 │ │ │ │ subeq r2, lr, ip, asr sp │ │ │ │ andeq r2, r0, r0, asr #3 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r4, ip, r8, ror #1 │ │ │ │ + eorseq r4, ip, r8, lsl #3 │ │ │ │ strheq r2, [lr], #-192 @ 0xffffff40 │ │ │ │ andeq r3, r0, r8 │ │ │ │ - eorseq r3, ip, r0, ror sp │ │ │ │ + eorseq r3, ip, r0, lsl lr │ │ │ │ andeq r3, r0, r8, asr #10 │ │ │ │ - eorseq r3, ip, r8, lsl #29 │ │ │ │ + eorseq r3, ip, r8, lsr #30 │ │ │ │ andeq r1, r0, r8, lsl r5 │ │ │ │ - mlaseq ip, r0, lr, r3 │ │ │ │ + eorseq r3, ip, r0, lsr pc │ │ │ │ subeq r2, lr, r0, asr #21 │ │ │ │ subeq r2, lr, ip, lsr #21 │ │ │ │ - strheq r8, [r9], #-252 @ 0xffffff04 │ │ │ │ - eorseq r3, ip, r4, lsr #18 │ │ │ │ - eorseq r3, ip, ip, lsr r9 │ │ │ │ + subeq r9, r9, ip, asr r0 │ │ │ │ + eorseq r3, ip, r4, asr #19 │ │ │ │ + @ instruction: 0x003c39dc │ │ │ │ subeq r2, lr, ip, lsr #20 │ │ │ │ muleq r0, ip, r2 │ │ │ │ - eorseq r3, ip, r8, ror #22 │ │ │ │ + eorseq r3, ip, r8, lsl #24 │ │ │ │ andeq r1, r0, r4, lsr #23 │ │ │ │ - eorseq r3, ip, r8, lsl fp │ │ │ │ + @ instruction: 0x003c3bb8 │ │ │ │ andeq r1, r0, r4, ror #9 │ │ │ │ - eorseq r3, ip, r8, lsl #25 │ │ │ │ + eorseq r3, ip, r8, lsr #26 │ │ │ │ strdeq r2, [lr], #-120 @ 0xffffff88 │ │ │ │ - eorseq r3, ip, ip, asr #17 │ │ │ │ - subeq r2, lr, r8, asr #14 │ │ │ │ eorseq r3, ip, ip, ror #18 │ │ │ │ - @ instruction: 0x003c39dc │ │ │ │ - eorseq r3, ip, ip, lsl #17 │ │ │ │ - eorseq r3, ip, r8, ror #16 │ │ │ │ - eorseq r3, ip, r8, lsl #20 │ │ │ │ - eorseq r3, ip, r4, ror #20 │ │ │ │ - @ instruction: 0x003c3ab0 │ │ │ │ - @ instruction: 0x003c3afc │ │ │ │ - subeq r8, r9, ip, asr #22 │ │ │ │ - mlaseq ip, r4, r4, r3 │ │ │ │ - @ instruction: 0x003c37f4 │ │ │ │ + subeq r2, lr, r8, asr #14 │ │ │ │ + eorseq r3, ip, ip, lsl #20 │ │ │ │ + eorseq r3, ip, ip, ror sl │ │ │ │ + eorseq r3, ip, ip, lsr #18 │ │ │ │ + eorseq r3, ip, r8, lsl #18 │ │ │ │ + eorseq r3, ip, r8, lsr #21 │ │ │ │ + eorseq r3, ip, r4, lsl #22 │ │ │ │ + eorseq r3, ip, r0, asr fp │ │ │ │ + mlaseq ip, ip, fp, r3 │ │ │ │ + subeq r8, r9, ip, ror #23 │ │ │ │ + eorseq r3, ip, r4, lsr r5 │ │ │ │ + mlaseq ip, r4, r8, r3 │ │ │ │ │ │ │ │ 00238f58 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq 238f7c │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r0, #16] │ │ │ │ @@ -200861,32 +200861,32 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 239014 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 1753dc │ │ │ │ ldr r3, [pc, #28] @ 239054 │ │ │ │ ldr r1, [pc, #28] @ 239058 │ │ │ │ ldr r0, [pc, #28] @ 23905c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 239060 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #372 @ 0x174 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00498994 │ │ │ │ - @ instruction: 0x003c32d8 │ │ │ │ - eorseq r3, ip, r8, ror #5 │ │ │ │ + subeq r8, r9, r4, lsr sl │ │ │ │ + eorseq r3, ip, r8, ror r3 │ │ │ │ + eorseq r3, ip, r8, lsl #7 │ │ │ │ andeq r0, r0, r2, ror #11 │ │ │ │ │ │ │ │ 00239064 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -200921,17 +200921,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ bl 1779a4 │ │ │ │ - subeq r8, r9, ip, ror #17 │ │ │ │ - eorseq r3, ip, r4, lsr r2 │ │ │ │ - mlaseq ip, r0, r8, r3 │ │ │ │ + subeq r8, r9, ip, lsl #19 │ │ │ │ + @ instruction: 0x003c32d4 │ │ │ │ + eorseq r3, ip, r0, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #252] @ 239220 │ │ │ │ ldr r8, [r0] │ │ │ │ ldr r2, [pc, #248] @ 239224 │ │ │ │ @@ -200941,15 +200941,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r3, [r2] │ │ │ │ ldr r1, [pc, #228] @ 239228 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ - bl 5bc94c │ │ │ │ + bl 5bc9ec │ │ │ │ ldr r4, [r8, #472] @ 0x1d8 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r5, r4 │ │ │ │ beq 2391b4 │ │ │ │ mov r9, r0 │ │ │ │ mov r5, #0 │ │ │ │ b 239178 │ │ │ │ @@ -200982,28 +200982,28 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 238f90 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2391cc │ │ │ │ mov r0, r8 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 42443c │ │ │ │ + bl 4244dc │ │ │ │ cmp r5, #0 │ │ │ │ beq 239210 │ │ │ │ mov r0, r5 │ │ │ │ bl 175d3c │ │ │ │ mov r0, r6 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 1753dc │ │ │ │ bl 1779a4 │ │ │ │ subeq r3, pc, r4, asr #14 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x003ad3f0 │ │ │ │ + mlaseq sl, r0, r4, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #324] @ 239388 │ │ │ │ ldr r3, [pc, #324] @ 23938c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -201022,23 +201022,23 @@ │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r8, [r6] │ │ │ │ str r8, [r6, #4] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ - bl 3b31a8 │ │ │ │ + bl 3b3248 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3b3b94 │ │ │ │ + bl 3b3c34 │ │ │ │ sub r4, r4, #1 │ │ │ │ clz r4, r4 │ │ │ │ lsr r4, r4, #5 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3b3b94 │ │ │ │ + bl 3b3c34 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2384dc │ │ │ │ @@ -201060,15 +201060,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ bl 236d54 │ │ │ │ mov r0, r5 │ │ │ │ bl 238f90 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3b34ac │ │ │ │ + bl 3b354c │ │ │ │ lsl r4, r0, #24 │ │ │ │ asr r4, r4, #24 │ │ │ │ cmp r4, #0 │ │ │ │ bgt 239278 │ │ │ │ ldr r2, [pc, #72] @ 239390 │ │ │ │ ldr r3, [pc, #64] @ 23938c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -201193,45 +201193,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r5, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2395b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2393e4 │ │ │ │ ldr r0, [pc, #72] @ 2395b8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2393e4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r3, pc, r0, asr #9 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r3, pc, r0, lsr #9 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r3, pc, ip, ror #8 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - eorseq sp, sl, r0, ror #1 │ │ │ │ + eorseq sp, sl, r0, lsl #3 │ │ │ │ subeq r3, pc, r0, asr #7 │ │ │ │ andeq r2, r0, ip, asr r8 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r3, ip, ip, lsr #8 │ │ │ │ - eorseq r3, ip, r8, asr #8 │ │ │ │ + eorseq r3, ip, ip, asr #9 │ │ │ │ + eorseq r3, ip, r8, ror #9 │ │ │ │ │ │ │ │ 002395bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -201321,23 +201321,23 @@ │ │ │ │ beq 2397e0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 239868 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 239628 │ │ │ │ ldr r2, [pc, #260] @ 23986c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2396a4 │ │ │ │ ldr r2, [pc, #228] @ 239860 │ │ │ │ @@ -201353,30 +201353,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 239870 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2396a4 │ │ │ │ ldr r0, [pc, #140] @ 239874 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 239628 │ │ │ │ ldr r2, [pc, #116] @ 239878 │ │ │ │ ldr r3, [pc, #60] @ 239844 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -201386,31 +201386,31 @@ │ │ │ │ ldr r0, [pc, #84] @ 23987c │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ @ instruction: 0x004f3290 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r3, pc, r0, ror r2 @ │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r3, pc, ip, lsr #4 │ │ │ │ strdeq r3, [pc], #-20 @ │ │ │ │ subeq r3, pc, r0, asr #3 │ │ │ │ andeq r2, r0, r4, lsr #2 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r3, ip, r0, lsl r3 │ │ │ │ + @ instruction: 0x003c33b0 │ │ │ │ andeq r1, r0, r0, lsr #14 │ │ │ │ - eorseq r3, ip, r8, lsl r2 │ │ │ │ - @ instruction: 0x003c32b4 │ │ │ │ + @ instruction: 0x003c32b8 │ │ │ │ + eorseq r3, ip, r4, asr r3 │ │ │ │ subeq r3, pc, r8, rrx │ │ │ │ - eorseq r3, ip, r8, lsl #4 │ │ │ │ + eorseq r3, ip, r8, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2398fc │ │ │ │ @@ -201586,25 +201586,25 @@ │ │ │ │ beq 239c08 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 239cbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 239970 │ │ │ │ ldr r3, [pc, #308] @ 239cc0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 239a34 │ │ │ │ ldr r3, [pc, #276] @ 239cb4 │ │ │ │ @@ -201620,40 +201620,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 239cc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 239a34 │ │ │ │ ldr r0, [pc, #184] @ 239cc8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 239970 │ │ │ │ ldr r0, [pc, #156] @ 239ccc │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 239a34 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #124] @ 239cd0 │ │ │ │ ldr r1, [pc, #124] @ 239cd4 │ │ │ │ ldr r0, [pc, #124] @ 239cd8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 239cdc │ │ │ │ @@ -201676,26 +201676,26 @@ │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r2, pc, ip, ror #28 │ │ │ │ subeq r2, pc, r0, lsr lr @ │ │ │ │ subeq r2, pc, r8, lsr #27 │ │ │ │ andeq r0, r0, r0, lsl #30 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r2, ip, ip, asr #31 │ │ │ │ + eorseq r3, ip, ip, rrx │ │ │ │ andeq r1, r0, r4, ror r7 │ │ │ │ - eorseq r2, ip, ip, asr #29 │ │ │ │ - eorseq r2, ip, r8, ror #30 │ │ │ │ - @ instruction: 0x003c2edc │ │ │ │ - subeq r7, r9, r8, ror sp │ │ │ │ - @ instruction: 0x003c26bc │ │ │ │ eorseq r2, ip, ip, ror #30 │ │ │ │ + eorseq r3, ip, r8 │ │ │ │ + eorseq r2, ip, ip, ror pc │ │ │ │ + subeq r7, r9, r8, lsl lr │ │ │ │ + eorseq r2, ip, ip, asr r7 │ │ │ │ + eorseq r3, ip, ip │ │ │ │ andeq r0, r0, r8, lsl r6 │ │ │ │ - subeq r7, r9, r4, asr sp │ │ │ │ - mlaseq ip, r8, r6, r2 │ │ │ │ - eorseq r2, ip, r8, lsr #30 │ │ │ │ + strdeq r7, [r9], #-212 @ 0xffffff2c │ │ │ │ + eorseq r2, ip, r8, lsr r7 │ │ │ │ + eorseq r2, ip, r8, asr #31 │ │ │ │ andeq r0, r0, lr, lsl #12 │ │ │ │ │ │ │ │ 00239cf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -201707,15 +201707,15 @@ │ │ │ │ ldr r0, [r1, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ ldrb r0, [r6, #48] @ 0x30 │ │ │ │ ldr r7, [r3] │ │ │ │ ldr r4, [r1, #100] @ 0x64 │ │ │ │ - bl 419b2c │ │ │ │ + bl 419bcc │ │ │ │ ldr r2, [pc, #232] @ 239e24 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ str r4, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ @@ -201768,20 +201768,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r6, #68] @ 0x44 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 176f24 <__fprintf_chk@plt> │ │ │ │ subeq r2, pc, r0, ror #22 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - eorseq r2, ip, r8, lsr #29 │ │ │ │ - eorseq r2, ip, ip, lsl #29 │ │ │ │ - eorseq r2, ip, r4, asr #28 │ │ │ │ - eorseq r2, ip, ip, asr lr │ │ │ │ - eorseq r2, ip, r8, lsr lr │ │ │ │ - eorseq r2, ip, r0, lsl #28 │ │ │ │ + eorseq r2, ip, r8, asr #30 │ │ │ │ + eorseq r2, ip, ip, lsr #30 │ │ │ │ + eorseq r2, ip, r4, ror #29 │ │ │ │ + @ instruction: 0x003c2efc │ │ │ │ + @ instruction: 0x003c2ed8 │ │ │ │ + eorseq r2, ip, r0, lsr #29 │ │ │ │ │ │ │ │ 00239e3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ @@ -201830,15 +201830,15 @@ │ │ │ │ ldr r1, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ blx r3 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5aa764 │ │ │ │ + bl 5aa804 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 238f90 │ │ │ │ ldr r3, [pc, #72] @ 239f74 │ │ │ │ ldr r1, [pc, #72] @ 239f78 │ │ │ │ ldr r0, [pc, #72] @ 239f7c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -201854,21 +201854,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 239f90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #424 @ 0x1a8 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ bl 1779a4 │ │ │ │ strdeq r1, [lr], #-84 @ 0xffffffac │ │ │ │ - subeq r7, r9, r0, lsr #21 │ │ │ │ - eorseq r2, ip, r4, ror #7 │ │ │ │ - eorseq r2, ip, r4, lsl #26 │ │ │ │ + subeq r7, r9, r0, asr #22 │ │ │ │ + eorseq r2, ip, r4, lsl #9 │ │ │ │ + eorseq r2, ip, r4, lsr #27 │ │ │ │ andeq r0, r0, r3, ror #12 │ │ │ │ - subeq r7, r9, ip, ror sl │ │ │ │ - eorseq r2, ip, r0, asr #7 │ │ │ │ - eorseq r2, ip, r0, ror #9 │ │ │ │ + subeq r7, r9, ip, lsl fp │ │ │ │ + eorseq r2, ip, r0, ror #8 │ │ │ │ + eorseq r2, ip, r0, lsl #11 │ │ │ │ andeq r0, r0, pc, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #76] @ 239ff8 │ │ │ │ ldr r2, [pc, #76] @ 239ffc │ │ │ │ @@ -201973,15 +201973,15 @@ │ │ │ │ ldr r0, [r4, #4] │ │ │ │ cmp r8, r7 │ │ │ │ ldr r1, [r0, #440] @ 0x1b8 │ │ │ │ movcc r3, r8 │ │ │ │ movcs r3, r7 │ │ │ │ add r0, r0, #188 @ 0xbc │ │ │ │ str r5, [sp] │ │ │ │ - bl 419680 │ │ │ │ + bl 419720 │ │ │ │ str r0, [r4, #368] @ 0x170 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldrb r3, [r0, #187] @ 0xbb │ │ │ │ cmp r3, #0 │ │ │ │ beq 23a310 │ │ │ │ bl 237524 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ @@ -202016,15 +202016,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bl 175f88 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 175f88 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ beq 23a670 │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r5, [r2, #44] @ 0x2c │ │ │ │ @@ -202046,28 +202046,28 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 23a4a8 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [r0, #480] @ 0x1e0 │ │ │ │ cmp r8, r3 │ │ │ │ bne 23a254 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r7, r3 │ │ │ │ bne 23a254 │ │ │ │ ldr r3, [r0, #484] @ 0x1e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 23a254 │ │ │ │ ldrb r3, [r0, #28] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 23a254 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r0, #484] @ 0x1e4 │ │ │ │ @@ -202173,29 +202173,29 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 175d84 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4194a4 │ │ │ │ + bl 419544 │ │ │ │ str r0, [r4, #368] @ 0x170 │ │ │ │ b 23a158 │ │ │ │ cmp r1, #0 │ │ │ │ beq 23a58c │ │ │ │ ldr r2, [pc, #656] @ 23a71c │ │ │ │ b 23a43c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 239e3c │ │ │ │ ldr r5, [r4, #368] @ 0x170 │ │ │ │ b 23a31c │ │ │ │ mov r3, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 23a6b0 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -202280,40 +202280,40 @@ │ │ │ │ add r0, r6, r2 │ │ │ │ bl 175d84 │ │ │ │ ldr r1, [pc, #284] @ 23a72c │ │ │ │ mov r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r6, r2 │ │ │ │ bl 175d84 │ │ │ │ - bl 598124 │ │ │ │ + bl 5981c4 │ │ │ │ mov r1, #4 │ │ │ │ mov r2, r0 │ │ │ │ add r0, r6, #32 │ │ │ │ - bl 5984a8 │ │ │ │ + bl 598548 │ │ │ │ ldr r5, [r4, #368] @ 0x170 │ │ │ │ b 23a314 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ str r5, [r6] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldrb r2, [r6, #4] │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ cmp r2, #0 │ │ │ │ beq 23a4cc │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r2, [pc, #208] @ 23a730 │ │ │ │ ldr r3, [fp, r2] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5a1208 │ │ │ │ + bl 5a12a8 │ │ │ │ b 23a4cc │ │ │ │ ldr r2, [pc, #188] @ 23a734 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [r0] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ b 23a214 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #164] @ 23a738 │ │ │ │ ldr r1, [pc, #164] @ 23a73c │ │ │ │ ldr r0, [pc, #164] @ 23a740 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -202338,36 +202338,36 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #444 @ 0x1bc │ │ │ │ mov r2, #652 @ 0x28c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r2, pc, r8, asr #15 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strheq r2, [pc], #-112 @ │ │ │ │ - subeq r7, r9, r0, lsr #15 │ │ │ │ - eorseq r2, ip, r0, lsl #2 │ │ │ │ - eorseq r2, ip, r8, lsl r1 │ │ │ │ + subeq r7, r9, r0, asr #16 │ │ │ │ + eorseq r2, ip, r0, lsr #3 │ │ │ │ + @ instruction: 0x003c21b8 │ │ │ │ subeq r2, pc, r8, asr #10 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r1, r0, r0, asr r0 │ │ │ │ andeq r3, r0, ip, asr #14 │ │ │ │ andeq r1, r0, r0, lsr #1 │ │ │ │ - eorseq r2, ip, r0, lsr #13 │ │ │ │ - mlaseq ip, r8, r6, r2 │ │ │ │ + eorseq r2, ip, r0, asr #14 │ │ │ │ + eorseq r2, ip, r8, lsr r7 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - subeq r7, r9, r8, lsr r3 │ │ │ │ - eorseq r1, ip, r0, lsl #25 │ │ │ │ - eorseq r2, ip, r8, ror #11 │ │ │ │ - subeq r7, r9, r4, lsl r3 │ │ │ │ - eorseq r9, fp, r8, lsr #25 │ │ │ │ - @ instruction: 0x003b9cbc │ │ │ │ - strdeq r7, [r9], #-32 @ 0xffffffe0 │ │ │ │ - eorseq r1, ip, r8, lsr ip │ │ │ │ - eorseq r2, ip, r0, lsl #11 │ │ │ │ + ldrdeq r7, [r9], #-56 @ 0xffffffc8 │ │ │ │ + eorseq r1, ip, r0, lsr #26 │ │ │ │ + eorseq r2, ip, r8, lsl #13 │ │ │ │ + strheq r7, [r9], #-52 @ 0xffffffcc │ │ │ │ + eorseq r9, fp, r8, asr #26 │ │ │ │ + eorseq r9, fp, ip, asr sp │ │ │ │ + @ instruction: 0x00497390 │ │ │ │ + @ instruction: 0x003c1cd8 │ │ │ │ + eorseq r2, ip, r0, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #2 │ │ │ │ bl 239e3c │ │ │ │ mov r0, #0 │ │ │ │ @@ -202417,15 +202417,15 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5aa764 │ │ │ │ + bl 5aa804 │ │ │ │ mov r0, r4 │ │ │ │ bl 238f90 │ │ │ │ ldr r2, [pc, #208] @ 23a91c │ │ │ │ ldr r3, [pc, #196] @ 23a914 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -202439,15 +202439,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldrb r0, [r0, #30] │ │ │ │ mov r1, sp │ │ │ │ - bl 419d64 │ │ │ │ + bl 419e04 │ │ │ │ cmp r0, #2 │ │ │ │ mov r5, r0 │ │ │ │ beq 23a8b0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 239e3c │ │ │ │ b 23a844 │ │ │ │ @@ -202475,21 +202475,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #472 @ 0x1d8 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r2, pc, ip, asr #1 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r0, lr, r4, asr #25 │ │ │ │ subeq r2, pc, r0, lsr #32 │ │ │ │ - strdeq r7, [r9], #-12 │ │ │ │ - eorseq r1, ip, r0, asr #20 │ │ │ │ - @ instruction: 0x003c23dc │ │ │ │ + @ instruction: 0x0049719c │ │ │ │ + eorseq r1, ip, r0, ror #21 │ │ │ │ + eorseq r2, ip, ip, ror r4 │ │ │ │ andeq r0, r0, r8, asr #12 │ │ │ │ - ldrdeq r7, [r9], #-8 │ │ │ │ - eorseq r1, ip, ip, lsl sl │ │ │ │ - eorseq r1, ip, ip, lsr fp │ │ │ │ + subeq r7, r9, r8, ror r1 │ │ │ │ + @ instruction: 0x003c1abc │ │ │ │ + @ instruction: 0x003c1bdc │ │ │ │ andeq r0, r0, r7, asr #12 │ │ │ │ │ │ │ │ 0023a940 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -202501,30 +202501,30 @@ │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23a978 │ │ │ │ blx r3 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5aa764 │ │ │ │ + bl 5aa804 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 238f90 │ │ │ │ ldr r3, [pc, #28] @ 23a9b4 │ │ │ │ ldr r1, [pc, #28] @ 23a9b8 │ │ │ │ ldr r0, [pc, #28] @ 23a9bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 23a9c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r7, r9, r4, lsr r0 │ │ │ │ - eorseq r1, ip, r8, ror r9 │ │ │ │ - eorseq r2, ip, r8, lsr r3 │ │ │ │ + ldrdeq r7, [r9], #-4 │ │ │ │ + eorseq r1, ip, r8, lsl sl │ │ │ │ + @ instruction: 0x003c23d8 │ │ │ │ andeq r0, r0, sp, ror r6 │ │ │ │ │ │ │ │ 0023a9c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -202545,15 +202545,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 23ab40 │ │ │ │ cmp r5, #0 │ │ │ │ beq 23aa2c │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 5aa6f8 │ │ │ │ + bl 5aa798 │ │ │ │ ldrb r3, [r4, #349] @ 0x15d │ │ │ │ cmp r3, #0 │ │ │ │ bne 23aa98 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23abf0 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -202572,15 +202572,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 23abec │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 424834 │ │ │ │ + b 4248d4 │ │ │ │ ldr r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ beq 23abf4 │ │ │ │ ldr r2, [pc, #384] @ 23ac2c │ │ │ │ ldr r3, [pc, #364] @ 23ac1c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -202601,15 +202601,15 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23ab00 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 5aa764 │ │ │ │ + bl 5aa804 │ │ │ │ ldr r2, [pc, #284] @ 23ac30 │ │ │ │ ldr r3, [pc, #260] @ 23ac1c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -202641,30 +202641,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 23ac40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23aa18 │ │ │ │ ldr r0, [pc, #108] @ 23ac44 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23aa18 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ bl 1779a4 │ │ │ │ ldr r3, [pc, #76] @ 23ac48 │ │ │ │ ldr r1, [pc, #76] @ 23ac4c │ │ │ │ ldr r0, [pc, #76] @ 23ac50 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -202679,19 +202679,19 @@ │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ strdeq r1, [pc], #-220 @ │ │ │ │ subeq r1, pc, r0, asr #27 │ │ │ │ subeq r1, pc, r8, asr sp @ │ │ │ │ andeq r1, r0, r0, lsr #32 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r2, ip, r0, lsr r1 │ │ │ │ - eorseq r2, ip, ip, asr #2 │ │ │ │ - ldrdeq r6, [r9], #-208 @ 0xffffff30 │ │ │ │ - eorseq r1, ip, r4, lsl r7 │ │ │ │ - eorseq r2, ip, ip, asr #2 │ │ │ │ + @ instruction: 0x003c21d0 │ │ │ │ + eorseq r2, ip, ip, ror #3 │ │ │ │ + subeq r6, r9, r0, ror lr │ │ │ │ + @ instruction: 0x003c17b4 │ │ │ │ + eorseq r2, ip, ip, ror #3 │ │ │ │ muleq r0, r4, r6 │ │ │ │ mov r1, #0 │ │ │ │ b 23a9c4 │ │ │ │ │ │ │ │ 0023ac60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -202738,15 +202738,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 23ae70 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 4247d8 │ │ │ │ + b 424878 │ │ │ │ ldr r2, [pc, #384] @ 23aeb0 │ │ │ │ ldr r3, [pc, #364] @ 23aea0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -202764,15 +202764,15 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23ad84 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 5aa764 │ │ │ │ + bl 5aa804 │ │ │ │ ldr r2, [pc, #284] @ 23aeb4 │ │ │ │ ldr r3, [pc, #260] @ 23aea0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -202804,30 +202804,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 23aec4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23acb0 │ │ │ │ ldr r0, [pc, #108] @ 23aec8 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23acb0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ bl 1779a4 │ │ │ │ ldr r3, [pc, #76] @ 23aecc │ │ │ │ ldr r1, [pc, #76] @ 23aed0 │ │ │ │ ldr r0, [pc, #76] @ 23aed4 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -202842,19 +202842,19 @@ │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r1, pc, ip, ror #22 │ │ │ │ subeq r1, pc, ip, lsr fp @ │ │ │ │ ldrdeq r1, [pc], #-164 @ │ │ │ │ andeq r1, r0, r0, lsr #32 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r1, ip, ip, lsr #29 │ │ │ │ - @ instruction: 0x003c1ed0 │ │ │ │ - subeq r6, r9, ip, asr #22 │ │ │ │ - mlaseq ip, r0, r4, r1 │ │ │ │ - mlaseq ip, ip, r5, r1 │ │ │ │ + eorseq r1, ip, ip, asr #30 │ │ │ │ + eorseq r1, ip, r0, ror pc │ │ │ │ + subeq r6, r9, ip, ror #23 │ │ │ │ + eorseq r1, ip, r0, lsr r5 │ │ │ │ + eorseq r1, ip, ip, lsr r6 │ │ │ │ andeq r0, r0, r8, lsr #13 │ │ │ │ │ │ │ │ 0023aedc : │ │ │ │ and r3, r1, #255 @ 0xff │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -203100,46 +203100,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 23b334 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23b228 │ │ │ │ ldr r0, [pc, #68] @ 23b338 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23b228 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r1, pc, r0, asr #13 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strheq r1, [pc], #-96 @ │ │ │ │ @ instruction: 0x004f1694 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r3, r0, ip, lsr #32 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r1, ip, r4, lsl #21 │ │ │ │ - @ instruction: 0x003c1abc │ │ │ │ + eorseq r1, ip, r4, lsr #22 │ │ │ │ + eorseq r1, ip, ip, asr fp │ │ │ │ │ │ │ │ 0023b33c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #48] @ 0x30 │ │ │ │ @@ -203175,15 +203175,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r5, [pc, #188] @ 23b4a8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, #0 │ │ │ │ beq 23b400 │ │ │ │ bl 276414 │ │ │ │ @@ -203195,64 +203195,64 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 175d84 │ │ │ │ ldr r1, [pc, #140] @ 23b4b0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 236b54 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 424ee4 │ │ │ │ + bl 424f84 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 23b188 │ │ │ │ add r0, r4, #444 @ 0x1bc │ │ │ │ - bl 59fd94 │ │ │ │ + bl 59fe34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #92] @ 23b4b4 │ │ │ │ ldr r2, [pc, #92] @ 23b4b8 │ │ │ │ ldr r1, [pc, #92] @ 23b4bc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #260 @ 0x104 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 23b48c │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 3e8618 │ │ │ │ - subeq r6, r9, ip, lsl #12 │ │ │ │ - eorseq r0, ip, r4, ror pc │ │ │ │ - eorseq r0, ip, ip, lsl #31 │ │ │ │ + b 3e86b8 │ │ │ │ + subeq r6, r9, ip, lsr #13 │ │ │ │ + eorseq r1, ip, r4, lsl r0 │ │ │ │ + eorseq r1, ip, ip, lsr #32 │ │ │ │ subeq r1, pc, r4, lsl #9 │ │ │ │ andeq r1, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffff82c │ │ │ │ - subeq r6, r9, r4, ror r5 │ │ │ │ - @ instruction: 0x003c0edc │ │ │ │ - @ instruction: 0x003c0ef4 │ │ │ │ + subeq r6, r9, r4, lsl r6 │ │ │ │ + eorseq r0, ip, ip, ror pc │ │ │ │ + mlaseq ip, r4, pc, r0 @ │ │ │ │ │ │ │ │ 0023b4c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #36] @ 23b504 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 236b54 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 424ee4 │ │ │ │ + bl 424f84 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 23b188 │ │ │ │ @ instruction: 0xfffff770 │ │ │ │ │ │ │ │ @@ -203271,17 +203271,17 @@ │ │ │ │ cmp r7, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 23b580 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5bc94c │ │ │ │ + bl 5bc9ec │ │ │ │ mov r5, r0 │ │ │ │ - bl 5bd048 │ │ │ │ + bl 5bd0e8 │ │ │ │ cmp r5, r0 │ │ │ │ bne 23b6d4 │ │ │ │ ldr r1, [r7, #80] @ 0x50 │ │ │ │ cmn r1, #-2147483647 @ 0x80000001 │ │ │ │ beq 23b6b0 │ │ │ │ add r3, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -203342,29 +203342,29 @@ │ │ │ │ beq 23b694 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 23b71c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23b5d4 │ │ │ │ ldr r0, [pc, #132] @ 23b720 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23b5d4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 23b724 │ │ │ │ ldr r1, [pc, #108] @ 23b728 │ │ │ │ ldr r0, [pc, #108] @ 23b72c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #104] @ 23b730 │ │ │ │ @@ -203386,23 +203386,23 @@ │ │ │ │ subeq r1, pc, r4, lsr r3 @ │ │ │ │ subeq r1, pc, r4, ror #5 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r1, pc, r0, lsl #5 │ │ │ │ andeq r0, r0, ip, lsl #30 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003c17d0 │ │ │ │ - @ instruction: 0x003c17f0 │ │ │ │ - subeq r6, r9, r4, lsl r3 │ │ │ │ - eorseq r0, ip, r8, asr ip │ │ │ │ - eorseq r1, ip, r4, ror r7 │ │ │ │ + eorseq r1, ip, r0, ror r8 │ │ │ │ + mlaseq ip, r0, r8, r1 │ │ │ │ + strheq r6, [r9], #-52 @ 0xffffffcc │ │ │ │ + @ instruction: 0x003c0cf8 │ │ │ │ + eorseq r1, ip, r4, lsl r8 │ │ │ │ andeq r0, r0, r5, lsl r7 │ │ │ │ - strdeq r6, [r9], #-32 @ 0xffffffe0 │ │ │ │ - eorseq r0, ip, r4, lsr ip │ │ │ │ - eorseq r1, ip, r4, lsl r7 │ │ │ │ + @ instruction: 0x00496390 │ │ │ │ + @ instruction: 0x003c0cd4 │ │ │ │ + @ instruction: 0x003c17b4 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ │ │ │ │ 0023b744 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -203416,17 +203416,17 @@ │ │ │ │ cmp r6, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 23b7bc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5bc94c │ │ │ │ + bl 5bc9ec │ │ │ │ mov r5, r0 │ │ │ │ - bl 5bd048 │ │ │ │ + bl 5bd0e8 │ │ │ │ cmp r5, r0 │ │ │ │ bne 23b914 │ │ │ │ ldr r3, [r6, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ ble 23b8f0 │ │ │ │ sub r2, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -203488,29 +203488,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 23b95c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23b810 │ │ │ │ ldr r0, [pc, #132] @ 23b960 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23b810 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 23b964 │ │ │ │ ldr r1, [pc, #108] @ 23b968 │ │ │ │ ldr r0, [pc, #108] @ 23b96c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #104] @ 23b970 │ │ │ │ @@ -203532,23 +203532,23 @@ │ │ │ │ strdeq r1, [pc], #-8 @ │ │ │ │ subeq r1, pc, r8, lsr #1 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r1, pc, r4, asr #32 │ │ │ │ @ instruction: 0x00002ebc │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r1, ip, r4, lsl #12 │ │ │ │ - eorseq r1, ip, r4, lsr #12 │ │ │ │ - ldrdeq r6, [r9], #-4 │ │ │ │ - eorseq r0, ip, r8, lsl sl │ │ │ │ - eorseq r1, ip, ip, lsr #11 │ │ │ │ + eorseq r1, ip, r4, lsr #13 │ │ │ │ + eorseq r1, ip, r4, asr #13 │ │ │ │ + subeq r6, r9, r4, ror r1 │ │ │ │ + @ instruction: 0x003c0ab8 │ │ │ │ + eorseq r1, ip, ip, asr #12 │ │ │ │ andeq r0, r0, fp, lsr #14 │ │ │ │ - strheq r6, [r9], #-0 │ │ │ │ - @ instruction: 0x003c09f4 │ │ │ │ - @ instruction: 0x003c14d4 │ │ │ │ + subeq r6, r9, r0, asr r1 │ │ │ │ + mlaseq ip, r4, sl, r0 │ │ │ │ + eorseq r1, ip, r4, ror r5 │ │ │ │ andeq r0, r0, sl, lsr #14 │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #175 @ 0xaf │ │ │ │ bhi 23b9cc │ │ │ │ cmp r3, #135 @ 0x87 │ │ │ │ bls 23b9b8 │ │ │ │ ldr r2, [pc, #128] @ 23ba20 │ │ │ │ @@ -203581,15 +203581,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #1 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x0049629c │ │ │ │ + subeq r6, r9, ip, lsr r3 │ │ │ │ ldr r0, [r0, #388] @ 0x184 │ │ │ │ bx lr │ │ │ │ mov r3, #1 │ │ │ │ cmp r1, #0 │ │ │ │ strb r3, [r0, #542] @ 0x21e │ │ │ │ movne r3, #0 │ │ │ │ strbne r3, [r0, #597] @ 0x255 │ │ │ │ @@ -203660,38 +203660,38 @@ │ │ │ │ sub r3, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi 23bae0 │ │ │ │ ldrsb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - @ instruction: 0x0049619c │ │ │ │ - subeq r6, r9, r8, asr #2 │ │ │ │ + subeq r6, r9, ip, lsr r2 │ │ │ │ + subeq r6, r9, r8, ror #3 │ │ │ │ ldrb r3, [r0, #487] @ 0x1e7 │ │ │ │ cmp r3, #252 @ 0xfc │ │ │ │ movcs r3, #252 @ 0xfc │ │ │ │ str r3, [r0, #344] @ 0x158 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 23bbbc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 366b7c │ │ │ │ + bl 366c1c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 366b7c │ │ │ │ + bl 366c1c │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 366b7c │ │ │ │ + bl 366c1c │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ pop {r4, lr} │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq pc, sp, ip, ror sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #1296] @ 23c0ec │ │ │ │ @@ -203712,24 +203712,24 @@ │ │ │ │ str ip, [sp, #32] │ │ │ │ mov r0, fp │ │ │ │ add ip, r4, #440 @ 0x1b8 │ │ │ │ mov r1, r6 │ │ │ │ asr r3, r8, #31 │ │ │ │ mov r2, r8 │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ ldr r9, [pc, #1212] @ 23c0f4 │ │ │ │ ldr r5, [sp, #104] @ 0x68 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [sp, #108] @ 0x6c │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 23c0cc │ │ │ │ ldr r0, [r5, #16] │ │ │ │ mov r1, r8 │ │ │ │ - bl 5e3668 │ │ │ │ + bl 5e3708 │ │ │ │ subs r3, r1, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bne 23c0ac │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ str sl, [r4, #444] @ 0x1bc │ │ │ │ str r3, [r4, #440] @ 0x1b8 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ @@ -203748,20 +203748,20 @@ │ │ │ │ add fp, r4, #504 @ 0x1f8 │ │ │ │ add fp, fp, #3 │ │ │ │ str fp, [r4, #460] @ 0x1cc │ │ │ │ ldr r8, [r7, #488] @ 0x1e8 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r8 │ │ │ │ asr r3, r8, #31 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ ldrb r2, [r4, #504] @ 0x1f8 │ │ │ │ lsrs r3, r2, #5 │ │ │ │ mov sl, r0 │ │ │ │ bne 23bd74 │ │ │ │ cmp r5, #131072 @ 0x20000 │ │ │ │ sbcs r1, r6, #0 │ │ │ │ bcc 23bee4 │ │ │ │ @@ -203867,15 +203867,15 @@ │ │ │ │ bne 23bfac │ │ │ │ ldr r3, [pc, #628] @ 23c0fc │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #624] @ 23c100 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r4, #440 @ 0x1b8 │ │ │ │ str r4, [sp] │ │ │ │ - bl 424838 │ │ │ │ + bl 4248d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 23c08c │ │ │ │ ldr r2, [pc, #600] @ 23c104 │ │ │ │ ldr r3, [pc, #576] @ 23c0f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -203960,36 +203960,36 @@ │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ str r1, [fp, #4] │ │ │ │ str r1, [fp, #8] │ │ │ │ str r1, [fp, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 23c114 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23be80 │ │ │ │ ldr r0, [pc, #200] @ 23c118 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r5, r6, sl} │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23be80 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 23c11c │ │ │ │ ldr r1, [pc, #168] @ 23c120 │ │ │ │ ldr r0, [pc, #168] @ 23c124 │ │ │ │ ldr r2, [pc, #168] @ 23c128 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -204026,30 +204026,30 @@ │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ andeq r2, r0, r5, lsl #5 │ │ │ │ subeq r0, pc, r0, asr #19 │ │ │ │ andeq r1, r0, ip, lsr fp │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r0, ip, ip, ror #31 │ │ │ │ - eorseq r1, ip, r0, asr #32 │ │ │ │ - subeq r5, r9, r4, ror #28 │ │ │ │ - eorseq r0, ip, ip, lsr #30 │ │ │ │ - eorseq r0, ip, r0, lsl #31 │ │ │ │ + eorseq r1, ip, ip, lsl #1 │ │ │ │ + eorseq r1, ip, r0, ror #1 │ │ │ │ + subeq r5, r9, r4, lsl #30 │ │ │ │ + eorseq r0, ip, ip, asr #31 │ │ │ │ + eorseq r1, ip, r0, lsr #32 │ │ │ │ andeq r0, r0, r7, asr fp │ │ │ │ - subeq r5, r9, r8, asr #28 │ │ │ │ - eorseq r0, ip, r0, lsl pc │ │ │ │ - eorseq r1, ip, r8, asr r0 │ │ │ │ - subeq r5, r9, r4, lsr #28 │ │ │ │ - eorseq r0, ip, ip, ror #29 │ │ │ │ - eorseq r0, ip, ip, lsl pc │ │ │ │ + subeq r5, r9, r8, ror #29 │ │ │ │ + @ instruction: 0x003c0fb0 │ │ │ │ + ldrsheq r1, [ip], -r8 @ │ │ │ │ + subeq r5, r9, r4, asr #29 │ │ │ │ + eorseq r0, ip, ip, lsl #31 │ │ │ │ + @ instruction: 0x003c0fbc │ │ │ │ andeq r0, r0, lr, asr #22 │ │ │ │ - subeq r5, r9, r4, lsl #28 │ │ │ │ - eorseq r0, ip, ip, asr #29 │ │ │ │ - @ instruction: 0x003c0edc │ │ │ │ + subeq r5, r9, r4, lsr #29 │ │ │ │ + eorseq r0, ip, ip, ror #30 │ │ │ │ + eorseq r0, ip, ip, ror pc │ │ │ │ andeq r0, r0, sp, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov ip, r3 │ │ │ │ @@ -204173,44 +204173,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 23c3d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23c2b4 │ │ │ │ ldr r0, [pc, #64] @ 23c3d4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23c2b4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r0, pc, ip, ror #11 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrdeq r0, [pc], #-80 @ │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r0, pc, r4, lsr #11 │ │ │ │ andeq r3, r0, r8, lsr #7 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r0, ip, r8, lsl #27 │ │ │ │ - eorseq r0, ip, r0, asr #27 │ │ │ │ + eorseq r0, ip, r8, lsr #28 │ │ │ │ + eorseq r0, ip, r0, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #612] @ 23c658 │ │ │ │ ldr r3, [pc, #612] @ 23c65c │ │ │ │ @@ -204221,15 +204221,15 @@ │ │ │ │ ldr fp, [r0, #80] @ 0x50 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r8, [pc, #564] @ 23c660 │ │ │ │ ldr r3, [pc, #564] @ 23c664 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r2, #3 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -204244,30 +204244,30 @@ │ │ │ │ cmn r4, #19 │ │ │ │ mvneq r2, #0 │ │ │ │ strheq r2, [r5, #30] │ │ │ │ bne 23c634 │ │ │ │ rsb r9, r4, #0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r9 │ │ │ │ - bl 419b78 │ │ │ │ + bl 419c18 │ │ │ │ mov sl, #0 │ │ │ │ mov r4, r0 │ │ │ │ sub fp, fp, #1 │ │ │ │ clz fp, fp │ │ │ │ lsr fp, fp, #5 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 42525c │ │ │ │ + bl 4252fc │ │ │ │ mov r3, r9 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 425308 │ │ │ │ + bl 4253a8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #1 │ │ │ │ beq 23c500 │ │ │ │ cmp r1, #2 │ │ │ │ beq 23c5f8 │ │ │ │ cmp r1, #0 │ │ │ │ moveq r0, r1 │ │ │ │ @@ -204310,17 +204310,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 426e9c │ │ │ │ + bl 426f3c │ │ │ │ add r1, r5, #416 @ 0x1a0 │ │ │ │ - bl 41b98c │ │ │ │ + bl 41ba2c │ │ │ │ cmn r8, #1 │ │ │ │ beq 23c510 │ │ │ │ b 23c530 │ │ │ │ cmp r4, #0 │ │ │ │ blt 23c470 │ │ │ │ cmp r4, #2 │ │ │ │ beq 23c5c0 │ │ │ │ @@ -204328,15 +204328,15 @@ │ │ │ │ movne sl, #0 │ │ │ │ movne r9, #22 │ │ │ │ bne 23c488 │ │ │ │ b 23c520 │ │ │ │ add sl, r5, #92 @ 0x5c │ │ │ │ mov r1, #252 @ 0xfc │ │ │ │ mov r0, sl │ │ │ │ - bl 4198d4 │ │ │ │ + bl 419974 │ │ │ │ subs r9, r0, #0 │ │ │ │ bne 23c614 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ @@ -204348,15 +204348,15 @@ │ │ │ │ b 23c53c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 237dc8 │ │ │ │ b 23c520 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #252 @ 0xfc │ │ │ │ - bl 419988 │ │ │ │ + bl 419a28 │ │ │ │ cmp r0, #0 │ │ │ │ bne 23c5d8 │ │ │ │ mov sl, #1 │ │ │ │ b 23c488 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #60] @ 23c678 │ │ │ │ ldr r1, [pc, #60] @ 23c67c │ │ │ │ @@ -204367,31 +204367,31 @@ │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #243 @ 0xf3 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r0, pc, r8, ror r4 @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r0, pc, r0, asr #8 │ │ │ │ andeq r1, r0, r0, lsr #1 │ │ │ │ - strdeq r5, [r9], #-156 @ 0xffffff64 │ │ │ │ - @ instruction: 0x003c0abc │ │ │ │ + @ instruction: 0x00495a9c │ │ │ │ + eorseq r0, ip, ip, asr fp │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ subeq r0, pc, r4, lsr #6 │ │ │ │ - subeq r5, r9, r0, lsr #17 │ │ │ │ - eorseq r0, ip, r8, ror #18 │ │ │ │ - eorseq r0, ip, r8, asr fp │ │ │ │ + subeq r5, r9, r0, asr #18 │ │ │ │ + eorseq r0, ip, r8, lsl #20 │ │ │ │ + @ instruction: 0x003c0bf8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r0, r7 │ │ │ │ mov r5, r1 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne 23c870 │ │ │ │ ldrb r2, [r4, #349] @ 0x15d │ │ │ │ cmp r2, #0 │ │ │ │ bne 23c770 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -204455,23 +204455,23 @@ │ │ │ │ sbcs r1, r1, r3 │ │ │ │ movcc r2, r0 │ │ │ │ add r5, r4, #396 @ 0x18c │ │ │ │ add r1, r4, #388 @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r4, #392] @ 0x188 │ │ │ │ mov r2, #1 │ │ │ │ - bl 5ca898 │ │ │ │ + bl 5ca938 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 426e9c │ │ │ │ + bl 426f3c │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #412] @ 0x19c │ │ │ │ - bl 41b768 │ │ │ │ + bl 41b808 │ │ │ │ ldr r1, [r4, #372] @ 0x174 │ │ │ │ ldr r0, [r4, #368] @ 0x170 │ │ │ │ ldr r3, [pc, #156] @ 23c898 │ │ │ │ lsl r1, r1, #9 │ │ │ │ mov r2, r5 │ │ │ │ orr r1, r1, r0, lsr #23 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -204494,31 +204494,31 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 238f90 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, #131072 @ 0x20000 │ │ │ │ str r1, [r4, #380] @ 0x17c │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 426b2c │ │ │ │ + bl 426bcc │ │ │ │ str r0, [r4, #388] @ 0x184 │ │ │ │ b 23c794 │ │ │ │ ldr r3, [pc, #36] @ 23c89c │ │ │ │ ldr r1, [pc, #36] @ 23c8a0 │ │ │ │ ldr r0, [pc, #36] @ 23c8a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #492 @ 0x1ec │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r5, r0, r4, lsr #26 │ │ │ │ - subeq r5, r9, r4, ror #12 │ │ │ │ - eorseq r0, ip, ip, lsr #14 │ │ │ │ - eorseq r0, ip, ip, lsr #18 │ │ │ │ + subeq r5, r9, r4, lsl #14 │ │ │ │ + eorseq r0, ip, ip, asr #15 │ │ │ │ + eorseq r0, ip, ip, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -204526,40 +204526,40 @@ │ │ │ │ mov r2, #0 │ │ │ │ cmp r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [r0, #352] @ 0x160 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ blt 23c900 │ │ │ │ - bl 426e9c │ │ │ │ + bl 426f3c │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 41b984 │ │ │ │ + bl 41ba24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 23c684 │ │ │ │ - bl 426e9c │ │ │ │ + bl 426f3c │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 41b98c │ │ │ │ + bl 41ba2c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 23c684 │ │ │ │ ldr r3, [pc, #28] @ 23c940 │ │ │ │ ldr r1, [pc, #28] @ 23c944 │ │ │ │ ldr r0, [pc, #28] @ 23c948 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #524 @ 0x20c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - strheq r5, [r9], #-88 @ 0xffffffa8 │ │ │ │ - eorseq r0, ip, r0, lsl #13 │ │ │ │ - mlaseq ip, r8, r8, r0 │ │ │ │ + subeq r5, r9, r8, asr r6 │ │ │ │ + eorseq r0, ip, r0, lsr #14 │ │ │ │ + eorseq r0, ip, r8, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #352] @ 0x160 │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -204574,26 +204574,26 @@ │ │ │ │ bl 239e3c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 238f90 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 426e9c │ │ │ │ + bl 426f3c │ │ │ │ mov r1, #3 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 41b768 │ │ │ │ + bl 41b808 │ │ │ │ ldr r1, [pc, #120] @ 23ca40 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 424908 │ │ │ │ + bl 4249a8 │ │ │ │ str r0, [r4, #352] @ 0x160 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -204614,21 +204614,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ andeq r5, r0, r8, ror r5 │ │ │ │ - ldrdeq r5, [r9], #-76 @ 0xffffffb4 │ │ │ │ - eorseq r0, ip, r0, lsr #11 │ │ │ │ - @ instruction: 0x003c07d0 │ │ │ │ + subeq r5, r9, ip, ror r5 │ │ │ │ + eorseq r0, ip, r0, asr #12 │ │ │ │ + eorseq r0, ip, r0, ror r8 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ - strheq r5, [r9], #-72 @ 0xffffffb8 │ │ │ │ - eorseq r0, ip, r0, lsl #11 │ │ │ │ - eorseq r0, ip, r0, lsl #15 │ │ │ │ + subeq r5, r9, r8, asr r5 │ │ │ │ + eorseq r0, ip, r0, lsr #12 │ │ │ │ + eorseq r0, ip, r0, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1128] @ 23cee0 │ │ │ │ ldr r3, [pc, #1128] @ 23cee4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -204637,27 +204637,27 @@ │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldrb r6, [r6] │ │ │ │ ldr r8, [pc, #1080] @ 23cee8 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 4bcbb8 │ │ │ │ + bl 4bcc58 │ │ │ │ ldr r3, [pc, #1064] @ 23ceec │ │ │ │ cmp r0, #0 │ │ │ │ beq 23cb74 │ │ │ │ add sl, r4, #48 @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 41921c │ │ │ │ + bl 4192bc │ │ │ │ cmp r6, #47 @ 0x2f │ │ │ │ mov r7, r0 │ │ │ │ bls 23cbd8 │ │ │ │ add r3, r6, #120 @ 0x78 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi 23cedc │ │ │ │ @@ -204666,15 +204666,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #39 @ 0x27 │ │ │ │ bhi 23cedc │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 425460 │ │ │ │ + bl 425500 │ │ │ │ cmp r0, #0 │ │ │ │ beq 23cd58 │ │ │ │ and r6, r6, #14 │ │ │ │ cmp r6, #14 │ │ │ │ beq 23cd4c │ │ │ │ ldr r6, [pc, #960] @ 23cef4 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -204837,24 +204837,24 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ strd r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 23cf20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23cc18 │ │ │ │ ldr r3, [pc, #304] @ 23cf24 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23cb48 │ │ │ │ ldr r3, [pc, #272] @ 23cf18 │ │ │ │ @@ -204872,39 +204872,39 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ strd r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ strd r2, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 23cf28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23cb48 │ │ │ │ mov r0, r4 │ │ │ │ bl 239e3c │ │ │ │ b 23cd18 │ │ │ │ ldr r0, [pc, #156] @ 23cf2c │ │ │ │ str r7, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23cc18 │ │ │ │ ldr r0, [pc, #140] @ 23cf30 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23cb48 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #116] @ 23cf34 │ │ │ │ ldr r1, [pc, #116] @ 23cf38 │ │ │ │ ldr r0, [pc, #116] @ 23cf3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #112] @ 23cf40 │ │ │ │ @@ -204913,34 +204913,34 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ bl 176fb4 │ │ │ │ strdeq pc, [lr], #-212 @ 0xffffff2c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq pc, lr, r0, asr #27 │ │ │ │ @ instruction: 0x00001ab4 │ │ │ │ - strheq r5, [r9], #-28 @ 0xffffffe4 │ │ │ │ - mlaseq lr, r4, r2, pc @ │ │ │ │ + subeq r5, r9, ip, asr r2 │ │ │ │ + eorseq pc, lr, r4, lsr r3 @ │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r2, r0, r0, lsr r5 │ │ │ │ subeq pc, lr, ip, asr #25 │ │ │ │ - strdeq r5, [r9], #-4 │ │ │ │ + @ instruction: 0x00495194 │ │ │ │ andeq r1, r0, r0, asr r0 │ │ │ │ - eorseq r0, ip, r4, lsr #9 │ │ │ │ + eorseq r0, ip, r4, asr #10 │ │ │ │ @ instruction: 0x000026bc │ │ │ │ andeq r2, r0, r0, ror #6 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r0, ip, r0, lsr #8 │ │ │ │ + eorseq r0, ip, r0, asr #9 │ │ │ │ andeq r2, r0, ip, ror #31 │ │ │ │ - eorseq r0, ip, r4, lsl r4 │ │ │ │ - @ instruction: 0x003c03b8 │ │ │ │ - eorseq r0, ip, ip, lsr #8 │ │ │ │ - subeq r5, r9, ip, lsl r0 │ │ │ │ - eorseq r0, ip, r0, ror #1 │ │ │ │ - eorseq r0, ip, r0, asr #8 │ │ │ │ + @ instruction: 0x003c04b4 │ │ │ │ + eorseq r0, ip, r8, asr r4 │ │ │ │ + eorseq r0, ip, ip, asr #9 │ │ │ │ + strheq r5, [r9], #-12 │ │ │ │ + eorseq r0, ip, r0, lsl #3 │ │ │ │ + eorseq r0, ip, r0, ror #9 │ │ │ │ andeq r0, r0, lr, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #212] @ 23d030 │ │ │ │ ldrb ip, [r0, #48] @ 0x30 │ │ │ │ @@ -204993,19 +204993,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 176fb4 │ │ │ │ - subeq r4, r9, r8, asr #27 │ │ │ │ + subeq r4, r9, r8, ror #28 │ │ │ │ subeq pc, lr, r4, lsl #18 │ │ │ │ andeq r1, r0, r0, asr r0 │ │ │ │ ldr r0, [r0, #388] @ 0x184 │ │ │ │ - b 5b8078 │ │ │ │ + b 5b8118 │ │ │ │ b 23b744 │ │ │ │ b 23b508 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #92] @ 23d0c0 │ │ │ │ @@ -205044,15 +205044,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ mov r5, r1 │ │ │ │ beq 23d2c8 │ │ │ │ ldr r3, [r4, #536] @ 0x218 │ │ │ │ tst r3, #1 │ │ │ │ bne 23d108 │ │ │ │ - bl 4bc9ac │ │ │ │ + bl 4bca4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 23d298 │ │ │ │ add r6, r4, #104 @ 0x68 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 1fe784 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -205062,17 +205062,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 426b44 │ │ │ │ + bl 426be4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5bd048 │ │ │ │ + bl 5bd0e8 │ │ │ │ cmp r7, r0 │ │ │ │ beq 23d164 │ │ │ │ ldrb r3, [r4, #533] @ 0x215 │ │ │ │ cmp r3, #0 │ │ │ │ beq 23d310 │ │ │ │ ldr r1, [r4, #492] @ 0x1ec │ │ │ │ cmp r1, #0 │ │ │ │ @@ -205081,15 +205081,15 @@ │ │ │ │ ldr r2, [pc, #728] @ 23d454 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {r3, r5} │ │ │ │ bl 1fec98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 23d120 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 42539c │ │ │ │ + bl 42543c │ │ │ │ ldr r2, [r4, #492] @ 0x1ec │ │ │ │ mov r3, r5 │ │ │ │ eor r1, r0, #1 │ │ │ │ cmp r2, #5 │ │ │ │ orreq r1, r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ @@ -205118,29 +205118,29 @@ │ │ │ │ bl 176504 │ │ │ │ cmp r0, #36 @ 0x24 │ │ │ │ bhi 23d420 │ │ │ │ ldr r3, [r4, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ beq 23d2f8 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 425470 │ │ │ │ + bl 425510 │ │ │ │ cmp r0, #0 │ │ │ │ bne 23d3f0 │ │ │ │ ldr r3, [r4, #536] @ 0x218 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ and r3, r3, #5 │ │ │ │ cmp r3, #1 │ │ │ │ beq 23d3a8 │ │ │ │ ldr r1, [pc, #524] @ 23d458 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #240 @ 0xf0 │ │ │ │ - bl 423aa8 │ │ │ │ + bl 423b48 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 423f98 │ │ │ │ + bl 424038 │ │ │ │ add r2, r4, #148 @ 0x94 │ │ │ │ ldm r2, {r2, r3, ip} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 2678c0 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -205157,27 +205157,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 23d468 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 23d120 │ │ │ │ ldr r3, [pc, #412] @ 23d46c │ │ │ │ ldr ip, [pc, #412] @ 23d470 │ │ │ │ ldr r1, [pc, #412] @ 23d474 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #404] @ 23d478 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 23d120 │ │ │ │ cmp r0, #20 │ │ │ │ bhi 23d374 │ │ │ │ mov r0, r6 │ │ │ │ bl 1772f0 │ │ │ │ str r0, [r4, #588] @ 0x24c │ │ │ │ b 23d220 │ │ │ │ @@ -205187,21 +205187,21 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #348] @ 23d488 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 23d120 │ │ │ │ ldr r3, [r4, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ bne 23d220 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 422df8 │ │ │ │ + bl 422e98 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 23d220 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23d220 │ │ │ │ bl 1772f0 │ │ │ │ str r0, [r4, #588] @ 0x24c │ │ │ │ @@ -205213,23 +205213,23 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #260] @ 23d494 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #256] @ 23d498 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 23d120 │ │ │ │ ldr r1, [pc, #236] @ 23d49c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #208 @ 0xd0 │ │ │ │ - bl 423aa8 │ │ │ │ + bl 423b48 │ │ │ │ b 23d258 │ │ │ │ - bl 598124 │ │ │ │ + bl 5981c4 │ │ │ │ bl 1772f0 │ │ │ │ str r0, [r4, #572] @ 0x23c │ │ │ │ b 23d1ec │ │ │ │ mov r0, #5 │ │ │ │ bl 1774c4 │ │ │ │ ldr r1, [pc, #192] @ 23d4a0 │ │ │ │ mov r2, #5 │ │ │ │ @@ -205243,56 +205243,56 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #164] @ 23d4b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 23d120 │ │ │ │ ldr r1, [pc, #140] @ 23d4b4 │ │ │ │ mov ip, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #132] @ 23d4b8 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #128] @ 23d4bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 23d4c0 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 23d120 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ subeq lr, sp, r4, asr #7 │ │ │ │ - subeq r4, r9, r8, lsr ip │ │ │ │ - mlaseq ip, r8, r0, r0 │ │ │ │ - @ instruction: 0x003bfcfc │ │ │ │ + ldrdeq r4, [r9], #-200 @ 0xffffff38 │ │ │ │ + eorseq r0, ip, r8, lsr r1 │ │ │ │ + mlaseq fp, ip, sp, pc @ │ │ │ │ andeq r0, r0, r3, ror #19 │ │ │ │ - subeq r4, r9, r8, lsl #24 │ │ │ │ - eorseq r0, ip, r0, asr r0 │ │ │ │ - eorseq pc, fp, ip, asr #25 │ │ │ │ + subeq r4, r9, r8, lsr #25 │ │ │ │ + ldrsheq r0, [ip], -r0 @ │ │ │ │ + eorseq pc, fp, ip, ror #26 │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ - subeq r4, r9, r0, asr #23 │ │ │ │ - eorseq r0, ip, r8, asr #32 │ │ │ │ - eorseq pc, fp, r4, lsl #25 │ │ │ │ + subeq r4, r9, r0, ror #24 │ │ │ │ + eorseq r0, ip, r8, ror #1 │ │ │ │ + eorseq pc, fp, r4, lsr #26 │ │ │ │ andeq r0, r0, lr, ror #19 │ │ │ │ - eorseq r0, ip, r0, asr #32 │ │ │ │ - subeq r4, r9, r4, asr fp │ │ │ │ - eorseq pc, fp, r0, lsl ip @ │ │ │ │ + eorseq r0, ip, r0, ror #1 │ │ │ │ + strdeq r4, [r9], #-180 @ 0xffffff4c │ │ │ │ + @ instruction: 0x003bfcb0 │ │ │ │ andeq r0, r0, r5, lsl sl │ │ │ │ subeq lr, sp, r0, ror #4 │ │ │ │ - eorseq pc, lr, ip, lsr #24 │ │ │ │ - subeq r4, r9, r0, ror #21 │ │ │ │ - eorseq r0, ip, r8, lsr #32 │ │ │ │ - eorseq pc, fp, r4, lsr #23 │ │ │ │ + eorseq pc, lr, ip, asr #25 │ │ │ │ + subeq r4, r9, r0, lsl #23 │ │ │ │ + eorseq r0, ip, r8, asr #1 │ │ │ │ + eorseq pc, fp, r4, asr #24 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ - eorseq pc, fp, ip, asr pc @ │ │ │ │ - subeq r4, r9, r8, lsr #21 │ │ │ │ - eorseq pc, fp, r4, ror #22 │ │ │ │ + @ instruction: 0x003bfffc │ │ │ │ + subeq r4, r9, r8, asr #22 │ │ │ │ + eorseq pc, fp, r4, lsl #24 │ │ │ │ andeq r0, r0, lr, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ @@ -205327,15 +205327,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 175d84 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #584] @ 0x248 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 23d0c8 │ │ │ │ - eorseq pc, fp, ip, ror #29 │ │ │ │ + eorseq pc, fp, ip, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r2] │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #1008] @ 23d97c │ │ │ │ @@ -205507,15 +205507,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ ldr r5, [r4] │ │ │ │ mov r1, #30 │ │ │ │ b 23d624 │ │ │ │ cmp r3, #1 │ │ │ │ beq 23d844 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 42550c │ │ │ │ + bl 4255ac │ │ │ │ cmp r0, #0 │ │ │ │ beq 23d918 │ │ │ │ mov r3, #4 │ │ │ │ mov r0, #20 │ │ │ │ strb r3, [r5, #2] │ │ │ │ mov r2, r0 │ │ │ │ ldr r5, [r4] │ │ │ │ @@ -205588,17 +205588,17 @@ │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ mov r0, #12 │ │ │ │ strb r3, [r5, #2] │ │ │ │ mov r2, r0 │ │ │ │ ldr r5, [r4] │ │ │ │ mov r1, #10 │ │ │ │ b 23d624 │ │ │ │ - subeq r4, r9, r4, asr r9 │ │ │ │ - subeq r4, r9, r6, lsl #15 │ │ │ │ - eorseq pc, fp, r0, asr #28 │ │ │ │ + strdeq r4, [r9], #-148 @ 0xffffff6c │ │ │ │ + subeq r4, r9, r6, lsr #16 │ │ │ │ + eorseq pc, fp, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3536] @ 0xdd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #388] @ 23db28 │ │ │ │ mov r8, r3 │ │ │ │ @@ -205698,17 +205698,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq lr, lr, r0, asr #29 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq lr, lr, r8, lsr #27 │ │ │ │ - ldrdeq r4, [r9], #-48 @ 0xffffffd0 │ │ │ │ - mlaseq fp, r4, r4, pc @ │ │ │ │ - eorseq pc, fp, r4, asr #18 │ │ │ │ + subeq r4, r9, r0, ror r4 │ │ │ │ + eorseq pc, fp, r4, lsr r5 @ │ │ │ │ + eorseq pc, fp, r4, ror #19 │ │ │ │ andeq r0, r0, r9, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ @@ -205720,15 +205720,15 @@ │ │ │ │ ldr lr, [sp, #32] │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ str ip, [sp, #8] │ │ │ │ mov ip, #0 │ │ │ │ mov r3, r5 │ │ │ │ str lr, [sp, #12] │ │ │ │ stm sp, {r1, ip} │ │ │ │ - bl 424764 │ │ │ │ + bl 424804 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -205754,24 +205754,24 @@ │ │ │ │ str r2, [r4, #536] @ 0x218 │ │ │ │ beq 23dc68 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 23d0c8 │ │ │ │ - bl 5bd048 │ │ │ │ + bl 5bd0e8 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 422a20 │ │ │ │ + bl 422ac0 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ - bl 423820 │ │ │ │ + bl 4238c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 23dbd0 │ │ │ │ ldr r3, [pc, #60] @ 23dc88 │ │ │ │ ldr r1, [pc, #60] @ 23dc8c │ │ │ │ ldr r0, [pc, #60] @ 23dc90 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ 23dc94 │ │ │ │ @@ -205783,31 +205783,31 @@ │ │ │ │ bl 1774c4 │ │ │ │ ldr r1, [pc, #32] @ 23dc98 │ │ │ │ mov r2, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 175d84 │ │ │ │ str r0, [r4, #584] @ 0x248 │ │ │ │ b 23dc00 │ │ │ │ - @ instruction: 0x00494290 │ │ │ │ - eorseq pc, fp, r4, asr r3 @ │ │ │ │ - @ instruction: 0x003b49b0 │ │ │ │ + subeq r4, r9, r0, lsr r3 │ │ │ │ + @ instruction: 0x003bf3f4 │ │ │ │ + eorseq r4, fp, r0, asr sl │ │ │ │ andeq r0, r0, fp, asr sl │ │ │ │ - eorseq pc, fp, r0, lsl #16 │ │ │ │ + eorseq pc, fp, r0, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #240] @ 23dda8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 369c14 │ │ │ │ + bl 369cb4 │ │ │ │ cmp r1, #0 │ │ │ │ blt 23dd5c │ │ │ │ mov r0, r4 │ │ │ │ bl 176504 │ │ │ │ add r0, r0, #1 │ │ │ │ bl 175100 │ │ │ │ mov r2, r7 │ │ │ │ @@ -205822,15 +205822,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #484 @ 0x1e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ str r6, [r0, #592] @ 0x250 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -205846,30 +205846,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 23ddc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - eorseq sp, fp, r8, lsr #10 │ │ │ │ - ldrdeq r4, [r9], #-24 @ 0xffffffe8 │ │ │ │ - mlaseq fp, ip, r2, pc @ │ │ │ │ - mlaseq fp, ip, r7, pc @ │ │ │ │ - subeq r4, r9, r4, ror r1 │ │ │ │ - eorseq pc, fp, ip, lsl r7 @ │ │ │ │ - eorseq pc, fp, r8, lsr r2 @ │ │ │ │ + eorseq sp, fp, r8, asr #11 │ │ │ │ + subeq r4, r9, r8, ror r2 │ │ │ │ + eorseq pc, fp, ip, lsr r3 @ │ │ │ │ + eorseq pc, fp, ip, lsr r8 @ │ │ │ │ + subeq r4, r9, r4, lsl r2 │ │ │ │ + @ instruction: 0x003bf7bc │ │ │ │ + @ instruction: 0x003bf2d8 │ │ │ │ andeq r0, r0, r2, asr ip │ │ │ │ mov r1, #0 │ │ │ │ b 267998 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -205883,15 +205883,15 @@ │ │ │ │ ldr lr, [sp, #32] │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ str ip, [sp, #8] │ │ │ │ mov ip, #0 │ │ │ │ mov r3, r5 │ │ │ │ str lr, [sp, #12] │ │ │ │ stm sp, {r1, ip} │ │ │ │ - bl 4246f0 │ │ │ │ + bl 424790 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -205918,27 +205918,27 @@ │ │ │ │ ldrb r2, [r1] │ │ │ │ ldrb r1, [r1, #2] │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ orr r1, r2, r1, lsl #16 │ │ │ │ bl 23b4c0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mov r1, sp │ │ │ │ - bl 424678 │ │ │ │ + bl 424718 │ │ │ │ ldr r5, [r4, #488] @ 0x1e8 │ │ │ │ ldr r8, [sp] │ │ │ │ asr r6, r5, #31 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ lsr r5, r5, #9 │ │ │ │ orr r5, r5, r6, lsl #23 │ │ │ │ lsr r6, r6, #9 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ cmp r8, r5 │ │ │ │ sbcs r6, r7, r6 │ │ │ │ movcc r3, r1 │ │ │ │ bcc 23def0 │ │ │ │ subs r0, r0, #1 │ │ │ │ sbc r3, r1, #0 │ │ │ │ add r2, r4, #596 @ 0x254 │ │ │ │ @@ -206011,21 +206011,21 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r1, #368 @ 0x170 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 3b3aac │ │ │ │ + bl 3b3b4c │ │ │ │ ldr r1, [r4, #376] @ 0x178 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b39f4 │ │ │ │ + bl 3b3a94 │ │ │ │ ldr r1, [r4, #380] @ 0x17c │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b39f4 │ │ │ │ + bl 3b3a94 │ │ │ │ ldr r3, [r4, #380] @ 0x17c │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -206041,20 +206041,20 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r1, [r4, #392] @ 0x188 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b39f4 │ │ │ │ + bl 3b3a94 │ │ │ │ ldr r2, [r4, #392] @ 0x188 │ │ │ │ ldr r1, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 3b2900 │ │ │ │ + b 3b29a0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldrb r3, [r3, #600] @ 0x258 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 23dff8 │ │ │ │ @@ -206130,40 +206130,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 23e254 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23e154 │ │ │ │ ldr r0, [pc, #56] @ 23e258 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23e154 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x004ee790 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq lr, lr, r8, ror r7 │ │ │ │ subeq lr, lr, ip, asr r7 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq lr, lr, r0, lsl #14 │ │ │ │ andeq r3, r0, r8, asr #3 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003bf2b4 │ │ │ │ - @ instruction: 0x003bf2dc │ │ │ │ + eorseq pc, fp, r4, asr r3 @ │ │ │ │ + eorseq pc, fp, ip, ror r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #584] @ 23e4c0 │ │ │ │ ldr r2, [pc, #584] @ 23e4c4 │ │ │ │ @@ -206181,15 +206181,15 @@ │ │ │ │ beq 23e45c │ │ │ │ add r3, r4, #596 @ 0x254 │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 23e3c4 │ │ │ │ ldr r1, [pc, #520] @ 23e4c8 │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 4bf0c8 │ │ │ │ + bl 4bf168 │ │ │ │ subs r6, r0, #0 │ │ │ │ blt 23e410 │ │ │ │ ldr r3, [pc, #504] @ 23e4cc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r2, r3 │ │ │ │ ble 23e3e0 │ │ │ │ mov r2, #15 │ │ │ │ @@ -206250,96 +206250,96 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #264] @ 23e4d4 │ │ │ │ ldr r0, [pc, #264] @ 23e4d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a91ac │ │ │ │ + bl 5a924c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ b 23e2b8 │ │ │ │ ldr r3, [pc, #244] @ 23e4dc │ │ │ │ ldr ip, [pc, #244] @ 23e4e0 │ │ │ │ ldr r1, [pc, #244] @ 23e4e4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #236] @ 23e4e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 23e380 │ │ │ │ ldr r2, [pc, #212] @ 23e4ec │ │ │ │ rsb r1, r6, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #204] @ 23e4f0 │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r1, [pc, #200] @ 23e4f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #196] @ 23e4f8 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ cmn r6, #1 │ │ │ │ beq 23e380 │ │ │ │ ldr r1, [pc, #172] @ 23e4fc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a7bbc │ │ │ │ + bl 5a7c5c │ │ │ │ b 23e380 │ │ │ │ ldr r3, [pc, #156] @ 23e500 │ │ │ │ ldr ip, [pc, #156] @ 23e504 │ │ │ │ ldr r1, [pc, #156] @ 23e508 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #148] @ 23e50c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 23e380 │ │ │ │ ldr r3, [pc, #124] @ 23e510 │ │ │ │ ldr ip, [pc, #124] @ 23e514 │ │ │ │ ldr r1, [pc, #124] @ 23e518 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 23e51c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 23e380 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strdeq lr, [lr], #-84 @ 0xffffffac │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ andeq r2, r0, r2, lsl #5 │ │ │ │ andeq r7, r0, pc, lsr #10 │ │ │ │ subeq lr, lr, r4, ror #9 │ │ │ │ - eorseq pc, fp, r0, ror #2 │ │ │ │ + eorseq pc, fp, r0, lsl #4 │ │ │ │ subseq r7, r9, r4, lsl #6 │ │ │ │ - strdeq r3, [r9], #-160 @ 0xffffff60 │ │ │ │ - @ instruction: 0x003bf1fc │ │ │ │ - @ instruction: 0x003bebb4 │ │ │ │ + @ instruction: 0x00493b90 │ │ │ │ + mlaseq fp, ip, r2, pc @ │ │ │ │ + eorseq lr, fp, r4, asr ip │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - mlaseq fp, r8, r1, pc @ │ │ │ │ - strheq r3, [r9], #-168 @ 0xffffff58 │ │ │ │ - eorseq lr, fp, r8, ror fp │ │ │ │ + eorseq pc, fp, r8, lsr r2 @ │ │ │ │ + subeq r3, r9, r8, asr fp │ │ │ │ + eorseq lr, fp, r8, lsl ip │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ - eorseq pc, fp, r0, lsl #3 │ │ │ │ - subeq r3, r9, r4, ror sl │ │ │ │ - @ instruction: 0x003beebc │ │ │ │ - eorseq lr, fp, r8, lsr fp │ │ │ │ + eorseq pc, fp, r0, lsr #4 │ │ │ │ + subeq r3, r9, r4, lsl fp │ │ │ │ + eorseq lr, fp, ip, asr pc │ │ │ │ + @ instruction: 0x003bebd8 │ │ │ │ andeq r0, r0, sl, ror #21 │ │ │ │ - subeq r3, r9, r4, asr #20 │ │ │ │ - eorseq pc, fp, r0, ror r1 @ │ │ │ │ - eorseq lr, fp, r8, lsl #22 │ │ │ │ + subeq r3, r9, r4, ror #21 │ │ │ │ + eorseq pc, fp, r0, lsl r2 @ │ │ │ │ + eorseq lr, fp, r8, lsr #23 │ │ │ │ andeq r0, r0, r5, lsl #22 │ │ │ │ ldr r2, [r0, #492] @ 0x1ec │ │ │ │ ldr r3, [pc, #52] @ 23e560 │ │ │ │ cmp r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -206443,17 +206443,17 @@ │ │ │ │ adcs r9, r9, #0 │ │ │ │ mul r3, r2, r3 │ │ │ │ movcs r1, #1 │ │ │ │ orrs r1, r1, #0 │ │ │ │ str r3, [r5, #376] @ 0x178 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ beq 23e744 │ │ │ │ - bl 426e9c │ │ │ │ + bl 426f3c │ │ │ │ mov r1, #5 │ │ │ │ - bl 41b994 │ │ │ │ + bl 41ba34 │ │ │ │ ldr r3, [pc, #376] @ 23e864 │ │ │ │ ldr r2, [r8, r3] │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ ldrb r3, [r2] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr r3, r3, r0, lsl #8 │ │ │ │ orr r1, r3, r1, lsl #16 │ │ │ │ @@ -206477,22 +206477,22 @@ │ │ │ │ ldr r3, [r7, #496] @ 0x1f0 │ │ │ │ ldr r2, [r7, #500] @ 0x1f4 │ │ │ │ adds r3, r3, #1 │ │ │ │ adc r2, r2, #0 │ │ │ │ cmp r3, r4 │ │ │ │ sbcs r2, r2, r9 │ │ │ │ bcc 23e6d8 │ │ │ │ - bl 426e9c │ │ │ │ + bl 426f3c │ │ │ │ ldr r3, [r5, #376] @ 0x178 │ │ │ │ mov r2, #5 │ │ │ │ add r1, r5, #416 @ 0x1a0 │ │ │ │ str r2, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 41b768 │ │ │ │ + bl 41b808 │ │ │ │ ldr r1, [pc, #228] @ 23e86c │ │ │ │ ldr r2, [r5, #368] @ 0x170 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ @@ -206500,15 +206500,15 @@ │ │ │ │ lsl r3, r3, #9 │ │ │ │ lsr ip, r1, #23 │ │ │ │ lsl r1, r1, #9 │ │ │ │ orr r3, r3, r2, lsr #23 │ │ │ │ str ip, [sp, #4] │ │ │ │ lsl r2, r2, #9 │ │ │ │ str r1, [sp] │ │ │ │ - bl 4248a0 │ │ │ │ + bl 424940 │ │ │ │ str r0, [r5, #352] @ 0x160 │ │ │ │ ldr r2, [r6, #8] │ │ │ │ ldr r3, [r6, #4] │ │ │ │ sub r2, r2, #1 │ │ │ │ str r2, [r6, #8] │ │ │ │ add r3, r3, #16 │ │ │ │ ldr r2, [pc, #144] @ 23e870 │ │ │ │ @@ -206546,17 +206546,17 @@ │ │ │ │ @ instruction: 0x004ee298 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq lr, lr, r0, lsl #5 │ │ │ │ andeq r2, r0, r0, lsr r5 │ │ │ │ subeq lr, lr, r4, asr r1 │ │ │ │ andeq r3, r0, r0, asr r5 │ │ │ │ subeq lr, lr, r8, lsl #1 │ │ │ │ - subeq r3, r9, r0, lsr #13 │ │ │ │ - eorseq lr, fp, r4, ror #14 │ │ │ │ - eorseq lr, fp, r4, ror #18 │ │ │ │ + subeq r3, r9, r0, asr #14 │ │ │ │ + eorseq lr, fp, r4, lsl #16 │ │ │ │ + eorseq lr, fp, r4, lsl #20 │ │ │ │ andeq r0, r0, lr, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #2980] @ 23f440 │ │ │ │ ldr r3, [pc, #2980] @ 23f444 │ │ │ │ @@ -206735,22 +206735,22 @@ │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ beq 23ec80 │ │ │ │ cmp r3, #65 @ 0x41 │ │ │ │ bne 23ee00 │ │ │ │ add r0, r7, #48 @ 0x30 │ │ │ │ ldr sl, [r7, #388] @ 0x184 │ │ │ │ ldr r8, [r7, #4] │ │ │ │ - bl 41921c │ │ │ │ + bl 4192bc │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 23eda4 │ │ │ │ ldrb r3, [r7, #49] @ 0x31 │ │ │ │ ands r6, r3, #22 │ │ │ │ bne 23eda4 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 425460 │ │ │ │ + bl 425500 │ │ │ │ cmp r0, #0 │ │ │ │ beq 23ef7c │ │ │ │ ldr r2, [r7, #72] @ 0x48 │ │ │ │ mov r3, r6 │ │ │ │ adds r1, r2, r5 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ adcs r2, r2, #0 │ │ │ │ @@ -206765,30 +206765,30 @@ │ │ │ │ sbcs r0, r0, r2 │ │ │ │ bcc 23f0ec │ │ │ │ ldrb r6, [r7, #49] @ 0x31 │ │ │ │ tst r6, #1 │ │ │ │ bne 23ebf0 │ │ │ │ ldr r1, [r8, #488] @ 0x1e8 │ │ │ │ mov r0, sl │ │ │ │ - bl 5c6af4 │ │ │ │ + bl 5c6b94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 23f208 │ │ │ │ ldrb r6, [r7, #49] @ 0x31 │ │ │ │ mov r0, r7 │ │ │ │ bl 238f58 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 426e9c │ │ │ │ + bl 426f3c │ │ │ │ ldr r2, [r8, #488] @ 0x1e8 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, #2 │ │ │ │ mul r2, r5, r2 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r7, #416 @ 0x1a0 │ │ │ │ - bl 41b768 │ │ │ │ + bl 41b808 │ │ │ │ ldr r1, [r8, #488] @ 0x1e8 │ │ │ │ ldr ip, [pc, #2092] @ 23f458 │ │ │ │ mul r5, r1, r5 │ │ │ │ asr r2, r6, #1 │ │ │ │ add ip, pc, ip │ │ │ │ and r2, r2, #4 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ @@ -206800,15 +206800,15 @@ │ │ │ │ ldr r3, [r7, #76] @ 0x4c │ │ │ │ ldr ip, [r7, #72] @ 0x48 │ │ │ │ mul r3, r1, r3 │ │ │ │ asr r2, r1, #31 │ │ │ │ mla r3, r2, ip, r3 │ │ │ │ umull r2, lr, ip, r1 │ │ │ │ add r3, r3, lr │ │ │ │ - bl 4244f4 │ │ │ │ + bl 424594 │ │ │ │ str r0, [r7, #352] @ 0x160 │ │ │ │ b 23ec8c │ │ │ │ cmp r3, #175 @ 0xaf │ │ │ │ bne 23ee00 │ │ │ │ ldrsh r3, [r7, #28] │ │ │ │ cmn r3, #1 │ │ │ │ beq 23eda4 │ │ │ │ @@ -206846,17 +206846,17 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ add r3, r3, #2 │ │ │ │ cmp r4, r3 │ │ │ │ bge 23ee04 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 426e9c │ │ │ │ + bl 426f3c │ │ │ │ mov r1, #5 │ │ │ │ - bl 41b994 │ │ │ │ + bl 41ba34 │ │ │ │ ldr r2, [pc, #1832] @ 23f460 │ │ │ │ ldr r3, [pc, #1800] @ 23f444 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -206923,15 +206923,15 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 175d84 │ │ │ │ ldrh r3, [sp, #40] @ 0x28 │ │ │ │ tst r3, #3840 @ 0xf00 │ │ │ │ bne 23ed20 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 425460 │ │ │ │ + bl 425500 │ │ │ │ cmp r0, #0 │ │ │ │ beq 23f374 │ │ │ │ mov r0, #12 │ │ │ │ bl 175100 │ │ │ │ add r6, r6, #8 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, sl │ │ │ │ @@ -206987,22 +206987,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1296] @ 23f484 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23eb0c │ │ │ │ ldr r2, [pc, #1284] @ 23f488 │ │ │ │ ldr r3, [pc, #1212] @ 23f444 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -207025,20 +207025,20 @@ │ │ │ │ cmp r8, #8 │ │ │ │ bne 23eac0 │ │ │ │ ldrb r1, [r5], r4 │ │ │ │ ldr r0, [sl, #104] @ 0x68 │ │ │ │ lsr r1, r1, #2 │ │ │ │ and r1, r1, #1 │ │ │ │ sub r6, r6, r4 │ │ │ │ - bl 425514 │ │ │ │ + bl 4255b4 │ │ │ │ cmp r6, #0 │ │ │ │ bgt 23ead0 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 42550c │ │ │ │ + bl 4255ac │ │ │ │ cmp r0, #0 │ │ │ │ beq 23f1a8 │ │ │ │ ldr r2, [pc, #1152] @ 23f498 │ │ │ │ ldr r3, [pc, #1064] @ 23f444 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -207067,23 +207067,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r6} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1000] @ 23f4a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23ea9c │ │ │ │ mov sl, r4 │ │ │ │ b 23ea04 │ │ │ │ cmp fp, #1 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ beq 23f000 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -207120,17 +207120,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #860] @ 23f4b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #548 @ 0x224 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 426e9c │ │ │ │ + bl 426f3c │ │ │ │ mov r1, #5 │ │ │ │ - bl 41b994 │ │ │ │ + bl 41ba34 │ │ │ │ ldr r2, [pc, #828] @ 23f4bc │ │ │ │ ldr r3, [pc, #704] @ 23f444 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -207138,34 +207138,34 @@ │ │ │ │ beq 23edc8 │ │ │ │ b 23f03c │ │ │ │ ldr r3, [pc, #748] @ 23f494 │ │ │ │ b 23f11c │ │ │ │ mov r0, r7 │ │ │ │ bl 238f58 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 426e9c │ │ │ │ + bl 426f3c │ │ │ │ mov r1, #3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r7, #416 @ 0x1a0 │ │ │ │ - bl 41b768 │ │ │ │ + bl 41b808 │ │ │ │ ldr r1, [pc, #744] @ 23f4c0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 424908 │ │ │ │ + bl 4249a8 │ │ │ │ str r0, [r7, #352] @ 0x160 │ │ │ │ b 23ec8c │ │ │ │ ldr r0, [pc, #720] @ 23f4c4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23ea9c │ │ │ │ mov r0, #48 @ 0x30 │ │ │ │ bl 175100 │ │ │ │ ldr r1, [r7, #72] @ 0x48 │ │ │ │ str r7, [r0] │ │ │ │ ldr r2, [r8, #488] @ 0x1e8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -207192,21 +207192,21 @@ │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ rsbs r2, r1, #524288 @ 0x80000 │ │ │ │ rscs r3, r3, #0 │ │ │ │ movcc r1, #524288 @ 0x80000 │ │ │ │ str r5, [r6, #16] │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 426b2c │ │ │ │ + bl 426bcc │ │ │ │ mov r2, #1 │ │ │ │ add r1, r6, #40 @ 0x28 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5ca898 │ │ │ │ + bl 5ca938 │ │ │ │ ldr r3, [r6, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ movne fp, #0 │ │ │ │ movne r2, r3 │ │ │ │ movne r0, r4 │ │ │ │ beq 23f2f8 │ │ │ │ ldr r3, [r8, #488] @ 0x1e8 │ │ │ │ @@ -207222,46 +207222,46 @@ │ │ │ │ add fp, fp, r4 │ │ │ │ cmp r2, fp │ │ │ │ mov r0, fp │ │ │ │ bhi 23f2c0 │ │ │ │ mov r0, r7 │ │ │ │ bl 238f58 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 426e9c │ │ │ │ + bl 426f3c │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r7, #416 @ 0x1a0 │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ mov r3, r4 │ │ │ │ - bl 41b768 │ │ │ │ + bl 41b808 │ │ │ │ ldr r2, [pc, #412] @ 23f4c8 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r1, [r6, #8] │ │ │ │ lsl r3, r3, #9 │ │ │ │ lsl r2, r1, #9 │ │ │ │ orr r3, r3, r1, lsr #23 │ │ │ │ - bl 424764 │ │ │ │ + bl 424804 │ │ │ │ str r0, [r7, #352] @ 0x160 │ │ │ │ b 23ec8c │ │ │ │ ldr r0, [pc, #356] @ 23f4cc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23eb0c │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 426e9c │ │ │ │ + bl 426f3c │ │ │ │ mov r1, #5 │ │ │ │ - bl 41b994 │ │ │ │ + bl 41ba34 │ │ │ │ ldr r2, [pc, #324] @ 23f4d0 │ │ │ │ ldr r3, [pc, #180] @ 23f444 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -207286,27 +207286,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 23f4d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23ea00 │ │ │ │ ldr r0, [pc, #172] @ 23f4dc │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr sl, [r7, #4] │ │ │ │ b 23ea04 │ │ │ │ ldrdeq sp, [lr], #-240 @ 0xffffff10 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strheq sp, [lr], #-248 @ 0xffffff08 │ │ │ │ subeq sp, lr, r4, ror pc │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ @@ -207318,37 +207318,37 @@ │ │ │ │ subeq sp, lr, r0, asr #21 │ │ │ │ andeq r1, r0, r0, asr r0 │ │ │ │ @ instruction: 0x004eda94 │ │ │ │ strheq sp, [lr], #-148 @ 0xffffff6c │ │ │ │ andeq r2, r0, r8, ror r7 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq lr, fp, r8, lsr #13 │ │ │ │ + eorseq lr, fp, r8, asr #14 │ │ │ │ subeq sp, lr, r8, ror #17 │ │ │ │ @ instruction: 0x000026bc │ │ │ │ strheq sp, [lr], #-140 @ 0xffffff74 │ │ │ │ andeq r2, r0, ip, asr sl │ │ │ │ subeq sp, lr, r4, asr r8 │ │ │ │ andeq r2, r0, r0, lsl #28 │ │ │ │ - eorseq lr, fp, r4, asr r6 │ │ │ │ + @ instruction: 0x003be6f4 │ │ │ │ subeq sp, lr, r8, ror r7 │ │ │ │ andeq r2, r0, r0, lsr r5 │ │ │ │ - @ instruction: 0x00492d90 │ │ │ │ - eorseq sp, fp, r4, asr lr │ │ │ │ - eorseq lr, fp, ip, ror #12 │ │ │ │ + subeq r2, r9, r0, lsr lr │ │ │ │ + @ instruction: 0x003bdef4 │ │ │ │ + eorseq lr, fp, ip, lsl #14 │ │ │ │ @ instruction: 0x000006b4 │ │ │ │ subeq sp, lr, ip, ror #13 │ │ │ │ andeq r2, r0, r8, ror #26 │ │ │ │ - eorseq lr, fp, ip, ror r5 │ │ │ │ + eorseq lr, fp, ip, lsl r6 │ │ │ │ andeq r3, r0, r8, lsr r5 │ │ │ │ - eorseq lr, fp, ip, ror #5 │ │ │ │ + eorseq lr, fp, ip, lsl #7 │ │ │ │ subeq sp, lr, r0, ror #9 │ │ │ │ muleq r0, r8, sp │ │ │ │ - eorseq lr, fp, r8, ror #4 │ │ │ │ - mlaseq fp, ip, r2, lr │ │ │ │ + eorseq lr, fp, r8, lsl #6 │ │ │ │ + eorseq lr, fp, ip, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #476] @ 23f6d8 │ │ │ │ mov r4, r3 │ │ │ │ @@ -207400,25 +207400,25 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [pc, #308] @ 23f6f0 │ │ │ │ ldr sl, [r7, r3] │ │ │ │ ldrh r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23f570 │ │ │ │ mov r0, r4 │ │ │ │ - bl 41938c │ │ │ │ + bl 41942c │ │ │ │ sub r3, r0, #1 │ │ │ │ cmp r3, #15 │ │ │ │ mov r2, r0 │ │ │ │ bhi 23f6b4 │ │ │ │ mov fp, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, fp │ │ │ │ str fp, [sp] │ │ │ │ - bl 5c9a0c │ │ │ │ + bl 5c9aac │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, fp │ │ │ │ mov r4, r0 │ │ │ │ bne 23f618 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 174ff8 │ │ │ │ @@ -207440,31 +207440,31 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #16 │ │ │ │ str fp, [sp, #16] │ │ │ │ str fp, [sp, #20] │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 23f6fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23f608 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #96] @ 23f700 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23f608 │ │ │ │ ldr r3, [pc, #72] @ 23f704 │ │ │ │ ldr r1, [pc, #72] @ 23f708 │ │ │ │ ldr r0, [pc, #72] @ 23f70c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -207476,41 +207476,41 @@ │ │ │ │ strdeq ip, [sp], #-0 │ │ │ │ subeq sp, lr, r4, lsl r3 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ strdeq sp, [lr], #-36 @ 0xffffffdc │ │ │ │ andeq r1, r0, r4, lsl #1 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq lr, fp, r4, ror #2 │ │ │ │ - eorseq lr, fp, ip, lsl #3 │ │ │ │ - subeq r2, r9, r0, lsr #16 │ │ │ │ - eorseq sp, fp, r8, ror #17 │ │ │ │ - eorseq lr, fp, ip, lsl #2 │ │ │ │ + eorseq lr, fp, r4, lsl #4 │ │ │ │ + eorseq lr, fp, ip, lsr #4 │ │ │ │ + subeq r2, r9, r0, asr #17 │ │ │ │ + eorseq sp, fp, r8, lsl #19 │ │ │ │ + eorseq lr, fp, ip, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 23f75c │ │ │ │ ldr r2, [pc, #52] @ 23f760 │ │ │ │ ldr r1, [pc, #52] @ 23f764 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #484 @ 0x1e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r0, [r0, #592] @ 0x250 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1772f0 │ │ │ │ - strheq r2, [r9], #-116 @ 0xffffff8c │ │ │ │ - eorseq sp, fp, r4, ror r8 │ │ │ │ - eorseq sp, fp, r4, ror sp │ │ │ │ + subeq r2, r9, r4, asr r8 │ │ │ │ + eorseq sp, fp, r4, lsl r9 │ │ │ │ + eorseq sp, fp, r4, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #292] @ 23f8a4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -207518,25 +207518,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #276] @ 23f8a8 │ │ │ │ ldr r1, [pc, #276] @ 23f8ac │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r2, [pc, #256] @ 23f8b0 │ │ │ │ ldr r1, [pc, #256] @ 23f8b4 │ │ │ │ add r4, r4, #624 @ 0x270 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r2, [pc, #224] @ 23f8b8 │ │ │ │ ldr r3, [pc, #224] @ 23f8bc │ │ │ │ ldr r1, [pc, #224] @ 23f8c0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ @@ -207548,22 +207548,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 35edd0 │ │ │ │ + bl 35ee70 │ │ │ │ ldr r3, [pc, #168] @ 23f8d0 │ │ │ │ mov r0, #512 @ 0x200 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1360 @ 0x550 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 23f864 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -207574,38 +207574,38 @@ │ │ │ │ ldr r3, [pc, #104] @ 23f8d8 │ │ │ │ ldr r2, [pc, #104] @ 23f8dc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 36c154 │ │ │ │ + bl 36c1f4 │ │ │ │ ldr r2, [pc, #80] @ 23f8e0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 36cc34 │ │ │ │ - subeq r2, r9, r0, ror #14 │ │ │ │ - @ instruction: 0x003a67b0 │ │ │ │ - eorseq r5, ip, r8, lsl #7 │ │ │ │ - mlaseq fp, r0, fp, ip │ │ │ │ - eorseq ip, fp, r8, lsr #23 │ │ │ │ + b 36ccd4 │ │ │ │ + subeq r2, r9, r0, lsl #16 │ │ │ │ + eorseq r6, sl, r0, asr r8 │ │ │ │ + eorseq r5, ip, r8, lsr #8 │ │ │ │ + eorseq ip, fp, r0, lsr ip │ │ │ │ + eorseq ip, fp, r8, asr #24 │ │ │ │ @ instruction: 0xffffdce0 │ │ │ │ @ instruction: 0xffffe5e0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xffffed5c │ │ │ │ - eorseq lr, fp, ip, rrx │ │ │ │ + eorseq lr, fp, ip, lsl #2 │ │ │ │ subeq r8, lr, ip, ror #22 │ │ │ │ subeq fp, sp, r8, ror #27 │ │ │ │ - eorseq lr, fp, r0, lsl r0 │ │ │ │ + ldrheq lr, [fp], -r0 @ │ │ │ │ @ instruction: 0xffffe41c │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - @ instruction: 0x003bdffc │ │ │ │ + mlaseq fp, ip, r0, lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 23f9b0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -207613,33 +207613,33 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #164] @ 23f9b4 │ │ │ │ ldr r1, [pc, #164] @ 23f9b8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r2, [pc, #144] @ 23f9bc │ │ │ │ ldr r1, [pc, #144] @ 23f9c0 │ │ │ │ add r4, r4, #644 @ 0x284 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #112] @ 23f9c4 │ │ │ │ ldr r1, [pc, #112] @ 23f9c8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 360b74 │ │ │ │ + bl 360c14 │ │ │ │ ldr r1, [pc, #88] @ 23f9cc │ │ │ │ ldr r2, [pc, #88] @ 23f9d0 │ │ │ │ ldr r3, [pc, #88] @ 23f9d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ @@ -207649,20 +207649,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subeq r2, r9, r4, ror #11 │ │ │ │ - eorseq r6, sl, r4, lsr r6 │ │ │ │ - eorseq r5, ip, ip, lsl #4 │ │ │ │ - eorseq sp, fp, ip, ror r6 │ │ │ │ - eorseq sp, fp, r8, ror fp │ │ │ │ - subeq r7, r1, r4, lsr pc │ │ │ │ + subeq r2, r9, r4, lsl #13 │ │ │ │ + @ instruction: 0x003a66d4 │ │ │ │ + eorseq r5, ip, ip, lsr #5 │ │ │ │ + eorseq sp, fp, ip, lsl r7 │ │ │ │ + eorseq sp, fp, r8, lsl ip │ │ │ │ + ldrdeq r7, [r1], #-244 @ 0xffffff0c │ │ │ │ @ instruction: 0xffffe4d0 │ │ │ │ @ instruction: 0xffffe450 │ │ │ │ @ instruction: 0xffffe1c0 │ │ │ │ @ instruction: 0xffffbffc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -207674,35 +207674,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #280] @ 23fb1c │ │ │ │ ldr r1, [pc, #280] @ 23fb20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r2, [pc, #260] @ 23fb24 │ │ │ │ ldr r1, [pc, #260] @ 23fb28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #624 @ 0x270 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r2, [pc, #228] @ 23fb2c │ │ │ │ ldr r1, [pc, #228] @ 23fb30 │ │ │ │ add r4, r4, #644 @ 0x284 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r2, [pc, #196] @ 23fb34 │ │ │ │ ldr r1, [pc, #196] @ 23fb38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #188] @ 23fb3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -207725,44 +207725,44 @@ │ │ │ │ str r0, [r3, #124] @ 0x7c │ │ │ │ str r2, [r3, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #128] @ 23fb54 │ │ │ │ mov r2, #9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 35edd0 │ │ │ │ + bl 35ee70 │ │ │ │ ldr r3, [pc, #108] @ 23fb58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1360 @ 0x550 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strdeq r2, [r9], #-64 @ 0xffffffc0 │ │ │ │ - eorseq r6, sl, r0, asr #10 │ │ │ │ - eorseq r5, ip, r8, lsl r1 │ │ │ │ - eorseq ip, fp, r4, lsr #18 │ │ │ │ - eorseq ip, fp, ip, lsr r9 │ │ │ │ - eorseq sp, fp, r0, ror #10 │ │ │ │ - eorseq sp, fp, ip, asr sl │ │ │ │ + @ instruction: 0x00492590 │ │ │ │ + eorseq r6, sl, r0, ror #11 │ │ │ │ + @ instruction: 0x003c51b8 │ │ │ │ + eorseq ip, fp, r4, asr #19 │ │ │ │ + @ instruction: 0x003bc9dc │ │ │ │ + eorseq sp, fp, r0, lsl #12 │ │ │ │ + @ instruction: 0x003bdafc │ │ │ │ @ instruction: 0xffffe7e4 │ │ │ │ strdeq r8, [lr], #-140 @ 0xffffff74 │ │ │ │ @ instruction: 0xffffc788 │ │ │ │ @ instruction: 0xffffc6c0 │ │ │ │ @ instruction: 0xffffe4c4 │ │ │ │ @ instruction: 0xffffc700 │ │ │ │ @ instruction: 0xffffbfd8 │ │ │ │ @ instruction: 0xffffc09c │ │ │ │ - @ instruction: 0x003bddd4 │ │ │ │ + eorseq sp, fp, r4, ror lr │ │ │ │ subeq fp, sp, r8, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #284] @ 23fc90 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -207771,25 +207771,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #268] @ 23fc94 │ │ │ │ ldr r1, [pc, #268] @ 23fc98 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r2, [pc, #248] @ 23fc9c │ │ │ │ ldr r1, [pc, #248] @ 23fca0 │ │ │ │ add r4, r4, #624 @ 0x270 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r2, [pc, #216] @ 23fca4 │ │ │ │ ldr r3, [pc, #216] @ 23fca8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #208] @ 23fcac │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2112 @ 0x840 │ │ │ │ @@ -207799,22 +207799,22 @@ │ │ │ │ ldr r3, [pc, #192] @ 23fcb4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ mov r2, #28 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 35edd0 │ │ │ │ + bl 35ee70 │ │ │ │ ldr r3, [pc, #164] @ 23fcb8 │ │ │ │ mov r0, #512 @ 0x200 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1360 @ 0x550 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 23fc50 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -207825,37 +207825,37 @@ │ │ │ │ ldr r3, [pc, #100] @ 23fcc0 │ │ │ │ ldr r2, [pc, #100] @ 23fcc4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 36c154 │ │ │ │ + bl 36c1f4 │ │ │ │ ldr r2, [pc, #76] @ 23fcc8 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 36cc34 │ │ │ │ - subeq r2, r9, ip, ror #6 │ │ │ │ - @ instruction: 0x003a63bc │ │ │ │ - mlaseq ip, r4, pc, r4 @ │ │ │ │ - mlaseq fp, ip, r7, ip │ │ │ │ - @ instruction: 0x003bc7b4 │ │ │ │ + b 36ccd4 │ │ │ │ + subeq r2, r9, ip, lsl #8 │ │ │ │ + eorseq r6, sl, ip, asr r4 │ │ │ │ + eorseq r5, ip, r4, lsr r0 │ │ │ │ + eorseq ip, fp, ip, lsr r8 │ │ │ │ + eorseq ip, fp, r4, asr r8 │ │ │ │ @ instruction: 0xffffdfd4 │ │ │ │ @ instruction: 0xfffff908 │ │ │ │ subeq r8, lr, r0, lsr #15 │ │ │ │ @ instruction: 0xffffe970 │ │ │ │ - @ instruction: 0x003bdcd4 │ │ │ │ + eorseq sp, fp, r4, ror sp │ │ │ │ strdeq fp, [sp], #-156 @ 0xffffff64 │ │ │ │ - eorseq sp, fp, r4, lsr #24 │ │ │ │ + eorseq sp, fp, r4, asr #25 │ │ │ │ @ instruction: 0xffffe030 │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ - eorseq sp, fp, r0, lsl ip │ │ │ │ + @ instruction: 0x003bdcb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #3944] @ 240c4c │ │ │ │ ldr r3, [pc, #3944] @ 240c50 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -207908,15 +207908,15 @@ │ │ │ │ ldr r2, [pc, #3768] @ 240c60 │ │ │ │ sub r3, r3, #70 @ 0x46 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ bne 23fd4c │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 4bcbb8 │ │ │ │ + bl 4bcc58 │ │ │ │ ldr r3, [pc, #3740] @ 240c64 │ │ │ │ cmp r0, #0 │ │ │ │ bne 23fd4c │ │ │ │ ldr r2, [r8, r3] │ │ │ │ mov r0, r4 │ │ │ │ ldrb r3, [r2] │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ @@ -207948,24 +207948,24 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #189 @ 0xbd │ │ │ │ bne 23fdb8 │ │ │ │ b 23fd4c │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 426b2c │ │ │ │ + bl 426bcc │ │ │ │ ldr r2, [r4, #380] @ 0x17c │ │ │ │ mov sl, r0 │ │ │ │ str r0, [r4, #388] @ 0x184 │ │ │ │ b 23fd70 │ │ │ │ ldr r3, [pc, #3752] @ 240d20 │ │ │ │ b 23fdcc │ │ │ │ ldrb r5, [r5] │ │ │ │ mov r0, r5 │ │ │ │ - bl 419b2c │ │ │ │ + bl 419bcc │ │ │ │ ldr r3, [pc, #3808] @ 240d6c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 241284 │ │ │ │ ldr r3, [pc, #3528] @ 240c6c │ │ │ │ @@ -208051,15 +208051,15 @@ │ │ │ │ add fp, sl, #8 │ │ │ │ strb r3, [sl, #2] │ │ │ │ strb r3, [sl, #7] │ │ │ │ strb r3, [sl, #6] │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #32 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 424678 │ │ │ │ + bl 424718 │ │ │ │ cmp r5, #0 │ │ │ │ bne 240094 │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ orrs r3, r0, r1 │ │ │ │ beq 240094 │ │ │ │ ldrb r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #26 │ │ │ │ @@ -208067,15 +208067,15 @@ │ │ │ │ strbeq r3, [sl, #3] │ │ │ │ strbne r3, [sl, #7] │ │ │ │ ldr r2, [r7, #488] @ 0x1e8 │ │ │ │ asr r3, r2, #31 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ lsr r3, r3, #9 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ cmp r0, #16777216 @ 0x1000000 │ │ │ │ sbcs r3, r1, #0 │ │ │ │ movcs r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ movcs r1, r0 │ │ │ │ strd r0, [sp, #32] │ │ │ │ strb r3, [fp] │ │ │ │ @@ -208152,25 +208152,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2784] @ 240c88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23fec4 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 4bcbb8 │ │ │ │ + bl 4bcc58 │ │ │ │ cmp r0, #0 │ │ │ │ bne 23fec4 │ │ │ │ ldr r3, [pc, #2756] @ 240c8c │ │ │ │ ldr r1, [pc, #2756] @ 240c90 │ │ │ │ ldr r0, [pc, #2756] @ 240c94 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #2752] @ 240c98 │ │ │ │ @@ -208180,15 +208180,15 @@ │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ ldrb r3, [r4, #52] @ 0x34 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r9, #597] @ 0x255 │ │ │ │ ldrb r1, [r4, #52] @ 0x34 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 4bcdc4 │ │ │ │ + bl 4bce64 │ │ │ │ b 23fec4 │ │ │ │ ldr r3, [pc, #2912] @ 240d6c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23fec4 │ │ │ │ ldr r3, [pc, #2684] @ 240c9c │ │ │ │ @@ -208210,22 +208210,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2576] @ 240ca0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23fec4 │ │ │ │ ldrb r3, [r4, #49] @ 0x31 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ ands r3, r3, #1 │ │ │ │ bne 240fd0 │ │ │ │ ldrb r6, [r4, #50] @ 0x32 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -208240,20 +208240,20 @@ │ │ │ │ cmp r7, #256 @ 0x100 │ │ │ │ add r0, sl, r1 │ │ │ │ strb r3, [sl, #1] │ │ │ │ mov r3, #32 │ │ │ │ ldr r2, [r5, #584] @ 0x248 │ │ │ │ movlt r9, r7 │ │ │ │ movge r9, #256 @ 0x100 │ │ │ │ - bl 598424 │ │ │ │ + bl 5984c4 │ │ │ │ mov r1, #8 │ │ │ │ ldr r2, [r5, #580] @ 0x244 │ │ │ │ mov r3, #32 │ │ │ │ add r0, sl, r1 │ │ │ │ - bl 598424 │ │ │ │ + bl 5984c4 │ │ │ │ strb r6, [sl, #32] │ │ │ │ strb r6, [sl, #33] @ 0x21 │ │ │ │ strb r6, [sl, #34] @ 0x22 │ │ │ │ strb r6, [sl, #35] @ 0x23 │ │ │ │ ldr r1, [r5, #572] @ 0x23c │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, r1 │ │ │ │ @@ -208284,15 +208284,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mvn r0, r0 │ │ │ │ and r0, r0, #1 │ │ │ │ ldr r3, [r4, #380] @ 0x17c │ │ │ │ mov r2, sl │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r1 │ │ │ │ - bl 419680 │ │ │ │ + bl 419720 │ │ │ │ cmp r0, #0 │ │ │ │ bge 23fec4 │ │ │ │ b 23fdfc │ │ │ │ ldrb r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #15 │ │ │ │ bhi 23fec4 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ @@ -208306,15 +208306,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 23fec4 │ │ │ │ ldrb r3, [r6, #597] @ 0x255 │ │ │ │ cmp r3, #0 │ │ │ │ bne 241bd8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov r1, r5 │ │ │ │ - bl 4bcfd4 │ │ │ │ + bl 4bd074 │ │ │ │ strb r5, [r6, #596] @ 0x254 │ │ │ │ b 23fec4 │ │ │ │ ldr r3, [pc, #2404] @ 240d6c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23fec4 │ │ │ │ @@ -208337,30 +208337,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2076] @ 240ca8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23fec4 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 176c18 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ add r1, sp, #24 │ │ │ │ - bl 424678 │ │ │ │ + bl 424718 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ orrs r3, r0, r1 │ │ │ │ beq 240f90 │ │ │ │ ldrb r3, [r4, #56] @ 0x38 │ │ │ │ tst r3, #1 │ │ │ │ bne 2404d8 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ @@ -208368,15 +208368,15 @@ │ │ │ │ orrs r3, r3, r2 │ │ │ │ bne 23fdfc │ │ │ │ ldr r2, [r9, #488] @ 0x1e8 │ │ │ │ asr r3, r2, #31 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ lsr r3, r3, #9 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ subs r0, r0, #1 │ │ │ │ sbc r3, r1, #0 │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [r9, #496] @ 0x1f0 │ │ │ │ str r3, [sp, #28] │ │ │ │ lsreq r0, r0, #24 │ │ │ │ @@ -208401,26 +208401,26 @@ │ │ │ │ strb r2, [sl, #7] │ │ │ │ asr r3, r3, #8 │ │ │ │ strb r3, [sl, #6] │ │ │ │ b 23fec4 │ │ │ │ mov r0, r4 │ │ │ │ bl 238f58 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 426e9c │ │ │ │ + bl 426f3c │ │ │ │ mov r1, #3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 41b768 │ │ │ │ + bl 41b808 │ │ │ │ ldr r1, [pc, #1816] @ 240cac │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 424908 │ │ │ │ + bl 4249a8 │ │ │ │ str r0, [r4, #352] @ 0x160 │ │ │ │ b 23fe08 │ │ │ │ ldr r3, [pc, #1980] @ 240d6c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23fec4 │ │ │ │ @@ -208443,45 +208443,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1664] @ 240cb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23fec4 │ │ │ │ ldr r9, [r4, #4] │ │ │ │ strd r6, [sp, #32] │ │ │ │ add r1, sp, #32 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ ldrb r6, [r4, #49] @ 0x31 │ │ │ │ ldrb r5, [r4, #50] @ 0x32 │ │ │ │ ldrb r7, [r4, #54] @ 0x36 │ │ │ │ - bl 424678 │ │ │ │ + bl 424718 │ │ │ │ ldr r3, [pc, #1800] @ 240d6c │ │ │ │ and r6, r6, #2 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ and r5, r5, #15 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 24111c │ │ │ │ ldr r2, [r9, #488] @ 0x1e8 │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ asr r3, r2, #31 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ lsr r3, r3, #9 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ cmp r5, #1 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #32] │ │ │ │ beq 240f98 │ │ │ │ cmp r5, #2 │ │ │ │ beq 240fbc │ │ │ │ cmp r5, #0 │ │ │ │ @@ -208492,15 +208492,15 @@ │ │ │ │ bl 1fee8c │ │ │ │ b 2403a0 │ │ │ │ ldr r3, [r9, #492] @ 0x1ec │ │ │ │ cmp r3, #5 │ │ │ │ bne 23fdfc │ │ │ │ strd r6, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 4bcbb8 │ │ │ │ + bl 4bcc58 │ │ │ │ add fp, sp, #48 @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ bne 240ec4 │ │ │ │ strd r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r9, #492] @ 0x1ec │ │ │ │ cmp r3, #5 │ │ │ │ beq 2411a0 │ │ │ │ @@ -208615,36 +208615,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #984] @ 240cbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23fec4 │ │ │ │ ldr r3, [r9, #492] @ 0x1ec │ │ │ │ ldrb r5, [r4, #49] @ 0x31 │ │ │ │ cmp r3, #5 │ │ │ │ ldrb fp, [r4, #55] @ 0x37 │ │ │ │ bne 23fdfc │ │ │ │ cmp r5, #0 │ │ │ │ bne 2416d4 │ │ │ │ cmp fp, #255 @ 0xff │ │ │ │ beq 240e34 │ │ │ │ ldrb r3, [r4, #54] @ 0x36 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 4bcbb8 │ │ │ │ + bl 4bcc58 │ │ │ │ ldr r3, [pc, #828] @ 240c64 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2410cc │ │ │ │ strd r6, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r9, #492] @ 0x1ec │ │ │ │ cmp r2, #5 │ │ │ │ beq 241094 │ │ │ │ @@ -208670,15 +208670,15 @@ │ │ │ │ ldr r5, [sp, #20] │ │ │ │ strd r6, [sp, #48] @ 0x30 │ │ │ │ cmp r5, #0 │ │ │ │ bne 23fdfc │ │ │ │ add fp, sp, #48 @ 0x30 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ mov r1, fp │ │ │ │ - bl 424678 │ │ │ │ + bl 424718 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [sl, #4] │ │ │ │ strb r2, [sl, #6] │ │ │ │ mov r2, #15 │ │ │ │ strb r5, [sl, #7] │ │ │ │ strb r2, [sl, #5] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ @@ -208749,15 +208749,15 @@ │ │ │ │ bne 241470 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 176c18 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ add r1, sp, #24 │ │ │ │ - bl 424678 │ │ │ │ + bl 424718 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ orrs r3, r0, r1 │ │ │ │ beq 240f90 │ │ │ │ ldrb r3, [r4, #62] @ 0x3e │ │ │ │ tst r3, #1 │ │ │ │ bne 240b0c │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ @@ -208765,15 +208765,15 @@ │ │ │ │ orrs r3, r3, r2 │ │ │ │ bne 23fdfc │ │ │ │ ldr r2, [r9, #488] @ 0x1e8 │ │ │ │ asr r3, r2, #31 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ lsr r3, r3, #9 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov r2, #0 │ │ │ │ subs r0, r0, #1 │ │ │ │ sbc r3, r1, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [r9, #500] @ 0x1f4 │ │ │ │ lsr r3, r3, #24 │ │ │ │ str r0, [r9, #496] @ 0x1f0 │ │ │ │ @@ -208844,99 +208844,99 @@ │ │ │ │ bl 239e3c │ │ │ │ ldr r1, [r4, #392] @ 0x188 │ │ │ │ b 23feec │ │ │ │ subeq ip, lr, r8, lsl #23 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq ip, lr, ip, asr fp │ │ │ │ stclmi 0, cr0, [r4], {8} │ │ │ │ - subeq r1, r9, r0, ror #31 │ │ │ │ + subeq r2, r9, r0, lsl #1 │ │ │ │ andseq r0, r3, r1, lsl r0 │ │ │ │ @ instruction: 0x00001ab4 │ │ │ │ subeq ip, lr, r8, asr sl │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - subeq r1, r9, r8, asr #31 │ │ │ │ - eorseq sp, fp, ip, lsl #1 │ │ │ │ - eorseq lr, fp, r8, asr r4 │ │ │ │ + subeq r2, r9, r8, rrx │ │ │ │ + eorseq sp, fp, ip, lsr #2 │ │ │ │ + @ instruction: 0x003be4f8 │ │ │ │ strdeq r0, [r0], -r9 │ │ │ │ andeq r0, r0, r8, lsl #30 │ │ │ │ andeq r2, r0, ip, asr #22 │ │ │ │ - eorseq lr, fp, r4, lsl r0 │ │ │ │ - subeq r1, r9, r4, lsl sp │ │ │ │ - @ instruction: 0x003bcdd8 │ │ │ │ - eorseq sp, fp, r4, lsl #14 │ │ │ │ + ldrheq lr, [fp], -r4 @ │ │ │ │ + strheq r1, [r9], #-212 @ 0xffffff2c │ │ │ │ + eorseq ip, fp, r8, ror lr │ │ │ │ + eorseq sp, fp, r4, lsr #15 │ │ │ │ andeq r0, r0, r7, lsr #16 │ │ │ │ andeq r1, r0, ip, lsl #2 │ │ │ │ - @ instruction: 0x003bdfb8 │ │ │ │ + eorseq lr, fp, r8, asr r0 │ │ │ │ andeq r2, r0, r0, lsl #1 │ │ │ │ - eorseq sp, fp, r8, lsl fp │ │ │ │ + @ instruction: 0x003bdbb8 │ │ │ │ andeq r1, r0, ip, lsr #19 │ │ │ │ andeq r2, r0, ip, lsl #6 │ │ │ │ - mlaseq fp, r8, sl, sp │ │ │ │ + eorseq sp, fp, r8, lsr fp │ │ │ │ andeq r2, r0, r8, ror #25 │ │ │ │ - eorseq sp, fp, r0, asr r7 │ │ │ │ - @ instruction: 0x00491594 │ │ │ │ + @ instruction: 0x003bd7f0 │ │ │ │ + subeq r1, r9, r4, lsr r6 │ │ │ │ andeq r2, r0, r0, lsr r5 │ │ │ │ @ instruction: 0x000023b0 │ │ │ │ - eorseq sp, fp, r0, asr r0 │ │ │ │ - subeq r1, r9, r4, lsr #1 │ │ │ │ + ldrsheq sp, [fp], -r0 @ │ │ │ │ + subeq r1, r9, r4, asr #2 │ │ │ │ andeq r2, r0, r0, asr sl │ │ │ │ andseq pc, r5, r0, lsl #18 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ andeq r2, r0, r8, lsr #10 │ │ │ │ - @ instruction: 0x003bcbd0 │ │ │ │ + eorseq ip, fp, r0, ror ip │ │ │ │ andseq pc, r5, r1, lsl #18 │ │ │ │ andeq r3, r0, r0, lsr #14 │ │ │ │ - eorseq ip, fp, ip, lsr sl │ │ │ │ + @ instruction: 0x003bcadc │ │ │ │ andeq r2, r0, r0, asr #24 │ │ │ │ - @ instruction: 0x003bcfdc │ │ │ │ + eorseq sp, fp, ip, ror r0 │ │ │ │ andeq r1, r0, r8, asr #10 │ │ │ │ - eorseq ip, fp, r4, asr #27 │ │ │ │ + eorseq ip, fp, r4, ror #28 │ │ │ │ andeq r1, r0, ip, lsl #18 │ │ │ │ - eorseq ip, fp, r4, lsr #22 │ │ │ │ + eorseq ip, fp, r4, asr #23 │ │ │ │ muleq r0, ip, lr │ │ │ │ - eorseq ip, fp, ip, lsl r9 │ │ │ │ - subeq r0, r9, r4, asr r8 │ │ │ │ - eorseq fp, fp, ip, lsl r9 │ │ │ │ - eorseq ip, fp, r4, lsl #12 │ │ │ │ + @ instruction: 0x003bc9bc │ │ │ │ + strdeq r0, [r9], #-132 @ 0xffffff7c │ │ │ │ + @ instruction: 0x003bb9bc │ │ │ │ + eorseq ip, fp, r4, lsr #13 │ │ │ │ andeq r1, r0, r0, asr r0 │ │ │ │ - mlaseq fp, ip, r9, ip │ │ │ │ - @ instruction: 0x003bc6b8 │ │ │ │ - @ instruction: 0x003bc9f0 │ │ │ │ - eorseq ip, fp, r4, ror #11 │ │ │ │ - eorseq ip, fp, r4, lsl r8 │ │ │ │ + eorseq ip, fp, ip, lsr sl │ │ │ │ + eorseq ip, fp, r8, asr r7 │ │ │ │ + mlaseq fp, r0, sl, ip │ │ │ │ + eorseq ip, fp, r4, lsl #13 │ │ │ │ + @ instruction: 0x003bc8b4 │ │ │ │ + eorseq ip, fp, r4, asr #23 │ │ │ │ eorseq ip, fp, r4, lsr #22 │ │ │ │ - eorseq ip, fp, r4, lsl #21 │ │ │ │ - eorseq ip, fp, r8, asr r8 │ │ │ │ - eorseq ip, fp, r8, ror fp │ │ │ │ - @ instruction: 0x003bc9bc │ │ │ │ + @ instruction: 0x003bc8f8 │ │ │ │ + eorseq ip, fp, r8, lsl ip │ │ │ │ + eorseq ip, fp, ip, asr sl │ │ │ │ andeq r2, r0, ip, ror r3 │ │ │ │ - eorseq ip, fp, ip, lsr #2 │ │ │ │ - eorseq ip, fp, ip, asr #8 │ │ │ │ - eorseq ip, fp, ip, asr #9 │ │ │ │ + eorseq ip, fp, ip, asr #3 │ │ │ │ + eorseq ip, fp, ip, ror #9 │ │ │ │ + eorseq ip, fp, ip, ror #10 │ │ │ │ andeq r1, r0, r0, ror #1 │ │ │ │ - eorseq fp, fp, ip, ror lr │ │ │ │ + eorseq fp, fp, ip, lsl pc │ │ │ │ andeq r3, r0, ip, ror r1 │ │ │ │ - eorseq fp, fp, r8, ror #30 │ │ │ │ + eorseq ip, fp, r8 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r1, r0, r8, lsl #21 │ │ │ │ - eorseq ip, fp, r4, lsr r0 │ │ │ │ - eorseq fp, fp, r0, lsr #30 │ │ │ │ - eorseq ip, fp, ip, ror r0 │ │ │ │ - eorseq fp, fp, r4, lsr #31 │ │ │ │ + ldrsbeq ip, [fp], -r4 @ │ │ │ │ + eorseq fp, fp, r0, asr #31 │ │ │ │ + eorseq ip, fp, ip, lsl r1 │ │ │ │ + eorseq ip, fp, r4, asr #32 │ │ │ │ andeq r3, r0, r0, lsr #1 │ │ │ │ andeq r2, r0, r0, ror #22 │ │ │ │ andeq r2, r0, ip, ror #15 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq fp, fp, r0, lsr #26 │ │ │ │ - @ instruction: 0x003bbcbc │ │ │ │ - eorseq fp, fp, r4, ror #26 │ │ │ │ - subeq r0, r9, r8, lsl r2 │ │ │ │ - @ instruction: 0x003bb2dc │ │ │ │ - mlaseq fp, r8, r6, ip │ │ │ │ + eorseq fp, fp, r0, asr #27 │ │ │ │ + eorseq fp, fp, ip, asr sp │ │ │ │ + eorseq fp, fp, r4, lsl #28 │ │ │ │ + strheq r0, [r9], #-40 @ 0xffffffd8 │ │ │ │ + eorseq fp, fp, ip, ror r3 │ │ │ │ + eorseq ip, fp, r8, lsr r7 │ │ │ │ strdeq r0, [r0], -r3 │ │ │ │ cmp r2, #0 │ │ │ │ beq 23fdfc │ │ │ │ ldr r3, [pc, #-252] @ 240cc8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -208954,21 +208954,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-352] @ 240ccc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23fdfc │ │ │ │ ldr r7, [pc, #-364] @ 240cd0 │ │ │ │ mov r3, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #724 @ 0x2d4 │ │ │ │ add fp, sp, #48 @ 0x30 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ @@ -209000,15 +209000,15 @@ │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ bl 23d56c │ │ │ │ cmn r0, #1 │ │ │ │ bne 2400d0 │ │ │ │ b 23fdfc │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 424678 │ │ │ │ + bl 424718 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #-516] @ 240cd8 │ │ │ │ mov r2, #0 │ │ │ │ cmp r1, r3 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ sbcs r3, r2, r3 │ │ │ │ movcc r7, r2 │ │ │ │ @@ -209031,15 +209031,15 @@ │ │ │ │ strb fp, [sl, #2] │ │ │ │ strb r3, [sl, #1] │ │ │ │ add fp, sl, #4 │ │ │ │ strb r3, [sl, #3] │ │ │ │ b 23ffec │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ ldr fp, [r7, #536] @ 0x218 │ │ │ │ - bl 425460 │ │ │ │ + bl 425500 │ │ │ │ lsl fp, fp, #3 │ │ │ │ and fp, fp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ orreq fp, fp, #128 @ 0x80 │ │ │ │ b 23ffc8 │ │ │ │ mov r3, #4 │ │ │ │ strb r3, [sl, #2] │ │ │ │ @@ -209115,20 +209115,20 @@ │ │ │ │ mvn r1, #77 @ 0x4d │ │ │ │ strb r1, [r2, #3] │ │ │ │ strb r3, [sl, #3] │ │ │ │ b 23fec4 │ │ │ │ add fp, sp, #48 @ 0x30 │ │ │ │ b 240a14 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 4bcbb8 │ │ │ │ + bl 4bcc58 │ │ │ │ cmp r0, #0 │ │ │ │ beq 24093c │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 424678 │ │ │ │ + bl 424718 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #-996] @ 240cd8 │ │ │ │ cmp r1, r2 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ sbcs r2, r5, r2 │ │ │ │ bcc 24093c │ │ │ │ ldr r3, [pc, #-1012] @ 240cdc │ │ │ │ @@ -209138,15 +209138,15 @@ │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr r3, r3, r0, lsl #8 │ │ │ │ orr r1, r3, r1, lsl #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 23c260 │ │ │ │ b 23fdfc │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 4bc9ac │ │ │ │ + bl 4bca4c │ │ │ │ ldrb r1, [r9, #541] @ 0x21d │ │ │ │ cmp r1, #0 │ │ │ │ lsl r3, r0, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ beq 241458 │ │ │ │ mov r5, r3 │ │ │ │ mov r2, #2 │ │ │ │ @@ -209171,31 +209171,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r5, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1204] @ 240ce4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 240678 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 4bcbb8 │ │ │ │ + bl 4bcc58 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2406fc │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ mov r1, fp │ │ │ │ - bl 424678 │ │ │ │ + bl 424718 │ │ │ │ ldr r3, [pc, #-1244] @ 240ce8 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r8, #0 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ movcc r7, #1 │ │ │ │ @@ -209223,27 +209223,27 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1416] @ 240cf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ b 23ff84 │ │ │ │ ldr r3, [pc, #-1432] @ 240cf4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23fe9c │ │ │ │ @@ -209260,22 +209260,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1536] @ 240cf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23fe9c │ │ │ │ ldr r3, [pc, #-1548] @ 240cfc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23febc │ │ │ │ ldr r3, [pc, #-1420] @ 240d90 │ │ │ │ @@ -209293,22 +209293,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1660] @ 240d00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldrb r2, [r4, #49] @ 0x31 │ │ │ │ b 23febc │ │ │ │ ldr r3, [pc, #-1676] @ 240d04 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 240c20 │ │ │ │ @@ -209325,22 +209325,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ stm sp, {r5, r6} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1780] @ 240d08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r5, [r4, #72] @ 0x48 │ │ │ │ ldr r6, [r4, #76] @ 0x4c │ │ │ │ b 240c20 │ │ │ │ cmp r3, #0 │ │ │ │ beq 23fec4 │ │ │ │ mov r5, #0 │ │ │ │ b 2403ec │ │ │ │ @@ -209383,21 +209383,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2000] @ 240d10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 240ac8 │ │ │ │ ldr r3, [pc, #-1924] @ 240d6c │ │ │ │ ldr r0, [r5, #588] @ 0x24c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ cmp r0, #0 │ │ │ │ ldr r6, [r3] │ │ │ │ beq 241960 │ │ │ │ @@ -209460,35 +209460,35 @@ │ │ │ │ cmp r7, #5 │ │ │ │ beq 241b14 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [r5, #488] @ 0x1e8 │ │ │ │ ldr r0, [r5, #132] @ 0x84 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ mov r1, r6 │ │ │ │ add r9, r5, #560 @ 0x230 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [r5, #120] @ 0x78 │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ mov r1, r6 │ │ │ │ strh r0, [sp, #50] @ 0x32 │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ asr r3, r6, #31 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldrd r0, [r9, #-8] │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ ldrd r0, [r9] │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ cmp r7, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ beq 2417d4 │ │ │ │ mov r1, fp │ │ │ │ add r0, sl, #4 │ │ │ │ @@ -209520,76 +209520,76 @@ │ │ │ │ b 23fec4 │ │ │ │ ldr r3, [pc, #-2492] @ 240d20 │ │ │ │ b 2410cc │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-2500] @ 240d24 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23fec4 │ │ │ │ ldr r0, [pc, #-2516] @ 240d28 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 240678 │ │ │ │ ldr r0, [pc, #-2540] @ 240d2c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23fec4 │ │ │ │ ldr r0, [pc, #-2556] @ 240d30 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ b 23ff84 │ │ │ │ ldr r0, [pc, #-2584] @ 240d34 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r5, [r4, #72] @ 0x48 │ │ │ │ ldr r6, [r4, #76] @ 0x4c │ │ │ │ b 240c20 │ │ │ │ ldr r0, [pc, #-2612] @ 240d38 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23fec4 │ │ │ │ ldr r0, [pc, #-2628] @ 240d3c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23fec4 │ │ │ │ ldr r0, [pc, #-2648] @ 240d40 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23fec4 │ │ │ │ ldr r0, [pc, #-2664] @ 240d44 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23fe9c │ │ │ │ ldr r0, [pc, #-2684] @ 240d48 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldrb r2, [r4, #49] @ 0x31 │ │ │ │ b 23febc │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 426a64 │ │ │ │ + bl 426b04 │ │ │ │ ldr r1, [r5, #488] @ 0x1e8 │ │ │ │ - bl 5e3688 │ │ │ │ + bl 5e3728 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 2417fc │ │ │ │ sub r1, r2, #1 │ │ │ │ cmp r3, r1 │ │ │ │ movls r2, r3 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ @@ -209704,30 +209704,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3224] @ 240d50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24151c │ │ │ │ ldr r0, [pc, #-3236] @ 240d54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 240ac8 │ │ │ │ ldr r0, [pc, #-3248] @ 240d58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23fdfc │ │ │ │ ldr r3, [pc, #-3260] @ 240d5c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 241028 │ │ │ │ ldr r3, [pc, #-3228] @ 240d90 │ │ │ │ @@ -209744,22 +209744,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3368] @ 240d60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 241028 │ │ │ │ ldr r3, [pc, #-3380] @ 240d64 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2415a8 │ │ │ │ ldr r3, [pc, #-3356] @ 240d90 │ │ │ │ @@ -209776,22 +209776,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3488] @ 240d68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r6, [r5, #576] @ 0x240 │ │ │ │ b 2415a8 │ │ │ │ ldr r3, [pc, #-3504] @ 240d6c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23fdfc │ │ │ │ @@ -209812,39 +209812,39 @@ │ │ │ │ beq 241bb4 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3616] @ 240d74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23fdfc │ │ │ │ ldr r0, [pc, #-3628] @ 240d78 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r6, [r5, #576] @ 0x240 │ │ │ │ b 2415a8 │ │ │ │ ldr r0, [pc, #-3648] @ 240d7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23fdfc │ │ │ │ ldr r0, [pc, #-3660] @ 240d80 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24151c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 4bc9ac │ │ │ │ + bl 4bca4c │ │ │ │ ldr r3, [pc, #-3684] @ 240d84 │ │ │ │ cmp r0, #0 │ │ │ │ bne 241bf0 │ │ │ │ ldr r3, [pc, #-3692] @ 240d88 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r2, #3 │ │ │ │ mov r1, r3 │ │ │ │ @@ -209875,30 +209875,30 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3832] @ 240d98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23fdfc │ │ │ │ ldr r0, [pc, #-3844] @ 240d9c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 241028 │ │ │ │ ldr r0, [pc, #-3860] @ 240da0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 23fdfc │ │ │ │ ldr r3, [pc, #-3872] @ 240da4 │ │ │ │ ldr r1, [pc, #-3872] @ 240da8 │ │ │ │ ldr r0, [pc, #-3872] @ 240dac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-3876] @ 240db0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -209919,17 +209919,17 @@ │ │ │ │ cmp r2, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #352] @ 0x160 │ │ │ │ bne 241d40 │ │ │ │ cmp r1, #0 │ │ │ │ bne 241d5c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 426e9c │ │ │ │ + bl 426f3c │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 41b984 │ │ │ │ + bl 41ba24 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 23e5b8 │ │ │ │ mov r0, r4 │ │ │ │ bl 23a940 │ │ │ │ mov r0, r4 │ │ │ │ bl 238f90 │ │ │ │ @@ -209947,17 +209947,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 241da0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 241da4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #744 @ 0x2e8 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r0, r9, r0, ror #2 │ │ │ │ - eorseq fp, fp, r4, lsr #4 │ │ │ │ - eorseq fp, fp, ip, lsr r4 │ │ │ │ + subeq r0, r9, r0, lsl #4 │ │ │ │ + eorseq fp, fp, r4, asr #5 │ │ │ │ + @ instruction: 0x003bb4dc │ │ │ │ andeq r0, r0, r7, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -210005,17 +210005,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 241e88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ mov r2, #412 @ 0x19c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r0, r9, r8, ror r0 │ │ │ │ - eorseq fp, fp, r0, asr #2 │ │ │ │ - eorseq fp, fp, r0, asr #6 │ │ │ │ + subeq r0, r9, r8, lsl r1 │ │ │ │ + eorseq fp, fp, r0, ror #3 │ │ │ │ + eorseq fp, fp, r0, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #352] @ 0x160 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -210028,67 +210028,67 @@ │ │ │ │ blt 241ef8 │ │ │ │ beq 241ed8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 241da8 │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ - bl 426e9c │ │ │ │ + bl 426f3c │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 41b984 │ │ │ │ + bl 41ba24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 241da8 │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ - bl 426e9c │ │ │ │ + bl 426f3c │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 41b98c │ │ │ │ + bl 41ba2c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 241da8 │ │ │ │ ldr r3, [pc, #28] @ 241f3c │ │ │ │ ldr r1, [pc, #28] @ 241f40 │ │ │ │ ldr r0, [pc, #28] @ 241f44 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 241f48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #788 @ 0x314 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - strheq pc, [r8], #-252 @ 0xffffff04 @ │ │ │ │ - eorseq fp, fp, r0, lsl #1 │ │ │ │ - mlaseq fp, r8, r2, fp │ │ │ │ + subeq r0, r9, ip, asr r0 │ │ │ │ + eorseq fp, fp, r0, lsr #2 │ │ │ │ + eorseq fp, fp, r8, lsr r3 │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0, #12] │ │ │ │ ldr r6, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5bc94c │ │ │ │ + bl 5bc9ec │ │ │ │ cmp r7, r0 │ │ │ │ bne 242000 │ │ │ │ ldr r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ beq 242024 │ │ │ │ ldrb r2, [r4, #349] @ 0x15d │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [r4, #352] @ 0x160 │ │ │ │ bne 241fc8 │ │ │ │ cmp r5, #0 │ │ │ │ bne 241fdc │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 426e9c │ │ │ │ + bl 426f3c │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 41b984 │ │ │ │ + bl 41ba24 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 239e3c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 238f90 │ │ │ │ mov r0, r4 │ │ │ │ @@ -210119,29 +210119,29 @@ │ │ │ │ ldr r0, [pc, #44] @ 242060 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #808 @ 0x328 │ │ │ │ mov r2, #352 @ 0x160 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - ldrdeq pc, [r8], #-228 @ 0xffffff1c │ │ │ │ - mlaseq fp, r8, pc, sl @ │ │ │ │ - eorseq ip, fp, r4, lsl #7 │ │ │ │ + subeq pc, r8, r4, ror pc @ │ │ │ │ + eorseq fp, fp, r8, lsr r0 │ │ │ │ + eorseq ip, fp, r4, lsr #8 │ │ │ │ andeq r0, r0, lr, asr r1 │ │ │ │ - strheq pc, [r8], #-224 @ 0xffffff20 @ │ │ │ │ - eorseq sl, fp, r8, ror pc │ │ │ │ - mlaseq fp, r0, r1, fp │ │ │ │ + subeq pc, r8, r0, asr pc @ │ │ │ │ + eorseq fp, fp, r8, lsl r0 │ │ │ │ + eorseq fp, fp, r0, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5bc94c │ │ │ │ + bl 5bc9ec │ │ │ │ cmp r6, r0 │ │ │ │ bne 242128 │ │ │ │ ldr r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne 24214c │ │ │ │ ldrb r3, [r4, #349] @ 0x15d │ │ │ │ cmp r3, #0 │ │ │ │ @@ -210193,20 +210193,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 242184 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 242188 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #828 @ 0x33c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq pc, r8, ip, lsr #27 │ │ │ │ - eorseq sl, fp, r4, ror lr │ │ │ │ - eorseq ip, fp, r0, ror #4 │ │ │ │ - subeq pc, r8, r8, lsl #27 │ │ │ │ - eorseq sl, fp, ip, asr #28 │ │ │ │ - eorseq fp, fp, ip, asr #32 │ │ │ │ + subeq pc, r8, ip, asr #28 │ │ │ │ + eorseq sl, fp, r4, lsl pc │ │ │ │ + eorseq ip, fp, r0, lsl #6 │ │ │ │ + subeq pc, r8, r8, lsr #28 │ │ │ │ + eorseq sl, fp, ip, ror #29 │ │ │ │ + eorseq fp, fp, ip, ror #1 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #828] @ 2424e0 │ │ │ │ ldr r2, [pc, #828] @ 2424e4 │ │ │ │ @@ -210234,15 +210234,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 238f58 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2422b0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 4bcbb8 │ │ │ │ + bl 4bcc58 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2422f4 │ │ │ │ ldrb r2, [r4, #384] @ 0x180 │ │ │ │ mov r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ strb r3, [r4, #384] @ 0x180 │ │ │ │ bne 242240 │ │ │ │ @@ -210302,26 +210302,26 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ mvneq r1, #122 @ 0x7a │ │ │ │ beq 2422e4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 426e9c │ │ │ │ + bl 426f3c │ │ │ │ mov r1, #3 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 41b768 │ │ │ │ + bl 41b808 │ │ │ │ ldr r1, [pc, #440] @ 242500 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 424908 │ │ │ │ + bl 4249a8 │ │ │ │ ldr r2, [pc, #424] @ 242504 │ │ │ │ ldr r3, [pc, #388] @ 2424e4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #352] @ 0x160 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -210354,22 +210354,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 242514 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r5, [r4, #376] @ 0x178 │ │ │ │ b 2421e4 │ │ │ │ ldr r3, [pc, #244] @ 242518 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2422bc │ │ │ │ @@ -210386,31 +210386,31 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 24251c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2422bc │ │ │ │ ldr r0, [pc, #132] @ 242520 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r5, [r4, #376] @ 0x178 │ │ │ │ b 2421e4 │ │ │ │ ldr r0, [pc, #112] @ 242524 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2422bc │ │ │ │ ldr r3, [pc, #100] @ 242528 │ │ │ │ ldr r1, [pc, #100] @ 24252c │ │ │ │ ldr r0, [pc, #100] @ 242530 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #96] @ 242534 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -210426,22 +210426,22 @@ │ │ │ │ subeq sl, lr, r8, lsr #11 │ │ │ │ subeq sl, lr, r0, ror r5 │ │ │ │ @ instruction: 0xffffa554 │ │ │ │ subeq sl, lr, r0, lsl r5 │ │ │ │ andeq r1, r0, r0, ror #8 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq fp, fp, r0, asr #31 │ │ │ │ + eorseq ip, fp, r0, rrx │ │ │ │ andeq r1, r0, r0, lsr #28 │ │ │ │ - @ instruction: 0x003bbfb4 │ │ │ │ - eorseq fp, fp, r0, ror pc │ │ │ │ - @ instruction: 0x003bbfd8 │ │ │ │ - subeq pc, r8, r8, lsl sl @ │ │ │ │ - @ instruction: 0x003baadc │ │ │ │ - @ instruction: 0x003bacdc │ │ │ │ + eorseq ip, fp, r4, asr r0 │ │ │ │ + eorseq ip, fp, r0, lsl r0 │ │ │ │ + eorseq ip, fp, r8, ror r0 │ │ │ │ + strheq pc, [r8], #-168 @ 0xffffff58 @ │ │ │ │ + eorseq sl, fp, ip, ror fp │ │ │ │ + eorseq sl, fp, ip, ror sp │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #352] @ 0x160 │ │ │ │ mov r5, r1 │ │ │ │ @@ -210475,17 +210475,17 @@ │ │ │ │ bne 2426a8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 242064 │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ - bl 426e9c │ │ │ │ + bl 426f3c │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 41b984 │ │ │ │ + bl 41ba24 │ │ │ │ ldr r3, [pc, #244] @ 2426e0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24259c │ │ │ │ ldr r3, [pc, #228] @ 2426e4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -210507,33 +210507,33 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 2426f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24259c │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ - bl 426e9c │ │ │ │ + bl 426f3c │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 41b98c │ │ │ │ + bl 41ba2c │ │ │ │ b 24259c │ │ │ │ ldr r0, [pc, #92] @ 2426f4 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24259c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 2426f8 │ │ │ │ ldr r1, [pc, #68] @ 2426fc │ │ │ │ ldr r0, [pc, #68] @ 242700 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 242704 │ │ │ │ @@ -210545,34 +210545,34 @@ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq sl, lr, r0, lsl #6 │ │ │ │ subeq sl, lr, r8, asr #5 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r0, r0, r8, asr pc │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq fp, fp, r8, asr lr │ │ │ │ - eorseq fp, fp, r4, ror lr │ │ │ │ - subeq pc, r8, r8, lsr #16 │ │ │ │ - eorseq sl, fp, ip, ror #17 │ │ │ │ - eorseq sl, fp, r4, lsl #22 │ │ │ │ + @ instruction: 0x003bbef8 │ │ │ │ + eorseq fp, fp, r4, lsl pc │ │ │ │ + subeq pc, r8, r8, asr #17 │ │ │ │ + eorseq sl, fp, ip, lsl #19 │ │ │ │ + eorseq sl, fp, r4, lsr #23 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 3b3bf0 │ │ │ │ + bl 3b3c90 │ │ │ │ add r3, r4, #368 @ 0x170 │ │ │ │ strd r0, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b3b94 │ │ │ │ + bl 3b3c34 │ │ │ │ str r0, [r4, #376] @ 0x178 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b3b94 │ │ │ │ + bl 3b3c34 │ │ │ │ cmp r0, #0 │ │ │ │ addeq r7, r4, #388 @ 0x184 │ │ │ │ addeq r6, r4, #396 @ 0x18c │ │ │ │ str r0, [r4, #380] @ 0x17c │ │ │ │ beq 2427b4 │ │ │ │ ldr r3, [r4, #388] @ 0x184 │ │ │ │ mov r1, r0 │ │ │ │ @@ -210587,60 +210587,60 @@ │ │ │ │ movcc r2, r1 │ │ │ │ add r7, r4, #388 @ 0x184 │ │ │ │ add r6, r4, #396 @ 0x18c │ │ │ │ str r2, [r4, #392] @ 0x188 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5ca898 │ │ │ │ + bl 5ca938 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2427f4 │ │ │ │ ldrb r3, [r4, #350] @ 0x15e │ │ │ │ cmp r3, #0 │ │ │ │ beq 2427c8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 5ca898 │ │ │ │ + b 5ca938 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b3b94 │ │ │ │ + bl 3b3c34 │ │ │ │ ldr r3, [r4, #380] @ 0x17c │ │ │ │ cmp r3, r0 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [r4, #392] @ 0x188 │ │ │ │ bcc 242820 │ │ │ │ ldr r1, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b31a8 │ │ │ │ + bl 3b3248 │ │ │ │ b 2427b4 │ │ │ │ ldr r2, [r4, #392] @ 0x188 │ │ │ │ ldr r1, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b31a8 │ │ │ │ + bl 3b3248 │ │ │ │ b 2427b4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 426b2c │ │ │ │ + bl 426bcc │ │ │ │ ldr r1, [r4, #380] @ 0x17c │ │ │ │ str r0, [r4, #388] @ 0x184 │ │ │ │ b 242764 │ │ │ │ ldr r3, [pc, #28] @ 242844 │ │ │ │ ldr r1, [pc, #28] @ 242848 │ │ │ │ ldr r0, [pc, #28] @ 24284c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #888 @ 0x378 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - strheq pc, [r8], #-100 @ 0xffffff9c @ │ │ │ │ - eorseq sl, fp, ip, ror r7 │ │ │ │ - eorseq fp, fp, r0, lsl sp │ │ │ │ + subeq pc, r8, r4, asr r7 @ │ │ │ │ + eorseq sl, fp, ip, lsl r8 │ │ │ │ + @ instruction: 0x003bbdb0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldrb r3, [r3, #600] @ 0x258 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 242708 │ │ │ │ @@ -210660,17 +210660,17 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r5, #352] @ 0x160 │ │ │ │ bne 242948 │ │ │ │ cmp r1, #0 │ │ │ │ bne 2429e0 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r7, r5, #416 @ 0x1a0 │ │ │ │ - bl 426e9c │ │ │ │ + bl 426f3c │ │ │ │ mov r1, r7 │ │ │ │ - bl 41b984 │ │ │ │ + bl 41ba24 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr ip, [r4, #12] │ │ │ │ lsr lr, r2, #9 │ │ │ │ adds r3, r3, lr │ │ │ │ sub r1, r1, r2, lsr #9 │ │ │ │ @@ -210690,48 +210690,48 @@ │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ bne 242954 │ │ │ │ mov r0, r5 │ │ │ │ bl 239e3c │ │ │ │ mov r0, r5 │ │ │ │ bl 238f90 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ - bl 5b8078 │ │ │ │ + bl 5b8118 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1753dc │ │ │ │ mov r0, r5 │ │ │ │ bl 23a940 │ │ │ │ b 242928 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 426e9c │ │ │ │ + bl 426f3c │ │ │ │ mov r8, #0 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ add r7, r4, #20 │ │ │ │ - bl 41b768 │ │ │ │ + bl 41b808 │ │ │ │ add r1, r4, #40 @ 0x28 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #1 │ │ │ │ - bl 5ca898 │ │ │ │ + bl 5ca938 │ │ │ │ ldr r2, [pc, #136] @ 242a1c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r7, r8} │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ lsl r3, r3, #9 │ │ │ │ lsl r2, r1, #9 │ │ │ │ orr r3, r3, r1, lsr #23 │ │ │ │ - bl 424764 │ │ │ │ + bl 424804 │ │ │ │ str r0, [r5, #352] @ 0x160 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -210749,17 +210749,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 242a2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - ldrdeq pc, [r8], #-76 @ 0xffffffb4 │ │ │ │ - eorseq sl, fp, r0, lsr #11 │ │ │ │ - @ instruction: 0x003ba7b8 │ │ │ │ + subeq pc, r8, ip, ror r5 @ │ │ │ │ + eorseq sl, fp, r0, asr #12 │ │ │ │ + eorseq sl, fp, r8, asr r8 │ │ │ │ andeq r0, r0, r4, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #656] @ 242cd8 │ │ │ │ ldr r3, [pc, #656] @ 242cdc │ │ │ │ @@ -210768,15 +210768,15 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 5bc94c │ │ │ │ + bl 5bc9ec │ │ │ │ ldr r5, [pc, #616] @ 242ce0 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r6, r0 │ │ │ │ bne 242cb4 │ │ │ │ ldr r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne 242c90 │ │ │ │ @@ -210808,15 +210808,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ sbcs r2, r2, r0 │ │ │ │ movcc r3, r1 │ │ │ │ str r3, [r4, #392] @ 0x188 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #388 @ 0x184 │ │ │ │ add r0, r4, #396 @ 0x18c │ │ │ │ - bl 5ca898 │ │ │ │ + bl 5ca938 │ │ │ │ ldr r3, [pc, #460] @ 242ce4 │ │ │ │ ldr r6, [r4, #412] @ 0x19c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 242be8 │ │ │ │ mov r1, r6 │ │ │ │ @@ -210859,15 +210859,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 242b34 │ │ │ │ b 242aa0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, #131072 @ 0x20000 │ │ │ │ str r1, [r4, #380] @ 0x17c │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 426b2c │ │ │ │ + bl 426bcc │ │ │ │ ldr r3, [r4, #376] @ 0x178 │ │ │ │ str r0, [r4, #388] @ 0x184 │ │ │ │ b 242ae0 │ │ │ │ ldr r3, [pc, #256] @ 242cf0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -210886,30 +210886,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 242cfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r6, [r4, #412] @ 0x19c │ │ │ │ b 242b28 │ │ │ │ ldr r0, [pc, #136] @ 242d00 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r6, [r4, #412] @ 0x19c │ │ │ │ b 242b28 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 242d04 │ │ │ │ ldr r1, [pc, #108] @ 242d08 │ │ │ │ ldr r0, [pc, #108] @ 242d0c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -210932,23 +210932,23 @@ │ │ │ │ strdeq r9, [lr], #-216 @ 0xffffff28 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r9, lr, r0, lsr sp │ │ │ │ strdeq r9, [lr], #-204 @ 0xffffff34 │ │ │ │ andeq r1, r0, r0, asr #23 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq fp, fp, r0, lsl #18 │ │ │ │ - eorseq fp, fp, r8, lsr r9 │ │ │ │ - subeq pc, r8, r4, asr #4 │ │ │ │ - eorseq sl, fp, r8, lsl #6 │ │ │ │ - eorseq sl, fp, r8, lsl #10 │ │ │ │ + eorseq fp, fp, r0, lsr #19 │ │ │ │ + @ instruction: 0x003bb9d8 │ │ │ │ + subeq pc, r8, r4, ror #5 │ │ │ │ + eorseq sl, fp, r8, lsr #7 │ │ │ │ + eorseq sl, fp, r8, lsr #11 │ │ │ │ andeq r0, r0, r7, asr #4 │ │ │ │ - subeq pc, r8, r0, lsr #4 │ │ │ │ - eorseq sl, fp, r4, ror #5 │ │ │ │ - @ instruction: 0x003bb6d0 │ │ │ │ + subeq pc, r8, r0, asr #5 │ │ │ │ + eorseq sl, fp, r4, lsl #7 │ │ │ │ + eorseq fp, fp, r0, ror r7 │ │ │ │ andeq r0, r0, r5, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #904] @ 2430c4 │ │ │ │ ldr r3, [pc, #904] @ 2430c8 │ │ │ │ @@ -210957,15 +210957,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r6, [r4, #352] @ 0x160 │ │ │ │ ldr r5, [pc, #860] @ 2430cc │ │ │ │ cmp r6, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ bne 2430a0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -210974,15 +210974,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bne 242e4c │ │ │ │ ldr r3, [r4, #356] @ 0x164 │ │ │ │ cmp r3, #0 │ │ │ │ beq 242e10 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 4bcbb8 │ │ │ │ + bl 4bcc58 │ │ │ │ cmp r0, #0 │ │ │ │ beq 242f60 │ │ │ │ ldrb r0, [r4, #48] @ 0x30 │ │ │ │ ldr r6, [r4, #356] @ 0x164 │ │ │ │ and ip, r0, #127 @ 0x7f │ │ │ │ cmp r0, #143 @ 0x8f │ │ │ │ cmpne ip, #47 @ 0x2f │ │ │ │ @@ -211099,21 +211099,21 @@ │ │ │ │ mov r3, #0 │ │ │ │ mvneq r1, #122 @ 0x7a │ │ │ │ bne 242e48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 242a30 │ │ │ │ - bl 426e9c │ │ │ │ + bl 426f3c │ │ │ │ mov r2, #2 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [r4, #412] @ 0x19c │ │ │ │ - bl 41b768 │ │ │ │ + bl 41b808 │ │ │ │ ldr r1, [r4, #372] @ 0x174 │ │ │ │ ldr r0, [r4, #368] @ 0x170 │ │ │ │ ldr r3, [pc, #296] @ 2430ec │ │ │ │ lsl r1, r1, #9 │ │ │ │ orr r1, r1, r0, lsr #23 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ @@ -211153,25 +211153,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 243100 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 242e60 │ │ │ │ ldr r0, [pc, #108] @ 243104 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 242e60 │ │ │ │ ldr r3, [pc, #96] @ 243108 │ │ │ │ ldr r1, [pc, #96] @ 24310c │ │ │ │ ldr r0, [pc, #96] @ 243110 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -211189,19 +211189,19 @@ │ │ │ │ subeq r9, lr, r8, asr #18 │ │ │ │ subeq r9, lr, r4, lsl #18 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ subeq r9, lr, r8, ror r8 │ │ │ │ andeq r1, r0, r4, ror #5 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq fp, fp, ip, ror #10 │ │ │ │ - eorseq fp, fp, r8, lsr #11 │ │ │ │ - subeq lr, r8, r4, lsr lr │ │ │ │ - @ instruction: 0x003b9efc │ │ │ │ - ldrsheq sl, [fp], -ip @ │ │ │ │ + eorseq fp, fp, ip, lsl #12 │ │ │ │ + eorseq fp, fp, r8, asr #12 │ │ │ │ + ldrdeq lr, [r8], #-228 @ 0xffffff1c │ │ │ │ + mlaseq fp, ip, pc, r9 @ │ │ │ │ + mlaseq fp, ip, r1, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #352] @ 0x160 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -211214,41 +211214,41 @@ │ │ │ │ blt 243180 │ │ │ │ beq 243160 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 242a30 │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ - bl 426e9c │ │ │ │ + bl 426f3c │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 41b984 │ │ │ │ + bl 41ba24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 242a30 │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ - bl 426e9c │ │ │ │ + bl 426f3c │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 41b98c │ │ │ │ + bl 41ba2c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 242a30 │ │ │ │ ldr r3, [pc, #28] @ 2431c4 │ │ │ │ ldr r1, [pc, #28] @ 2431c8 │ │ │ │ ldr r0, [pc, #28] @ 2431cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2431d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #984 @ 0x3d8 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq lr, r8, r4, lsr sp │ │ │ │ - @ instruction: 0x003b9df8 │ │ │ │ - eorseq sl, fp, r0, lsl r0 │ │ │ │ + ldrdeq lr, [r8], #-212 @ 0xffffff2c │ │ │ │ + mlaseq fp, r8, lr, r9 │ │ │ │ + ldrheq sl, [fp], -r0 @ │ │ │ │ andeq r0, r0, r1, ror #4 │ │ │ │ ldr r0, [r0, #368] @ 0x170 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -211400,15 +211400,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2434a4 │ │ │ │ mov r3, r7 │ │ │ │ add r2, r4, #380 @ 0x17c │ │ │ │ ldr r1, [pc, #284] @ 243564 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 424838 │ │ │ │ + bl 4248d8 │ │ │ │ ldr r2, [pc, #272] @ 243568 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #352] @ 0x160 │ │ │ │ ldr r3, [pc, #240] @ 243558 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -211447,44 +211447,44 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 243578 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 243438 │ │ │ │ ldr r0, [pc, #64] @ 24357c │ │ │ │ mov r3, r2 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 243438 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r9, lr, r4, lsr #9 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r9, lr, r8, asr r4 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r2, r0, r5, lsl #5 │ │ │ │ subeq r9, lr, r8, lsl r4 │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003bb2d8 │ │ │ │ - eorseq fp, fp, r8, lsl r3 │ │ │ │ + eorseq fp, fp, r8, ror r3 │ │ │ │ + @ instruction: 0x003bb3b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #496] @ 243788 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #492] @ 24378c │ │ │ │ @@ -211546,15 +211546,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r1, ip │ │ │ │ rsb r0, r3, #0 │ │ │ │ - bl 419b78 │ │ │ │ + bl 419c18 │ │ │ │ cmp r0, #2 │ │ │ │ mov r6, r0 │ │ │ │ bne 243620 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 237dc8 │ │ │ │ b 243620 │ │ │ │ @@ -211581,30 +211581,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2437a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 243634 │ │ │ │ ldr r0, [pc, #92] @ 2437ac │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 243634 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ 2437b0 │ │ │ │ ldr r1, [pc, #64] @ 2437b4 │ │ │ │ ldr r0, [pc, #64] @ 2437b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -211615,19 +211615,19 @@ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x004e929c │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r9, lr, ip, lsl r2 │ │ │ │ andeq r3, r0, r4, ror #9 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq fp, fp, r8, lsl #3 │ │ │ │ - eorseq fp, fp, r4, asr #3 │ │ │ │ - subeq lr, r8, r8, asr fp │ │ │ │ - eorseq fp, fp, r4, lsr r1 │ │ │ │ - eorseq r9, fp, r4, lsr sl │ │ │ │ + eorseq fp, fp, r8, lsr #4 │ │ │ │ + eorseq fp, fp, r4, ror #4 │ │ │ │ + strdeq lr, [r8], #-184 @ 0xffffff48 │ │ │ │ + @ instruction: 0x003bb1d4 │ │ │ │ + @ instruction: 0x003b9ad4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #604] @ 243a30 │ │ │ │ ldr r2, [pc, #604] @ 243a34 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -211719,22 +211719,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 243a54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 243848 │ │ │ │ ldr r3, [pc, #228] @ 243a58 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 243814 │ │ │ │ ldr r3, [pc, #196] @ 243a4c │ │ │ │ @@ -211750,31 +211750,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 243a5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 243814 │ │ │ │ ldr r0, [pc, #112] @ 243a60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 243814 │ │ │ │ ldr r0, [pc, #100] @ 243a64 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 243848 │ │ │ │ ldr r3, [pc, #84] @ 243a68 │ │ │ │ ldr r1, [pc, #84] @ 243a6c │ │ │ │ ldr r0, [pc, #84] @ 243a70 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 243a74 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -211786,22 +211786,22 @@ │ │ │ │ subeq r9, lr, r4, lsl #1 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r9, lr, ip, lsl r0 │ │ │ │ subeq r8, lr, r4, ror #31 │ │ │ │ @ instruction: 0x00001fb4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - mlaseq fp, r0, r0, fp │ │ │ │ + eorseq fp, fp, r0, lsr r1 │ │ │ │ andeq r2, r0, r0, lsl #16 │ │ │ │ - eorseq sl, fp, ip, lsl #31 │ │ │ │ - eorseq sl, fp, r8, asr #31 │ │ │ │ - eorseq fp, fp, r4, lsr r0 │ │ │ │ - strheq lr, [r8], #-132 @ 0xffffff7c │ │ │ │ - eorseq sl, fp, ip, lsl #29 │ │ │ │ - eorseq r9, fp, r4, lsr #15 │ │ │ │ + eorseq fp, fp, ip, lsr #32 │ │ │ │ + eorseq fp, fp, r8, rrx │ │ │ │ + ldrsbeq fp, [fp], -r4 @ │ │ │ │ + subeq lr, r8, r4, asr r9 │ │ │ │ + eorseq sl, fp, ip, lsr #30 │ │ │ │ + eorseq r9, fp, r4, asr #16 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ ldr r0, [r0, #368] @ 0x170 │ │ │ │ b 1753dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -211933,45 +211933,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 243d08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 243c40 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #56] @ 243d0c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 243c40 │ │ │ │ ldrdeq r8, [lr], #-212 @ 0xffffff2c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strheq r8, [lr], #-212 @ 0xffffff2c │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r8, lr, r0, asr sp │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, ror lr │ │ │ │ - eorseq r8, fp, ip, ror #31 │ │ │ │ + eorseq r9, fp, ip, lsl #1 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003badb0 │ │ │ │ - @ instruction: 0x003badd4 │ │ │ │ + eorseq sl, fp, r0, asr lr │ │ │ │ + eorseq sl, fp, r4, ror lr │ │ │ │ ldr r0, [pc, #4] @ 243d1c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq r7, sp, ip, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 243d94 │ │ │ │ ldr r2, [pc, #92] @ 243d98 │ │ │ │ @@ -211979,32 +211979,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r4, [pc, #60] @ 243da0 │ │ │ │ ldr r2, [pc, #60] @ 243da4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [r0, #524] @ 0x20c │ │ │ │ str r1, [r0, #520] @ 0x208 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrb r3, [r2] │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr r3, r3, ip, lsl #8 │ │ │ │ orr r1, r3, r1, lsl #16 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 23b4c0 │ │ │ │ - @ instruction: 0x0048e590 │ │ │ │ - @ instruction: 0x003b85f8 │ │ │ │ - eorseq r8, fp, r0, lsl r6 │ │ │ │ + subeq lr, r8, r0, lsr r6 │ │ │ │ + mlaseq fp, r8, r6, r8 │ │ │ │ + @ instruction: 0x003b86b0 │ │ │ │ subeq r8, lr, r8, lsl #22 │ │ │ │ andeq r2, r0, r0, asr #23 │ │ │ │ b 238434 │ │ │ │ ldr ip, [pc, #20] @ 243dc8 │ │ │ │ mov r3, r2 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r1 │ │ │ │ @@ -212023,27 +212023,27 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #212] @ 243ecc │ │ │ │ ldr r1, [pc, #212] @ 243ed0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r2, [pc, #192] @ 243ed4 │ │ │ │ ldr r1, [pc, #192] @ 243ed8 │ │ │ │ add r5, r5, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ ldr r6, [pc, #172] @ 243edc │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #156] @ 243ee0 │ │ │ │ ldr r2, [pc, #156] @ 243ee4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #148] @ 243ee8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ @@ -212054,52 +212054,52 @@ │ │ │ │ ldr r2, [pc, #128] @ 243ef0 │ │ │ │ ldr r3, [pc, #128] @ 243ef4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ - bl 360b74 │ │ │ │ + bl 360c14 │ │ │ │ ldr r1, [pc, #104] @ 243ef8 │ │ │ │ mov r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 35edd0 │ │ │ │ + bl 35ee70 │ │ │ │ ldr r3, [pc, #88] @ 243efc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subeq lr, r8, r8, ror #9 │ │ │ │ - eorseq r2, sl, ip, asr #2 │ │ │ │ - eorseq r0, ip, r4, lsr #26 │ │ │ │ - eorseq r8, fp, ip, lsr #10 │ │ │ │ - eorseq r8, fp, r0, asr #10 │ │ │ │ + subeq lr, r8, r8, lsl #11 │ │ │ │ + eorseq r2, sl, ip, ror #3 │ │ │ │ + eorseq r0, ip, r4, asr #27 │ │ │ │ + eorseq r8, fp, ip, asr #11 │ │ │ │ + eorseq r8, fp, r0, ror #11 │ │ │ │ subeq r8, lr, r0, asr #20 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r1, r0, r8, asr #9 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - subeq r3, r1, r8, lsl sl │ │ │ │ - eorseq sl, fp, r0, ror #24 │ │ │ │ + strheq r3, [r1], #-168 @ 0xffffff58 │ │ │ │ + eorseq sl, fp, r0, lsl #26 │ │ │ │ strdeq r5, [lr], #-48 @ 0xffffffd0 │ │ │ │ andeq r1, r0, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 3b3b94 │ │ │ │ + bl 3b3c34 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #372] @ 0x174 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -212117,35 +212117,35 @@ │ │ │ │ ldr r3, [r4, #356] @ 0x164 │ │ │ │ cmp r3, #0 │ │ │ │ bne 243f84 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #368] @ 0x170 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 3b31a8 │ │ │ │ + b 3b3248 │ │ │ │ ldr r3, [pc, #28] @ 243fa8 │ │ │ │ ldr r1, [pc, #28] @ 243fac │ │ │ │ ldr r0, [pc, #28] @ 243fb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq lr, r8, ip, lsr r3 │ │ │ │ - eorseq sl, fp, r8, lsl r9 │ │ │ │ - eorseq sl, fp, r8, ror #22 │ │ │ │ + ldrdeq lr, [r8], #-60 @ 0xffffffc4 │ │ │ │ + @ instruction: 0x003ba9b8 │ │ │ │ + eorseq sl, fp, r8, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [r1, #372] @ 0x174 │ │ │ │ mov r5, r0 │ │ │ │ - bl 3b39f4 │ │ │ │ + bl 3b3a94 │ │ │ │ ldr r3, [r4, #372] @ 0x174 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -212163,27 +212163,27 @@ │ │ │ │ ldr r3, [r4, #356] @ 0x164 │ │ │ │ cmp r3, #0 │ │ │ │ bne 24403c │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #368] @ 0x170 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 3b2900 │ │ │ │ + b 3b29a0 │ │ │ │ ldr r3, [pc, #28] @ 244060 │ │ │ │ ldr r1, [pc, #28] @ 244064 │ │ │ │ ldr r0, [pc, #28] @ 244068 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq lr, r8, r4, lsl #5 │ │ │ │ - eorseq sl, fp, r0, ror #16 │ │ │ │ - @ instruction: 0x003baab0 │ │ │ │ + subeq lr, r8, r4, lsr #6 │ │ │ │ + eorseq sl, fp, r0, lsl #18 │ │ │ │ + eorseq sl, fp, r0, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #448] @ 244244 │ │ │ │ ldr r1, [pc, #448] @ 244248 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -212279,42 +212279,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 244270 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2440c0 │ │ │ │ ldr r0, [pc, #64] @ 244274 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2440c0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r8, lr, r8, ror #15 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r8, lr, r8, asr #15 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ @ instruction: 0xfffff6d8 │ │ │ │ subeq r8, lr, r0, ror r7 │ │ │ │ subeq r8, lr, ip, lsr #14 │ │ │ │ strdeq r8, [lr], #-100 @ 0xffffff9c │ │ │ │ andeq r2, r0, r4, lsr #30 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq sl, fp, ip, ror #17 │ │ │ │ - eorseq sl, fp, r8, lsl r9 │ │ │ │ + eorseq sl, fp, ip, lsl #19 │ │ │ │ + @ instruction: 0x003ba9b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #428] @ 24443c │ │ │ │ ldr r1, [pc, #428] @ 244440 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -212406,41 +212406,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 244468 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2442cc │ │ │ │ ldr r0, [pc, #60] @ 24446c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2442cc │ │ │ │ ldrdeq r8, [lr], #-92 @ 0xffffffa4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strheq r8, [lr], #-92 @ 0xffffffa4 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ subeq r8, lr, r4, ror #10 │ │ │ │ subeq r8, lr, r0, lsr #10 │ │ │ │ subeq r8, lr, r8, ror #9 │ │ │ │ andeq r2, r0, ip, lsr #19 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq sl, fp, r4, ror #14 │ │ │ │ - mlaseq fp, r0, r7, sl │ │ │ │ + eorseq sl, fp, r4, lsl #16 │ │ │ │ + eorseq sl, fp, r0, lsr r8 │ │ │ │ ldr r2, [r0, #352] @ 0x160 │ │ │ │ cmp r2, #0 │ │ │ │ beq 244488 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r0, #352] @ 0x160 │ │ │ │ b 243580 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -212452,60 +212452,60 @@ │ │ │ │ ldr r0, [pc, #28] @ 2444c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #113 @ 0x71 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq sp, r8, r8, lsr #28 │ │ │ │ - eorseq sl, fp, r4, lsl #8 │ │ │ │ - eorseq r8, fp, ip, lsl sp │ │ │ │ + subeq sp, r8, r8, asr #29 │ │ │ │ + eorseq sl, fp, r4, lsr #9 │ │ │ │ + @ instruction: 0x003b8dbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 4269c4 │ │ │ │ + bl 426a64 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 426ab8 │ │ │ │ + bl 426b58 │ │ │ │ orrs r3, r6, r5 │ │ │ │ beq 244544 │ │ │ │ mov r7, r0 │ │ │ │ bl 175acc │ │ │ │ mov r1, #0 │ │ │ │ mul r0, r7, r0 │ │ │ │ subs r2, r0, #1 │ │ │ │ sbc r3, r3, r3 │ │ │ │ cmp r2, r6 │ │ │ │ ldr r2, [r4, #488] @ 0x1e8 │ │ │ │ sbcs r3, r3, r5 │ │ │ │ movcs r0, r6 │ │ │ │ movcs r1, r5 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r3, [pc, #28] @ 244568 │ │ │ │ ldr r1, [pc, #28] @ 24456c │ │ │ │ ldr r0, [pc, #28] @ 244570 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #152 @ 0x98 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq sp, r8, ip, ror sp │ │ │ │ - eorseq sl, fp, r8, asr r3 │ │ │ │ - subeq r7, r0, ip, ror fp │ │ │ │ + subeq sp, r8, ip, lsl lr │ │ │ │ + @ instruction: 0x003ba3f8 │ │ │ │ + subeq r7, r0, ip, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr ip, [pc, #1916] @ 244d08 │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ @@ -212693,15 +212693,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ moveq r1, #0 │ │ │ │ beq 244608 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrb r1, [r4, #427] @ 0x1ab │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ - bl 4193c8 │ │ │ │ + bl 419468 │ │ │ │ and r3, r0, #255 @ 0xff │ │ │ │ lsr r2, r0, #8 │ │ │ │ strb r0, [sp, #12] │ │ │ │ cmp r3, #5 │ │ │ │ lsr r0, r0, #16 │ │ │ │ strb r2, [sp, #13] │ │ │ │ strb r0, [sp, #14] │ │ │ │ @@ -212714,15 +212714,15 @@ │ │ │ │ cmp r3, #16 │ │ │ │ beq 244b64 │ │ │ │ ldr r3, [r5, #492] @ 0x1ec │ │ │ │ cmp r3, #20 │ │ │ │ cmpne r3, #1 │ │ │ │ bhi 24480c │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 425460 │ │ │ │ + bl 425500 │ │ │ │ ldrb r3, [r4, #48] @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2446ac │ │ │ │ and r2, r3, #191 @ 0xbf │ │ │ │ cmp r2, #26 │ │ │ │ bne 2446ac │ │ │ │ ldrb r2, [r4, #49] @ 0x31 │ │ │ │ @@ -212812,23 +212812,23 @@ │ │ │ │ beq 244b4c │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #692] @ 244d30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 244638 │ │ │ │ ldr r8, [r4, #368] @ 0x170 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r8 │ │ │ │ bl 175d84 │ │ │ │ @@ -212876,15 +212876,15 @@ │ │ │ │ ldrbhi r2, [r2, #2] │ │ │ │ strhi r2, [r5, #520] @ 0x208 │ │ │ │ b 2446d4 │ │ │ │ ldr r0, [pc, #480] @ 244d34 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 244638 │ │ │ │ ldr r1, [r4, #368] @ 0x170 │ │ │ │ add r3, sp, #16 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r3 │ │ │ │ bl 175d84 │ │ │ │ @@ -212993,23 +212993,23 @@ │ │ │ │ subeq r8, lr, r4, lsl #5 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r8, lr, ip, asr #32 │ │ │ │ subeq r8, lr, r8, lsl r0 │ │ │ │ andeq r0, r0, r4, ror pc │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq sl, fp, r8, ror r1 │ │ │ │ - ldrsbeq sl, [fp], -ip @ │ │ │ │ - subeq sp, r8, r0, lsl #12 │ │ │ │ - @ instruction: 0x003b9bd8 │ │ │ │ - @ instruction: 0x003b84f0 │ │ │ │ + eorseq sl, fp, r8, lsl r2 │ │ │ │ + eorseq sl, fp, ip, ror r1 │ │ │ │ + subeq sp, r8, r0, lsr #13 │ │ │ │ + eorseq r9, fp, r8, ror ip │ │ │ │ + mlaseq fp, r0, r5, r8 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ - ldrdeq sp, [r8], #-92 @ 0xffffffa4 │ │ │ │ - @ instruction: 0x003b9bb8 │ │ │ │ - eorseq r9, fp, r4, ror pc │ │ │ │ + subeq sp, r8, ip, ror r6 │ │ │ │ + eorseq r9, fp, r8, asr ip │ │ │ │ + eorseq sl, fp, r4, lsl r0 │ │ │ │ │ │ │ │ 00244d54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r9, r2 │ │ │ │ @@ -213054,15 +213054,15 @@ │ │ │ │ ldr r9, [r8, r1] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, r5 │ │ │ │ bne 244e80 │ │ │ │ ldr r1, [pc, #476] @ 244ff4 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4bf0c8 │ │ │ │ + bl 4bf168 │ │ │ │ ldrb r5, [sp, #76] @ 0x4c │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 244f04 │ │ │ │ cmp r5, #0 │ │ │ │ bne 244f04 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -213102,34 +213102,34 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #16 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 245008 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 244e10 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 244f30 │ │ │ │ mvn r0, #0 │ │ │ │ b 244e40 │ │ │ │ ldr r0, [pc, #236] @ 24500c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 244e10 │ │ │ │ ldr r3, [pc, #216] @ 245010 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 244f10 │ │ │ │ ldr r3, [pc, #180] @ 245000 │ │ │ │ @@ -213147,49 +213147,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 245014 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 244f10 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #76] @ 245018 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 244f10 │ │ │ │ strdeq r7, [lr], #-168 @ 0xffffff58 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x004e7a98 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r2, r0, r5, lsl #5 │ │ │ │ subeq r7, lr, r4, lsr #20 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r9, fp, ip, lsl #27 │ │ │ │ - @ instruction: 0x003b9db8 │ │ │ │ + eorseq r9, fp, ip, lsr #28 │ │ │ │ + eorseq r9, fp, r8, asr lr │ │ │ │ andeq r2, r0, r8, asr #7 │ │ │ │ - eorseq r9, fp, r4, ror sp │ │ │ │ - eorseq r9, fp, r8, asr #27 │ │ │ │ + eorseq r9, fp, r4, lsl lr │ │ │ │ + eorseq r9, fp, r8, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3784] @ 0xec8 │ │ │ │ ldr r2, [pc, #372] @ 2451a8 │ │ │ │ ldr r3, [pc, #372] @ 2451ac │ │ │ │ sub sp, sp, #280 @ 0x118 │ │ │ │ @@ -213402,46 +213402,46 @@ │ │ │ │ bl 176c18 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r8, [pc, #1060] @ 24579c │ │ │ │ cmp r0, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ beq 24554c │ │ │ │ mov r1, r5 │ │ │ │ - bl 425240 │ │ │ │ + bl 4252e0 │ │ │ │ cmp r0, #2 │ │ │ │ beq 2453a4 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mov r1, r5 │ │ │ │ - bl 425240 │ │ │ │ + bl 4252e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2454ec │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mov r1, #1 │ │ │ │ - bl 425240 │ │ │ │ + bl 4252e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 24547c │ │ │ │ ldr r1, [pc, #992] @ 2457a0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 4bf0c8 │ │ │ │ + bl 4bf168 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 2455ac │ │ │ │ ldr r3, [pc, #972] @ 2457a4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r2, r3 │ │ │ │ ble 24557c │ │ │ │ ldr r1, [pc, #960] @ 2457a8 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mov r2, r7 │ │ │ │ - bl 4bf0c8 │ │ │ │ + bl 4bf168 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 24551c │ │ │ │ mov r7, r4 │ │ │ │ ldr r0, [r7, #104]! @ 0x68 │ │ │ │ - bl 42539c │ │ │ │ + bl 42543c │ │ │ │ mov r2, #1 │ │ │ │ mov r3, r6 │ │ │ │ eor r1, r0, #1 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ mov r0, r7 │ │ │ │ bl 1feb34 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -213474,15 +213474,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #804] @ 2457bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r2, [pc, #784] @ 2457c0 │ │ │ │ ldr r3, [pc, #740] @ 245798 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -213502,70 +213502,70 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #712] @ 2457d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2454a8 │ │ │ │ ldr r3, [pc, #688] @ 2457d4 │ │ │ │ ldr ip, [pc, #688] @ 2457d8 │ │ │ │ ldr r1, [pc, #688] @ 2457dc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #680] @ 2457e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2454a8 │ │ │ │ ldr r3, [pc, #656] @ 2457e4 │ │ │ │ ldr ip, [pc, #656] @ 2457e8 │ │ │ │ ldr r1, [pc, #656] @ 2457ec │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #648] @ 2457f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2454a8 │ │ │ │ ldr r3, [pc, #624] @ 2457f4 │ │ │ │ ldr ip, [pc, #624] @ 2457f8 │ │ │ │ ldr r1, [pc, #624] @ 2457fc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #616] @ 245800 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2454a8 │ │ │ │ ldr r2, [pc, #592] @ 245804 │ │ │ │ rsb r1, r5, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #584] @ 245808 │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r1, [pc, #580] @ 24580c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #704 @ 0x2c0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ cmn r5, #1 │ │ │ │ beq 2454a8 │ │ │ │ ldr r1, [pc, #548] @ 245810 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a7bbc │ │ │ │ + bl 5a7c5c │ │ │ │ b 2454a8 │ │ │ │ mov r3, #12 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp] │ │ │ │ strb r3, [sp, #68] @ 0x44 │ │ │ │ mov r2, #6 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ @@ -213609,22 +213609,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 245820 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 245468 │ │ │ │ ldr r3, [pc, #312] @ 245824 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 245440 │ │ │ │ ldr r3, [pc, #280] @ 245818 │ │ │ │ @@ -213640,76 +213640,76 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #16 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 245828 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r6, [r4, #492] @ 0x1ec │ │ │ │ b 245440 │ │ │ │ ldr r0, [pc, #192] @ 24582c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 245468 │ │ │ │ ldr r0, [pc, #176] @ 245830 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r6, [r4, #492] @ 0x1ec │ │ │ │ b 245440 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r7, lr, r4, lsr r5 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strdeq r7, [lr], #-68 @ 0xffffffbc │ │ │ │ andeq r2, r0, r2, lsl #5 │ │ │ │ andeq r7, r0, pc, lsr #10 │ │ │ │ andeq r2, r0, r6, ror r2 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - subeq ip, r8, r4, asr #28 │ │ │ │ - mlaseq fp, r4, r9, r9 │ │ │ │ - eorseq r9, fp, r8, lsl r4 │ │ │ │ + subeq ip, r8, r4, ror #29 │ │ │ │ + eorseq r9, fp, r4, lsr sl │ │ │ │ + @ instruction: 0x003b94b8 │ │ │ │ @ instruction: 0x000002b9 │ │ │ │ strheq r7, [lr], #-60 @ 0xffffffc4 │ │ │ │ - ldrdeq ip, [r8], #-208 @ 0xffffff30 │ │ │ │ - @ instruction: 0x003b98fc │ │ │ │ - eorseq r9, fp, r8, lsr #7 │ │ │ │ + subeq ip, r8, r0, ror lr │ │ │ │ + mlaseq fp, ip, r9, r9 │ │ │ │ + eorseq r9, fp, r8, asr #8 │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ - subeq ip, r8, r0, lsr #27 │ │ │ │ - eorseq r9, fp, r4, lsr #18 │ │ │ │ - eorseq r9, fp, r8, ror r3 │ │ │ │ + subeq ip, r8, r0, asr #28 │ │ │ │ + eorseq r9, fp, r4, asr #19 │ │ │ │ + eorseq r9, fp, r8, lsl r4 │ │ │ │ andeq r0, r0, sp, asr #5 │ │ │ │ - subeq ip, r8, r0, ror sp │ │ │ │ - eorseq r7, fp, ip, asr #27 │ │ │ │ - eorseq r9, fp, r8, asr #6 │ │ │ │ + subeq ip, r8, r0, lsl lr │ │ │ │ + eorseq r7, fp, ip, ror #28 │ │ │ │ + eorseq r9, fp, r8, ror #7 │ │ │ │ andeq r0, r0, pc, lsr #5 │ │ │ │ - subeq ip, r8, r0, asr #26 │ │ │ │ - eorseq r8, fp, r0, rrx │ │ │ │ - eorseq r9, fp, r8, lsl r3 │ │ │ │ + subeq ip, r8, r0, ror #27 │ │ │ │ + eorseq r8, fp, r0, lsl #2 │ │ │ │ + @ instruction: 0x003b93b8 │ │ │ │ andeq r0, r0, r7, asr #5 │ │ │ │ - @ instruction: 0x003b7ffc │ │ │ │ - subeq ip, r8, r8, lsl #26 │ │ │ │ - eorseq r9, fp, r0, ror #5 │ │ │ │ - eorseq r7, fp, r4, ror #31 │ │ │ │ + mlaseq fp, ip, r0, r8 │ │ │ │ + subeq ip, r8, r8, lsr #27 │ │ │ │ + eorseq r9, fp, r0, lsl #7 │ │ │ │ + eorseq r8, fp, r4, lsl #1 │ │ │ │ andeq r2, r0, r4, asr #18 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003b97f4 │ │ │ │ + mlaseq fp, r4, r8, r9 │ │ │ │ andeq r1, r0, r8, asr #32 │ │ │ │ - eorseq r9, fp, r4, lsl r7 │ │ │ │ - mlaseq fp, ip, r7, r9 │ │ │ │ - eorseq r9, fp, r0, lsr #14 │ │ │ │ + @ instruction: 0x003b97b4 │ │ │ │ + eorseq r9, fp, ip, lsr r8 │ │ │ │ + eorseq r9, fp, r0, asr #15 │ │ │ │ ldr r3, [sp] │ │ │ │ ldrb r0, [sp, #4] │ │ │ │ cmp r3, #1 │ │ │ │ beq 245858 │ │ │ │ cmp r3, #4 │ │ │ │ movne r0, #0 │ │ │ │ andeq r0, r0, #1 │ │ │ │ @@ -213777,15 +213777,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mvn r2, r2, lsl #25 │ │ │ │ mvn r2, r2, lsr #25 │ │ │ │ ldr r0, [r3, #128] @ 0x80 │ │ │ │ strb r2, [r3, #100] @ 0x64 │ │ │ │ mov r1, #1 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ ldr r3, [pc, #208] @ 245a34 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 245904 │ │ │ │ ldr r3, [pc, #192] @ 245a38 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -213805,48 +213805,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 245a44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 245904 │ │ │ │ ldr r2, [pc, #88] @ 245a48 │ │ │ │ ldr r3, [pc, #52] @ 245a28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 245a20 │ │ │ │ ldr r0, [pc, #56] @ 245a4c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x004e6f90 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r6, lr, ip, ror pc │ │ │ │ subeq r6, lr, r0, ror #30 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r2, r0, ip, lsr #1 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r9, fp, ip, asr r5 │ │ │ │ + @ instruction: 0x003b95fc │ │ │ │ subeq r6, lr, ip, ror lr │ │ │ │ - eorseq r9, fp, r0, asr r5 │ │ │ │ + @ instruction: 0x003b95f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #196] @ 245b2c │ │ │ │ ldr r3, [pc, #196] @ 245b30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -213855,23 +213855,23 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldrb r7, [r4, #276] @ 0x114 │ │ │ │ - bl 5a7990 │ │ │ │ + bl 5a7a30 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ subs r5, r0, #0 │ │ │ │ ble 245ac4 │ │ │ │ mov r2, sp │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5a76b8 │ │ │ │ + bl 5a7758 │ │ │ │ ldr r2, [sp] │ │ │ │ add r3, r7, #1 │ │ │ │ cmp r2, r3 │ │ │ │ bcs 245b08 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #100] @ 245b34 │ │ │ │ ldr r3, [pc, #92] @ 245b30 │ │ │ │ @@ -213887,50 +213887,50 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrb r3, [r4, #276] @ 0x114 │ │ │ │ add r0, r0, r3 │ │ │ │ - bl 41938c │ │ │ │ + bl 41942c │ │ │ │ cmp r0, #0 │ │ │ │ cmpge r5, r0 │ │ │ │ movge r0, #1 │ │ │ │ movlt r0, #0 │ │ │ │ b 245ac8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r6, lr, r4, lsl #28 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x004e6d9c │ │ │ │ ldr r0, [pc, #8] @ 245b48 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366ba0 │ │ │ │ + b 366c40 │ │ │ │ ldrdeq r6, [sp], #-8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 245bdc │ │ │ │ ldr r2, [pc, #120] @ 245be0 │ │ │ │ ldr r1, [pc, #120] @ 245be4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #92] @ 245be8 │ │ │ │ ldr r1, [pc, #92] @ 245bec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 360b74 │ │ │ │ + bl 360c14 │ │ │ │ ldr r2, [pc, #72] @ 245bf0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -213938,17 +213938,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq ip, r8, ip, lsr #18 │ │ │ │ - @ instruction: 0x003a03d4 │ │ │ │ - eorseq lr, fp, ip, lsr #31 │ │ │ │ + subeq ip, r8, ip, asr #19 │ │ │ │ + eorseq r0, sl, r4, ror r4 │ │ │ │ + eorseq pc, fp, ip, asr #32 │ │ │ │ muleq r0, r8, r0 │ │ │ │ muleq r0, ip, r1 │ │ │ │ subeq r6, sp, r0, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -213974,48 +213974,48 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r7, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r6, [pc, #468] @ 245e4c │ │ │ │ ldr r1, [pc, #468] @ 245e50 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r5, #32 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #432] @ 245e54 │ │ │ │ add ip, r5, #44 @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #396] @ 245e58 │ │ │ │ ldr r1, [pc, #396] @ 245e5c │ │ │ │ add ip, r5, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3604b0 │ │ │ │ + bl 360550 │ │ │ │ cmp r0, #0 │ │ │ │ bne 245d1c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -214045,30 +214045,30 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r9, #156 @ 0x9c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ bl 21d6c0 │ │ │ │ ldr r3, [pc, #200] @ 245e68 │ │ │ │ add sl, r4, #920 @ 0x398 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r5, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r4, #4 │ │ │ │ add r2, r9, #204 @ 0xcc │ │ │ │ mov r0, sl │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ bl 21d6c0 │ │ │ │ ldr r1, [pc, #144] @ 245e6c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ @@ -214091,28 +214091,28 @@ │ │ │ │ ldr r1, [pc, #68] @ 245e70 │ │ │ │ ldr r0, [pc, #68] @ 245e74 │ │ │ │ ldr r2, [pc, #68] @ 245e78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #56 @ 0x38 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq ip, r8, r4, asr r8 │ │ │ │ - eorseq ip, sl, r8, lsr #7 │ │ │ │ - @ instruction: 0x003ac3bc │ │ │ │ - @ instruction: 0x003b24f8 │ │ │ │ - mlaseq fp, r8, r4, r2 │ │ │ │ - subeq sp, r2, ip, asr #16 │ │ │ │ - eorseq r0, sl, r4, ror r2 │ │ │ │ - eorseq lr, fp, r0, asr lr │ │ │ │ + strdeq ip, [r8], #-132 @ 0xffffff7c │ │ │ │ + eorseq ip, sl, r8, asr #8 │ │ │ │ + eorseq ip, sl, ip, asr r4 │ │ │ │ + mlaseq fp, r8, r5, r2 │ │ │ │ + eorseq r2, fp, r8, lsr r5 │ │ │ │ + subeq sp, r2, ip, ror #17 │ │ │ │ + eorseq r0, sl, r4, lsl r3 │ │ │ │ + @ instruction: 0x003beef0 │ │ │ │ subeq r5, sp, ip, lsr #29 │ │ │ │ - eorseq r9, fp, r4, lsr r2 │ │ │ │ - eorseq r9, fp, r0, lsl r2 │ │ │ │ + @ instruction: 0x003b92d4 │ │ │ │ + @ instruction: 0x003b92b0 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - eorseq r9, fp, ip, asr #2 │ │ │ │ - eorseq r9, fp, r8, asr r1 │ │ │ │ + eorseq r9, fp, ip, ror #3 │ │ │ │ + @ instruction: 0x003b91f8 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #284] @ 245fb0 │ │ │ │ ldr r3, [pc, #284] @ 245fb4 │ │ │ │ @@ -214122,15 +214122,15 @@ │ │ │ │ ldr r5, [pc, #272] @ 245fb8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r0, #132] @ 0x84 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ ldr r3, [pc, #244] @ 245fbc │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 245f24 │ │ │ │ mov r3, #1 │ │ │ │ @@ -214170,37 +214170,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 245fd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 245ed8 │ │ │ │ ldr r0, [pc, #48] @ 245fd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 245ed8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r6, [lr], #-152 @ 0xffffff68 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r6, lr, r8, lsr #19 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r6, lr, r4, lsl #19 │ │ │ │ andeq r1, r0, ip, lsl #5 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r9, fp, ip, lsr #32 │ │ │ │ - eorseq r9, fp, r4, asr #32 │ │ │ │ + eorseq r9, fp, ip, asr #1 │ │ │ │ + eorseq r9, fp, r4, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #284] @ 24610c │ │ │ │ ldr r3, [pc, #284] @ 246110 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -214209,15 +214209,15 @@ │ │ │ │ ldr r5, [pc, #272] @ 246114 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #132] @ 0x84 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ ldr r3, [pc, #244] @ 246118 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 246080 │ │ │ │ mov r3, #0 │ │ │ │ @@ -214257,37 +214257,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 24612c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 246034 │ │ │ │ ldr r0, [pc, #48] @ 246130 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 246034 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r6, lr, ip, ror r8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r6, lr, ip, asr #16 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r6, lr, r8, lsr #16 │ │ │ │ andeq r1, r0, r4, lsr sp │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r8, fp, r4, lsl pc │ │ │ │ - eorseq r8, fp, ip, lsr #30 │ │ │ │ + @ instruction: 0x003b8fb4 │ │ │ │ + eorseq r8, fp, ip, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r0, #100] @ 0x64 │ │ │ │ mov r3, #1 │ │ │ │ and r2, r2, #7 │ │ │ │ @@ -214300,15 +214300,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2461c8 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 5a797c │ │ │ │ + bl 5a7a1c │ │ │ │ ldrb r3, [r4, #136] @ 0x88 │ │ │ │ cmp r0, #1 │ │ │ │ bhi 246204 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -214328,15 +214328,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 245fd8 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 5a7990 │ │ │ │ + bl 5a7a30 │ │ │ │ ldrb r3, [r4, #136] @ 0x88 │ │ │ │ cmp r0, #1 │ │ │ │ bls 246194 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -214358,23 +214358,23 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5a7990 │ │ │ │ + bl 5a7a30 │ │ │ │ ldr r3, [r4, #156] @ 0x9c │ │ │ │ ldr r7, [pc, #240] @ 24636c │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r0, r3 │ │ │ │ beq 2462c4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a743c │ │ │ │ + bl 5a74dc │ │ │ │ ldr r2, [pc, #216] @ 246370 │ │ │ │ ldr r3, [pc, #204] @ 246368 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -214407,37 +214407,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 246384 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 246290 │ │ │ │ ldr r0, [pc, #48] @ 246388 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 246290 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r6, lr, r8, lsr #12 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strdeq r6, [lr], #-84 @ 0xffffffac │ │ │ │ ldrdeq r6, [lr], #-84 @ 0xffffffac │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ muleq r0, r0, lr │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r8, fp, r0, lsl #26 │ │ │ │ - eorseq r8, fp, r4, lsr #26 │ │ │ │ + eorseq r8, fp, r0, lsr #27 │ │ │ │ + eorseq r8, fp, r4, asr #27 │ │ │ │ ldrb r3, [r0, #110] @ 0x6e │ │ │ │ ldrb r1, [r0, #97] @ 0x61 │ │ │ │ ldrb r2, [r0, #96] @ 0x60 │ │ │ │ lsl r3, r3, #16 │ │ │ │ orr r3, r3, r1, lsl #8 │ │ │ │ orrs r3, r3, r2 │ │ │ │ mov r1, #0 │ │ │ │ @@ -214447,15 +214447,15 @@ │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 5a7990 │ │ │ │ + bl 5a7a30 │ │ │ │ cmp r0, #1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -214569,67 +214569,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 24660c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 246504 │ │ │ │ ldr r0, [pc, #48] @ 246610 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 246504 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r6, lr, r4, lsr #7 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x004e6390 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r6, lr, r4, asr #6 │ │ │ │ andeq r3, r0, r8, lsl r7 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003b8ad4 │ │ │ │ - @ instruction: 0x003b8af0 │ │ │ │ + eorseq r8, fp, r4, ror fp │ │ │ │ + mlaseq fp, r0, fp, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 246680 │ │ │ │ ldr r2, [pc, #84] @ 246684 │ │ │ │ ldr r1, [pc, #84] @ 246688 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ strb r2, [r0, #66] @ 0x42 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq fp, r8, r4, ror #28 │ │ │ │ - eorseq pc, r9, ip, lsl #18 │ │ │ │ - eorseq lr, fp, r8, ror #9 │ │ │ │ + subeq fp, r8, r4, lsl #30 │ │ │ │ + eorseq pc, r9, ip, lsr #19 │ │ │ │ + eorseq lr, fp, r8, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 24670c │ │ │ │ ldr r2, [pc, #104] @ 246710 │ │ │ │ ldr r1, [pc, #104] @ 246714 │ │ │ │ @@ -214637,35 +214637,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ mov r4, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #68] @ 246718 │ │ │ │ mov r3, #400 @ 0x190 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r2, r0, #1088 @ 0x440 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36aad4 │ │ │ │ + bl 36ab74 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strdeq fp, [r8], #-208 @ 0xffffff30 │ │ │ │ - @ instruction: 0x003b1ab8 │ │ │ │ - eorseq r1, fp, ip, asr sl │ │ │ │ - subeq ip, r2, r0, lsr #28 │ │ │ │ + @ instruction: 0x0048be90 │ │ │ │ + eorseq r1, fp, r8, asr fp │ │ │ │ + @ instruction: 0x003b1afc │ │ │ │ + subeq ip, r2, r0, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 246790 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #88] @ 246794 │ │ │ │ @@ -214673,31 +214673,31 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r0, [r0, #316] @ 0x13c │ │ │ │ cmp r0, r4 │ │ │ │ movge r0, r4 │ │ │ │ cmp r0, #5 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq fp, r8, ip, asr sp │ │ │ │ - eorseq r1, fp, r8, lsr #20 │ │ │ │ - subeq ip, r2, r8, lsr #27 │ │ │ │ + strdeq fp, [r8], #-220 @ 0xffffff24 │ │ │ │ + eorseq r1, fp, r8, asr #21 │ │ │ │ + subeq ip, r2, r8, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 246810 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #88] @ 246814 │ │ │ │ @@ -214705,31 +214705,31 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r0, [r0, #316] @ 0x13c │ │ │ │ cmp r0, r4 │ │ │ │ movge r0, r4 │ │ │ │ cmp r0, #4 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq fp, [r8], #-204 @ 0xffffff34 │ │ │ │ - eorseq r1, fp, r8, lsr #19 │ │ │ │ - subeq ip, r2, r8, lsr #26 │ │ │ │ + subeq fp, r8, ip, ror sp │ │ │ │ + eorseq r1, fp, r8, asr #20 │ │ │ │ + subeq ip, r2, r8, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 246890 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #88] @ 246894 │ │ │ │ @@ -214737,31 +214737,31 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r0, [r0, #316] @ 0x13c │ │ │ │ cmp r0, r4 │ │ │ │ movge r0, r4 │ │ │ │ cmp r0, #4 │ │ │ │ movgt r0, #0 │ │ │ │ movle r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq fp, r8, ip, asr ip │ │ │ │ - eorseq r1, fp, r8, lsr #18 │ │ │ │ - subeq ip, r2, r8, lsr #25 │ │ │ │ + strdeq fp, [r8], #-204 @ 0xffffff34 │ │ │ │ + eorseq r1, fp, r8, asr #19 │ │ │ │ + subeq ip, r2, r8, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 246914 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #92] @ 246918 │ │ │ │ @@ -214769,117 +214769,117 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r0, [r0, #316] @ 0x13c │ │ │ │ cmp r0, r4 │ │ │ │ movge r0, r4 │ │ │ │ sub r0, r0, #5 │ │ │ │ cmp r0, #1 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq fp, [r8], #-188 @ 0xffffff44 │ │ │ │ - eorseq r1, fp, r8, lsr #17 │ │ │ │ - subeq ip, r2, r8, lsr #24 │ │ │ │ + subeq fp, r8, ip, ror ip │ │ │ │ + eorseq r1, fp, r8, asr #18 │ │ │ │ + subeq ip, r2, r8, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 246978 │ │ │ │ ldr r2, [pc, #64] @ 24697c │ │ │ │ ldr r1, [pc, #64] @ 246980 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 5a7434 │ │ │ │ + bl 5a74d4 │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5a7434 │ │ │ │ - subeq fp, r8, ip, asr fp │ │ │ │ - eorseq r1, fp, r8, lsr #16 │ │ │ │ - subeq ip, r2, r8, lsr #23 │ │ │ │ + b 5a74d4 │ │ │ │ + strdeq fp, [r8], #-188 @ 0xffffff44 │ │ │ │ + eorseq r1, fp, r8, asr #17 │ │ │ │ + subeq ip, r2, r8, asr #24 │ │ │ │ │ │ │ │ 00246984 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ 2469f4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 36b40c │ │ │ │ + bl 36b4ac │ │ │ │ ldr ip, [pc, #72] @ 2469f8 │ │ │ │ ldr r2, [pc, #72] @ 2469fc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, #7 │ │ │ │ strb r3, [r0, #316] @ 0x13c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq ip, r2, r8, asr fp │ │ │ │ - subeq fp, r8, r8, ror #21 │ │ │ │ - @ instruction: 0x003b17b8 │ │ │ │ + strdeq ip, [r2], #-184 @ 0xffffff48 │ │ │ │ + subeq fp, r8, r8, lsl #23 │ │ │ │ + eorseq r1, fp, r8, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 246a60 │ │ │ │ ldr r2, [pc, #72] @ 246a64 │ │ │ │ ldr r1, [pc, #72] @ 246a68 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 5a73ec │ │ │ │ + bl 5a748c │ │ │ │ mov r1, #32 │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5a73ec │ │ │ │ - subeq fp, r8, ip, ror sl │ │ │ │ - eorseq r1, fp, r8, asr #14 │ │ │ │ - subeq ip, r2, r0, asr #21 │ │ │ │ + b 5a748c │ │ │ │ + subeq fp, r8, ip, lsl fp │ │ │ │ + eorseq r1, fp, r8, ror #15 │ │ │ │ + subeq ip, r2, r0, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #308] @ 246bb8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #304] @ 246bbc │ │ │ │ @@ -214887,15 +214887,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r3, [r0, #316] @ 0x13c │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, r4 │ │ │ │ movge r3, r4 │ │ │ │ cmp r3, #4 │ │ │ │ ble 246aec │ │ │ │ mov r3, #7 │ │ │ │ @@ -214935,37 +214935,37 @@ │ │ │ │ ble 246b74 │ │ │ │ add r4, r5, #336 @ 0x150 │ │ │ │ add r4, r4, #3 │ │ │ │ add r6, r4, r6 │ │ │ │ add r7, r5, #152 @ 0x98 │ │ │ │ ldrb r1, [r4, #1]! │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a743c │ │ │ │ + bl 5a74dc │ │ │ │ cmp r6, r4 │ │ │ │ bne 246b60 │ │ │ │ ldr r3, [r5, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ beq 246ac4 │ │ │ │ add r6, r5, #352 @ 0x160 │ │ │ │ add r6, r6, #3 │ │ │ │ add r7, r5, #260 @ 0x104 │ │ │ │ mov r4, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldrb r1, [r6, #1]! │ │ │ │ - bl 5a743c │ │ │ │ + bl 5a74dc │ │ │ │ sub r3, r4, #352 @ 0x160 │ │ │ │ ldr r2, [r5, #388] @ 0x184 │ │ │ │ sub r3, r3, #2 │ │ │ │ sub r3, r3, r5 │ │ │ │ cmp r2, r3 │ │ │ │ bhi 246b8c │ │ │ │ b 246ac4 │ │ │ │ - subeq fp, r8, ip, lsl #20 │ │ │ │ - @ instruction: 0x003b16d4 │ │ │ │ - subeq ip, r2, r4, asr sl │ │ │ │ + subeq fp, r8, ip, lsr #21 │ │ │ │ + eorseq r1, fp, r4, ror r7 │ │ │ │ + strdeq ip, [r2], #-164 @ 0xffffff5c │ │ │ │ │ │ │ │ 00246bc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #1020] @ 246fd8 │ │ │ │ @@ -215082,21 +215082,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #564] @ 246ff8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldrsh r1, [r7, #28] │ │ │ │ ldr r2, [r8] │ │ │ │ b 246c5c │ │ │ │ cmp r2, #0 │ │ │ │ bne 246ee8 │ │ │ │ str r2, [r4, #292] @ 0x124 │ │ │ │ ldrsh r1, [r7, #28] │ │ │ │ @@ -215119,24 +215119,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [pc, #436] @ 247000 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 247004 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 246cb8 │ │ │ │ ldr r3, [pc, #404] @ 247008 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 246c20 │ │ │ │ ldr r3, [pc, #360] @ 246ff0 │ │ │ │ @@ -215152,21 +215152,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 24700c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r2, [r8] │ │ │ │ b 246c20 │ │ │ │ ldr r3, [pc, #288] @ 247010 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 246f64 │ │ │ │ @@ -215183,73 +215183,73 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 247014 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r2, [r8] │ │ │ │ b 246c48 │ │ │ │ str r3, [r4, #292] @ 0x124 │ │ │ │ ldrsh r1, [r7, #28] │ │ │ │ cmp r1, #0 │ │ │ │ moveq r1, #0 │ │ │ │ beq 246c5c │ │ │ │ b 246d54 │ │ │ │ ldr r0, [pc, #148] @ 247018 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r2, [r8] │ │ │ │ b 246c20 │ │ │ │ ldr r1, [pc, #132] @ 24701c │ │ │ │ ldr r0, [pc, #132] @ 247020 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 246cb8 │ │ │ │ ldr r0, [pc, #116] @ 247024 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldrsh r1, [r7, #28] │ │ │ │ ldr r2, [r8] │ │ │ │ b 246c5c │ │ │ │ ldr r0, [pc, #96] @ 247028 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r2, [r8] │ │ │ │ b 246c48 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x004e5c90 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r5, lr, ip, ror ip │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r5, lr, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #24 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r8, fp, r0, lsr r4 │ │ │ │ + @ instruction: 0x003b84d0 │ │ │ │ @ instruction: 0x000019b8 │ │ │ │ - eorseq fp, sl, r0, asr #22 │ │ │ │ - @ instruction: 0x003b83f4 │ │ │ │ + eorseq fp, sl, r0, ror #23 │ │ │ │ + mlaseq fp, r4, r4, r8 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - eorseq r8, fp, r4, lsl r2 │ │ │ │ + @ instruction: 0x003b82b4 │ │ │ │ andeq r1, r0, r8, ror #21 │ │ │ │ - eorseq r8, fp, r0, lsl #4 │ │ │ │ - eorseq r8, fp, r8, lsr #3 │ │ │ │ - @ instruction: 0x003ab9f4 │ │ │ │ - eorseq r8, fp, ip, ror #5 │ │ │ │ - eorseq r8, fp, ip, ror r2 │ │ │ │ - eorseq r8, fp, r4, ror #3 │ │ │ │ + eorseq r8, fp, r0, lsr #5 │ │ │ │ + eorseq r8, fp, r8, asr #4 │ │ │ │ + mlaseq sl, r4, sl, fp │ │ │ │ + eorseq r8, fp, ip, lsl #7 │ │ │ │ + eorseq r8, fp, ip, lsl r3 │ │ │ │ + eorseq r8, fp, r4, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldrb r3, [r0, #276] @ 0x114 │ │ │ │ ldr r2, [pc, #1112] @ 2474a0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -215272,24 +215272,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 176c18 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 247224 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a7990 │ │ │ │ + bl 5a7a30 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 24712c │ │ │ │ ldr r3, [r4, #252] @ 0xfc │ │ │ │ cmp r3, #0 │ │ │ │ beq 24712c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a7824 │ │ │ │ + bl 5a78c4 │ │ │ │ ldr r3, [r4, #252] @ 0xfc │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [r3, #100] @ 0x64 │ │ │ │ add r0, r4, #168 @ 0xa8 │ │ │ │ ldrb r3, [r4, #277] @ 0x115 │ │ │ │ bl 2372bc │ │ │ │ subs r3, r0, #0 │ │ │ │ @@ -215301,15 +215301,15 @@ │ │ │ │ ldrb r2, [r4, #277] @ 0x115 │ │ │ │ bl 2384dc │ │ │ │ str r0, [r4, #256] @ 0x100 │ │ │ │ bl 239064 │ │ │ │ mov r5, r0 │ │ │ │ str r5, [r4, #140] @ 0x8c │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a73d4 │ │ │ │ + bl 5a7474 │ │ │ │ mov r1, #0 │ │ │ │ cmp r5, r1 │ │ │ │ strb r1, [r4, #284] @ 0x11c │ │ │ │ bne 2471e4 │ │ │ │ ldr r2, [pc, #892] @ 2474b0 │ │ │ │ ldr r3, [pc, #876] @ 2474a4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -215325,15 +215325,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r6, r0, #260 @ 0x104 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a7950 │ │ │ │ + bl 5a79f0 │ │ │ │ cmp r0, #0 │ │ │ │ movne r5, #0 │ │ │ │ movne r9, r5 │ │ │ │ beq 247210 │ │ │ │ ldr r3, [pc, #792] @ 2474ac │ │ │ │ ldr r8, [r7, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -215343,20 +215343,20 @@ │ │ │ │ ldrb r5, [r4, #276] @ 0x114 │ │ │ │ sub r5, r5, #1 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ cmp r5, #0 │ │ │ │ strb r5, [r4, #276] @ 0x114 │ │ │ │ beq 247080 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a7990 │ │ │ │ + bl 5a7a30 │ │ │ │ cmp r5, r0 │ │ │ │ movcs r1, r0 │ │ │ │ movcc r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a7834 │ │ │ │ + bl 5a78d4 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #276] @ 0x114 │ │ │ │ b 247080 │ │ │ │ ldrb r3, [r4, #100] @ 0x64 │ │ │ │ ldr r2, [r8] │ │ │ │ and r3, r3, #248 @ 0xf8 │ │ │ │ ble 2472bc │ │ │ │ @@ -215364,15 +215364,15 @@ │ │ │ │ cmp r2, r1 │ │ │ │ strb r3, [r4, #100] @ 0x64 │ │ │ │ bne 2473d8 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ bl 2395bc │ │ │ │ b 24712c │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a75b8 │ │ │ │ + bl 5a7658 │ │ │ │ mov r9, r0 │ │ │ │ and r5, r0, #7 │ │ │ │ b 24718c │ │ │ │ ldr r3, [pc, #648] @ 2474b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -215391,22 +215391,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #548] @ 2474c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2470a0 │ │ │ │ mov r2, #8192 @ 0x2000 │ │ │ │ mov r0, r4 │ │ │ │ strh r2, [r4, #100] @ 0x64 │ │ │ │ strb r3, [r4, #102] @ 0x66 │ │ │ │ bl 2458bc │ │ │ │ b 24712c │ │ │ │ @@ -215430,24 +215430,24 @@ │ │ │ │ beq 247484 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [pc, #416] @ 2474c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #396] @ 2474cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 247204 │ │ │ │ ldr r3, [pc, #384] @ 2474d0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2471a0 │ │ │ │ ldr r3, [pc, #340] @ 2474b8 │ │ │ │ @@ -215463,27 +215463,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2474d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2471a0 │ │ │ │ ldr r0, [pc, #268] @ 2474d8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2470a0 │ │ │ │ ldr r3, [pc, #228] @ 2474c4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 247204 │ │ │ │ ldr r3, [pc, #196] @ 2474b8 │ │ │ │ @@ -215498,65 +215498,65 @@ │ │ │ │ beq 24746c │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [pc, #164] @ 2474dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2474e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 247204 │ │ │ │ ldr r0, [pc, #132] @ 2474e4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2471a0 │ │ │ │ ldr r1, [pc, #116] @ 2474e8 │ │ │ │ ldr r0, [pc, #116] @ 2474ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 247204 │ │ │ │ ldr r1, [pc, #100] @ 2474f0 │ │ │ │ ldr r0, [pc, #100] @ 2474f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 247204 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r5, lr, r0, lsr #16 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r5, lr, r0, lsl r8 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r5, lr, r8, lsr r7 │ │ │ │ andeq r1, r0, r0, lsr r3 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r8, fp, r4, asr r0 │ │ │ │ + ldrsheq r8, [fp], -r4 @ │ │ │ │ @ instruction: 0x000019b8 │ │ │ │ - eorseq r8, fp, r0, lsr #32 │ │ │ │ - eorseq r7, fp, r8, lsl pc │ │ │ │ + eorseq r8, fp, r0, asr #1 │ │ │ │ + @ instruction: 0x003b7fb8 │ │ │ │ andeq r2, r0, r4, asr #7 │ │ │ │ - @ instruction: 0x003b7ef8 │ │ │ │ - eorseq r7, fp, r0, asr pc │ │ │ │ - eorseq r7, fp, r8, lsl #30 │ │ │ │ - eorseq r7, fp, r8, lsl #28 │ │ │ │ - eorseq r7, fp, r4, ror lr │ │ │ │ - eorseq r7, fp, ip, asr #29 │ │ │ │ - eorseq r7, fp, r0, lsl lr │ │ │ │ - @ instruction: 0x003b7ebc │ │ │ │ - @ instruction: 0x003b7df8 │ │ │ │ + mlaseq fp, r8, pc, r7 @ │ │ │ │ + @ instruction: 0x003b7ff0 │ │ │ │ + eorseq r7, fp, r8, lsr #31 │ │ │ │ + eorseq r7, fp, r8, lsr #29 │ │ │ │ + eorseq r7, fp, r4, lsl pc │ │ │ │ + eorseq r7, fp, ip, ror #30 │ │ │ │ + @ instruction: 0x003b7eb0 │ │ │ │ + eorseq r7, fp, ip, asr pc │ │ │ │ + mlaseq fp, r8, lr, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #1900] @ 247c7c │ │ │ │ ldrb r3, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ @@ -215606,15 +215606,15 @@ │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ beq 247580 │ │ │ │ ldr r3, [r4, #292] @ 0x124 │ │ │ │ cmp r3, #0 │ │ │ │ beq 247580 │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ - bl 5a7950 │ │ │ │ + bl 5a79f0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 247854 │ │ │ │ ldr r3, [r4, #292] @ 0x124 │ │ │ │ cmp r3, #0 │ │ │ │ beq 247a08 │ │ │ │ ldrb r3, [r4, #99] @ 0x63 │ │ │ │ cmp r3, #16 │ │ │ │ @@ -215630,33 +215630,33 @@ │ │ │ │ bhi 2477b8 │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ bhi 247914 │ │ │ │ cmp r3, #16 │ │ │ │ bne 247580 │ │ │ │ add r7, r4, #152 @ 0x98 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a7990 │ │ │ │ + bl 5a7a30 │ │ │ │ mov r1, r5 │ │ │ │ add r8, r4, #260 @ 0x104 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a7824 │ │ │ │ + bl 5a78c4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 246134 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a797c │ │ │ │ + bl 5a7a1c │ │ │ │ mov r1, r5 │ │ │ │ cmp r0, r7 │ │ │ │ movcc r7, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a74d4 │ │ │ │ + bl 5a7574 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a7990 │ │ │ │ + bl 5a7a30 │ │ │ │ ldr r3, [pc, #1536] @ 247c90 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 247a14 │ │ │ │ mov r0, r4 │ │ │ │ @@ -215688,33 +215688,33 @@ │ │ │ │ beq 247964 │ │ │ │ cmp r3, #67 @ 0x43 │ │ │ │ beq 24788c │ │ │ │ cmp r3, #16 │ │ │ │ bne 247580 │ │ │ │ add r7, r4, #152 @ 0x98 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a7990 │ │ │ │ + bl 5a7a30 │ │ │ │ mov r1, r5 │ │ │ │ add r8, r4, #260 @ 0x104 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a7824 │ │ │ │ + bl 5a78c4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 246134 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a797c │ │ │ │ + bl 5a7a1c │ │ │ │ mov r1, r5 │ │ │ │ cmp r0, r7 │ │ │ │ movcc r2, r0 │ │ │ │ movcs r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a74d4 │ │ │ │ + bl 5a7574 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a7990 │ │ │ │ + bl 5a7a30 │ │ │ │ ldrb r3, [r4, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #1300] @ 247c90 │ │ │ │ bic r3, r3, #7 │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r4, #100] @ 0x64 │ │ │ │ strb r0, [r4, #276] @ 0x114 │ │ │ │ ldr r3, [r6, r2] │ │ │ │ @@ -215731,31 +215731,31 @@ │ │ │ │ b 247580 │ │ │ │ add r3, r3, #63 @ 0x3f │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #1 │ │ │ │ bhi 247580 │ │ │ │ add r6, r4, #152 @ 0x98 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a7990 │ │ │ │ + bl 5a7a30 │ │ │ │ mov r1, r5 │ │ │ │ add r7, r4, #260 @ 0x104 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a7824 │ │ │ │ + bl 5a78c4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 246134 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a797c │ │ │ │ + bl 5a7a1c │ │ │ │ mov r1, r5 │ │ │ │ cmp r0, r6 │ │ │ │ movcc r2, r0 │ │ │ │ movcs r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a74d4 │ │ │ │ + bl 5a7574 │ │ │ │ mov r0, r4 │ │ │ │ bl 245a50 │ │ │ │ cmp r0, #0 │ │ │ │ beq 247580 │ │ │ │ mov r0, r4 │ │ │ │ bl 24702c │ │ │ │ b 247580 │ │ │ │ @@ -215780,87 +215780,87 @@ │ │ │ │ sub r2, r2, #1 │ │ │ │ str r1, [r4, #296] @ 0x128 │ │ │ │ str r3, [r4, #292] @ 0x124 │ │ │ │ str r2, [r4, #140] @ 0x8c │ │ │ │ b 2475ec │ │ │ │ add r6, r4, #152 @ 0x98 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a7990 │ │ │ │ + bl 5a7a30 │ │ │ │ mov r1, r5 │ │ │ │ add r7, r4, #260 @ 0x104 │ │ │ │ cmp r0, #1 │ │ │ │ movcc r2, r0 │ │ │ │ movcs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a7824 │ │ │ │ + bl 5a78c4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 246134 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a797c │ │ │ │ + bl 5a7a1c │ │ │ │ mov r1, r5 │ │ │ │ cmp r0, r6 │ │ │ │ movcc r2, r0 │ │ │ │ movcs r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a74d4 │ │ │ │ + bl 5a7574 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a7990 │ │ │ │ + bl 5a7a30 │ │ │ │ cmp r0, #0 │ │ │ │ beq 247580 │ │ │ │ ldrb r3, [r4, #101] @ 0x65 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ strb r2, [r4, #102] @ 0x66 │ │ │ │ strb r2, [r4, #276] @ 0x114 │ │ │ │ strb r3, [r4, #101] @ 0x65 │ │ │ │ bl 2458bc │ │ │ │ b 247580 │ │ │ │ add r6, r4, #152 @ 0x98 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a7990 │ │ │ │ + bl 5a7a30 │ │ │ │ mov r1, r5 │ │ │ │ add r7, r4, #260 @ 0x104 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a7824 │ │ │ │ + bl 5a78c4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 246134 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a797c │ │ │ │ + bl 5a7a1c │ │ │ │ mov r1, r5 │ │ │ │ cmp r0, r6 │ │ │ │ movcc r2, r0 │ │ │ │ movcs r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a74d4 │ │ │ │ + bl 5a7574 │ │ │ │ b 247824 │ │ │ │ add r7, r4, #152 @ 0x98 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a7990 │ │ │ │ + bl 5a7a30 │ │ │ │ mov r1, r5 │ │ │ │ add r8, r4, #260 @ 0x104 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a7824 │ │ │ │ + bl 5a78c4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 246134 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a797c │ │ │ │ + bl 5a7a1c │ │ │ │ mov r1, r5 │ │ │ │ cmp r0, r7 │ │ │ │ movcc r2, r0 │ │ │ │ movcs r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a74d4 │ │ │ │ + bl 5a7574 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a7990 │ │ │ │ + bl 5a7a30 │ │ │ │ cmp r0, #0 │ │ │ │ beq 247580 │ │ │ │ ldrb r3, [r4, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #708] @ 247c90 │ │ │ │ bic r3, r3, #7 │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r4, #100] @ 0x64 │ │ │ │ @@ -215869,15 +215869,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 247b98 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r8 │ │ │ │ strb r2, [r4, #102] @ 0x66 │ │ │ │ strb r3, [r4, #276] @ 0x114 │ │ │ │ - bl 5a7990 │ │ │ │ + bl 5a7a30 │ │ │ │ cmp r0, #1 │ │ │ │ bls 247580 │ │ │ │ b 2476f4 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ bl 2395bc │ │ │ │ b 247580 │ │ │ │ ldr r3, [pc, #632] @ 247c94 │ │ │ │ @@ -215898,22 +215898,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 247ca0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2476a0 │ │ │ │ ldr r3, [pc, #524] @ 247ca4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 247798 │ │ │ │ ldr r3, [pc, #492] @ 247c98 │ │ │ │ @@ -215929,24 +215929,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [pc, #436] @ 247ca8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 247cac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 247798 │ │ │ │ ldr r3, [pc, #392] @ 247ca4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2476f4 │ │ │ │ ldr r3, [pc, #360] @ 247c98 │ │ │ │ @@ -215962,24 +215962,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [pc, #312] @ 247cb0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 247cb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2476f4 │ │ │ │ ldr r3, [pc, #260] @ 247ca4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2479e4 │ │ │ │ ldr r3, [pc, #228] @ 247c98 │ │ │ │ @@ -215995,73 +215995,73 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [pc, #188] @ 247cb8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 247cbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2479e4 │ │ │ │ ldr r0, [pc, #156] @ 247cc0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2476a0 │ │ │ │ ldr r1, [pc, #140] @ 247cc4 │ │ │ │ ldr r0, [pc, #140] @ 247cc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 247798 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #120] @ 247ccc │ │ │ │ ldr r0, [pc, #120] @ 247cd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2476f4 │ │ │ │ ldr r1, [pc, #104] @ 247cd4 │ │ │ │ ldr r0, [pc, #104] @ 247cd8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2479e4 │ │ │ │ subeq r5, lr, r4, asr r3 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq sl, r8, ip, lsr #29 │ │ │ │ + subeq sl, r8, ip, asr #30 │ │ │ │ subeq r5, lr, r0, lsr #6 │ │ │ │ subeq r5, lr, r4, ror #5 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r2, r0, ip, rrx │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003b78d0 │ │ │ │ + eorseq r7, fp, r0, ror r9 │ │ │ │ @ instruction: 0x000019b8 │ │ │ │ - eorseq sl, sl, ip, ror #29 │ │ │ │ - eorseq r7, fp, ip, asr #14 │ │ │ │ - eorseq r7, fp, r0, lsr r8 │ │ │ │ - eorseq r7, fp, r8, asr #13 │ │ │ │ - eorseq sl, sl, r4, ror #27 │ │ │ │ - eorseq r7, fp, r4, asr #12 │ │ │ │ - eorseq r7, fp, r0, ror #14 │ │ │ │ - eorseq sl, sl, r8, lsr #27 │ │ │ │ - eorseq r7, fp, ip, asr #12 │ │ │ │ - eorseq r7, fp, r4, asr r7 │ │ │ │ - eorseq r7, fp, r0, lsr r6 │ │ │ │ - eorseq sl, sl, r4, ror sp │ │ │ │ - eorseq r7, fp, r8, lsl r6 │ │ │ │ + eorseq sl, sl, ip, lsl #31 │ │ │ │ + eorseq r7, fp, ip, ror #15 │ │ │ │ + @ instruction: 0x003b78d0 │ │ │ │ + eorseq r7, fp, r8, ror #14 │ │ │ │ + eorseq sl, sl, r4, lsl #29 │ │ │ │ + eorseq r7, fp, r4, ror #13 │ │ │ │ + eorseq r7, fp, r0, lsl #16 │ │ │ │ + eorseq sl, sl, r8, asr #28 │ │ │ │ + eorseq r7, fp, ip, ror #13 │ │ │ │ + @ instruction: 0x003b77f4 │ │ │ │ + @ instruction: 0x003b76d0 │ │ │ │ + eorseq sl, sl, r4, lsl lr │ │ │ │ + @ instruction: 0x003b76b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #3056] @ 2488e4 │ │ │ │ ldr r3, [pc, #3056] @ 2488e8 │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ @@ -216126,15 +216126,15 @@ │ │ │ │ add r3, r3, r5 │ │ │ │ str r2, [r4, #296] @ 0x128 │ │ │ │ str r6, [r4, #292] @ 0x124 │ │ │ │ str r3, [r4, #140] @ 0x8c │ │ │ │ cmp r6, #0 │ │ │ │ bne 247e08 │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ - bl 5a7990 │ │ │ │ + bl 5a7a30 │ │ │ │ cmp r0, #1 │ │ │ │ bls 247fc0 │ │ │ │ mov r0, r4 │ │ │ │ bl 24638c │ │ │ │ ldr r2, [pc, #2780] @ 2488f4 │ │ │ │ ldr r3, [pc, #2764] @ 2488e8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -216302,59 +216302,59 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [pc, #2112] @ 248908 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2092] @ 24890c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldrb r1, [r4, #97] @ 0x61 │ │ │ │ ldrb r2, [r4, #110] @ 0x6e │ │ │ │ ldrb r0, [r4, #96] @ 0x60 │ │ │ │ lsl r2, r2, #16 │ │ │ │ orr r2, r2, r1, lsl #8 │ │ │ │ orrs r2, r2, r0 │ │ │ │ beq 247e10 │ │ │ │ mov r0, r4 │ │ │ │ bl 247cdc │ │ │ │ b 247e10 │ │ │ │ add sl, r4, #260 @ 0x104 │ │ │ │ mov r0, sl │ │ │ │ - bl 5a7990 │ │ │ │ + bl 5a7a30 │ │ │ │ ldr r3, [pc, #2008] @ 2488f8 │ │ │ │ ldr r9, [r7, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 248568 │ │ │ │ ldr r3, [r4, #300] @ 0x12c │ │ │ │ cmp r3, #0 │ │ │ │ beq 248330 │ │ │ │ mov r0, sl │ │ │ │ - bl 5a797c │ │ │ │ + bl 5a7a1c │ │ │ │ ldr r3, [r4, #300] @ 0x12c │ │ │ │ mov r1, r6 │ │ │ │ cmp r5, r0 │ │ │ │ movcs r5, r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #308] @ 0x134 │ │ │ │ blx r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ - bl 5a74d4 │ │ │ │ + bl 5a7574 │ │ │ │ ldrb r3, [r4, #110] @ 0x6e │ │ │ │ ldrb r2, [r4, #97] @ 0x61 │ │ │ │ lsl r3, r3, #16 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #96] @ 0x60 │ │ │ │ orr r3, r3, r2 │ │ │ │ sub r5, r3, r5 │ │ │ │ @@ -216385,15 +216385,15 @@ │ │ │ │ bl 24702c │ │ │ │ b 247e10 │ │ │ │ ldr r3, [r4, #300] @ 0x12c │ │ │ │ cmp r3, #0 │ │ │ │ beq 24837c │ │ │ │ add r8, r4, #260 @ 0x104 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a797c │ │ │ │ + bl 5a7a1c │ │ │ │ ldr r3, [r4, #300] @ 0x12c │ │ │ │ mov r1, r6 │ │ │ │ cmp r5, r0 │ │ │ │ movcs r5, r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #308] @ 0x134 │ │ │ │ blx r3 │ │ │ │ @@ -216414,15 +216414,15 @@ │ │ │ │ strb r2, [r4, #110] @ 0x6e │ │ │ │ ldrbne r3, [r4, #100] @ 0x64 │ │ │ │ orrne r3, r3, #16 │ │ │ │ strbne r3, [r4, #100] @ 0x64 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a74d4 │ │ │ │ + bl 5a7574 │ │ │ │ ldrb r3, [r4, #276] @ 0x114 │ │ │ │ ldrb r2, [r4, #99] @ 0x63 │ │ │ │ add r3, r3, r5 │ │ │ │ cmp r2, #194 @ 0xc2 │ │ │ │ strb r3, [r4, #276] @ 0x114 │ │ │ │ beq 2483f0 │ │ │ │ cmp r2, #195 @ 0xc3 │ │ │ │ @@ -216450,73 +216450,73 @@ │ │ │ │ orr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ strb r2, [r4, #99] @ 0x63 │ │ │ │ strb r3, [r4, #101] @ 0x65 │ │ │ │ bl 2458bc │ │ │ │ b 247e10 │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ - bl 5a7990 │ │ │ │ + bl 5a7a30 │ │ │ │ cmp r0, #1 │ │ │ │ bhi 247e10 │ │ │ │ ldrb r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [r4, #101] @ 0x65 │ │ │ │ bl 2458bc │ │ │ │ b 247e10 │ │ │ │ add r5, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a7990 │ │ │ │ + bl 5a7a30 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a7824 │ │ │ │ + bl 5a78c4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 246134 │ │ │ │ mov r0, sl │ │ │ │ - bl 5a797c │ │ │ │ + bl 5a7a1c │ │ │ │ mov r1, r6 │ │ │ │ cmp r0, r5 │ │ │ │ movcc r2, r0 │ │ │ │ movcs r2, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 5a74d4 │ │ │ │ + bl 5a7574 │ │ │ │ b 2481b8 │ │ │ │ add r5, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a7990 │ │ │ │ + bl 5a7a30 │ │ │ │ mov r1, r6 │ │ │ │ add r8, r4, #260 @ 0x104 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a7824 │ │ │ │ + bl 5a78c4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 246134 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a797c │ │ │ │ + bl 5a7a1c │ │ │ │ cmp r0, r5 │ │ │ │ movcc r5, r0 │ │ │ │ b 248270 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a7990 │ │ │ │ + bl 5a7a30 │ │ │ │ cmp r0, #1 │ │ │ │ mov r3, r0 │ │ │ │ bne 247e10 │ │ │ │ ldrb r2, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ orr r2, r2, #24 │ │ │ │ strb r3, [r4, #102] @ 0x66 │ │ │ │ strb r3, [r4, #276] @ 0x114 │ │ │ │ strb r2, [r4, #101] @ 0x65 │ │ │ │ bl 2458bc │ │ │ │ b 247e10 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a7990 │ │ │ │ + bl 5a7a30 │ │ │ │ cmp r0, #0 │ │ │ │ beq 247e10 │ │ │ │ ldrb r3, [r4, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #1260] @ 2488f8 │ │ │ │ bic r3, r3, #7 │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r4, #100] @ 0x64 │ │ │ │ @@ -216525,15 +216525,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 248808 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r8 │ │ │ │ strb r2, [r4, #102] @ 0x66 │ │ │ │ strb r3, [r4, #276] @ 0x114 │ │ │ │ - bl 5a7990 │ │ │ │ + bl 5a7a30 │ │ │ │ cmp r0, #1 │ │ │ │ bls 247e10 │ │ │ │ b 248100 │ │ │ │ ldr r3, [r4, #304] @ 0x130 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2486ec │ │ │ │ ldr r1, [r4, #296] @ 0x128 │ │ │ │ @@ -216623,23 +216623,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 248914 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 248130 │ │ │ │ ldr r3, [pc, #808] @ 248918 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2481c4 │ │ │ │ ldr r3, [pc, #764] @ 248900 │ │ │ │ @@ -216655,94 +216655,94 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 24891c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2481c4 │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ - bl 5a74d4 │ │ │ │ + bl 5a7574 │ │ │ │ mov r0, r4 │ │ │ │ bl 246134 │ │ │ │ b 248004 │ │ │ │ add r5, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a7990 │ │ │ │ + bl 5a7a30 │ │ │ │ cmp r6, #16 │ │ │ │ movcs r2, #16 │ │ │ │ movcc r2, r6 │ │ │ │ ldr r1, [r4, #296] @ 0x128 │ │ │ │ cmp r2, r0 │ │ │ │ movcs r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a7824 │ │ │ │ + bl 5a78c4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 246134 │ │ │ │ b 247dcc │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ - bl 5a797c │ │ │ │ + bl 5a7a1c │ │ │ │ ldrb r5, [r4, #110] @ 0x6e │ │ │ │ ldrb r3, [r4, #97] @ 0x61 │ │ │ │ lsl r5, r5, #16 │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #96] @ 0x60 │ │ │ │ cmp r6, r0 │ │ │ │ movcs r6, r0 │ │ │ │ orrs r5, r5, r3 │ │ │ │ movne r2, #1 │ │ │ │ ldr r3, [r4, #292] @ 0x124 │ │ │ │ moveq r2, #0 │ │ │ │ b 247f40 │ │ │ │ add r5, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a797c │ │ │ │ + bl 5a7a1c │ │ │ │ ldr r1, [r4, #296] @ 0x128 │ │ │ │ cmp r6, r0 │ │ │ │ movcs r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a74d4 │ │ │ │ + bl 5a7574 │ │ │ │ mov r0, r4 │ │ │ │ bl 246134 │ │ │ │ b 248464 │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ - bl 5a797c │ │ │ │ + bl 5a7a1c │ │ │ │ cmp r6, #16 │ │ │ │ movcs r6, #16 │ │ │ │ cmp r6, r0 │ │ │ │ movcc r5, r6 │ │ │ │ movcs r5, r0 │ │ │ │ b 247dbc │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5a74d4 │ │ │ │ + bl 5a7574 │ │ │ │ mov r0, r4 │ │ │ │ bl 246134 │ │ │ │ b 247e98 │ │ │ │ ldr r0, [pc, #448] @ 248920 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 248130 │ │ │ │ ldr r0, [pc, #428] @ 248924 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2481c4 │ │ │ │ ldr r2, [pc, #368] @ 2488fc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2482e8 │ │ │ │ ldr r2, [pc, #352] @ 248900 │ │ │ │ @@ -216758,24 +216758,24 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [pc, #320] @ 248928 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 24892c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2482e8 │ │ │ │ ldr r3, [pc, #236] @ 2488fc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 248424 │ │ │ │ ldr r3, [pc, #220] @ 248900 │ │ │ │ @@ -216791,74 +216791,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [pc, #196] @ 248930 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 248934 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 248424 │ │ │ │ ldr r1, [pc, #164] @ 248938 │ │ │ │ ldr r0, [pc, #164] @ 24893c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldrb r1, [r4, #97] @ 0x61 │ │ │ │ ldrb r2, [r4, #110] @ 0x6e │ │ │ │ ldrb r0, [r4, #96] @ 0x60 │ │ │ │ b 2480f0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #132] @ 248940 │ │ │ │ ldr r0, [pc, #132] @ 248944 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2482e8 │ │ │ │ ldr r1, [pc, #116] @ 248948 │ │ │ │ ldr r0, [pc, #116] @ 24894c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 248424 │ │ │ │ subeq r4, lr, r4, ror fp │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq sl, r8, r4, lsr #13 │ │ │ │ + subeq sl, r8, r4, asr #14 │ │ │ │ subeq r4, lr, ip, lsl fp │ │ │ │ subeq r4, lr, r4, asr sl │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ @ instruction: 0x000019b8 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r7, fp, r0, ror #5 │ │ │ │ - eorseq r7, fp, r8, ror r1 │ │ │ │ + eorseq r7, fp, r0, lsl #7 │ │ │ │ + eorseq r7, fp, r8, lsl r2 │ │ │ │ andeq r3, r0, r8, lsl #12 │ │ │ │ - @ instruction: 0x003b6dd8 │ │ │ │ + eorseq r6, fp, r8, ror lr │ │ │ │ andeq r2, r0, ip, rrx │ │ │ │ - @ instruction: 0x003b6cfc │ │ │ │ - eorseq r6, fp, r4, lsl #25 │ │ │ │ - eorseq r6, fp, ip, lsl #24 │ │ │ │ - @ instruction: 0x003aa1f8 │ │ │ │ - eorseq r6, fp, r8, asr sl │ │ │ │ - eorseq sl, sl, r4, ror r1 │ │ │ │ - @ instruction: 0x003b69d4 │ │ │ │ - eorseq r6, fp, r4, lsl fp │ │ │ │ - @ instruction: 0x003b69f0 │ │ │ │ - eorseq sl, sl, r4, lsr #2 │ │ │ │ - eorseq r6, fp, r8, asr #19 │ │ │ │ - eorseq sl, sl, ip, lsl #2 │ │ │ │ - @ instruction: 0x003b69b0 │ │ │ │ + mlaseq fp, ip, sp, r6 │ │ │ │ + eorseq r6, fp, r4, lsr #26 │ │ │ │ + eorseq r6, fp, ip, lsr #25 │ │ │ │ + mlaseq sl, r8, r2, sl │ │ │ │ + @ instruction: 0x003b6af8 │ │ │ │ + eorseq sl, sl, r4, lsl r2 │ │ │ │ + eorseq r6, fp, r4, ror sl │ │ │ │ + @ instruction: 0x003b6bb4 │ │ │ │ + mlaseq fp, r0, sl, r6 │ │ │ │ + eorseq sl, sl, r4, asr #3 │ │ │ │ + eorseq r6, fp, r8, ror #20 │ │ │ │ + eorseq sl, sl, ip, lsr #3 │ │ │ │ + eorseq r6, fp, r0, asr sl │ │ │ │ │ │ │ │ 00248950 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #632] @ 248be0 │ │ │ │ @@ -216998,45 +216998,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 248c08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2489a8 │ │ │ │ cmp r3, #195 @ 0xc3 │ │ │ │ beq 248aac │ │ │ │ b 248a08 │ │ │ │ ldr r0, [pc, #64] @ 248c0c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2489a8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r3, lr, r4, lsl #30 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r3, lr, r4, ror #29 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r3, lr, r0, asr #28 │ │ │ │ strdeq r3, [lr], #-212 @ 0xffffff2c │ │ │ │ subeq r3, lr, r8, ror sp │ │ │ │ andeq r1, r0, r0, lsr #13 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r6, fp, r8, asr r8 │ │ │ │ - eorseq r6, fp, r4, ror #16 │ │ │ │ + @ instruction: 0x003b68f8 │ │ │ │ + eorseq r6, fp, r4, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #796] @ 248f4c │ │ │ │ @@ -217106,23 +217106,23 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 248c80 │ │ │ │ ldr r5, [r4, #292] @ 0x124 │ │ │ │ cmp r5, #0 │ │ │ │ beq 248c80 │ │ │ │ add r6, r4, #152 @ 0x98 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a7990 │ │ │ │ + bl 5a7a30 │ │ │ │ cmp r5, #16 │ │ │ │ movcs r5, #16 │ │ │ │ ldr r1, [r4, #296] @ 0x128 │ │ │ │ cmp r5, r0 │ │ │ │ movcs r5, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a7824 │ │ │ │ + bl 5a78c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 246134 │ │ │ │ ldr r3, [r4, #292] @ 0x124 │ │ │ │ ldr r1, [r4, #296] @ 0x128 │ │ │ │ ldr r2, [r4, #140] @ 0x8c │ │ │ │ sub r3, r3, r5 │ │ │ │ add r1, r1, r5 │ │ │ │ @@ -217166,22 +217166,22 @@ │ │ │ │ beq 248f20 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 248f78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 248c6c │ │ │ │ ldr r2, [pc, #284] @ 248f7c │ │ │ │ ldr r3, [pc, #236] @ 248f50 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -217216,50 +217216,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 248f80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 248ce0 │ │ │ │ ldr r0, [pc, #92] @ 248f84 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 248c6c │ │ │ │ ldr r0, [pc, #76] @ 248f88 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 248ce0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r3, lr, ip, lsr ip │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r3, lr, r8, lsr #24 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r3, lr, r4, ror #23 │ │ │ │ subeq r3, lr, r4, lsl #23 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ strheq r3, [lr], #-172 @ 0xffffff54 │ │ │ │ andeq r1, r0, ip, ror #30 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r6, fp, ip, lsl #12 │ │ │ │ + eorseq r6, fp, ip, lsr #13 │ │ │ │ subeq r3, lr, ip, lsl #20 │ │ │ │ - eorseq r6, fp, r4, asr #10 │ │ │ │ - eorseq r6, fp, r8, ror #10 │ │ │ │ - eorseq r6, fp, r4, asr r5 │ │ │ │ + eorseq r6, fp, r4, ror #11 │ │ │ │ + eorseq r6, fp, r8, lsl #12 │ │ │ │ + @ instruction: 0x003b65f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #668] @ 249240 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -217277,15 +217277,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #8 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r5, [pc, #600] @ 249254 │ │ │ │ ldr r3, [pc, #600] @ 249258 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -217410,42 +217410,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 24926c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 249014 │ │ │ │ ldr r0, [pc, #64] @ 249270 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 249014 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - strdeq r9, [r8], #-68 @ 0xffffffbc │ │ │ │ + @ instruction: 0x00489594 │ │ │ │ strheq r3, [lr], #-132 @ 0xffffff7c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq pc, sl, r0, lsr #3 │ │ │ │ - subeq sl, r2, r0, lsr #10 │ │ │ │ + eorseq pc, sl, r0, asr #4 │ │ │ │ + subeq sl, r2, r0, asr #11 │ │ │ │ subeq r3, lr, r0, ror r8 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r3, lr, r0, asr #16 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r6, fp, r0, lsr #5 │ │ │ │ - eorseq r6, fp, r0, asr #5 │ │ │ │ + eorseq r6, fp, r0, asr #6 │ │ │ │ + eorseq r6, fp, r0, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #496] @ 24947c │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -217462,15 +217462,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #8 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r5, [pc, #432] @ 249490 │ │ │ │ ldr r3, [pc, #432] @ 249494 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -217479,23 +217479,23 @@ │ │ │ │ beq 249398 │ │ │ │ cmp r6, #2 │ │ │ │ movne r5, #0 │ │ │ │ movne r6, r5 │ │ │ │ bne 24934c │ │ │ │ add r7, r4, #152 @ 0x98 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a7950 │ │ │ │ + bl 5a79f0 │ │ │ │ cmp r0, #0 │ │ │ │ movne r5, #0 │ │ │ │ movne r6, r5 │ │ │ │ beq 2493d4 │ │ │ │ mov r0, r4 │ │ │ │ bl 246134 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a7950 │ │ │ │ + bl 5a79f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2493c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 246134 │ │ │ │ mov r0, r4 │ │ │ │ bl 247cdc │ │ │ │ ldr r2, [pc, #316] @ 249498 │ │ │ │ @@ -217513,29 +217513,29 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r5, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a7950 │ │ │ │ + bl 5a79f0 │ │ │ │ subs r6, r0, #0 │ │ │ │ movne r5, #0 │ │ │ │ movne r6, r5 │ │ │ │ bne 249344 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a75b8 │ │ │ │ + bl 5a7658 │ │ │ │ mov r5, r0 │ │ │ │ b 249344 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a75b8 │ │ │ │ + bl 5a7658 │ │ │ │ orr r5, r0, r5 │ │ │ │ b 249344 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a75b8 │ │ │ │ + bl 5a7658 │ │ │ │ lsr r6, r0, #24 │ │ │ │ lsl r5, r0, #8 │ │ │ │ b 24932c │ │ │ │ ldr r3, [pc, #172] @ 24949c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -217553,42 +217553,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2494a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2492f8 │ │ │ │ ldr r0, [pc, #64] @ 2494ac │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2492f8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq r9, r8, ip, lsl #4 │ │ │ │ + subeq r9, r8, ip, lsr #5 │ │ │ │ subeq r3, lr, ip, asr #11 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x003aeeb8 │ │ │ │ - subeq sl, r2, r8, lsr r2 │ │ │ │ + eorseq lr, sl, r8, asr pc │ │ │ │ + ldrdeq sl, [r2], #-40 @ 0xffffffd8 │ │ │ │ subeq r3, lr, ip, lsl #11 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r3, lr, r0, lsl r5 │ │ │ │ andeq r1, r0, r4, asr r2 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - ldrheq r6, [fp], -ip @ │ │ │ │ - ldrsbeq r6, [fp], -r8 @ │ │ │ │ + eorseq r6, fp, ip, asr r1 │ │ │ │ + eorseq r6, fp, r8, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ ldr r2, [pc, #468] @ 2496a0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -217687,47 +217687,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [pc, #104] @ 2496cc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2496d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 249538 │ │ │ │ ldr r1, [pc, #72] @ 2496d4 │ │ │ │ ldr r0, [pc, #72] @ 2496d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 249538 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x004e339c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r3, lr, ip, lsl #7 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r3, lr, r8, lsl r3 │ │ │ │ subeq r3, lr, r4, ror #5 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ subeq r3, lr, r4, lsr #5 │ │ │ │ @ instruction: 0x000019b8 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r9, sl, ip, ror r3 │ │ │ │ - @ instruction: 0x003b5bdc │ │ │ │ - eorseq r9, sl, r4, asr r3 │ │ │ │ - @ instruction: 0x003b5bf8 │ │ │ │ + eorseq r9, sl, ip, lsl r4 │ │ │ │ + eorseq r5, fp, ip, ror ip │ │ │ │ + @ instruction: 0x003a93f4 │ │ │ │ + mlaseq fp, r8, ip, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ ldr r2, [pc, #460] @ 2498c4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -217824,47 +217824,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [pc, #104] @ 2498f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2498f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 249764 │ │ │ │ ldr r1, [pc, #72] @ 2498f8 │ │ │ │ ldr r0, [pc, #72] @ 2498fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 249764 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r3, lr, r0, ror r1 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r3, lr, r0, ror #2 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ strdeq r3, [lr], #-4 │ │ │ │ subeq r3, lr, r0, asr #1 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ subeq r3, lr, r0, lsl #1 │ │ │ │ @ instruction: 0x000019b8 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r5, fp, r0, ror #25 │ │ │ │ - @ instruction: 0x003b59b8 │ │ │ │ - @ instruction: 0x003b5cb8 │ │ │ │ - @ instruction: 0x003b59d4 │ │ │ │ + eorseq r5, fp, r0, lsl #27 │ │ │ │ + eorseq r5, fp, r8, asr sl │ │ │ │ + eorseq r5, fp, r8, asr sp │ │ │ │ + eorseq r5, fp, r4, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ ldr r2, [pc, #468] @ 249af0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -217963,47 +217963,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [pc, #104] @ 249b1c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 249b20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 249988 │ │ │ │ ldr r1, [pc, #72] @ 249b24 │ │ │ │ ldr r0, [pc, #72] @ 249b28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 249988 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r2, lr, ip, asr #30 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r2, lr, ip, lsr pc │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r2, lr, r8, asr #29 │ │ │ │ @ instruction: 0x004e2e94 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ subeq r2, lr, r4, asr lr │ │ │ │ @ instruction: 0x000019b8 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003b5ab4 │ │ │ │ - eorseq r5, fp, ip, lsl #15 │ │ │ │ - eorseq r5, fp, ip, lsl #21 │ │ │ │ - eorseq r5, fp, r8, lsr #15 │ │ │ │ + eorseq r5, fp, r4, asr fp │ │ │ │ + eorseq r5, fp, ip, lsr #16 │ │ │ │ + eorseq r5, fp, ip, lsr #22 │ │ │ │ + eorseq r5, fp, r8, asr #16 │ │ │ │ │ │ │ │ 00249b2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #324] @ 249c88 │ │ │ │ @@ -218072,38 +218072,38 @@ │ │ │ │ mov r1, r2 │ │ │ │ mov r0, sp │ │ │ │ str r2, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 249cac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 249bb4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ 249cb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 249bb4 │ │ │ │ subeq r2, lr, r8, lsr #26 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r2, lr, r4, lsl sp │ │ │ │ strdeq r2, [lr], #-200 @ 0xffffff38 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r2, lr, r8, lsr #25 │ │ │ │ andeq r1, r0, r4, asr #20 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r5, fp, ip, lsl #18 │ │ │ │ - eorseq r5, fp, r4, lsr #18 │ │ │ │ + eorseq r5, fp, ip, lsr #19 │ │ │ │ + eorseq r5, fp, r4, asr #19 │ │ │ │ │ │ │ │ 00249cb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, #16 │ │ │ │ @@ -218116,17 +218116,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ bl 176c18 │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ strb r5, [r4, #138] @ 0x8a │ │ │ │ str r5, [r4, #140] @ 0x8c │ │ │ │ str r5, [r4, #292] @ 0x124 │ │ │ │ - bl 5a73d4 │ │ │ │ + bl 5a7474 │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ - bl 5a73d4 │ │ │ │ + bl 5a7474 │ │ │ │ mov r3, #7 │ │ │ │ str r5, [r4, #148] @ 0x94 │ │ │ │ str r5, [r4, #312] @ 0x138 │ │ │ │ strb r3, [r4, #104] @ 0x68 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -218145,31 +218145,31 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r4, #32 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #52] @ 249db0 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 249cb4 │ │ │ │ - subeq r8, r8, ip, asr #14 │ │ │ │ - eorseq lr, sl, r8, lsl r4 │ │ │ │ - eorseq lr, sl, ip, lsr #7 │ │ │ │ - subeq r9, r2, r8, ror r7 │ │ │ │ + subeq r8, r8, ip, ror #15 │ │ │ │ + @ instruction: 0x003ae4b8 │ │ │ │ + eorseq lr, sl, ip, asr #8 │ │ │ │ + subeq r9, r2, r8, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #516] @ 249fd4 │ │ │ │ ldr r3, [pc, #516] @ 249fd8 │ │ │ │ @@ -218186,26 +218186,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r4, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ mov r2, r5 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #456] @ 249fe8 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [pc, #436] @ 249fec │ │ │ │ add r8, pc, r8 │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ cmp r6, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 249ed4 │ │ │ │ cmp r6, #1 │ │ │ │ beq 249e9c │ │ │ │ ldr r2, [pc, #400] @ 249ff0 │ │ │ │ ldr r3, [pc, #372] @ 249fd8 │ │ │ │ @@ -218238,18 +218238,18 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2464ac │ │ │ │ cmp r7, #0 │ │ │ │ beq 249e58 │ │ │ │ ldr r0, [r0, #128] @ 0x80 │ │ │ │ mov r1, r6 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ ldr r0, [r4, #132] @ 0x84 │ │ │ │ mov r1, r6 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ ldr r2, [pc, #252] @ 249ff8 │ │ │ │ ldr r3, [pc, #216] @ 249fd8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -218285,43 +218285,43 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 24a00c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 249f3c │ │ │ │ ldr r0, [pc, #72] @ 24a010 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 249f3c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x004e2a9c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - strheq r8, [r8], #-100 @ 0xffffff9c │ │ │ │ - eorseq lr, sl, r4, ror r3 │ │ │ │ - eorseq lr, sl, r4, lsl r3 │ │ │ │ - ldrdeq r9, [r2], #-96 @ 0xffffffa0 │ │ │ │ + subeq r8, r8, r4, asr r7 │ │ │ │ + eorseq lr, sl, r4, lsl r4 │ │ │ │ + @ instruction: 0x003ae3b4 │ │ │ │ + subeq r9, r2, r0, ror r7 │ │ │ │ subeq r2, lr, r8, lsr sl │ │ │ │ subeq r2, lr, ip, lsl #20 │ │ │ │ subeq r2, lr, r0, asr #19 │ │ │ │ subeq r2, lr, r0, ror r9 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r1, r0, r4, asr #20 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r5, fp, r0, asr #11 │ │ │ │ - @ instruction: 0x003b55dc │ │ │ │ + eorseq r5, fp, r0, ror #12 │ │ │ │ + eorseq r5, fp, ip, ror r6 │ │ │ │ │ │ │ │ 0024a014 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -218374,15 +218374,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrbeq r7, [r4, #137] @ 0x89 │ │ │ │ ldrbne r7, [r4, #110] @ 0x6e │ │ │ │ ldr r3, [r3] │ │ │ │ mov r8, r7 │ │ │ │ b 24a08c │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ - bl 5a7990 │ │ │ │ + bl 5a7a30 │ │ │ │ ldr r3, [pc, #552] @ 24a330 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b 24a08c │ │ │ │ ldrb r2, [r4, #100] @ 0x64 │ │ │ │ @@ -218396,38 +218396,38 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ and r2, r2, #23 │ │ │ │ mov r8, r7 │ │ │ │ strb r2, [r4, #100] @ 0x64 │ │ │ │ b 24a08c │ │ │ │ add r7, r4, #152 @ 0x98 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a7950 │ │ │ │ + bl 5a79f0 │ │ │ │ cmp r0, #0 │ │ │ │ movne r8, #0 │ │ │ │ movne r7, r8 │ │ │ │ movne r9, r8 │ │ │ │ beq 24a188 │ │ │ │ mov r0, r4 │ │ │ │ bl 246134 │ │ │ │ ldr r3, [pc, #436] @ 24a330 │ │ │ │ strb r9, [r4, #98] @ 0x62 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ b 24a08c │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a75b8 │ │ │ │ + bl 5a7658 │ │ │ │ mov r9, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b 24a16c │ │ │ │ and r2, r2, #127 @ 0x7f │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r1, r8 │ │ │ │ strb r2, [r4, #100] @ 0x64 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ ldr r3, [pc, #372] @ 24a330 │ │ │ │ ldr r9, [r6, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 24a26c │ │ │ │ ldrb r3, [r4, #100] @ 0x64 │ │ │ │ mov r8, r7 │ │ │ │ @@ -218457,22 +218457,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #224] @ 24a344 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24a094 │ │ │ │ ldr r3, [pc, #212] @ 24a348 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24a1dc │ │ │ │ ldr r3, [pc, #180] @ 24a33c │ │ │ │ @@ -218488,51 +218488,51 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #8 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 24a34c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r9] │ │ │ │ ldrb r2, [r4, #100] @ 0x64 │ │ │ │ b 24a13c │ │ │ │ ldr r0, [pc, #92] @ 24a350 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24a094 │ │ │ │ ldr r0, [pc, #72] @ 24a354 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r9] │ │ │ │ ldrb r2, [r4, #100] @ 0x64 │ │ │ │ b 24a13c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r2, lr, r4, lsr r8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - strheq r8, [r8], #-48 @ 0xffffffd0 │ │ │ │ + subeq r8, r8, r0, asr r4 │ │ │ │ subeq r2, lr, ip, lsl r8 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ ldrdeq r2, [lr], #-112 @ 0xffffff90 │ │ │ │ andeq r3, r0, ip, lsr #11 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r5, fp, r4, lsr #7 │ │ │ │ + eorseq r5, fp, r4, asr #8 │ │ │ │ andeq r2, r0, r0, asr #27 │ │ │ │ - eorseq r5, fp, r8, ror #5 │ │ │ │ - eorseq r5, fp, r0, asr #6 │ │ │ │ - eorseq r5, fp, r0, ror #5 │ │ │ │ + eorseq r5, fp, r8, lsl #7 │ │ │ │ + eorseq r5, fp, r0, ror #7 │ │ │ │ + eorseq r5, fp, r0, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #92] @ 24a3cc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -218544,27 +218544,27 @@ │ │ │ │ mov r6, r0 │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [r6, #1088] @ 0x440 │ │ │ │ lsr r4, r4, r1 │ │ │ │ rsb r3, r1, #32 │ │ │ │ orr r4, r4, r5, lsl r3 │ │ │ │ sub r1, r1, #32 │ │ │ │ orr r1, r4, r5, lsr r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 24a014 │ │ │ │ - subeq r8, r8, r8, lsr #2 │ │ │ │ - subeq r9, r2, r8, asr r1 │ │ │ │ - @ instruction: 0x003adddc │ │ │ │ + subeq r8, r8, r8, asr #3 │ │ │ │ + strdeq r9, [r2], #-24 @ 0xffffffe8 │ │ │ │ + eorseq sp, sl, ip, ror lr │ │ │ │ │ │ │ │ 0024a3d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #3788] @ 24b2bc │ │ │ │ @@ -218652,15 +218652,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add r0, r7, #152 @ 0x98 │ │ │ │ - bl 5a7960 │ │ │ │ + bl 5a7a00 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ beq 24ab68 │ │ │ │ mov r0, r7 │ │ │ │ bl 2474f8 │ │ │ │ b 24a504 │ │ │ │ ldr r2, [pc, #3428] @ 24b2d4 │ │ │ │ @@ -218683,24 +218683,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3316] @ 24b2e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ cmp r4, #15 │ │ │ │ bhi 24abb0 │ │ │ │ cmp r4, #3 │ │ │ │ bhi 24ab90 │ │ │ │ cmp r4, #2 │ │ │ │ beq 24a548 │ │ │ │ cmp r4, #3 │ │ │ │ @@ -218737,23 +218737,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3112] @ 24b2e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24a508 │ │ │ │ add r9, r7, r4 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ strb r5, [r9, #96] @ 0x60 │ │ │ │ b 24a504 │ │ │ │ add r9, r7, r4 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ @@ -218778,22 +218778,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2960] @ 24b2f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24a504 │ │ │ │ cmp r3, #0 │ │ │ │ bne 24adf8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ strb r3, [r7, #101] @ 0x65 │ │ │ │ bl 2458bc │ │ │ │ @@ -218834,16 +218834,16 @@ │ │ │ │ add r2, r2, #76 @ 0x4c │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #2788] @ 24b2fc │ │ │ │ ldr r3, [pc, #2788] @ 24b300 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r7, #168 @ 0xa8 │ │ │ │ - bl 367224 │ │ │ │ - bl 35ccf4 │ │ │ │ + bl 3672c4 │ │ │ │ + bl 35cd94 │ │ │ │ ldrb r3, [r7, #120] @ 0x78 │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ bne 24a504 │ │ │ │ ldrb r3, [r7, #101] @ 0x65 │ │ │ │ mov r0, r7 │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ @@ -218870,22 +218870,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2616] @ 24b308 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24a504 │ │ │ │ cmp r3, #0 │ │ │ │ beq 24a7b4 │ │ │ │ ldr r3, [pc, #2596] @ 24b30c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -218903,22 +218903,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2492] @ 24b310 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r4, [r7, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ beq 24a7b4 │ │ │ │ ldr r3, [pc, #2468] @ 24b314 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -218937,22 +218937,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2364] @ 24b318 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24a7b4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 24a504 │ │ │ │ ldr r3, [pc, #2344] @ 24b31c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -218970,27 +218970,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2240] @ 24b320 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24a504 │ │ │ │ cmp r3, #0 │ │ │ │ bne 24b064 │ │ │ │ add r0, r7, #152 @ 0x98 │ │ │ │ - bl 5a73d4 │ │ │ │ + bl 5a7474 │ │ │ │ b 24a504 │ │ │ │ cmp r3, #0 │ │ │ │ bne 24b0e0 │ │ │ │ ldrb r3, [r7, #101] @ 0x65 │ │ │ │ mov r2, #0 │ │ │ │ orr r3, r3, #32 │ │ │ │ mov r0, r7 │ │ │ │ @@ -218998,18 +218998,18 @@ │ │ │ │ strh r2, [r7, #102] @ 0x66 │ │ │ │ bl 2458bc │ │ │ │ b 24a504 │ │ │ │ cmp r3, #0 │ │ │ │ bne 24af6c │ │ │ │ ldr r0, [r7, #128] @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ ldr r0, [r7, #132] @ 0x84 │ │ │ │ mov r1, #0 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ mov r0, r7 │ │ │ │ bl 249cb4 │ │ │ │ b 24a504 │ │ │ │ cmp r3, #0 │ │ │ │ bne 24afe8 │ │ │ │ mov r0, r7 │ │ │ │ bl 248c10 │ │ │ │ @@ -219034,32 +219034,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1992] @ 24b328 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24a504 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 24622c │ │ │ │ b 24a55c │ │ │ │ ldr r0, [pc, #1964] @ 24b32c │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24a5f0 │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r4 │ │ │ │ tst r3, #1776 @ 0x6f0 │ │ │ │ bne 24a6dc │ │ │ │ tst r3, #47360 @ 0xb900 │ │ │ │ bne 24a6cc │ │ │ │ @@ -219082,15 +219082,15 @@ │ │ │ │ bne 24b164 │ │ │ │ ldr r0, [pc, #1856] @ 24b334 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ ldr r3, [pc, #1832] @ 24b338 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24a7d4 │ │ │ │ ldr r3, [pc, #1716] @ 24b2d8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -219105,22 +219105,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1728] @ 24b33c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24a7d4 │ │ │ │ ldr r3, [pc, #1716] @ 24b340 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24a7b4 │ │ │ │ ldr r3, [pc, #1592] @ 24b2d8 │ │ │ │ @@ -219136,22 +219136,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1612] @ 24b344 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24a7b4 │ │ │ │ ldr r3, [pc, #1600] @ 24b348 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24a7fc │ │ │ │ ldr r3, [pc, #1468] @ 24b2d8 │ │ │ │ @@ -219167,22 +219167,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1496] @ 24b34c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24a7fc │ │ │ │ ldr r3, [pc, #1484] @ 24b350 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24a7a0 │ │ │ │ ldr r3, [pc, #1344] @ 24b2d8 │ │ │ │ @@ -219198,22 +219198,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1380] @ 24b354 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24a7a0 │ │ │ │ ldr r3, [pc, #1368] @ 24b358 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24a770 │ │ │ │ ldr r3, [pc, #1220] @ 24b2d8 │ │ │ │ @@ -219229,22 +219229,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1264] @ 24b35c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24a770 │ │ │ │ ldr r3, [pc, #1252] @ 24b360 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24a7e8 │ │ │ │ ldr r3, [pc, #1096] @ 24b2d8 │ │ │ │ @@ -219260,22 +219260,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1148] @ 24b364 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24a7e8 │ │ │ │ ldr r3, [pc, #1136] @ 24b368 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24a78c │ │ │ │ ldr r3, [pc, #972] @ 24b2d8 │ │ │ │ @@ -219291,22 +219291,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1032] @ 24b36c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24a78c │ │ │ │ ldr r3, [pc, #1020] @ 24b370 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24aaac │ │ │ │ ldr r3, [pc, #848] @ 24b2d8 │ │ │ │ @@ -219322,22 +219322,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 24b374 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24aaac │ │ │ │ ldr r3, [pc, #904] @ 24b378 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24aad8 │ │ │ │ ldr r3, [pc, #724] @ 24b2d8 │ │ │ │ @@ -219353,22 +219353,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #800] @ 24b37c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24aad8 │ │ │ │ ldr r3, [pc, #788] @ 24b380 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24aa70 │ │ │ │ ldr r3, [pc, #600] @ 24b2d8 │ │ │ │ @@ -219384,22 +219384,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 24b384 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24aa70 │ │ │ │ ldr r3, [pc, #672] @ 24b388 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24aa84 │ │ │ │ ldr r3, [pc, #476] @ 24b2d8 │ │ │ │ @@ -219415,181 +219415,181 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #568] @ 24b38c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24aa84 │ │ │ │ ldr r4, [r7, #144] @ 0x90 │ │ │ │ b 24a968 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #544] @ 24b390 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24a504 │ │ │ │ ldr r0, [pc, #528] @ 24b394 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24a504 │ │ │ │ ldr r0, [pc, #512] @ 24b398 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24a7d4 │ │ │ │ ldr r0, [pc, #496] @ 24b39c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24a7a0 │ │ │ │ ldr r0, [pc, #480] @ 24b3a0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24a7e8 │ │ │ │ ldr r0, [pc, #464] @ 24b3a4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24a7b4 │ │ │ │ ldr r0, [pc, #448] @ 24b3a8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24a7b4 │ │ │ │ ldr r0, [pc, #432] @ 24b3ac │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24a958 │ │ │ │ ldr r0, [pc, #416] @ 24b3b0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24aa84 │ │ │ │ ldr r0, [pc, #400] @ 24b3b4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24a504 │ │ │ │ ldr r0, [pc, #384] @ 24b3b8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24a78c │ │ │ │ ldr r0, [pc, #368] @ 24b3bc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24a7fc │ │ │ │ ldr r0, [pc, #352] @ 24b3c0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24aad8 │ │ │ │ ldr r0, [pc, #336] @ 24b3c4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24a504 │ │ │ │ ldr r0, [pc, #320] @ 24b3c8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24aaac │ │ │ │ ldr r0, [pc, #304] @ 24b3cc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24a770 │ │ │ │ ldr r0, [pc, #288] @ 24b3d0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24aa70 │ │ │ │ subeq r2, lr, ip, ror r4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r2, lr, r8, ror #8 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - subeq r7, r8, lr, asr pc │ │ │ │ + strdeq r7, [r8], #-254 @ 0xffffff02 │ │ │ │ subeq r2, lr, ip, asr r3 │ │ │ │ andeq r2, r0, r4, ror #26 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r5, fp, ip, rrx │ │ │ │ + eorseq r5, fp, ip, lsl #2 │ │ │ │ andeq r2, r0, ip, ror r4 │ │ │ │ - @ instruction: 0x003b57f0 │ │ │ │ + mlaseq fp, r0, r8, r5 │ │ │ │ andeq r3, r0, r8, lsl #8 │ │ │ │ - eorseq r5, fp, ip, asr #13 │ │ │ │ - @ instruction: 0x00487c94 │ │ │ │ - @ instruction: 0x003e64b8 │ │ │ │ - eorseq fp, r9, ip, lsr #14 │ │ │ │ + eorseq r5, fp, ip, ror #14 │ │ │ │ + subeq r7, r8, r4, lsr sp │ │ │ │ + eorseq r6, lr, r8, asr r5 │ │ │ │ + eorseq fp, r9, ip, asr #15 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r2, r0, r8, lsl r2 │ │ │ │ - eorseq r5, fp, r4, ror r2 │ │ │ │ + eorseq r5, fp, r4, lsl r3 │ │ │ │ andeq r2, r0, r8, asr #25 │ │ │ │ - mlaseq fp, r0, pc, r4 @ │ │ │ │ + eorseq r5, fp, r0, lsr r0 │ │ │ │ andeq r1, r0, r4, lsr #7 │ │ │ │ - eorseq r4, fp, r4, lsr #31 │ │ │ │ + eorseq r5, fp, r4, asr #32 │ │ │ │ @ instruction: 0x00001fb0 │ │ │ │ - eorseq r5, fp, r0, lsl #1 │ │ │ │ + eorseq r5, fp, r0, lsr #2 │ │ │ │ muleq r0, r4, r9 │ │ │ │ - eorseq r4, fp, r0, ror #22 │ │ │ │ - eorseq r4, fp, r0, lsl fp │ │ │ │ + eorseq r4, fp, r0, lsl #24 │ │ │ │ + @ instruction: 0x003b4bb0 │ │ │ │ @ instruction: 0x004e1c9c │ │ │ │ - eorseq r5, fp, r0, lsl #6 │ │ │ │ + eorseq r5, fp, r0, lsr #7 │ │ │ │ andeq r2, r0, r8, ror lr │ │ │ │ - @ instruction: 0x003b4fb0 │ │ │ │ + eorseq r5, fp, r0, asr r0 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ - eorseq r4, fp, r4, ror sp │ │ │ │ + eorseq r4, fp, r4, lsl lr │ │ │ │ andeq r2, r0, r4, ror r0 │ │ │ │ - eorseq r4, fp, r0, lsl #21 │ │ │ │ + eorseq r4, fp, r0, lsr #22 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - @ instruction: 0x003b4eb8 │ │ │ │ + eorseq r4, fp, r8, asr pc │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - eorseq r4, fp, r4, asr #30 │ │ │ │ + eorseq r4, fp, r4, ror #31 │ │ │ │ andeq r3, r0, r0, asr #8 │ │ │ │ - eorseq r4, fp, r8, asr #25 │ │ │ │ + eorseq r4, fp, r8, ror #26 │ │ │ │ andeq r1, r0, r4, ror r4 │ │ │ │ - @ instruction: 0x003b4dd0 │ │ │ │ + eorseq r4, fp, r0, ror lr │ │ │ │ andeq r2, r0, r4, lsr #16 │ │ │ │ - eorseq r4, fp, r8, lsr #15 │ │ │ │ + eorseq r4, fp, r8, asr #16 │ │ │ │ andeq r3, r0, r4, asr #3 │ │ │ │ - eorseq r4, fp, ip, lsl #16 │ │ │ │ + eorseq r4, fp, ip, lsr #17 │ │ │ │ @ instruction: 0x000031b4 │ │ │ │ - eorseq r4, fp, r4, asr #12 │ │ │ │ + eorseq r4, fp, r4, ror #13 │ │ │ │ andeq r1, r0, r8, lsl #12 │ │ │ │ - mlaseq fp, ip, r8, r4 │ │ │ │ - eorseq r4, fp, r0, lsl #26 │ │ │ │ - eorseq r4, fp, ip, ror #10 │ │ │ │ - @ instruction: 0x003b4ad4 │ │ │ │ - eorseq r4, fp, r4, asr #22 │ │ │ │ - eorseq r4, fp, r0, lsr sl │ │ │ │ - eorseq r4, fp, r8, ror #15 │ │ │ │ + eorseq r4, fp, ip, lsr r9 │ │ │ │ + eorseq r4, fp, r0, lsr #27 │ │ │ │ + eorseq r4, fp, ip, lsl #12 │ │ │ │ + eorseq r4, fp, r4, ror fp │ │ │ │ + eorseq r4, fp, r4, ror #23 │ │ │ │ + @ instruction: 0x003b4ad0 │ │ │ │ + eorseq r4, fp, r8, lsl #17 │ │ │ │ + eorseq r4, fp, r0, ror #18 │ │ │ │ + @ instruction: 0x003b47d8 │ │ │ │ eorseq r4, fp, r0, asr #17 │ │ │ │ - eorseq r4, fp, r8, lsr r7 │ │ │ │ - eorseq r4, fp, r0, lsr #16 │ │ │ │ - eorseq r4, fp, r8, asr r9 │ │ │ │ - eorseq r4, fp, ip, lsr fp │ │ │ │ - eorseq r4, fp, r4, ror #11 │ │ │ │ - eorseq r4, fp, r8, asr #12 │ │ │ │ - eorseq r4, fp, r0, lsr #17 │ │ │ │ - eorseq r4, fp, r8, lsr r5 │ │ │ │ - eorseq r4, fp, r4, asr fp │ │ │ │ - eorseq r4, fp, r4, lsr #9 │ │ │ │ + @ instruction: 0x003b49f8 │ │ │ │ + @ instruction: 0x003b4bdc │ │ │ │ + eorseq r4, fp, r4, lsl #13 │ │ │ │ + eorseq r4, fp, r8, ror #13 │ │ │ │ + eorseq r4, fp, r0, asr #18 │ │ │ │ + @ instruction: 0x003b45d8 │ │ │ │ + @ instruction: 0x003b4bf4 │ │ │ │ + eorseq r4, fp, r4, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #100] @ 24b454 │ │ │ │ mov r4, r2 │ │ │ │ @@ -219602,29 +219602,29 @@ │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ add r0, r0, #8 │ │ │ │ ldrd r6, [sp, #32] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [r8, #1088] @ 0x440 │ │ │ │ mov r2, r6 │ │ │ │ lsr r4, r4, r1 │ │ │ │ rsb lr, r1, #32 │ │ │ │ orr r4, r4, r5, lsl lr │ │ │ │ sub r1, r1, #32 │ │ │ │ orr r1, r4, r5, lsr r1 │ │ │ │ mov r3, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 24a3d8 │ │ │ │ - subeq r7, r8, r0, lsr #1 │ │ │ │ - subeq r8, r2, r0, ror #1 │ │ │ │ - eorseq ip, sl, r0, ror #26 │ │ │ │ + subeq r7, r8, r0, asr #2 │ │ │ │ + subeq r8, r2, r0, lsl #3 │ │ │ │ + eorseq ip, sl, r0, lsl #28 │ │ │ │ │ │ │ │ 0024b460 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #28] @ 24b494 │ │ │ │ @@ -219632,19 +219632,19 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #28 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ - subeq r7, r8, r8, rrx │ │ │ │ - mlaseq fp, r8, fp, r4 │ │ │ │ + subeq r7, r8, r8, lsl #2 │ │ │ │ + eorseq r4, fp, r8, lsr ip │ │ │ │ ldr r0, [pc, #4] @ 24b4a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq r0, sp, r8, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #388] @ 24b648 │ │ │ │ ldr r5, [pc, #388] @ 24b64c │ │ │ │ @@ -219653,25 +219653,25 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #352] @ 24b654 │ │ │ │ ldr r1, [pc, #352] @ 24b658 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r5, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r8, #920] @ 0x398 │ │ │ │ cmp r0, #0 │ │ │ │ beq 24b618 │ │ │ │ cmp r0, #8 │ │ │ │ bhi 24b630 │ │ │ │ rsb r0, r0, r0, lsl #3 │ │ │ │ @@ -219721,15 +219721,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 21d6c0 │ │ │ │ mov r3, #16 │ │ │ │ b 24b5c8 │ │ │ │ @@ -219741,25 +219741,25 @@ │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ ldr r0, [pc, #56] @ 24b670 │ │ │ │ ldr r2, [pc, #56] @ 24b674 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #32 │ │ │ │ mov r1, r6 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - eorseq r4, fp, r4, ror #22 │ │ │ │ - subeq r7, r8, r0, lsr r0 │ │ │ │ - eorseq r4, fp, r8, ror fp │ │ │ │ - eorseq r6, sl, ip, lsl #22 │ │ │ │ - eorseq r6, sl, r0, lsr #22 │ │ │ │ + eorseq r4, fp, r4, lsl #24 │ │ │ │ + ldrdeq r7, [r8], #-0 │ │ │ │ + eorseq r4, fp, r8, lsl ip │ │ │ │ + eorseq r6, sl, ip, lsr #23 │ │ │ │ + eorseq r6, sl, r0, asr #23 │ │ │ │ andeq r0, r0, r0, lsl r6 │ │ │ │ - eorseq r4, fp, r8, asr #21 │ │ │ │ + eorseq r4, fp, r8, ror #22 │ │ │ │ subeq r0, sp, ip, lsr #15 │ │ │ │ - eorseq r4, fp, r0, asr #20 │ │ │ │ + eorseq r4, fp, r0, ror #21 │ │ │ │ andeq r0, r0, sl, ror r1 │ │ │ │ - eorseq r4, fp, ip, lsr sl │ │ │ │ + @ instruction: 0x003b4adc │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 24b6ec │ │ │ │ ldr r2, [pc, #92] @ 24b6f0 │ │ │ │ @@ -219767,32 +219767,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #60] @ 24b6f8 │ │ │ │ ldr r1, [pc, #60] @ 24b6fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 360b74 │ │ │ │ + bl 360c14 │ │ │ │ ldr r1, [pc, #40] @ 24b700 │ │ │ │ mov r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 35edd0 │ │ │ │ - subeq r6, r8, r8, ror #28 │ │ │ │ - eorseq sl, r9, r4, lsr #17 │ │ │ │ - eorseq r9, fp, ip, ror r4 │ │ │ │ + b 35ee70 │ │ │ │ + subeq r6, r8, r8, lsl #30 │ │ │ │ + eorseq sl, r9, r4, asr #18 │ │ │ │ + eorseq r9, fp, ip, lsl r5 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ andeq r0, r0, r4, lsr #13 │ │ │ │ subeq lr, sp, r8, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -219877,24 +219877,24 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 24b9b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r2, [r4, #16] │ │ │ │ b 24b774 │ │ │ │ ldr r3, [pc, #284] @ 24b9bc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24b7c8 │ │ │ │ @@ -219910,28 +219910,28 @@ │ │ │ │ beq 24b92c │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 24b9c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24b7c8 │ │ │ │ ldr r0, [pc, #168] @ 24b9c4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r2, [r4, #16] │ │ │ │ b 24b774 │ │ │ │ ldr r2, [pc, #148] @ 24b9c8 │ │ │ │ ldr r3, [pc, #96] @ 24b998 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -219941,15 +219941,15 @@ │ │ │ │ bne 24b96c │ │ │ │ ldr r0, [pc, #116] @ 24b9cc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ 24b9d0 │ │ │ │ ldr r1, [pc, #88] @ 24b9d4 │ │ │ │ ldr r0, [pc, #88] @ 24b9d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -219961,23 +219961,23 @@ │ │ │ │ subeq r1, lr, r0, lsr r1 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ ldrdeq r1, [lr], #-12 │ │ │ │ @ instruction: 0x004e109c │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003b48b0 │ │ │ │ + eorseq r4, fp, r0, asr r9 │ │ │ │ andeq r2, r0, r0, asr r3 │ │ │ │ - eorseq r4, fp, ip, lsr #15 │ │ │ │ - eorseq r4, fp, r0, ror #16 │ │ │ │ + eorseq r4, fp, ip, asr #16 │ │ │ │ + eorseq r4, fp, r0, lsl #18 │ │ │ │ subeq r0, lr, r8, lsr pc │ │ │ │ - eorseq r4, fp, r4, lsr #15 │ │ │ │ - subeq r6, r8, r0, lsl #23 │ │ │ │ - @ instruction: 0x003b46b4 │ │ │ │ - eorseq r4, fp, r0, lsr #14 │ │ │ │ + eorseq r4, fp, r4, asr #16 │ │ │ │ + subeq r6, r8, r0, lsr #24 │ │ │ │ + eorseq r4, fp, r4, asr r7 │ │ │ │ + eorseq r4, fp, r0, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #324] @ 24bb38 │ │ │ │ ldr r3, [pc, #324] @ 24bb3c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -220029,30 +220029,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 24bb58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r5, [r4, #20] │ │ │ │ b 24ba34 │ │ │ │ ldr r0, [pc, #96] @ 24bb5c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r5, [r4, #20] │ │ │ │ b 24ba34 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 24bb60 │ │ │ │ ldr r1, [pc, #68] @ 24bb64 │ │ │ │ ldr r0, [pc, #68] @ 24bb68 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -220065,19 +220065,19 @@ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r0, lr, r8, asr lr │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r0, lr, r0, lsr lr │ │ │ │ andeq r2, r0, r0, lsl sl │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003b46d0 │ │ │ │ - @ instruction: 0x003b46f8 │ │ │ │ - ldrdeq r6, [r8], #-156 @ 0xffffff64 │ │ │ │ - eorseq r4, fp, r0, lsl r5 │ │ │ │ - eorseq r4, fp, ip, ror r5 │ │ │ │ + eorseq r4, fp, r0, ror r7 │ │ │ │ + mlaseq fp, r8, r7, r4 │ │ │ │ + subeq r6, r8, ip, ror sl │ │ │ │ + @ instruction: 0x003b45b0 │ │ │ │ + eorseq r4, fp, ip, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #432] @ 24bd34 │ │ │ │ ldr r2, [pc, #432] @ 24bd38 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -220117,18 +220117,18 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r5, [r4, #4] │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #24] │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 24bbd4 │ │ │ │ ldr r2, [pc, #252] @ 24bd48 │ │ │ │ ldr r3, [pc, #232] @ 24bd38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -220160,27 +220160,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 24bd58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24bbc0 │ │ │ │ ldr r0, [pc, #92] @ 24bd5c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24bbc0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 24bd60 │ │ │ │ ldr r1, [pc, #72] @ 24bd64 │ │ │ │ ldr r0, [pc, #72] @ 24bd68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -220193,34 +220193,34 @@ │ │ │ │ subeq r0, lr, r8, asr #25 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ @ instruction: 0x004e0c90 │ │ │ │ subeq r0, lr, r0, lsr #24 │ │ │ │ andeq r1, r0, r4, lsl #29 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r4, fp, ip, lsr r5 │ │ │ │ - eorseq r4, fp, r8, asr r5 │ │ │ │ - subeq r6, r8, r0, ror #15 │ │ │ │ - eorseq r4, fp, r4, lsl r3 │ │ │ │ - eorseq r4, fp, r0, lsl #7 │ │ │ │ + @ instruction: 0x003b45dc │ │ │ │ + @ instruction: 0x003b45f8 │ │ │ │ + subeq r6, r8, r0, lsl #17 │ │ │ │ + @ instruction: 0x003b43b4 │ │ │ │ + eorseq r4, fp, r0, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #248] @ 24be7c │ │ │ │ ldr r5, [pc, #248] @ 24be80 │ │ │ │ ldr r1, [pc, #248] @ 24be84 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 24be64 │ │ │ │ add r3, r6, #944 @ 0x3b0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r3, [r6, #920] @ 0x398 │ │ │ │ @@ -220266,18 +220266,18 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #28] @ 24be88 │ │ │ │ ldr r2, [pc, #28] @ 24be8c │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #140 @ 0x8c │ │ │ │ mov r1, r4 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - eorseq r4, fp, r8, lsr #5 │ │ │ │ - subeq r6, r8, ip, ror #14 │ │ │ │ - @ instruction: 0x003b42b4 │ │ │ │ - eorseq r4, fp, ip, lsl #8 │ │ │ │ + eorseq r4, fp, r8, asr #6 │ │ │ │ + subeq r6, r8, ip, lsl #16 │ │ │ │ + eorseq r4, fp, r4, asr r3 │ │ │ │ + eorseq r4, fp, ip, lsr #9 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1636] @ 24c510 │ │ │ │ @@ -220351,27 +220351,27 @@ │ │ │ │ beq 24c3fc │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ mov r6, #4 │ │ │ │ mvn r3, #0 │ │ │ │ mov r7, #0 │ │ │ │ str r3, [sp] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1328] @ 24c530 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r4, [r5, #940] @ 0x3ac │ │ │ │ b 24bf5c │ │ │ │ subs r8, r4, #16 │ │ │ │ sbc r3, r9, #0 │ │ │ │ lsr r8, r8, #4 │ │ │ │ orr r8, r8, r3, lsl #28 │ │ │ │ cmn r8, #1 │ │ │ │ @@ -220433,25 +220433,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1012] @ 24c534 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r5, #932] @ 0x3a4 │ │ │ │ add r3, r3, sl │ │ │ │ ldr r6, [r3, #24] │ │ │ │ b 24bf04 │ │ │ │ ldr r3, [pc, #968] @ 24c524 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -220469,27 +220469,27 @@ │ │ │ │ beq 24c3d8 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ mov r6, #8 │ │ │ │ mvn r3, #0 │ │ │ │ mov r7, #0 │ │ │ │ str r3, [sp] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #864] @ 24c538 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r4, [r5, #944] @ 0x3b0 │ │ │ │ b 24bf5c │ │ │ │ ldr r3, [pc, #824] @ 24c524 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r9 │ │ │ │ beq 24bf04 │ │ │ │ @@ -220506,27 +220506,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ mov r8, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp] │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #720] @ 24c53c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r6, [r5, #936] @ 0x3a8 │ │ │ │ b 24bf04 │ │ │ │ ldr r2, [pc, #668] @ 24c51c │ │ │ │ ldr r3, [r5, #932] @ 0x3a4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -220552,25 +220552,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #572] @ 24c540 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r8, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24c074 │ │ │ │ ldr r3, [pc, #504] @ 24c524 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24c090 │ │ │ │ ldr r3, [pc, #488] @ 24c528 │ │ │ │ @@ -220587,52 +220587,52 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ mvn r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 24c544 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24c090 │ │ │ │ ldr r0, [pc, #396] @ 24c548 │ │ │ │ str r6, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mvn r1, #0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r6, [r5, #936] @ 0x3a8 │ │ │ │ b 24bf04 │ │ │ │ ldr r0, [pc, #364] @ 24c54c │ │ │ │ str r4, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ mvn r1, #0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r4, [r5, #944] @ 0x3b0 │ │ │ │ b 24bf5c │ │ │ │ ldr r0, [pc, #332] @ 24c550 │ │ │ │ str r4, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ mvn r1, #0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r4, [r5, #940] @ 0x3ac │ │ │ │ b 24bf5c │ │ │ │ ldr r3, [pc, #252] @ 24c524 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24c074 │ │ │ │ @@ -220649,74 +220649,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 24c554 │ │ │ │ add r0, pc, r0 │ │ │ │ b 24c304 │ │ │ │ ldr r0, [pc, #196] @ 24c558 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r1, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24c090 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #168] @ 24c55c │ │ │ │ str r6, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r5, #932] @ 0x3a4 │ │ │ │ add r3, r3, sl │ │ │ │ ldr r6, [r3, #24] │ │ │ │ b 24bf04 │ │ │ │ ldr r0, [pc, #132] @ 24c560 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24c074 │ │ │ │ ldr r0, [pc, #104] @ 24c564 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24c074 │ │ │ │ subeq r0, lr, r0, asr #19 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r0, lr, r8, lsr #19 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r0, lr, ip, asr r9 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r4, fp, ip, lsl #5 │ │ │ │ - eorseq r4, fp, ip, asr #2 │ │ │ │ - ldrheq r4, [fp], -r4 @ │ │ │ │ - eorseq r4, fp, r0, lsr #32 │ │ │ │ - eorseq r3, fp, r8, lsl #31 │ │ │ │ - eorseq r3, fp, r0, ror #29 │ │ │ │ - eorseq r3, fp, r8, lsl #30 │ │ │ │ - eorseq r3, fp, r4, ror #29 │ │ │ │ - eorseq r3, fp, r0, asr #29 │ │ │ │ - eorseq r3, fp, r4, lsl #28 │ │ │ │ - eorseq r3, fp, r0, lsr lr │ │ │ │ - eorseq r3, fp, r8, lsl #28 │ │ │ │ - eorseq r3, fp, r8, ror #27 │ │ │ │ - eorseq r3, fp, r8, asr #27 │ │ │ │ + eorseq r4, fp, ip, lsr #6 │ │ │ │ + eorseq r4, fp, ip, ror #3 │ │ │ │ + eorseq r4, fp, r4, asr r1 │ │ │ │ + eorseq r4, fp, r0, asr #1 │ │ │ │ + eorseq r4, fp, r8, lsr #32 │ │ │ │ + eorseq r3, fp, r0, lsl #31 │ │ │ │ + eorseq r3, fp, r8, lsr #31 │ │ │ │ + eorseq r3, fp, r4, lsl #31 │ │ │ │ + eorseq r3, fp, r0, ror #30 │ │ │ │ + eorseq r3, fp, r4, lsr #29 │ │ │ │ + @ instruction: 0x003b3ed0 │ │ │ │ + eorseq r3, fp, r8, lsr #29 │ │ │ │ + eorseq r3, fp, r8, lsl #29 │ │ │ │ + eorseq r3, fp, r8, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #2152] @ 24cde8 │ │ │ │ ldr r3, [pc, #2152] @ 24cdec │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -220781,36 +220781,36 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ mvn ip, #0 │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1888] @ 24ce08 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24c5e8 │ │ │ │ lsl r6, r6, #16 │ │ │ │ lsr r6, r6, #16 │ │ │ │ cmp r3, #0 │ │ │ │ str r6, [r0, #940] @ 0x3ac │ │ │ │ bne 24c9a4 │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ add r1, r6, #1 │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ cmp r3, #0 │ │ │ │ beq 24c5e8 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r5 │ │ │ │ ldr r3, [r4, #932] @ 0x3a4 │ │ │ │ @@ -220892,26 +220892,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ mvn r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1440] @ 24ce10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24c5e8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 24cc48 │ │ │ │ ldr r3, [r4, #932] @ 0x3a4 │ │ │ │ rsb r7, r7, r7, lsl #3 │ │ │ │ tst r6, #16 │ │ │ │ add r3, r3, r7, lsl #2 │ │ │ │ @@ -220971,15 +220971,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mvn ip, #0 │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1144] @ 24ce18 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -220987,15 +220987,15 @@ │ │ │ │ ldr r3, [pc, #1104] @ 24cdfc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 24ca44 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ add r1, r6, #1 │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [pc, #1100] @ 24ce1c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24c6e4 │ │ │ │ ldr r3, [pc, #1052] @ 24ce00 │ │ │ │ @@ -221011,22 +221011,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #996] @ 24ce20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24c6e4 │ │ │ │ ldr r3, [pc, #948] @ 24ce00 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 24c9b8 │ │ │ │ ldr r3, [pc, #932] @ 24ce04 │ │ │ │ @@ -221036,34 +221036,34 @@ │ │ │ │ beq 24cb5c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ mov sl, #4 │ │ │ │ mvn r3, #0 │ │ │ │ mov fp, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #880] @ 24ce24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r5, [r7] │ │ │ │ cmp r6, #0 │ │ │ │ ldr r7, [r4, #924] @ 0x39c │ │ │ │ beq 24cad8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, r6, #1 │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ mov r7, r0 │ │ │ │ cmp r5, #0 │ │ │ │ bne 24c9c8 │ │ │ │ b 24c6e4 │ │ │ │ bl 24b9dc │ │ │ │ ldr r3, [r4, #932] @ 0x3a4 │ │ │ │ b 24c8d4 │ │ │ │ @@ -221083,28 +221083,28 @@ │ │ │ │ mov r2, #8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ mvn r1, #0 │ │ │ │ str ip, [sp, #88] @ 0x58 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ ldr r0, [pc, #740] @ 24ce30 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24c6e4 │ │ │ │ ldr r0, [pc, #720] @ 24ce34 │ │ │ │ mov r2, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ mvn r1, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r5, [r7] │ │ │ │ b 24cabc │ │ │ │ ldr r2, [pc, #688] @ 24ce38 │ │ │ │ ldr r3, [pc, #608] @ 24cdec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -221137,25 +221137,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 24ce40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24c780 │ │ │ │ ldr r3, [pc, #428] @ 24cdfc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24c880 │ │ │ │ ldr r3, [pc, #412] @ 24ce00 │ │ │ │ @@ -221171,25 +221171,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 24ce44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24c880 │ │ │ │ ldr r3, [pc, #292] @ 24cdfc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24c914 │ │ │ │ ldr r3, [pc, #276] @ 24ce00 │ │ │ │ @@ -221205,25 +221205,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 24ce48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24c914 │ │ │ │ ldr r1, [pc, #236] @ 24ce4c │ │ │ │ ldr r2, [pc, #136] @ 24cdec │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -221236,97 +221236,97 @@ │ │ │ │ b 24cbb4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #188] @ 24ce54 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24c880 │ │ │ │ ldr r0, [pc, #164] @ 24ce58 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24c780 │ │ │ │ ldr r0, [pc, #140] @ 24ce5c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24c914 │ │ │ │ subeq r0, lr, ip, ror #5 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r0, lr, ip, asr #5 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r0, lr, ip, ror r2 │ │ │ │ andeq r3, r0, r4, lsl #3 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r3, fp, r0, asr ip │ │ │ │ + @ instruction: 0x003b3cf0 │ │ │ │ strheq r0, [lr], #-8 │ │ │ │ - eorseq r3, fp, r8, lsl #21 │ │ │ │ + eorseq r3, fp, r8, lsr #22 │ │ │ │ subeq pc, sp, r8, lsl #31 │ │ │ │ - eorseq r3, fp, r8, asr r9 │ │ │ │ + @ instruction: 0x003b39f8 │ │ │ │ andeq r1, r0, r8, lsl #31 │ │ │ │ - eorseq r3, fp, ip, lsr #18 │ │ │ │ - eorseq r3, fp, r4, asr #16 │ │ │ │ + eorseq r3, fp, ip, asr #19 │ │ │ │ + eorseq r3, fp, r4, ror #17 │ │ │ │ subeq pc, sp, r8, ror #26 │ │ │ │ - eorseq r3, fp, ip, lsl #16 │ │ │ │ - eorseq r3, fp, r8, asr r8 │ │ │ │ - @ instruction: 0x003b37d0 │ │ │ │ + eorseq r3, fp, ip, lsr #17 │ │ │ │ + @ instruction: 0x003b38f8 │ │ │ │ + eorseq r3, fp, r0, ror r8 │ │ │ │ subeq pc, sp, r4, ror #25 │ │ │ │ - eorseq r3, fp, r8, lsl #15 │ │ │ │ - @ instruction: 0x003b36b8 │ │ │ │ - eorseq r3, fp, r0, lsr r6 │ │ │ │ - eorseq r3, fp, r8, lsr #11 │ │ │ │ + eorseq r3, fp, r8, lsr #16 │ │ │ │ + eorseq r3, fp, r8, asr r7 │ │ │ │ + @ instruction: 0x003b36d0 │ │ │ │ + eorseq r3, fp, r8, asr #12 │ │ │ │ subeq pc, sp, ip, lsl #22 │ │ │ │ - @ instruction: 0x003b35b0 │ │ │ │ - mlaseq fp, ip, r5, r3 │ │ │ │ - eorseq r3, fp, r0, lsl #11 │ │ │ │ - eorseq r3, fp, r0, ror #10 │ │ │ │ + eorseq r3, fp, r0, asr r6 │ │ │ │ + eorseq r3, fp, ip, lsr r6 │ │ │ │ + eorseq r3, fp, r0, lsr #12 │ │ │ │ + eorseq r3, fp, r0, lsl #12 │ │ │ │ ldr r0, [pc, #4] @ 24ce6c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq lr, ip, r8, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 24cee4 │ │ │ │ ldr r2, [pc, #92] @ 24cee8 │ │ │ │ ldr r1, [pc, #92] @ 24ceec │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r1, [pc, #64] @ 24cef0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 360b74 │ │ │ │ + bl 360c14 │ │ │ │ ldr r3, [pc, #52] @ 24cef4 │ │ │ │ ldr r1, [pc, #52] @ 24cef8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 35edd0 │ │ │ │ - subeq r5, r8, ip, lsr #14 │ │ │ │ - ldrheq r9, [r9], -r0 @ │ │ │ │ - eorseq r7, fp, r4, lsl #25 │ │ │ │ + b 35ee70 │ │ │ │ + subeq r5, r8, ip, asr #15 │ │ │ │ + eorseq r9, r9, r0, asr r1 │ │ │ │ + eorseq r7, fp, r4, lsr #26 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ subeq lr, ip, ip, lsr #30 │ │ │ │ subeq ip, sp, r8, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -221402,44 +221402,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r6, [sp] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 24d0ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24cf84 │ │ │ │ ldr r0, [pc, #64] @ 24d0b0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24cf84 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq pc, sp, ip, asr #18 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ svcvc 0x00fffe00 │ │ │ │ subeq pc, sp, ip, lsl r9 @ │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ ldrdeq pc, [sp], #-132 @ 0xffffff7c │ │ │ │ muleq r0, ip, r3 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - mlaseq fp, r0, r3, r3 │ │ │ │ - @ instruction: 0x003b33bc │ │ │ │ + eorseq r3, fp, r0, lsr r4 │ │ │ │ + eorseq r3, fp, ip, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #804] @ 24d3f4 │ │ │ │ mov r5, r3 │ │ │ │ @@ -221555,28 +221555,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 24d418 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24d19c │ │ │ │ add r7, r7, sl │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ mov r1, #0 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r7, #776] @ 0x308 │ │ │ │ ldr r7, [r7, #784] @ 0x310 │ │ │ │ ldr r3, [pc, #280] @ 24d404 │ │ │ │ bic r7, r7, #-2147483648 @ 0x80000000 │ │ │ │ ldr r4, [r8, r3] │ │ │ │ mov r9, r7 │ │ │ │ @@ -221615,53 +221615,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 24d420 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24d14c │ │ │ │ ldr r0, [pc, #96] @ 24d424 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24d14c │ │ │ │ ldr r0, [pc, #72] @ 24d428 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24d19c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x004df798 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r5, r8, ip, lsl #9 │ │ │ │ + subeq r5, r8, ip, lsr #10 │ │ │ │ subeq pc, sp, r8, asr r7 @ │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq pc, sp, r8, lsl r7 @ │ │ │ │ muleq r0, r4, lr │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r3, fp, r8, lsr #3 │ │ │ │ + eorseq r3, fp, r8, asr #4 │ │ │ │ andeq r1, r0, r0, lsr #27 │ │ │ │ - eorseq r3, fp, ip, lsr r1 │ │ │ │ - eorseq r3, fp, r4, ror #2 │ │ │ │ - ldrsbeq r3, [fp], -r0 @ │ │ │ │ + @ instruction: 0x003b31dc │ │ │ │ + eorseq r3, fp, r4, lsl #4 │ │ │ │ + eorseq r3, fp, r0, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #436] @ 24d5f8 │ │ │ │ ldr r5, [r0, #172] @ 0xac │ │ │ │ ldr r3, [pc, #432] @ 24d5fc │ │ │ │ @@ -221704,15 +221704,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 24d5f4 │ │ │ │ add r6, r6, r5 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 362ff4 │ │ │ │ + b 363094 │ │ │ │ ldr r2, [r4, #168] @ 0xa8 │ │ │ │ sub r3, r3, #1 │ │ │ │ ldr r2, [r2, #756] @ 0x2f4 │ │ │ │ mov r1, #1 │ │ │ │ ands r2, r2, r1, lsl r3 │ │ │ │ beq 24d4bc │ │ │ │ ldr r2, [pc, #244] @ 24d60c │ │ │ │ @@ -221753,41 +221753,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 24d61c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24d494 │ │ │ │ ldr r0, [pc, #60] @ 24d620 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24d494 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq pc, sp, r0, lsr #8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq pc, sp, ip, ror #7 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq pc, sp, r8, lsr #7 │ │ │ │ subeq pc, sp, r4, asr r3 @ │ │ │ │ muleq r0, ip, r2 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r2, fp, r8, lsl #31 │ │ │ │ - eorseq r2, fp, ip, lsr #31 │ │ │ │ + eorseq r3, fp, r8, lsr #32 │ │ │ │ + eorseq r3, fp, ip, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r4, [pc, #564] @ 24d870 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -221802,27 +221802,27 @@ │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #528] @ 24d880 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #63 @ 0x3f │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #508] @ 24d884 │ │ │ │ ldr r1, [pc, #508] @ 24d888 │ │ │ │ add r4, r4, #32 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, #0 │ │ │ │ add r5, sp, #32 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [pc, #468] @ 24d88c │ │ │ │ add r6, r9, #760 @ 0x2f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [pc, #452] @ 24d890 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -221872,15 +221872,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ bl 21d6c0 │ │ │ │ add r7, r7, #1 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ bl 21d5c0 │ │ │ │ @@ -221916,37 +221916,37 @@ │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 31a9c0 │ │ │ │ + bl 31aa5c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ bl 21d6c0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ bl 21d5c0 │ │ │ │ mov r7, #1 │ │ │ │ add r6, r6, #32 │ │ │ │ b 24d6f0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq r4, r8, r0, lsl #31 │ │ │ │ + subeq r5, r8, r0, lsr #32 │ │ │ │ subeq pc, sp, ip, lsl r2 @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r2, fp, r8, asr pc │ │ │ │ - eorseq r2, fp, r8, ror #30 │ │ │ │ - eorseq r4, sl, r0, ror r9 │ │ │ │ - eorseq r4, sl, r4, lsl #19 │ │ │ │ + @ instruction: 0x003b2ff8 │ │ │ │ + eorseq r3, fp, r8 │ │ │ │ + eorseq r4, sl, r0, lsl sl │ │ │ │ + eorseq r4, sl, r4, lsr #20 │ │ │ │ subeq lr, ip, r4, lsr r7 │ │ │ │ subeq lr, ip, r4, lsr #14 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - eorseq r2, fp, r8, lsl #30 │ │ │ │ - mlaseq fp, r0, lr, r2 │ │ │ │ + eorseq r2, fp, r8, lsr #31 │ │ │ │ + eorseq r2, fp, r0, lsr pc │ │ │ │ subeq pc, sp, r4, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #220] @ 24d998 │ │ │ │ ldr r2, [pc, #220] @ 24d99c │ │ │ │ @@ -221954,15 +221954,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #63 @ 0x3f │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r6, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r4, r0 │ │ │ │ b 24d90c │ │ │ │ @@ -222001,17 +222001,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - strdeq r4, [r8], #-204 @ 0xffffff34 │ │ │ │ - @ instruction: 0x003b2cf8 │ │ │ │ - eorseq r2, fp, ip, lsl #26 │ │ │ │ + @ instruction: 0x00484d9c │ │ │ │ + mlaseq fp, r8, sp, r2 │ │ │ │ + eorseq r2, fp, ip, lsr #27 │ │ │ │ @ instruction: 0x003ffffe │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #2964] @ 24e554 │ │ │ │ ldr r1, [pc, #2964] @ 24e558 │ │ │ │ @@ -222069,15 +222069,15 @@ │ │ │ │ beq 24da3c │ │ │ │ ldr sl, [sp, #16] │ │ │ │ add r6, r5, #792 @ 0x318 │ │ │ │ mov r9, #1 │ │ │ │ str fp, [sp, #20] │ │ │ │ b 24db08 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24df08 │ │ │ │ ldr r2, [pc, #2732] @ 24e56c │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ strd r2, [r6, #24] │ │ │ │ ldr r0, [r6, #4] │ │ │ │ @@ -222138,22 +222138,22 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2472] @ 24e580 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24daf0 │ │ │ │ add r9, r5, r4, lsl #5 │ │ │ │ ldr r0, [r9, #764] @ 0x2fc │ │ │ │ bl 207cac │ │ │ │ ldr r3, [r6, #172] @ 0xac │ │ │ │ lsl r7, r4, #5 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -222164,15 +222164,15 @@ │ │ │ │ mov r1, #1 │ │ │ │ ands r2, r2, r1, lsl r3 │ │ │ │ bne 24dfe4 │ │ │ │ add r4, r5, r7 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ mov r1, #0 │ │ │ │ bic r8, r8, #508 @ 0x1fc │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ bic r8, r8, #-2147483645 @ 0x80000003 │ │ │ │ mov r3, #0 │ │ │ │ orrs r2, r8, r3 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ str r8, [r4, #784] @ 0x310 │ │ │ │ str r3, [r4, #788] @ 0x314 │ │ │ │ bne 24df30 │ │ │ │ @@ -222292,21 +222292,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1884] @ 24e598 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24da3c │ │ │ │ ldr r0, [pc, #1872] @ 24e59c │ │ │ │ mov r9, r2 │ │ │ │ ldr r0, [fp, r0] │ │ │ │ mov sl, r3 │ │ │ │ ldrh r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -222324,23 +222324,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1756] @ 24e5a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [pc, #1748] @ 24e5a4 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #4 │ │ │ │ bhi 24e484 │ │ │ │ add r3, r3, r7 │ │ │ │ ldrsh r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -222455,21 +222455,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1260] @ 24e5b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24da3c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [r3] │ │ │ │ ldr r3, [r6, #172] @ 0xac │ │ │ │ cmp r3, #0 │ │ │ │ beq 24ddc4 │ │ │ │ ldr r2, [r6, #168] @ 0xa8 │ │ │ │ @@ -222494,33 +222494,33 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1108] @ 24e5bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24daf0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 24e340 │ │ │ │ add r3, r5, r7 │ │ │ │ ldr r0, [r3, #764] @ 0x2fc │ │ │ │ bl 207950 │ │ │ │ b 24dd64 │ │ │ │ ldr r0, [pc, #1072] @ 24e5c0 │ │ │ │ str r8, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24dec8 │ │ │ │ ldr r3, [pc, #1056] @ 24e5c4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 24e018 │ │ │ │ ldr r3, [pc, #960] @ 24e578 │ │ │ │ @@ -222535,24 +222535,24 @@ │ │ │ │ beq 24e424 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #948] @ 24e5c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24e018 │ │ │ │ ldr r3, [pc, #928] @ 24e5c4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ beq 24df84 │ │ │ │ ldr r3, [pc, #832] @ 24e578 │ │ │ │ @@ -222568,32 +222568,32 @@ │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r2, [sp, #28] │ │ │ │ str r2, [sp, #32] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 24e5cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24df84 │ │ │ │ ldr r0, [pc, #808] @ 24e5d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24daf0 │ │ │ │ ldr r0, [pc, #796] @ 24e5d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24daf0 │ │ │ │ ldr r3, [pc, #784] @ 24e5d8 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24dd54 │ │ │ │ ldr r3, [pc, #668] @ 24e578 │ │ │ │ @@ -222610,22 +222610,22 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 24e5dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24dd54 │ │ │ │ ldr r3, [pc, #664] @ 24e5e0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24e178 │ │ │ │ ldr r3, [pc, #540] @ 24e578 │ │ │ │ @@ -222641,37 +222641,37 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #560] @ 24e5e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24e178 │ │ │ │ ldr r2, [pc, #548] @ 24e5e8 │ │ │ │ ldr r3, [pc, #400] @ 24e558 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 24dfe0 │ │ │ │ ldr r0, [pc, #516] @ 24e5ec │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ ldr r2, [pc, #500] @ 24e5f0 │ │ │ │ ldr r3, [pc, #344] @ 24e558 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -222681,32 +222681,32 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ b 24e3e8 │ │ │ │ ldr r0, [pc, #460] @ 24e5f8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24e018 │ │ │ │ ldr r0, [pc, #436] @ 24e5fc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24df84 │ │ │ │ ldr r0, [pc, #412] @ 24e600 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24e178 │ │ │ │ ldr r0, [pc, #396] @ 24e604 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24dd54 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24da3c │ │ │ │ ldr r3, [pc, #364] @ 24e608 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ @@ -222726,23 +222726,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 24e60c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 24da3c │ │ │ │ ldr r2, [pc, #244] @ 24e610 │ │ │ │ ldr r3, [pc, #56] @ 24e558 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -222751,64 +222751,64 @@ │ │ │ │ bne 24dfe0 │ │ │ │ ldr r0, [pc, #212] @ 24e614 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ subeq lr, sp, ip, lsr #29 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq lr, sp, ip, lsl #29 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - subeq r4, r8, sp, lsl #23 │ │ │ │ + subeq r4, r8, sp, lsr #24 │ │ │ │ subeq lr, sp, r8, lsr #28 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ andeq r1, r0, r8, ror #24 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - mlaseq fp, ip, sp, r2 │ │ │ │ + eorseq r2, fp, ip, lsr lr │ │ │ │ @ instruction: 0x003ffffe │ │ │ │ subeq lr, sp, ip, lsl #24 │ │ │ │ @ instruction: 0x004deb9c │ │ │ │ subeq lr, sp, r0, lsl #22 │ │ │ │ andeq r2, r0, ip, lsr #3 │ │ │ │ - eorseq r2, fp, ip, asr #17 │ │ │ │ + eorseq r2, fp, ip, ror #18 │ │ │ │ @ instruction: 0x00002db4 │ │ │ │ - eorseq r2, fp, r8, lsr r7 │ │ │ │ - ldrdeq r4, [r8], #-106 @ 0xffffff96 │ │ │ │ - subeq r4, r8, r4, asr #13 │ │ │ │ + @ instruction: 0x003b27d8 │ │ │ │ + subeq r4, r8, sl, ror r7 │ │ │ │ + subeq r4, r8, r4, ror #14 │ │ │ │ subeq lr, sp, r8, lsr #17 │ │ │ │ andeq r1, r0, r8, lsr #15 │ │ │ │ - eorseq r2, fp, r8, ror #18 │ │ │ │ + eorseq r2, fp, r8, lsl #20 │ │ │ │ andeq r1, r0, r8, lsl r3 │ │ │ │ - eorseq r2, fp, r8, asr r7 │ │ │ │ - eorseq r2, fp, r4, lsr #9 │ │ │ │ + @ instruction: 0x003b27f8 │ │ │ │ + eorseq r2, fp, r4, asr #10 │ │ │ │ andeq r1, r0, r8, ror #4 │ │ │ │ - eorseq r2, fp, r4, asr r4 │ │ │ │ - @ instruction: 0x003b23d0 │ │ │ │ - eorseq r2, fp, r0, lsr r7 │ │ │ │ - eorseq r2, fp, r8, ror #12 │ │ │ │ + @ instruction: 0x003b24f4 │ │ │ │ + eorseq r2, fp, r0, ror r4 │ │ │ │ + @ instruction: 0x003b27d0 │ │ │ │ + eorseq r2, fp, r8, lsl #14 │ │ │ │ @ instruction: 0x000033bc │ │ │ │ - eorseq r2, fp, r0, asr r4 │ │ │ │ + @ instruction: 0x003b24f0 │ │ │ │ andeq r3, r0, r4, ror r4 │ │ │ │ - eorseq r2, fp, r0, ror r4 │ │ │ │ + eorseq r2, fp, r0, lsl r5 │ │ │ │ subeq lr, sp, r8, lsr #9 │ │ │ │ - eorseq r2, fp, r8, ror #6 │ │ │ │ + eorseq r2, fp, r8, lsl #8 │ │ │ │ subeq lr, sp, r0, ror r4 │ │ │ │ - eorseq r2, fp, r4, asr r6 │ │ │ │ - mlaseq fp, r0, r2, r2 │ │ │ │ - eorseq r2, fp, r4, ror r2 │ │ │ │ - eorseq r2, fp, r0, lsl r4 │ │ │ │ - eorseq r2, fp, r0, ror #6 │ │ │ │ + @ instruction: 0x003b26f4 │ │ │ │ + eorseq r2, fp, r0, lsr r3 │ │ │ │ + eorseq r2, fp, r4, lsl r3 │ │ │ │ + @ instruction: 0x003b24b0 │ │ │ │ + eorseq r2, fp, r0, lsl #8 │ │ │ │ andeq r1, r0, r8, lsl #18 │ │ │ │ - eorseq r2, fp, r0, lsr #11 │ │ │ │ + eorseq r2, fp, r0, asr #12 │ │ │ │ subeq lr, sp, r0, asr r3 │ │ │ │ - @ instruction: 0x003b25b4 │ │ │ │ + eorseq r2, fp, r4, asr r6 │ │ │ │ │ │ │ │ 0024e618 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #224] @ 24e710 │ │ │ │ @@ -222869,29 +222869,29 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 2330fc │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0058709c │ │ │ │ subeq lr, sp, ip, lsr #4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x004de198 │ │ │ │ - eorseq r2, fp, r0, ror #8 │ │ │ │ + eorseq r2, fp, r0, lsl #10 │ │ │ │ │ │ │ │ 0024e724 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #20] @ 24e750 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - eorseq r2, fp, r4, lsr r4 │ │ │ │ + @ instruction: 0x003b24d4 │ │ │ │ │ │ │ │ 0024e754 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 24e7ac │ │ │ │ @@ -222899,26 +222899,26 @@ │ │ │ │ ldr r1, [pc, #64] @ 24e7b4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x003b23f8 │ │ │ │ - subeq r3, r8, r4, ror lr │ │ │ │ - eorseq r2, fp, r8, lsl r4 │ │ │ │ + mlaseq fp, r8, r4, r2 │ │ │ │ + subeq r3, r8, r4, lsl pc │ │ │ │ + @ instruction: 0x003b24b8 │ │ │ │ │ │ │ │ 0024e7b8 : │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0024e7c0 : │ │ │ │ mvn r0, #0 │ │ │ │ @@ -222944,26 +222944,26 @@ │ │ │ │ ldr r1, [pc, #64] @ 24e838 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eorseq r2, fp, r8, asr #7 │ │ │ │ - subeq r3, r8, r0, lsl #28 │ │ │ │ - eorseq r2, fp, r8, lsr #7 │ │ │ │ + eorseq r2, fp, r8, ror #8 │ │ │ │ + subeq r3, r8, r0, lsr #29 │ │ │ │ + eorseq r2, fp, r8, asr #8 │ │ │ │ │ │ │ │ 0024e83c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 24e898 │ │ │ │ @@ -222972,26 +222972,26 @@ │ │ │ │ ldr r1, [pc, #64] @ 24e8a0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eorseq r2, fp, r0, ror #6 │ │ │ │ - @ instruction: 0x00483d98 │ │ │ │ - eorseq r2, fp, r0, asr #6 │ │ │ │ + eorseq r2, fp, r0, lsl #8 │ │ │ │ + subeq r3, r8, r8, lsr lr │ │ │ │ + eorseq r2, fp, r0, ror #7 │ │ │ │ │ │ │ │ 0024e8a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 24e900 │ │ │ │ @@ -223000,26 +223000,26 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x003b22fc │ │ │ │ - subeq r3, r8, r0, lsr sp │ │ │ │ - @ instruction: 0x003b22d8 │ │ │ │ + mlaseq fp, ip, r3, r2 │ │ │ │ + ldrdeq r3, [r8], #-208 @ 0xffffff30 │ │ │ │ + eorseq r2, fp, r8, ror r3 │ │ │ │ │ │ │ │ 0024e90c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 24e968 │ │ │ │ @@ -223028,26 +223028,26 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - mlaseq fp, r4, r2, r2 │ │ │ │ - subeq r3, r8, r8, asr #25 │ │ │ │ - eorseq r2, fp, r0, ror r2 │ │ │ │ + eorseq r2, fp, r4, lsr r3 │ │ │ │ + subeq r3, r8, r8, ror #26 │ │ │ │ + eorseq r2, fp, r0, lsl r3 │ │ │ │ │ │ │ │ 0024e974 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 24e9d0 │ │ │ │ @@ -223056,26 +223056,26 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eorseq r2, fp, ip, lsr #4 │ │ │ │ - subeq r3, r8, r0, ror #24 │ │ │ │ - eorseq r2, fp, r8, lsl #4 │ │ │ │ + eorseq r2, fp, ip, asr #5 │ │ │ │ + subeq r3, r8, r0, lsl #26 │ │ │ │ + eorseq r2, fp, r8, lsr #5 │ │ │ │ │ │ │ │ 0024e9dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 24ea38 │ │ │ │ @@ -223084,26 +223084,26 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x003b21f4 │ │ │ │ - subeq r3, r8, r0, lsl ip │ │ │ │ - eorseq r2, fp, ip, asr #3 │ │ │ │ + mlaseq fp, r4, r2, r2 │ │ │ │ + strheq r3, [r8], #-192 @ 0xffffff40 │ │ │ │ + eorseq r2, fp, ip, ror #4 │ │ │ │ │ │ │ │ 0024ea44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 24eaa4 │ │ │ │ @@ -223113,26 +223113,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #12 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq r3, r8, ip, lsr #23 │ │ │ │ - eorseq r2, fp, ip, lsl #3 │ │ │ │ - eorseq r2, fp, r4, ror #2 │ │ │ │ + subeq r3, r8, ip, asr #24 │ │ │ │ + eorseq r2, fp, ip, lsr #4 │ │ │ │ + eorseq r2, fp, r4, lsl #4 │ │ │ │ │ │ │ │ 0024eab0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 24eb10 │ │ │ │ @@ -223142,26 +223142,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #18 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq r3, r8, r0, asr #22 │ │ │ │ - eorseq r2, fp, r0, lsr #2 │ │ │ │ - ldrsheq r2, [fp], -r8 @ │ │ │ │ + subeq r3, r8, r0, ror #23 │ │ │ │ + eorseq r2, fp, r0, asr #3 │ │ │ │ + mlaseq fp, r8, r1, r2 │ │ │ │ │ │ │ │ 0024eb1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 24eb7c │ │ │ │ @@ -223171,98 +223171,98 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrdeq r3, [r8], #-164 @ 0xffffff5c │ │ │ │ - ldrheq r2, [fp], -r4 @ │ │ │ │ - eorseq r2, fp, ip, lsl #1 │ │ │ │ + subeq r3, r8, r4, ror fp │ │ │ │ + eorseq r2, fp, r4, asr r1 │ │ │ │ + eorseq r2, fp, ip, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r1] │ │ │ │ mov r8, r1 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 24ebe8 │ │ │ │ ldr r7, [pc, #216] @ 24ec8c │ │ │ │ ldr r6, [pc, #216] @ 24ec90 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ b 24ebc4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r4, [r4] │ │ │ │ mov r1, r6 │ │ │ │ cmp r4, #0 │ │ │ │ mov r0, r5 │ │ │ │ bne 24ebc0 │ │ │ │ ldr r1, [pc, #164] @ 24ec94 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r4, [r8, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq 24ec50 │ │ │ │ ldr r7, [pc, #140] @ 24ec98 │ │ │ │ ldr r6, [pc, #140] @ 24ec9c │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ b 24ec1c │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r4, [r4] │ │ │ │ mov r1, r6 │ │ │ │ cmp r4, #0 │ │ │ │ mov r0, r5 │ │ │ │ bne 24ec18 │ │ │ │ ldr r1, [pc, #88] @ 24eca0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r8, #12] │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #40] @ 24eca4 │ │ │ │ ldrd r2, [r8, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 4d0aec │ │ │ │ - eorseq r2, fp, r8, rrx │ │ │ │ - eorseq sl, ip, r0, ror #9 │ │ │ │ - strheq r7, [r3], #-160 @ 0xffffff60 │ │ │ │ - eorseq r2, fp, r0, lsl r0 │ │ │ │ - eorseq sl, ip, r8, lsl #9 │ │ │ │ - subeq r7, r3, r8, asr sl │ │ │ │ - eorseq r1, fp, r0, lsr #31 │ │ │ │ + b 4d0b8c │ │ │ │ + eorseq r2, fp, r8, lsl #2 │ │ │ │ + eorseq sl, ip, r0, lsl #11 │ │ │ │ + subeq r7, r3, r0, asr fp │ │ │ │ + ldrheq r2, [fp], -r0 @ │ │ │ │ + eorseq sl, ip, r8, lsr #10 │ │ │ │ + strdeq r7, [r3], #-168 @ 0xffffff58 │ │ │ │ + eorseq r2, fp, r0, asr #32 │ │ │ │ │ │ │ │ 0024eca8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #224] @ 24eda0 │ │ │ │ @@ -223287,20 +223287,20 @@ │ │ │ │ ldr r6, [pc, #156] @ 24eda8 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 24ed10 │ │ │ │ mov r0, r7 │ │ │ │ - bl 564a5c │ │ │ │ + bl 564afc │ │ │ │ ldr r2, [pc, #108] @ 24edac │ │ │ │ ldr r3, [pc, #96] @ 24eda4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -223316,22 +223316,22 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 2cd900 │ │ │ │ b 24ed38 │ │ │ │ ldr r1, [pc, #32] @ 24edb0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 24ed38 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq sp, sp, ip, lsr #23 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r1, fp, r8, asr #30 │ │ │ │ + eorseq r1, fp, r8, ror #31 │ │ │ │ subeq sp, sp, ip, lsr #22 │ │ │ │ - @ instruction: 0x003b1eb0 │ │ │ │ + eorseq r1, fp, r0, asr pc │ │ │ │ │ │ │ │ 0024edb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #1516] @ 24f3b8 │ │ │ │ @@ -223345,15 +223345,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ mov r1, sp │ │ │ │ mov r5, r0 │ │ │ │ bl 24e83c │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ beq 24ee68 │ │ │ │ mov r0, r4 │ │ │ │ @@ -223376,308 +223376,308 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #1368] @ 24f3c8 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24f3a8 │ │ │ │ ldr r3, [pc, #1332] @ 24f3cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #1328] @ 24f3d0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #1316] @ 24f3d4 │ │ │ │ ldrh r2, [r6, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r6, #6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24f378 │ │ │ │ ldr r2, [pc, #1288] @ 24f3d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #1284] @ 24f3dc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #1272] @ 24f3e0 │ │ │ │ ldr r2, [r6, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r6, #41] @ 0x29 │ │ │ │ cmp r3, #0 │ │ │ │ beq 24f36c │ │ │ │ ldr r2, [pc, #1244] @ 24f3e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #1240] @ 24f3e8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r6, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ beq 24f360 │ │ │ │ ldr r2, [pc, #1216] @ 24f3ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #1212] @ 24f3f0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r6, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ beq 24f354 │ │ │ │ ldr r2, [pc, #1188] @ 24f3f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #1184] @ 24f3f8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r6, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 24f348 │ │ │ │ ldr r2, [pc, #1160] @ 24f3fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #1156] @ 24f400 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r6, #43] @ 0x2b │ │ │ │ cmp r3, #0 │ │ │ │ beq 24f33c │ │ │ │ ldr r2, [pc, #1132] @ 24f404 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #1128] @ 24f408 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r6, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq 24f330 │ │ │ │ ldr r2, [pc, #1104] @ 24f40c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #1100] @ 24f410 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 24f324 │ │ │ │ ldr r2, [pc, #1076] @ 24f414 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #1072] @ 24f418 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r6, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq 24f318 │ │ │ │ ldr r2, [pc, #1048] @ 24f41c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #1044] @ 24f420 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #1032] @ 24f424 │ │ │ │ ldrd r2, [r6, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #1016] @ 24f428 │ │ │ │ ldrh r2, [r6, #38] @ 0x26 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #1000] @ 24f42c │ │ │ │ ldrb r2, [r6, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #984] @ 24f430 │ │ │ │ ldr r2, [r6, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #968] @ 24f434 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r9, [r6, #32] │ │ │ │ ldr r5, [r9] │ │ │ │ cmp r5, #0 │ │ │ │ beq 24f0c0 │ │ │ │ ldr r7, [pc, #940] @ 24f438 │ │ │ │ ldr r8, [pc, #940] @ 24f43c │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ b 24f0a4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 24f098 │ │ │ │ ldr r1, [pc, #888] @ 24f440 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r9, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 24f390 │ │ │ │ ldr r1, [pc, #864] @ 24f444 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [r6, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 24eb88 │ │ │ │ ldr r1, [pc, #840] @ 24f448 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [r6, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 24eb88 │ │ │ │ ldr r1, [pc, #816] @ 24f44c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [r6, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 24eb88 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 24f30c │ │ │ │ ldr r1, [pc, #780] @ 24f450 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #764] @ 24f454 │ │ │ │ ldr r2, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #744] @ 24f458 │ │ │ │ ldrd r2, [r3, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #724] @ 24f45c │ │ │ │ ldrd r2, [r3, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #704] @ 24f460 │ │ │ │ ldrd r2, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #684] @ 24f464 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #664] @ 24f468 │ │ │ │ ldrd r2, [r3, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldrb r3, [r3, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ bne 24f384 │ │ │ │ ldr r2, [pc, #632] @ 24f46c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #628] @ 24f470 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #612] @ 24f474 │ │ │ │ ldrd r2, [r3, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #596] @ 24f478 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3, #32] │ │ │ │ bl 24eb88 │ │ │ │ ldr r1, [pc, #568] @ 24f47c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3, #36] @ 0x24 │ │ │ │ bl 24eb88 │ │ │ │ ldr r1, [pc, #540] @ 24f480 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3, #40] @ 0x28 │ │ │ │ bl 24eb88 │ │ │ │ ldr r1, [pc, #512] @ 24f484 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r9, [r3, #44] @ 0x2c │ │ │ │ ldr r5, [r9] │ │ │ │ cmp r5, #0 │ │ │ │ beq 24f2dc │ │ │ │ ldr r7, [pc, #480] @ 24f488 │ │ │ │ ldr r8, [pc, #480] @ 24f48c │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ b 24f2c0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 24f2b4 │ │ │ │ ldr r1, [pc, #428] @ 24f490 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r9, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24f30c │ │ │ │ ldr r1, [pc, #404] @ 24f494 │ │ │ │ ldrd r2, [r9, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r0, r6 │ │ │ │ - bl 564b14 │ │ │ │ + bl 564bb4 │ │ │ │ b 24ee24 │ │ │ │ ldr r2, [pc, #376] @ 24f498 │ │ │ │ add r2, pc, r2 │ │ │ │ b 24f004 │ │ │ │ ldr r2, [pc, #368] @ 24f49c │ │ │ │ add r2, pc, r2 │ │ │ │ b 24efe0 │ │ │ │ @@ -223705,88 +223705,88 @@ │ │ │ │ ldr r2, [pc, #304] @ 24f4bc │ │ │ │ add r2, pc, r2 │ │ │ │ b 24f1f4 │ │ │ │ ldr r1, [pc, #296] @ 24f4c0 │ │ │ │ ldrb r2, [r9, #5] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 24f0dc │ │ │ │ ldr r3, [pc, #276] @ 24f4c4 │ │ │ │ add r3, pc, r3 │ │ │ │ b 24ee98 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x004dda94 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq fp, ip, r0, ror #17 │ │ │ │ + eorseq fp, ip, r0, lsl #19 │ │ │ │ subeq sp, sp, r0, asr #20 │ │ │ │ - eorseq lr, r9, ip, lsr #30 │ │ │ │ - eorseq r1, fp, ip, asr #27 │ │ │ │ - eorseq r1, fp, r8, asr #27 │ │ │ │ - @ instruction: 0x003b1ddc │ │ │ │ - eorseq sp, pc, ip, ror #23 │ │ │ │ - @ instruction: 0x003b1dd4 │ │ │ │ - eorseq r1, fp, r4, ror #27 │ │ │ │ - @ instruction: 0x003fdbb4 │ │ │ │ - @ instruction: 0x003b1ddc │ │ │ │ - mlaseq pc, r0, fp, sp @ │ │ │ │ - @ instruction: 0x003b1dd8 │ │ │ │ - eorseq sp, pc, ip, ror #22 │ │ │ │ - @ instruction: 0x003b1dd4 │ │ │ │ - eorseq sp, pc, r8, asr #22 │ │ │ │ - @ instruction: 0x003b1dd0 │ │ │ │ - eorseq sp, pc, r4, lsr #22 │ │ │ │ - eorseq r1, fp, ip, asr #27 │ │ │ │ - eorseq sp, pc, r0, lsl #22 │ │ │ │ - eorseq r1, fp, r8, asr #27 │ │ │ │ - @ instruction: 0x003fdadc │ │ │ │ - eorseq r1, fp, r4, asr #27 │ │ │ │ - @ instruction: 0x003fdab8 │ │ │ │ - eorseq r1, fp, r0, asr #27 │ │ │ │ - @ instruction: 0x003b1dd0 │ │ │ │ - eorseq r1, fp, r0, ror #27 │ │ │ │ - eorseq r1, fp, ip, ror #27 │ │ │ │ - @ instruction: 0x003b1df8 │ │ │ │ - eorseq r1, fp, r4, lsl #28 │ │ │ │ - mlaseq fp, r0, fp, r1 │ │ │ │ - eorseq sl, ip, r8 │ │ │ │ - ldrdeq r7, [r3], #-88 @ 0xffffffa8 │ │ │ │ + eorseq lr, r9, ip, asr #31 │ │ │ │ + eorseq r1, fp, ip, ror #28 │ │ │ │ + eorseq r1, fp, r8, ror #28 │ │ │ │ + eorseq r1, fp, ip, ror lr │ │ │ │ + eorseq sp, pc, ip, lsl #25 │ │ │ │ + eorseq r1, fp, r4, ror lr │ │ │ │ + eorseq r1, fp, r4, lsl #29 │ │ │ │ + eorseq sp, pc, r4, asr ip @ │ │ │ │ + eorseq r1, fp, ip, ror lr │ │ │ │ + eorseq sp, pc, r0, lsr ip @ │ │ │ │ + eorseq r1, fp, r8, ror lr │ │ │ │ + eorseq sp, pc, ip, lsl #24 │ │ │ │ + eorseq r1, fp, r4, ror lr │ │ │ │ + eorseq sp, pc, r8, ror #23 │ │ │ │ + eorseq r1, fp, r0, ror lr │ │ │ │ + eorseq sp, pc, r4, asr #23 │ │ │ │ + eorseq r1, fp, ip, ror #28 │ │ │ │ + eorseq sp, pc, r0, lsr #23 │ │ │ │ + eorseq r1, fp, r8, ror #28 │ │ │ │ + eorseq sp, pc, ip, ror fp @ │ │ │ │ + eorseq r1, fp, r4, ror #28 │ │ │ │ + eorseq sp, pc, r8, asr fp @ │ │ │ │ + eorseq r1, fp, r0, ror #28 │ │ │ │ + eorseq r1, fp, r0, ror lr │ │ │ │ + eorseq r1, fp, r0, lsl #29 │ │ │ │ + eorseq r1, fp, ip, lsl #29 │ │ │ │ + mlaseq fp, r8, lr, r1 │ │ │ │ + eorseq r1, fp, r4, lsr #29 │ │ │ │ + eorseq r1, fp, r0, lsr ip │ │ │ │ + eorseq sl, ip, r8, lsr #1 │ │ │ │ + subeq r7, r3, r8, ror r6 │ │ │ │ + eorseq r1, fp, r8, asr lr │ │ │ │ + eorseq r1, fp, r0, asr lr │ │ │ │ + eorseq r1, fp, r8, asr #28 │ │ │ │ + eorseq r1, fp, r8, lsr lr │ │ │ │ + eorseq r1, fp, r0, lsr lr │ │ │ │ + eorseq r1, fp, r0, lsr lr │ │ │ │ + eorseq r1, fp, r4, lsr lr │ │ │ │ + eorseq r1, fp, r8, lsr lr │ │ │ │ + eorseq r1, fp, ip, lsr lr │ │ │ │ + eorseq r1, fp, r0, asr #28 │ │ │ │ + @ instruction: 0x0039ecd0 │ │ │ │ + eorseq r1, fp, r0, lsr lr │ │ │ │ + eorseq r1, fp, r4, lsr lr │ │ │ │ + eorseq r1, fp, ip, lsr lr │ │ │ │ + eorseq r1, fp, ip, lsr #28 │ │ │ │ + eorseq r1, fp, r4, lsr #28 │ │ │ │ + eorseq r1, fp, ip, lsl lr │ │ │ │ + eorseq r1, fp, r4, lsl sl │ │ │ │ + eorseq r9, ip, ip, lsl #29 │ │ │ │ + subeq r7, r3, ip, asr r4 │ │ │ │ @ instruction: 0x003b1db8 │ │ │ │ - @ instruction: 0x003b1db0 │ │ │ │ - eorseq r1, fp, r8, lsr #27 │ │ │ │ - mlaseq fp, r8, sp, r1 │ │ │ │ - mlaseq fp, r0, sp, r1 │ │ │ │ - mlaseq fp, r0, sp, r1 │ │ │ │ - mlaseq fp, r4, sp, r1 │ │ │ │ - mlaseq fp, r8, sp, r1 │ │ │ │ - mlaseq fp, ip, sp, r1 │ │ │ │ - eorseq r1, fp, r0, lsr #27 │ │ │ │ - eorseq lr, r9, r0, lsr ip │ │ │ │ - mlaseq fp, r0, sp, r1 │ │ │ │ - mlaseq fp, r4, sp, r1 │ │ │ │ - mlaseq fp, ip, sp, r1 │ │ │ │ - eorseq r1, fp, ip, lsl #27 │ │ │ │ - eorseq r1, fp, r4, lsl #27 │ │ │ │ - eorseq r1, fp, ip, ror sp │ │ │ │ - eorseq r1, fp, r4, ror r9 │ │ │ │ - eorseq r9, ip, ip, ror #27 │ │ │ │ - strheq r7, [r3], #-60 @ 0xffffffc4 │ │ │ │ - eorseq r1, fp, r8, lsl sp │ │ │ │ - eorseq lr, r9, r4, lsl #22 │ │ │ │ - @ instruction: 0x0039eaf8 │ │ │ │ - eorseq lr, r9, ip, ror #21 │ │ │ │ - eorseq lr, r9, r0, ror #21 │ │ │ │ - @ instruction: 0x0039ead4 │ │ │ │ - eorseq lr, r9, r8, asr #21 │ │ │ │ - @ instruction: 0x0039eabc │ │ │ │ - @ instruction: 0x0039eab0 │ │ │ │ - eorseq lr, r9, r4, lsr #21 │ │ │ │ - eorseq sp, pc, r0, lsr r7 @ │ │ │ │ - eorseq r1, fp, r4, ror #21 │ │ │ │ - eorseq ip, sp, r8, lsl sl │ │ │ │ + eorseq lr, r9, r4, lsr #23 │ │ │ │ + mlaseq r9, r8, fp, lr │ │ │ │ + eorseq lr, r9, ip, lsl #23 │ │ │ │ + eorseq lr, r9, r0, lsl #23 │ │ │ │ + eorseq lr, r9, r4, ror fp │ │ │ │ + eorseq lr, r9, r8, ror #22 │ │ │ │ + eorseq lr, r9, ip, asr fp │ │ │ │ + eorseq lr, r9, r0, asr fp │ │ │ │ + eorseq lr, r9, r4, asr #22 │ │ │ │ + @ instruction: 0x003fd7d0 │ │ │ │ + eorseq r1, fp, r4, lsl #23 │ │ │ │ + @ instruction: 0x003dcab8 │ │ │ │ │ │ │ │ 0024f4c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #500] @ 24f6d4 │ │ │ │ @@ -223800,20 +223800,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ ldr r1, [pc, #448] @ 24f6e0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 591140 │ │ │ │ + bl 5911e0 │ │ │ │ mov r2, sp │ │ │ │ lsl r1, r0, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ mov r0, r6 │ │ │ │ bl 24e8a4 │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -223838,108 +223838,108 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #328] @ 24f6e8 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #308] @ 24f6ec │ │ │ │ ldr r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #292] @ 24f6f0 │ │ │ │ ldrd r2, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #276] @ 24f6f4 │ │ │ │ ldrd r2, [r5, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #260] @ 24f6f8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #248] @ 24f6fc │ │ │ │ ldrd r2, [r5, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #232] @ 24f700 │ │ │ │ ldrd r2, [r5, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #216] @ 24f704 │ │ │ │ ldrd r2, [r5, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #200] @ 24f708 │ │ │ │ ldr r2, [r5, #64] @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #184] @ 24f70c │ │ │ │ ldrd r2, [r5, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #168] @ 24f710 │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #152] @ 24f714 │ │ │ │ ldr r2, [r5, #80] @ 0x50 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #136] @ 24f718 │ │ │ │ ldrd r2, [r5, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #120] @ 24f71c │ │ │ │ ldrd r2, [r5, #88] @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #104] @ 24f720 │ │ │ │ ldr r2, [r5, #96] @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r0, r5 │ │ │ │ - bl 564ce0 │ │ │ │ + bl 564d80 │ │ │ │ b 24f554 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq sp, sp, ip, lsl #7 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x003cb1d4 │ │ │ │ - subeq pc, r0, r0, ror r3 @ │ │ │ │ + eorseq fp, ip, r4, ror r2 │ │ │ │ + subeq pc, r0, r0, lsl r4 @ │ │ │ │ subeq sp, sp, r0, lsl r3 │ │ │ │ - @ instruction: 0x0039e7fc │ │ │ │ - eorseq r1, fp, r0, lsl #21 │ │ │ │ - mlaseq fp, r0, sl, r1 │ │ │ │ - mlaseq fp, ip, sl, r1 │ │ │ │ - eorseq r1, fp, r8, lsr #21 │ │ │ │ - eorseq r1, fp, r4, lsr #21 │ │ │ │ - eorseq r1, fp, r8, lsr #21 │ │ │ │ - @ instruction: 0x003b1ab0 │ │ │ │ - @ instruction: 0x003b1ab8 │ │ │ │ - @ instruction: 0x003b1abc │ │ │ │ - eorseq r1, fp, r4, asr #21 │ │ │ │ - eorseq r1, fp, ip, asr #21 │ │ │ │ - @ instruction: 0x003b1ad0 │ │ │ │ - @ instruction: 0x003b1ad8 │ │ │ │ - eorseq r1, fp, r0, ror #21 │ │ │ │ + mlaseq r9, ip, r8, lr │ │ │ │ + eorseq r1, fp, r0, lsr #22 │ │ │ │ + eorseq r1, fp, r0, lsr fp │ │ │ │ + eorseq r1, fp, ip, lsr fp │ │ │ │ + eorseq r1, fp, r8, asr #22 │ │ │ │ + eorseq r1, fp, r4, asr #22 │ │ │ │ + eorseq r1, fp, r8, asr #22 │ │ │ │ + eorseq r1, fp, r0, asr fp │ │ │ │ + eorseq r1, fp, r8, asr fp │ │ │ │ + eorseq r1, fp, ip, asr fp │ │ │ │ + eorseq r1, fp, r4, ror #22 │ │ │ │ + eorseq r1, fp, ip, ror #22 │ │ │ │ + eorseq r1, fp, r0, ror fp │ │ │ │ + eorseq r1, fp, r8, ror fp │ │ │ │ + eorseq r1, fp, r0, lsl #23 │ │ │ │ │ │ │ │ 0024f724 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #588] @ 24f988 │ │ │ │ @@ -223953,20 +223953,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ ldr r1, [pc, #536] @ 24f994 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 591140 │ │ │ │ + bl 5911e0 │ │ │ │ mov r2, sp │ │ │ │ lsl r1, r0, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ mov r0, r6 │ │ │ │ bl 24e90c │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -223991,133 +223991,133 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #416] @ 24f99c │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #396] @ 24f9a0 │ │ │ │ ldr r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #380] @ 24f9a4 │ │ │ │ ldrh r2, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #364] @ 24f9a8 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #348] @ 24f9ac │ │ │ │ ldrh r2, [r5, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #332] @ 24f9b0 │ │ │ │ ldrh r2, [r5, #58] @ 0x3a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r5, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 24f940 │ │ │ │ ldr r2, [pc, #304] @ 24f9b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #300] @ 24f9b8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r5, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ bne 24f94c │ │ │ │ ldrb r3, [r5, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 24f96c │ │ │ │ ldr r1, [pc, #264] @ 24f9bc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #252] @ 24f9c0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #236] @ 24f9c4 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #220] @ 24f9c8 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #204] @ 24f9cc │ │ │ │ ldrd r2, [r5, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #188] @ 24f9d0 │ │ │ │ ldrd r2, [r5, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #172] @ 24f9d4 │ │ │ │ ldrd r2, [r5, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r0, r5 │ │ │ │ - bl 564c84 │ │ │ │ + bl 564d24 │ │ │ │ b 24f7b0 │ │ │ │ ldr r2, [pc, #144] @ 24f9d8 │ │ │ │ add r2, pc, r2 │ │ │ │ b 24f884 │ │ │ │ ldr r1, [pc, #136] @ 24f9dc │ │ │ │ ldrh r2, [r5, #50] @ 0x32 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r5, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 24f8ac │ │ │ │ ldr r1, [pc, #108] @ 24f9e0 │ │ │ │ ldrh r2, [r5, #54] @ 0x36 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 24f8ac │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq sp, sp, r0, lsr r1 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq sl, ip, r8, ror pc │ │ │ │ - subeq pc, r0, r4, lsl r1 @ │ │ │ │ + eorseq fp, ip, r8, lsl r0 │ │ │ │ + strheq pc, [r0], #-20 @ 0xffffffec @ │ │ │ │ strheq sp, [sp], #-4 │ │ │ │ - eorseq lr, r9, r4, lsr #11 │ │ │ │ - mlaseq fp, ip, r9, r1 │ │ │ │ + eorseq lr, r9, r4, asr #12 │ │ │ │ + eorseq r1, fp, ip, lsr sl │ │ │ │ + eorseq r1, fp, r4, asr #20 │ │ │ │ + eorseq r1, fp, ip, asr #20 │ │ │ │ + eorseq r1, fp, r4, asr sl │ │ │ │ + eorseq r1, fp, ip, asr sl │ │ │ │ + @ instruction: 0x003fd2d8 │ │ │ │ + eorseq r1, fp, r0, asr sl │ │ │ │ + eorseq r1, fp, r8, lsl #17 │ │ │ │ + eorseq r1, fp, ip, ror #20 │ │ │ │ + eorseq r1, fp, r0, ror sl │ │ │ │ + eorseq r1, fp, r4, ror sl │ │ │ │ + eorseq r1, fp, r8, ror sl │ │ │ │ + eorseq r1, fp, r4, lsl #21 │ │ │ │ + mlaseq fp, r0, sl, r1 │ │ │ │ + eorseq lr, r9, ip, ror r5 │ │ │ │ eorseq r1, fp, r4, lsr #19 │ │ │ │ - eorseq r1, fp, ip, lsr #19 │ │ │ │ - @ instruction: 0x003b19b4 │ │ │ │ - @ instruction: 0x003b19bc │ │ │ │ - eorseq sp, pc, r8, lsr r2 @ │ │ │ │ - @ instruction: 0x003b19b0 │ │ │ │ - eorseq r1, fp, r8, ror #15 │ │ │ │ - eorseq r1, fp, ip, asr #19 │ │ │ │ - @ instruction: 0x003b19d0 │ │ │ │ - @ instruction: 0x003b19d4 │ │ │ │ - @ instruction: 0x003b19d8 │ │ │ │ - eorseq r1, fp, r4, ror #19 │ │ │ │ - @ instruction: 0x003b19f0 │ │ │ │ - @ instruction: 0x0039e4dc │ │ │ │ - eorseq r1, fp, r4, lsl #18 │ │ │ │ - eorseq r1, fp, r0, lsl #18 │ │ │ │ + eorseq r1, fp, r0, lsr #19 │ │ │ │ │ │ │ │ 0024f9e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #724] @ 24fcd0 │ │ │ │ @@ -224131,27 +224131,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ ldr r1, [pc, #672] @ 24fcdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591140 │ │ │ │ + bl 5911e0 │ │ │ │ ldr r1, [pc, #656] @ 24fce0 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5913a4 │ │ │ │ + bl 591444 │ │ │ │ lsl r1, r7, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ adds r2, r0, #1 │ │ │ │ lsl r3, r0, #16 │ │ │ │ add r0, sp, #16 │ │ │ │ movne r2, #1 │ │ │ │ str r0, [sp] │ │ │ │ @@ -224181,33 +224181,33 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #508] @ 24fce8 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #488] @ 24fcec │ │ │ │ ldr r2, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #472] @ 24fcf0 │ │ │ │ ldr r2, [r9, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #456] @ 24fcf4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #444] @ 24fcf8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r6, [r9, #8] │ │ │ │ cmp r6, #0 │ │ │ │ beq 24fc18 │ │ │ │ ldr r3, [pc, #420] @ 24fcfc │ │ │ │ ldr r8, [pc, #420] @ 24fd00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -224215,121 +224215,121 @@ │ │ │ │ b 24fb84 │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ beq 24fc18 │ │ │ │ ldr r1, [pc, #392] @ 24fd04 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldrd sl, [r3] │ │ │ │ ldr ip, [r3, #8] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r4, [r3, #12] │ │ │ │ cmp r4, #0 │ │ │ │ beq 24fb68 │ │ │ │ ldr r1, [pc, #328] @ 24fd08 │ │ │ │ ldr r7, [pc, #328] @ 24fd0c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ add r7, pc, r7 │ │ │ │ b 24fbe0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 24fbd4 │ │ │ │ ldr r1, [pc, #268] @ 24fd10 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 24fb74 │ │ │ │ ldr r1, [pc, #244] @ 24fd14 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #232] @ 24fd18 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #224] @ 24fd1c │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r9, #12] │ │ │ │ add r6, pc, r6 │ │ │ │ ldrh r2, [r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #200] @ 24fd20 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r9, #12] │ │ │ │ add r4, pc, r4 │ │ │ │ ldrh r2, [r3, #2] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r9, #12] │ │ │ │ ldr r1, [pc, #168] @ 24fd24 │ │ │ │ ldrh r2, [r3, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #152] @ 24fd28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r9, #16] │ │ │ │ mov r1, r6 │ │ │ │ ldrh r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r9, #16] │ │ │ │ mov r1, r4 │ │ │ │ ldrh r2, [r3, #2] │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r0, r9 │ │ │ │ - bl 564eac │ │ │ │ + bl 564f4c │ │ │ │ b 24faa0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq ip, sp, r0, ror lr │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x003cacb8 │ │ │ │ - subeq lr, r0, r4, asr lr │ │ │ │ - @ instruction: 0x003db3f8 │ │ │ │ + eorseq sl, ip, r8, asr sp │ │ │ │ + strdeq lr, [r0], #-228 @ 0xffffff1c │ │ │ │ + mlaseq sp, r8, r4, fp │ │ │ │ subeq ip, sp, r4, asr #27 │ │ │ │ - @ instruction: 0x0039e2b0 │ │ │ │ - eorseq r1, fp, r4, lsr r8 │ │ │ │ - eorseq r1, fp, r4, lsr r8 │ │ │ │ - eorseq r1, fp, r0, lsr r8 │ │ │ │ - eorseq r1, fp, ip, lsr #16 │ │ │ │ - eorseq r1, fp, ip, lsl r8 │ │ │ │ - eorseq r5, sl, r0, ror r7 │ │ │ │ - eorseq r9, ip, ip, lsl r5 │ │ │ │ - @ instruction: 0x003b17d0 │ │ │ │ - eorseq r4, pc, r4, ror r3 @ │ │ │ │ - eorseq ip, sl, r4, lsr #16 │ │ │ │ - subeq r6, r3, r0, lsl #21 │ │ │ │ - eorseq r1, fp, r4, ror #14 │ │ │ │ - eorseq r1, fp, r0, ror #14 │ │ │ │ - eorseq r1, fp, r4, asr r7 │ │ │ │ - eorseq r1, fp, r4, asr #14 │ │ │ │ - eorseq r1, fp, r0, asr #14 │ │ │ │ + eorseq lr, r9, r0, asr r3 │ │ │ │ + @ instruction: 0x003b18d4 │ │ │ │ + @ instruction: 0x003b18d4 │ │ │ │ + @ instruction: 0x003b18d0 │ │ │ │ + eorseq r1, fp, ip, asr #17 │ │ │ │ + @ instruction: 0x003b18bc │ │ │ │ + eorseq r5, sl, r0, lsl r8 │ │ │ │ + @ instruction: 0x003c95bc │ │ │ │ + eorseq r1, fp, r0, ror r8 │ │ │ │ + eorseq r4, pc, r4, lsl r4 @ │ │ │ │ + eorseq ip, sl, r4, asr #17 │ │ │ │ + subeq r6, r3, r0, lsr #22 │ │ │ │ + eorseq r1, fp, r4, lsl #16 │ │ │ │ + eorseq r1, fp, r0, lsl #16 │ │ │ │ + @ instruction: 0x003b17f4 │ │ │ │ + eorseq r1, fp, r4, ror #15 │ │ │ │ + eorseq r1, fp, r0, ror #15 │ │ │ │ │ │ │ │ 0024fd2c : │ │ │ │ ldr r3, [pc, #8] @ 24fd3c │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldrheq r5, [r8], #-148 @ 0xffffff6c │ │ │ │ @@ -224361,15 +224361,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #6 │ │ │ │ bhi 24ffdc │ │ │ │ ldrb r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r0, #6 │ │ │ │ - bl 55b990 │ │ │ │ + bl 55ba30 │ │ │ │ ldr r2, [pc, #592] @ 250014 │ │ │ │ ldr r3, [pc, #568] @ 250000 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -224377,64 +224377,64 @@ │ │ │ │ bne 24ffd8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r1 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 216938 │ │ │ │ mov r0, #0 │ │ │ │ - bl 55b990 │ │ │ │ + bl 55ba30 │ │ │ │ ldr r2, [pc, #532] @ 250018 │ │ │ │ ldr r3, [pc, #504] @ 250000 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 24ffd8 │ │ │ │ mov r0, #7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 27691c │ │ │ │ mov r0, #1 │ │ │ │ - bl 55b990 │ │ │ │ + bl 55ba30 │ │ │ │ ldr r2, [pc, #476] @ 25001c │ │ │ │ ldr r3, [pc, #444] @ 250000 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 24ffd8 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 277088 │ │ │ │ mov r0, #2 │ │ │ │ - bl 55b990 │ │ │ │ + bl 55ba30 │ │ │ │ mov r0, #0 │ │ │ │ bl 177140 │ │ │ │ bl 276284 │ │ │ │ mov r0, #3 │ │ │ │ - bl 55b990 │ │ │ │ + bl 55ba30 │ │ │ │ ldr r2, [pc, #404] @ 250020 │ │ │ │ ldr r3, [pc, #368] @ 250000 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 24ffd8 │ │ │ │ mov r0, #13 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2762c4 │ │ │ │ mov r0, #4 │ │ │ │ - bl 55b990 │ │ │ │ + bl 55ba30 │ │ │ │ ldr r2, [pc, #348] @ 250024 │ │ │ │ ldr r3, [pc, #308] @ 250000 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -224458,15 +224458,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 24ffd8 │ │ │ │ mov r0, #5 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 55b990 │ │ │ │ + b 55ba30 │ │ │ │ ldr r3, [pc, #236] @ 250034 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24fd98 │ │ │ │ ldr r3, [pc, #220] @ 250038 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -224481,28 +224481,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 250040 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r5, [r6] │ │ │ │ b 24fd98 │ │ │ │ ldr r0, [pc, #124] @ 250044 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r5, [r6] │ │ │ │ b 24fd98 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ 250048 │ │ │ │ ldr r1, [pc, #100] @ 25004c │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -224511,30 +224511,30 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ subeq ip, sp, r4, lsl fp │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strdeq ip, [sp], #-164 @ 0xffffff5c │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r5, r8, ip, asr r9 │ │ │ │ - ldrdeq r2, [r8], #-140 @ 0xffffff74 │ │ │ │ + subeq r2, r8, ip, ror r9 │ │ │ │ subeq ip, sp, r8, lsr #21 │ │ │ │ subeq ip, sp, r8, ror #20 │ │ │ │ subeq ip, sp, ip, lsr #20 │ │ │ │ subeq ip, sp, r0, ror #19 │ │ │ │ subeq ip, sp, r4, lsr #19 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - eorseq r1, fp, r0, asr #10 │ │ │ │ + eorseq r1, fp, r0, ror #11 │ │ │ │ subeq ip, sp, r8, asr r9 │ │ │ │ andeq r2, r0, r8, lsr r4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r1, fp, ip, lsr #8 │ │ │ │ - eorseq r1, fp, r4, asr #8 │ │ │ │ - @ instruction: 0x00482698 │ │ │ │ - eorseq r1, fp, ip, asr r4 │ │ │ │ + eorseq r1, fp, ip, asr #9 │ │ │ │ + eorseq r1, fp, r4, ror #9 │ │ │ │ + subeq r2, r8, r8, lsr r7 │ │ │ │ + @ instruction: 0x003b14fc │ │ │ │ │ │ │ │ 00250050 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #320] @ 2501a8 │ │ │ │ @@ -224590,22 +224590,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2501cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2500ac │ │ │ │ ldr r2, [pc, #96] @ 2501d0 │ │ │ │ ldr r3, [pc, #56] @ 2501ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -224613,28 +224613,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2501a4 │ │ │ │ ldr r0, [pc, #64] @ 2501d4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq ip, sp, r0, lsl #16 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq ip, sp, r8, ror #15 │ │ │ │ subseq r5, r8, r0, asr r6 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ strheq ip, [sp], #-120 @ 0xffffff88 │ │ │ │ andeq r1, r0, r4, lsl #27 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r1, fp, r4, lsl #6 │ │ │ │ + eorseq r1, fp, r4, lsr #7 │ │ │ │ strdeq ip, [sp], #-108 @ 0xffffff94 │ │ │ │ - @ instruction: 0x003b12f8 │ │ │ │ + mlaseq fp, r8, r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [r1, #8] │ │ │ │ @@ -224679,15 +224679,15 @@ │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 176fb4 │ │ │ │ - @ instruction: 0x0048249c │ │ │ │ + subeq r2, r8, ip, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0] │ │ │ │ ldr r3, [r4, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -224785,15 +224785,15 @@ │ │ │ │ ldr r4, [r9, #60] @ 0x3c │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r9, #56] @ 0x38 │ │ │ │ mov r7, r1 │ │ │ │ add r0, r0, r3 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5e3668 │ │ │ │ + bl 5e3708 │ │ │ │ ldr r2, [r9, #64] @ 0x40 │ │ │ │ add r3, sp, #20 │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ sub r4, r4, r1 │ │ │ │ cmp r4, r8 │ │ │ │ @@ -224948,22 +224948,22 @@ │ │ │ │ ldr r0, [r7, #8] │ │ │ │ blx r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ ldr r0, [r7, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2506e0 │ │ │ │ - bl 56a298 │ │ │ │ + bl 56a338 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r7, #4] │ │ │ │ ldr r4, [r7, #12] │ │ │ │ cmp r4, #0 │ │ │ │ beq 250704 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c15c0 │ │ │ │ + bl 5c1660 │ │ │ │ mov r0, r4 │ │ │ │ bl 1753dc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r7, #12] │ │ │ │ mov r0, r7 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 1753dc │ │ │ │ @@ -225056,15 +225056,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #124] @ 2508f0 │ │ │ │ mov r2, sp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5a307c │ │ │ │ + bl 5a311c │ │ │ │ cmp r0, #0 │ │ │ │ ble 2508c4 │ │ │ │ ldr r3, [pc, #100] @ 2508f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2508ac │ │ │ │ @@ -225078,22 +225078,22 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 2508a0 │ │ │ │ b 250828 │ │ │ │ bne 2508d0 │ │ │ │ mov r4, #0 │ │ │ │ b 250828 │ │ │ │ ldr r0, [sp] │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 2508c8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r4, r8, ip, lsl pc │ │ │ │ @ instruction: 0x004dc094 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq ip, sp, ip, lsr r0 │ │ │ │ - eorseq r0, fp, r8, lsr ip │ │ │ │ + @ instruction: 0x003b0cd8 │ │ │ │ subseq r4, r8, ip, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0] │ │ │ │ mov r3, r0 │ │ │ │ @@ -225167,15 +225167,15 @@ │ │ │ │ ldr r1, [pc, #276] @ 250b38 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #268] @ 250b3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -225196,15 +225196,15 @@ │ │ │ │ ldr r1, [pc, #176] @ 250b48 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #168] @ 250b4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2509b4 │ │ │ │ ldr ip, [pc, #112] @ 250b2c │ │ │ │ mov r0, #1 │ │ │ │ cmp r2, #0 │ │ │ │ strb r0, [r3, #4] │ │ │ │ str ip, [r3, #8] │ │ │ │ beq 250b04 │ │ │ │ @@ -225229,21 +225229,21 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ bne 2509ac │ │ │ │ b 250ad8 │ │ │ │ mov r1, r2 │ │ │ │ b 250a0c │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ - strheq r1, [r8], #-196 @ 0xffffff3c │ │ │ │ - eorseq r0, fp, r4, lsr #21 │ │ │ │ - eorseq r0, fp, r8, lsl #21 │ │ │ │ + subeq r1, r8, r4, asr sp │ │ │ │ + eorseq r0, fp, r4, asr #22 │ │ │ │ + eorseq r0, fp, r8, lsr #22 │ │ │ │ andeq r0, r0, r7, lsl r8 │ │ │ │ - subeq r1, r8, r0, asr #24 │ │ │ │ - eorseq r0, fp, r4, ror sl │ │ │ │ - eorseq r0, fp, r4, lsl sl │ │ │ │ + subeq r1, r8, r0, ror #25 │ │ │ │ + eorseq r0, fp, r4, lsl fp │ │ │ │ + @ instruction: 0x003b0ab4 │ │ │ │ andeq r0, r0, ip, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #720] @ 250e38 │ │ │ │ ldr r2, [pc, #720] @ 250e3c │ │ │ │ @@ -225271,15 +225271,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 250d20 │ │ │ │ ldr r4, [r4, #96] @ 0x60 │ │ │ │ cmp r4, #0 │ │ │ │ bne 250bbc │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - bl 5c15c0 │ │ │ │ + bl 5c1660 │ │ │ │ ldrb r3, [r5, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ bne 250d30 │ │ │ │ ldr r2, [pc, #596] @ 250e44 │ │ │ │ ldr r3, [pc, #584] @ 250e3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -225297,28 +225297,28 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne 250ba4 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r5, #12] │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr ip, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ mov r2, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl 5c1820 │ │ │ │ + bl 5c18c0 │ │ │ │ ldrb r4, [r5, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 250be8 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r5, #56] @ 0x38 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r3, [pc, #456] @ 250e48 │ │ │ │ strd r0, [r5, #64] @ 0x40 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 250be8 │ │ │ │ ldr r3, [pc, #436] @ 250e4c │ │ │ │ @@ -225330,36 +225330,36 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 250be8 │ │ │ │ ldrd r0, [r5, #48] @ 0x30 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #396] @ 250e54 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ ldr r3, [pc, #392] @ 250e58 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 250dfc │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 250e5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 250be8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 250bc8 │ │ │ │ b 250c38 │ │ │ │ ldr r3, [pc, #272] @ 250e48 │ │ │ │ strb r4, [r5, #56] @ 0x38 │ │ │ │ @@ -225385,21 +225385,21 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 250e64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 250be8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #156] @ 250e68 │ │ │ │ ldr r3, [pc, #108] @ 250e3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -225407,46 +225407,46 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 250dc0 │ │ │ │ ldr r0, [pc, #124] @ 250e6c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ ldr r2, [pc, #108] @ 250e70 │ │ │ │ ldr r3, [pc, #52] @ 250e3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 250dc0 │ │ │ │ ldr r0, [pc, #76] @ 250e74 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ subeq fp, sp, r4, lsl #26 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq fp, sp, ip, ror #25 │ │ │ │ subeq fp, sp, ip, ror ip │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r3, r0, ip, ror r4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r0, fp, r0, lsr #16 │ │ │ │ + eorseq r0, fp, r0, asr #17 │ │ │ │ @ instruction: 0x000012bc │ │ │ │ - @ instruction: 0x003b07d4 │ │ │ │ + eorseq r0, fp, r4, ror r8 │ │ │ │ subeq fp, sp, r0, lsr #21 │ │ │ │ - @ instruction: 0x003b07bc │ │ │ │ + eorseq r0, fp, ip, asr r8 │ │ │ │ subeq fp, sp, r8, ror #20 │ │ │ │ - eorseq r0, fp, ip, lsr r7 │ │ │ │ + @ instruction: 0x003b07dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -225521,17 +225521,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 250fc0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 250fc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r1, r8, r8, lsr r7 │ │ │ │ - eorseq r0, fp, ip, lsl #10 │ │ │ │ - eorseq r0, fp, r0, lsl r6 │ │ │ │ + ldrdeq r1, [r8], #-120 @ 0xffffff88 │ │ │ │ + eorseq r0, fp, ip, lsr #11 │ │ │ │ + @ instruction: 0x003b06b0 │ │ │ │ andeq r0, r0, r4, lsr #11 │ │ │ │ │ │ │ │ 00250fc8 : │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ cmp r3, r2 │ │ │ │ bcc 250ff4 │ │ │ │ sub r3, r3, r2 │ │ │ │ @@ -225551,17 +225551,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 251030 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 251034 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r1, r8, r8, asr #13 │ │ │ │ - mlaseq fp, ip, r4, r0 │ │ │ │ - @ instruction: 0x003b05b8 │ │ │ │ + subeq r1, r8, r8, ror #14 │ │ │ │ + eorseq r0, fp, ip, lsr r5 │ │ │ │ + eorseq r0, fp, r8, asr r6 │ │ │ │ andeq r0, r0, sp, lsr #11 │ │ │ │ │ │ │ │ 00251038 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -225575,15 +225575,15 @@ │ │ │ │ ldr r1, [r4, #80] @ 0x50 │ │ │ │ add r3, r2, r3 │ │ │ │ cmp r3, r1 │ │ │ │ mov r5, r2 │ │ │ │ bhi 2510a4 │ │ │ │ add r0, r0, r2 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ - bl 5e3668 │ │ │ │ + bl 5e3708 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [r4, #72] @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -225593,17 +225593,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2510d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2510d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r1, r8, r8, lsr #12 │ │ │ │ - @ instruction: 0x003b03fc │ │ │ │ - eorseq r0, fp, r4, lsr r5 │ │ │ │ + subeq r1, r8, r8, asr #13 │ │ │ │ + mlaseq fp, ip, r4, r0 │ │ │ │ + @ instruction: 0x003b05d4 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ ldr r3, [r0, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2510f4 │ │ │ │ b 25118c │ │ │ │ ldr r3, [r3, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -225790,15 +225790,15 @@ │ │ │ │ bne 2512d8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - subeq r1, r8, r4, lsl #8 │ │ │ │ + subeq r1, r8, r4, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0] │ │ │ │ ldr r3, [r4, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -225887,15 +225887,15 @@ │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 176348 <__vfprintf_chk@plt> │ │ │ │ ldr r3, [pc, #8] @ 25154c │ │ │ │ ldr r6, [r0, r3] │ │ │ │ b 251524 │ │ │ │ subeq fp, sp, r0, ror r3 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - eorseq r0, fp, r4, lsr #2 │ │ │ │ + eorseq r0, fp, r4, asr #3 │ │ │ │ │ │ │ │ 00251554 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4068] @ 0xfe4 │ │ │ │ @@ -225948,15 +225948,15 @@ │ │ │ │ ldr r5, [r2, r3] │ │ │ │ b 2515c0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strdeq fp, [sp], #-40 @ 0xffffffd8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq fp, sp, r4, ror #5 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - eorseq r0, fp, ip, lsl #1 │ │ │ │ + eorseq r0, fp, ip, lsr #2 │ │ │ │ @ instruction: 0x004db290 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #96] @ 2516bc │ │ │ │ mov r2, r0 │ │ │ │ @@ -225980,19 +225980,19 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ bl 251554 │ │ │ │ ldr r1, [pc, #28] @ 2516cc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 251554 │ │ │ │ b 25167c │ │ │ │ - eorseq pc, sl, ip, ror #31 │ │ │ │ + eorseq r0, fp, ip, lsl #1 │ │ │ │ subseq r4, r8, ip, ror r0 │ │ │ │ - eorseq r0, fp, r0, lsr #32 │ │ │ │ - eorseq pc, sl, ip, asr #31 │ │ │ │ - eorseq pc, sl, r8, ror #31 │ │ │ │ + eorseq r0, fp, r0, asr #1 │ │ │ │ + eorseq r0, fp, ip, rrx │ │ │ │ + eorseq r0, fp, r8, lsl #1 │ │ │ │ │ │ │ │ 002516d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -226088,30 +226088,30 @@ │ │ │ │ bl 251554 │ │ │ │ b 2517a0 │ │ │ │ ldr r1, [pc, #72] @ 2518a0 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 251554 │ │ │ │ b 25176c │ │ │ │ + eorseq r0, fp, r0, lsr #32 │ │ │ │ + @ instruction: 0x003a43dc │ │ │ │ + strdeq r0, [r8], #-244 @ 0xffffff0c │ │ │ │ + @ instruction: 0x0039b6dc │ │ │ │ + eorseq r0, fp, r0, lsr #32 │ │ │ │ + eorseq lr, ip, r8, ror #30 │ │ │ │ + @ instruction: 0x00434f98 │ │ │ │ + @ instruction: 0x003affb8 │ │ │ │ + eorseq pc, sl, r0, lsr #31 │ │ │ │ + mlaseq sl, r8, pc, pc @ │ │ │ │ eorseq pc, sl, r0, lsl #31 │ │ │ │ - eorseq r4, sl, ip, lsr r3 │ │ │ │ - subeq r0, r8, r4, asr pc │ │ │ │ - eorseq fp, r9, ip, lsr r6 │ │ │ │ - eorseq pc, sl, r0, lsl #31 │ │ │ │ - eorseq lr, ip, r8, asr #29 │ │ │ │ - strdeq r4, [r3], #-232 @ 0xffffff18 │ │ │ │ - eorseq pc, sl, r8, lsl pc @ │ │ │ │ - eorseq pc, sl, r0, lsl #30 │ │ │ │ - @ instruction: 0x003afef8 │ │ │ │ - eorseq pc, sl, r0, ror #29 │ │ │ │ - @ instruction: 0x003afed8 │ │ │ │ - eorseq pc, sl, r0, asr #29 │ │ │ │ - subeq r8, r0, r0, lsr #1 │ │ │ │ - eorseq pc, sl, r0, asr #29 │ │ │ │ - mlaseq sl, r0, lr, pc @ │ │ │ │ + eorseq pc, sl, r8, ror pc @ │ │ │ │ + eorseq pc, sl, r0, ror #30 │ │ │ │ + subeq r8, r0, r0, asr #2 │ │ │ │ + eorseq pc, sl, r0, ror #30 │ │ │ │ + eorseq pc, sl, r0, lsr pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ beq 25197c │ │ │ │ @@ -226162,17 +226162,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, #0 │ │ │ │ strne r3, [r1] │ │ │ │ b 251964 │ │ │ │ - subeq r0, r8, r0, lsr #27 │ │ │ │ - @ instruction: 0x003afdbc │ │ │ │ - eorseq r4, sl, ip, lsl r1 │ │ │ │ + subeq r0, r8, r0, asr #28 │ │ │ │ + eorseq pc, sl, ip, asr lr @ │ │ │ │ + @ instruction: 0x003a41bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [pc, #192] @ 251a74 │ │ │ │ ldr r1, [r2, #4] │ │ │ │ @@ -226220,18 +226220,18 @@ │ │ │ │ ldr r1, [pc, #28] @ 251a7c │ │ │ │ ldr r0, [pc, #28] @ 251a80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 251554 │ │ │ │ b 2519f0 │ │ │ │ bl 176fb4 │ │ │ │ - subeq r0, r8, fp, ror #25 │ │ │ │ - subeq r0, r8, ip, lsl #25 │ │ │ │ - eorseq pc, sl, ip, asr #25 │ │ │ │ - eorseq r4, sl, ip │ │ │ │ + subeq r0, r8, fp, lsl #27 │ │ │ │ + subeq r0, r8, ip, lsr #26 │ │ │ │ + eorseq pc, sl, ip, ror #26 │ │ │ │ + eorseq r4, sl, ip, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ subs r5, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ beq 251bf8 │ │ │ │ @@ -226276,15 +226276,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r6, [r6, #16] │ │ │ │ cmp r6, #0 │ │ │ │ bne 251b24 │ │ │ │ ldr r6, [r5, #60] @ 0x3c │ │ │ │ add r0, r7, sl │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e3668 │ │ │ │ + bl 5e3708 │ │ │ │ subs r8, r8, r7 │ │ │ │ mov sl, r1 │ │ │ │ bne 251ae0 │ │ │ │ ldr r7, [r5, #88] @ 0x58 │ │ │ │ str sl, [r5, #56] @ 0x38 │ │ │ │ cmp r7, #0 │ │ │ │ ldrne r6, [sp, #4] │ │ │ │ @@ -226324,17 +226324,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - subeq r0, r8, ip, lsr #24 │ │ │ │ - mlaseq sl, ip, ip, pc @ │ │ │ │ - eorseq r3, sl, r0, asr #31 │ │ │ │ + subeq r0, r8, ip, asr #25 │ │ │ │ + eorseq pc, sl, ip, lsr sp @ │ │ │ │ + eorseq r4, sl, r0, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ ldr r8, [pc, #532] @ 251e50 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -226469,26 +226469,26 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ bl 1753dc │ │ │ │ b 251d54 │ │ │ │ subeq sl, sp, r0, lsr ip │ │ │ │ andeq r1, r0, r8, lsl #26 │ │ │ │ - subeq r0, r8, r4, lsr #19 │ │ │ │ - eorseq pc, sl, r8, lsr sl @ │ │ │ │ - eorseq r3, sl, r4, lsr #26 │ │ │ │ - subeq r0, r8, r4, ror #18 │ │ │ │ - eorseq pc, sl, r0, lsl sl @ │ │ │ │ - eorseq r3, sl, r4, ror #25 │ │ │ │ - eorseq pc, sl, r8, lsl #20 │ │ │ │ - eorseq pc, sl, r8, lsl #20 │ │ │ │ + subeq r0, r8, r4, asr #20 │ │ │ │ + @ instruction: 0x003afad8 │ │ │ │ + eorseq r3, sl, r4, asr #27 │ │ │ │ + subeq r0, r8, r4, lsl #20 │ │ │ │ + @ instruction: 0x003afab0 │ │ │ │ + eorseq r3, sl, r4, lsl #27 │ │ │ │ + eorseq pc, sl, r8, lsr #21 │ │ │ │ + eorseq pc, sl, r8, lsr #21 │ │ │ │ andeq r2, r0, r8, asr #13 │ │ │ │ - subeq r0, r8, r8, asr #17 │ │ │ │ - mlaseq sl, r0, r9, pc @ │ │ │ │ - eorseq r3, sl, r8, asr #24 │ │ │ │ + subeq r0, r8, r8, ror #18 │ │ │ │ + eorseq pc, sl, r0, lsr sl @ │ │ │ │ + eorseq r3, sl, r8, ror #25 │ │ │ │ │ │ │ │ 00251e88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ @@ -226525,18 +226525,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 176fb4 │ │ │ │ - subeq r0, r8, ip, lsr #16 │ │ │ │ - subeq r0, r8, r4, lsr r8 │ │ │ │ - subeq r0, r8, r4, lsl r8 │ │ │ │ - subeq r0, r8, r0, lsl r8 │ │ │ │ + subeq r0, r8, ip, asr #17 │ │ │ │ + ldrdeq r0, [r8], #-132 @ 0xffffff7c │ │ │ │ + strheq r0, [r8], #-132 @ 0xffffff7c │ │ │ │ + strheq r0, [r8], #-128 @ 0xffffff80 │ │ │ │ │ │ │ │ 00251f40 : │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ subs lr, r2, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -226611,15 +226611,15 @@ │ │ │ │ bgt 252050 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eorseq pc, sl, r8, ror #16 │ │ │ │ + eorseq pc, sl, r8, lsl #18 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ │ │ │ │ 00252088 : │ │ │ │ ldr r2, [pc, #64] @ 2520d0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #9 │ │ │ │ @@ -226633,15 +226633,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 176fb4 │ │ │ │ - subeq r0, r8, r9, lsl r6 │ │ │ │ + strheq r0, [r8], #-105 @ 0xffffff97 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -226688,22 +226688,22 @@ │ │ │ │ mov ip, r5 │ │ │ │ umlal r0, ip, r7, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r5 │ │ │ │ str lr, [sp, #8] │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ ldr lr, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, lr │ │ │ │ mov r2, r8 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ orrs r3, r0, r9 │ │ │ │ beq 2522a8 │ │ │ │ mvn r3, #1 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs r5, r5, r9 │ │ │ │ movcc r0, r3 │ │ │ │ adds r5, r0, #1 │ │ │ │ @@ -226774,31 +226774,31 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [sp, #12] │ │ │ │ subs r3, r2, #1 │ │ │ │ sbc r1, r5, #0 │ │ │ │ adds r0, r3, r8 │ │ │ │ adc r1, r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ ldr r5, [pc, #52] @ 252344 │ │ │ │ mov r2, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r6, [r4, #72] @ 0x48 │ │ │ │ b 2522bc │ │ │ │ subeq sl, sp, ip, asr #14 │ │ │ │ andeq r2, r0, ip, asr #14 │ │ │ │ - eorseq pc, sl, r0, ror r5 @ │ │ │ │ - eorseq pc, sl, r0, ror r5 @ │ │ │ │ + eorseq pc, sl, r0, lsl r6 @ │ │ │ │ + eorseq pc, sl, r0, lsl r6 @ │ │ │ │ andeq r1, r0, ip, lsl sp │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ - eorseq pc, sl, r0, lsl r5 @ │ │ │ │ + @ instruction: 0x003af5b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r3, [pc, #1740] @ 252a2c │ │ │ │ ldr r2, [pc, #1740] @ 252a30 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ @@ -226848,15 +226848,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ cmp r3, r2 │ │ │ │ mvneq r0, #-2147483648 @ 0x80000000 │ │ │ │ beq 252428 │ │ │ │ mov r0, sl │ │ │ │ blx r3 │ │ │ │ ldr r1, [sl, #32] │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 252088 │ │ │ │ ldr r4, [sl, #88] @ 0x58 │ │ │ │ ldrb r1, [r0, #1] │ │ │ │ @@ -226983,15 +226983,15 @@ │ │ │ │ blx r3 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq 252750 │ │ │ │ ldr fp, [sl, #32] │ │ │ │ mov r1, fp │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ cmp r0, r4 │ │ │ │ movcc r6, r0 │ │ │ │ movcs r6, r4 │ │ │ │ cmp r9, #0 │ │ │ │ str r6, [sp, #12] │ │ │ │ beq 2526d4 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -227011,15 +227011,15 @@ │ │ │ │ add r1, r1, r5, lsl #4 │ │ │ │ ldr r3, [sl, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ blx r3 │ │ │ │ ldr r8, [sl, #60] @ 0x3c │ │ │ │ add r0, r5, r6 │ │ │ │ mov r1, r8 │ │ │ │ - bl 5e3668 │ │ │ │ + bl 5e3708 │ │ │ │ subs r7, r7, r6 │ │ │ │ ldr r0, [sl, #32] │ │ │ │ add fp, fp, r6 │ │ │ │ mov r5, r1 │ │ │ │ bne 252684 │ │ │ │ mov fp, r0 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ @@ -227029,24 +227029,24 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ blx r3 │ │ │ │ ldr r9, [sl, #32] │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [sl, #60] @ 0x3c │ │ │ │ mov r6, r0 │ │ │ │ add r3, r3, r0 │ │ │ │ sub r4, r4, r0 │ │ │ │ ldr r0, [sl, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, r6, r0 │ │ │ │ - bl 5e3668 │ │ │ │ + bl 5e3708 │ │ │ │ cmp r7, r6 │ │ │ │ movls r8, #0 │ │ │ │ movhi r8, #1 │ │ │ │ cmp r5, r9 │ │ │ │ orrcc r8, r8, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r1, [sl, #56] @ 0x38 │ │ │ │ @@ -227181,15 +227181,15 @@ │ │ │ │ str r9, [r4, #56] @ 0x38 │ │ │ │ str r1, [r4, #64] @ 0x40 │ │ │ │ bne 252a10 │ │ │ │ add r0, r5, fp │ │ │ │ sub r6, r6, fp │ │ │ │ ldr fp, [sl, #60] @ 0x3c │ │ │ │ mov r1, fp │ │ │ │ - bl 5e3668 │ │ │ │ + bl 5e3708 │ │ │ │ cmp r6, #0 │ │ │ │ mov r5, r1 │ │ │ │ bne 2528e4 │ │ │ │ ldr r4, [r4, #124] @ 0x7c │ │ │ │ cmp r4, #0 │ │ │ │ bne 2528d8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -227232,31 +227232,31 @@ │ │ │ │ mov r2, fp │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 251554 │ │ │ │ ldr fp, [sl, #60] @ 0x3c │ │ │ │ b 252970 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq r0, r8, r0, ror r3 │ │ │ │ - eorseq r3, sl, ip, lsl #14 │ │ │ │ + subeq r0, r8, r0, lsl r4 │ │ │ │ + eorseq r3, sl, ip, lsr #15 │ │ │ │ subeq sl, sp, ip, ror #9 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x003af4fc │ │ │ │ + mlaseq sl, ip, r5, pc @ │ │ │ │ subeq sl, sp, r0, lsr #9 │ │ │ │ - subeq pc, r7, r8, lsr #30 │ │ │ │ - eorseq pc, sl, r0, ror r1 @ │ │ │ │ - eorseq r3, sl, r8, asr r2 │ │ │ │ - @ instruction: 0x0047fe94 │ │ │ │ - @ instruction: 0x003aeeb0 │ │ │ │ - eorseq r3, sl, r0, lsl r2 │ │ │ │ - eorseq pc, sl, r0, asr #32 │ │ │ │ - @ instruction: 0x003a31b0 │ │ │ │ - subeq pc, r7, r8, asr #26 │ │ │ │ - eorseq lr, sl, r8, lsl #30 │ │ │ │ - eorseq r3, sl, r0, asr #1 │ │ │ │ + subeq pc, r7, r8, asr #31 │ │ │ │ + eorseq pc, sl, r0, lsl r2 @ │ │ │ │ + @ instruction: 0x003a32f8 │ │ │ │ + subeq pc, r7, r4, lsr pc @ │ │ │ │ + eorseq lr, sl, r0, asr pc │ │ │ │ + @ instruction: 0x003a32b0 │ │ │ │ + eorseq pc, sl, r0, ror #1 │ │ │ │ + eorseq r3, sl, r0, asr r2 │ │ │ │ + subeq pc, r7, r8, ror #27 │ │ │ │ + eorseq lr, sl, r8, lsr #31 │ │ │ │ + eorseq r3, sl, r0, ror #2 │ │ │ │ │ │ │ │ 00252a70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -227304,17 +227304,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 252b48 │ │ │ │ ldr r0, [pc, #24] @ 252b4c │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ b 251554 │ │ │ │ - strheq pc, [r7], #-188 @ 0xffffff44 @ │ │ │ │ - eorseq lr, sl, r0, lsr #28 │ │ │ │ - eorseq r2, sl, r4, lsr pc │ │ │ │ + subeq pc, r7, ip, asr ip @ │ │ │ │ + eorseq lr, sl, r0, asr #29 │ │ │ │ + @ instruction: 0x003a2fd4 │ │ │ │ │ │ │ │ 00252b50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -227605,29 +227605,29 @@ │ │ │ │ ldr r2, [pc, #76] @ 253028 │ │ │ │ add r2, pc, r2 │ │ │ │ b 252fbc │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ bl 176fb4 │ │ │ │ strdeq r9, [sp], #-196 @ 0xffffff3c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq pc, r7, r8, lsl #22 │ │ │ │ + subeq pc, r7, r8, lsr #23 │ │ │ │ subeq r9, sp, r0, ror ip │ │ │ │ - eorseq lr, sl, r4, ror #24 │ │ │ │ - eorseq r2, sl, r8, ror #25 │ │ │ │ - subeq pc, r7, r4, lsr r9 @ │ │ │ │ - eorseq lr, sl, r8, lsr #23 │ │ │ │ - @ instruction: 0x003a2cb4 │ │ │ │ - strdeq pc, [r7], #-128 @ 0xffffff80 │ │ │ │ - subeq pc, r7, r8, asr #16 │ │ │ │ - subeq pc, r7, ip, lsl r8 @ │ │ │ │ - @ instruction: 0x003aeab4 │ │ │ │ - mlaseq sl, r8, fp, r2 │ │ │ │ - @ instruction: 0x003ae9f0 │ │ │ │ - eorseq r2, sl, r8, lsr #21 │ │ │ │ - subeq r5, r2, r8, ror #8 │ │ │ │ + eorseq lr, sl, r4, lsl #26 │ │ │ │ + eorseq r2, sl, r8, lsl #27 │ │ │ │ + ldrdeq pc, [r7], #-148 @ 0xffffff6c │ │ │ │ + eorseq lr, sl, r8, asr #24 │ │ │ │ + eorseq r2, sl, r4, asr sp │ │ │ │ + @ instruction: 0x0047f990 │ │ │ │ + subeq pc, r7, r8, ror #17 │ │ │ │ + strheq pc, [r7], #-140 @ 0xffffff74 @ │ │ │ │ + eorseq lr, sl, r4, asr fp │ │ │ │ + eorseq r2, sl, r8, lsr ip │ │ │ │ + mlaseq sl, r0, sl, lr │ │ │ │ + eorseq r2, sl, r8, asr #22 │ │ │ │ + subeq r5, r2, r8, lsl #10 │ │ │ │ │ │ │ │ 0025302c : │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #60] @ 0x3c │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00253038 : │ │ │ │ @@ -227669,21 +227669,21 @@ │ │ │ │ umull r6, r2, r3, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r2, r5 │ │ │ │ umlal r0, r2, r3, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #100] @ 253140 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r6 │ │ │ │ ldr r2, [pc, #76] @ 253140 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ subs r0, r0, #1 │ │ │ │ @@ -227716,15 +227716,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 176fb4 │ │ │ │ - subeq pc, r7, r7, ror #10 │ │ │ │ + subeq pc, r7, r7, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -227768,22 +227768,22 @@ │ │ │ │ mov ip, r5 │ │ │ │ umlal r0, ip, r7, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r5 │ │ │ │ str lr, [sp, #8] │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ ldr lr, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, lr │ │ │ │ mov r2, r8 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ orrs r3, r0, r9 │ │ │ │ beq 25335c │ │ │ │ mvn r3, #1 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs r5, r5, r9 │ │ │ │ movcc r0, r3 │ │ │ │ adds r5, r0, #1 │ │ │ │ @@ -227855,31 +227855,31 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [sp, #12] │ │ │ │ subs r3, r2, #1 │ │ │ │ sbc r1, r5, #0 │ │ │ │ adds r0, r3, r8 │ │ │ │ adc r1, r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ ldr r5, [pc, #52] @ 2533f8 │ │ │ │ mov r2, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r6, [r4, #68] @ 0x44 │ │ │ │ b 253370 │ │ │ │ @ instruction: 0x004d9694 │ │ │ │ andeq r1, r0, r8, lsl #26 │ │ │ │ - @ instruction: 0x003ae4bc │ │ │ │ - @ instruction: 0x003ae4bc │ │ │ │ + eorseq lr, sl, ip, asr r5 │ │ │ │ + eorseq lr, sl, ip, asr r5 │ │ │ │ andeq r2, r0, r8, asr #13 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ - eorseq lr, sl, r0, asr r6 │ │ │ │ + @ instruction: 0x003ae6f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ ldr r8, [pc, #652] @ 2536a4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -228044,29 +228044,29 @@ │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 1753dc │ │ │ │ b 25354c │ │ │ │ subeq r9, sp, r4, asr r4 │ │ │ │ andeq r2, r0, ip, asr #14 │ │ │ │ - subeq pc, r7, ip, lsr #3 │ │ │ │ - eorseq lr, sl, r0, asr #4 │ │ │ │ - eorseq r2, sl, ip, lsr #10 │ │ │ │ - subeq pc, r7, ip, ror #2 │ │ │ │ - eorseq lr, sl, r8, lsl r2 │ │ │ │ - eorseq r2, sl, ip, ror #9 │ │ │ │ - eorseq lr, sl, r0, lsl r2 │ │ │ │ - eorseq lr, sl, r0, lsl r2 │ │ │ │ + subeq pc, r7, ip, asr #4 │ │ │ │ + eorseq lr, sl, r0, ror #5 │ │ │ │ + eorseq r2, sl, ip, asr #11 │ │ │ │ + subeq pc, r7, ip, lsl #4 │ │ │ │ + @ instruction: 0x003ae2b8 │ │ │ │ + eorseq r2, sl, ip, lsl #11 │ │ │ │ + @ instruction: 0x003ae2b0 │ │ │ │ + @ instruction: 0x003ae2b0 │ │ │ │ andeq r1, r0, ip, lsl sp │ │ │ │ - subeq pc, r7, ip, lsr #1 │ │ │ │ - eorseq lr, sl, ip, ror #1 │ │ │ │ - eorseq r2, sl, ip, lsr #8 │ │ │ │ - subeq pc, r7, r4, ror r0 @ │ │ │ │ - eorseq lr, sl, ip, lsr r1 │ │ │ │ - @ instruction: 0x003a23f4 │ │ │ │ + subeq pc, r7, ip, asr #2 │ │ │ │ + eorseq lr, sl, ip, lsl #3 │ │ │ │ + eorseq r2, sl, ip, asr #9 │ │ │ │ + subeq pc, r7, r4, lsl r1 @ │ │ │ │ + @ instruction: 0x003ae1dc │ │ │ │ + mlaseq sl, r4, r4, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #1092] @ 253b44 │ │ │ │ ldr r3, [pc, #1092] @ 253b48 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -228179,15 +228179,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx r2 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r5, [r6, #28] │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e3668 │ │ │ │ + bl 5e3708 │ │ │ │ subs fp, r1, #0 │ │ │ │ bne 253b20 │ │ │ │ cmp r4, #0 │ │ │ │ beq 25396c │ │ │ │ cmp r4, r5 │ │ │ │ mov r8, r0 │ │ │ │ bcc 253aa8 │ │ │ │ @@ -228202,15 +228202,15 @@ │ │ │ │ mla r1, fp, r5, r9 │ │ │ │ mov r2, r4 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #56] @ 0x38 │ │ │ │ ldr r7, [r6, #60] @ 0x3c │ │ │ │ add r0, r4, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5e3668 │ │ │ │ + bl 5e3708 │ │ │ │ subs r8, r8, r4 │ │ │ │ ldr r5, [r6, #28] │ │ │ │ add fp, fp, r4 │ │ │ │ str r1, [r6, #56] @ 0x38 │ │ │ │ bne 2538f0 │ │ │ │ ldr r1, [r6, #92] @ 0x5c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -228343,23 +228343,23 @@ │ │ │ │ add r3, r3, #480 @ 0x1e0 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r9, sp, ip, ror #2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r9, sp, r4, asr #2 │ │ │ │ subeq r9, sp, r8, lsl #2 │ │ │ │ andeq r1, r0, r0, ror #29 │ │ │ │ - strdeq lr, [r7], #-196 @ 0xffffff3c │ │ │ │ - ldrsbeq lr, [sl], -ip @ │ │ │ │ - eorseq r2, sl, r0, lsl r0 │ │ │ │ - subeq lr, r7, r0, lsl ip │ │ │ │ - eorseq sp, sl, r4, lsr #31 │ │ │ │ - eorseq r1, sl, ip, lsl #31 │ │ │ │ - subeq lr, r7, ip, lsr #23 │ │ │ │ - eorseq sp, sl, r0, lsl #19 │ │ │ │ - eorseq sp, sl, ip, ror #30 │ │ │ │ + @ instruction: 0x0047ed94 │ │ │ │ + eorseq lr, sl, ip, ror r1 │ │ │ │ + ldrheq r2, [sl], -r0 @ │ │ │ │ + strheq lr, [r7], #-192 @ 0xffffff40 │ │ │ │ + eorseq lr, sl, r4, asr #32 │ │ │ │ + eorseq r2, sl, ip, lsr #32 │ │ │ │ + subeq lr, r7, ip, asr #24 │ │ │ │ + eorseq sp, sl, r0, lsr #20 │ │ │ │ + eorseq lr, sl, ip │ │ │ │ andeq r0, r0, r4, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #400] @ 253d28 │ │ │ │ ldr r3, [pc, #400] @ 253d2c │ │ │ │ @@ -228367,15 +228367,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r0, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r7, [pc, #356] @ 253d30 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ mov r6, r0 │ │ │ │ @@ -228429,55 +228429,55 @@ │ │ │ │ ldr r3, [pc, #164] @ 253d40 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 253c18 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #144] @ 253d44 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ ldr r3, [pc, #140] @ 253d48 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 253d10 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 253d4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 253c18 │ │ │ │ ldr r0, [pc, #56] @ 253d50 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 253c18 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r8, [sp], #-196 @ 0xffffff3c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r8, sp, r4, lsr #25 │ │ │ │ subeq r8, sp, ip, lsr #24 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r0, r0, r0, lsr lr │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq sp, sl, ip, ror #27 │ │ │ │ - eorseq sp, sl, ip, lsl #28 │ │ │ │ + eorseq sp, sl, ip, lsl #29 │ │ │ │ + eorseq sp, sl, ip, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -228682,63 +228682,63 @@ │ │ │ │ str r2, [r3, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ b 253dc4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2540b0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ mvn r0, #0 │ │ │ │ b 253eb0 │ │ │ │ ldr r1, [pc, #164] @ 25415c │ │ │ │ ldr ip, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #156] @ 254160 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #152] @ 254164 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #148] @ 254168 │ │ │ │ add r3, r3, #568 @ 0x238 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2540a8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r8, sp, ip, ror #21 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq sp, sl, r4, asr #26 │ │ │ │ - eorseq r1, sl, r8, ror #24 │ │ │ │ - eorseq sp, sl, r8, lsl #27 │ │ │ │ - eorseq r1, sl, r8, asr #24 │ │ │ │ + eorseq sp, sl, r4, ror #27 │ │ │ │ + eorseq r1, sl, r8, lsl #26 │ │ │ │ + eorseq sp, sl, r8, lsr #28 │ │ │ │ + eorseq r1, sl, r8, ror #25 │ │ │ │ strheq r8, [sp], #-148 @ 0xffffff6c │ │ │ │ - eorseq sp, sl, r8, ror ip │ │ │ │ - eorseq r1, sl, r4, ror fp │ │ │ │ - eorseq sp, sl, r4, lsl #26 │ │ │ │ - eorseq r1, sl, ip, lsr fp │ │ │ │ + eorseq sp, sl, r8, lsl sp │ │ │ │ + eorseq r1, sl, r4, lsl ip │ │ │ │ + eorseq sp, sl, r4, lsr #27 │ │ │ │ + @ instruction: 0x003a1bdc │ │ │ │ + subeq lr, r7, r0, lsl r8 │ │ │ │ + @ instruction: 0x003adcfc │ │ │ │ + eorseq r1, sl, r8, lsl #23 │ │ │ │ + ldrdeq lr, [r7], #-120 @ 0xffffff88 │ │ │ │ + eorseq sp, sl, r4, asr #25 │ │ │ │ + eorseq r1, sl, r0, asr fp │ │ │ │ + subeq lr, r7, r0, lsr #15 │ │ │ │ + @ instruction: 0x003adcb4 │ │ │ │ + eorseq r1, sl, r8, lsl fp │ │ │ │ subeq lr, r7, r0, ror r7 │ │ │ │ - eorseq sp, sl, ip, asr ip │ │ │ │ + eorseq sp, sl, r4, lsl #25 │ │ │ │ eorseq r1, sl, r8, ror #21 │ │ │ │ - subeq lr, r7, r8, lsr r7 │ │ │ │ - eorseq sp, sl, r4, lsr #24 │ │ │ │ - @ instruction: 0x003a1ab0 │ │ │ │ - subeq lr, r7, r0, lsl #14 │ │ │ │ - eorseq sp, sl, r4, lsl ip │ │ │ │ - eorseq r1, sl, r8, ror sl │ │ │ │ - ldrdeq lr, [r7], #-96 @ 0xffffffa0 │ │ │ │ - eorseq sp, sl, r4, ror #23 │ │ │ │ - eorseq r1, sl, r8, asr #20 │ │ │ │ - eorseq sp, sl, ip, lsr #24 │ │ │ │ - eorseq r1, sl, r0, lsr sl │ │ │ │ + eorseq sp, sl, ip, asr #25 │ │ │ │ + @ instruction: 0x003a1ad0 │ │ │ │ @ instruction: 0xffffc304 │ │ │ │ @ instruction: 0xffffcfcc │ │ │ │ @ instruction: 0xffffceac │ │ │ │ @ instruction: 0xffffcf3c │ │ │ │ - eorseq sp, sl, r4, ror #23 │ │ │ │ - subeq lr, r7, r0, lsl r6 │ │ │ │ - @ instruction: 0x003ad3dc │ │ │ │ + eorseq sp, sl, r4, lsl #25 │ │ │ │ + strheq lr, [r7], #-96 @ 0xffffffa0 │ │ │ │ + eorseq sp, sl, ip, ror r4 │ │ │ │ andeq r0, r0, r8, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r5, r0 │ │ │ │ @@ -228762,25 +228762,25 @@ │ │ │ │ ldr r3, [pc, #736] @ 2544b0 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c14e4 │ │ │ │ + bl 5c1584 │ │ │ │ cmp r5, #0 │ │ │ │ str r6, [r4, #12] │ │ │ │ beq 2542d4 │ │ │ │ ldr r3, [pc, #696] @ 2544b4 │ │ │ │ str r5, [r4, #4] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ mov r6, r0 │ │ │ │ bl 2507b4 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 2543e8 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ @@ -228848,54 +228848,54 @@ │ │ │ │ cmp r3, #0 │ │ │ │ streq fp, [r7, #12] │ │ │ │ str r6, [r0, #4] │ │ │ │ str r3, [r7, #8] │ │ │ │ bl 1753dc │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r0, r8 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ bl 2507b4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 253d54 │ │ │ │ cmp r0, r6 │ │ │ │ beq 254238 │ │ │ │ mov r0, r5 │ │ │ │ - bl 56a298 │ │ │ │ + bl 56a338 │ │ │ │ ldr r0, [r9, #8] │ │ │ │ str r6, [r4, #4] │ │ │ │ cmp r0, r6 │ │ │ │ bne 254310 │ │ │ │ ldr r1, [pc, #336] @ 2544d0 │ │ │ │ ldr r3, [pc, #336] @ 2544d4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #328] @ 2544d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #324] @ 2544dc │ │ │ │ add r3, r3, #588 @ 0x24c │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, r4 │ │ │ │ bl 25055c │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #264] @ 2544e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5e5dd8 │ │ │ │ + bl 5e5e78 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r6, #12] │ │ │ │ b 2541c0 │ │ │ │ ldr r1, [pc, #244] @ 2544e4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 176a98 │ │ │ │ @@ -228925,15 +228925,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r2, r6} │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #156] @ 254508 │ │ │ │ add r3, r3, #588 @ 0x24c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2543a4 │ │ │ │ ldr r2, [pc, #140] @ 25450c │ │ │ │ add r2, pc, r2 │ │ │ │ b 254444 │ │ │ │ ldr r3, [pc, #132] @ 254510 │ │ │ │ ldr r1, [pc, #132] @ 254514 │ │ │ │ ldr r0, [pc, #132] @ 254518 │ │ │ │ @@ -228949,33 +228949,33 @@ │ │ │ │ andeq r2, r0, r0, ror #13 │ │ │ │ @ instruction: 0xffffcc1c │ │ │ │ subeq r6, lr, r8, asr #2 │ │ │ │ subeq r7, ip, r4, lsl #25 │ │ │ │ subseq r1, r8, r0, lsl r4 │ │ │ │ ldrdeq r6, [lr], #-4 │ │ │ │ strheq r6, [lr], #-8 │ │ │ │ - @ instruction: 0x003ad9b8 │ │ │ │ - subeq lr, r7, ip, asr #6 │ │ │ │ - eorseq sp, sl, r8, lsl r1 │ │ │ │ + eorseq sp, sl, r8, asr sl │ │ │ │ + subeq lr, r7, ip, ror #7 │ │ │ │ + @ instruction: 0x003ad1b8 │ │ │ │ andeq r0, r0, r9, ror #13 │ │ │ │ @ instruction: 0xffffc334 │ │ │ │ - eorseq sp, sl, r4, ror #17 │ │ │ │ - subeq lr, r0, r4, lsl r1 │ │ │ │ - eorseq r6, r9, ip, lsl #31 │ │ │ │ - eorseq sp, sl, r0, lsr r9 │ │ │ │ - eorseq r1, sl, r0, asr #12 │ │ │ │ - eorseq sp, sl, r0, lsl #17 │ │ │ │ - subeq lr, r7, r0, lsl #5 │ │ │ │ - eorseq sp, sl, r8, lsl #17 │ │ │ │ - eorseq sp, sl, r8, asr #32 │ │ │ │ + eorseq sp, sl, r4, lsl #19 │ │ │ │ + strheq lr, [r0], #-20 @ 0xffffffec │ │ │ │ + eorseq r7, r9, ip, lsr #32 │ │ │ │ + @ instruction: 0x003ad9d0 │ │ │ │ + eorseq r1, sl, r0, ror #13 │ │ │ │ + eorseq sp, sl, r0, lsr #18 │ │ │ │ + subeq lr, r7, r0, lsr #6 │ │ │ │ + eorseq sp, sl, r8, lsr #18 │ │ │ │ + eorseq sp, sl, r8, ror #1 │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ - eorseq r6, r9, r8, asr #30 │ │ │ │ - subeq lr, r7, r8, asr #4 │ │ │ │ - eorseq sp, sl, ip, lsl r0 │ │ │ │ - eorseq sp, sl, r4, lsl #17 │ │ │ │ + eorseq r6, r9, r8, ror #31 │ │ │ │ + subeq lr, r7, r8, ror #5 │ │ │ │ + ldrheq sp, [sl], -ip @ │ │ │ │ + eorseq sp, sl, r4, lsr #18 │ │ │ │ andeq r0, r0, r5, ror #13 │ │ │ │ │ │ │ │ 00254520 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -229024,17 +229024,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 2545f8 │ │ │ │ ldr r0, [pc, #24] @ 2545fc │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ b 251554 │ │ │ │ - subeq lr, r7, ip, lsl #2 │ │ │ │ - eorseq sp, sl, r0, ror r3 │ │ │ │ - eorseq r1, sl, r4, lsl #9 │ │ │ │ + subeq lr, r7, ip, lsr #3 │ │ │ │ + eorseq sp, sl, r0, lsl r4 │ │ │ │ + eorseq r1, sl, r4, lsr #10 │ │ │ │ │ │ │ │ 00254600 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -229325,29 +229325,29 @@ │ │ │ │ ldr r2, [pc, #76] @ 254ad8 │ │ │ │ add r2, pc, r2 │ │ │ │ b 254a6c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ bl 176fb4 │ │ │ │ subeq r8, sp, r4, asr #4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq lr, r7, r8, asr r0 │ │ │ │ + strdeq lr, [r7], #-8 │ │ │ │ subeq r8, sp, r0, asr #3 │ │ │ │ - @ instruction: 0x003ad1b4 │ │ │ │ - eorseq r1, sl, r8, lsr r2 │ │ │ │ - subeq sp, r7, r4, lsl #29 │ │ │ │ - ldrsheq sp, [sl], -r8 @ │ │ │ │ - eorseq r1, sl, r4, lsl #4 │ │ │ │ - subeq sp, r7, r0, asr #28 │ │ │ │ - @ instruction: 0x0047dd98 │ │ │ │ - subeq sp, r7, ip, ror #26 │ │ │ │ - eorseq sp, sl, r4 │ │ │ │ - eorseq r1, sl, r8, ror #1 │ │ │ │ - eorseq ip, sl, r0, asr #30 │ │ │ │ - @ instruction: 0x003a0ff8 │ │ │ │ - strheq r3, [r2], #-152 @ 0xffffff68 │ │ │ │ + eorseq sp, sl, r4, asr r2 │ │ │ │ + @ instruction: 0x003a12d8 │ │ │ │ + subeq sp, r7, r4, lsr #30 │ │ │ │ + mlaseq sl, r8, r1, sp │ │ │ │ + eorseq r1, sl, r4, lsr #5 │ │ │ │ + subeq sp, r7, r0, ror #29 │ │ │ │ + subeq sp, r7, r8, lsr lr │ │ │ │ + subeq sp, r7, ip, lsl #28 │ │ │ │ + eorseq sp, sl, r4, lsr #1 │ │ │ │ + eorseq r1, sl, r8, lsl #3 │ │ │ │ + eorseq ip, sl, r0, ror #31 │ │ │ │ + mlaseq sl, r8, r0, r1 │ │ │ │ + subeq r3, r2, r8, asr sl │ │ │ │ │ │ │ │ 00254adc : │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #8] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00254ae8 : │ │ │ │ @@ -229389,21 +229389,21 @@ │ │ │ │ umull r6, r2, r3, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r2, r5 │ │ │ │ umlal r0, r2, r3, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #100] @ 254bf0 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r6 │ │ │ │ ldr r2, [pc, #76] @ 254bf0 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ subs r0, r0, #1 │ │ │ │ @@ -229503,30 +229503,30 @@ │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ mvneq r0, #-2147483648 @ 0x80000000 │ │ │ │ beq 254d44 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [r6, #32] │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ cmp r8, r0 │ │ │ │ movcs r9, #0 │ │ │ │ bcs 254d68 │ │ │ │ sub r9, r9, r8 │ │ │ │ sub r0, r0, r8 │ │ │ │ cmp r9, r0 │ │ │ │ movcs r9, r0 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ bl 25958c │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr r8, [r4, #40] @ 0x28 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ add r5, r0, r8 │ │ │ │ cmp r5, r3 │ │ │ │ movcs r5, r3 │ │ │ │ cmp r5, r6 │ │ │ │ movcs r5, r6 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -229601,22 +229601,22 @@ │ │ │ │ add r0, r0, r1, lsl #4 │ │ │ │ sub r1, r5, r1 │ │ │ │ bl 259654 │ │ │ │ b 254ddc │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r7, sp, ip, asr ip │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq sp, sl, r4, ror r1 │ │ │ │ - eorseq r0, sl, r8, lsl lr │ │ │ │ + eorseq sp, sl, r4, lsl r2 │ │ │ │ + @ instruction: 0x003a0eb8 │ │ │ │ subeq r7, sp, r0, lsl #24 │ │ │ │ subeq r7, sp, r8, lsr #23 │ │ │ │ - strdeq r3, [r2], #-88 @ 0xffffffa8 │ │ │ │ - subeq sp, r7, r4, lsl #17 │ │ │ │ - eorseq ip, sl, r0, lsr #17 │ │ │ │ - eorseq r0, sl, r0, lsl #24 │ │ │ │ + @ instruction: 0x00423698 │ │ │ │ + subeq sp, r7, r4, lsr #18 │ │ │ │ + eorseq ip, sl, r0, asr #18 │ │ │ │ + eorseq r0, sl, r0, lsr #25 │ │ │ │ │ │ │ │ 00254ef0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -229690,15 +229690,15 @@ │ │ │ │ subs r9, r8, r3 │ │ │ │ beq 254f5c │ │ │ │ ldr fp, [r7, #60] @ 0x3c │ │ │ │ cmp r9, fp │ │ │ │ bhi 25515c │ │ │ │ ldr r1, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, r2 │ │ │ │ movcs sl, r2 │ │ │ │ ldr r2, [r7, #56] @ 0x38 │ │ │ │ movcc sl, r0 │ │ │ │ cmp r9, r2 │ │ │ │ @@ -229781,22 +229781,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ bl 251554 │ │ │ │ b 254f5c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r7, sp, r0, ror #18 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - mlaseq sl, r8, lr, ip │ │ │ │ - eorseq r0, sl, ip, lsl fp │ │ │ │ + eorseq ip, sl, r8, lsr pc │ │ │ │ + @ instruction: 0x003a0bbc │ │ │ │ subeq r7, sp, r4, lsl #18 │ │ │ │ subeq r7, sp, ip, lsr #17 │ │ │ │ - subeq r3, r2, r8, lsl #6 │ │ │ │ - subeq sp, r7, r8, ror r5 │ │ │ │ - mlaseq sl, r0, ip, ip │ │ │ │ - @ instruction: 0x003a08f4 │ │ │ │ + subeq r3, r2, r8, lsr #7 │ │ │ │ + subeq sp, r7, r8, lsl r6 │ │ │ │ + eorseq ip, sl, r0, lsr sp │ │ │ │ + mlaseq sl, r4, r9, r0 │ │ │ │ │ │ │ │ 002551b8 : │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -229826,15 +229826,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 176fb4 │ │ │ │ - subeq sp, r7, r1, ror #9 │ │ │ │ + subeq sp, r7, r1, lsl #11 │ │ │ │ │ │ │ │ 00255248 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r7, r0, #0 │ │ │ │ @@ -230042,15 +230042,15 @@ │ │ │ │ ldr r5, [r4, #80] @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add r6, r7, r6 │ │ │ │ add r0, r7, r0 │ │ │ │ str r6, [r4, #76] @ 0x4c │ │ │ │ - bl 5e3668 │ │ │ │ + bl 5e3708 │ │ │ │ cmp r8, r7 │ │ │ │ str r1, [r4, #72] @ 0x48 │ │ │ │ bls 25551c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -230128,17 +230128,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2556d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #680 @ 0x2a8 │ │ │ │ mov r2, #1472 @ 0x5c0 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq sp, r7, r4, lsr #32 │ │ │ │ - @ instruction: 0x003abdfc │ │ │ │ - eorseq fp, sl, r0, lsl #30 │ │ │ │ + subeq sp, r7, r4, asr #1 │ │ │ │ + mlaseq sl, ip, lr, fp │ │ │ │ + eorseq fp, sl, r0, lsr #31 │ │ │ │ │ │ │ │ 002556d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -230331,25 +230331,25 @@ │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r1, [pc, #48] @ 255a08 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a7bbc │ │ │ │ + bl 5a7c5c │ │ │ │ ldr r0, [r5] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ subseq pc, r7, ip, lsl #27 │ │ │ │ subeq r4, lr, r8, lsl sl │ │ │ │ - eorseq ip, sl, r0, asr r4 │ │ │ │ + @ instruction: 0x003ac4f0 │ │ │ │ │ │ │ │ 00255a0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ @@ -230617,29 +230617,29 @@ │ │ │ │ add r3, r3, r2 │ │ │ │ ldr r2, [pc, #68] @ 255e74 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldr r2, [r2, r3, lsl #2] │ │ │ │ b 255d20 │ │ │ │ ldr r0, [pc, #56] @ 255e78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ bl 176fb4 │ │ │ │ bl 176fb4 │ │ │ │ subeq r6, sp, ip, asr sp │ │ │ │ - subeq ip, r7, r4, lsl #22 │ │ │ │ - eorseq ip, sl, r4, asr r2 │ │ │ │ - eorseq pc, r9, r0, lsl #28 │ │ │ │ + subeq ip, r7, r4, lsr #23 │ │ │ │ + @ instruction: 0x003ac2f4 │ │ │ │ + eorseq pc, r9, r0, lsr #29 │ │ │ │ subseq pc, r7, r8, lsr sl @ │ │ │ │ andeq r1, r0, r8, lsl #26 │ │ │ │ - ldrsheq ip, [sl], -r0 @ │ │ │ │ - eorseq pc, r9, r0, asr #25 │ │ │ │ - eorseq fp, sl, r0, ror #19 │ │ │ │ - eorseq fp, sl, r0, ror #19 │ │ │ │ + mlaseq sl, r0, r1, ip │ │ │ │ + eorseq pc, r9, r0, ror #26 │ │ │ │ + eorseq fp, sl, r0, lsl #21 │ │ │ │ + eorseq fp, sl, r0, lsl #21 │ │ │ │ andeq r2, r0, r8, asr #13 │ │ │ │ - eorseq ip, sl, r8, lsr #32 │ │ │ │ + eorseq ip, sl, r8, asr #1 │ │ │ │ │ │ │ │ 00255e7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #116] @ 0x74 │ │ │ │ @@ -231118,15 +231118,15 @@ │ │ │ │ str r0, [r4, #16] │ │ │ │ b 256524 │ │ │ │ mov r0, #52 @ 0x34 │ │ │ │ bl 175100 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 256570 │ │ │ │ bl 176fb4 │ │ │ │ - subeq ip, r7, fp, lsr #4 │ │ │ │ + subeq ip, r7, fp, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #204] @ 2566d0 │ │ │ │ ldr r2, [pc, #204] @ 2566d4 │ │ │ │ @@ -231144,15 +231144,15 @@ │ │ │ │ bl 253144 │ │ │ │ mov r1, sp │ │ │ │ bl 2508f8 │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ beq 256694 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r2, [pc, #128] @ 2566d8 │ │ │ │ ldr r3, [pc, #120] @ 2566d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -231210,32 +231210,32 @@ │ │ │ │ ldr r8, [pc, #384] @ 2568b8 │ │ │ │ ldr r7, [pc, #384] @ 2568bc │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ b 2567e4 │ │ │ │ - bl 58c0ec │ │ │ │ + bl 58c18c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ beq 256880 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ beq 256870 │ │ │ │ ldr r3, [pc, #328] @ 2568c0 │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 56dc8c │ │ │ │ + bl 56dd2c │ │ │ │ mov r0, sl │ │ │ │ - bl 586b3c │ │ │ │ + bl 586bdc │ │ │ │ ldr r3, [pc, #296] @ 2568c4 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 2565e8 │ │ │ │ @@ -231251,28 +231251,28 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ beq 256830 │ │ │ │ bl 2507b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2567d8 │ │ │ │ - bl 590c54 │ │ │ │ + bl 590cf4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ - bl 590ea8 │ │ │ │ + bl 590f48 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 590ea8 │ │ │ │ + bl 590f48 │ │ │ │ subs r0, r4, #0 │ │ │ │ bne 25674c │ │ │ │ - bl 58c0ec │ │ │ │ + bl 58c18c │ │ │ │ mov sl, r0 │ │ │ │ b 256770 │ │ │ │ ldr r2, [pc, #148] @ 2568cc │ │ │ │ ldr r3, [pc, #112] @ 2568ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -231284,15 +231284,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 592fe8 │ │ │ │ + bl 593088 │ │ │ │ b 256770 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 2568d0 │ │ │ │ ldr r1, [pc, #72] @ 2568d4 │ │ │ │ ldr r0, [pc, #72] @ 2568d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -231300,24 +231300,24 @@ │ │ │ │ add r3, r3, #712 @ 0x2c8 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r3, lr, r4, asr #25 │ │ │ │ subeq r6, sp, ip, ror #2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r6, sp, r4, asr r1 │ │ │ │ - mlaseq pc, ip, r5, r5 @ │ │ │ │ - eorseq fp, sl, r0, asr #15 │ │ │ │ - eorseq r3, pc, r4, asr #17 │ │ │ │ + eorseq r5, pc, ip, lsr r6 @ │ │ │ │ + eorseq fp, sl, r0, ror #16 │ │ │ │ + eorseq r3, pc, r4, ror #18 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ subeq r3, lr, r0, lsl #24 │ │ │ │ subeq r6, sp, r4, lsr r0 │ │ │ │ - subeq fp, r7, ip, asr #28 │ │ │ │ - eorseq r4, r9, r0, asr r0 │ │ │ │ - eorseq r4, r9, r8, rrx │ │ │ │ + subeq fp, r7, ip, ror #29 │ │ │ │ + ldrsheq r4, [r9], -r0 @ │ │ │ │ + eorseq r4, r9, r8, lsl #2 │ │ │ │ │ │ │ │ 002568dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #92] @ 256950 │ │ │ │ @@ -231326,30 +231326,30 @@ │ │ │ │ bl 175874 │ │ │ │ ldr r3, [pc, #84] @ 256958 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ bl 2507b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 25692c │ │ │ │ ldr r0, [r0] │ │ │ │ bl 175874 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #10 │ │ │ │ bne 25690c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq fp, sl, r4, lsl r6 │ │ │ │ + @ instruction: 0x003ab6b4 │ │ │ │ subeq r5, sp, ip, ror #30 │ │ │ │ andeq r2, r0, r0, ror #13 │ │ │ │ │ │ │ │ 0025695c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -231384,22 +231384,22 @@ │ │ │ │ beq 2569b8 │ │ │ │ ldr r3, [pc, #196] @ 256aa8 │ │ │ │ ldr r1, [pc, #196] @ 256aac │ │ │ │ ldr r5, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r5 │ │ │ │ - bl 58c1a0 │ │ │ │ + bl 58c240 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, sp │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 56dc8c │ │ │ │ + bl 56dd2c │ │ │ │ mov r0, r4 │ │ │ │ - bl 586b3c │ │ │ │ + bl 586bdc │ │ │ │ ldr r4, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2565e8 │ │ │ │ mov r0, #8 │ │ │ │ bl 175100 │ │ │ │ ldr r3, [pc, #124] @ 256ab0 │ │ │ │ @@ -231428,17 +231428,17 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strdeq r5, [sp], #-224 @ 0xffffff20 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrdeq r5, [sp], #-236 @ 0xffffff14 │ │ │ │ - @ instruction: 0x00393afc │ │ │ │ + mlaseq r9, ip, fp, r3 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ - eorseq r5, pc, ip, ror #5 │ │ │ │ + eorseq r5, pc, ip, lsl #7 │ │ │ │ subeq r3, lr, ip, lsl #19 │ │ │ │ subeq r5, sp, r4, lsl lr │ │ │ │ │ │ │ │ 00256ab8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -231585,15 +231585,15 @@ │ │ │ │ umull r0, r1, r3, r2 │ │ │ │ asr r3, r3, #31 │ │ │ │ mla r1, r2, r3, r1 │ │ │ │ adds r0, r0, ip │ │ │ │ ldr r2, [pc, #36] @ 256d08 │ │ │ │ mov r3, #0 │ │ │ │ adc r1, r1, #0 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ andeq sl, r7, r0, lsr #2 │ │ │ │ @@ -231613,15 +231613,15 @@ │ │ │ │ asr ip, r3, #31 │ │ │ │ mla r1, r2, ip, r1 │ │ │ │ ldr r3, [pc, #44] @ 256d70 │ │ │ │ ldr r2, [pc, #44] @ 256d74 │ │ │ │ adds r0, r0, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mul r0, r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -231643,15 +231643,15 @@ │ │ │ │ asr ip, r3, #31 │ │ │ │ mla r1, r2, ip, r1 │ │ │ │ ldr r3, [pc, #132] @ 256e38 │ │ │ │ ldr r2, [pc, #132] @ 256e3c │ │ │ │ adds r0, r0, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #3 │ │ │ │ mul r0, r5, r0 │ │ │ │ bhi 256e0c │ │ │ │ cmp r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -231718,15 +231718,15 @@ │ │ │ │ stm sp, {r1, r5} │ │ │ │ ldr r1, [pc, #104] @ 256f3c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #96] @ 256f40 │ │ │ │ add r3, r3, #752 @ 0x2f0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -231738,21 +231738,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 256f50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #732 @ 0x2dc │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r3, lr, r8, ror #10 │ │ │ │ - eorseq fp, sl, r8, rrx │ │ │ │ - subeq fp, r7, r8, lsl #16 │ │ │ │ - @ instruction: 0x003aa5d4 │ │ │ │ + eorseq fp, sl, r8, lsl #2 │ │ │ │ + subeq fp, r7, r8, lsr #17 │ │ │ │ + eorseq sl, sl, r4, ror r6 │ │ │ │ andeq r0, r0, sl, asr #17 │ │ │ │ - subeq fp, r7, r0, asr #15 │ │ │ │ - mlaseq sl, r4, r5, sl │ │ │ │ - eorseq fp, sl, r0 │ │ │ │ + subeq fp, r7, r0, ror #16 │ │ │ │ + eorseq sl, sl, r4, lsr r6 │ │ │ │ + eorseq fp, sl, r0, lsr #1 │ │ │ │ andeq r0, r0, r5, asr #17 │ │ │ │ │ │ │ │ 00256f54 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 256f84 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -231780,18 +231780,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 256fe0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 256fe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #772 @ 0x304 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - eorseq r4, sp, ip, lsr lr │ │ │ │ - subeq fp, r7, ip, lsl r7 │ │ │ │ - @ instruction: 0x003aa4f0 │ │ │ │ - eorseq sl, sl, ip, ror pc │ │ │ │ + @ instruction: 0x003d4edc │ │ │ │ + strheq fp, [r7], #-124 @ 0xffffff84 │ │ │ │ + mlaseq sl, r0, r5, sl │ │ │ │ + eorseq fp, sl, ip, lsl r0 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 00256fe8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -231801,27 +231801,27 @@ │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r0, [pc, #12] @ 257020 │ │ │ │ add r0, pc, r0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - eorseq sl, r9, ip, lsr #23 │ │ │ │ + eorseq sl, r9, ip, asr #24 │ │ │ │ │ │ │ │ 00257024 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 176c18 │ │ │ │ mov r0, #1 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ strd r0, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -231830,41 +231830,41 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r7, r1 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r3, [r5] │ │ │ │ ldr ip, [r7, #20] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r4, #0 │ │ │ │ subs r3, r0, r3 │ │ │ │ umull r8, r0, r3, ip │ │ │ │ sbc r2, r1, r2 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ add r3, pc, #188 @ 0xbc │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r8 │ │ │ │ add r3, pc, #164 @ 0xa4 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ mov r2, r7 │ │ │ │ subs r0, r0, r3 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ sbc r1, r6, r3 │ │ │ │ asr r3, r7, #31 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ rsbs r2, r0, #65536 @ 0x10000 │ │ │ │ rscs r2, r1, #0 │ │ │ │ bcc 257118 │ │ │ │ mul r0, r7, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -231878,28 +231878,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 251554 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 176c18 │ │ │ │ mov r0, #1 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, [r5] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ blcc fe909978 <__bss_end__@@Base+0xfe10f62c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ - eorseq sl, sl, r4, lsr lr │ │ │ │ + @ instruction: 0x003aaed4 │ │ │ │ │ │ │ │ 0025717c : │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ adds r3, r3, r1 │ │ │ │ adc r2, r2, #0 │ │ │ │ str r3, [r0, #8] │ │ │ │ @@ -231959,24 +231959,24 @@ │ │ │ │ bl 1774c4 │ │ │ │ ldr r3, [r5] │ │ │ │ mov r7, r4 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ beq 25729c │ │ │ │ - bl 584dc8 │ │ │ │ + bl 584e68 │ │ │ │ ldr r3, [pc, #144] @ 25730c │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ - bl 56dc8c │ │ │ │ + bl 56dd2c │ │ │ │ mov r0, r6 │ │ │ │ - bl 586b3c │ │ │ │ + bl 586bdc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r5, [r5, #4] │ │ │ │ str r3, [r4, #4] │ │ │ │ cmp r5, #0 │ │ │ │ str r7, [r4] │ │ │ │ bne 257250 │ │ │ │ ldr r2, [pc, #88] @ 257310 │ │ │ │ @@ -232021,40 +232021,40 @@ │ │ │ │ ldr r7, [pc, #80] @ 25739c │ │ │ │ mov r6, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldm r4, {r0, r3} │ │ │ │ blx r3 │ │ │ │ ldr r4, [r4, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r4, #0 │ │ │ │ bne 257354 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ subseq lr, r7, r4, lsl r4 │ │ │ │ - eorseq sl, sl, r8, asr ip │ │ │ │ + @ instruction: 0x003aacf8 │ │ │ │ │ │ │ │ 002573a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #152] @ 257454 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 591140 │ │ │ │ + bl 5911e0 │ │ │ │ ldr r3, [pc, #144] @ 257458 │ │ │ │ ldr r4, [pc, r3] │ │ │ │ cmp r4, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -232084,15 +232084,15 @@ │ │ │ │ ldrne r3, [r4, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [r1] │ │ │ │ str r2, [r4, #12] │ │ │ │ str r2, [r4, #16] │ │ │ │ pop {r4, lr} │ │ │ │ b 1753dc │ │ │ │ - subeq r1, r3, r0, lsl #6 │ │ │ │ + subeq r1, r3, r0, lsr #7 │ │ │ │ subseq lr, r7, r8, ror r3 │ │ │ │ │ │ │ │ 0025745c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -232105,41 +232105,41 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #332] @ 2575f8 │ │ │ │ ldr r2, [pc, #332] @ 2575fc │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5913a4 │ │ │ │ + bl 591444 │ │ │ │ ldr r1, [pc, #312] @ 257600 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5913a4 │ │ │ │ + bl 591444 │ │ │ │ ldr r1, [pc, #288] @ 257604 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5913a4 │ │ │ │ + bl 591444 │ │ │ │ ldr r1, [pc, #264] @ 257608 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 256e40 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2575c0 │ │ │ │ mov r0, #20 │ │ │ │ @@ -232178,36 +232178,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 25757c │ │ │ │ ldr r1, [pc, #68] @ 257618 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r0, r4 │ │ │ │ bl 1753dc │ │ │ │ b 25757c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strdeq r5, [sp], #-52 @ 0xffffffcc │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r3, ip, r4, asr #4 │ │ │ │ - subeq fp, r1, r0, lsr #28 │ │ │ │ + eorseq r3, ip, r4, ror #5 │ │ │ │ + subeq fp, r1, r0, asr #29 │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ - eorseq fp, pc, r0, asr r1 @ │ │ │ │ - eorseq sl, sl, r4, asr #21 │ │ │ │ - eorseq r9, r9, r4, lsr r9 │ │ │ │ + @ instruction: 0x003fb1f0 │ │ │ │ + eorseq sl, sl, r4, ror #22 │ │ │ │ + @ instruction: 0x003999d4 │ │ │ │ subseq lr, r7, r8, ror #3 │ │ │ │ subseq lr, r7, ip, asr #3 │ │ │ │ subeq r5, sp, r8, ror #5 │ │ │ │ - eorseq sl, sl, r4, ror #19 │ │ │ │ + eorseq sl, sl, r4, lsl #21 │ │ │ │ cmp r2, #0 │ │ │ │ sub r2, r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ add r1, r1, #2 │ │ │ │ add r0, r0, #16 │ │ │ │ @@ -233028,16 +233028,16 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, #1325400064 @ 0x4f000000 │ │ │ │ mov r7, r1 │ │ │ │ sub r5, r2, #1 │ │ │ │ add r4, r0, #16 │ │ │ │ ldr r0, [r7], #4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e45fc │ │ │ │ - bl 5e4c78 │ │ │ │ + bl 5e469c │ │ │ │ + bl 5e4d18 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmn r5, #1 │ │ │ │ strd r0, [r4, #-16] │ │ │ │ strd r0, [r4, #-8] │ │ │ │ add r4, r4, #16 │ │ │ │ bne 258304 │ │ │ │ mov r0, #0 │ │ │ │ @@ -233055,24 +233055,24 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, #1325400064 @ 0x4f000000 │ │ │ │ sub r6, r2, #1 │ │ │ │ add r5, r1, #8 │ │ │ │ add r4, r0, #16 │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ mov r1, r7 │ │ │ │ - bl 5e45fc │ │ │ │ - bl 5e4c78 │ │ │ │ + bl 5e469c │ │ │ │ + bl 5e4d18 │ │ │ │ sub r6, r6, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ add r4, r4, #16 │ │ │ │ strd r0, [r4, #-32] @ 0xffffffe0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r5, #-12] │ │ │ │ - bl 5e45fc │ │ │ │ - bl 5e4c78 │ │ │ │ + bl 5e469c │ │ │ │ + bl 5e4d18 │ │ │ │ cmn r6, #1 │ │ │ │ strd r0, [r4, #-24] @ 0xffffffe8 │ │ │ │ bne 258370 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -233092,17 +233092,17 @@ │ │ │ │ add r4, r1, #16 │ │ │ │ ldr r3, [r4, #-16] │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ ldr ip, [r4, #-12] │ │ │ │ ldr r1, [r4, #-4] │ │ │ │ adds r0, r3, r2 │ │ │ │ adc r1, ip, r1 │ │ │ │ - bl 5e4580 │ │ │ │ + bl 5e4620 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5e45fc │ │ │ │ + bl 5e469c │ │ │ │ sub r5, r5, #1 │ │ │ │ cmn r5, #1 │ │ │ │ add r4, r4, #16 │ │ │ │ str r0, [r6], #4 │ │ │ │ bne 2583f4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -233119,25 +233119,25 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, #805306368 @ 0x30000000 │ │ │ │ sub r6, r2, #1 │ │ │ │ add r5, r0, #8 │ │ │ │ add r4, r1, #16 │ │ │ │ ldrd r0, [r4, #-16] │ │ │ │ - bl 5e4580 │ │ │ │ + bl 5e4620 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5e45fc │ │ │ │ + bl 5e469c │ │ │ │ sub r6, r6, #1 │ │ │ │ add r4, r4, #16 │ │ │ │ add r5, r5, #8 │ │ │ │ str r0, [r5, #-16] │ │ │ │ ldrd r0, [r4, #-24] @ 0xffffffe8 │ │ │ │ - bl 5e4580 │ │ │ │ + bl 5e4620 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5e45fc │ │ │ │ + bl 5e469c │ │ │ │ cmn r6, #1 │ │ │ │ str r0, [r5, #-12] │ │ │ │ bne 258474 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -233831,15 +233831,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ asr r3, r5, #31 │ │ │ │ mov r4, r0 │ │ │ │ strd r6, [r0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ str r9, [r4, #16] │ │ │ │ strd r6, [r4, #24] │ │ │ │ strd r6, [r4, #32] │ │ │ │ strd r0, [r4, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -234206,15 +234206,15 @@ │ │ │ │ add r4, r3, r1 │ │ │ │ sbcs r4, r0, r4 │ │ │ │ bcs 259574 │ │ │ │ subs lr, r2, lr │ │ │ │ sbc r4, r3, r0 │ │ │ │ add r1, r4, r1 │ │ │ │ adds r0, lr, ip │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ orrs r2, r2, r3 │ │ │ │ subeq r0, r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -234368,15 +234368,15 @@ │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ mov r1, r7 │ │ │ │ bl 2571a8 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ mov r1, #0 │ │ │ │ asr r3, r2, #31 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 251f40 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -234443,24 +234443,24 @@ │ │ │ │ bl 2571a8 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, #0 │ │ │ │ asr r3, r2, #31 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 259998 │ │ │ │ orrs r3, r6, #0 │ │ │ │ bne 259930 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ ldr r3, [r4, #136] @ 0x88 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r3, r2 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r4, #136] @ 0x88 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -234499,19 +234499,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 2599c4 │ │ │ │ ldr r0, [pc, #32] @ 2599c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #46 @ 0x2e │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - eorseq r8, sl, r0, asr #13 │ │ │ │ - eorseq r8, sl, r4, ror #13 │ │ │ │ - subeq r9, r7, r8, lsl #1 │ │ │ │ - eorseq r8, sl, r8, asr #12 │ │ │ │ - eorseq r8, sl, r8, asr r6 │ │ │ │ + eorseq r8, sl, r0, ror #14 │ │ │ │ + eorseq r8, sl, r4, lsl #15 │ │ │ │ + subeq r9, r7, r8, lsr #2 │ │ │ │ + eorseq r8, sl, r8, ror #13 │ │ │ │ + @ instruction: 0x003a86f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #532] @ 259bf8 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ @@ -234645,25 +234645,25 @@ │ │ │ │ ldr r0, [pc, #60] @ 259c28 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 251554 │ │ │ │ b 259ab4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r2, sp, r0, lsl #29 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x003a85f8 │ │ │ │ - @ instruction: 0x003a85b8 │ │ │ │ + mlaseq sl, r8, r6, r8 │ │ │ │ + eorseq r8, sl, r8, asr r6 │ │ │ │ @ instruction: 0x004d2d98 │ │ │ │ + eorseq r8, sl, r8, asr #12 │ │ │ │ eorseq r8, sl, r8, lsr #11 │ │ │ │ - eorseq r8, sl, r8, lsl #10 │ │ │ │ - @ instruction: 0x003a84f0 │ │ │ │ - eorseq r8, sl, r0, ror #9 │ │ │ │ - eorseq r8, sl, r4, ror r5 │ │ │ │ - eorseq r8, sl, r4, lsr #9 │ │ │ │ - eorseq r8, sl, ip, ror #9 │ │ │ │ - eorseq r8, sl, ip, ror r4 │ │ │ │ + mlaseq sl, r0, r5, r8 │ │ │ │ + eorseq r8, sl, r0, lsl #11 │ │ │ │ + eorseq r8, sl, r4, lsl r6 │ │ │ │ + eorseq r8, sl, r4, asr #10 │ │ │ │ + eorseq r8, sl, ip, lsl #11 │ │ │ │ + eorseq r8, sl, ip, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #568] @ 259e80 │ │ │ │ ldr ip, [pc, #568] @ 259e84 │ │ │ │ @@ -234806,28 +234806,28 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #68] @ 259eb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 251554 │ │ │ │ b 259dec │ │ │ │ bl 176fb4 │ │ │ │ subeq r2, sp, r0, lsr #24 │ │ │ │ - ldrdeq r8, [r7], #-216 @ 0xffffff28 │ │ │ │ + subeq r8, r7, r8, ror lr │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r8, r7, r8, ror #26 │ │ │ │ - eorseq r4, r9, r8, lsl #11 │ │ │ │ + subeq r8, r7, r8, lsl #28 │ │ │ │ + eorseq r4, r9, r8, lsr #12 │ │ │ │ subeq r2, sp, ip, asr #21 │ │ │ │ - eorseq r8, sl, r0, lsl #7 │ │ │ │ - eorseq r8, sl, r0, lsl #5 │ │ │ │ - eorseq r8, sl, r4, lsl #7 │ │ │ │ - eorseq r8, sl, r8, asr r2 │ │ │ │ - eorseq r8, sl, r8, lsr r3 │ │ │ │ - @ instruction: 0x003a83b0 │ │ │ │ - eorseq r8, sl, r4, lsr #4 │ │ │ │ - eorseq r8, sl, r4, asr r3 │ │ │ │ - @ instruction: 0x003a81f4 │ │ │ │ + eorseq r8, sl, r0, lsr #8 │ │ │ │ + eorseq r8, sl, r0, lsr #6 │ │ │ │ + eorseq r8, sl, r4, lsr #8 │ │ │ │ + @ instruction: 0x003a82f8 │ │ │ │ + @ instruction: 0x003a83d8 │ │ │ │ + eorseq r8, sl, r0, asr r4 │ │ │ │ + eorseq r8, sl, r4, asr #5 │ │ │ │ + @ instruction: 0x003a83f4 │ │ │ │ + mlaseq sl, r4, r2, r8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #9 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -234840,17 +234840,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 259f14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #191 @ 0xbf │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r8, r7, r8, lsr fp │ │ │ │ - ldrsheq r8, [sl], -r8 @ │ │ │ │ - eorseq r8, sl, ip, lsl r3 │ │ │ │ + ldrdeq r8, [r7], #-184 @ 0xffffff48 │ │ │ │ + mlaseq sl, r8, r1, r8 │ │ │ │ + @ instruction: 0x003a83bc │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -234863,26 +234863,26 @@ │ │ │ │ beq 259f6c │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 175724 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #44] @ 259f94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r3, r3, r5 │ │ │ │ str r3, [r4, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq r8, sl, r4, lsl #6 │ │ │ │ + eorseq r8, sl, r4, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ @@ -234902,28 +234902,28 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ beq 25a028 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #52] @ 25a034 │ │ │ │ str ip, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a94dc │ │ │ │ + bl 5a957c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr ip, [pc, #8] @ 25a038 │ │ │ │ add ip, pc, ip │ │ │ │ b 259ff0 │ │ │ │ - mlaseq sl, r8, r2, r8 │ │ │ │ - eorseq r8, sl, ip, asr r2 │ │ │ │ + eorseq r8, sl, r8, lsr r3 │ │ │ │ + @ instruction: 0x003a82fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #464] @ 25a224 │ │ │ │ ldr r2, [pc, #464] @ 25a228 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -234969,26 +234969,26 @@ │ │ │ │ beq 25a1ac │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 175724 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 25a22c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 175304 │ │ │ │ cmp r0, #0 │ │ │ │ beq 25a140 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 175724 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 25a230 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ bl 1753dc │ │ │ │ ldr r2, [pc, #228] @ 25a234 │ │ │ │ ldr r3, [pc, #212] @ 25a228 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -235006,15 +235006,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 175724 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 25a238 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 25a114 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, #32 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 1756d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 25a200 │ │ │ │ @@ -235027,33 +235027,33 @@ │ │ │ │ beq 25a114 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 175724 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 25a23c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 25a114 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 175724 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ 25a240 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 25a114 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r2, sp, r8, lsl r8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x003a81dc │ │ │ │ - eorseq r8, sl, ip, lsl r2 │ │ │ │ + eorseq r8, sl, ip, ror r2 │ │ │ │ + @ instruction: 0x003a82bc │ │ │ │ subeq r2, sp, ip, lsl r7 │ │ │ │ - eorseq r8, sl, r4, lsr #2 │ │ │ │ - eorseq r8, sl, ip, lsr r1 │ │ │ │ - ldrsheq r8, [sl], -r8 @ │ │ │ │ + eorseq r8, sl, r4, asr #3 │ │ │ │ + @ instruction: 0x003a81dc │ │ │ │ + mlaseq sl, r8, r1, r8 │ │ │ │ │ │ │ │ 0025a244 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr lr, [pc, #844] @ 25a5a8 │ │ │ │ @@ -235220,103 +235220,103 @@ │ │ │ │ b 25a36c │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 175724 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 25a5d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [r4] │ │ │ │ bl 175304 │ │ │ │ cmp r0, #0 │ │ │ │ bne 25a534 │ │ │ │ mov r0, r4 │ │ │ │ bl 1753dc │ │ │ │ mvn r7, #0 │ │ │ │ b 25a44c │ │ │ │ ldr r0, [pc, #180] @ 25a5dc │ │ │ │ ldr r1, [sp, #140] @ 0x8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 25a518 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 175724 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 25a5e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 25a510 │ │ │ │ ldr r0, [pc, #136] @ 25a5e4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 25a518 │ │ │ │ ldr r0, [pc, #120] @ 25a5e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 25a4f8 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 175724 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #88] @ 25a5ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, r4 │ │ │ │ bl 1753dc │ │ │ │ b 25a518 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r2, sp, r0, lsl r6 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r8, r7, r8, lsl #16 │ │ │ │ + subeq r8, r7, r8, lsr #17 │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - eorseq r3, r9, ip, lsl pc │ │ │ │ + @ instruction: 0x00393fbc │ │ │ │ subeq r1, ip, r4, lsr #22 │ │ │ │ subeq r2, sp, r8, lsl r4 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ @ instruction: 0xfffffa6c │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ - @ instruction: 0x003a7efc │ │ │ │ - eorseq r7, sl, r4, ror lr │ │ │ │ - eorseq r7, sl, r0, asr #29 │ │ │ │ - eorseq r7, sl, r8, lsl lr │ │ │ │ - eorseq r5, r9, ip, lsl sp │ │ │ │ - eorseq r7, sl, r8, lsr lr │ │ │ │ + mlaseq sl, ip, pc, r7 @ │ │ │ │ + eorseq r7, sl, r4, lsl pc │ │ │ │ + eorseq r7, sl, r0, ror #30 │ │ │ │ + @ instruction: 0x003a7eb8 │ │ │ │ + @ instruction: 0x00395dbc │ │ │ │ + @ instruction: 0x003a7ed8 │ │ │ │ │ │ │ │ 0025a5f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ - bl 4cc0b4 │ │ │ │ + bl 4cc154 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 25a640 │ │ │ │ ldr r6, [pc, #48] @ 25a64c │ │ │ │ mov r4, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 25a620 │ │ │ │ mov r0, r7 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 50ae1c │ │ │ │ - eorseq r7, sl, ip, lsl #28 │ │ │ │ + b 50aebc │ │ │ │ + eorseq r7, sl, ip, lsr #29 │ │ │ │ │ │ │ │ 0025a650 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #184] @ 25a720 │ │ │ │ @@ -235328,28 +235328,28 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #140] @ 25a72c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 4c3474 │ │ │ │ + bl 4c3514 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #80] @ 25a730 │ │ │ │ ldr r3, [pc, #64] @ 25a724 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -235365,16 +235365,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r2, sp, r4, lsl #4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq sl, sl, r4, lsr #9 │ │ │ │ - eorseq fp, fp, ip, lsl #12 │ │ │ │ + eorseq sl, sl, r4, asr #10 │ │ │ │ + eorseq fp, fp, ip, lsr #13 │ │ │ │ subeq r2, sp, ip, lsl #3 │ │ │ │ │ │ │ │ 0025a734 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -235387,28 +235387,28 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591140 │ │ │ │ + bl 5911e0 │ │ │ │ ldr r1, [pc, #336] @ 25a8d4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ mov r3, #0 │ │ │ │ add r2, sp, #16 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 4c3678 │ │ │ │ + bl 4c3718 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2cd900 │ │ │ │ cmp r0, #0 │ │ │ │ bne 25a870 │ │ │ │ ldrb r2, [r6] │ │ │ │ @@ -235422,15 +235422,15 @@ │ │ │ │ mov r4, r6 │ │ │ │ add r9, pc, r9 │ │ │ │ b 25a814 │ │ │ │ cmp r2, #9 │ │ │ │ beq 25a840 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r2, [r4, #1]! │ │ │ │ cmp r2, #0 │ │ │ │ beq 25a858 │ │ │ │ cmp r2, #92 @ 0x5c │ │ │ │ beq 25a8b4 │ │ │ │ cmp r2, #31 │ │ │ │ movhi r3, #0 │ │ │ │ @@ -235439,22 +235439,22 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 25a7f4 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ beq 25a7fc │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r2, [r4, #1]! │ │ │ │ cmp r2, #0 │ │ │ │ bne 25a814 │ │ │ │ ldr r1, [pc, #132] @ 25a8e4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r0, r6 │ │ │ │ bl 1753dc │ │ │ │ ldr r2, [pc, #112] @ 25a8e8 │ │ │ │ ldr r3, [pc, #80] @ 25a8cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -235468,25 +235468,25 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 25a808 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r2, sp, r0, lsr #2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x003cd5dc │ │ │ │ - eorseq sl, sl, r4, lsr #7 │ │ │ │ - @ instruction: 0x003f68f0 │ │ │ │ - eorseq r7, sl, ip, asr ip │ │ │ │ - eorseq r7, sl, r0, asr ip │ │ │ │ - subeq fp, r2, r0, asr #28 │ │ │ │ + eorseq sp, ip, ip, ror r6 │ │ │ │ + eorseq sl, sl, r4, asr #8 │ │ │ │ + mlaseq pc, r0, r9, r6 @ │ │ │ │ + @ instruction: 0x003a7cfc │ │ │ │ + @ instruction: 0x003a7cf0 │ │ │ │ + subeq fp, r2, r0, ror #29 │ │ │ │ strdeq r1, [sp], #-244 @ 0xffffff0c │ │ │ │ │ │ │ │ 0025a8ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -235499,31 +235499,31 @@ │ │ │ │ ldr r1, [pc, #224] @ 25a9fc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ mov r6, #0 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #184] @ 25aa00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #1 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 25a9c4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 4cc6dc │ │ │ │ + bl 4cc77c │ │ │ │ mov r0, r4 │ │ │ │ - bl 5acccc │ │ │ │ + bl 5acd6c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #124] @ 25aa04 │ │ │ │ ldr r3, [pc, #108] @ 25a9f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -235545,25 +235545,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 25aa10 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #87 @ 0x57 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 25a974 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r1, sp, ip, asr pc │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r7, sl, r8, lsr #22 │ │ │ │ - eorseq r2, sp, r0, lsl #2 │ │ │ │ + eorseq r7, sl, r8, asr #23 │ │ │ │ + eorseq r2, sp, r0, lsr #3 │ │ │ │ subeq r1, sp, r4, ror #29 │ │ │ │ - mlaseq sl, r8, sl, r7 │ │ │ │ - subeq r8, r7, ip, asr #1 │ │ │ │ - eorseq r7, sl, r4, ror sl │ │ │ │ + eorseq r7, sl, r8, lsr fp │ │ │ │ + subeq r8, r7, ip, ror #2 │ │ │ │ + eorseq r7, sl, r4, lsl fp │ │ │ │ │ │ │ │ 0025aa14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #380] @ 25aba8 │ │ │ │ @@ -235575,65 +235575,65 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #324] @ 25abb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #1 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 25ab74 │ │ │ │ ldr r1, [pc, #296] @ 25abb8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5accb4 │ │ │ │ + bl 5acd54 │ │ │ │ cmp r0, #0 │ │ │ │ beq 25aae4 │ │ │ │ ldr r3, [pc, #264] @ 25abbc │ │ │ │ ldr r0, [pc, #264] @ 25abc0 │ │ │ │ ldr r1, [pc, #264] @ 25abc4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #111 @ 0x6f │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, #0 │ │ │ │ mov r5, r0 │ │ │ │ b 25ab10 │ │ │ │ add r8, sp, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4cbf3c │ │ │ │ + bl 4cbfdc │ │ │ │ subs r5, r0, #0 │ │ │ │ moveq r0, r5 │ │ │ │ beq 25ab10 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 4ccc38 │ │ │ │ - bl 50ba54 │ │ │ │ + bl 4cccd8 │ │ │ │ + bl 50baf4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 50b9f8 │ │ │ │ + bl 50ba98 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5acccc │ │ │ │ + bl 5acd6c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #144] @ 25abc8 │ │ │ │ ldr r3, [pc, #112] @ 25abac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -235656,29 +235656,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #105 @ 0x69 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 25aad8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r1, sp, r0, asr #28 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r7, sl, r8, lsl #20 │ │ │ │ - @ instruction: 0x003d1fd8 │ │ │ │ - eorseq pc, lr, r8, ror r5 @ │ │ │ │ - subeq r7, r7, r8, ror #31 │ │ │ │ - eorseq r7, sl, ip, asr #19 │ │ │ │ - eorseq r7, sl, ip, lsl #19 │ │ │ │ + eorseq r7, sl, r8, lsr #21 │ │ │ │ + eorseq r2, sp, r8, ror r0 │ │ │ │ + eorseq pc, lr, r8, lsl r6 @ │ │ │ │ + subeq r8, r7, r8, lsl #1 │ │ │ │ + eorseq r7, sl, ip, ror #20 │ │ │ │ + eorseq r7, sl, ip, lsr #20 │ │ │ │ subeq r1, sp, r4, lsr sp │ │ │ │ - subeq r7, r7, r0, lsr #30 │ │ │ │ - eorseq r7, sl, r8, ror #17 │ │ │ │ - eorseq r7, sl, r4, asr #17 │ │ │ │ + subeq r7, r7, r0, asr #31 │ │ │ │ + eorseq r7, sl, r8, lsl #19 │ │ │ │ + eorseq r7, sl, r4, ror #18 │ │ │ │ │ │ │ │ 0025abd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #148] @ 25ac84 │ │ │ │ @@ -235692,17 +235692,17 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ mov r1, sp │ │ │ │ - bl 4cd128 │ │ │ │ + bl 4cd1c8 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #76] @ 25ac90 │ │ │ │ ldr r3, [pc, #64] @ 25ac88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -235718,15 +235718,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r1, sp, r0, ror ip │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x003ef3f8 │ │ │ │ + mlaseq lr, r8, r4, pc @ │ │ │ │ subeq r1, sp, r8, lsr #24 │ │ │ │ │ │ │ │ 0025ac94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -235741,17 +235741,17 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ mov r1, sp │ │ │ │ - bl 4cd328 │ │ │ │ + bl 4cd3c8 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #76] @ 25ad4c │ │ │ │ ldr r3, [pc, #64] @ 25ad44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -235767,15 +235767,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strheq r1, [sp], #-180 @ 0xffffff4c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq pc, lr, ip, lsr r3 @ │ │ │ │ + @ instruction: 0x003ef3dc │ │ │ │ subeq r1, sp, ip, ror #22 │ │ │ │ │ │ │ │ 0025ad50 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -235787,17 +235787,17 @@ │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r6, r2 │ │ │ │ bl 176504 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5cc4e4 │ │ │ │ + bl 5cc584 │ │ │ │ mov r0, #0 │ │ │ │ - bl 4cc164 │ │ │ │ + bl 4cc204 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 25adf0 │ │ │ │ mov r4, r9 │ │ │ │ b 25adb8 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 25adf0 │ │ │ │ @@ -235807,21 +235807,21 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 17546c │ │ │ │ cmp r0, #0 │ │ │ │ bne 25adac │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5cc3dc │ │ │ │ + bl 5cc47c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 25adb8 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 50aed4 │ │ │ │ + b 50af74 │ │ │ │ │ │ │ │ 0025adfc : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ @@ -235832,17 +235832,17 @@ │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r6, r2 │ │ │ │ bl 176504 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5cc4e4 │ │ │ │ + bl 5cc584 │ │ │ │ mov r0, #0 │ │ │ │ - bl 4cc0b4 │ │ │ │ + bl 4cc154 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 25ae9c │ │ │ │ mov r4, r9 │ │ │ │ b 25ae64 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 25ae9c │ │ │ │ @@ -235852,21 +235852,21 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 17546c │ │ │ │ cmp r0, #0 │ │ │ │ bne 25ae58 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5cc3dc │ │ │ │ + bl 5cc47c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 25ae64 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 50ae1c │ │ │ │ + b 50aebc │ │ │ │ │ │ │ │ 0025aea8 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -235876,17 +235876,17 @@ │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r6, r2 │ │ │ │ bl 176504 │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5cc4e4 │ │ │ │ + bl 5cc584 │ │ │ │ mov r0, #0 │ │ │ │ - bl 4cc0b4 │ │ │ │ + bl 4cc154 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 25af6c │ │ │ │ ldr fp, [pc, #120] @ 25af78 │ │ │ │ mov r4, sl │ │ │ │ add fp, pc, fp │ │ │ │ b 25af14 │ │ │ │ ldr r4, [r4] │ │ │ │ @@ -235897,52 +235897,52 @@ │ │ │ │ ldr r5, [r7] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 17546c │ │ │ │ cmp r0, #0 │ │ │ │ bne 25af08 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4cc218 │ │ │ │ + bl 4cc2b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 25af08 │ │ │ │ mov r1, fp │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ cmp r0, #0 │ │ │ │ beq 25af08 │ │ │ │ ldr r1, [r7] │ │ │ │ mov r0, r9 │ │ │ │ - bl 5cc3dc │ │ │ │ + bl 5cc47c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 25af14 │ │ │ │ mov r0, sl │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 50ae1c │ │ │ │ - eorseq r7, sl, r0, lsr #11 │ │ │ │ + b 50aebc │ │ │ │ + eorseq r7, sl, r0, asr #12 │ │ │ │ mov r0, r2 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 25af94 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ ldrdeq r0, [ip], #-248 @ 0xffffff08 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 25b020 │ │ │ │ ldr r2, [pc, #112] @ 25b024 │ │ │ │ ldr r1, [pc, #112] @ 25b028 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr ip, [pc, #84] @ 25b02c │ │ │ │ ldr r1, [pc, #84] @ 25b030 │ │ │ │ ldr r2, [pc, #84] @ 25b034 │ │ │ │ ldr r3, [pc, #84] @ 25b038 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -235955,17 +235955,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq r7, r7, r0, lsl fp │ │ │ │ - eorseq r3, r9, ip, lsl r5 │ │ │ │ - eorseq r1, sp, r0, lsl #21 │ │ │ │ + strheq r7, [r7], #-176 @ 0xffffff50 │ │ │ │ + @ instruction: 0x003935bc │ │ │ │ + eorseq r1, sp, r0, lsr #22 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ andeq r0, r0, r0, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -235976,27 +235976,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ cmp r0, #0 │ │ │ │ beq 25b08c │ │ │ │ bl 1d0000 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5a7434 │ │ │ │ - subeq r7, r7, r0, ror sl │ │ │ │ - eorseq r7, sl, ip, asr #8 │ │ │ │ - eorseq r7, sl, ip, asr r4 │ │ │ │ + b 5a74d4 │ │ │ │ + subeq r7, r7, r0, lsl fp │ │ │ │ + eorseq r7, sl, ip, ror #9 │ │ │ │ + @ instruction: 0x003a74fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #100] @ 25b124 │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #96] @ 25b128 │ │ │ │ @@ -236004,33 +236004,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #64] @ 25b130 │ │ │ │ mov r6, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ strb r6, [r5] │ │ │ │ mov r4, r0 │ │ │ │ bl 1cfe70 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ str r6, [r4, #88] @ 0x58 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5a73ec │ │ │ │ - subeq r7, r7, r0, lsl #20 │ │ │ │ - eorseq r7, sl, r4, ror #7 │ │ │ │ - @ instruction: 0x003a73dc │ │ │ │ + b 5a748c │ │ │ │ + subeq r7, r7, r0, lsr #21 │ │ │ │ + eorseq r7, sl, r4, lsl #9 │ │ │ │ + eorseq r7, sl, ip, ror r4 │ │ │ │ subeq r0, ip, r4, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #196] @ 25b210 │ │ │ │ ldr r1, [pc, #196] @ 25b214 │ │ │ │ @@ -236039,15 +236039,15 @@ │ │ │ │ ldr r2, [pc, #188] @ 25b218 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [r0, #88] @ 0x58 │ │ │ │ tst r3, #6 │ │ │ │ beq 25b1b0 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #1 │ │ │ │ beq 25b1d0 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -236079,17 +236079,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq r7, r7, ip, ror r9 │ │ │ │ - eorseq r7, sl, ip, asr r3 │ │ │ │ - eorseq r7, sl, ip, asr #6 │ │ │ │ + subeq r7, r7, ip, lsl sl │ │ │ │ + @ instruction: 0x003a73fc │ │ │ │ + eorseq r7, sl, ip, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 25b34c │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -236104,41 +236104,41 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4cb060 │ │ │ │ + bl 4cb100 │ │ │ │ add r7, r7, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a7990 │ │ │ │ + bl 5a7a30 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ beq 25b308 │ │ │ │ mov r5, r0 │ │ │ │ mov r9, #0 │ │ │ │ add r8, sp, #8 │ │ │ │ cmp r4, r5 │ │ │ │ movcc r1, r4 │ │ │ │ movcs r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl 5a7768 │ │ │ │ + bl 5a7808 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4cb0d0 │ │ │ │ + bl 4cb170 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4cb060 │ │ │ │ + bl 4cb100 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ subs r5, r5, r3 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -236158,19 +236158,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00477894 │ │ │ │ + subeq r7, r7, r4, lsr r9 │ │ │ │ subeq r1, sp, r4, lsr #12 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r7, sl, r8, asr r2 │ │ │ │ - eorseq r7, sl, r8, ror #4 │ │ │ │ + @ instruction: 0x003a72f8 │ │ │ │ + eorseq r7, sl, r8, lsl #6 │ │ │ │ subeq r1, sp, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r9, [pc, #508] @ 25b578 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -236188,15 +236188,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r8, sp, #28 │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 176c18 │ │ │ │ ldr r3, [pc, #420] @ 25b58c │ │ │ │ @@ -236234,19 +236234,19 @@ │ │ │ │ beq 25b538 │ │ │ │ ands r5, r5, #6 │ │ │ │ bne 25b410 │ │ │ │ add r4, r4, #120 @ 0x78 │ │ │ │ mov r2, #2 │ │ │ │ add r1, r9, #32 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5a74d4 │ │ │ │ + bl 5a7574 │ │ │ │ add r1, r9, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #19 │ │ │ │ - bl 5a74d4 │ │ │ │ + bl 5a7574 │ │ │ │ ldr r0, [pc, #252] @ 25b594 │ │ │ │ mov ip, #9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #81 @ 0x51 │ │ │ │ mov r1, r8 │ │ │ │ sub r3, r3, #32 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ @@ -236277,43 +236277,43 @@ │ │ │ │ add r3, sp, r2 │ │ │ │ mov r0, r4 │ │ │ │ strb ip, [r3, #30] │ │ │ │ mov r1, r8 │ │ │ │ mov ip, #9 │ │ │ │ add r2, r2, #4 │ │ │ │ strb ip, [r3, #31] │ │ │ │ - bl 5a74d4 │ │ │ │ + bl 5a7574 │ │ │ │ mov r0, r7 │ │ │ │ bl 25b21c │ │ │ │ b 25b410 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl 5a73d4 │ │ │ │ + bl 5a7474 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #8 │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ bl 176c18 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #10 │ │ │ │ add r0, r4, #100 @ 0x64 │ │ │ │ bl 176c18 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r4, #110 @ 0x6e │ │ │ │ bl 176c18 │ │ │ │ b 25b410 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq r7, r7, ip, asr #14 │ │ │ │ + subeq r7, r7, ip, ror #15 │ │ │ │ ldrdeq r1, [sp], #-72 @ 0xffffffb8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r7, sl, r8, lsl #2 │ │ │ │ - ldrsheq r7, [sl], -ip @ │ │ │ │ - eorseq r7, sl, r4, lsl #2 │ │ │ │ + eorseq r7, sl, r8, lsr #3 │ │ │ │ + mlaseq sl, ip, r1, r7 │ │ │ │ + eorseq r7, sl, r4, lsr #3 │ │ │ │ subeq r1, sp, r0, asr r4 │ │ │ │ - eorseq r7, sl, ip, lsr r0 │ │ │ │ - strdeq r7, [r7], #-92 @ 0xffffffa4 │ │ │ │ + ldrsbeq r7, [sl], -ip @ │ │ │ │ + @ instruction: 0x0047769c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #428] @ 25b760 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -236328,25 +236328,25 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #392] @ 25b770 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #372] @ 25b774 │ │ │ │ ldr r1, [pc, #372] @ 25b778 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [r4, #88] @ 0x58 │ │ │ │ tst r3, #6 │ │ │ │ bne 25b670 │ │ │ │ ldr r2, [pc, #328] @ 25b77c │ │ │ │ ldr r3, [pc, #304] @ 25b768 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -236391,15 +236391,15 @@ │ │ │ │ bne 25b730 │ │ │ │ ldrb r3, [r4, #111] @ 0x6f │ │ │ │ cmp r3, #0 │ │ │ │ moveq r6, #3 │ │ │ │ bne 25b734 │ │ │ │ add r4, r4, #120 @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5a797c │ │ │ │ + bl 5a7a1c │ │ │ │ cmp r6, r0 │ │ │ │ bls 25b748 │ │ │ │ ldr r2, [pc, #124] @ 25b780 │ │ │ │ ldr r3, [pc, #96] @ 25b768 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -236416,44 +236416,44 @@ │ │ │ │ mov r6, #4 │ │ │ │ strb r1, [sp, #11] │ │ │ │ strb r3, [r4, #111] @ 0x6f │ │ │ │ b 25b6e8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5a74d4 │ │ │ │ + bl 5a7574 │ │ │ │ b 25b6fc │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq r7, r7, r4, lsl r5 │ │ │ │ + strheq r7, [r7], #-84 @ 0xffffffac │ │ │ │ subeq r1, sp, r4, lsr #5 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r6, sl, ip, asr #29 │ │ │ │ - @ instruction: 0x003a6ed8 │ │ │ │ - @ instruction: 0x00392ed4 │ │ │ │ - eorseq r1, sp, r8, lsr r4 │ │ │ │ + eorseq r6, sl, ip, ror #30 │ │ │ │ + eorseq r6, sl, r8, ror pc │ │ │ │ + eorseq r2, r9, r4, ror pc │ │ │ │ + @ instruction: 0x003d14d8 │ │ │ │ subeq r1, sp, r8, lsr r2 │ │ │ │ subeq r1, sp, r8, ror #2 │ │ │ │ ldr r0, [pc, #4] @ 25b790 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq r0, ip, r0, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 25b81c │ │ │ │ ldr r2, [pc, #112] @ 25b820 │ │ │ │ ldr r1, [pc, #112] @ 25b824 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr ip, [pc, #84] @ 25b828 │ │ │ │ ldr r1, [pc, #84] @ 25b82c │ │ │ │ ldr r2, [pc, #84] @ 25b830 │ │ │ │ ldr r3, [pc, #84] @ 25b834 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -236466,17 +236466,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq r7, r7, r8, asr r3 │ │ │ │ - eorseq r2, r9, r0, lsr #26 │ │ │ │ - eorseq r1, sp, r4, lsl #5 │ │ │ │ + strdeq r7, [r7], #-56 @ 0xffffffc8 │ │ │ │ + eorseq r2, r9, r0, asr #27 │ │ │ │ + eorseq r1, sp, r4, lsr #6 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, ip, ror #12 │ │ │ │ andeq r0, r0, r4, lsr #9 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ ldr r3, [r2] │ │ │ │ cmp r3, #1 │ │ │ │ beq 25b86c │ │ │ │ @@ -236509,32 +236509,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ cmp r0, #0 │ │ │ │ beq 25b8e4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1d0000 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq r7, r7, r0, ror #4 │ │ │ │ - eorseq r6, sl, r8, asr #24 │ │ │ │ - eorseq r6, sl, r8, asr ip │ │ │ │ + subeq r7, r7, r0, lsl #6 │ │ │ │ + eorseq r6, sl, r8, ror #25 │ │ │ │ + @ instruction: 0x003a6cf8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #144] @ 25b9b8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #140] @ 25b9bc │ │ │ │ @@ -236542,15 +236542,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #108] @ 25b9c4 │ │ │ │ mov r3, #1 │ │ │ │ mov r6, #61 @ 0x3d │ │ │ │ mov r2, r6 │ │ │ │ strb r3, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -236569,17 +236569,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq r7, [r7], #-28 @ 0xffffffe4 │ │ │ │ - @ instruction: 0x003a6bd0 │ │ │ │ - eorseq r6, sl, r0, asr #23 │ │ │ │ + subeq r7, r7, ip, ror r2 │ │ │ │ + eorseq r6, sl, r0, ror ip │ │ │ │ + eorseq r6, sl, r0, ror #24 │ │ │ │ subeq lr, sp, r0, asr ip │ │ │ │ subeq r0, ip, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #168] @ 25ba8c │ │ │ │ @@ -236589,18 +236589,18 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4cb060 │ │ │ │ + bl 4cb100 │ │ │ │ ldr r3, [r5, #704] @ 0x2c0 │ │ │ │ cmp r0, r3 │ │ │ │ movlt r4, r0 │ │ │ │ movge r4, r3 │ │ │ │ cmp r4, #0 │ │ │ │ bne 25ba50 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -236611,28 +236611,28 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r7, r5, #192 @ 0xc0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4cb0d0 │ │ │ │ + bl 4cb170 │ │ │ │ ldr r2, [r5, #704] @ 0x2c0 │ │ │ │ sub r2, r2, r4 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r5, #704] @ 0x2c0 │ │ │ │ beq 25ba30 │ │ │ │ add r1, r7, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 175da8 │ │ │ │ - subeq r7, r7, r4, lsr #2 │ │ │ │ - eorseq r6, sl, r8, lsl #22 │ │ │ │ - eorseq r6, sl, r8, lsl fp │ │ │ │ + subeq r7, r7, r4, asr #3 │ │ │ │ + eorseq r6, sl, r8, lsr #23 │ │ │ │ + @ instruction: 0x003a6bb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #704] @ 0x2c0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, r2 │ │ │ │ @@ -236659,21 +236659,21 @@ │ │ │ │ str r0, [sp] │ │ │ │ add r0, ip, r5 │ │ │ │ str r0, [r4, #704] @ 0x2c0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 25b9cc │ │ │ │ - subeq r7, r7, r8, lsl r0 │ │ │ │ - eorseq r2, r9, ip, asr #19 │ │ │ │ - eorseq r0, sp, r0, lsr pc │ │ │ │ + strheq r7, [r7], #-8 │ │ │ │ + eorseq r2, r9, ip, ror #20 │ │ │ │ + @ instruction: 0x003d0fd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [r0, #708] @ 0x2c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #256] @ 25bc5c │ │ │ │ @@ -236686,26 +236686,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #0 │ │ │ │ stmib sp, {r2, r3} │ │ │ │ bne 25bc18 │ │ │ │ ldr r0, [r4, #716] @ 0x2cc │ │ │ │ - bl 5e3ba4 │ │ │ │ + bl 5e3c44 │ │ │ │ ldr r2, [pc, #204] @ 25bc64 │ │ │ │ ldr r3, [pc, #204] @ 25bc68 │ │ │ │ - bl 5e3c88 │ │ │ │ - bl 5e425c │ │ │ │ + bl 5e3d28 │ │ │ │ + bl 5e42fc │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 5e3ba4 │ │ │ │ + bl 5e3c44 │ │ │ │ ldr r2, [pc, #184] @ 25bc6c │ │ │ │ ldr r3, [pc, #184] @ 25bc70 │ │ │ │ - bl 5e3c88 │ │ │ │ - bl 5e425c │ │ │ │ + bl 5e3d28 │ │ │ │ + bl 5e42fc │ │ │ │ asr r2, r5, #7 │ │ │ │ and r2, r2, #127 @ 0x7f │ │ │ │ strb r2, [sp, #5] │ │ │ │ and r2, r5, #127 @ 0x7f │ │ │ │ strb r2, [sp, #6] │ │ │ │ mov r2, #7 │ │ │ │ asr r1, r0, #7 │ │ │ │ @@ -236775,15 +236775,15 @@ │ │ │ │ ldr r7, [pc, #344] @ 25be34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ cmp r5, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ bne 25be00 │ │ │ │ ldr r5, [r6] │ │ │ │ ldr r3, [r0, #708] @ 0x2c4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -236834,44 +236834,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 25be4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 25bd68 │ │ │ │ mvn r0, #94 @ 0x5e │ │ │ │ b 25bd18 │ │ │ │ ldr r0, [pc, #64] @ 25be50 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 25bd68 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq r6, r7, r4, ror #28 │ │ │ │ + subeq r6, r7, r4, lsl #30 │ │ │ │ strheq r0, [sp], #-176 @ 0xffffff50 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r6, sl, ip, lsr r8 │ │ │ │ - eorseq r6, sl, r4, lsr #16 │ │ │ │ + @ instruction: 0x003a68dc │ │ │ │ + eorseq r6, sl, r4, asr #17 │ │ │ │ subeq r0, sp, r4, ror fp │ │ │ │ subeq r0, sp, ip, asr #22 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r2, r0, ip, asr #3 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r6, sl, r4, lsr r7 │ │ │ │ - eorseq r6, sl, r4, lsr r7 │ │ │ │ + @ instruction: 0x003a67d4 │ │ │ │ + @ instruction: 0x003a67d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #1876] @ 25c5c0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -236887,15 +236887,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r9, [pc, #1816] @ 25c5d4 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r0, #708] @ 0x2c4 │ │ │ │ cmp r3, #9600 @ 0x2580 │ │ │ │ bne 25bf80 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r0, #188] @ 0xbc │ │ │ │ @@ -237155,22 +237155,22 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #764] @ 25c5f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 25c0a4 │ │ │ │ ldr r2, [pc, #752] @ 25c5fc │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 25bff0 │ │ │ │ ldr r2, [pc, #720] @ 25c5f0 │ │ │ │ @@ -237186,21 +237186,21 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #652] @ 25c600 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 25bff0 │ │ │ │ ldr r3, [pc, #640] @ 25c604 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 25c214 │ │ │ │ ldr r3, [pc, #600] @ 25c5f0 │ │ │ │ @@ -237215,22 +237215,22 @@ │ │ │ │ beq 25c58c │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #540] @ 25c608 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 25c214 │ │ │ │ ldr r3, [pc, #528] @ 25c60c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 25c258 │ │ │ │ ldr r3, [pc, #480] @ 25c5f0 │ │ │ │ @@ -237245,21 +237245,21 @@ │ │ │ │ beq 25c578 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 25c610 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 25c258 │ │ │ │ ldr r3, [pc, #420] @ 25c614 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 25c17c │ │ │ │ ldr r3, [pc, #364] @ 25c5f0 │ │ │ │ @@ -237275,21 +237275,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 25c618 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 25c17c │ │ │ │ ldr r3, [pc, #308] @ 25c61c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 25c108 │ │ │ │ ldr r3, [pc, #244] @ 25c5f0 │ │ │ │ @@ -237304,83 +237304,83 @@ │ │ │ │ beq 25c5a0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 25c620 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 25c108 │ │ │ │ ldr r0, [pc, #200] @ 25c624 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 25c0a4 │ │ │ │ ldr r0, [pc, #184] @ 25c628 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 25bff0 │ │ │ │ ldr r0, [pc, #172] @ 25c62c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 25c258 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #156] @ 25c630 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 25c214 │ │ │ │ ldr r0, [pc, #140] @ 25c634 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 25c108 │ │ │ │ ldr r0, [pc, #128] @ 25c638 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 25c17c │ │ │ │ - subeq r6, r7, r0, lsr #25 │ │ │ │ + subeq r6, r7, r0, asr #26 │ │ │ │ subeq r0, sp, ip, ror #19 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r6, sl, r8, ror r6 │ │ │ │ - eorseq r6, sl, r0, ror #12 │ │ │ │ + eorseq r6, sl, r8, lsl r7 │ │ │ │ + eorseq r6, sl, r0, lsl #14 │ │ │ │ strheq r0, [sp], #-148 @ 0xffffff6c │ │ │ │ subeq r0, sp, r4, ror #17 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq lr, sp, r4, lsr #11 │ │ │ │ andeq r7, r0, pc, ror pc │ │ │ │ subeq lr, sp, ip, lsr r3 │ │ │ │ andeq r2, r0, r4, ror r1 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r6, sl, r8, lsr r3 │ │ │ │ + @ instruction: 0x003a63d8 │ │ │ │ andeq r0, r0, r0, ror pc │ │ │ │ - eorseq r6, sl, r4, ror #3 │ │ │ │ + eorseq r6, sl, r4, lsl #5 │ │ │ │ andeq r2, r0, r0, asr #11 │ │ │ │ - eorseq r6, sl, r4, lsl r2 │ │ │ │ + @ instruction: 0x003a62b4 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - eorseq r6, sl, ip, lsl r1 │ │ │ │ + @ instruction: 0x003a61bc │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrsheq r6, [sl], -ip @ │ │ │ │ + mlaseq sl, ip, r1, r6 │ │ │ │ andeq r2, r0, r0, lsl r6 │ │ │ │ - eorseq r6, sl, ip, asr r0 │ │ │ │ - ldrsheq r6, [sl], -r4 @ │ │ │ │ - eorseq r6, sl, r0 │ │ │ │ - eorseq r6, sl, r8, lsl r0 │ │ │ │ - eorseq r6, sl, r8, lsl #1 │ │ │ │ - eorseq r6, sl, ip, lsl r0 │ │ │ │ - eorseq r6, sl, r8, lsr r0 │ │ │ │ + ldrsheq r6, [sl], -ip @ │ │ │ │ + mlaseq sl, r4, r1, r6 │ │ │ │ + eorseq r6, sl, r0, lsr #1 │ │ │ │ + ldrheq r6, [sl], -r8 @ │ │ │ │ + eorseq r6, sl, r8, lsr #2 │ │ │ │ + ldrheq r6, [sl], -ip @ │ │ │ │ + ldrsbeq r6, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #4] @ 25c648 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq pc, fp, ip, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #440] @ 25c81c │ │ │ │ mov sl, r2 │ │ │ │ @@ -237389,15 +237389,15 @@ │ │ │ │ ldr r1, [pc, #432] @ 25c824 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ cmp sl, #0 │ │ │ │ beq 25c778 │ │ │ │ ldr r9, [r0, #116] @ 0x74 │ │ │ │ mov r4, r0 │ │ │ │ mov r7, sl │ │ │ │ add r5, r0, #84 @ 0x54 │ │ │ │ add r8, r0, #85 @ 0x55 │ │ │ │ @@ -237490,328 +237490,328 @@ │ │ │ │ mov r9, r2 │ │ │ │ str r2, [r4, #116] @ 0x74 │ │ │ │ bgt 25c6f4 │ │ │ │ b 25c768 │ │ │ │ lsl r3, r3, #1 │ │ │ │ orr r0, r3, #1 │ │ │ │ bl 177140 │ │ │ │ - subeq r6, r7, r4, asr #9 │ │ │ │ - eorseq r6, sl, r0 │ │ │ │ - eorseq r6, sl, r0, lsl r0 │ │ │ │ + subeq r6, r7, r4, ror #10 │ │ │ │ + eorseq r6, sl, r0, lsr #1 │ │ │ │ + ldrheq r6, [sl], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 25c890 │ │ │ │ ldr r2, [pc, #80] @ 25c894 │ │ │ │ ldr r1, [pc, #80] @ 25c898 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #48] @ 25c89c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq r6, [r7], #-36 @ 0xffffffdc │ │ │ │ - eorseq r1, r9, ip, lsl #25 │ │ │ │ - @ instruction: 0x003d01f0 │ │ │ │ + @ instruction: 0x00476394 │ │ │ │ + eorseq r1, r9, ip, lsr #26 │ │ │ │ + mlaseq sp, r0, r2, r0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 25c8cc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5aa0e0 │ │ │ │ + bl 5aa180 │ │ │ │ add r0, r4, #500 @ 0x1f4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5aa0e0 │ │ │ │ + b 5aa180 │ │ │ │ subeq sp, sp, r0, ror #26 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #536 @ 0x218 │ │ │ │ - b 5be520 │ │ │ │ + b 5be5c0 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #528 @ 0x210 │ │ │ │ - b 5be520 │ │ │ │ + b 5be5c0 │ │ │ │ │ │ │ │ 0025c8e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ add r3, r1, #280 @ 0x118 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5cd4d0 │ │ │ │ + bl 5cd570 │ │ │ │ ldr r1, [pc, #736] @ 25cc00 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abff4 │ │ │ │ + bl 5ac094 │ │ │ │ add lr, r5, #288 @ 0x120 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str lr, [sp, #4] │ │ │ │ mov r9, r1 │ │ │ │ ldr r1, [pc, #696] @ 25cc04 │ │ │ │ mov r8, r0 │ │ │ │ strd r8, [lr, #-8] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abff4 │ │ │ │ + bl 5ac094 │ │ │ │ add r8, r5, #320 @ 0x140 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r9, r5, #448 @ 0x1c0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #656] @ 25cc08 │ │ │ │ mov r6, r0 │ │ │ │ strd r6, [r8] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abff4 │ │ │ │ + bl 5ac094 │ │ │ │ add ip, r5, #368 @ 0x170 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #616] @ 25cc0c │ │ │ │ mov r6, r0 │ │ │ │ strd r6, [ip, #-8] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abff4 │ │ │ │ + bl 5ac094 │ │ │ │ add r6, r5, #400 @ 0x190 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r7, r5, #480 @ 0x1e0 │ │ │ │ mov fp, r1 │ │ │ │ ldr r1, [pc, #576] @ 25cc10 │ │ │ │ mov sl, r0 │ │ │ │ strd sl, [r6] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abff4 │ │ │ │ + bl 5ac094 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r1 │ │ │ │ ldr r1, [pc, #544] @ 25cc14 │ │ │ │ mov sl, r0 │ │ │ │ strd sl, [r9, #-8] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abff4 │ │ │ │ + bl 5ac094 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r1 │ │ │ │ ldr r1, [pc, #512] @ 25cc18 │ │ │ │ mov sl, r0 │ │ │ │ strd sl, [r7] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abff4 │ │ │ │ + bl 5ac094 │ │ │ │ ldr lr, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r0, [lr] │ │ │ │ ldr r1, [pc, #476] @ 25cc1c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abff4 │ │ │ │ + bl 5ac094 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r1 │ │ │ │ ldr r1, [pc, #452] @ 25cc20 │ │ │ │ mov sl, r0 │ │ │ │ add r0, r5, #336 @ 0x150 │ │ │ │ strd sl, [r0, #-8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5abff4 │ │ │ │ + bl 5ac094 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r2, #0 │ │ │ │ strd r0, [r3] │ │ │ │ ldr r1, [pc, #416] @ 25cc24 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abff4 │ │ │ │ + bl 5ac094 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r1 │ │ │ │ ldr r1, [pc, #388] @ 25cc28 │ │ │ │ mov sl, r0 │ │ │ │ add r0, r5, #416 @ 0x1a0 │ │ │ │ strd sl, [r0, #-8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5abff4 │ │ │ │ + bl 5ac094 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r0, [r9] │ │ │ │ ldr r1, [pc, #352] @ 25cc2c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abff4 │ │ │ │ + bl 5ac094 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r1 │ │ │ │ ldr r1, [pc, #328] @ 25cc30 │ │ │ │ mov sl, r0 │ │ │ │ add r0, r5, #496 @ 0x1f0 │ │ │ │ strd sl, [r0, #-8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5abff4 │ │ │ │ + bl 5ac094 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r0, [r8, #-8] │ │ │ │ ldr r1, [pc, #292] @ 25cc34 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abff4 │ │ │ │ + bl 5ac094 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r1, [pc, #268] @ 25cc38 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r5, #352 @ 0x160 │ │ │ │ strd r8, [r0] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5abff4 │ │ │ │ + bl 5ac094 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r0, [r6, #-8] │ │ │ │ ldr r1, [pc, #232] @ 25cc3c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abff4 │ │ │ │ + bl 5ac094 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r1, [pc, #208] @ 25cc40 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r5, #432 @ 0x1b0 │ │ │ │ strd r8, [r0] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5abff4 │ │ │ │ + bl 5ac094 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r0, [r7, #-8] │ │ │ │ ldr r1, [pc, #172] @ 25cc44 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abff4 │ │ │ │ + bl 5ac094 │ │ │ │ add ip, r5, #512 @ 0x200 │ │ │ │ add r5, r5, #528 @ 0x210 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #148] @ 25cc48 │ │ │ │ mov r2, r0 │ │ │ │ strd r2, [ip] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abff4 │ │ │ │ + bl 5ac094 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ strd r2, [r5, #-8] │ │ │ │ - bl 5cd780 │ │ │ │ + bl 5cd820 │ │ │ │ sub r0, r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - eorseq r5, sl, r4, lsr #29 │ │ │ │ - @ instruction: 0x003a5eb0 │ │ │ │ - @ instruction: 0x003a5eb4 │ │ │ │ - eorseq r5, sl, r8, ror #26 │ │ │ │ - eorseq r5, sl, ip, ror sp │ │ │ │ - mlaseq sl, r4, sp, r5 │ │ │ │ + eorseq r5, sl, r4, asr #30 │ │ │ │ + eorseq r5, sl, r0, asr pc │ │ │ │ + eorseq r5, sl, r4, asr pc │ │ │ │ + eorseq r5, sl, r8, lsl #28 │ │ │ │ + eorseq r5, sl, ip, lsl lr │ │ │ │ + eorseq r5, sl, r4, lsr lr │ │ │ │ + mlaseq sl, r0, pc, r5 @ │ │ │ │ + eorseq r5, sl, r0, lsr #31 │ │ │ │ + eorseq r5, sl, ip, lsr #31 │ │ │ │ + eorseq r5, sl, r4, lsl #29 │ │ │ │ + mlaseq sl, r4, lr, r5 │ │ │ │ + eorseq r5, sl, ip, lsr #29 │ │ │ │ + eorseq r6, sl, r4, rrx │ │ │ │ + mlaseq sl, ip, r0, r6 │ │ │ │ + eorseq r6, sl, ip, asr #1 │ │ │ │ @ instruction: 0x003a5ef0 │ │ │ │ - eorseq r5, sl, r0, lsl #30 │ │ │ │ - eorseq r5, sl, ip, lsl #30 │ │ │ │ - eorseq r5, sl, r4, ror #27 │ │ │ │ - @ instruction: 0x003a5df4 │ │ │ │ - eorseq r5, sl, ip, lsl #28 │ │ │ │ - eorseq r5, sl, r4, asr #31 │ │ │ │ - @ instruction: 0x003a5ffc │ │ │ │ - eorseq r6, sl, ip, lsr #32 │ │ │ │ - eorseq r5, sl, r0, asr lr │ │ │ │ - eorseq r5, sl, r8, lsl #29 │ │ │ │ - eorseq r5, sl, r0, asr #29 │ │ │ │ - @ instruction: 0x003a5ff4 │ │ │ │ + eorseq r5, sl, r8, lsr #30 │ │ │ │ + eorseq r5, sl, r0, ror #30 │ │ │ │ + mlaseq sl, r4, r0, r6 │ │ │ │ │ │ │ │ 0025cc4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #280 @ 0x118 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd738 │ │ │ │ + bl 5cd7d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 25cc98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 5cd52c │ │ │ │ - bl 5bd048 │ │ │ │ + bl 5cd5cc │ │ │ │ + bl 5bd0e8 │ │ │ │ ldr ip, [pc, #72] @ 25ccf4 │ │ │ │ ldr r3, [pc, #72] @ 25ccf8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, #0 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #256 @ 0x100 │ │ │ │ - bl 5cd588 │ │ │ │ + bl 5cd628 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5cdc00 │ │ │ │ + bl 5cdca0 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 5be428 │ │ │ │ + bl 5be4c8 │ │ │ │ add r0, r4, #536 @ 0x218 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 5be428 │ │ │ │ + b 5be4c8 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ │ │ │ │ 0025ccfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -237819,102 +237819,102 @@ │ │ │ │ cmp r1, #1 │ │ │ │ bhi 25ce18 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #280 @ 0x118 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 5cd738 │ │ │ │ + bl 5cd7d8 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add r9, r4, #256 @ 0x100 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5cdcb4 │ │ │ │ + bl 5cdd54 │ │ │ │ add r8, r7, #66 @ 0x42 │ │ │ │ add r8, r4, r8, lsl #3 │ │ │ │ cmp r0, #0 │ │ │ │ beq 25ce04 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5be440 │ │ │ │ + bl 5be4e0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5ca360 │ │ │ │ + bl 5ca400 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5cde64 │ │ │ │ + bl 5cdf04 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5be728 │ │ │ │ + bl 5be7c8 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5cdcb4 │ │ │ │ + bl 5cdd54 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 5be5c8 │ │ │ │ + b 5be668 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5be728 │ │ │ │ + bl 5be7c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 25cd70 │ │ │ │ b 25cd80 │ │ │ │ ldr r3, [pc, #24] @ 25ce38 │ │ │ │ ldr r1, [pc, #24] @ 25ce3c │ │ │ │ ldr r0, [pc, #24] @ 25ce40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r5, r7, r4, lsr sp │ │ │ │ - @ instruction: 0x003a5ddc │ │ │ │ - @ instruction: 0x003a5df4 │ │ │ │ + ldrdeq r5, [r7], #-212 @ 0xffffff2c │ │ │ │ + eorseq r5, sl, ip, ror lr │ │ │ │ + mlaseq sl, r4, lr, r5 │ │ │ │ │ │ │ │ 0025ce44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #280 @ 0x118 │ │ │ │ - bl 5cd738 │ │ │ │ + bl 5cd7d8 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ add r0, r4, #256 @ 0x100 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5cd690 │ │ │ │ + b 5cd730 │ │ │ │ │ │ │ │ 0025ce80 : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -237943,15 +237943,15 @@ │ │ │ │ bl 1772b4 │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ beq 25cfa8 │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 597edc │ │ │ │ + bl 597f7c │ │ │ │ subs r0, r0, r6 │ │ │ │ mvnne r0, #0 │ │ │ │ ldr r2, [pc, #160] @ 25cfbc │ │ │ │ ldr r3, [pc, #152] @ 25cfb8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -237980,15 +237980,15 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r6, ror #8 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r2, #16 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 597edc │ │ │ │ + bl 597f7c │ │ │ │ cmp r0, #16 │ │ │ │ beq 25cefc │ │ │ │ mvn r0, #0 │ │ │ │ b 25cf14 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq pc, ip, r8, asr #19 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @@ -238102,17 +238102,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 25d188 │ │ │ │ ldr r0, [pc, #24] @ 25d18c │ │ │ │ ldr r2, [pc, #24] @ 25d190 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r5, r7, r0, lsl #20 │ │ │ │ - eorseq r5, sl, r4, asr #21 │ │ │ │ - eorseq r5, sl, ip, asr #21 │ │ │ │ + subeq r5, r7, r0, lsr #21 │ │ │ │ + eorseq r5, sl, r4, ror #22 │ │ │ │ + eorseq r5, sl, ip, ror #22 │ │ │ │ andeq r0, r0, sp, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [r0] │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -238155,15 +238155,15 @@ │ │ │ │ cmp r4, r5 │ │ │ │ sbcs r3, r7, sl │ │ │ │ bcs 25d310 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ subs r5, r5, r4 │ │ │ │ sbc sl, sl, r7 │ │ │ │ sub r8, r4, r8 │ │ │ │ mov r1, r3 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ @@ -238182,15 +238182,15 @@ │ │ │ │ bl 175d84 │ │ │ │ adds r5, r5, r4 │ │ │ │ adc r7, r7, #0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov r4, r5 │ │ │ │ orrs r2, r2, r3 │ │ │ │ beq 25d2e4 │ │ │ │ ldrd r2, [r6, #8] │ │ │ │ cmp r5, r2 │ │ │ │ sbcs r3, r7, r3 │ │ │ │ bcc 25d220 │ │ │ │ @@ -238291,21 +238291,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 25d490 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 25d494 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r5, r7, r8, lsr r7 │ │ │ │ - @ instruction: 0x003a57f8 │ │ │ │ - eorseq r5, sl, r8, lsl r8 │ │ │ │ + ldrdeq r5, [r7], #-120 @ 0xffffff88 │ │ │ │ + mlaseq sl, r8, r8, r5 │ │ │ │ + @ instruction: 0x003a58b8 │ │ │ │ andeq r0, r0, sl, lsl r5 │ │ │ │ - subeq r5, r7, r4, lsl r7 │ │ │ │ - @ instruction: 0x003a57d4 │ │ │ │ - eorseq r5, sl, ip, lsl #16 │ │ │ │ + strheq r5, [r7], #-116 @ 0xffffff8c │ │ │ │ + eorseq r5, sl, r4, ror r8 │ │ │ │ + eorseq r5, sl, ip, lsr #17 │ │ │ │ andeq r0, r0, lr, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ @@ -238316,24 +238316,24 @@ │ │ │ │ ldrb r9, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ bcc 25d624 │ │ │ │ lsl sl, r6, #3 │ │ │ │ mov r7, r2 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sl │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov r2, sl │ │ │ │ mov r3, #0 │ │ │ │ mov ip, r0 │ │ │ │ mov lr, r1 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ umull r4, r7, ip, r6 │ │ │ │ mla r7, r6, lr, r7 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ umull fp, sl, r0, r6 │ │ │ │ mov lr, r3 │ │ │ │ mla sl, r6, r1, sl │ │ │ │ cmp r4, fp │ │ │ │ sbcs r3, r7, sl │ │ │ │ mov ip, r2 │ │ │ │ strlt r9, [sp, #8] │ │ │ │ @@ -238407,17 +238407,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 25d650 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25d654 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r5, r7, r4, asr #10 │ │ │ │ - eorseq r5, sl, r4, lsl #12 │ │ │ │ - eorseq r5, sl, r4, asr #12 │ │ │ │ + subeq r5, r7, r4, ror #11 │ │ │ │ + eorseq r5, sl, r4, lsr #13 │ │ │ │ + eorseq r5, sl, r4, ror #13 │ │ │ │ andeq r0, r0, r1, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #360] @ 25d7d8 │ │ │ │ ldr ip, [pc, #360] @ 25d7dc │ │ │ │ @@ -238448,15 +238448,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #344 @ 0x158 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -238477,15 +238477,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #164] @ 25d7f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 25d6f0 │ │ │ │ ldr r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ beq 25d718 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -238498,44 +238498,44 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #352 @ 0x160 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ strdeq pc, [ip], #-28 @ 0xffffffe4 │ │ │ │ andeq r1, r0, r8, asr #6 │ │ │ │ - subeq r5, r7, r4, lsr #9 │ │ │ │ - @ instruction: 0x003a55bc │ │ │ │ - eorseq r5, sl, r4, ror #10 │ │ │ │ - subeq r5, r7, ip, lsr #8 │ │ │ │ - mlaseq sl, r0, r5, r5 │ │ │ │ - eorseq r5, sl, ip, ror #9 │ │ │ │ + subeq r5, r7, r4, asr #10 │ │ │ │ + eorseq r5, sl, ip, asr r6 │ │ │ │ + eorseq r5, sl, r4, lsl #12 │ │ │ │ + subeq r5, r7, ip, asr #9 │ │ │ │ + eorseq r5, sl, r0, lsr r6 │ │ │ │ + eorseq r5, sl, ip, lsl #11 │ │ │ │ andeq r0, r0, r2, lsr #2 │ │ │ │ - ldrdeq r5, [r7], #-56 @ 0xffffffc8 │ │ │ │ - eorseq r5, sl, r8, lsl r5 │ │ │ │ - mlaseq sl, ip, r4, r5 │ │ │ │ + subeq r5, r7, r8, ror r4 │ │ │ │ + @ instruction: 0x003a55b8 │ │ │ │ + eorseq r5, sl, ip, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r2, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ - bl 597edc │ │ │ │ + bl 597f7c │ │ │ │ cmp r4, r0 │ │ │ │ beq 25d854 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r0, r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -238595,15 +238595,15 @@ │ │ │ │ bl 268ae0 │ │ │ │ bl 2697c0 │ │ │ │ ldrb r3, [r4, #73] @ 0x49 │ │ │ │ cmp r3, #0 │ │ │ │ beq 25d8f8 │ │ │ │ b 25d908 │ │ │ │ subseq r7, r7, r0, asr #28 │ │ │ │ - eorseq r5, sl, r4, lsr #6 │ │ │ │ + eorseq r5, sl, r4, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #360] @ 25dabc │ │ │ │ ldr ip, [pc, #360] @ 25dac0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -238633,15 +238633,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #268] @ 25dad0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -238662,15 +238662,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #168] @ 25dae0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 25d9d4 │ │ │ │ ldr r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ beq 25d9fc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -238683,36 +238683,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 25daf0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ subeq lr, ip, r8, lsl pc │ │ │ │ andeq r1, r0, r8, asr #6 │ │ │ │ - subeq r5, r7, r0, asr #3 │ │ │ │ - @ instruction: 0x003a52d8 │ │ │ │ - eorseq r5, sl, ip, ror r2 │ │ │ │ + subeq r5, r7, r0, ror #4 │ │ │ │ + eorseq r5, sl, r8, ror r3 │ │ │ │ + eorseq r5, sl, ip, lsl r3 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ - subeq r5, r7, r8, asr #2 │ │ │ │ - eorseq r5, sl, ip, lsr #5 │ │ │ │ - eorseq r5, sl, r8, lsl #4 │ │ │ │ + subeq r5, r7, r8, ror #3 │ │ │ │ + eorseq r5, sl, ip, asr #6 │ │ │ │ + eorseq r5, sl, r8, lsr #5 │ │ │ │ andeq r0, r0, r2, lsr #2 │ │ │ │ - strdeq r5, [r7], #-4 │ │ │ │ - eorseq r5, sl, r4, lsr r2 │ │ │ │ - @ instruction: 0x003a51b4 │ │ │ │ + @ instruction: 0x00475194 │ │ │ │ + @ instruction: 0x003a52d4 │ │ │ │ + eorseq r5, sl, r4, asr r2 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r3, r1 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r2, [r3] │ │ │ │ beq 25db80 │ │ │ │ @@ -238749,15 +238749,15 @@ │ │ │ │ beq 25db20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - eorseq r5, sl, r0, lsr #3 │ │ │ │ + eorseq r5, sl, r0, asr #4 │ │ │ │ │ │ │ │ 0025dba4 : │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cmp r3, #1 │ │ │ │ lsrne r3, r1, #8 │ │ │ │ orrne r3, r3, r1, lsl #8 │ │ │ │ lslne r0, r3, #16 │ │ │ │ @@ -238899,15 +238899,15 @@ │ │ │ │ mov r0, #24 │ │ │ │ bl 1774c4 │ │ │ │ ldr r5, [pc, #68] @ 25ddf8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, #240] @ 0xf0 │ │ │ │ str r3, [r0] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ add r3, r5, #272 @ 0x110 │ │ │ │ add r5, r5, #256 @ 0x100 │ │ │ │ ldrd r0, [r3, #-8] │ │ │ │ ldrd r2, [r5] │ │ │ │ strd r0, [r4, #8] │ │ │ │ strd r2, [r4, #16] │ │ │ │ mov r0, r4 │ │ │ │ @@ -239059,15 +239059,15 @@ │ │ │ │ strh r0, [r4] │ │ │ │ mov r4, #52 @ 0x34 │ │ │ │ str r2, [sp, #328] @ 0x148 │ │ │ │ strh lr, [r3] │ │ │ │ str ip, [sp, #336] @ 0x150 │ │ │ │ ldr r0, [fp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ - bl 597edc │ │ │ │ + bl 597f7c │ │ │ │ cmp r4, r0 │ │ │ │ beq 25e090 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r3, [r0] │ │ │ │ rsb r2, r3, #0 │ │ │ │ cmp r2, #0 │ │ │ │ bge 25e090 │ │ │ │ @@ -239078,54 +239078,54 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add r3, r3, #236 @ 0xec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #213 @ 0xd5 │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 25e58c │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 25e2cc │ │ │ │ ldr r1, [sp, #168] @ 0xa8 │ │ │ │ ldr r0, [sp, #172] @ 0xac │ │ │ │ - bl 5a86cc │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5a876c │ │ │ │ + bl 5e5ce8 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #2 │ │ │ │ movne r3, #3 │ │ │ │ str r3, [fp, #232] @ 0xe8 │ │ │ │ mov r0, #0 │ │ │ │ bl 25dd94 │ │ │ │ ldr r1, [r5] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 25e108 │ │ │ │ mov r0, r1 │ │ │ │ - bl 5a7d80 │ │ │ │ + bl 5a7e20 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 51cba8 │ │ │ │ + bl 51cc48 │ │ │ │ mov r0, r4 │ │ │ │ - bl 51c0b0 │ │ │ │ + bl 51c150 │ │ │ │ mov r0, fp │ │ │ │ bl 25d86c │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r2, [pc, #2788] @ 25ec18 │ │ │ │ ldr r3, [pc, #2752] @ 25ebf8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #428] @ 0x1ac │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -239301,15 +239301,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r3, [sp, #236] @ 0xec │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp, #232] @ 0xe8 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ cmp r0, #1 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ blt 25eb20 │ │ │ │ mov r6, r5 │ │ │ │ b 25e488 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -239319,73 +239319,73 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, #524 @ 0x20c │ │ │ │ mov r0, sl │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 25e4d0 │ │ │ │ ldr r4, [fp, #28] │ │ │ │ adds r5, r5, #1 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ adc r6, r6, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ cmp r5, r0 │ │ │ │ sbcs r1, r6, r1 │ │ │ │ bge 25eb20 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [r9, #16] │ │ │ │ mla r1, r5, r4, r1 │ │ │ │ ldr r0, [fp, #88] @ 0x58 │ │ │ │ add r1, r3, r1 │ │ │ │ mov r2, r4 │ │ │ │ - bl 597edc │ │ │ │ + bl 597f7c │ │ │ │ cmp r0, r4 │ │ │ │ bne 25e420 │ │ │ │ ldr r3, [fp, #256] @ 0x100 │ │ │ │ ldr r1, [fp, #260] @ 0x104 │ │ │ │ adds r3, r3, r4 │ │ │ │ adc r1, r1, r4, asr #31 │ │ │ │ str r3, [fp, #256] @ 0x100 │ │ │ │ str r1, [fp, #260] @ 0x104 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 25e460 │ │ │ │ ldr r1, [sp, #232] @ 0xe8 │ │ │ │ ldr r0, [sp, #236] @ 0xec │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 25eafc │ │ │ │ ldr r9, [r9, #24] │ │ │ │ cmp r9, #0 │ │ │ │ bne 25e338 │ │ │ │ ldr r0, [sp, #196] @ 0xc4 │ │ │ │ ldr r9, [sp, #192] @ 0xc0 │ │ │ │ mov r1, r9 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 25e0bc │ │ │ │ ldr r0, [fp, #168] @ 0xa8 │ │ │ │ ldr r3, [fp, #172] @ 0xac │ │ │ │ orrs r3, r0, r3 │ │ │ │ bne 25f8dc │ │ │ │ ldr r0, [fp, #88] @ 0x58 │ │ │ │ ldr r3, [fp, #176] @ 0xb0 │ │ │ │ ldm r3, {r1, r4} │ │ │ │ mov r2, r4 │ │ │ │ - bl 597edc │ │ │ │ + bl 597f7c │ │ │ │ cmp r4, r0 │ │ │ │ beq 25e0bc │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r3, [r0] │ │ │ │ rsb r2, r3, #0 │ │ │ │ cmp r2, #0 │ │ │ │ bge 25e0bc │ │ │ │ @@ -239396,15 +239396,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #1716] @ 25ec34 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ b 25e0bc │ │ │ │ ldr r3, [fp, #24] │ │ │ │ ldr r0, [fp, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ movne r5, #40 @ 0x28 │ │ │ │ moveq r5, #64 @ 0x40 │ │ │ │ mul r0, r5, r0 │ │ │ │ @@ -239470,15 +239470,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 175d84 │ │ │ │ ldr r3, [fp, #116] @ 0x74 │ │ │ │ ldr r1, [fp, #160] @ 0xa0 │ │ │ │ mul r5, r3, r5 │ │ │ │ ldr r0, [fp, #88] @ 0x58 │ │ │ │ mov r2, r5 │ │ │ │ - bl 597edc │ │ │ │ + bl 597f7c │ │ │ │ cmp r5, r0 │ │ │ │ beq 25e6fc │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r3, [r0] │ │ │ │ rsb r2, r3, #0 │ │ │ │ cmp r2, #0 │ │ │ │ bge 25e6fc │ │ │ │ @@ -239489,15 +239489,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #1368] @ 25ec4c │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ ldr r0, [fp, #160] @ 0xa0 │ │ │ │ bl 1753dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ bne 25e0a0 │ │ │ │ add r9, sp, #192 @ 0xc0 │ │ │ │ @@ -239536,15 +239536,15 @@ │ │ │ │ mov r4, #32 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #208] @ 0xd0 │ │ │ │ str r3, [sp, #212] @ 0xd4 │ │ │ │ ldr r0, [fp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ - bl 597edc │ │ │ │ + bl 597f7c │ │ │ │ cmp r4, r0 │ │ │ │ beq 25e804 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r3, [r0] │ │ │ │ rsb r2, r3, #0 │ │ │ │ cmp r2, #0 │ │ │ │ bge 25e804 │ │ │ │ @@ -239555,15 +239555,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add r3, r3, #312 @ 0x138 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #380 @ 0x17c │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 25e0a0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r3, [sp, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -239707,37 +239707,37 @@ │ │ │ │ strb r6, [r4, #24] │ │ │ │ strb r6, [r4, #25] │ │ │ │ strb r6, [r4, #26] │ │ │ │ strb r6, [r4, #27] │ │ │ │ strb r6, [r4, #28] │ │ │ │ strb r6, [r4, #29] │ │ │ │ strb r6, [r4, #30] │ │ │ │ - bl 597edc │ │ │ │ + bl 597f7c │ │ │ │ cmp r0, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ beq 25ecc8 │ │ │ │ bl 1753dc │ │ │ │ ldr r3, [pc, #492] @ 25ec68 │ │ │ │ ldr ip, [pc, #492] @ 25ec6c │ │ │ │ ldr r1, [pc, #492] @ 25ec70 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #484] @ 25ec74 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ ldr r0, [sp, #140] @ 0x8c │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ b 25e0c8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, fp │ │ │ │ - bl 314498 │ │ │ │ + bl 314534 │ │ │ │ b 25e0c8 │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ b 25e25c │ │ │ │ ldr r2, [fp, #24] │ │ │ │ cmp r2, #2 │ │ │ │ @@ -239748,37 +239748,37 @@ │ │ │ │ lsrne r2, r2, #8 │ │ │ │ bicne r2, r2, #65280 @ 0xff00 │ │ │ │ eorne r3, r2, r3, ror #8 │ │ │ │ str r3, [r0, #28] │ │ │ │ b 25e5bc │ │ │ │ ldr r1, [sp, #192] @ 0xc0 │ │ │ │ ldr r0, [sp, #196] @ 0xc4 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ b 25e508 │ │ │ │ subs r7, r0, ip │ │ │ │ mov r3, #0 │ │ │ │ sbc r8, r4, lr │ │ │ │ str r3, [sp, #16] │ │ │ │ b 25e3e4 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ mov r7, r2 │ │ │ │ orrs r3, r3, r7 │ │ │ │ mov r6, r7 │ │ │ │ beq 25e4d0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [r9, #16] │ │ │ │ mla r3, r5, r4, r3 │ │ │ │ ldr r0, [fp, #88] @ 0x58 │ │ │ │ add r1, r1, r3 │ │ │ │ mov r2, r7 │ │ │ │ - bl 597edc │ │ │ │ + bl 597f7c │ │ │ │ cmp r0, r7 │ │ │ │ beq 25ebb0 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r3, [r0] │ │ │ │ rsb r2, r3, #0 │ │ │ │ cmp r2, #0 │ │ │ │ bge 25ebb0 │ │ │ │ @@ -239789,15 +239789,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #524 @ 0x20c │ │ │ │ mov r0, sl │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ b 25e4d0 │ │ │ │ ldr r3, [fp, #256] @ 0x100 │ │ │ │ ldr r2, [fp, #260] @ 0x104 │ │ │ │ adds r3, r3, r6 │ │ │ │ adc r2, r2, r7, asr #31 │ │ │ │ str r3, [fp, #256] @ 0x100 │ │ │ │ str r2, [fp, #260] @ 0x104 │ │ │ │ @@ -239814,59 +239814,59 @@ │ │ │ │ b 25e4f8 │ │ │ │ subeq lr, ip, r4, asr sl │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq lr, ip, r0, asr #20 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x464c457f │ │ │ │ - mlaseq sl, ip, lr, r4 │ │ │ │ - subeq r4, r7, r0, lsl #22 │ │ │ │ - @ instruction: 0x003a4bb8 │ │ │ │ + eorseq r4, sl, ip, lsr pc │ │ │ │ + subeq r4, r7, r0, lsr #23 │ │ │ │ + eorseq r4, sl, r8, asr ip │ │ │ │ subeq lr, ip, r8, lsr r7 │ │ │ │ - subeq r4, r7, r4, ror #16 │ │ │ │ - eorseq r4, sl, r8, lsl r9 │ │ │ │ - eorseq r4, sl, r8, lsr #25 │ │ │ │ - eorseq r4, sl, r4, ror #21 │ │ │ │ - subeq r4, r7, r8, lsl #12 │ │ │ │ - @ instruction: 0x003a46bc │ │ │ │ + subeq r4, r7, r4, lsl #18 │ │ │ │ + @ instruction: 0x003a49b8 │ │ │ │ + eorseq r4, sl, r8, asr #26 │ │ │ │ + eorseq r4, sl, r4, lsl #23 │ │ │ │ + subeq r4, r7, r8, lsr #13 │ │ │ │ + eorseq r4, sl, ip, asr r7 │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ - eorseq r4, sl, r8, ror sl │ │ │ │ - eorseq r4, sl, r4, lsl #17 │ │ │ │ - @ instruction: 0x00474494 │ │ │ │ - eorseq r4, sl, r8, asr #10 │ │ │ │ + eorseq r4, sl, r8, lsl fp │ │ │ │ + eorseq r4, sl, r4, lsr #18 │ │ │ │ + subeq r4, r7, r4, lsr r5 │ │ │ │ + eorseq r4, sl, r8, ror #11 │ │ │ │ andeq r0, r0, r9, ror #3 │ │ │ │ - eorseq r4, sl, r4, lsr #15 │ │ │ │ - subeq r4, r7, ip, lsl #7 │ │ │ │ - eorseq r4, sl, r4, asr #8 │ │ │ │ - subeq r4, r7, r0, lsr r3 │ │ │ │ - eorseq r4, sl, r8, ror #7 │ │ │ │ - eorseq r4, sl, r0, lsl #6 │ │ │ │ - strdeq r4, [r7], #-4 │ │ │ │ - mlaseq sl, r0, r2, r4 │ │ │ │ - eorseq r4, sl, ip, lsr #3 │ │ │ │ + eorseq r4, sl, r4, asr #16 │ │ │ │ + subeq r4, r7, ip, lsr #8 │ │ │ │ + eorseq r4, sl, r4, ror #9 │ │ │ │ + ldrdeq r4, [r7], #-48 @ 0xffffffd0 │ │ │ │ + eorseq r4, sl, r8, lsl #9 │ │ │ │ + eorseq r4, sl, r0, lsr #7 │ │ │ │ + @ instruction: 0x00474194 │ │ │ │ + eorseq r4, sl, r0, lsr r3 │ │ │ │ + eorseq r4, sl, ip, asr #4 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ - eorseq r4, sl, ip, asr #8 │ │ │ │ - subeq r3, r7, r4, ror #31 │ │ │ │ - eorseq r4, sl, r0, lsr #1 │ │ │ │ - eorseq r4, sl, r4, lsr r0 │ │ │ │ - eorseq r0, r9, ip, asr #9 │ │ │ │ + eorseq r4, sl, ip, ror #9 │ │ │ │ + subeq r4, r7, r4, lsl #1 │ │ │ │ + eorseq r4, sl, r0, asr #2 │ │ │ │ + ldrsbeq r4, [sl], -r4 @ │ │ │ │ + eorseq r0, r9, ip, ror #10 │ │ │ │ @ instruction: 0xffffde40 │ │ │ │ - subeq r3, r7, ip, lsr r8 │ │ │ │ - @ instruction: 0x003a38fc │ │ │ │ - @ instruction: 0x003a3ab4 │ │ │ │ + ldrdeq r3, [r7], #-140 @ 0xffffff74 │ │ │ │ + mlaseq sl, ip, r9, r3 │ │ │ │ + eorseq r3, sl, r4, asr fp │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ - eorseq r3, sl, r0, lsl #19 │ │ │ │ - eorseq pc, r8, r8, lsl lr @ │ │ │ │ + eorseq r3, sl, r0, lsr #20 │ │ │ │ + @ instruction: 0x0038feb8 │ │ │ │ @ instruction: 0xffffd808 │ │ │ │ - @ instruction: 0x003a36bc │ │ │ │ - subeq r3, r7, r0, lsl r2 │ │ │ │ - eorseq r3, sl, r4, asr #5 │ │ │ │ - eorseq pc, r8, r8, lsl #18 │ │ │ │ - eorseq r3, sl, r0, lsl #8 │ │ │ │ + eorseq r3, sl, ip, asr r7 │ │ │ │ + strheq r3, [r7], #-32 @ 0xffffffe0 │ │ │ │ + eorseq r3, sl, r4, ror #6 │ │ │ │ + eorseq pc, r8, r8, lsr #19 │ │ │ │ + eorseq r3, sl, r0, lsr #9 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ @ instruction: 0xffffdc00 │ │ │ │ bl 1753dc │ │ │ │ ldr r3, [fp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ cmp r3, #2 │ │ │ │ mov r3, #0 │ │ │ │ @@ -239885,28 +239885,28 @@ │ │ │ │ mov r4, r0 │ │ │ │ bl 175d84 │ │ │ │ ldr r7, [fp, #28] │ │ │ │ ldr r0, [fp, #200] @ 0xc8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r7, r0 │ │ │ │ sub r0, r0, #1 │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ ldr r3, [fp, #196] @ 0xc4 │ │ │ │ mvn r2, #0 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ ldr r9, [fp, #192] @ 0xc0 │ │ │ │ movne r9, r2 │ │ │ │ ldr r6, [fp, #188] @ 0xbc │ │ │ │ lsl r8, r0, #1 │ │ │ │ add r0, r7, #79 @ 0x4f │ │ │ │ add r0, r0, r3 │ │ │ │ str r8, [sp, #28] │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ ldr r3, [fp, #20] │ │ │ │ cmp r3, #1 │ │ │ │ mov sl, r0 │ │ │ │ beq 25fd9c │ │ │ │ eor r0, r7, r7, ror #16 │ │ │ │ lsr r0, r0, #8 │ │ │ │ mov lr, #0 │ │ │ │ @@ -240174,15 +240174,15 @@ │ │ │ │ bl 1753dc │ │ │ │ mov r0, r6 │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [fp, #180] @ 0xb4 │ │ │ │ bl 1753dc │ │ │ │ ldr r1, [sp, #232] @ 0xe8 │ │ │ │ ldr r0, [sp, #236] @ 0xec │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r4, [r5] │ │ │ │ cmp r4, #0 │ │ │ │ bne 25eaa0 │ │ │ │ ldr r8, [fp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -240314,28 +240314,28 @@ │ │ │ │ mov r6, r0 │ │ │ │ bl 175d84 │ │ │ │ ldr r7, [fp, #28] │ │ │ │ ldr r0, [fp, #200] @ 0xc8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r7, r0 │ │ │ │ sub r0, r0, #1 │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ ldr r3, [fp, #196] @ 0xc4 │ │ │ │ mvn r2, #0 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ ldr r9, [fp, #192] @ 0xc0 │ │ │ │ movne r9, r2 │ │ │ │ ldr r4, [fp, #188] @ 0xbc │ │ │ │ lsl r8, r0, #1 │ │ │ │ add r0, r7, #103 @ 0x67 │ │ │ │ add r0, r0, r3 │ │ │ │ str r8, [sp, #28] │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ ldr r3, [fp, #20] │ │ │ │ cmp r3, #1 │ │ │ │ mov sl, r0 │ │ │ │ beq 25f984 │ │ │ │ eor r0, r7, r7, ror #16 │ │ │ │ lsr r0, r0, #8 │ │ │ │ mov lr, #0 │ │ │ │ @@ -240655,15 +240655,15 @@ │ │ │ │ ldr r4, [fp, #168] @ 0xa8 │ │ │ │ ldr r3, [fp, #172] @ 0xac │ │ │ │ orrs r3, r4, r3 │ │ │ │ ldr r0, [fp, #88] @ 0x58 │ │ │ │ beq 25e52c │ │ │ │ ldr r1, [fp, #164] @ 0xa4 │ │ │ │ mov r2, r4 │ │ │ │ - bl 597edc │ │ │ │ + bl 597f7c │ │ │ │ cmp r4, r0 │ │ │ │ beq 25e528 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r3, [r0] │ │ │ │ rsb r2, r3, #0 │ │ │ │ cmp r2, #0 │ │ │ │ bge 25e528 │ │ │ │ @@ -240674,15 +240674,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ mov r2, #504 @ 0x1f8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ b 25e0bc │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #9] │ │ │ │ strb r3, [r6, #10] │ │ │ │ strb r3, [r6, #11] │ │ │ │ mov r3, #6 │ │ │ │ strb r3, [r6, #8] │ │ │ │ @@ -240794,15 +240794,15 @@ │ │ │ │ cmp r1, r5 │ │ │ │ mov r3, #0 │ │ │ │ sbcs r3, r3, sl │ │ │ │ bcc 260e1c │ │ │ │ ldr r0, [fp, #88] @ 0x58 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, #32 │ │ │ │ - bl 597edc │ │ │ │ + bl 597f7c │ │ │ │ cmp r0, #32 │ │ │ │ beq 25fba0 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r3, [r0] │ │ │ │ rsb r2, r3, #0 │ │ │ │ cmp r2, #0 │ │ │ │ bge 25fba0 │ │ │ │ @@ -240810,29 +240810,29 @@ │ │ │ │ ldr r3, [pc, #-3788] @ 25ecbc │ │ │ │ ldr r2, [pc, #-3788] @ 25ecc0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 25fbcc │ │ │ │ ldr r3, [fp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r3, r2 │ │ │ │ bls 25fbcc │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne 25e864 │ │ │ │ ldr r1, [sp, #192] @ 0xc0 │ │ │ │ ldr r0, [sp, #196] @ 0xc4 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 25e0a0 │ │ │ │ ldr r3, [fp, #24] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -240903,15 +240903,15 @@ │ │ │ │ cmp ip, r5 │ │ │ │ sbcs r0, r0, sl │ │ │ │ strd r2, [sp, #248] @ 0xf8 │ │ │ │ bcc 260cb0 │ │ │ │ ldr r0, [fp, #88] @ 0x58 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ - bl 597edc │ │ │ │ + bl 597f7c │ │ │ │ cmp r0, #56 @ 0x38 │ │ │ │ beq 25fba0 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r3, [r0] │ │ │ │ rsb r2, r3, #0 │ │ │ │ cmp r2, #0 │ │ │ │ bge 25fba0 │ │ │ │ @@ -240922,15 +240922,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ add r3, r3, #352 @ 0x160 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ b 25fba0 │ │ │ │ mov r5, #0 │ │ │ │ mvn r7, #0 │ │ │ │ mov sl, r5 │ │ │ │ mov r8, r7 │ │ │ │ b 25fa90 │ │ │ │ str r2, [sp, #232] @ 0xe8 │ │ │ │ @@ -241057,28 +241057,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r2, [pc, #3452] @ 260cf0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r6, r9 │ │ │ │ b 25f18c │ │ │ │ ldr r3, [pc, #3432] @ 260cf4 │ │ │ │ ldr r2, [pc, #3432] @ 260cf8 │ │ │ │ ldr r1, [pc, #3432] @ 260cfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ ldr r2, [pc, #3416] @ 260d00 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 25f25c │ │ │ │ str r3, [sp, #232] @ 0xe8 │ │ │ │ str r7, [sp, #240] @ 0xf0 │ │ │ │ str r8, [sp, #244] @ 0xf4 │ │ │ │ ldrd r2, [r4] │ │ │ │ mov r0, #0 │ │ │ │ str r3, [sp, #260] @ 0x104 │ │ │ │ @@ -241099,27 +241099,27 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #22 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #464 @ 0x1d0 │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ b 25e704 │ │ │ │ ldr r3, [pc, #3296] @ 260d10 │ │ │ │ ldr r2, [pc, #3296] @ 260d14 │ │ │ │ ldr r1, [pc, #3296] @ 260d18 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r2, [pc, #3280] @ 260d1c │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 25f18c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ strb ip, [r4, #8] │ │ │ │ cmp r1, #0 │ │ │ │ lsr ip, r0, #8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb r0, [r4, #96] @ 0x60 │ │ │ │ @@ -241213,15 +241213,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r2, [pc, #2888] @ 260d2c │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r4, r9 │ │ │ │ b 25f7c4 │ │ │ │ ldr r3, [fp, #120] @ 0x78 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [fp, #180] @ 0xb4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -241246,15 +241246,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1152 @ 0x480 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 25f7c4 │ │ │ │ lsl r3, r8, #3 │ │ │ │ adds r2, r3, r7 │ │ │ │ adc r3, sl, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ @@ -241268,15 +241268,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1392 @ 0x570 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 25f25c │ │ │ │ ldr r0, [fp, #268] @ 0x10c │ │ │ │ ldr ip, [sp, #24] │ │ │ │ subs r0, r8, r0 │ │ │ │ sbc r1, r1, r1 │ │ │ │ adds r0, r0, ip │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ @@ -241397,15 +241397,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #2192] @ 260d54 │ │ │ │ add r3, r3, #424 @ 0x1a8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ ldr r0, [fp, #164] @ 0xa4 │ │ │ │ bl 1753dc │ │ │ │ b 25e0bc │ │ │ │ bl 174f8c │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -241601,15 +241601,15 @@ │ │ │ │ mov r3, fp │ │ │ │ bl 25d194 │ │ │ │ cmp r0, #0 │ │ │ │ beq 260a2c │ │ │ │ ldr r7, [sp, #112] @ 0x70 │ │ │ │ ldr r1, [fp, #28] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c6af4 │ │ │ │ + bl 5c6b94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 260640 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [r4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ @@ -241643,15 +241643,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ ldr r2, [pc, #1224] @ 260d64 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ bl 1753dc │ │ │ │ mov r0, r8 │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ @@ -241665,28 +241665,28 @@ │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ strd r2, [sp, #232] @ 0xe8 │ │ │ │ strd r2, [sp, #240] @ 0xf0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [fp, #88] @ 0x58 │ │ │ │ mov r2, #16 │ │ │ │ - bl 597edc │ │ │ │ + bl 597f7c │ │ │ │ cmp r0, #16 │ │ │ │ beq 25eaa0 │ │ │ │ ldr r3, [pc, #1116] @ 260d68 │ │ │ │ ldr r2, [pc, #1116] @ 260d6c │ │ │ │ ldr r1, [pc, #1116] @ 260d70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ ldr r2, [pc, #1100] @ 260d74 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 25eaa0 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ add r1, sp, #108 @ 0x6c │ │ │ │ @@ -241740,15 +241740,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ ldr r2, [pc, #868] @ 260d84 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2608a4 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ beq 260a5c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -241774,15 +241774,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ ldr r2, [pc, #748] @ 260d94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2608a4 │ │ │ │ add r3, r0, #67 @ 0x43 │ │ │ │ add r3, r3, r0, lsr #4 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ b 2604e0 │ │ │ │ eor r0, r3, r3, ror #16 │ │ │ │ lsr r0, r0, #8 │ │ │ │ @@ -241805,77 +241805,77 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ ldr r2, [pc, #640] @ 260da4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2608a4 │ │ │ │ ldr r3, [pc, #624] @ 260da8 │ │ │ │ ldr r2, [pc, #624] @ 260dac │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #620] @ 260db0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ ldr r2, [pc, #604] @ 260db4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2608a4 │ │ │ │ ldr r3, [pc, #588] @ 260db8 │ │ │ │ ldr r2, [pc, #588] @ 260dbc │ │ │ │ ldr r1, [pc, #588] @ 260dc0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ ldr r2, [pc, #572] @ 260dc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2608a4 │ │ │ │ ldr r3, [pc, #552] @ 260dc8 │ │ │ │ ldr r2, [pc, #552] @ 260dcc │ │ │ │ ldr r1, [pc, #552] @ 260dd0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ ldr r2, [pc, #536] @ 260dd4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2608a4 │ │ │ │ ldr r3, [pc, #520] @ 260dd8 │ │ │ │ ldr r2, [pc, #520] @ 260ddc │ │ │ │ ldr r1, [pc, #520] @ 260de0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1056 @ 0x420 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 25f18c │ │ │ │ ldr r3, [pc, #484] @ 260de4 │ │ │ │ ldr r2, [pc, #484] @ 260de8 │ │ │ │ ldr r1, [pc, #484] @ 260dec │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1168 @ 0x490 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 25f7c4 │ │ │ │ ldr r0, [pc, #448] @ 260df0 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ bl 25d93c │ │ │ │ b 25e0a0 │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ @@ -241912,95 +241912,95 @@ │ │ │ │ ldr r0, [pc, #328] @ 260e08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - eorseq r3, sl, r8, asr #4 │ │ │ │ - subeq r2, r7, r0, lsr lr │ │ │ │ - eorseq r2, sl, r8, ror #29 │ │ │ │ - @ instruction: 0x0038f4f0 │ │ │ │ - subeq r2, r7, r4, lsl ip │ │ │ │ - eorseq r2, sl, ip, ror #27 │ │ │ │ - eorseq r2, sl, r8, asr #25 │ │ │ │ + eorseq r3, sl, r8, ror #5 │ │ │ │ + ldrdeq r2, [r7], #-224 @ 0xffffff20 │ │ │ │ + eorseq r2, sl, r8, lsl #31 │ │ │ │ + mlaseq r8, r0, r5, pc @ │ │ │ │ + strheq r2, [r7], #-196 @ 0xffffff3c │ │ │ │ + eorseq r2, sl, ip, lsl #29 │ │ │ │ + eorseq r2, sl, r8, ror #26 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ - subeq r2, r7, r0, ror #23 │ │ │ │ - eorseq r2, sl, r4, lsr #28 │ │ │ │ - mlaseq sl, r8, ip, r2 │ │ │ │ + subeq r2, r7, r0, lsl #25 │ │ │ │ + eorseq r2, sl, r4, asr #29 │ │ │ │ + eorseq r2, sl, r8, lsr sp │ │ │ │ andeq r0, r0, pc, asr r5 │ │ │ │ - eorseq r2, sl, r8, lsr pc │ │ │ │ - subeq r2, r7, r0, ror fp │ │ │ │ - eorseq r2, sl, r4, lsr #24 │ │ │ │ - subeq r2, r7, ip, lsr fp │ │ │ │ - eorseq r2, sl, ip, lsr sp │ │ │ │ - @ instruction: 0x003a2bf0 │ │ │ │ + @ instruction: 0x003a2fd8 │ │ │ │ + subeq r2, r7, r0, lsl ip │ │ │ │ + eorseq r2, sl, r4, asr #25 │ │ │ │ + ldrdeq r2, [r7], #-188 @ 0xffffff44 │ │ │ │ + @ instruction: 0x003a2ddc │ │ │ │ + mlaseq sl, r0, ip, r2 │ │ │ │ andeq r0, r0, r1, lsl r4 │ │ │ │ - subeq r2, r7, r4, lsr #19 │ │ │ │ - eorseq r2, sl, ip, ror fp │ │ │ │ - eorseq r2, sl, r8, asr sl │ │ │ │ + subeq r2, r7, r4, asr #20 │ │ │ │ + eorseq r2, sl, ip, lsl ip │ │ │ │ + @ instruction: 0x003a2af8 │ │ │ │ andeq r0, r0, r1, ror #8 │ │ │ │ - subeq r2, r7, r0, lsr #18 │ │ │ │ - eorseq r2, sl, r0, lsr #22 │ │ │ │ - @ instruction: 0x003a29d8 │ │ │ │ - subeq r2, r7, r8, asr #17 │ │ │ │ - eorseq r2, sl, ip, lsr #22 │ │ │ │ - eorseq r2, sl, r4, lsl #19 │ │ │ │ - subeq r2, r7, r8, asr #13 │ │ │ │ - eorseq r2, sl, ip, asr #22 │ │ │ │ - eorseq r2, sl, r8, ror r7 │ │ │ │ + subeq r2, r7, r0, asr #19 │ │ │ │ + eorseq r2, sl, r0, asr #23 │ │ │ │ + eorseq r2, sl, r8, ror sl │ │ │ │ + subeq r2, r7, r8, ror #18 │ │ │ │ + eorseq r2, sl, ip, asr #23 │ │ │ │ + eorseq r2, sl, r4, lsr #20 │ │ │ │ + subeq r2, r7, r8, ror #14 │ │ │ │ + eorseq r2, sl, ip, ror #23 │ │ │ │ + eorseq r2, sl, r8, lsl r8 │ │ │ │ andeq r0, r0, r6, lsl r3 │ │ │ │ - subeq r2, r7, ip, ror #5 │ │ │ │ - @ instruction: 0x003a25b4 │ │ │ │ - eorseq r2, sl, r4, lsr #7 │ │ │ │ + subeq r2, r7, ip, lsl #7 │ │ │ │ + eorseq r2, sl, r4, asr r6 │ │ │ │ + eorseq r2, sl, r4, asr #8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - subeq r2, r7, r0, ror #4 │ │ │ │ - eorseq r2, sl, r0, asr #11 │ │ │ │ - eorseq r2, sl, r4, lsl r3 │ │ │ │ + subeq r2, r7, r0, lsl #6 │ │ │ │ + eorseq r2, sl, r0, ror #12 │ │ │ │ + @ instruction: 0x003a23b4 │ │ │ │ muleq r0, lr, r6 │ │ │ │ - subeq r2, r7, r8, ror #2 │ │ │ │ - eorseq r2, sl, r0, asr r4 │ │ │ │ - eorseq r2, sl, r0, lsr #4 │ │ │ │ + subeq r2, r7, r8, lsl #4 │ │ │ │ + @ instruction: 0x003a24f0 │ │ │ │ + eorseq r2, sl, r0, asr #5 │ │ │ │ andeq r0, r0, r8, lsl r6 │ │ │ │ - subeq r2, r7, r0, ror #1 │ │ │ │ - eorseq r2, sl, r4, lsl r4 │ │ │ │ - mlaseq sl, r8, r1, r2 │ │ │ │ + subeq r2, r7, r0, lsl #3 │ │ │ │ + @ instruction: 0x003a24b4 │ │ │ │ + eorseq r2, sl, r8, lsr r2 │ │ │ │ andeq r0, r0, sp, asr r6 │ │ │ │ - subeq r2, r7, r4, rrx │ │ │ │ - eorseq r2, sl, ip, asr #6 │ │ │ │ - eorseq r2, sl, ip, lsl r1 │ │ │ │ + subeq r2, r7, r4, lsl #2 │ │ │ │ + eorseq r2, sl, ip, ror #7 │ │ │ │ + @ instruction: 0x003a21bc │ │ │ │ andeq r0, r0, r3, asr #12 │ │ │ │ - subeq r2, r7, r0, lsr r0 │ │ │ │ - @ instruction: 0x003a22f8 │ │ │ │ - eorseq r2, sl, r8, ror #1 │ │ │ │ + ldrdeq r2, [r7], #-0 │ │ │ │ + mlaseq sl, r8, r3, r2 │ │ │ │ + eorseq r2, sl, r8, lsl #3 │ │ │ │ andeq r0, r0, pc, asr #12 │ │ │ │ - subeq r2, r7, r0 │ │ │ │ - mlaseq sl, ip, r2, r2 │ │ │ │ - ldrheq r2, [sl], -r8 @ │ │ │ │ + subeq r2, r7, r0, lsr #1 │ │ │ │ + eorseq r2, sl, ip, lsr r3 │ │ │ │ + eorseq r2, sl, r8, asr r1 │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ - subeq r1, r7, ip, asr #31 │ │ │ │ - @ instruction: 0x003a22d4 │ │ │ │ - eorseq r2, sl, r4, lsl #1 │ │ │ │ + subeq r2, r7, ip, rrx │ │ │ │ + eorseq r2, sl, r4, ror r3 │ │ │ │ + eorseq r2, sl, r4, lsr #2 │ │ │ │ andeq r0, r0, r8, asr r6 │ │ │ │ - @ instruction: 0x00471f9c │ │ │ │ - eorseq r2, sl, r4, asr #3 │ │ │ │ - eorseq r2, sl, r4, asr r0 │ │ │ │ - subeq r1, r7, ip, ror #30 │ │ │ │ - mlaseq sl, r4, r1, r2 │ │ │ │ - eorseq r2, sl, r4, lsr #32 │ │ │ │ + subeq r2, r7, ip, lsr r0 │ │ │ │ + eorseq r2, sl, r4, ror #4 │ │ │ │ + ldrsheq r2, [sl], -r4 @ │ │ │ │ + subeq r2, r7, ip │ │ │ │ + eorseq r2, sl, r4, lsr r2 │ │ │ │ + eorseq r2, sl, r4, asr #1 │ │ │ │ @ instruction: 0xffffcbd0 │ │ │ │ - ldrdeq r1, [r7], #-236 @ 0xffffff14 │ │ │ │ - eorseq r1, sl, r0, lsr #31 │ │ │ │ - eorseq r2, sl, r8, asr r2 │ │ │ │ - strheq r1, [r7], #-232 @ 0xffffff18 │ │ │ │ - eorseq r1, sl, ip, ror pc │ │ │ │ - @ instruction: 0x003a22f0 │ │ │ │ - subeq r1, r7, ip, asr #26 │ │ │ │ - eorseq r1, sl, ip, lsl #28 │ │ │ │ - eorseq r2, sl, r0, lsl #3 │ │ │ │ + subeq r1, r7, ip, ror pc │ │ │ │ + eorseq r2, sl, r0, asr #32 │ │ │ │ + @ instruction: 0x003a22f8 │ │ │ │ + subeq r1, r7, r8, asr pc │ │ │ │ + eorseq r2, sl, ip, lsl r0 │ │ │ │ + mlaseq sl, r0, r3, r2 │ │ │ │ + subeq r1, r7, ip, ror #27 │ │ │ │ + eorseq r1, sl, ip, lsr #29 │ │ │ │ + eorseq r2, sl, r0, lsr #4 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ ldr r3, [pc, #-24] @ 260e0c │ │ │ │ ldr r1, [pc, #-24] @ 260e10 │ │ │ │ ldr r0, [pc, #-24] @ 260e14 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-28] @ 260e18 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -242096,18 +242096,18 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 261334 │ │ │ │ ldr r1, [pc, #3380] @ 261cd4 │ │ │ │ add r8, sp, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 598590 │ │ │ │ + bl 598630 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2613b8 │ │ │ │ - bl 4d06cc │ │ │ │ + bl 4d076c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ bl 2cca48 │ │ │ │ cmn r0, #1 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ beq 2612d4 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -242140,27 +242140,27 @@ │ │ │ │ strne r2, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ streq r3, [sp, #52] @ 0x34 │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ - bl 36b824 │ │ │ │ + bl 36b8c4 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ beq 261094 │ │ │ │ ldr r3, [pc, #3188] @ 261ce8 │ │ │ │ ldr r2, [pc, #3188] @ 261cec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #480 @ 0x1e0 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ str r0, [sp, #32] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #3144] @ 261cf0 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -242285,30 +242285,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #2680] @ 261d0c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2612d4 │ │ │ │ ldr r3, [pc, #2656] @ 261d10 │ │ │ │ ldr ip, [pc, #2656] @ 261d14 │ │ │ │ ldr r1, [pc, #2656] @ 261d18 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2648] @ 261d1c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r2, [pc, #2616] @ 261d20 │ │ │ │ ldr r3, [pc, #2520] @ 261cc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -242323,15 +242323,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ sub r3, r3, #3 │ │ │ │ mov r6, r9 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ b 261268 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 314430 │ │ │ │ + bl 3144cc │ │ │ │ cmp r0, #0 │ │ │ │ bne 260f98 │ │ │ │ b 2612d4 │ │ │ │ ldr r3, [pc, #2516] @ 261d24 │ │ │ │ ldr lr, [pc, #2516] @ 261d28 │ │ │ │ ldr ip, [pc, #2516] @ 261d2c │ │ │ │ ldr r1, [pc, #2516] @ 261d30 │ │ │ │ @@ -242339,100 +242339,100 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ mov r2, #2128 @ 0x850 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2612d4 │ │ │ │ ldr ip, [pc, #2476] @ 261d34 │ │ │ │ ldr r1, [pc, #2476] @ 261d38 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #2468] @ 261d3c │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #2464] @ 261d40 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #2460] @ 261d44 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2612d4 │ │ │ │ ldr r1, [pc, #2440] @ 261d48 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 598590 │ │ │ │ + bl 598630 │ │ │ │ cmp r0, #0 │ │ │ │ beq 261824 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #2412] @ 261d4c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ - bl 597cf8 │ │ │ │ + bl 597d98 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bge 260fd4 │ │ │ │ b 2612d4 │ │ │ │ ldr r3, [pc, #2384] @ 261d50 │ │ │ │ ldr ip, [pc, #2384] @ 261d54 │ │ │ │ ldr r1, [pc, #2384] @ 261d58 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #2376] @ 261d5c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2612d4 │ │ │ │ ldr r3, [pc, #2352] @ 261d60 │ │ │ │ ldr ip, [pc, #2352] @ 261d64 │ │ │ │ ldr r1, [pc, #2352] @ 261d68 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #2344] @ 261d6c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2612d4 │ │ │ │ ldr r3, [pc, #2320] @ 261d70 │ │ │ │ ldr ip, [pc, #2320] @ 261d74 │ │ │ │ ldr r1, [pc, #2320] @ 261d78 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #2312] @ 261d7c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2612d4 │ │ │ │ ldr r3, [pc, #2288] @ 261d80 │ │ │ │ ldr r2, [pc, #2288] @ 261d84 │ │ │ │ ldr r1, [pc, #2288] @ 261d88 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #2272] @ 261d8c │ │ │ │ add r3, r3, #504 @ 0x1f8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r0, [pc, #2260] @ 261d90 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 25d86c │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 261854 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ tst r3, r2 │ │ │ │ @@ -242444,15 +242444,15 @@ │ │ │ │ mov ip, #1 │ │ │ │ add r3, r0, #8 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ strb ip, [r0, #81] @ 0x51 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #252 @ 0xfc │ │ │ │ - bl 5a14d4 │ │ │ │ + bl 5a1574 │ │ │ │ b 2612d4 │ │ │ │ mov r0, #10 │ │ │ │ bl 2695e0 │ │ │ │ b 2610dc │ │ │ │ ldr r6, [pc, #2152] @ 261da0 │ │ │ │ orrs r3, r0, lr │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -242460,15 +242460,15 @@ │ │ │ │ ldr fp, [sp, #56] @ 0x38 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ str r0, [r6, #256] @ 0x100 │ │ │ │ str lr, [r6, #260] @ 0x104 │ │ │ │ beq 2618bc │ │ │ │ add r1, r6, #8 │ │ │ │ add r0, r6, #24 │ │ │ │ - bl 5d4f84 │ │ │ │ + bl 5d5024 │ │ │ │ cmp r0, #0 │ │ │ │ blt 261938 │ │ │ │ ldr r3, [r6, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ bne 261588 │ │ │ │ ldr r3, [pc, #2088] @ 261da4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -242476,15 +242476,15 @@ │ │ │ │ rsb r3, r3, #0 │ │ │ │ str r3, [r6, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #2072] @ 261da8 │ │ │ │ mov r2, r8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 5d4f8c │ │ │ │ + bl 5d502c │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #128] @ 0x80 │ │ │ │ blt 261c78 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2615ec │ │ │ │ ldrb r3, [r3, #96] @ 0x60 │ │ │ │ @@ -242495,15 +242495,15 @@ │ │ │ │ ldr r3, [pc, #2008] @ 261dac │ │ │ │ sub r2, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bls 261994 │ │ │ │ ldr r0, [pc, #1996] @ 261db0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2618ec │ │ │ │ ldr r0, [pc, #1976] @ 261db4 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r0, #8 │ │ │ │ mov r2, r4 │ │ │ │ @@ -242544,15 +242544,15 @@ │ │ │ │ mvn r3, #0 │ │ │ │ adc r3, r3, #0 │ │ │ │ adds r0, r0, ip │ │ │ │ adc r1, r3, r1, lsr #3 │ │ │ │ str r2, [r6, #204] @ 0xcc │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ mul r5, r0, r5 │ │ │ │ str r5, [r6, #208] @ 0xd0 │ │ │ │ bne 261904 │ │ │ │ ldr r2, [r6, #112] @ 0x70 │ │ │ │ ldr r3, [r6, #116] @ 0x74 │ │ │ │ @@ -242610,15 +242610,15 @@ │ │ │ │ adc r2, r2, r3 │ │ │ │ str r5, [ip, #148] @ 0x94 │ │ │ │ str lr, [ip, #164] @ 0xa4 │ │ │ │ str r1, [ip, #152] @ 0x98 │ │ │ │ str r2, [ip, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ b 2614d0 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bl 1772b4 │ │ │ │ @@ -242633,30 +242633,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1496] @ 261ddc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2612d4 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ bl 175d00 │ │ │ │ b 2612d4 │ │ │ │ ldr r3, [pc, #1460] @ 261de0 │ │ │ │ ldr ip, [pc, #1460] @ 261de4 │ │ │ │ ldr r1, [pc, #1460] @ 261de8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1452] @ 261dec │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2612d4 │ │ │ │ ldr r3, [pc, #1428] @ 261df0 │ │ │ │ mov r2, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #240] @ 0xf0 │ │ │ │ b 2612d4 │ │ │ │ ldr r0, [pc, #1412] @ 261df4 │ │ │ │ @@ -242670,15 +242670,15 @@ │ │ │ │ ldr r1, [pc, #1392] @ 261e00 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ ldr r2, [pc, #1376] @ 261e04 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 260ff0 │ │ │ │ add r6, r6, #256 @ 0x100 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r6] │ │ │ │ ldr r3, [pc, #1348] @ 261e08 │ │ │ │ ldr r2, [pc, #1348] @ 261e0c │ │ │ │ @@ -242686,15 +242686,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #1332] @ 261e14 │ │ │ │ add r3, r3, #504 @ 0x1f8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2614b4 │ │ │ │ ldr r0, [pc, #1316] @ 261e18 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r0, #8 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bl 26ebe8 │ │ │ │ b 26161c │ │ │ │ @@ -242705,27 +242705,27 @@ │ │ │ │ beq 2619b4 │ │ │ │ cmp r3, #1 │ │ │ │ movne r3, #0 │ │ │ │ str r3, [r6, #236] @ 0xec │ │ │ │ b 2617ac │ │ │ │ ldr r0, [pc, #1260] @ 261e1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ b 2615ec │ │ │ │ ldr r3, [pc, #1248] @ 261e20 │ │ │ │ ldr r2, [pc, #1248] @ 261e24 │ │ │ │ ldr r1, [pc, #1248] @ 261e28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #1232] @ 261e2c │ │ │ │ add r3, r3, #504 @ 0x1f8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2614b4 │ │ │ │ lsl r2, r2, #6 │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ adds r2, r2, #64 @ 0x40 │ │ │ │ lsl r3, r3, #3 │ │ │ │ movcs r5, #1 │ │ │ │ movcc r5, #0 │ │ │ │ @@ -242736,15 +242736,15 @@ │ │ │ │ b 261764 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrh r1, [r3, #106] @ 0x6a │ │ │ │ cmp r1, #1 │ │ │ │ beq 2619cc │ │ │ │ ldr r0, [pc, #1156] @ 261e30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ b 2615ec │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r6, #236] @ 0xec │ │ │ │ b 2617ac │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ str r3, [r6, #236] @ 0xec │ │ │ │ b 2617ac │ │ │ │ @@ -242755,15 +242755,15 @@ │ │ │ │ strd r2, [sp, #24] │ │ │ │ bl 1774c4 │ │ │ │ str r0, [r5, #272] @ 0x110 │ │ │ │ mov r2, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ strd r6, [sp] │ │ │ │ - bl 32d5a8 │ │ │ │ + bl 32d648 │ │ │ │ ldr r4, [r5, #32] │ │ │ │ ldr sl, [r5, #272] @ 0x110 │ │ │ │ cmp r4, #2 │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldm sl, {r2, r3} │ │ │ │ beq 261acc │ │ │ │ cmp r9, #1 │ │ │ │ @@ -242802,15 +242802,15 @@ │ │ │ │ ldr r6, [pc, #916] @ 261e34 │ │ │ │ cmp r5, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ str r2, [r6, #276] @ 0x114 │ │ │ │ beq 261b14 │ │ │ │ ldr r0, [pc, #900] @ 261e38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ ldr r0, [r6, #272] @ 0x110 │ │ │ │ bl 1753dc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #272] @ 0x110 │ │ │ │ b 2615ec │ │ │ │ cmp r9, #1 │ │ │ │ mov r1, r7 │ │ │ │ @@ -242888,15 +242888,15 @@ │ │ │ │ bl 176504 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, #16 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r1, #0 │ │ │ │ add r0, r3, r0 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ - bl 598f7c │ │ │ │ + bl 59901c │ │ │ │ cmp r0, #0 │ │ │ │ blt 261c64 │ │ │ │ ldr r1, [pc, #556] @ 261e4c │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ strd r2, [r1, #40] @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ @@ -242913,15 +242913,15 @@ │ │ │ │ cmp r9, #1 │ │ │ │ movne r3, r5 │ │ │ │ movne r2, r3 │ │ │ │ b 261b6c │ │ │ │ ldr r0, [pc, #488] @ 261e54 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ b 261c28 │ │ │ │ ldr r3, [pc, #472] @ 261e58 │ │ │ │ ldr r1, [pc, #472] @ 261e5c │ │ │ │ ldr r0, [pc, #472] @ 261e60 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #468] @ 261e64 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -242938,118 +242938,118 @@ │ │ │ │ add r3, r3, #492 @ 0x1ec │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq fp, ip, r8, ror #19 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq fp, ip, r0, asr #19 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ subseq r4, r7, r8, lsr #16 │ │ │ │ - eorseq r2, sl, r4, ror #3 │ │ │ │ + eorseq r2, sl, r4, lsl #5 │ │ │ │ subseq r4, r7, r0, ror #14 │ │ │ │ subseq r4, r7, r8, asr #14 │ │ │ │ - eorseq sl, ip, ip, ror sp │ │ │ │ - @ instruction: 0x003a21f0 │ │ │ │ - subeq r1, r7, r0, lsl #22 │ │ │ │ - @ instruction: 0x003a21b4 │ │ │ │ + eorseq sl, ip, ip, lsl lr │ │ │ │ + mlaseq sl, r0, r2, r2 │ │ │ │ + subeq r1, r7, r0, lsr #23 │ │ │ │ + eorseq r2, sl, r4, asr r2 │ │ │ │ @ instruction: 0x00574698 │ │ │ │ subseq r4, r7, r0, ror #12 │ │ │ │ andeq r1, r0, r8, asr #6 │ │ │ │ subseq r4, r7, r8, lsl r6 │ │ │ │ - subeq r1, r7, ip, ror #17 │ │ │ │ - eorseq r1, sl, r0, lsl #29 │ │ │ │ - eorseq r1, sl, r8, lsr #19 │ │ │ │ + subeq r1, r7, ip, lsl #19 │ │ │ │ + eorseq r1, sl, r0, lsr #30 │ │ │ │ + eorseq r1, sl, r8, asr #20 │ │ │ │ andeq r0, r0, r7, asr #16 │ │ │ │ - subeq r1, r7, r0, asr #17 │ │ │ │ - @ instruction: 0x003a1df4 │ │ │ │ - eorseq r1, sl, r8, ror r9 │ │ │ │ + subeq r1, r7, r0, ror #18 │ │ │ │ + mlaseq sl, r4, lr, r1 │ │ │ │ + eorseq r1, sl, r8, lsl sl │ │ │ │ andeq r0, r0, pc, lsl r8 │ │ │ │ subeq fp, ip, r4, lsl #11 │ │ │ │ - subeq r1, r7, r4, lsl r8 │ │ │ │ - subeq ip, r1, r4, lsr r5 │ │ │ │ - eorseq sl, r8, ip, asr r6 │ │ │ │ - @ instruction: 0x003a18d4 │ │ │ │ - eorseq r8, lr, r8, asr sp │ │ │ │ - eorseq sl, r8, ip, lsr #12 │ │ │ │ - ldrdeq r1, [r7], #-120 @ 0xffffff88 │ │ │ │ - mlaseq sl, r0, r8, r1 │ │ │ │ + strheq r1, [r7], #-132 @ 0xffffff7c │ │ │ │ + ldrdeq ip, [r1], #-84 @ 0xffffffac │ │ │ │ + @ instruction: 0x0038a6fc │ │ │ │ + eorseq r1, sl, r4, ror r9 │ │ │ │ + @ instruction: 0x003e8df8 │ │ │ │ + eorseq sl, r8, ip, asr #13 │ │ │ │ + subeq r1, r7, r8, ror r8 │ │ │ │ + eorseq r1, sl, r0, lsr r9 │ │ │ │ andeq r0, r0, ip, asr #16 │ │ │ │ - eorseq r1, sl, r4, asr #27 │ │ │ │ + eorseq r1, sl, r4, ror #28 │ │ │ │ andeq r0, r0, r1, lsl #4 │ │ │ │ - subeq r1, r7, ip, ror #14 │ │ │ │ - @ instruction: 0x003a1cd4 │ │ │ │ - eorseq r1, sl, r8, lsr #16 │ │ │ │ + subeq r1, r7, ip, lsl #16 │ │ │ │ + eorseq r1, sl, r4, ror sp │ │ │ │ + eorseq r1, sl, r8, asr #17 │ │ │ │ andeq r0, r0, r6, lsr #16 │ │ │ │ - subeq r1, r7, ip, lsr r7 │ │ │ │ - eorseq r1, sl, ip, lsl #26 │ │ │ │ - @ instruction: 0x003a17f8 │ │ │ │ + ldrdeq r1, [r7], #-124 @ 0xffffff84 │ │ │ │ + eorseq r1, sl, ip, lsr #27 │ │ │ │ + mlaseq sl, r8, r8, r1 │ │ │ │ andeq r0, r0, sl, asr r8 │ │ │ │ - subeq r1, r7, ip, lsl #14 │ │ │ │ - @ instruction: 0x003a1cfc │ │ │ │ - eorseq r1, sl, r8, asr #15 │ │ │ │ + subeq r1, r7, ip, lsr #15 │ │ │ │ + mlaseq sl, ip, sp, r1 │ │ │ │ + eorseq r1, sl, r8, ror #16 │ │ │ │ andeq r0, r0, r1, ror #16 │ │ │ │ - ldrdeq r1, [r7], #-108 @ 0xffffff94 │ │ │ │ - @ instruction: 0x003a1ddc │ │ │ │ - mlaseq sl, r0, r7, r1 │ │ │ │ + subeq r1, r7, ip, ror r7 │ │ │ │ + eorseq r1, sl, ip, ror lr │ │ │ │ + eorseq r1, sl, r0, lsr r8 │ │ │ │ andeq r0, r0, fp, lsl r7 │ │ │ │ subseq r4, r7, r8, lsl #5 │ │ │ │ subseq r4, r7, r4, asr #4 │ │ │ │ @ instruction: 0xfffff92c │ │ │ │ - eorseq r1, sl, r8, lsl #29 │ │ │ │ + eorseq r1, sl, r8, lsr #30 │ │ │ │ subseq r4, r7, r8, lsl #4 │ │ │ │ andeq r1, r0, r4, lsl r6 │ │ │ │ ldrheq r4, [r7], #-16 │ │ │ │ strdeq pc, [pc], -r4 │ │ │ │ - eorseq r1, sl, r0, asr #26 │ │ │ │ + eorseq r1, sl, r0, ror #27 │ │ │ │ subseq r4, r7, r4, asr #2 │ │ │ │ subseq r4, r7, ip, lsl r1 │ │ │ │ subseq r4, r7, r0, lsl #2 │ │ │ │ subseq r4, r7, r0, asr r0 │ │ │ │ subseq r4, r7, r8, lsr #32 │ │ │ │ subseq r4, r7, r0, lsr #32 │ │ │ │ ldrsbeq r3, [r7], #-248 @ 0xffffff08 │ │ │ │ - subeq r1, r7, ip, ror r3 │ │ │ │ - @ instruction: 0x003a19d4 │ │ │ │ - eorseq r1, sl, r8, lsr r4 │ │ │ │ + subeq r1, r7, ip, lsl r4 │ │ │ │ + eorseq r1, sl, r4, ror sl │ │ │ │ + @ instruction: 0x003a14d8 │ │ │ │ andeq r0, r0, ip, ror r8 │ │ │ │ - subeq r1, r7, r0, asr #6 │ │ │ │ - eorseq r1, sl, r0, ror #18 │ │ │ │ - @ instruction: 0x003a13fc │ │ │ │ + subeq r1, r7, r0, ror #7 │ │ │ │ + eorseq r1, sl, r0, lsl #20 │ │ │ │ + mlaseq sl, ip, r4, r1 │ │ │ │ andeq r0, r0, r6, ror r8 │ │ │ │ subseq r3, r7, r4, ror #29 │ │ │ │ ldrsbeq r3, [r7], #-224 @ 0xffffff20 │ │ │ │ - subeq r1, r7, r4, ror #5 │ │ │ │ - eorseq r1, sl, r8, ror #18 │ │ │ │ - mlaseq sl, ip, r3, r1 │ │ │ │ + subeq r1, r7, r4, lsl #7 │ │ │ │ + eorseq r1, sl, r8, lsl #20 │ │ │ │ + eorseq r1, sl, ip, lsr r4 │ │ │ │ andeq r0, r0, r1, lsl #17 │ │ │ │ - subeq r1, r7, r8, lsr #5 │ │ │ │ - @ instruction: 0x003a19d4 │ │ │ │ - eorseq r1, sl, ip, asr r3 │ │ │ │ + subeq r1, r7, r8, asr #6 │ │ │ │ + eorseq r1, sl, r4, ror sl │ │ │ │ + @ instruction: 0x003a13fc │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ subseq r3, r7, r0, asr lr │ │ │ │ - @ instruction: 0x003a19dc │ │ │ │ - subeq r1, r7, ip, lsr #4 │ │ │ │ - eorseq r1, sl, r8, ror r9 │ │ │ │ - eorseq r1, sl, r0, ror #5 │ │ │ │ + eorseq r1, sl, ip, ror sl │ │ │ │ + subeq r1, r7, ip, asr #5 │ │ │ │ + eorseq r1, sl, r8, lsl sl │ │ │ │ + eorseq r1, sl, r0, lsl #7 │ │ │ │ andeq r0, r0, lr, lsr r7 │ │ │ │ - mlaseq sl, ip, r9, r1 │ │ │ │ + eorseq r1, sl, ip, lsr sl │ │ │ │ subseq r3, r7, r0, lsr #25 │ │ │ │ - @ instruction: 0x003a18bc │ │ │ │ - subeq r4, r2, r8, lsl fp │ │ │ │ + eorseq r1, sl, ip, asr r9 │ │ │ │ + strheq r4, [r2], #-184 @ 0xffffff48 │ │ │ │ subseq r3, r7, r0, lsr #23 │ │ │ │ - @ instruction: 0x003a14dc │ │ │ │ - eorseq r1, sl, ip, ror #9 │ │ │ │ + eorseq r1, sl, ip, ror r5 │ │ │ │ + eorseq r1, sl, ip, lsl #11 │ │ │ │ subseq r3, r7, r0, lsr #22 │ │ │ │ subseq r3, r7, ip, lsl #22 │ │ │ │ - eorseq r1, sl, ip, lsl r7 │ │ │ │ - strdeq r0, [r7], #-224 @ 0xffffff20 │ │ │ │ - @ instruction: 0x003a0fb0 │ │ │ │ - eorseq r1, sl, r4, ror #12 │ │ │ │ + @ instruction: 0x003a17bc │ │ │ │ + @ instruction: 0x00470f90 │ │ │ │ + eorseq r1, sl, r0, asr r0 │ │ │ │ + eorseq r1, sl, r4, lsl #14 │ │ │ │ andeq r0, r0, r9, asr #14 │ │ │ │ - subeq r0, r7, ip, asr #29 │ │ │ │ - eorseq r0, sl, ip, lsl #31 │ │ │ │ - eorseq r1, sl, r4, lsr #11 │ │ │ │ + subeq r0, r7, ip, ror #30 │ │ │ │ + eorseq r1, sl, ip, lsr #32 │ │ │ │ + eorseq r1, sl, r4, asr #12 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ │ │ │ │ 00261e78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -243071,15 +243071,15 @@ │ │ │ │ mov r0, #8 │ │ │ │ bl 175100 │ │ │ │ mov r3, #4 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [r0, #4] │ │ │ │ mov r0, r7 │ │ │ │ str r5, [r4] │ │ │ │ - bl 314430 │ │ │ │ + bl 3144cc │ │ │ │ cmp r0, r7 │ │ │ │ bne 261f00 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -243111,65 +243111,65 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ - bl 5914a4 │ │ │ │ + bl 591544 │ │ │ │ ldr r1, [pc, #752] @ 262274 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5914a4 │ │ │ │ + bl 591544 │ │ │ │ ldr r1, [pc, #732] @ 262278 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5914a4 │ │ │ │ + bl 591544 │ │ │ │ ldr r1, [pc, #712] @ 26227c │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5914a4 │ │ │ │ + bl 591544 │ │ │ │ ldr r1, [pc, #692] @ 262280 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5914a4 │ │ │ │ + bl 591544 │ │ │ │ ldr r1, [pc, #672] @ 262284 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, r4 │ │ │ │ - bl 5914a4 │ │ │ │ + bl 591544 │ │ │ │ ldr r1, [pc, #652] @ 262288 │ │ │ │ add r1, pc, r1 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #636] @ 26228c │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 590fdc │ │ │ │ + bl 59107c │ │ │ │ ldr r1, [pc, #620] @ 262290 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 590fdc │ │ │ │ + bl 59107c │ │ │ │ ldr r1, [pc, #604] @ 262294 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 590fdc │ │ │ │ + bl 59107c │ │ │ │ add r2, r9, r8 │ │ │ │ add r2, r2, fp │ │ │ │ add r2, r2, sl │ │ │ │ cmp r2, #1 │ │ │ │ bgt 262154 │ │ │ │ cmp sl, #0 │ │ │ │ movne sl, #7 │ │ │ │ @@ -243239,15 +243239,15 @@ │ │ │ │ ldr r1, [pc, #320] @ 2622a4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #280] @ 2622a8 │ │ │ │ ldr r3, [pc, #216] @ 26226c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243276,57 +243276,57 @@ │ │ │ │ cmp r3, #0 │ │ │ │ movne sl, #6 │ │ │ │ moveq sl, #3 │ │ │ │ b 262090 │ │ │ │ ldr r1, [pc, #164] @ 2622ac │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5911ac │ │ │ │ + bl 59124c │ │ │ │ mov r5, r0 │ │ │ │ b 2620bc │ │ │ │ ldr r1, [pc, #144] @ 2622b0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 591140 │ │ │ │ + bl 5911e0 │ │ │ │ cmp r7, #0 │ │ │ │ moveq r8, #0 │ │ │ │ moveq r9, r8 │ │ │ │ mov fp, r0 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ beq 2620b4 │ │ │ │ ldr r1, [pc, #108] @ 2622b4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 591140 │ │ │ │ + bl 5911e0 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ b 2620b4 │ │ │ │ add sl, fp, #5 │ │ │ │ b 262090 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq sl, ip, r0, lsr #18 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r1, sl, ip, asr #8 │ │ │ │ - eorseq r1, sl, ip, lsr #8 │ │ │ │ - eorseq r1, sl, ip, lsl r4 │ │ │ │ - eorseq r1, sl, ip, lsl #8 │ │ │ │ - subeq sl, r0, r8, lsl #9 │ │ │ │ - eorseq r1, sl, r0, ror #7 │ │ │ │ - eorseq lr, sl, ip, asr sp │ │ │ │ - subeq fp, r1, r0, lsl #17 │ │ │ │ - eorseq r8, lr, r0, asr #1 │ │ │ │ - subeq r8, r1, r0, lsr r4 │ │ │ │ - eorseq r1, sl, r0, asr #1 │ │ │ │ - eorseq r1, sl, r4, lsl #5 │ │ │ │ - subeq r0, r7, ip, lsl #24 │ │ │ │ - eorseq r1, sl, r8, ror #4 │ │ │ │ + eorseq r1, sl, ip, ror #9 │ │ │ │ + eorseq r1, sl, ip, asr #9 │ │ │ │ + @ instruction: 0x003a14bc │ │ │ │ + eorseq r1, sl, ip, lsr #9 │ │ │ │ + subeq sl, r0, r8, lsr #10 │ │ │ │ + eorseq r1, sl, r0, lsl #9 │ │ │ │ + @ instruction: 0x003aedfc │ │ │ │ + subeq fp, r1, r0, lsr #18 │ │ │ │ + eorseq r8, lr, r0, ror #2 │ │ │ │ + ldrdeq r8, [r1], #-64 @ 0xffffffc0 │ │ │ │ + eorseq r1, sl, r0, ror #2 │ │ │ │ + eorseq r1, sl, r4, lsr #6 │ │ │ │ + subeq r0, r7, ip, lsr #25 │ │ │ │ + eorseq r1, sl, r8, lsl #6 │ │ │ │ ldrdeq sl, [ip], #-108 @ 0xffffff94 │ │ │ │ - subeq r8, r1, ip, asr r2 │ │ │ │ - subeq fp, r1, ip, ror #12 │ │ │ │ - mlaseq lr, r8, lr, r7 │ │ │ │ + strdeq r8, [r1], #-44 @ 0xffffffd4 │ │ │ │ + subeq fp, r1, ip, lsl #14 │ │ │ │ + eorseq r7, lr, r8, lsr pc │ │ │ │ │ │ │ │ 002622b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -243340,54 +243340,54 @@ │ │ │ │ ldr r1, [r4] │ │ │ │ cmp r1, #3 │ │ │ │ bhi 2623a4 │ │ │ │ ldr r3, [pc, #244] @ 2623f0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r1, [pc, #228] @ 2623f4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #1 │ │ │ │ bne 262394 │ │ │ │ ldr r7, [r4, #16] │ │ │ │ ldr r5, [r4, #20] │ │ │ │ orrs r3, r7, r5 │ │ │ │ beq 2623c8 │ │ │ │ ldrd r0, [r4, #8] │ │ │ │ - bl 5e3c28 │ │ │ │ + bl 5e3cc8 │ │ │ │ ldr r3, [pc, #176] @ 2623f8 │ │ │ │ mov r2, #0 │ │ │ │ - bl 5e3c88 │ │ │ │ + bl 5e3d28 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e3c28 │ │ │ │ + bl 5e3cc8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 5e3ef4 │ │ │ │ - bl 5e430c │ │ │ │ - bl 5e3bcc │ │ │ │ + bl 5e3f94 │ │ │ │ + bl 5e43ac │ │ │ │ + bl 5e3c6c │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #116] @ 2623fc │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 51c0b0 │ │ │ │ + b 51c150 │ │ │ │ ldr r3, [pc, #84] @ 262400 │ │ │ │ ldr r1, [pc, #84] @ 262404 │ │ │ │ ldr r0, [pc, #84] @ 262408 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ @@ -243400,40 +243400,40 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #95 @ 0x5f │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ @ instruction: 0x004ca590 │ │ │ │ andeq r3, r0, ip, ror #4 │ │ │ │ - eorseq r1, sl, ip, lsr #2 │ │ │ │ + eorseq r1, sl, ip, asr #3 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ - ldrsbeq r1, [sl], -r0 @ │ │ │ │ - subeq r0, r7, r8, asr #19 │ │ │ │ - eorseq r1, sl, r8, lsl r0 │ │ │ │ - eorseq r1, sl, r4, asr r0 │ │ │ │ - subeq r0, r7, r4, lsr #19 │ │ │ │ - @ instruction: 0x003a0ff4 │ │ │ │ - eorseq r1, sl, r8, rrx │ │ │ │ + eorseq r1, sl, r0, ror r1 │ │ │ │ + subeq r0, r7, r8, ror #20 │ │ │ │ + ldrheq r1, [sl], -r8 @ │ │ │ │ + ldrsheq r1, [sl], -r4 @ │ │ │ │ + subeq r0, r7, r4, asr #20 │ │ │ │ + mlaseq sl, r4, r0, r1 │ │ │ │ + eorseq r1, sl, r8, lsl #2 │ │ │ │ ldr r0, [pc, #4] @ 262424 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 3f4968 │ │ │ │ + b 3f4a08 │ │ │ │ subeq r8, sp, r0, asr #9 │ │ │ │ add r0, r0, #16384 @ 0x4000 │ │ │ │ ldr r3, [r0, #308] @ 0x134 │ │ │ │ ldr r0, [r3] │ │ │ │ - b 3f7f1c │ │ │ │ + b 3f7fbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 5bc938 │ │ │ │ + bl 5bc9d8 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 5bc140 │ │ │ │ + bl 5bc1e0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 1753dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -243450,135 +243450,135 @@ │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r7, r1 │ │ │ │ add r1, r5, #16384 @ 0x4000 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r1, #308] @ 0x134 │ │ │ │ - bl 43acb4 │ │ │ │ + bl 43ad54 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5bfc70 │ │ │ │ + bl 5bfd10 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #8 │ │ │ │ bl 1774c4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fa4cc │ │ │ │ + bl 3fa56c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [pc, #72] @ 262538 │ │ │ │ ldr r3, [pc, #72] @ 26253c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ - bl 5bb83c │ │ │ │ + bl 5bb8dc │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r9, [r4] │ │ │ │ str r0, [r4, #4] │ │ │ │ bl 2f3bd0 │ │ │ │ - bl 5be190 │ │ │ │ + bl 5be230 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - eorseq r0, sl, r4, ror pc │ │ │ │ + eorseq r1, sl, r4, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r4, r4, #16384 @ 0x4000 │ │ │ │ mov r5, r1 │ │ │ │ - bl 433054 │ │ │ │ + bl 4330f4 │ │ │ │ ldr r3, [r4, #308] @ 0x134 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl 4330f8 │ │ │ │ + bl 433198 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 4780e4 │ │ │ │ + b 478184 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #80] @ 2625e8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, r3 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, #0 │ │ │ │ - bl 401cc8 │ │ │ │ + bl 401d68 │ │ │ │ cmp r0, #0 │ │ │ │ addge r4, r4, #16384 @ 0x4000 │ │ │ │ movge r3, #64 @ 0x40 │ │ │ │ movge r0, #0 │ │ │ │ strge r3, [r4, #164] @ 0xa4 │ │ │ │ strge r3, [r4, #168] @ 0xa8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - eorseq r8, pc, r4, lsl #5 │ │ │ │ + eorseq r8, pc, r4, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ bl 2f40a8 │ │ │ │ add r3, r5, #16384 @ 0x4000 │ │ │ │ ldr r3, [r3, #308] @ 0x134 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r1 │ │ │ │ - bl 437d90 │ │ │ │ + bl 437e30 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5bfc70 │ │ │ │ + bl 5bfd10 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #8 │ │ │ │ bl 1774c4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fa4cc │ │ │ │ + bl 3fa56c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [pc, #72] @ 262698 │ │ │ │ ldr r3, [pc, #72] @ 26269c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ - bl 5bb83c │ │ │ │ + bl 5bb8dc │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r9, [r4] │ │ │ │ str r0, [r4, #4] │ │ │ │ bl 2f3bd0 │ │ │ │ - bl 5be190 │ │ │ │ + bl 5be230 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - eorseq r0, sl, r4, lsl lr │ │ │ │ + @ instruction: 0x003a0eb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrd r6, [sp, #40] @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ @@ -243588,47 +243588,47 @@ │ │ │ │ strd r6, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r4 │ │ │ │ mov r7, r1 │ │ │ │ add r1, r5, #16384 @ 0x4000 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r1, #308] @ 0x134 │ │ │ │ - bl 438528 │ │ │ │ + bl 4385c8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5bfc70 │ │ │ │ + bl 5bfd10 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #8 │ │ │ │ bl 1774c4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fa4cc │ │ │ │ + bl 3fa56c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [pc, #72] @ 262760 │ │ │ │ ldr r3, [pc, #72] @ 262764 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ - bl 5bb83c │ │ │ │ + bl 5bb8dc │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r9, [r4] │ │ │ │ str r0, [r4, #4] │ │ │ │ bl 2f3bd0 │ │ │ │ - bl 5be190 │ │ │ │ + bl 5be230 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - eorseq r0, sl, ip, asr #26 │ │ │ │ + eorseq r0, sl, ip, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #20 │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ @@ -243640,47 +243640,47 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r4 │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r7, r1 │ │ │ │ add r1, r5, #16384 @ 0x4000 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r1, #308] @ 0x134 │ │ │ │ - bl 43bb84 │ │ │ │ + bl 43bc24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5bfc70 │ │ │ │ + bl 5bfd10 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #8 │ │ │ │ bl 1774c4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fa4cc │ │ │ │ + bl 3fa56c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [pc, #72] @ 262830 │ │ │ │ ldr r3, [pc, #72] @ 262834 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ - bl 5bb83c │ │ │ │ + bl 5bb8dc │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r9, [r4] │ │ │ │ str r0, [r4, #4] │ │ │ │ bl 2f3bd0 │ │ │ │ - bl 5be190 │ │ │ │ + bl 5be230 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ - eorseq r0, sl, ip, ror ip │ │ │ │ + eorseq r0, sl, ip, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #20 │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ @@ -243694,50 +243694,50 @@ │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r7, r1 │ │ │ │ add r1, r5, #16384 @ 0x4000 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r1, #308] @ 0x134 │ │ │ │ - bl 43ba2c │ │ │ │ + bl 43bacc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5bfc70 │ │ │ │ + bl 5bfd10 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #8 │ │ │ │ bl 1774c4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fa4cc │ │ │ │ + bl 3fa56c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [pc, #72] @ 262908 │ │ │ │ ldr r3, [pc, #72] @ 26290c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ - bl 5bb83c │ │ │ │ + bl 5bb8dc │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r9, [r4] │ │ │ │ str r0, [r4, #4] │ │ │ │ bl 2f3bd0 │ │ │ │ - bl 5be190 │ │ │ │ + bl 5be230 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ - eorseq r0, sl, r4, lsr #23 │ │ │ │ + eorseq r0, sl, r4, asr #24 │ │ │ │ ldr r0, [r0, #-4] │ │ │ │ mov r2, r3 │ │ │ │ - b 4286d8 │ │ │ │ + b 428778 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r2, [r0, #20] │ │ │ │ ldr ip, [pc, #160] @ 2629d8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -243767,19 +243767,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #-4] │ │ │ │ mov r3, sp │ │ │ │ - bl 428624 │ │ │ │ + bl 4286c4 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 262968 │ │ │ │ ldr r0, [sp] │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ mov r0, r4 │ │ │ │ bl 218eec │ │ │ │ strb r5, [r4, #20] │ │ │ │ b 262968 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r9, ip, r4, lsr #30 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @@ -243829,15 +243829,15 @@ │ │ │ │ beq 262a94 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r3 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 271664 │ │ │ │ mov r4, r0 │ │ │ │ - bl 422e14 │ │ │ │ + bl 422eb4 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 262b10 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -243849,15 +243849,15 @@ │ │ │ │ ldr r1, [pc, #120] @ 262b4c │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -243870,22 +243870,22 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r3, [pc, #40] @ 262b54 │ │ │ │ ldr r1, [pc, #40] @ 262b58 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a80b8 │ │ │ │ + bl 5a8158 │ │ │ │ b 262aa4 │ │ │ │ - eorseq r0, sl, ip, asr #19 │ │ │ │ - subeq r0, r7, r8, asr #5 │ │ │ │ - eorseq r0, sl, ip, lsr #19 │ │ │ │ - eorseq sp, fp, ip, ror #12 │ │ │ │ - subeq r0, r7, r0, ror r2 │ │ │ │ - eorseq r0, sl, r0, asr r9 │ │ │ │ + eorseq r0, sl, ip, ror #20 │ │ │ │ + subeq r0, r7, r8, ror #6 │ │ │ │ + eorseq r0, sl, ip, asr #20 │ │ │ │ + eorseq sp, fp, ip, lsl #14 │ │ │ │ + subeq r0, r7, r0, lsl r3 │ │ │ │ + @ instruction: 0x003a09f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ cmp r1, #0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r2 │ │ │ │ @@ -243894,47 +243894,47 @@ │ │ │ │ moveq r8, r0 │ │ │ │ mov r5, r3 │ │ │ │ bl 262a44 │ │ │ │ ldr r9, [pc, #332] @ 262ce0 │ │ │ │ add r9, pc, r9 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 262cd8 │ │ │ │ - bl 423d58 │ │ │ │ + bl 423df8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 262c68 │ │ │ │ mov r0, r4 │ │ │ │ - bl 423e10 │ │ │ │ + bl 423eb0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 262ca0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 423ed4 │ │ │ │ + bl 423f74 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 262be8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 423f04 │ │ │ │ + bl 423fa4 │ │ │ │ ldr r3, [pc, #236] @ 262ce4 │ │ │ │ subs r1, r0, #0 │ │ │ │ bne 262c14 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 423b60 │ │ │ │ + bl 423c00 │ │ │ │ b 262bc8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 423e2c │ │ │ │ + bl 423ecc │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [pc, #184] @ 262ce4 │ │ │ │ mov r1, r6 │ │ │ │ bne 262bfc │ │ │ │ ldr r3, [pc, #176] @ 262ce8 │ │ │ │ ldr ip, [pc, #176] @ 262cec │ │ │ │ ldr r1, [pc, #176] @ 262cf0 │ │ │ │ @@ -243942,58 +243942,58 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ str r8, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r0, #114 @ 0x72 │ │ │ │ b 262bcc │ │ │ │ ldr r3, [pc, #132] @ 262cf4 │ │ │ │ ldr ip, [pc, #132] @ 262cf8 │ │ │ │ ldr r1, [pc, #132] @ 262cfc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #89 @ 0x59 │ │ │ │ str r8, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r0, #94 @ 0x5e │ │ │ │ b 262bcc │ │ │ │ ldr r3, [pc, #88] @ 262d00 │ │ │ │ ldr ip, [pc, #88] @ 262d04 │ │ │ │ ldr r1, [pc, #88] @ 262d08 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #94 @ 0x5e │ │ │ │ str r8, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r0, #37 @ 0x25 │ │ │ │ b 262bcc │ │ │ │ mvn r0, #18 │ │ │ │ b 262bcc │ │ │ │ ldrdeq r9, [ip], #-204 @ 0xffffff34 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq r0, r7, r0, ror #2 │ │ │ │ - eorseq r0, sl, ip, asr #17 │ │ │ │ - eorseq r0, sl, r0, asr #16 │ │ │ │ - subeq r0, r7, r8, lsr #2 │ │ │ │ - eorseq r0, sl, r0, asr r8 │ │ │ │ - eorseq r0, sl, r8, lsl #16 │ │ │ │ - strdeq r0, [r7], #-0 │ │ │ │ - eorseq r0, sl, r8, lsr r8 │ │ │ │ - @ instruction: 0x003a07d0 │ │ │ │ + subeq r0, r7, r0, lsl #4 │ │ │ │ + eorseq r0, sl, ip, ror #18 │ │ │ │ + eorseq r0, sl, r0, ror #17 │ │ │ │ + subeq r0, r7, r8, asr #3 │ │ │ │ + @ instruction: 0x003a08f0 │ │ │ │ + eorseq r0, sl, r8, lsr #17 │ │ │ │ + @ instruction: 0x00470190 │ │ │ │ + @ instruction: 0x003a08d8 │ │ │ │ + eorseq r0, sl, r0, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ @@ -244005,19 +244005,19 @@ │ │ │ │ beq 262e9c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 262a44 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 262dac │ │ │ │ - bl 423938 │ │ │ │ + bl 4239d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 262ddc │ │ │ │ mov r0, r4 │ │ │ │ - bl 423d58 │ │ │ │ + bl 423df8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 262dcc │ │ │ │ ldr r3, [pc, #328] @ 262ec4 │ │ │ │ ldr ip, [pc, #328] @ 262ec8 │ │ │ │ ldr r1, [pc, #328] @ 262ecc │ │ │ │ cmp r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -244025,58 +244025,58 @@ │ │ │ │ moveq r5, r7 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #190 @ 0xbe │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 423e10 │ │ │ │ + bl 423eb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 262e50 │ │ │ │ mov r0, r4 │ │ │ │ - bl 423154 │ │ │ │ + bl 4231f4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 262dac │ │ │ │ - bl 433054 │ │ │ │ + bl 4330f4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3f9dc4 │ │ │ │ + bl 3f9e64 │ │ │ │ cmp r0, #0 │ │ │ │ bne 262e44 │ │ │ │ - bl 4330f8 │ │ │ │ + bl 433198 │ │ │ │ mov r0, r4 │ │ │ │ - bl 42751c │ │ │ │ + bl 4275bc │ │ │ │ mov r0, r4 │ │ │ │ - bl 423e10 │ │ │ │ + bl 423eb0 │ │ │ │ subs r1, r0, #0 │ │ │ │ bne 262dac │ │ │ │ ldr r3, [pc, #164] @ 262ed0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 423b60 │ │ │ │ + b 423c00 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 4330f8 │ │ │ │ + b 433198 │ │ │ │ mov r0, r4 │ │ │ │ - bl 423ed4 │ │ │ │ + bl 423f74 │ │ │ │ cmp r0, #0 │ │ │ │ bne 262ddc │ │ │ │ ldr r3, [pc, #108] @ 262ed4 │ │ │ │ ldr ip, [pc, #108] @ 262ed8 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r1, [pc, #104] @ 262edc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -244084,36 +244084,36 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 262dac │ │ │ │ ldr r3, [pc, #60] @ 262ee0 │ │ │ │ ldr r1, [pc, #60] @ 262ee4 │ │ │ │ ldr r0, [pc, #60] @ 262ee8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #179 @ 0xb3 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r9, ip, r8, lsr fp │ │ │ │ - subeq r0, r7, ip, lsl r0 │ │ │ │ - eorseq r0, sl, ip, lsr r7 │ │ │ │ - @ instruction: 0x003a06f0 │ │ │ │ + strheq r0, [r7], #-12 │ │ │ │ + @ instruction: 0x003a07dc │ │ │ │ + mlaseq sl, r0, r7, r0 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq pc, r6, r8, lsr #30 │ │ │ │ - @ instruction: 0x003a06f0 │ │ │ │ - eorseq r0, sl, r4, lsl #12 │ │ │ │ - strdeq pc, [r6], #-232 @ 0xffffff18 │ │ │ │ - @ instruction: 0x003a05dc │ │ │ │ - eorseq r9, r9, r4, ror #10 │ │ │ │ + subeq pc, r6, r8, asr #31 │ │ │ │ + mlaseq sl, r0, r7, r0 │ │ │ │ + eorseq r0, sl, r4, lsr #13 │ │ │ │ + @ instruction: 0x0046ff98 │ │ │ │ + eorseq r0, sl, ip, ror r6 │ │ │ │ + eorseq r9, r9, r4, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #416] @ 2630a8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -244123,40 +244123,40 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 423938 │ │ │ │ + bl 4239d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 262f5c │ │ │ │ mov r0, r4 │ │ │ │ - bl 423d58 │ │ │ │ + bl 423df8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 263034 │ │ │ │ mov r0, r4 │ │ │ │ - bl 423e10 │ │ │ │ + bl 423eb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 263064 │ │ │ │ mov r0, r4 │ │ │ │ - bl 423154 │ │ │ │ + bl 4231f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 262fdc │ │ │ │ ldr r3, [pc, #316] @ 2630b0 │ │ │ │ ldr ip, [pc, #316] @ 2630b4 │ │ │ │ ldr r1, [pc, #316] @ 2630b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #250 @ 0xfa │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r2, [pc, #284] @ 2630bc │ │ │ │ ldr r3, [pc, #264] @ 2630ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -244169,74 +244169,74 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 423514 │ │ │ │ + bl 4235b4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 262f98 │ │ │ │ mov r0, r4 │ │ │ │ - bl 423e10 │ │ │ │ + bl 423eb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 262f98 │ │ │ │ mov r1, #1 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 423b60 │ │ │ │ + bl 423c00 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 262f98 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ mov r0, r4 │ │ │ │ - bl 42751c │ │ │ │ + bl 4275bc │ │ │ │ b 262f98 │ │ │ │ ldr r3, [pc, #132] @ 2630c0 │ │ │ │ ldr ip, [pc, #132] @ 2630c4 │ │ │ │ ldr r1, [pc, #132] @ 2630c8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #240 @ 0xf0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 262f98 │ │ │ │ mov r0, r4 │ │ │ │ - bl 423ed4 │ │ │ │ + bl 423f74 │ │ │ │ cmp r0, #0 │ │ │ │ bne 262f5c │ │ │ │ ldr r3, [pc, #80] @ 2630cc │ │ │ │ ldr ip, [pc, #80] @ 2630d0 │ │ │ │ ldr r1, [pc, #80] @ 2630d4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #245 @ 0xf5 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 262f98 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r9, ip, r0, ror #18 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq pc, r6, r8, lsr #28 │ │ │ │ - eorseq r0, sl, ip, lsr r6 │ │ │ │ - eorseq r0, sl, r8, lsl #10 │ │ │ │ + subeq pc, r6, r8, asr #29 │ │ │ │ + @ instruction: 0x003a06dc │ │ │ │ + eorseq r0, sl, r8, lsr #11 │ │ │ │ subeq r9, ip, ip, asr #17 │ │ │ │ - subeq pc, r6, ip, asr sp @ │ │ │ │ - eorseq r0, sl, r0, asr #10 │ │ │ │ - eorseq r0, sl, r0, asr #8 │ │ │ │ - subeq pc, r6, ip, lsl sp @ │ │ │ │ - eorseq r0, sl, r8, lsl r5 │ │ │ │ - eorseq r0, sl, r0, lsl #8 │ │ │ │ + strdeq pc, [r6], #-220 @ 0xffffff24 │ │ │ │ + eorseq r0, sl, r0, ror #11 │ │ │ │ + eorseq r0, sl, r0, ror #9 │ │ │ │ + strheq pc, [r6], #-220 @ 0xffffff24 @ │ │ │ │ + @ instruction: 0x003a05b8 │ │ │ │ + eorseq r0, sl, r0, lsr #9 │ │ │ │ │ │ │ │ 002630d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr lr, [pc, #176] @ 2631a0 │ │ │ │ @@ -244258,15 +244258,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ adds r0, r0, #115 @ 0x73 │ │ │ │ movne r0, #1 │ │ │ │ tst r0, r3 │ │ │ │ ldr r0, [sp] │ │ │ │ bne 26318c │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ ldr r2, [pc, #88] @ 2631a8 │ │ │ │ ldr r3, [pc, #80] @ 2631a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -244278,15 +244278,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ b 263148 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r9, ip, ip, ror r7 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r9, ip, ip, lsl r7 │ │ │ │ │ │ │ │ 002631ac : │ │ │ │ @@ -244306,15 +244306,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 262a44 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 263240 │ │ │ │ - bl 423d58 │ │ │ │ + bl 423df8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 263284 │ │ │ │ ldr r3, [pc, #200] @ 2632d8 │ │ │ │ ldr ip, [pc, #200] @ 2632dc │ │ │ │ ldr r1, [pc, #200] @ 2632e0 │ │ │ │ cmp r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -244322,15 +244322,15 @@ │ │ │ │ moveq r5, r7 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #152 @ 0x98 │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r2, [pc, #156] @ 2632e4 │ │ │ │ ldr r3, [pc, #136] @ 2632d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -244341,37 +244341,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 423e10 │ │ │ │ + bl 423eb0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 263240 │ │ │ │ mov r0, r4 │ │ │ │ - bl 423ed4 │ │ │ │ + bl 423f74 │ │ │ │ cmp r0, #0 │ │ │ │ beq 263240 │ │ │ │ mov r1, #1 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 423b60 │ │ │ │ + bl 423c00 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 263240 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ b 263240 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r9, ip, r8, lsr #13 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq pc, r6, r8, lsl #23 │ │ │ │ - eorseq r0, sl, r8, lsr #5 │ │ │ │ - eorseq r0, sl, ip, asr r2 │ │ │ │ + subeq pc, r6, r8, lsr #24 │ │ │ │ + eorseq r0, sl, r8, asr #6 │ │ │ │ + @ instruction: 0x003a02fc │ │ │ │ subeq r9, ip, r4, lsr #12 │ │ │ │ │ │ │ │ 002632e8 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #0 │ │ │ │ b 262d0c │ │ │ │ @@ -244381,70 +244381,70 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r7, r1 │ │ │ │ - bl 433054 │ │ │ │ + bl 4330f4 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, #0 │ │ │ │ bl 262a44 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 263360 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f8360 │ │ │ │ + bl 3f8400 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2633a4 │ │ │ │ - bl 423164 │ │ │ │ + bl 423204 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26336c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 262eec │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 4330f8 │ │ │ │ + b 433198 │ │ │ │ ldr r1, [pc, #104] @ 2633dc │ │ │ │ ldr r3, [pc, #104] @ 2633e0 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r7} │ │ │ │ ldr r1, [pc, #96] @ 2633e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 2633e8 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 4330f8 │ │ │ │ + b 433198 │ │ │ │ ldr r1, [pc, #64] @ 2633ec │ │ │ │ ldr r3, [pc, #64] @ 2633f0 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r7} │ │ │ │ ldr r1, [pc, #56] @ 2633f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 2633f8 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 4330f8 │ │ │ │ - eorseq r0, sl, r0, lsl #5 │ │ │ │ - subeq pc, r6, r0, lsr #20 │ │ │ │ - ldrsheq r0, [sl], -r8 @ │ │ │ │ + b 433198 │ │ │ │ + eorseq r0, sl, r0, lsr #6 │ │ │ │ + subeq pc, r6, r0, asr #21 │ │ │ │ + mlaseq sl, r8, r1, r0 │ │ │ │ andeq r0, r0, r6, lsr #2 │ │ │ │ - eorseq r0, sl, r4, lsr r2 │ │ │ │ - subeq pc, r6, r8, ror #19 │ │ │ │ - eorseq r0, sl, r0, asr #1 │ │ │ │ + @ instruction: 0x003a02d4 │ │ │ │ + subeq pc, r6, r8, lsl #21 │ │ │ │ + eorseq r0, sl, r0, ror #2 │ │ │ │ andeq r0, r0, r1, lsr #2 │ │ │ │ │ │ │ │ 002633fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -244466,85 +244466,85 @@ │ │ │ │ ldrb r8, [sp, #72] @ 0x48 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 262a44 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 263574 │ │ │ │ - bl 423154 │ │ │ │ + bl 4231f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 263478 │ │ │ │ mov r0, r4 │ │ │ │ - bl 427448 │ │ │ │ + bl 4274e8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 42774c │ │ │ │ + bl 4277ec │ │ │ │ cmp r8, #0 │ │ │ │ bic sl, r0, #163840 @ 0x28000 │ │ │ │ bic sl, sl, #280 @ 0x118 │ │ │ │ beq 2634a8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #1 │ │ │ │ beq 26361c │ │ │ │ cmp r3, #2 │ │ │ │ orreq sl, sl, #2 │ │ │ │ bne 2635d0 │ │ │ │ - bl 590c54 │ │ │ │ + bl 590cf4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4276d0 │ │ │ │ + bl 427770 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2635c4 │ │ │ │ ldr r2, [pc, #364] @ 263634 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #360] @ 263638 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 590ea8 │ │ │ │ + bl 590f48 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2634f4 │ │ │ │ ldr r1, [pc, #340] @ 26363c │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 590ea8 │ │ │ │ + bl 590f48 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r0, fp │ │ │ │ mov r1, #0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 401fd4 │ │ │ │ + bl 402074 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 263574 │ │ │ │ add sl, sp, #16 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 262b5c │ │ │ │ cmp r0, #0 │ │ │ │ cmnne r0, #38 @ 0x26 │ │ │ │ movne r8, #1 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ moveq r8, #0 │ │ │ │ bne 26360c │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp, #16] │ │ │ │ bl 262d0c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2635dc │ │ │ │ mov r0, r9 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ b 263578 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fbd04 │ │ │ │ + bl 3fbda4 │ │ │ │ ldr r2, [pc, #184] @ 263640 │ │ │ │ ldr r3, [pc, #164] @ 263630 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -244574,27 +244574,27 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2631ac │ │ │ │ b 263578 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ b 263578 │ │ │ │ ldr sl, [pc, #36] @ 263648 │ │ │ │ and sl, sl, r0 │ │ │ │ b 2634a8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r9, ip, r0, asr r4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq lr, r9, r0, asr #32 │ │ │ │ - eorseq r0, sl, r0, asr #2 │ │ │ │ - eorseq r8, lr, ip, ror #15 │ │ │ │ + eorseq lr, r9, r0, ror #1 │ │ │ │ + eorseq r0, sl, r0, ror #3 │ │ │ │ + eorseq r8, lr, ip, lsl #17 │ │ │ │ subeq r9, ip, r4, ror #5 │ │ │ │ - @ instruction: 0x003d3ad0 │ │ │ │ + eorseq r3, sp, r0, ror fp │ │ │ │ @ instruction: 0xfffd7ee5 │ │ │ │ │ │ │ │ 0026364c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -244614,15 +244614,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r1 │ │ │ │ bl 262b5c │ │ │ │ cmp r0, #0 │ │ │ │ cmnne r0, #38 @ 0x26 │ │ │ │ ldr r0, [sp] │ │ │ │ bne 263704 │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 262d0c │ │ │ │ ldr r2, [pc, #88] @ 263720 │ │ │ │ ldr r3, [pc, #80] @ 26371c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -244638,15 +244638,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ b 2636c0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r9, ip, r4, lsl #4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r9, ip, r4, lsr #3 │ │ │ │ │ │ │ │ 00263724 : │ │ │ │ @@ -244670,19 +244670,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ bl 176c18 │ │ │ │ ldrd r0, [r4] │ │ │ │ mov r2, r5 │ │ │ │ bl 262a44 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2638e4 │ │ │ │ - bl 423154 │ │ │ │ + bl 4231f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 26398c │ │ │ │ mov r0, r7 │ │ │ │ - bl 5cd4d0 │ │ │ │ + bl 5cd570 │ │ │ │ ldrb r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ strd r2, [r7] │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ strd r2, [r7, #40] @ 0x28 │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ @@ -244755,15 +244755,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2638d0 │ │ │ │ add r3, r4, #256 @ 0x100 │ │ │ │ ldrd r2, [r3] │ │ │ │ strd r2, [r7, #240] @ 0xf0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5cd780 │ │ │ │ + bl 5cd820 │ │ │ │ cmp r0, #0 │ │ │ │ bne 263928 │ │ │ │ ldr r2, [pc, #256] @ 2639ec │ │ │ │ ldr r3, [pc, #248] @ 2639e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -244776,66 +244776,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl 5cd738 │ │ │ │ + bl 5cd7d8 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, r6 │ │ │ │ beq 263970 │ │ │ │ - bl 4234a8 │ │ │ │ + bl 423548 │ │ │ │ ldr r1, [r4, #264] @ 0x108 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2639bc │ │ │ │ cmp r1, #0 │ │ │ │ beq 263960 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42855c │ │ │ │ + bl 4285fc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 427930 │ │ │ │ + bl 4279d0 │ │ │ │ b 2638e4 │ │ │ │ - bl 4234a8 │ │ │ │ + bl 423548 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2638e4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42799c │ │ │ │ + bl 427a3c │ │ │ │ b 2638e4 │ │ │ │ ldr r3, [pc, #92] @ 2639f0 │ │ │ │ ldr ip, [pc, #92] @ 2639f4 │ │ │ │ ldr r1, [pc, #92] @ 2639f8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 2639fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2638e4 │ │ │ │ cmp r1, #0 │ │ │ │ beq 2639d0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4284a8 │ │ │ │ + bl 428548 │ │ │ │ b 263960 │ │ │ │ ldr r1, [r4] │ │ │ │ cmp r1, #0 │ │ │ │ ldreq r1, [r4, #4] │ │ │ │ b 2639c4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r9, ip, r8, lsr #2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r8, ip, r0, lsl #31 │ │ │ │ - subeq pc, r6, r4, lsl #8 │ │ │ │ - eorseq pc, r9, r8, lsl #25 │ │ │ │ - eorseq pc, r9, r4, ror #21 │ │ │ │ + subeq pc, r6, r4, lsr #9 │ │ │ │ + eorseq pc, r9, r8, lsr #26 │ │ │ │ + eorseq pc, r9, r4, lsl #23 │ │ │ │ @ instruction: 0x000001b2 │ │ │ │ │ │ │ │ 00263a00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -244858,15 +244858,15 @@ │ │ │ │ ldrb sl, [sp, #68] @ 0x44 │ │ │ │ ldrb r8, [sp, #76] @ 0x4c │ │ │ │ ldrb fp, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 262a44 │ │ │ │ cmp r0, #0 │ │ │ │ beq 263a9c │ │ │ │ - bl 426e9c │ │ │ │ + bl 426f3c │ │ │ │ orrs r3, r4, r6 │ │ │ │ str r0, [sp, #4] │ │ │ │ bne 263abc │ │ │ │ orrs r3, sl, fp │ │ │ │ beq 263c44 │ │ │ │ orrs r3, r4, sl │ │ │ │ bne 263b24 │ │ │ │ @@ -244882,15 +244882,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r6, #0 │ │ │ │ beq 263b10 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, #1 │ │ │ │ - bl 41b7fc │ │ │ │ + bl 41b89c │ │ │ │ cmp r0, #0 │ │ │ │ beq 263a84 │ │ │ │ ldr r3, [pc, #368] @ 263c50 │ │ │ │ ldr ip, [pc, #368] @ 263c54 │ │ │ │ ldr r1, [pc, #368] @ 263c58 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -244898,42 +244898,42 @@ │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #540 @ 0x21c │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str ip, [sp, #64] @ 0x40 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 5a8160 │ │ │ │ + b 5a8200 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #1 │ │ │ │ - bl 41b7fc │ │ │ │ + bl 41b89c │ │ │ │ cmp r0, #0 │ │ │ │ bne 263ad8 │ │ │ │ cmp sl, #0 │ │ │ │ bne 263bb4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ - bl 41b7fc │ │ │ │ + bl 41b89c │ │ │ │ cmp r0, #0 │ │ │ │ bne 263bcc │ │ │ │ cmp r8, #0 │ │ │ │ bne 263bfc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #4 │ │ │ │ - bl 41b7fc │ │ │ │ + bl 41b89c │ │ │ │ cmp r0, #0 │ │ │ │ bne 263c14 │ │ │ │ cmp fp, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ moveq r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ - bl 41b7fc │ │ │ │ + bl 41b89c │ │ │ │ cmp r0, #0 │ │ │ │ beq 263a9c │ │ │ │ ldr r1, [pc, #208] @ 263c5c │ │ │ │ ldr r3, [pc, #208] @ 263c60 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [pc, #200] @ 263c64 │ │ │ │ @@ -244943,15 +244943,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ b 263b04 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, #2 │ │ │ │ - bl 41b7fc │ │ │ │ + bl 41b89c │ │ │ │ cmp r0, #0 │ │ │ │ beq 263a8c │ │ │ │ ldr r1, [pc, #152] @ 263c6c │ │ │ │ ldr r3, [pc, #152] @ 263c70 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [pc, #144] @ 263c74 │ │ │ │ @@ -244961,15 +244961,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ b 263b04 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, #4 │ │ │ │ - bl 41b7fc │ │ │ │ + bl 41b89c │ │ │ │ cmp r0, #0 │ │ │ │ beq 263a94 │ │ │ │ ldr r3, [pc, #96] @ 263c7c │ │ │ │ ldr ip, [pc, #96] @ 263c80 │ │ │ │ ldr r1, [pc, #96] @ 263c84 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -244978,29 +244978,29 @@ │ │ │ │ mov r2, #560 @ 0x230 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str ip, [sp, #64] @ 0x40 │ │ │ │ b 263b04 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 41b928 │ │ │ │ - strheq pc, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ - eorseq pc, r9, r0, asr fp @ │ │ │ │ - mlaseq r9, ip, r9, pc @ │ │ │ │ - eorseq pc, r9, ip, lsr #22 │ │ │ │ - subeq pc, r6, r8, lsl #4 │ │ │ │ - eorseq pc, r9, r0, ror #17 │ │ │ │ + b 41b9c8 │ │ │ │ + subeq pc, r6, ip, asr r3 @ │ │ │ │ + @ instruction: 0x0039fbf0 │ │ │ │ + eorseq pc, r9, ip, lsr sl @ │ │ │ │ + eorseq pc, r9, ip, asr #23 │ │ │ │ + subeq pc, r6, r8, lsr #5 │ │ │ │ + eorseq pc, r9, r0, lsl #19 │ │ │ │ andeq r0, r0, sl, lsr r2 │ │ │ │ - eorseq pc, r9, ip, lsl #21 │ │ │ │ - subeq pc, r6, r0, asr #3 │ │ │ │ - mlaseq r9, r8, r8, pc @ │ │ │ │ + eorseq pc, r9, ip, lsr #22 │ │ │ │ + subeq pc, r6, r0, ror #4 │ │ │ │ + eorseq pc, r9, r8, lsr r9 @ │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ - subeq pc, r6, r0, lsl #3 │ │ │ │ - eorseq pc, r9, r4, ror #20 │ │ │ │ - eorseq pc, r9, r0, ror #16 │ │ │ │ + subeq pc, r6, r0, lsr #4 │ │ │ │ + eorseq pc, r9, r4, lsl #22 │ │ │ │ + eorseq pc, r9, r0, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ ldr r8, [pc, #1268] @ 264194 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ subs r6, r1, #0 │ │ │ │ @@ -245018,15 +245018,15 @@ │ │ │ │ ldrb r3, [r1] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2640e0 │ │ │ │ ldr r1, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2640cc │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0a30 │ │ │ │ + bl 4d0ad0 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r2, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ beq 263fe4 │ │ │ │ ldr r1, [pc, #1164] @ 264198 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -245041,24 +245041,24 @@ │ │ │ │ ldr ip, [pc, #1132] @ 2641a0 │ │ │ │ add ip, pc, ip │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #1124] @ 2641a4 │ │ │ │ stmib sp, {r0, ip} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ cmp r6, #0 │ │ │ │ beq 263dd4 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq 263d70 │ │ │ │ ldr r1, [pc, #1088] @ 2641a8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r6, #22] │ │ │ │ cmp r3, #0 │ │ │ │ beq 263d88 │ │ │ │ ldr r1, [r6, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne 264104 │ │ │ │ ldrb r3, [r6, #12] │ │ │ │ @@ -245073,15 +245073,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ beq 2640a0 │ │ │ │ ldr r3, [pc, #1012] @ 2641b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #1008] @ 2641b4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ cmp r4, #0 │ │ │ │ beq 263f4c │ │ │ │ ldr r1, [r4, #300] @ 0x12c │ │ │ │ ldrb r3, [r1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 263fc0 │ │ │ │ ldr r2, [pc, #972] @ 2641b8 │ │ │ │ @@ -245096,24 +245096,24 @@ │ │ │ │ beq 263fa8 │ │ │ │ ldr r1, [pc, #940] @ 2641c0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #932] @ 2641c4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r2, [r4, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq 263e4c │ │ │ │ ldr r1, [pc, #908] @ 2641c8 │ │ │ │ ldrd r6, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ bne 264010 │ │ │ │ ldrd r2, [r4, #40] @ 0x28 │ │ │ │ ldr r7, [r4, #48] @ 0x30 │ │ │ │ ldr r6, [r4, #52] @ 0x34 │ │ │ │ ldr r9, [r4, #56] @ 0x38 │ │ │ │ @@ -245166,15 +245166,15 @@ │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldrd r6, [r4, #176] @ 0xb0 │ │ │ │ strd r6, [sp, #80] @ 0x50 │ │ │ │ ldrd r6, [r4, #160] @ 0xa0 │ │ │ │ strd r6, [sp, #72] @ 0x48 │ │ │ │ ldrd r6, [r4, #144] @ 0x90 │ │ │ │ strd r6, [sp, #64] @ 0x40 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ bne 26403c │ │ │ │ add sp, sp, #124 @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -245191,15 +245191,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne 263ce8 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne 2640d8 │ │ │ │ ldr r1, [pc, #560] @ 2641d0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0a30 │ │ │ │ + bl 4d0ad0 │ │ │ │ b 263cf0 │ │ │ │ ldr r1, [pc, #548] @ 2641d4 │ │ │ │ add r1, pc, r1 │ │ │ │ b 263e14 │ │ │ │ ldr r3, [pc, #540] @ 2641d8 │ │ │ │ add r3, pc, r3 │ │ │ │ b 263e00 │ │ │ │ @@ -245223,30 +245223,30 @@ │ │ │ │ ldr r1, [pc, #480] @ 2641ec │ │ │ │ add r1, pc, r1 │ │ │ │ b 263ce8 │ │ │ │ ldr r3, [pc, #472] @ 2641f0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r1, [pc, #456] @ 2641f4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 263e58 │ │ │ │ ldr r1, [pc, #436] @ 2641f8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r4, [r4, #88] @ 0x58 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ - bl 44b778 │ │ │ │ + bl 44b818 │ │ │ │ ldr r4, [r4, #76] @ 0x4c │ │ │ │ cmp r4, #0 │ │ │ │ bne 264050 │ │ │ │ add sp, sp, #124 @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -245258,55 +245258,55 @@ │ │ │ │ ldr r2, [pc, #356] @ 2641fc │ │ │ │ cmp r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ bne 263db4 │ │ │ │ ldr r3, [pc, #344] @ 264200 │ │ │ │ add r3, pc, r3 │ │ │ │ b 263dbc │ │ │ │ - bl 4d0a30 │ │ │ │ + bl 4d0ad0 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2640e4 │ │ │ │ ldr r1, [pc, #324] @ 264204 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 263d54 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 264004 │ │ │ │ - bl 4d0a30 │ │ │ │ + bl 4d0ad0 │ │ │ │ b 263cf0 │ │ │ │ - bl 4d0a30 │ │ │ │ + bl 4d0ad0 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq 263cf0 │ │ │ │ ldr r1, [pc, #272] @ 264208 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 263cf0 │ │ │ │ ldr r3, [pc, #256] @ 26420c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r1, [pc, #240] @ 264210 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 263d88 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 264144 │ │ │ │ - bl 4d0a30 │ │ │ │ + bl 4d0ad0 │ │ │ │ b 2640b8 │ │ │ │ ldr r1, [pc, #200] @ 264214 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0a30 │ │ │ │ + bl 4d0ad0 │ │ │ │ b 2640b8 │ │ │ │ ldr r3, [pc, #188] @ 264218 │ │ │ │ ldr r1, [pc, #188] @ 26421c │ │ │ │ ldr r0, [pc, #188] @ 264220 │ │ │ │ ldr r2, [pc, #188] @ 264224 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -245317,53 +245317,53 @@ │ │ │ │ ldr r0, [pc, #172] @ 264230 │ │ │ │ ldr r2, [pc, #172] @ 264234 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ strheq r8, [ip], #-188 @ 0xffffff44 │ │ │ │ - @ instruction: 0x0039f9d8 │ │ │ │ - @ instruction: 0x0039f9d0 │ │ │ │ - mlaseq ip, r4, r0, r8 │ │ │ │ - eorseq pc, r9, r0, lsl #21 │ │ │ │ - eorseq pc, r9, r0, lsl #21 │ │ │ │ - eorseq pc, r9, r8, asr r9 @ │ │ │ │ - eorseq r0, ip, ip, ror #22 │ │ │ │ - eorseq pc, r9, ip, asr sl @ │ │ │ │ - eorseq pc, r9, r4, lsr #18 │ │ │ │ - eorseq pc, r9, ip, lsr #18 │ │ │ │ - eorseq pc, r9, r4, lsr #18 │ │ │ │ - eorseq pc, r9, ip, lsr #20 │ │ │ │ - eorseq pc, r9, r0, lsr sl @ │ │ │ │ - eorseq pc, r9, r8, lsr #19 │ │ │ │ - eorseq pc, r9, r8, lsl r8 @ │ │ │ │ - eorseq r7, ip, r8, lsl lr │ │ │ │ - eorseq r7, ip, ip, lsl #28 │ │ │ │ - eorseq pc, r9, r4, asr r7 @ │ │ │ │ - eorseq pc, r9, r8, lsr #14 │ │ │ │ - eorseq r7, ip, r8, ror #27 │ │ │ │ - @ instruction: 0x003c7ddc │ │ │ │ - eorseq pc, r9, ip, lsr #15 │ │ │ │ + eorseq pc, r9, r8, ror sl @ │ │ │ │ + eorseq pc, r9, r0, ror sl @ │ │ │ │ + eorseq r8, ip, r4, lsr r1 │ │ │ │ + eorseq pc, r9, r0, lsr #22 │ │ │ │ + eorseq pc, r9, r0, lsr #22 │ │ │ │ + @ instruction: 0x0039f9f8 │ │ │ │ + eorseq r0, ip, ip, lsl #24 │ │ │ │ + @ instruction: 0x0039fafc │ │ │ │ + eorseq pc, r9, r4, asr #19 │ │ │ │ + eorseq pc, r9, ip, asr #19 │ │ │ │ + eorseq pc, r9, r4, asr #19 │ │ │ │ + eorseq pc, r9, ip, asr #21 │ │ │ │ + @ instruction: 0x0039fad0 │ │ │ │ + eorseq pc, r9, r8, asr #20 │ │ │ │ + @ instruction: 0x0039f8b8 │ │ │ │ + @ instruction: 0x003c7eb8 │ │ │ │ + eorseq r7, ip, ip, lsr #29 │ │ │ │ + @ instruction: 0x0039f7f4 │ │ │ │ + eorseq pc, r9, r8, asr #15 │ │ │ │ + eorseq r7, ip, r8, lsl #29 │ │ │ │ + eorseq r7, ip, ip, ror lr │ │ │ │ + eorseq pc, r9, ip, asr #16 │ │ │ │ andeq r1, r0, r8, lsl #30 │ │ │ │ - eorseq pc, r9, r4, ror r8 @ │ │ │ │ - eorseq pc, r9, r8, asr #18 │ │ │ │ - eorseq r7, ip, ip, lsr #26 │ │ │ │ - eorseq r4, pc, ip, ror #2 │ │ │ │ - eorseq pc, r9, r4, lsl r7 @ │ │ │ │ - eorseq fp, r8, r0, lsr sl │ │ │ │ + eorseq pc, r9, r4, lsl r9 @ │ │ │ │ + eorseq pc, r9, r8, ror #19 │ │ │ │ + eorseq r7, ip, ip, asr #27 │ │ │ │ + eorseq r4, pc, ip, lsl #4 │ │ │ │ + @ instruction: 0x0039f7b4 │ │ │ │ + @ instruction: 0x0038bad0 │ │ │ │ andeq r1, r0, r4, lsr #17 │ │ │ │ - eorseq pc, r9, r8, ror #13 │ │ │ │ - eorseq pc, r9, ip, ror #12 │ │ │ │ - subeq lr, r6, r4, lsl sp │ │ │ │ - eorseq pc, r9, r0, ror #11 │ │ │ │ - @ instruction: 0x0039f5fc │ │ │ │ + eorseq pc, r9, r8, lsl #15 │ │ │ │ + eorseq pc, r9, ip, lsl #14 │ │ │ │ + strheq lr, [r6], #-212 @ 0xffffff2c │ │ │ │ + eorseq pc, r9, r0, lsl #13 │ │ │ │ + mlaseq r9, ip, r6, pc @ │ │ │ │ andeq r0, r0, r9, ror #4 │ │ │ │ - strdeq lr, [r6], #-196 @ 0xffffff3c │ │ │ │ - eorseq pc, r9, r0, asr #11 │ │ │ │ - eorseq pc, r9, r4, lsl r6 @ │ │ │ │ + @ instruction: 0x0046ed94 │ │ │ │ + eorseq pc, r9, r0, ror #12 │ │ │ │ + @ instruction: 0x0039f6b4 │ │ │ │ andeq r0, r0, r1, ror r2 │ │ │ │ │ │ │ │ 00264238 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -245378,64 +245378,64 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #560] @ 2644c0 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #552] @ 2644c4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5914a4 │ │ │ │ + bl 591544 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 264390 │ │ │ │ ldr r0, [pc, #528] @ 2644c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r4 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 26434c │ │ │ │ ldr r3, [pc, #500] @ 2644cc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #488] @ 2644d0 │ │ │ │ ldr r2, [pc, #488] @ 2644d4 │ │ │ │ ldr r1, [pc, #488] @ 2644d8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ add r2, sp, #20 │ │ │ │ ldr r1, [r0, #88] @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3e8f7c │ │ │ │ + bl 3e901c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne 26445c │ │ │ │ cmp r4, #0 │ │ │ │ beq 26434c │ │ │ │ ldr r2, [r4] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2643fc │ │ │ │ ldr r1, [pc, #408] @ 2644dc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r2, [pc, #396] @ 2644e0 │ │ │ │ ldr r3, [pc, #352] @ 2644b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -245452,99 +245452,99 @@ │ │ │ │ ldr r3, [pc, #332] @ 2644e4 │ │ │ │ str r7, [sp, #24] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 26434c │ │ │ │ mov r1, r7 │ │ │ │ - bl 5ad4b4 │ │ │ │ + bl 5ad554 │ │ │ │ ldr r1, [pc, #288] @ 2644e8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ cmp r0, r7 │ │ │ │ beq 264428 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3e8d38 │ │ │ │ + bl 3e8dd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 264480 │ │ │ │ - bl 3e847c │ │ │ │ + bl 3e851c │ │ │ │ mov r0, r4 │ │ │ │ - bl 5acccc │ │ │ │ + bl 5acd6c │ │ │ │ b 26434c │ │ │ │ ldr r1, [pc, #232] @ 2644ec │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r0, r4 │ │ │ │ - bl 4233e8 │ │ │ │ + bl 423488 │ │ │ │ mov r4, r0 │ │ │ │ - bl 422d1c │ │ │ │ + bl 422dbc │ │ │ │ mov r0, r4 │ │ │ │ - bl 427aa0 │ │ │ │ + bl 427b40 │ │ │ │ b 26434c │ │ │ │ cmp r5, r7 │ │ │ │ beq 26444c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, r7 │ │ │ │ beq 264490 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ beq 264474 │ │ │ │ ldr r0, [pc, #156] @ 2644f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2643f0 │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5acccc │ │ │ │ + bl 5acd6c │ │ │ │ cmp r4, #0 │ │ │ │ bne 26440c │ │ │ │ b 26434c │ │ │ │ mov r0, r5 │ │ │ │ - bl 592fe8 │ │ │ │ + bl 593088 │ │ │ │ b 26444c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 2643f0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 2644f4 │ │ │ │ ldr r1, [pc, #92] @ 2644f8 │ │ │ │ ldr r0, [pc, #92] @ 2644fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r8, ip, r8, lsl r6 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq pc, lr, r4, lsl #20 │ │ │ │ - eorseq r1, lr, r0, lsr lr │ │ │ │ + eorseq pc, lr, r4, lsr #21 │ │ │ │ + @ instruction: 0x003e1ed0 │ │ │ │ ldrdeq r8, [ip], #-84 @ 0xffffffac │ │ │ │ - eorseq lr, sp, r8, lsr #22 │ │ │ │ + eorseq lr, sp, r8, asr #23 │ │ │ │ andeq r1, r0, r8, asr #25 │ │ │ │ - subeq lr, r6, ip, lsl #23 │ │ │ │ - eorseq r1, r8, r8, lsr ip │ │ │ │ - eorseq r2, r8, r0, lsl #3 │ │ │ │ - eorseq pc, r9, r4, lsl #13 │ │ │ │ + subeq lr, r6, ip, lsr #24 │ │ │ │ + @ instruction: 0x00381cd8 │ │ │ │ + eorseq r2, r8, r0, lsr #4 │ │ │ │ + eorseq pc, r9, r4, lsr #14 │ │ │ │ subeq r8, ip, r8, lsl r5 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - @ instruction: 0x0039f5d4 │ │ │ │ - eorseq pc, r9, r8, asr #11 │ │ │ │ - eorseq pc, r9, r4, asr r5 @ │ │ │ │ - ldrdeq lr, [r6], #-156 @ 0xffffff64 │ │ │ │ - eorseq r6, r8, r0, asr #8 │ │ │ │ - eorseq r6, r8, r8, asr r4 │ │ │ │ + eorseq pc, r9, r4, ror r6 @ │ │ │ │ + eorseq pc, r9, r8, ror #12 │ │ │ │ + @ instruction: 0x0039f5f4 │ │ │ │ + subeq lr, r6, ip, ror sl │ │ │ │ + eorseq r6, r8, r0, ror #9 │ │ │ │ + @ instruction: 0x003864f8 │ │ │ │ │ │ │ │ 00264500 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #396] @ 2646a4 │ │ │ │ @@ -245554,34 +245554,34 @@ │ │ │ │ ldr r1, [pc, #388] @ 2646ac │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ bl 268ab8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 264680 │ │ │ │ - bl 433054 │ │ │ │ + bl 4330f4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3f8360 │ │ │ │ + bl 3f8400 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2645d0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, sp │ │ │ │ - bl 3ede30 │ │ │ │ + bl 3eded0 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 264588 │ │ │ │ - bl 5a7d88 │ │ │ │ - bl 4330f8 │ │ │ │ + bl 5a7e28 │ │ │ │ + bl 433198 │ │ │ │ ldr r2, [pc, #284] @ 2646b0 │ │ │ │ ldr r3, [pc, #272] @ 2646a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -245592,153 +245592,153 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 422e14 │ │ │ │ + bl 422eb4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 264658 │ │ │ │ - bl 4232c0 │ │ │ │ + bl 423360 │ │ │ │ cmp r0, #0 │ │ │ │ beq 26466c │ │ │ │ mov r0, r5 │ │ │ │ - bl 423154 │ │ │ │ + bl 4231f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 264618 │ │ │ │ mov r2, sp │ │ │ │ mov r1, #5 │ │ │ │ - bl 3f9dc4 │ │ │ │ + bl 3f9e64 │ │ │ │ cmp r0, #0 │ │ │ │ bne 264644 │ │ │ │ mov r0, r5 │ │ │ │ - bl 42751c │ │ │ │ + bl 4275bc │ │ │ │ mov r0, r5 │ │ │ │ - bl 422d1c │ │ │ │ + bl 422dbc │ │ │ │ mov r0, r5 │ │ │ │ - bl 423938 │ │ │ │ + bl 4239d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 26464c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4251c4 │ │ │ │ + bl 425264 │ │ │ │ b 264588 │ │ │ │ ldr r0, [sp] │ │ │ │ b 264584 │ │ │ │ mov r0, r5 │ │ │ │ - bl 427aa0 │ │ │ │ + bl 427b40 │ │ │ │ b 264588 │ │ │ │ ldr r0, [pc, #84] @ 2646b4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 264588 │ │ │ │ ldr r0, [pc, #68] @ 2646b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 264588 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #52] @ 2646bc │ │ │ │ ldr r1, [pc, #52] @ 2646c0 │ │ │ │ ldr r0, [pc, #52] @ 2646c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r8, ip, r4, asr r3 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x003e5adc │ │ │ │ + eorseq r5, lr, ip, ror fp │ │ │ │ ldrdeq r8, [ip], #-40 @ 0xffffffd8 │ │ │ │ - eorseq fp, fp, r4, lsr #22 │ │ │ │ - eorseq pc, r9, ip, ror r3 @ │ │ │ │ - subeq lr, r6, ip, ror #15 │ │ │ │ - ldrheq pc, [r9], -r8 @ │ │ │ │ - eorseq r7, r9, r0, lsl #27 │ │ │ │ + eorseq fp, fp, r4, asr #23 │ │ │ │ + eorseq pc, r9, ip, lsl r4 @ │ │ │ │ + subeq lr, r6, ip, lsl #17 │ │ │ │ + eorseq pc, r9, r8, asr r1 @ │ │ │ │ + eorseq r7, r9, r0, lsr #28 │ │ │ │ │ │ │ │ 002646c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #244] @ 2647d8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ mov r4, r0 │ │ │ │ bl 268ab8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2647b4 │ │ │ │ - bl 433054 │ │ │ │ + bl 4330f4 │ │ │ │ ldr r1, [pc, #216] @ 2647dc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 264728 │ │ │ │ - bl 427830 │ │ │ │ + bl 4278d0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 264764 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 4330f8 │ │ │ │ + b 433198 │ │ │ │ mov r0, r4 │ │ │ │ - bl 422e14 │ │ │ │ + bl 422eb4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 264788 │ │ │ │ - bl 423154 │ │ │ │ - bl 404874 │ │ │ │ + bl 4231f4 │ │ │ │ + bl 404914 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4bcbb8 │ │ │ │ + bl 4bcc58 │ │ │ │ cmp r0, #0 │ │ │ │ beq 26479c │ │ │ │ mov r0, r6 │ │ │ │ - bl 42c0a8 │ │ │ │ + bl 42c148 │ │ │ │ cmp r0, #0 │ │ │ │ bge 264720 │ │ │ │ rsb r0, r0, #0 │ │ │ │ bl 175724 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #100] @ 2647e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 4330f8 │ │ │ │ + b 433198 │ │ │ │ ldr r0, [pc, #84] @ 2647e4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 264720 │ │ │ │ ldr r0, [pc, #68] @ 2647e8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 4330f8 │ │ │ │ + b 433198 │ │ │ │ ldr r3, [pc, #48] @ 2647ec │ │ │ │ ldr r1, [pc, #48] @ 2647f0 │ │ │ │ ldr r0, [pc, #48] @ 2647f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #202 @ 0xca │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - eorseq r0, sl, r4, asr #8 │ │ │ │ - eorseq sl, fp, r4, lsl ip │ │ │ │ - eorseq pc, r9, ip, asr #5 │ │ │ │ - @ instruction: 0x003bb9f4 │ │ │ │ - eorseq pc, r9, r4, lsl #5 │ │ │ │ - strheq lr, [r6], #-104 @ 0xffffff98 │ │ │ │ - eorseq lr, r9, r4, lsl #31 │ │ │ │ - eorseq r7, r9, ip, asr #24 │ │ │ │ + eorseq r0, sl, r4, ror #9 │ │ │ │ + @ instruction: 0x003bacb4 │ │ │ │ + eorseq pc, r9, ip, ror #6 │ │ │ │ + mlaseq fp, r4, sl, fp │ │ │ │ + eorseq pc, r9, r4, lsr #6 │ │ │ │ + subeq lr, r6, r8, asr r7 │ │ │ │ + eorseq pc, r9, r4, lsr #32 │ │ │ │ + eorseq r7, r9, ip, ror #25 │ │ │ │ │ │ │ │ 002647f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #356] @ 264974 │ │ │ │ @@ -245751,58 +245751,58 @@ │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ mov r1, r9 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ mov r3, #0 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #308] @ 264980 │ │ │ │ add sl, sp, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ ldr r1, [pc, #288] @ 264984 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5914a4 │ │ │ │ + bl 591544 │ │ │ │ ldr r1, [pc, #268] @ 264988 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5914a4 │ │ │ │ + bl 591544 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #104 @ 0x68 │ │ │ │ str r1, [sp, #12] │ │ │ │ eor r4, r4, #1 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ mov r8, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 176c18 │ │ │ │ ldr r1, [pc, #216] @ 26498c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ mov r3, #1 │ │ │ │ cmp r6, #0 │ │ │ │ str fp, [sp, #28] │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r3, [sp, #44] @ 0x2c │ │ │ │ strb r3, [sp, #105] @ 0x69 │ │ │ │ str r0, [sp, #20] │ │ │ │ beq 264940 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, sl │ │ │ │ - bl 3ec508 │ │ │ │ + bl 3ec5a8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #140] @ 264990 │ │ │ │ ldr r3, [pc, #116] @ 26497c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -245825,28 +245825,28 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r9} │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ mov r2, #248 @ 0xf8 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2648f0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r8, ip, r8, asr r0 │ │ │ │ - eorseq r7, r9, r4, ror ip │ │ │ │ + eorseq r7, r9, r4, lsl sp │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r8, sp, r8, lsr #27 │ │ │ │ - subeq sl, r1, r8, lsr #21 │ │ │ │ - @ instruction: 0x003a04b8 │ │ │ │ - eorseq r0, sl, r0, ror r2 │ │ │ │ + eorseq r8, sp, r8, asr #28 │ │ │ │ + subeq sl, r1, r8, asr #22 │ │ │ │ + eorseq r0, sl, r8, asr r5 │ │ │ │ + eorseq r0, sl, r0, lsl r3 │ │ │ │ subeq r7, ip, r8, ror #30 │ │ │ │ - subeq lr, r6, r8, lsr #10 │ │ │ │ - eorseq r7, r8, ip, rrx │ │ │ │ - @ instruction: 0x0039edf0 │ │ │ │ + subeq lr, r6, r8, asr #11 │ │ │ │ + eorseq r7, r8, ip, lsl #2 │ │ │ │ + mlaseq r9, r0, lr, lr │ │ │ │ │ │ │ │ 002649a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ ldr r2, [pc, #396] @ 264b44 │ │ │ │ @@ -245858,46 +245858,46 @@ │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr sl, [pc, #352] @ 264b50 │ │ │ │ add sl, pc, sl │ │ │ │ mov r1, sl │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #332] @ 264b54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ ldr r1, [pc, #316] @ 264b58 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5914a4 │ │ │ │ + bl 591544 │ │ │ │ ldr r1, [pc, #296] @ 264b5c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5914a4 │ │ │ │ + bl 591544 │ │ │ │ ldr r1, [pc, #276] @ 264b60 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ eor r5, r5, #1 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5914a4 │ │ │ │ + bl 591544 │ │ │ │ add r4, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #88 @ 0x58 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 176c18 │ │ │ │ @@ -245912,15 +245912,15 @@ │ │ │ │ str r8, [sp, #96] @ 0x60 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r6, [sp, #92] @ 0x5c │ │ │ │ strb r3, [sp, #100] @ 0x64 │ │ │ │ beq 264b10 │ │ │ │ add r1, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ec368 │ │ │ │ + bl 3ec408 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #144] @ 264b64 │ │ │ │ ldr r3, [pc, #112] @ 264b48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -245943,29 +245943,29 @@ │ │ │ │ stm sp, {r1, sl} │ │ │ │ ldr r1, [pc, #72] @ 264b70 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 264b74 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 264ac0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strheq r7, [ip], #-224 @ 0xffffff20 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r0, sl, r8, asr r1 │ │ │ │ - eorseq r7, r9, r8, lsr #21 │ │ │ │ - @ instruction: 0x003d8bf0 │ │ │ │ - strdeq sl, [r1], #-128 @ 0xffffff80 │ │ │ │ - eorseq r0, sl, r0, lsl #6 │ │ │ │ - eorseq pc, r9, r4, lsl r0 @ │ │ │ │ + @ instruction: 0x003a01f8 │ │ │ │ + eorseq r7, r9, r8, asr #22 │ │ │ │ + mlaseq sp, r0, ip, r8 │ │ │ │ + @ instruction: 0x0041a990 │ │ │ │ + eorseq r0, sl, r0, lsr #7 │ │ │ │ + ldrheq pc, [r9], -r4 @ │ │ │ │ @ instruction: 0x004c7d98 │ │ │ │ - eorseq r6, r8, r0, lsr #29 │ │ │ │ - subeq lr, r6, r4, asr r3 │ │ │ │ - eorseq lr, r9, r8, lsl ip │ │ │ │ + eorseq r6, r8, r0, asr #30 │ │ │ │ + strdeq lr, [r6], #-52 @ 0xffffffcc │ │ │ │ + @ instruction: 0x0039ecb8 │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ │ │ │ │ 00264b78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -245980,26 +245980,26 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #132] @ 264c54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591140 │ │ │ │ + bl 5911e0 │ │ │ │ mov r3, r1 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r2, r0 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 3ecb90 │ │ │ │ + bl 3ecc30 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #80] @ 264c58 │ │ │ │ ldr r3, [pc, #64] @ 264c4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -246015,16 +246015,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r7, [ip], #-204 @ 0xffffff34 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq pc, r9, r8, ror pc @ │ │ │ │ - subeq r1, r0, r4, ror r4 │ │ │ │ + eorseq r0, sl, r8, lsl r0 │ │ │ │ + subeq r1, r0, r4, lsl r5 │ │ │ │ subeq r7, ip, r4, ror #24 │ │ │ │ │ │ │ │ 00264c5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -246039,26 +246039,26 @@ │ │ │ │ mov r7, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #132] @ 264d38 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5914a4 │ │ │ │ + bl 591544 │ │ │ │ mov r3, sp │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3ecc28 │ │ │ │ + bl 3eccc8 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #80] @ 264d3c │ │ │ │ ldr r3, [pc, #64] @ 264d30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -246074,16 +246074,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strdeq r7, [ip], #-184 @ 0xffffff48 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - mlaseq r9, r4, lr, pc @ │ │ │ │ - @ instruction: 0x0039edb8 │ │ │ │ + eorseq pc, r9, r4, lsr pc @ │ │ │ │ + eorseq lr, r9, r8, asr lr │ │ │ │ subeq r7, ip, r0, lsl #23 │ │ │ │ │ │ │ │ 00264d40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -246098,17 +246098,17 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ mov r1, sp │ │ │ │ - bl 3ece58 │ │ │ │ + bl 3ecef8 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #76] @ 264df8 │ │ │ │ ldr r3, [pc, #64] @ 264df0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -246124,15 +246124,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r7, ip, r8, lsl #22 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq pc, r9, ip, lsr #27 │ │ │ │ + eorseq pc, r9, ip, asr #28 │ │ │ │ subeq r7, ip, r0, asr #21 │ │ │ │ │ │ │ │ 00264dfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -246147,17 +246147,17 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ mov r1, sp │ │ │ │ - bl 3ed018 │ │ │ │ + bl 3ed0b8 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #76] @ 264eb4 │ │ │ │ ldr r3, [pc, #64] @ 264eac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -246173,15 +246173,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r7, ip, ip, asr #20 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x0039fcf0 │ │ │ │ + mlaseq r9, r0, sp, pc @ │ │ │ │ subeq r7, ip, r4, lsl #20 │ │ │ │ │ │ │ │ 00264eb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -246196,17 +246196,17 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ mov r1, sp │ │ │ │ - bl 3ed1d8 │ │ │ │ + bl 3ed278 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #76] @ 264f70 │ │ │ │ ldr r3, [pc, #64] @ 264f68 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -246222,15 +246222,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x004c7990 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq pc, r9, r4, lsr ip @ │ │ │ │ + @ instruction: 0x0039fcd4 │ │ │ │ subeq r7, ip, r8, asr #18 │ │ │ │ │ │ │ │ 00264f74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -246243,32 +246243,32 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r9, [pc, #268] @ 2650d0 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, r9 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ ldr r1, [pc, #248] @ 2650d4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ ldr r1, [pc, #232] @ 2650d8 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5914a4 │ │ │ │ + bl 591544 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ beq 265090 │ │ │ │ eor r1, r0, #1 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ add ip, sp, #16 │ │ │ │ @@ -246276,15 +246276,15 @@ │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r3 │ │ │ │ str r8, [sp] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 3eaf5c │ │ │ │ + bl 3eaffc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #136] @ 2650dc │ │ │ │ ldr r3, [pc, #112] @ 2650c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -246307,27 +246307,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r9} │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #352 @ 0x160 │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 265040 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r7, ip, r0, ror #17 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq pc, r9, r4, lsl #23 │ │ │ │ - @ instruction: 0x0039eab4 │ │ │ │ - eorseq r8, sp, ip, lsl r6 │ │ │ │ - subeq sl, r1, ip, lsl r3 │ │ │ │ + eorseq pc, r9, r4, lsr #24 │ │ │ │ + eorseq lr, r9, r4, asr fp │ │ │ │ + @ instruction: 0x003d86bc │ │ │ │ + strheq sl, [r1], #-60 @ 0xffffffc4 │ │ │ │ subeq r7, ip, r8, lsl r8 │ │ │ │ - ldrdeq sp, [r6], #-216 @ 0xffffff28 │ │ │ │ - eorseq r6, r8, ip, lsl r9 │ │ │ │ - eorseq lr, r9, r0, lsr #13 │ │ │ │ + subeq sp, r6, r8, ror lr │ │ │ │ + @ instruction: 0x003869bc │ │ │ │ + eorseq lr, r9, r0, asr #14 │ │ │ │ │ │ │ │ 002650ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #176] @ 2651b4 │ │ │ │ @@ -246339,26 +246339,26 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #132] @ 2651c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3eb0e4 │ │ │ │ + bl 3eb184 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #80] @ 2651c4 │ │ │ │ ldr r3, [pc, #64] @ 2651b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -246374,16 +246374,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r7, ip, r8, ror #14 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq pc, r9, r8, lsl #20 │ │ │ │ - @ instruction: 0x003c84f4 │ │ │ │ + eorseq pc, r9, r8, lsr #21 │ │ │ │ + mlaseq ip, r4, r5, r8 │ │ │ │ strdeq r7, [ip], #-104 @ 0xffffff98 │ │ │ │ │ │ │ │ 002651c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -246396,32 +246396,32 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #156] @ 2652b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #140] @ 2652b8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3e9be4 │ │ │ │ + bl 3e9c84 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r7 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #84] @ 2652bc │ │ │ │ ldr r3, [pc, #64] @ 2652ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -246437,17 +246437,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r7, ip, ip, lsl #13 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq pc, r9, ip, lsr #18 │ │ │ │ - eorseq r8, ip, r8, lsl r4 │ │ │ │ - eorseq r4, lr, r0, ror #27 │ │ │ │ + eorseq pc, r9, ip, asr #19 │ │ │ │ + @ instruction: 0x003c84b8 │ │ │ │ + eorseq r4, lr, r0, lsl #29 │ │ │ │ subeq r7, ip, r4, lsl #12 │ │ │ │ │ │ │ │ 002652c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -246460,27 +246460,27 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #476] @ 2654ec │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5914a4 │ │ │ │ + bl 591544 │ │ │ │ ldr r1, [pc, #456] @ 2654f0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5914a4 │ │ │ │ + bl 591544 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -246489,15 +246489,15 @@ │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ cmp r2, r3 │ │ │ │ bne 2653d8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r7, sp, #20 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5c41a8 │ │ │ │ + bl 5c4248 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 26540c │ │ │ │ mov r0, r6 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #344] @ 2654f4 │ │ │ │ @@ -246523,34 +246523,34 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [pc, #264] @ 265504 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b 26538c │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ mov r2, r1 │ │ │ │ str r3, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #10 │ │ │ │ - bl 3eece8 │ │ │ │ + bl 3eed88 │ │ │ │ mov r0, r9 │ │ │ │ - bl 55d284 │ │ │ │ + bl 55d324 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne 26538c │ │ │ │ cmp r4, #0 │ │ │ │ beq 265394 │ │ │ │ mov r0, r1 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 44aad4 │ │ │ │ + bl 44ab74 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2654c0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r8, sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ mov r9, sl │ │ │ │ mov fp, #1 │ │ │ │ @@ -246564,38 +246564,38 @@ │ │ │ │ str r4, [r8, #12] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r4, [r8] │ │ │ │ str r4, [r8, #4] │ │ │ │ str r4, [r8, #16] │ │ │ │ strb fp, [sp, #36] @ 0x24 │ │ │ │ strb r5, [sp, #37] @ 0x25 │ │ │ │ - bl 3eef0c │ │ │ │ + bl 3eefac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2654d0 │ │ │ │ ldr r9, [r9] │ │ │ │ cmp r9, #0 │ │ │ │ bne 26546c │ │ │ │ mov r0, sl │ │ │ │ - bl 4da64c │ │ │ │ + bl 4da6ec │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b 26538c │ │ │ │ mov r0, #0 │ │ │ │ - bl 3ef164 │ │ │ │ + bl 3ef204 │ │ │ │ b 2654c0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x004c7590 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - mlaseq r9, r8, r7, lr │ │ │ │ - eorseq ip, sp, r4, lsl #30 │ │ │ │ - @ instruction: 0x003b9ff0 │ │ │ │ + eorseq lr, r9, r8, lsr r8 │ │ │ │ + eorseq ip, sp, r4, lsr #31 │ │ │ │ + mlaseq fp, r0, r0, sl │ │ │ │ ldrdeq r7, [ip], #-64 @ 0xffffffc0 │ │ │ │ - @ instruction: 0x0046da90 │ │ │ │ - eorseq lr, r9, r4, lsr #13 │ │ │ │ - eorseq lr, r9, ip, asr r3 │ │ │ │ + subeq sp, r6, r0, lsr fp │ │ │ │ + eorseq lr, r9, r4, asr #14 │ │ │ │ + @ instruction: 0x0039e3fc │ │ │ │ andeq r0, r0, fp, lsl #3 │ │ │ │ │ │ │ │ 00265508 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -246608,40 +246608,40 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #188] @ 265614 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ ldr r1, [pc, #172] @ 265618 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5914a4 │ │ │ │ + bl 591544 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #1 │ │ │ │ add r1, sp, #4 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #12] │ │ │ │ strb ip, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ strb r2, [sp, #21] │ │ │ │ - bl 3eef0c │ │ │ │ + bl 3eefac │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #84] @ 26561c │ │ │ │ ldr r3, [pc, #64] @ 26560c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -246657,17 +246657,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r7, ip, ip, asr #6 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq pc, r9, ip, ror #11 │ │ │ │ - ldrsbeq r8, [ip], -r8 @ │ │ │ │ - eorseq ip, sp, r8, lsr #25 │ │ │ │ + eorseq pc, r9, ip, lsl #13 │ │ │ │ + eorseq r8, ip, r8, ror r1 │ │ │ │ + eorseq ip, sp, r8, asr #26 │ │ │ │ subeq r7, ip, r4, lsr #5 │ │ │ │ │ │ │ │ 00265620 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -246680,28 +246680,28 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #140] @ 2656fc │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5914a4 │ │ │ │ + bl 591544 │ │ │ │ mov ip, #0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, sp │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3ef0ac │ │ │ │ + bl 3ef14c │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #80] @ 265700 │ │ │ │ ldr r3, [pc, #64] @ 2656f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -246717,16 +246717,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r7, ip, r4, lsr r2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x003c7fdc │ │ │ │ - @ instruction: 0x0039e3fc │ │ │ │ + eorseq r8, ip, ip, ror r0 │ │ │ │ + mlaseq r9, ip, r4, lr │ │ │ │ strheq r7, [ip], #-28 @ 0xffffffe4 │ │ │ │ │ │ │ │ 00265704 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -246738,15 +246738,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sp │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3ef164 │ │ │ │ + bl 3ef204 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #72] @ 2657a4 │ │ │ │ ldr r3, [pc, #64] @ 2657a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -246782,28 +246782,28 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #140] @ 265884 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591140 │ │ │ │ + bl 5911e0 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 3eb25c │ │ │ │ + bl 3eb2fc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #80] @ 265888 │ │ │ │ ldr r3, [pc, #64] @ 26587c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -246819,16 +246819,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r7, ip, ip, lsr #1 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq pc, r9, ip, asr #6 │ │ │ │ - eorseq r2, ip, ip, asr #10 │ │ │ │ + eorseq pc, r9, ip, ror #7 │ │ │ │ + eorseq r2, ip, ip, ror #11 │ │ │ │ subeq r7, ip, r4, lsr r0 │ │ │ │ │ │ │ │ 0026588c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -246843,33 +246843,33 @@ │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #256] @ 2659e4 │ │ │ │ ldr fp, [pc, #256] @ 2659e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add fp, pc, fp │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, fp │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5913a4 │ │ │ │ + bl 591444 │ │ │ │ mov sl, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ - bl 590fdc │ │ │ │ + bl 59107c │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sp, #32] │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ @@ -246885,15 +246885,15 @@ │ │ │ │ str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ subs r3, r0, r4 │ │ │ │ movne r3, #1 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r3, r4 │ │ │ │ - bl 3eb420 │ │ │ │ + bl 3eb4c0 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r6 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #84] @ 2659ec │ │ │ │ ldr r3, [pc, #64] @ 2659dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -246909,17 +246909,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r6, ip, r4, asr #31 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq pc, r9, r4, ror #4 │ │ │ │ - eorseq r8, lr, r8, asr pc │ │ │ │ - subeq r0, r0, r8, asr r7 │ │ │ │ + eorseq pc, r9, r4, lsl #6 │ │ │ │ + @ instruction: 0x003e8ff8 │ │ │ │ + strdeq r0, [r0], #-120 @ 0xffffff88 │ │ │ │ ldrdeq r6, [ip], #-228 @ 0xffffff1c │ │ │ │ │ │ │ │ 002659f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3784] @ 0xec8 │ │ │ │ @@ -246934,55 +246934,55 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #284] @ 0x11c │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ add r8, sp, #8 │ │ │ │ mov r2, #272 @ 0x110 │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 176c18 │ │ │ │ ldr r1, [pc, #248] @ 265b58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 591140 │ │ │ │ + bl 5911e0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #232] @ 265b5c │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 591140 │ │ │ │ + bl 5911e0 │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldr r1, [pc, #208] @ 265b60 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 591140 │ │ │ │ + bl 5911e0 │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldr r1, [pc, #192] @ 265b64 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 591140 │ │ │ │ + bl 5911e0 │ │ │ │ strd r0, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #176] @ 265b68 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 591140 │ │ │ │ + bl 5911e0 │ │ │ │ strd r0, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #160] @ 265b6c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 591140 │ │ │ │ + bl 5911e0 │ │ │ │ strd r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ - bl 422e14 │ │ │ │ + bl 422eb4 │ │ │ │ add r1, sp, #4 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, r8 │ │ │ │ strne r6, [sp, #8] │ │ │ │ streq r6, [sp, #12] │ │ │ │ bl 263724 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ @@ -247004,21 +247004,21 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r6, ip, r0, ror #28 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq pc, r9, r0, lsl #2 │ │ │ │ - eorseq lr, r9, r8, asr #32 │ │ │ │ - eorseq lr, r9, r8, lsr r0 │ │ │ │ - eorseq lr, r9, r4, lsr #32 │ │ │ │ - eorseq lr, r9, r8, lsl r0 │ │ │ │ - eorseq lr, r9, ip │ │ │ │ - eorseq lr, r9, r0 │ │ │ │ + eorseq pc, r9, r0, lsr #3 │ │ │ │ + eorseq lr, r9, r8, ror #1 │ │ │ │ + ldrsbeq lr, [r9], -r8 @ │ │ │ │ + eorseq lr, r9, r4, asr #1 │ │ │ │ + ldrheq lr, [r9], -r8 @ │ │ │ │ + eorseq lr, r9, ip, lsr #1 │ │ │ │ + eorseq lr, r9, r0, lsr #1 │ │ │ │ subeq r6, ip, r0, ror #26 │ │ │ │ │ │ │ │ 00265b74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -247032,20 +247032,20 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 5914a4 │ │ │ │ + bl 591544 │ │ │ │ ldr r1, [pc, #136] @ 265c50 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #8] │ │ │ │ bl 26364c │ │ │ │ @@ -247068,16 +247068,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r6, ip, r0, ror #25 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq sp, r9, r4, asr #29 │ │ │ │ - eorseq lr, r9, r0, ror #30 │ │ │ │ + eorseq sp, r9, r4, ror #30 │ │ │ │ + eorseq pc, r9, r0 │ │ │ │ subeq r6, ip, r8, ror #24 │ │ │ │ │ │ │ │ 00265c58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -247091,41 +247091,41 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 5914a4 │ │ │ │ + bl 591544 │ │ │ │ ldr r1, [pc, #300] @ 265dd8 │ │ │ │ mov r6, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #280] @ 265ddc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ cmp r4, r6 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r9, r0 │ │ │ │ beq 265d5c │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ bl 271664 │ │ │ │ subs r5, r0, #0 │ │ │ │ movne r4, r6 │ │ │ │ beq 265dc0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 410f08 │ │ │ │ + bl 410fa8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 427aa0 │ │ │ │ + bl 427b40 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #192] @ 265de0 │ │ │ │ ldr r3, [pc, #172] @ 265dd0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -247139,90 +247139,90 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r8 │ │ │ │ - bl 422e14 │ │ │ │ + bl 422eb4 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 265cf8 │ │ │ │ add r6, sp, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ - bl 3f877c │ │ │ │ + bl 3f881c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 265dc0 │ │ │ │ - bl 3fa4cc │ │ │ │ + bl 3fa56c │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 422a20 │ │ │ │ + bl 422ac0 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 423514 │ │ │ │ + bl 4235b4 │ │ │ │ mov r4, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bge 265cf8 │ │ │ │ b 265d04 │ │ │ │ mov r4, #0 │ │ │ │ b 265d04 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strdeq r6, [ip], #-188 @ 0xffffff44 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r8, r9, r8, lsl #22 │ │ │ │ - eorseq lr, r9, r8, ror lr │ │ │ │ - @ instruction: 0x003d37d0 │ │ │ │ + eorseq r8, r9, r8, lsr #23 │ │ │ │ + eorseq lr, r9, r8, lsl pc │ │ │ │ + eorseq r3, sp, r0, ror r8 │ │ │ │ subeq r6, ip, ip, asr #22 │ │ │ │ │ │ │ │ 00265de4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #488] @ 265fe8 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ ldr r1, [pc, #472] @ 265fec │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5914a4 │ │ │ │ + bl 591544 │ │ │ │ ldr r1, [pc, #452] @ 265ff0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5914a4 │ │ │ │ + bl 591544 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 265f20 │ │ │ │ mov r0, #0 │ │ │ │ - bl 4da64c │ │ │ │ + bl 4da6ec │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r2 │ │ │ │ - bl 3ec414 │ │ │ │ + bl 3ec4b4 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 265f14 │ │ │ │ ldr sl, [pc, #392] @ 265ff4 │ │ │ │ mov r4, r9 │ │ │ │ add sl, pc, sl │ │ │ │ b 265eac │ │ │ │ cmp r9, r4 │ │ │ │ beq 265e8c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r8, [r4, #4] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 263c88 │ │ │ │ ldr r4, [r4] │ │ │ │ @@ -247252,27 +247252,27 @@ │ │ │ │ ldr r2, [pc, #252] @ 266004 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 4dacc4 │ │ │ │ - bl 44aad4 │ │ │ │ + b 4dad64 │ │ │ │ + bl 44ab74 │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 265fa0 │ │ │ │ ldr r9, [pc, #212] @ 266008 │ │ │ │ mov r4, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ b 265f74 │ │ │ │ cmp r8, r4 │ │ │ │ beq 265f50 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r1, #16] │ │ │ │ mov r0, r6 │ │ │ │ bl 263c88 │ │ │ │ ldr r4, [r4] │ │ │ │ mov sl, #1 │ │ │ │ @@ -247286,15 +247286,15 @@ │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 265f3c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 265f7c │ │ │ │ mov r0, r8 │ │ │ │ - bl 4da64c │ │ │ │ + bl 4da6ec │ │ │ │ cmp r5, #0 │ │ │ │ movne r3, sl │ │ │ │ orreq r3, sl, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -247302,50 +247302,50 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ b 265e4c │ │ │ │ mov r0, r8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 4da64c │ │ │ │ - eorseq lr, r9, r4, lsr #26 │ │ │ │ - eorseq sp, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x003aacd4 │ │ │ │ - subeq r0, r2, r4, lsr r8 │ │ │ │ - subeq ip, r6, ip, ror pc │ │ │ │ - eorseq sp, r9, r4, asr #16 │ │ │ │ - @ instruction: 0x0039dbd4 │ │ │ │ + b 4da6ec │ │ │ │ + eorseq lr, r9, r4, asr #27 │ │ │ │ + eorseq sp, r9, r0, ror #26 │ │ │ │ + eorseq sl, sl, r4, ror sp │ │ │ │ + ldrdeq r0, [r2], #-132 @ 0xffffff7c │ │ │ │ + subeq sp, r6, ip, lsl r0 │ │ │ │ + eorseq sp, r9, r4, ror #17 │ │ │ │ + eorseq sp, r9, r4, ror ip │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - subeq r0, r2, ip, ror #14 │ │ │ │ + subeq r0, r2, ip, lsl #16 │ │ │ │ │ │ │ │ 0026600c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r2, #0 │ │ │ │ sub sp, sp, #80 @ 0x50 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r2 │ │ │ │ - bl 44ad3c │ │ │ │ + bl 44addc │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 2660e0 │ │ │ │ ldr r6, [pc, #172] @ 2660f0 │ │ │ │ ldr r7, [pc, #172] @ 2660f4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2660d4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ ldr ip, [r3, #12] │ │ │ │ mov r0, r5 │ │ │ │ ldrd sl, [ip, #160] @ 0xa0 │ │ │ │ ldrd r2, [ip] │ │ │ │ strd sl, [sp, #72] @ 0x48 │ │ │ │ @@ -247363,62 +247363,62 @@ │ │ │ │ strd sl, [sp, #24] │ │ │ │ ldrd sl, [ip, #40] @ 0x28 │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldrd sl, [ip, #32] │ │ │ │ strd sl, [sp, #8] │ │ │ │ ldrd sl, [ip, #8] │ │ │ │ strd sl, [sp] │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 266050 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #80 @ 0x50 │ │ │ │ pop {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ - b 4da92c │ │ │ │ - @ instruction: 0x0039dab4 │ │ │ │ - @ instruction: 0x0039dab4 │ │ │ │ + b 4da9cc │ │ │ │ + eorseq sp, r9, r4, asr fp │ │ │ │ + eorseq sp, r9, r4, asr fp │ │ │ │ │ │ │ │ 002660f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #244] @ 266204 │ │ │ │ ldr r3, [pc, #244] @ 266208 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 3ee3b8 │ │ │ │ + bl 3ee458 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2661ec │ │ │ │ ldr r7, [pc, #208] @ 26620c │ │ │ │ ldr r8, [pc, #208] @ 266210 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ b 266194 │ │ │ │ ldr r3, [r6, r2] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldrd sl, [r0, #32] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldrd sl, [r0, #8] │ │ │ │ strd sl, [sp, #8] │ │ │ │ ldrd sl, [r0, #16] │ │ │ │ mov r0, r5 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2661dc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [pc, #116] @ 266214 │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #1 │ │ │ │ @@ -247428,34 +247428,34 @@ │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [r3, #8] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldrd r0, [r3, #16] │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 266194 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ - b 4daa40 │ │ │ │ + b 4daae0 │ │ │ │ ldr r1, [pc, #36] @ 266218 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ - b 4d0aec │ │ │ │ + b 4d0b8c │ │ │ │ subeq r6, ip, ip, asr r7 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - @ instruction: 0x0039daf0 │ │ │ │ - mlaseq r9, ip, sl, sp │ │ │ │ + mlaseq r9, r0, fp, sp │ │ │ │ + eorseq sp, r9, ip, lsr fp │ │ │ │ @ instruction: 0x00001cb4 │ │ │ │ - @ instruction: 0x0039d9d8 │ │ │ │ + eorseq sp, r9, r8, ror sl │ │ │ │ │ │ │ │ 0026621c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #1268] @ 266728 │ │ │ │ @@ -247474,53 +247474,53 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [r7, #4] │ │ │ │ str r6, [r7, #8] │ │ │ │ - bl 433054 │ │ │ │ + bl 4330f4 │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4798b0 │ │ │ │ + bl 479950 │ │ │ │ cmp r0, r6 │ │ │ │ beq 266718 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 4786cc │ │ │ │ + bl 47876c │ │ │ │ subs r9, r0, #0 │ │ │ │ blt 2666c4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 428278 │ │ │ │ + bl 428318 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2666e0 │ │ │ │ add r3, sp, #24 │ │ │ │ mov sl, #1 │ │ │ │ stm sp, {r3, r9} │ │ │ │ str r5, [sp, #8] │ │ │ │ b 2662e0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 428038 │ │ │ │ + bl 4280d8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 266320 │ │ │ │ mov r0, r4 │ │ │ │ - bl 477f14 │ │ │ │ + bl 477fb4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2662d0 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 4786cc │ │ │ │ + bl 47876c │ │ │ │ subs r9, r0, #0 │ │ │ │ bgt 266630 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 1753dc │ │ │ │ mov r0, r7 │ │ │ │ - bl 428038 │ │ │ │ + bl 4280d8 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 2662e0 │ │ │ │ cmp sl, #0 │ │ │ │ ldr r9, [sp, #4] │ │ │ │ ldr r5, [sp, #8] │ │ │ │ bne 2666e0 │ │ │ │ mov r1, #4 │ │ │ │ @@ -247542,15 +247542,15 @@ │ │ │ │ add fp, r8, r8, lsl #1 │ │ │ │ add fp, r8, fp, lsl #2 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, fp, lsl #5 │ │ │ │ mov r2, r3 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ mov r1, r3 │ │ │ │ - bl 4794c8 │ │ │ │ + bl 479568 │ │ │ │ lsl fp, fp, #5 │ │ │ │ cmp r0, #1 │ │ │ │ bne 266360 │ │ │ │ ldr sl, [sp, #32] │ │ │ │ ldr r3, [sp] │ │ │ │ cmp sl, #0 │ │ │ │ str r8, [r3, r4, lsl #2] │ │ │ │ @@ -247600,45 +247600,45 @@ │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r9, r8 │ │ │ │ bne 26636c │ │ │ │ ldr r5, [sp, #12] │ │ │ │ ldr r1, [pc, #704] @ 266730 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ cmp r4, #0 │ │ │ │ mov sl, r4 │ │ │ │ ble 266704 │ │ │ │ ldr r6, [pc, #680] @ 266734 │ │ │ │ mov r0, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 44b1e8 │ │ │ │ + bl 44b288 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r7, [pc, #656] @ 266738 │ │ │ │ ldr r3, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, #0 │ │ │ │ sub r8, r3, #4 │ │ │ │ ldr r3, [r8, #4]! │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r2, r3, r3, lsl #1 │ │ │ │ add r3, r3, r2, lsl #2 │ │ │ │ add r0, r0, r3, lsl #5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 5984a8 │ │ │ │ + bl 598548 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 44b1e8 │ │ │ │ + bl 44b288 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ cmp sl, r4 │ │ │ │ bne 2664b4 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ beq 2665d8 │ │ │ │ ldr r9, [pc, #560] @ 26673c │ │ │ │ ldr r8, [pc, #560] @ 266740 │ │ │ │ @@ -247652,28 +247652,28 @@ │ │ │ │ beq 266594 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 266520 │ │ │ │ ldr r2, [r6] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r0, #0 │ │ │ │ - bl 44b1e8 │ │ │ │ + bl 44b288 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r4, [r6, #12] │ │ │ │ cmp r4, #0 │ │ │ │ beq 266520 │ │ │ │ mov r0, r4 │ │ │ │ - bl 44b1e8 │ │ │ │ + bl 44b288 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r4, [r4, #416] @ 0x1a0 │ │ │ │ cmp r4, #0 │ │ │ │ bne 266568 │ │ │ │ ldr r6, [r6, #4] │ │ │ │ cmp r6, #0 │ │ │ │ bne 26652c │ │ │ │ ldr r5, [sp, #32] │ │ │ │ @@ -247693,15 +247693,15 @@ │ │ │ │ bl 1753dc │ │ │ │ cmp r5, #0 │ │ │ │ bne 2665a0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [sp] │ │ │ │ bl 1753dc │ │ │ │ - bl 4330f8 │ │ │ │ + bl 433198 │ │ │ │ ldr r2, [pc, #340] @ 266748 │ │ │ │ ldr r3, [pc, #308] @ 26672c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -247718,15 +247718,15 @@ │ │ │ │ mov r0, #20 │ │ │ │ bl 175100 │ │ │ │ mov fp, #0 │ │ │ │ mov r5, fp │ │ │ │ mov sl, fp │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3f8c2c │ │ │ │ + bl 3f8ccc │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, r8 │ │ │ │ str r0, [r8] │ │ │ │ str r6, [r3, #12]! │ │ │ │ str r3, [r8, #16] │ │ │ │ add r3, r8, #4 │ │ │ │ str r6, [r8, #4] │ │ │ │ @@ -247752,48 +247752,48 @@ │ │ │ │ bne 266678 │ │ │ │ mov sl, #0 │ │ │ │ b 266308 │ │ │ │ ldr r1, [pc, #128] @ 26674c │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ - bl 4330f8 │ │ │ │ + bl 4d0b8c │ │ │ │ + bl 433198 │ │ │ │ b 2665ec │ │ │ │ ldr r1, [pc, #104] @ 266750 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 2666d8 │ │ │ │ ldr r1, [pc, #88] @ 266754 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #76] @ 266758 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 2664f8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 2666d8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r6, ip, r8, lsr r6 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq sp, r9, ip, asr #16 │ │ │ │ - subeq r0, r2, r4, lsl r2 │ │ │ │ - eorseq r1, sp, r8, lsr #1 │ │ │ │ - @ instruction: 0x0039d7d8 │ │ │ │ - subeq r0, r2, ip, lsl #3 │ │ │ │ - subeq r0, r2, r8, lsl #3 │ │ │ │ + eorseq sp, r9, ip, ror #17 │ │ │ │ + strheq r0, [r2], #-36 @ 0xffffffdc │ │ │ │ + eorseq r1, sp, r8, asr #2 │ │ │ │ + eorseq sp, r9, r8, ror r8 │ │ │ │ + subeq r0, r2, ip, lsr #4 │ │ │ │ + subeq r0, r2, r8, lsr #4 │ │ │ │ subeq r6, ip, r8, ror r2 │ │ │ │ - eorseq sp, r9, ip, lsr #11 │ │ │ │ - @ instruction: 0x0039d5b0 │ │ │ │ - eorseq sp, r9, r0, asr #11 │ │ │ │ - eorseq r7, r8, ip, lsl #13 │ │ │ │ + eorseq sp, r9, ip, asr #12 │ │ │ │ + eorseq sp, r9, r0, asr r6 │ │ │ │ + eorseq sp, r9, r0, ror #12 │ │ │ │ + eorseq r7, r8, ip, lsr #14 │ │ │ │ │ │ │ │ 0026675c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #280] @ 26688c │ │ │ │ @@ -247825,15 +247825,15 @@ │ │ │ │ ldr r3, [pc, #192] @ 26689c │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r4 │ │ │ │ - bl 5861bc │ │ │ │ + bl 58625c │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 266830 │ │ │ │ subs r5, r5, #0 │ │ │ │ mov r1, #1 │ │ │ │ movne r5, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -247843,15 +247843,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ bl 2633fc │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r2, [pc, #92] @ 2668a0 │ │ │ │ ldr r3, [pc, #72] @ 266890 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -247895,53 +247895,53 @@ │ │ │ │ beq 26694c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 359160 │ │ │ │ + bl 359200 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2668d8 │ │ │ │ ldr r1, [pc, #112] @ 26698c │ │ │ │ ldr r3, [pc, #112] @ 266990 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #104] @ 266994 │ │ │ │ mov ip, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a80b8 │ │ │ │ + bl 5a8158 │ │ │ │ mov r0, #0 │ │ │ │ b 2668f0 │ │ │ │ ldr r1, [pc, #68] @ 266998 │ │ │ │ ldr r3, [pc, #68] @ 26699c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #60] @ 2669a0 │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a80b8 │ │ │ │ + bl 5a8158 │ │ │ │ b 266944 │ │ │ │ strheq r5, [ip], #-240 @ 0xffffff10 │ │ │ │ andeq r1, r0, ip, lsr #6 │ │ │ │ subseq lr, r6, ip, ror pc │ │ │ │ - eorseq sp, r9, r4, lsl r4 │ │ │ │ - subeq ip, r6, r8, lsl #12 │ │ │ │ - eorseq sp, r9, r4, ror #7 │ │ │ │ - eorseq sp, r9, r4, lsl r4 │ │ │ │ - ldrdeq ip, [r6], #-80 @ 0xffffffb0 │ │ │ │ - eorseq sp, r9, ip, lsr #7 │ │ │ │ + @ instruction: 0x0039d4b4 │ │ │ │ + subeq ip, r6, r8, lsr #13 │ │ │ │ + eorseq sp, r9, r4, lsl #9 │ │ │ │ + @ instruction: 0x0039d4b4 │ │ │ │ + subeq ip, r6, r0, ror r6 │ │ │ │ + eorseq sp, r9, ip, asr #8 │ │ │ │ │ │ │ │ 002669a4 : │ │ │ │ ldr r3, [pc, #124] @ 266a28 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r3] │ │ │ │ cmp ip, #0 │ │ │ │ bne 266a10 │ │ │ │ @@ -248079,15 +248079,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #16 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r2, [pc, #268] @ 266ce0 │ │ │ │ ldr r3, [pc, #220] @ 266cb4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -248119,50 +248119,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ stm sp, {r4, r7} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 266cf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r4, [r5, #8] │ │ │ │ b 266b44 │ │ │ │ ldr r0, [pc, #92] @ 266cf4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r4, [r5, #8] │ │ │ │ b 266b44 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r5, ip, r4, lsl #27 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r5, ip, r0, ror #26 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq lr, r6, r8, lsr #26 │ │ │ │ subeq r5, ip, r0, lsr #26 │ │ │ │ subseq lr, r6, r8, ror #25 │ │ │ │ + eorseq sp, r9, r0, lsr #5 │ │ │ │ + subeq ip, r6, ip, lsr #8 │ │ │ │ + eorseq fp, ip, r0, ror pc │ │ │ │ + eorseq r7, r8, r4, lsr #14 │ │ │ │ eorseq sp, r9, r0, lsl #4 │ │ │ │ - subeq ip, r6, ip, lsl #7 │ │ │ │ - @ instruction: 0x003cbed0 │ │ │ │ - eorseq r7, r8, r4, lsl #13 │ │ │ │ - eorseq sp, r9, r0, ror #2 │ │ │ │ @ instruction: 0x004c5c98 │ │ │ │ muleq r0, r4, r7 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq sp, r9, r8, lsl r1 │ │ │ │ - eorseq sp, r9, r0, lsr r1 │ │ │ │ + @ instruction: 0x0039d1b8 │ │ │ │ + @ instruction: 0x0039d1d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -248237,30 +248237,30 @@ │ │ │ │ ldr r1, [pc, #56] @ 266e64 │ │ │ │ ldr r0, [pc, #56] @ 266e68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ + eorseq r5, ip, r0, lsr r1 │ │ │ │ + eorseq sp, fp, r0, rrx │ │ │ │ + subeq ip, r6, r8, asr #4 │ │ │ │ + eorseq sp, r9, r0, ror #1 │ │ │ │ + ldrsheq sp, [r9], -r8 @ │ │ │ │ mlaseq ip, r0, r0, r5 │ │ │ │ - eorseq ip, fp, r0, asr #31 │ │ │ │ - subeq ip, r6, r8, lsr #3 │ │ │ │ - eorseq sp, r9, r0, asr #32 │ │ │ │ - eorseq sp, r9, r8, asr r0 │ │ │ │ - @ instruction: 0x003c4ff0 │ │ │ │ - @ instruction: 0x003c4fd0 │ │ │ │ - eorseq r4, ip, r4, asr #31 │ │ │ │ - subeq ip, r6, r4, lsr #2 │ │ │ │ - @ instruction: 0x0039cfbc │ │ │ │ - eorseq ip, r9, ip, asr #31 │ │ │ │ + eorseq r5, ip, r0, ror r0 │ │ │ │ + eorseq r5, ip, r4, rrx │ │ │ │ + subeq ip, r6, r4, asr #3 │ │ │ │ + eorseq sp, r9, ip, asr r0 │ │ │ │ + eorseq sp, r9, ip, rrx │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp] │ │ │ │ - b 588e90 │ │ │ │ + b 588f30 │ │ │ │ │ │ │ │ 00266e80 : │ │ │ │ ldr r3, [pc, #20] @ 266e9c │ │ │ │ add r3, pc, r3 │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -248299,15 +248299,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -248317,28 +248317,28 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #94 @ 0x5e │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subeq ip, r6, r4, asr #32 │ │ │ │ - eorseq ip, r9, r0, lsl #30 │ │ │ │ - @ instruction: 0x0039ced8 │ │ │ │ - strdeq fp, [r6], #-248 @ 0xffffff08 │ │ │ │ - @ instruction: 0x0039ced8 │ │ │ │ - mlaseq r9, r0, lr, ip │ │ │ │ + subeq ip, r6, r4, ror #1 │ │ │ │ + eorseq ip, r9, r0, lsr #31 │ │ │ │ + eorseq ip, r9, r8, ror pc │ │ │ │ + @ instruction: 0x0046c098 │ │ │ │ + eorseq ip, r9, r8, ror pc │ │ │ │ + eorseq ip, r9, r0, lsr pc │ │ │ │ │ │ │ │ 00266fa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -248382,36 +248382,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ b 267024 │ │ │ │ ldr r3, [pc, #60] @ 2670b8 │ │ │ │ ldr ip, [pc, #60] @ 2670bc │ │ │ │ ldr r1, [pc, #60] @ 2670c0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 267024 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r5, ip, r8, lsr #17 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq lr, r6, ip, lsl #17 │ │ │ │ subeq r5, ip, r0, asr #16 │ │ │ │ - subeq fp, r6, ip, asr #29 │ │ │ │ - @ instruction: 0x0039cdd0 │ │ │ │ - eorseq ip, r9, r4, ror #26 │ │ │ │ + subeq fp, r6, ip, ror #30 │ │ │ │ + eorseq ip, r9, r0, ror lr │ │ │ │ + eorseq ip, r9, r4, lsl #28 │ │ │ │ │ │ │ │ 002670c4 : │ │ │ │ ldr r2, [pc, #108] @ 267138 │ │ │ │ ldr r1, [pc, #108] @ 26713c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -248474,26 +248474,26 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #130 @ 0x82 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ subeq r3, sp, r0, lsr #18 │ │ │ │ - @ instruction: 0x0046bd9c │ │ │ │ - eorseq ip, r9, r4, ror #25 │ │ │ │ - eorseq ip, r9, r4, lsr ip │ │ │ │ + subeq fp, r6, ip, lsr lr │ │ │ │ + eorseq ip, r9, r4, lsl #27 │ │ │ │ + @ instruction: 0x0039ccd4 │ │ │ │ │ │ │ │ 002671fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r0, #0 │ │ │ │ @@ -248639,32 +248639,32 @@ │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r2 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2671fc │ │ │ │ ldr r0, [pc, #60] @ 267488 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r3, [pc, #40] @ 26748c │ │ │ │ ldr r1, [pc, #40] @ 267490 │ │ │ │ ldr r0, [pc, #40] @ 267494 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ strdeq r3, [sp], #-96 @ 0xffffffa0 │ │ │ │ subeq r3, sp, r4, lsl #13 │ │ │ │ - mlaseq r9, r0, sl, ip │ │ │ │ - subeq fp, r6, r8, ror #21 │ │ │ │ - eorseq ip, r9, r0, lsl #19 │ │ │ │ - eorseq ip, r9, ip, asr #20 │ │ │ │ + eorseq ip, r9, r0, lsr fp │ │ │ │ + subeq fp, r6, r8, lsl #23 │ │ │ │ + eorseq ip, r9, r0, lsr #20 │ │ │ │ + eorseq ip, r9, ip, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #300] @ 2675e4 │ │ │ │ @@ -248678,15 +248678,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #12 │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp, #16] │ │ │ │ - bl 588e90 │ │ │ │ + bl 588f30 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26753c │ │ │ │ ldr r2, [pc, #236] @ 2675ec │ │ │ │ ldr r3, [pc, #228] @ 2675e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -248723,20 +248723,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #130 @ 0x82 │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2675bc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ b 2674f8 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [r3] │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ @@ -248744,17 +248744,17 @@ │ │ │ │ bl 267344 │ │ │ │ b 2674f8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r5, ip, ip, lsr #7 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r5, ip, ip, ror #6 │ │ │ │ subeq r3, sp, ip, lsr r5 │ │ │ │ - subeq fp, r6, ip, asr #19 │ │ │ │ - eorseq ip, r9, r4, lsl r9 │ │ │ │ - eorseq ip, r9, r8, asr r8 │ │ │ │ + subeq fp, r6, ip, ror #20 │ │ │ │ + @ instruction: 0x0039c9b4 │ │ │ │ + @ instruction: 0x0039c8f8 │ │ │ │ │ │ │ │ 00267600 : │ │ │ │ ldr r3, [pc, #76] @ 267654 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 267630 │ │ │ │ @@ -248782,26 +248782,26 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #396] @ 2677fc │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 360c44 │ │ │ │ - bl 367728 │ │ │ │ + bl 360ce4 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #372] @ 267800 │ │ │ │ ldr r2, [pc, #372] @ 267804 │ │ │ │ ldr r1, [pc, #372] @ 267808 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #344] @ 26780c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r6, [r3] │ │ │ │ cmp r6, #0 │ │ │ │ ldrb r8, [r0, #170] @ 0xaa │ │ │ │ beq 2677d0 │ │ │ │ mov r4, #0 │ │ │ │ @@ -248879,20 +248879,20 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ strdeq r5, [ip], #-28 @ 0xffffffe4 │ │ │ │ - subeq fp, r6, r0, asr #17 │ │ │ │ - mlaseq r7, r0, r8, lr │ │ │ │ - @ instruction: 0x0037eddc │ │ │ │ + subeq fp, r6, r0, ror #18 │ │ │ │ + eorseq lr, r7, r0, lsr r9 │ │ │ │ + eorseq lr, r7, ip, ror lr │ │ │ │ ldrdeq r3, [sp], #-56 @ 0xffffffc8 │ │ │ │ andeq r1, r0, r8, asr #25 │ │ │ │ - eorseq ip, r9, ip, asr #14 │ │ │ │ + eorseq ip, r9, ip, ror #15 │ │ │ │ │ │ │ │ 00267818 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -248915,26 +248915,26 @@ │ │ │ │ ldr r3, [pc, #68] @ 2678b8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #60] @ 2678bc │ │ │ │ str r8, [r0, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 368e74 │ │ │ │ + bl 368f14 │ │ │ │ mov ip, #0 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 369b64 │ │ │ │ + b 369c04 │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ - @ instruction: 0x00423594 │ │ │ │ + subeq r3, r2, r4, lsr r6 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ @ instruction: 0xfffff5e4 │ │ │ │ │ │ │ │ 002678c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -248982,17 +248982,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r3, sp, ip, ror #2 │ │ │ │ - subeq fp, r6, r0, ror #11 │ │ │ │ - eorseq ip, r9, r8, ror r4 │ │ │ │ - eorseq ip, r9, r4, asr #10 │ │ │ │ + subeq fp, r6, r0, lsl #13 │ │ │ │ + eorseq ip, r9, r8, lsl r5 │ │ │ │ + eorseq ip, r9, r4, ror #11 │ │ │ │ │ │ │ │ 00267998 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r0, #0 │ │ │ │ @@ -249125,27 +249125,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r5, r4 │ │ │ │ mov fp, r4 │ │ │ │ b 267b84 │ │ │ │ strheq r2, [sp], #-244 @ 0xffffff0c │ │ │ │ - eorseq ip, r9, r8, lsl r4 │ │ │ │ + @ instruction: 0x0039c4b8 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ ldr r3, [pc, #16] @ 267bdc │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ mov r3, r0 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ ldr r2, [pc, #24] @ 267c0c │ │ │ │ strb r3, [r2, r0] │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -249192,44 +249192,44 @@ │ │ │ │ bl 175184 │ │ │ │ ldr r0, [pc, #16] @ 267cc4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17699c │ │ │ │ bl 176fb4 │ │ │ │ subeq r4, ip, r4, asr #24 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq ip, r9, r4, ror #4 │ │ │ │ + eorseq ip, r9, r4, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r1, #8] │ │ │ │ sub r3, r4, #4 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 267d2c │ │ │ │ ldr r3, [pc, #112] @ 267d60 │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r1, #12] │ │ │ │ ldr r0, [r0, r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 267d30 │ │ │ │ mov r1, r4 │ │ │ │ - bl 359168 │ │ │ │ + bl 359208 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ bl 267c10 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 359170 │ │ │ │ + bl 359210 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -249273,16 +249273,16 @@ │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ bl 176f24 <__fprintf_chk@plt> │ │ │ │ mov r0, r4 │ │ │ │ bl 177140 │ │ │ │ ldrdeq r4, [ip], #-168 @ 0xffffff58 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - subeq fp, r6, ip, lsl #4 │ │ │ │ - eorseq ip, r9, r0, asr r1 │ │ │ │ + subeq fp, r6, ip, lsr #5 │ │ │ │ + @ instruction: 0x0039c1f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 267e50 │ │ │ │ ldr ip, [pc, #40] @ 267e54 │ │ │ │ ldr r1, [pc, #40] @ 267e58 │ │ │ │ @@ -249291,17 +249291,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #436 @ 0x1b4 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 175118 │ │ │ │ - strheq fp, [r6], #-24 @ 0xffffffe8 │ │ │ │ - eorseq ip, r9, r8, lsl r1 │ │ │ │ - eorseq ip, r9, r4, lsl #2 │ │ │ │ + subeq fp, r6, r8, asr r2 │ │ │ │ + @ instruction: 0x0039c1b8 │ │ │ │ + eorseq ip, r9, r4, lsr #3 │ │ │ │ │ │ │ │ 00267e5c : │ │ │ │ ldrb r0, [r0, #123] @ 0x7b │ │ │ │ cmp r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -249455,17 +249455,17 @@ │ │ │ │ cmp r4, #0 │ │ │ │ bne 268074 │ │ │ │ bl 176fb4 │ │ │ │ subeq r4, ip, r0, lsl #17 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r4, ip, r0, ror #16 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - eorseq fp, r9, r4, lsr pc │ │ │ │ + @ instruction: 0x0039bfd4 │ │ │ │ andeq r1, r0, r8, asr #6 │ │ │ │ - eorseq fp, r9, ip, lsl #30 │ │ │ │ + eorseq fp, r9, ip, lsr #31 │ │ │ │ │ │ │ │ 002680c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #100] @ 268140 │ │ │ │ @@ -249728,25 +249728,25 @@ │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r2 │ │ │ │ ldr r2, [r0, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ orr r3, r2, r1 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ str r3, [r5, #136] @ 0x88 │ │ │ │ - bl 5a1920 │ │ │ │ + bl 5a19c0 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #116] @ 0x74 │ │ │ │ - bl 5a089c │ │ │ │ + bl 5a093c │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2684d4 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ @@ -249808,21 +249808,21 @@ │ │ │ │ ldr r3, [r4, #140] @ 0x8c │ │ │ │ cmp r3, #0 │ │ │ │ bne 2685b0 │ │ │ │ bl 2f694c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 314690 │ │ │ │ + b 31472c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 314690 │ │ │ │ + b 31472c │ │ │ │ mov r0, r4 │ │ │ │ - bl 3728e8 │ │ │ │ + bl 372988 │ │ │ │ bl 2771fc │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #123] @ 0x7b │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -249860,32 +249860,32 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, #33 @ 0x21 │ │ │ │ bl 1763fc <__prctl_time64@plt> │ │ │ │ add r0, r4, #8 │ │ │ │ - bl 5a06e8 │ │ │ │ + bl 5a0788 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ - bl 5a06e8 │ │ │ │ + bl 5a0788 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl 59fd3c │ │ │ │ + bl 59fddc │ │ │ │ ldr r2, [pc, #64] @ 2686d0 │ │ │ │ ldr r3, [pc, #48] @ 2686c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2686bc │ │ │ │ add r0, r4, #148 @ 0x94 │ │ │ │ add sp, sp, #152 @ 0x98 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5a18f4 │ │ │ │ + b 5a1994 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r4, ip, r8, ror #4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0xfffff68c │ │ │ │ subseq sp, r6, ip, lsl #4 │ │ │ │ ldrdeq r4, [ip], #-28 @ 0xffffffe4 │ │ │ │ │ │ │ │ @@ -249898,34 +249898,34 @@ │ │ │ │ │ │ │ │ 002686e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ mov r5, #0 │ │ │ │ strb r5, [r4, #120] @ 0x78 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldrb r3, [r4, #122] @ 0x7a │ │ │ │ cmp r3, r5 │ │ │ │ bne 268724 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 17e960 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 5a1920 │ │ │ │ + bl 5a19c0 │ │ │ │ cmp r0, r5 │ │ │ │ beq 268758 │ │ │ │ ldr r0, [pc, #32] @ 26875c │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ strh r3, [r4, #122] @ 0x7a │ │ │ │ - bl 5a089c │ │ │ │ + bl 5a093c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 17e960 │ │ │ │ bl 267e10 │ │ │ │ subseq sp, r6, r4, lsr r1 │ │ │ │ │ │ │ │ 00268760 : │ │ │ │ @@ -249962,15 +249962,15 @@ │ │ │ │ bl 1c5b7c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2686e8 │ │ │ │ strdeq r4, [ip], #-0 │ │ │ │ ldrsbeq sp, [r6], #-4 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - mlaseq r9, r8, r7, fp │ │ │ │ + eorseq fp, r9, r8, lsr r8 │ │ │ │ andeq r0, r0, pc, asr #3 │ │ │ │ │ │ │ │ 002687fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -250009,25 +250009,25 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ bl 176f24 <__fprintf_chk@plt> │ │ │ │ mov r0, r5 │ │ │ │ bl 177140 │ │ │ │ subeq r4, ip, r0, asr r0 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - subeq sl, r6, ip, ror #14 │ │ │ │ - @ instruction: 0x0039b6b0 │ │ │ │ + subeq sl, r6, ip, lsl #16 │ │ │ │ + eorseq fp, r9, r0, asr r7 │ │ │ │ │ │ │ │ 002688b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #116] @ 0x74 │ │ │ │ - bl 5a089c │ │ │ │ + bl 5a093c │ │ │ │ ldr r3, [pc, #68] @ 268918 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2688f0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -250047,15 +250047,15 @@ │ │ │ │ │ │ │ │ 0026891c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #92] @ 268990 │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r0, r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 26896c │ │ │ │ ldrb r3, [r0, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -250072,37 +250072,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2689a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ @ instruction: 0x004c6398 │ │ │ │ - subeq sl, r6, r0, ror r6 │ │ │ │ - @ instruction: 0x0039b5bc │ │ │ │ - eorseq r1, r8, r0, asr #28 │ │ │ │ + subeq sl, r6, r0, lsl r7 │ │ │ │ + eorseq fp, r9, ip, asr r6 │ │ │ │ + eorseq r1, r8, r0, ror #29 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 002689a4 : │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - b 5a1920 │ │ │ │ + b 5a19c0 │ │ │ │ │ │ │ │ 002689ac : │ │ │ │ ldr r3, [pc, #44] @ 2689e0 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r0, r3] │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {pc} @ (ldreq pc, [sp], #4) │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 5a1920 │ │ │ │ + b 5a19c0 │ │ │ │ subeq r6, ip, r4, lsl r3 │ │ │ │ │ │ │ │ 002689e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -250144,37 +250144,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #528 @ 0x210 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq ip, r6, r4, ror #28 │ │ │ │ - subeq sl, r6, ip, lsl #11 │ │ │ │ - @ instruction: 0x0039b4dc │ │ │ │ - eorseq fp, r9, r4, lsr #10 │ │ │ │ - subeq sl, r6, r8, ror #10 │ │ │ │ - @ instruction: 0x0039b4b8 │ │ │ │ - eorseq fp, r9, r0, lsl r5 │ │ │ │ + subeq sl, r6, ip, lsr #12 │ │ │ │ + eorseq fp, r9, ip, ror r5 │ │ │ │ + eorseq fp, r9, r4, asr #11 │ │ │ │ + subeq sl, r6, r8, lsl #12 │ │ │ │ + eorseq fp, r9, r8, asr r5 │ │ │ │ + @ instruction: 0x0039b5b0 │ │ │ │ │ │ │ │ 00268ab4 : │ │ │ │ b 267bbc │ │ │ │ │ │ │ │ 00268ab8 : │ │ │ │ b 267bbc │ │ │ │ │ │ │ │ 00268abc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #8] @ 268adc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ bl 176fb4 │ │ │ │ - @ instruction: 0x0039b4f8 │ │ │ │ + mlaseq r9, r8, r5, fp │ │ │ │ │ │ │ │ 00268ae0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #116] @ 268b6c │ │ │ │ @@ -250207,17 +250207,17 @@ │ │ │ │ mov r2, #556 @ 0x22c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 175118 │ │ │ │ subeq r3, ip, r4, ror sp │ │ │ │ andeq r2, r0, ip, lsl sp │ │ │ │ subseq ip, r6, ip, asr #26 │ │ │ │ - @ instruction: 0x0046a49c │ │ │ │ - eorseq fp, r9, r8, lsr #9 │ │ │ │ - eorseq fp, r9, r8, ror #7 │ │ │ │ + subeq sl, r6, ip, lsr r5 │ │ │ │ + eorseq fp, r9, r8, asr #10 │ │ │ │ + eorseq fp, r9, r8, lsl #9 │ │ │ │ │ │ │ │ 00268b84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -250232,15 +250232,15 @@ │ │ │ │ bl 267be0 │ │ │ │ ldr r1, [pc, #108] @ 268c30 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #100] @ 268c34 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5a0230 │ │ │ │ + b 5a02d0 │ │ │ │ ldr r3, [pc, #88] @ 268c38 │ │ │ │ ldr ip, [pc, #88] @ 268c3c │ │ │ │ ldr r1, [pc, #88] @ 268c40 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #80] @ 268c44 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -250255,23 +250255,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #564 @ 0x234 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 175118 │ │ │ │ subseq ip, r6, r8, asr #25 │ │ │ │ - eorseq fp, r9, r8, ror r3 │ │ │ │ + eorseq fp, r9, r8, lsl r4 │ │ │ │ andeq r0, r0, r6, lsr r2 │ │ │ │ - subeq sl, r6, r4, lsl #8 │ │ │ │ - eorseq fp, r9, r0, lsr #7 │ │ │ │ - eorseq fp, r9, ip, asr #6 │ │ │ │ + subeq sl, r6, r4, lsr #9 │ │ │ │ + eorseq fp, r9, r0, asr #8 │ │ │ │ + eorseq fp, r9, ip, ror #7 │ │ │ │ andeq r0, r0, r3, lsr r2 │ │ │ │ - ldrdeq sl, [r6], #-60 @ 0xffffffc4 │ │ │ │ - @ instruction: 0x0039b3f8 │ │ │ │ - eorseq fp, r9, r8, lsr #6 │ │ │ │ + subeq sl, r6, ip, ror r4 │ │ │ │ + mlaseq r9, r8, r4, fp │ │ │ │ + eorseq fp, r9, r8, asr #7 │ │ │ │ │ │ │ │ 00268c54 : │ │ │ │ ldr r3, [pc, #52] @ 268c90 │ │ │ │ ldr r2, [pc, #52] @ 268c94 │ │ │ │ add r3, pc, r3 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -250284,15 +250284,15 @@ │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #120 @ 0x78 │ │ │ │ bx ip │ │ │ │ subeq r3, ip, r0, lsl ip │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ ldrsheq ip, [r6], #-188 @ 0xffffff44 │ │ │ │ - @ instruction: 0x0039b2b8 │ │ │ │ + eorseq fp, r9, r8, asr r3 │ │ │ │ andeq r0, r0, fp, lsr r2 │ │ │ │ │ │ │ │ 00268ca4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -250318,63 +250318,63 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ subeq r3, ip, ip, lsr #23 │ │ │ │ andeq r1, r0, r8, lsr #24 │ │ │ │ @ instruction: 0x0056cb98 │ │ │ │ - eorseq fp, r9, r4, asr r2 │ │ │ │ + @ instruction: 0x0039b2f4 │ │ │ │ │ │ │ │ 00268d20 : │ │ │ │ ldr r3, [pc, #20] @ 268d3c │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r3, #8 │ │ │ │ strb r1, [r2, #121] @ 0x79 │ │ │ │ - b 5a084c │ │ │ │ + b 5a08ec │ │ │ │ subseq ip, r6, r8, asr #22 │ │ │ │ │ │ │ │ 00268d40 : │ │ │ │ ldr r2, [pc, #20] @ 268d5c │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r2, #8 │ │ │ │ strb r1, [r3, #121] @ 0x79 │ │ │ │ - b 5a084c │ │ │ │ + b 5a08ec │ │ │ │ subseq ip, r6, r8, lsr #22 │ │ │ │ │ │ │ │ 00268d60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 5a1920 │ │ │ │ + bl 5a19c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 268db8 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 5a1920 │ │ │ │ + bl 5a19c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 268e14 │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r4, #122] @ 0x7a │ │ │ │ bl 17c9c0 │ │ │ │ ldr r0, [pc, #108] @ 268e18 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b 5a089c │ │ │ │ + b 5a093c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #122] @ 0x7a │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 5a089c │ │ │ │ + bl 5a093c │ │ │ │ ldr r3, [pc, #76] @ 268e1c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 268dec │ │ │ │ mov r0, r4 │ │ │ │ @@ -250399,15 +250399,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #116] @ 0x74 │ │ │ │ strh r3, [r4, #122] @ 0x7a │ │ │ │ - bl 5a089c │ │ │ │ + bl 5a093c │ │ │ │ ldr r3, [pc, #68] @ 268e90 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 268e68 │ │ │ │ mov r0, r4 │ │ │ │ @@ -250428,15 +250428,15 @@ │ │ │ │ 00268e94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 5c1198 │ │ │ │ + bl 5c1238 │ │ │ │ ldr r6, [pc, #252] @ 268fb4 │ │ │ │ ldr r3, [pc, #252] @ 268fb8 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r5, [r6, r3] │ │ │ │ ldr r4, [r5] │ │ │ │ cmp r4, #0 │ │ │ │ beq 268ee0 │ │ │ │ @@ -250476,15 +250476,15 @@ │ │ │ │ sub sl, sl, #64 @ 0x40 │ │ │ │ b 268f68 │ │ │ │ blx r3 │ │ │ │ ldr r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ beq 268ef8 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 5a089c │ │ │ │ + bl 5a093c │ │ │ │ ldr r3, [sl] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ bne 268f58 │ │ │ │ ldrb r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -250497,18 +250497,18 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldr r1, [pc, #32] @ 268fd0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 268ae0 │ │ │ │ strheq r3, [ip], #-148 @ 0xffffff6c │ │ │ │ andeq r1, r0, r8, asr #6 │ │ │ │ subseq ip, r6, r4, lsl #19 │ │ │ │ - eorseq fp, r9, ip, asr #32 │ │ │ │ + eorseq fp, r9, ip, ror #1 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ andeq r0, r0, lr, ror r2 │ │ │ │ - mlaseq r9, r0, pc, sl @ │ │ │ │ + eorseq fp, r9, r0, lsr r0 │ │ │ │ andeq r0, r0, r6, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #396] @ 269178 │ │ │ │ ldr r3, [pc, #396] @ 26917c │ │ │ │ @@ -250527,16 +250527,16 @@ │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ cmp r0, #9 │ │ │ │ movne r2, r3 │ │ │ │ orreq r2, r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ bne 26909c │ │ │ │ - bl 435470 │ │ │ │ - bl 436fe8 │ │ │ │ + bl 435510 │ │ │ │ + bl 437088 │ │ │ │ ldr r3, [pc, #316] @ 269184 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2690dc │ │ │ │ ldr r2, [pc, #296] @ 269188 │ │ │ │ @@ -250566,15 +250566,15 @@ │ │ │ │ cmp r4, #9 │ │ │ │ beq 269158 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ bl 276454 │ │ │ │ cmp r6, #0 │ │ │ │ beq 269038 │ │ │ │ - bl 55b6d4 │ │ │ │ + bl 55b774 │ │ │ │ b 269038 │ │ │ │ ldr r3, [pc, #172] @ 269190 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 269058 │ │ │ │ ldr r3, [pc, #156] @ 269194 │ │ │ │ @@ -250590,42 +250590,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 26919c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 269058 │ │ │ │ bl 268e94 │ │ │ │ b 2690c0 │ │ │ │ ldr r0, [pc, #56] @ 2691a0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 269058 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r3, ip, r0, lsl #17 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r3, ip, r8, asr r8 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r3, ip, ip, lsl #16 │ │ │ │ subseq ip, r6, ip, asr #15 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x0039aed0 │ │ │ │ - @ instruction: 0x0039aedc │ │ │ │ + eorseq sl, r9, r0, ror pc │ │ │ │ + eorseq sl, r9, ip, ror pc │ │ │ │ │ │ │ │ 002691a4 : │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #11 │ │ │ │ b 268fd4 │ │ │ │ │ │ │ │ 002691b0 : │ │ │ │ @@ -250641,15 +250641,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r1 │ │ │ │ - bl 5c1198 │ │ │ │ + bl 5c1238 │ │ │ │ ldr r3, [pc, #140] @ 269288 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -250667,15 +250667,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ strh r5, [r4, #122] @ 0x7a │ │ │ │ - bl 5a089c │ │ │ │ + bl 5a093c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ bne 26922c │ │ │ │ ldrb r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -250692,39 +250692,39 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #116] @ 0x74 │ │ │ │ strb r3, [r4, #122] @ 0x7a │ │ │ │ strb r3, [r4, #125] @ 0x7d │ │ │ │ - bl 5a089c │ │ │ │ + bl 5a093c │ │ │ │ ldr r3, [pc, #80] @ 269310 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2692f8 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ bl 268b84 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 5a196c │ │ │ │ + bl 5a1a0c │ │ │ │ ldr r0, [pc, #40] @ 269314 │ │ │ │ pop {r4, lr} │ │ │ │ ldr r1, [pc, #36] @ 269318 │ │ │ │ add r0, pc, r0 │ │ │ │ b 268ae0 │ │ │ │ ldrb r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2692d8 │ │ │ │ mov r0, r4 │ │ │ │ bl 267d64 │ │ │ │ b 2692d8 │ │ │ │ ldrheq ip, [r6], #-84 @ 0xffffffac │ │ │ │ - eorseq sl, r9, ip, asr #24 │ │ │ │ + eorseq sl, r9, ip, ror #25 │ │ │ │ muleq r0, lr, r2 │ │ │ │ │ │ │ │ 0026931c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -250757,21 +250757,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #676 @ 0x2a4 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq ip, r6, ip, lsr #10 │ │ │ │ - subeq r9, r6, r8, ror ip │ │ │ │ - eorseq sl, r9, r4, asr #23 │ │ │ │ - eorseq sl, r9, r4, ror #25 │ │ │ │ + subeq r9, r6, r8, lsl sp │ │ │ │ + eorseq sl, r9, r4, ror #24 │ │ │ │ + eorseq sl, r9, r4, lsl #27 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - subeq r9, r6, r4, asr ip │ │ │ │ - eorseq sl, r9, r4, lsr #23 │ │ │ │ - @ instruction: 0x0039acd0 │ │ │ │ + strdeq r9, [r6], #-196 @ 0xffffff3c │ │ │ │ + eorseq sl, r9, r4, asr #24 │ │ │ │ + eorseq sl, r9, r0, ror sp │ │ │ │ │ │ │ │ 002693cc : │ │ │ │ ldr r3, [pc, #76] @ 269420 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -250788,44 +250788,44 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 269430 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq ip, r6, r0, lsr #9 │ │ │ │ - subeq r9, r6, r0, ror #23 │ │ │ │ - eorseq sl, r9, ip, lsr #22 │ │ │ │ - eorseq sl, r9, r8, ror ip │ │ │ │ + subeq r9, r6, r0, lsl #25 │ │ │ │ + eorseq sl, r9, ip, asr #23 │ │ │ │ + eorseq sl, r9, r8, lsl sp │ │ │ │ andeq r0, r0, fp, lsr #5 │ │ │ │ │ │ │ │ 00269434 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 360c44 │ │ │ │ + bl 360ce4 │ │ │ │ ldr ip, [pc, #288] @ 269578 │ │ │ │ ldr r2, [pc, #288] @ 26957c │ │ │ │ ldr r1, [pc, #288] @ 269580 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r6, #1 │ │ │ │ ldr r5, [pc, #256] @ 269584 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r0, #212] @ 0xd4 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ strb r6, [r4, #123] @ 0x7b │ │ │ │ - bl 5b71ec │ │ │ │ + bl 5b728c │ │ │ │ strd r0, [r4, #160] @ 0xa0 │ │ │ │ ldr r1, [r4, #604] @ 0x25c │ │ │ │ cmp r1, #0 │ │ │ │ beq 269530 │ │ │ │ ldr r6, [pc, #220] @ 269588 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -250862,43 +250862,43 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r2, [pc, #92] @ 269594 │ │ │ │ ldr r3, [r4, #608] @ 0x260 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r4, #600] @ 0x258 │ │ │ │ - bl 3295fc │ │ │ │ + bl 32969c │ │ │ │ b 2694a4 │ │ │ │ ldr r3, [pc, #68] @ 269598 │ │ │ │ ldr ip, [pc, #68] @ 26959c │ │ │ │ ldr r1, [pc, #68] @ 2695a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ mov r2, #704 @ 0x2c0 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 175118 │ │ │ │ - subeq r9, r6, ip, lsl #23 │ │ │ │ - eorseq ip, r7, r8, asr #21 │ │ │ │ - eorseq sp, r7, r0, lsl r0 │ │ │ │ + subeq r9, r6, ip, lsr #24 │ │ │ │ + eorseq ip, r7, r8, ror #22 │ │ │ │ + ldrheq sp, [r7], -r0 @ │ │ │ │ subeq r3, ip, ip, ror #7 │ │ │ │ subseq ip, r6, r8, asr #7 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - eorseq sl, r9, r8, asr sl │ │ │ │ - eorseq sl, r9, r0, ror #22 │ │ │ │ - @ instruction: 0x00469a90 │ │ │ │ - eorseq sl, r9, r8, asr #22 │ │ │ │ - @ instruction: 0x0039a9dc │ │ │ │ + @ instruction: 0x0039aaf8 │ │ │ │ + eorseq sl, r9, r0, lsl #24 │ │ │ │ + subeq r9, r6, r0, lsr fp │ │ │ │ + eorseq sl, r9, r8, ror #23 │ │ │ │ + eorseq sl, r9, ip, ror sl │ │ │ │ │ │ │ │ 002695a4 : │ │ │ │ ldr r3, [pc, #48] @ 2695dc │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r0, r3] │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {pc} @ (ldreq pc, [sp], #4) │ │ │ │ @@ -250912,21 +250912,21 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #124] @ 269674 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 269664 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 5a1920 │ │ │ │ + bl 5a19c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 269664 │ │ │ │ bl 276284 │ │ │ │ mov r0, r5 │ │ │ │ bl 2762c4 │ │ │ │ ldr r3, [pc, #68] @ 269678 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -250988,15 +250988,15 @@ │ │ │ │ ldr r3, [r3, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ beq 26971c │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ subs r4, r4, #0 │ │ │ │ movne r4, #1 │ │ │ │ - bl 55b760 │ │ │ │ + bl 55b800 │ │ │ │ bl 26a57c │ │ │ │ mov r0, r6 │ │ │ │ bl 275ed8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, #1 │ │ │ │ bl 276454 │ │ │ │ ldr r3, [pc, #112] @ 2697b8 │ │ │ │ @@ -251016,16 +251016,16 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bl 55b6d4 │ │ │ │ - bl 55b760 │ │ │ │ + bl 55b774 │ │ │ │ + bl 55b800 │ │ │ │ mvn r4, #0 │ │ │ │ b 269750 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsbeq ip, [r6], #-28 @ 0xffffffe4 │ │ │ │ ldrdeq r3, [ip], #-16 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq ip, r6, r0, ror r1 │ │ │ │ @@ -251099,16 +251099,16 @@ │ │ │ │ bne 2699a8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2695e0 │ │ │ │ mov r0, r5 │ │ │ │ bl 275ed8 │ │ │ │ - bl 435470 │ │ │ │ - bl 436fe8 │ │ │ │ + bl 435510 │ │ │ │ + bl 437088 │ │ │ │ ldr r3, [pc, #248] @ 2699d0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 26992c │ │ │ │ ldr r2, [pc, #228] @ 2699d4 │ │ │ │ @@ -251146,40 +251146,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2699e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2698e8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #52] @ 2699e8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2698e8 │ │ │ │ subeq r3, ip, ip, lsl r0 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strdeq r2, [ip], #-248 @ 0xffffff08 │ │ │ │ ldrdeq r2, [ip], #-248 @ 0xffffff08 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r2, ip, ip, ror pc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq sl, r9, r0, lsl #13 │ │ │ │ - mlaseq r9, r0, r6, sl │ │ │ │ + eorseq sl, r9, r0, lsr #14 │ │ │ │ + eorseq sl, r9, r0, lsr r7 │ │ │ │ │ │ │ │ 002699ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ @@ -251251,15 +251251,15 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r8 │ │ │ │ str fp, [sp] │ │ │ │ mov r9, r7 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 332930 │ │ │ │ + bl 3329d0 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 269abc │ │ │ │ ldr r3, [pc, #348] @ 269c90 │ │ │ │ ldr r1, [pc, #348] @ 269c94 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #340] @ 269c98 │ │ │ │ @@ -251272,15 +251272,15 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #312] @ 269c9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 175304 │ │ │ │ ldr r2, [pc, #280] @ 269ca0 │ │ │ │ ldr r3, [pc, #252] @ 269c88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -251305,15 +251305,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #852 @ 0x354 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 269b78 │ │ │ │ ldr r1, [pc, #168] @ 269cb0 │ │ │ │ ldr r3, [pc, #168] @ 269cb4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #164] @ 269cb8 │ │ │ │ ldr ip, [pc, #164] @ 269cbc │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -251323,50 +251323,50 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #140] @ 269cc4 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 269b80 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #112] @ 269cc8 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ ldr r1, [pc, #108] @ 269ccc │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 269cd0 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 5a82fc │ │ │ │ + bl 5a839c │ │ │ │ b 269b80 │ │ │ │ subeq r2, ip, r4, asr lr │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r4, r8, r8, asr r8 │ │ │ │ - eorseq sl, r9, ip, asr #11 │ │ │ │ - @ instruction: 0x0039a3dc │ │ │ │ - @ instruction: 0x00469498 │ │ │ │ + @ instruction: 0x003848f8 │ │ │ │ + eorseq sl, r9, ip, ror #12 │ │ │ │ + eorseq sl, r9, ip, ror r4 │ │ │ │ + subeq r9, r6, r8, lsr r5 │ │ │ │ andeq r0, r0, pc, asr #6 │ │ │ │ subeq r2, ip, r4, ror #25 │ │ │ │ - subeq r9, r6, r8, lsl #8 │ │ │ │ - eorseq sl, r9, r0, asr r5 │ │ │ │ - eorseq sl, r9, ip, asr #6 │ │ │ │ - @ instruction: 0x0039a4dc │ │ │ │ - subeq r9, r6, r4, asr #7 │ │ │ │ - @ instruction: 0x0039a4d8 │ │ │ │ - eorseq r4, r8, r0, lsl r6 │ │ │ │ - eorseq sl, r9, r4, lsl #6 │ │ │ │ + subeq r9, r6, r8, lsr #9 │ │ │ │ + @ instruction: 0x0039a5f0 │ │ │ │ + eorseq sl, r9, ip, ror #7 │ │ │ │ + eorseq sl, r9, ip, ror r5 │ │ │ │ + subeq r9, r6, r4, ror #8 │ │ │ │ + eorseq sl, r9, r8, ror r5 │ │ │ │ + @ instruction: 0x003846b0 │ │ │ │ + eorseq sl, r9, r4, lsr #7 │ │ │ │ andeq r0, r0, pc, lsr r3 │ │ │ │ - subeq r9, r6, r8, lsl #7 │ │ │ │ - @ instruction: 0x0039a2d0 │ │ │ │ + subeq r9, r6, r8, lsr #8 │ │ │ │ + eorseq sl, r9, r0, ror r3 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ │ │ │ │ 00269cd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2992] @ 0xbb0 │ │ │ │ @@ -251416,15 +251416,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ movcc r4, #1024 @ 0x400 │ │ │ │ movcc r7, #0 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r9 │ │ │ │ stm sp, {r4, r7, fp} │ │ │ │ - bl 32d5a8 │ │ │ │ + bl 32d648 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, sl │ │ │ │ bl 174ea8 │ │ │ │ cmp fp, r7 │ │ │ │ cmpeq r0, r4 │ │ │ │ @@ -251436,15 +251436,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r2, r4} │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [pc, #168] @ 269ea0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 175304 │ │ │ │ ldr r2, [pc, #148] @ 269ea4 │ │ │ │ ldr r3, [pc, #120] @ 269e8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -251468,37 +251468,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 269eb0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 5a82fc │ │ │ │ + bl 5a839c │ │ │ │ b 269e08 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r2, ip, r4, ror fp │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - mlaseq r8, r8, r5, r4 │ │ │ │ - subeq r9, r6, r4, lsl #4 │ │ │ │ - eorseq sl, r9, ip, asr #6 │ │ │ │ - eorseq sl, r9, r4, asr #2 │ │ │ │ + eorseq r4, r8, r8, lsr r6 │ │ │ │ + subeq r9, r6, r4, lsr #5 │ │ │ │ + eorseq sl, r9, ip, ror #7 │ │ │ │ + eorseq sl, r9, r4, ror #3 │ │ │ │ andeq r0, r0, r3, ror r3 │ │ │ │ subeq r2, ip, ip, asr sl │ │ │ │ - subeq r9, r6, r8, lsl #3 │ │ │ │ - ldrsbeq sl, [r9], -r0 @ │ │ │ │ + subeq r9, r6, r8, lsr #4 │ │ │ │ + eorseq sl, r9, r0, ror r1 │ │ │ │ andeq r0, r0, r9, ror #6 │ │ │ │ │ │ │ │ 00269eb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 4d06cc │ │ │ │ - bl 33f18c │ │ │ │ + bl 4d076c │ │ │ │ + bl 33f22c │ │ │ │ mov r1, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 216938 │ │ │ │ ldr r3, [pc, #32] @ 269f04 │ │ │ │ ldr r2, [pc, #32] @ 269f08 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -251533,15 +251533,15 @@ │ │ │ │ andeq r3, r0, r0, lsr #11 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ mov r5, #0 │ │ │ │ str r5, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -251549,15 +251549,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5e5ab4 │ │ │ │ + bl 5e5b54 │ │ │ │ cmp r0, r5 │ │ │ │ mov r1, r0 │ │ │ │ bne 269fac │ │ │ │ cmp r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -251591,15 +251591,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r1 │ │ │ │ - bl 5e5ab4 │ │ │ │ + bl 5e5b54 │ │ │ │ cmp r0, r6 │ │ │ │ mov r1, r0 │ │ │ │ bne 26a04c │ │ │ │ cmp r6, #0 │ │ │ │ bne 26a1f4 │ │ │ │ ldr r3, [pc, #428] @ 26a224 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -251622,15 +251622,15 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r5, ip │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ ldr r6, [pc, #348] @ 26a22c │ │ │ │ add r6, pc, r6 │ │ │ │ strd r4, [r6] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ mov r7, #0 │ │ │ │ str r7, [r6, #20] │ │ │ │ ldr r2, [pc, #328] @ 26a230 │ │ │ │ ldr r3, [pc, #300] @ 26a218 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -251833,20 +251833,20 @@ │ │ │ │ ldr r7, [pc, #372] @ 26a570 │ │ │ │ add r4, pc, r4 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ b 26a420 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cmp r3, r5 │ │ │ │ beq 26a4ac │ │ │ │ ldr r5, [r4, #16] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldrsh r3, [r4, #24] │ │ │ │ ldr r9, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r6, [r4, #60] @ 0x3c │ │ │ │ bic r5, r5, #1 │ │ │ │ beq 26a410 │ │ │ │ ldr r3, [pc, #300] @ 26a574 │ │ │ │ @@ -251868,15 +251868,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mla r2, r7, r0, r2 │ │ │ │ adds r3, r3, r1 │ │ │ │ adc r2, r2, r1, asr #31 │ │ │ │ adds r3, r9, r3 │ │ │ │ mov r9, r3 │ │ │ │ adc r6, r2, r6 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cmp r3, r5 │ │ │ │ bne 26a420 │ │ │ │ ldr r2, [pc, #196] @ 26a578 │ │ │ │ ldr r3, [pc, #172] @ 26a564 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -251947,19 +251947,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ bl 269f94 │ │ │ │ ldr r5, [pc, #580] @ 26a808 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #16] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldrsh r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 26a62c │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldr r0, [pc, #544] @ 26a80c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #16] │ │ │ │ ldr r2, [pc, #528] @ 26a810 │ │ │ │ ldr r3, [pc, #512] @ 26a804 │ │ │ │ @@ -252119,19 +252119,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ bl 269f94 │ │ │ │ ldr r5, [pc, #368] @ 26a9dc │ │ │ │ ldr r3, [r4, #16] │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #16] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldrsh r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 26a8d4 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldr r0, [pc, #332] @ 26a9e0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #16] │ │ │ │ ldr r2, [pc, #316] @ 26a9e4 │ │ │ │ ldr r3, [pc, #300] @ 26a9d8 │ │ │ │ @@ -252232,20 +252232,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ movne r1, #1 │ │ │ │ cmp r3, #0 │ │ │ │ orreq r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ beq 26aa38 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5bd05c │ │ │ │ + b 5bd0fc │ │ │ │ bl 2689ac │ │ │ │ subs r2, r0, #0 │ │ │ │ beq 26aa5c │ │ │ │ ldr r3, [pc, #80] @ 26aa9c │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r0, r3] │ │ │ │ b 2688b0 │ │ │ │ ldr r3, [pc, #60] @ 26aaa0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ @@ -252414,23 +252414,23 @@ │ │ │ │ beq 26adc0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 26ae14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 26ac74 │ │ │ │ ldr r3, [pc, #220] @ 26ae08 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 26ac00 │ │ │ │ ldr r3, [pc, #204] @ 26ae0c │ │ │ │ @@ -252447,55 +252447,55 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 26ae18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 26ac00 │ │ │ │ ldr r0, [pc, #108] @ 26ae1c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 26ac00 │ │ │ │ ldr r0, [pc, #88] @ 26ae20 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 26ac74 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r1, ip, ip, lsr sp │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r1, ip, ip, lsl #26 │ │ │ │ - eorseq r1, ip, ip, asr #4 │ │ │ │ + eorseq r1, ip, ip, ror #5 │ │ │ │ subseq sl, r6, r8, ror #27 │ │ │ │ - eorseq r9, r9, r4, lsl #14 │ │ │ │ + eorseq r9, r9, r4, lsr #15 │ │ │ │ subseq sl, r6, r4, asr #27 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r1, ip, r4, ror #24 │ │ │ │ - @ instruction: 0x003995f8 │ │ │ │ + mlaseq r9, r8, r6, r9 │ │ │ │ strdeq r1, [ip], #-176 @ 0xffffff50 │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r9, r9, r0, asr #10 │ │ │ │ - @ instruction: 0x003994bc │ │ │ │ - @ instruction: 0x003994d4 │ │ │ │ - @ instruction: 0x003994bc │ │ │ │ + eorseq r9, r9, r0, ror #11 │ │ │ │ + eorseq r9, r9, ip, asr r5 │ │ │ │ + eorseq r9, r9, r4, ror r5 │ │ │ │ + eorseq r9, r9, ip, asr r5 │ │ │ │ │ │ │ │ 0026ae24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r6, r0, #0 │ │ │ │ @@ -252551,27 +252551,27 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #48] @ 26af38 │ │ │ │ ldr r0, [pc, #48] @ 26af3c │ │ │ │ add r4, pc, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 59a3f0 │ │ │ │ + bl 59a490 │ │ │ │ bl 26ae24 │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ bne 26af10 │ │ │ │ ldr r0, [pc, #20] @ 26af40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 59a3f0 │ │ │ │ + bl 59a490 │ │ │ │ pop {r4, lr} │ │ │ │ b 26ae24 │ │ │ │ subeq r1, fp, r4, lsr r2 │ │ │ │ - eorseq r9, r9, r0, lsr #7 │ │ │ │ - eorseq r9, r9, r4, lsl #7 │ │ │ │ + eorseq r9, r9, r0, asr #8 │ │ │ │ + eorseq r9, r9, r4, lsr #8 │ │ │ │ │ │ │ │ 0026af44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #76] @ 26afa8 │ │ │ │ @@ -252656,30 +252656,30 @@ │ │ │ │ mov r6, r0 │ │ │ │ add r3, r3, sl │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ strd r2, [r0, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ add r0, r0, sl │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 59a928 │ │ │ │ + bl 59a9c8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #8 │ │ │ │ strd r2, [r6, #16] │ │ │ │ bl 175100 │ │ │ │ str r0, [r8] │ │ │ │ str r6, [r0, #4] │ │ │ │ ldr r8, [r8] │ │ │ │ b 26b040 │ │ │ │ ldr r1, [pc, #140] @ 26b168 │ │ │ │ ldr r0, [pc, #140] @ 26b16c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r2, [pc, #120] @ 26b170 │ │ │ │ ldr r3, [pc, #84] @ 26b150 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -252693,36 +252693,36 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ b 26b0f0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r1, ip, r8, lsr #17 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r1, ip, r8, lsl #17 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - eorseq r9, r9, r4, ror #5 │ │ │ │ + eorseq r9, r9, r4, lsl #7 │ │ │ │ subseq sl, r6, ip, lsr #19 │ │ │ │ subseq sl, r6, r8, ror r9 │ │ │ │ - eorseq r9, r9, r8, lsl #4 │ │ │ │ + eorseq r9, r9, r8, lsr #5 │ │ │ │ ldrsbeq sl, [r6], #-128 @ 0xffffff80 │ │ │ │ subeq r1, ip, r4, ror r7 │ │ │ │ │ │ │ │ 0026b174 : │ │ │ │ ldr r3, [pc, #20] @ 26b190 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ add r0, r3, r0, lsl #4 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 59a928 │ │ │ │ + b 59a9c8 │ │ │ │ subseq sl, r6, r8, lsr r8 │ │ │ │ │ │ │ │ 0026b194 : │ │ │ │ ldr r2, [pc, #116] @ 26b210 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r2, #32] │ │ │ │ ldrb r3, [r1, #8] │ │ │ │ @@ -252740,25 +252740,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 26b214 │ │ │ │ ldr r0, [r2, #32] │ │ │ │ ldr r2, [pc, #56] @ 26b218 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #12 │ │ │ │ str r3, [sp] │ │ │ │ - bl 5a14d4 │ │ │ │ + bl 5a1574 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ subseq sl, r6, r8, lsl r8 │ │ │ │ - eorseq r9, r9, ip, lsl r1 │ │ │ │ + @ instruction: 0x003991bc │ │ │ │ andeq r0, r0, r4, lsl #25 │ │ │ │ │ │ │ │ 0026b21c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -252770,51 +252770,51 @@ │ │ │ │ ldr r3, [r5, #32] │ │ │ │ strb r2, [r3, #8] │ │ │ │ ldr r4, [pc, #84] @ 26b2a4 │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ bl 268b84 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 5a196c │ │ │ │ + bl 5a1a0c │ │ │ │ mov r1, #149 @ 0x95 │ │ │ │ mov r0, r4 │ │ │ │ bl 268ae0 │ │ │ │ ldr r3, [pc, #36] @ 26b2a8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #179 @ 0xb3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ subseq sl, r6, ip, ror r7 │ │ │ │ subeq r1, ip, r4, lsr r6 │ │ │ │ - mlaseq r9, r4, r0, r9 │ │ │ │ + eorseq r9, r9, r4, lsr r1 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ │ │ │ │ 0026b2ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ - bl 360c44 │ │ │ │ + bl 360ce4 │ │ │ │ ldr ip, [pc, #124] @ 26b348 │ │ │ │ ldr r2, [pc, #124] @ 26b34c │ │ │ │ ldr r1, [pc, #124] @ 26b350 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r4, [pc, #100] @ 26b354 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #16 │ │ │ │ ldr r5, [r3, #216] @ 0xd8 │ │ │ │ bl 175100 │ │ │ │ mov r1, #16 │ │ │ │ @@ -252831,17 +252831,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrdeq r7, [r6], #-216 @ 0xffffff28 │ │ │ │ - eorseq sl, r7, r8, asr ip │ │ │ │ - eorseq fp, r7, r0, lsr #3 │ │ │ │ + subeq r7, r6, r8, ror lr │ │ │ │ + @ instruction: 0x0037acf8 │ │ │ │ + eorseq fp, r7, r0, asr #4 │ │ │ │ subseq sl, r6, r4, asr #13 │ │ │ │ │ │ │ │ 0026b358 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -252872,25 +252872,25 @@ │ │ │ │ ldr r0, [pc, #24] @ 26b3e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #179 @ 0xb3 │ │ │ │ bx r3 │ │ │ │ strheq r1, [ip], #-76 @ 0xffffffb4 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - eorseq r8, r9, r0, lsr #30 │ │ │ │ + eorseq r8, r9, r0, asr #31 │ │ │ │ subseq sl, r6, r8, ror #11 │ │ │ │ │ │ │ │ 0026b3e4 : │ │ │ │ ldr r1, [pc, #16] @ 26b3fc │ │ │ │ ldr r0, [pc, #16] @ 26b400 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ - b 5a0230 │ │ │ │ - @ instruction: 0x00398ef8 │ │ │ │ + b 5a02d0 │ │ │ │ + mlaseq r9, r8, pc, r8 @ │ │ │ │ subseq sl, r6, r0, asr #11 │ │ │ │ │ │ │ │ 0026b404 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -252898,24 +252898,24 @@ │ │ │ │ ldr r3, [pc, #448] @ 26b5e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #32 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 360c44 │ │ │ │ + bl 360ce4 │ │ │ │ ldr ip, [pc, #420] @ 26b5e4 │ │ │ │ ldr r2, [pc, #420] @ 26b5e8 │ │ │ │ ldr r1, [pc, #420] @ 26b5ec │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r5, [pc, #396] @ 26b5f0 │ │ │ │ ldr r6, [pc, #396] @ 26b5f4 │ │ │ │ add r5, pc, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #12 │ │ │ │ ldr r4, [r3, #216] @ 0xd8 │ │ │ │ @@ -252979,22 +252979,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 26b610 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 26b4dc │ │ │ │ ldr r2, [pc, #112] @ 26b614 │ │ │ │ ldr r3, [pc, #56] @ 26b5e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -253002,32 +253002,32 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 26b5d8 │ │ │ │ ldr r0, [pc, #80] @ 26b618 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r1, ip, r0, asr r4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r7, r6, r4, ror #24 │ │ │ │ - eorseq sl, r7, r4, ror #21 │ │ │ │ - eorseq fp, r7, r0, lsr r0 │ │ │ │ + subeq r7, r6, r4, lsl #26 │ │ │ │ + eorseq sl, r7, r4, lsl #23 │ │ │ │ + ldrsbeq fp, [r7], -r0 @ │ │ │ │ subseq sl, r6, ip, asr #10 │ │ │ │ subeq r1, ip, r4, lsl #8 │ │ │ │ ldrsheq sl, [r6], #-64 @ 0xffffffc0 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r1, ip, r8, lsl #7 │ │ │ │ andeq r2, r0, r4, ror r2 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r8, r9, r8, ror sp │ │ │ │ + eorseq r8, r9, r8, lsl lr │ │ │ │ subeq r1, ip, r8, asr #5 │ │ │ │ - mlaseq r9, r4, sp, r8 │ │ │ │ + eorseq r8, r9, r4, lsr lr │ │ │ │ │ │ │ │ 0026b61c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #344] @ 26b78c │ │ │ │ @@ -253091,49 +253091,49 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sp │ │ │ │ str r6, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 26b7b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 26b694 │ │ │ │ ldr r2, [pc, #92] @ 26b7b4 │ │ │ │ ldr r3, [pc, #56] @ 26b794 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 26b788 │ │ │ │ ldr r0, [pc, #60] @ 26b7b8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq sl, r6, ip, ror r3 │ │ │ │ subeq r1, ip, r0, lsr r2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strdeq r1, [ip], #-16 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ ldrdeq r1, [ip], #-16 │ │ │ │ andeq r2, r0, r0, lsl r4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r8, r9, r0, ror #24 │ │ │ │ + eorseq r8, r9, r0, lsl #26 │ │ │ │ subeq r1, ip, r4, lsl r1 │ │ │ │ - eorseq r8, r9, r8, asr ip │ │ │ │ + @ instruction: 0x00398cf8 │ │ │ │ │ │ │ │ 0026b7bc : │ │ │ │ ldr r3, [pc, #20] @ 26b7d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ @@ -253144,41 +253144,41 @@ │ │ │ │ 0026b7dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 360c44 │ │ │ │ + bl 360ce4 │ │ │ │ ldr ip, [pc, #84] @ 26b854 │ │ │ │ ldr r2, [pc, #84] @ 26b858 │ │ │ │ ldr r1, [pc, #84] @ 26b85c │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ cmp r4, #0 │ │ │ │ movlt r0, #0 │ │ │ │ blt 26b838 │ │ │ │ ldr r0, [r0, #216] @ 0xd8 │ │ │ │ cmp r0, r4 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq r7, r6, r4, lsr #17 │ │ │ │ - eorseq sl, r7, r4, lsr #14 │ │ │ │ - eorseq sl, r7, r0, ror ip │ │ │ │ + subeq r7, r6, r4, asr #18 │ │ │ │ + eorseq sl, r7, r4, asr #15 │ │ │ │ + eorseq sl, r7, r0, lsl sp │ │ │ │ │ │ │ │ 0026b860 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #1440] @ 26be18 │ │ │ │ @@ -253248,15 +253248,15 @@ │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ldr r8, [r3, #12] │ │ │ │ ldr r3, [r9, #32] │ │ │ │ mov r6, r7 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ add r0, r0, r1 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 59a928 │ │ │ │ + bl 59a9c8 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r8, [sp, #24] │ │ │ │ cmp r7, r0 │ │ │ │ sbcs r3, r8, r1 │ │ │ │ strcc r0, [sp, #32] │ │ │ │ strcc r1, [sp, #24] │ │ │ │ cmp r0, r7 │ │ │ │ @@ -253296,30 +253296,30 @@ │ │ │ │ ldr r1, [pc, #1028] @ 26be3c │ │ │ │ ldr r0, [pc, #1028] @ 26be40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 5a0230 │ │ │ │ - bl 3591ec │ │ │ │ - bl 333e70 │ │ │ │ + b 5a02d0 │ │ │ │ + bl 35928c │ │ │ │ + bl 333f10 │ │ │ │ ldr r1, [pc, #996] @ 26be44 │ │ │ │ add r1, pc, r1 │ │ │ │ ldrd r2, [r1, #40] @ 0x28 │ │ │ │ cmp r2, r5 │ │ │ │ sbcs ip, r3, r4 │ │ │ │ ldr ip, [pc, #980] @ 26be48 │ │ │ │ movcc r2, r5 │ │ │ │ movcc r3, r4 │ │ │ │ strcc r5, [r1, #40] @ 0x28 │ │ │ │ strcc r4, [r1, #44] @ 0x2c │ │ │ │ mov lr, r0 │ │ │ │ umull r0, r1, lr, ip │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ adds r0, r6, r6 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ @@ -253332,15 +253332,15 @@ │ │ │ │ adds r0, r0, lr │ │ │ │ adc r1, r1, ip │ │ │ │ adds r0, r0, r6 │ │ │ │ add r6, fp, #752 @ 0x2f0 │ │ │ │ adc r1, sl, r1 │ │ │ │ ldmdb r6, {sl, ip} │ │ │ │ str ip, [sp, #32] │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ cmp r0, #51 @ 0x33 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcc 26bc60 │ │ │ │ cmp r7, r5 │ │ │ │ sbcs r3, r8, r4 │ │ │ │ bcc 26bd40 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -253356,35 +253356,35 @@ │ │ │ │ lsl r0, ip, #5 │ │ │ │ orr r4, r4, ip, lsr #27 │ │ │ │ adds ip, ip, r0 │ │ │ │ adc r4, r5, r4 │ │ │ │ adds r0, ip, lr │ │ │ │ adc r1, r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mul r3, r0, r3 │ │ │ │ mov r4, r0 │ │ │ │ mla r2, r1, r2, r3 │ │ │ │ mov r5, r1 │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ umull r0, r1, r4, r2 │ │ │ │ add r1, r3, r1 │ │ │ │ - bl 5e3c14 │ │ │ │ + bl 5e3cb4 │ │ │ │ strd r0, [sp, #24] │ │ │ │ rsbs r0, r4, #100 @ 0x64 │ │ │ │ rsc r1, r5, #0 │ │ │ │ - bl 5e3c14 │ │ │ │ + bl 5e3cb4 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ - bl 5e3ef4 │ │ │ │ - bl 5e4d54 │ │ │ │ + bl 5e3f94 │ │ │ │ + bl 5e4df4 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ subs r2, sl, r0 │ │ │ │ mov r8, r0 │ │ │ │ sbc r1, r1, r3 │ │ │ │ ldr r0, [pc, #672] @ 26be4c │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ @@ -253414,37 +253414,37 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r8, [sp, #16] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #524] @ 26be5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ ldr r1, [r6, #-4] │ │ │ │ b 26bc8c │ │ │ │ cmp r7, r5 │ │ │ │ sbcs r8, r8, r4 │ │ │ │ bcc 26bce4 │ │ │ │ mvn r2, #9 │ │ │ │ mvn r3, #0 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r2, r0, sl │ │ │ │ adc r1, r3, r1 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ adds ip, r0, r0 │ │ │ │ adc r3, r3, r3 │ │ │ │ @@ -253500,87 +253500,87 @@ │ │ │ │ orr lr, lr, ip, lsr #27 │ │ │ │ adds ip, ip, r0 │ │ │ │ adc r1, r1, lr │ │ │ │ adds r0, ip, r7 │ │ │ │ adc r1, r8, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mul r3, r0, r3 │ │ │ │ mov r4, r0 │ │ │ │ mla r2, r1, r2, r3 │ │ │ │ mov r5, r1 │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ umull r0, r1, r4, r2 │ │ │ │ add r1, r3, r1 │ │ │ │ - bl 5e3c14 │ │ │ │ + bl 5e3cb4 │ │ │ │ strd r0, [sp, #24] │ │ │ │ rsbs r0, r4, #100 @ 0x64 │ │ │ │ rsc r1, r5, #0 │ │ │ │ - bl 5e3c14 │ │ │ │ + bl 5e3cb4 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ - bl 5e3ef4 │ │ │ │ - bl 5e4d54 │ │ │ │ + bl 5e3f94 │ │ │ │ + bl 5e4df4 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ adds r2, r0, sl │ │ │ │ mov r3, r1 │ │ │ │ mov r8, r0 │ │ │ │ adc r1, ip, r1 │ │ │ │ b 26bba4 │ │ │ │ ldr r0, [pc, #120] @ 26be68 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ ldr r1, [r6, #-4] │ │ │ │ b 26bc8c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [ip], #-244 @ 0xffffff0c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r0, ip, r0, ror #31 │ │ │ │ subseq sl, r6, r0, lsr #2 │ │ │ │ strheq r0, [ip], #-244 @ 0xffffff0c │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x003989dc │ │ │ │ + eorseq r8, r9, ip, ror sl │ │ │ │ andeq r1, r0, r8, asr #6 │ │ │ │ subeq r0, ip, r8, asr lr │ │ │ │ - eorseq r8, r9, ip, lsr #17 │ │ │ │ + eorseq r8, r9, ip, asr #18 │ │ │ │ subseq r9, r6, r4, ror pc │ │ │ │ subseq r9, r6, r4, asr pc │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r8, r9, r0, lsr #15 │ │ │ │ + eorseq r8, r9, r0, asr #16 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ stclgt 12, cr12, [ip], {204} @ 0xcc │ │ │ │ - eorseq r8, r9, r8, asr r6 │ │ │ │ + @ instruction: 0x003986f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #364] @ 26bff0 │ │ │ │ ldr r3, [pc, #364] @ 26bff4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 5af8e8 │ │ │ │ + bl 5af988 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #4 │ │ │ │ bl 293cec │ │ │ │ ldr r5, [pc, #324] @ 26bff8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r4, [pc, #320] @ 26bffc │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -253638,15 +253638,15 @@ │ │ │ │ bl 2aad5c │ │ │ │ b 26bef0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b 26bf5c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, #4 │ │ │ │ bl 293cec │ │ │ │ - bl 5afcb8 │ │ │ │ + bl 5afd58 │ │ │ │ ldr r2, [pc, #84] @ 26c004 │ │ │ │ ldr r3, [pc, #64] @ 26bff4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -253779,62 +253779,62 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 26c230 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 26c0b4 │ │ │ │ ldr r0, [pc, #56] @ 26c234 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 26c0b4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [ip], #-124 @ 0xffffff84 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrdeq r0, [ip], #-120 @ 0xffffff88 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ ldrsheq r9, [r6], #-132 @ 0xffffff7c │ │ │ │ subeq r0, ip, r0, ror r7 │ │ │ │ andeq r2, r0, r4, lsr sl │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r8, r9, r0, asr #5 │ │ │ │ - @ instruction: 0x003982f8 │ │ │ │ + eorseq r8, r9, r0, ror #6 │ │ │ │ + mlaseq r9, r8, r3, r8 │ │ │ │ │ │ │ │ 0026c238 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r7, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 360c44 │ │ │ │ + bl 360ce4 │ │ │ │ ldr ip, [pc, #108] @ 26c2d0 │ │ │ │ ldr r2, [pc, #108] @ 26c2d4 │ │ │ │ ldr r1, [pc, #108] @ 26c2d8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r8, [r0, #216] @ 0xd8 │ │ │ │ cmp r8, #0 │ │ │ │ ble 26c2b0 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ @@ -253847,17 +253847,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - subeq r6, r6, r0, asr #28 │ │ │ │ - eorseq r9, r7, r0, asr #25 │ │ │ │ - eorseq sl, r7, ip, lsl #4 │ │ │ │ + subeq r6, r6, r0, ror #29 │ │ │ │ + eorseq r9, r7, r0, ror #26 │ │ │ │ + eorseq sl, r7, ip, lsr #5 │ │ │ │ │ │ │ │ 0026c2dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #744] @ 0x2e8 │ │ │ │ @@ -253924,19 +253924,19 @@ │ │ │ │ ldr r1, [pc, #328] @ 26c530 │ │ │ │ ldr r0, [pc, #328] @ 26c534 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 5a0230 │ │ │ │ + b 5a02d0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ ldr r3, [pc, #288] @ 26c538 │ │ │ │ ldr r7, [r6, #-8] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r8, [r6, #-4] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 26c460 │ │ │ │ @@ -253972,52 +253972,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 26c54c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r7, [r6, #-8] │ │ │ │ b 26c42c │ │ │ │ ldr r0, [pc, #92] @ 26c550 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r7, [r6, #-8] │ │ │ │ b 26c42c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r0, ip, r0, asr r5 │ │ │ │ subeq r0, ip, r8, ror #10 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r0, ip, r0, asr #10 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - eorseq r7, r9, r4, ror #30 │ │ │ │ + eorseq r8, r9, r4 │ │ │ │ subseq r9, r6, ip, lsr #12 │ │ │ │ subeq r0, ip, r8, lsr #9 │ │ │ │ - @ instruction: 0x00397efc │ │ │ │ + mlaseq r9, ip, pc, r7 @ │ │ │ │ subseq r9, r6, r4, asr #11 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r0, ip, r8, lsr r4 │ │ │ │ andeq r1, r0, r0, ror #6 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r8, r9, r4, asr r0 │ │ │ │ - eorseq r8, r9, r8, ror r0 │ │ │ │ + ldrsheq r8, [r9], -r4 @ │ │ │ │ + eorseq r8, r9, r8, lsl r1 │ │ │ │ │ │ │ │ 0026c554 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #564] @ 26c7a0 │ │ │ │ @@ -254034,29 +254034,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r2 │ │ │ │ - bl 3591e4 │ │ │ │ + bl 359284 │ │ │ │ cmp r0, #0 │ │ │ │ beq 26c588 │ │ │ │ cmp r4, #0 │ │ │ │ beq 26c630 │ │ │ │ - bl 360c44 │ │ │ │ + bl 360ce4 │ │ │ │ ldr r3, [pc, #476] @ 26c7a8 │ │ │ │ ldr r2, [pc, #476] @ 26c7ac │ │ │ │ ldr r1, [pc, #476] @ 26c7b0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ cmp r5, #0 │ │ │ │ blt 26c5fc │ │ │ │ ldr r3, [r0, #216] @ 0xd8 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 26c630 │ │ │ │ ldr r3, [pc, #432] @ 26c7b4 │ │ │ │ ldr ip, [pc, #432] @ 26c7b8 │ │ │ │ @@ -254066,15 +254066,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #32] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 5a8160 │ │ │ │ + b 5a8200 │ │ │ │ bl 29c320 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26c6c4 │ │ │ │ ldr r0, [pc, #384] @ 26c7c4 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -254103,15 +254103,15 @@ │ │ │ │ ldr r1, [pc, #296] @ 26c7d4 │ │ │ │ ldr r0, [pc, #296] @ 26c7d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 5a0230 │ │ │ │ + b 5a02d0 │ │ │ │ bl 2a07d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26c63c │ │ │ │ bl 2a9d24 │ │ │ │ cmp r0, #0 │ │ │ │ beq 26c63c │ │ │ │ ldr r3, [pc, #248] @ 26c7dc │ │ │ │ @@ -254124,24 +254124,24 @@ │ │ │ │ ldr r1, [pc, #232] @ 26c7e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #472 @ 0x1d8 │ │ │ │ b 26c61c │ │ │ │ - bl 360c44 │ │ │ │ + bl 360ce4 │ │ │ │ ldr ip, [pc, #204] @ 26c7ec │ │ │ │ ldr r2, [pc, #204] @ 26c7f0 │ │ │ │ ldr r1, [pc, #204] @ 26c7f4 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r5, [r0, #216] @ 0xd8 │ │ │ │ cmp r5, #0 │ │ │ │ ble 26c68c │ │ │ │ mov r6, r4 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -254161,34 +254161,34 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r5, [r4, #32] │ │ │ │ strb r3, [r4, #36] @ 0x24 │ │ │ │ bl 26b61c │ │ │ │ b 26c6a4 │ │ │ │ subeq r0, ip, r0, lsl #6 │ │ │ │ andeq r1, r0, ip, lsr #6 │ │ │ │ - ldrdeq r6, [r6], #-168 @ 0xffffff58 │ │ │ │ - eorseq r9, r7, r4, asr r9 │ │ │ │ - eorseq r9, r7, r0, lsr #29 │ │ │ │ - subeq r6, r6, r0, lsr #21 │ │ │ │ - eorseq r7, r9, ip, lsl #31 │ │ │ │ - @ instruction: 0x00397cd0 │ │ │ │ + subeq r6, r6, r8, ror fp │ │ │ │ + @ instruction: 0x003799f4 │ │ │ │ + eorseq r9, r7, r0, asr #30 │ │ │ │ + subeq r6, r6, r0, asr #22 │ │ │ │ + eorseq r8, r9, ip, lsr #32 │ │ │ │ + eorseq r7, r9, r0, ror sp │ │ │ │ ldrdeq r0, [r0], -r3 │ │ │ │ subseq r9, r6, r0, ror r3 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - eorseq r7, r9, r0, lsl #25 │ │ │ │ + eorseq r7, r9, r0, lsr #26 │ │ │ │ subseq r9, r6, r0, lsr #6 │ │ │ │ - eorseq r7, r9, r8, lsr ip │ │ │ │ + @ instruction: 0x00397cd8 │ │ │ │ subseq r9, r6, r0, lsl #6 │ │ │ │ ldrsbeq r9, [r6], #-32 @ 0xffffffe0 │ │ │ │ - subeq r6, r6, ip, lsr #19 │ │ │ │ - @ instruction: 0x00397ebc │ │ │ │ - eorseq r7, r9, r0, ror #23 │ │ │ │ - subeq r6, r6, r4, lsl #19 │ │ │ │ - eorseq r9, r7, r4, lsl #16 │ │ │ │ - eorseq r9, r7, r0, asr sp │ │ │ │ + subeq r6, r6, ip, asr #20 │ │ │ │ + eorseq r7, r9, ip, asr pc │ │ │ │ + eorseq r7, r9, r0, lsl #25 │ │ │ │ + subeq r6, r6, r4, lsr #20 │ │ │ │ + eorseq r9, r7, r4, lsr #17 │ │ │ │ + @ instruction: 0x00379df0 │ │ │ │ │ │ │ │ 0026c7f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov lr, r1 │ │ │ │ @@ -254202,15 +254202,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 5913a4 │ │ │ │ + bl 591444 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ add r1, sp, #8 │ │ │ │ @@ -254239,22 +254239,22 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #32] @ 26c8f4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 26c888 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r0, ip, r0, asr r0 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r7, r9, r8, asr #27 │ │ │ │ + eorseq r7, r9, r8, ror #28 │ │ │ │ ldrdeq pc, [fp], #-252 @ 0xffffff04 │ │ │ │ - eorseq r7, r9, r4, lsr sp │ │ │ │ + @ instruction: 0x00397dd4 │ │ │ │ │ │ │ │ 0026c8f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #564] @ 26cb44 │ │ │ │ @@ -254266,29 +254266,29 @@ │ │ │ │ ldrb r3, [r3] │ │ │ │ ldrd r8, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ ldr sl, [sp, #48] @ 0x30 │ │ │ │ beq 26c9ac │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r2 │ │ │ │ - bl 3591e4 │ │ │ │ + bl 359284 │ │ │ │ cmp r0, #0 │ │ │ │ beq 26c9ac │ │ │ │ cmp r4, #0 │ │ │ │ beq 26c9e0 │ │ │ │ - bl 360c44 │ │ │ │ + bl 360ce4 │ │ │ │ ldr r3, [pc, #496] @ 26cb4c │ │ │ │ ldr r2, [pc, #496] @ 26cb50 │ │ │ │ ldr r1, [pc, #496] @ 26cb54 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ cmp r5, #0 │ │ │ │ blt 26c98c │ │ │ │ ldr r3, [r0, #216] @ 0xd8 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 26c9e0 │ │ │ │ ldr r3, [pc, #452] @ 26cb58 │ │ │ │ ldr ip, [pc, #452] @ 26cb5c │ │ │ │ @@ -254306,15 +254306,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 5a8160 │ │ │ │ + b 5a8200 │ │ │ │ bl 29c320 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26cac4 │ │ │ │ orrs r3, r8, r9 │ │ │ │ beq 26cb14 │ │ │ │ ldr r3, [pc, #380] @ 26cb78 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -254327,24 +254327,24 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r7, [r6, #28] │ │ │ │ cmp r7, #0 │ │ │ │ beq 26cb30 │ │ │ │ cmp r4, #0 │ │ │ │ bne 26ca8c │ │ │ │ - bl 360c44 │ │ │ │ + bl 360ce4 │ │ │ │ ldr ip, [pc, #328] @ 26cb84 │ │ │ │ ldr r2, [pc, #328] @ 26cb88 │ │ │ │ ldr r1, [pc, #328] @ 26cb8c │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r5, [r0, #216] @ 0xd8 │ │ │ │ cmp r5, #0 │ │ │ │ ble 26caa4 │ │ │ │ mov r6, #1 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ @@ -254363,15 +254363,15 @@ │ │ │ │ ldr r1, [pc, #228] @ 26cb90 │ │ │ │ ldr r0, [pc, #228] @ 26cb94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 5a0230 │ │ │ │ + b 5a02d0 │ │ │ │ bl 2a07d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26c9ec │ │ │ │ bl 2a9d24 │ │ │ │ cmp r0, #0 │ │ │ │ beq 26c9ec │ │ │ │ ldr r3, [pc, #180] @ 26cb98 │ │ │ │ @@ -254398,37 +254398,37 @@ │ │ │ │ bl 26b404 │ │ │ │ strb r7, [r6, #36] @ 0x24 │ │ │ │ bl 26b2ac │ │ │ │ bl 26b194 │ │ │ │ b 26ca28 │ │ │ │ subeq pc, fp, r8, asr pc @ │ │ │ │ andeq r1, r0, ip, lsr #6 │ │ │ │ - subeq r6, r6, r8, asr #14 │ │ │ │ - eorseq r9, r7, r4, asr #11 │ │ │ │ - eorseq r9, r7, r0, lsl fp │ │ │ │ - subeq r6, r6, ip, lsl #14 │ │ │ │ - @ instruction: 0x00397bfc │ │ │ │ - eorseq r7, r9, r0, asr #18 │ │ │ │ + subeq r6, r6, r8, ror #15 │ │ │ │ + eorseq r9, r7, r4, ror #12 │ │ │ │ + @ instruction: 0x00379bb0 │ │ │ │ + subeq r6, r6, ip, lsr #15 │ │ │ │ + mlaseq r9, ip, ip, r7 │ │ │ │ + eorseq r7, r9, r0, ror #19 │ │ │ │ andeq r0, r0, fp, lsl #4 │ │ │ │ - subeq r6, r6, ip, ror #13 │ │ │ │ - mlaseq r9, r4, ip, r7 │ │ │ │ - eorseq r7, r9, r0, lsr #18 │ │ │ │ + subeq r6, r6, ip, lsl #15 │ │ │ │ + eorseq r7, r9, r4, lsr sp │ │ │ │ + eorseq r7, r9, r0, asr #19 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ subseq r8, r6, r8, lsr #31 │ │ │ │ + eorseq r7, r9, r8, ror r9 │ │ │ │ + subeq r6, r6, r8, lsl #14 │ │ │ │ + eorseq r9, r7, r8, lsl #11 │ │ │ │ + @ instruction: 0x00379ad4 │ │ │ │ @ instruction: 0x003978d8 │ │ │ │ - subeq r6, r6, r8, ror #12 │ │ │ │ - eorseq r9, r7, r8, ror #9 │ │ │ │ - eorseq r9, r7, r4, lsr sl │ │ │ │ - eorseq r7, r9, r8, lsr r8 │ │ │ │ subseq r8, r6, r0, lsl #30 │ │ │ │ ldrsbeq r8, [r6], #-224 @ 0xffffff20 │ │ │ │ - subeq r6, r6, ip, lsr #11 │ │ │ │ - eorseq r7, r9, ip, lsr #23 │ │ │ │ - eorseq r7, r9, r0, ror #15 │ │ │ │ + subeq r6, r6, ip, asr #12 │ │ │ │ + eorseq r7, r9, ip, asr #24 │ │ │ │ + eorseq r7, r9, r0, lsl #17 │ │ │ │ │ │ │ │ 0026cba8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #280] @ 26ccd8 │ │ │ │ @@ -254440,23 +254440,23 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591140 │ │ │ │ + bl 5911e0 │ │ │ │ mvn r3, #0 │ │ │ │ mvn r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #216] @ 26cce4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5913a4 │ │ │ │ + bl 591444 │ │ │ │ mov r3, #0 │ │ │ │ cmp r4, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ blt 26cc9c │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ mov r3, r1 │ │ │ │ @@ -254496,25 +254496,25 @@ │ │ │ │ str r0, [sp] │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #560 @ 0x230 │ │ │ │ add r0, sp, #16 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 26cc4c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq pc, fp, r8, lsr #25 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r4, r1, r8, asr #20 │ │ │ │ - @ instruction: 0x003979f4 │ │ │ │ + subeq r4, r1, r8, ror #21 │ │ │ │ + mlaseq r9, r4, sl, r7 │ │ │ │ subeq pc, fp, ip, lsl #24 │ │ │ │ - strdeq r6, [r6], #-60 @ 0xffffffc4 │ │ │ │ - eorseq r7, r9, r0, asr #20 │ │ │ │ - eorseq r7, r9, ip, lsr #12 │ │ │ │ + @ instruction: 0x0046649c │ │ │ │ + eorseq r7, r9, r0, ror #21 │ │ │ │ + eorseq r7, r9, ip, asr #13 │ │ │ │ │ │ │ │ 0026ccf8 : │ │ │ │ ldr r3, [pc, #112] @ 26cd70 │ │ │ │ ldr r2, [pc, #112] @ 26cd74 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -254572,47 +254572,47 @@ │ │ │ │ beq 26cdbc │ │ │ │ ldr r2, [r8, #32] │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ add r7, r7, #1 │ │ │ │ add r0, r0, r3, lsl #4 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 59a928 │ │ │ │ + bl 59a9c8 │ │ │ │ adds r0, r0, r5 │ │ │ │ mov r5, r0 │ │ │ │ adc r6, r6, r1 │ │ │ │ ldr r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ bne 26cdc8 │ │ │ │ orr r3, r5, r6 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r7, #0 │ │ │ │ beq 26ce80 │ │ │ │ mov r2, r7 │ │ │ │ asr r3, r7, #31 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 3591ec │ │ │ │ - bl 333e70 │ │ │ │ + bl 35928c │ │ │ │ + bl 333f10 │ │ │ │ ldr r1, [pc, #96] @ 26cea4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldrd r2, [r1, #40] @ 0x28 │ │ │ │ cmp r2, r5 │ │ │ │ sbcs ip, r3, r4 │ │ │ │ ldr ip, [pc, #80] @ 26cea8 │ │ │ │ strcc r5, [r1, #40] @ 0x28 │ │ │ │ strcc r4, [r1, #44] @ 0x2c │ │ │ │ movcc r2, r5 │ │ │ │ movcc r3, r4 │ │ │ │ mov lr, r0 │ │ │ │ umull r0, r1, lr, ip │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -254650,36 +254650,36 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldrd r8, [r0, #16] │ │ │ │ ldrd r2, [r0] │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldrd r8, [r0, #8] │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 26cef4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 534774 │ │ │ │ + b 534814 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #12] @ 26cf68 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 4d0aec │ │ │ │ + b 4d0b8c │ │ │ │ ldrsheq r8, [r6], #-172 @ 0xffffff54 │ │ │ │ - eorseq r7, r9, r8, lsr r8 │ │ │ │ - @ instruction: 0x003977b0 │ │ │ │ + @ instruction: 0x003978d8 │ │ │ │ + eorseq r7, r9, r0, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -254697,23 +254697,23 @@ │ │ │ │ lsr ip, ip, #5 │ │ │ │ ldr r1, [r3, r4, lsl #3] │ │ │ │ ldr r0, [r0, #28] │ │ │ │ mov r3, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 32e838 │ │ │ │ + bl 32e8d8 │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r3, r4 │ │ │ │ bgt 26cf98 │ │ │ │ add r0, r5, #64 @ 0x40 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5cafc0 │ │ │ │ + b 5cb060 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov ip, r3 │ │ │ │ ldr lr, [sp, #32] │ │ │ │ @@ -254722,15 +254722,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #0 │ │ │ │ stmib sp, {r0, ip} │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str lr, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ - bl 4246f0 │ │ │ │ + bl 424790 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -254745,15 +254745,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #0 │ │ │ │ stmib sp, {r0, ip} │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str lr, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ - bl 424764 │ │ │ │ + bl 424804 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -254798,28 +254798,28 @@ │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r9, #28] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ movcc r6, r7 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ str ip, [sp, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 32d1d8 │ │ │ │ + bl 32d278 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs r5, r5, r4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ sbc r7, r7, r6 │ │ │ │ add r8, r8, r4 │ │ │ │ add sl, sl, #16 │ │ │ │ orr r3, r3, r0 │ │ │ │ @@ -254879,22 +254879,22 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 26d3cc │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 424834 │ │ │ │ + b 4248d4 │ │ │ │ cmp r1, #0 │ │ │ │ beq 26d2cc │ │ │ │ ldr r3, [r4, #28] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ - bl 32e0bc │ │ │ │ + bl 32e15c │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ - bl 5bc140 │ │ │ │ + bl 5bc1e0 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 26d310 │ │ │ │ ldr r1, [pc, #312] @ 26d418 │ │ │ │ ldr r2, [pc, #292] @ 26d408 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -254943,28 +254943,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 26d42c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 26d260 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 26d430 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 26d260 │ │ │ │ ldr r3, [pc, #72] @ 26d434 │ │ │ │ ldr r1, [pc, #72] @ 26d438 │ │ │ │ ldr r0, [pc, #72] @ 26d43c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -254976,19 +254976,19 @@ │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq pc, fp, ip, ror #11 │ │ │ │ subeq pc, fp, ip, lsl #11 │ │ │ │ subeq pc, fp, r4, asr r5 @ │ │ │ │ @ instruction: 0x000021b4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r7, r9, r8, lsr #7 │ │ │ │ - @ instruction: 0x003973b4 │ │ │ │ - subeq r5, r6, r4, lsl sp │ │ │ │ - @ instruction: 0x003973b0 │ │ │ │ - eorseq r7, r9, r4, asr #7 │ │ │ │ + eorseq r7, r9, r8, asr #8 │ │ │ │ + eorseq r7, r9, r4, asr r4 │ │ │ │ + strheq r5, [r6], #-212 @ 0xffffff2c │ │ │ │ + eorseq r7, r9, r0, asr r4 │ │ │ │ + eorseq r7, r9, r4, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr ip, [pc, #1736] @ 26db20 │ │ │ │ ldr r2, [pc, #1736] @ 26db24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -255004,15 +255004,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r7] │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 26d8e4 │ │ │ │ - bl 5bc94c │ │ │ │ + bl 5bc9ec │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, r0 │ │ │ │ bne 26dad8 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ ldr r2, [r4, #80] @ 0x50 │ │ │ │ mov r1, #0 │ │ │ │ adds r3, r3, r2 │ │ │ │ @@ -255047,15 +255047,15 @@ │ │ │ │ str r7, [sp, #28] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r1 │ │ │ │ b 26d5a8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ - bl 5ca8e8 │ │ │ │ + bl 5ca988 │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ adds r1, r5, r1 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ adc r0, fp, r0 │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ str r0, [r4, #60] @ 0x3c │ │ │ │ @@ -255102,15 +255102,15 @@ │ │ │ │ clz lr, lr │ │ │ │ stm r5, {r0, r1} │ │ │ │ lsr lr, lr, #5 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r1, [sp] │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp, #4] │ │ │ │ - bl 32e258 │ │ │ │ + bl 32e2f8 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 26d83c │ │ │ │ ldr r3, [pc, #1264] @ 26db30 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -255168,22 +255168,22 @@ │ │ │ │ ldr r0, [r2, #28] │ │ │ │ mov r2, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ ldr r7, [sp, #28] │ │ │ │ mov r9, r8 │ │ │ │ - bl 32e838 │ │ │ │ + bl 32e8d8 │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ cmp r0, #0 │ │ │ │ beq 26d850 │ │ │ │ ldr r6, [r4, #32] │ │ │ │ add r5, r4, #64 @ 0x40 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e3668 │ │ │ │ + bl 5e3708 │ │ │ │ cmp r1, #0 │ │ │ │ bne 26d8d4 │ │ │ │ ldr r3, [pc, #984] @ 26db34 │ │ │ │ ldr r1, [r4, #92] @ 0x5c │ │ │ │ ldr r6, [r4, #88] @ 0x58 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -255222,28 +255222,28 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 26d800 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, r5 │ │ │ │ blx r3 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ - bl 5caf84 │ │ │ │ + bl 5cb024 │ │ │ │ ldr r2, [pc, #812] @ 26db3c │ │ │ │ ldr r3, [pc, #784] @ 26db24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 26dad4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 5bb3ac │ │ │ │ + b 5bb44c │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ cmp r0, #0 │ │ │ │ mov r9, r8 │ │ │ │ bne 26d73c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -255252,15 +255252,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r3, [pc, #724] @ 26db40 │ │ │ │ ldr r1, [pc, #724] @ 26db44 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 5bb83c │ │ │ │ + bl 5bb8dc │ │ │ │ ldr r2, [pc, #704] @ 26db48 │ │ │ │ ldr r3, [pc, #664] @ 26db24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -255268,23 +255268,23 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 26dad4 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 32dee0 │ │ │ │ + b 32df80 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr sl, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ b 26d540 │ │ │ │ mul r1, r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cb628 │ │ │ │ + bl 5cb6c8 │ │ │ │ b 26d754 │ │ │ │ ldr r3, [pc, #608] @ 26db4c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 26d49c │ │ │ │ ldr r3, [pc, #592] @ 26db50 │ │ │ │ @@ -255301,22 +255301,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 26db58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 26d49c │ │ │ │ ldr r3, [pc, #496] @ 26db5c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 26d7d4 │ │ │ │ ldr r3, [pc, #464] @ 26db50 │ │ │ │ @@ -255332,22 +255332,22 @@ │ │ │ │ beq 26daa4 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r4, r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #392] @ 26db60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 26d7d4 │ │ │ │ ldr r3, [pc, #372] @ 26db64 │ │ │ │ ldr r1, [pc, #372] @ 26db68 │ │ │ │ ldr r0, [pc, #372] @ 26db6c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -255356,15 +255356,15 @@ │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #104 @ 0x68 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ ldr r0, [pc, #348] @ 26db70 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 26d49c │ │ │ │ ldr r3, [pc, #328] @ 26db74 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 26d85c │ │ │ │ ldr r3, [pc, #272] @ 26db50 │ │ │ │ @@ -255381,34 +255381,34 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ mov r0, r3 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 26db78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 26d85c │ │ │ │ ldr r0, [pc, #208] @ 26db7c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 26d9dc │ │ │ │ ldr r0, [pc, #184] @ 26db80 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 26d85c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #164] @ 26db84 │ │ │ │ ldr r1, [pc, #164] @ 26db88 │ │ │ │ ldr r0, [pc, #164] @ 26db8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -255429,85 +255429,85 @@ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strdeq pc, [fp], #-52 @ 0xffffffcc │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r3, r0, r0, lsr #11 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ subeq pc, fp, r0, ror #1 │ │ │ │ subeq pc, fp, ip, asr r0 @ │ │ │ │ - eorseq r7, r9, ip, ror r0 │ │ │ │ + eorseq r7, r9, ip, lsl r1 │ │ │ │ andeq r0, r0, r0, lsr #6 │ │ │ │ subeq lr, fp, r4, ror #31 │ │ │ │ andeq r1, r0, ip, lsr #25 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r6, r9, ip, ror lr │ │ │ │ + eorseq r6, r9, ip, lsl pc │ │ │ │ andeq r0, r0, ip, lsl #28 │ │ │ │ - eorseq r6, r9, ip, ror #28 │ │ │ │ - subeq r5, r6, r0, lsl r7 │ │ │ │ - eorseq r6, r9, ip, lsr #27 │ │ │ │ - mlaseq r9, r8, lr, r6 │ │ │ │ - eorseq r6, r9, r8, ror #27 │ │ │ │ + eorseq r6, r9, ip, lsl #30 │ │ │ │ + strheq r5, [r6], #-112 @ 0xffffff90 │ │ │ │ + eorseq r6, r9, ip, asr #28 │ │ │ │ + eorseq r6, r9, r8, lsr pc │ │ │ │ + eorseq r6, r9, r8, lsl #29 │ │ │ │ andeq r1, r0, r8, asr sl │ │ │ │ - eorseq r6, r9, r4, lsl lr │ │ │ │ - @ instruction: 0x00396dbc │ │ │ │ - eorseq r6, r9, r8, lsl #28 │ │ │ │ - subeq r5, r6, r0, lsr #12 │ │ │ │ - @ instruction: 0x00396cbc │ │ │ │ - eorseq r6, r9, ip, lsr #26 │ │ │ │ - strdeq r5, [r6], #-92 @ 0xffffffa4 │ │ │ │ - mlaseq r9, r8, ip, r6 │ │ │ │ - eorseq r6, r9, r8, ror #27 │ │ │ │ + @ instruction: 0x00396eb4 │ │ │ │ + eorseq r6, r9, ip, asr lr │ │ │ │ + eorseq r6, r9, r8, lsr #29 │ │ │ │ + subeq r5, r6, r0, asr #13 │ │ │ │ + eorseq r6, r9, ip, asr sp │ │ │ │ + eorseq r6, r9, ip, asr #27 │ │ │ │ + @ instruction: 0x0046569c │ │ │ │ + eorseq r6, r9, r8, lsr sp │ │ │ │ + eorseq r6, r9, r8, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ cmp r5, #0 │ │ │ │ bne 26dbe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ cmp r0, #0 │ │ │ │ beq 26dbe0 │ │ │ │ - bl 5bc140 │ │ │ │ + bl 5bc1e0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 26d440 │ │ │ │ ldr r3, [pc, #28] @ 26dc04 │ │ │ │ ldr r1, [pc, #28] @ 26dc08 │ │ │ │ ldr r0, [pc, #28] @ 26dc0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #82 @ 0x52 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r5, r6, r8, lsl r5 │ │ │ │ - @ instruction: 0x00396bb4 │ │ │ │ - eorseq r6, r9, r0, lsl sp │ │ │ │ + strheq r5, [r6], #-88 @ 0xffffffa8 │ │ │ │ + eorseq r6, r9, r4, asr ip │ │ │ │ + @ instruction: 0x00396db0 │ │ │ │ │ │ │ │ 0026dc10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r7, [sp, #32] │ │ │ │ ldrd r8, [sp, #40] @ 0x28 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #32] │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 32d38c │ │ │ │ + b 32d42c │ │ │ │ │ │ │ │ 0026dc54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -255525,15 +255525,15 @@ │ │ │ │ str r5, [r4, #24] │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4] │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ strd r2, [r4, #16] │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 367d5c │ │ │ │ + b 367dfc │ │ │ │ │ │ │ │ 0026dcb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r3 │ │ │ │ @@ -255580,15 +255580,15 @@ │ │ │ │ 0026dd64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ ldr r0, [r4] │ │ │ │ bl 1753dc │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #32 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #0 │ │ │ │ b 176c18 │ │ │ │ @@ -255613,27 +255613,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ ldr fp, [sp, #92] @ 0x5c │ │ │ │ ldr sl, [sp, #96] @ 0x60 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ - bl 5bb340 │ │ │ │ + bl 5bb3e0 │ │ │ │ ldr r8, [pc, #380] @ 26df80 │ │ │ │ ldr r3, [pc, #380] @ 26df84 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 26debc │ │ │ │ mov r8, #0 │ │ │ │ str r5, [r4, #28] │ │ │ │ str r8, [r4, #24] │ │ │ │ - bl 5bc94c │ │ │ │ + bl 5bc9ec │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [r4, #32] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r4, #56] @ 0x38 │ │ │ │ str r7, [r4, #40] @ 0x28 │ │ │ │ str r6, [r4, #44] @ 0x2c │ │ │ │ @@ -255641,15 +255641,15 @@ │ │ │ │ str r8, [r4, #52] @ 0x34 │ │ │ │ str fp, [r4, #88] @ 0x58 │ │ │ │ str sl, [r4, #92] @ 0x5c │ │ │ │ str r8, [r4, #84] @ 0x54 │ │ │ │ str r0, [r4, #20] │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - bl 5ca850 │ │ │ │ + bl 5ca8f0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 26d440 │ │ │ │ ldr r2, [pc, #264] @ 26df88 │ │ │ │ ldr r3, [pc, #244] @ 26df78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -255686,47 +255686,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ stm sp, {r4, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 26df98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 26de1c │ │ │ │ ldr r0, [pc, #72] @ 26df9c │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 26de1c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strheq lr, [fp], #-160 @ 0xffffff60 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq lr, sl, r0, ror r3 │ │ │ │ subeq lr, fp, r8, ror #20 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq lr, fp, ip, ror #19 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003969dc │ │ │ │ - eorseq r6, r9, r4, lsl #20 │ │ │ │ + eorseq r6, r9, ip, ror sl │ │ │ │ + eorseq r6, r9, r4, lsr #21 │ │ │ │ │ │ │ │ 0026dfa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -255837,19 +255837,19 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r3 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 426e9c │ │ │ │ + bl 426f3c │ │ │ │ ldrd r2, [r6, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 41b768 │ │ │ │ + bl 41b808 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -256013,15 +256013,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 26e51c │ │ │ │ adds r7, r7, r8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r1, #16] │ │ │ │ mov r5, r1 │ │ │ │ adc fp, fp, r9 │ │ │ │ - bl 320ed4 │ │ │ │ + bl 320f70 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr r3, [r6] │ │ │ │ add sl, r0, r2 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq 26e440 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -256040,15 +256040,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ strd r8, [r0] │ │ │ │ str r7, [r0, #8] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ str fp, [r4, #12] │ │ │ │ str sl, [r4, #16] │ │ │ │ str r0, [r4, #20] │ │ │ │ - bl 31b550 │ │ │ │ + bl 31b5ec │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #24] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r3, [r4, #28] │ │ │ │ str r4, [r3] │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -256094,35 +256094,35 @@ │ │ │ │ ldr r1, [pc, #36] @ 26e54c │ │ │ │ ldr r0, [pc, #36] @ 26e550 │ │ │ │ ldr r2, [pc, #36] @ 26e554 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r4, r6, r4, asr #24 │ │ │ │ - eorseq r6, r9, r0, lsr #9 │ │ │ │ - eorseq r6, r9, r4, lsl #9 │ │ │ │ - subeq r4, r6, r4, lsl ip │ │ │ │ - eorseq r5, r8, r8, lsl lr │ │ │ │ - eorseq r5, r8, ip, lsr #28 │ │ │ │ + subeq r4, r6, r4, ror #25 │ │ │ │ + eorseq r6, r9, r0, asr #10 │ │ │ │ + eorseq r6, r9, r4, lsr #10 │ │ │ │ + strheq r4, [r6], #-196 @ 0xffffff3c │ │ │ │ + @ instruction: 0x00385eb8 │ │ │ │ + eorseq r5, r8, ip, asr #29 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ ldr r3, [r1, #16] │ │ │ │ ldrb r2, [r3, #21] │ │ │ │ cmp r2, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r4, r1 │ │ │ │ - bl 31d9c8 │ │ │ │ + bl 31da64 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -256132,26 +256132,26 @@ │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ - bl 31ff98 │ │ │ │ + bl 320034 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 26e604 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 31ff98 │ │ │ │ + bl 320034 │ │ │ │ ldr r2, [pc, #32] @ 26e614 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 3201cc │ │ │ │ + b 320268 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 26e3b4 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -256347,30 +256347,30 @@ │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r2, [r3] │ │ │ │ strd r6, [r5, #24] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 31b570 │ │ │ │ + bl 31b60c │ │ │ │ mov r0, r5 │ │ │ │ bl 1753dc │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ mov r5, r4 │ │ │ │ cmp r2, #0 │ │ │ │ movne r4, r2 │ │ │ │ bne 26e8fc │ │ │ │ str r3, [r8, #8] │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r3] │ │ │ │ strd r0, [r4, #24] │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 31b570 │ │ │ │ + bl 31b60c │ │ │ │ mov r0, r4 │ │ │ │ bl 1753dc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -256415,17 +256415,17 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 3228dc │ │ │ │ + bl 322978 │ │ │ │ mov r0, r4 │ │ │ │ - bl 322d0c │ │ │ │ + bl 322da8 │ │ │ │ ldr r2, [pc, #84] @ 26ea78 │ │ │ │ ldr r3, [pc, #64] @ 26ea68 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -256494,15 +256494,15 @@ │ │ │ │ beq 26eb3c │ │ │ │ ldr r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ bne 26eb14 │ │ │ │ mov r5, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r2, [pc, #148] @ 26ebe4 │ │ │ │ ldr r3, [pc, #128] @ 26ebd4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -256661,15 +256661,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - bl 367740 │ │ │ │ + bl 3677e0 │ │ │ │ ldr r5, [pc, #128] @ 26ee5c │ │ │ │ ldr r4, [pc, #128] @ 26ee60 │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, r0 │ │ │ │ b 26ee14 │ │ │ │ @@ -256681,15 +256681,15 @@ │ │ │ │ ldr r4, [r5, #12]! │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r4, #0 │ │ │ │ beq 26ee44 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 26edf0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 26edf0 │ │ │ │ b 26ee04 │ │ │ │ ldr r3, [pc, #44] @ 26ee64 │ │ │ │ add r6, r6, r6, lsl #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r6, lsl #2 │ │ │ │ @@ -256697,28 +256697,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ subeq sp, sl, r8, ror r3 │ │ │ │ - eorseq r5, r9, r8, ror #23 │ │ │ │ + eorseq r5, r9, r8, lsl #25 │ │ │ │ subeq sp, sl, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r8, [pc, #532] @ 26f094 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r8, pc, r8 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5a3b98 │ │ │ │ + bl 5a3c38 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 367cb4 │ │ │ │ + bl 367d54 │ │ │ │ mov fp, #0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26eebc │ │ │ │ add fp, fp, #1 │ │ │ │ cmp fp, #11 │ │ │ │ bne 26eea4 │ │ │ │ add sp, sp, #28 │ │ │ │ @@ -256753,59 +256753,59 @@ │ │ │ │ beq 26f074 │ │ │ │ ldr r1, [pc, #372] @ 26f0a4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #364] @ 26f0a8 │ │ │ │ ldr r2, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a94dc │ │ │ │ + bl 5a957c │ │ │ │ mov r0, fp │ │ │ │ - bl 367740 │ │ │ │ + bl 3677e0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 26f0ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a94dc │ │ │ │ + bl 5a957c │ │ │ │ ldr r1, [fp, #88] @ 0x58 │ │ │ │ cmp r1, #0 │ │ │ │ beq 26ef74 │ │ │ │ ldr r0, [pc, #320] @ 26f0b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a94dc │ │ │ │ + bl 5a957c │ │ │ │ mov r0, fp │ │ │ │ bl 26edc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 26ef9c │ │ │ │ mov r0, fp │ │ │ │ bl 26edc0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 26f0b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a94dc │ │ │ │ + bl 5a957c │ │ │ │ ldr r1, [fp, #56] @ 0x38 │ │ │ │ cmp r1, #0 │ │ │ │ beq 26efb4 │ │ │ │ ldr r0, [pc, #264] @ 26f0b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a94dc │ │ │ │ + bl 5a957c │ │ │ │ ldrb r3, [fp, #66] @ 0x42 │ │ │ │ cmp r3, #0 │ │ │ │ beq 26f040 │ │ │ │ ldr r0, [pc, #244] @ 26f0bc │ │ │ │ mov r5, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a94dc │ │ │ │ + bl 5a957c │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 26f050 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r2, sl │ │ │ │ mov r3, #195 @ 0xc3 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ cmp r7, #10 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ mov fp, r0 │ │ │ │ bne 26eef8 │ │ │ │ lsl r2, r2, #22 │ │ │ │ lsr r2, r2, #22 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -256819,15 +256819,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ bne 26ef44 │ │ │ │ ldr r1, [pc, #132] @ 26f0c0 │ │ │ │ add r1, pc, r1 │ │ │ │ b 26ef30 │ │ │ │ ldr r0, [pc, #124] @ 26f0c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a94dc │ │ │ │ + bl 5a957c │ │ │ │ b 26efc0 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r7, #11 │ │ │ │ add ip, ip, #4 │ │ │ │ bne 26eee0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ @@ -256838,29 +256838,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ b 26ef30 │ │ │ │ cmp r5, #0 │ │ │ │ bne 26ef44 │ │ │ │ ldr r1, [pc, #60] @ 26f0cc │ │ │ │ add r1, pc, r1 │ │ │ │ b 26ef30 │ │ │ │ - eorseq r5, r9, r4, lsr #25 │ │ │ │ + eorseq r5, r9, r4, asr #26 │ │ │ │ subeq sp, sl, ip, lsl #5 │ │ │ │ - eorseq r5, r9, r0, lsl #22 │ │ │ │ - @ instruction: 0x0046429c │ │ │ │ - subeq r7, r1, r4, ror r7 │ │ │ │ - eorseq r5, r9, ip, lsr #21 │ │ │ │ - eorseq r5, r9, r4, lsr #21 │ │ │ │ - mlaseq r9, r8, sl, r5 │ │ │ │ - eorseq r5, r9, ip, ror sl │ │ │ │ - eorseq r5, r9, r4, ror sl │ │ │ │ - ldrdeq r7, [r1], #-104 @ 0xffffff98 │ │ │ │ - subeq r7, r1, r8, ror #12 │ │ │ │ - eorseq r5, r9, r8, ror #19 │ │ │ │ - eorseq ip, fp, ip, asr #26 │ │ │ │ - subeq r7, r1, r4, lsl r6 │ │ │ │ + eorseq r5, r9, r0, lsr #23 │ │ │ │ + subeq r4, r6, ip, lsr r3 │ │ │ │ + subeq r7, r1, r4, lsl r8 │ │ │ │ + eorseq r5, r9, ip, asr #22 │ │ │ │ + eorseq r5, r9, r4, asr #22 │ │ │ │ + eorseq r5, r9, r8, lsr fp │ │ │ │ + eorseq r5, r9, ip, lsl fp │ │ │ │ + eorseq r5, r9, r4, lsl fp │ │ │ │ + subeq r7, r1, r8, ror r7 │ │ │ │ + subeq r7, r1, r8, lsl #14 │ │ │ │ + eorseq r5, r9, r8, lsl #21 │ │ │ │ + eorseq ip, fp, ip, ror #27 │ │ │ │ + strheq r7, [r1], #-100 @ 0xffffff9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ 26f168 │ │ │ │ ldr r5, [pc, #128] @ 26f16c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -256877,83 +256877,83 @@ │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r5, #0 │ │ │ │ add r4, r4, #12 │ │ │ │ beq 26f150 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 26f0fc │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 26f0fc │ │ │ │ b 26f110 │ │ │ │ ldr r3, [pc, #40] @ 26f170 │ │ │ │ add r6, r6, r6, lsl #1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r5, [r3, r6, lsl #2] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ subeq sp, sl, ip, rrx │ │ │ │ - eorseq r5, r9, ip, asr #18 │ │ │ │ + eorseq r5, r9, ip, ror #19 │ │ │ │ subeq sp, sl, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #20] │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, #0 │ │ │ │ mov r5, r1 │ │ │ │ beq 26f200 │ │ │ │ ldr r1, [pc, #108] @ 26f20c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a7bbc │ │ │ │ + bl 5a7c5c │ │ │ │ ldr r4, [r4, #60] @ 0x3c │ │ │ │ cmp r4, #0 │ │ │ │ beq 26f1ec │ │ │ │ ldr r2, [pc, #84] @ 26f210 │ │ │ │ ldr r7, [pc, #84] @ 26f214 │ │ │ │ ldr r6, [pc, #84] @ 26f218 │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a7bbc │ │ │ │ + bl 5a7c5c │ │ │ │ ldr r4, [r4, #52] @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ cmp r4, #0 │ │ │ │ bne 26f1cc │ │ │ │ ldr r1, [pc, #40] @ 26f21c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 5a7bbc │ │ │ │ - bl 367714 │ │ │ │ + b 5a7c5c │ │ │ │ + bl 3677b4 │ │ │ │ mov r2, r0 │ │ │ │ b 26f198 │ │ │ │ - eorseq r5, r9, r0, lsr #17 │ │ │ │ - eorseq r9, r7, r8, lsr #29 │ │ │ │ - mlaseq r9, r4, r8, r5 │ │ │ │ - eorseq r6, r8, r4, lsl #2 │ │ │ │ - subeq r7, r1, ip, lsr #9 │ │ │ │ + eorseq r5, r9, r0, asr #18 │ │ │ │ + eorseq r9, r7, r8, asr #30 │ │ │ │ + eorseq r5, r9, r4, lsr r9 │ │ │ │ + eorseq r6, r8, r4, lsr #3 │ │ │ │ + subeq r7, r1, ip, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #104] @ 26f2a4 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 26f258 │ │ │ │ ldrb r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 26f274 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -256962,24 +256962,24 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #44] @ 26f2a8 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 369a1c │ │ │ │ + bl 369abc │ │ │ │ cmp r0, #0 │ │ │ │ beq 26f258 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r1, r4 │ │ │ │ bl 175d30 │ │ │ │ str r0, [r6] │ │ │ │ b 26f258 │ │ │ │ - eorseq r5, r9, r8, ror #17 │ │ │ │ - eorseq r5, r9, r4, ror #15 │ │ │ │ + eorseq r5, r9, r8, lsl #19 │ │ │ │ + eorseq r5, r9, r4, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r5, [pc, #1112] @ 26f71c │ │ │ │ mov r4, r1 │ │ │ │ mov sl, r3 │ │ │ │ @@ -256990,52 +256990,52 @@ │ │ │ │ mov r6, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ add r3, r6, #2 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ ldr r1, [pc, #1040] @ 26f724 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr fp, [r4, #44] @ 0x2c │ │ │ │ cmp fp, #0 │ │ │ │ beq 26f3e0 │ │ │ │ ldr r3, [pc, #1004] @ 26f728 │ │ │ │ str sl, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [pc, #992] @ 26f72c │ │ │ │ mov sl, fp │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r9, [sl, #8] │ │ │ │ mov r0, r9 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ ldr r2, [r9, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 26f710 │ │ │ │ ldr r3, [pc, #956] @ 26f730 │ │ │ │ ldr r1, [pc, #956] @ 26f734 │ │ │ │ stm sp, {r0, r2} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ bne 26f400 │ │ │ │ ldr r5, [r9, #60] @ 0x3c │ │ │ │ cmp r5, #0 │ │ │ │ beq 26f3d4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -257074,15 +257074,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ b 26f454 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ beq 26f4c4 │ │ │ │ ldr lr, [r4, #8] │ │ │ │ mov r3, r6 │ │ │ │ cmp lr, #0 │ │ │ │ mov r2, r8 │ │ │ │ @@ -257090,15 +257090,15 @@ │ │ │ │ mov r0, fp │ │ │ │ beq 26f488 │ │ │ │ ldr ip, [r4] │ │ │ │ str lr, [sp, #4] │ │ │ │ cmp ip, #0 │ │ │ │ moveq ip, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr ip, [r4, #12] │ │ │ │ ldr r3, [pc, #688] @ 26f744 │ │ │ │ ldr r1, [pc, #688] @ 26f748 │ │ │ │ cmp ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r8 │ │ │ │ @@ -257120,15 +257120,15 @@ │ │ │ │ ldr fp, [sp, #20] │ │ │ │ ldr r9, [sp, #24] │ │ │ │ add r6, pc, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 364338 │ │ │ │ + bl 3643d8 │ │ │ │ ldrb r2, [r4, #8] │ │ │ │ ldrb r3, [r4, #9] │ │ │ │ cmp r2, #0 │ │ │ │ ldr ip, [pc, #584] @ 26f75c │ │ │ │ moveq lr, r6 │ │ │ │ movne lr, r7 │ │ │ │ ldr r1, [pc, #576] @ 26f760 │ │ │ │ @@ -257142,24 +257142,24 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr sl, [r4] │ │ │ │ mov r5, r0 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ mov r0, fp │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r0, r5 │ │ │ │ bl 1753dc │ │ │ │ ldr r4, [r4, #12] │ │ │ │ cmp r4, #0 │ │ │ │ bne 26f4f8 │ │ │ │ ldr r9, [sp, #16] │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r3, [pc, #484] @ 26f768 │ │ │ │ ldr r5, [pc, #484] @ 26f76c │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #40 @ 0x28 │ │ │ │ add r5, pc, r5 │ │ │ │ str sl, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ @@ -257168,28 +257168,28 @@ │ │ │ │ ldr r1, [pc, #456] @ 26f770 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldrh r4, [r0, #64] @ 0x40 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 26f69c │ │ │ │ ldr r3, [pc, #412] @ 26f774 │ │ │ │ mov r6, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ b 26f64c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 369860 │ │ │ │ + bl 369900 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 1753dc │ │ │ │ ldr r1, [pc, #368] @ 26f778 │ │ │ │ cmp r7, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ beq 26f640 │ │ │ │ @@ -257198,102 +257198,102 @@ │ │ │ │ cmp r3, #0 │ │ │ │ movne r1, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r0, r7 │ │ │ │ bl 1753dc │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r4, r6 │ │ │ │ beq 26f698 │ │ │ │ ldr sl, [r5, #60] @ 0x3c │ │ │ │ add fp, r6, r6, lsl #1 │ │ │ │ ldr r1, [sl, fp, lsl #4] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 175178 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 36a5ec │ │ │ │ + bl 36a68c │ │ │ │ mov r2, #0 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 26f5e8 │ │ │ │ ldr r1, [sl, fp, lsl #4] │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 36a514 │ │ │ │ + bl 36a5b4 │ │ │ │ mov r7, r0 │ │ │ │ b 26f5f8 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ - bl 367930 │ │ │ │ + bl 3679d0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #204] @ 26f77c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 367750 │ │ │ │ + bl 3677f0 │ │ │ │ cmp r7, r0 │ │ │ │ bne 26f5a0 │ │ │ │ ldr r0, [r9, #48] @ 0x30 │ │ │ │ ldr sl, [sp, #60] @ 0x3c │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r3, [pc, #176] @ 26f780 │ │ │ │ ldr r2, [pc, #176] @ 26f784 │ │ │ │ ldr r1, [pc, #176] @ 26f788 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #160] @ 26f78c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 26f398 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, r9 │ │ │ │ blx r3 │ │ │ │ b 26f398 │ │ │ │ ldr r2, [pc, #120] @ 26f790 │ │ │ │ add r2, pc, r2 │ │ │ │ b 26f36c │ │ │ │ - @ instruction: 0x003bcaf0 │ │ │ │ - eorseq r5, r9, r8, lsr #15 │ │ │ │ - eorseq r5, r9, ip, ror r7 │ │ │ │ - eorseq ip, fp, r8, lsl #21 │ │ │ │ - eorseq r5, r9, r0, asr #15 │ │ │ │ - eorseq ip, fp, ip, asr #20 │ │ │ │ - eorseq r5, r9, r8, lsl r7 │ │ │ │ - mlaseq fp, ip, r9, ip │ │ │ │ - eorseq r5, r9, r8, lsl #13 │ │ │ │ - mlaseq fp, r4, r9, ip │ │ │ │ - eorseq ip, fp, ip, lsr #18 │ │ │ │ - eorseq r5, r9, ip, lsr #12 │ │ │ │ - eorseq ip, fp, r8, lsl #18 │ │ │ │ - @ instruction: 0x003b24b8 │ │ │ │ - eorseq r3, sl, ip, lsr r5 │ │ │ │ - @ instruction: 0x003bc8d4 │ │ │ │ - eorseq r5, r9, ip, asr #10 │ │ │ │ - @ instruction: 0x003955b0 │ │ │ │ - mlaseq fp, r8, r8, ip │ │ │ │ - subeq r3, r6, ip, ror #23 │ │ │ │ - @ instruction: 0x003769b8 │ │ │ │ - eorseq r5, r9, r0, ror r5 │ │ │ │ - eorseq r5, r9, r8, lsr #10 │ │ │ │ - eorseq r5, r9, r4, ror r4 │ │ │ │ - eorseq r5, r9, r8, ror r4 │ │ │ │ - @ instruction: 0x00463a9c │ │ │ │ - eorseq r6, r7, r4, ror #16 │ │ │ │ - eorseq r1, ip, ip, ror #11 │ │ │ │ + mlaseq fp, r0, fp, ip │ │ │ │ + eorseq r5, r9, r8, asr #16 │ │ │ │ + eorseq r5, r9, ip, lsl r8 │ │ │ │ + eorseq ip, fp, r8, lsr #22 │ │ │ │ + eorseq r5, r9, r0, ror #16 │ │ │ │ + eorseq ip, fp, ip, ror #21 │ │ │ │ + @ instruction: 0x003957b8 │ │ │ │ + eorseq ip, fp, ip, lsr sl │ │ │ │ + eorseq r5, r9, r8, lsr #14 │ │ │ │ + eorseq ip, fp, r4, lsr sl │ │ │ │ + eorseq ip, fp, ip, asr #19 │ │ │ │ + eorseq r5, r9, ip, asr #13 │ │ │ │ + eorseq ip, fp, r8, lsr #19 │ │ │ │ + eorseq r2, fp, r8, asr r5 │ │ │ │ + @ instruction: 0x003a35dc │ │ │ │ + eorseq ip, fp, r4, ror r9 │ │ │ │ + eorseq r5, r9, ip, ror #11 │ │ │ │ + eorseq r5, r9, r0, asr r6 │ │ │ │ + eorseq ip, fp, r8, lsr r9 │ │ │ │ + subeq r3, r6, ip, lsl #25 │ │ │ │ + eorseq r6, r7, r8, asr sl │ │ │ │ + eorseq r5, r9, r0, lsl r6 │ │ │ │ + eorseq r5, r9, r8, asr #11 │ │ │ │ + eorseq r5, r9, r4, lsl r5 │ │ │ │ + eorseq r5, r9, r8, lsl r5 │ │ │ │ + subeq r3, r6, ip, lsr fp │ │ │ │ + eorseq r6, r7, r4, lsl #18 │ │ │ │ + eorseq r1, ip, ip, lsl #13 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - @ instruction: 0x003bc6b0 │ │ │ │ + eorseq ip, fp, r0, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #268] @ 26f8b8 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -257301,33 +257301,33 @@ │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ beq 26f810 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ - bl 36be2c │ │ │ │ + bl 36becc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 26f828 │ │ │ │ ldr r1, [pc, #216] @ 26f8bc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 26f888 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #168] @ 26f8c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 360ca4 │ │ │ │ + bl 360d44 │ │ │ │ mov r3, r0 │ │ │ │ str r0, [r4] │ │ │ │ b 26f7c8 │ │ │ │ cmp r7, #0 │ │ │ │ moveq r1, #3 │ │ │ │ movne r1, #0 │ │ │ │ ldr r3, [pc, #136] @ 26f8c4 │ │ │ │ @@ -257338,15 +257338,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ ldr r2, [pc, #112] @ 26f8d0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 5a80b8 │ │ │ │ + bl 5a8158 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -257357,26 +257357,26 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r2, r5} │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #884 @ 0x374 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 26f7f0 │ │ │ │ subseq r6, r6, r4, lsr #10 │ │ │ │ - eorseq r5, r9, r4, asr #6 │ │ │ │ - eorseq r8, r8, r0, lsl #7 │ │ │ │ - subeq r3, r6, r8, lsr #18 │ │ │ │ - eorseq r0, fp, r0, asr #18 │ │ │ │ - eorseq r5, r9, r4, ror r1 │ │ │ │ + eorseq r5, r9, r4, ror #7 │ │ │ │ + eorseq r8, r8, r0, lsr #8 │ │ │ │ + subeq r3, r6, r8, asr #19 │ │ │ │ + eorseq r0, fp, r0, ror #19 │ │ │ │ + eorseq r5, r9, r4, lsl r2 │ │ │ │ andeq r0, r0, fp, ror #6 │ │ │ │ - ldrdeq r3, [r6], #-136 @ 0xffffff78 │ │ │ │ - eorseq r5, r9, r4, lsl #5 │ │ │ │ - eorseq r5, r9, r8, lsr #2 │ │ │ │ + subeq r3, r6, r8, ror r9 │ │ │ │ + eorseq r5, r9, r4, lsr #6 │ │ │ │ + eorseq r5, r9, r8, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r3, r2 │ │ │ │ sub sp, sp, #20 │ │ │ │ orrs r3, r3, r1 │ │ │ │ @@ -257410,20 +257410,20 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 26f8e0 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 26f9dc │ │ │ │ ldrb r3, [r6, #37] @ 0x25 │ │ │ │ cmp r3, #0 │ │ │ │ bne 26f9d4 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r3, [pc, #296] @ 26fab8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ bne 26f9c8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -257448,34 +257448,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [sp, #12] │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ cmp r0, #0 │ │ │ │ beq 26f924 │ │ │ │ ldrb r3, [r6, #37] @ 0x25 │ │ │ │ cmp r3, #0 │ │ │ │ beq 26fa3c │ │ │ │ mov r5, r6 │ │ │ │ b 26f928 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #112] @ 26fabc │ │ │ │ ldr r2, [pc, #112] @ 26fac0 │ │ │ │ ldr r1, [pc, #112] @ 26fac4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ ldr r3, [pc, #88] @ 26fab8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ beq 26f9a8 │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ ble 26fa34 │ │ │ │ b 26f9a8 │ │ │ │ @@ -257484,24 +257484,24 @@ │ │ │ │ ldr r0, [pc, #56] @ 26fad0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 26fad4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r3, r6, r0, lsr r8 │ │ │ │ - eorseq r6, r7, r0, lsl #12 │ │ │ │ - eorseq r1, ip, r8, lsl #7 │ │ │ │ + ldrdeq r3, [r6], #-128 @ 0xffffff80 │ │ │ │ + eorseq r6, r7, r0, lsr #13 │ │ │ │ + eorseq r1, ip, r8, lsr #8 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - subeq r3, r6, r0, lsr #14 │ │ │ │ - eorseq r6, r7, r8, ror #9 │ │ │ │ - eorseq r1, ip, r4, ror r2 │ │ │ │ - ldrdeq r3, [r6], #-108 @ 0xffffff94 │ │ │ │ - eorseq r4, r9, r4, lsr pc │ │ │ │ - eorseq r5, r9, ip, lsl #1 │ │ │ │ + subeq r3, r6, r0, asr #15 │ │ │ │ + eorseq r6, r7, r8, lsl #11 │ │ │ │ + eorseq r1, ip, r4, lsl r3 │ │ │ │ + subeq r3, r6, ip, ror r7 │ │ │ │ + @ instruction: 0x00394fd4 │ │ │ │ + eorseq r5, r9, ip, lsr #2 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ │ │ │ │ 0026fad8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -257514,15 +257514,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ ldr r6, [pc, #480] @ 26fd08 │ │ │ │ add r6, pc, r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 26fcb8 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ bne 26fb94 │ │ │ │ @@ -257551,42 +257551,42 @@ │ │ │ │ ldr r1, [pc, #372] @ 26fd10 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 26fb48 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5abf40 │ │ │ │ + bl 5abfe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 26fcb8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367750 │ │ │ │ + bl 3677f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 26fce4 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4cf914 │ │ │ │ + bl 4cf9b4 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 26fcc0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 26fcc8 │ │ │ │ ldr r0, [pc, #284] @ 26fd14 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a94dc │ │ │ │ + bl 5a957c │ │ │ │ bl 176abc │ │ │ │ mov r4, r7 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [r4, #4] │ │ │ │ ldm ip, {r0, r1} │ │ │ │ ldr r3, [ip, #8] │ │ │ │ ldr r2, [ip, #12] │ │ │ │ - bl 36d560 │ │ │ │ + bl 36d600 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 175bbc │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 26fc0c │ │ │ │ ldr r3, [pc, #216] @ 26fd18 │ │ │ │ @@ -257600,59 +257600,59 @@ │ │ │ │ beq 26fc88 │ │ │ │ ldr r8, [pc, #184] @ 26fd1c │ │ │ │ mov r4, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [r3, r4, lsl #2] │ │ │ │ - bl 5a94dc │ │ │ │ + bl 5a957c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r3, r4 │ │ │ │ bhi 26fc68 │ │ │ │ ldr r3, [pc, #144] @ 26fd20 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ bl 177578 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 175e8c │ │ │ │ mov r0, r7 │ │ │ │ - bl 54e9f0 │ │ │ │ + bl 54ea90 │ │ │ │ b 26fb50 │ │ │ │ mov r0, #0 │ │ │ │ b 26fb54 │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 26fb50 │ │ │ │ ldr r0, [pc, #84] @ 26fd24 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a94dc │ │ │ │ + bl 5a957c │ │ │ │ bl 176abc │ │ │ │ mov r5, r0 │ │ │ │ b 26fc38 │ │ │ │ mov r0, r4 │ │ │ │ bl 26f0d0 │ │ │ │ cmp r0, #0 │ │ │ │ movne r4, r0 │ │ │ │ b 26fbcc │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq ip, fp, ip, ror sp │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x003dc1d0 │ │ │ │ + eorseq ip, sp, r0, ror r2 │ │ │ │ subeq ip, fp, r8, asr #26 │ │ │ │ subeq ip, fp, r0, lsl sp │ │ │ │ - eorseq sl, r7, ip, lsr #18 │ │ │ │ - eorseq r4, r9, ip, asr #30 │ │ │ │ + eorseq sl, r7, ip, asr #19 │ │ │ │ + eorseq r4, r9, ip, ror #31 │ │ │ │ andeq r1, r0, ip, asr #20 │ │ │ │ - eorseq r1, r9, r4, ror #10 │ │ │ │ + eorseq r1, r9, r4, lsl #12 │ │ │ │ andeq r1, r0, r4, ror #8 │ │ │ │ - eorseq r4, r9, r4, lsl #29 │ │ │ │ + eorseq r4, r9, r4, lsr #30 │ │ │ │ │ │ │ │ 0026fd28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ @@ -257671,15 +257671,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ beq 26fe08 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 36a7ac │ │ │ │ + bl 36a84c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 26fe30 │ │ │ │ str r6, [r4, #20] │ │ │ │ ldr r5, [r5] │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -257698,64 +257698,64 @@ │ │ │ │ bl 175178 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 26fe1c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 36ad74 │ │ │ │ + bl 36ae14 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1753dc │ │ │ │ b 26fd98 │ │ │ │ ldr r0, [pc, #136] @ 26fe98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 360ca4 │ │ │ │ + bl 360d44 │ │ │ │ str r0, [r5] │ │ │ │ b 26fd7c │ │ │ │ ldr r0, [pc, #120] @ 26fe9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 360ca4 │ │ │ │ + bl 360d44 │ │ │ │ str r0, [r5, #8] │ │ │ │ b 26fdec │ │ │ │ ldr r3, [pc, #104] @ 26fea0 │ │ │ │ ldr r2, [pc, #104] @ 26fea4 │ │ │ │ ldr r1, [pc, #104] @ 26fea8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {r2, r6} │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ ldr r2, [pc, #84] @ 26feac │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, r6 │ │ │ │ bl 1753dc │ │ │ │ b 26fd9c │ │ │ │ ldr r3, [pc, #64] @ 26feb0 │ │ │ │ ldr r1, [pc, #64] @ 26feb4 │ │ │ │ ldr r0, [pc, #64] @ 26feb8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 26febc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r5, r6, r4, ror #30 │ │ │ │ subseq r5, r6, ip, lsl #30 │ │ │ │ - eorseq r4, r9, r0, ror #27 │ │ │ │ - eorseq r7, r8, r8, lsl #27 │ │ │ │ - eorseq r7, r8, r0, lsl #27 │ │ │ │ - subeq r3, r6, r0, lsr r3 │ │ │ │ - eorseq r4, r9, r4, asr sp │ │ │ │ - eorseq r4, r9, ip, ror fp │ │ │ │ + eorseq r4, r9, r0, lsl #29 │ │ │ │ + eorseq r7, r8, r8, lsr #28 │ │ │ │ + eorseq r7, r8, r0, lsr #28 │ │ │ │ + ldrdeq r3, [r6], #-48 @ 0xffffffd0 │ │ │ │ + @ instruction: 0x00394df4 │ │ │ │ + eorseq r4, r9, ip, lsl ip │ │ │ │ andeq r0, r0, r1, ror #4 │ │ │ │ - strdeq r3, [r6], #-44 @ 0xffffffd4 │ │ │ │ - eorseq r4, r9, r4, asr fp │ │ │ │ - @ instruction: 0x00394cf4 │ │ │ │ + @ instruction: 0x0046339c │ │ │ │ + @ instruction: 0x00394bf4 │ │ │ │ + mlaseq r9, r4, sp, r4 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ │ │ │ │ 0026fec0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3856] @ 0xf10 │ │ │ │ @@ -257779,70 +257779,70 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r7, #0 │ │ │ │ cmpne r7, r2 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ addeq r7, sp, #60 @ 0x3c │ │ │ │ mov r9, r0 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 2708ac │ │ │ │ - bl 367844 │ │ │ │ + bl 3678e4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 27075c │ │ │ │ ldr r1, [pc, #2992] @ 270b04 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 366f38 │ │ │ │ + bl 366fd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2708f0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367730 │ │ │ │ + bl 3677d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2707d8 │ │ │ │ ldr r5, [pc, #2960] @ 270b08 │ │ │ │ ldr r2, [pc, #2960] @ 270b0c │ │ │ │ ldr r1, [pc, #2960] @ 270b10 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldrb r3, [r0, #66] @ 0x42 │ │ │ │ mov sl, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 27086c │ │ │ │ ldr r1, [pc, #2912] @ 270b14 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 366f38 │ │ │ │ + bl 366fd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 26fffc │ │ │ │ - bl 360c44 │ │ │ │ - bl 367728 │ │ │ │ + bl 360ce4 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r2, [pc, #2884] @ 270b18 │ │ │ │ ldr r1, [pc, #2884] @ 270b1c │ │ │ │ add ip, r5, #188 @ 0xbc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ bl 214fd4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 270928 │ │ │ │ ldr r4, [pc, #2844] @ 270b20 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 2702b0 │ │ │ │ add fp, sp, #68 @ 0x44 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, fp │ │ │ │ mov r5, #0 │ │ │ │ @@ -257924,15 +257924,15 @@ │ │ │ │ bne 270130 │ │ │ │ b 27016c │ │ │ │ ldr r9, [r9, #16] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2703bc │ │ │ │ ldr r4, [r9, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ mov r1, fp │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 270160 │ │ │ │ cmp r4, #0 │ │ │ │ beq 270438 │ │ │ │ ldrb r3, [r8, r7] │ │ │ │ @@ -257978,22 +257978,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r2, fp} │ │ │ │ ldr r7, [sp, #28] │ │ │ │ ldr r2, [pc, #2300] @ 270b40 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 26f174 │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r2, [pc, #2256] @ 270b44 │ │ │ │ ldr r3, [pc, #2172] @ 270af4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -258015,48 +258015,48 @@ │ │ │ │ mov r1, r8 │ │ │ │ bl 26f8e0 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 27082c │ │ │ │ ldrb r3, [r6, #37] @ 0x25 │ │ │ │ cmp r3, #0 │ │ │ │ bne 27082c │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r3, [pc, #2140] @ 270b48 │ │ │ │ ldr r2, [pc, #2140] @ 270b4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #2124] @ 270b50 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ bne 270820 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 3602f8 │ │ │ │ + bl 360398 │ │ │ │ cmp r0, #0 │ │ │ │ beq 270594 │ │ │ │ ldr r4, [r6, #28] │ │ │ │ cmp r4, #0 │ │ │ │ beq 270388 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #2060] @ 270b54 │ │ │ │ ldr r2, [pc, #2060] @ 270b58 │ │ │ │ ldr r1, [pc, #2060] @ 270b5c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #248 @ 0xf8 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ beq 27025c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -258068,34 +258068,34 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #1988] @ 270b68 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1984] @ 270b6c │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 27025c │ │ │ │ ldr r5, [r6, #44] @ 0x2c │ │ │ │ cmp r5, #0 │ │ │ │ beq 270438 │ │ │ │ ldr r3, [pc, #1952] @ 270b70 │ │ │ │ ldr r9, [pc, #1952] @ 270b74 │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [sp, #32] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r3 │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ mov r7, r0 │ │ │ │ bl 26edc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 27042c │ │ │ │ mov r0, r7 │ │ │ │ bl 26edc0 │ │ │ │ mov r1, fp │ │ │ │ @@ -258114,52 +258114,52 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r2, fp} │ │ │ │ str r0, [sp] │ │ │ │ mov r2, #544 @ 0x220 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a80b8 │ │ │ │ + bl 5a8158 │ │ │ │ ldr r1, [pc, #1804] @ 270b84 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a7bbc │ │ │ │ + bl 5a7c5c │ │ │ │ ldr r4, [r6, #44] @ 0x2c │ │ │ │ cmp r4, #0 │ │ │ │ beq 2704f4 │ │ │ │ ldr r5, [pc, #1776] @ 270b88 │ │ │ │ ldr r9, [pc, #1776] @ 270b8c │ │ │ │ ldr r8, [pc, #1776] @ 270b90 │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ mov r0, r6 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a7bbc │ │ │ │ + bl 5a7c5c │ │ │ │ ldr r2, [r6, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2704e4 │ │ │ │ ldr r1, [pc, #1720] @ 270b94 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a7bbc │ │ │ │ + bl 5a7c5c │ │ │ │ ldr r4, [r4, #16] │ │ │ │ mov r5, r8 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2704a8 │ │ │ │ ldr r1, [pc, #1692] @ 270b98 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a7bbc │ │ │ │ + bl 5a7c5c │ │ │ │ b 27025c │ │ │ │ ldr sl, [sp, #48] @ 0x30 │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ ldrb r3, [r6, #37] @ 0x25 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2706bc │ │ │ │ @@ -258169,15 +258169,15 @@ │ │ │ │ stm sp, {r1, r8} │ │ │ │ ldr r1, [pc, #1644] @ 270ba4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1640] @ 270ba8 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 27025c │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ ldr sl, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ bne 2709a4 │ │ │ │ @@ -258185,66 +258185,66 @@ │ │ │ │ b 270514 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ b 270188 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 3602f8 │ │ │ │ + bl 360398 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27025c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 27025c │ │ │ │ bl 29c320 │ │ │ │ cmp r0, #0 │ │ │ │ bne 270968 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 360144 │ │ │ │ + bl 3601e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #5 │ │ │ │ - bl 361530 │ │ │ │ + bl 3615d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2705e0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 2195dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2706a0 │ │ │ │ ldr r8, [pc, #1476] @ 270bac │ │ │ │ mov r0, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ bl 1772f0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 26fd28 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2706a0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5916d8 │ │ │ │ + bl 591778 │ │ │ │ ldr r1, [pc, #1424] @ 270bb0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 591778 │ │ │ │ + bl 591818 │ │ │ │ ldr r1, [pc, #1412] @ 270bb4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 591778 │ │ │ │ + bl 591818 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 591778 │ │ │ │ + bl 591818 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36cf20 │ │ │ │ + bl 36cfc0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 27067c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 270ac8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -258252,73 +258252,73 @@ │ │ │ │ beq 270998 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2706a0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3604b0 │ │ │ │ + bl 360550 │ │ │ │ cmp r0, #0 │ │ │ │ bne 270260 │ │ │ │ cmp r4, #0 │ │ │ │ beq 27025c │ │ │ │ mov r0, r4 │ │ │ │ - bl 366d9c │ │ │ │ + bl 366e3c │ │ │ │ mov r0, r4 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ b 27025c │ │ │ │ mov r0, r6 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r3, [pc, #1260] @ 270bb8 │ │ │ │ ldr r2, [pc, #1260] @ 270bbc │ │ │ │ ldr r1, [pc, #1260] @ 270bc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #1128] @ 270b50 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ beq 270704 │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ ble 270520 │ │ │ │ ldr r1, [sl, #88] @ 0x58 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ cmp r0, #0 │ │ │ │ bne 270314 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ ldr r3, [pc, #1180] @ 270bc4 │ │ │ │ ldr ip, [pc, #1180] @ 270bc8 │ │ │ │ ldr r1, [pc, #1180] @ 270bcc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1172] @ 270bd0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ str lr, [sp, #8] │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 27025c │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 26f0d0 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2708dc │ │ │ │ - bl 367844 │ │ │ │ + bl 3678e4 │ │ │ │ ldr r1, [pc, #1116] @ 270bd4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 366f38 │ │ │ │ + bl 366fd8 │ │ │ │ cmp r0, #0 │ │ │ │ strne r5, [sp, #40] @ 0x28 │ │ │ │ bne 26ff60 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, r5 │ │ │ │ beq 2708f4 │ │ │ │ ldr r3, [pc, #1080] @ 270bd8 │ │ │ │ @@ -258328,15 +258328,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 27025c │ │ │ │ bl 21dc54 │ │ │ │ mov r6, r0 │ │ │ │ b 270090 │ │ │ │ ldr r1, [pc, #1028] @ 270be4 │ │ │ │ ldr r3, [pc, #1028] @ 270be8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -258349,15 +258349,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 27025c │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ bgt 270314 │ │ │ │ ldr r3, [pc, #964] @ 270bf8 │ │ │ │ ldr ip, [pc, #964] @ 270bfc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -258368,15 +258368,15 @@ │ │ │ │ ldr r2, [sl, #88] @ 0x58 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ ldr r2, [pc, #936] @ 270c04 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 27025c │ │ │ │ ldr r1, [pc, #916] @ 270c08 │ │ │ │ ldr r2, [pc, #916] @ 270c0c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [pc, #912] @ 270c10 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #908] @ 270c14 │ │ │ │ @@ -258384,46 +258384,46 @@ │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r5, #164 @ 0xa4 │ │ │ │ ldr r2, [pc, #892] @ 270c18 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 27025c │ │ │ │ ldr r1, [pc, #872] @ 270c1c │ │ │ │ ldr r3, [pc, #872] @ 270c20 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r4} │ │ │ │ ldr r1, [pc, #864] @ 270c24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #860] @ 270c28 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 27025c │ │ │ │ ldr r1, [pc, #840] @ 270c2c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 366f38 │ │ │ │ + bl 366fd8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26ff60 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #820] @ 270c30 │ │ │ │ ldr ip, [pc, #820] @ 270c34 │ │ │ │ ldr r1, [pc, #820] @ 270c38 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ mov r2, #254 @ 0xfe │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 27025c │ │ │ │ ldr r1, [pc, #780] @ 270c3c │ │ │ │ ldr r2, [pc, #780] @ 270c40 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [pc, #776] @ 270c44 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #772] @ 270c48 │ │ │ │ @@ -258431,30 +258431,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r5, #164 @ 0xa4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #276 @ 0x114 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 27025c │ │ │ │ ldr r3, [pc, #732] @ 270c4c │ │ │ │ ldr ip, [pc, #732] @ 270c50 │ │ │ │ ldr r1, [pc, #732] @ 270c54 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #724] @ 270c58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 27025c │ │ │ │ mov r0, r5 │ │ │ │ - bl 592fe8 │ │ │ │ + bl 593088 │ │ │ │ b 27067c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2709d4 │ │ │ │ ldr r3, [pc, #680] @ 270c5c │ │ │ │ ldr r2, [pc, #680] @ 270c60 │ │ │ │ ldr r1, [pc, #680] @ 270c64 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -258470,27 +258470,27 @@ │ │ │ │ stm sp, {r1, fp} │ │ │ │ ldr r1, [pc, #648] @ 270c74 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #644] @ 270c78 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 27025c │ │ │ │ ldr r1, [pc, #624] @ 270c7c │ │ │ │ ldr r3, [pc, #624] @ 270c80 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, fp} │ │ │ │ ldr r1, [pc, #616] @ 270c84 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #612] @ 270c88 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 27025c │ │ │ │ ldr r3, [pc, #592] @ 270c8c │ │ │ │ ldr r1, [pc, #592] @ 270c90 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #584] @ 270c94 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -258535,147 +258535,147 @@ │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #528 @ 0x210 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ @ instruction: 0x004bc994 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq ip, fp, r8, ror #18 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ - eorseq fp, sp, r0, asr #27 │ │ │ │ - @ instruction: 0x00394bd4 │ │ │ │ - strdeq r3, [r6], #-20 @ 0xffffffec │ │ │ │ - @ instruction: 0x00375fbc │ │ │ │ - mlaseq r9, r4, fp, r4 │ │ │ │ - eorseq r2, r8, r4, rrx │ │ │ │ - eorseq r5, r7, r4, asr pc │ │ │ │ - eorseq r6, r7, r0, lsr #9 │ │ │ │ - @ instruction: 0x003c0cd0 │ │ │ │ - eorseq r4, r9, r0, lsr ip │ │ │ │ - ldrdeq r3, [r6], #-8 │ │ │ │ - @ instruction: 0x00394bd8 │ │ │ │ - eorseq r4, r9, r0, lsr #21 │ │ │ │ - eorseq r4, r9, r8, ror #20 │ │ │ │ - subeq r2, r6, r0, asr #30 │ │ │ │ - eorseq r4, r9, ip, lsl #15 │ │ │ │ + eorseq fp, sp, r0, ror #28 │ │ │ │ + eorseq r4, r9, r4, ror ip │ │ │ │ + @ instruction: 0x00463294 │ │ │ │ + eorseq r6, r7, ip, asr r0 │ │ │ │ + eorseq r4, r9, r4, lsr ip │ │ │ │ + eorseq r2, r8, r4, lsl #2 │ │ │ │ + @ instruction: 0x00375ff4 │ │ │ │ + eorseq r6, r7, r0, asr #10 │ │ │ │ + eorseq r0, ip, r0, ror sp │ │ │ │ + @ instruction: 0x00394cd0 │ │ │ │ + subeq r3, r6, r8, ror r1 │ │ │ │ + eorseq r4, r9, r8, ror ip │ │ │ │ + eorseq r4, r9, r0, asr #22 │ │ │ │ + eorseq r4, r9, r8, lsl #22 │ │ │ │ + subeq r2, r6, r0, ror #31 │ │ │ │ + eorseq r4, r9, ip, lsr #16 │ │ │ │ andeq r0, r0, r3, asr #4 │ │ │ │ strdeq ip, [fp], #-88 @ 0xffffffa8 │ │ │ │ - subeq r2, r6, r4, lsl #29 │ │ │ │ - eorseq r5, r7, r4, asr #24 │ │ │ │ + subeq r2, r6, r4, lsr #30 │ │ │ │ + eorseq r5, r7, r4, ror #25 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - subeq r2, r6, r4, lsr #28 │ │ │ │ - @ instruction: 0x003838bc │ │ │ │ - @ instruction: 0x003838d0 │ │ │ │ - eorseq r6, r8, r0, ror ip │ │ │ │ - ldrdeq r2, [r6], #-208 @ 0xffffff30 │ │ │ │ - eorseq r4, r9, r0, lsr #12 │ │ │ │ + subeq r2, r6, r4, asr #29 │ │ │ │ + eorseq r3, r8, ip, asr r9 │ │ │ │ + eorseq r3, r8, r0, ror r9 │ │ │ │ + eorseq r6, r8, r0, lsl sp │ │ │ │ + subeq r2, r6, r0, ror lr │ │ │ │ + eorseq r4, r9, r0, asr #13 │ │ │ │ muleq r0, lr, r2 │ │ │ │ - eorseq r5, r7, r4, ror fp │ │ │ │ - eorseq r4, r9, ip, asr #14 │ │ │ │ - subeq r2, r6, r0, lsr #26 │ │ │ │ - eorseq pc, sl, ip, lsr sp @ │ │ │ │ - eorseq r4, r9, r8, ror r5 │ │ │ │ - eorseq r4, r9, ip, asr #16 │ │ │ │ - eorseq r8, r7, ip, asr #23 │ │ │ │ - @ instruction: 0x003945b8 │ │ │ │ - eorseq r4, r8, r8, lsr #28 │ │ │ │ - @ instruction: 0x003947fc │ │ │ │ - subeq r6, r1, r4, lsr #3 │ │ │ │ - eorseq r4, r9, r0, lsl #16 │ │ │ │ - subeq r2, r6, ip, lsr ip │ │ │ │ - eorseq r4, r9, ip, lsl #9 │ │ │ │ + eorseq r5, r7, r4, lsl ip │ │ │ │ + eorseq r4, r9, ip, ror #15 │ │ │ │ + subeq r2, r6, r0, asr #27 │ │ │ │ + @ instruction: 0x003afddc │ │ │ │ + eorseq r4, r9, r8, lsl r6 │ │ │ │ + eorseq r4, r9, ip, ror #17 │ │ │ │ + eorseq r8, r7, ip, ror #24 │ │ │ │ + eorseq r4, r9, r8, asr r6 │ │ │ │ + eorseq r4, r8, r8, asr #29 │ │ │ │ + mlaseq r9, ip, r8, r4 │ │ │ │ + subeq r6, r1, r4, asr #4 │ │ │ │ + eorseq r4, r9, r0, lsr #17 │ │ │ │ + ldrdeq r2, [r6], #-204 @ 0xffffff34 │ │ │ │ + eorseq r4, r9, ip, lsr #10 │ │ │ │ andeq r0, r0, sl, asr #4 │ │ │ │ - eorseq r9, sp, r0, lsr #20 │ │ │ │ - @ instruction: 0x003db6b8 │ │ │ │ - eorseq r0, ip, r4, lsr #13 │ │ │ │ - subeq r2, r6, r0, lsr #21 │ │ │ │ - eorseq r5, r7, r8, ror #16 │ │ │ │ - @ instruction: 0x003c05f0 │ │ │ │ - subeq r2, r6, r0, asr #20 │ │ │ │ - eorseq r4, r9, r0, lsl r6 │ │ │ │ - mlaseq r9, r4, r2, r4 │ │ │ │ + eorseq r9, sp, r0, asr #21 │ │ │ │ + eorseq fp, sp, r8, asr r7 │ │ │ │ + eorseq r0, ip, r4, asr #14 │ │ │ │ + subeq r2, r6, r0, asr #22 │ │ │ │ + eorseq r5, r7, r8, lsl #18 │ │ │ │ + mlaseq ip, r0, r6, r0 │ │ │ │ + subeq r2, r6, r0, ror #21 │ │ │ │ + @ instruction: 0x003946b0 │ │ │ │ + eorseq r4, r9, r4, lsr r3 │ │ │ │ andeq r0, r0, pc, lsl #5 │ │ │ │ - @ instruction: 0x003943b0 │ │ │ │ - subeq r2, r6, r8, asr #19 │ │ │ │ - eorseq r4, r9, r4, lsl r4 │ │ │ │ - eorseq r4, r9, r8, lsl r2 │ │ │ │ - eorseq r4, r9, r4, lsr r4 │ │ │ │ - subeq r2, r6, r4, ror r9 │ │ │ │ - eorseq fp, sp, r0, ror #9 │ │ │ │ - eorseq sp, r7, r8, lsr sl │ │ │ │ - eorseq r4, r9, r4, asr #3 │ │ │ │ - subeq r2, r6, ip, lsr #18 │ │ │ │ - eorseq r4, r9, r0, lsr #10 │ │ │ │ - eorseq r4, r9, r4, ror r1 │ │ │ │ + eorseq r4, r9, r0, asr r4 │ │ │ │ + subeq r2, r6, r8, ror #20 │ │ │ │ + @ instruction: 0x003944b4 │ │ │ │ + @ instruction: 0x003942b8 │ │ │ │ + @ instruction: 0x003944d4 │ │ │ │ + subeq r2, r6, r4, lsl sl │ │ │ │ + eorseq fp, sp, r0, lsl #11 │ │ │ │ + @ instruction: 0x0037dad8 │ │ │ │ + eorseq r4, r9, r4, ror #4 │ │ │ │ + subeq r2, r6, ip, asr #19 │ │ │ │ + eorseq r4, r9, r0, asr #11 │ │ │ │ + eorseq r4, r9, r4, lsl r2 │ │ │ │ muleq r0, r6, r2 │ │ │ │ - @ instruction: 0x003943bc │ │ │ │ - eorseq fp, sp, r0, asr r4 │ │ │ │ - eorseq sp, r7, r8, lsr #19 │ │ │ │ - eorseq r4, r9, r4, lsr r1 │ │ │ │ + eorseq r4, r9, ip, asr r4 │ │ │ │ + @ instruction: 0x003db4f0 │ │ │ │ + eorseq sp, r7, r8, asr #20 │ │ │ │ + @ instruction: 0x003941d4 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ - eorseq fp, r7, r4, lsl #2 │ │ │ │ - strheq r2, [r6], #-128 @ 0xffffff80 │ │ │ │ - eorseq r4, r9, r0, lsl #2 │ │ │ │ + eorseq fp, r7, r4, lsr #3 │ │ │ │ + subeq r2, r6, r0, asr r9 │ │ │ │ + eorseq r4, r9, r0, lsr #3 │ │ │ │ andeq r0, r0, sp, ror r2 │ │ │ │ - eorseq r4, r9, r4, asr #4 │ │ │ │ - subeq r2, r6, ip, ror #16 │ │ │ │ - eorseq r4, r9, ip, ror #5 │ │ │ │ - eorseq r4, r9, r8, asr #1 │ │ │ │ - eorseq r4, r9, r8, lsl r3 │ │ │ │ - mlaseq sp, r4, r3, fp │ │ │ │ - eorseq sp, r7, ip, ror #17 │ │ │ │ - eorseq r4, r9, ip, ror r0 │ │ │ │ - strdeq r2, [r6], #-120 @ 0xffffff88 │ │ │ │ - eorseq r4, r9, ip, lsl #8 │ │ │ │ - eorseq r4, r9, r0, asr r0 │ │ │ │ + eorseq r4, r9, r4, ror #5 │ │ │ │ + subeq r2, r6, ip, lsl #18 │ │ │ │ + eorseq r4, r9, ip, lsl #7 │ │ │ │ + eorseq r4, r9, r8, ror #2 │ │ │ │ + @ instruction: 0x003943b8 │ │ │ │ + eorseq fp, sp, r4, lsr r4 │ │ │ │ + eorseq sp, r7, ip, lsl #19 │ │ │ │ + eorseq r4, r9, ip, lsl r1 │ │ │ │ + @ instruction: 0x00462898 │ │ │ │ + eorseq r4, r9, ip, lsr #9 │ │ │ │ + ldrsheq r4, [r9], -r0 @ │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ - strheq r2, [r6], #-116 @ 0xffffff8c │ │ │ │ - eorseq r4, r9, r8, lsr #6 │ │ │ │ - eorseq r4, r9, r4 │ │ │ │ + subeq r2, r6, r4, asr r8 │ │ │ │ + eorseq r4, r9, r8, asr #7 │ │ │ │ + eorseq r4, r9, r4, lsr #1 │ │ │ │ andeq r0, r0, r2, lsr r2 │ │ │ │ - eorseq r4, r9, ip, lsr #6 │ │ │ │ - subeq r2, r6, r8, lsl #15 │ │ │ │ - @ instruction: 0x00393fd8 │ │ │ │ + eorseq r4, r9, ip, asr #7 │ │ │ │ + subeq r2, r6, r8, lsr #16 │ │ │ │ + eorseq r4, r9, r8, ror r0 │ │ │ │ andeq r0, r0, r6, lsr r2 │ │ │ │ - eorseq r4, r9, r4, lsl #5 │ │ │ │ - subeq r2, r6, r8, asr r7 │ │ │ │ - eorseq r3, r9, r8, lsr #31 │ │ │ │ + eorseq r4, r9, r4, lsr #6 │ │ │ │ + strdeq r2, [r6], #-120 @ 0xffffff88 │ │ │ │ + eorseq r4, r9, r8, asr #32 │ │ │ │ andeq r0, r0, r9, lsl #4 │ │ │ │ - subeq r2, r6, r4, lsr r7 │ │ │ │ - eorseq r3, r9, r8, lsl #31 │ │ │ │ + ldrdeq r2, [r6], #-116 @ 0xffffff8c │ │ │ │ + eorseq r4, r9, r8, lsr #32 │ │ │ │ andeq r0, r0, sl, lsl r2 │ │ │ │ - subeq r2, r6, ip, lsl #14 │ │ │ │ - eorseq r3, r9, r0, ror #30 │ │ │ │ + subeq r2, r6, ip, lsr #15 │ │ │ │ + eorseq r4, r9, r0 │ │ │ │ andeq r0, r0, sp, lsr r2 │ │ │ │ - subeq r2, r6, r4, ror #13 │ │ │ │ - eorseq r3, r9, r0, asr #30 │ │ │ │ - @ instruction: 0x003941f0 │ │ │ │ - subeq r2, r6, r0, asr #13 │ │ │ │ - eorseq r3, r9, r8, lsl pc │ │ │ │ - eorseq r4, r9, r8, ror #3 │ │ │ │ + subeq r2, r6, r4, lsl #15 │ │ │ │ + eorseq r3, r9, r0, ror #31 │ │ │ │ + mlaseq r9, r0, r2, r4 │ │ │ │ + subeq r2, r6, r0, ror #14 │ │ │ │ + @ instruction: 0x00393fb8 │ │ │ │ + eorseq r4, r9, r8, lsl #5 │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ - @ instruction: 0x00462698 │ │ │ │ - @ instruction: 0x00393ef4 │ │ │ │ - eorseq r4, r9, r4, asr #3 │ │ │ │ + subeq r2, r6, r8, lsr r7 │ │ │ │ + mlaseq r9, r4, pc, r3 @ │ │ │ │ + eorseq r4, r9, r4, ror #4 │ │ │ │ │ │ │ │ 00270ccc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5ad4b4 │ │ │ │ + bl 5ad554 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 26fec0 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 270d0c │ │ │ │ mov r0, r6 │ │ │ │ - bl 5acccc │ │ │ │ + bl 5acd6c │ │ │ │ cmp r4, #0 │ │ │ │ beq 270d30 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 270d70 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -258685,15 +258685,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 592fe8 │ │ │ │ + bl 593088 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -258706,15 +258706,15 @@ │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ ldr r1, [pc, #88] @ 270de8 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, ip │ │ │ │ - bl 5914a4 │ │ │ │ + bl 591544 │ │ │ │ mov r4, r0 │ │ │ │ bl 21dc54 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -258725,15 +258725,15 @@ │ │ │ │ eor r3, r4, #1 │ │ │ │ mov r2, #0 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 26f2ac │ │ │ │ - eorseq r4, r9, r8, lsl r0 │ │ │ │ + ldrheq r4, [r9], -r8 @ │ │ │ │ │ │ │ │ 00270dec : │ │ │ │ mov r0, #1 │ │ │ │ b 26ee68 │ │ │ │ │ │ │ │ 00270df4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -258743,21 +258743,21 @@ │ │ │ │ mov r1, #1 │ │ │ │ sub sp, sp, #12 │ │ │ │ bl 26fec0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 270e24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 367eec │ │ │ │ + b 367f8c │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 5af6d8 │ │ │ │ + bl 5af778 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 367eec │ │ │ │ + b 367f8c │ │ │ │ │ │ │ │ 00270e3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #396] @ 270fe0 │ │ │ │ @@ -258804,55 +258804,55 @@ │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r0, r4 │ │ │ │ strb r2, [r3] │ │ │ │ bl 219730 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 270fb8 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #220] @ 270ff4 │ │ │ │ ldr r2, [pc, #220] @ 270ff8 │ │ │ │ ldr r1, [pc, #220] @ 270ffc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #248 @ 0xf8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 270f64 │ │ │ │ bl 2090c8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ b 270e90 │ │ │ │ bl 209160 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ bne 270f58 │ │ │ │ mov r0, r4 │ │ │ │ - bl 366d9c │ │ │ │ + bl 366e3c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b 270f58 │ │ │ │ ldr r3, [pc, #116] @ 271000 │ │ │ │ ldr ip, [pc, #116] @ 271004 │ │ │ │ ldr r1, [pc, #116] @ 271008 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #108] @ 27100c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 270e90 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 271010 │ │ │ │ ldr ip, [pc, #80] @ 271014 │ │ │ │ ldr r1, [pc, #80] @ 271018 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -258862,24 +258862,24 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 175118 │ │ │ │ subeq fp, fp, r8, lsl sl │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq fp, fp, r8, ror #19 │ │ │ │ ldrdeq fp, [fp], #-148 @ 0xffffff6c │ │ │ │ andeq r1, r0, r8, ror #29 │ │ │ │ - subeq r2, r6, r4, asr r2 │ │ │ │ - @ instruction: 0x00382cf0 │ │ │ │ - eorseq r2, r8, r4, lsl #26 │ │ │ │ - ldrdeq r2, [r6], #-28 @ 0xffffffe4 │ │ │ │ - eorseq r3, r9, r0, lsr #28 │ │ │ │ - eorseq r3, r9, r4, lsr sl │ │ │ │ + strdeq r2, [r6], #-36 @ 0xffffffdc │ │ │ │ + mlaseq r8, r0, sp, r2 │ │ │ │ + eorseq r2, r8, r4, lsr #27 │ │ │ │ + subeq r2, r6, ip, ror r2 │ │ │ │ + eorseq r3, r9, r0, asr #29 │ │ │ │ + @ instruction: 0x00393ad4 │ │ │ │ andeq r0, r0, r6, lsl #7 │ │ │ │ - subeq r2, r6, ip, lsr #3 │ │ │ │ - eorseq r3, r9, r0, lsl lr │ │ │ │ - eorseq r3, r9, r0, lsl #20 │ │ │ │ + subeq r2, r6, ip, asr #4 │ │ │ │ + @ instruction: 0x00393eb0 │ │ │ │ + eorseq r3, r9, r0, lsr #21 │ │ │ │ andeq r0, r0, pc, lsl #7 │ │ │ │ │ │ │ │ 00271020 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -258895,18 +258895,18 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 27108c │ │ │ │ ldr r8, [r4, #32] │ │ │ │ ldr r7, [r4, #36] @ 0x24 │ │ │ │ orrs r3, r8, r7 │ │ │ │ beq 2710a0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #112] @ 2710ec │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ cmp r0, r8 │ │ │ │ sbcs r1, r1, r7 │ │ │ │ blt 2710a0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -258917,80 +258917,80 @@ │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #64] @ 2710f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 2710fc │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - eorseq r3, r9, r0, asr #26 │ │ │ │ - strheq r2, [r6], #-12 │ │ │ │ - eorseq r3, r9, ip, lsl #18 │ │ │ │ + eorseq r3, r9, r0, ror #27 │ │ │ │ + subeq r2, r6, ip, asr r1 │ │ │ │ + eorseq r3, r9, ip, lsr #19 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ │ │ │ │ 00271100 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #156] @ 2711b4 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r2, [pc, #136] @ 2711b8 │ │ │ │ ldr r1, [pc, #136] @ 2711bc │ │ │ │ add ip, r6, #228 @ 0xe4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq 271168 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ ldr ip, [pc, #72] @ 2711c0 │ │ │ │ ldr r1, [pc, #72] @ 2711c4 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #948 @ 0x3b4 │ │ │ │ add r3, r6, #304 @ 0x130 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r0, #94 @ 0x5e │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subeq r2, r6, r0, asr r0 │ │ │ │ - eorseq r4, r7, ip, lsl #28 │ │ │ │ - eorseq r3, r9, r8, ror #19 │ │ │ │ - eorseq r3, r9, r0, lsr #25 │ │ │ │ - eorseq r3, r9, r4, asr r8 │ │ │ │ + strdeq r2, [r6], #-0 │ │ │ │ + eorseq r4, r7, ip, lsr #29 │ │ │ │ + eorseq r3, r9, r8, lsl #21 │ │ │ │ + eorseq r3, r9, r0, asr #26 │ │ │ │ + @ instruction: 0x003938f4 │ │ │ │ │ │ │ │ 002711c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -259015,26 +259015,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #60] @ 271270 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #324 @ 0x144 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subeq r1, r6, ip, asr #30 │ │ │ │ - eorseq r3, r9, r0, lsr #24 │ │ │ │ - eorseq r3, r9, r0, lsr #15 │ │ │ │ + subeq r1, r6, ip, ror #31 │ │ │ │ + eorseq r3, r9, r0, asr #25 │ │ │ │ + eorseq r3, r9, r0, asr #16 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ │ │ │ │ 00271274 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -259048,30 +259048,30 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, sp │ │ │ │ - bl 5ad1d4 │ │ │ │ + bl 5ad274 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2712fc │ │ │ │ bl 26fad8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27134c │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 270ccc │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 271358 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #104] @ 271378 │ │ │ │ ldr r3, [pc, #92] @ 271370 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -259085,24 +259085,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 5acccc │ │ │ │ + bl 5acd6c │ │ │ │ b 271308 │ │ │ │ - bl 5af6d8 │ │ │ │ + bl 5af778 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5acccc │ │ │ │ + bl 5acd6c │ │ │ │ b 2712f4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrdeq fp, [fp], #-92 @ 0xffffffa4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r3, r9, ip, ror r8 │ │ │ │ + eorseq r3, r9, ip, lsl r9 │ │ │ │ subeq fp, fp, ip, asr r5 │ │ │ │ │ │ │ │ 0027137c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -259115,15 +259115,15 @@ │ │ │ │ ldr r1, [pc, #132] @ 271430 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ bl 271020 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2cd900 │ │ │ │ @@ -259143,15 +259143,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq fp, fp, ip, asr #9 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r8, sp, r8, asr ip │ │ │ │ + @ instruction: 0x003d8cf8 │ │ │ │ subeq fp, fp, r4, lsl #9 │ │ │ │ │ │ │ │ 00271438 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -259165,18 +259165,18 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r6, r2 │ │ │ │ bl 176504 │ │ │ │ ldr r8, [pc, #156] @ 271514 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cc4e4 │ │ │ │ + bl 5cc584 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 367b74 │ │ │ │ + bl 367c14 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 271504 │ │ │ │ ldr r7, [pc, #120] @ 271518 │ │ │ │ ldr r9, [pc, #120] @ 27151c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, sl │ │ │ │ add r7, r7, #348 @ 0x15c │ │ │ │ @@ -259186,33 +259186,33 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 271504 │ │ │ │ ldr r3, [pc, #88] @ 271520 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldrb r3, [r0, #66] @ 0x42 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2714b4 │ │ │ │ - bl 367740 │ │ │ │ + bl 3677e0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cc484 │ │ │ │ + bl 5cc524 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2714c0 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 176258 │ │ │ │ - @ instruction: 0x003936b0 │ │ │ │ - ldrdeq r1, [r6], #-192 @ 0xffffff40 │ │ │ │ - eorseq r3, r9, r4, lsr #10 │ │ │ │ + eorseq r3, r9, r0, asr r7 │ │ │ │ + subeq r1, r6, r0, ror sp │ │ │ │ + eorseq r3, r9, r4, asr #11 │ │ │ │ andeq r0, r0, ip, lsl #8 │ │ │ │ │ │ │ │ 00271524 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -259244,35 +259244,35 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 176504 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cc4e4 │ │ │ │ + bl 5cc584 │ │ │ │ ldr r0, [pc, #152] @ 271658 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 360ca4 │ │ │ │ + bl 360d44 │ │ │ │ ldr r1, [pc, #144] @ 27165c │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 367b5c │ │ │ │ + bl 367bfc │ │ │ │ ldr r7, [sp] │ │ │ │ cmp r7, #0 │ │ │ │ beq 271560 │ │ │ │ mov r4, r7 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 271608 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cc484 │ │ │ │ + bl 5cc524 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2715ec │ │ │ │ ldr r2, [pc, #68] @ 271660 │ │ │ │ ldr r3, [pc, #48] @ 271650 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -259285,15 +259285,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 176258 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq fp, fp, ip, lsr #6 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq fp, fp, r4, lsl #6 │ │ │ │ - @ instruction: 0x003865d8 │ │ │ │ + eorseq r6, r8, r8, ror r6 │ │ │ │ @ instruction: 0xffffdc4c │ │ │ │ subeq fp, fp, r0, asr r2 │ │ │ │ │ │ │ │ 00271664 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -259306,15 +259306,15 @@ │ │ │ │ beq 27171c │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 26f794 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2716b0 │ │ │ │ - bl 4239b4 │ │ │ │ + bl 423a54 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2716d0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -259327,15 +259327,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #96] @ 271748 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #88] @ 27174c │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -259345,21 +259345,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 271758 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 27175c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #372 @ 0x174 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - eorseq r3, r9, r8, lsr #15 │ │ │ │ - subeq r1, r6, ip, lsl #21 │ │ │ │ - @ instruction: 0x003932dc │ │ │ │ + eorseq r3, r9, r8, asr #16 │ │ │ │ + subeq r1, r6, ip, lsr #22 │ │ │ │ + eorseq r3, r9, ip, ror r3 │ │ │ │ andeq r0, r0, pc, asr r4 │ │ │ │ - subeq r1, r6, r8, asr #20 │ │ │ │ - eorseq r3, r9, r0, lsr #5 │ │ │ │ - eorseq sl, r8, r0, ror #25 │ │ │ │ + subeq r1, r6, r8, ror #21 │ │ │ │ + eorseq r3, r9, r0, asr #6 │ │ │ │ + eorseq sl, r8, r0, lsl #27 │ │ │ │ andeq r0, r0, r6, asr r4 │ │ │ │ │ │ │ │ 00271760 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -259400,32 +259400,32 @@ │ │ │ │ ldrb r3, [r4, r3] │ │ │ │ cmp r3, #61 @ 0x3d │ │ │ │ beq 2718a8 │ │ │ │ ldr r0, [pc, #312] @ 271944 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 271928 │ │ │ │ ldr r1, [pc, #288] @ 271948 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 27191c │ │ │ │ ldr r1, [pc, #272] @ 27194c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 27191c │ │ │ │ ldr r1, [pc, #252] @ 271950 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 27191c │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #228] @ 271954 │ │ │ │ ldr r3, [pc, #196] @ 271938 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -259444,68 +259444,68 @@ │ │ │ │ ldr r3, [pc, #168] @ 271958 │ │ │ │ ldr r0, [pc, #168] @ 27195c │ │ │ │ ldr r8, [r8, r3] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5ac840 │ │ │ │ + bl 5ac8e0 │ │ │ │ ldr r1, [pc, #144] @ 271960 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5ac1dc │ │ │ │ + bl 5ac27c │ │ │ │ ldr r1, [pc, #124] @ 271964 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5ac1dc │ │ │ │ + bl 5ac27c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r1, [pc, #100] @ 271968 │ │ │ │ add r2, r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r8 │ │ │ │ add r2, r4, r2 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5ac1dc │ │ │ │ + bl 5ac27c │ │ │ │ b 271864 │ │ │ │ ldr r0, [pc, #72] @ 27196c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mvn r0, #0 │ │ │ │ b 271868 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strdeq fp, [fp], #-0 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r3, r9, r0, ror #13 │ │ │ │ + eorseq r3, r9, r0, lsl #15 │ │ │ │ subeq fp, fp, r4, lsl #1 │ │ │ │ @ instruction: 0x004c9290 │ │ │ │ - @ instruction: 0x003da4b0 │ │ │ │ - eorseq r9, r7, r4, lsl #1 │ │ │ │ - eorseq r1, ip, r0, lsr #4 │ │ │ │ + eorseq sl, sp, r0, asr r5 │ │ │ │ + eorseq r9, r7, r4, lsr #2 │ │ │ │ + eorseq r1, ip, r0, asr #5 │ │ │ │ strdeq sl, [fp], #-252 @ 0xffffff04 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq r9, [ip], #-28 @ 0xffffffe4 │ │ │ │ - eorseq sl, sp, r0, lsl #8 │ │ │ │ - @ instruction: 0x00378fd4 │ │ │ │ - eorseq r1, ip, r0, ror r1 │ │ │ │ - eorseq r3, r9, r0, lsr #11 │ │ │ │ + eorseq sl, sp, r0, lsr #9 │ │ │ │ + eorseq r9, r7, r4, ror r0 │ │ │ │ + eorseq r1, ip, r0, lsl r2 │ │ │ │ + eorseq r3, r9, r0, asr #12 │ │ │ │ │ │ │ │ 00271970 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #5 │ │ │ │ mov r6, r1 │ │ │ │ - bl 361530 │ │ │ │ + bl 3615d0 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 2719ac │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #4 │ │ │ │ movne r5, #1 │ │ │ │ beq 2719cc │ │ │ │ mov r0, r5 │ │ │ │ @@ -259524,26 +259524,26 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ ldr r2, [pc, #48] @ 271a2c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subeq r1, r6, ip, lsl #15 │ │ │ │ - eorseq r3, r9, r8, lsl r5 │ │ │ │ - @ instruction: 0x00392fd8 │ │ │ │ + subeq r1, r6, ip, lsr #16 │ │ │ │ + @ instruction: 0x003935b8 │ │ │ │ + eorseq r3, r9, r8, ror r0 │ │ │ │ andeq r0, r0, r6, lsr #9 │ │ │ │ mov r0, #1024 @ 0x400 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -259579,20 +259579,20 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ subseq r4, r6, ip, lsl #5 │ │ │ │ - @ instruction: 0x003938bc │ │ │ │ + eorseq r3, r9, ip, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r4, [pc, #80] @ 271b48 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [r0, #8] │ │ │ │ mov r2, #0 │ │ │ │ @@ -259600,15 +259600,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r3, [pc, #40] @ 271b4c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ subeq sl, fp, r8, ror sp │ │ │ │ @@ -259628,28 +259628,28 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r0, r3 │ │ │ │ - bl 31d9c8 │ │ │ │ + bl 31da64 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r6, [pc, #156] @ 271c78 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq 271c58 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -259660,58 +259660,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ str r4, [r5] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 271bfc │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #56] @ 271c7c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5a1208 │ │ │ │ + b 5a12a8 │ │ │ │ ldr r3, [pc, #32] @ 271c80 │ │ │ │ ldr r1, [pc, #32] @ 271c84 │ │ │ │ ldr r0, [pc, #32] @ 271c88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ @ instruction: 0x004bac94 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - strdeq r1, [r6], #-108 @ 0xffffff94 │ │ │ │ - eorseq r2, r8, r0, lsl #14 │ │ │ │ - eorseq r2, r8, r4, lsl r7 │ │ │ │ + @ instruction: 0x0046179c │ │ │ │ + eorseq r2, r8, r0, lsr #15 │ │ │ │ + @ instruction: 0x003827b4 │ │ │ │ ldr r0, [pc, #4] @ 271c98 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq sl, sl, ip, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r4, r1 │ │ │ │ bl 176504 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4bfa1c │ │ │ │ + bl 4bfabc │ │ │ │ ldr r3, [pc, #72] @ 271d1c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -259808,19 +259808,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ subseq r3, r6, r4, ror pc │ │ │ │ - eorseq r3, r9, ip, ror #11 │ │ │ │ + eorseq r3, r9, ip, lsl #13 │ │ │ │ subseq r3, r6, r0, lsr pc │ │ │ │ subseq r3, r6, r8, lsl #30 │ │ │ │ ldrsbeq r3, [r6], #-228 @ 0xffffff1c │ │ │ │ - eorseq r3, r9, r4, lsr r5 │ │ │ │ + @ instruction: 0x003935d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 271f20 │ │ │ │ ldr r2, [pc, #136] @ 271f24 │ │ │ │ ldr r1, [pc, #136] @ 271f28 │ │ │ │ @@ -259828,50 +259828,50 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr lr, [pc, #100] @ 271f2c │ │ │ │ ldr ip, [pc, #100] @ 271f30 │ │ │ │ ldr r3, [pc, #100] @ 271f34 │ │ │ │ ldr r2, [pc, #100] @ 271f38 │ │ │ │ ldr r1, [pc, #100] @ 271f3c │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ str lr, [r4, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36c154 │ │ │ │ + bl 36c1f4 │ │ │ │ ldr r3, [pc, #64] @ 271f40 │ │ │ │ ldr r2, [pc, #64] @ 271f44 │ │ │ │ ldr r1, [pc, #64] @ 271f48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 36c154 │ │ │ │ - subeq r1, r6, r4, asr #9 │ │ │ │ - @ instruction: 0x00378ad8 │ │ │ │ - @ instruction: 0x00378ab0 │ │ │ │ + b 36c1f4 │ │ │ │ + subeq r1, r6, r4, ror #10 │ │ │ │ + eorseq r8, r7, r8, ror fp │ │ │ │ + eorseq r8, r7, r0, asr fp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, r8, lsl r7 │ │ │ │ muleq r0, r0, r4 │ │ │ │ - eorseq sl, fp, ip, asr fp │ │ │ │ + @ instruction: 0x003babfc │ │ │ │ andeq r0, r0, r8, lsl #12 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ - eorseq r1, fp, ip, asr #18 │ │ │ │ + eorseq r1, fp, ip, ror #19 │ │ │ │ sub r3, r0, #48 @ 0x30 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ cmp r2, #9 │ │ │ │ bls 271f94 │ │ │ │ sub r3, r0, #97 @ 0x61 │ │ │ │ cmp r3, #5 │ │ │ │ bls 271f84 │ │ │ │ @@ -259941,15 +259941,15 @@ │ │ │ │ bl 176348 <__vfprintf_chk@plt> │ │ │ │ b 272000 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r3, r6, r8, lsl sp │ │ │ │ subeq sl, fp, r4, lsr #17 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq sl, fp, r4, ror #16 │ │ │ │ - eorseq r3, r9, r0, lsr r3 │ │ │ │ + @ instruction: 0x003933d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r8, [pc, #508] @ 272298 │ │ │ │ ldr r7, [pc, #508] @ 27229c │ │ │ │ ldr r9, [pc, #508] @ 2722a0 │ │ │ │ @@ -259960,69 +259960,69 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ mov r6, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [pc, #460] @ 2722a4 │ │ │ │ ldr sl, [pc, #460] @ 2722a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #1036] @ 0x40c │ │ │ │ add sl, pc, sl │ │ │ │ cmp r3, #0 │ │ │ │ bne 2721f8 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 272288 │ │ │ │ ldr r7, [r6, #16] │ │ │ │ - bl 360c44 │ │ │ │ + bl 360ce4 │ │ │ │ cmp r7, r0 │ │ │ │ beq 272124 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #20] │ │ │ │ - bl 360c44 │ │ │ │ + bl 360ce4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r9 │ │ │ │ - bl 36ae88 │ │ │ │ + bl 36af28 │ │ │ │ ldr r6, [r4, #64] @ 0x40 │ │ │ │ ldr r7, [r4, #28] │ │ │ │ cmp r6, #0 │ │ │ │ beq 272238 │ │ │ │ ldr r1, [pc, #368] @ 2722ac │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 272268 │ │ │ │ add r6, r4, #32 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4c020c │ │ │ │ + bl 4c02ac │ │ │ │ cmp r0, #0 │ │ │ │ beq 2721d8 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ stm sp, {r2, r6} │ │ │ │ ldr r3, [pc, #308] @ 2722b0 │ │ │ │ ldr r2, [pc, #308] @ 2722b4 │ │ │ │ ldr r1, [pc, #308] @ 2722b8 │ │ │ │ mov r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 4c072c │ │ │ │ + bl 4c07cc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4c0460 │ │ │ │ + bl 4c0500 │ │ │ │ ldr r0, [pc, #268] @ 2722bc │ │ │ │ add r0, pc, r0 │ │ │ │ bl 175808 │ │ │ │ ldr r3, [pc, #260] @ 2722c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #1044] @ 0x414 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -260042,15 +260042,15 @@ │ │ │ │ ldr ip, [pc, #200] @ 2722c8 │ │ │ │ ldr r2, [pc, #200] @ 2722cc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #48 @ 0x30 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -260075,34 +260075,34 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3] │ │ │ │ b 27214c │ │ │ │ ldr ip, [pc, #84] @ 2722e4 │ │ │ │ ldr r2, [pc, #84] @ 2722e8 │ │ │ │ add ip, pc, ip │ │ │ │ b 272204 │ │ │ │ - subeq r1, r6, r0, asr #5 │ │ │ │ - eorseq r3, r9, r4, lsl r3 │ │ │ │ - eorseq r3, r9, r0, lsr #6 │ │ │ │ + subeq r1, r6, r0, ror #6 │ │ │ │ + @ instruction: 0x003933b4 │ │ │ │ + eorseq r3, r9, r0, asr #7 │ │ │ │ subseq r3, r6, r4, lsl #24 │ │ │ │ subeq sl, fp, ip, lsl #15 │ │ │ │ - eorseq pc, fp, r8, ror #4 │ │ │ │ + eorseq pc, fp, r8, lsl #6 │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ andeq r2, r0, r0, lsl #21 │ │ │ │ @ instruction: 0xfffff89c │ │ │ │ - eorseq r9, fp, r8, lsl ip │ │ │ │ + @ instruction: 0x003b9cb8 │ │ │ │ subseq r3, r6, r4, lsr #22 │ │ │ │ subseq r3, r6, ip, lsl #22 │ │ │ │ - @ instruction: 0x003931d8 │ │ │ │ + eorseq r3, r9, r8, ror r2 │ │ │ │ andeq r0, r0, sl, lsl #7 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ @ instruction: 0x00563a98 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ - eorseq r3, r9, ip, lsr #3 │ │ │ │ + eorseq r3, r9, ip, asr #4 │ │ │ │ subseq r3, r6, r0, ror #20 │ │ │ │ - eorseq r3, r9, r4, ror r1 │ │ │ │ + eorseq r3, r9, r4, lsl r2 │ │ │ │ andeq r0, r0, lr, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 271a38 │ │ │ │ @@ -260124,44 +260124,44 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1772f0 │ │ │ │ - subeq r1, r6, r0, lsr #32 │ │ │ │ - eorseq r3, r9, r4, ror r0 │ │ │ │ - eorseq r3, r9, r0, lsl #1 │ │ │ │ + subeq r1, r6, r0, asr #1 │ │ │ │ + eorseq r3, r9, r4, lsl r1 │ │ │ │ + eorseq r3, r9, r0, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2723c8 │ │ │ │ ldr r2, [pc, #52] @ 2723cc │ │ │ │ ldr r1, [pc, #52] @ 2723d0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1772f0 │ │ │ │ - subeq r0, r6, r8, asr #31 │ │ │ │ - eorseq r3, r9, ip, lsl r0 │ │ │ │ - eorseq r3, r9, r8, lsr #32 │ │ │ │ + subeq r1, r6, r8, rrx │ │ │ │ + ldrheq r3, [r9], -ip @ │ │ │ │ + eorseq r3, r9, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #264] @ 2724f4 │ │ │ │ ldr r7, [pc, #264] @ 2724f8 │ │ │ │ ldr r1, [pc, #264] @ 2724fc │ │ │ │ @@ -260169,15 +260169,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r2, r8, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r6, [pc, #228] @ 272500 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r6, #1036] @ 0x40c │ │ │ │ cmp r0, r4 │ │ │ │ beq 272490 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ @@ -260187,37 +260187,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 360c44 │ │ │ │ + bl 360ce4 │ │ │ │ ldr r1, [pc, #160] @ 272504 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 369078 │ │ │ │ + bl 369118 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r5, r0, #32 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4c09dc │ │ │ │ + bl 4c0a7c │ │ │ │ ldrb r9, [r6, #4] │ │ │ │ cmp r9, #0 │ │ │ │ bne 2724dc │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 4c078c │ │ │ │ + bl 4c082c │ │ │ │ ldr r0, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2724c8 │ │ │ │ bl 175304 │ │ │ │ str r9, [r6] │ │ │ │ ldr r3, [pc, #56] @ 272508 │ │ │ │ mov r2, #0 │ │ │ │ @@ -260226,21 +260226,21 @@ │ │ │ │ b 27242c │ │ │ │ ldr r0, [pc, #40] @ 27250c │ │ │ │ ldr r2, [pc, #40] @ 272510 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #64 @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r0, r6, r0, ror pc │ │ │ │ - eorseq r2, r9, r4, asr #31 │ │ │ │ - eorseq r2, r9, r8, asr #31 │ │ │ │ + subeq r1, r6, r0, lsl r0 │ │ │ │ + eorseq r3, r9, r4, rrx │ │ │ │ + eorseq r3, r9, r8, rrx │ │ │ │ subseq r3, r6, r4, asr #17 │ │ │ │ - eorseq r2, r9, r0, ror pc │ │ │ │ + eorseq r3, r9, r0, lsl r0 │ │ │ │ subseq r3, r6, ip, lsl #16 │ │ │ │ - eorseq r2, r9, ip, lsr pc │ │ │ │ + @ instruction: 0x00392fdc │ │ │ │ andeq r0, r0, r2, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #188] @ 2725e8 │ │ │ │ ldr r7, [pc, #188] @ 2725ec │ │ │ │ @@ -260251,15 +260251,15 @@ │ │ │ │ add r3, r8, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r6, r2 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [pc, #144] @ 2725f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #1036] @ 0x40c │ │ │ │ cmp r3, r0 │ │ │ │ beq 2725a8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ @@ -260278,28 +260278,28 @@ │ │ │ │ ldr ip, [pc, #72] @ 2725f8 │ │ │ │ ldr r2, [pc, #72] @ 2725fc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - subeq r0, r6, r4, lsr lr │ │ │ │ - eorseq r2, r9, r0, lsl #29 │ │ │ │ - eorseq r2, r9, r0, lsl #29 │ │ │ │ + ldrdeq r0, [r6], #-228 @ 0xffffff1c │ │ │ │ + eorseq r2, r9, r0, lsr #30 │ │ │ │ + eorseq r2, r9, r0, lsr #30 │ │ │ │ subseq r3, r6, ip, ror r7 │ │ │ │ - eorseq r2, r9, r0, lsl #29 │ │ │ │ + eorseq r2, r9, r0, lsr #30 │ │ │ │ @ instruction: 0x000003b6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r9, [pc, #276] @ 27272c │ │ │ │ ldr r8, [pc, #276] @ 272730 │ │ │ │ @@ -260310,48 +260310,48 @@ │ │ │ │ add r3, r9, #40 @ 0x28 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r2 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r8 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [pc, #232] @ 272738 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #1036] @ 0x40c │ │ │ │ cmp r3, r0 │ │ │ │ beq 2726ac │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4cc218 │ │ │ │ + bl 4cc2b8 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2726ec │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 1753dc │ │ │ │ mov r0, r5 │ │ │ │ bl 1772f0 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [r4, #24] │ │ │ │ beq 272698 │ │ │ │ mov r0, r3 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 367d5c │ │ │ │ + b 367dfc │ │ │ │ ldr ip, [pc, #136] @ 27273c │ │ │ │ ldr r2, [pc, #136] @ 272740 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r9, #96 @ 0x60 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -260359,30 +260359,30 @@ │ │ │ │ ldr r2, [pc, #80] @ 272744 │ │ │ │ add r3, r9, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r5} │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #976 @ 0x3d0 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - subeq r0, r6, r8, asr #26 │ │ │ │ - mlaseq r9, r4, sp, r2 │ │ │ │ - mlaseq r9, r4, sp, r2 │ │ │ │ + subeq r0, r6, r8, ror #27 │ │ │ │ + eorseq r2, r9, r4, lsr lr │ │ │ │ + eorseq r2, r9, r4, lsr lr │ │ │ │ @ instruction: 0x00563690 │ │ │ │ - eorseq r2, r9, r0, lsr #27 │ │ │ │ + eorseq r2, r9, r0, asr #28 │ │ │ │ andeq r0, r0, sl, asr #7 │ │ │ │ - eorseq r2, r9, r8, lsl #27 │ │ │ │ + eorseq r2, r9, r8, lsr #28 │ │ │ │ │ │ │ │ 00272748 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4076] @ 0xfec │ │ │ │ @@ -260493,25 +260493,25 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2733cc │ │ │ │ ldr r7, [r4, #8] │ │ │ │ mov r1, #0 │ │ │ │ subs r7, r7, r1 │ │ │ │ movne r7, #1 │ │ │ │ ldrb r6, [r6, #14] │ │ │ │ - bl 36be18 │ │ │ │ + bl 36beb8 │ │ │ │ ldr ip, [pc, #3764] @ 2737d8 │ │ │ │ ldr r2, [pc, #3764] @ 2737dc │ │ │ │ ldr r1, [pc, #3764] @ 2737e0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 273020 │ │ │ │ cmp r6, #111 @ 0x6f │ │ │ │ moveq r7, #0 │ │ │ │ andne r7, r7, #1 │ │ │ │ cmp r7, #0 │ │ │ │ bne 272fac │ │ │ │ @@ -260562,54 +260562,54 @@ │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2735f8 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2735f8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 36be18 │ │ │ │ + bl 36beb8 │ │ │ │ ldr ip, [pc, #3520] @ 2737f8 │ │ │ │ ldr r2, [pc, #3520] @ 2737fc │ │ │ │ ldr r1, [pc, #3520] @ 273800 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2730fc │ │ │ │ ldr r6, [r4, #8] │ │ │ │ ldr r1, [pc, #3480] @ 273804 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 176a98 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r7 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ moveq r6, #0 │ │ │ │ - bl 598844 │ │ │ │ + bl 5988e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2734f8 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ mov r1, r2 │ │ │ │ - bl 598844 │ │ │ │ + bl 5988e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2734cc │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 208b8c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ bl 271a38 │ │ │ │ ldr r3, [pc, #3376] @ 273808 │ │ │ │ ldr r1, [pc, #3376] @ 27380c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #1044] @ 0x414 │ │ │ │ ldr r0, [r3, #1048] @ 0x418 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -260636,15 +260636,15 @@ │ │ │ │ beq 272c48 │ │ │ │ cmp r6, #111 @ 0x6f │ │ │ │ beq 272c20 │ │ │ │ ldr r4, [pc, #3272] @ 273814 │ │ │ │ add r4, pc, r4 │ │ │ │ ldmib r5, {r0, r2} │ │ │ │ mov r1, r4 │ │ │ │ - bl 3633a4 │ │ │ │ + bl 363444 │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne 272b4c │ │ │ │ ldr r4, [pc, #3244] @ 273818 │ │ │ │ add r4, pc, r4 │ │ │ │ str r8, [r4, #1052] @ 0x41c │ │ │ │ bl 271a38 │ │ │ │ @@ -260672,15 +260672,15 @@ │ │ │ │ mov r0, #4 │ │ │ │ ldr sl, [r5] │ │ │ │ bl 175100 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 363234 │ │ │ │ + bl 3632d4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sl │ │ │ │ add r6, r6, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 208d60 │ │ │ │ str r0, [r7] │ │ │ │ @@ -260818,22 +260818,22 @@ │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ beq 2735a4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2735a4 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ mov r1, r2 │ │ │ │ - bl 598f7c │ │ │ │ + bl 59901c │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 273578 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 598f7c │ │ │ │ + bl 59901c │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 27354c │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ orrs r2, r3, r2 │ │ │ │ beq 273524 │ │ │ │ mov r0, r3 │ │ │ │ @@ -260853,21 +260853,21 @@ │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r2 │ │ │ │ ldrd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 32cf88 │ │ │ │ + bl 32d028 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c9a0c │ │ │ │ + bl 5c9aac │ │ │ │ ldr r1, [pc, #2452] @ 273870 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 272748 │ │ │ │ mov r0, r6 │ │ │ │ @@ -260884,22 +260884,22 @@ │ │ │ │ beq 2742e4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, r6 │ │ │ │ beq 2742e4 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 598ce0 │ │ │ │ + bl 598d80 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 2742b8 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 598ce0 │ │ │ │ + bl 598d80 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27428c │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ cmp r2, #65536 @ 0x10000 │ │ │ │ bcs 274264 │ │ │ │ ldr r3, [r4] │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ @@ -260960,33 +260960,33 @@ │ │ │ │ ldr r3, [pc, #2116] @ 273894 │ │ │ │ ldr r1, [pc, #2116] @ 273898 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ b 272c80 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ mov r0, r2 │ │ │ │ - bl 314f48 │ │ │ │ + bl 314fe4 │ │ │ │ b 272f88 │ │ │ │ ldrh r1, [sp, #104] @ 0x68 │ │ │ │ mov r0, r2 │ │ │ │ - bl 315104 │ │ │ │ + bl 3151a0 │ │ │ │ b 272f88 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ mov r0, r2 │ │ │ │ - bl 3152dc │ │ │ │ + bl 315378 │ │ │ │ b 272f88 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r5, #0 │ │ │ │ cmp r0, r5 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ beq 2734a4 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 598ce0 │ │ │ │ + bl 598d80 │ │ │ │ cmp r0, r5 │ │ │ │ bne 273478 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #65536 @ 0x10000 │ │ │ │ bcs 2735d0 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ @@ -261008,60 +261008,60 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #1044] @ 0x414 │ │ │ │ ldr r0, [r3, #1048] @ 0x418 │ │ │ │ add r1, pc, r1 │ │ │ │ blx r2 │ │ │ │ b 272aec │ │ │ │ mov r0, r3 │ │ │ │ - bl 3154b4 │ │ │ │ + bl 315550 │ │ │ │ mov r2, r0 │ │ │ │ b 2730e8 │ │ │ │ mov r0, r3 │ │ │ │ - bl 315814 │ │ │ │ + bl 3158b0 │ │ │ │ mov r2, r0 │ │ │ │ b 2730e8 │ │ │ │ mov r0, r3 │ │ │ │ - bl 315b84 │ │ │ │ + bl 315c20 │ │ │ │ mov r2, r0 │ │ │ │ b 2730e8 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ beq 27344c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 27344c │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ mov r1, r2 │ │ │ │ - bl 598f7c │ │ │ │ + bl 59901c │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 273420 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 598f7c │ │ │ │ + bl 59901c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2733f4 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [pc, #1780] @ 2738a8 │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #98 @ 0x62 │ │ │ │ cmp r3, #21 │ │ │ │ bhi 273240 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ strh r3, [sp, #96] @ 0x60 │ │ │ │ - bl 314968 │ │ │ │ + bl 314a04 │ │ │ │ cmp r0, #0 │ │ │ │ ldrhne r2, [sp, #96] @ 0x60 │ │ │ │ lsrne r3, r2, #8 │ │ │ │ orrne r3, r3, r2, lsl #8 │ │ │ │ strhne r3, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #2444] @ 273b84 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -261078,27 +261078,27 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ mov r0, ip │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 32d0b0 │ │ │ │ + bl 32d150 │ │ │ │ bl 271a38 │ │ │ │ ldr r3, [pc, #1632] @ 2738ac │ │ │ │ ldr r1, [pc, #1632] @ 2738b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #1044] @ 0x414 │ │ │ │ ldr r0, [r3, #1048] @ 0x418 │ │ │ │ add r1, pc, r1 │ │ │ │ blx r2 │ │ │ │ b 272aec │ │ │ │ ldrd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ - bl 314968 │ │ │ │ + bl 314a04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2732a0 │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ eor r2, r1, r1, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ lsr r2, r2, #8 │ │ │ │ @@ -261118,15 +261118,15 @@ │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ mov r4, #8 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ b 273220 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 314968 │ │ │ │ + bl 314a04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 273300 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ @@ -261346,22 +261346,22 @@ │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ beq 273b88 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 273b88 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ mov r1, r2 │ │ │ │ - bl 598f7c │ │ │ │ + bl 59901c │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 2745e0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 598f7c │ │ │ │ + bl 59901c │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 27378c │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ bl 1774c4 │ │ │ │ ldr r3, [pc, #1248] @ 273b84 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r6, r0 │ │ │ │ @@ -261377,15 +261377,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ mov r0, ip │ │ │ │ - bl 32cf88 │ │ │ │ + bl 32d028 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ mov r0, r6 │ │ │ │ bl 1775c0 │ │ │ │ ldr r1, [pc, #676] @ 2739a4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -261404,15 +261404,15 @@ │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ strd r2, [sp, #72] @ 0x48 │ │ │ │ beq 274b08 │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r1, r2 │ │ │ │ - bl 598f7c │ │ │ │ + bl 59901c │ │ │ │ cmp r0, #0 │ │ │ │ bne 274980 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [pc, #572] @ 2739a8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #98 @ 0x62 │ │ │ │ @@ -261433,252 +261433,252 @@ │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ bl 175118 │ │ │ │ subeq sl, fp, r4, asr #32 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq sl, fp, r0, lsr r0 │ │ │ │ subseq r3, r6, r4, lsl #9 │ │ │ │ - eorseq r2, r9, r8, lsr ip │ │ │ │ - eorseq sp, ip, ip, asr r0 │ │ │ │ + @ instruction: 0x00392cd8 │ │ │ │ + ldrsheq sp, [ip], -ip @ │ │ │ │ subseq r3, r6, r0, lsl r4 │ │ │ │ - @ instruction: 0x00392bd8 │ │ │ │ - subeq r0, r6, r8, lsr sl │ │ │ │ - eorseq r3, r7, r4, lsl r6 │ │ │ │ - @ instruction: 0x003921f0 │ │ │ │ + eorseq r2, r9, r8, ror ip │ │ │ │ + ldrdeq r0, [r6], #-168 @ 0xffffff58 │ │ │ │ + @ instruction: 0x003736b4 │ │ │ │ + mlaseq r9, r0, r2, r2 │ │ │ │ subseq r3, r6, r8, ror r3 │ │ │ │ subeq r9, fp, r4, ror #29 │ │ │ │ - mlaseq r9, r8, fp, r2 │ │ │ │ - eorseq r2, r9, ip, lsl #22 │ │ │ │ - eorseq r2, r9, r8, lsr #23 │ │ │ │ - subeq r0, r6, r4, lsr #18 │ │ │ │ - eorseq r3, r7, r0, lsl #10 │ │ │ │ - ldrsbeq r2, [r9], -r8 @ │ │ │ │ - eorseq r1, r8, r0, lsl r1 │ │ │ │ + eorseq r2, r9, r8, lsr ip │ │ │ │ + eorseq r2, r9, ip, lsr #23 │ │ │ │ + eorseq r2, r9, r8, asr #24 │ │ │ │ + subeq r0, r6, r4, asr #19 │ │ │ │ + eorseq r3, r7, r0, lsr #11 │ │ │ │ + eorseq r2, r9, r8, ror r1 │ │ │ │ + @ instruction: 0x003811b0 │ │ │ │ subseq r3, r6, r4, lsl #4 │ │ │ │ - eorseq r0, r9, r4, ror #29 │ │ │ │ + eorseq r0, r9, r4, lsl #31 │ │ │ │ subeq r9, fp, r8, ror sp │ │ │ │ andeq r2, r0, r8, ror #3 │ │ │ │ subseq r3, r6, r4, ror r1 │ │ │ │ strdeq r9, [fp], #-192 @ 0xffffff40 │ │ │ │ - eorseq r0, r9, r8, lsr #28 │ │ │ │ + eorseq r0, r9, r8, asr #29 │ │ │ │ andeq r2, r0, ip, ror #2 │ │ │ │ subeq r9, fp, r8, lsl ip │ │ │ │ subseq r3, r6, r4, rrx │ │ │ │ - eorseq r2, r9, ip, ror #17 │ │ │ │ + eorseq r2, r9, ip, lsl #19 │ │ │ │ + @ instruction: 0x003929d0 │ │ │ │ + eorseq r2, r9, r0, asr #19 │ │ │ │ + @ instruction: 0x003929b0 │ │ │ │ + eorseq r2, r9, r8, asr #19 │ │ │ │ + @ instruction: 0x003929b4 │ │ │ │ + eorseq r2, r9, r0, lsr #19 │ │ │ │ + ldrdeq r1, [r0], #-12 │ │ │ │ + eorseq r2, r9, r0, lsl #19 │ │ │ │ + @ instruction: 0x003fe1f8 │ │ │ │ + eorseq r2, r9, r8, asr r9 │ │ │ │ + subeq r1, r0, r4, rrx │ │ │ │ eorseq r2, r9, r0, lsr r9 │ │ │ │ - eorseq r2, r9, r0, lsr #18 │ │ │ │ - eorseq r2, r9, r0, lsl r9 │ │ │ │ - eorseq r2, r9, r8, lsr #18 │ │ │ │ - eorseq r2, r9, r4, lsl r9 │ │ │ │ - eorseq r2, r9, r0, lsl #18 │ │ │ │ - subeq r1, r0, ip, lsr r0 │ │ │ │ - eorseq r2, r9, r0, ror #17 │ │ │ │ - eorseq lr, pc, r8, asr r1 @ │ │ │ │ - @ instruction: 0x003928b8 │ │ │ │ - subeq r0, r0, r4, asr #31 │ │ │ │ - mlaseq r9, r0, r8, r2 │ │ │ │ - eorseq lr, pc, r0, lsl r1 @ │ │ │ │ - eorseq r2, r9, r8, ror #16 │ │ │ │ - eorseq r9, ip, r4, lsl #4 │ │ │ │ - eorseq r2, r9, ip, ror r7 │ │ │ │ + @ instruction: 0x003fe1b0 │ │ │ │ + eorseq r2, r9, r8, lsl #18 │ │ │ │ + eorseq r9, ip, r4, lsr #5 │ │ │ │ + eorseq r2, r9, ip, lsl r8 │ │ │ │ subseq r2, r6, r8, asr #26 │ │ │ │ - eorseq r0, r9, r8, lsr #20 │ │ │ │ + eorseq r0, r9, r8, asr #21 │ │ │ │ strheq r9, [fp], #-132 @ 0xffffff7c │ │ │ │ subseq r2, r6, r0, lsl #26 │ │ │ │ - eorseq r2, r9, ip, lsr #10 │ │ │ │ + eorseq r2, r9, ip, asr #11 │ │ │ │ subeq r9, fp, r8, ror r8 │ │ │ │ - @ instruction: 0x003909b0 │ │ │ │ + eorseq r0, r9, r0, asr sl │ │ │ │ subeq r9, fp, r0, asr #16 │ │ │ │ subseq r2, r6, ip, lsl #25 │ │ │ │ - eorseq r2, r9, r0, lsr #9 │ │ │ │ - eorseq r2, r9, r8, lsr #10 │ │ │ │ + eorseq r2, r9, r0, asr #10 │ │ │ │ + eorseq r2, r9, r8, asr #11 │ │ │ │ ldrsbeq r2, [r6], #-180 @ 0xffffff4c │ │ │ │ - eorseq r2, r9, r0, ror #7 │ │ │ │ - subeq r0, r6, r8, ror #2 │ │ │ │ + eorseq r2, r9, r0, lsl #9 │ │ │ │ + subeq r0, r6, r8, lsl #4 │ │ │ │ @ instruction: 0x00562a90 │ │ │ │ - eorseq r0, r9, r0, ror r7 │ │ │ │ - subeq pc, r5, r4, ror #31 │ │ │ │ - eorseq r2, r9, ip, lsr #2 │ │ │ │ - eorseq r2, r9, r8, lsr r0 │ │ │ │ + eorseq r0, r9, r0, lsl r8 │ │ │ │ + subeq r0, r6, r4, lsl #1 │ │ │ │ + eorseq r2, r9, ip, asr #3 │ │ │ │ + ldrsbeq r2, [r9], -r8 @ │ │ │ │ andeq r0, r0, r3, ror #2 │ │ │ │ - strheq pc, [r5], #-244 @ 0xffffff0c @ │ │ │ │ - eorseq r6, ip, r0, ror #1 │ │ │ │ - eorseq r2, r9, r8 │ │ │ │ + subeq r0, r6, r4, asr r0 │ │ │ │ + eorseq r6, ip, r0, lsl #3 │ │ │ │ + eorseq r2, r9, r8, lsr #1 │ │ │ │ andeq r0, r0, r1, ror r1 │ │ │ │ - subeq pc, r5, r8, lsl #31 │ │ │ │ - eorseq r2, r9, ip, lsl #2 │ │ │ │ - @ instruction: 0x00391fdc │ │ │ │ + subeq r0, r6, r8, lsr #32 │ │ │ │ + eorseq r2, r9, ip, lsr #3 │ │ │ │ + eorseq r2, r9, ip, ror r0 │ │ │ │ andeq r0, r0, sl, ror r1 │ │ │ │ - subeq pc, r5, r0, ror #30 │ │ │ │ - eorseq pc, r7, r8, lsl #4 │ │ │ │ - @ instruction: 0x00391fb4 │ │ │ │ + subeq r0, r6, r0 │ │ │ │ + eorseq pc, r7, r8, lsr #5 │ │ │ │ + eorseq r2, r9, r4, asr r0 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - subeq pc, r5, r4, lsr pc @ │ │ │ │ - @ instruction: 0x0037f1dc │ │ │ │ - eorseq r1, r9, ip, lsl #31 │ │ │ │ - subeq pc, r5, r8, lsl #30 │ │ │ │ - eorseq r2, r9, r8, lsl #3 │ │ │ │ - eorseq r1, r9, ip, asr pc │ │ │ │ + ldrdeq pc, [r5], #-244 @ 0xffffff0c │ │ │ │ + eorseq pc, r7, ip, ror r2 @ │ │ │ │ + eorseq r2, r9, ip, lsr #32 │ │ │ │ + subeq pc, r5, r8, lsr #31 │ │ │ │ + eorseq r2, r9, r8, lsr #4 │ │ │ │ + @ instruction: 0x00391ffc │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ - ldrdeq pc, [r5], #-236 @ 0xffffff14 │ │ │ │ - eorseq pc, r7, r4, lsl #3 │ │ │ │ - eorseq r1, r9, r0, lsr pc │ │ │ │ + subeq pc, r5, ip, ror pc @ │ │ │ │ + eorseq pc, r7, r4, lsr #4 │ │ │ │ + @ instruction: 0x00391fd0 │ │ │ │ andeq r0, r0, r7, ror #3 │ │ │ │ - strheq pc, [r5], #-224 @ 0xffffff20 @ │ │ │ │ - eorseq r2, r9, r4, lsr r0 │ │ │ │ - eorseq r1, r9, r4, lsl #30 │ │ │ │ + subeq pc, r5, r0, asr pc @ │ │ │ │ + ldrsbeq r2, [r9], -r4 @ │ │ │ │ + eorseq r1, r9, r4, lsr #31 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ - subeq pc, r5, r8, lsl #29 │ │ │ │ - eorseq r2, r9, r8, ror #1 │ │ │ │ - @ instruction: 0x00391edc │ │ │ │ + subeq pc, r5, r8, lsr #30 │ │ │ │ + eorseq r2, r9, r8, lsl #3 │ │ │ │ + eorseq r1, r9, ip, ror pc │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - subeq pc, r5, ip, asr lr @ │ │ │ │ - ldrheq r2, [r9], -ip @ │ │ │ │ - @ instruction: 0x00391eb4 │ │ │ │ - subeq pc, r5, r0, lsr lr @ │ │ │ │ - eorseq r0, fp, r4, lsr #10 │ │ │ │ - eorseq r1, r9, r4, lsl #29 │ │ │ │ + strdeq pc, [r5], #-236 @ 0xffffff14 │ │ │ │ + eorseq r2, r9, ip, asr r1 │ │ │ │ + eorseq r1, r9, r4, asr pc │ │ │ │ + ldrdeq pc, [r5], #-224 @ 0xffffff20 │ │ │ │ + eorseq r0, fp, r4, asr #11 │ │ │ │ + eorseq r1, r9, r4, lsr #30 │ │ │ │ andeq r0, r0, r2, asr #4 │ │ │ │ - subeq pc, r5, r8, lsl #28 │ │ │ │ - ldrheq pc, [r7], -r0 @ │ │ │ │ - eorseq r1, r9, r0, ror #28 │ │ │ │ - ldrdeq pc, [r5], #-220 @ 0xffffff24 │ │ │ │ - eorseq pc, r7, r4, lsl #1 │ │ │ │ - eorseq r1, r9, r0, lsr lr │ │ │ │ + subeq pc, r5, r8, lsr #29 │ │ │ │ + eorseq pc, r7, r0, asr r1 @ │ │ │ │ + eorseq r1, r9, r0, lsl #30 │ │ │ │ + subeq pc, r5, ip, ror lr @ │ │ │ │ + eorseq pc, r7, r4, lsr #2 │ │ │ │ + @ instruction: 0x00391ed0 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ - strheq pc, [r5], #-208 @ 0xffffff30 @ │ │ │ │ - eorseq r2, r9, r0, lsr r0 │ │ │ │ - eorseq r1, r9, r8, lsl #28 │ │ │ │ - subeq pc, r5, r4, lsl #27 │ │ │ │ - eorseq r2, r9, ip, lsl r0 │ │ │ │ - @ instruction: 0x00391ddc │ │ │ │ - subeq pc, r5, ip, asr sp @ │ │ │ │ - eorseq r1, r9, ip, lsl #31 │ │ │ │ - @ instruction: 0x00391db0 │ │ │ │ + subeq pc, r5, r0, asr lr @ │ │ │ │ + ldrsbeq r2, [r9], -r0 @ │ │ │ │ + eorseq r1, r9, r8, lsr #29 │ │ │ │ + subeq pc, r5, r4, lsr #28 │ │ │ │ + ldrheq r2, [r9], -ip @ │ │ │ │ + eorseq r1, r9, ip, ror lr │ │ │ │ + strdeq pc, [r5], #-220 @ 0xffffff24 │ │ │ │ + eorseq r2, r9, ip, lsr #32 │ │ │ │ + eorseq r1, r9, r0, asr lr │ │ │ │ @ instruction: 0x000001b1 │ │ │ │ - eorseq r2, r9, r4, lsr r0 │ │ │ │ - eorseq r1, r9, ip, ror #30 │ │ │ │ - subeq pc, r5, r6, asr #23 │ │ │ │ - subeq pc, r5, r8, asr #23 │ │ │ │ - eorseq lr, r7, r0, ror lr │ │ │ │ - eorseq r1, r9, ip, lsl ip │ │ │ │ + ldrsbeq r2, [r9], -r4 @ │ │ │ │ + eorseq r2, r9, ip │ │ │ │ + subeq pc, r5, r6, ror #24 │ │ │ │ + subeq pc, r5, r8, ror #24 │ │ │ │ + eorseq lr, r7, r0, lsl pc │ │ │ │ + @ instruction: 0x00391cbc │ │ │ │ andeq r0, r0, r7, asr r2 │ │ │ │ - subeq pc, r5, ip, asr #15 │ │ │ │ - eorseq r1, r9, ip, asr #20 │ │ │ │ - eorseq r1, r9, r0, lsr #16 │ │ │ │ + subeq pc, r5, ip, ror #16 │ │ │ │ + eorseq r1, r9, ip, ror #21 │ │ │ │ + eorseq r1, r9, r0, asr #17 │ │ │ │ andeq r0, r0, r3, asr r2 │ │ │ │ - eorseq sp, fp, ip, asr sp │ │ │ │ - mlaseq r8, r8, ip, pc @ │ │ │ │ - eorseq r1, r9, r4, asr r9 │ │ │ │ - subeq pc, r5, r8, lsl #12 │ │ │ │ - @ instruction: 0x0037e8b0 │ │ │ │ - eorseq r1, r9, ip, asr r6 │ │ │ │ + @ instruction: 0x003bddfc │ │ │ │ + eorseq pc, r8, r8, lsr sp @ │ │ │ │ + @ instruction: 0x003919f4 │ │ │ │ + subeq pc, r5, r8, lsr #13 │ │ │ │ + eorseq lr, r7, r0, asr r9 │ │ │ │ + @ instruction: 0x003916fc │ │ │ │ andeq r0, r0, fp, ror #4 │ │ │ │ - ldrdeq pc, [r5], #-92 @ 0xffffffa4 │ │ │ │ - eorseq lr, r7, r4, lsl #17 │ │ │ │ - eorseq r1, r9, r0, lsr r6 │ │ │ │ + subeq pc, r5, ip, ror r6 @ │ │ │ │ + eorseq lr, r7, r4, lsr #18 │ │ │ │ + @ instruction: 0x003916d0 │ │ │ │ andeq r0, r0, r9, ror #4 │ │ │ │ - strheq pc, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ - @ instruction: 0x003918bc │ │ │ │ - eorseq r1, r9, r4, lsl #12 │ │ │ │ + subeq pc, r5, r0, asr r6 @ │ │ │ │ + eorseq r1, r9, ip, asr r9 │ │ │ │ + eorseq r1, r9, r4, lsr #13 │ │ │ │ andeq r0, r0, r7, ror #4 │ │ │ │ - eorseq r6, r7, r4, asr r5 │ │ │ │ - eorseq pc, r8, r4, ror #21 │ │ │ │ - subeq pc, r5, r4, ror #8 │ │ │ │ - eorseq lr, r7, ip, lsl #14 │ │ │ │ - @ instruction: 0x003914b8 │ │ │ │ + @ instruction: 0x003765f4 │ │ │ │ + eorseq pc, r8, r4, lsl #23 │ │ │ │ + subeq pc, r5, r4, lsl #10 │ │ │ │ + eorseq lr, r7, ip, lsr #15 │ │ │ │ + eorseq r1, r9, r8, asr r5 │ │ │ │ andeq r0, r0, sp, lsl #5 │ │ │ │ - subeq pc, r5, r8, lsr r4 @ │ │ │ │ - eorseq lr, r7, r0, ror #13 │ │ │ │ - eorseq r1, r9, ip, lsl #9 │ │ │ │ + ldrdeq pc, [r5], #-72 @ 0xffffffb8 │ │ │ │ + eorseq lr, r7, r0, lsl #15 │ │ │ │ + eorseq r1, r9, ip, lsr #10 │ │ │ │ andeq r0, r0, fp, lsl #5 │ │ │ │ - subeq pc, r5, ip, lsl #8 │ │ │ │ - @ instruction: 0x0037e6b4 │ │ │ │ - eorseq r1, r9, r0, ror #8 │ │ │ │ + subeq pc, r5, ip, lsr #9 │ │ │ │ + eorseq lr, r7, r4, asr r7 │ │ │ │ + eorseq r1, r9, r0, lsl #10 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ - subeq pc, r5, r0, ror #7 │ │ │ │ - eorseq r1, r9, ip, ror #13 │ │ │ │ - eorseq r1, r9, r4, lsr r4 │ │ │ │ + subeq pc, r5, r0, lsl #9 │ │ │ │ + eorseq r1, r9, ip, lsl #15 │ │ │ │ + @ instruction: 0x003914d4 │ │ │ │ andeq r0, r0, r7, lsl #5 │ │ │ │ - eorseq r1, r9, r8, lsl #14 │ │ │ │ - eorseq r1, r9, r4, lsr #6 │ │ │ │ - @ instruction: 0x0038f8f0 │ │ │ │ - eorseq r1, r9, ip, lsr #11 │ │ │ │ - subeq pc, r5, r0, ror #4 │ │ │ │ - eorseq lr, r7, r8, lsl #10 │ │ │ │ - @ instruction: 0x003912b4 │ │ │ │ + eorseq r1, r9, r8, lsr #15 │ │ │ │ + eorseq r1, r9, r4, asr #7 │ │ │ │ + mlaseq r8, r0, r9, pc @ │ │ │ │ + eorseq r1, r9, ip, asr #12 │ │ │ │ + subeq pc, r5, r0, lsl #6 │ │ │ │ + eorseq lr, r7, r8, lsr #11 │ │ │ │ + eorseq r1, r9, r4, asr r3 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - subeq pc, r5, r4, lsr r2 @ │ │ │ │ - @ instruction: 0x0037e4dc │ │ │ │ - eorseq r1, r9, r8, lsl #5 │ │ │ │ + ldrdeq pc, [r5], #-36 @ 0xffffffdc │ │ │ │ + eorseq lr, r7, ip, ror r5 │ │ │ │ + eorseq r1, r9, r8, lsr #6 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - subeq pc, r5, r8, lsl #4 │ │ │ │ - eorseq r1, r9, r4, lsl r5 │ │ │ │ - eorseq r1, r9, ip, asr r2 │ │ │ │ + subeq pc, r5, r8, lsr #5 │ │ │ │ + @ instruction: 0x003915b4 │ │ │ │ + @ instruction: 0x003912fc │ │ │ │ muleq r0, pc, r2 @ │ │ │ │ - @ instruction: 0x0037fbd4 │ │ │ │ + eorseq pc, r7, r4, ror ip @ │ │ │ │ subseq r1, r6, r8, asr #22 │ │ │ │ - eorseq r1, r9, r4, lsr #10 │ │ │ │ - @ instruction: 0x003915d8 │ │ │ │ - eorseq r1, r9, ip, lsl #11 │ │ │ │ - eorseq r1, r9, r0, ror #4 │ │ │ │ - eorseq r1, r9, r4, lsr #10 │ │ │ │ - strdeq pc, [r5], #-0 │ │ │ │ - eorseq r1, r9, r8, lsl #7 │ │ │ │ - eorseq r1, r9, r8, asr #2 │ │ │ │ - subeq pc, r5, r8, asr #1 │ │ │ │ - eorseq lr, r7, r0, ror r3 │ │ │ │ - eorseq r1, r9, ip, lsl r1 │ │ │ │ + eorseq r1, r9, r4, asr #11 │ │ │ │ + eorseq r1, r9, r8, ror r6 │ │ │ │ + eorseq r1, r9, ip, lsr #12 │ │ │ │ + eorseq r1, r9, r0, lsl #6 │ │ │ │ + eorseq r1, r9, r4, asr #11 │ │ │ │ + @ instruction: 0x0045f190 │ │ │ │ + eorseq r1, r9, r8, lsr #8 │ │ │ │ + eorseq r1, r9, r8, ror #3 │ │ │ │ + subeq pc, r5, r8, ror #2 │ │ │ │ + eorseq lr, r7, r0, lsl r4 │ │ │ │ + @ instruction: 0x003911bc │ │ │ │ ldrdeq r0, [r0], -r3 │ │ │ │ - @ instruction: 0x0045f09c │ │ │ │ - eorseq lr, r7, r4, asr #6 │ │ │ │ - ldrsheq r1, [r9], -r0 @ │ │ │ │ + subeq pc, r5, ip, lsr r1 @ │ │ │ │ + eorseq lr, r7, r4, ror #7 │ │ │ │ + mlaseq r9, r0, r1, r1 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ - subeq pc, r5, r0, ror r0 @ │ │ │ │ - @ instruction: 0x003912f0 │ │ │ │ - eorseq r1, r9, r4, asr #1 │ │ │ │ + subeq pc, r5, r0, lsl r1 @ │ │ │ │ + mlaseq r9, r0, r3, r1 │ │ │ │ + eorseq r1, r9, r4, ror #2 │ │ │ │ andeq r0, r0, pc, asr #3 │ │ │ │ - eorseq r1, r9, ip, lsl #3 │ │ │ │ - subeq pc, r5, r8, lsr r0 @ │ │ │ │ - eorseq lr, r7, r0, ror #5 │ │ │ │ - mlaseq r9, r0, r0, r1 │ │ │ │ - subeq pc, r5, ip │ │ │ │ - mlaseq r9, r0, r1, r1 │ │ │ │ - eorseq r1, r9, r0, rrx │ │ │ │ + eorseq r1, r9, ip, lsr #4 │ │ │ │ + ldrdeq pc, [r5], #-8 │ │ │ │ + eorseq lr, r7, r0, lsl #7 │ │ │ │ + eorseq r1, r9, r0, lsr r1 │ │ │ │ + subeq pc, r5, ip, lsr #1 │ │ │ │ + eorseq r1, r9, r0, lsr r2 │ │ │ │ + eorseq r1, r9, r0, lsl #2 │ │ │ │ andeq r0, r0, r6, ror #5 │ │ │ │ - eorseq r1, r9, r4, lsr #8 │ │ │ │ + eorseq r1, r9, r4, asr #9 │ │ │ │ subseq r1, r6, r0, asr r9 │ │ │ │ strheq r8, [fp], #-68 @ 0xffffffbc │ │ │ │ - eorseq r1, r9, r4, lsr #7 │ │ │ │ - eorseq r1, r9, ip, lsr #6 │ │ │ │ - eorseq pc, r8, r0, lsl #11 │ │ │ │ - subeq lr, r5, r0, lsl #30 │ │ │ │ - eorseq r1, r9, r0, lsl #3 │ │ │ │ - eorseq r0, r9, r4, asr pc │ │ │ │ + eorseq r1, r9, r4, asr #8 │ │ │ │ + eorseq r1, r9, ip, asr #7 │ │ │ │ + eorseq pc, r8, r0, lsr #12 │ │ │ │ + subeq lr, r5, r0, lsr #31 │ │ │ │ + eorseq r1, r9, r0, lsr #4 │ │ │ │ + @ instruction: 0x00390ff4 │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ - eorseq r1, r9, r4, asr #4 │ │ │ │ + eorseq r1, r9, r4, ror #5 │ │ │ │ subeq r8, fp, ip, asr r3 │ │ │ │ - eorseq r1, r9, ip, lsl #3 │ │ │ │ - @ instruction: 0x003911f4 │ │ │ │ + eorseq r1, r9, ip, lsr #4 │ │ │ │ + mlaseq r9, r4, r2, r1 │ │ │ │ subeq r8, fp, ip, lsl #6 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r1, r9, r4, asr #2 │ │ │ │ - subeq lr, r5, ip, asr #27 │ │ │ │ - eorseq lr, r7, r4, ror r0 │ │ │ │ - eorseq r0, r9, r0, lsr #28 │ │ │ │ + eorseq r1, r9, r4, ror #3 │ │ │ │ + subeq lr, r5, ip, ror #28 │ │ │ │ + eorseq lr, r7, r4, lsl r1 │ │ │ │ + eorseq r0, r9, r0, asr #29 │ │ │ │ andeq r0, r0, r3, asr #5 │ │ │ │ - eorseq r1, r9, r8, lsl #2 │ │ │ │ - subeq lr, r5, r4, ror sp │ │ │ │ - eorseq lr, r7, ip, lsl r0 │ │ │ │ - eorseq r0, r9, r8, asr #27 │ │ │ │ + eorseq r1, r9, r8, lsr #3 │ │ │ │ + subeq lr, r5, r4, lsl lr │ │ │ │ + ldrheq lr, [r7], -ip @ │ │ │ │ + eorseq r0, r9, r8, ror #28 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - eorseq r0, r9, ip, lsl pc │ │ │ │ - ldrdeq lr, [r5], #-148 @ 0xffffff6c │ │ │ │ - eorseq sp, r7, ip, ror ip │ │ │ │ - eorseq r0, r9, r8, lsr #20 │ │ │ │ + @ instruction: 0x00390fbc │ │ │ │ + subeq lr, r5, r4, ror sl │ │ │ │ + eorseq sp, r7, ip, lsl sp │ │ │ │ + eorseq r0, r9, r8, asr #21 │ │ │ │ andeq r0, r0, pc, lsl r2 │ │ │ │ andeq r1, r0, r8, asr #6 │ │ │ │ ldr r3, [pc, #-468] @ 2739bc │ │ │ │ ldr ip, [pc, #-468] @ 2739c0 │ │ │ │ ldr r1, [pc, #-468] @ 2739c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -261706,22 +261706,22 @@ │ │ │ │ beq 273da4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 273da4 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 598f7c │ │ │ │ + bl 59901c │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 273d78 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 598f7c │ │ │ │ + bl 59901c │ │ │ │ subs r8, r0, #0 │ │ │ │ bne 273d4c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ bl 176504 │ │ │ │ cmp r0, #2 │ │ │ │ mov r9, r0 │ │ │ │ bls 273d3c │ │ │ │ @@ -261775,15 +261775,15 @@ │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldrd r2, [sp, #88] @ 0x58 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, ip │ │ │ │ - bl 32d0b0 │ │ │ │ + bl 32d150 │ │ │ │ mov r0, r7 │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [pc, #-868] @ 2739d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2722ec │ │ │ │ b 272aec │ │ │ │ ldr r0, [pc, #-880] @ 2739d4 │ │ │ │ @@ -261842,29 +261842,29 @@ │ │ │ │ beq 273f74 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 273f74 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 598f7c │ │ │ │ + bl 59901c │ │ │ │ subs r8, r0, #0 │ │ │ │ bne 273f48 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 598f7c │ │ │ │ + bl 59901c │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 273f1c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 598ce0 │ │ │ │ + bl 598d80 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 273ef0 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ orrs r3, r0, r3 │ │ │ │ beq 273ee0 │ │ │ │ bl 1774c4 │ │ │ │ @@ -261884,15 +261884,15 @@ │ │ │ │ strb r2, [sp, #108] @ 0x6c │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldrd r2, [sp, #88] @ 0x58 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, ip │ │ │ │ - bl 32d0b0 │ │ │ │ + bl 32d150 │ │ │ │ mov r0, r6 │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [pc, #-1244] @ 273a0c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2722ec │ │ │ │ b 272aec │ │ │ │ ldr r3, [pc, #-1256] @ 273a10 │ │ │ │ @@ -261958,22 +261958,22 @@ │ │ │ │ beq 27414c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 27414c │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 598f7c │ │ │ │ + bl 59901c │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 274120 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 598f7c │ │ │ │ + bl 59901c │ │ │ │ subs r7, r0, #0 │ │ │ │ bne 2740f4 │ │ │ │ ldr r4, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 176504 │ │ │ │ cmp r0, #2 │ │ │ │ bls 2740e4 │ │ │ │ @@ -262011,15 +262011,15 @@ │ │ │ │ ldrd r4, [sp, #96] @ 0x60 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldrd r2, [sp, #88] @ 0x58 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ mov r0, ip │ │ │ │ - bl 32d0b0 │ │ │ │ + bl 32d150 │ │ │ │ ldr r0, [pc, #-1668] @ 273a58 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2722ec │ │ │ │ b 272aec │ │ │ │ ldr r0, [pc, #-1680] @ 273a5c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2722ec │ │ │ │ @@ -262091,19 +262091,19 @@ │ │ │ │ mov r4, #0 │ │ │ │ cmp ip, #0 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ beq 274348 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, ip │ │ │ │ - bl 598e34 │ │ │ │ + bl 598ed4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27431c │ │ │ │ ldrd r0, [sp, #104] @ 0x68 │ │ │ │ - bl 5c26d0 │ │ │ │ + bl 5c2770 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ mov r3, r1 │ │ │ │ cmp r2, r1 │ │ │ │ cmpeq r0, ip │ │ │ │ beq 274310 │ │ │ │ @@ -262220,20 +262220,20 @@ │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ beq 274454 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ cmp r1, r3 │ │ │ │ beq 274454 │ │ │ │ add r2, sp, #104 @ 0x68 │ │ │ │ - bl 5a307c │ │ │ │ + bl 5a311c │ │ │ │ cmp r0, #0 │ │ │ │ bgt 274440 │ │ │ │ beq 27442c │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ ldr r1, [pc, #-2332] @ 273b18 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 272748 │ │ │ │ b 272aec │ │ │ │ ldr r1, [pc, #-2348] @ 273b1c │ │ │ │ mov r0, r9 │ │ │ │ @@ -262248,45 +262248,45 @@ │ │ │ │ ldr r2, [pc, #-2372] @ 273b2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 175118 │ │ │ │ mov r0, #1 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r4, r1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2745b4 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 598e34 │ │ │ │ + bl 598ed4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 274588 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ adds r0, r5, r3 │ │ │ │ adc r1, r4, r1 │ │ │ │ - bl 5c26d0 │ │ │ │ + bl 5c2770 │ │ │ │ cmp r5, r0 │ │ │ │ sbcs r4, r4, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ bge 274544 │ │ │ │ ldr r1, [pc, #-2496] @ 273b30 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 272748 │ │ │ │ b 272aec │ │ │ │ - bl 314968 │ │ │ │ + bl 314a04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 274558 │ │ │ │ ldr r2, [pc, #-2524] @ 273b34 │ │ │ │ ldr r3, [pc, #-2512] @ 273b44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -262326,15 +262326,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ bl 175118 │ │ │ │ mvn r1, #0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 5c20ec │ │ │ │ + bl 5c218c │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bge 2744c0 │ │ │ │ ldr r0, [pc, #-2684] @ 273b5c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2722ec │ │ │ │ @@ -262381,15 +262381,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 32906c │ │ │ │ + bl 32910c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ sub r3, r3, #2 │ │ │ │ orrs r3, r3, r2 │ │ │ │ mov r5, r0 │ │ │ │ beq 274738 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ @@ -262403,18 +262403,18 @@ │ │ │ │ mov r4, #2 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 32cacc │ │ │ │ + bl 32cb6c │ │ │ │ bl 271bbc │ │ │ │ ldrh r4, [sp, #60] @ 0x3c │ │ │ │ - bl 314968 │ │ │ │ + bl 314a04 │ │ │ │ cmp r0, #0 │ │ │ │ lsrne r3, r4, #8 │ │ │ │ orrne r4, r3, r4, lsl #8 │ │ │ │ lslne r4, r4, #16 │ │ │ │ lsrne r4, r4, #16 │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ @@ -262426,15 +262426,15 @@ │ │ │ │ bl 272748 │ │ │ │ b 272aec │ │ │ │ bl 271b50 │ │ │ │ cmp r0, sl │ │ │ │ beq 2746b4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 32c1c0 │ │ │ │ + bl 32c260 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ bl 175d84 │ │ │ │ b 2746f4 │ │ │ │ ldr r3, [pc, #-3048] @ 273b84 │ │ │ │ mov sl, #0 │ │ │ │ @@ -262467,15 +262467,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 32906c │ │ │ │ + bl 32910c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ sub r3, r3, #1 │ │ │ │ orrs r3, r3, r2 │ │ │ │ mov r5, r0 │ │ │ │ beq 274ab8 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ @@ -262489,15 +262489,15 @@ │ │ │ │ mov r4, #1 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 32cacc │ │ │ │ + bl 32cb6c │ │ │ │ bl 271bbc │ │ │ │ ldrb r2, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #72] @ 0x48 │ │ │ │ b 274720 │ │ │ │ ldr r3, [pc, #-3300] @ 273b84 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -262529,15 +262529,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 32906c │ │ │ │ + bl 32910c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ sub r3, r3, #8 │ │ │ │ orrs r3, r3, r2 │ │ │ │ mov r5, r0 │ │ │ │ beq 274b30 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ @@ -262551,17 +262551,17 @@ │ │ │ │ mov r4, #8 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 32cacc │ │ │ │ + bl 32cb6c │ │ │ │ bl 271bbc │ │ │ │ - bl 314968 │ │ │ │ + bl 314a04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 274720 │ │ │ │ ldrd r0, [sp, #72] @ 0x48 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ eor r2, r1, r1, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ lsr r2, r2, #8 │ │ │ │ @@ -262613,15 +262613,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 32906c │ │ │ │ + bl 32910c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ sub r3, r3, #4 │ │ │ │ orrs r3, r3, r2 │ │ │ │ mov r5, r0 │ │ │ │ beq 274adc │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ @@ -262635,39 +262635,39 @@ │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 32cacc │ │ │ │ + bl 32cb6c │ │ │ │ bl 271bbc │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ - bl 314968 │ │ │ │ + bl 314a04 │ │ │ │ cmp r0, #0 │ │ │ │ eorne r3, r4, r4, ror #16 │ │ │ │ lsrne r3, r3, #8 │ │ │ │ bicne r3, r3, #65280 @ 0xff00 │ │ │ │ eorne r4, r3, r4, ror #8 │ │ │ │ b 274714 │ │ │ │ bl 271b50 │ │ │ │ cmp r0, sl │ │ │ │ beq 27480c │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 32c1c0 │ │ │ │ + bl 32c260 │ │ │ │ ldrb r3, [r0] │ │ │ │ strb r3, [sp, #60] @ 0x3c │ │ │ │ b 27484c │ │ │ │ bl 271b50 │ │ │ │ cmp r0, sl │ │ │ │ beq 274a54 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 32c1c0 │ │ │ │ + bl 32c260 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ bl 175d84 │ │ │ │ b 274a94 │ │ │ │ ldr r3, [pc, #76] @ 274b5c │ │ │ │ ldr ip, [pc, #76] @ 274b60 │ │ │ │ @@ -262680,23 +262680,23 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 175118 │ │ │ │ bl 271b50 │ │ │ │ cmp r0, #0 │ │ │ │ beq 274904 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 32c1c0 │ │ │ │ + bl 32c260 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ bl 175d84 │ │ │ │ b 274944 │ │ │ │ - subeq lr, r5, ip, asr #16 │ │ │ │ - @ instruction: 0x003909d0 │ │ │ │ - eorseq r0, r9, r0, lsr #17 │ │ │ │ + subeq lr, r5, ip, ror #17 │ │ │ │ + eorseq r0, r9, r0, ror sl │ │ │ │ + eorseq r0, r9, r0, asr #18 │ │ │ │ andeq r0, r0, sp, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #136] @ 274c0c │ │ │ │ mov r7, r0 │ │ │ │ @@ -262730,15 +262730,15 @@ │ │ │ │ bl 272810 │ │ │ │ subs r0, r5, #0 │ │ │ │ beq 274c00 │ │ │ │ bl 177674 │ │ │ │ mov r0, r9 │ │ │ │ bl 1753dc │ │ │ │ b 274b8c │ │ │ │ - eorseq r4, r7, r4, ror #9 │ │ │ │ + eorseq r4, r7, r4, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #264] @ 274d30 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -262813,15 +262813,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [r0] │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r2 │ │ │ │ - bl 362ff4 │ │ │ │ + bl 363094 │ │ │ │ ldr r2, [pc, #92] @ 274dc0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r5, lsl #2 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ cmp r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -262840,17 +262840,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 272748 │ │ │ │ ldr r2, [pc, #16] @ 274dcc │ │ │ │ add r2, pc, r2 │ │ │ │ b 274da0 │ │ │ │ subseq r0, r6, ip, ror pc │ │ │ │ - subeq r3, r0, r8, lsr #20 │ │ │ │ - eorseq r0, r9, r0, lsl #20 │ │ │ │ - subeq r3, r0, r0, lsr #20 │ │ │ │ + subeq r3, r0, r8, asr #21 │ │ │ │ + eorseq r0, r9, r0, lsr #21 │ │ │ │ + subeq r3, r0, r0, asr #21 │ │ │ │ │ │ │ │ 00274dd0 : │ │ │ │ ldr r3, [pc, #92] @ 274e34 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #1060] @ 0x424 │ │ │ │ cmp r2, #0 │ │ │ │ bne 274e00 │ │ │ │ @@ -262871,17 +262871,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 274e44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r0, r6, r8, lsl #30 │ │ │ │ - subeq lr, r5, r4, asr #10 │ │ │ │ - mlaseq r9, ip, r5, r0 │ │ │ │ - eorseq r0, r9, ip, lsl #19 │ │ │ │ + subeq lr, r5, r4, ror #11 │ │ │ │ + eorseq r0, r9, ip, lsr r6 │ │ │ │ + eorseq r0, r9, ip, lsr #20 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ │ │ │ │ 00274e48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -262907,65 +262907,65 @@ │ │ │ │ cmpne r4, r3 │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ addeq r4, sp, #12 │ │ │ │ - bl 4cc948 │ │ │ │ + bl 4cc9e8 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 274fd0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 368754 │ │ │ │ + bl 3687f4 │ │ │ │ ldr r3, [pc, #328] @ 275024 │ │ │ │ ldr r1, [pc, #328] @ 275028 │ │ │ │ ldr r8, [r8, r3] │ │ │ │ ldr r2, [r6, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 3697b4 │ │ │ │ + bl 369854 │ │ │ │ cmp r7, #0 │ │ │ │ beq 274f14 │ │ │ │ ldr r1, [pc, #296] @ 27502c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3697b4 │ │ │ │ - bl 360c44 │ │ │ │ + bl 369854 │ │ │ │ + bl 360ce4 │ │ │ │ ldr r1, [pc, #272] @ 275030 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 36ad74 │ │ │ │ + bl 36ae14 │ │ │ │ ldr r0, [pc, #260] @ 275034 │ │ │ │ ldr r2, [pc, #260] @ 275038 │ │ │ │ ldr r1, [pc, #260] @ 27503c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ mov r3, #840 @ 0x348 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 36cd98 │ │ │ │ + bl 36ce38 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 274f70 │ │ │ │ mov r0, r5 │ │ │ │ - bl 366d9c │ │ │ │ + bl 366e3c │ │ │ │ mov r0, r6 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ mov r0, r5 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r2, [pc, #172] @ 275040 │ │ │ │ ldr r3, [pc, #124] @ 275014 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -262985,36 +262985,36 @@ │ │ │ │ stm sp, {r1, r5} │ │ │ │ ldr r1, [pc, #100] @ 27504c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #92] @ 275050 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ b 274f8c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r7, fp, r8, lsl #20 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r7, fp, r0, ror #19 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ - eorseq r0, r9, r4, lsr r5 │ │ │ │ + @ instruction: 0x003905d4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - eorseq r7, fp, r0, ror #22 │ │ │ │ - eorseq lr, sl, r0, asr r9 │ │ │ │ - @ instruction: 0x003904b0 │ │ │ │ - subeq lr, r5, ip, lsr #8 │ │ │ │ - eorseq r0, r9, r0, lsl #9 │ │ │ │ - eorseq r5, r7, ip, lsl sl │ │ │ │ + eorseq r7, fp, r0, lsl #24 │ │ │ │ + @ instruction: 0x003ae9f0 │ │ │ │ + eorseq r0, r9, r0, asr r5 │ │ │ │ + subeq lr, r5, ip, asr #9 │ │ │ │ + eorseq r0, r9, r0, lsr #10 │ │ │ │ + @ instruction: 0x00375abc │ │ │ │ ldrdeq r7, [fp], #-136 @ 0xffffff78 │ │ │ │ - @ instruction: 0x003907f0 │ │ │ │ - subeq lr, r5, ip, ror r3 │ │ │ │ - eorseq r0, r9, ip, asr #7 │ │ │ │ + mlaseq r9, r0, r8, r0 │ │ │ │ + subeq lr, r5, ip, lsl r4 │ │ │ │ + eorseq r0, r9, ip, ror #8 │ │ │ │ andeq r0, r0, sp, lsr r3 │ │ │ │ │ │ │ │ 00275054 : │ │ │ │ ldr r3, [pc, #24] @ 275074 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #1044] @ 0x414 │ │ │ │ str r1, [r3, #1048] @ 0x418 │ │ │ │ @@ -263148,18 +263148,18 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ add r3, pc, #288 @ 0x120 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ cmp r7, #1 │ │ │ │ mov ip, r0 │ │ │ │ mov lr, r1 │ │ │ │ beq 2752a0 │ │ │ │ cmp r7, #2 │ │ │ │ beq 275320 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -263231,16 +263231,16 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrsbeq r0, [r6], #-228 @ 0xffffff1c │ │ │ │ subeq r7, fp, ip, lsr #12 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r0, r6, r4, ror #28 │ │ │ │ subeq r7, fp, r4, lsl #11 │ │ │ │ subeq r5, ip, ip, ror #15 │ │ │ │ - subeq lr, r5, r8, lsr #1 │ │ │ │ - eorseq r0, r9, r8, ror r4 │ │ │ │ + subeq lr, r5, r8, asr #2 │ │ │ │ + eorseq r0, r9, r8, lsl r5 │ │ │ │ │ │ │ │ 002753b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #280] @ 2754e8 │ │ │ │ @@ -263254,22 +263254,22 @@ │ │ │ │ cmp r3, #1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ beq 275498 │ │ │ │ bics r3, r3, #2 │ │ │ │ bne 2754d8 │ │ │ │ - bl 598768 │ │ │ │ + bl 598808 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, #2 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ add r3, pc, #192 @ 0xc0 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #196] @ 2754f4 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ cmp r0, #2 │ │ │ │ bne 275454 │ │ │ │ @@ -263337,43 +263337,43 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ str r7, [r5] │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ add r3, pc, #852 @ 0x354 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ strd r2, [r5, #8] │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ add r3, pc, #820 @ 0x334 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ ldr r1, [pc, #828] @ 2758bc │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2755ac │ │ │ │ ldr r1, [pc, #804] @ 2758c0 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ streq r0, [r5, #16] │ │ │ │ bne 2756a8 │ │ │ │ ldr r1, [pc, #784] @ 2758c4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 275608 │ │ │ │ ldr r1, [pc, #764] @ 2758c8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 275694 │ │ │ │ @@ -263388,15 +263388,15 @@ │ │ │ │ bne 275808 │ │ │ │ ldr r3, [pc, #712] @ 2758cc │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3] │ │ │ │ ldr r1, [pc, #704] @ 2758d0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 275650 │ │ │ │ ldr r5, [pc, #684] @ 2758d4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ bl 176a98 │ │ │ │ subs r3, r0, #0 │ │ │ │ @@ -263474,15 +263474,15 @@ │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ mov r0, r8 │ │ │ │ sub r3, r3, #1888 @ 0x760 │ │ │ │ sub r3, r3, #12 │ │ │ │ sub r2, r2, #1 │ │ │ │ strd r2, [sp, #32] │ │ │ │ - bl 598768 │ │ │ │ + bl 598808 │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ beq 275888 │ │ │ │ ldr r3, [pc, #364] @ 2758f0 │ │ │ │ ldr ip, [pc, #364] @ 2758f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ @@ -263494,17 +263494,17 @@ │ │ │ │ b 2755ac │ │ │ │ ldr r4, [pc, #332] @ 2758f8 │ │ │ │ ldr r1, [pc, #332] @ 2758fc │ │ │ │ add r4, pc, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 366c0c │ │ │ │ + bl 366cac │ │ │ │ mov r0, r4 │ │ │ │ - bl 367750 │ │ │ │ + bl 3677f0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 275650 │ │ │ │ ldr r2, [pc, #296] @ 275900 │ │ │ │ ldr r3, [pc, #216] @ 2758b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -263512,24 +263512,24 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 275884 │ │ │ │ ldr r0, [pc, #264] @ 275904 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 5a8e68 │ │ │ │ + b 5a8f08 │ │ │ │ cmp r3, #118 @ 0x76 │ │ │ │ bne 27581c │ │ │ │ ldrb r3, [r5, #1] │ │ │ │ cmp r3, #109 @ 0x6d │ │ │ │ beq 27584c │ │ │ │ ldr r0, [pc, #228] @ 275908 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r0, [pc, #208] @ 27590c │ │ │ │ mov r3, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #16] │ │ │ │ bl 2f1fa8 │ │ │ │ @@ -263541,56 +263541,56 @@ │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3] │ │ │ │ b 275608 │ │ │ │ ldr r0, [pc, #160] @ 275914 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #136] @ 275918 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r0, [pc, #128] @ 27591c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a87b8 │ │ │ │ + bl 5a8858 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ blcc fe9280b0 <__bss_end__@@Base+0xfe12dd64> │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r7, fp, r4, asr r3 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrsbeq r0, [r6], #-188 @ 0xffffff44 │ │ │ │ - eorseq r9, sp, r0, asr #5 │ │ │ │ - eorseq r0, r9, ip, ror #4 │ │ │ │ - @ instruction: 0x003826b8 │ │ │ │ - eorseq ip, sl, r0, lsl #25 │ │ │ │ + eorseq r9, sp, r0, ror #6 │ │ │ │ + eorseq r0, r9, ip, lsl #6 │ │ │ │ + eorseq r2, r8, r8, asr r7 │ │ │ │ + eorseq ip, sl, r0, lsr #26 │ │ │ │ subseq r0, r6, r8, lsl #22 │ │ │ │ - eorseq r0, r9, r4, lsr #5 │ │ │ │ - mlaseq r9, ip, r2, r0 │ │ │ │ - eorseq fp, fp, r4, ror #26 │ │ │ │ + eorseq r0, r9, r4, asr #6 │ │ │ │ + eorseq r0, r9, ip, lsr r3 │ │ │ │ + eorseq fp, fp, r4, lsl #28 │ │ │ │ subeq r7, fp, r4, lsl r2 │ │ │ │ subseq r0, r6, ip, ror #20 │ │ │ │ - eorseq r0, r9, r8, asr r1 │ │ │ │ - eorseq r0, r9, r0, lsr r1 │ │ │ │ - eorseq r0, r9, r0, lsl r1 │ │ │ │ + @ instruction: 0x003901f8 │ │ │ │ + @ instruction: 0x003901d0 │ │ │ │ + @ instruction: 0x003901b0 │ │ │ │ subseq r0, r6, r4, lsl #19 │ │ │ │ @ instruction: 0x004c5390 │ │ │ │ - eorseq r0, r9, r0, lsr r1 │ │ │ │ - eorseq r0, r9, r8, lsl r1 │ │ │ │ + @ instruction: 0x003901d0 │ │ │ │ + @ instruction: 0x003901b8 │ │ │ │ @ instruction: 0x004b7094 │ │ │ │ - ldrsheq r0, [r9], -r0 @ │ │ │ │ - eorseq r0, r9, r4, ror r0 │ │ │ │ - @ instruction: 0x0038ffd8 │ │ │ │ + mlaseq r9, r0, r1, r0 │ │ │ │ + eorseq r0, r9, r4, lsl r1 │ │ │ │ + eorseq r0, r9, r8, ror r0 │ │ │ │ subseq r0, r6, r8, lsr #17 │ │ │ │ - eorseq r0, r9, r4, lsr #32 │ │ │ │ - @ instruction: 0x0038ffbc │ │ │ │ - eorseq pc, r8, r8, asr #31 │ │ │ │ + eorseq r0, r9, r4, asr #1 │ │ │ │ + eorseq r0, r9, ip, asr r0 │ │ │ │ + eorseq r0, r9, r8, rrx │ │ │ │ │ │ │ │ 00275920 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -263658,71 +263658,71 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 275a78 │ │ │ │ ldr r2, [pc, #132] @ 275ab4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #128] @ 275ab8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 275a58 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ cmp r1, #4 │ │ │ │ bne 275a84 │ │ │ │ ldr r1, [pc, #92] @ 275abc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5591c0 │ │ │ │ + b 559260 │ │ │ │ ldr r2, [pc, #64] @ 275ac0 │ │ │ │ add r2, pc, r2 │ │ │ │ b 275a30 │ │ │ │ ldr r3, [pc, #56] @ 275ac4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r1, [pc, #40] @ 275ac8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 275a58 │ │ │ │ subeq r6, fp, r8, asr lr │ │ │ │ - eorseq pc, pc, r4, asr pc @ │ │ │ │ - eorseq pc, r8, r4, ror #29 │ │ │ │ - subeq r0, r1, r0, asr #24 │ │ │ │ - eorseq r0, sp, r8, lsl #26 │ │ │ │ + @ instruction: 0x003ffff4 │ │ │ │ + eorseq pc, r8, r4, lsl #31 │ │ │ │ + subeq r0, r1, r0, ror #25 │ │ │ │ + eorseq r0, sp, r8, lsr #27 │ │ │ │ andeq r2, r0, r8, asr pc │ │ │ │ - eorseq sl, r7, ip, lsl #1 │ │ │ │ + eorseq sl, r7, ip, lsr #2 │ │ │ │ │ │ │ │ 00275acc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #216] @ 275bc0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ ldr r6, [pc, #196] @ 275bc4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ bl 2f7afc │ │ │ │ ldr r1, [pc, #184] @ 275bc8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 368b04 │ │ │ │ + bl 368ba4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 275ba8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 275b80 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #111 @ 0x6f │ │ │ │ beq 275b68 │ │ │ │ @@ -263734,15 +263734,15 @@ │ │ │ │ beq 275b84 │ │ │ │ ldr r1, [pc, #124] @ 275bd0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 4d0aec │ │ │ │ + b 4d0b8c │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #110 @ 0x6e │ │ │ │ bne 275b34 │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 275b34 │ │ │ │ mov r2, #1 │ │ │ │ @@ -263750,29 +263750,29 @@ │ │ │ │ ldr r1, [pc, #72] @ 275bd8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 369970 │ │ │ │ + b 369a10 │ │ │ │ ldr r1, [pc, #44] @ 275bdc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 4d0aec │ │ │ │ - eorseq r4, r7, r0, ror sl │ │ │ │ + b 4d0b8c │ │ │ │ + eorseq r4, r7, r0, lsl fp │ │ │ │ subeq r6, fp, r0, ror sp │ │ │ │ - eorseq pc, r8, r0, lsr #28 │ │ │ │ - eorseq fp, r8, r8, asr #19 │ │ │ │ - eorseq pc, r8, r4, lsr #28 │ │ │ │ + eorseq pc, r8, r0, asr #29 │ │ │ │ + eorseq fp, r8, r8, ror #20 │ │ │ │ + eorseq pc, r8, r4, asr #29 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - mlaseq r8, ip, sp, pc @ │ │ │ │ - eorseq pc, r8, ip, lsl #27 │ │ │ │ + eorseq pc, r8, ip, lsr lr @ │ │ │ │ + eorseq pc, r8, ip, lsr #28 │ │ │ │ │ │ │ │ 00275be0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #240] @ 275ce8 │ │ │ │ @@ -263786,28 +263786,28 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ mvn r1, #0 │ │ │ │ bl 176984 │ │ │ │ ldr r6, [pc, #180] @ 275cf4 │ │ │ │ ldr r3, [pc, #180] @ 275cf8 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mvn r2, #0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 5861bc │ │ │ │ + bl 58625c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1753dc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 275cc8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -263835,15 +263835,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ bl 250050 │ │ │ │ b 275c84 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r6, fp, r8, ror #24 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x003b69f8 │ │ │ │ + mlaseq fp, r8, sl, r6 │ │ │ │ subeq r6, fp, ip, lsr #24 │ │ │ │ @ instruction: 0x00001bbc │ │ │ │ subeq r6, fp, r0, ror #23 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ │ │ │ │ 00275d04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -263860,25 +263860,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r6, r2 │ │ │ │ bl 176504 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cc4e4 │ │ │ │ + bl 5cc584 │ │ │ │ ldr r3, [pc, #72] @ 275da0 │ │ │ │ ldr r7, [r7, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ add r4, r4, #1 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cc484 │ │ │ │ + bl 5cc524 │ │ │ │ cmp r4, #7 │ │ │ │ bne 275d58 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -263896,23 +263896,23 @@ │ │ │ │ ldr r0, [pc, #52] @ 275dfc │ │ │ │ ldr r1, [pc, #52] @ 275e00 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 268ae0 │ │ │ │ ldr r0, [pc, #44] @ 275e04 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5aa764 │ │ │ │ + bl 5aa804 │ │ │ │ pop {r4, lr} │ │ │ │ b 268b84 │ │ │ │ ldr r0, [pc, #24] @ 275e08 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ - b 5aa764 │ │ │ │ - eorseq pc, r8, r8, asr #23 │ │ │ │ + b 5aa804 │ │ │ │ + eorseq pc, r8, r8, ror #24 │ │ │ │ andeq r0, r0, r5, asr r3 │ │ │ │ subseq r0, r6, ip, asr #6 │ │ │ │ subseq r0, r6, r4, lsr r3 │ │ │ │ │ │ │ │ 00275e0c : │ │ │ │ ldr r3, [pc, #24] @ 275e2c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -263960,17 +263960,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r6, fp, r4, lsr sl │ │ │ │ andeq r1, r0, r0, ror #29 │ │ │ │ ldrheq r0, [r6], #-36 @ 0xffffffdc │ │ │ │ - subeq sp, r5, r8, lsl #11 │ │ │ │ - eorseq pc, r8, r0, ror #21 │ │ │ │ - @ instruction: 0x0038faf0 │ │ │ │ + subeq sp, r5, r8, lsr #12 │ │ │ │ + eorseq pc, r8, r0, lsl #23 │ │ │ │ + mlaseq r8, r0, fp, pc @ │ │ │ │ │ │ │ │ 00275ed8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #492] @ 2760dc │ │ │ │ @@ -263989,19 +263989,19 @@ │ │ │ │ ldr r3, [pc, #456] @ 2760ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r8, [r2] │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ mov r1, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #412] @ 2760f0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ bne 275fdc │ │ │ │ ldr r2, [pc, #392] @ 2760f4 │ │ │ │ @@ -264052,46 +264052,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 27610c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 275f64 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #160] @ 276110 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 275f64 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ mov r0, r7 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #100] @ 276114 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ bl 176fb4 │ │ │ │ ldr r3, [pc, #88] @ 276118 │ │ │ │ ldr r1, [pc, #88] @ 27611c │ │ │ │ ldr r0, [pc, #88] @ 276120 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -264106,20 +264106,20 @@ │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ strheq r4, [ip], #-188 @ 0xffffff44 │ │ │ │ subseq r0, r6, r8, lsr #3 │ │ │ │ subeq r6, fp, ip, asr #17 │ │ │ │ andeq r3, r0, r0, lsl #5 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq pc, r8, r8, lsl #19 │ │ │ │ - @ instruction: 0x0038f9b0 │ │ │ │ - @ instruction: 0x0038f9b8 │ │ │ │ - subeq sp, r5, r0, ror r3 │ │ │ │ - eorseq pc, r8, r8, asr #17 │ │ │ │ - @ instruction: 0x0038f8f8 │ │ │ │ + eorseq pc, r8, r8, lsr #20 │ │ │ │ + eorseq pc, r8, r0, asr sl @ │ │ │ │ + eorseq pc, r8, r8, asr sl @ │ │ │ │ + subeq sp, r5, r0, lsl r4 │ │ │ │ + eorseq pc, r8, r8, ror #18 │ │ │ │ + mlaseq r8, r8, r9, pc @ │ │ │ │ │ │ │ │ 00276124 : │ │ │ │ ldr r3, [pc, #8] @ 276134 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ strdeq r4, [ip], #-156 @ 0xffffff64 │ │ │ │ @@ -264192,29 +264192,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #68] @ 276280 │ │ │ │ str ip, [r5] │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #15 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ subeq r6, fp, r8, lsl #13 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ subseq pc, r5, r8, lsr #30 │ │ │ │ - mlaseq r8, r0, r7, pc @ │ │ │ │ + eorseq pc, r8, r0, lsr r8 @ │ │ │ │ andeq r0, r0, r7, lsl r1 │ │ │ │ subeq r4, ip, r4, lsl #18 │ │ │ │ andeq r0, r0, sl, lsl r1 │ │ │ │ │ │ │ │ 00276284 : │ │ │ │ ldr r3, [pc, #40] @ 2762b4 │ │ │ │ ldr r2, [pc, #40] @ 2762b8 │ │ │ │ @@ -264227,15 +264227,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ add r0, r0, #260 @ 0x104 │ │ │ │ bx r3 │ │ │ │ subeq r6, fp, r0, ror #11 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ subseq pc, r5, r4, lsl #29 │ │ │ │ - eorseq pc, r8, ip, ror #13 │ │ │ │ + eorseq pc, r8, ip, lsl #15 │ │ │ │ │ │ │ │ 002762c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #44] @ 276308 │ │ │ │ @@ -264244,20 +264244,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov lr, r0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #32] @ 276314 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r3, #260 @ 0x104 │ │ │ │ str lr, [ip, #4] │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5bd05c │ │ │ │ + b 5bd0fc │ │ │ │ subseq pc, r5, r4, asr #28 │ │ │ │ subeq r4, ip, ip, lsr r8 │ │ │ │ - eorseq pc, r8, r0, lsr #13 │ │ │ │ + eorseq pc, r8, r0, asr #14 │ │ │ │ andeq r0, r0, r6, lsr #2 │ │ │ │ │ │ │ │ 00276318 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -264360,15 +264360,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r5, r1 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r2, [pc, #528] @ 2766c0 │ │ │ │ ldr r3, [r4, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 27660c │ │ │ │ cmp r6, #0 │ │ │ │ beq 276574 │ │ │ │ @@ -264473,30 +264473,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r5, r7} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2766e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2764bc │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #76] @ 2766e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2764bc │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r6, fp, r0, lsl #8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r6, fp, r0, ror #7 │ │ │ │ andeq r2, r0, r8, asr pc │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ @@ -264504,16 +264504,16 @@ │ │ │ │ subeq r4, ip, ip, lsr #12 │ │ │ │ subeq r6, fp, r4, lsr r3 │ │ │ │ strheq r4, [ip], #-88 @ 0xffffffa8 │ │ │ │ subeq r4, ip, r8, ror #10 │ │ │ │ andeq r1, r0, r4, lsr #5 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq pc, r8, ip, lsl #8 │ │ │ │ - eorseq pc, r8, r8, lsr #8 │ │ │ │ + eorseq pc, r8, ip, lsr #9 │ │ │ │ + eorseq pc, r8, r8, asr #9 │ │ │ │ │ │ │ │ 002766ec : │ │ │ │ ldr r3, [pc, #12] @ 276700 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #288] @ 0x120 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -264537,25 +264537,25 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r6, [r3, r2] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 276804 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #320] @ 27689c │ │ │ │ ldr r2, [pc, #320] @ 2768a0 │ │ │ │ ldr r1, [pc, #320] @ 2768a4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ mov r4, r0 │ │ │ │ bl 2680c4 │ │ │ │ cmp r5, #10 │ │ │ │ beq 276830 │ │ │ │ cmp r4, #0 │ │ │ │ beq 276868 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ @@ -264569,15 +264569,15 @@ │ │ │ │ sub r3, r5, #9 │ │ │ │ cmp r3, #1 │ │ │ │ bls 2767d4 │ │ │ │ cmp r5, #5 │ │ │ │ mov r1, r5 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ - bl 55b4b4 │ │ │ │ + bl 55b554 │ │ │ │ bl 268374 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27681c │ │ │ │ ldr r3, [pc, #192] @ 2768a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #6 │ │ │ │ @@ -264620,21 +264620,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #548 @ 0x224 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r6, fp, r8, lsr r1 │ │ │ │ andeq r1, r0, r8, asr #25 │ │ │ │ - ldrdeq ip, [r5], #-196 @ 0xffffff3c │ │ │ │ - eorseq pc, r6, r4, asr #15 │ │ │ │ - eorseq pc, r6, ip, lsl #26 │ │ │ │ + subeq ip, r5, r4, ror sp │ │ │ │ + eorseq pc, r6, r4, ror #16 │ │ │ │ + eorseq pc, r6, ip, lsr #27 │ │ │ │ subeq r4, ip, r0, asr #6 │ │ │ │ - strheq ip, [r5], #-184 @ 0xffffff48 │ │ │ │ - eorseq pc, r8, r0, lsl r1 @ │ │ │ │ - eorseq pc, r8, r0, ror r2 @ │ │ │ │ + subeq ip, r5, r8, asr ip │ │ │ │ + @ instruction: 0x0038f1b0 │ │ │ │ + eorseq pc, r8, r0, lsl r3 @ │ │ │ │ │ │ │ │ 002768b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #64] @ 276910 │ │ │ │ @@ -264643,25 +264643,25 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r2] │ │ │ │ tst r2, #2048 @ 0x800 │ │ │ │ bne 276900 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #2 │ │ │ │ - bl 55bdb4 │ │ │ │ + bl 55be54 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 55921c │ │ │ │ + b 5592bc │ │ │ │ ldr r0, [pc, #16] @ 276918 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2768e8 │ │ │ │ @ instruction: 0x004b5f9c │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ - eorseq pc, r8, r4, lsl r2 @ │ │ │ │ + @ instruction: 0x0038f2b4 │ │ │ │ │ │ │ │ 0027691c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #140] @ 2769c0 │ │ │ │ @@ -264681,34 +264681,34 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 276984 │ │ │ │ ldr r3, [pc, #84] @ 2769c8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r3, #292] @ 0x124 │ │ │ │ bl 2695a4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5bd05c │ │ │ │ + b 5bd0fc │ │ │ │ ldr r0, [pc, #64] @ 2769cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r3, [pc, #56] @ 2769d0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r3, #288] @ 0x120 │ │ │ │ bl 2695a4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5bd05c │ │ │ │ + b 5bd0fc │ │ │ │ ldr r3, [pc, #36] @ 2769d4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #288] @ 0x120 │ │ │ │ bl 2695a4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5bd05c │ │ │ │ + b 5bd0fc │ │ │ │ subeq r5, fp, r8, lsr pc │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrheq pc, [r5], #-116 @ 0xffffff8c @ │ │ │ │ - eorseq pc, r8, r4, lsr #3 │ │ │ │ + eorseq pc, r8, r4, asr #4 │ │ │ │ @ instruction: 0x0055f790 │ │ │ │ subseq pc, r5, r8, ror r7 @ │ │ │ │ │ │ │ │ 002769d8 : │ │ │ │ ldr r3, [pc, #68] @ 276a24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -264723,24 +264723,24 @@ │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 276a28 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #296] @ 0x128 │ │ │ │ bl 2695a4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5bd05c │ │ │ │ + b 5bd0fc │ │ │ │ subeq r4, ip, r8, asr #2 │ │ │ │ subseq pc, r5, r4, lsl r7 @ │ │ │ │ │ │ │ │ 00276a2c : │ │ │ │ ldr r3, [pc, #12] @ 276a40 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #300 @ 0x12c │ │ │ │ - b 5aa6f8 │ │ │ │ + b 5aa798 │ │ │ │ ldrsheq pc, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ │ │ │ │ 00276a44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -264798,26 +264798,26 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 276c00 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 5bd05c │ │ │ │ + b 5bd0fc │ │ │ │ ldr r3, [pc, #220] @ 276c24 │ │ │ │ ldr ip, [pc, #220] @ 276c28 │ │ │ │ ldr r1, [pc, #220] @ 276c2c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 276c30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 276abc │ │ │ │ ldr r3, [pc, #188] @ 276c34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 276a98 │ │ │ │ ldr r3, [pc, #172] @ 276c38 │ │ │ │ @@ -264833,46 +264833,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 276c40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 276a98 │ │ │ │ ldr r0, [pc, #80] @ 276c44 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 276a98 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r5, fp, r0, lsl lr │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strdeq r5, [fp], #-208 @ 0xffffff30 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r4, ip, r8, lsl #1 │ │ │ │ subeq r5, fp, r8, lsr #27 │ │ │ │ subseq pc, r5, r8, lsl r6 @ │ │ │ │ subeq r5, fp, r4, asr sp │ │ │ │ - subeq ip, r5, r4, ror #17 │ │ │ │ - eorseq pc, r8, ip, asr r0 @ │ │ │ │ - eorseq lr, r8, r8, lsr lr │ │ │ │ + subeq ip, r5, r4, lsl #19 │ │ │ │ + ldrsheq pc, [r8], -ip @ │ │ │ │ + @ instruction: 0x0038eed8 │ │ │ │ muleq r0, lr, r2 │ │ │ │ andeq r2, r0, r8, lsr lr │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq lr, r8, r4, ror pc │ │ │ │ - mlaseq r8, r0, pc, lr @ │ │ │ │ + eorseq pc, r8, r4, lsl r0 @ │ │ │ │ + eorseq pc, r8, r0, lsr r0 @ │ │ │ │ │ │ │ │ 00276c48 : │ │ │ │ ldr r2, [pc, #56] @ 276c88 │ │ │ │ mov r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ lsl r3, r3, r0 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ @@ -264891,15 +264891,15 @@ │ │ │ │ strheq r3, [ip], #-232 @ 0xffffff18 │ │ │ │ │ │ │ │ 00276c90 : │ │ │ │ ldr r3, [pc, #12] @ 276ca4 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #308 @ 0x134 │ │ │ │ - b 5aa6f8 │ │ │ │ + b 5aa798 │ │ │ │ subseq pc, r5, ip, lsl #9 │ │ │ │ │ │ │ │ 00276ca8 : │ │ │ │ ldr r3, [pc, #20] @ 276cc4 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ strb r2, [r3, #312] @ 0x138 │ │ │ │ @@ -264925,15 +264925,15 @@ │ │ │ │ str r1, [r2, #320] @ 0x140 │ │ │ │ str r0, [r2, #316] @ 0x13c │ │ │ │ ldr r0, [r3, ip] │ │ │ │ mov r1, #4 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [r0] │ │ │ │ str r1, [r2, #288] @ 0x120 │ │ │ │ - b 5bd05c │ │ │ │ + b 5bd0fc │ │ │ │ subseq pc, r5, r8, lsr r4 @ │ │ │ │ subeq r5, fp, ip, ror fp │ │ │ │ andeq r3, r0, r0, lsr #6 │ │ │ │ │ │ │ │ 00276d20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -264967,15 +264967,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 276e44 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5bd05c │ │ │ │ + b 5bd0fc │ │ │ │ ldr r3, [pc, #164] @ 276e60 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 276d70 │ │ │ │ ldr r3, [pc, #148] @ 276e64 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -264990,40 +264990,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 276e6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 276d70 │ │ │ │ ldr r0, [pc, #56] @ 276e70 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 276d70 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r5, fp, r4, lsr fp │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r5, fp, r4, lsl fp │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq pc, r5, r4, lsr #7 │ │ │ │ subeq r5, fp, r0, ror #21 │ │ │ │ @ instruction: 0x00001db0 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x0038edb8 │ │ │ │ - @ instruction: 0x0038eddc │ │ │ │ + eorseq lr, r8, r8, asr lr │ │ │ │ + eorseq lr, r8, ip, ror lr │ │ │ │ │ │ │ │ 00276e74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [pc, #420] @ 277030 │ │ │ │ @@ -265032,15 +265032,15 @@ │ │ │ │ ldr r6, [r5, r3] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 276fec │ │ │ │ ldr r3, [pc, #392] @ 277038 │ │ │ │ - bl 5e5dd0 │ │ │ │ + bl 5e5e70 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ cmp r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r3, #126] @ 0x7e │ │ │ │ ldr r3, [pc, #368] @ 27703c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -265049,35 +265049,35 @@ │ │ │ │ beq 276f7c │ │ │ │ cmp r3, #1 │ │ │ │ beq 276f24 │ │ │ │ cmp r3, #2 │ │ │ │ beq 276f38 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #2 │ │ │ │ - bl 55bba0 │ │ │ │ + bl 55bc40 │ │ │ │ cmp r4, #0 │ │ │ │ beq 276f5c │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 276f94 │ │ │ │ ldr r3, [r6] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 276ffc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 55921c │ │ │ │ + b 5592bc │ │ │ │ ldr r3, [pc, #276] @ 277040 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #1 │ │ │ │ beq 276f7c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 55bba0 │ │ │ │ + bl 55bc40 │ │ │ │ mov r0, #14 │ │ │ │ bl 2695e0 │ │ │ │ mov r0, #8 │ │ │ │ bl 276d20 │ │ │ │ cmp r4, #0 │ │ │ │ bne 276efc │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ @@ -265086,73 +265086,73 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ - bl 55bba0 │ │ │ │ + bl 55bc40 │ │ │ │ mov r0, #14 │ │ │ │ bl 2695e0 │ │ │ │ b 276ef4 │ │ │ │ cmp r3, #1 │ │ │ │ bne 276f14 │ │ │ │ ldr r3, [r6] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 276f14 │ │ │ │ ldr r3, [pc, #148] @ 277044 │ │ │ │ ldr r1, [r4, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ ldr r5, [r4, #8] │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldrd r6, [r4, #24] │ │ │ │ mov r1, r5 │ │ │ │ strd r6, [sp, #8] │ │ │ │ ldrd r6, [r4, #16] │ │ │ │ strd r6, [sp] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #100] @ 277048 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 276f14 │ │ │ │ ldr r0, [pc, #88] @ 27704c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 276ea8 │ │ │ │ ldrd r0, [r4, #40] @ 0x28 │ │ │ │ ldrd r2, [r4, #32] │ │ │ │ strd r0, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldrd r0, [r4, #24] │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #48] @ 277050 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 276f14 │ │ │ │ subeq r5, fp, r0, ror #19 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ subeq r7, fp, ip, lsl lr │ │ │ │ andeq r0, r0, r4, ror #29 │ │ │ │ andeq r3, r0, r0, lsr #6 │ │ │ │ @ instruction: 0x000029b0 │ │ │ │ - eorseq lr, r8, r4, lsr #25 │ │ │ │ - eorseq lr, r8, ip, asr #24 │ │ │ │ - eorseq lr, r8, ip, lsr #24 │ │ │ │ + eorseq lr, r8, r4, asr #26 │ │ │ │ + eorseq lr, r8, ip, ror #25 │ │ │ │ + eorseq lr, r8, ip, asr #25 │ │ │ │ │ │ │ │ 00277054 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 55bfc8 │ │ │ │ + bl 55c068 │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #6 │ │ │ │ b 276d20 │ │ │ │ │ │ │ │ 00277074 : │ │ │ │ ldr r3, [pc, #8] @ 277084 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -265191,15 +265191,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 27719c │ │ │ │ add sp, sp, #28 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 5bd05c │ │ │ │ + b 5bd0fc │ │ │ │ ldr r3, [pc, #156] @ 2771b8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2770d4 │ │ │ │ ldr r3, [pc, #140] @ 2771bc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -265214,61 +265214,61 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2771c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2770d4 │ │ │ │ ldr r0, [pc, #52] @ 2771c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2770d4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r5, fp, ip, asr #15 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strheq r5, [fp], #-120 @ 0xffffff88 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq pc, r5, r8, asr #32 │ │ │ │ subeq r5, fp, r0, lsl #15 │ │ │ │ andeq r1, r0, ip, asr pc │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq lr, r8, r0, lsr fp │ │ │ │ - eorseq lr, r8, r0, asr fp │ │ │ │ + @ instruction: 0x0038ebd0 │ │ │ │ + @ instruction: 0x0038ebf0 │ │ │ │ │ │ │ │ 002771cc : │ │ │ │ ldr r3, [pc, #12] @ 2771e0 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #332 @ 0x14c │ │ │ │ - b 5aa6f8 │ │ │ │ + b 5aa798 │ │ │ │ subseq lr, r5, r0, asr pc │ │ │ │ │ │ │ │ 002771e4 : │ │ │ │ ldr r3, [pc, #12] @ 2771f8 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #336 @ 0x150 │ │ │ │ - b 5aa6f8 │ │ │ │ + b 5aa798 │ │ │ │ subseq lr, r5, r8, lsr pc │ │ │ │ │ │ │ │ 002771fc : │ │ │ │ ldr r3, [pc, #12] @ 277210 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #340] @ 0x154 │ │ │ │ - b 5bd05c │ │ │ │ + b 5bd0fc │ │ │ │ subseq lr, r5, r0, lsr #30 │ │ │ │ │ │ │ │ 00277214 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -265301,15 +265301,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 27744c │ │ │ │ ldr r0, [r5, #288] @ 0x120 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 5e5ab4 │ │ │ │ + bl 5e5b54 │ │ │ │ cmp r0, r4 │ │ │ │ bne 277298 │ │ │ │ cmp r4, #0 │ │ │ │ beq 277384 │ │ │ │ bl 275078 │ │ │ │ cmp r0, #0 │ │ │ │ bne 277300 │ │ │ │ @@ -265319,27 +265319,27 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq 277300 │ │ │ │ ldr r0, [r8, #320] @ 0x140 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2775a0 │ │ │ │ ldr r0, [pc, #780] @ 2775fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r3, [pc, #772] @ 277600 │ │ │ │ add r3, pc, r3 │ │ │ │ str r6, [r3, #316] @ 0x13c │ │ │ │ cmp r4, #5 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 55b208 │ │ │ │ + bl 55b2a8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, sl, #336 @ 0x150 │ │ │ │ - bl 5aa764 │ │ │ │ + bl 5aa804 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #1 │ │ │ │ beq 27737c │ │ │ │ ldr r0, [sl, #324] @ 0x144 │ │ │ │ cmp r0, #0 │ │ │ │ beq 27757c │ │ │ │ ldr r2, [pc, #704] @ 277604 │ │ │ │ @@ -265392,19 +265392,19 @@ │ │ │ │ mov r1, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr fp, [r3, #4] │ │ │ │ ldr r2, [pc, #540] @ 277628 │ │ │ │ str r1, [r3, #4] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ cmp fp, #15 │ │ │ │ bls 277480 │ │ │ │ mov r0, #0 │ │ │ │ - bl 5bd388 │ │ │ │ + bl 5bd428 │ │ │ │ ldr r3, [r5, #340] @ 0x154 │ │ │ │ str r6, [r5, #340] @ 0x154 │ │ │ │ cmp r3, #0 │ │ │ │ beq 277288 │ │ │ │ mov r0, #0 │ │ │ │ bl 2695e0 │ │ │ │ ldr r3, [r5, #296] @ 0x128 │ │ │ │ @@ -265414,59 +265414,59 @@ │ │ │ │ bl 2f149c │ │ │ │ cmp r0, #0 │ │ │ │ beq 277294 │ │ │ │ str r6, [r5, #296] @ 0x128 │ │ │ │ bl 268e94 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #300 @ 0x12c │ │ │ │ - bl 5aa764 │ │ │ │ + bl 5aa804 │ │ │ │ mov r0, #12 │ │ │ │ bl 275ed8 │ │ │ │ - bl 55b7ec │ │ │ │ + bl 55b88c │ │ │ │ b 277294 │ │ │ │ mov r0, fp │ │ │ │ bl 2695e0 │ │ │ │ b 277420 │ │ │ │ - bl 55b428 │ │ │ │ + bl 55b4c8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #332 @ 0x14c │ │ │ │ - bl 5aa764 │ │ │ │ + bl 5aa804 │ │ │ │ b 2773c4 │ │ │ │ bl 268e94 │ │ │ │ ldr r3, [pc, #384] @ 27762c │ │ │ │ ldr r4, [r7, r3] │ │ │ │ ldr r0, [r4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 277500 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r3, [pc, #364] @ 277630 │ │ │ │ ldr r2, [pc, #364] @ 277634 │ │ │ │ ldr r1, [pc, #364] @ 277638 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ cmp r0, #0 │ │ │ │ beq 277500 │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 277500 │ │ │ │ ldr r0, [r4] │ │ │ │ blx r3 │ │ │ │ ldr r4, [pc, #308] @ 27763c │ │ │ │ add r4, pc, r4 │ │ │ │ add r1, r4, #304 @ 0x130 │ │ │ │ add r0, r4, #308 @ 0x134 │ │ │ │ - bl 5aa764 │ │ │ │ + bl 5aa804 │ │ │ │ str r6, [r4, #304] @ 0x130 │ │ │ │ bl 2691b0 │ │ │ │ - bl 55b904 │ │ │ │ + bl 55b9a4 │ │ │ │ b 2773ac │ │ │ │ mov r0, #2 │ │ │ │ bl 2f149c │ │ │ │ cmp r0, #0 │ │ │ │ beq 277398 │ │ │ │ str r6, [fp, #292] @ 0x124 │ │ │ │ bl 268e94 │ │ │ │ @@ -265491,69 +265491,69 @@ │ │ │ │ ldr r3, [pc, #188] @ 277648 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ sub r0, r0, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ b 27733c │ │ │ │ - bl 59f194 │ │ │ │ + bl 59f234 │ │ │ │ ldr r1, [r8, #316] @ 0x13c │ │ │ │ ldr r2, [r8, #320] @ 0x140 │ │ │ │ subs fp, r0, #0 │ │ │ │ movne r3, fp │ │ │ │ beq 2775d0 │ │ │ │ ldr r0, [pc, #140] @ 27764c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, fp │ │ │ │ bl 1753dc │ │ │ │ b 2772f4 │ │ │ │ ldr r3, [pc, #120] @ 277650 │ │ │ │ add r3, pc, r3 │ │ │ │ b 2775b8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r5, fp, r0, asr #12 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r5, fp, r8, lsl r6 │ │ │ │ ldrsbeq lr, [r5], #-228 @ 0xffffff1c │ │ │ │ andeq r3, r0, r0, lsr #6 │ │ │ │ subseq lr, r5, r8, lsr #29 │ │ │ │ subseq lr, r5, r8, asr lr │ │ │ │ - eorseq lr, r8, r8, lsr #20 │ │ │ │ + eorseq lr, r8, r8, asr #21 │ │ │ │ subseq lr, r5, ip, lsr #28 │ │ │ │ subeq r5, fp, r8, lsr #10 │ │ │ │ @ instruction: 0x0055ed9c │ │ │ │ subseq lr, r5, r8, lsl #27 │ │ │ │ subseq lr, r5, r4, ror sp │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ subseq lr, r5, ip, asr #26 │ │ │ │ - @ instruction: 0x0038e5b4 │ │ │ │ + eorseq lr, r8, r4, asr r6 │ │ │ │ andeq r0, r0, r7, lsl r1 │ │ │ │ subeq r3, ip, r8, lsr #14 │ │ │ │ andeq r0, r0, sl, lsl r1 │ │ │ │ andeq r1, r0, r8, asr #25 │ │ │ │ - subeq fp, r5, ip, ror #30 │ │ │ │ - eorseq lr, r6, r8, asr sl │ │ │ │ - eorseq lr, r6, r4, lsr #31 │ │ │ │ + subeq ip, r5, ip │ │ │ │ + @ instruction: 0x0036eaf8 │ │ │ │ + eorseq pc, r6, r4, asr #32 │ │ │ │ subseq lr, r5, r0, lsr #24 │ │ │ │ ldrdeq r3, [ip], #-88 @ 0xffffffa8 │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ andeq r0, r0, r4, ror #29 │ │ │ │ - eorseq lr, r8, r4, ror r7 │ │ │ │ - eorseq lr, r8, ip, lsr #14 │ │ │ │ + eorseq lr, r8, r4, lsl r8 │ │ │ │ + eorseq lr, r8, ip, asr #15 │ │ │ │ │ │ │ │ 00277654 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 277664 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5aa6f8 │ │ │ │ + b 5aa798 │ │ │ │ subseq lr, r5, r8, asr #21 │ │ │ │ │ │ │ │ 00277668 : │ │ │ │ - b 5aa728 │ │ │ │ + b 5aa7c8 │ │ │ │ │ │ │ │ 0027766c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #312] @ 2777bc │ │ │ │ @@ -265562,32 +265562,32 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 3f1780 │ │ │ │ + bl 3f1820 │ │ │ │ mov r0, #4 │ │ │ │ - bl 5a2f64 │ │ │ │ + bl 5a3004 │ │ │ │ bl 17dec4 │ │ │ │ bl 2685ec │ │ │ │ ldr r0, [pc, #260] @ 2777c4 │ │ │ │ ldr r1, [pc, #260] @ 2777c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 268ae0 │ │ │ │ ldr r0, [pc, #252] @ 2777cc │ │ │ │ ldr r4, [pc, #252] @ 2777d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5e5dd8 │ │ │ │ + bl 5e5e78 │ │ │ │ mov r0, #3 │ │ │ │ - bl 5a2f64 │ │ │ │ + bl 5a3004 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a2f64 │ │ │ │ + bl 5a3004 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #4 │ │ │ │ bl 176c18 │ │ │ │ ldr r2, [pc, #208] @ 2777d4 │ │ │ │ mov r1, #6 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -265597,25 +265597,25 @@ │ │ │ │ add r3, r4, r1, lsl #4 │ │ │ │ ldr r1, [r2, #8]! │ │ │ │ add r3, r3, r0 │ │ │ │ cmp r1, #16 │ │ │ │ strb ip, [r3, #4] │ │ │ │ bne 277710 │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ - bl 59fd3c │ │ │ │ - bl 336550 │ │ │ │ + bl 59fddc │ │ │ │ + bl 3365f0 │ │ │ │ bl 2ae188 │ │ │ │ - bl 4d1cc0 │ │ │ │ + bl 4d1d60 │ │ │ │ mov r0, sp │ │ │ │ - bl 5d40d8 │ │ │ │ + bl 5d4178 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2777a0 │ │ │ │ - bl 3f0cc0 │ │ │ │ - bl 3f929c │ │ │ │ - bl 598138 │ │ │ │ + bl 3f0d60 │ │ │ │ + bl 3f933c │ │ │ │ + bl 5981d8 │ │ │ │ ldr r2, [pc, #116] @ 2777d8 │ │ │ │ ldr r3, [pc, #88] @ 2777c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -265628,48 +265628,48 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #52] @ 2777dc │ │ │ │ ldr r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a83e8 │ │ │ │ + bl 5a8488 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r5, fp, r8, ror #3 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x0038e2d0 │ │ │ │ + eorseq lr, r8, r0, ror r3 │ │ │ │ andeq r0, r0, r3, ror #6 │ │ │ │ @ instruction: 0xffffe6cc │ │ │ │ subseq lr, r5, r4, asr #20 │ │ │ │ - subeq fp, r5, r0, lsr sp │ │ │ │ + ldrdeq fp, [r5], #-208 @ 0xffffff30 │ │ │ │ subeq r5, fp, r8, lsl #2 │ │ │ │ - @ instruction: 0x0038e5b4 │ │ │ │ + eorseq lr, r8, r4, asr r6 │ │ │ │ │ │ │ │ 002777e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 374c70 │ │ │ │ + bl 374d10 │ │ │ │ bl 2a04c8 │ │ │ │ - bl 3e301c │ │ │ │ + bl 3e30bc │ │ │ │ bl 2691a4 │ │ │ │ bl 2f0dac │ │ │ │ - bl 434f4c │ │ │ │ - bl 40a2a4 │ │ │ │ - bl 3f7988 │ │ │ │ + bl 434fec │ │ │ │ + bl 40a344 │ │ │ │ + bl 3f7a28 │ │ │ │ bl 281c80 │ │ │ │ bl 2dd828 │ │ │ │ bl 250710 │ │ │ │ - bl 4d1a74 │ │ │ │ - bl 4cd60c │ │ │ │ + bl 4d1b14 │ │ │ │ + bl 4cd6ac │ │ │ │ pop {r4, lr} │ │ │ │ - b 36decc │ │ │ │ + b 36df6c │ │ │ │ │ │ │ │ 0027782c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r1, [pc, #524] @ 277a50 │ │ │ │ @@ -265692,15 +265692,15 @@ │ │ │ │ bne 277a30 │ │ │ │ cmp r0, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2779cc │ │ │ │ ldr r1, [pc, #452] @ 277a5c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #440] @ 277a60 │ │ │ │ ldr r3, [pc, #440] @ 277a64 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r1, [pc, #432] @ 277a68 │ │ │ │ ldr r2, [pc, #432] @ 277a6c │ │ │ │ ldr fp, [pc, #432] @ 277a70 │ │ │ │ @@ -265718,42 +265718,42 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bne 277908 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ ldr r1, [pc, #380] @ 277a78 │ │ │ │ ldr r2, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #364] @ 277a7c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r6, [r6] │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r6, #0 │ │ │ │ beq 2779c8 │ │ │ │ ldr r4, [r6, #4] │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r1, [r3] │ │ │ │ ldr r8, [r4] │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2778e8 │ │ │ │ ldr r1, [r2, #4] │ │ │ │ ldr r3, [r1] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -265765,19 +265765,19 @@ │ │ │ │ beq 277a18 │ │ │ │ ldr r0, [pc, #212] @ 277a84 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [pc, #204] @ 277a88 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 277908 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 573de0 │ │ │ │ + bl 573e80 │ │ │ │ ldr r2, [pc, #176] @ 277a8c │ │ │ │ ldr r3, [pc, #116] @ 277a54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -265796,36 +265796,36 @@ │ │ │ │ b 2779b0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ b 27799c │ │ │ │ ldr r1, [pc, #88] @ 277a90 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ b 2779d4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r5, fp, r8, lsr #32 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strdeq r4, [fp], #-240 @ 0xffffff10 │ │ │ │ - eorseq lr, r8, r4, lsl r5 │ │ │ │ - eorseq r4, fp, ip, lsl r5 │ │ │ │ + @ instruction: 0x0038e5b4 │ │ │ │ + @ instruction: 0x003b45bc │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - eorseq r4, fp, r4, lsl #10 │ │ │ │ + eorseq r4, fp, r4, lsr #11 │ │ │ │ andeq r1, r0, r4, asr #31 │ │ │ │ - eorseq lr, r8, ip, ror #9 │ │ │ │ - @ instruction: 0x0038e4fc │ │ │ │ - @ instruction: 0x0038e4f0 │ │ │ │ - @ instruction: 0x0040ed90 │ │ │ │ - eorseq lr, r8, r0, ror #7 │ │ │ │ - @ instruction: 0x0038e3d4 │ │ │ │ - eorseq lr, r8, r4, lsr #8 │ │ │ │ + eorseq lr, r8, ip, lsl #11 │ │ │ │ + mlaseq r8, ip, r5, lr │ │ │ │ + mlaseq r8, r0, r5, lr │ │ │ │ + subeq lr, r0, r0, lsr lr │ │ │ │ + eorseq lr, r8, r0, lsl #9 │ │ │ │ + eorseq lr, r8, r4, ror r4 │ │ │ │ + eorseq lr, r8, r4, asr #9 │ │ │ │ @ instruction: 0x004b4e90 │ │ │ │ - eorseq lr, r8, r8, asr r3 │ │ │ │ + @ instruction: 0x0038e3f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #176] @ 277b5c │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -265868,54 +265868,54 @@ │ │ │ │ bl 176a98 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - eorseq r4, fp, r0, ror #18 │ │ │ │ - eorseq r9, r7, r0, ror #6 │ │ │ │ - eorseq lr, r6, r8, lsl #19 │ │ │ │ - eorseq lr, r8, r0, ror #5 │ │ │ │ - eorseq lr, r8, r8, asr #5 │ │ │ │ + eorseq r4, fp, r0, lsl #20 │ │ │ │ + eorseq r9, r7, r0, lsl #8 │ │ │ │ + eorseq lr, r6, r8, lsr #20 │ │ │ │ + eorseq lr, r8, r0, lsl #7 │ │ │ │ + eorseq lr, r8, r8, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #28] @ 277ba4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 176a98 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - eorseq lr, r8, ip, lsl #5 │ │ │ │ + eorseq lr, r8, ip, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r2 │ │ │ │ bl 270ccc │ │ │ │ cmp r0, #0 │ │ │ │ beq 277bec │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 277bd4 │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -265936,30 +265936,30 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ beq 277fc0 │ │ │ │ ldr r1, [pc, #912] @ 277ff8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ ldr r1, [pc, #900] @ 277ffc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ ldr r1, [pc, #884] @ 278000 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ ldr r1, [pc, #868] @ 278004 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 277cec │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 277cec │ │ │ │ cmp r9, #0 │ │ │ │ @@ -265977,15 +265977,15 @@ │ │ │ │ ldr r1, [pc, #788] @ 278010 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #784] @ 278014 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r0, #0 │ │ │ │ ldr r2, [pc, #760] @ 278018 │ │ │ │ ldr r3, [pc, #720] @ 277ff4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -266018,15 +266018,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ bl 17546c │ │ │ │ cmp r0, #0 │ │ │ │ beq 277e9c │ │ │ │ ldr r0, [pc, #620] @ 278020 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ b 277e90 │ │ │ │ cmp r4, #0 │ │ │ │ movne sl, r6 │ │ │ │ beq 277cec │ │ │ │ ldrb fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ addne sl, sl, #1 │ │ │ │ @@ -266057,15 +266057,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 2330a8 │ │ │ │ mov r0, r7 │ │ │ │ bl 231fcc │ │ │ │ mov r0, #0 │ │ │ │ b 277d18 │ │ │ │ - bl 36b758 │ │ │ │ + bl 36b7f8 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 2333dc │ │ │ │ sub r0, r0, #1 │ │ │ │ @@ -266105,15 +266105,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #300] @ 278034 │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 175964 │ │ │ │ b 277d14 │ │ │ │ cmp r4, #0 │ │ │ │ bne 277dc8 │ │ │ │ b 277cec │ │ │ │ cmp r0, #0 │ │ │ │ @@ -266131,15 +266131,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ bl 17546c │ │ │ │ cmp r0, #0 │ │ │ │ beq 277eb8 │ │ │ │ ldr r0, [pc, #196] @ 27803c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ b 277eb8 │ │ │ │ mov r0, r5 │ │ │ │ bl 176504 │ │ │ │ cmp r0, #55 @ 0x37 │ │ │ │ bls 277e74 │ │ │ │ ldr r1, [pc, #168] @ 278040 │ │ │ │ mov ip, #55 @ 0x37 │ │ │ │ @@ -266147,55 +266147,55 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r3, [pc, #156] @ 278044 │ │ │ │ ldr r1, [pc, #156] @ 278048 │ │ │ │ ldr r2, [pc, #156] @ 27804c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 277d14 │ │ │ │ ldr ip, [pc, #136] @ 278050 │ │ │ │ ldr r3, [pc, #136] @ 278054 │ │ │ │ ldr r1, [pc, #136] @ 278058 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #132] @ 27805c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 277d14 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r4, fp, r8, lsr ip │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r5, fp, r4, asr #19 │ │ │ │ - ldrsbeq r1, [sp], -r0 @ │ │ │ │ - strheq ip, [r0], #-48 @ 0xffffffd0 │ │ │ │ - eorseq lr, r8, ip, lsr #3 │ │ │ │ - eorseq lr, r8, r8, asr r1 │ │ │ │ - subeq fp, r5, r0, asr #22 │ │ │ │ - eorseq lr, r8, ip, lsl r1 │ │ │ │ + eorseq r5, fp, r4, ror #20 │ │ │ │ + eorseq r1, sp, r0, ror r1 │ │ │ │ + subeq ip, r0, r0, asr r4 │ │ │ │ + eorseq lr, r8, ip, asr #4 │ │ │ │ + @ instruction: 0x0038e1f8 │ │ │ │ + subeq fp, r5, r0, ror #23 │ │ │ │ + @ instruction: 0x0038e1bc │ │ │ │ andeq r0, r0, r7, lsl #9 │ │ │ │ subeq r4, fp, ip, asr #22 │ │ │ │ - eorseq lr, r8, r8, lsl r1 │ │ │ │ - eorseq lr, r8, r8, lsl #2 │ │ │ │ - eorseq lr, r8, r4, lsr r0 │ │ │ │ - eorseq lr, r8, r0, lsl r0 │ │ │ │ - eorseq sp, r8, ip, lsl pc │ │ │ │ - subeq fp, r5, r4, asr #18 │ │ │ │ + @ instruction: 0x0038e1b8 │ │ │ │ + eorseq lr, r8, r8, lsr #3 │ │ │ │ + ldrsbeq lr, [r8], -r4 @ │ │ │ │ + ldrheq lr, [r8], -r0 @ │ │ │ │ + @ instruction: 0x0038dfbc │ │ │ │ + subeq fp, r5, r4, ror #19 │ │ │ │ andeq r0, r0, r6, lsr #9 │ │ │ │ - eorseq sp, r8, r4, asr pc │ │ │ │ - eorseq sp, r8, r4, asr #30 │ │ │ │ - @ instruction: 0x0038def8 │ │ │ │ - @ instruction: 0x0045b894 │ │ │ │ - eorseq sp, r8, ip, ror #28 │ │ │ │ + @ instruction: 0x0038dff4 │ │ │ │ + eorseq sp, r8, r4, ror #31 │ │ │ │ + mlaseq r8, r8, pc, sp @ │ │ │ │ + subeq fp, r5, r4, lsr r9 │ │ │ │ + eorseq sp, r8, ip, lsl #30 │ │ │ │ andeq r0, r0, ip, lsl #9 │ │ │ │ - eorseq sp, r8, r0, ror #28 │ │ │ │ - subeq fp, r5, ip, ror #16 │ │ │ │ - eorseq sp, r8, r8, asr #28 │ │ │ │ + eorseq sp, r8, r0, lsl #30 │ │ │ │ + subeq fp, r5, ip, lsl #18 │ │ │ │ + eorseq sp, r8, r8, ror #29 │ │ │ │ andeq r0, r0, ip, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [r3] │ │ │ │ mov r6, r1 │ │ │ │ @@ -266203,15 +266203,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r8, r2 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov r7, r3 │ │ │ │ - bl 5a8cb4 │ │ │ │ + bl 5a8d54 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ ldr r9, [pc, #192] @ 278168 │ │ │ │ ldr r0, [pc, #192] @ 27816c │ │ │ │ cmp r3, #45 @ 0x2d │ │ │ │ addeq r4, r4, #1 │ │ │ │ lsl fp, r5, #2 │ │ │ │ add sl, r5, #1 │ │ │ │ @@ -266234,39 +266234,39 @@ │ │ │ │ bge 278154 │ │ │ │ add fp, r6, fp │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [fp, #4] │ │ │ │ add sl, r5, r2 │ │ │ │ - bl 5a8cb4 │ │ │ │ + bl 5a8d54 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [r8] │ │ │ │ str sl, [r7] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #40] @ 278170 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r0, [pc, #24] @ 278174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ subeq r4, sl, r4, asr #6 │ │ │ │ - @ instruction: 0x003dcff4 │ │ │ │ - @ instruction: 0x0038ddd0 │ │ │ │ - eorseq sp, r8, ip, asr #27 │ │ │ │ + mlaseq sp, r4, r0, sp │ │ │ │ + eorseq sp, r8, r0, ror lr │ │ │ │ + eorseq sp, r8, ip, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ mov r4, r1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -266280,33 +266280,33 @@ │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 367740 │ │ │ │ + bl 3677e0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 367740 │ │ │ │ + bl 3677e0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 176a98 │ │ │ │ cmp r1, #0 │ │ │ │ beq 278208 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bl 367740 │ │ │ │ + bl 3677e0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367740 │ │ │ │ + bl 3677e0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 176a98 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -266317,52 +266317,52 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #44] @ 278284 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abff4 │ │ │ │ + bl 5ac094 │ │ │ │ bl 175d00 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - eorseq sl, r9, ip, ror r7 │ │ │ │ + eorseq sl, r9, ip, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #488] @ 27848c │ │ │ │ sub sp, sp, #8 │ │ │ │ mvn r3, #0 │ │ │ │ mov r9, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mvn r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5abff4 │ │ │ │ + bl 5ac094 │ │ │ │ ldr r1, [pc, #460] @ 278490 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [pc, #448] @ 278494 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5abff4 │ │ │ │ + bl 5ac094 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #428] @ 278498 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ cmp r5, #0 │ │ │ │ blt 27845c │ │ │ │ cmp r5, #2 │ │ │ │ ble 2783bc │ │ │ │ mov r7, r0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -266401,40 +266401,40 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #268] @ 2784b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r4, #0 │ │ │ │ b 27836c │ │ │ │ ldr r3, [pc, #240] @ 2784b4 │ │ │ │ ldr ip, [pc, #240] @ 2784b8 │ │ │ │ ldr r1, [pc, #240] @ 2784bc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #232] @ 2784c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2783b4 │ │ │ │ ldr r3, [pc, #208] @ 2784c4 │ │ │ │ ldr ip, [pc, #208] @ 2784c8 │ │ │ │ ldr r1, [pc, #208] @ 2784cc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #200] @ 2784d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2783b4 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 175724 │ │ │ │ ldr r3, [pc, #164] @ 2784d4 │ │ │ │ ldr ip, [pc, #164] @ 2784d8 │ │ │ │ ldr r1, [pc, #164] @ 2784dc │ │ │ │ @@ -266442,100 +266442,100 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #156] @ 2784e0 │ │ │ │ add r3, r3, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r9 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2783b4 │ │ │ │ ldr r3, [pc, #128] @ 2784e4 │ │ │ │ ldr ip, [pc, #128] @ 2784e8 │ │ │ │ ldr r1, [pc, #128] @ 2784ec │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2784f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2783b4 │ │ │ │ - eorseq sl, r9, ip, lsr #14 │ │ │ │ - eorseq r7, r9, r4, ror #25 │ │ │ │ + eorseq sl, r9, ip, asr #15 │ │ │ │ + eorseq r7, r9, r4, lsl #27 │ │ │ │ @ instruction: 0x004b459c │ │ │ │ - eorseq sp, r8, r0, asr ip │ │ │ │ + @ instruction: 0x0038dcf0 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq fp, r5, ip, lsr #9 │ │ │ │ - eorseq sp, r8, r0, lsl #24 │ │ │ │ - eorseq sp, r8, r0, lsl #21 │ │ │ │ + subeq fp, r5, ip, asr #10 │ │ │ │ + eorseq sp, r8, r0, lsr #25 │ │ │ │ + eorseq sp, r8, r0, lsr #22 │ │ │ │ andeq r0, r0, r9, asr r2 │ │ │ │ - subeq fp, r5, r4, ror r4 │ │ │ │ - eorseq sp, r8, ip, lsr #23 │ │ │ │ - eorseq sp, r8, ip, asr #20 │ │ │ │ + subeq fp, r5, r4, lsl r5 │ │ │ │ + eorseq sp, r8, ip, asr #24 │ │ │ │ + eorseq sp, r8, ip, ror #21 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - subeq fp, r5, r4, asr #8 │ │ │ │ - eorseq sp, r8, r4, asr #23 │ │ │ │ - eorseq sp, r8, ip, lsl sl │ │ │ │ + subeq fp, r5, r4, ror #9 │ │ │ │ + eorseq sp, r8, r4, ror #24 │ │ │ │ + @ instruction: 0x0038dabc │ │ │ │ andeq r0, r0, lr, asr r2 │ │ │ │ - subeq fp, r5, r8, lsl #8 │ │ │ │ - @ instruction: 0x0038dbb8 │ │ │ │ - @ instruction: 0x0038d9dc │ │ │ │ + subeq fp, r5, r8, lsr #9 │ │ │ │ + eorseq sp, r8, r8, asr ip │ │ │ │ + eorseq sp, r8, ip, ror sl │ │ │ │ andeq r0, r0, fp, ror #4 │ │ │ │ - ldrdeq fp, [r5], #-52 @ 0xffffffcc │ │ │ │ - @ instruction: 0x0038dadc │ │ │ │ - eorseq sp, r8, ip, lsr #19 │ │ │ │ + subeq fp, r5, r4, ror r4 │ │ │ │ + eorseq sp, r8, ip, ror fp │ │ │ │ + eorseq sp, r8, ip, asr #20 │ │ │ │ andeq r0, r0, sl, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #140] @ 278598 │ │ │ │ mov r4, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ ldr r5, [pc, #120] @ 27859c │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ beq 278540 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5abfe4 │ │ │ │ - bl 59fd20 │ │ │ │ + bl 5ac084 │ │ │ │ + bl 59fdc0 │ │ │ │ ldr r1, [pc, #88] @ 2785a0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ ldr r3, [pc, #76] @ 2785a4 │ │ │ │ ldr r1, [pc, #76] @ 2785a8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r3] │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 27857c │ │ │ │ - bl 3f0e54 │ │ │ │ + bl 3f0ef4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0038dafc │ │ │ │ + mlaseq r8, ip, fp, sp │ │ │ │ subeq r4, fp, ip, asr #6 │ │ │ │ - eorseq r8, fp, r4, ror #16 │ │ │ │ + eorseq r8, fp, r4, lsl #18 │ │ │ │ andeq r1, r0, r0, asr #6 │ │ │ │ - @ instruction: 0x0038dabc │ │ │ │ + eorseq sp, r8, ip, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #208] @ 278694 │ │ │ │ ldr r9, [pc, #208] @ 278698 │ │ │ │ ldr r5, [pc, r3] │ │ │ │ @@ -266551,26 +266551,26 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 278668 │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r3] │ │ │ │ mov r4, r5 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ blx r6 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2785ec │ │ │ │ ldr r3, [pc, #128] @ 2786a0 │ │ │ │ ldr r0, [r4] │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ - bl 36d378 │ │ │ │ + bl 36d418 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 54f798 │ │ │ │ + bl 54f838 │ │ │ │ ldmib r4, {r2, r3} │ │ │ │ cmp r2, #0 │ │ │ │ strne r3, [r2, #8] │ │ │ │ beq 278684 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ str r2, [r3] │ │ │ │ mov r0, r4 │ │ │ │ @@ -266606,40 +266606,40 @@ │ │ │ │ mov r0, #16 │ │ │ │ mov r5, r1 │ │ │ │ bl 175100 │ │ │ │ ldr r1, [pc, #100] @ 278740 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ ldr r1, [pc, #84] @ 278744 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r4] │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ ldr r1, [pc, #64] @ 278748 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 35e9c4 │ │ │ │ + bl 35ea64 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x003d35fc │ │ │ │ - @ instruction: 0x003721d4 │ │ │ │ - eorseq sl, fp, r0, ror r3 │ │ │ │ + mlaseq sp, ip, r6, r3 │ │ │ │ + eorseq r2, r7, r4, ror r2 │ │ │ │ + eorseq sl, fp, r0, lsl r4 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ b 25ce80 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -266653,15 +266653,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, sp │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 4cc6dc │ │ │ │ + bl 4cc77c │ │ │ │ cmp r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ beq 2787f0 │ │ │ │ ldr r2, [pc, #100] @ 27881c │ │ │ │ ldr r3, [pc, #92] @ 278818 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -266678,29 +266678,29 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, r4 │ │ │ │ bne 278800 │ │ │ │ bl 177140 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ mvn r0, #0 │ │ │ │ b 2787b0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strdeq r4, [fp], #-12 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strheq r4, [fp], #-4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [r3] │ │ │ │ - bl 3e8f7c │ │ │ │ + bl 3e901c │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -266713,19 +266713,19 @@ │ │ │ │ mov r5, r1 │ │ │ │ add sl, pc, sl │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r1, sl │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r2 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ ldr r8, [pc, #492] @ 278a88 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 340084 │ │ │ │ + bl 340124 │ │ │ │ cmp r4, #0 │ │ │ │ beq 278a34 │ │ │ │ ldr r1, [pc, #472] @ 278a8c │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 176a98 │ │ │ │ @@ -266735,34 +266735,34 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 278984 │ │ │ │ cmp r6, #0 │ │ │ │ beq 27895c │ │ │ │ mov r0, r6 │ │ │ │ - bl 36874c │ │ │ │ + bl 3687ec │ │ │ │ ldr r3, [pc, #416] @ 278a94 │ │ │ │ ldr r2, [pc, #416] @ 278a98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r1, sl │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #396] @ 278a9c │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 369734 │ │ │ │ + bl 3697d4 │ │ │ │ ldr r3, [pc, #384] @ 278aa0 │ │ │ │ ldr r1, [pc, #384] @ 278aa4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5ac6dc │ │ │ │ + bl 5ac77c │ │ │ │ ldr r3, [pc, #360] @ 278aa8 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ bl 2f7a24 │ │ │ │ cmp r0, #0 │ │ │ │ bge 278a00 │ │ │ │ @@ -266777,35 +266777,35 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ cmp r6, #0 │ │ │ │ beq 278a20 │ │ │ │ mov r0, r6 │ │ │ │ - bl 36874c │ │ │ │ + bl 3687ec │ │ │ │ ldr r3, [pc, #272] @ 278aac │ │ │ │ ldr r2, [pc, #272] @ 278ab0 │ │ │ │ ldr r1, [pc, #272] @ 278ab4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #224] @ 278a9c │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 369734 │ │ │ │ + bl 3697d4 │ │ │ │ ldr r3, [pc, #212] @ 278aa0 │ │ │ │ ldr r1, [pc, #232] @ 278ab8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5ac6dc │ │ │ │ + bl 5ac77c │ │ │ │ ldr r3, [pc, #188] @ 278aa8 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ bl 2f7a24 │ │ │ │ cmp r0, #0 │ │ │ │ blt 278a64 │ │ │ │ @@ -266816,56 +266816,56 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #148] @ 278abc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 27895c │ │ │ │ ldr r3, [pc, #132] @ 278ac0 │ │ │ │ ldr r2, [pc, #132] @ 278ac4 │ │ │ │ ldr r1, [pc, #132] @ 278ac8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r2, sl} │ │ │ │ add r3, r3, #32 │ │ │ │ ldr r2, [pc, #116] @ 278acc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 27895c │ │ │ │ rsb r0, r0, #0 │ │ │ │ bl 175724 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #84] @ 278ad0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 27895c │ │ │ │ - eorseq r5, fp, r4, ror #10 │ │ │ │ + eorseq r5, fp, r4, lsl #12 │ │ │ │ ldrdeq r3, [fp], #-244 @ 0xffffff0c │ │ │ │ - @ instruction: 0x003966f0 │ │ │ │ + mlaseq r9, r0, r7, r6 │ │ │ │ ldrheq sp, [r5], #-144 @ 0xffffff70 │ │ │ │ - subeq sl, r5, ip, asr #30 │ │ │ │ - eorseq sp, r8, r0, lsr #10 │ │ │ │ + subeq sl, r5, ip, ror #31 │ │ │ │ + eorseq sp, r8, r0, asr #11 │ │ │ │ andeq r0, r0, r3, ror #18 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ andeq r1, r0, r8, asr #25 │ │ │ │ - subeq sl, r5, r0, lsr #29 │ │ │ │ - eorseq sp, r8, r8, ror r4 │ │ │ │ - eorseq r5, fp, r0, lsr r4 │ │ │ │ + subeq sl, r5, r0, asr #30 │ │ │ │ + eorseq sp, r8, r8, lsl r5 │ │ │ │ + @ instruction: 0x003b54d0 │ │ │ │ andeq r0, r0, ip, lsl r8 │ │ │ │ - @ instruction: 0x0038d5f8 │ │ │ │ - strdeq sl, [r5], #-220 @ 0xffffff24 │ │ │ │ - eorseq r2, r7, r8, ror pc │ │ │ │ - eorseq sp, r8, r8, asr #7 │ │ │ │ + mlaseq r8, r8, r6, sp │ │ │ │ + @ instruction: 0x0045ae9c │ │ │ │ + eorseq r3, r7, r8, lsl r0 │ │ │ │ + eorseq sp, r8, r8, ror #8 │ │ │ │ andeq r0, r0, r7, asr r9 │ │ │ │ - eorseq sp, r8, r0, asr #11 │ │ │ │ + eorseq sp, r8, r0, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ bl 2f8c18 │ │ │ │ @@ -266874,23 +266874,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ - b 4d1fa0 │ │ │ │ + b 4d2040 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #88] @ 278b8c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 278b74 │ │ │ │ ldr r6, [pc, #72] @ 278b90 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r6, #1888 @ 0x760 │ │ │ │ add r6, r6, #2048 @ 0x800 │ │ │ │ ldr r0, [r4] │ │ │ │ @@ -266904,27 +266904,27 @@ │ │ │ │ bne 278b50 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq r3, sp, r4, lsr #3 │ │ │ │ + eorseq r3, sp, r4, asr #4 │ │ │ │ strheq r3, [sl], #-140 @ 0xffffff74 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #132] @ 278c30 │ │ │ │ mov r4, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ ldr r6, [pc, #108] @ 278c34 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, #0 │ │ │ │ beq 278bf0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -266936,27 +266936,27 @@ │ │ │ │ ldr r3, [pc, #64] @ 278c38 │ │ │ │ ldr r2, [pc, #64] @ 278c3c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5ac1dc │ │ │ │ + bl 5ac27c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq pc, sp, ip, lsr #12 │ │ │ │ + eorseq pc, sp, ip, asr #13 │ │ │ │ subeq r3, fp, r8, lsr #25 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - mlaseq fp, ip, r4, lr │ │ │ │ + eorseq lr, fp, ip, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #496] @ 278e4c │ │ │ │ mov r7, r2 │ │ │ │ @@ -266975,48 +266975,48 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 176c18 │ │ │ │ ldr r1, [pc, #436] @ 278e54 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 598590 │ │ │ │ + bl 598630 │ │ │ │ ldr r8, [pc, #420] @ 278e58 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 278da8 │ │ │ │ ldr r2, [pc, #408] @ 278e5c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ bl 176930 │ │ │ │ ldr r0, [pc, #388] @ 278e60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r3, [pc, #380] @ 278e64 │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5ac840 │ │ │ │ + bl 5ac8e0 │ │ │ │ ldr r3, [pc, #360] @ 278e68 │ │ │ │ ldr r1, [pc, #360] @ 278e6c │ │ │ │ ldr r8, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5ac1dc │ │ │ │ + bl 5ac27c │ │ │ │ ldr r1, [pc, #336] @ 278e70 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5ac1dc │ │ │ │ + bl 5ac27c │ │ │ │ ldr r1, [pc, #316] @ 278e74 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 278e08 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -267054,83 +267054,83 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r1, r3 │ │ │ │ bl 176b88 <__snprintf_chk@plt> │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4cb36c │ │ │ │ + bl 4cb40c │ │ │ │ cmp r0, #0 │ │ │ │ bne 278cd4 │ │ │ │ ldr r0, [pc, #144] @ 278e88 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r1, [pc, #124] @ 278e8c │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5ac448 │ │ │ │ + bl 5ac4e8 │ │ │ │ b 278d50 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 278e90 │ │ │ │ ldr r1, [pc, #96] @ 278e94 │ │ │ │ ldr r0, [pc, #96] @ 278e98 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 278e9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r3, fp, ip, lsl #24 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x0038d3f0 │ │ │ │ + mlaseq r8, r0, r4, sp │ │ │ │ strheq r3, [fp], #-188 @ 0xffffff44 │ │ │ │ - eorseq fp, ip, ip, ror r2 │ │ │ │ - eorseq sp, ip, r4, lsr #7 │ │ │ │ + eorseq fp, ip, ip, lsl r3 │ │ │ │ + eorseq sp, ip, r4, asr #8 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - eorseq r8, lr, r4, asr r6 │ │ │ │ - eorseq r3, fp, r0, lsr #26 │ │ │ │ - @ instruction: 0x0040179c │ │ │ │ + @ instruction: 0x003e86f4 │ │ │ │ + eorseq r3, fp, r0, asr #27 │ │ │ │ + subeq r1, r0, ip, lsr r8 │ │ │ │ subseq sp, r5, r8, lsr #10 │ │ │ │ subeq r3, fp, r0, lsl #22 │ │ │ │ subseq sp, r5, ip, asr #9 │ │ │ │ - @ instruction: 0x0038d2d8 │ │ │ │ - @ instruction: 0x0038d2b8 │ │ │ │ - eorseq r6, r9, r0, asr sp │ │ │ │ - subeq sl, r5, ip, lsl #20 │ │ │ │ - eorseq ip, r8, r4, ror #31 │ │ │ │ - eorseq sp, r8, r0, lsl #5 │ │ │ │ + eorseq sp, r8, r8, ror r3 │ │ │ │ + eorseq sp, r8, r8, asr r3 │ │ │ │ + @ instruction: 0x00396df0 │ │ │ │ + subeq sl, r5, ip, lsr #21 │ │ │ │ + eorseq sp, r8, r4, lsl #1 │ │ │ │ + eorseq sp, r8, r0, lsr #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #84] @ 278f0c │ │ │ │ add r4, pc, r4 │ │ │ │ add r4, r4, r0, lsl #4 │ │ │ │ ldr r0, [r4, #2056] @ 0x808 │ │ │ │ cmp r0, #0 │ │ │ │ beq 278ed4 │ │ │ │ - bl 367844 │ │ │ │ + bl 3678e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 278ee0 │ │ │ │ mov r0, #1 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r4, #2060] @ 0x80c │ │ │ │ cmp r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 367844 │ │ │ │ + bl 3678e4 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ subeq r3, sl, ip, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -267277,27 +267277,27 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - eorseq ip, r8, r8, ror #29 │ │ │ │ - eorseq sp, r8, r0, lsl #3 │ │ │ │ - eorseq ip, r8, r8, asr r4 │ │ │ │ + eorseq ip, r8, r8, lsl #31 │ │ │ │ + eorseq sp, r8, r0, lsr #4 │ │ │ │ + @ instruction: 0x0038c4f8 │ │ │ │ + @ instruction: 0x0038d1d8 │ │ │ │ + eorseq sp, r8, r8, asr #3 │ │ │ │ + @ instruction: 0x0038d1b8 │ │ │ │ + eorseq sp, r8, r0, lsr #3 │ │ │ │ + eorseq sp, r8, r4, lsl #3 │ │ │ │ + eorseq sp, r8, ip, ror #2 │ │ │ │ + eorseq sp, r8, r8, asr r1 │ │ │ │ + eorseq sp, r8, r0, asr r1 │ │ │ │ eorseq sp, r8, r8, lsr r1 │ │ │ │ - eorseq sp, r8, r8, lsr #2 │ │ │ │ - eorseq sp, r8, r8, lsl r1 │ │ │ │ - eorseq sp, r8, r0, lsl #2 │ │ │ │ - eorseq sp, r8, r4, ror #1 │ │ │ │ - eorseq sp, r8, ip, asr #1 │ │ │ │ - ldrheq sp, [r8], -r8 @ │ │ │ │ - ldrheq sp, [r8], -r0 @ │ │ │ │ - mlaseq r8, r8, r0, sp │ │ │ │ - eorseq sp, r8, r0, ror r0 │ │ │ │ + eorseq sp, r8, r0, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 278f10 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -267313,15 +267313,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - eorseq ip, r8, r4, asr ip │ │ │ │ + @ instruction: 0x0038ccf4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #96] @ 279270 │ │ │ │ mov r5, r0 │ │ │ │ @@ -267337,23 +267337,23 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 36a4b0 │ │ │ │ + bl 36a550 │ │ │ │ sub r0, r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - eorseq r4, fp, ip, asr #23 │ │ │ │ + eorseq r4, fp, ip, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #4056] @ 27a264 │ │ │ │ ldr r4, [pc, #4056] @ 27a268 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -267362,549 +267362,549 @@ │ │ │ │ ldr r1, [pc, #4044] @ 27a26c │ │ │ │ add r4, pc, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #1 │ │ │ │ bl 176e64 <__printf_chk@plt> │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279b2c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27ae88 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27ae64 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27ae40 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27ae1c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27adf8 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27add4 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27adb0 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27ad8c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27ad68 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27ad44 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27ad20 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27acfc │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27acd8 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27acb4 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27ac90 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27ac6c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27ac48 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27ac24 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27ac00 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27abdc │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27abb8 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27aba8 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27ab98 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27ab74 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27ab50 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27ab2c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27ab08 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27aae4 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27aac0 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27aa9c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27aa78 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27aa54 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27aa30 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27aa0c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a9e8 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a9d8 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a9c8 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a9a4 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a980 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a970 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a960 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a93c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a918 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a8f4 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a8d0 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a8ac │ │ │ │ mov r0, #2320 @ 0x910 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a888 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a864 │ │ │ │ mov r0, #8 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a854 │ │ │ │ mov r0, #8 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a844 │ │ │ │ mov r0, #8 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a820 │ │ │ │ mov r0, #8 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a7fc │ │ │ │ mov r0, #8 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a7d8 │ │ │ │ ldr r0, [pc, #3136] @ 27a270 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a7b4 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a7a4 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a794 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a770 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a74c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a728 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a718 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a708 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a6e4 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a6d4 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a6c4 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a6a0 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a690 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a680 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a65c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a638 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a614 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a5f0 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a5cc │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a5a8 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a584 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a574 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a564 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a540 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a51c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a4f8 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a240 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a21c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a1f8 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a1d4 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a1b0 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a18c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a168 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a144 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a120 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a0fc │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a0d8 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a0b4 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a090 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a06c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a048 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a024 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27a000 │ │ │ │ ldr r0, [pc, #2452] @ 27a274 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279fdc │ │ │ │ mov r0, #10 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279fb8 │ │ │ │ mov r0, #10 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279f94 │ │ │ │ mov r0, #10 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279f70 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279f4c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279f28 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279f04 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279ee0 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279ebc │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279e98 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279e74 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279e50 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279e2c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279e08 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279de4 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279dc0 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279d9c │ │ │ │ mov r0, #2304 @ 0x900 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279d78 │ │ │ │ ldr r0, [pc, #2168] @ 27a278 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279d54 │ │ │ │ ldr r0, [pc, #2152] @ 27a278 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279d30 │ │ │ │ mov r0, #2 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279d0c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279ce8 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279cc4 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279ca0 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279c7c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279c58 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279c34 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279c10 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279bec │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279bc8 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279ba4 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279b80 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279b70 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279b60 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 279b3c │ │ │ │ ldr r0, [pc, #1884] @ 27a27c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 175874 │ │ │ │ mov r0, #0 │ │ │ │ bl 177140 │ │ │ │ @@ -268366,179 +268366,179 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 174ea8 │ │ │ │ b 2797d8 │ │ │ │ - @ instruction: 0x0038cefc │ │ │ │ + mlaseq r8, ip, pc, ip @ │ │ │ │ ldrdeq r3, [fp], #-80 @ 0xffffffb0 │ │ │ │ - eorseq ip, r8, r0, ror pc │ │ │ │ + eorseq sp, r8, r0, lsl r0 │ │ │ │ addeq r0, r8, sl │ │ │ │ andeq r0, r8, sl, lsl #7 │ │ │ │ muleq r8, r2, r0 │ │ │ │ - eorseq r4, r9, r8, lsr pc │ │ │ │ - eorseq ip, r8, r0, asr #14 │ │ │ │ - eorseq r4, r9, r4, ror #27 │ │ │ │ + @ instruction: 0x00394fd8 │ │ │ │ + eorseq ip, r8, r0, ror #15 │ │ │ │ + eorseq r4, r9, r4, lsl #29 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ - @ instruction: 0x00394db8 │ │ │ │ - eorseq r2, fp, r0, asr r2 │ │ │ │ - eorseq r4, r9, r8, asr #26 │ │ │ │ - eorseq r4, r9, r4, ror #25 │ │ │ │ - eorseq r4, r9, r8, ror ip │ │ │ │ - eorseq r4, r9, r0, asr #22 │ │ │ │ - @ instruction: 0x003949f4 │ │ │ │ + eorseq r4, r9, r8, asr lr │ │ │ │ + @ instruction: 0x003b22f0 │ │ │ │ + eorseq r4, r9, r8, ror #27 │ │ │ │ + eorseq r4, r9, r4, lsl #27 │ │ │ │ + eorseq r4, r9, r8, lsl sp │ │ │ │ + eorseq r4, r9, r0, ror #23 │ │ │ │ + mlaseq r9, r4, sl, r4 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ - eorseq r4, r9, r0, lsl r8 │ │ │ │ + @ instruction: 0x003948b0 │ │ │ │ @ instruction: 0x000001bf │ │ │ │ - eorseq r4, r9, r0, lsr #15 │ │ │ │ - eorseq r4, r9, r8, lsl r7 │ │ │ │ - mlaseq r9, r8, r6, r4 │ │ │ │ - eorseq r4, r9, ip, lsr r6 │ │ │ │ - eorseq r4, r9, r0, ror #4 │ │ │ │ + eorseq r4, r9, r0, asr #16 │ │ │ │ + @ instruction: 0x003947b8 │ │ │ │ + eorseq r4, r9, r8, lsr r7 │ │ │ │ + @ instruction: 0x003946dc │ │ │ │ + eorseq r4, r9, r0, lsl #6 │ │ │ │ @ instruction: 0x000003b6 │ │ │ │ - eorseq r4, r9, ip, lsl r2 │ │ │ │ - eorseq r4, r9, r0, ror #2 │ │ │ │ - eorseq r4, r9, r8, lsl r1 │ │ │ │ - eorseq r4, r9, ip, lsr #1 │ │ │ │ - eorseq r4, r9, r8, asr r0 │ │ │ │ - eorseq r4, r9, r0 │ │ │ │ - eorseq r3, r9, r8, ror #26 │ │ │ │ - eorseq r3, r9, r0, lsl #26 │ │ │ │ - eorseq r3, r9, r8, asr ip │ │ │ │ - @ instruction: 0x00393abc │ │ │ │ + @ instruction: 0x003942bc │ │ │ │ + eorseq r4, r9, r0, lsl #4 │ │ │ │ + @ instruction: 0x003941b8 │ │ │ │ + eorseq r4, r9, ip, asr #2 │ │ │ │ + ldrsheq r4, [r9], -r8 @ │ │ │ │ + eorseq r4, r9, r0, lsr #1 │ │ │ │ + eorseq r3, r9, r8, lsl #28 │ │ │ │ + eorseq r3, r9, r0, lsr #27 │ │ │ │ + @ instruction: 0x00393cf8 │ │ │ │ + eorseq r3, r9, ip, asr fp │ │ │ │ andeq r0, r0, r7, ror r1 │ │ │ │ - @ instruction: 0x003939f0 │ │ │ │ - eorseq r3, r9, ip, lsl #19 │ │ │ │ - eorseq r3, r9, r4, lsr r9 │ │ │ │ - @ instruction: 0x003938b4 │ │ │ │ - eorseq r3, r9, r0, ror #13 │ │ │ │ + mlaseq r9, r0, sl, r3 │ │ │ │ + eorseq r3, r9, ip, lsr #20 │ │ │ │ + @ instruction: 0x003939d4 │ │ │ │ + eorseq r3, r9, r4, asr r9 │ │ │ │ + eorseq r3, r9, r0, lsl #15 │ │ │ │ andeq r0, r0, pc, lsr #3 │ │ │ │ - mlaseq r9, r4, r6, r3 │ │ │ │ - eorseq r3, r9, r4, asr #12 │ │ │ │ - eorseq r3, r9, r0, ror r5 │ │ │ │ - eorseq r3, r9, r4, ror #9 │ │ │ │ - mlaseq r9, r0, r4, r3 │ │ │ │ - eorseq r3, r9, r4, lsr r4 │ │ │ │ - eorseq r3, r9, r8, asr #7 │ │ │ │ - eorseq r3, r9, r8, ror #6 │ │ │ │ - eorseq r3, r9, r4, ror #5 │ │ │ │ - eorseq r3, r9, r8, lsl #5 │ │ │ │ - eorseq r3, r9, r8, lsl #4 │ │ │ │ - @ instruction: 0x003931b4 │ │ │ │ - eorseq r3, r9, r0, asr #1 │ │ │ │ - mlaseq r9, r4, pc, r2 @ │ │ │ │ + eorseq r3, r9, r4, lsr r7 │ │ │ │ + eorseq r3, r9, r4, ror #13 │ │ │ │ + eorseq r3, r9, r0, lsl r6 │ │ │ │ + eorseq r3, r9, r4, lsl #11 │ │ │ │ + eorseq r3, r9, r0, lsr r5 │ │ │ │ + @ instruction: 0x003934d4 │ │ │ │ + eorseq r3, r9, r8, ror #8 │ │ │ │ + eorseq r3, r9, r8, lsl #8 │ │ │ │ + eorseq r3, r9, r4, lsl #7 │ │ │ │ + eorseq r3, r9, r8, lsr #6 │ │ │ │ + eorseq r3, r9, r8, lsr #5 │ │ │ │ + eorseq r3, r9, r4, asr r2 │ │ │ │ + eorseq r3, r9, r0, ror #2 │ │ │ │ + eorseq r3, r9, r4, lsr r0 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ - eorseq r2, r9, ip, lsr #30 │ │ │ │ - @ instruction: 0x00392ebc │ │ │ │ - eorseq r2, r9, r0, ror lr │ │ │ │ - eorseq r2, r9, r8, lsl #28 │ │ │ │ - eorseq r2, r9, r4, lsr #27 │ │ │ │ - eorseq r2, r9, r4, asr #26 │ │ │ │ - eorseq r2, r9, r4, ror #25 │ │ │ │ - eorseq r2, r9, r4, lsl #25 │ │ │ │ - eorseq r2, r9, ip, lsl ip │ │ │ │ - eorseq r2, r9, r4, lsr #18 │ │ │ │ - eorseq r2, r9, r8, lsr r8 │ │ │ │ - @ instruction: 0x003926f0 │ │ │ │ + eorseq r2, r9, ip, asr #31 │ │ │ │ + eorseq r2, r9, ip, asr pc │ │ │ │ + eorseq r2, r9, r0, lsl pc │ │ │ │ + eorseq r2, r9, r8, lsr #29 │ │ │ │ + eorseq r2, r9, r4, asr #28 │ │ │ │ + eorseq r2, r9, r4, ror #27 │ │ │ │ + eorseq r2, r9, r4, lsl #27 │ │ │ │ + eorseq r2, r9, r4, lsr #26 │ │ │ │ + @ instruction: 0x00392cbc │ │ │ │ + eorseq r2, r9, r4, asr #19 │ │ │ │ + @ instruction: 0x003928d8 │ │ │ │ + mlaseq r9, r0, r7, r2 │ │ │ │ andeq r0, r0, r2, lsr #2 │ │ │ │ - eorseq r2, r9, r8, asr #13 │ │ │ │ - eorseq r1, fp, ip, asr #16 │ │ │ │ - eorseq r2, r9, r0, ror #12 │ │ │ │ - eorseq r2, r9, ip, lsl #12 │ │ │ │ - @ instruction: 0x003925b0 │ │ │ │ - eorseq r2, r9, r8, asr r5 │ │ │ │ - eorseq r2, r9, r4, lsl #10 │ │ │ │ - eorseq r2, r9, r8, lsr #9 │ │ │ │ - eorseq r2, r9, r4, asr r4 │ │ │ │ - eorseq r2, r9, r4, lsr #8 │ │ │ │ - eorseq r1, fp, r0, lsr r7 │ │ │ │ - eorseq r2, r9, r8, asr r2 │ │ │ │ - eorseq r2, r9, r4, lsr r2 │ │ │ │ - eorseq r1, fp, ip, ror #13 │ │ │ │ - eorseq r1, r9, r8, lsl #22 │ │ │ │ + eorseq r2, r9, r8, ror #14 │ │ │ │ + eorseq r1, fp, ip, ror #17 │ │ │ │ + eorseq r2, r9, r0, lsl #14 │ │ │ │ + eorseq r2, r9, ip, lsr #13 │ │ │ │ + eorseq r2, r9, r0, asr r6 │ │ │ │ + @ instruction: 0x003925f8 │ │ │ │ + eorseq r2, r9, r4, lsr #11 │ │ │ │ + eorseq r2, r9, r8, asr #10 │ │ │ │ + @ instruction: 0x003924f4 │ │ │ │ + eorseq r2, r9, r4, asr #9 │ │ │ │ + @ instruction: 0x003b17d0 │ │ │ │ + @ instruction: 0x003922f8 │ │ │ │ + @ instruction: 0x003922d4 │ │ │ │ + eorseq r1, fp, ip, lsl #15 │ │ │ │ + eorseq r1, r9, r8, lsr #23 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ - @ instruction: 0x00391adc │ │ │ │ - eorseq r1, fp, r8, lsr #13 │ │ │ │ - eorseq r1, r9, r0, lsl r9 │ │ │ │ + eorseq r1, r9, ip, ror fp │ │ │ │ + eorseq r1, fp, r8, asr #14 │ │ │ │ + @ instruction: 0x003919b0 │ │ │ │ muleq r0, r5, r1 │ │ │ │ - eorseq r1, r9, r0, lsl #15 │ │ │ │ + eorseq r1, r9, r0, lsr #16 │ │ │ │ andeq r0, r0, sl, ror #2 │ │ │ │ - eorseq pc, r8, ip, lsr fp @ │ │ │ │ + @ instruction: 0x0038fbdc │ │ │ │ andeq r1, r0, sp, lsl ip │ │ │ │ - eorseq pc, r8, r8, lsl fp @ │ │ │ │ - eorseq r1, fp, ip, lsl r6 │ │ │ │ - eorseq pc, r8, r0, lsr r5 @ │ │ │ │ + @ instruction: 0x0038fbb8 │ │ │ │ + @ instruction: 0x003b16bc │ │ │ │ + @ instruction: 0x0038f5d0 │ │ │ │ @ instruction: 0x000005b3 │ │ │ │ - eorseq pc, r8, r0, asr r4 @ │ │ │ │ - eorseq pc, r8, r8, ror #7 │ │ │ │ - eorseq pc, r8, r4, ror r3 @ │ │ │ │ - eorseq pc, r8, r0, asr r3 @ │ │ │ │ - eorseq r1, fp, ip, ror #10 │ │ │ │ - eorseq pc, r8, r4, ror #5 │ │ │ │ - eorseq pc, r8, r0, lsl #5 │ │ │ │ - eorseq pc, r8, r4, lsr r2 @ │ │ │ │ - @ instruction: 0x0038f1b0 │ │ │ │ - eorseq lr, r8, r0, lsl #27 │ │ │ │ + @ instruction: 0x0038f4f0 │ │ │ │ + eorseq pc, r8, r8, lsl #9 │ │ │ │ + eorseq pc, r8, r4, lsl r4 @ │ │ │ │ + @ instruction: 0x0038f3f0 │ │ │ │ + eorseq r1, fp, ip, lsl #12 │ │ │ │ + eorseq pc, r8, r4, lsl #7 │ │ │ │ + eorseq pc, r8, r0, lsr #6 │ │ │ │ + @ instruction: 0x0038f2d4 │ │ │ │ + eorseq pc, r8, r0, asr r2 @ │ │ │ │ + eorseq lr, r8, r0, lsr #28 │ │ │ │ andeq r0, r0, fp, lsl #8 │ │ │ │ - eorseq lr, r8, ip, lsl #26 │ │ │ │ - eorseq lr, r8, r0, asr #20 │ │ │ │ + eorseq lr, r8, ip, lsr #27 │ │ │ │ + eorseq lr, r8, r0, ror #21 │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ - eorseq lr, r8, ip, lsl sl │ │ │ │ - eorseq r1, fp, r0, asr r4 │ │ │ │ - eorseq lr, r8, ip, lsr #19 │ │ │ │ - eorseq lr, r8, r4, lsr r9 │ │ │ │ - eorseq lr, r8, r8, lsl #18 │ │ │ │ - eorseq r1, fp, r8, ror #7 │ │ │ │ - @ instruction: 0x0038e7d8 │ │ │ │ - @ instruction: 0x0038e6b4 │ │ │ │ - eorseq lr, r8, ip, asr r4 │ │ │ │ + @ instruction: 0x0038eabc │ │ │ │ + @ instruction: 0x003b14f0 │ │ │ │ + eorseq lr, r8, ip, asr #20 │ │ │ │ + @ instruction: 0x0038e9d4 │ │ │ │ + eorseq lr, r8, r8, lsr #19 │ │ │ │ + eorseq r1, fp, r8, lsl #9 │ │ │ │ + eorseq lr, r8, r8, ror r8 │ │ │ │ + eorseq lr, r8, r4, asr r7 │ │ │ │ + @ instruction: 0x0038e4fc │ │ │ │ andeq r0, r0, r2, lsr r2 │ │ │ │ - @ instruction: 0x0038e3f0 │ │ │ │ - mlaseq r8, r4, r3, lr │ │ │ │ - eorseq lr, r8, r4, lsr r3 │ │ │ │ - eorseq lr, r8, ip, asr r0 │ │ │ │ + mlaseq r8, r0, r4, lr │ │ │ │ + eorseq lr, r8, r4, lsr r4 │ │ │ │ + @ instruction: 0x0038e3d4 │ │ │ │ + ldrsheq lr, [r8], -ip @ │ │ │ │ @ instruction: 0x000002b3 │ │ │ │ - @ instruction: 0x0038def4 │ │ │ │ - eorseq sp, r8, r4, lsr #29 │ │ │ │ - eorseq sp, r8, ip, asr #28 │ │ │ │ - @ instruction: 0x0038ddf4 │ │ │ │ - mlaseq r8, r8, sp, sp │ │ │ │ - eorseq sp, r8, r0, ror sp │ │ │ │ - eorseq r1, fp, r8, lsl r2 │ │ │ │ - @ instruction: 0x0038dcf4 │ │ │ │ - eorseq sp, r8, r8, ror fp │ │ │ │ + mlaseq r8, r4, pc, sp @ │ │ │ │ + eorseq sp, r8, r4, asr #30 │ │ │ │ + eorseq sp, r8, ip, ror #29 │ │ │ │ + mlaseq r8, r4, lr, sp │ │ │ │ + eorseq sp, r8, r8, lsr lr │ │ │ │ + eorseq sp, r8, r0, lsl lr │ │ │ │ + @ instruction: 0x003b12b8 │ │ │ │ + mlaseq r8, r4, sp, sp │ │ │ │ + eorseq sp, r8, r8, lsl ip │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ - eorseq sp, r8, r0, asr #20 │ │ │ │ + eorseq sp, r8, r0, ror #21 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ - eorseq sp, r8, r4, ror #1 │ │ │ │ + eorseq sp, r8, r4, lsl #3 │ │ │ │ andeq r0, r0, r4, lsr r9 │ │ │ │ - @ instruction: 0x0038ced8 │ │ │ │ + eorseq ip, r8, r8, ror pc │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ - eorseq ip, r8, r0, ror lr │ │ │ │ - eorseq ip, r8, ip, lsl #28 │ │ │ │ - @ instruction: 0x0038cdb0 │ │ │ │ - eorseq ip, r8, r8, lsr ip │ │ │ │ + eorseq ip, r8, r0, lsl pc │ │ │ │ + eorseq ip, r8, ip, lsr #29 │ │ │ │ + eorseq ip, r8, r0, asr lr │ │ │ │ + @ instruction: 0x0038ccd8 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ - eorseq ip, r8, r8, lsr #20 │ │ │ │ + eorseq ip, r8, r8, asr #21 │ │ │ │ andeq r0, r0, sl, ror #3 │ │ │ │ - eorseq ip, r8, r4, ror r9 │ │ │ │ - @ instruction: 0x0038c8bc │ │ │ │ - eorseq ip, r8, ip, asr #16 │ │ │ │ - @ instruction: 0x0038c5d8 │ │ │ │ - eorseq fp, r8, r4, asr #30 │ │ │ │ + eorseq ip, r8, r4, lsl sl │ │ │ │ + eorseq ip, r8, ip, asr r9 │ │ │ │ + eorseq ip, r8, ip, ror #17 │ │ │ │ + eorseq ip, r8, r8, ror r6 │ │ │ │ + eorseq fp, r8, r4, ror #31 │ │ │ │ andeq r0, r0, pc, ror #12 │ │ │ │ - eorseq fp, r8, ip, lsl #22 │ │ │ │ - @ instruction: 0x0038bab4 │ │ │ │ - eorseq fp, r8, r0, asr sl │ │ │ │ - mlaseq r8, r0, r4, fp │ │ │ │ + eorseq fp, r8, ip, lsr #23 │ │ │ │ + eorseq fp, r8, r4, asr fp │ │ │ │ + @ instruction: 0x0038baf0 │ │ │ │ + eorseq fp, r8, r0, lsr r5 │ │ │ │ muleq r0, sl, r5 │ │ │ │ - eorseq fp, r8, r4, lsr r4 │ │ │ │ + @ instruction: 0x0038b4d4 │ │ │ │ andeq r2, r0, r8, lsl #10 │ │ │ │ - eorseq fp, r8, r4, ror #7 │ │ │ │ + eorseq fp, r8, r4, lsl #9 │ │ │ │ ldr r3, [pc, #-16] @ 27a4f0 │ │ │ │ ldr r0, [pc, #-404] @ 27a370 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ ldr r3, [r3] │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -269167,79 +269167,79 @@ │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ mov r4, r3 │ │ │ │ - bl 3e8bec │ │ │ │ + bl 3e8c8c │ │ │ │ subs r2, r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3e8808 │ │ │ │ + bl 3e88a8 │ │ │ │ cmp r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 27af60 │ │ │ │ ldr r3, [pc, #120] @ 27afa4 │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3e8f7c │ │ │ │ + bl 3e901c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #16] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r7, [pc, #64] @ 27afa8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ ldr r3, [pc, #44] @ 27afa4 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r6, [r6, r3] │ │ │ │ bne 27af2c │ │ │ │ ldr r6, [r6, r3] │ │ │ │ ldr r2, [pc, #32] @ 27afac │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ac1dc │ │ │ │ + bl 5ac27c │ │ │ │ b 27af2c │ │ │ │ subeq r1, fp, r8, lsr #19 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - eorseq sp, sp, r4, ror r2 │ │ │ │ - eorseq ip, fp, r8, lsl #2 │ │ │ │ + eorseq sp, sp, r4, lsl r3 │ │ │ │ + eorseq ip, fp, r8, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5915b8 │ │ │ │ + bl 591658 │ │ │ │ ldr r9, [pc, #748] @ 27b2c0 │ │ │ │ add r9, pc, r9 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 27b090 │ │ │ │ mov r8, #45 @ 0x2d │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5915e4 │ │ │ │ + bl 591684 │ │ │ │ mov r7, r4 │ │ │ │ ldr r5, [r7] │ │ │ │ mov r1, #95 @ 0x5f │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 175928 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -269254,121 +269254,121 @@ │ │ │ │ cmp r3, #95 @ 0x5f │ │ │ │ strbeq r8, [r2] │ │ │ │ ldrb r3, [r2, #1]! │ │ │ │ cmp r3, #0 │ │ │ │ bne 27b028 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 590fdc │ │ │ │ + bl 59107c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27b240 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r1, r5 │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r3, [r2, #4] │ │ │ │ mov r0, r6 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2, #4] │ │ │ │ ldrne r2, [r7, #4] │ │ │ │ - bl 590ca8 │ │ │ │ + bl 590d48 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r7] │ │ │ │ - bl 591778 │ │ │ │ + bl 591818 │ │ │ │ mov r0, r5 │ │ │ │ bl 1753dc │ │ │ │ cmp r4, #0 │ │ │ │ bne 27afe0 │ │ │ │ ldr r4, [pc, #556] @ 27b2c4 │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 27b0c8 │ │ │ │ bl 1772f0 │ │ │ │ ldr r3, [pc, #528] @ 27b2c8 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r0, r6 │ │ │ │ - bl 591778 │ │ │ │ + bl 591818 │ │ │ │ ldr r4, [pc, #508] @ 27b2cc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ subs r2, r0, #0 │ │ │ │ beq 27b104 │ │ │ │ ldr r0, [pc, #484] @ 27b2d0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 366c0c │ │ │ │ + bl 366cac │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 591778 │ │ │ │ + bl 591818 │ │ │ │ ldr r4, [pc, #456] @ 27b2d4 │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ subs r2, r0, #0 │ │ │ │ beq 27b140 │ │ │ │ ldr r0, [pc, #432] @ 27b2d8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 366c0c │ │ │ │ + bl 366cac │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 591778 │ │ │ │ + bl 591818 │ │ │ │ ldr r5, [pc, #404] @ 27b2dc │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 27b198 │ │ │ │ ldr r0, [pc, #380] @ 27b2e0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 366c0c │ │ │ │ + bl 366cac │ │ │ │ ldr r0, [pc, #360] @ 27b2e4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 366c0c │ │ │ │ + bl 366cac │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 591778 │ │ │ │ + bl 591818 │ │ │ │ ldr r4, [pc, #328] @ 27b2e8 │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 27b1e0 │ │ │ │ ldr r5, [pc, #304] @ 27b2ec │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 27b2a8 │ │ │ │ bl 1772f0 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r5, #16] │ │ │ │ - bl 591778 │ │ │ │ + bl 591818 │ │ │ │ ldr r1, [pc, #264] @ 27b2f0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 590f04 │ │ │ │ + bl 590fa4 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 27b220 │ │ │ │ ldr r3, [r3] │ │ │ │ sub r2, r3, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi 27b2bc │ │ │ │ cmp r3, #4 │ │ │ │ @@ -269397,51 +269397,51 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ ldr r2, [pc, #136] @ 27b308 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, r5 │ │ │ │ bl 1753dc │ │ │ │ b 27b090 │ │ │ │ ldr r1, [pc, #116] @ 27b30c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 590fdc │ │ │ │ + bl 59107c │ │ │ │ subs r3, r0, #0 │ │ │ │ movne r3, #1 │ │ │ │ b 27b214 │ │ │ │ ldr r0, [pc, #96] @ 27b310 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ bl 177a28 │ │ │ │ @ instruction: 0x004b189c │ │ │ │ - eorseq r2, fp, r4, asr #26 │ │ │ │ + eorseq r2, fp, r4, ror #27 │ │ │ │ subseq fp, r5, r4, asr #3 │ │ │ │ - eorseq r3, r9, r8, lsl fp │ │ │ │ - eorseq r3, r9, ip, lsl #22 │ │ │ │ - @ instruction: 0x00393af8 │ │ │ │ - eorseq r3, r9, ip, ror #21 │ │ │ │ - @ instruction: 0x00393ad8 │ │ │ │ - eorseq r3, r9, ip, lsr #21 │ │ │ │ - @ instruction: 0x00393ab4 │ │ │ │ - @ instruction: 0x003795dc │ │ │ │ + @ instruction: 0x00393bb8 │ │ │ │ + eorseq r3, r9, ip, lsr #23 │ │ │ │ + mlaseq r9, r8, fp, r3 │ │ │ │ + eorseq r3, r9, ip, lsl #23 │ │ │ │ + eorseq r3, r9, r8, ror fp │ │ │ │ + eorseq r3, r9, ip, asr #22 │ │ │ │ + eorseq r3, r9, r4, asr fp │ │ │ │ + eorseq r9, r7, ip, ror r6 │ │ │ │ subseq fp, r5, r4, asr #1 │ │ │ │ - @ instruction: 0x003956d0 │ │ │ │ + eorseq r5, r9, r0, ror r7 │ │ │ │ subseq fp, r5, r4, rrx │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ - ldrdeq r8, [r5], #-88 @ 0xffffffa8 │ │ │ │ - eorseq r3, r9, r4, ror #18 │ │ │ │ - eorseq sl, r8, r4, lsr #23 │ │ │ │ + subeq r8, r5, r8, ror r6 │ │ │ │ + eorseq r3, r9, r4, lsl #20 │ │ │ │ + eorseq sl, r8, r4, asr #24 │ │ │ │ andeq r0, r0, r8, asr #13 │ │ │ │ - eorseq ip, sl, ip, lsr #21 │ │ │ │ - mlaseq r9, r0, r9, r3 │ │ │ │ + eorseq ip, sl, ip, asr #22 │ │ │ │ + eorseq r3, r9, r0, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r3, [r0] │ │ │ │ ldr r2, [pc, #408] @ 27b4c8 │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ @@ -269470,15 +269470,15 @@ │ │ │ │ beq 27b368 │ │ │ │ ldr r1, [pc, #324] @ 27b4d8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 598590 │ │ │ │ + bl 598630 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 27b41c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #61 @ 0x3d │ │ │ │ bne 27b4b4 │ │ │ │ add r0, r0, #1 │ │ │ │ @@ -269507,89 +269507,89 @@ │ │ │ │ ldr r3, [pc, #192] @ 27b4e4 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r1, [pc, #188] @ 27b4e8 │ │ │ │ ldr r8, [r6, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 58c1a0 │ │ │ │ + bl 58c240 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r5, [pc, #156] @ 27b4ec │ │ │ │ ldr r8, [pc, #156] @ 27b4f0 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 57dccc │ │ │ │ - bl 584ec4 │ │ │ │ + bl 57dd6c │ │ │ │ + bl 584f64 │ │ │ │ ldr lr, [sp, #16] │ │ │ │ add ip, r5, #28 │ │ │ │ mov r4, r0 │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm lr, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ ldr r3, [r6, r8] │ │ │ │ add r1, r5, #28 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 57daac │ │ │ │ + bl 57db4c │ │ │ │ mov r0, r4 │ │ │ │ - bl 586b3c │ │ │ │ + bl 586bdc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 576b98 │ │ │ │ + bl 576c38 │ │ │ │ mov r0, r7 │ │ │ │ - bl 586b3c │ │ │ │ + bl 586bdc │ │ │ │ b 27b3dc │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #56] @ 27b4f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ subeq r1, fp, r8, lsr r5 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r1, fp, r8, lsr #10 │ │ │ │ - eorseq pc, r6, ip, asr #2 │ │ │ │ - eorseq r6, fp, r8, lsr #32 │ │ │ │ + eorseq pc, r6, ip, ror #3 │ │ │ │ + eorseq r6, fp, r8, asr #1 │ │ │ │ ldrheq sl, [r5], #-224 @ 0xffffff20 │ │ │ │ subeq r1, fp, r8, lsl #9 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ - eorseq r4, sl, r4, ror #17 │ │ │ │ + eorseq r4, sl, r4, lsl #19 │ │ │ │ subseq sl, r5, ip, lsr #28 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - eorseq r3, r9, r8, asr #15 │ │ │ │ + eorseq r3, r9, r8, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 590c54 │ │ │ │ + bl 590cf4 │ │ │ │ cmp r5, #0 │ │ │ │ ldrne r3, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ ldr r7, [pc, #140] @ 27b5bc │ │ │ │ add r7, pc, r7 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5, #4] │ │ │ │ mov r4, r0 │ │ │ │ - bl 590ca8 │ │ │ │ + bl 590d48 │ │ │ │ ldr r3, [pc, #120] @ 27b5c0 │ │ │ │ ldr r2, [pc, #120] @ 27b5c4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r2, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5ae26c │ │ │ │ + bl 5ae30c │ │ │ │ cmp r4, #0 │ │ │ │ beq 27b588 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 27b5b8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -269602,15 +269602,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 592fe8 │ │ │ │ + b 593088 │ │ │ │ bl 177a68 │ │ │ │ subeq r1, fp, r0, asr #6 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ subseq sl, r5, r0, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -269624,20 +269624,20 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 5ad4b4 │ │ │ │ + bl 5ad554 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ - bl 55cab4 │ │ │ │ + bl 55cb54 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, r6 │ │ │ │ beq 27b64c │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, r6 │ │ │ │ beq 27b6e4 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -269654,15 +269654,15 @@ │ │ │ │ str r3, [r4, #4] │ │ │ │ beq 27b6cc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ moveq r0, r1 │ │ │ │ beq 27b68c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #92] @ 27b6f0 │ │ │ │ ldr r3, [pc, #84] @ 27b6ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -269673,17 +269673,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 592fe8 │ │ │ │ + bl 593088 │ │ │ │ b 27b670 │ │ │ │ - bl 592fe8 │ │ │ │ + bl 593088 │ │ │ │ b 27b64c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ bl 177a68 │ │ │ │ subeq r1, fp, r8, lsl #5 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrdeq r1, [fp], #-24 @ 0xffffffe8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -269706,21 +269706,21 @@ │ │ │ │ mov r7, #0 │ │ │ │ strb r7, [sp, #11] │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r2, sp, #11 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5aea10 │ │ │ │ + bl 5aeab0 │ │ │ │ ldrb r3, [sp, #11] │ │ │ │ cmp r3, r7 │ │ │ │ beq 27b778 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #1 │ │ │ │ - bl 5ab998 │ │ │ │ + bl 5aba38 │ │ │ │ mov r0, r7 │ │ │ │ bl 177140 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27b4f8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -269746,15 +269746,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 592fe8 │ │ │ │ + bl 593088 │ │ │ │ b 27b7ac │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ bl 177a68 │ │ │ │ subeq r1, fp, r0, ror #2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r1, fp, r8, lsr r1 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ @@ -269778,15 +269778,15 @@ │ │ │ │ bl 277a94 │ │ │ │ ldr r8, [pc, #724] @ 27bb38 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r9, r0, #0 │ │ │ │ bne 27b92c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5965fc │ │ │ │ + bl 59669c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 27b8e8 │ │ │ │ ldr r3, [r5] │ │ │ │ sub r2, r3, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi 27bb2c │ │ │ │ cmp r3, #4 │ │ │ │ @@ -269799,15 +269799,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #652] @ 27bb44 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #648] @ 27bb48 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 27bb28 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ beq 27b9e4 │ │ │ │ @@ -269839,76 +269839,76 @@ │ │ │ │ bne 27bafc │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 5a9940 │ │ │ │ + b 5a99e0 │ │ │ │ ldr r1, [pc, #480] @ 27bb54 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 176a98 │ │ │ │ subs r7, r0, #0 │ │ │ │ bne 27ba18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58c0ec │ │ │ │ + bl 58c18c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #12 │ │ │ │ bl 175100 │ │ │ │ ldr r3, [pc, #440] @ 27bb58 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5561b4 │ │ │ │ + bl 556254 │ │ │ │ ldr r3, [pc, #412] @ 27bb5c │ │ │ │ str r7, [r4, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r2, [r4, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [r2] │ │ │ │ add r4, r4, #4 │ │ │ │ str r4, [r3, #4] │ │ │ │ - bl 586b3c │ │ │ │ + bl 586bdc │ │ │ │ b 27b8cc │ │ │ │ ldr r2, [pc, #372] @ 27bb60 │ │ │ │ ldr r3, [pc, #324] @ 27bb34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 27bafc │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 592fe8 │ │ │ │ + b 593088 │ │ │ │ ldr r1, [pc, #324] @ 27bb64 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 176a98 │ │ │ │ subs r7, r0, #0 │ │ │ │ bne 27ba64 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 58c0ec │ │ │ │ + bl 58c18c │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ - bl 56dc8c │ │ │ │ + bl 56dd2c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27badc │ │ │ │ mov r0, r6 │ │ │ │ - bl 586b3c │ │ │ │ + bl 586bdc │ │ │ │ b 27b8cc │ │ │ │ ldr r1, [pc, #252] @ 27bb68 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 27bac0 │ │ │ │ @@ -269930,15 +269930,15 @@ │ │ │ │ bl 27b4f8 │ │ │ │ b 27b8cc │ │ │ │ ldr r3, [pc, #176] @ 27bb78 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #60] @ 0x3c │ │ │ │ mov r1, r5 │ │ │ │ - bl 5ae26c │ │ │ │ + bl 5ae30c │ │ │ │ b 27b8cc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 256ab8 │ │ │ │ b 27ba58 │ │ │ │ ldr r0, [pc, #140] @ 27bb7c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -269956,33 +269956,33 @@ │ │ │ │ bl 175118 │ │ │ │ bl 176fb4 │ │ │ │ bl 177a68 │ │ │ │ bl 177a28 │ │ │ │ subeq r1, fp, r4, lsr r0 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r1, fp, ip │ │ │ │ - eorseq r3, r9, r8, lsl #8 │ │ │ │ - subeq r7, r5, ip, lsl #31 │ │ │ │ - eorseq sl, r8, ip, asr r5 │ │ │ │ + eorseq r3, r9, r8, lsr #9 │ │ │ │ + subeq r8, r5, ip, lsr #32 │ │ │ │ + @ instruction: 0x0038a5fc │ │ │ │ andeq r0, r0, r8, lsl #18 │ │ │ │ subeq r0, fp, ip, ror pc │ │ │ │ subeq r0, fp, r8, lsr pc │ │ │ │ - mlaseq fp, r8, sl, r0 │ │ │ │ + eorseq r0, fp, r8, lsr fp │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ subeq pc, fp, r0, lsr #3 │ │ │ │ subeq r0, fp, r0, lsl #29 │ │ │ │ - eorseq r5, r7, r0, lsl r4 │ │ │ │ - eorseq sl, r6, r0, lsl sl │ │ │ │ - eorseq sl, r8, r4, ror r3 │ │ │ │ - eorseq sl, r8, r8, ror #6 │ │ │ │ - @ instruction: 0x00378fdc │ │ │ │ + @ instruction: 0x003754b0 │ │ │ │ + @ instruction: 0x0036aab0 │ │ │ │ + eorseq sl, r8, r4, lsl r4 │ │ │ │ + eorseq sl, r8, r8, lsl #8 │ │ │ │ + eorseq r9, r7, ip, ror r0 │ │ │ │ ldrheq sl, [r5], #-116 @ 0xffffff8c │ │ │ │ - @ instruction: 0x00378fd0 │ │ │ │ - subeq r7, r5, r8, lsr sp │ │ │ │ - eorseq sl, r8, r0, lsl r3 │ │ │ │ + eorseq r9, r7, r0, ror r0 │ │ │ │ + ldrdeq r7, [r5], #-216 @ 0xffffff28 │ │ │ │ + @ instruction: 0x0038a3b0 │ │ │ │ andeq r0, r0, fp, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #1516] @ 27c190 │ │ │ │ ldr r2, [pc, #1516] @ 27c194 │ │ │ │ @@ -269994,25 +269994,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #1472] @ 27c1a0 │ │ │ │ ldr r2, [pc, #1472] @ 27c1a4 │ │ │ │ ldr r1, [pc, #1472] @ 27c1a8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #152 @ 0x98 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #1444] @ 27c1ac │ │ │ │ ldr r6, [r7, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1432] @ 27c1b0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #8 │ │ │ │ @@ -270029,101 +270029,101 @@ │ │ │ │ ldr r1, [pc, #1388] @ 27c1b8 │ │ │ │ ldr r0, [pc, #1388] @ 27c1bc │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, sp, #8 │ │ │ │ strb r3, [sp, #8] │ │ │ │ - bl 36b824 │ │ │ │ + bl 36b8c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 27c078 │ │ │ │ - bl 3e8a50 │ │ │ │ + bl 3e8af0 │ │ │ │ ldr r3, [pc, #1352] @ 27c1c0 │ │ │ │ ldr r4, [r7, r3] │ │ │ │ ldr r0, [r4] │ │ │ │ bl 26e2a8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27c004 │ │ │ │ bl 1fda88 │ │ │ │ ldr r0, [pc, #1328] @ 27c1c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ mov r4, r0 │ │ │ │ bl 2339ec │ │ │ │ ldr r1, [pc, #1312] @ 27c1c8 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ad680 │ │ │ │ + bl 5ad720 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 215920 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27bf98 │ │ │ │ mov r0, #110 @ 0x6e │ │ │ │ bl 20e4d8 │ │ │ │ ldr r0, [pc, #1268] @ 27c1cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [pc, #1260] @ 27c1d0 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 5ad680 │ │ │ │ + bl 5ad720 │ │ │ │ ldr r3, [pc, #1244] @ 27c1d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ cmp r4, #0 │ │ │ │ beq 27bd4c │ │ │ │ add sl, sp, #8 │ │ │ │ mov r8, #0 │ │ │ │ add r5, r4, #4 │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp, #8] │ │ │ │ - bl 5a8aa4 │ │ │ │ + bl 5a8b44 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ bl 270df4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 27c16c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a8b4c │ │ │ │ + bl 5a8bec │ │ │ │ ldr r4, [r4, #20] │ │ │ │ cmp r4, #0 │ │ │ │ bne 27bd0c │ │ │ │ bl 20e504 │ │ │ │ - bl 360c44 │ │ │ │ + bl 360ce4 │ │ │ │ ldr ip, [pc, #1148] @ 27c1d8 │ │ │ │ ldr r2, [pc, #1148] @ 27c1dc │ │ │ │ ldr r1, [pc, #1148] @ 27c1e0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 3e8a50 │ │ │ │ + bl 3e8af0 │ │ │ │ ldr r3, [pc, #1112] @ 27c1e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ bne 27bdb8 │ │ │ │ ldr r2, [pc, #1096] @ 27c1e8 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrb r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 27bf90 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 27bf90 │ │ │ │ - bl 35eac4 │ │ │ │ + bl 35eb64 │ │ │ │ bl 216750 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 27bdd8 │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 27c12c │ │ │ │ @@ -270133,20 +270133,20 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 27be24 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #4 │ │ │ │ bne 27be18 │ │ │ │ add r5, r4, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a8aa4 │ │ │ │ + bl 5a8b44 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 374718 │ │ │ │ + bl 3747b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a8b4c │ │ │ │ + bl 5a8bec │ │ │ │ ldr r4, [r4, #24] │ │ │ │ cmp r4, #0 │ │ │ │ bne 27bdec │ │ │ │ ldr r3, [pc, #964] @ 27c1f0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -270249,35 +270249,35 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 27bcc8 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 27bfb0 │ │ │ │ add r8, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a8aa4 │ │ │ │ + bl 5a8b44 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr sl, [r4, #4] │ │ │ │ bl 215920 │ │ │ │ cmp r0, #0 │ │ │ │ beq 27c104 │ │ │ │ mov r0, sl │ │ │ │ bl 24e724 │ │ │ │ cmp r0, #0 │ │ │ │ beq 27c0b8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a8b4c │ │ │ │ + bl 5a8bec │ │ │ │ b 27bfb0 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 26e2bc │ │ │ │ - bl 3f17ac │ │ │ │ + bl 3f184c │ │ │ │ cmp r0, #0 │ │ │ │ bge 27bc88 │ │ │ │ ldr r0, [pc, #504] @ 27c218 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ bl 2f4fdc │ │ │ │ b 27bebc │ │ │ │ ldr r3, [pc, #452] @ 27c200 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -270305,58 +270305,58 @@ │ │ │ │ ldr r0, [r1] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ bl 176f24 <__fprintf_chk@plt> │ │ │ │ bl 176fb4 │ │ │ │ ldr r0, [pc, #376] @ 27c228 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ b 27be60 │ │ │ │ ldr r3, [pc, #364] @ 27c22c │ │ │ │ ldr r2, [pc, #364] @ 27c230 │ │ │ │ ldr r1, [pc, #364] @ 27c234 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ ldr r2, [pc, #348] @ 27c238 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 27bff8 │ │ │ │ ldr r1, [pc, #328] @ 27c23c │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a83e8 │ │ │ │ + bl 5a8488 │ │ │ │ mov r0, r7 │ │ │ │ bl 177140 │ │ │ │ ldr r3, [pc, #308] @ 27c240 │ │ │ │ ldr ip, [pc, #308] @ 27c244 │ │ │ │ ldr r1, [pc, #308] @ 27c248 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #300] @ 27c24c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ str ip, [sp] │ │ │ │ bl 175118 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ ldr r3, [pc, #280] @ 27c250 │ │ │ │ ldr ip, [pc, #280] @ 27c254 │ │ │ │ ldr r1, [pc, #280] @ 27c258 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #272] @ 27c25c │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r9 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #236] @ 27c260 │ │ │ │ ldr r1, [pc, #236] @ 27c264 │ │ │ │ ldr r0, [pc, #236] @ 27c268 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -270365,65 +270365,65 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r0, fp, r8, asr #25 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strheq r0, [fp], #-196 @ 0xffffff3c │ │ │ │ andeq r1, r0, r8, asr #25 │ │ │ │ - subeq r7, r5, ip, asr ip │ │ │ │ - eorseq sl, r6, r0, asr #6 │ │ │ │ - eorseq sl, r6, r8, lsl #17 │ │ │ │ + strdeq r7, [r5], #-204 @ 0xffffff34 │ │ │ │ + eorseq sl, r6, r0, ror #7 │ │ │ │ + eorseq sl, r6, r8, lsr #18 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ subeq lr, fp, ip, asr #30 │ │ │ │ subseq sl, r5, r4, asr r6 │ │ │ │ - mlaseq r9, r8, r0, r3 │ │ │ │ - eorseq r0, fp, r0, ror r1 │ │ │ │ + eorseq r3, r9, r8, lsr r1 │ │ │ │ + eorseq r0, fp, r0, lsl r2 │ │ │ │ andeq r2, r0, r8, lsl r3 │ │ │ │ - eorseq sl, r7, r0, lsr r0 │ │ │ │ + ldrsbeq sl, [r7], -r0 @ │ │ │ │ @ instruction: 0xffffbf64 │ │ │ │ - eorseq r8, r8, r0, asr lr │ │ │ │ + @ instruction: 0x00388ef0 │ │ │ │ @ instruction: 0xffffbebc │ │ │ │ subeq lr, fp, ip, ror #28 │ │ │ │ - subeq r7, r5, r0, ror #21 │ │ │ │ - eorseq sl, r6, r4, asr #3 │ │ │ │ - eorseq sl, r6, ip, lsl #14 │ │ │ │ + subeq r7, r5, r0, lsl #23 │ │ │ │ + eorseq sl, r6, r4, ror #4 │ │ │ │ + eorseq sl, r6, ip, lsr #15 │ │ │ │ strheq lr, [fp], #-208 @ 0xffffff30 │ │ │ │ andeq r2, r0, ip, lsr #18 │ │ │ │ subeq lr, fp, r4, lsl #27 │ │ │ │ andeq r2, r0, r4, lsr #19 │ │ │ │ strdeq lr, [fp], #-204 @ 0xffffff34 │ │ │ │ @ instruction: 0x000017b4 │ │ │ │ subseq sl, r5, r8, lsl r4 │ │ │ │ andeq r2, r0, ip, lsr #13 │ │ │ │ andeq r1, r0, r0, ror #29 │ │ │ │ ldrheq sl, [r5], #-60 @ 0xffffffc4 │ │ │ │ - eorseq r2, r9, r4, ror #30 │ │ │ │ + eorseq r3, r9, r4 │ │ │ │ subeq r0, fp, r8, ror r9 │ │ │ │ subeq lr, fp, r4, asr #23 │ │ │ │ - eorseq r2, r9, r8, lsl sp │ │ │ │ + @ instruction: 0x00392db8 │ │ │ │ subeq r0, fp, ip, lsl r8 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - eorseq r2, r9, r8, asr ip │ │ │ │ - eorseq r2, r9, r8, lsr #26 │ │ │ │ - subeq r7, r5, r8, ror r7 │ │ │ │ - eorseq r2, r9, r8, lsr #25 │ │ │ │ - eorseq r9, r8, r8, asr #26 │ │ │ │ + @ instruction: 0x00392cf8 │ │ │ │ + eorseq r2, r9, r8, asr #27 │ │ │ │ + subeq r7, r5, r8, lsl r8 │ │ │ │ + eorseq r2, r9, r8, asr #26 │ │ │ │ + eorseq r9, r8, r8, ror #27 │ │ │ │ andeq r0, r0, sl, lsr r3 │ │ │ │ - eorseq r2, r9, r0, asr sp │ │ │ │ - subeq r7, r5, r0, lsr r7 │ │ │ │ - eorseq r2, r9, r8, lsr ip │ │ │ │ - eorseq r9, r8, r4, lsl #26 │ │ │ │ + @ instruction: 0x00392df0 │ │ │ │ + ldrdeq r7, [r5], #-112 @ 0xffffff90 │ │ │ │ + @ instruction: 0x00392cd8 │ │ │ │ + eorseq r9, r8, r4, lsr #27 │ │ │ │ andeq r0, r0, r7, lsr r3 │ │ │ │ - subeq r7, r5, r0, lsl #14 │ │ │ │ - eorseq r2, r9, r4, ror #24 │ │ │ │ - @ instruction: 0x00389cd4 │ │ │ │ + subeq r7, r5, r0, lsr #15 │ │ │ │ + eorseq r2, r9, r4, lsl #26 │ │ │ │ + eorseq r9, r8, r4, ror sp │ │ │ │ andeq r0, r0, r2, ror #21 │ │ │ │ - subeq r7, r5, r8, asr #13 │ │ │ │ - eorseq r9, r8, r0, lsr #25 │ │ │ │ - eorseq r2, r9, r8, lsl #24 │ │ │ │ + subeq r7, r5, r8, ror #14 │ │ │ │ + eorseq r9, r8, r0, asr #26 │ │ │ │ + eorseq r2, r9, r8, lsr #25 │ │ │ │ andeq r0, r0, r4, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -270451,65 +270451,65 @@ │ │ │ │ bne 27c2a0 │ │ │ │ ldr r0, [pc, #188] @ 27c3a4 │ │ │ │ ldr r1, [pc, #188] @ 27c3a8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 5a92a4 │ │ │ │ + bl 5a9344 │ │ │ │ mov r8, #0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #136] @ 27c3ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 367844 │ │ │ │ + bl 3678e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 27c354 │ │ │ │ ldr r8, [pc, #120] @ 27c3b0 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #88] @ 27c3b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 367844 │ │ │ │ + bl 3678e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27c330 │ │ │ │ ldr r0, [pc, #72] @ 27c3b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 367844 │ │ │ │ + bl 3678e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 27c388 │ │ │ │ ldr r8, [pc, #56] @ 27c3bc │ │ │ │ add r8, pc, r8 │ │ │ │ b 27c300 │ │ │ │ ldr r0, [pc, #48] @ 27c3c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 367844 │ │ │ │ + bl 3678e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27c37c │ │ │ │ b 27c2fc │ │ │ │ subeq r0, sl, ip, ror #2 │ │ │ │ @ instruction: 0x00559f94 │ │ │ │ - eorseq r2, r9, ip, ror #22 │ │ │ │ - eorseq r9, r7, r0, ror #12 │ │ │ │ - eorseq r2, r9, r0, lsr #22 │ │ │ │ - eorseq r9, r7, r4, lsr #12 │ │ │ │ - eorseq r3, r9, ip, lsr #14 │ │ │ │ - mlaseq r6, r0, r3, fp │ │ │ │ - eorseq r2, r9, r8, lsl #22 │ │ │ │ + eorseq r2, r9, ip, lsl #24 │ │ │ │ + eorseq r9, r7, r0, lsl #14 │ │ │ │ + eorseq r2, r9, r0, asr #23 │ │ │ │ + eorseq r9, r7, r4, asr #13 │ │ │ │ + eorseq r3, r9, ip, asr #15 │ │ │ │ + eorseq fp, r6, r0, lsr r4 │ │ │ │ + eorseq r2, r9, r8, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r2, #0 │ │ │ │ sub sp, sp, #28 │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -270541,24 +270541,24 @@ │ │ │ │ add r7, fp, #2048 @ 0x800 │ │ │ │ ldr r6, [r7, r4, lsl #4] │ │ │ │ cmp r6, #0 │ │ │ │ beq 27c46c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 598590 │ │ │ │ + bl 598630 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27c554 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #10 │ │ │ │ bne 27c448 │ │ │ │ ldr r0, [pc, #612] @ 27c6e4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ mov r0, r6 │ │ │ │ bl 27c270 │ │ │ │ ldr r6, [pc, #584] @ 27c6e8 │ │ │ │ ldr r9, [pc, #584] @ 27c6ec │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -270631,29 +270631,29 @@ │ │ │ │ str r2, [r3] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 27c614 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp, #16] │ │ │ │ - bl 598590 │ │ │ │ + bl 598630 │ │ │ │ cmp r0, #0 │ │ │ │ beq 27c478 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 598590 │ │ │ │ + bl 598630 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #0 │ │ │ │ bne 27c59c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ - bl 598590 │ │ │ │ + bl 598630 │ │ │ │ cmp r0, #0 │ │ │ │ beq 27c478 │ │ │ │ mov r2, #1 │ │ │ │ b 27c59c │ │ │ │ ldr r2, [pc, #244] @ 27c710 │ │ │ │ ldr r3, [pc, #176] @ 27c6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -270681,15 +270681,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 27c69c │ │ │ │ ldr r2, [pc, #148] @ 27c718 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #144] @ 27c71c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r2, [pc, #124] @ 27c720 │ │ │ │ add r2, pc, r2 │ │ │ │ b 27c684 │ │ │ │ ldr r3, [pc, #116] @ 27c724 │ │ │ │ ldr r1, [pc, #116] @ 27c728 │ │ │ │ @@ -270698,37 +270698,37 @@ │ │ │ │ ldr r2, [pc, #112] @ 27c730 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r0, fp, r4, lsl #9 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq lr, r6, ip, asr #1 │ │ │ │ + eorseq lr, r6, ip, ror #2 │ │ │ │ subeq r0, fp, r4, asr r4 │ │ │ │ @ instruction: 0x000017b4 │ │ │ │ subeq pc, r9, r0, asr #31 │ │ │ │ - mlaseq r9, r0, sl, r2 │ │ │ │ + eorseq r2, r9, r0, lsr fp │ │ │ │ subeq pc, r9, r0, ror #30 │ │ │ │ - eorseq r2, r9, r4, lsl #20 │ │ │ │ - eorseq pc, sl, ip, lsl #18 │ │ │ │ - eorseq r2, r9, r0, ror r9 │ │ │ │ - eorseq pc, sl, ip, lsl #17 │ │ │ │ - eorseq pc, sl, r0, lsl #17 │ │ │ │ - mlaseq r9, ip, r9, r2 │ │ │ │ - eorseq r2, r9, r4, lsr #19 │ │ │ │ - eorseq r2, r9, r8, lsr #19 │ │ │ │ + eorseq r2, r9, r4, lsr #21 │ │ │ │ + eorseq pc, sl, ip, lsr #19 │ │ │ │ + eorseq r2, r9, r0, lsl sl │ │ │ │ + eorseq pc, sl, ip, lsr #18 │ │ │ │ + eorseq pc, sl, r0, lsr #18 │ │ │ │ + eorseq r2, r9, ip, lsr sl │ │ │ │ + eorseq r2, r9, r4, asr #20 │ │ │ │ + eorseq r2, r9, r8, asr #20 │ │ │ │ andeq r1, r0, r0, lsl #2 │ │ │ │ subeq r0, fp, r0, asr r2 │ │ │ │ - eorseq r9, r7, ip, asr #12 │ │ │ │ - eorseq r5, r8, r0, asr #12 │ │ │ │ - eorseq r2, r9, r8, asr #16 │ │ │ │ - eorseq lr, r6, r8, lsl #26 │ │ │ │ - subeq r7, r5, ip, lsl #3 │ │ │ │ - eorseq r9, r8, r4, ror #14 │ │ │ │ - @ instruction: 0x003927f4 │ │ │ │ + eorseq r9, r7, ip, ror #13 │ │ │ │ + eorseq r5, r8, r0, ror #13 │ │ │ │ + eorseq r2, r9, r8, ror #17 │ │ │ │ + eorseq lr, r6, r8, lsr #27 │ │ │ │ + subeq r7, r5, ip, lsr #4 │ │ │ │ + eorseq r9, r8, r4, lsl #16 │ │ │ │ + mlaseq r9, r4, r8, r2 │ │ │ │ andeq r0, r0, sp, lsl r4 │ │ │ │ │ │ │ │ 0027c734 : │ │ │ │ ldr r3, [pc, #24] @ 27c754 │ │ │ │ ldr r2, [pc, #24] @ 27c758 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -270762,26 +270762,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r3, #28 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 584dc8 │ │ │ │ + bl 584e68 │ │ │ │ ldr r4, [pc, #120] @ 27c840 │ │ │ │ ldr r3, [pc, #120] @ 27c844 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r5, r0 │ │ │ │ - bl 57dccc │ │ │ │ + bl 57dd6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 586b3c │ │ │ │ + bl 586bdc │ │ │ │ ldr r2, [pc, #84] @ 27c848 │ │ │ │ ldr r3, [pc, #68] @ 27c83c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -270828,28 +270828,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 27c8c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r9, r5, r4, lsr #20 │ │ │ │ - subeq r6, r5, r0, lsr #31 │ │ │ │ - eorseq r9, r8, r8, ror r5 │ │ │ │ - mlaseq r9, r8, r6, r2 │ │ │ │ + subeq r7, r5, r0, asr #32 │ │ │ │ + eorseq r9, r8, r8, lsl r6 │ │ │ │ + eorseq r2, r9, r8, lsr r7 │ │ │ │ andeq r0, r0, r9, asr #11 │ │ │ │ │ │ │ │ 0027c8cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #4 │ │ │ │ - bl 361530 │ │ │ │ + bl 3615d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27c904 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27bb8c │ │ │ │ ldr r3, [pc, #68] @ 27c950 │ │ │ │ @@ -270858,26 +270858,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 27c95c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #272 @ 0x110 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq r6, r5, ip, lsr #30 │ │ │ │ - eorseq r2, r9, ip, lsr r6 │ │ │ │ - eorseq r9, r8, r4, lsl #10 │ │ │ │ + subeq r6, r5, ip, asr #31 │ │ │ │ + @ instruction: 0x003926dc │ │ │ │ + eorseq r9, r8, r4, lsr #11 │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ │ │ │ │ 0027c960 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3776] @ 0xec0 │ │ │ │ @@ -270894,139 +270894,139 @@ │ │ │ │ mov ip, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ ldr r6, [r7, r3] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r1 │ │ │ │ - bl 5aa0e0 │ │ │ │ + bl 5aa180 │ │ │ │ ldr r3, [pc, #3996] @ 27d95c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5aa040 │ │ │ │ + bl 5aa0e0 │ │ │ │ ldr r3, [pc, #3980] @ 27d960 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5aa040 │ │ │ │ + bl 5aa0e0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5aa040 │ │ │ │ + bl 5aa0e0 │ │ │ │ ldr r3, [pc, #3956] @ 27d964 │ │ │ │ ldr r6, [pc, #3956] @ 27d968 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5aa040 │ │ │ │ + bl 5aa0e0 │ │ │ │ ldr r3, [pc, #3940] @ 27d96c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5aa0e0 │ │ │ │ + bl 5aa180 │ │ │ │ ldr r3, [pc, #3920] @ 27d970 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5aa0e0 │ │ │ │ + bl 5aa180 │ │ │ │ ldr r3, [pc, #3904] @ 27d974 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5aa0e0 │ │ │ │ + bl 5aa180 │ │ │ │ ldr r3, [pc, #3888] @ 27d978 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5aa0e0 │ │ │ │ + bl 5aa180 │ │ │ │ ldr r3, [pc, #3872] @ 27d97c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5aa0e0 │ │ │ │ + bl 5aa180 │ │ │ │ add r0, r6, #32 │ │ │ │ - bl 5aa0e0 │ │ │ │ + bl 5aa180 │ │ │ │ ldr r3, [pc, #3848] @ 27d980 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5aa0e0 │ │ │ │ + bl 5aa180 │ │ │ │ ldr r3, [pc, #3832] @ 27d984 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5aa0e0 │ │ │ │ + bl 5aa180 │ │ │ │ ldr r3, [pc, #3816] @ 27d988 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5aa0e0 │ │ │ │ + bl 5aa180 │ │ │ │ ldr r3, [pc, #3800] @ 27d98c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5aa0e0 │ │ │ │ + bl 5aa180 │ │ │ │ add r0, r6, #116 @ 0x74 │ │ │ │ - bl 5aa0e0 │ │ │ │ + bl 5aa180 │ │ │ │ add r0, r6, #184 @ 0xb8 │ │ │ │ - bl 5aa0e0 │ │ │ │ + bl 5aa180 │ │ │ │ add r0, r6, #220 @ 0xdc │ │ │ │ - bl 5aa0e0 │ │ │ │ + bl 5aa180 │ │ │ │ add r0, r6, #304 @ 0x130 │ │ │ │ - bl 5aa0e0 │ │ │ │ + bl 5aa180 │ │ │ │ add r0, r6, #500 @ 0x1f4 │ │ │ │ - bl 5aa0e0 │ │ │ │ + bl 5aa180 │ │ │ │ add r0, r6, #648 @ 0x288 │ │ │ │ - bl 5aa0e0 │ │ │ │ + bl 5aa180 │ │ │ │ add r0, r6, #732 @ 0x2dc │ │ │ │ - bl 5aa0e0 │ │ │ │ + bl 5aa180 │ │ │ │ add r0, r6, #768 @ 0x300 │ │ │ │ - bl 5aa0e0 │ │ │ │ + bl 5aa180 │ │ │ │ add r0, r6, #804 @ 0x324 │ │ │ │ - bl 5aa0e0 │ │ │ │ + bl 5aa180 │ │ │ │ add r0, r6, #872 @ 0x368 │ │ │ │ - bl 5aa0e0 │ │ │ │ + bl 5aa180 │ │ │ │ add r0, r6, #940 @ 0x3ac │ │ │ │ - bl 5aa0e0 │ │ │ │ + bl 5aa180 │ │ │ │ ldr r3, [pc, #3696] @ 27d990 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5aa0e0 │ │ │ │ + bl 5aa180 │ │ │ │ add r0, r6, #1024 @ 0x400 │ │ │ │ - bl 5aa0e0 │ │ │ │ + bl 5aa180 │ │ │ │ ldr r3, [pc, #3672] @ 27d994 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5aa0e0 │ │ │ │ + bl 5aa180 │ │ │ │ add r0, r6, #1152 @ 0x480 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 5aa0e0 │ │ │ │ + bl 5aa180 │ │ │ │ add r0, r6, #1248 @ 0x4e0 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 5aa0e0 │ │ │ │ + bl 5aa180 │ │ │ │ add r0, r6, #1344 @ 0x540 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 5aa0e0 │ │ │ │ + bl 5aa180 │ │ │ │ mov r0, #2 │ │ │ │ - bl 5a2f64 │ │ │ │ + bl 5a3004 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 5a93a0 │ │ │ │ + bl 5a9440 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 59a29c │ │ │ │ - bl 3f127c │ │ │ │ + bl 59a33c │ │ │ │ + bl 3f131c │ │ │ │ ldr r3, [pc, #3592] @ 27d998 │ │ │ │ mov r6, #1 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5a3044 │ │ │ │ - bl 314970 │ │ │ │ - bl 5a3060 │ │ │ │ + bl 5a30e4 │ │ │ │ + bl 314a0c │ │ │ │ + bl 5a3100 │ │ │ │ bl 27766c │ │ │ │ cmp r5, r6 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ ble 27d23c │ │ │ │ mov r3, r6 │ │ │ │ add r9, sp, #56 @ 0x38 │ │ │ │ add r8, sp, #60 @ 0x3c │ │ │ │ @@ -271047,15 +271047,15 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #104 @ 0x68 │ │ │ │ moveq r6, #0 │ │ │ │ andne r6, r6, #1 │ │ │ │ cmp r5, r3 │ │ │ │ bgt 27cbd8 │ │ │ │ - bl 590c54 │ │ │ │ + bl 590cf4 │ │ │ │ ldr r3, [pc, #3448] @ 27d99c │ │ │ │ cmp r6, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #60] @ 0x3c │ │ │ │ moveq r3, #1 │ │ │ │ streq r3, [sp, #56] @ 0x38 │ │ │ │ bne 27d24c │ │ │ │ @@ -271069,214 +271069,214 @@ │ │ │ │ mov r9, r7 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ b 27cc98 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5a8cb4 │ │ │ │ + bl 5a8d54 │ │ │ │ add r8, r8, #1 │ │ │ │ ldr r2, [r4, r7] │ │ │ │ mov r1, #0 │ │ │ │ mvn r0, #0 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [sp, #56] @ 0x38 │ │ │ │ - bl 3e8808 │ │ │ │ + bl 3e88a8 │ │ │ │ cmp r5, r8 │ │ │ │ ble 27ccf0 │ │ │ │ ldr r3, [r4, r8, lsl #2] │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #45 @ 0x2d │ │ │ │ bne 27cc64 │ │ │ │ mov r3, fp │ │ │ │ add r2, sp, #60 @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 278060 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ - bl 314980 │ │ │ │ + bl 314a1c │ │ │ │ cmp r0, #0 │ │ │ │ beq 280c30 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ cmp r1, #115 @ 0x73 │ │ │ │ bhi 281468 │ │ │ │ add r3, r1, r1 │ │ │ │ ldrh r3, [sl, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r7, r9 │ │ │ │ - bl 5a8c90 │ │ │ │ + bl 5a8d30 │ │ │ │ ldr r3, [pc, #3240] @ 27d9a8 │ │ │ │ ldr r1, [pc, #3240] @ 27d9ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r5, [r3, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ ldr r1, [pc, #3220] @ 27d9b0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ ldr r1, [pc, #3204] @ 27d9b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ ldr r1, [pc, #3188] @ 27d9b8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 27d310 │ │ │ │ ldr r3, [pc, #3164] @ 27d9bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #64] @ 0x40 │ │ │ │ ldr r0, [r3, #68] @ 0x44 │ │ │ │ cmp r2, #0 │ │ │ │ beq 27cee0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2813cc │ │ │ │ ldrb r3, [r3, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2813b8 │ │ │ │ - bl 3f10bc │ │ │ │ + bl 3f115c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27d214 │ │ │ │ ldr r3, [pc, #3112] @ 27d9c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ cmp r2, #0 │ │ │ │ bne 27d2bc │ │ │ │ ldr r0, [pc, #3096] @ 27d9c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r3, [pc, #3820] @ 27dca4 │ │ │ │ ldr r1, [pc, #3084] @ 27d9c8 │ │ │ │ ldr r6, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 5ad680 │ │ │ │ + bl 5ad720 │ │ │ │ ldr r0, [pc, #3064] @ 27d9cc │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2785ac │ │ │ │ ldr r0, [pc, #3056] @ 27d9d0 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5aa024 │ │ │ │ + bl 5aa0c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 27ce0c │ │ │ │ ldr r3, [pc, #3036] @ 27d9d4 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r3 │ │ │ │ mov r3, r6 │ │ │ │ - bl 5ad680 │ │ │ │ + bl 5ad720 │ │ │ │ ldr r0, [pc, #3012] @ 27d9d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [pc, #3004] @ 27d9dc │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 5ad680 │ │ │ │ + bl 5ad720 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 280fb0 │ │ │ │ ldr r8, [pc, #2980] @ 27d9e0 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [pc, #2968] @ 27d9e4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5ad680 │ │ │ │ + bl 5ad720 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [pc, #2944] @ 27d9e8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5ad680 │ │ │ │ + bl 5ad720 │ │ │ │ ldr r3, [pc, #2928] @ 27d9ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #108] @ 0x6c │ │ │ │ cmp r0, #0 │ │ │ │ beq 27ce94 │ │ │ │ - bl 5b0fc8 │ │ │ │ + bl 5b1068 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2813a0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [pc, #2896] @ 27d9f0 │ │ │ │ mov r2, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ - bl 5b0b58 │ │ │ │ + bl 5b0bf8 │ │ │ │ bl 26aef0 │ │ │ │ ldr r0, [r5, #92] @ 0x5c │ │ │ │ cmp r0, #0 │ │ │ │ beq 27cf30 │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ bne 27cf1c │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne 27cf1c │ │ │ │ - bl 31468c │ │ │ │ + bl 314728 │ │ │ │ mov r0, #0 │ │ │ │ bl 177140 │ │ │ │ cmp r0, #0 │ │ │ │ beq 27cd84 │ │ │ │ ldrb r3, [r3, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 27cd84 │ │ │ │ ldr r1, [pc, #2808] @ 27d9f4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 27cd84 │ │ │ │ ldr r0, [pc, #2792] @ 27d9f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r1, [pc, #2776] @ 27d9fc │ │ │ │ add r1, pc, r1 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 27ced4 │ │ │ │ ldr r0, [pc, #2760] @ 27da00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [pc, #2752] @ 27da04 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ - bl 5ad680 │ │ │ │ + bl 5ad720 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 27ced8 │ │ │ │ ldr r8, [pc, #2728] @ 27da08 │ │ │ │ add r8, pc, r8 │ │ │ │ ldrb r9, [r8, #116] @ 0x74 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2803a8 │ │ │ │ ldr r5, [r8, #124] @ 0x7c │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ - bl 3f10f8 │ │ │ │ - bl 5afeb8 │ │ │ │ + bl 3f1198 │ │ │ │ + bl 5aff58 │ │ │ │ cmp r5, #0 │ │ │ │ beq 27cfdc │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ mov r0, r5 │ │ │ │ - bl 59de04 │ │ │ │ + bl 59dea4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 281220 │ │ │ │ mov r0, #4096 @ 0x1000 │ │ │ │ bl 175100 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ @@ -271288,130 +271288,130 @@ │ │ │ │ add r0, r8, #144 @ 0x90 │ │ │ │ add r3, pc, r3 │ │ │ │ str sl, [r8, #156] @ 0x9c │ │ │ │ str r9, [r8, #148] @ 0x94 │ │ │ │ str r9, [r8, #152] @ 0x98 │ │ │ │ str r3, [r8, #144] @ 0x90 │ │ │ │ bl 277654 │ │ │ │ - bl 5d4a38 │ │ │ │ + bl 5d4ad8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 280fb0 │ │ │ │ - bl 5d49e8 │ │ │ │ + bl 5d4a88 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5bd088 │ │ │ │ + bl 5bd128 │ │ │ │ bl 26aaa8 │ │ │ │ ldr r0, [pc, #2576] @ 27da10 │ │ │ │ ldr sl, [pc, #2576] @ 27da14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [pc, #2568] @ 27da18 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5ad680 │ │ │ │ + bl 5ad720 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 2f1bc0 │ │ │ │ ldr r0, [pc, #2544] @ 27da1c │ │ │ │ add sl, pc, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9ecc │ │ │ │ + bl 5a9f6c │ │ │ │ bl 275500 │ │ │ │ ldr r0, [pc, #2528] @ 27da20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9ecc │ │ │ │ + bl 5a9f6c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ add r3, sp, #68 @ 0x44 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 5a8b18 │ │ │ │ + bl 5a8bb8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5accac │ │ │ │ - bl 590c54 │ │ │ │ + bl 5acd4c │ │ │ │ + bl 590cf4 │ │ │ │ mov r1, sl │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ac064 │ │ │ │ + bl 5ac104 │ │ │ │ orrs r0, r0, r1 │ │ │ │ bne 27f08c │ │ │ │ ldr sl, [pc, #2436] @ 27da24 │ │ │ │ mov r0, r5 │ │ │ │ add sl, pc, sl │ │ │ │ mov r1, sl │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 27d0d4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ ldr r1, [pc, #2400] @ 27da28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 590ea8 │ │ │ │ + bl 590f48 │ │ │ │ ldr sl, [pc, #2384] @ 27da2c │ │ │ │ mov r0, r5 │ │ │ │ add sl, pc, sl │ │ │ │ mov r1, sl │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 27d10c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 590ea8 │ │ │ │ - bl 590c54 │ │ │ │ + bl 590f48 │ │ │ │ + bl 590cf4 │ │ │ │ ldr r1, [pc, #2328] @ 27da30 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 590ca8 │ │ │ │ + bl 590d48 │ │ │ │ ldr r3, [pc, #2312] @ 27da34 │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #60] @ 0x3c │ │ │ │ mov r1, r5 │ │ │ │ - bl 5ae26c │ │ │ │ + bl 5ae30c │ │ │ │ cmp r5, #0 │ │ │ │ beq 27d168 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28143c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ bne 27d168 │ │ │ │ mov r0, r5 │ │ │ │ - bl 592fe8 │ │ │ │ + bl 593088 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 5a8b4c │ │ │ │ + bl 5a8bec │ │ │ │ ldr r3, [pc, #2240] @ 27da38 │ │ │ │ ldr r1, [pc, #2240] @ 27da3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r3, #60] @ 0x3c │ │ │ │ mov r5, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ mov r1, r5 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [pc, #2200] @ 27da40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 367b74 │ │ │ │ + bl 367c14 │ │ │ │ cmp fp, r5 │ │ │ │ mov sl, r0 │ │ │ │ beq 27f0f4 │ │ │ │ cmp r0, #0 │ │ │ │ movne r5, r0 │ │ │ │ bne 27d1e8 │ │ │ │ b 280a6c │ │ │ │ @@ -271428,62 +271428,62 @@ │ │ │ │ ldr r0, [r8, #52] @ 0x34 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27d1c8 │ │ │ │ ldr r1, [pc, #2108] @ 27da44 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 591778 │ │ │ │ + bl 591818 │ │ │ │ b 27f134 │ │ │ │ ldr r3, [pc, #2092] @ 27da48 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cmp r3, #5 │ │ │ │ bne 27cd90 │ │ │ │ ldr r0, [pc, #2076] @ 27da4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ - bl 590c54 │ │ │ │ + bl 590cf4 │ │ │ │ ldr r3, [pc, #2056] @ 27da50 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #2640] @ 27dca4 │ │ │ │ ldr r0, [pc, #2044] @ 27da54 │ │ │ │ mov r8, #0 │ │ │ │ str r8, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r6, [r7, r3] │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ - bl 59a3f0 │ │ │ │ + bl 59a490 │ │ │ │ ldr r1, [pc, #2020] @ 27da58 │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5aa1cc │ │ │ │ + bl 5aa26c │ │ │ │ cmn r0, #2 │ │ │ │ beq 280c78 │ │ │ │ mov r0, r6 │ │ │ │ bl 1753dc │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ mov r3, #1 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ bgt 27cc38 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ b 27ccf4 │ │ │ │ ldr r1, [pc, #1944] @ 27da5c │ │ │ │ ldr r0, [r3, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 590f04 │ │ │ │ + bl 590fa4 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 27d2ec │ │ │ │ ldr r3, [r3] │ │ │ │ sub r2, r3, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi 281464 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -271491,41 +271491,41 @@ │ │ │ │ ldr r2, [pc, #1900] @ 27da60 │ │ │ │ ldr r1, [pc, #1900] @ 27da64 │ │ │ │ ldr r0, [pc, #1900] @ 27da68 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 366c0c │ │ │ │ + bl 366cac │ │ │ │ b 27cda4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2811e4 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2811f8 │ │ │ │ cmp r8, #0 │ │ │ │ beq 27cd58 │ │ │ │ ldr r0, [pc, #1852] @ 27da6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r3, [pc, #1836] @ 27da70 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ sub r1, r1, #23 │ │ │ │ add r3, pc, r3 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 3e8808 │ │ │ │ + bl 3e88a8 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r3, [pc, #1808] @ 27da74 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ sub r1, r1, #21 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #3 │ │ │ │ - bl 3e8808 │ │ │ │ + bl 3e88a8 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r7, [pc, #1780] @ 27da78 │ │ │ │ ldr r3, [pc, #2332] @ 27dca4 │ │ │ │ mov r8, #0 │ │ │ │ ldr r2, [pc, #1772] @ 27da7c │ │ │ │ strb r8, [sp, #68] @ 0x44 │ │ │ │ @@ -271533,15 +271533,15 @@ │ │ │ │ ldr r3, [r9, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r7, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #68 @ 0x44 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5ae2c0 │ │ │ │ + bl 5ae360 │ │ │ │ ldrb r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ cmp r3, r8 │ │ │ │ bne 280fb8 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r3, [pc, #1708] @ 27da80 │ │ │ │ @@ -271552,72 +271552,72 @@ │ │ │ │ b 27cc90 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ ldrb r3, [r7] │ │ │ │ cmp r3, #123 @ 0x7b │ │ │ │ beq 280a08 │ │ │ │ ldr r0, [pc, #1672] @ 27da84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, #1 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 280fb0 │ │ │ │ ldr r8, [pc, #1644] @ 27da88 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2811b8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 36d9a8 │ │ │ │ + bl 36da48 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27ced8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5847bc │ │ │ │ + bl 58485c │ │ │ │ ldr r3, [pc, #2136] @ 27dca4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #12 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 175100 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5561b4 │ │ │ │ + bl 556254 │ │ │ │ ldr r3, [pc, #1552] @ 27da8c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r8, #4] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r2, [r8, #8] │ │ │ │ mov r0, r7 │ │ │ │ str r8, [r2] │ │ │ │ add r8, r8, #4 │ │ │ │ str r8, [r3, #4] │ │ │ │ - bl 586b3c │ │ │ │ + bl 586bdc │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [pc, #1504] @ 27da90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [pc, #1496] @ 27da94 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27b6f4 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [pc, #1476] @ 27da98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, #1 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ cmp r0, #0 │ │ │ │ beq 280fb0 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r3, [pc, #1440] @ 27da9c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -271626,38 +271626,38 @@ │ │ │ │ b 27cc90 │ │ │ │ ldr r3, [pc, #1420] @ 27daa0 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ b 27cc90 │ │ │ │ - bl 5b5a94 │ │ │ │ + bl 5b5b34 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ - bl 3ab1f4 │ │ │ │ + bl 3ab294 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ - bl 3ab300 │ │ │ │ + bl 3ab3a0 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r3, [pc, #1364] @ 27daa4 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ str r2, [r3, #92] @ 0x5c │ │ │ │ b 27cc90 │ │ │ │ ldr r7, [pc, #1344] @ 27daa8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, #1 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ mov r1, r7 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ beq 27d5a8 │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ bne 280728 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ @@ -271665,24 +271665,24 @@ │ │ │ │ bne 280728 │ │ │ │ ldr r0, [pc, #1276] @ 27daac │ │ │ │ add r0, pc, r0 │ │ │ │ bl 175874 │ │ │ │ ldr r0, [pc, #1268] @ 27dab0 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 367b74 │ │ │ │ + bl 367c14 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 27d648 │ │ │ │ ldr r8, [pc, #1248] @ 27dab4 │ │ │ │ ldr r7, [pc, #1248] @ 27dab8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r5 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 367740 │ │ │ │ + bl 3677e0 │ │ │ │ bl 1772f0 │ │ │ │ mov r1, r8 │ │ │ │ mov r4, r0 │ │ │ │ bl 17687c │ │ │ │ cmp r0, #0 │ │ │ │ beq 27d634 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -271704,42 +271704,42 @@ │ │ │ │ cmp r6, #0 │ │ │ │ bne 27d5e0 │ │ │ │ mov r0, r5 │ │ │ │ bl 176258 │ │ │ │ b 27ced8 │ │ │ │ ldr r0, [pc, #1120] @ 27dabc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [pc, #1112] @ 27dac0 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27b6f4 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [pc, #1092] @ 27dac4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, #1 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ cmp r0, #0 │ │ │ │ beq 280fb0 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [pc, #1056] @ 27dac8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 175874 │ │ │ │ mov r0, #0 │ │ │ │ bl 177140 │ │ │ │ ldr r3, [pc, #1040] @ 27dacc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r3 │ │ │ │ - bl 5aee80 │ │ │ │ + bl 5aef20 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2810c0 │ │ │ │ ldr r3, [pc, #1012] @ 27dad0 │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ strb r2, [r3] │ │ │ │ @@ -271751,34 +271751,34 @@ │ │ │ │ add r2, sp, #55 @ 0x37 │ │ │ │ strb r8, [sp, #55] @ 0x37 │ │ │ │ str r8, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5aea10 │ │ │ │ + bl 5aeab0 │ │ │ │ ldr r2, [pc, #948] @ 27dad8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r2, #12] │ │ │ │ ldrb r2, [sp, #55] @ 0x37 │ │ │ │ cmp r2, r8 │ │ │ │ mov r7, r0 │ │ │ │ bne 27d784 │ │ │ │ ldr r8, [sp, #20] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r1, r8 │ │ │ │ - bl 590fdc │ │ │ │ + bl 59107c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2803d0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ bne 2803b4 │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2803b4 │ │ │ │ @@ -271791,34 +271791,34 @@ │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [r3, #12] │ │ │ │ bl 25695c │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [pc, #808] @ 27dae0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, #1 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ cmp r0, #0 │ │ │ │ beq 280fb0 │ │ │ │ ldr r1, [pc, #780] @ 27dae4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ ldr r3, [pc, #772] @ 27dae8 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r0, [r3] │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [pc, #756] @ 27daec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, #0 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ cmp r0, #0 │ │ │ │ beq 280fb0 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ add r7, sp, #84 @ 0x54 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ @@ -271869,33 +271869,33 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #296 @ 0x128 │ │ │ │ ldr r2, [pc, #532] @ 27db00 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 271760 │ │ │ │ cmp r0, #0 │ │ │ │ bne 280fb0 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ ldrb r3, [r7] │ │ │ │ cmp r3, #123 @ 0x7b │ │ │ │ beq 280ad8 │ │ │ │ ldr r0, [pc, #472] @ 27db04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ cmp r0, #0 │ │ │ │ beq 280fb0 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ strdeq pc, [sl], #-228 @ 0xffffff1c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrdeq pc, [sl], #-224 @ 0xffffff20 │ │ │ │ @@ -271913,234 +271913,234 @@ │ │ │ │ andeq r2, r0, r4, lsl #4 │ │ │ │ andeq r2, r0, r0, ror #5 │ │ │ │ andeq r3, r0, r8, ror #13 │ │ │ │ andeq r2, r0, ip, lsr #17 │ │ │ │ andeq r1, r0, r4, lsl #3 │ │ │ │ strheq r2, [r0], -r0 │ │ │ │ subseq r9, r5, r8, asr r6 │ │ │ │ - subeq r6, r5, r4, lsl fp │ │ │ │ - eorseq r2, r9, r8, ror r3 │ │ │ │ + strheq r6, [r5], #-180 @ 0xffffff4c │ │ │ │ + eorseq r2, r9, r8, lsl r4 │ │ │ │ subseq r9, r5, ip, ror r5 │ │ │ │ - eorseq lr, r9, r0, lsr #17 │ │ │ │ - eorseq r7, r7, r0, asr #25 │ │ │ │ - eorseq r7, r7, r4, asr #25 │ │ │ │ - eorseq r4, fp, r8, lsl #31 │ │ │ │ + eorseq lr, r9, r0, asr #18 │ │ │ │ + eorseq r7, r7, r0, ror #26 │ │ │ │ + eorseq r7, r7, r4, ror #26 │ │ │ │ + eorseq r5, fp, r8, lsr #32 │ │ │ │ subseq r9, r5, r0, lsr #10 │ │ │ │ subseq r9, r5, r8, ror #9 │ │ │ │ - eorseq r0, fp, r4, lsl #17 │ │ │ │ + eorseq r0, fp, r4, lsr #18 │ │ │ │ @ instruction: 0xffffb730 │ │ │ │ @ instruction: 0xffffad98 │ │ │ │ - eorseq r2, r9, r0, ror #10 │ │ │ │ + eorseq r2, r9, r0, lsl #12 │ │ │ │ andeq r1, r0, ip, ror #1 │ │ │ │ - eorseq pc, sl, r0, lsl #16 │ │ │ │ + eorseq pc, sl, r0, lsr #17 │ │ │ │ @ instruction: 0xffffe7a0 │ │ │ │ - eorseq r2, r9, r0, lsl r5 │ │ │ │ + @ instruction: 0x003925b0 │ │ │ │ @ instruction: 0xffffb430 │ │ │ │ @ instruction: 0xffffb3c8 │ │ │ │ subseq r9, r5, r4, lsl #8 │ │ │ │ ldrsbeq r9, [r5], #-60 @ 0xffffffc4 │ │ │ │ - eorseq r1, r9, r4, asr #30 │ │ │ │ - eorseq r2, r9, ip, ror r6 │ │ │ │ - eorseq sp, r6, r8, lsr #11 │ │ │ │ - @ instruction: 0x00387bf0 │ │ │ │ + eorseq r1, r9, r4, ror #31 │ │ │ │ + eorseq r2, r9, ip, lsl r7 │ │ │ │ + eorseq sp, r6, r8, asr #12 │ │ │ │ + mlaseq r8, r0, ip, r7 │ │ │ │ @ instruction: 0xffffb75c │ │ │ │ subseq r9, r5, r0, lsr #6 │ │ │ │ @ instruction: 0xffffb6e4 │ │ │ │ - @ instruction: 0x00387fb0 │ │ │ │ - eorseq sl, sl, r8, lsl sp │ │ │ │ + eorseq r8, r8, r0, asr r0 │ │ │ │ + @ instruction: 0x003aadb8 │ │ │ │ @ instruction: 0xffffb69c │ │ │ │ - @ instruction: 0x003888b8 │ │ │ │ - eorseq r3, r9, ip, ror r8 │ │ │ │ - @ instruction: 0x003925bc │ │ │ │ - eorseq r2, r9, r0, lsr #11 │ │ │ │ - eorseq sl, fp, ip, ror #6 │ │ │ │ - eorseq r3, r9, r0, lsr #15 │ │ │ │ + eorseq r8, r8, r8, asr r9 │ │ │ │ + eorseq r3, r9, ip, lsl r9 │ │ │ │ + eorseq r2, r9, ip, asr r6 │ │ │ │ + eorseq r2, r9, r0, asr #12 │ │ │ │ + eorseq sl, fp, ip, lsl #8 │ │ │ │ + eorseq r3, r9, r0, asr #16 │ │ │ │ subseq r9, r5, r0, asr r1 │ │ │ │ subseq r9, r5, r4, lsl #2 │ │ │ │ - mlaseq sl, r4, fp, r2 │ │ │ │ - @ instruction: 0x003692d8 │ │ │ │ - eorseq r2, sl, r0, lsl fp │ │ │ │ + eorseq r2, sl, r4, lsr ip │ │ │ │ + eorseq r9, r6, r8, ror r3 │ │ │ │ + @ instruction: 0x003a2bb0 │ │ │ │ subseq r9, r5, r4, rrx │ │ │ │ - eorseq r2, r9, r8, lsl #7 │ │ │ │ + eorseq r2, r9, r8, lsr #8 │ │ │ │ subseq r9, r5, r8, lsr r0 │ │ │ │ - eorseq r1, r9, r0, asr sp │ │ │ │ + @ instruction: 0x00391df0 │ │ │ │ @ instruction: 0xffffe59c │ │ │ │ - @ instruction: 0x003777fc │ │ │ │ - mlaseq fp, ip, sp, r9 │ │ │ │ - eorseq r2, r9, ip, asr #15 │ │ │ │ - eorseq r7, r7, r8, ror r4 │ │ │ │ - eorseq r2, r9, r0, asr #3 │ │ │ │ - eorseq r1, r9, r8, ror ip │ │ │ │ - eorseq lr, sl, ip, asr sl │ │ │ │ + mlaseq r7, ip, r8, r7 │ │ │ │ + eorseq r9, fp, ip, lsr lr │ │ │ │ + eorseq r2, r9, ip, ror #16 │ │ │ │ + eorseq r7, r7, r8, lsl r5 │ │ │ │ + eorseq r2, r9, r0, ror #4 │ │ │ │ + eorseq r1, r9, r8, lsl sp │ │ │ │ + @ instruction: 0x003aeafc │ │ │ │ subseq r8, r5, ip, ror #29 │ │ │ │ - eorseq r2, sl, r0, lsl #19 │ │ │ │ + eorseq r2, sl, r0, lsr #20 │ │ │ │ andeq r2, r0, r4, ror #8 │ │ │ │ - eorseq pc, sl, r4, lsl r0 @ │ │ │ │ - eorseq r1, r9, r8, lsr pc │ │ │ │ + ldrheq pc, [sl], -r4 @ │ │ │ │ + @ instruction: 0x00391fd8 │ │ │ │ subeq sp, fp, r4, ror #13 │ │ │ │ - eorseq r8, r8, r8, asr r9 │ │ │ │ - @ instruction: 0x003775d4 │ │ │ │ - eorseq r3, r9, r8, ror #7 │ │ │ │ + @ instruction: 0x003889f8 │ │ │ │ + eorseq r7, r7, r4, ror r6 │ │ │ │ + eorseq r3, r9, r8, lsl #9 │ │ │ │ subseq r8, r5, r0, lsl #27 │ │ │ │ subseq r8, r5, r8, ror #26 │ │ │ │ subseq r8, r5, ip, lsr #26 │ │ │ │ - eorseq r0, fp, r8, ror r8 │ │ │ │ - eorseq r1, r9, r8, lsr #24 │ │ │ │ - eorseq r0, fp, r0, lsr #16 │ │ │ │ - eorseq r1, r9, r8, lsr #24 │ │ │ │ - eorseq r1, r9, ip, asr r6 │ │ │ │ - eorseq r8, r8, r0, lsr #15 │ │ │ │ - eorseq r7, r7, r8, asr r4 │ │ │ │ - @ instruction: 0x003b61b4 │ │ │ │ - eorseq r8, r8, r4, ror #21 │ │ │ │ + eorseq r0, fp, r8, lsl r9 │ │ │ │ + eorseq r1, r9, r8, asr #25 │ │ │ │ + eorseq r0, fp, r0, asr #17 │ │ │ │ + eorseq r1, r9, r8, asr #25 │ │ │ │ + @ instruction: 0x003916fc │ │ │ │ + eorseq r8, r8, r0, asr #16 │ │ │ │ + @ instruction: 0x003774f8 │ │ │ │ + eorseq r6, fp, r4, asr r2 │ │ │ │ + eorseq r8, r8, r4, lsl #23 │ │ │ │ muleq r0, r0, pc @ │ │ │ │ andeq r1, r0, r0, lsr r5 │ │ │ │ - @ instruction: 0x003ce5dc │ │ │ │ + eorseq lr, ip, ip, ror r6 │ │ │ │ subeq sp, fp, r4, lsl r4 │ │ │ │ subeq sp, fp, r0, lsr #7 │ │ │ │ - eorseq pc, sl, r8, ror lr @ │ │ │ │ - @ instruction: 0x003b35d8 │ │ │ │ + eorseq pc, sl, r8, lsl pc @ │ │ │ │ + eorseq r3, fp, r8, ror r6 │ │ │ │ andeq r2, r0, r4, lsl pc │ │ │ │ - eorseq r1, r9, r4, asr fp │ │ │ │ - eorseq r1, r9, r4, ror r7 │ │ │ │ - eorseq r1, r9, r0, asr r7 │ │ │ │ - subeq r5, r5, r8, ror #30 │ │ │ │ - eorseq r8, r8, r8, lsr r5 │ │ │ │ + @ instruction: 0x00391bf4 │ │ │ │ + eorseq r1, r9, r4, lsl r8 │ │ │ │ + @ instruction: 0x003917f0 │ │ │ │ + subeq r6, r5, r8 │ │ │ │ + @ instruction: 0x003885d8 │ │ │ │ andeq r0, r0, sp, lsr #18 │ │ │ │ - @ instruction: 0x003871fc │ │ │ │ + mlaseq r8, ip, r2, r7 │ │ │ │ subseq r8, r5, r0, asr #10 │ │ │ │ subseq r8, r5, r4, lsr #10 │ │ │ │ - eorseq r1, r9, r4, asr #4 │ │ │ │ - eorseq r0, fp, r8, ror r0 │ │ │ │ + eorseq r1, r9, r4, ror #5 │ │ │ │ + eorseq r0, fp, r8, lsl r1 │ │ │ │ andeq r3, r0, ip, lsl r4 │ │ │ │ subeq ip, fp, r4, lsr #27 │ │ │ │ andeq r2, r0, r8, lsr #26 │ │ │ │ andeq r3, r0, r8, lsr r5 │ │ │ │ - @ instruction: 0x003914d0 │ │ │ │ + eorseq r1, r9, r0, ror r5 │ │ │ │ andeq r2, r0, ip, lsl r8 │ │ │ │ - eorseq r1, r9, ip, lsl r5 │ │ │ │ + @ instruction: 0x003915bc │ │ │ │ @ instruction: 0xffffd9ac │ │ │ │ subeq ip, fp, ip, asr #25 │ │ │ │ subseq r8, r5, ip, asr #7 │ │ │ │ ldrheq r8, [r5], #-52 @ 0xffffffcc │ │ │ │ - eorseq r1, r9, r0, asr #10 │ │ │ │ - eorseq r1, r9, r4, lsr #10 │ │ │ │ - eorseq r1, r9, ip, lsl r5 │ │ │ │ - eorseq r7, r9, ip, asr r5 │ │ │ │ - eorseq r1, r9, r4, ror #8 │ │ │ │ - eorseq r1, r9, r4, asr #8 │ │ │ │ + eorseq r1, r9, r0, ror #11 │ │ │ │ + eorseq r1, r9, r4, asr #11 │ │ │ │ + @ instruction: 0x003915bc │ │ │ │ + @ instruction: 0x003975fc │ │ │ │ + eorseq r1, r9, r4, lsl #10 │ │ │ │ + eorseq r1, r9, r4, ror #9 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r1, r9, ip, lsr r4 │ │ │ │ + @ instruction: 0x003914dc │ │ │ │ andeq r3, r0, r0, lsr #32 │ │ │ │ - strheq r9, [r0], #-232 @ 0xffffff18 │ │ │ │ + subeq r9, r0, r8, asr pc │ │ │ │ subseq r8, r5, r0, lsl #5 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - eorseq r1, r9, ip, asr #4 │ │ │ │ - eorseq r1, r9, r0, lsr r2 │ │ │ │ + eorseq r1, r9, ip, ror #5 │ │ │ │ + @ instruction: 0x003912d0 │ │ │ │ andeq r3, r0, r4, ror r1 │ │ │ │ - eorseq sp, r7, r8, ror #2 │ │ │ │ - eorseq r7, r8, r8, lsr #16 │ │ │ │ - eorseq r5, sl, r0, lsr r8 │ │ │ │ - eorseq lr, sl, r0, lsl #10 │ │ │ │ - mlaseq lr, r8, ip, sp │ │ │ │ + eorseq sp, r7, r8, lsl #4 │ │ │ │ + eorseq r7, r8, r8, asr #17 │ │ │ │ + @ instruction: 0x003a58d0 │ │ │ │ + eorseq lr, sl, r0, lsr #11 │ │ │ │ + eorseq sp, lr, r8, lsr sp │ │ │ │ andeq r1, r0, r0, lsl #11 │ │ │ │ ldrsheq r8, [r5], #-4 │ │ │ │ - mlaseq r9, r8, ip, r0 │ │ │ │ + eorseq r0, r9, r8, lsr sp │ │ │ │ ldrheq r8, [r5], #-8 │ │ │ │ - eorseq r1, r9, r0, lsl #2 │ │ │ │ + eorseq r1, r9, r0, lsr #3 │ │ │ │ strheq r1, [r0], -r0 │ │ │ │ - eorseq lr, sl, r8, ror #7 │ │ │ │ - eorseq r0, r9, r4, ror #31 │ │ │ │ - eorseq lr, sl, r4, asr #7 │ │ │ │ - @ instruction: 0x00390fd0 │ │ │ │ - eorseq lr, sl, r0, lsr #7 │ │ │ │ - eorseq r1, r9, r4, rrx │ │ │ │ + eorseq lr, sl, r8, lsl #9 │ │ │ │ + eorseq r1, r9, r4, lsl #1 │ │ │ │ + eorseq lr, sl, r4, ror #8 │ │ │ │ + eorseq r1, r9, r0, ror r0 │ │ │ │ + eorseq lr, sl, r0, asr #8 │ │ │ │ + eorseq r1, r9, r4, lsl #2 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ - eorseq r1, r9, ip, lsr #32 │ │ │ │ + eorseq r1, r9, ip, asr #1 │ │ │ │ andeq r2, r0, ip, lsl r0 │ │ │ │ - mlaseq r9, r0, lr, r0 │ │ │ │ + eorseq r0, r9, r0, lsr pc │ │ │ │ strdeq ip, [fp], #-124 @ 0xffffff84 │ │ │ │ subeq ip, fp, ip, asr #15 │ │ │ │ - eorseq r3, fp, r4, ror #31 │ │ │ │ + eorseq r4, fp, r4, lsl #1 │ │ │ │ subseq r7, r5, r4, ror #29 │ │ │ │ - eorseq r9, r9, ip, ror #14 │ │ │ │ - eorseq r4, r8, r4, asr r3 │ │ │ │ - @ instruction: 0x003842b8 │ │ │ │ - mlaseq r8, r4, r2, r4 │ │ │ │ - eorseq r4, r8, r8, lsl #5 │ │ │ │ - eorseq r4, r8, r8, asr #5 │ │ │ │ - eorseq r4, r8, ip, asr #4 │ │ │ │ + eorseq r9, r9, ip, lsl #16 │ │ │ │ + @ instruction: 0x003843f4 │ │ │ │ + eorseq r4, r8, r8, asr r3 │ │ │ │ + eorseq r4, r8, r4, lsr r3 │ │ │ │ + eorseq r4, r8, r8, lsr #6 │ │ │ │ + eorseq r4, r8, r8, ror #6 │ │ │ │ + eorseq r4, r8, ip, ror #5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - @ instruction: 0x003841f0 │ │ │ │ - @ instruction: 0x0039c1fc │ │ │ │ - @ instruction: 0x003841b4 │ │ │ │ - eorseq fp, fp, r4, lsr r3 │ │ │ │ - mlaseq r8, r0, r1, r4 │ │ │ │ - eorseq r4, r8, ip, asr #2 │ │ │ │ - eorseq r4, r8, ip, lsr r1 │ │ │ │ - eorseq r6, r8, r0, asr #10 │ │ │ │ - eorseq r6, r8, r4, lsr #20 │ │ │ │ - eorseq sp, ip, r8, asr #13 │ │ │ │ - eorseq r4, r8, r4, ror #1 │ │ │ │ - eorseq r4, r8, r4, ror r0 │ │ │ │ - eorseq r0, r9, ip, lsl #20 │ │ │ │ + mlaseq r8, r0, r2, r4 │ │ │ │ + mlaseq r9, ip, r2, ip │ │ │ │ + eorseq r4, r8, r4, asr r2 │ │ │ │ + @ instruction: 0x003bb3d4 │ │ │ │ + eorseq r4, r8, r0, lsr r2 │ │ │ │ + eorseq r4, r8, ip, ror #3 │ │ │ │ + @ instruction: 0x003841dc │ │ │ │ + eorseq r6, r8, r0, ror #11 │ │ │ │ + eorseq r6, r8, r4, asr #21 │ │ │ │ + eorseq sp, ip, r8, ror #14 │ │ │ │ + eorseq r4, r8, r4, lsl #3 │ │ │ │ + eorseq r4, r8, r4, lsl r1 │ │ │ │ + eorseq r0, r9, ip, lsr #21 │ │ │ │ subseq r7, r5, r0, ror #23 │ │ │ │ - @ instruction: 0x003b89f4 │ │ │ │ - eorseq r5, fp, r8, asr #2 │ │ │ │ + mlaseq fp, r4, sl, r8 │ │ │ │ + eorseq r5, fp, r8, ror #3 │ │ │ │ ldrheq r7, [r5], #-184 @ 0xffffff48 │ │ │ │ - eorseq r8, fp, ip, asr #19 │ │ │ │ - eorseq r5, fp, r0, lsr #2 │ │ │ │ + eorseq r8, fp, ip, ror #20 │ │ │ │ + eorseq r5, fp, r0, asr #3 │ │ │ │ subeq ip, fp, ip, asr r4 │ │ │ │ subseq r7, r5, ip, lsr fp │ │ │ │ - @ instruction: 0x00382dbc │ │ │ │ - eorseq r6, r7, r4, lsr #10 │ │ │ │ - eorseq r3, r8, r8, ror #10 │ │ │ │ + eorseq r2, r8, ip, asr lr │ │ │ │ + eorseq r6, r7, r4, asr #11 │ │ │ │ + eorseq r3, r8, r8, lsl #12 │ │ │ │ subseq r7, r5, r4, ror #21 │ │ │ │ subseq r7, r5, r8, asr #21 │ │ │ │ subeq ip, fp, ip, ror r3 │ │ │ │ subseq r7, r5, r0, lsr #21 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r2, r0, r4, asr #6 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ andeq r2, r0, r4, lsr #8 │ │ │ │ subseq r7, r5, r4, ror #19 │ │ │ │ - eorseq lr, ip, r0, lsl #4 │ │ │ │ - @ instruction: 0x003908b0 │ │ │ │ - eorseq r0, r9, r0, asr #17 │ │ │ │ + eorseq lr, ip, r0, lsr #5 │ │ │ │ + eorseq r0, r9, r0, asr r9 │ │ │ │ + eorseq r0, r9, r0, ror #18 │ │ │ │ @ instruction: 0x0055799c │ │ │ │ - eorseq r2, r8, ip, lsl ip │ │ │ │ - eorseq r0, r9, r0, lsl #15 │ │ │ │ - eorseq r5, r7, r4, ror pc │ │ │ │ + @ instruction: 0x00382cbc │ │ │ │ + eorseq r0, r9, r0, lsr #16 │ │ │ │ + eorseq r6, r7, r4, lsl r0 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ - mlaseq ip, r4, r3, sp │ │ │ │ + eorseq sp, ip, r4, lsr r4 │ │ │ │ ldrdeq ip, [fp], #-16 │ │ │ │ - eorseq r4, ip, r8, lsr #8 │ │ │ │ - eorseq sp, sl, r4, ror #7 │ │ │ │ - eorseq sp, sl, r4, asr #7 │ │ │ │ - eorseq r0, r9, r0, asr #12 │ │ │ │ + eorseq r4, ip, r8, asr #9 │ │ │ │ + eorseq sp, sl, r4, lsl #9 │ │ │ │ + eorseq sp, sl, r4, ror #8 │ │ │ │ + eorseq r0, r9, r0, ror #13 │ │ │ │ strdeq ip, [fp], #-12 │ │ │ │ subeq ip, fp, ip, asr #1 │ │ │ │ - eorseq r0, r9, r0, ror #13 │ │ │ │ + eorseq r0, r9, r0, lsl #15 │ │ │ │ subeq ip, fp, r0, ror r0 │ │ │ │ - @ instruction: 0x003b28d4 │ │ │ │ - @ instruction: 0x003905d8 │ │ │ │ - eorseq fp, pc, r0, asr #19 │ │ │ │ + eorseq r2, fp, r4, ror r9 │ │ │ │ + eorseq r0, r9, r8, ror r6 │ │ │ │ + eorseq fp, pc, r0, ror #20 │ │ │ │ subeq ip, fp, r4, lsl r0 │ │ │ │ - mlaseq pc, r4, r9, fp @ │ │ │ │ + eorseq fp, pc, r4, lsr sl @ │ │ │ │ subeq fp, fp, r8, ror #31 │ │ │ │ - eorseq r7, ip, r8, lsl r5 │ │ │ │ + @ instruction: 0x003c75b8 │ │ │ │ strheq fp, [fp], #-240 @ 0xffffff10 │ │ │ │ @ instruction: 0x004bbf9c │ │ │ │ subseq r7, r5, ip, lsl #13 │ │ │ │ subseq r7, r5, r4, ror r6 │ │ │ │ andeq r2, r0, ip, lsr #13 │ │ │ │ - eorseq r0, r9, r4, lsr #14 │ │ │ │ + eorseq r0, r9, r4, asr #15 │ │ │ │ andeq r0, r0, r4, asr lr │ │ │ │ - eorseq r0, r9, r8, lsl #14 │ │ │ │ - eorseq r0, r9, r0, lsl #14 │ │ │ │ + eorseq r0, r9, r8, lsr #15 │ │ │ │ + eorseq r0, r9, r0, lsr #15 │ │ │ │ andeq r2, r0, r8, lsl r3 │ │ │ │ subeq fp, fp, ip, ror #28 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ ldrb r3, [r7] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ bne 2806e0 │ │ │ │ ldrb r3, [r7, #1] │ │ │ │ @@ -272155,15 +272155,15 @@ │ │ │ │ ldr r3, [pc, #-584] @ 27db0c │ │ │ │ ldr r2, [pc, #-584] @ 27db10 │ │ │ │ ldr r1, [pc, #-584] @ 27db14 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #60] @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 590ea8 │ │ │ │ + bl 590f48 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r3, [pc, #-612] @ 27db18 │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ str r2, [r3] │ │ │ │ @@ -272194,46 +272194,46 @@ │ │ │ │ bl 2f6aa0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 280fb0 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [pc, #-732] @ 27db28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ ldr r3, [pc, #-740] @ 27db2c │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ str r2, [r3] │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [pc, #-760] @ 27db30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 280fb0 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, #1 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ cmp r0, #0 │ │ │ │ beq 280fb0 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r3, [pc, #-436] @ 27dca4 │ │ │ │ ldr r1, [pc, #-808] @ 27db34 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5aa1cc │ │ │ │ + bl 5aa26c │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 5d4a40 │ │ │ │ + bl 5d4ae0 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r1, [pc, #-860] @ 27db38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 1c3610 │ │ │ │ @@ -272249,65 +272249,65 @@ │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ str r2, [r3, #140] @ 0x8c │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [pc, #-924] @ 27db44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 280fb0 │ │ │ │ ldr r1, [pc, #-956] @ 27db48 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abfe4 │ │ │ │ + bl 5ac084 │ │ │ │ cmp r0, #0 │ │ │ │ bne 280a64 │ │ │ │ ldr r1, [pc, #-976] @ 27db4c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 27df30 │ │ │ │ - bl 3f10a0 │ │ │ │ + bl 3f1140 │ │ │ │ ldr r1, [pc, #-1000] @ 27db50 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 280780 │ │ │ │ - bl 3f0f3c │ │ │ │ + bl 3f0fdc │ │ │ │ cmp r0, #0 │ │ │ │ beq 281388 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [pc, #-1040] @ 27db54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, #0 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 280fb0 │ │ │ │ ldr r1, [pc, #-1068] @ 27db58 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abfe4 │ │ │ │ + bl 5ac084 │ │ │ │ ldr r3, [pc, #-1080] @ 27db5c │ │ │ │ ldr r1, [pc, #-1080] @ 27db60 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ strb r0, [r3] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5abfe4 │ │ │ │ + bl 5ac084 │ │ │ │ ldr r3, [pc, #-1104] @ 27db64 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ strb r0, [r3] │ │ │ │ b 27cc90 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -272325,91 +272325,91 @@ │ │ │ │ ldr r3, [pc, #-1168] @ 27db6c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ b 27cc90 │ │ │ │ mov r0, #1 │ │ │ │ - bl 3f10dc │ │ │ │ + bl 3f117c │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r3, [pc, #-1204] @ 27db70 │ │ │ │ ldr r8, [r9, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #15 │ │ │ │ bgt 281084 │ │ │ │ ldr r0, [pc, #-1220] @ 27db74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, #1 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ beq 280fb0 │ │ │ │ ldr r1, [pc, #-1252] @ 27db78 │ │ │ │ ldr r2, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp, #32] │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ ldr r3, [pc, #-1268] @ 27db7c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r7, [r9, r3] │ │ │ │ ldr r1, [pc, #-1276] @ 27db80 │ │ │ │ mvn r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, r2, lsl #3] │ │ │ │ mvn r2, #0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5abff4 │ │ │ │ + bl 5ac094 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r2, [r7, r3, lsl #3] │ │ │ │ add r7, r7, r3, lsl #3 │ │ │ │ cmp r2, #0 │ │ │ │ str r0, [r7, #4] │ │ │ │ beq 281070 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r8] │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [pc, #-1340] @ 27db84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, #0 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ cmp r0, #0 │ │ │ │ beq 280fb0 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [pc, #-1376] @ 27db88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, #1 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ beq 280fb0 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [pc, #-1416] @ 27db8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r3, [pc, #-1312] @ 27dc00 │ │ │ │ mov r2, #0 │ │ │ │ ldr r8, [r9, r3] │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r8 │ │ │ │ - bl 5ac840 │ │ │ │ + bl 5ac8e0 │ │ │ │ ldr r1, [pc, #-1448] @ 27db90 │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5ac1dc │ │ │ │ + bl 5ac27c │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ mov r2, #0 │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ @@ -272438,93 +272438,93 @@ │ │ │ │ bne 2809dc │ │ │ │ mov r8, #0 │ │ │ │ ldr r3, [pc, #-1576] @ 27dba0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, r8, lsl #2 │ │ │ │ ldr r0, [r8, #72] @ 0x48 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 534494 │ │ │ │ + bl 534534 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r7, [r8, #132] @ 0x84 │ │ │ │ str r2, [r8, #72] @ 0x48 │ │ │ │ ldr r2, [r3, #132] @ 0x84 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ str r2, [r3, #68] @ 0x44 │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [pc, #-1628] @ 27dba4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 340084 │ │ │ │ + bl 340124 │ │ │ │ cmp r0, #0 │ │ │ │ beq 280c30 │ │ │ │ ldr r3, [pc, #-1644] @ 27dba8 │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ strb r2, [r3] │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [pc, #-1664] @ 27dbac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [pc, #-1672] @ 27dbb0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [pc, #-1692] @ 27dbb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [pc, #-1700] @ 27dbb8 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [pc, #-1720] @ 27dbbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, #0 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ cmp r0, #0 │ │ │ │ beq 280fb0 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [pc, #-1756] @ 27dbc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 340084 │ │ │ │ + bl 340124 │ │ │ │ cmp r0, #0 │ │ │ │ beq 280c1c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ bl 176a80 <__isoc23_strtol@plt> │ │ │ │ ldr r3, [pc, #-1788] @ 27dbc4 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r0, [r3] │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [pc, #-1804] @ 27dbc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 340084 │ │ │ │ + bl 340124 │ │ │ │ cmp r0, #0 │ │ │ │ beq 280c30 │ │ │ │ ldr r3, [pc, #-1820] @ 27dbcc │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ str r2, [r3] │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [pc, #-1840] @ 27dbd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, #0 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ cmp r0, #0 │ │ │ │ beq 280fb0 │ │ │ │ ldr r3, [pc, #-1660] @ 27dca4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ mov r1, r3 │ │ │ │ bl 24b460 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ @@ -272544,15 +272544,15 @@ │ │ │ │ b 27cc90 │ │ │ │ ldr r3, [pc, #-1940] @ 27dbd8 │ │ │ │ ldr r0, [pc, #-1940] @ 27dbdc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r3] │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ bl 2dddc8 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r3, [pc, #-1976] @ 27dbe0 │ │ │ │ ldr r0, [pc, #-1976] @ 27dbe4 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -272560,222 +272560,222 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r3, #96] @ 0x60 │ │ │ │ bl 2f1fa8 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [pc, #-2004] @ 27dbe8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2813e0 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, #1 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ cmp r0, #0 │ │ │ │ beq 280fb0 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [pc, #-2048] @ 27dbec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 281324 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, #1 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ beq 280fb0 │ │ │ │ ldr r1, [pc, #-2088] @ 27dbf0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 281310 │ │ │ │ ldr r8, [pc, #-2104] @ 27dbf4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 281310 │ │ │ │ ldr r0, [pc, #-2128] @ 27dbf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5accb4 │ │ │ │ + bl 5acd54 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 280dc8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #1 │ │ │ │ - bl 5ac840 │ │ │ │ + bl 5ac8e0 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ beq 281338 │ │ │ │ ldr r7, [pc, #-2184] @ 27dbfc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ subs r2, r0, #0 │ │ │ │ beq 280774 │ │ │ │ ldr r3, [pc, #-2208] @ 27dc00 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r8, [r9, r3] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r8 │ │ │ │ - bl 5ac1dc │ │ │ │ + bl 5ac27c │ │ │ │ ldr r7, [pc, #-2228] @ 27dc04 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [pc, #-2248] @ 27dc08 │ │ │ │ mov r3, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5ac1dc │ │ │ │ + bl 5ac27c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, r7 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ subs r2, r0, #0 │ │ │ │ beq 27e504 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r8 │ │ │ │ - bl 5ac1dc │ │ │ │ + bl 5ac27c │ │ │ │ ldr r7, [pc, #-2304] @ 27dc0c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ subs r2, r0, #0 │ │ │ │ beq 27e530 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r8 │ │ │ │ - bl 5ac1dc │ │ │ │ + bl 5ac27c │ │ │ │ ldr r7, [pc, #-2344] @ 27dc10 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ subs r2, r0, #0 │ │ │ │ beq 27e55c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r8 │ │ │ │ - bl 5ac1dc │ │ │ │ + bl 5ac27c │ │ │ │ ldr r7, [pc, #-2384] @ 27dc14 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ subs r2, r0, #0 │ │ │ │ beq 27e588 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r8 │ │ │ │ - bl 5ac1dc │ │ │ │ + bl 5ac27c │ │ │ │ ldr r7, [pc, #-2424] @ 27dc18 │ │ │ │ mov r2, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5abfe4 │ │ │ │ + bl 5ac084 │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [pc, #-2448] @ 27dc1c │ │ │ │ mov r3, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5ac448 │ │ │ │ + bl 5ac4e8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, r7 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ subs r2, r0, #0 │ │ │ │ beq 27e5e0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r8 │ │ │ │ - bl 5ac1dc │ │ │ │ + bl 5ac27c │ │ │ │ ldr r0, [pc, #-2504] @ 27dc20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 5ac840 │ │ │ │ + bl 5ac8e0 │ │ │ │ ldr r2, [pc, #-2528] @ 27dc24 │ │ │ │ ldr r1, [pc, #-2528] @ 27dc28 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5ac1dc │ │ │ │ + bl 5ac27c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5accb4 │ │ │ │ + bl 5acd54 │ │ │ │ ldr r1, [pc, #-2556] @ 27dc2c │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5ac1dc │ │ │ │ + bl 5ac27c │ │ │ │ ldr r1, [pc, #-2576] @ 27dc30 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ mov r3, r8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5ac1dc │ │ │ │ + bl 5ac27c │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [pc, #-2620] @ 27dc34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, #0 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ cmp r0, #0 │ │ │ │ beq 280fb0 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r3, [pc, #-2656] @ 27dc38 │ │ │ │ ldr r2, [pc, #-2656] @ 27dc3c │ │ │ │ ldr r1, [pc, #-2656] @ 27dc40 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #60] @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 590ea8 │ │ │ │ + bl 590f48 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r3, [pc, #-2684] @ 27dc44 │ │ │ │ ldr r2, [pc, #-2684] @ 27dc48 │ │ │ │ ldr r1, [pc, #-2684] @ 27dc4c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #60] @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 590ea8 │ │ │ │ + bl 590f48 │ │ │ │ mov r0, #32 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ bl 175100 │ │ │ │ str r8, [r0, #4] │ │ │ │ mov r8, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r8, [r0] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 5a8bd0 │ │ │ │ + bl 5a8c70 │ │ │ │ ldr r3, [pc, #-2740] @ 27dc50 │ │ │ │ add r1, r7, #24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str r8, [r7, #24] │ │ │ │ str r2, [r7, #28] │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ @@ -272789,28 +272789,28 @@ │ │ │ │ ldr r7, [pc, #-2792] @ 27dc54 │ │ │ │ ldr r2, [pc, #-2792] @ 27dc58 │ │ │ │ ldr r1, [pc, #-2792] @ 27dc5c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r7, #60] @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 590ea8 │ │ │ │ + bl 590f48 │ │ │ │ mov r3, #1 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ strb r3, [r7, #100] @ 0x64 │ │ │ │ str r3, [r7, #28] │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [pc, #-2832] @ 27dc60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 28120c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, #0 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ cmp r0, #0 │ │ │ │ beq 280fb0 │ │ │ │ ldr r2, [pc, #-2868] @ 27dc64 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #24] │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -272883,33 +272883,33 @@ │ │ │ │ ldr r2, [pc, #-3116] @ 27dc88 │ │ │ │ ldr r1, [pc, #-3116] @ 27dc8c │ │ │ │ ldr r0, [pc, #-3116] @ 27dc90 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ - bl 366c0c │ │ │ │ + bl 366cac │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r3, [pc, #-3144] @ 27dc94 │ │ │ │ ldr r2, [pc, #-3144] @ 27dc98 │ │ │ │ ldr r1, [pc, #-3144] @ 27dc9c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #60] @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 590ea8 │ │ │ │ + bl 590f48 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [pc, #-3172] @ 27dca0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, #1 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ cmp r0, #0 │ │ │ │ beq 280fb0 │ │ │ │ ldr r3, [pc, #-3200] @ 27dca4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ mov r1, r3 │ │ │ │ bl 1fd3c0 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ @@ -272917,81 +272917,81 @@ │ │ │ │ ldr r3, [pc, #-3224] @ 27dca4 │ │ │ │ ldr r1, [pc, #-3224] @ 27dca8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 58c1a0 │ │ │ │ + bl 58c240 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #24 │ │ │ │ bl 1774c4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4f5204 │ │ │ │ + bl 4f52a4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 586b3c │ │ │ │ + bl 586bdc │ │ │ │ add r0, r8, #4 │ │ │ │ - bl 5a8bd0 │ │ │ │ + bl 5a8c70 │ │ │ │ ldr r3, [pc, #-3300] @ 27dcac │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r8, #20] │ │ │ │ ldr r2, [r3, #1444] @ 0x5a4 │ │ │ │ str r8, [r2] │ │ │ │ add r8, r8, #20 │ │ │ │ str r8, [r3, #1444] @ 0x5a4 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [pc, #-3336] @ 27dcb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, #0 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ cmp r0, #0 │ │ │ │ beq 280fb0 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r3, [pc, #-3372] @ 27dcb4 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r3, pc, r3 │ │ │ │ mvn r1, #0 │ │ │ │ mov r0, #5 │ │ │ │ - bl 3e8808 │ │ │ │ + bl 3e88a8 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r3, [pc, #-3400] @ 27dcb8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r3, pc, r3 │ │ │ │ mvn r1, #0 │ │ │ │ mov r0, #6 │ │ │ │ - bl 3e8808 │ │ │ │ + bl 3e88a8 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r3, [pc, #-3428] @ 27dcbc │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #2 │ │ │ │ mvn r0, #0 │ │ │ │ - bl 3e8808 │ │ │ │ + bl 3e88a8 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ mov r0, #32 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ bl 175100 │ │ │ │ mov r3, #2 │ │ │ │ mov r8, r0 │ │ │ │ str r3, [r0] │ │ │ │ str r7, [r8, #4] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 5a8bd0 │ │ │ │ + bl 5a8c70 │ │ │ │ ldr r3, [pc, #-3492] @ 27dcc0 │ │ │ │ ldr r2, [pc, #-3492] @ 27dcc4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r3, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #-3504] @ 27dcc8 │ │ │ │ mov lr, r2 │ │ │ │ @@ -273051,18 +273051,18 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ str r2, [r3, #16] │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [pc, #-3712] @ 27dce8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, #1 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ cmp r0, #0 │ │ │ │ beq 280fb0 │ │ │ │ ldr r3, [pc, #-3740] @ 27dcec │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ str r2, [r3, #16] │ │ │ │ @@ -273071,15 +273071,15 @@ │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ bl 175100 │ │ │ │ mov r3, #3 │ │ │ │ mov r7, r0 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r3, [r0] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 5a8bd0 │ │ │ │ + bl 5a8c70 │ │ │ │ ldr r3, [pc, #-3796] @ 27dcf0 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r7, #24] │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str r2, [r7, #28] │ │ │ │ str r7, [r2] │ │ │ │ @@ -273104,31 +273104,31 @@ │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ str r2, [r3] │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [pc, #-3896] @ 27dd00 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 280fb0 │ │ │ │ ldr r3, [pc, #-3928] @ 27dd04 │ │ │ │ ldr r1, [pc, #-3928] @ 27dd08 │ │ │ │ ldr r8, [r9, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldrb r2, [r8] │ │ │ │ - bl 5abfe4 │ │ │ │ + bl 5ac084 │ │ │ │ ldr r1, [pc, #-3944] @ 27dd0c │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ subs r7, r0, #0 │ │ │ │ ldreq r8, [sp, #56] @ 0x38 │ │ │ │ beq 27cc90 │ │ │ │ ldrb r3, [r7] │ │ │ │ cmp r3, #111 @ 0x6f │ │ │ │ bne 28012c │ │ │ │ ldrb r3, [r7, #1] │ │ │ │ @@ -273147,15 +273147,15 @@ │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ bl 175100 │ │ │ │ mov r3, #4 │ │ │ │ mov r7, r0 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r3, [r0] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 5a8bd0 │ │ │ │ + bl 5a8c70 │ │ │ │ ldr r3, [pc, #-4064] @ 27dd14 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r7, #24] │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str r2, [r7, #28] │ │ │ │ str r7, [r2] │ │ │ │ @@ -273168,15 +273168,15 @@ │ │ │ │ ldr r3, [pc, #3788] @ 27fbf4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ mov r3, #4 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [r0] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 5a8bd0 │ │ │ │ + bl 5a8c70 │ │ │ │ ldr r3, [pc, #3760] @ 27fbf8 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r7, #24] │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str r2, [r7, #28] │ │ │ │ str r7, [r2] │ │ │ │ @@ -273196,127 +273196,127 @@ │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ str r2, [r3, #112] @ 0x70 │ │ │ │ b 27cc90 │ │ │ │ ldr r3, [pc, #3680] @ 27fc04 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ mov r1, r3 │ │ │ │ - bl 5b0c14 │ │ │ │ + bl 5b0cb4 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r3, [pc, #3652] @ 27fc04 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ mov r1, r3 │ │ │ │ - bl 5b733c │ │ │ │ + bl 5b73dc │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r3, [pc, #3628] @ 27fc08 │ │ │ │ ldr r1, [pc, #3628] @ 27fc0c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 590ea8 │ │ │ │ + bl 590f48 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r3, [pc, #3600] @ 27fc10 │ │ │ │ ldr r1, [pc, #3600] @ 27fc14 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 590ea8 │ │ │ │ + bl 590f48 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r3, [pc, #3572] @ 27fc18 │ │ │ │ ldr r1, [pc, #3572] @ 27fc1c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 590ea8 │ │ │ │ + bl 590f48 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r3, [pc, #3544] @ 27fc20 │ │ │ │ ldr r1, [pc, #3544] @ 27fc24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 590ea8 │ │ │ │ + bl 590f48 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r3, [pc, #3516] @ 27fc28 │ │ │ │ ldr r1, [pc, #3516] @ 27fc2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 590ea8 │ │ │ │ + bl 590f48 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r3, [pc, #3444] @ 27fc04 │ │ │ │ mov r7, #0 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 58c1a0 │ │ │ │ + bl 58c240 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ ldr r8, [pc, #4000] @ 27fe60 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 51355c │ │ │ │ - bl 584ec4 │ │ │ │ + bl 5135fc │ │ │ │ + bl 584f64 │ │ │ │ ldr r3, [pc, #3424] @ 27fc30 │ │ │ │ ldr lr, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov ip, r3 │ │ │ │ mov r7, r0 │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm lr, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ ldr r8, [r9, r8] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 513348 │ │ │ │ + bl 5133e8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 586b3c │ │ │ │ + bl 586bdc │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 51316c │ │ │ │ + bl 51320c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 586b3c │ │ │ │ + bl 586bdc │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [pc, #3336] @ 27fc34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, #1 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ cmp r0, #0 │ │ │ │ beq 280fb0 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ mov r0, #32 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ bl 175100 │ │ │ │ mov r3, #1 │ │ │ │ mov r8, r0 │ │ │ │ str r3, [r0] │ │ │ │ str r7, [r8, #4] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 5a8bd0 │ │ │ │ + bl 5a8c70 │ │ │ │ ldr r3, [pc, #3264] @ 27fc38 │ │ │ │ ldr r2, [pc, #3264] @ 27fc3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r3, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #3252] @ 27fc40 │ │ │ │ mov lr, r2 │ │ │ │ @@ -273335,62 +273335,62 @@ │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r2, [sp, #20] │ │ │ │ streq r0, [r2, #16] │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [pc, #3180] @ 27fc44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, #1 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ cmp r0, #0 │ │ │ │ beq 280fb0 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [pc, #3144] @ 27fc48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ bl 281d74 │ │ │ │ cmp r0, #0 │ │ │ │ blt 280fb0 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r3, [pc, #3112] @ 27fc4c │ │ │ │ ldr r1, [pc, #3112] @ 27fc50 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 590ea8 │ │ │ │ + bl 590f48 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r3, [pc, #3084] @ 27fc54 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r3, pc, r3 │ │ │ │ mvn r1, #0 │ │ │ │ mov r0, #4 │ │ │ │ - bl 3e8808 │ │ │ │ + bl 3e88a8 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r3, [pc, #3056] @ 27fc58 │ │ │ │ ldr r0, [pc, #3056] @ 27fc5c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r3] │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ bl 2dddc8 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ mov fp, r0 │ │ │ │ bl 176504 │ │ │ │ ldr r2, [pc, #3000] @ 27fc60 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ add r3, fp, r0 │ │ │ │ ldrb r3, [r3, #-1] │ │ │ │ @@ -273402,15 +273402,15 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ bl 175178 │ │ │ │ mov r1, sl │ │ │ │ mov fp, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 590ea8 │ │ │ │ + bl 590f48 │ │ │ │ mov r0, fp │ │ │ │ bl 1753dc │ │ │ │ b 27d098 │ │ │ │ cmp r0, r5 │ │ │ │ movne r2, r0 │ │ │ │ beq 280eb8 │ │ │ │ ldr r3, [r2] │ │ │ │ @@ -273426,118 +273426,118 @@ │ │ │ │ cmp fp, #0 │ │ │ │ movne r8, fp │ │ │ │ beq 280eb8 │ │ │ │ mov r0, sl │ │ │ │ bl 176258 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr sl, [pc, #2840] @ 27fc68 │ │ │ │ ldr r0, [r8, #128] @ 0x80 │ │ │ │ - bl 366cac │ │ │ │ + bl 366d4c │ │ │ │ ldr r5, [pc, #2832] @ 27fc6c │ │ │ │ mov r0, r8 │ │ │ │ - bl 36874c │ │ │ │ + bl 3687ec │ │ │ │ add sl, pc, sl │ │ │ │ ldr r2, [pc, #2820] @ 27fc70 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, sl, #184 @ 0xb8 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [pc, #2792] @ 27fc74 │ │ │ │ ldr fp, [pc, #2792] @ 27fc78 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r9, r3 │ │ │ │ add fp, pc, fp │ │ │ │ str r0, [r3] │ │ │ │ - bl 36a6c4 │ │ │ │ + bl 36a764 │ │ │ │ ldr r2, [r9] │ │ │ │ mov r1, r5 │ │ │ │ - bl 36ad74 │ │ │ │ + bl 36ae14 │ │ │ │ ldr r5, [r9] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 364c44 │ │ │ │ + bl 364ce4 │ │ │ │ ldr r1, [pc, #2740] @ 27fc7c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 364c44 │ │ │ │ + bl 364ce4 │ │ │ │ ldr r1, [pc, #2728] @ 27fc80 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 364c44 │ │ │ │ + bl 364ce4 │ │ │ │ mov r0, fp │ │ │ │ - bl 360ca4 │ │ │ │ + bl 360d44 │ │ │ │ mov r5, r0 │ │ │ │ bl 21dc54 │ │ │ │ ldr r1, [pc, #2700] @ 27fc84 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 36ad74 │ │ │ │ + bl 36ae14 │ │ │ │ ldr r0, [r8, #148] @ 0x94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 27f21c │ │ │ │ - bl 333e78 │ │ │ │ + bl 333f18 │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 281058 │ │ │ │ - bl 32dfb0 │ │ │ │ + bl 32e050 │ │ │ │ ldr r0, [r8, #132] @ 0x84 │ │ │ │ cmp r0, #0 │ │ │ │ beq 27f230 │ │ │ │ - bl 598108 │ │ │ │ + bl 5981a8 │ │ │ │ ldr r0, [r8, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 27f298 │ │ │ │ ldr r3, [pc, #3100] @ 27fe60 │ │ │ │ mov r2, #0 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r8 │ │ │ │ - bl 5aea10 │ │ │ │ + bl 5aeab0 │ │ │ │ mov r5, r0 │ │ │ │ bl 27afb0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [r1] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 36cf20 │ │ │ │ + bl 36cfc0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 27f298 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28143c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ beq 280c58 │ │ │ │ ldr r3, [pc, #2536] @ 27fc88 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ bl 291de8 │ │ │ │ - bl 4c2344 │ │ │ │ + bl 4c23e4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r3, [pc, #2504] @ 27fc8c │ │ │ │ ldr r2, [pc, #2504] @ 27fc90 │ │ │ │ ldr r1, [pc, #2504] @ 27fc94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #2476] @ 27fc98 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r3, #16] │ │ │ │ cmp r8, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 27f370 │ │ │ │ ldr sl, [pc, #2456] @ 27fc9c │ │ │ │ @@ -273547,15 +273547,15 @@ │ │ │ │ str r4, [sp, #32] │ │ │ │ add r5, sl, #2048 @ 0x800 │ │ │ │ mov r4, r8 │ │ │ │ mov r8, r3 │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, r8 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 27f35c │ │ │ │ add fp, sl, #1888 @ 0x760 │ │ │ │ ldr r0, [fp] │ │ │ │ mov r1, r6 │ │ │ │ bl 176a98 │ │ │ │ add fp, fp, #8 │ │ │ │ @@ -273568,27 +273568,27 @@ │ │ │ │ cmp r4, #0 │ │ │ │ bne 27f320 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #2348] @ 27fca4 │ │ │ │ ldr r5, [pc, #2348] @ 27fca8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5ad680 │ │ │ │ + bl 5ad720 │ │ │ │ ldr r0, [pc, #2320] @ 27fcac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5ad680 │ │ │ │ + bl 5ad720 │ │ │ │ ldr r3, [pc, #2296] @ 27fcb0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2805cc │ │ │ │ ldr r3, [pc, #2280] @ 27fcb4 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -273627,21 +273627,21 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 27f488 │ │ │ │ ldr r0, [r9, #124] @ 0x7c │ │ │ │ cmp r0, #0 │ │ │ │ beq 27f488 │ │ │ │ - bl 367844 │ │ │ │ + bl 3678e4 │ │ │ │ subs r8, r0, #0 │ │ │ │ bne 27f488 │ │ │ │ ldr r0, [pc, #2128] @ 27fccc │ │ │ │ ldr r1, [r9, #124] @ 0x7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ str r8, [r5] │ │ │ │ ldr r5, [pc, #2112] @ 27fcd0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 27f4b8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ @@ -273654,30 +273654,30 @@ │ │ │ │ ldr sl, [pc, #2072] @ 27fcd8 │ │ │ │ add sl, pc, sl │ │ │ │ add r5, sl, #28 │ │ │ │ mov r0, r5 │ │ │ │ bl 1cc618 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r3, [pc, #2044] @ 27fcdc │ │ │ │ ldr r2, [pc, #2044] @ 27fce0 │ │ │ │ ldr r1, [pc, #2044] @ 27fce4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1cc908 │ │ │ │ mov r5, r0 │ │ │ │ - bl 3f10bc │ │ │ │ + bl 3f115c │ │ │ │ ldrb r3, [sl, #100] @ 0x64 │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 2802b0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2801b8 │ │ │ │ ldr r2, [pc, #1976] @ 27fce8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -273707,25 +273707,25 @@ │ │ │ │ ldr r1, [r3, #120] @ 0x78 │ │ │ │ cmp r1, #0 │ │ │ │ beq 27f5a0 │ │ │ │ mov r0, r8 │ │ │ │ bl 27c3c4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r3, [pc, #1864] @ 27fcfc │ │ │ │ ldr r2, [pc, #1864] @ 27fd00 │ │ │ │ ldr r1, [pc, #1864] @ 27fd04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #1836] @ 27fd08 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3, #34] @ 0x22 │ │ │ │ cmp r2, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 27f5fc │ │ │ │ ldr r3, [r3, #28] │ │ │ │ @@ -273752,28 +273752,28 @@ │ │ │ │ ldr r3, [pc, #1744] @ 27fd18 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #1728] @ 27fd1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [pc, #1720] @ 27fd20 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 5ad680 │ │ │ │ + bl 5ad720 │ │ │ │ ldr r0, [pc, #1704] @ 27fd24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [pc, #1696] @ 27fd28 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 5ad680 │ │ │ │ + bl 5ad720 │ │ │ │ ldr r3, [pc, #1680] @ 27fd2c │ │ │ │ ldr r1, [r8, #92] @ 0x5c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r9, [r3, #96] @ 0x60 │ │ │ │ bne 28055c │ │ │ │ ldr sl, [pc, #1660] @ 27fd30 │ │ │ │ @@ -273788,38 +273788,38 @@ │ │ │ │ add sl, r5, #4 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4, #1440] @ 0x5a0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #20] │ │ │ │ mov r0, sl │ │ │ │ streq fp, [r4, #1444] @ 0x5a4 │ │ │ │ - bl 5a8aa4 │ │ │ │ + bl 5a8b44 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 3eda68 │ │ │ │ + bl 3edb08 │ │ │ │ mov r0, sl │ │ │ │ - bl 5a8b4c │ │ │ │ + bl 5a8bec │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 4dc700 │ │ │ │ + bl 4dc7a0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1753dc │ │ │ │ ldr r5, [r4, #1440] @ 0x5a0 │ │ │ │ cmp r5, #0 │ │ │ │ bne 27f6cc │ │ │ │ ldr r4, [sp, #32] │ │ │ │ cmp r9, #0 │ │ │ │ bne 280538 │ │ │ │ ldr r0, [pc, #1536] @ 27fd34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [pc, #1528] @ 27fd38 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r8, #88 @ 0x58 │ │ │ │ - bl 5ad680 │ │ │ │ + bl 5ad720 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 27ced8 │ │ │ │ ldr r2, [r8, #88] @ 0x58 │ │ │ │ ldr r3, [pc, #1500] @ 27fd3c │ │ │ │ ldr r8, [pc, #1500] @ 27fd40 │ │ │ │ ldr fp, [pc, #1500] @ 27fd44 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -273851,15 +273851,15 @@ │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ bl 27afb0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r5, #60] @ 0x3c │ │ │ │ ldr r0, [r0] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ - bl 36cf20 │ │ │ │ + bl 36cfc0 │ │ │ │ mov r0, #0 │ │ │ │ bl 2f6a94 │ │ │ │ cmp r0, #0 │ │ │ │ bne 280944 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3, #180] @ 0xb4 │ │ │ │ @@ -273877,44 +273877,44 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 28143c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ beq 280c50 │ │ │ │ mov r0, #1 │ │ │ │ - bl 361554 │ │ │ │ + bl 3615f4 │ │ │ │ ldr r0, [pc, #1272] @ 27fd54 │ │ │ │ mov r8, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ strb r8, [sp, #68] @ 0x44 │ │ │ │ ldr r5, [r4] │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [pc, #1252] @ 27fd58 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5ad680 │ │ │ │ + bl 5ad720 │ │ │ │ ldr r3, [pc, #1236] @ 27fd5c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #196] @ 0xc4 │ │ │ │ cmp r3, r8 │ │ │ │ ldr r8, [pc, #1224] @ 27fd60 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r8, #8] │ │ │ │ beq 280b60 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2811d0 │ │ │ │ ldr r0, [pc, #1204] @ 27fd64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [pc, #1196] @ 27fd68 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5ad680 │ │ │ │ + bl 5ad720 │ │ │ │ ldrb r3, [sp, #68] @ 0x44 │ │ │ │ cmp r0, #0 │ │ │ │ beq 281288 │ │ │ │ cmp r3, #0 │ │ │ │ beq 27f8f0 │ │ │ │ ldr r3, [pc, #1160] @ 27fd6c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -273928,68 +273928,68 @@ │ │ │ │ beq 27f918 │ │ │ │ ldr r3, [pc, #1128] @ 27fd74 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28126c │ │ │ │ mov r0, #2 │ │ │ │ - bl 361554 │ │ │ │ + bl 3615f4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r3, [pc, #1092] @ 27fd78 │ │ │ │ ldr r2, [pc, #1092] @ 27fd7c │ │ │ │ ldr r1, [pc, #1092] @ 27fd80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #1064] @ 27fd84 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 27f988 │ │ │ │ ldr r2, [r0, #64] @ 0x40 │ │ │ │ cmp r2, #0 │ │ │ │ beq 27f988 │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ ldr r0, [pc, #1028] @ 27fd88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ ldr r3, [pc, #1020] @ 27fd8c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 27f9a8 │ │ │ │ ldr r1, [r3, #140] @ 0x8c │ │ │ │ mov r2, r6 │ │ │ │ bl 274e48 │ │ │ │ bl 2ddae8 │ │ │ │ ldr r0, [pc, #988] @ 27fd90 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2785ac │ │ │ │ mov r0, r6 │ │ │ │ - bl 59e7dc │ │ │ │ + bl 59e87c │ │ │ │ cmp r0, #0 │ │ │ │ beq 280fb0 │ │ │ │ bl 281d18 │ │ │ │ cmp r0, #0 │ │ │ │ blt 280fb0 │ │ │ │ ldr r0, [pc, #952] @ 27fd94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [pc, #944] @ 27fd98 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 5ad680 │ │ │ │ + bl 5ad720 │ │ │ │ ldr r3, [pc, #928] @ 27fd9c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, #24] │ │ │ │ cmp r4, #0 │ │ │ │ beq 280060 │ │ │ │ ldr r3, [pc, #912] @ 27fda0 │ │ │ │ ldr r5, [pc, #912] @ 27fda4 │ │ │ │ @@ -274006,15 +274006,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 27fab0 │ │ │ │ ldr r6, [r4] │ │ │ │ cmp r6, #1 │ │ │ │ bne 27fa34 │ │ │ │ add r8, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a8aa4 │ │ │ │ + bl 5a8b44 │ │ │ │ ldr r7, [r5, #84] @ 0x54 │ │ │ │ mov r2, #4 │ │ │ │ add r1, r7, #1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ ldr r9, [r4, #4] │ │ │ │ bl 17516c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ @@ -274025,15 +274025,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ streq r0, [fp, r7, lsl #2] │ │ │ │ bne 2804a4 │ │ │ │ ldr r3, [sl, #84] @ 0x54 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [sl, #84] @ 0x54 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a8b4c │ │ │ │ + bl 5a8bec │ │ │ │ ldr r4, [r4, #24] │ │ │ │ cmp r4, #0 │ │ │ │ bne 27fa40 │ │ │ │ ldr r3, [pc, #756] @ 27fdac │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, #24] │ │ │ │ @@ -274054,15 +274054,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 27fbbc │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #2 │ │ │ │ bne 27faf4 │ │ │ │ add r5, r4, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a8aa4 │ │ │ │ + bl 5a8b44 │ │ │ │ add r8, sp, #212 @ 0xd4 │ │ │ │ ldr r9, [r4, #4] │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 176c18 │ │ │ │ mov r1, fp │ │ │ │ @@ -274081,26 +274081,26 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r8 │ │ │ │ bl 176b88 <__snprintf_chk@plt> │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ ldr r8, [sl, #160] @ 0xa0 │ │ │ │ - bl 4cc98c │ │ │ │ + bl 4cca2c │ │ │ │ ldr r3, [pc, #560] @ 27fdbc │ │ │ │ ldr r2, [r7, r3] │ │ │ │ ldr r3, [sl, #160] @ 0xa0 │ │ │ │ str r0, [r2, r8, lsl #2] │ │ │ │ ldr r2, [r2, r3, lsl #2] │ │ │ │ cmp r2, #0 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl, #160] @ 0xa0 │ │ │ │ beq 280d20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a8b4c │ │ │ │ + bl 5a8bec │ │ │ │ ldr r4, [r4, #24] │ │ │ │ cmp r4, #0 │ │ │ │ bne 27fb00 │ │ │ │ ldr r3, [pc, #508] @ 27fdc0 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, #24] │ │ │ │ @@ -274110,344 +274110,344 @@ │ │ │ │ ldr sl, [pc, #488] @ 27fdc8 │ │ │ │ ldr fp, [pc, #488] @ 27fdcc │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, pc, sl │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #32] │ │ │ │ b 27ffc4 │ │ │ │ - eorseq r0, r9, r0, ror r3 │ │ │ │ + eorseq r0, r9, r0, lsl r4 │ │ │ │ subeq fp, fp, r8, lsl lr │ │ │ │ subseq r7, r5, r8, lsl #10 │ │ │ │ ldrsheq r7, [r5], #-64 @ 0xffffffc0 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ subseq r7, r5, r0, lsr #9 │ │ │ │ - eorseq ip, r9, r0, asr #15 │ │ │ │ + eorseq ip, r9, r0, ror #16 │ │ │ │ subseq r7, r5, ip, ror r4 │ │ │ │ - eorseq r5, r7, ip, asr #23 │ │ │ │ + eorseq r5, r7, ip, ror #24 │ │ │ │ subseq r7, r5, r8, asr r4 │ │ │ │ - mlaseq fp, r8, lr, r2 │ │ │ │ + eorseq r2, fp, r8, lsr pc │ │ │ │ subseq r7, r5, r4, lsr r4 │ │ │ │ - mlaseq r7, ip, fp, r5 │ │ │ │ + eorseq r5, r7, ip, lsr ip │ │ │ │ subseq r7, r5, r0, lsl r4 │ │ │ │ - @ instruction: 0x00375bdc │ │ │ │ + eorseq r5, r7, ip, ror ip │ │ │ │ andeq r1, r0, r0, lsl #15 │ │ │ │ - mlaseq r7, r8, sp, r6 │ │ │ │ + eorseq r6, r7, r8, lsr lr │ │ │ │ subeq fp, fp, r8, ror #23 │ │ │ │ strheq fp, [fp], #-184 @ 0xffffff48 │ │ │ │ - eorseq r0, r9, ip, asr #3 │ │ │ │ - eorseq sp, sl, r0, ror sl │ │ │ │ - mlaseq r9, r0, r0, r0 │ │ │ │ + eorseq r0, r9, ip, ror #4 │ │ │ │ + eorseq sp, sl, r0, lsl fp │ │ │ │ + eorseq r0, r9, r0, lsr r1 │ │ │ │ subseq r7, r5, r8, asr r2 │ │ │ │ - eorseq r5, r7, ip, ror ip │ │ │ │ - eorseq ip, sl, ip, ror sp │ │ │ │ + eorseq r5, r7, ip, lsl sp │ │ │ │ + eorseq ip, sl, ip, lsl lr │ │ │ │ ldrdeq fp, [fp], #-160 @ 0xffffff60 │ │ │ │ - eorseq lr, sl, r4, ror #11 │ │ │ │ + eorseq lr, sl, r4, lsl #13 │ │ │ │ andeq r3, r0, ip, ror #12 │ │ │ │ - eorseq r0, r9, ip, lsl #11 │ │ │ │ - subeq r4, r5, r0, ror #13 │ │ │ │ - eorseq r7, r6, r4, lsl r3 │ │ │ │ - @ instruction: 0x00366db8 │ │ │ │ + eorseq r0, r9, ip, lsr #12 │ │ │ │ + subeq r4, r5, r0, lsl #15 │ │ │ │ + @ instruction: 0x003673b4 │ │ │ │ + eorseq r6, r6, r8, asr lr │ │ │ │ andeq r1, r0, r8, asr #25 │ │ │ │ - eorseq r4, r7, ip, asr sl │ │ │ │ - eorseq r8, r7, ip, asr #19 │ │ │ │ - eorseq r8, r7, r8, asr #19 │ │ │ │ - eorseq r0, r9, r8, lsr r5 │ │ │ │ + @ instruction: 0x00374afc │ │ │ │ + eorseq r8, r7, ip, ror #20 │ │ │ │ + eorseq r8, r7, r8, ror #20 │ │ │ │ + @ instruction: 0x003905d8 │ │ │ │ ldrsbeq r6, [r5], #-252 @ 0xffffff04 │ │ │ │ - subeq r4, r5, r8, ror r5 │ │ │ │ - eorseq r6, r6, r8, asr ip │ │ │ │ - eorseq r7, r6, r0, lsr #3 │ │ │ │ + subeq r4, r5, r8, lsl r6 │ │ │ │ + @ instruction: 0x00366cf8 │ │ │ │ + eorseq r7, r6, r0, asr #4 │ │ │ │ subeq fp, fp, r8, ror r8 │ │ │ │ strdeq sp, [r9], #-12 │ │ │ │ - eorseq ip, ip, ip, asr #19 │ │ │ │ - eorseq r5, r8, ip, lsr #15 │ │ │ │ + eorseq ip, ip, ip, ror #20 │ │ │ │ + eorseq r5, r8, ip, asr #16 │ │ │ │ @ instruction: 0xffff9790 │ │ │ │ - eorseq r5, r8, r8, lsl ip │ │ │ │ + @ instruction: 0x00385cb8 │ │ │ │ subseq r6, r5, r8, asr #29 │ │ │ │ subeq fp, fp, r0, ror r7 │ │ │ │ subeq fp, fp, r0, asr #14 │ │ │ │ subeq fp, fp, r8, lsr #14 │ │ │ │ subeq fp, fp, r0, lsl r7 │ │ │ │ strdeq fp, [fp], #-104 @ 0xffffff98 │ │ │ │ subeq fp, fp, ip, ror #13 │ │ │ │ - @ instruction: 0x003902b8 │ │ │ │ + eorseq r0, r9, r8, asr r3 │ │ │ │ ldrsheq r6, [r5], #-208 @ 0xffffff30 │ │ │ │ subseq r6, r5, ip, asr #27 │ │ │ │ subseq r6, r5, r0, asr #27 │ │ │ │ - subeq r4, r5, ip, asr r3 │ │ │ │ - eorseq r6, r6, r0, asr #20 │ │ │ │ - eorseq r6, r6, ip, lsl #31 │ │ │ │ + strdeq r4, [r5], #-60 @ 0xffffffc4 │ │ │ │ + eorseq r6, r6, r0, ror #21 │ │ │ │ + eorseq r7, r6, ip, lsr #32 │ │ │ │ subeq fp, fp, ip, lsl #12 │ │ │ │ subeq fp, fp, ip, ror #11 │ │ │ │ ldrdeq fp, [fp], #-88 @ 0xffffffa8 │ │ │ │ subeq fp, fp, r4, asr #11 │ │ │ │ ldrsheq r6, [r5], #-196 @ 0xffffff3c │ │ │ │ - subeq r4, r5, r8, lsl #5 │ │ │ │ - eorseq r6, r6, ip, ror #18 │ │ │ │ - @ instruction: 0x00366eb4 │ │ │ │ + subeq r4, r5, r8, lsr #6 │ │ │ │ + eorseq r6, r6, ip, lsl #20 │ │ │ │ + eorseq r6, r6, r4, asr pc │ │ │ │ subseq r6, r5, r4, lsr #25 │ │ │ │ subseq r6, r5, r8, ror ip │ │ │ │ andeq r3, r0, ip, lsl #11 │ │ │ │ @ instruction: 0xffff98d0 │ │ │ │ andeq r1, r0, r4, lsl r7 │ │ │ │ - eorseq sp, sl, ip, ror #7 │ │ │ │ + eorseq sp, sl, ip, lsl #9 │ │ │ │ @ instruction: 0xffff90e8 │ │ │ │ - mlaseq r8, r4, r0, r3 │ │ │ │ + eorseq r3, r8, r4, lsr r1 │ │ │ │ @ instruction: 0xffff90bc │ │ │ │ subseq r6, r5, r0, ror #23 │ │ │ │ strheq fp, [fp], #-64 @ 0xffffffc0 │ │ │ │ - eorseq r3, ip, ip, lsr #13 │ │ │ │ + eorseq r3, ip, ip, asr #14 │ │ │ │ @ instruction: 0xffff90d8 │ │ │ │ - @ instruction: 0x0038f8f8 │ │ │ │ + mlaseq r8, r8, r9, pc @ │ │ │ │ ldrdeq fp, [fp], #-52 @ 0xffffffcc │ │ │ │ - eorseq ip, sl, r8, asr #12 │ │ │ │ + eorseq ip, sl, r8, ror #13 │ │ │ │ ldrheq r6, [r5], #-164 @ 0xffffff5c │ │ │ │ - eorseq r0, r9, r8, lsl r0 │ │ │ │ + ldrheq r0, [r9], -r8 @ │ │ │ │ subseq r6, r5, ip, asr sl │ │ │ │ - ldrheq r4, [sl], -r8 @ │ │ │ │ + eorseq r4, sl, r8, asr r1 │ │ │ │ @ instruction: 0xffff9254 │ │ │ │ ldrdeq fp, [fp], #-44 @ 0xffffffd4 │ │ │ │ subseq r6, r5, r8, ror #19 │ │ │ │ - eorseq lr, sl, r0, lsr r5 │ │ │ │ + @ instruction: 0x003ae5d0 │ │ │ │ @ instruction: 0xffff8f98 │ │ │ │ @ instruction: 0x0055699c │ │ │ │ andeq r3, r0, r0, lsr #11 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - subeq r3, r5, r8, lsl #30 │ │ │ │ - eorseq r6, r6, r8, ror #11 │ │ │ │ - eorseq r6, r6, r0, lsr fp │ │ │ │ + subeq r3, r5, r8, lsr #31 │ │ │ │ + eorseq r6, r6, r8, lsl #13 │ │ │ │ + @ instruction: 0x00366bd0 │ │ │ │ andeq r2, r0, ip, lsr #18 │ │ │ │ - mlaseq r8, r8, pc, pc @ │ │ │ │ + eorseq r0, r9, r8, lsr r0 │ │ │ │ ldrsheq r6, [r5], #-128 @ 0xffffff80 │ │ │ │ @ instruction: 0xffff97dc │ │ │ │ - eorseq r6, ip, r4, lsr #13 │ │ │ │ + eorseq r6, ip, r4, asr #14 │ │ │ │ @ instruction: 0xffff911c │ │ │ │ subeq fp, fp, r8, ror #2 │ │ │ │ - mlaseq fp, r0, r9, r1 │ │ │ │ + eorseq r1, fp, r0, lsr sl │ │ │ │ subseq r6, r5, r4, ror #16 │ │ │ │ subseq r6, r5, r0, ror #16 │ │ │ │ subeq fp, fp, r8, lsr #1 │ │ │ │ - eorseq pc, r8, r0, asr #29 │ │ │ │ - eorseq r1, fp, r4, asr #17 │ │ │ │ + eorseq pc, r8, r0, ror #30 │ │ │ │ + eorseq r1, fp, r4, ror #18 │ │ │ │ @ instruction: 0x00556798 │ │ │ │ andeq r2, r0, r8, lsl #20 │ │ │ │ @ instruction: 0x004baf9c │ │ │ │ - eorseq pc, r8, r4, asr #28 │ │ │ │ - eorseq pc, r8, r4, asr #28 │ │ │ │ - eorseq r4, r8, ip, lsr pc │ │ │ │ - eorseq fp, ip, ip, lsr #25 │ │ │ │ - eorseq ip, sl, r4, lsl #20 │ │ │ │ + eorseq pc, r8, r4, ror #29 │ │ │ │ + eorseq pc, r8, r4, ror #29 │ │ │ │ + @ instruction: 0x00384fdc │ │ │ │ + eorseq fp, ip, ip, asr #26 │ │ │ │ + eorseq ip, sl, r4, lsr #21 │ │ │ │ ldrsheq r6, [r5], #-24 @ 0xffffffe8 │ │ │ │ ldrsbeq r6, [r5], #-16 │ │ │ │ - @ instruction: 0x003746b8 │ │ │ │ - eorseq r4, r7, r8, lsl #13 │ │ │ │ - @ instruction: 0x003813d0 │ │ │ │ - eorseq pc, r8, r0, lsr r2 @ │ │ │ │ - eorseq lr, r8, ip, ror lr │ │ │ │ - subeq r3, r5, r8, lsr #13 │ │ │ │ - eorseq r5, r8, r8, ror ip │ │ │ │ + eorseq r4, r7, r8, asr r7 │ │ │ │ + eorseq r4, r7, r8, lsr #14 │ │ │ │ + eorseq r1, r8, r0, ror r4 │ │ │ │ + @ instruction: 0x0038f2d0 │ │ │ │ + eorseq lr, r8, ip, lsl pc │ │ │ │ + subeq r3, r5, r8, asr #14 │ │ │ │ + eorseq r5, r8, r8, lsl sp │ │ │ │ andeq r0, r0, r8, lsr #18 │ │ │ │ subeq sl, fp, ip, ror r9 │ │ │ │ subeq sl, fp, r0, ror #18 │ │ │ │ subeq sl, fp, r8, lsl r9 │ │ │ │ strdeq sl, [fp], #-140 @ 0xffffff74 │ │ │ │ strheq sl, [fp], #-132 @ 0xffffff7c │ │ │ │ - eorseq lr, r8, r4, lsr lr │ │ │ │ + @ instruction: 0x0038eed4 │ │ │ │ subeq sl, fp, ip, ror r8 │ │ │ │ - eorseq r9, fp, ip, lsl #9 │ │ │ │ + eorseq r9, fp, ip, lsr #10 │ │ │ │ subeq sl, fp, r4, ror #16 │ │ │ │ subeq sl, fp, r0, lsr #16 │ │ │ │ - eorseq r1, lr, r4, lsl r1 │ │ │ │ + @ instruction: 0x003e11b4 │ │ │ │ strdeq sl, [fp], #-124 @ 0xffffff84 │ │ │ │ - eorseq sl, r6, ip, lsl #2 │ │ │ │ - eorseq r9, ip, r0, lsr ip │ │ │ │ - @ instruction: 0x00365bfc │ │ │ │ - eorseq pc, r8, ip, ror r4 @ │ │ │ │ - subeq r3, r5, ip, lsr #6 │ │ │ │ - eorseq pc, r8, r8, lsr r4 @ │ │ │ │ - @ instruction: 0x003858f8 │ │ │ │ + eorseq sl, r6, ip, lsr #3 │ │ │ │ + @ instruction: 0x003c9cd0 │ │ │ │ + mlaseq r6, ip, ip, r5 │ │ │ │ + eorseq pc, r8, ip, lsl r5 @ │ │ │ │ + subeq r3, r5, ip, asr #7 │ │ │ │ + @ instruction: 0x0038f4d8 │ │ │ │ + mlaseq r8, r8, r9, r5 │ │ │ │ @ instruction: 0x000005be │ │ │ │ - eorseq r2, ip, r0, lsr #17 │ │ │ │ + eorseq r2, ip, r0, asr #18 │ │ │ │ @ instruction: 0xffff8640 │ │ │ │ subseq r5, r5, r8, lsl #26 │ │ │ │ - eorseq sp, sl, ip, asr #1 │ │ │ │ + eorseq sp, sl, ip, ror #2 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - @ instruction: 0x003b1dbc │ │ │ │ - @ instruction: 0x00394edc │ │ │ │ + eorseq r1, fp, ip, asr lr │ │ │ │ + eorseq r4, r9, ip, ror pc │ │ │ │ subeq sl, fp, r8, ror #10 │ │ │ │ @ instruction: 0x000017b4 │ │ │ │ andeq r2, r0, r4, lsr #19 │ │ │ │ - subeq r3, r5, ip, lsr #4 │ │ │ │ - @ instruction: 0x0038f3d4 │ │ │ │ - @ instruction: 0x003857fc │ │ │ │ + subeq r3, r5, ip, asr #5 │ │ │ │ + eorseq pc, r8, r4, ror r4 @ │ │ │ │ + mlaseq r8, ip, r8, r5 │ │ │ │ andeq r0, r0, fp, ror #11 │ │ │ │ subseq r5, r5, r0, asr #24 │ │ │ │ subseq r5, r5, r8, lsr #24 │ │ │ │ - eorseq r0, fp, r4, asr sp │ │ │ │ + @ instruction: 0x003b0df4 │ │ │ │ andeq r1, r0, ip, lsr #15 │ │ │ │ @ instruction: 0x000014b8 │ │ │ │ strheq ip, [sl], #-20 @ 0xffffffec │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r9, r6, r0, ror #27 │ │ │ │ - eorseq r6, r7, r4, asr lr │ │ │ │ - mlaseq r6, ip, sp, r9 │ │ │ │ - subeq r3, r5, ip, ror #1 │ │ │ │ - @ instruction: 0x0038f2b4 │ │ │ │ - eorseq r5, r8, r0, asr #13 │ │ │ │ - ldrdeq r0, [r0], #-152 @ 0xffffff68 │ │ │ │ - eorseq lr, r8, r0, lsr #28 │ │ │ │ - eorseq r3, r7, ip, lsr #31 │ │ │ │ + eorseq r9, r6, r0, lsl #29 │ │ │ │ + @ instruction: 0x00376ef4 │ │ │ │ + eorseq r9, r6, ip, lsr lr │ │ │ │ + subeq r3, r5, ip, lsl #3 │ │ │ │ + eorseq pc, r8, r4, asr r3 @ │ │ │ │ + eorseq r5, r8, r0, ror #14 │ │ │ │ + subeq r0, r0, r8, ror sl │ │ │ │ + eorseq lr, r8, r0, asr #29 │ │ │ │ + eorseq r4, r7, ip, asr #32 │ │ │ │ andeq r2, r0, r8, lsl r3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - eorseq r7, sl, r0, lsr #10 │ │ │ │ - eorseq r8, fp, r0, lsr #30 │ │ │ │ - eorseq r8, fp, r4, lsl pc │ │ │ │ - eorseq lr, r8, r8, lsr pc │ │ │ │ + eorseq r7, sl, r0, asr #11 │ │ │ │ + eorseq r8, fp, r0, asr #31 │ │ │ │ + @ instruction: 0x003b8fb4 │ │ │ │ + @ instruction: 0x0038efd8 │ │ │ │ subeq sl, fp, r0, asr #5 │ │ │ │ - subeq r2, r5, r0, ror pc │ │ │ │ - ldrheq pc, [r8], -r8 @ │ │ │ │ - eorseq r5, r8, r0, asr #10 │ │ │ │ + subeq r3, r5, r0, lsl r0 │ │ │ │ + eorseq pc, r8, r8, asr r1 @ │ │ │ │ + eorseq r5, r8, r0, ror #11 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - eorseq lr, r8, r4, lsl #26 │ │ │ │ + eorseq lr, r8, r4, lsr #27 │ │ │ │ subseq r5, r5, ip, asr #18 │ │ │ │ - eorseq lr, r8, r0, asr lr │ │ │ │ - @ instruction: 0x0038e6b8 │ │ │ │ - subeq r2, r5, r4, asr #27 │ │ │ │ - @ instruction: 0x0038ebf8 │ │ │ │ - mlaseq r8, ip, r3, r5 │ │ │ │ + @ instruction: 0x0038eef0 │ │ │ │ + eorseq lr, r8, r8, asr r7 │ │ │ │ + subeq r2, r5, r4, ror #28 │ │ │ │ + mlaseq r8, r8, ip, lr │ │ │ │ + eorseq r5, r8, ip, lsr r4 │ │ │ │ muleq r0, r4, r6 │ │ │ │ - eorseq pc, r9, r4, ror r2 @ │ │ │ │ - eorseq lr, r8, r8, asr #24 │ │ │ │ + eorseq pc, r9, r4, lsl r3 @ │ │ │ │ + eorseq lr, r8, r8, ror #25 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ subeq sl, fp, r4, lsr #32 │ │ │ │ - eorseq r1, r7, r8, ror #6 │ │ │ │ - mlaseq r8, r0, r4, r5 │ │ │ │ - eorseq sp, sl, r8, asr #4 │ │ │ │ - eorseq lr, r8, ip, asr #9 │ │ │ │ - eorseq r0, lr, r8, asr #16 │ │ │ │ - eorseq lr, r8, r4, lsl #7 │ │ │ │ - mlaseq r8, r8, r3, lr │ │ │ │ + eorseq r1, r7, r8, lsl #8 │ │ │ │ + eorseq r5, r8, r0, lsr r5 │ │ │ │ + eorseq sp, sl, r8, ror #5 │ │ │ │ + eorseq lr, r8, ip, ror #10 │ │ │ │ + eorseq r0, lr, r8, ror #17 │ │ │ │ + eorseq lr, r8, r4, lsr #8 │ │ │ │ + eorseq lr, r8, r8, lsr r4 │ │ │ │ andeq r2, r0, r4, asr #6 │ │ │ │ - subeq r2, r5, r0, lsl fp │ │ │ │ - eorseq lr, r8, ip, ror ip │ │ │ │ - eorseq r5, r8, r0, ror #1 │ │ │ │ + strheq r2, [r5], #-176 @ 0xffffff50 │ │ │ │ + eorseq lr, r8, ip, lsl sp │ │ │ │ + eorseq r5, r8, r0, lsl #3 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - mlaseq r8, r0, r5, lr │ │ │ │ - eorseq r9, r6, ip, lsr #14 │ │ │ │ - eorseq lr, r8, r0, lsl #6 │ │ │ │ - eorseq lr, r8, r8, ror r9 │ │ │ │ - @ instruction: 0x0038eab8 │ │ │ │ - eorseq lr, r8, r0, ror r1 │ │ │ │ - eorseq lr, r8, r8, ror #2 │ │ │ │ - eorseq lr, r8, r4, ror #2 │ │ │ │ - ldrsheq lr, [r8], -r8 @ │ │ │ │ + eorseq lr, r8, r0, lsr r6 │ │ │ │ + eorseq r9, r6, ip, asr #15 │ │ │ │ + eorseq lr, r8, r0, lsr #7 │ │ │ │ + eorseq lr, r8, r8, lsl sl │ │ │ │ + eorseq lr, r8, r8, asr fp │ │ │ │ + eorseq lr, r8, r0, lsl r2 │ │ │ │ + eorseq lr, r8, r8, lsl #4 │ │ │ │ + eorseq lr, r8, r4, lsl #4 │ │ │ │ + mlaseq r8, r8, r1, lr │ │ │ │ ldrsbeq r5, [r5], #-48 @ 0xffffffd0 │ │ │ │ - subeq r2, r5, r8, ror r9 │ │ │ │ - eorseq lr, r8, r8, lsl #16 │ │ │ │ - eorseq r4, r8, r4, asr #30 │ │ │ │ + subeq r2, r5, r8, lsl sl │ │ │ │ + eorseq lr, r8, r8, lsr #17 │ │ │ │ + eorseq r4, r8, r4, ror #31 │ │ │ │ muleq r0, sl, r6 │ │ │ │ - subeq r2, r5, r8, asr #18 │ │ │ │ - eorseq lr, r8, r8, asr r0 │ │ │ │ - eorseq r4, r8, r8, lsl pc │ │ │ │ + subeq r2, r5, r8, ror #19 │ │ │ │ + ldrsheq lr, [r8], -r8 @ │ │ │ │ + @ instruction: 0x00384fb8 │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ - eorseq lr, r8, r8, lsl #2 │ │ │ │ - subeq r2, r5, r0, lsl #18 │ │ │ │ - @ instruction: 0x00384ed0 │ │ │ │ + eorseq lr, r8, r8, lsr #3 │ │ │ │ + subeq r2, r5, r0, lsr #19 │ │ │ │ + eorseq r4, r8, r0, ror pc │ │ │ │ andeq r0, r0, r3, lsr r9 │ │ │ │ - eorseq sp, r8, ip, asr #25 │ │ │ │ - @ instruction: 0x0038dcb4 │ │ │ │ - ldrsheq lr, [r8], -r8 @ │ │ │ │ + eorseq sp, r8, ip, ror #26 │ │ │ │ + eorseq sp, r8, r4, asr sp │ │ │ │ + mlaseq r8, r8, r1, lr │ │ │ │ ldr r4, [r4, #24] │ │ │ │ cmp r4, #0 │ │ │ │ beq 280060 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #3 │ │ │ │ bne 27ffb8 │ │ │ │ add r9, r4, #8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5a8aa4 │ │ │ │ + bl 5a8b44 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r5 │ │ │ │ - bl 4cc98c │ │ │ │ + bl 4cca2c │ │ │ │ cmp r0, #0 │ │ │ │ beq 280604 │ │ │ │ mov r0, fp │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, sl │ │ │ │ - bl 5ac840 │ │ │ │ + bl 5ac8e0 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 280744 │ │ │ │ ldr r3, [pc, #-448] @ 27fe60 │ │ │ │ ldr r1, [pc, #-596] @ 27fdd0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 5ac1dc │ │ │ │ + bl 5ac27c │ │ │ │ ldr r1, [pc, #-616] @ 27fdd4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ac1dc │ │ │ │ + bl 5ac27c │ │ │ │ mov r0, r9 │ │ │ │ - bl 5a8b4c │ │ │ │ + bl 5a8bec │ │ │ │ ldr r4, [r4, #24] │ │ │ │ cmp r4, #0 │ │ │ │ bne 27ffc4 │ │ │ │ bl 2f6ac4 │ │ │ │ mov r0, #3 │ │ │ │ - bl 361554 │ │ │ │ + bl 3615f4 │ │ │ │ bl 29af74 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ ldr r4, [r3] │ │ │ │ bl 2159cc │ │ │ │ ldr r3, [pc, #-688] @ 27fdd8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r4, #168] @ 0xa8 │ │ │ │ ldr r0, [r3, #92] @ 0x5c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2800a8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r4, [r3] │ │ │ │ - bl 31456c │ │ │ │ + bl 314608 │ │ │ │ str r0, [r4, #168] @ 0xa8 │ │ │ │ ldr r4, [pc, #-724] @ 27fddc │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq 280100 │ │ │ │ ldr r1, [pc, #-740] @ 27fde0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 36b824 │ │ │ │ + bl 36b8c4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2810d4 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 280814 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #-780] @ 27fde4 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ - bl 36b148 │ │ │ │ + bl 36b1e8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 218a90 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ cmp r4, #0 │ │ │ │ beq 280638 │ │ │ │ - bl 5a3b98 │ │ │ │ + bl 5a3c38 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b491c │ │ │ │ mov r0, #0 │ │ │ │ bl 177140 │ │ │ │ ldr r1, [pc, #-844] @ 27fde8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -274476,15 +274476,15 @@ │ │ │ │ ldr r1, [pc, #-928] @ 27fdf8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #296 @ 0x128 │ │ │ │ ldr r2, [pc, #-944] @ 27fdfc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r3, [pc, #-960] @ 27fe00 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28021c │ │ │ │ @@ -274494,15 +274494,15 @@ │ │ │ │ mov r0, #32 │ │ │ │ bl 175100 │ │ │ │ mov r3, #1 │ │ │ │ mov sl, r0 │ │ │ │ str r3, [r0] │ │ │ │ str fp, [r0, #4] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 5a8bd0 │ │ │ │ + bl 5a8c70 │ │ │ │ ldr r3, [pc, #-1020] @ 27fe04 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sl, #24] │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str r2, [sl, #28] │ │ │ │ str sl, [r2] │ │ │ │ @@ -274519,15 +274519,15 @@ │ │ │ │ mov r0, #32 │ │ │ │ bl 175100 │ │ │ │ mov r3, #2 │ │ │ │ mov sl, r0 │ │ │ │ str r3, [r0] │ │ │ │ str fp, [r0, #4] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 5a8bd0 │ │ │ │ + bl 5a8c70 │ │ │ │ ldr r3, [pc, #-1112] @ 27fe0c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sl, #24] │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str r2, [sl, #28] │ │ │ │ str sl, [r2] │ │ │ │ @@ -274557,15 +274557,15 @@ │ │ │ │ ldr r3, [pc, #-1216] @ 27fe1c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ mov r3, #2 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [r0] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 5a8bd0 │ │ │ │ + bl 5a8c70 │ │ │ │ ldr r3, [pc, #-1244] @ 27fe20 │ │ │ │ add r1, r5, #24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str fp, [r5, #24] │ │ │ │ str r2, [r5, #28] │ │ │ │ str r5, [r2] │ │ │ │ @@ -274583,15 +274583,15 @@ │ │ │ │ ldr r3, [pc, #-1308] @ 27fe28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ mov r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [r0] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 5a8bd0 │ │ │ │ + bl 5a8c70 │ │ │ │ ldr r3, [pc, #-1336] @ 27fe2c │ │ │ │ add r1, r5, #24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str sl, [r5, #24] │ │ │ │ str r2, [r5, #28] │ │ │ │ str r5, [r2] │ │ │ │ @@ -274618,49 +274618,49 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 27d784 │ │ │ │ ldr r8, [pc, #-1444] @ 27fe34 │ │ │ │ mov r0, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 590fdc │ │ │ │ + bl 59107c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2809c0 │ │ │ │ ldr r1, [pc, #-1476] @ 27fe38 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 590fdc │ │ │ │ + bl 59107c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ subs r8, r0, #0 │ │ │ │ bne 28097c │ │ │ │ subs r0, r7, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ beq 280bf0 │ │ │ │ - bl 58c0ec │ │ │ │ + bl 58c18c │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ beq 28143c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r7, #4] │ │ │ │ beq 280c64 │ │ │ │ ldr r7, [sp, #20] │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 56dc8c │ │ │ │ + bl 56dd2c │ │ │ │ mov r0, r7 │ │ │ │ - bl 586b3c │ │ │ │ + bl 586bdc │ │ │ │ cmp r8, #0 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ beq 280c44 │ │ │ │ bl 256ab8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r8 │ │ │ │ @@ -274684,15 +274684,15 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ bl 176b88 <__snprintf_chk@plt> │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r9 │ │ │ │ ldr fp, [r5, #88] @ 0x58 │ │ │ │ - bl 4cc98c │ │ │ │ + bl 4cca2c │ │ │ │ ldr r3, [r5, #88] @ 0x58 │ │ │ │ str r0, [fp, r7, lsl #2] │ │ │ │ ldr r3, [r3, r7, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 27fa90 │ │ │ │ ldr r3, [pc, #-1740] @ 27fe40 │ │ │ │ ldr r2, [pc, #-1740] @ 27fe44 │ │ │ │ @@ -274701,52 +274701,52 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r2, [pc, #-1756] @ 27fe4c │ │ │ │ add r3, r3, #384 @ 0x180 │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 27fa9c │ │ │ │ ldr r0, [pc, #-1776] @ 27fe50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [pc, #-1784] @ 27fe54 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ - bl 5ad680 │ │ │ │ + bl 5ad720 │ │ │ │ b 27f72c │ │ │ │ ldr r0, [r8, #88] @ 0x58 │ │ │ │ - bl 3e84e8 │ │ │ │ + bl 3e8588 │ │ │ │ b 27f6ac │ │ │ │ mov r0, r8 │ │ │ │ bl 27c270 │ │ │ │ ldr r3, [pc, #-1824] @ 27fe58 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r3, #120] @ 0x78 │ │ │ │ b 27f590 │ │ │ │ ldr r0, [pc, #-1840] @ 27fe5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r3, [pc, #-1848] @ 27fe60 │ │ │ │ ldr r1, [pc, #-1848] @ 27fe64 │ │ │ │ ldr sl, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5ad06c │ │ │ │ + bl 5ad10c │ │ │ │ ldr r1, [pc, #-1872] @ 27fe68 │ │ │ │ mov r3, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ad06c │ │ │ │ + bl 5ad10c │ │ │ │ b 27f570 │ │ │ │ ldr r3, [pc, #-1896] @ 27fe6c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 27f3c4 │ │ │ │ ldr r3, [pc, #-1912] @ 27fe70 │ │ │ │ @@ -274765,72 +274765,72 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #416 @ 0x1a0 │ │ │ │ ldr r2, [pc, #-1956] @ 27fe84 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 28004c │ │ │ │ ldr r3, [pc, #-1976] @ 27fe88 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r3, [r3, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 280858 │ │ │ │ bl 1cb1b8 │ │ │ │ ldr r1, [pc, #-1996] @ 27fe8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #28 │ │ │ │ bl 1cc844 │ │ │ │ - bl 3f0d78 │ │ │ │ + bl 3f0e18 │ │ │ │ ldr r0, [pc, #-2012] @ 27fe90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r3, [pc, #-2020] @ 27fe94 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r6 │ │ │ │ - bl 5ad680 │ │ │ │ + bl 5ad720 │ │ │ │ ldr r3, [pc, #-2044] @ 27fe98 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2807f0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 2f7b28 │ │ │ │ - bl 3f139c │ │ │ │ + bl 3f143c │ │ │ │ ldr r2, [pc, #-2076] @ 27fe9c │ │ │ │ ldr r3, [pc, #-2076] @ 27fea0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2811b4 │ │ │ │ add sp, sp, #284 @ 0x11c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 4c2364 │ │ │ │ + b 4c2404 │ │ │ │ ldr r1, [pc, #-2116] @ 27fea4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 27dd34 │ │ │ │ mov r0, r7 │ │ │ │ bl 1772f0 │ │ │ │ bl 26ae24 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r0, [pc, #-2156] @ 27fea8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ mov r1, r7 │ │ │ │ bl 2dddc8 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ ldr r1, [pc, #-2180] @ 27feac │ │ │ │ add r1, pc, r1 │ │ │ │ bl 176a98 │ │ │ │ @@ -274844,46 +274844,46 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1520 @ 0x5f0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 28004c │ │ │ │ ldr r3, [pc, #-2224] @ 27fecc │ │ │ │ ldr r8, [r9, r3] │ │ │ │ b 27e4b0 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ b 27cc90 │ │ │ │ bl 279274 │ │ │ │ ldr r1, [pc, #-2264] @ 27febc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 590f04 │ │ │ │ + bl 590fa4 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 27d2ec │ │ │ │ ldr r3, [r3] │ │ │ │ sub r2, r3, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi 281464 │ │ │ │ cmp r3, #3 │ │ │ │ bne 27d2ec │ │ │ │ - bl 590988 │ │ │ │ + bl 590a28 │ │ │ │ ldr r1, [pc, #-2308] @ 27fec0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #-2320] @ 27fec4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 366c0c │ │ │ │ + bl 366cac │ │ │ │ b 27d2ec │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 590ea8 │ │ │ │ + bl 590f48 │ │ │ │ b 27d098 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ blx r3 │ │ │ │ b 2806a0 │ │ │ │ ldr r3, [pc, #-2368] @ 27fec8 │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ @@ -274892,41 +274892,41 @@ │ │ │ │ b 27cc90 │ │ │ │ ldr r3, [pc, #-2384] @ 27fecc │ │ │ │ ldr r1, [pc, #-2384] @ 27fed0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 36a23c │ │ │ │ + bl 36a2dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [r3, #76] @ 0x4c │ │ │ │ b 2800e8 │ │ │ │ ldr fp, [pc, #-2420] @ 27fed4 │ │ │ │ add fp, pc, fp │ │ │ │ b 28023c │ │ │ │ ldr fp, [pc, #-2428] @ 27fed8 │ │ │ │ add fp, pc, fp │ │ │ │ b 2801d8 │ │ │ │ mov r0, #4 │ │ │ │ - bl 361530 │ │ │ │ + bl 3615d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 280ee8 │ │ │ │ mov r0, r6 │ │ │ │ bl 27bb8c │ │ │ │ b 28064c │ │ │ │ bl 175100 │ │ │ │ ldr r3, [pc, #-2468] @ 27fedc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ mov r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [r0] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 5a8bd0 │ │ │ │ + bl 5a8c70 │ │ │ │ ldr r3, [pc, #-2496] @ 27fee0 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #24] │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str r2, [r5, #28] │ │ │ │ str r5, [r2] │ │ │ │ @@ -274939,26 +274939,26 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #400 @ 0x190 │ │ │ │ ldr r2, [pc, #-2548] @ 27fef0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 27fba8 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #2 │ │ │ │ beq 27cfdc │ │ │ │ bl 175724 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #-2592] @ 27fef4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ b 27cfdc │ │ │ │ add r0, r5, #28 │ │ │ │ bl 1cc4cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 280de8 │ │ │ │ ldr r3, [pc, #-2620] @ 27fef8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -274974,38 +274974,38 @@ │ │ │ │ ldrd r0, [r3, #152] @ 0x98 │ │ │ │ bl 2f6ac0 │ │ │ │ b 27f7fc │ │ │ │ bl 2566e0 │ │ │ │ b 27f7c4 │ │ │ │ ldr r0, [pc, #-2680] @ 27fefc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 27f5fc │ │ │ │ mov r0, r7 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ bl 1772f0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 591778 │ │ │ │ + bl 591818 │ │ │ │ ldrb r2, [r8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ bne 280d94 │ │ │ │ ldrb r2, [r8, #1] │ │ │ │ cmp r2, #0 │ │ │ │ bne 280d94 │ │ │ │ bl 1fd910 │ │ │ │ mov r0, #0 │ │ │ │ bl 177140 │ │ │ │ ldr r2, [pc, #-2760] @ 27ff00 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r7 │ │ │ │ - bl 590ea8 │ │ │ │ + bl 590f48 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b 2803f4 │ │ │ │ mov r0, r7 │ │ │ │ bl 29bae4 │ │ │ │ ldr r3, [pc, #-2768] @ 27ff1c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ subs r8, r0, #0 │ │ │ │ @@ -275016,30 +275016,30 @@ │ │ │ │ bl 29bb50 │ │ │ │ b 27e1bc │ │ │ │ ldr r3, [pc, #-2804] @ 27ff1c │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r3 │ │ │ │ - bl 592ca0 │ │ │ │ + bl 592d40 │ │ │ │ mov r8, r0 │ │ │ │ - bl 58c050 │ │ │ │ + bl 58c0f0 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r7, r0 │ │ │ │ beq 27d450 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq 28143c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r8, #4] │ │ │ │ bne 27d450 │ │ │ │ mov r0, r8 │ │ │ │ - bl 592fe8 │ │ │ │ + bl 593088 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b 27d450 │ │ │ │ bl 2829c0 │ │ │ │ b 27df14 │ │ │ │ ldr r3, [pc, #-2928] @ 27ff04 │ │ │ │ ldr r2, [pc, #-2928] @ 27ff08 │ │ │ │ ldr r1, [pc, #-2928] @ 27ff0c │ │ │ │ @@ -275047,50 +275047,50 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #324 @ 0x144 │ │ │ │ ldr r2, [pc, #-2952] @ 27ff10 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r1, [pc, #-2960] @ 27ff14 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 591778 │ │ │ │ + bl 591818 │ │ │ │ ldr r1, [pc, #-2972] @ 27ff18 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a7bbc │ │ │ │ + bl 5a7c5c │ │ │ │ cmp sl, #0 │ │ │ │ bne 281280 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r3, [sl, #128] @ 0x80 │ │ │ │ udf #0 │ │ │ │ ldr r3, [pc, #-3012] @ 27ff1c │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ mov r1, r3 │ │ │ │ - bl 592ca0 │ │ │ │ + bl 592d40 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, #28 │ │ │ │ bl 175100 │ │ │ │ cmp r8, #0 │ │ │ │ mov r7, r0 │ │ │ │ beq 280b1c │ │ │ │ ldr r3, [r8] │ │ │ │ sub r2, r3, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi 281464 │ │ │ │ cmp r3, #4 │ │ │ │ movne r8, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r8, [r0], #4 │ │ │ │ - bl 5a8bd0 │ │ │ │ + bl 5a8c70 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 281418 │ │ │ │ ldr r3, [pc, #-3100] @ 27ff20 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r7, #20] │ │ │ │ @@ -275115,87 +275115,87 @@ │ │ │ │ ldr r5, [pc, #-3176] @ 27ff2c │ │ │ │ add sl, pc, sl │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, fp │ │ │ │ mov r8, #1 │ │ │ │ b 280bc4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r2, #1 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ beq 280be4 │ │ │ │ - bl 340084 │ │ │ │ + bl 340124 │ │ │ │ cmp r0, #0 │ │ │ │ bne 280ba4 │ │ │ │ strb r8, [sp, #68] @ 0x44 │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [r4] │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 280bb8 │ │ │ │ mov r0, fp │ │ │ │ bl 177674 │ │ │ │ b 27f8a8 │ │ │ │ - bl 58c0ec │ │ │ │ + bl 58c18c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r0, [sp, #20] │ │ │ │ b 280450 │ │ │ │ ldr r1, [pc, #-3288] @ 27ff30 │ │ │ │ ldr r0, [pc, #-3288] @ 27ff34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ bl 278c40 │ │ │ │ b 27f55c │ │ │ │ ldr r0, [pc, #-3308] @ 27ff38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 340084 │ │ │ │ + bl 340124 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27e2a8 │ │ │ │ ldr r0, [pc, #-3324] @ 27ff3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ mov r1, r3 │ │ │ │ bl 256b44 │ │ │ │ b 28049c │ │ │ │ - bl 592fe8 │ │ │ │ + bl 593088 │ │ │ │ b 27f84c │ │ │ │ mov r0, r5 │ │ │ │ - bl 592fe8 │ │ │ │ + bl 593088 │ │ │ │ b 27f298 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 592fe8 │ │ │ │ + bl 593088 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b 280450 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ str r8, [sp, #68] @ 0x44 │ │ │ │ b 27d288 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 5aa024 │ │ │ │ + bl 5aa0c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 27d8f4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 5ac798 │ │ │ │ + bl 5ac838 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ beq 280f2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r2, ip, r2 │ │ │ │ - bl 5ac1dc │ │ │ │ + bl 5ac27c │ │ │ │ b 27d8f4 │ │ │ │ add r0, r3, #1 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ bl 176a80 <__isoc23_strtol@plt> │ │ │ │ sub r3, r0, #1 │ │ │ │ @@ -275220,29 +275220,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #400 @ 0x190 │ │ │ │ ldr r2, [pc, #-3572] @ 27ff50 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 27fba8 │ │ │ │ ldr r1, [pc, #-3592] @ 27ff54 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 58c1a0 │ │ │ │ + bl 58c240 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r8 │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 538cc4 │ │ │ │ + bl 538d64 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 586b3c │ │ │ │ + bl 586bdc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r8, [r3] │ │ │ │ b 27e1c0 │ │ │ │ ldr r1, [pc, #-3652] @ 27ff58 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -275253,50 +275253,50 @@ │ │ │ │ b 2809b4 │ │ │ │ ldr r0, [pc, #-3684] @ 27ff5c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 175874 │ │ │ │ b 27e17c │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ mov r1, r0 │ │ │ │ b 27e460 │ │ │ │ mov r0, #1 │ │ │ │ bl 275ed8 │ │ │ │ b 27e198 │ │ │ │ ldr r0, [pc, #-3728] @ 27ff60 │ │ │ │ mov r3, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #28] │ │ │ │ bl 1e9af4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #24] │ │ │ │ b 28092c │ │ │ │ - bl 340114 │ │ │ │ + bl 3401b4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3768] @ 27ff64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 27f8f0 │ │ │ │ ldr r2, [pc, #-3780] @ 27ff68 │ │ │ │ ldr fp, [pc, #-3780] @ 27ff6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ - bl 340084 │ │ │ │ + bl 340124 │ │ │ │ add fp, pc, fp │ │ │ │ ldr r4, [pc, #-3800] @ 27ff70 │ │ │ │ add r4, pc, r4 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 340084 │ │ │ │ + bl 340124 │ │ │ │ str r0, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ - bl 340084 │ │ │ │ + bl 340124 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp sl, #0 │ │ │ │ cmpne r3, #0 │ │ │ │ beq 280f18 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2812b4 │ │ │ │ @@ -275321,27 +275321,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #-3924] @ 27ff88 │ │ │ │ add r3, r3, #324 @ 0x144 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 280aac │ │ │ │ ldr r3, [pc, #-3940] @ 27ff8c │ │ │ │ ldr r2, [pc, #-3940] @ 27ff90 │ │ │ │ ldr r1, [pc, #-3940] @ 27ff94 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #272 @ 0x110 │ │ │ │ ldr r2, [pc, #-3956] @ 27ff98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 28064c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2812a0 │ │ │ │ mov r0, fp │ │ │ │ str fp, [r8, #8] │ │ │ │ b 280b68 │ │ │ │ mov r0, r3 │ │ │ │ @@ -275351,15 +275351,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #296 @ 0x128 │ │ │ │ ldr r2, [pc, #-4012] @ 27ffa8 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r7, r8} │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2801b0 │ │ │ │ ldr r1, [pc, #-4028] @ 27ffac │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 175880 │ │ │ │ cmp r0, #0 │ │ │ │ beq 27d634 │ │ │ │ @@ -275372,25 +275372,25 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ bl 175874 │ │ │ │ mov r0, r9 │ │ │ │ bl 177674 │ │ │ │ b 27d634 │ │ │ │ ldr r0, [pc, #-4088] @ 27ffb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [r7, #60] @ 0x3c │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1192] @ 28147c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 367b74 │ │ │ │ + bl 367c14 │ │ │ │ cmp r5, r8 │ │ │ │ mov r4, r0 │ │ │ │ beq 2810ec │ │ │ │ cmp r0, r8 │ │ │ │ beq 2810ec │ │ │ │ mov r6, r0 │ │ │ │ b 281014 │ │ │ │ @@ -275405,59 +275405,59 @@ │ │ │ │ ldr r7, [r6] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r7, #52] @ 0x34 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 280ff4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 367740 │ │ │ │ - bl 36d7cc │ │ │ │ + bl 3677e0 │ │ │ │ + bl 36d86c │ │ │ │ mov r0, r4 │ │ │ │ bl 176258 │ │ │ │ b 27ced8 │ │ │ │ ldr r0, [pc, #1076] @ 281480 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r1, [pc, #1060] @ 281484 │ │ │ │ ldr r2, [pc, #1060] @ 281488 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sl, #364 @ 0x16c │ │ │ │ str ip, [sp] │ │ │ │ bl 175118 │ │ │ │ ldr r0, [pc, #1044] @ 28148c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r0, [pc, #1028] @ 281490 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 175724 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #992] @ 281494 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r0, [pc, #976] @ 281498 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r0, [pc, #960] @ 28149c │ │ │ │ ldr r1, [r4, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r0, [pc, #940] @ 2814a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 175874 │ │ │ │ ldr r1, [pc, #932] @ 2814a4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -275506,41 +275506,41 @@ │ │ │ │ ldr r0, [pc, #780] @ 2814bc │ │ │ │ add r0, pc, r0 │ │ │ │ b 281130 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #768] @ 2814c0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r0, [pc, #748] @ 2814c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r0, [pc, #732] @ 2814c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r0, [pc, #716] @ 2814cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r0, [pc, #700] @ 2814d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r1, [pc, #684] @ 2814d4 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a83e8 │ │ │ │ + bl 5a8488 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldrb r3, [r5, #1] │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, #118 @ 0x76 │ │ │ │ bne 280ea0 │ │ │ │ ldrb r3, [r5, #1] │ │ │ │ @@ -275550,117 +275550,117 @@ │ │ │ │ ldr r3, [pc, #636] @ 2814dc │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #8] │ │ │ │ b 280b68 │ │ │ │ ldr r0, [pc, #620] @ 2814e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ mov r8, #0 │ │ │ │ b 27f134 │ │ │ │ cmp r3, #0 │ │ │ │ bne 280fb0 │ │ │ │ ldr r0, [pc, #588] @ 2814e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 280fb0 │ │ │ │ cmp sl, #0 │ │ │ │ beq 2813f4 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [r8, #8] │ │ │ │ b 280b68 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ bl 175880 │ │ │ │ cmp r0, #0 │ │ │ │ beq 280ea0 │ │ │ │ b 281254 │ │ │ │ ldr r0, [pc, #532] @ 2814e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r2, [pc, #516] @ 2814ec │ │ │ │ ldr r1, [r3, #28] │ │ │ │ ldr r3, [r7, r2] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 2814f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r0, [pc, #476] @ 2814f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r0, [pc, #460] @ 2814f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r1, [pc, #444] @ 2814fc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #428] @ 281500 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r0, [pc, #412] @ 281504 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r0, [pc, #396] @ 281508 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r0, [pc, #380] @ 28150c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r3, [pc, #360] @ 281510 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 5b1110 │ │ │ │ + bl 5b11b0 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r0, [pc, #340] @ 281514 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r0, [pc, #324] @ 281518 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r0, [pc, #308] @ 28151c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ strne r4, [r8, #8] │ │ │ │ bne 280b68 │ │ │ │ ldr r0, [pc, #276] @ 281520 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r3, [pc, #260] @ 281524 │ │ │ │ ldr r1, [pc, #260] @ 281528 │ │ │ │ ldr r0, [pc, #260] @ 28152c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #256] @ 281530 │ │ │ │ @@ -275677,68 +275677,68 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #340 @ 0x154 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ bl 177a28 │ │ │ │ ldr r0, [pc, #212] @ 281544 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ - eorseq r5, r6, ip, lsr #9 │ │ │ │ - eorseq lr, r8, r0, asr #6 │ │ │ │ - eorseq r4, r8, r0, asr #27 │ │ │ │ + eorseq r5, r6, ip, asr #10 │ │ │ │ + eorseq lr, r8, r0, ror #7 │ │ │ │ + eorseq r4, r8, r0, ror #28 │ │ │ │ muleq r0, sp, r8 │ │ │ │ - eorseq lr, r8, r0, lsr #4 │ │ │ │ - eorseq lr, r8, r0, ror #3 │ │ │ │ - eorseq lr, r8, r0, ror #6 │ │ │ │ - eorseq lr, r8, r8, ror r1 │ │ │ │ - eorseq lr, r8, r8, asr r9 │ │ │ │ - eorseq lr, r8, r4, lsr #1 │ │ │ │ + eorseq lr, r8, r0, asr #5 │ │ │ │ + eorseq lr, r8, r0, lsl #5 │ │ │ │ + eorseq lr, r8, r0, lsl #8 │ │ │ │ + eorseq lr, r8, r8, lsl r2 │ │ │ │ + @ instruction: 0x0038e9f8 │ │ │ │ + eorseq lr, r8, r4, asr #2 │ │ │ │ @ instruction: 0xffff7070 │ │ │ │ - mlaseq r8, r4, r0, lr │ │ │ │ - eorseq sl, sl, r8, lsr #25 │ │ │ │ - eorseq sp, r8, ip, asr lr │ │ │ │ - eorseq lr, r8, r8, lsl #1 │ │ │ │ - eorseq sp, r8, r4, lsl #26 │ │ │ │ - eorseq sl, sl, r8, lsl ip │ │ │ │ - @ instruction: 0x0036a7f8 │ │ │ │ - eorseq lr, r8, r8, lsr #13 │ │ │ │ - @ instruction: 0x0038e2b0 │ │ │ │ - eorseq lr, r8, r8, asr #5 │ │ │ │ - ldrsheq lr, [r8], -r0 @ │ │ │ │ - @ instruction: 0x0038e3d0 │ │ │ │ - eorseq sp, r8, ip, lsr sp │ │ │ │ + eorseq lr, r8, r4, lsr r1 │ │ │ │ + eorseq sl, sl, r8, asr #26 │ │ │ │ + @ instruction: 0x0038defc │ │ │ │ + eorseq lr, r8, r8, lsr #2 │ │ │ │ + eorseq sp, r8, r4, lsr #27 │ │ │ │ + @ instruction: 0x003aacb8 │ │ │ │ + mlaseq r6, r8, r8, sl │ │ │ │ + eorseq lr, r8, r8, asr #14 │ │ │ │ + eorseq lr, r8, r0, asr r3 │ │ │ │ + eorseq lr, r8, r8, ror #6 │ │ │ │ + mlaseq r8, r0, r1, lr │ │ │ │ + eorseq lr, r8, r0, ror r4 │ │ │ │ + @ instruction: 0x0038dddc │ │ │ │ subseq r5, r5, ip, lsl r0 │ │ │ │ - eorseq lr, r8, r4, ror r6 │ │ │ │ - eorseq lr, r8, r4, lsr #12 │ │ │ │ - @ instruction: 0x0038e4b8 │ │ │ │ + eorseq lr, r8, r4, lsl r7 │ │ │ │ + eorseq lr, r8, r4, asr #13 │ │ │ │ + eorseq lr, r8, r8, asr r5 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x0038e4fc │ │ │ │ - eorseq sp, r8, r4, lsl #28 │ │ │ │ - @ instruction: 0x0038ddd4 │ │ │ │ - eorseq r1, r8, r4, ror r3 │ │ │ │ - @ instruction: 0x0038ddf0 │ │ │ │ - eorseq sp, r8, r4, asr pc │ │ │ │ - eorseq lr, r8, r8, rrx │ │ │ │ - ldrheq lr, [r8], -r0 @ │ │ │ │ + mlaseq r8, ip, r5, lr │ │ │ │ + eorseq sp, r8, r4, lsr #29 │ │ │ │ + eorseq sp, r8, r4, ror lr │ │ │ │ + eorseq r1, r8, r4, lsl r4 │ │ │ │ + mlaseq r8, r0, lr, sp │ │ │ │ + @ instruction: 0x0038dff4 │ │ │ │ + eorseq lr, r8, r8, lsl #2 │ │ │ │ + eorseq lr, r8, r0, asr r1 │ │ │ │ andeq r2, r0, r8, lsl #10 │ │ │ │ - mlaseq r8, r4, r1, lr │ │ │ │ - eorseq lr, r8, r8, asr #2 │ │ │ │ - @ instruction: 0x0038dcfc │ │ │ │ - eorseq lr, r8, r4, lsr r4 │ │ │ │ - subeq r2, r5, ip, lsl r4 │ │ │ │ - @ instruction: 0x003849f4 │ │ │ │ - @ instruction: 0x0038ddd8 │ │ │ │ + eorseq lr, r8, r4, lsr r2 │ │ │ │ + eorseq lr, r8, r8, ror #3 │ │ │ │ + mlaseq r8, ip, sp, sp │ │ │ │ + @ instruction: 0x0038e4d4 │ │ │ │ + strheq r2, [r5], #-76 @ 0xffffffb4 │ │ │ │ + mlaseq r8, r4, sl, r4 │ │ │ │ + eorseq sp, r8, r8, ror lr │ │ │ │ andeq r0, r0, lr, ror sp │ │ │ │ - strdeq r2, [r5], #-52 @ 0xffffffcc │ │ │ │ - eorseq r4, r8, ip, asr #19 │ │ │ │ - eorseq lr, r8, r8, lsr r2 │ │ │ │ + @ instruction: 0x00452494 │ │ │ │ + eorseq r4, r8, ip, ror #20 │ │ │ │ + @ instruction: 0x0038e2d8 │ │ │ │ andeq r0, r0, fp, asr r3 │ │ │ │ - eorseq lr, r8, r8 │ │ │ │ + eorseq lr, r8, r8, lsr #1 │ │ │ │ │ │ │ │ 00281548 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr sl, [pc, #272] @ 281670 │ │ │ │ @@ -275771,15 +275771,15 @@ │ │ │ │ ldr r3, [r3, #8] │ │ │ │ orr r3, r5, r3 │ │ │ │ rsb r3, r3, #0 │ │ │ │ cmp r7, r3 │ │ │ │ bhi 281634 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 34afd8 │ │ │ │ + bl 34b078 │ │ │ │ cmp r9, #0 │ │ │ │ mov r0, #0 │ │ │ │ strne r4, [r9] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -275793,31 +275793,31 @@ │ │ │ │ strne r2, [r3, #28] │ │ │ │ streq r3, [r8, #648] @ 0x288 │ │ │ │ mov r3, r8 │ │ │ │ str r0, [r3, #644]! @ 0x284 │ │ │ │ str r3, [r0, #28] │ │ │ │ b 2815bc │ │ │ │ mov r0, r8 │ │ │ │ - bl 34af2c │ │ │ │ + bl 34afcc │ │ │ │ b 2815e4 │ │ │ │ ldr r0, [pc, #48] @ 281678 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mvn r0, #21 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ subeq fp, sl, r4, lsl #6 │ │ │ │ andeq r1, r0, r4, lsl r6 │ │ │ │ - eorseq lr, r8, r0, asr sl │ │ │ │ + @ instruction: 0x0038eaf0 │ │ │ │ │ │ │ │ 0028167c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #644] @ 0x284 │ │ │ │ @@ -275845,15 +275845,15 @@ │ │ │ │ ldr r3, [r4, #28] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ mov r5, #0 │ │ │ │ str r2, [r3] │ │ │ │ str r5, [r4, #28] │ │ │ │ ldr r1, [r4] │ │ │ │ str r5, [r4, #24] │ │ │ │ - bl 34afd8 │ │ │ │ + bl 34b078 │ │ │ │ mov r0, r4 │ │ │ │ bl 1753dc │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -275880,15 +275880,15 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #24] │ │ │ │ str r1, [r2] │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r1, [r4] │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl 34afd8 │ │ │ │ + bl 34b078 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 1753dc │ │ │ │ │ │ │ │ 00281794 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -275923,15 +275923,15 @@ │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r2, [r3] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r5] │ │ │ │ str r8, [r5, #28] │ │ │ │ str r8, [r5, #24] │ │ │ │ - bl 34afd8 │ │ │ │ + bl 34b078 │ │ │ │ mov r0, r5 │ │ │ │ bl 1753dc │ │ │ │ cmp r4, #0 │ │ │ │ bne 2817e8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -275947,80 +275947,80 @@ │ │ │ │ ldr r2, [pc, #156] @ 281910 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 281914 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 175178 │ │ │ │ mov r5, r0 │ │ │ │ - bl 367750 │ │ │ │ + bl 3677f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #100] @ 281918 │ │ │ │ bl 1753dc │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 366f38 │ │ │ │ + bl 366fd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2818f0 │ │ │ │ ldr ip, [pc, #72] @ 28191c │ │ │ │ ldr r2, [pc, #72] @ 281920 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ strdeq sl, [sl], #-252 @ 0xffffff04 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - eorseq lr, r8, r4, lsr r8 │ │ │ │ - eorseq lr, r8, ip, lsl r8 │ │ │ │ - subeq r2, r5, ip, lsl r1 │ │ │ │ - eorseq lr, r8, r4, lsl #16 │ │ │ │ + @ instruction: 0x0038e8d4 │ │ │ │ + @ instruction: 0x0038e8bc │ │ │ │ + strheq r2, [r5], #-28 @ 0xffffffe4 │ │ │ │ + eorseq lr, r8, r4, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ bl 281858 │ │ │ │ ldr r7, [pc, #180] @ 2819fc │ │ │ │ add r7, pc, r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ movne r5, #0 │ │ │ │ beq 2819f4 │ │ │ │ ldr r0, [pc, #164] @ 281a00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a87b8 │ │ │ │ + bl 5a8858 │ │ │ │ ldr r3, [pc, #156] @ 281a04 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ mov r6, #1 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 281a08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a87b8 │ │ │ │ + bl 5a8858 │ │ │ │ cmp r5, r6 │ │ │ │ beq 2819c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 281858 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2819b8 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -276037,22 +276037,22 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #36] @ 281a0c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 5a87b8 │ │ │ │ + b 5a8858 │ │ │ │ mov r6, r4 │ │ │ │ b 281998 │ │ │ │ subeq sl, sl, r8, lsr #30 │ │ │ │ - eorseq lr, r8, r4, lsr #15 │ │ │ │ + eorseq lr, r8, r4, asr #16 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - mlaseq r8, ip, r7, lr │ │ │ │ - eorseq lr, r8, ip, asr #14 │ │ │ │ + eorseq lr, r8, ip, lsr r8 │ │ │ │ + eorseq lr, r8, ip, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #436] @ 281bdc │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #432] @ 281be0 │ │ │ │ @@ -276069,15 +276069,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ beq 281ab8 │ │ │ │ ldr r0, [pc, #380] @ 281bec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #368] @ 281bf0 │ │ │ │ ldr r3, [pc, #352] @ 281be4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -276088,40 +276088,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 5accb4 │ │ │ │ + bl 5acd54 │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 281b9c │ │ │ │ ldr r9, [pc, #292] @ 281bf4 │ │ │ │ mov r0, r4 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, r9 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 281bb4 │ │ │ │ ldr r2, [pc, #268] @ 281bf8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ mvn r2, #0 │ │ │ │ - bl 5861bc │ │ │ │ + bl 58625c │ │ │ │ cmp r0, #0 │ │ │ │ blt 281b78 │ │ │ │ bl 281858 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 281b78 │ │ │ │ ldr r1, [r5, #52] @ 0x34 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ad538 │ │ │ │ + bl 5ad5d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 281bcc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, #60] @ 0x3c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 281a74 │ │ │ │ @@ -276141,48 +276141,48 @@ │ │ │ │ b 281a78 │ │ │ │ ldr r2, [pc, #128] @ 281c00 │ │ │ │ ldr r1, [pc, #128] @ 281c04 │ │ │ │ ldr r0, [pc, #128] @ 281c08 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ bl 281924 │ │ │ │ b 281a74 │ │ │ │ ldr r1, [pc, #104] @ 281c0c │ │ │ │ ldr r0, [pc, #104] @ 281c10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 281a74 │ │ │ │ ldr r0, [pc, #88] @ 281c14 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ bl 281924 │ │ │ │ b 281a74 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 281a74 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrsheq r4, [r5], #-128 @ 0xffffff80 │ │ │ │ subeq sl, sl, r8, lsr lr │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq sl, sl, ip, lsl lr │ │ │ │ - eorseq lr, r8, r8, ror #13 │ │ │ │ + eorseq lr, r8, r8, lsl #15 │ │ │ │ subeq sl, sl, ip, ror #27 │ │ │ │ - eorseq lr, r9, r8, asr #4 │ │ │ │ + eorseq lr, r9, r8, ror #5 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ ldrheq r4, [r5], #-120 @ 0xffffff88 │ │ │ │ - eorseq lr, r8, ip, ror #11 │ │ │ │ - mlaseq r9, r0, r1, lr │ │ │ │ - eorseq ip, r6, r4, lsr #13 │ │ │ │ - eorseq r8, ip, r4, ror #8 │ │ │ │ - eorseq r9, r6, r0, lsl lr │ │ │ │ - @ instruction: 0x00369dfc │ │ │ │ + eorseq lr, r8, ip, lsl #13 │ │ │ │ + eorseq lr, r9, r0, lsr r2 │ │ │ │ + eorseq ip, r6, r4, asr #14 │ │ │ │ + eorseq r8, ip, r4, lsl #10 │ │ │ │ + @ instruction: 0x00369eb0 │ │ │ │ + mlaseq r6, ip, lr, r9 │ │ │ │ │ │ │ │ 00281c18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r5, r0, #0 │ │ │ │ @@ -276226,55 +276226,55 @@ │ │ │ │ movne r5, #0 │ │ │ │ beq 281cf4 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ str r2, [r3] │ │ │ │ str r5, [r0, #36] @ 0x24 │ │ │ │ str r5, [r0, #40] @ 0x28 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ ldr r2, [r4, #36] @ 0x24 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ beq 281cf8 │ │ │ │ mov r4, r2 │ │ │ │ b 281cc0 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3] │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #36] @ 0x24 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 367eec │ │ │ │ + b 367f8c │ │ │ │ @ instruction: 0x0055469c │ │ │ │ │ │ │ │ 00281d18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #60] @ 281d6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a9e18 │ │ │ │ + bl 5a9eb8 │ │ │ │ ldr r1, [pc, #52] @ 281d70 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ - bl 5ad680 │ │ │ │ + bl 5ad720 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ rsb r0, r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - eorseq sp, r8, r0, ror #6 │ │ │ │ + eorseq sp, r8, r0, lsl #8 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ │ │ │ │ 00281d74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -276285,15 +276285,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 281dd4 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ad0ac │ │ │ │ + bl 5ad14c │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ rsb r0, r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -276301,15 +276301,15 @@ │ │ │ │ bl 281924 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq r8, r6, r8, lsr r7 │ │ │ │ + @ instruction: 0x003687d8 │ │ │ │ │ │ │ │ 00281df4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #184] @ 281ec4 │ │ │ │ @@ -276434,30 +276434,30 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 367b74 │ │ │ │ + bl 367c14 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2820a4 │ │ │ │ ldr r6, [pc, #188] @ 2820bc │ │ │ │ ldr r8, [pc, #188] @ 2820c0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r9 │ │ │ │ add r6, r6, #20 │ │ │ │ add r5, sp, #8 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, #8 │ │ │ │ bl 175100 │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [sl, #52] @ 0x34 │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r4, [r4, #4] │ │ │ │ @@ -276484,18 +276484,18 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r4, r9 │ │ │ │ b 282058 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq sl, sl, r8, lsr #17 │ │ │ │ - @ instruction: 0x0038e1b8 │ │ │ │ + eorseq lr, r8, r8, asr r2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - strdeq r1, [r5], #-144 @ 0xffffff70 │ │ │ │ - eorseq lr, r8, r8, lsl #3 │ │ │ │ + @ instruction: 0x00451a90 │ │ │ │ + eorseq lr, r8, r8, lsr #4 │ │ │ │ subeq sl, sl, r4, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #1 │ │ │ │ ldr r0, [pc, #96] @ 282144 │ │ │ │ @@ -276519,15 +276519,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r0, [pc, #12] @ 282148 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5aa0e0 │ │ │ │ + b 5aa180 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ ldrdeq r8, [fp], #-240 @ 0xffffff10 │ │ │ │ │ │ │ │ 0028214c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -276542,15 +276542,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 5abfe4 │ │ │ │ + bl 5ac084 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2821e4 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #1200] @ 28265c │ │ │ │ ldr r3, [pc, #1188] @ 282654 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -276565,15 +276565,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #1140] @ 282660 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 282228 │ │ │ │ ldr r1, [pc, #1120] @ 282664 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2823d0 │ │ │ │ @@ -276583,15 +276583,15 @@ │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2825f4 │ │ │ │ mov r5, #3 │ │ │ │ ldr r1, [pc, #1080] @ 28266c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 28228c │ │ │ │ ldr r1, [pc, #1060] @ 282670 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ orreq r5, r5, #4 │ │ │ │ @@ -276607,15 +276607,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 282620 │ │ │ │ ldr r1, [pc, #1000] @ 28267c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2822d4 │ │ │ │ ldr r1, [pc, #980] @ 282680 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ orreq r5, r5, #8 │ │ │ │ @@ -276625,15 +276625,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2825c8 │ │ │ │ ldr r1, [pc, #940] @ 282688 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5abcd0 │ │ │ │ + bl 5abd70 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 28231c │ │ │ │ ldr r1, [pc, #920] @ 28268c │ │ │ │ add r1, pc, r1 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ orreq r5, r5, #16 │ │ │ │ @@ -276710,15 +276710,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #16 │ │ │ │ ldr r2, [pc, #632] @ 2826ac │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ mov r0, r6 │ │ │ │ bl 1767c8 │ │ │ │ mvn r0, #0 │ │ │ │ b 2821a4 │ │ │ │ ldr r2, [pc, #608] @ 2826b0 │ │ │ │ ldr r3, [pc, #608] @ 2826b4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -276727,30 +276727,30 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ rsb r2, r4, #0 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #16 │ │ │ │ ldr r2, [pc, #584] @ 2826bc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ mov r0, r6 │ │ │ │ bl 1767c8 │ │ │ │ asr r0, r4, #31 │ │ │ │ b 2821a4 │ │ │ │ ldr r1, [pc, #556] @ 2826c0 │ │ │ │ ldr r3, [pc, #556] @ 2826c4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #548] @ 2826c8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #540] @ 2826cc │ │ │ │ add r3, r3, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, r6 │ │ │ │ bl 1767c8 │ │ │ │ b 282440 │ │ │ │ mov r0, r6 │ │ │ │ bl 1752c8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 28255c │ │ │ │ @@ -276768,150 +276768,150 @@ │ │ │ │ ldr r1, [pc, #464] @ 2826d8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #460] @ 2826dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 282440 │ │ │ │ ldr r2, [pc, #436] @ 2826e0 │ │ │ │ ldr r3, [pc, #436] @ 2826e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #432] @ 2826e8 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ rsb r2, r4, #0 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #16 │ │ │ │ ldr r2, [pc, #412] @ 2826ec │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ b 28247c │ │ │ │ rsb r1, r0, #0 │ │ │ │ ldr r3, [pc, #392] @ 2826f0 │ │ │ │ ldr r2, [pc, #392] @ 2826f4 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #388] @ 2826f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #16 │ │ │ │ ldr r2, [pc, #368] @ 2826fc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ mov r0, r6 │ │ │ │ bl 1767c8 │ │ │ │ b 282440 │ │ │ │ ldr ip, [pc, #348] @ 282700 │ │ │ │ ldr r3, [pc, #348] @ 282704 │ │ │ │ ldr r1, [pc, #348] @ 282708 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #344] @ 28270c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 282440 │ │ │ │ ldr ip, [pc, #320] @ 282710 │ │ │ │ ldr r3, [pc, #320] @ 282714 │ │ │ │ ldr r1, [pc, #320] @ 282718 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #316] @ 28271c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 282440 │ │ │ │ ldr ip, [pc, #292] @ 282720 │ │ │ │ ldr r3, [pc, #292] @ 282724 │ │ │ │ ldr r1, [pc, #292] @ 282728 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #288] @ 28272c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 282440 │ │ │ │ ldr ip, [pc, #264] @ 282730 │ │ │ │ ldr r3, [pc, #264] @ 282734 │ │ │ │ ldr r1, [pc, #264] @ 282738 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #260] @ 28273c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 282440 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq sl, sl, r8, lsl #14 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r6, pc, r0, lsr #3 │ │ │ │ + eorseq r6, pc, r0, asr #4 │ │ │ │ subeq sl, sl, r0, asr #13 │ │ │ │ - @ instruction: 0x0038dfb8 │ │ │ │ - eorseq fp, lr, ip, lsl r0 │ │ │ │ - eorseq sl, lr, r0, ror #31 │ │ │ │ - @ instruction: 0x0038dfb4 │ │ │ │ + eorseq lr, r8, r8, asr r0 │ │ │ │ + ldrheq fp, [lr], -ip @ │ │ │ │ + eorseq fp, lr, r0, lsl #1 │ │ │ │ + eorseq lr, r8, r4, asr r0 │ │ │ │ + eorseq fp, lr, r0, asr r0 │ │ │ │ + eorseq lr, r8, r8, lsr r0 │ │ │ │ + eorseq fp, lr, r0, asr #32 │ │ │ │ + @ instruction: 0x003eadf0 │ │ │ │ + @ instruction: 0x003eaff0 │ │ │ │ + @ instruction: 0x003eaff8 │ │ │ │ + eorseq lr, r8, r4, lsr r0 │ │ │ │ + eorseq sl, lr, r8, lsr #31 │ │ │ │ @ instruction: 0x003eafb0 │ │ │ │ - mlaseq r8, r8, pc, sp @ │ │ │ │ - eorseq sl, lr, r0, lsr #31 │ │ │ │ - eorseq sl, lr, r0, asr sp │ │ │ │ - eorseq sl, lr, r0, asr pc │ │ │ │ - eorseq sl, lr, r8, asr pc │ │ │ │ - mlaseq r8, r4, pc, sp @ │ │ │ │ - eorseq sl, lr, r8, lsl #30 │ │ │ │ - eorseq sl, lr, r0, lsl pc │ │ │ │ svcvc 0x00ff0000 │ │ │ │ subeq sl, r9, r0, asr #18 │ │ │ │ subeq r8, fp, r0, lsr #27 │ │ │ │ - strdeq r1, [r5], #-92 @ 0xffffffa4 │ │ │ │ - eorseq sp, r8, r0, lsl pc │ │ │ │ - eorseq sp, r8, r0, lsl #27 │ │ │ │ + @ instruction: 0x0045169c │ │ │ │ + @ instruction: 0x0038dfb0 │ │ │ │ + eorseq sp, r8, r0, lsr #28 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ - eorseq sp, r8, r0, lsl #29 │ │ │ │ - subeq r1, r5, r0, asr #11 │ │ │ │ - eorseq sp, r8, ip, lsr sp │ │ │ │ + eorseq sp, r8, r0, lsr #30 │ │ │ │ + subeq r1, r5, r0, ror #12 │ │ │ │ + @ instruction: 0x0038dddc │ │ │ │ andeq r0, r0, r2, asr #2 │ │ │ │ - eorseq sp, r8, r4, lsl lr │ │ │ │ - subeq r1, r5, r8, ror r5 │ │ │ │ - eorseq sp, r8, r0, lsl #26 │ │ │ │ + @ instruction: 0x0038deb4 │ │ │ │ + subeq r1, r5, r8, lsl r6 │ │ │ │ + eorseq sp, r8, r0, lsr #27 │ │ │ │ andeq r0, r0, r7, lsr r1 │ │ │ │ - eorseq sp, r8, r4, lsl #26 │ │ │ │ - subeq r1, r5, ip, lsl #10 │ │ │ │ - eorseq sp, r8, r0, lsr #25 │ │ │ │ + eorseq sp, r8, r4, lsr #27 │ │ │ │ + subeq r1, r5, ip, lsr #11 │ │ │ │ + eorseq sp, r8, r0, asr #26 │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ - eorseq sp, r8, ip, asr #27 │ │ │ │ - subeq r1, r5, r0, ror #9 │ │ │ │ - eorseq sp, r8, r0, ror #24 │ │ │ │ + eorseq sp, r8, ip, ror #28 │ │ │ │ + subeq r1, r5, r0, lsl #11 │ │ │ │ + eorseq sp, r8, r0, lsl #26 │ │ │ │ andeq r0, r0, sl, asr #2 │ │ │ │ - subeq r1, r5, r4, lsr #9 │ │ │ │ - eorseq sp, r8, r0, ror #27 │ │ │ │ - eorseq sp, r8, r8, lsr #24 │ │ │ │ + subeq r1, r5, r4, asr #10 │ │ │ │ + eorseq sp, r8, r0, lsl #29 │ │ │ │ + eorseq sp, r8, r8, asr #25 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ - @ instruction: 0x0038dcd8 │ │ │ │ - subeq r1, r5, r8, ror #8 │ │ │ │ - @ instruction: 0x0038dbfc │ │ │ │ + eorseq sp, r8, r8, ror sp │ │ │ │ + subeq r1, r5, r8, lsl #10 │ │ │ │ + mlaseq r8, ip, ip, sp │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ - eorseq sp, r8, r0, lsl #25 │ │ │ │ - subeq r1, r5, ip, lsr r4 │ │ │ │ - @ instruction: 0x0038dbd0 │ │ │ │ + eorseq sp, r8, r0, lsr #26 │ │ │ │ + ldrdeq r1, [r5], #-76 @ 0xffffffb4 │ │ │ │ + eorseq sp, r8, r0, ror ip │ │ │ │ muleq r0, fp, r1 │ │ │ │ - eorseq sp, r8, r8, asr #23 │ │ │ │ - subeq r1, r5, r0, lsl r4 │ │ │ │ - eorseq sp, r8, r4, lsr #23 │ │ │ │ + eorseq sp, r8, r8, ror #24 │ │ │ │ + strheq r1, [r5], #-64 @ 0xffffffc0 │ │ │ │ + eorseq sp, r8, r4, asr #24 │ │ │ │ andeq r0, r0, sl, ror r1 │ │ │ │ - eorseq sp, r8, r0, lsl #24 │ │ │ │ - subeq r1, r5, r4, ror #7 │ │ │ │ - eorseq sp, r8, r8, ror fp │ │ │ │ + eorseq sp, r8, r0, lsr #25 │ │ │ │ + subeq r1, r5, r4, lsl #9 │ │ │ │ + eorseq sp, r8, r8, lsl ip │ │ │ │ andeq r0, r0, pc, lsl #3 │ │ │ │ │ │ │ │ 00282740 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -276939,22 +276939,22 @@ │ │ │ │ addeq r4, sp, #12 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r1, [pc, #120] @ 282844 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a7bbc │ │ │ │ + bl 5a7c5c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r2, [pc, #96] @ 282848 │ │ │ │ ldr r3, [pc, #64] @ 28282c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -276969,18 +276969,18 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq sl, sl, r4, lsl r1 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strdeq sl, [sl], #-0 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ - @ instruction: 0x0038dbf4 │ │ │ │ - eorseq sp, r8, ip, asr #23 │ │ │ │ - subeq r1, r5, ip, asr #9 │ │ │ │ - @ instruction: 0x0038dbf4 │ │ │ │ + mlaseq r8, r4, ip, sp │ │ │ │ + eorseq sp, r8, ip, ror #24 │ │ │ │ + subeq r1, r5, ip, ror #10 │ │ │ │ + mlaseq r8, r4, ip, sp │ │ │ │ subeq sl, sl, r4, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 282888 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -277037,15 +277037,15 @@ │ │ │ │ str r4, [sp, #288] @ 0x120 │ │ │ │ bl 176b88 <__snprintf_chk@plt> │ │ │ │ mov r1, r5 │ │ │ │ mov r0, #15 │ │ │ │ bl 1763fc <__prctl_time64@plt> │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 59f518 │ │ │ │ + bl 59f5b8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ mov r0, #1 │ │ │ │ bl 175298 │ │ │ │ mov r0, r6 │ │ │ │ bl 175a60 │ │ │ │ mov r1, #1 │ │ │ │ @@ -277066,15 +277066,15 @@ │ │ │ │ bl 175a30 <_exit@plt> │ │ │ │ bl 175d6c │ │ │ │ b 28299c │ │ │ │ subeq r9, sl, r8, asr #31 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ subseq r3, r5, r0, lsr sl │ │ │ │ - @ instruction: 0x0038daf0 │ │ │ │ + mlaseq r8, r0, fp, sp │ │ │ │ │ │ │ │ 002829c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ ldr ip, [pc, #248] @ 282ad0 │ │ │ │ @@ -277106,15 +277106,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ bl 174f68 │ │ │ │ mov r0, #75 @ 0x4b │ │ │ │ bl 176498 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 59f254 │ │ │ │ + bl 59f2f4 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [pc, #108] @ 282adc │ │ │ │ add r1, ip, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -277144,30 +277144,30 @@ │ │ │ │ @ instruction: 0x004a9e90 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r3, r5, r4, lsl #18 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ ldrdeq r9, [sl], #-220 @ 0xffffff24 │ │ │ │ ldr r0, [pc, #4] @ 282af0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq sl, r9, r8, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 282b88 │ │ │ │ ldr r2, [pc, #124] @ 282b8c │ │ │ │ ldr r1, [pc, #124] @ 282b90 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #42 @ 0x2a │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #96] @ 282b94 │ │ │ │ ldr ip, [pc, #96] @ 282b98 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 282b9c │ │ │ │ ldr r2, [pc, #92] @ 282ba0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -277183,17 +277183,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq r1, r5, r8, lsl #3 │ │ │ │ - eorseq sp, r8, r0, ror #17 │ │ │ │ - @ instruction: 0x0038d8fc │ │ │ │ + subeq r1, r5, r8, lsr #4 │ │ │ │ + eorseq sp, r8, r0, lsl #19 │ │ │ │ + mlaseq r8, ip, r9, sp │ │ │ │ andeq r0, r0, r0, lsr r6 │ │ │ │ @ instruction: 0x000003b4 │ │ │ │ andeq r0, r0, r4, lsl #14 │ │ │ │ andeq r0, r0, r0, asr #10 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -277214,15 +277214,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ sbcs ip, r3, #0 │ │ │ │ ldr r1, [r4] │ │ │ │ @@ -277271,51 +277271,51 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r8, #44] @ 0x2c │ │ │ │ ldr r2, [r8, #48] @ 0x30 │ │ │ │ ldr r3, [r8, #8] │ │ │ │ str r6, [sp] │ │ │ │ beq 282d2c │ │ │ │ - bl 3cca58 │ │ │ │ + bl 3ccaf8 │ │ │ │ asr r5, r0, #31 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 282c4c │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 282c4c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [pc, #464] @ 282ee0 │ │ │ │ sub r3, r3, #1024 @ 0x400 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r4, #32] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 282c48 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - bl 3cca40 │ │ │ │ + bl 3ccae0 │ │ │ │ asr r5, r0, #31 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b 282cf4 │ │ │ │ ldr r1, [r8, #40] @ 0x28 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r3, r6 │ │ │ │ - bl 3cca70 │ │ │ │ + bl 3ccb10 │ │ │ │ cmp r0, #0 │ │ │ │ bge 282cc8 │ │ │ │ b 282e0c │ │ │ │ add r6, sp, #8 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r2, [r7] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr ip, [r7, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 3c4e78 │ │ │ │ + bl 3c4f18 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt 282e78 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r2, r3 │ │ │ │ movcs r5, #0 │ │ │ │ strcs r3, [r7, #4] │ │ │ │ @@ -277329,88 +277329,88 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #532 @ 0x214 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r5, #0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b 282cf4 │ │ │ │ add r6, sp, #8 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r2, [r7] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr ip, [r7, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 3c4e60 │ │ │ │ + bl 3c4f00 │ │ │ │ subs r3, r0, #0 │ │ │ │ bge 282d84 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mvn r5, #0 │ │ │ │ b 282cf4 │ │ │ │ add r6, sp, #8 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r2, [r7] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr ip, [r7, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 3c4e48 │ │ │ │ + bl 3c4ee8 │ │ │ │ subs r3, r0, #0 │ │ │ │ bge 282d84 │ │ │ │ b 282e0c │ │ │ │ add r6, sp, #8 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r2, [r7] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr ip, [r7, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 3c4e30 │ │ │ │ + bl 3c4ed0 │ │ │ │ subs r3, r0, #0 │ │ │ │ bge 282d84 │ │ │ │ b 282e0c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mvn r5, #5 │ │ │ │ b 282cf4 │ │ │ │ ldr r0, [pc, #100] @ 282ef0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mvn r0, #3 │ │ │ │ b 282c68 │ │ │ │ ldr r0, [pc, #84] @ 282ef4 │ │ │ │ ldr r2, [pc, #84] @ 282ef8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r3, r7, #52 @ 0x34 │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r5, #2 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b 282cf4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - ldrdeq r1, [r5], #-4 │ │ │ │ + subeq r1, r5, r4, ror r1 │ │ │ │ @ instruction: 0x004a9c9c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq sp, r8, r8, asr #16 │ │ │ │ - eorseq sp, r8, r4, asr r8 │ │ │ │ + eorseq sp, r8, r8, ror #17 │ │ │ │ + @ instruction: 0x0038d8f4 │ │ │ │ strdeq r9, [sl], #-188 @ 0xffffff44 │ │ │ │ - subeq r0, r5, r4, ror pc │ │ │ │ - subeq r0, r5, r4, ror #29 │ │ │ │ - eorseq sp, r8, r8, lsl r7 │ │ │ │ - eorseq sp, r8, r0, ror r6 │ │ │ │ - eorseq sp, r8, r4, ror #11 │ │ │ │ - @ instruction: 0x0038d5f4 │ │ │ │ + subeq r1, r5, r4, lsl r0 │ │ │ │ + subeq r0, r5, r4, lsl #31 │ │ │ │ + @ instruction: 0x0038d7b8 │ │ │ │ + eorseq sp, r8, r0, lsl r7 │ │ │ │ + eorseq sp, r8, r4, lsl #13 │ │ │ │ + mlaseq r8, r4, r6, sp │ │ │ │ andeq r0, r0, r9, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #280] @ 0x118 │ │ │ │ ldr r2, [pc, #344] @ 283070 │ │ │ │ @@ -277429,15 +277429,15 @@ │ │ │ │ ldr r1, [pc, #308] @ 283080 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r2, [pc, #280] @ 283084 │ │ │ │ ldr r3, [pc, #260] @ 283074 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -277475,15 +277475,15 @@ │ │ │ │ add r0, sp, lr │ │ │ │ strd r6, [r2, #-8] │ │ │ │ str ip, [r4, #316] @ 0x13c │ │ │ │ str r1, [r4, #320] @ 0x140 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 3c4de4 │ │ │ │ + bl 3c4e84 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [r4, #284] @ 0x11c │ │ │ │ movne r2, #2 │ │ │ │ orrne r3, r3, #16 │ │ │ │ strne r2, [r4, #312] @ 0x138 │ │ │ │ ldr r2, [pc, #84] @ 28308c │ │ │ │ strne r3, [r4, #284] @ 0x11c │ │ │ │ @@ -277499,19 +277499,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 28543c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r9, sl, r0, asr r9 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r0, r5, r0, asr sp │ │ │ │ - mlaseq r8, ip, r5, sp │ │ │ │ - @ instruction: 0x0038d4d8 │ │ │ │ + strdeq r0, [r5], #-208 @ 0xffffff30 │ │ │ │ + eorseq sp, r8, ip, lsr r6 │ │ │ │ + eorseq sp, r8, r8, ror r5 │ │ │ │ subeq r9, sl, r0, lsl #18 │ │ │ │ - eorseq sp, r8, r8, asr r5 │ │ │ │ + @ instruction: 0x0038d5f8 │ │ │ │ subeq r9, sl, r0, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #184] @ 283160 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -277522,26 +277522,26 @@ │ │ │ │ ldr r2, [pc, #164] @ 283164 │ │ │ │ ldr r1, [pc, #164] @ 283168 │ │ │ │ mov r4, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ cmp r5, #256 @ 0x100 │ │ │ │ sbcs r4, r4, #0 │ │ │ │ bcs 283158 │ │ │ │ add r4, r0, r5, lsl #2 │ │ │ │ ldr r5, [r4, #880] @ 0x370 │ │ │ │ cmp r5, #0 │ │ │ │ beq 283158 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ beq 283144 │ │ │ │ - bl 3cca88 │ │ │ │ + bl 3ccb28 │ │ │ │ mov r0, r5 │ │ │ │ bl 1753dc │ │ │ │ mov r1, #0 │ │ │ │ cmp r6, r1 │ │ │ │ str r1, [r4, #880] @ 0x370 │ │ │ │ beq 283124 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -277553,21 +277553,21 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 283104 │ │ │ │ - bl 3c4eb0 │ │ │ │ + bl 3c4f50 │ │ │ │ b 283104 │ │ │ │ mvn r0, #3 │ │ │ │ b 283128 │ │ │ │ - strdeq r0, [r5], #-180 @ 0xffffff4c │ │ │ │ - eorseq sp, r8, ip, ror #6 │ │ │ │ - eorseq sp, r8, r4, lsl #7 │ │ │ │ + @ instruction: 0x00450c94 │ │ │ │ + eorseq sp, r8, ip, lsl #8 │ │ │ │ + eorseq sp, r8, r4, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #192] @ 283244 │ │ │ │ ldr r2, [pc, #192] @ 283248 │ │ │ │ ldr r1, [pc, #192] @ 28324c │ │ │ │ @@ -277575,15 +277575,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, #0 │ │ │ │ ldr r8, [r7, #280] @ 0x118 │ │ │ │ mov r5, r4 │ │ │ │ mov r9, r4 │ │ │ │ add r6, r0, #876 @ 0x36c │ │ │ │ ldr r1, [r6, #4]! │ │ │ │ mov r2, r4 │ │ │ │ @@ -277614,17 +277614,17 @@ │ │ │ │ cmp r8, r4 │ │ │ │ bne 283210 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 28543c │ │ │ │ - subeq r0, r5, r4, lsl fp │ │ │ │ - mlaseq r8, ip, r2, sp │ │ │ │ - @ instruction: 0x0038d2b8 │ │ │ │ + strheq r0, [r5], #-180 @ 0xffffff4c │ │ │ │ + eorseq sp, r8, ip, lsr r3 │ │ │ │ + eorseq sp, r8, r8, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #1472] @ 283828 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [pc, #1468] @ 28382c │ │ │ │ @@ -277642,15 +277642,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, sl, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r9 │ │ │ │ ldr r8, [sp, #64] @ 0x40 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [r5] │ │ │ │ mov r4, #0 │ │ │ │ cmp r1, #2 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ beq 283454 │ │ │ │ ldr r3, [pc, #1380] @ 28383c │ │ │ │ @@ -277680,24 +277680,24 @@ │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r1, [pc, #1292] @ 283848 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1288] @ 28384c │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq 283360 │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ mvn r1, #0 │ │ │ │ b 28343c │ │ │ │ ldr r0, [pc, #1248] @ 283850 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mvn r0, #2 │ │ │ │ ldr r2, [pc, #1236] @ 283854 │ │ │ │ ldr r3, [pc, #1192] @ 28382c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -277723,27 +277723,27 @@ │ │ │ │ bne 2833c8 │ │ │ │ add r3, sp, #12 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, ip │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ - bl 3c4a48 │ │ │ │ + bl 3c4ae8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2837f4 │ │ │ │ mov r0, #20 │ │ │ │ bl 175100 │ │ │ │ add r2, r9, #220 @ 0xdc │ │ │ │ mov r3, r0 │ │ │ │ str r4, [r0, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r3, [r7, r2, lsl #2] │ │ │ │ cmp r0, #0 │ │ │ │ beq 28342c │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ asr r3, r9, #31 │ │ │ │ mov r1, #0 │ │ │ │ str r9, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq 28344c │ │ │ │ mov r0, r8 │ │ │ │ @@ -277810,15 +277810,15 @@ │ │ │ │ cmp r2, #24 │ │ │ │ moveq r0, #1 │ │ │ │ bne 283744 │ │ │ │ mov r3, r2 │ │ │ │ add r2, sp, #12 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [r5, #32] │ │ │ │ - bl 3cc234 │ │ │ │ + bl 3cc2d4 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2837f4 │ │ │ │ mov r0, #20 │ │ │ │ bl 175100 │ │ │ │ ldrh r1, [r5, #28] │ │ │ │ add r4, r4, #220 @ 0xdc │ │ │ │ lsl r2, r1, #8 │ │ │ │ @@ -277993,55 +277993,55 @@ │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r9 │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ b 283348 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r9, sl, r0, lsl #12 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r0, r5, r8, lsl sl │ │ │ │ - mlaseq r8, r8, r1, sp │ │ │ │ - @ instruction: 0x0038d1b0 │ │ │ │ + strheq r0, [r5], #-168 @ 0xffffff58 │ │ │ │ + eorseq sp, r8, r8, lsr r2 │ │ │ │ + eorseq sp, r8, r0, asr r2 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - @ instruction: 0x0038d2dc │ │ │ │ - subeq r0, r5, r4, ror #18 │ │ │ │ - eorseq sp, r8, ip, ror #1 │ │ │ │ + eorseq sp, r8, ip, ror r3 │ │ │ │ + subeq r0, r5, r4, lsl #20 │ │ │ │ + eorseq sp, r8, ip, lsl #3 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ - @ instruction: 0x0038d2bc │ │ │ │ + eorseq sp, r8, ip, asr r3 │ │ │ │ subeq r9, sl, ip, ror #9 │ │ │ │ - strdeq r0, [r5], #-124 @ 0xffffff84 │ │ │ │ - subeq r0, r5, r0, ror #15 │ │ │ │ - subeq r0, r5, r0, asr #15 │ │ │ │ - eorseq sp, r8, ip, rrx │ │ │ │ - eorseq ip, r8, r8, asr #30 │ │ │ │ - @ instruction: 0x00450798 │ │ │ │ - eorseq sp, r8, ip, lsl #1 │ │ │ │ - eorseq ip, r8, ip, lsl pc │ │ │ │ + @ instruction: 0x0045089c │ │ │ │ + subeq r0, r5, r0, lsl #17 │ │ │ │ + subeq r0, r5, r0, ror #16 │ │ │ │ + eorseq sp, r8, ip, lsl #2 │ │ │ │ + eorseq ip, r8, r8, ror #31 │ │ │ │ + subeq r0, r5, r8, lsr r8 │ │ │ │ + eorseq sp, r8, ip, lsr #2 │ │ │ │ + @ instruction: 0x0038cfbc │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - @ instruction: 0x0038cfb4 │ │ │ │ - ldrdeq r0, [r5], #-100 @ 0xffffff9c │ │ │ │ - eorseq ip, r8, r0, ror #28 │ │ │ │ - eorseq ip, r8, r0, ror pc │ │ │ │ - @ instruction: 0x00450690 │ │ │ │ - eorseq ip, r8, ip, lsl lr │ │ │ │ - eorseq ip, r8, ip, lsl pc │ │ │ │ - subeq r0, r5, ip, lsr r6 │ │ │ │ + eorseq sp, r8, r4, asr r0 │ │ │ │ + subeq r0, r5, r4, ror r7 │ │ │ │ + eorseq ip, r8, r0, lsl #30 │ │ │ │ + eorseq sp, r8, r0, lsl r0 │ │ │ │ + subeq r0, r5, r0, lsr r7 │ │ │ │ + @ instruction: 0x0038cebc │ │ │ │ + @ instruction: 0x0038cfbc │ │ │ │ + ldrdeq r0, [r5], #-108 @ 0xffffff94 │ │ │ │ + eorseq ip, r8, r8, ror #28 │ │ │ │ + subeq r0, r5, ip, ror #12 │ │ │ │ + eorseq ip, r8, ip, ror pc │ │ │ │ + @ instruction: 0x0038cdf4 │ │ │ │ + @ instruction: 0x0038cef4 │ │ │ │ + subeq r0, r5, r0, asr #12 │ │ │ │ eorseq ip, r8, r8, asr #27 │ │ │ │ - subeq r0, r5, ip, asr #11 │ │ │ │ - @ instruction: 0x0038cedc │ │ │ │ - eorseq ip, r8, r4, asr sp │ │ │ │ - eorseq ip, r8, r4, asr lr │ │ │ │ - subeq r0, r5, r0, lsr #11 │ │ │ │ - eorseq ip, r8, r8, lsr #26 │ │ │ │ - eorseq ip, r8, ip, asr #29 │ │ │ │ + eorseq ip, r8, ip, ror #30 │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ - eorseq ip, r8, r4, lsr #28 │ │ │ │ - subeq r0, r5, r4, asr #10 │ │ │ │ - @ instruction: 0x0038ccd0 │ │ │ │ - eorseq ip, r8, r8, ror #27 │ │ │ │ - eorseq ip, r8, ip, lsl sp │ │ │ │ + eorseq ip, r8, r4, asr #29 │ │ │ │ + subeq r0, r5, r4, ror #11 │ │ │ │ + eorseq ip, r8, r0, ror sp │ │ │ │ + eorseq ip, r8, r8, lsl #29 │ │ │ │ + @ instruction: 0x0038cdbc │ │ │ │ │ │ │ │ 002838d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -278073,15 +278073,15 @@ │ │ │ │ bl 1753dc │ │ │ │ ldr r5, [r5] │ │ │ │ mov r4, r6 │ │ │ │ cmp r5, #0 │ │ │ │ beq 283994 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ mov r3, #0 │ │ │ │ cmp r4, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ bne 28393c │ │ │ │ bl 1772f0 │ │ │ │ ldr r5, [r5] │ │ │ │ @@ -278089,53 +278089,53 @@ │ │ │ │ mov r4, r0 │ │ │ │ bne 283960 │ │ │ │ ldr r6, [sp] │ │ │ │ ldr r2, [fp] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r5, [fp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ beq 283a04 │ │ │ │ ldr fp, [pc, #128] @ 283a40 │ │ │ │ ldr r3, [pc, #128] @ 283a44 │ │ │ │ add fp, pc, fp │ │ │ │ ldr r7, [sl, r3] │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r4, [r3] │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ mov r2, r4 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 2839cc │ │ │ │ ldr r4, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 1753dc │ │ │ │ ldr r8, [r8] │ │ │ │ cmp r8, #0 │ │ │ │ bne 283918 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 56e480 │ │ │ │ + b 56e520 │ │ │ │ mov r4, r5 │ │ │ │ b 283998 │ │ │ │ subeq r8, sl, r4, ror pc │ │ │ │ - eorseq r2, r6, r0, lsl #29 │ │ │ │ - eorseq ip, r8, r0, lsr sp │ │ │ │ + eorseq r2, r6, r0, lsr #30 │ │ │ │ + @ instruction: 0x0038cdd0 │ │ │ │ andeq r1, r0, ip, asr #28 │ │ │ │ - mlaseq r8, r4, ip, ip │ │ │ │ + eorseq ip, r8, r4, lsr sp │ │ │ │ andeq r1, r0, r8, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #8 │ │ │ │ @@ -278258,15 +278258,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #276] @ 283d60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mvn r0, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r2, [ip, #40] @ 0x28 │ │ │ │ @@ -278319,28 +278319,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #36] @ 283d64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 283c50 │ │ │ │ ldr r0, [pc, #24] @ 283d68 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 283c50 │ │ │ │ - subeq r0, r5, r4, lsl #4 │ │ │ │ - eorseq ip, r8, ip, asr #20 │ │ │ │ - eorseq ip, r8, r0, lsr r9 │ │ │ │ - eorseq ip, r8, r8, ror #18 │ │ │ │ + subeq r0, r5, r4, lsr #5 │ │ │ │ + eorseq ip, r8, ip, ror #21 │ │ │ │ + @ instruction: 0x0038c9d0 │ │ │ │ + eorseq ip, r8, r8, lsl #20 │ │ │ │ ldr r0, [pc, #4] @ 283d78 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq r9, r9, r4, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #264] @ 283e9c │ │ │ │ ldr r2, [pc, #264] @ 283ea0 │ │ │ │ @@ -278348,15 +278348,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r5, r0 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #232] @ 283ea8 │ │ │ │ ldr r2, [pc, #232] @ 283eac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #228] @ 283eb0 │ │ │ │ mov r4, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -278374,63 +278374,63 @@ │ │ │ │ ldr r3, [pc, #184] @ 283ec0 │ │ │ │ ldr r1, [pc, #184] @ 283ec4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 3689ac │ │ │ │ + bl 368a4c │ │ │ │ ldr r0, [pc, #160] @ 283ec8 │ │ │ │ ldr r3, [pc, #160] @ 283ecc │ │ │ │ ldr r1, [pc, #160] @ 283ed0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 3689ac │ │ │ │ + bl 368a4c │ │ │ │ ldr ip, [pc, #128] @ 283ed4 │ │ │ │ ldr r3, [pc, #128] @ 283ed8 │ │ │ │ ldr r1, [pc, #128] @ 283edc │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 3689ac │ │ │ │ + bl 368a4c │ │ │ │ ldr r2, [pc, #92] @ 283ee0 │ │ │ │ ldr r1, [pc, #92] @ 283ee4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2f75e4 │ │ │ │ - subeq r0, r5, r0, asr r0 │ │ │ │ - eorseq r6, r6, r0, ror #23 │ │ │ │ - @ instruction: 0x00366bb8 │ │ │ │ + strdeq r0, [r5], #-0 │ │ │ │ + eorseq r6, r6, r0, lsl #25 │ │ │ │ + eorseq r6, r6, r8, asr ip │ │ │ │ andeq r0, r0, ip, lsl #31 │ │ │ │ subseq r2, r5, ip, asr r5 │ │ │ │ andeq r0, r0, r4, ror #25 │ │ │ │ - eorseq r6, r6, r4, lsl #31 │ │ │ │ - @ instruction: 0x0038c8f4 │ │ │ │ + eorseq r7, r6, r4, lsr #32 │ │ │ │ + mlaseq r8, r4, r9, ip │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r0, ip, lsl #15 │ │ │ │ - @ instruction: 0x00371fb4 │ │ │ │ + eorseq r2, r7, r4, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #23 │ │ │ │ muleq r0, ip, r9 │ │ │ │ - eorseq ip, r8, r8, lsr #17 │ │ │ │ + eorseq ip, r8, r8, asr #18 │ │ │ │ andeq r0, r0, ip, asr sl │ │ │ │ muleq r0, r4, r8 │ │ │ │ - mlaseq r8, r0, r8, ip │ │ │ │ + eorseq ip, r8, r0, lsr r9 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #204] @ 283fcc │ │ │ │ @@ -278497,27 +278497,27 @@ │ │ │ │ ldr r4, [pc, #440] @ 2841ac │ │ │ │ mov r3, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3] │ │ │ │ mov r6, r0 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ cmp r0, #0 │ │ │ │ beq 28418c │ │ │ │ ldr r0, [pc, #404] @ 2841b0 │ │ │ │ ldr r2, [pc, #404] @ 2841b4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #24 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #42 @ 0x2a │ │ │ │ mov r0, r6 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r4, [r0, #336] @ 0x150 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2840a0 │ │ │ │ ldr r0, [pc, #356] @ 2841b8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #0 │ │ │ │ @@ -278585,15 +278585,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #12 │ │ │ │ bl 175100 │ │ │ │ mov r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [r0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 36b01c │ │ │ │ + bl 36b0bc │ │ │ │ mov r3, r0 │ │ │ │ stmib r5, {r3, r4} │ │ │ │ mov r0, #8 │ │ │ │ bl 1774c4 │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr r3, [r7] │ │ │ │ str r3, [r0] │ │ │ │ @@ -278602,29 +278602,29 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - eorseq ip, r8, r8, lsr #8 │ │ │ │ - ldrdeq pc, [r4], #-208 @ 0xffffff30 │ │ │ │ - @ instruction: 0x0038c3d0 │ │ │ │ - eorseq ip, r8, ip, lsr #13 │ │ │ │ - eorseq ip, r8, r8, lsr #13 │ │ │ │ - eorseq ip, r8, r4, lsr #13 │ │ │ │ - eorseq ip, r8, r4, lsr #13 │ │ │ │ - mlaseq r8, r4, r6, ip │ │ │ │ - mlaseq r8, r4, r6, ip │ │ │ │ - mlaseq r8, r4, r6, ip │ │ │ │ - mlaseq r8, r0, r6, ip │ │ │ │ - eorseq ip, r8, ip, lsl #13 │ │ │ │ - eorseq ip, r8, ip, lsl #13 │ │ │ │ - eorseq ip, r8, ip, lsl #13 │ │ │ │ - eorseq ip, r8, r8, lsl #13 │ │ │ │ + eorseq ip, r8, r8, asr #9 │ │ │ │ + subeq pc, r4, r0, ror lr @ │ │ │ │ + eorseq ip, r8, r0, ror r4 │ │ │ │ + eorseq ip, r8, ip, asr #14 │ │ │ │ + eorseq ip, r8, r8, asr #14 │ │ │ │ + eorseq ip, r8, r4, asr #14 │ │ │ │ + eorseq ip, r8, r4, asr #14 │ │ │ │ + eorseq ip, r8, r4, lsr r7 │ │ │ │ + eorseq ip, r8, r4, lsr r7 │ │ │ │ + eorseq ip, r8, r4, lsr r7 │ │ │ │ + eorseq ip, r8, r0, lsr r7 │ │ │ │ + eorseq ip, r8, ip, lsr #14 │ │ │ │ + eorseq ip, r8, ip, lsr #14 │ │ │ │ + eorseq ip, r8, ip, lsr #14 │ │ │ │ + eorseq ip, r8, r8, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #148] @ 284298 │ │ │ │ ldr r3, [pc, #148] @ 28429c │ │ │ │ @@ -278652,27 +278652,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #48] @ 2842a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 36b484 │ │ │ │ + bl 36b524 │ │ │ │ ldr r1, [pc, #40] @ 2842a8 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ - bl 367b5c │ │ │ │ + bl 367bfc │ │ │ │ b 284228 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r8, sl, r8, ror #12 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r8, sl, ip, lsr r6 │ │ │ │ - eorseq ip, r8, r0, ror r5 │ │ │ │ + eorseq ip, r8, r0, lsl r6 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [r0, #872] @ 0x368 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -278685,31 +278685,31 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #44 @ 0x2c │ │ │ │ b 28434c │ │ │ │ add r9, r6, #344 @ 0x158 │ │ │ │ asr r3, r2, #31 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5cde64 │ │ │ │ + bl 5cdf04 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r1, [pc, #256] @ 28440c │ │ │ │ mov r3, #42 @ 0x2a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 284334 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ add r0, r6, #624 @ 0x270 │ │ │ │ - bl 5cd738 │ │ │ │ + bl 5cd7d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2843cc │ │ │ │ cmp r5, #0 │ │ │ │ beq 2843a8 │ │ │ │ mov r4, r5 │ │ │ │ ldr r5, [r5, #36] @ 0x24 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ @@ -278741,28 +278741,28 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ str r3, [r6, #876] @ 0x36c │ │ │ │ b 284364 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r6, #600 @ 0x258 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5cdcb4 │ │ │ │ + bl 5cdd54 │ │ │ │ cmp r0, #0 │ │ │ │ beq 284344 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - subeq pc, r4, r8, lsl fp @ │ │ │ │ - eorseq ip, r8, r0, lsr #2 │ │ │ │ - eorseq ip, r8, r0, lsl r1 │ │ │ │ + strheq pc, [r4], #-184 @ 0xffffff48 @ │ │ │ │ + eorseq ip, r8, r0, asr #3 │ │ │ │ + @ instruction: 0x0038c1b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ add r1, r1, r1, lsl #2 │ │ │ │ add r4, r0, r1, lsl #3 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -278771,68 +278771,68 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr sl, [r4, #624] @ 0x270 │ │ │ │ mov r6, r2 │ │ │ │ mov fp, r3 │ │ │ │ ldr r9, [r4, #628] @ 0x274 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5cd738 │ │ │ │ + bl 5cd7d8 │ │ │ │ cmp r9, fp │ │ │ │ cmpeq sl, r6 │ │ │ │ add r8, r4, #624 @ 0x270 │ │ │ │ str r0, [sp, #12] │ │ │ │ beq 2844dc │ │ │ │ str r6, [r4, #624] @ 0x270 │ │ │ │ mov r0, r7 │ │ │ │ str fp, [r8, #4] │ │ │ │ - bl 5cd738 │ │ │ │ + bl 5cd7d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2844c4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5cd780 │ │ │ │ + bl 5cd820 │ │ │ │ cmp r0, #0 │ │ │ │ streq sl, [r4, #624] @ 0x270 │ │ │ │ streq r9, [r8, #4] │ │ │ │ beq 2844dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r4, r5, #344 @ 0x158 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2844fc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 5cdc00 │ │ │ │ + b 5cdca0 │ │ │ │ add r0, r5, #600 @ 0x258 │ │ │ │ - bl 5cd690 │ │ │ │ + bl 5cd730 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2842ac │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 5cd52c │ │ │ │ - bl 5bd048 │ │ │ │ + bl 5cd5cc │ │ │ │ + bl 5bd0e8 │ │ │ │ ldr r3, [pc, #28] @ 28452c │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r5, #600 @ 0x258 │ │ │ │ - bl 5cd588 │ │ │ │ + bl 5cd628 │ │ │ │ b 2844ac │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 284590 │ │ │ │ @@ -278841,27 +278841,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #42 @ 0x2a │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r0, [r0, #21] │ │ │ │ eor r0, r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq pc, r4, r0, lsr #17 │ │ │ │ - eorseq fp, r8, r4, lsr #29 │ │ │ │ - eorseq fp, r8, r0, asr #29 │ │ │ │ + subeq pc, r4, r0, asr #18 │ │ │ │ + eorseq fp, r8, r4, asr #30 │ │ │ │ + eorseq fp, r8, r0, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #172] @ 284660 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -278878,22 +278878,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #42 @ 0x2a │ │ │ │ ldr r6, [sp, #32] │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ ldr ip, [r0, #280] @ 0x118 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 5887b8 │ │ │ │ + bl 588858 │ │ │ │ ldr r2, [pc, #80] @ 284674 │ │ │ │ ldr r3, [pc, #64] @ 284668 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -278903,19 +278903,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq pc, r4, r8, lsr r8 @ │ │ │ │ + ldrdeq pc, [r4], #-136 @ 0xffffff78 │ │ │ │ subeq r8, sl, r4, lsr #5 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq fp, r8, ip, lsr lr │ │ │ │ - eorseq fp, r8, r8, lsl lr │ │ │ │ + @ instruction: 0x0038bedc │ │ │ │ + @ instruction: 0x0038beb8 │ │ │ │ subeq r8, sl, r8, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #92] @ 2846ec │ │ │ │ ldr r2, [pc, #92] @ 2846f0 │ │ │ │ @@ -278924,32 +278924,32 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #42 @ 0x2a │ │ │ │ mov r5, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #56] @ 2846f8 │ │ │ │ mov ip, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 369b64 │ │ │ │ + bl 369c04 │ │ │ │ add r0, r4, #624 @ 0x270 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 5cd4d0 │ │ │ │ - subeq pc, r4, r8, asr r7 @ │ │ │ │ - eorseq fp, r8, r8, asr sp │ │ │ │ - eorseq fp, r8, r4, ror sp │ │ │ │ - eorseq r1, r7, r0, lsl #14 │ │ │ │ + b 5cd570 │ │ │ │ + strdeq pc, [r4], #-120 @ 0xffffff88 │ │ │ │ + @ instruction: 0x0038bdf8 │ │ │ │ + eorseq fp, r8, r4, lsl lr │ │ │ │ + eorseq r1, r7, r0, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 2847c4 │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -278966,23 +278966,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #42 @ 0x2a │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ ldrd r2, [r0, #-8] │ │ │ │ mov r0, r4 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 58896c │ │ │ │ + bl 588a0c │ │ │ │ ldr r2, [pc, #80] @ 2847d8 │ │ │ │ ldr r3, [pc, #64] @ 2847cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -278992,19 +278992,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - ldrdeq pc, [r4], #-104 @ 0xffffff98 │ │ │ │ + subeq pc, r4, r8, ror r7 @ │ │ │ │ subeq r8, sl, r4, asr #2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x0038bcdc │ │ │ │ - @ instruction: 0x0038bcb8 │ │ │ │ + eorseq fp, r8, ip, ror sp │ │ │ │ + eorseq fp, r8, r8, asr sp │ │ │ │ subeq r8, sl, r4, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 2848a4 │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -279022,23 +279022,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #42 @ 0x2a │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #624 @ 0x270 │ │ │ │ ldrd r2, [r0] │ │ │ │ mov r0, r4 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 58896c │ │ │ │ + bl 588a0c │ │ │ │ ldr r2, [pc, #80] @ 2848b8 │ │ │ │ ldr r3, [pc, #64] @ 2848ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -279048,19 +279048,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - strdeq pc, [r4], #-88 @ 0xffffffa8 │ │ │ │ + @ instruction: 0x0044f698 │ │ │ │ subeq r8, sl, r4, rrx │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x0038bbfc │ │ │ │ - @ instruction: 0x0038bbd8 │ │ │ │ + mlaseq r8, ip, ip, fp │ │ │ │ + eorseq fp, r8, r8, ror ip │ │ │ │ subeq r8, sl, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #208] @ 2849a4 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -279078,24 +279078,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #42 @ 0x2a │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58896c │ │ │ │ + bl 588a0c │ │ │ │ cmp r0, #0 │ │ │ │ beq 284960 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ bl 284410 │ │ │ │ @@ -279112,19 +279112,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq pc, r4, r8, lsl r5 @ │ │ │ │ + strheq pc, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ subeq r7, sl, r4, lsl #31 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq fp, r8, ip, lsl fp │ │ │ │ - @ instruction: 0x0038baf8 │ │ │ │ + @ instruction: 0x0038bbbc │ │ │ │ + mlaseq r8, r8, fp, fp │ │ │ │ subeq r7, sl, r4, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #208] @ 284aa4 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -279142,24 +279142,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #42 @ 0x2a │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58896c │ │ │ │ + bl 588a0c │ │ │ │ cmp r0, #0 │ │ │ │ beq 284a60 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ bl 284410 │ │ │ │ @@ -279176,19 +279176,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq pc, r4, r8, lsl r4 @ │ │ │ │ + strheq pc, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ subeq r7, sl, r4, lsl #29 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq fp, r8, ip, lsl sl │ │ │ │ - @ instruction: 0x0038b9f8 │ │ │ │ + @ instruction: 0x0038babc │ │ │ │ + mlaseq r8, r8, sl, fp │ │ │ │ subeq r7, sl, r4, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #264] @ 284be0 │ │ │ │ @@ -279207,23 +279207,23 @@ │ │ │ │ add r3, r8, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #42 @ 0x2a │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ mov r6, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r2, sp, #16 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5887b8 │ │ │ │ + bl 588858 │ │ │ │ cmp r0, #0 │ │ │ │ beq 284b5c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ strne r3, [r9, #280] @ 0x118 │ │ │ │ beq 284ba0 │ │ │ │ ldr r2, [pc, #144] @ 284bf4 │ │ │ │ @@ -279240,70 +279240,70 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ ldr ip, [pc, #72] @ 284bf8 │ │ │ │ ldr r1, [pc, #72] @ 284bfc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [pc, #60] @ 284c00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ str ip, [sp] │ │ │ │ stmib sp, {r0, r4} │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 284b5c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x004a7d94 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq pc, r4, r0, lsl #6 │ │ │ │ - eorseq fp, r8, r0, lsl r9 │ │ │ │ - @ instruction: 0x0038b8f4 │ │ │ │ + subeq pc, r4, r0, lsr #7 │ │ │ │ + @ instruction: 0x0038b9b0 │ │ │ │ + mlaseq r8, r4, r9, fp │ │ │ │ subeq r7, sl, r8, lsl #26 │ │ │ │ - eorseq fp, r8, ip, asr #24 │ │ │ │ - eorseq fp, r8, r8, lsr #24 │ │ │ │ + eorseq fp, r8, ip, ror #25 │ │ │ │ + eorseq fp, r8, r8, asr #25 │ │ │ │ andeq r0, r0, r9, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #300] @ 284d48 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ cmp r0, #0 │ │ │ │ beq 284d10 │ │ │ │ mov r0, #12 │ │ │ │ bl 175100 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36aedc │ │ │ │ + bl 36af7c │ │ │ │ bl 1772f0 │ │ │ │ ldr r3, [pc, #244] @ 284d4c │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #24 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #42 @ 0x2a │ │ │ │ mov r5, #1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r6] │ │ │ │ ldr r2, [pc, #212] @ 284d50 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, #0 │ │ │ │ ldr r7, [r0, #284] @ 0x11c │ │ │ │ mov sl, r0 │ │ │ │ ands r3, r7, r5, lsl r4 │ │ │ │ bne 284d30 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #5 │ │ │ │ @@ -279345,17 +279345,17 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, #8 │ │ │ │ bl 1774c4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ str r0, [r6, #4] │ │ │ │ stm r0, {r3, r4} │ │ │ │ b 284c98 │ │ │ │ - eorseq fp, r8, r0, lsl #16 │ │ │ │ - @ instruction: 0x0044f194 │ │ │ │ - eorseq fp, r8, r0, lsl #15 │ │ │ │ + eorseq fp, r8, r0, lsr #17 │ │ │ │ + subeq pc, r4, r4, lsr r2 @ │ │ │ │ + eorseq fp, r8, r0, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #416] @ 284f0c │ │ │ │ ldr ip, [pc, #416] @ 284f10 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -279383,24 +279383,24 @@ │ │ │ │ cmpne r4, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #42 @ 0x2a │ │ │ │ mov r1, r7 │ │ │ │ addeq r4, sp, #12 │ │ │ │ mov r9, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ mov r3, #42 @ 0x2a │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #872]! @ 0x368 │ │ │ │ str r3, [r5, #876] @ 0x36c │ │ │ │ add r3, r5, #752 @ 0x2f0 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ mov r1, #3 │ │ │ │ @@ -279409,15 +279409,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 284410 │ │ │ │ ldr r1, [r4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 284e90 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r2, [pc, #212] @ 284f28 │ │ │ │ ldr r3, [pc, #184] @ 284f10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -279462,17 +279462,17 @@ │ │ │ │ str r0, [r5, #336] @ 0x150 │ │ │ │ b 284ee0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r7, sl, r0, lsl #22 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrdeq r7, [sl], #-168 @ 0xffffff58 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ - subeq pc, r4, r0, asr #32 │ │ │ │ - eorseq fp, r8, r8, asr #12 │ │ │ │ - eorseq fp, r8, r4, ror #12 │ │ │ │ + subeq pc, r4, r0, ror #1 │ │ │ │ + eorseq fp, r8, r8, ror #13 │ │ │ │ + eorseq fp, r8, r4, lsl #14 │ │ │ │ subeq r7, sl, r8, lsl sl │ │ │ │ │ │ │ │ 00284f2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -279484,19 +279484,19 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 36b484 │ │ │ │ + bl 36b524 │ │ │ │ ldr r1, [pc, #92] @ 284fd4 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367b5c │ │ │ │ + bl 367bfc │ │ │ │ ldr r2, [pc, #80] @ 284fd8 │ │ │ │ ldr r3, [pc, #64] @ 284fcc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -279509,15 +279509,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r7, sl, r8, lsr #18 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq fp, r8, r8, lsl #17 │ │ │ │ + eorseq fp, r8, r8, lsr #18 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ subeq r7, sl, r4, ror #17 │ │ │ │ │ │ │ │ 00284fdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -279572,100 +279572,100 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #80] @ 285110 │ │ │ │ ldr r2, [pc, #80] @ 285114 │ │ │ │ ldr r1, [pc, #80] @ 285118 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ mov r3, #42 @ 0x2a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2850f8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #336] @ 0x150 │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [r4, #340] @ 0x154 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 1753dc │ │ │ │ - subeq lr, r4, r8, lsr #26 │ │ │ │ - eorseq fp, r8, ip, lsr #6 │ │ │ │ - eorseq fp, r8, r8, asr #6 │ │ │ │ + subeq lr, r4, r8, asr #27 │ │ │ │ + eorseq fp, r8, ip, asr #7 │ │ │ │ + eorseq fp, r8, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 2851a4 │ │ │ │ ldr r2, [pc, #112] @ 2851a8 │ │ │ │ ldr r1, [pc, #112] @ 2851ac │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #42 @ 0x2a │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 285098 │ │ │ │ add r0, r4, #624 @ 0x270 │ │ │ │ - bl 5cd738 │ │ │ │ + bl 5cd7d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 285194 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r0, r4, #600 @ 0x258 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5cd690 │ │ │ │ - strheq lr, [r4], #-196 @ 0xffffff3c │ │ │ │ - @ instruction: 0x0038b2b8 │ │ │ │ - eorseq fp, r8, ip, asr #5 │ │ │ │ + b 5cd730 │ │ │ │ + subeq lr, r4, r4, asr sp │ │ │ │ + eorseq fp, r8, r8, asr r3 │ │ │ │ + eorseq fp, r8, ip, ror #6 │ │ │ │ │ │ │ │ 002851b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #108] @ 285250 │ │ │ │ ldr r2, [pc, #108] @ 285254 │ │ │ │ ldr r1, [pc, #108] @ 285258 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #42 @ 0x2a │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr lr, [r0, #56] @ 0x38 │ │ │ │ cmp lr, #0 │ │ │ │ beq 285234 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ @@ -279677,41 +279677,41 @@ │ │ │ │ mvn r0, #2 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - subeq lr, r4, r4, lsl #24 │ │ │ │ - eorseq fp, r8, ip, lsl #4 │ │ │ │ - eorseq fp, r8, r8, lsr #4 │ │ │ │ + subeq lr, r4, r4, lsr #25 │ │ │ │ + eorseq fp, r8, ip, lsr #5 │ │ │ │ + eorseq fp, r8, r8, asr #5 │ │ │ │ │ │ │ │ 0028525c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r1, [pc, #112] @ 285304 │ │ │ │ ldr r2, [pc, #112] @ 285308 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #100] @ 28530c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #42 @ 0x2a │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r1, [r0, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ beq 2852e4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ @@ -279724,64 +279724,64 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - subeq lr, r4, r8, asr fp │ │ │ │ - eorseq fp, r8, r8, asr r1 │ │ │ │ - eorseq fp, r8, r4, ror r1 │ │ │ │ + strdeq lr, [r4], #-184 @ 0xffffff48 │ │ │ │ + @ instruction: 0x0038b1f8 │ │ │ │ + eorseq fp, r8, r4, lsl r2 │ │ │ │ │ │ │ │ 00285310 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #624 @ 0x270 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5cd738 │ │ │ │ + bl 5cd7d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2853b4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 283b2c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2853f4 │ │ │ │ mov r2, r0 │ │ │ │ asr r3, r0, #31 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #344 @ 0x158 │ │ │ │ - bl 5cde64 │ │ │ │ + bl 5cdf04 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #164] @ 285418 │ │ │ │ ldr r2, [pc, #164] @ 28541c │ │ │ │ ldr r1, [pc, #164] @ 285420 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ mov r3, #42 @ 0x2a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 285410 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #600 @ 0x258 │ │ │ │ add r0, r4, #344 @ 0x158 │ │ │ │ - bl 5cdcb4 │ │ │ │ + bl 5cdd54 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2853d8 │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ cmp r3, #0 │ │ │ │ beq 28533c │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ @@ -279795,17 +279795,17 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mvn r0, #2 │ │ │ │ b 2853f4 │ │ │ │ - subeq lr, r4, r4, ror sl │ │ │ │ - eorseq fp, r8, r8, ror r0 │ │ │ │ - mlaseq r8, r4, r0, fp │ │ │ │ + subeq lr, r4, r4, lsl fp │ │ │ │ + eorseq fp, r8, r8, lsl r1 │ │ │ │ + eorseq fp, r8, r4, lsr r1 │ │ │ │ │ │ │ │ 00285424 : │ │ │ │ strb r1, [r0, #21] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -279820,15 +279820,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0028544c : │ │ │ │ ldrb r0, [r0, #20] │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 285460 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq r7, r9, r0, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ ldr r2, [r0, #28] │ │ │ │ @@ -279852,15 +279852,15 @@ │ │ │ │ movne r0, #2 │ │ │ │ orr r3, r3, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldrd r0, [r4, #24] │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r4 │ │ │ │ add r0, r4, #80 @ 0x50 │ │ │ │ - bl 31aa5c │ │ │ │ + bl 31aaf8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1753dc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -279874,53 +279874,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #26 │ │ │ │ mov r0, r6 │ │ │ │ mov r5, #0 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r4, r5 │ │ │ │ b 2854e4 │ │ │ │ - eorseq fp, r8, ip, lsr #6 │ │ │ │ - subeq lr, r4, r8, lsr r9 │ │ │ │ - eorseq fp, r8, ip, lsl #6 │ │ │ │ + eorseq fp, r8, ip, asr #7 │ │ │ │ + ldrdeq lr, [r4], #-152 @ 0xffffff68 │ │ │ │ + eorseq fp, r8, ip, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 2855b4 │ │ │ │ ldr r2, [pc, #80] @ 2855b8 │ │ │ │ ldr r1, [pc, #80] @ 2855bc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #48] @ 2855c0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq lr, r4, ip, ror #17 │ │ │ │ - eorseq r1, r7, ip, ror r0 │ │ │ │ - eorseq pc, r6, r4, lsl #4 │ │ │ │ + subeq lr, r4, ip, lsl #19 │ │ │ │ + eorseq r1, r7, ip, lsl r1 │ │ │ │ + eorseq pc, r6, r4, lsr #5 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ ldr r0, [pc, #4] @ 2855d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq r7, r9, r4, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #776] @ 2858f4 │ │ │ │ ldr r2, [pc, #776] @ 2858f8 │ │ │ │ @@ -279928,15 +279928,15 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #744] @ 285900 │ │ │ │ ldr r5, [pc, #744] @ 285904 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #740] @ 285908 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -279949,119 +279949,119 @@ │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #712] @ 285918 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #704] @ 28591c │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ - bl 36c2c8 │ │ │ │ + bl 36c368 │ │ │ │ ldr r2, [pc, #692] @ 285920 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #680] @ 285924 │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ ldr r3, [pc, #676] @ 285928 │ │ │ │ ldr r2, [pc, #676] @ 28592c │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36c2c8 │ │ │ │ + bl 36c368 │ │ │ │ ldr r2, [pc, #652] @ 285930 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #640] @ 285934 │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ ldr r3, [pc, #636] @ 285938 │ │ │ │ ldr r2, [pc, #636] @ 28593c │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36c2c8 │ │ │ │ + bl 36c368 │ │ │ │ ldr r2, [pc, #612] @ 285940 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ ldr r3, [pc, #596] @ 285944 │ │ │ │ mov r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #584] @ 285948 │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 3689ac │ │ │ │ + bl 368a4c │ │ │ │ ldr r2, [pc, #556] @ 28594c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ ldr r8, [pc, #540] @ 285950 │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [pc, #536] @ 285954 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #532] @ 285958 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36ada4 │ │ │ │ + bl 36ae44 │ │ │ │ ldr r2, [pc, #500] @ 28595c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ ldr r3, [pc, #484] @ 285960 │ │ │ │ ldr r8, [pc, #484] @ 285964 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #476] @ 285968 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 3689ac │ │ │ │ + bl 368a4c │ │ │ │ ldr r2, [pc, #444] @ 28596c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ ldr r3, [pc, #428] @ 285970 │ │ │ │ ldr r1, [pc, #428] @ 285974 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #420] @ 285978 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r5, r1 │ │ │ │ - bl 3689ac │ │ │ │ + bl 368a4c │ │ │ │ ldr r2, [pc, #388] @ 28597c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ ldr ip, [pc, #372] @ 285980 │ │ │ │ ldr r5, [pc, #372] @ 285984 │ │ │ │ ldr r0, [pc, #372] @ 285988 │ │ │ │ ldr r3, [pc, #372] @ 28598c │ │ │ │ ldr ip, [r6, ip] │ │ │ │ ldr r2, [pc, #368] @ 285990 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -280070,110 +280070,110 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, ip │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 36c43c │ │ │ │ + bl 36c4dc │ │ │ │ ldr r2, [pc, #324] @ 285994 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #312] @ 285998 │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ ldr r3, [pc, #308] @ 28599c │ │ │ │ ldr r2, [pc, #308] @ 2859a0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36c2c8 │ │ │ │ + bl 36c368 │ │ │ │ ldr r2, [pc, #284] @ 2859a4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #272] @ 2859a8 │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ ldr r3, [pc, #268] @ 2859ac │ │ │ │ ldr r2, [pc, #268] @ 2859b0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36c2c8 │ │ │ │ + bl 36c368 │ │ │ │ ldr r2, [pc, #244] @ 2859b4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ ldr r3, [pc, #228] @ 2859b8 │ │ │ │ ldr r2, [pc, #228] @ 2859bc │ │ │ │ ldr r1, [pc, #228] @ 2859c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 36c2c8 │ │ │ │ - @ instruction: 0x0044e894 │ │ │ │ - eorseq r5, r6, r8, lsl #7 │ │ │ │ - eorseq r5, r6, r0, ror #6 │ │ │ │ + b 36c368 │ │ │ │ + subeq lr, r4, r4, lsr r9 │ │ │ │ + eorseq r5, r6, r8, lsr #8 │ │ │ │ + eorseq r5, r6, r0, lsl #8 │ │ │ │ andeq r0, r0, r4, lsr #7 │ │ │ │ - @ instruction: 0x0036f5b8 │ │ │ │ + eorseq pc, r6, r8, asr r6 @ │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eorseq r8, fp, r4, asr #12 │ │ │ │ - eorseq r9, r8, ip, lsr #31 │ │ │ │ + eorseq r8, fp, r4, ror #13 │ │ │ │ + eorseq sl, r8, ip, asr #32 │ │ │ │ subeq r7, sl, ip, lsr #4 │ │ │ │ @ instruction: 0x00000ab8 │ │ │ │ andeq r0, r0, r0, lsl lr │ │ │ │ - @ instruction: 0x0038b1f8 │ │ │ │ - @ instruction: 0x0039a8dc │ │ │ │ + mlaseq r8, r8, r2, fp │ │ │ │ + eorseq sl, r9, ip, ror r9 │ │ │ │ andeq r0, r0, r8, lsl #26 │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ - @ instruction: 0x0038b1dc │ │ │ │ - eorseq sl, r8, r0, lsl r4 │ │ │ │ + eorseq fp, r8, ip, ror r2 │ │ │ │ + @ instruction: 0x0038a4b0 │ │ │ │ andeq r1, r0, r4, lsr #9 │ │ │ │ andeq r0, r0, r4, lsl #18 │ │ │ │ - eorseq fp, r8, ip, asr #3 │ │ │ │ + eorseq fp, r8, ip, ror #4 │ │ │ │ andeq r1, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, ror sl │ │ │ │ - mlaseq r8, ip, r1, fp │ │ │ │ - eorseq fp, r8, r8, lsr #3 │ │ │ │ + eorseq fp, r8, ip, lsr r2 │ │ │ │ + eorseq fp, r8, r8, asr #4 │ │ │ │ andeq r3, r0, r0, lsr #8 │ │ │ │ - eorseq r0, r8, r0, asr #13 │ │ │ │ - mlaseq r8, r4, r1, fp │ │ │ │ + eorseq r0, r8, r0, ror #14 │ │ │ │ + eorseq fp, r8, r4, lsr r2 │ │ │ │ andeq r1, r0, r8, ror #10 │ │ │ │ - @ instruction: 0x003a25b8 │ │ │ │ + eorseq r2, sl, r8, asr r6 │ │ │ │ andeq r0, r0, r4, asr sl │ │ │ │ - eorseq fp, r8, r8, lsl #3 │ │ │ │ + eorseq fp, r8, r8, lsr #4 │ │ │ │ strheq r1, [r0], -r4 │ │ │ │ - @ instruction: 0x0036efd4 │ │ │ │ + eorseq pc, r6, r4, ror r0 @ │ │ │ │ andeq r1, r0, r0, lsr #4 │ │ │ │ - eorseq fp, r8, r8, ror #2 │ │ │ │ + eorseq fp, r8, r8, lsl #4 │ │ │ │ andeq r1, r0, r8, asr #11 │ │ │ │ - eorseq ip, sl, ip, lsl #24 │ │ │ │ + eorseq ip, sl, ip, lsr #25 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #14 │ │ │ │ - eorseq lr, r6, r0, ror #30 │ │ │ │ - eorseq fp, r8, ip, lsr r1 │ │ │ │ - eorseq pc, r6, r4, lsr #7 │ │ │ │ + eorseq pc, r6, r0 │ │ │ │ + @ instruction: 0x0038b1dc │ │ │ │ + eorseq pc, r6, r4, asr #8 │ │ │ │ andeq r0, r0, r0, asr sl │ │ │ │ andeq r0, r0, r8, lsl r6 │ │ │ │ - eorseq fp, r8, r8, lsl r1 │ │ │ │ - eorseq lr, r6, ip, ror #29 │ │ │ │ + @ instruction: 0x0038b1b8 │ │ │ │ + eorseq lr, r6, ip, lsl #31 │ │ │ │ andeq r0, r0, r0, ror sp │ │ │ │ andeq r0, r0, r8, ror r5 │ │ │ │ - eorseq fp, r8, r0, lsl r1 │ │ │ │ + @ instruction: 0x0038b1b0 │ │ │ │ andeq r0, r0, r4, ror r4 │ │ │ │ andeq r0, r0, r0, ror #9 │ │ │ │ - @ instruction: 0x0036f5b4 │ │ │ │ + eorseq pc, r6, r4, asr r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r8, [pc, #800] @ 285cfc │ │ │ │ ldr sl, [pc, #800] @ 285d00 │ │ │ │ ldr r7, [pc, #800] @ 285d04 │ │ │ │ @@ -280184,29 +280184,29 @@ │ │ │ │ add r3, r8, #24 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r9, [pc, #752] @ 285d08 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ add ip, r8, #40 @ 0x28 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, #3 │ │ │ │ - bl 361530 │ │ │ │ + bl 3615d0 │ │ │ │ ldr r3, [sl, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 285a6c │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ @@ -280217,43 +280217,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add fp, r4, #80 @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ - bl 320ed4 │ │ │ │ + bl 320f70 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, fp │ │ │ │ - bl 31b590 │ │ │ │ + bl 31b62c │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [r4, #112] @ 0x70 │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 32ac8c │ │ │ │ + bl 32ad2c │ │ │ │ ldrb r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ beq 285adc │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 285c1c │ │ │ │ ldrb r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 285c08 │ │ │ │ ldrb r3, [r4, #33] @ 0x21 │ │ │ │ cmp r3, #0 │ │ │ │ beq 285bf4 │ │ │ │ add r6, r4, #52 @ 0x34 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a70cc │ │ │ │ + bl 5a716c │ │ │ │ ldr r8, [pc, #512] @ 285d0c │ │ │ │ ldr sl, [r4, #72] @ 0x48 │ │ │ │ add r0, r0, #1 │ │ │ │ umull r3, r8, r0, r8 │ │ │ │ lsr r8, r8, #3 │ │ │ │ add r8, r8, r8, lsl #7 │ │ │ │ subs r8, r0, r8 │ │ │ │ @@ -280286,122 +280286,122 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #388] @ 285d18 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #384] @ 285d1c │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ b 285a6c │ │ │ │ cmp sl, #0 │ │ │ │ bne 285c70 │ │ │ │ ldrb r3, [r4, #35] @ 0x23 │ │ │ │ cmp r3, #0 │ │ │ │ beq 285a6c │ │ │ │ eor r7, r7, #1 │ │ │ │ mov r0, fp │ │ │ │ and r7, r7, #255 @ 0xff │ │ │ │ - bl 320db8 │ │ │ │ + bl 320e54 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr ip, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str ip, [sp] │ │ │ │ - bl 59ea18 │ │ │ │ + bl 59eab8 │ │ │ │ b 285a6c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r2, #16 │ │ │ │ - bl 597978 │ │ │ │ + bl 597a18 │ │ │ │ b 285af4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r2, #12 │ │ │ │ - bl 597978 │ │ │ │ + bl 597a18 │ │ │ │ b 285ae8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ - bl 59a00c │ │ │ │ + bl 59a0ac │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ ldr ip, [pc, #228] @ 285d20 │ │ │ │ ldr r1, [pc, #228] @ 285d24 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #224] @ 285d28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #68 @ 0x44 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 1753dc │ │ │ │ ldr r3, [pc, #180] @ 285d2c │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #160] @ 285d30 │ │ │ │ ldr ip, [pc, #160] @ 285d34 │ │ │ │ ldr r1, [pc, #160] @ 285d38 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #152] @ 285d3c │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 285a6c │ │ │ │ ldr r3, [pc, #124] @ 285d40 │ │ │ │ ldr ip, [pc, #124] @ 285d44 │ │ │ │ ldr r1, [pc, #124] @ 285d48 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 285d4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 285a6c │ │ │ │ bl 174fec │ │ │ │ cmp r0, #0 │ │ │ │ movgt sl, #5 │ │ │ │ b 285b34 │ │ │ │ - subeq lr, r4, r8, lsr #9 │ │ │ │ - eorseq r0, r7, r8, lsl #24 │ │ │ │ - mlaseq r6, r0, sp, lr │ │ │ │ + subeq lr, r4, r8, asr #10 │ │ │ │ + eorseq r0, r7, r8, lsr #25 │ │ │ │ + eorseq lr, r6, r0, lsr lr │ │ │ │ subeq r6, sl, r8, asr lr │ │ │ │ svceq 0x00e03f81 │ │ │ │ - eorseq sl, r8, ip, asr pc │ │ │ │ - strdeq lr, [r4], #-40 @ 0xffffffd8 │ │ │ │ - eorseq sl, r8, r8, ror #28 │ │ │ │ + @ instruction: 0x0038affc │ │ │ │ + @ instruction: 0x0044e398 │ │ │ │ + eorseq sl, r8, r8, lsl #30 │ │ │ │ muleq r0, lr, r1 │ │ │ │ - eorseq sl, r8, r0, ror #27 │ │ │ │ - eorseq sl, r8, r4, asr #27 │ │ │ │ + eorseq sl, r8, r0, lsl #29 │ │ │ │ + eorseq sl, r8, r4, ror #28 │ │ │ │ andeq r0, r0, r3, ror #2 │ │ │ │ andeq r1, r0, r8, asr #11 │ │ │ │ - strdeq lr, [r4], #-16 │ │ │ │ - eorseq sl, r8, r4, lsr #28 │ │ │ │ - eorseq sl, r8, r4, ror #26 │ │ │ │ + @ instruction: 0x0044e290 │ │ │ │ + eorseq sl, r8, r4, asr #29 │ │ │ │ + eorseq sl, r8, r4, lsl #28 │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ - strheq lr, [r4], #-28 @ 0xffffffe4 │ │ │ │ - eorseq sl, r8, r4, lsl #27 │ │ │ │ - eorseq sl, r8, r4, lsr sp │ │ │ │ + subeq lr, r4, ip, asr r2 │ │ │ │ + eorseq sl, r8, r4, lsr #28 │ │ │ │ + @ instruction: 0x0038add4 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ - b 369734 │ │ │ │ + b 3697d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 285db8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 285dbc │ │ │ │ @@ -280409,105 +280409,105 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ strb r4, [r0, #34] @ 0x22 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq lr, r4, r4, lsl r1 │ │ │ │ - eorseq r0, r7, r0, ror r8 │ │ │ │ - @ instruction: 0x0036e9f8 │ │ │ │ + strheq lr, [r4], #-20 @ 0xffffffec │ │ │ │ + eorseq r0, r7, r0, lsl r9 │ │ │ │ + mlaseq r6, r8, sl, lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 285e20 │ │ │ │ ldr r2, [pc, #68] @ 285e24 │ │ │ │ ldr r1, [pc, #68] @ 285e28 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r0, [r0, #34] @ 0x22 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq lr, r4, r8, lsr #1 │ │ │ │ - eorseq r0, r7, r4, lsl #16 │ │ │ │ - eorseq lr, r6, ip, lsl #19 │ │ │ │ + subeq lr, r4, r8, asr #2 │ │ │ │ + eorseq r0, r7, r4, lsr #17 │ │ │ │ + eorseq lr, r6, ip, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 285e88 │ │ │ │ ldr r2, [pc, #68] @ 285e8c │ │ │ │ ldr r1, [pc, #68] @ 285e90 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r0, [r0, #38] @ 0x26 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq lr, r4, r0, asr #32 │ │ │ │ - mlaseq r7, ip, r7, r0 │ │ │ │ - eorseq lr, r6, r4, lsr #18 │ │ │ │ + subeq lr, r4, r0, ror #1 │ │ │ │ + eorseq r0, r7, ip, lsr r8 │ │ │ │ + eorseq lr, r6, r4, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 285ef0 │ │ │ │ ldr r2, [pc, #68] @ 285ef4 │ │ │ │ ldr r1, [pc, #68] @ 285ef8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r0, [r0, #37] @ 0x25 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrdeq sp, [r4], #-248 @ 0xffffff08 │ │ │ │ - eorseq r0, r7, r4, lsr r7 │ │ │ │ - @ instruction: 0x0036e8bc │ │ │ │ + subeq lr, r4, r8, ror r0 │ │ │ │ + @ instruction: 0x003707d4 │ │ │ │ + eorseq lr, r6, ip, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 285f60 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 285f64 │ │ │ │ @@ -280515,158 +280515,158 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ str r4, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq sp, r4, ip, ror #30 │ │ │ │ - eorseq r0, r7, r8, asr #13 │ │ │ │ - eorseq lr, r6, r0, asr r8 │ │ │ │ + subeq lr, r4, ip │ │ │ │ + eorseq r0, r7, r8, ror #14 │ │ │ │ + @ instruction: 0x0036e8f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 285fc8 │ │ │ │ ldr r2, [pc, #68] @ 285fcc │ │ │ │ ldr r1, [pc, #68] @ 285fd0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq sp, r4, r0, lsl #30 │ │ │ │ - eorseq r0, r7, ip, asr r6 │ │ │ │ - eorseq lr, r6, r4, ror #15 │ │ │ │ + subeq sp, r4, r0, lsr #31 │ │ │ │ + @ instruction: 0x003706fc │ │ │ │ + eorseq lr, r6, r4, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 286030 │ │ │ │ ldr r2, [pc, #68] @ 286034 │ │ │ │ ldr r1, [pc, #68] @ 286038 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r0, [r0, #35] @ 0x23 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x0044de98 │ │ │ │ - @ instruction: 0x003705f4 │ │ │ │ - eorseq lr, r6, ip, ror r7 │ │ │ │ + subeq sp, r4, r8, lsr pc │ │ │ │ + mlaseq r7, r4, r6, r0 │ │ │ │ + eorseq lr, r6, ip, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 286098 │ │ │ │ ldr r2, [pc, #68] @ 28609c │ │ │ │ ldr r1, [pc, #68] @ 2860a0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r0, [r0, #33] @ 0x21 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq sp, r4, r0, lsr lr │ │ │ │ - eorseq r0, r7, ip, lsl #11 │ │ │ │ - eorseq lr, r6, r4, lsl r7 │ │ │ │ + ldrdeq sp, [r4], #-224 @ 0xffffff20 │ │ │ │ + eorseq r0, r7, ip, lsr #12 │ │ │ │ + @ instruction: 0x0036e7b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 286100 │ │ │ │ ldr r2, [pc, #68] @ 286104 │ │ │ │ ldr r1, [pc, #68] @ 286108 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r0, [r0, #32] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq sp, r4, r8, asr #27 │ │ │ │ - eorseq r0, r7, r4, lsr #10 │ │ │ │ - eorseq lr, r6, ip, lsr #13 │ │ │ │ + subeq sp, r4, r8, ror #28 │ │ │ │ + eorseq r0, r7, r4, asr #11 │ │ │ │ + eorseq lr, r6, ip, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 28616c │ │ │ │ ldr r2, [pc, #72] @ 286170 │ │ │ │ ldr r1, [pc, #72] @ 286174 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r0, [r0, #36] @ 0x24 │ │ │ │ eor r0, r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq sp, r4, r0, ror #26 │ │ │ │ - @ instruction: 0x003704bc │ │ │ │ - eorseq lr, r6, r4, asr #12 │ │ │ │ + subeq sp, r4, r0, lsl #28 │ │ │ │ + eorseq r0, r7, ip, asr r5 │ │ │ │ + eorseq lr, r6, r4, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 2861dc │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -280676,25 +280676,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #44 @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5887b8 │ │ │ │ - subeq sp, r4, ip, ror #25 │ │ │ │ - @ instruction: 0x0036e5d4 │ │ │ │ - eorseq r0, r7, r4, asr #8 │ │ │ │ + b 588858 │ │ │ │ + subeq sp, r4, ip, lsl #27 │ │ │ │ + eorseq lr, r6, r4, ror r6 │ │ │ │ + eorseq r0, r7, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #172] @ 2862ac │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -280711,22 +280711,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, r5 │ │ │ │ ldrd r2, [r0, #24] │ │ │ │ mov r0, r4 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 5891ec │ │ │ │ + bl 58928c │ │ │ │ ldr r2, [pc, #80] @ 2862c0 │ │ │ │ ldr r3, [pc, #64] @ 2862b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -280736,19 +280736,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq sp, r4, r8, lsl #25 │ │ │ │ + subeq sp, r4, r8, lsr #26 │ │ │ │ subeq r6, sl, r8, asr r6 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq lr, r6, r0, asr r5 │ │ │ │ - eorseq r0, r7, r0, asr #7 │ │ │ │ + @ instruction: 0x0036e5f0 │ │ │ │ + eorseq r0, r7, r0, ror #8 │ │ │ │ strdeq r6, [sl], #-92 @ 0xffffffa4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #168] @ 286384 │ │ │ │ mov r5, r1 │ │ │ │ @@ -280758,18 +280758,18 @@ │ │ │ │ ldr r2, [pc, #156] @ 28638c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r6, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 31b590 │ │ │ │ + bl 31b62c │ │ │ │ orrs r0, r0, r1 │ │ │ │ strbeq r5, [r4, #37] @ 0x25 │ │ │ │ bne 286340 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -280781,28 +280781,28 @@ │ │ │ │ ldr r1, [pc, #72] @ 286394 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #104 @ 0x68 │ │ │ │ mov r2, #456 @ 0x1c8 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subeq sp, r4, ip, lsr #23 │ │ │ │ - eorseq lr, r6, r4, lsl #9 │ │ │ │ - @ instruction: 0x003702fc │ │ │ │ - eorseq sl, r8, r0, asr #15 │ │ │ │ - @ instruction: 0x0038a6bc │ │ │ │ + subeq sp, r4, ip, asr #24 │ │ │ │ + eorseq lr, r6, r4, lsr #10 │ │ │ │ + mlaseq r7, ip, r3, r0 │ │ │ │ + eorseq sl, r8, r0, ror #16 │ │ │ │ + eorseq sl, r8, ip, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #184] @ 286468 │ │ │ │ ldr r2, [pc, #184] @ 28646c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -280810,19 +280810,19 @@ │ │ │ │ ldr r1, [pc, #176] @ 286470 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r6, r0, #80 @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 31b590 │ │ │ │ + bl 31b62c │ │ │ │ orrs r0, r0, r1 │ │ │ │ beq 2863fc │ │ │ │ ldrb r3, [r4, #33] @ 0x21 │ │ │ │ cmp r3, r5 │ │ │ │ bne 286420 │ │ │ │ strb r5, [r4, #33] @ 0x21 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -280830,34 +280830,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 320ed4 │ │ │ │ + bl 320f70 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 31b590 │ │ │ │ + bl 31b62c │ │ │ │ add r2, r5, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 597978 │ │ │ │ + bl 597a18 │ │ │ │ strb r5, [r4, #33] @ 0x21 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrdeq sp, [r4], #-168 @ 0xffffff58 │ │ │ │ - eorseq r0, r7, ip, lsr #4 │ │ │ │ - @ instruction: 0x0036e3b4 │ │ │ │ + subeq sp, r4, r8, ror fp │ │ │ │ + eorseq r0, r7, ip, asr #5 │ │ │ │ + eorseq lr, r6, r4, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #184] @ 286544 │ │ │ │ ldr r2, [pc, #184] @ 286548 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -280865,19 +280865,19 @@ │ │ │ │ ldr r1, [pc, #176] @ 28654c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r6, r0, #80 @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 31b590 │ │ │ │ + bl 31b62c │ │ │ │ orrs r0, r0, r1 │ │ │ │ beq 2864d8 │ │ │ │ ldrb r3, [r4, #32] │ │ │ │ cmp r3, r5 │ │ │ │ bne 2864fc │ │ │ │ strb r5, [r4, #32] │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -280885,59 +280885,59 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 320ed4 │ │ │ │ + bl 320f70 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 31b590 │ │ │ │ + bl 31b62c │ │ │ │ rsb r2, r5, #13 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 597978 │ │ │ │ + bl 597a18 │ │ │ │ strb r5, [r4, #32] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strdeq sp, [r4], #-156 @ 0xffffff64 │ │ │ │ - eorseq r0, r7, r0, asr r1 │ │ │ │ - @ instruction: 0x0036e2d8 │ │ │ │ + @ instruction: 0x0044da9c │ │ │ │ + @ instruction: 0x003701f0 │ │ │ │ + eorseq lr, r6, r8, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #160] @ 286608 │ │ │ │ ldr r2, [pc, #160] @ 28660c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [pc, #156] @ 286610 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r5, r5, #136 @ 0x88 │ │ │ │ mov r4, r0 │ │ │ │ - bl 360c44 │ │ │ │ + bl 360ce4 │ │ │ │ ldr r2, [pc, #116] @ 286614 │ │ │ │ ldr r1, [pc, #116] @ 286618 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r5, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r5, r0 │ │ │ │ bl 215938 │ │ │ │ strb r0, [r4, #32] │ │ │ │ mov r0, r5 │ │ │ │ bl 215930 │ │ │ │ strb r0, [r4, #33] @ 0x21 │ │ │ │ mov r0, r5 │ │ │ │ @@ -280951,19 +280951,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subeq sp, r4, r0, lsr #18 │ │ │ │ - eorseq r0, r7, r4, ror r0 │ │ │ │ - @ instruction: 0x0036e1fc │ │ │ │ - eorseq pc, r5, ip, lsl #19 │ │ │ │ - @ instruction: 0x0035fed8 │ │ │ │ + subeq sp, r4, r0, asr #19 │ │ │ │ + eorseq r0, r7, r4, lsl r1 │ │ │ │ + mlaseq r6, ip, r2, lr │ │ │ │ + eorseq pc, r5, ip, lsr #20 │ │ │ │ + eorseq pc, r5, r8, ror pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #224] @ 286714 │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -280972,18 +280972,18 @@ │ │ │ │ ldr r2, [pc, #212] @ 28671c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 31b590 │ │ │ │ + bl 31b62c │ │ │ │ orrs r0, r0, r1 │ │ │ │ bne 2866a8 │ │ │ │ ldrb r3, [r4, #35] @ 0x23 │ │ │ │ eor r3, r3, #1 │ │ │ │ orrs r3, r5, r3 │ │ │ │ strbne r5, [r4, #38] @ 0x26 │ │ │ │ beq 2866ec │ │ │ │ @@ -280999,15 +280999,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 286724 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #108] @ 286728 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #144 @ 0x90 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -281016,24 +281016,24 @@ │ │ │ │ ldr r1, [pc, #56] @ 286730 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #52] @ 286734 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #144 @ 0x90 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 286688 │ │ │ │ - subeq sp, r4, r4, asr r8 │ │ │ │ - eorseq lr, r6, ip, lsr #2 │ │ │ │ - eorseq pc, r6, r4, lsr #31 │ │ │ │ - eorseq sl, r8, r8, asr r4 │ │ │ │ - eorseq sl, r8, r0, asr r3 │ │ │ │ + strdeq sp, [r4], #-132 @ 0xffffff7c │ │ │ │ + eorseq lr, r6, ip, asr #3 │ │ │ │ + eorseq r0, r7, r4, asr #32 │ │ │ │ + @ instruction: 0x0038a4f8 │ │ │ │ + @ instruction: 0x0038a3f0 │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ - eorseq sl, r8, r4, lsr r4 │ │ │ │ - eorseq sl, r8, ip, lsl #6 │ │ │ │ + @ instruction: 0x0038a4d4 │ │ │ │ + eorseq sl, r8, ip, lsr #7 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #268] @ 286860 │ │ │ │ @@ -281052,23 +281052,23 @@ │ │ │ │ add r3, r8, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ mov r6, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r2, sp, #16 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5887b8 │ │ │ │ + bl 588858 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2867d8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ strne r3, [r9, #44] @ 0x2c │ │ │ │ beq 28681c │ │ │ │ ldr r2, [pc, #148] @ 286874 │ │ │ │ @@ -281085,38 +281085,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ ldr ip, [pc, #76] @ 286878 │ │ │ │ ldr r1, [pc, #76] @ 28687c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #276 @ 0x114 │ │ │ │ add r3, r8, #176 @ 0xb0 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2867d8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r6, sl, r8, lsl r1 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq sp, r4, r0, lsr #14 │ │ │ │ - @ instruction: 0x0036dff4 │ │ │ │ - eorseq pc, r6, ip, ror #28 │ │ │ │ + subeq sp, r4, r0, asr #15 │ │ │ │ + mlaseq r6, r4, r0, lr │ │ │ │ + eorseq pc, r6, ip, lsl #30 │ │ │ │ subeq r6, sl, ip, lsl #1 │ │ │ │ - eorseq sl, r8, ip, lsr #6 │ │ │ │ - @ instruction: 0x0038a1d0 │ │ │ │ + eorseq sl, r8, ip, asr #7 │ │ │ │ + eorseq sl, r8, r0, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #324] @ 2869dc │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -281133,23 +281133,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d4b18 │ │ │ │ + bl 4d4bb8 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq 286964 │ │ │ │ mov r3, r4 │ │ │ │ b 286924 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -281164,18 +281164,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d40f4 │ │ │ │ + bl 4d4194 │ │ │ │ ldr r2, [pc, #136] @ 2869fc │ │ │ │ ldr r3, [pc, #108] @ 2869e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -281189,29 +281189,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a6370 │ │ │ │ + bl 5a6410 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2869b4 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ b 286964 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - strdeq sp, [r4], #-80 @ 0xffffffb0 │ │ │ │ + @ instruction: 0x0044d690 │ │ │ │ subeq r5, sl, r0, asr #31 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x0036deb8 │ │ │ │ - eorseq pc, r6, r8, lsr #26 │ │ │ │ - subeq sp, r4, r8, asr #10 │ │ │ │ - eorseq sl, r8, ip, asr #4 │ │ │ │ - eorseq sl, r8, r4, asr #1 │ │ │ │ + eorseq sp, r6, r8, asr pc │ │ │ │ + eorseq pc, r6, r8, asr #27 │ │ │ │ + subeq sp, r4, r8, ror #11 │ │ │ │ + eorseq sl, r8, ip, ror #5 │ │ │ │ + eorseq sl, r8, r4, ror #2 │ │ │ │ strdeq r5, [sl], #-232 @ 0xffffff18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #316] @ 286b54 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -281229,15 +281229,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r5, r0, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r1], #4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -281245,17 +281245,17 @@ │ │ │ │ add r2, r2, #32 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ bne 286a78 │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4d4b18 │ │ │ │ + bl 4d4bb8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 4d40f4 │ │ │ │ + bl 4d4194 │ │ │ │ ldr r2, [pc, #180] @ 286b68 │ │ │ │ ldr r3, [pc, #164] @ 286b5c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -281284,25 +281284,25 @@ │ │ │ │ bl 175100 │ │ │ │ str r0, [r9] │ │ │ │ strh r4, [r0, #4] │ │ │ │ ldr r9, [r9] │ │ │ │ add r2, r4, #1 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a6e90 │ │ │ │ + bl 5a6f30 │ │ │ │ cmp r0, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ bne 286b1c │ │ │ │ b 286a90 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq sp, r4, r0, ror r4 │ │ │ │ + subeq sp, r4, r0, lsl r5 │ │ │ │ subeq r5, sl, r0, asr #28 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq sp, r6, r8, lsr sp │ │ │ │ - eorseq pc, r6, r8, lsr #23 │ │ │ │ + @ instruction: 0x0036ddd8 │ │ │ │ + eorseq pc, r6, r8, asr #24 │ │ │ │ strheq r5, [sl], #-216 @ 0xffffff28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #340] @ 286cd8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -281312,23 +281312,23 @@ │ │ │ │ ldr r2, [pc, #328] @ 286ce0 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r7, #24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r3, [r0, #38] @ 0x26 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 286c1c │ │ │ │ cmp r5, #0 │ │ │ │ bne 286c94 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 31b590 │ │ │ │ + bl 31b62c │ │ │ │ orrs r0, r0, r1 │ │ │ │ beq 286bf8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -281342,64 +281342,64 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r7, r0, #80 @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ - bl 31b590 │ │ │ │ + bl 31b62c │ │ │ │ orrs r0, r0, r1 │ │ │ │ beq 286bf8 │ │ │ │ cmp r5, #0 │ │ │ │ beq 286bd8 │ │ │ │ ldrb r5, [r4, #35] @ 0x23 │ │ │ │ cmp r5, #0 │ │ │ │ bne 286bd8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 320db8 │ │ │ │ + bl 320e54 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 320ed4 │ │ │ │ + bl 320f70 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 31b590 │ │ │ │ + bl 31b62c │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ stmib sp, {r5, r6} │ │ │ │ ldr ip, [r4, #48] @ 0x30 │ │ │ │ mov r1, r9 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 59ea18 │ │ │ │ + bl 59eab8 │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #35] @ 0x23 │ │ │ │ b 286bd8 │ │ │ │ ldr ip, [pc, #72] @ 286ce4 │ │ │ │ ldr r1, [pc, #72] @ 286ce8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #256 @ 0x100 │ │ │ │ mov r2, #237 @ 0xed │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - subeq sp, r4, r4, lsl #6 │ │ │ │ - @ instruction: 0x0036dbd4 │ │ │ │ - eorseq pc, r6, r0, asr sl @ │ │ │ │ - eorseq r9, r8, ip, lsl #29 │ │ │ │ - eorseq r9, r8, r8, ror #26 │ │ │ │ + subeq sp, r4, r4, lsr #7 │ │ │ │ + eorseq sp, r6, r4, ror ip │ │ │ │ + @ instruction: 0x0036faf0 │ │ │ │ + eorseq r9, r8, ip, lsr #30 │ │ │ │ + eorseq r9, r8, r8, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #340] @ 286e5c │ │ │ │ ldr r3, [pc, #340] @ 286e60 │ │ │ │ @@ -281417,28 +281417,28 @@ │ │ │ │ add r3, r8, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ ldr r9, [sp, #72] @ 0x48 │ │ │ │ mov r7, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #24] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 31b590 │ │ │ │ + bl 31b62c │ │ │ │ orrs r0, r0, r1 │ │ │ │ bne 286de0 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5891ec │ │ │ │ + bl 58928c │ │ │ │ cmp r0, #0 │ │ │ │ beq 286da0 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ orrs r1, r2, r3 │ │ │ │ strdne r2, [r4, #24] │ │ │ │ beq 286e18 │ │ │ │ ldr r2, [pc, #200] @ 286e70 │ │ │ │ @@ -281454,75 +281454,75 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ ldr ip, [pc, #132] @ 286e74 │ │ │ │ ldr r1, [pc, #132] @ 286e78 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ add r3, r8, #292 @ 0x124 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r5, lr} │ │ │ │ mov r0, r9 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 286da0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ ldr ip, [pc, #84] @ 286e7c │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r1, [pc, #80] @ 286e80 │ │ │ │ ldrd r4, [sp, #24] │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #292 @ 0x124 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 286da0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r5, sl, r4, ror #22 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq sp, r4, ip, ror #2 │ │ │ │ - eorseq sp, r6, r0, asr #20 │ │ │ │ - @ instruction: 0x0036f8b8 │ │ │ │ + subeq sp, r4, ip, lsl #4 │ │ │ │ + eorseq sp, r6, r0, ror #21 │ │ │ │ + eorseq pc, r6, r8, asr r9 @ │ │ │ │ subeq r5, sl, r4, asr #21 │ │ │ │ - @ instruction: 0x00389db8 │ │ │ │ - eorseq r9, r8, r4, lsl ip │ │ │ │ - mlaseq r8, ip, sp, r9 │ │ │ │ - @ instruction: 0x00389bd4 │ │ │ │ + eorseq r9, r8, r8, asr lr │ │ │ │ + @ instruction: 0x00389cb4 │ │ │ │ + eorseq r9, r8, ip, lsr lr │ │ │ │ + eorseq r9, r8, r4, ror ip │ │ │ │ │ │ │ │ 00286e84 : │ │ │ │ ldrb r3, [r0, #34] @ 0x22 │ │ │ │ cmp r3, #0 │ │ │ │ beq 286e94 │ │ │ │ - b 36b01c │ │ │ │ + b 36b0bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 36aedc │ │ │ │ + bl 36af7c │ │ │ │ pop {r4, lr} │ │ │ │ b 1772f0 │ │ │ │ │ │ │ │ 00286eb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 31b590 │ │ │ │ + bl 31b62c │ │ │ │ orrs r0, r0, r1 │ │ │ │ movne r0, #1 │ │ │ │ moveq r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -281530,15 +281530,15 @@ │ │ │ │ 00286ee4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #80 @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ - bl 31b590 │ │ │ │ + bl 31b62c │ │ │ │ orrs r0, r0, r1 │ │ │ │ moveq r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -281556,15 +281556,15 @@ │ │ │ │ 00286f34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ - bl 32ac8c │ │ │ │ + bl 32ad2c │ │ │ │ mov r4, r0 │ │ │ │ bl 175acc │ │ │ │ cmp r4, r0 │ │ │ │ bcc 286f80 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -281580,49 +281580,49 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #324 @ 0x144 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 175118 │ │ │ │ - strdeq ip, [r4], #-236 @ 0xffffff14 │ │ │ │ - eorseq r9, r8, ip, ror #24 │ │ │ │ - eorseq r9, r8, r4, ror sl │ │ │ │ + @ instruction: 0x0044cf9c │ │ │ │ + eorseq r9, r8, ip, lsl #26 │ │ │ │ + eorseq r9, r8, r4, lsl fp │ │ │ │ ldr r0, [pc, #4] @ 286fc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq r6, r9, r4, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 28702c │ │ │ │ ldr r2, [pc, #76] @ 287030 │ │ │ │ ldr r1, [pc, #76] @ 287034 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #48] @ 287038 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq sp, r4, r4 │ │ │ │ - eorseq r9, r8, r8, lsr ip │ │ │ │ - eorseq r9, r8, ip, asr #24 │ │ │ │ + subeq sp, r4, r4, lsr #1 │ │ │ │ + @ instruction: 0x00389cd8 │ │ │ │ + eorseq r9, r8, ip, ror #25 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 2870bc │ │ │ │ ldr r2, [pc, #104] @ 2870c0 │ │ │ │ @@ -281630,36 +281630,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #72] @ 2870c8 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #60] @ 2870cc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5bd630 │ │ │ │ + bl 5bd6d0 │ │ │ │ str r0, [r4, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x0044cf94 │ │ │ │ - eorseq r9, r8, r0, ror #23 │ │ │ │ - @ instruction: 0x00389bf4 │ │ │ │ - eorseq r9, r8, ip, ror #23 │ │ │ │ + subeq sp, r4, r4, lsr r0 │ │ │ │ + eorseq r9, r8, r0, lsl #25 │ │ │ │ + mlaseq r8, r4, ip, r9 │ │ │ │ + eorseq r9, r8, ip, lsl #25 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ cmp r4, #0 │ │ │ │ @@ -281667,15 +281667,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 5b7124 │ │ │ │ + bl 5b71c4 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ @@ -281700,47 +281700,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2f3a40 │ │ │ │ - subeq ip, r4, ip, ror lr │ │ │ │ - eorseq r9, r8, ip, asr #21 │ │ │ │ - eorseq r9, r8, r0, ror #21 │ │ │ │ + subeq ip, r4, ip, lsl pc │ │ │ │ + eorseq r9, r8, ip, ror #22 │ │ │ │ + eorseq r9, r8, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2871f8 │ │ │ │ ldr r2, [pc, #52] @ 2871fc │ │ │ │ ldr r1, [pc, #52] @ 287200 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 5bc140 │ │ │ │ - subeq ip, r4, r4, lsr #28 │ │ │ │ - eorseq r9, r8, r4, ror sl │ │ │ │ - eorseq r9, r8, r8, lsl #21 │ │ │ │ + b 5bc1e0 │ │ │ │ + subeq ip, r4, r4, asr #29 │ │ │ │ + eorseq r9, r8, r4, lsl fp │ │ │ │ + eorseq r9, r8, r8, lsr #22 │ │ │ │ ldr r0, [pc, #4] @ 287210 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq r6, r9, ip, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #212] @ 287300 │ │ │ │ mov r6, r1 │ │ │ │ @@ -281749,36 +281749,36 @@ │ │ │ │ ldr r2, [pc, #204] @ 287308 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r9, [pc, #176] @ 28730c │ │ │ │ ldr r1, [pc, #176] @ 287310 │ │ │ │ add ip, r8, #12 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2872c8 │ │ │ │ ldr ip, [pc, #132] @ 287314 │ │ │ │ add r3, r8, #20 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -281793,20 +281793,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldrdeq ip, [r4], #-208 @ 0xffffff30 │ │ │ │ - @ instruction: 0x003899f4 │ │ │ │ - eorseq r9, r8, r0, ror #19 │ │ │ │ - eorseq r9, r8, ip, lsr #20 │ │ │ │ - eorseq lr, r7, r8, ror #28 │ │ │ │ - eorseq r9, r8, r0, lsl sl │ │ │ │ + subeq ip, r4, r0, ror lr │ │ │ │ + mlaseq r8, r4, sl, r9 │ │ │ │ + eorseq r9, r8, r0, lsl #21 │ │ │ │ + eorseq r9, r8, ip, asr #21 │ │ │ │ + eorseq lr, r7, r8, lsl #30 │ │ │ │ + @ instruction: 0x00389ab0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 287398 │ │ │ │ ldr r2, [pc, #104] @ 28739c │ │ │ │ ldr r1, [pc, #104] @ 2873a0 │ │ │ │ @@ -281814,15 +281814,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r1, [pc, #68] @ 2873a4 │ │ │ │ ldr r2, [pc, #68] @ 2873a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #60] @ 2873ac │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #48] @ 0x30 │ │ │ │ @@ -281830,22 +281830,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 2873b0 │ │ │ │ ldr r2, [pc, #48] @ 2873b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 36c154 │ │ │ │ - ldrdeq ip, [r4], #-200 @ 0xffffff38 │ │ │ │ - eorseq r9, r8, r4, ror #17 │ │ │ │ - @ instruction: 0x003898f8 │ │ │ │ + b 36c1f4 │ │ │ │ + subeq ip, r4, r8, ror sp │ │ │ │ + eorseq r9, r8, r4, lsl #19 │ │ │ │ + mlaseq r8, r8, r9, r9 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - eorseq r5, sl, r4, asr #13 │ │ │ │ + eorseq r5, sl, r4, ror #14 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 287414 │ │ │ │ ldr r2, [pc, #68] @ 287418 │ │ │ │ @@ -281853,41 +281853,41 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 4c078c │ │ │ │ + bl 4c082c │ │ │ │ ldr r0, [r4, #64] @ 0x40 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 1753dc │ │ │ │ - subeq ip, r4, r8, lsr ip │ │ │ │ - eorseq r9, r8, ip, lsr #17 │ │ │ │ - eorseq lr, r7, r4, ror #25 │ │ │ │ + ldrdeq ip, [r4], #-200 @ 0xffffff38 │ │ │ │ + eorseq r9, r8, ip, asr #18 │ │ │ │ + eorseq lr, r7, r4, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 2874c0 │ │ │ │ ldr r2, [pc, #136] @ 2874c4 │ │ │ │ ldr r1, [pc, #136] @ 2874c8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #12 │ │ │ │ mov r3, #22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2874a0 │ │ │ │ mov r0, #0 │ │ │ │ add r1, r3, #12 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ sub r2, r2, r1 │ │ │ │ @@ -281905,17 +281905,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrdeq ip, [r4], #-176 @ 0xffffff50 │ │ │ │ - eorseq r9, r8, r0, asr #16 │ │ │ │ - eorseq lr, r7, r0, lsl #25 │ │ │ │ + subeq ip, r4, r0, ror ip │ │ │ │ + eorseq r9, r8, r0, ror #17 │ │ │ │ + eorseq lr, r7, r0, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #204] @ 2875b0 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -281930,30 +281930,30 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ beq 28756c │ │ │ │ add r8, sp, #8 │ │ │ │ add r6, r0, #32 │ │ │ │ mov r7, #2 │ │ │ │ cmp r4, #255 @ 0xff │ │ │ │ movcc r5, r4 │ │ │ │ movcs r5, #255 @ 0xff │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ strb r7, [sp, #8] │ │ │ │ strb r5, [sp, #9] │ │ │ │ - bl 4bfa1c │ │ │ │ + bl 4bfabc │ │ │ │ subs r4, r4, r5 │ │ │ │ bne 287540 │ │ │ │ ldr r2, [pc, #80] @ 2875c4 │ │ │ │ ldr r3, [pc, #64] @ 2875b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -281965,19 +281965,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq ip, r4, r8, lsr #22 │ │ │ │ + subeq ip, r4, r8, asr #23 │ │ │ │ subeq r5, sl, r4, ror r3 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r9, r8, r0, lsl #15 │ │ │ │ - eorseq lr, r7, r0, asr #23 │ │ │ │ + eorseq r9, r8, r0, lsr #16 │ │ │ │ + eorseq lr, r7, r0, ror #24 │ │ │ │ strdeq r5, [sl], #-40 @ 0xffffffd8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 28764c │ │ │ │ ldr r2, [pc, #108] @ 287650 │ │ │ │ @@ -281985,17 +281985,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 4c017c │ │ │ │ + bl 4c021c │ │ │ │ cmp r0, #0 │ │ │ │ beq 28762c │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 28762c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ @@ -282004,17 +282004,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq ip, r4, r8, lsr #20 │ │ │ │ - mlaseq r8, ip, r6, r9 │ │ │ │ - @ instruction: 0x0037eadc │ │ │ │ + subeq ip, r4, r8, asr #21 │ │ │ │ + eorseq r9, r8, ip, lsr r7 │ │ │ │ + eorseq lr, r7, ip, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #216] @ 287748 │ │ │ │ mov r6, r2 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -282023,15 +282023,15 @@ │ │ │ │ ldr r1, [pc, #204] @ 287750 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #12 │ │ │ │ mov r3, #22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ cmp r6, #0 │ │ │ │ movgt r9, #0 │ │ │ │ movgt r7, r0 │ │ │ │ bgt 287718 │ │ │ │ b 287728 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r4, [r5, #16] │ │ │ │ @@ -282067,17 +282067,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - @ instruction: 0x0044c99c │ │ │ │ - eorseq r9, r8, r0, lsl #12 │ │ │ │ - eorseq lr, r7, r0, asr #20 │ │ │ │ + subeq ip, r4, ip, lsr sl │ │ │ │ + eorseq r9, r8, r0, lsr #13 │ │ │ │ + eorseq lr, r7, r0, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #368] @ 2878dc │ │ │ │ ldr r5, [pc, #368] @ 2878e0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -282086,26 +282086,26 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r6, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ mov r2, r5 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq 28783c │ │ │ │ - bl 4cc218 │ │ │ │ + bl 4cc2b8 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 287890 │ │ │ │ add r5, r4, #32 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4c020c │ │ │ │ + bl 4c02ac │ │ │ │ cmp r0, #0 │ │ │ │ bne 2877ec │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -282119,15 +282119,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 4c072c │ │ │ │ + bl 4c07cc │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -282140,15 +282140,15 @@ │ │ │ │ ldr ip, [pc, #160] @ 2878f8 │ │ │ │ add r3, r6, #60 @ 0x3c │ │ │ │ add ip, pc, ip │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -282159,35 +282159,35 @@ │ │ │ │ stmib sp, {r2, ip} │ │ │ │ mov ip, #3 │ │ │ │ add r3, r6, #60 @ 0x3c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a80b8 │ │ │ │ + bl 5a8158 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subeq ip, r4, r0, lsr #17 │ │ │ │ - eorseq r9, r8, ip, lsl #10 │ │ │ │ - eorseq lr, r7, r8, asr #18 │ │ │ │ + subeq ip, r4, r0, asr #18 │ │ │ │ + eorseq r9, r8, ip, lsr #11 │ │ │ │ + eorseq lr, r7, r8, ror #19 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ - eorseq r9, r8, r4, lsl #9 │ │ │ │ - @ instruction: 0x003a51fc │ │ │ │ - @ instruction: 0x003669d8 │ │ │ │ - eorseq r8, r9, ip, ror #17 │ │ │ │ + eorseq r9, r8, r4, lsr #10 │ │ │ │ + mlaseq sl, ip, r2, r5 │ │ │ │ + eorseq r6, r6, r8, ror sl │ │ │ │ + eorseq r8, r9, ip, lsl #19 │ │ │ │ ldr r0, [pc, #4] @ 28790c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq r5, r9, r4, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 28797c │ │ │ │ ldr r2, [pc, #84] @ 287980 │ │ │ │ @@ -282195,33 +282195,33 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr ip, [pc, #52] @ 287988 │ │ │ │ ldr r2, [pc, #52] @ 28798c │ │ │ │ ldr r1, [pc, #52] @ 287990 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ str ip, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 36c2c8 │ │ │ │ - subeq ip, r4, r8, lsr #14 │ │ │ │ - eorseq r3, r6, ip, asr #32 │ │ │ │ - eorseq r3, r6, r4, lsr #32 │ │ │ │ + b 36c368 │ │ │ │ + subeq ip, r4, r8, asr #15 │ │ │ │ + eorseq r3, r6, ip, ror #1 │ │ │ │ + eorseq r3, r6, r4, asr #1 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - eorseq r9, r8, r4, lsl #7 │ │ │ │ + eorseq r9, r8, r4, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #244] @ 287aa0 │ │ │ │ ldr r3, [pc, #244] @ 287aa4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -282238,23 +282238,23 @@ │ │ │ │ add r3, r4, #24 │ │ │ │ add r5, pc, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ mov r3, #20 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, r2 │ │ │ │ beq 287a44 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r7 │ │ │ │ @@ -282278,22 +282278,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ b 287a4c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r4, sl, r0, asr #29 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x0044c694 │ │ │ │ - eorseq r9, r8, r0, asr r2 │ │ │ │ - eorseq r9, r8, r0, ror #4 │ │ │ │ + subeq ip, r4, r4, lsr r7 │ │ │ │ + @ instruction: 0x003892f0 │ │ │ │ + eorseq r9, r8, r0, lsl #6 │ │ │ │ subeq r4, sl, r8, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 287b14 │ │ │ │ ldr r2, [pc, #68] @ 287b18 │ │ │ │ @@ -282301,71 +282301,71 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq ip, r4, r4, lsl #11 │ │ │ │ - eorseq r9, r8, r4, asr #2 │ │ │ │ - eorseq r9, r8, r8, asr r1 │ │ │ │ + subeq ip, r4, r4, lsr #12 │ │ │ │ + eorseq r9, r8, r4, ror #3 │ │ │ │ + @ instruction: 0x003891f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 287b8c │ │ │ │ ldr r2, [pc, #84] @ 287b90 │ │ │ │ ldr r1, [pc, #84] @ 287b94 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [r3, #24]! │ │ │ │ str r3, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq ip, r4, ip, lsl r5 │ │ │ │ - ldrsbeq r9, [r8], -ip @ │ │ │ │ - ldrsheq r9, [r8], -r0 @ │ │ │ │ + strheq ip, [r4], #-92 @ 0xffffffa4 │ │ │ │ + eorseq r9, r8, ip, ror r1 │ │ │ │ + mlaseq r8, r0, r1, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #132] @ 287c34 │ │ │ │ ldr r2, [pc, #132] @ 287c38 │ │ │ │ ldr r1, [pc, #132] @ 287c3c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 287c04 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r5, r4 │ │ │ │ ldr r4, [r4, #20] │ │ │ │ @@ -282382,39 +282382,39 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subeq ip, r4, r4, lsr #9 │ │ │ │ - eorseq r9, r8, r4, rrx │ │ │ │ - eorseq r9, r8, r8, ror r0 │ │ │ │ + subeq ip, r4, r4, asr #10 │ │ │ │ + eorseq r9, r8, r4, lsl #2 │ │ │ │ + eorseq r9, r8, r8, lsl r1 │ │ │ │ │ │ │ │ 00287c40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ mov r9, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r3, [pc, #160] @ 287d10 │ │ │ │ ldr r2, [pc, #160] @ 287d14 │ │ │ │ ldr r1, [pc, #160] @ 287d18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 287cf0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #24 │ │ │ │ bl 1774c4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -282439,17 +282439,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - subeq ip, r4, r4, ror #7 │ │ │ │ - eorseq r8, r8, r4, lsr #31 │ │ │ │ - @ instruction: 0x00388fb4 │ │ │ │ + subeq ip, r4, r4, lsl #9 │ │ │ │ + eorseq r9, r8, r4, asr #32 │ │ │ │ + eorseq r9, r8, r4, asr r0 │ │ │ │ │ │ │ │ 00287d1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ @@ -282478,35 +282478,35 @@ │ │ │ │ addeq r3, r0, #24 │ │ │ │ streq r3, [r0, #28] │ │ │ │ b 287d60 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 287da8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq r5, r9, ip, lsr r5 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 287dbc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq r5, r9, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #248] @ 287ed0 │ │ │ │ ldr r2, [pc, #248] @ 287ed4 │ │ │ │ ldr r1, [pc, #248] @ 287ed8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #18 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bne 287e38 │ │ │ │ b 287e94 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ @@ -282544,29 +282544,29 @@ │ │ │ │ bl 175118 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5bd778 │ │ │ │ + b 5bd818 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strheq ip, [r4], #-36 @ 0xffffffdc │ │ │ │ - eorseq r8, r8, r8, lsl #30 │ │ │ │ - eorseq r8, r8, r4, lsr #30 │ │ │ │ - subeq ip, r4, r0, lsr #4 │ │ │ │ - @ instruction: 0x00388eb8 │ │ │ │ - mlaseq r8, ip, lr, r8 │ │ │ │ + subeq ip, r4, r4, asr r3 │ │ │ │ + eorseq r8, r8, r8, lsr #31 │ │ │ │ + eorseq r8, r8, r4, asr #31 │ │ │ │ + subeq ip, r4, r0, asr #5 │ │ │ │ + eorseq r8, r8, r8, asr pc │ │ │ │ + eorseq r8, r8, ip, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 287f68 │ │ │ │ ldr r2, [pc, #104] @ 287f6c │ │ │ │ ldr r1, [pc, #104] @ 287f70 │ │ │ │ @@ -282574,15 +282574,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r1, [pc, #68] @ 287f74 │ │ │ │ ldr r2, [pc, #68] @ 287f78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #60] @ 287f7c │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #48] @ 0x30 │ │ │ │ @@ -282590,37 +282590,37 @@ │ │ │ │ ldr r1, [pc, #48] @ 287f80 │ │ │ │ ldr r2, [pc, #48] @ 287f84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 36c154 │ │ │ │ - @ instruction: 0x0044c190 │ │ │ │ - eorseq r8, r8, r4, lsl sp │ │ │ │ - eorseq r8, r8, r8, lsr #26 │ │ │ │ + b 36c1f4 │ │ │ │ + subeq ip, r4, r0, lsr r2 │ │ │ │ + @ instruction: 0x00388db4 │ │ │ │ + eorseq r8, r8, r8, asr #27 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, r8, lsr #6 │ │ │ │ - eorseq r8, r8, r4, lsl #28 │ │ │ │ + eorseq r8, r8, r4, lsr #29 │ │ │ │ @ instruction: 0x000002bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 288008 │ │ │ │ ldr r2, [pc, #104] @ 28800c │ │ │ │ ldr r1, [pc, #104] @ 288010 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #18 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 287fec │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -282630,33 +282630,33 @@ │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r1, [pc, #32] @ 288014 │ │ │ │ mov r3, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 5bd778 │ │ │ │ - subeq ip, r4, ip, ror #1 │ │ │ │ - eorseq r8, r8, r0, asr #26 │ │ │ │ - eorseq r8, r8, ip, asr sp │ │ │ │ + b 5bd818 │ │ │ │ + subeq ip, r4, ip, lsl #3 │ │ │ │ + eorseq r8, r8, r0, ror #27 │ │ │ │ + @ instruction: 0x00388dfc │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 288098 │ │ │ │ ldr r2, [pc, #104] @ 28809c │ │ │ │ ldr r1, [pc, #104] @ 2880a0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #18 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #13 │ │ │ │ bl 1774c4 │ │ │ │ ldr r1, [pc, #64] @ 2880a4 │ │ │ │ mov r2, #13 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 175d84 │ │ │ │ @@ -282667,71 +282667,71 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq ip, r4, ip, asr r0 │ │ │ │ - eorseq r8, r8, r8, lsr #25 │ │ │ │ - eorseq r8, r8, r4, asr #25 │ │ │ │ - @ instruction: 0x00388cd8 │ │ │ │ + strdeq ip, [r4], #-12 │ │ │ │ + eorseq r8, r8, r8, asr #26 │ │ │ │ + eorseq r8, r8, r4, ror #26 │ │ │ │ + eorseq r8, r8, r8, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 288118 │ │ │ │ ldr r2, [pc, #88] @ 28811c │ │ │ │ ldr r1, [pc, #88] @ 288120 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #18 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ cmn r0, #1 │ │ │ │ beq 288108 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 5bd778 │ │ │ │ + bl 5bd818 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 597e38 │ │ │ │ + bl 597ed8 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 1753dc │ │ │ │ - subeq fp, r4, ip, asr #31 │ │ │ │ - eorseq r8, r8, r0, lsr #24 │ │ │ │ - eorseq r8, r8, ip, lsr ip │ │ │ │ + subeq ip, r4, ip, rrx │ │ │ │ + eorseq r8, r8, r0, asr #25 │ │ │ │ + @ instruction: 0x00388cdc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #192] @ 2881fc │ │ │ │ ldr r2, [pc, #192] @ 288200 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #188] @ 288204 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #18 │ │ │ │ str r6, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2881a0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ - bl 597ca0 │ │ │ │ + bl 597d40 │ │ │ │ str r0, [r4, #32] │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -282747,51 +282747,51 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #75 @ 0x4b │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subeq fp, r4, ip, asr #30 │ │ │ │ - eorseq r8, r8, r0, lsr #23 │ │ │ │ - @ instruction: 0x00388bbc │ │ │ │ - eorseq r8, r8, r4, lsr #23 │ │ │ │ - mlaseq r8, r8, fp, r8 │ │ │ │ - eorseq r6, r6, r8, ror r0 │ │ │ │ - eorseq r8, r8, ip, asr #22 │ │ │ │ + subeq fp, r4, ip, ror #31 │ │ │ │ + eorseq r8, r8, r0, asr #24 │ │ │ │ + eorseq r8, r8, ip, asr ip │ │ │ │ + eorseq r8, r8, r4, asr #24 │ │ │ │ + eorseq r8, r8, r8, lsr ip │ │ │ │ + eorseq r6, r6, r8, lsl r1 │ │ │ │ + eorseq r8, r8, ip, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 288260 │ │ │ │ ldr r2, [pc, #48] @ 288264 │ │ │ │ ldr r1, [pc, #48] @ 288268 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #18 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1772f0 │ │ │ │ - subeq fp, r4, ip, asr lr │ │ │ │ - @ instruction: 0x00388ab0 │ │ │ │ - eorseq r8, r8, ip, asr #21 │ │ │ │ + strdeq fp, [r4], #-236 @ 0xffffff14 │ │ │ │ + eorseq r8, r8, r0, asr fp │ │ │ │ + eorseq r8, r8, ip, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #220] @ 288360 │ │ │ │ mov r6, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -282801,24 +282801,24 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #20 │ │ │ │ mov r4, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #176] @ 28836c │ │ │ │ ldr r1, [pc, #176] @ 288370 │ │ │ │ mov r3, #18 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 28831c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ bl 1753dc │ │ │ │ mov r0, r6 │ │ │ │ @@ -282836,33 +282836,33 @@ │ │ │ │ ldr r1, [pc, #80] @ 288378 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #84 @ 0x54 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - subeq fp, r4, r0, lsl lr │ │ │ │ - mlaseq r8, ip, r9, r8 │ │ │ │ - eorseq r8, r8, r8, lsl #19 │ │ │ │ - eorseq r8, r8, ip, lsr #20 │ │ │ │ - eorseq r8, r8, r8, asr #20 │ │ │ │ + strheq fp, [r4], #-224 @ 0xffffff20 │ │ │ │ eorseq r8, r8, ip, lsr sl │ │ │ │ - @ instruction: 0x003889f0 │ │ │ │ + eorseq r8, r8, r8, lsr #20 │ │ │ │ + eorseq r8, r8, ip, asr #21 │ │ │ │ + eorseq r8, r8, r8, ror #21 │ │ │ │ + @ instruction: 0x00388adc │ │ │ │ + mlaseq r8, r0, sl, r8 │ │ │ │ ldr r0, [pc, #4] @ 288388 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq r4, r9, r4, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #528] @ 2885b4 │ │ │ │ ldr r8, [pc, #528] @ 2885b8 │ │ │ │ @@ -282872,15 +282872,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r4, #28] │ │ │ │ orrs r3, r3, r2 │ │ │ │ beq 28854c │ │ │ │ ldr r3, [r0, #248] @ 0xf8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -282929,15 +282929,15 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ ldrd r0, [r1] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldrd r0, [r4, #24] │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r4 │ │ │ │ add r0, r4, #80 @ 0x50 │ │ │ │ - bl 31ad2c │ │ │ │ + bl 31adc8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 1753dc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -282951,64 +282951,64 @@ │ │ │ │ ldr ip, [pc, #204] @ 2885c0 │ │ │ │ add r3, r8, #20 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 28856c │ │ │ │ ldrb r3, [r0, #274] @ 0x112 │ │ │ │ cmp r3, #0 │ │ │ │ beq 288418 │ │ │ │ ldrb r3, [r4, #37] @ 0x25 │ │ │ │ cmp r3, #0 │ │ │ │ beq 288418 │ │ │ │ ldr ip, [pc, #148] @ 2885c4 │ │ │ │ add r3, r8, #20 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #74 @ 0x4a │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 28856c │ │ │ │ ldr ip, [pc, #116] @ 2885c8 │ │ │ │ add r3, r8, #20 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r7, #0 │ │ │ │ mov r4, r7 │ │ │ │ b 2884b8 │ │ │ │ ldr ip, [pc, #76] @ 2885cc │ │ │ │ add r3, r8, #20 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 28856c │ │ │ │ mov r0, #0 │ │ │ │ add r3, r8, #20 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ - @ instruction: 0x003889dc │ │ │ │ - subeq fp, r4, ip, asr #26 │ │ │ │ - mlaseq r6, ip, sl, ip │ │ │ │ - eorseq r8, r8, ip, asr #17 │ │ │ │ - @ instruction: 0x003888d0 │ │ │ │ - @ instruction: 0x003882f0 │ │ │ │ - eorseq r8, r8, r4, lsr #16 │ │ │ │ + eorseq r8, r8, ip, ror sl │ │ │ │ + subeq fp, r4, ip, ror #27 │ │ │ │ + eorseq ip, r6, ip, lsr fp │ │ │ │ + eorseq r8, r8, ip, ror #18 │ │ │ │ + eorseq r8, r8, r0, ror r9 │ │ │ │ + mlaseq r8, r0, r3, r8 │ │ │ │ + eorseq r8, r8, r4, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #364] @ 288754 │ │ │ │ ldr r2, [pc, #364] @ 288758 │ │ │ │ ldr r1, [pc, #364] @ 28875c │ │ │ │ @@ -283016,15 +283016,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #328] @ 288760 │ │ │ │ ldr ip, [pc, #328] @ 288764 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #324] @ 288768 │ │ │ │ ldr r1, [pc, #324] @ 28876c │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -283035,202 +283035,202 @@ │ │ │ │ ldr r6, [pc, #304] @ 288774 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #296] @ 288778 │ │ │ │ str ip, [r4, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36c2c8 │ │ │ │ + bl 36c368 │ │ │ │ ldr r3, [pc, #280] @ 28877c │ │ │ │ ldr r2, [pc, #280] @ 288780 │ │ │ │ ldr r1, [pc, #280] @ 288784 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36c154 │ │ │ │ + bl 36c1f4 │ │ │ │ ldr r0, [pc, #260] @ 288788 │ │ │ │ ldr r3, [pc, #260] @ 28878c │ │ │ │ ldr r1, [pc, #260] @ 288790 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ stm sp, {r0, r5} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 3689ac │ │ │ │ + bl 368a4c │ │ │ │ ldr r0, [pc, #228] @ 288794 │ │ │ │ ldr r3, [pc, #228] @ 288798 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ stm sp, {r0, r5} │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 3689ac │ │ │ │ + bl 368a4c │ │ │ │ ldr r2, [pc, #196] @ 28879c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ ldr r3, [pc, #180] @ 2887a0 │ │ │ │ ldr r2, [pc, #180] @ 2887a4 │ │ │ │ ldr r1, [pc, #180] @ 2887a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36c2c8 │ │ │ │ + bl 36c368 │ │ │ │ ldr r6, [pc, #160] @ 2887ac │ │ │ │ ldr r0, [pc, #160] @ 2887b0 │ │ │ │ ldr r3, [pc, #160] @ 2887b4 │ │ │ │ ldr r2, [pc, #160] @ 2887b8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r0, r5} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 3689ac │ │ │ │ + bl 368a4c │ │ │ │ ldr r2, [pc, #124] @ 2887bc │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 36cc34 │ │ │ │ - subeq fp, r4, r4, lsl fp │ │ │ │ - @ instruction: 0x0036dff4 │ │ │ │ - eorseq ip, r6, ip, ror r1 │ │ │ │ + b 36ccd4 │ │ │ │ + strheq fp, [r4], #-180 @ 0xffffff4c │ │ │ │ + mlaseq r6, r4, r0, lr │ │ │ │ + eorseq ip, r6, ip, lsl r2 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ andeq r0, r0, r8, lsl #14 │ │ │ │ andeq r0, r0, r0, ror #4 │ │ │ │ - eorseq r8, r8, r8, lsr #16 │ │ │ │ - eorseq r5, fp, r0, asr #12 │ │ │ │ - eorseq r4, sp, ip, lsl #30 │ │ │ │ + eorseq r8, r8, r8, asr #17 │ │ │ │ + eorseq r5, fp, r0, ror #13 │ │ │ │ + eorseq r4, sp, ip, lsr #31 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ @ instruction: 0x00000bb4 │ │ │ │ andeq r0, r0, ip, ror #12 │ │ │ │ - eorseq ip, r6, r4, lsl #16 │ │ │ │ + eorseq ip, r6, r4, lsr #17 │ │ │ │ muleq r0, ip, r8 │ │ │ │ andeq r0, r0, r0, ror #8 │ │ │ │ - strheq r2, [r0], #-200 @ 0xffffff38 │ │ │ │ + subeq r2, r0, r8, asr sp │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, ror #6 │ │ │ │ - eorseq r8, r8, r8, lsl #15 │ │ │ │ + eorseq r8, r8, r8, lsr #16 │ │ │ │ andeq r0, r0, r0, ror #9 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - eorseq r9, r7, r4, ror #31 │ │ │ │ - eorseq r6, r8, r4, asr r9 │ │ │ │ + eorseq sl, r7, r4, lsl #1 │ │ │ │ + @ instruction: 0x003869f4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ - eorseq r8, r8, r4, ror #14 │ │ │ │ - eorseq r8, r8, r8, asr r7 │ │ │ │ + eorseq r8, r8, r4, lsl #16 │ │ │ │ + @ instruction: 0x003887f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 288818 │ │ │ │ ldr r2, [pc, #64] @ 28881c │ │ │ │ ldr r1, [pc, #64] @ 288820 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r0, [r0, #274] @ 0x112 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq fp, r4, r0, lsr #18 │ │ │ │ - eorseq r8, r8, r8, lsr #11 │ │ │ │ - eorseq ip, r6, r8, ror r6 │ │ │ │ + subeq fp, r4, r0, asr #19 │ │ │ │ + eorseq r8, r8, r8, asr #12 │ │ │ │ + eorseq ip, r6, r8, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 288884 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #68] @ 288888 │ │ │ │ ldr r1, [pc, #68] @ 28888c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ strb r4, [r0, #272] @ 0x110 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strheq fp, [r4], #-136 @ 0xffffff78 │ │ │ │ - eorseq r8, r8, r0, asr #10 │ │ │ │ - eorseq ip, r6, r0, lsl r6 │ │ │ │ + subeq fp, r4, r8, asr r9 │ │ │ │ + eorseq r8, r8, r0, ror #11 │ │ │ │ + @ instruction: 0x0036c6b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 2888e8 │ │ │ │ ldr r2, [pc, #64] @ 2888ec │ │ │ │ ldr r1, [pc, #64] @ 2888f0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r0, [r0, #272] @ 0x110 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq fp, r4, r0, asr r8 │ │ │ │ - @ instruction: 0x003884d8 │ │ │ │ - eorseq ip, r6, r8, lsr #11 │ │ │ │ + strdeq fp, [r4], #-128 @ 0xffffff80 │ │ │ │ + eorseq r8, r8, r8, ror r5 │ │ │ │ + eorseq ip, r6, r8, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 28893c │ │ │ │ ldr r2, [pc, #48] @ 288940 │ │ │ │ ldr r1, [pc, #48] @ 288944 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r0, [r0, #248] @ 0xf8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1753dc │ │ │ │ - subeq fp, r4, ip, ror #15 │ │ │ │ - eorseq r8, r8, r4, ror r4 │ │ │ │ - eorseq ip, r6, r4, asr #10 │ │ │ │ + subeq fp, r4, ip, lsl #17 │ │ │ │ + eorseq r8, r8, r4, lsl r5 │ │ │ │ + eorseq ip, r6, r4, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #168] @ 288a08 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -283246,22 +283246,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ ldr ip, [r0, #276] @ 0x114 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 512754 │ │ │ │ + bl 5127f4 │ │ │ │ ldr r2, [pc, #80] @ 288a1c │ │ │ │ ldr r3, [pc, #64] @ 288a10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -283271,19 +283271,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq fp, r4, r0, lsr #15 │ │ │ │ + subeq fp, r4, r0, asr #16 │ │ │ │ strdeq r3, [sl], #-236 @ 0xffffff14 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x0036c4d8 │ │ │ │ - eorseq r8, r8, r0, lsl #8 │ │ │ │ + eorseq ip, r6, r8, ror r5 │ │ │ │ + eorseq r8, r8, r0, lsr #9 │ │ │ │ subeq r3, sl, r0, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #172] @ 288ae4 │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -283300,23 +283300,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #272 @ 0x110 │ │ │ │ ldrd r2, [r0, #-8] │ │ │ │ mov r0, r4 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 5891ec │ │ │ │ + bl 58928c │ │ │ │ ldr r2, [pc, #80] @ 288af8 │ │ │ │ ldr r3, [pc, #64] @ 288aec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -283326,19 +283326,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq fp, r4, r8, asr #13 │ │ │ │ + subeq fp, r4, r8, ror #14 │ │ │ │ subeq r3, sl, r4, lsr #28 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq ip, r6, r0, lsl #8 │ │ │ │ - eorseq r8, r8, r8, lsr #6 │ │ │ │ + eorseq ip, r6, r0, lsr #9 │ │ │ │ + eorseq r8, r8, r8, asr #7 │ │ │ │ subeq r3, sl, r4, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #172] @ 288bc0 │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -283355,23 +283355,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #256 @ 0x100 │ │ │ │ ldrd r2, [r0] │ │ │ │ mov r0, r4 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 5891ec │ │ │ │ + bl 58928c │ │ │ │ ldr r2, [pc, #80] @ 288bd4 │ │ │ │ ldr r3, [pc, #64] @ 288bc8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -283381,19 +283381,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq fp, r4, ip, ror #11 │ │ │ │ + subeq fp, r4, ip, lsl #13 │ │ │ │ subeq r3, sl, r8, asr #26 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq ip, r6, r4, lsr #6 │ │ │ │ - eorseq r8, r8, ip, asr #4 │ │ │ │ + eorseq ip, r6, r4, asr #7 │ │ │ │ + eorseq r8, r8, ip, ror #5 │ │ │ │ subeq r3, sl, r8, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r9, [pc, #216] @ 288cc8 │ │ │ │ mov r7, r1 │ │ │ │ @@ -283404,25 +283404,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr sl, [pc, #172] @ 288cd4 │ │ │ │ ldr r1, [pc, #172] @ 288cd8 │ │ │ │ add sl, pc, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, sl │ │ │ │ str r9, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 286eb0 │ │ │ │ cmp r0, #0 │ │ │ │ strbeq r7, [r6, #274] @ 0x112 │ │ │ │ bne 288c80 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -283430,58 +283430,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ ldr ip, [pc, #76] @ 288cdc │ │ │ │ mov r2, #225 @ 0xe1 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r9, #88 @ 0x58 │ │ │ │ mov r1, sl │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - subeq fp, r4, r0, lsl r5 │ │ │ │ - eorseq fp, r6, r0, ror fp │ │ │ │ - eorseq sp, r6, r8, ror #19 │ │ │ │ - eorseq r8, r8, r4, ror #2 │ │ │ │ - eorseq ip, r6, r4, lsr r2 │ │ │ │ - eorseq r8, r8, r4, lsr r2 │ │ │ │ + strheq fp, [r4], #-80 @ 0xffffffb0 │ │ │ │ + eorseq fp, r6, r0, lsl ip │ │ │ │ + eorseq sp, r6, r8, lsl #21 │ │ │ │ + eorseq r8, r8, r4, lsl #4 │ │ │ │ + @ instruction: 0x0036c2d4 │ │ │ │ + @ instruction: 0x003882d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 288d28 │ │ │ │ ldr r2, [pc, #48] @ 288d2c │ │ │ │ ldr r1, [pc, #48] @ 288d30 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r0, [r0, #248] @ 0xf8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1772f0 │ │ │ │ - subeq fp, r4, r0, lsl #8 │ │ │ │ - eorseq r8, r8, r8, lsl #1 │ │ │ │ - eorseq ip, r6, r8, asr r1 │ │ │ │ + subeq fp, r4, r0, lsr #9 │ │ │ │ + eorseq r8, r8, r8, lsr #2 │ │ │ │ + @ instruction: 0x0036c1f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #188] @ 288e08 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -283489,24 +283489,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 288e0c │ │ │ │ ldr r1, [pc, #172] @ 288e10 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #152] @ 288e14 │ │ │ │ ldr r1, [pc, #152] @ 288e18 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 286eb0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 288db8 │ │ │ │ ldrb r3, [r4, #272] @ 0x110 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -283517,29 +283517,29 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ - bl 320ed4 │ │ │ │ + bl 320f70 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 31b590 │ │ │ │ + bl 31b62c │ │ │ │ mov r2, #9 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 597978 │ │ │ │ - strheq fp, [r4], #-52 @ 0xffffffcc │ │ │ │ - mlaseq r6, r0, r8, sp │ │ │ │ - eorseq fp, r6, r4, lsl sl │ │ │ │ - eorseq r8, r8, r0, lsl r0 │ │ │ │ - eorseq ip, r6, r0, ror #1 │ │ │ │ + b 597a18 │ │ │ │ + subeq fp, r4, r4, asr r4 │ │ │ │ + eorseq sp, r6, r0, lsr r9 │ │ │ │ + @ instruction: 0x0036bab4 │ │ │ │ + ldrheq r8, [r8], -r0 @ │ │ │ │ + eorseq ip, r6, r0, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r9, [pc, #224] @ 288f14 │ │ │ │ mov r7, r1 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -283550,64 +283550,64 @@ │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ mov r4, r0 │ │ │ │ ldr fp, [sp, #56] @ 0x38 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr sl, [pc, #176] @ 288f20 │ │ │ │ ldr r1, [pc, #176] @ 288f24 │ │ │ │ add sl, pc, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, sl │ │ │ │ str r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 286eb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 288ec0 │ │ │ │ mov r3, fp │ │ │ │ add r2, r8, #276 @ 0x114 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 512754 │ │ │ │ + b 5127f4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ ldr r3, [pc, #88] @ 288f28 │ │ │ │ mov r1, sl │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ add r3, r9, #124 @ 0x7c │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - subeq fp, r4, ip, asr #5 │ │ │ │ - eorseq fp, r6, ip, lsr #18 │ │ │ │ - eorseq sp, r6, r4, lsr #15 │ │ │ │ - eorseq r7, r8, ip, lsl pc │ │ │ │ - eorseq fp, r6, ip, ror #31 │ │ │ │ - eorseq r8, r8, r0, lsr #32 │ │ │ │ + subeq fp, r4, ip, ror #6 │ │ │ │ + eorseq fp, r6, ip, asr #19 │ │ │ │ + eorseq sp, r6, r4, asr #16 │ │ │ │ + @ instruction: 0x00387fbc │ │ │ │ + eorseq ip, r6, ip, lsl #1 │ │ │ │ + eorseq r8, r8, r0, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #316] @ 289084 │ │ │ │ ldr r3, [pc, #316] @ 289088 │ │ │ │ @@ -283625,38 +283625,38 @@ │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ mov r4, r0 │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr sl, [pc, #252] @ 289098 │ │ │ │ ldr r1, [pc, #252] @ 28909c │ │ │ │ add sl, pc, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, sl │ │ │ │ str r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 286eb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 289048 │ │ │ │ mov r3, fp │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5891ec │ │ │ │ + bl 58928c │ │ │ │ cmp r0, #0 │ │ │ │ beq 289004 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r5, r5, #256 @ 0x100 │ │ │ │ strd r2, [r5] │ │ │ │ ldr r2, [pc, #148] @ 2890a0 │ │ │ │ ldr r3, [pc, #120] @ 289088 │ │ │ │ @@ -283672,37 +283672,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ ldr r3, [pc, #76] @ 2890a4 │ │ │ │ mov r1, sl │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ add r3, r9, #152 @ 0x98 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 289004 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r3, sl, r4, lsr #18 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq fp, r4, r8, lsr #3 │ │ │ │ - eorseq fp, r6, r0, lsl #16 │ │ │ │ - eorseq sp, r6, r8, ror r6 │ │ │ │ - @ instruction: 0x00387df0 │ │ │ │ - eorseq fp, r6, r0, asr #29 │ │ │ │ + subeq fp, r4, r8, asr #4 │ │ │ │ + eorseq fp, r6, r0, lsr #17 │ │ │ │ + eorseq sp, r6, r8, lsl r7 │ │ │ │ + mlaseq r8, r0, lr, r7 │ │ │ │ + eorseq fp, r6, r0, ror #30 │ │ │ │ subeq r3, sl, r0, ror #16 │ │ │ │ - @ instruction: 0x00387ebc │ │ │ │ + eorseq r7, r8, ip, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #316] @ 289200 │ │ │ │ ldr r3, [pc, #316] @ 289204 │ │ │ │ @@ -283720,38 +283720,38 @@ │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ mov r4, r0 │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr sl, [pc, #252] @ 289214 │ │ │ │ ldr r1, [pc, #252] @ 289218 │ │ │ │ add sl, pc, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, sl │ │ │ │ str r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 286eb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2891c4 │ │ │ │ mov r3, fp │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5891ec │ │ │ │ + bl 58928c │ │ │ │ cmp r0, #0 │ │ │ │ beq 289180 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r5, r5, #272 @ 0x110 │ │ │ │ strd r2, [r5, #-8] │ │ │ │ ldr r2, [pc, #148] @ 28921c │ │ │ │ ldr r3, [pc, #120] @ 289204 │ │ │ │ @@ -283767,37 +283767,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ ldr r3, [pc, #76] @ 289220 │ │ │ │ mov r1, sl │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ add r3, r9, #184 @ 0xb8 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ mov r2, #179 @ 0xb3 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 289180 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r3, sl, r8, lsr #15 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq fp, r4, ip, lsr #32 │ │ │ │ - eorseq fp, r6, r4, lsl #13 │ │ │ │ - @ instruction: 0x0036d4fc │ │ │ │ - eorseq r7, r8, r4, ror ip │ │ │ │ - eorseq fp, r6, r4, asr #26 │ │ │ │ + subeq fp, r4, ip, asr #1 │ │ │ │ + eorseq fp, r6, r4, lsr #14 │ │ │ │ + mlaseq r6, ip, r5, sp │ │ │ │ + eorseq r7, r8, r4, lsl sp │ │ │ │ + eorseq fp, r6, r4, ror #27 │ │ │ │ subeq r3, sl, r4, ror #13 │ │ │ │ - eorseq r7, r8, r0, asr #26 │ │ │ │ + eorseq r7, r8, r0, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r9, [pc, #232] @ 289324 │ │ │ │ mov r7, r1 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -283807,25 +283807,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr sl, [pc, #188] @ 289330 │ │ │ │ ldr r1, [pc, #188] @ 289334 │ │ │ │ add sl, pc, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, sl │ │ │ │ str r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 286eb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2892dc │ │ │ │ ldr r0, [r5, #248] @ 0xf8 │ │ │ │ bl 1753dc │ │ │ │ @@ -283837,40 +283837,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ ldr ip, [pc, #76] @ 289338 │ │ │ │ mov r2, #111 @ 0x6f │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r9, #216 @ 0xd8 │ │ │ │ mov r1, sl │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - subeq sl, r4, r4, asr #29 │ │ │ │ - eorseq fp, r6, r4, lsr #10 │ │ │ │ - mlaseq r6, ip, r3, sp │ │ │ │ - eorseq r7, r8, r8, lsl fp │ │ │ │ - eorseq fp, r6, r8, ror #23 │ │ │ │ - eorseq r7, r8, ip, asr #24 │ │ │ │ + subeq sl, r4, r4, ror #30 │ │ │ │ + eorseq fp, r6, r4, asr #11 │ │ │ │ + eorseq sp, r6, ip, lsr r4 │ │ │ │ + @ instruction: 0x00387bb8 │ │ │ │ + eorseq fp, r6, r8, lsl #25 │ │ │ │ + eorseq r7, r8, ip, ror #25 │ │ │ │ ldr r0, [pc, #4] @ 289348 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq r4, r9, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ @@ -283899,28 +283899,28 @@ │ │ │ │ orr r3, r3, #2 │ │ │ │ stmib sp, {r1, r3} │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r4, #80 @ 0x50 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 31ae94 │ │ │ │ + bl 31af30 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1753dc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r1, r7 │ │ │ │ - bl 59f740 │ │ │ │ + bl 59f7e0 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 289458 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r5 │ │ │ │ bl 291590 │ │ │ │ ldrd r0, [r4, #24] │ │ │ │ @@ -283930,64 +283930,64 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #80] @ 289498 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r4, #0 │ │ │ │ b 2893e0 │ │ │ │ ldr r1, [pc, #52] @ 28949c │ │ │ │ ldr r3, [pc, #52] @ 2894a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #44] @ 2894a4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r4, #0 │ │ │ │ b 2893e0 │ │ │ │ - eorseq r7, r8, r0, asr #22 │ │ │ │ - subeq sl, r4, r4, lsr #27 │ │ │ │ - eorseq r7, r8, r0, lsl fp │ │ │ │ - eorseq r7, r8, r8, lsr fp │ │ │ │ - subeq sl, r4, r4, ror sp │ │ │ │ - eorseq r7, r8, r0, ror #21 │ │ │ │ + eorseq r7, r8, r0, ror #23 │ │ │ │ + subeq sl, r4, r4, asr #28 │ │ │ │ + @ instruction: 0x00387bb0 │ │ │ │ + @ instruction: 0x00387bd8 │ │ │ │ + subeq sl, r4, r4, lsl lr │ │ │ │ + eorseq r7, r8, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 289510 │ │ │ │ ldr r2, [pc, #80] @ 289514 │ │ │ │ ldr r1, [pc, #80] @ 289518 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #48] @ 28951c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq sl, r4, r4, lsr #26 │ │ │ │ - eorseq sp, r6, r0, lsr #2 │ │ │ │ - eorseq fp, r6, r8, lsr #5 │ │ │ │ + subeq sl, r4, r4, asr #27 │ │ │ │ + eorseq sp, r6, r0, asr #3 │ │ │ │ + eorseq fp, r6, r8, asr #6 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #108] @ 2895a4 │ │ │ │ ldr r2, [pc, #108] @ 2895a8 │ │ │ │ @@ -283995,38 +283995,38 @@ │ │ │ │ ldr r1, [pc, #104] @ 2895ac │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #76] @ 2895b0 │ │ │ │ ldr r1, [pc, #76] @ 2895b4 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #37] @ 0x25 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strheq sl, [r4], #-192 @ 0xffffff40 │ │ │ │ - eorseq r7, r8, r4, lsl sl │ │ │ │ - eorseq r7, r8, ip, ror sl │ │ │ │ - eorseq sp, r6, r8, lsl #1 │ │ │ │ - eorseq fp, r6, r0, lsl r2 │ │ │ │ + subeq sl, r4, r0, asr sp │ │ │ │ + @ instruction: 0x00387ab4 │ │ │ │ + eorseq r7, r8, ip, lsl fp │ │ │ │ + eorseq sp, r6, r8, lsr #2 │ │ │ │ + @ instruction: 0x0036b2b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr fp, [pc, #360] @ 289738 │ │ │ │ ldr r9, [pc, #360] @ 28973c │ │ │ │ ldr sl, [pc, #360] @ 289740 │ │ │ │ @@ -284036,15 +284036,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #22 │ │ │ │ mov r2, fp │ │ │ │ mov r8, r1 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 286e84 │ │ │ │ mov r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ bl 291958 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ @@ -284061,15 +284061,15 @@ │ │ │ │ ldrd sl, [r3] │ │ │ │ moveq r3, #0 │ │ │ │ movne r3, #7 │ │ │ │ mov r0, r9 │ │ │ │ strd sl, [sp] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5a1a20 │ │ │ │ + bl 5a1ac0 │ │ │ │ cmn r0, #1 │ │ │ │ mov r5, r0 │ │ │ │ beq 289730 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 291590 │ │ │ │ @@ -284093,15 +284093,15 @@ │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #40] @ 0x28 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r4, #80 @ 0x50 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 31ae94 │ │ │ │ + bl 31af30 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1753dc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -284112,21 +284112,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 289744 │ │ │ │ add r3, sl, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r4, #0 │ │ │ │ b 2896e8 │ │ │ │ - eorseq r7, r8, r8, lsl #20 │ │ │ │ - eorseq ip, r6, r0, ror #9 │ │ │ │ - subeq sl, r4, r0, ror #24 │ │ │ │ - eorseq r7, r8, ip, lsr #2 │ │ │ │ + eorseq r7, r8, r8, lsr #21 │ │ │ │ + eorseq ip, r6, r0, lsl #11 │ │ │ │ + subeq sl, r4, r0, lsl #26 │ │ │ │ + eorseq r7, r8, ip, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #272] @ 289870 │ │ │ │ ldr r2, [pc, #272] @ 289874 │ │ │ │ ldr r1, [pc, #272] @ 289878 │ │ │ │ @@ -284134,105 +284134,105 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [pc, #236] @ 28987c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r0 │ │ │ │ str r3, [r2, #48] @ 0x30 │ │ │ │ mov r0, #4 │ │ │ │ - bl 5a1ffc │ │ │ │ + bl 5a209c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2897e8 │ │ │ │ ldr r5, [pc, #208] @ 289880 │ │ │ │ ldr r3, [pc, #208] @ 289884 │ │ │ │ ldr r2, [pc, #208] @ 289888 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36c2c8 │ │ │ │ + bl 36c368 │ │ │ │ ldr r2, [pc, #184] @ 28988c │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 36cc34 │ │ │ │ + b 36ccd4 │ │ │ │ ldr r5, [pc, #160] @ 289890 │ │ │ │ ldr r3, [pc, #160] @ 289894 │ │ │ │ ldr r2, [pc, #160] @ 289898 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36c2c8 │ │ │ │ + bl 36c368 │ │ │ │ ldr r2, [pc, #136] @ 28989c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ ldr r5, [pc, #120] @ 2898a0 │ │ │ │ ldr r0, [pc, #120] @ 2898a4 │ │ │ │ ldr r3, [pc, #120] @ 2898a8 │ │ │ │ ldr r2, [pc, #120] @ 2898ac │ │ │ │ mov ip, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r0, ip} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 3689ac │ │ │ │ + bl 368a4c │ │ │ │ ldr r2, [pc, #80] @ 2898b0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 36cc34 │ │ │ │ + bl 36ccd4 │ │ │ │ b 2897a8 │ │ │ │ - ldrdeq sl, [r4], #-172 @ 0xffffff54 │ │ │ │ - eorseq ip, r6, r0, lsl #29 │ │ │ │ - eorseq fp, r6, r8 │ │ │ │ + subeq sl, r4, ip, ror fp │ │ │ │ + eorseq ip, r6, r0, lsr #30 │ │ │ │ + eorseq fp, r6, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - eorseq r7, r8, ip, lsl #17 │ │ │ │ + eorseq r7, r8, ip, lsr #18 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - eorseq r7, r8, r4, ror r8 │ │ │ │ - eorseq r7, r8, r8, lsl #16 │ │ │ │ + eorseq r7, r8, r4, lsl r9 │ │ │ │ + eorseq r7, r8, r8, lsr #17 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ - eorseq r7, r8, ip, ror #15 │ │ │ │ - eorseq r7, r8, r0, ror #15 │ │ │ │ + eorseq r7, r8, ip, lsl #17 │ │ │ │ + eorseq r7, r8, r0, lsl #17 │ │ │ │ andeq r0, r0, r8, asr #7 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ - eorseq r4, fp, r0, lsr r4 │ │ │ │ - eorseq r7, r8, r0, asr #15 │ │ │ │ + @ instruction: 0x003b44d0 │ │ │ │ + eorseq r7, r8, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r0, #2 │ │ │ │ - bl 5a1ffc │ │ │ │ + bl 5a209c │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ ldr r0, [pc, #8] @ 2898f0 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq r3, r9, r4, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 289954 │ │ │ │ mov r4, r1 │ │ │ │ @@ -284240,142 +284240,142 @@ │ │ │ │ ldr r1, [pc, #68] @ 28995c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ strb r4, [r0, #264] @ 0x108 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq sl, r4, r8, lsr #18 │ │ │ │ - eorseq r7, r8, r4, asr #13 │ │ │ │ - mlaseq r6, ip, r1, ip │ │ │ │ + subeq sl, r4, r8, asr #19 │ │ │ │ + eorseq r7, r8, r4, ror #14 │ │ │ │ + eorseq ip, r6, ip, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 2899b8 │ │ │ │ ldr r2, [pc, #64] @ 2899bc │ │ │ │ ldr r1, [pc, #64] @ 2899c0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r0, [r0, #264] @ 0x108 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq sl, r4, r0, asr #17 │ │ │ │ - eorseq r7, r8, ip, asr r6 │ │ │ │ - eorseq ip, r6, r4, lsr r1 │ │ │ │ + subeq sl, r4, r0, ror #18 │ │ │ │ + @ instruction: 0x003876fc │ │ │ │ + @ instruction: 0x0036c1d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 289a24 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #68] @ 289a28 │ │ │ │ ldr r1, [pc, #68] @ 289a2c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ strb r4, [r0, #248] @ 0xf8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq sl, r4, r8, asr r8 │ │ │ │ - @ instruction: 0x003875f4 │ │ │ │ - eorseq ip, r6, ip, asr #1 │ │ │ │ + strdeq sl, [r4], #-136 @ 0xffffff78 │ │ │ │ + mlaseq r8, r4, r6, r7 │ │ │ │ + eorseq ip, r6, ip, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 289a88 │ │ │ │ ldr r2, [pc, #64] @ 289a8c │ │ │ │ ldr r1, [pc, #64] @ 289a90 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r0, [r0, #248] @ 0xf8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq sl, [r4], #-112 @ 0xffffff90 │ │ │ │ - eorseq r7, r8, ip, lsl #11 │ │ │ │ - eorseq ip, r6, r4, rrx │ │ │ │ + @ instruction: 0x0044a890 │ │ │ │ + eorseq r7, r8, ip, lsr #12 │ │ │ │ + eorseq ip, r6, r4, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ 289b18 │ │ │ │ ldr r2, [pc, #108] @ 289b1c │ │ │ │ ldr r1, [pc, #108] @ 289b20 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #80] @ 289b24 │ │ │ │ ldr r1, [pc, #80] @ 289b28 │ │ │ │ mov r5, #1 │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ strb r5, [r0, #264] @ 0x108 │ │ │ │ str r4, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ strb r5, [r0, #37] @ 0x25 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subeq sl, r4, ip, lsl #15 │ │ │ │ - eorseq r7, r8, r4, lsr #10 │ │ │ │ - @ instruction: 0x0036bffc │ │ │ │ - eorseq ip, r6, r4, lsl fp │ │ │ │ - mlaseq r6, ip, ip, sl │ │ │ │ + subeq sl, r4, ip, lsr #16 │ │ │ │ + eorseq r7, r8, r4, asr #11 │ │ │ │ + mlaseq r6, ip, r0, ip │ │ │ │ + @ instruction: 0x0036cbb4 │ │ │ │ + eorseq sl, r6, ip, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #172] @ 289bf0 │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -284391,23 +284391,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #256 @ 0x100 │ │ │ │ ldrd r2, [r0] │ │ │ │ mov r0, r4 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 5891ec │ │ │ │ + bl 58928c │ │ │ │ ldr r2, [pc, #80] @ 289c04 │ │ │ │ ldr r3, [pc, #64] @ 289bf8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -284417,19 +284417,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - strdeq sl, [r4], #-108 @ 0xffffff94 │ │ │ │ + @ instruction: 0x0044a79c │ │ │ │ subeq r2, sl, r8, lsl sp │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq fp, r6, r0, asr pc │ │ │ │ - eorseq r7, r8, r0, ror r4 │ │ │ │ + @ instruction: 0x0036bff0 │ │ │ │ + eorseq r7, r8, r0, lsl r5 │ │ │ │ strheq r2, [sl], #-200 @ 0xffffff38 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #356] @ 289d88 │ │ │ │ @@ -284448,36 +284448,36 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str r8, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r4, r0 │ │ │ │ ldr sl, [sp, #88] @ 0x58 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #292] @ 289d9c │ │ │ │ ldr r1, [pc, #292] @ 289da0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp, #32] │ │ │ │ mov fp, r0 │ │ │ │ add r0, r8, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ bl 286eb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 289d24 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5891ec │ │ │ │ + bl 58928c │ │ │ │ cmp r0, #0 │ │ │ │ beq 289ce0 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ orrs r1, r2, r3 │ │ │ │ strne r2, [fp, #256] @ 0x100 │ │ │ │ strne r3, [fp, #260] @ 0x104 │ │ │ │ beq 289d48 │ │ │ │ @@ -284501,85 +284501,85 @@ │ │ │ │ ldr ip, [pc, #124] @ 289da8 │ │ │ │ add r3, r8, #92 @ 0x5c │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #88 @ 0x58 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 289ce0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ ldr r2, [pc, #84] @ 289dac │ │ │ │ str r5, [sp, #8] │ │ │ │ ldrd r4, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r8, #92 @ 0x5c │ │ │ │ mov r1, r9 │ │ │ │ strd r4, [sp, #16] │ │ │ │ mov ip, r0 │ │ │ │ stm sp, {r2, ip} │ │ │ │ mov r0, sl │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 289ce0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r2, sl, r4, asr #24 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - mlaseq r8, ip, r3, r7 │ │ │ │ - subeq sl, r4, r0, lsl #12 │ │ │ │ - eorseq fp, r6, r8, ror #28 │ │ │ │ - eorseq ip, r6, r8, ror r9 │ │ │ │ - eorseq sl, r6, r0, lsl #22 │ │ │ │ + eorseq r7, r8, ip, lsr r4 │ │ │ │ + subeq sl, r4, r0, lsr #13 │ │ │ │ + eorseq fp, r6, r8, lsl #30 │ │ │ │ + eorseq ip, r6, r8, lsl sl │ │ │ │ + eorseq sl, r6, r0, lsr #23 │ │ │ │ subeq r2, sl, r4, lsl #23 │ │ │ │ - @ instruction: 0x00386ddc │ │ │ │ - eorseq r7, r8, r8, lsl #6 │ │ │ │ + eorseq r6, r8, ip, ror lr │ │ │ │ + eorseq r7, r8, r8, lsr #7 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 289dc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq r3, r9, r4, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 289e10 │ │ │ │ ldr r2, [pc, #48] @ 289e14 │ │ │ │ ldr r1, [pc, #48] @ 289e18 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1753dc │ │ │ │ - ldrdeq sl, [r4], #-68 @ 0xffffffbc │ │ │ │ - eorseq r7, r8, r4, lsr #5 │ │ │ │ - eorseq r7, r8, r8, asr #5 │ │ │ │ + subeq sl, r4, r4, ror r5 │ │ │ │ + eorseq r7, r8, r4, asr #6 │ │ │ │ + eorseq r7, r8, r8, ror #6 │ │ │ │ ldr r0, [pc, #4] @ 289e28 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ strdeq r3, [r9], #-84 @ 0xffffffac │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r0, #13 │ │ │ │ bl 1774c4 │ │ │ │ ldr r1, [pc, #12] @ 289e58 │ │ │ │ pop {r4, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #13 │ │ │ │ b 175d84 │ │ │ │ - eorseq r7, r8, r0, lsl #5 │ │ │ │ + eorseq r7, r8, r0, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #720] @ 28a144 │ │ │ │ ldr lr, [pc, #720] @ 28a148 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -284643,15 +284643,15 @@ │ │ │ │ bne 28a018 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #492] @ 28a158 │ │ │ │ ldr r0, [pc, #492] @ 28a15c │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq 289f8c │ │ │ │ bl 175964 │ │ │ │ cmp r4, #0 │ │ │ │ beq 289f9c │ │ │ │ mov r0, r4 │ │ │ │ @@ -284675,15 +284675,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #372] @ 28a164 │ │ │ │ ldr r0, [pc, #372] @ 28a168 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq 289f8c │ │ │ │ bl 175964 │ │ │ │ cmp r4, #0 │ │ │ │ bne 289f94 │ │ │ │ b 289f9c │ │ │ │ @@ -284706,15 +284706,15 @@ │ │ │ │ b 289f7c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #260] @ 28a16c │ │ │ │ ldr r0, [pc, #260] @ 28a170 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, r6 │ │ │ │ beq 289fa4 │ │ │ │ bl 175964 │ │ │ │ b 289fa4 │ │ │ │ ldr r2, [pc, #224] @ 28a174 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -284734,57 +284734,57 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #24] │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 28a180 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 289ec0 │ │ │ │ ldr r1, [pc, #116] @ 28a184 │ │ │ │ ldr r0, [pc, #116] @ 28a188 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 28a008 │ │ │ │ b 289f8c │ │ │ │ ldr r0, [pc, #88] @ 28a18c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 289ec0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strdeq r2, [sl], #-152 @ 0xffffff68 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrdeq r2, [sl], #-144 @ 0xffffff70 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - eorseq r7, r8, ip, asr #4 │ │ │ │ - subeq sl, r4, r0, ror #6 │ │ │ │ - eorseq r7, r8, r0, lsr #4 │ │ │ │ + eorseq r7, r8, ip, ror #5 │ │ │ │ + subeq sl, r4, r0, lsl #8 │ │ │ │ + eorseq r7, r8, r0, asr #5 │ │ │ │ subeq r2, sl, r0, asr #17 │ │ │ │ - subeq sl, r4, r0, ror #5 │ │ │ │ - eorseq r7, r8, r8, ror r1 │ │ │ │ - subeq sl, r4, r0, ror #4 │ │ │ │ - eorseq r7, r8, r0, asr #1 │ │ │ │ + subeq sl, r4, r0, lsl #7 │ │ │ │ + eorseq r7, r8, r8, lsl r2 │ │ │ │ + subeq sl, r4, r0, lsl #6 │ │ │ │ + eorseq r7, r8, r0, ror #2 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r6, r8, r0, ror #31 │ │ │ │ - subeq sl, r4, r0, asr #3 │ │ │ │ - eorseq r7, r8, r0, lsr r0 │ │ │ │ - @ instruction: 0x00386fd4 │ │ │ │ + eorseq r7, r8, r0, lsl #1 │ │ │ │ + subeq sl, r4, r0, ror #4 │ │ │ │ + ldrsbeq r7, [r8], -r0 @ │ │ │ │ + eorseq r7, r8, r4, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 28a258 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -284792,62 +284792,62 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 28a25c │ │ │ │ ldr r1, [pc, #160] @ 28a260 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #11 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r2, [pc, #140] @ 28a264 │ │ │ │ ldr r1, [pc, #140] @ 28a268 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr lr, [pc, #108] @ 28a26c │ │ │ │ ldr ip, [pc, #108] @ 28a270 │ │ │ │ ldr r3, [pc, #108] @ 28a274 │ │ │ │ ldr r2, [pc, #108] @ 28a278 │ │ │ │ ldr r1, [pc, #108] @ 28a27c │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ str lr, [r6, #52] @ 0x34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 36c154 │ │ │ │ + bl 36c1f4 │ │ │ │ ldr r3, [pc, #72] @ 28a280 │ │ │ │ ldr r2, [pc, #72] @ 28a284 │ │ │ │ ldr r1, [pc, #72] @ 28a288 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 36c154 │ │ │ │ - subeq sl, r4, r8, lsr #2 │ │ │ │ - eorseq r0, r6, r8, asr #15 │ │ │ │ - mlaseq r6, ip, r7, r0 │ │ │ │ - @ instruction: 0x00386fdc │ │ │ │ - @ instruction: 0x00386ff4 │ │ │ │ + b 36c1f4 │ │ │ │ + subeq sl, r4, r8, asr #3 │ │ │ │ + eorseq r0, r6, r8, ror #16 │ │ │ │ + eorseq r0, r6, ip, lsr r8 │ │ │ │ + eorseq r7, r8, ip, ror r0 │ │ │ │ + mlaseq r8, r4, r0, r7 │ │ │ │ andeq r0, r0, r8, lsr lr │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ andeq r0, r0, r8, lsr #27 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ - eorseq r6, sl, r4, ror #2 │ │ │ │ + eorseq r6, sl, r4, lsl #4 │ │ │ │ andeq r0, r0, r0, lsl #26 │ │ │ │ andeq r0, r0, r8, lsl #23 │ │ │ │ - mlaseq r8, ip, pc, r6 @ │ │ │ │ + eorseq r7, r8, ip, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #1136] @ 28a714 │ │ │ │ ldr r3, [pc, #1136] @ 28a718 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -284906,15 +284906,15 @@ │ │ │ │ ldr sl, [pc, #948] @ 28a734 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add sl, pc, sl │ │ │ │ mov r1, sl │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ str r0, [sp, #24] │ │ │ │ ldr r0, [r3, #20] │ │ │ │ - bl 5b9fec │ │ │ │ + bl 5ba08c │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ beq 28a6d8 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28a4ec │ │ │ │ ldr r3, [pc, #896] @ 28a738 │ │ │ │ @@ -284984,15 +284984,15 @@ │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28a528 │ │ │ │ ldr r0, [pc, #648] @ 28a74c │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ mov r0, r5 │ │ │ │ bl 176c84 │ │ │ │ mov r0, r6 │ │ │ │ bl 1753dc │ │ │ │ ldr r3, [r8, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne 28a46c │ │ │ │ @@ -285013,15 +285013,15 @@ │ │ │ │ b 28a58c │ │ │ │ mov r0, #0 │ │ │ │ bl 1753dc │ │ │ │ b 28a460 │ │ │ │ ldr r0, [pc, #532] @ 28a750 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ mov r0, r6 │ │ │ │ bl 176e7c │ │ │ │ mov r0, r7 │ │ │ │ bl 1753dc │ │ │ │ b 28a460 │ │ │ │ cmp r9, #0 │ │ │ │ beq 28a568 │ │ │ │ @@ -285118,48 +285118,48 @@ │ │ │ │ ldr r3, [pc, #92] @ 28a72c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ b 28a35c │ │ │ │ bl 17612c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 5a7d80 │ │ │ │ + bl 5a7e20 │ │ │ │ ldr r3, [pc, #120] @ 28a768 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 1755bc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ b 28a610 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r2, sl, r4, asr #11 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r2, sl, r8, lsr #11 │ │ │ │ - eorseq ip, sl, r4, ror #15 │ │ │ │ + eorseq ip, sl, r4, lsl #17 │ │ │ │ andeq r1, r0, r4, ror #8 │ │ │ │ andeq r1, r0, r4, lsl #21 │ │ │ │ andeq r2, r0, r0, lsl #2 │ │ │ │ andeq r2, r0, r8, ror #30 │ │ │ │ - eorseq r6, r8, r8, ror #28 │ │ │ │ + eorseq r6, r8, r8, lsl #30 │ │ │ │ subeq r3, r9, ip, asr r0 │ │ │ │ - subeq r9, r4, r4, lsl #30 │ │ │ │ - strdeq r9, [r4], #-228 @ 0xffffff1c │ │ │ │ - eorseq r6, r8, r0, asr #28 │ │ │ │ - eorseq r6, r8, r8, lsl #27 │ │ │ │ - eorseq r6, r8, r8, asr #26 │ │ │ │ - @ instruction: 0x00386cf8 │ │ │ │ + subeq r9, r4, r4, lsr #31 │ │ │ │ + @ instruction: 0x00449f94 │ │ │ │ + eorseq r6, r8, r0, ror #29 │ │ │ │ + eorseq r6, r8, r8, lsr #28 │ │ │ │ + eorseq r6, r8, r8, ror #27 │ │ │ │ + mlaseq r8, r8, sp, r6 │ │ │ │ ldrdeq r2, [sl], #-40 @ 0xffffffd8 │ │ │ │ - eorseq r6, r8, ip, ror ip │ │ │ │ - eorseq ip, sl, ip, lsl #9 │ │ │ │ - eorseq r6, r8, r8, lsr ip │ │ │ │ - @ instruction: 0x00386bd4 │ │ │ │ - eorseq r9, fp, ip, asr #16 │ │ │ │ + eorseq r6, r8, ip, lsl sp │ │ │ │ + eorseq ip, sl, ip, lsr #10 │ │ │ │ + @ instruction: 0x00386cd8 │ │ │ │ + eorseq r6, r8, r4, ror ip │ │ │ │ + eorseq r9, fp, ip, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3728] @ 0xe90 │ │ │ │ ldr ip, [pc, #1464] @ 28ad3c │ │ │ │ sub sp, sp, #332 @ 0x14c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -285177,15 +285177,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #324] @ 0x144 │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [pc, #1400] @ 28ad54 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [r6, r3] │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -285346,31 +285346,31 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #736] @ 28ad70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28a894 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r1, [pc, #720] @ 28ad74 │ │ │ │ ldr r0, [pc, #720] @ 28ad78 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mvn r4, #0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 177164 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ beq 28aad4 │ │ │ │ bl 175964 │ │ │ │ @@ -285420,199 +285420,199 @@ │ │ │ │ beq 28acec │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #460] @ 28ad84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28a7f4 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r4, #0 │ │ │ │ b 28aabc │ │ │ │ ldr r1, [pc, #436] @ 28ad88 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #432] @ 28ad8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 28aab8 │ │ │ │ ldr r1, [pc, #408] @ 28ad90 │ │ │ │ ldr r0, [pc, #408] @ 28ad94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 28aab8 │ │ │ │ ldr r1, [pc, #384] @ 28ad98 │ │ │ │ ldr r0, [pc, #384] @ 28ad9c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r8 │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 28aab8 │ │ │ │ ldr r1, [pc, #356] @ 28ada0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #352] @ 28ada4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 28aab8 │ │ │ │ ldr r1, [pc, #328] @ 28ada8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #324] @ 28adac │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r8 │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ ldr r7, [sp, #32] │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 28aab8 │ │ │ │ ldr r0, [pc, #292] @ 28adb0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28a894 │ │ │ │ ldr r1, [pc, #276] @ 28adb4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [pc, #272] @ 28adb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r1, r1, #128 @ 0x80 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ beq 28accc │ │ │ │ bl 175964 │ │ │ │ ldr r1, [pc, #232] @ 28adbc │ │ │ │ ldr r0, [pc, #232] @ 28adc0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r8 │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 28aab8 │ │ │ │ ldr r0, [pc, #208] @ 28adc4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28a7f4 │ │ │ │ ldr r1, [pc, #192] @ 28adc8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #188] @ 28adcc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ beq 28ad30 │ │ │ │ bl 175964 │ │ │ │ mvn r4, #0 │ │ │ │ b 28aaf4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq r9, r4, ip, asr #22 │ │ │ │ + subeq r9, r4, ip, ror #23 │ │ │ │ ldrdeq r2, [sl], #-0 │ │ │ │ subeq r2, sl, ip, asr #1 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x00386af4 │ │ │ │ - eorseq r6, r8, r4, lsl r9 │ │ │ │ + mlaseq r8, r4, fp, r6 │ │ │ │ + @ instruction: 0x003869b4 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - eorseq sp, r5, r8, lsl #4 │ │ │ │ - @ instruction: 0x00386bf8 │ │ │ │ - eorseq r6, r8, r4, asr #22 │ │ │ │ + eorseq sp, r5, r8, lsr #5 │ │ │ │ + mlaseq r8, r8, ip, r6 │ │ │ │ + eorseq r6, r8, r4, ror #23 │ │ │ │ muleq r0, r4, r7 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003868f4 │ │ │ │ - subeq r9, r4, ip, lsr #16 │ │ │ │ - eorseq r6, r8, r0, lsl sl │ │ │ │ + mlaseq r8, r4, r9, r6 │ │ │ │ + subeq r9, r4, ip, asr #17 │ │ │ │ + @ instruction: 0x00386ab0 │ │ │ │ subeq r1, sl, r0, ror sp │ │ │ │ andeq r2, r0, ip, lsl r1 │ │ │ │ - eorseq r6, r8, r8, lsl r7 │ │ │ │ - strdeq r9, [r4], #-104 @ 0xffffff98 │ │ │ │ - eorseq r6, r8, r8, ror #14 │ │ │ │ - ldrdeq r9, [r4], #-104 @ 0xffffff98 │ │ │ │ - eorseq r6, r8, r4, ror r7 │ │ │ │ - strheq r9, [r4], #-104 @ 0xffffff98 │ │ │ │ - eorseq r6, r8, r8, lsr #15 │ │ │ │ - @ instruction: 0x00449690 │ │ │ │ - eorseq r6, r8, r8, lsr #15 │ │ │ │ - subeq r9, r4, ip, ror #12 │ │ │ │ - eorseq r6, r8, r0, lsr #15 │ │ │ │ - eorseq r6, r8, r0, lsr #14 │ │ │ │ - subeq r9, r4, ip, lsr #12 │ │ │ │ - eorseq r6, r8, r0, ror #15 │ │ │ │ - strdeq r9, [r4], #-92 @ 0xffffffa4 │ │ │ │ + @ instruction: 0x003867b8 │ │ │ │ + @ instruction: 0x00449798 │ │ │ │ + eorseq r6, r8, r8, lsl #16 │ │ │ │ + subeq r9, r4, r8, ror r7 │ │ │ │ + eorseq r6, r8, r4, lsl r8 │ │ │ │ + subeq r9, r4, r8, asr r7 │ │ │ │ + eorseq r6, r8, r8, asr #16 │ │ │ │ + subeq r9, r4, r0, lsr r7 │ │ │ │ + eorseq r6, r8, r8, asr #16 │ │ │ │ + subeq r9, r4, ip, lsl #14 │ │ │ │ + eorseq r6, r8, r0, asr #16 │ │ │ │ eorseq r6, r8, r0, asr #15 │ │ │ │ - eorseq r6, r8, ip, lsl #12 │ │ │ │ - subeq r9, r4, r4, asr #11 │ │ │ │ - eorseq r6, r8, r8, lsl r6 │ │ │ │ + subeq r9, r4, ip, asr #13 │ │ │ │ + eorseq r6, r8, r0, lsl #17 │ │ │ │ + @ instruction: 0x0044969c │ │ │ │ + eorseq r6, r8, r0, ror #16 │ │ │ │ + eorseq r6, r8, ip, lsr #13 │ │ │ │ + subeq r9, r4, r4, ror #12 │ │ │ │ + @ instruction: 0x003866b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 28ae1c │ │ │ │ ldr r2, [pc, #52] @ 28ae20 │ │ │ │ ldr r1, [pc, #52] @ 28ae24 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1772f0 │ │ │ │ - subeq r9, r4, r4, ror #9 │ │ │ │ - @ instruction: 0x003864bc │ │ │ │ - @ instruction: 0x003862d0 │ │ │ │ + subeq r9, r4, r4, lsl #11 │ │ │ │ + eorseq r6, r8, ip, asr r5 │ │ │ │ + eorseq r6, r8, r0, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 28ae74 │ │ │ │ ldr r2, [pc, #52] @ 28ae78 │ │ │ │ ldr r1, [pc, #52] @ 28ae7c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1772f0 │ │ │ │ - subeq r9, r4, ip, lsl #9 │ │ │ │ - eorseq r6, r8, r4, ror #8 │ │ │ │ - eorseq r6, r8, r8, ror r2 │ │ │ │ + subeq r9, r4, ip, lsr #10 │ │ │ │ + eorseq r6, r8, r4, lsl #10 │ │ │ │ + eorseq r6, r8, r8, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #148] @ 28af2c │ │ │ │ ldr r6, [pc, #148] @ 28af30 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -285620,23 +285620,23 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, r5, #88 @ 0x58 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #26 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #112] @ 28af38 │ │ │ │ add r5, r5, #152 @ 0x98 │ │ │ │ ldr r3, [pc, #108] @ 28af3c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #88] @ 28af40 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ bl 2b5148 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r3, #0 │ │ │ │ @@ -285648,18 +285648,18 @@ │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [r4, #28] │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 1753dc │ │ │ │ - subeq r9, r4, r8, lsr r4 │ │ │ │ - eorseq r6, r8, ip, lsl #8 │ │ │ │ - eorseq r6, r8, ip, lsl r2 │ │ │ │ - eorseq r6, r8, r8, lsl #6 │ │ │ │ + ldrdeq r9, [r4], #-72 @ 0xffffffb8 │ │ │ │ + eorseq r6, r8, ip, lsr #9 │ │ │ │ + @ instruction: 0x003862bc │ │ │ │ + eorseq r6, r8, r8, lsr #7 │ │ │ │ @ instruction: 0x000001b7 │ │ │ │ subeq r2, r9, ip, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 28afbc │ │ │ │ @@ -285669,32 +285669,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ bl 1753dc │ │ │ │ mov r0, r5 │ │ │ │ bl 1772f0 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subeq r9, r4, ip, ror #6 │ │ │ │ - eorseq r6, r8, r4, asr #6 │ │ │ │ - eorseq r6, r8, r8, asr r1 │ │ │ │ + subeq r9, r4, ip, lsl #8 │ │ │ │ + eorseq r6, r8, r4, ror #7 │ │ │ │ + @ instruction: 0x003861f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 28b040 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 28b044 │ │ │ │ @@ -285702,32 +285702,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ bl 1753dc │ │ │ │ mov r0, r5 │ │ │ │ bl 1772f0 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subeq r9, r4, r8, ror #5 │ │ │ │ - eorseq r6, r8, r0, asr #5 │ │ │ │ - ldrsbeq r6, [r8], -r4 @ │ │ │ │ + subeq r9, r4, r8, lsl #7 │ │ │ │ + eorseq r6, r8, r0, ror #6 │ │ │ │ + eorseq r6, r8, r4, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #484] @ 28b248 │ │ │ │ ldr r3, [pc, #484] @ 28b24c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -285744,23 +285744,23 @@ │ │ │ │ add r3, r5, #88 @ 0x58 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r6, r1 │ │ │ │ mov r3, #26 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r7, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #400] @ 28b25c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 36b824 │ │ │ │ + bl 36b8c4 │ │ │ │ cmp r0, r7 │ │ │ │ beq 28b220 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 28b1f4 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r7 │ │ │ │ @@ -285776,15 +285776,15 @@ │ │ │ │ ldr ip, [r7, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, r5, #176 @ 0xb0 │ │ │ │ ldr r2, [pc, #316] @ 28b264 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq 28b140 │ │ │ │ bl 175964 │ │ │ │ ldr r2, [pc, #288] @ 28b268 │ │ │ │ ldr r3, [pc, #256] @ 28b24c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -285805,15 +285805,15 @@ │ │ │ │ ldr r1, [pc, #224] @ 28b26c │ │ │ │ add r5, r5, #176 @ 0xb0 │ │ │ │ ldr r3, [pc, #220] @ 28b270 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #200] @ 28b274 │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #76 @ 0x4c │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp] │ │ │ │ str r7, [sp, #8] │ │ │ │ @@ -285824,54 +285824,54 @@ │ │ │ │ ldr ip, [pc, #160] @ 28b278 │ │ │ │ ldr r2, [pc, #160] @ 28b27c │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 28b130 │ │ │ │ ldr ip, [pc, #132] @ 28b280 │ │ │ │ ldr r2, [pc, #132] @ 28b284 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, r5, #176 @ 0xb0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 28b130 │ │ │ │ ldr r2, [pc, #96] @ 28b288 │ │ │ │ add r3, r5, #176 @ 0xb0 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r8} │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [pc, #80] @ 28b28c │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 28b130 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r1, sl, r8, lsl #16 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r9, r4, r4, asr r2 │ │ │ │ - eorseq r6, r8, r0, lsr #4 │ │ │ │ - eorseq r6, r8, r0, asr #32 │ │ │ │ - @ instruction: 0x003a0cfc │ │ │ │ - @ instruction: 0x003863f4 │ │ │ │ + strdeq r9, [r4], #-36 @ 0xffffffdc │ │ │ │ + eorseq r6, r8, r0, asr #5 │ │ │ │ + eorseq r6, r8, r0, ror #1 │ │ │ │ + mlaseq sl, ip, sp, r0 │ │ │ │ + mlaseq r8, r4, r4, r6 │ │ │ │ andeq r0, r0, r9, lsr #3 │ │ │ │ subeq r1, sl, r4, lsr #14 │ │ │ │ - eorseq r6, r8, r4, asr #32 │ │ │ │ + eorseq r6, r8, r4, ror #1 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ subeq r2, r9, r8, ror #4 │ │ │ │ - eorseq r6, r8, r0, asr r3 │ │ │ │ + @ instruction: 0x003863f0 │ │ │ │ andeq r0, r0, lr, lsr #3 │ │ │ │ - eorseq r5, sl, r8, lsl #3 │ │ │ │ - @ instruction: 0x003607b8 │ │ │ │ - @ instruction: 0x003862bc │ │ │ │ + eorseq r5, sl, r8, lsr #4 │ │ │ │ + eorseq r0, r6, r8, asr r8 │ │ │ │ + eorseq r6, r8, ip, asr r3 │ │ │ │ muleq r0, sl, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #696] @ 28b560 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ @@ -285886,15 +285886,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r4, [pc, #644] @ 28b574 │ │ │ │ ldr r3, [pc, #644] @ 28b578 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -285992,87 +285992,87 @@ │ │ │ │ beq 28b4ac │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 28b590 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28b310 │ │ │ │ ldr r0, [pc, #224] @ 28b594 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28b310 │ │ │ │ ldr r1, [pc, #212] @ 28b598 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [pc, #208] @ 28b59c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r1, r1, #200 @ 0xc8 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq 28b4ec │ │ │ │ bl 175964 │ │ │ │ mvn r7, #0 │ │ │ │ b 28b3cc │ │ │ │ ldr r1, [pc, #164] @ 28b5a0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [pc, #160] @ 28b5a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r1, r1, #200 @ 0xc8 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ bne 28b4e8 │ │ │ │ b 28b4ec │ │ │ │ ldr r1, [pc, #124] @ 28b5a8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [pc, #120] @ 28b5ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r1, r1, #200 @ 0xc8 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq 28b554 │ │ │ │ bl 175964 │ │ │ │ mvn r7, #0 │ │ │ │ b 28b3f4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq r9, r4, r8, lsr #32 │ │ │ │ + subeq r9, r4, r8, asr #1 │ │ │ │ strheq r1, [sl], #-80 @ 0xffffffb0 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r5, r8, r0, ror #31 │ │ │ │ - eorseq r5, r8, r0, lsl #28 │ │ │ │ + eorseq r6, r8, r0, lsl #1 │ │ │ │ + eorseq r5, r8, r0, lsr #29 │ │ │ │ subeq r1, sl, ip, ror r5 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ @ instruction: 0xffffeae8 │ │ │ │ subeq r1, sl, r0, ror r4 │ │ │ │ andeq r2, r0, r8, asr r0 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r6, r8, r4, lsr #1 │ │ │ │ - ldrheq r6, [r8], -ip @ │ │ │ │ - subeq r8, r4, r8, lsl #28 │ │ │ │ - eorseq r5, r8, r8, asr #25 │ │ │ │ - ldrdeq r8, [r4], #-208 @ 0xffffff30 │ │ │ │ - eorseq r6, r8, r0, lsl #1 │ │ │ │ - subeq r8, r4, r0, lsr #27 │ │ │ │ - @ instruction: 0x00385df4 │ │ │ │ + eorseq r6, r8, r4, asr #2 │ │ │ │ + eorseq r6, r8, ip, asr r1 │ │ │ │ + subeq r8, r4, r8, lsr #29 │ │ │ │ + eorseq r5, r8, r8, ror #26 │ │ │ │ + subeq r8, r4, r0, ror lr │ │ │ │ + eorseq r6, r8, r0, lsr #2 │ │ │ │ + subeq r8, r4, r0, asr #28 │ │ │ │ + mlaseq r8, r4, lr, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r0 │ │ │ │ @@ -286170,15 +286170,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #167 @ 0xa7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r7, #0 │ │ │ │ b 28b6d8 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 175724 │ │ │ │ ldr ip, [pc, #80] @ 28b7bc │ │ │ │ ldr r3, [pc, #80] @ 28b7c0 │ │ │ │ @@ -286186,29 +286186,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #179 @ 0xb3 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, r7 │ │ │ │ bl 175d00 │ │ │ │ b 28b750 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r1, sl, r8, lsl r2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ tsteq r0, pc, ror r0 │ │ │ │ subeq r1, sl, ip, lsl #3 │ │ │ │ - mlaseq r8, r8, lr, r5 │ │ │ │ - subeq r8, r4, ip, ror ip │ │ │ │ - eorseq r5, r8, r4, ror lr │ │ │ │ - eorseq r5, r8, r4, ror lr │ │ │ │ - subeq r8, r4, ip, lsr ip │ │ │ │ - eorseq r5, r8, r8, lsr lr │ │ │ │ + eorseq r5, r8, r8, lsr pc │ │ │ │ + subeq r8, r4, ip, lsl sp │ │ │ │ + eorseq r5, r8, r4, lsl pc │ │ │ │ + eorseq r5, r8, r4, lsl pc │ │ │ │ + ldrdeq r8, [r4], #-204 @ 0xffffff34 │ │ │ │ + @ instruction: 0x00385ed8 │ │ │ │ │ │ │ │ 0028b7c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r2 │ │ │ │ @@ -286374,17 +286374,17 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 28ba1c │ │ │ │ b 28b91c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r1, sl, r4, lsl #1 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r0, sl, r4, asr #30 │ │ │ │ - subeq r8, r4, r0, lsl #19 │ │ │ │ - eorseq r5, r8, ip, ror fp │ │ │ │ - eorseq r5, r8, r0, asr #23 │ │ │ │ + subeq r8, r4, r0, lsr #20 │ │ │ │ + eorseq r5, r8, ip, lsl ip │ │ │ │ + eorseq r5, r8, r0, ror #24 │ │ │ │ │ │ │ │ 0028ba80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -286471,18 +286471,18 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 28bc00 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 366b7c │ │ │ │ + bl 366c1c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq r1, r9, r8, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #120] @ 28bc94 │ │ │ │ mov r6, r1 │ │ │ │ @@ -286490,65 +286490,65 @@ │ │ │ │ ldr r1, [pc, #116] @ 28bc9c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r5, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r2, [pc, #72] @ 28bca0 │ │ │ │ ldr r1, [pc, #72] @ 28bca4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ blx r3 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 367eec │ │ │ │ - subeq r8, r4, ip, lsr #15 │ │ │ │ - @ instruction: 0x003844b0 │ │ │ │ - eorseq r4, r8, r0, lsr #9 │ │ │ │ - eorseq r4, r8, r4, lsr r5 │ │ │ │ - eorseq r4, r8, r4, lsr #10 │ │ │ │ + b 367f8c │ │ │ │ + subeq r8, r4, ip, asr #16 │ │ │ │ + eorseq r4, r8, r0, asr r5 │ │ │ │ + eorseq r4, r8, r0, asr #10 │ │ │ │ + @ instruction: 0x003845d4 │ │ │ │ + eorseq r4, r8, r4, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 28bcfc │ │ │ │ ldr r2, [pc, #60] @ 28bd00 │ │ │ │ ldr r1, [pc, #60] @ 28bd04 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ ldr r0, [r4, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 1753dc │ │ │ │ - subeq r8, r4, ip, lsl #14 │ │ │ │ - eorseq r4, r8, r0, lsl r4 │ │ │ │ - eorseq r4, r8, r0, lsl #8 │ │ │ │ + subeq r8, r4, ip, lsr #15 │ │ │ │ + @ instruction: 0x003844b0 │ │ │ │ + eorseq r4, r8, r0, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #220] @ 28bdfc │ │ │ │ ldr r1, [pc, #220] @ 28be00 │ │ │ │ ldr r2, [pc, #220] @ 28be04 │ │ │ │ @@ -286563,23 +286563,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #24 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r4, r4, #32 │ │ │ │ mov r5, r0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ mov ip, #0 │ │ │ │ ldr r1, [r5, #28] │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #8] │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -286598,40 +286598,40 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ mvn r0, #0 │ │ │ │ b 28bdac │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq r8, r4, r8, lsr #13 │ │ │ │ + subeq r8, r4, r8, asr #14 │ │ │ │ subeq r0, sl, r4, asr #22 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - mlaseq r8, ip, r3, r4 │ │ │ │ - eorseq r4, r8, ip, lsl #7 │ │ │ │ + eorseq r4, r8, ip, lsr r4 │ │ │ │ + eorseq r4, r8, ip, lsr #8 │ │ │ │ strheq r0, [sl], #-168 @ 0xffffff58 │ │ │ │ │ │ │ │ 0028be14 : │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5bd048 │ │ │ │ + bl 5bd0e8 │ │ │ │ mov r1, #1 │ │ │ │ - bl 59b870 │ │ │ │ + bl 59b910 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 28be40 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -286640,50 +286640,50 @@ │ │ │ │ │ │ │ │ 0028be70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #64] @ 28bed0 │ │ │ │ ldr r2, [pc, #64] @ 28bed4 │ │ │ │ ldr r1, [pc, #64] @ 28bed8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq r8, r4, r0, asr #10 │ │ │ │ - eorseq r4, r8, r0, asr #4 │ │ │ │ - eorseq r4, r8, r0, lsr r2 │ │ │ │ + subeq r8, r4, r0, ror #11 │ │ │ │ + eorseq r4, r8, r0, ror #5 │ │ │ │ + @ instruction: 0x003842d0 │ │ │ │ │ │ │ │ 0028bedc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #20] │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 28bf2c │ │ │ │ mov r0, r1 │ │ │ │ str r1, [r4, #20] │ │ │ │ - bl 367d5c │ │ │ │ + bl 367dfc │ │ │ │ mov r0, r5 │ │ │ │ strb r5, [r4, #25] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -286696,47 +286696,47 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ str r4, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r0, #0 │ │ │ │ b 28bf14 │ │ │ │ - @ instruction: 0x00448494 │ │ │ │ - eorseq r5, r8, r8, ror #13 │ │ │ │ - eorseq r5, r8, r0, asr #13 │ │ │ │ + subeq r8, r4, r4, lsr r5 │ │ │ │ + eorseq r5, r8, r8, lsl #15 │ │ │ │ + eorseq r5, r8, r0, ror #14 │ │ │ │ │ │ │ │ 0028bf74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #140] @ 28c028 │ │ │ │ ldr r2, [pc, #140] @ 28c02c │ │ │ │ ldr r1, [pc, #140] @ 28c030 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 28bfe4 │ │ │ │ - bl 5bd048 │ │ │ │ + bl 5bd0e8 │ │ │ │ mov r1, #1 │ │ │ │ - bl 59b870 │ │ │ │ + bl 59b910 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 28bfcc │ │ │ │ ldr r3, [r5, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, r3 │ │ │ │ beq 28c008 │ │ │ │ @@ -286749,137 +286749,137 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subeq r8, r4, r4, lsr r4 │ │ │ │ - eorseq r4, r8, r0, lsr r1 │ │ │ │ - eorseq r4, r8, r0, lsr #2 │ │ │ │ + ldrdeq r8, [r4], #-68 @ 0xffffffbc │ │ │ │ + @ instruction: 0x003841d0 │ │ │ │ + eorseq r4, r8, r0, asr #3 │ │ │ │ │ │ │ │ 0028c034 : │ │ │ │ ldrb r0, [r0, #25] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0028c03c : │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28c054 │ │ │ │ ldr r0, [pc, #64] @ 28c090 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5a8dc8 │ │ │ │ + b 5a8e68 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ str r1, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ - bl 367d5c │ │ │ │ + bl 367dfc │ │ │ │ ldr r2, [pc, #28] @ 28c094 │ │ │ │ ldr r0, [pc, #28] @ 28c098 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5c0544 │ │ │ │ - eorseq r5, r8, r0, lsl #12 │ │ │ │ + b 5c05e4 │ │ │ │ + eorseq r5, r8, r0, lsr #13 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ │ │ │ │ 0028c09c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #120] @ 28c138 │ │ │ │ ldr r2, [pc, #120] @ 28c13c │ │ │ │ ldr r1, [pc, #120] @ 28c140 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ beq 28c104 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ b 28c104 │ │ │ │ - bl 5bd048 │ │ │ │ + bl 5bd0e8 │ │ │ │ mov r1, #1 │ │ │ │ - bl 59b870 │ │ │ │ + bl 59b910 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 28c0f8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #25] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq r8, r4, r0, lsl r3 │ │ │ │ - eorseq r4, r8, ip │ │ │ │ - @ instruction: 0x00383ffc │ │ │ │ + strheq r8, [r4], #-48 @ 0xffffffd0 │ │ │ │ + eorseq r4, r8, ip, lsr #1 │ │ │ │ + mlaseq r8, ip, r0, r4 │ │ │ │ │ │ │ │ 0028c144 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #52] @ 28c19c │ │ │ │ ldr r2, [pc, #52] @ 28c1a0 │ │ │ │ ldr r1, [pc, #52] @ 28c1a4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ - subeq r8, r4, r8, ror #4 │ │ │ │ - eorseq r3, r8, r8, ror #30 │ │ │ │ - eorseq r3, r8, r8, asr pc │ │ │ │ + subeq r8, r4, r8, lsl #6 │ │ │ │ + eorseq r4, r8, r8 │ │ │ │ + @ instruction: 0x00383ff8 │ │ │ │ │ │ │ │ 0028c1a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #92] @ 28c228 │ │ │ │ ldr r2, [pc, #92] @ 28c22c │ │ │ │ ldr r1, [pc, #92] @ 28c230 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 28c208 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -286887,37 +286887,37 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq r8, r4, r4, lsl #4 │ │ │ │ - eorseq r3, r8, r0, lsl #30 │ │ │ │ - @ instruction: 0x00383ef0 │ │ │ │ + subeq r8, r4, r4, lsr #5 │ │ │ │ + eorseq r3, r8, r0, lsr #31 │ │ │ │ + mlaseq r8, r0, pc, r3 @ │ │ │ │ │ │ │ │ 0028c234 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #96] @ 28c2bc │ │ │ │ ldr r2, [pc, #96] @ 28c2c0 │ │ │ │ ldr r1, [pc, #96] @ 28c2c4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq 28c29c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ @@ -286926,105 +286926,105 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subeq r8, r4, r4, ror r1 │ │ │ │ - eorseq r3, r8, r0, ror lr │ │ │ │ - eorseq r3, r8, r0, ror #28 │ │ │ │ + subeq r8, r4, r4, lsl r2 │ │ │ │ + eorseq r3, r8, r0, lsl pc │ │ │ │ + eorseq r3, r8, r0, lsl #30 │ │ │ │ │ │ │ │ 0028c2c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #52] @ 28c320 │ │ │ │ ldr r2, [pc, #52] @ 28c324 │ │ │ │ ldr r1, [pc, #52] @ 28c328 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ - subeq r8, r4, r4, ror #1 │ │ │ │ - eorseq r3, r8, r4, ror #27 │ │ │ │ - @ instruction: 0x00383dd4 │ │ │ │ + subeq r8, r4, r4, lsl #3 │ │ │ │ + eorseq r3, r8, r4, lsl #29 │ │ │ │ + eorseq r3, r8, r4, ror lr │ │ │ │ │ │ │ │ 0028c32c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #52] @ 28c384 │ │ │ │ ldr r2, [pc, #52] @ 28c388 │ │ │ │ ldr r1, [pc, #52] @ 28c38c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #88] @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ - subeq r8, r4, r0, lsl #1 │ │ │ │ - eorseq r3, r8, r0, lsl #27 │ │ │ │ - eorseq r3, r8, r0, ror sp │ │ │ │ + subeq r8, r4, r0, lsr #2 │ │ │ │ + eorseq r3, r8, r0, lsr #28 │ │ │ │ + eorseq r3, r8, r0, lsl lr │ │ │ │ │ │ │ │ 0028c390 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #12 │ │ │ │ bl 175100 │ │ │ │ ldr r6, [pc, #160] @ 28c458 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r2, [pc, #144] @ 28c45c │ │ │ │ ldr r1, [pc, #144] @ 28c460 │ │ │ │ add ip, r6, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ add r6, r6, #12 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r2, [pc, #104] @ 28c464 │ │ │ │ ldr r1, [pc, #104] @ 28c468 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str r6, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ bl 1772f0 │ │ │ │ ldr r2, [r6, #52] @ 0x34 │ │ │ │ ldr r3, [r7, #92] @ 0x5c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -287035,25 +287035,25 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subeq r8, r4, r0, lsr #32 │ │ │ │ - eorseq r3, r8, r8, lsl #26 │ │ │ │ - @ instruction: 0x00383cf8 │ │ │ │ - mlaseq r8, r0, sp, r3 │ │ │ │ - eorseq r3, r8, r4, lsl #27 │ │ │ │ + subeq r8, r4, r0, asr #1 │ │ │ │ + eorseq r3, r8, r8, lsr #27 │ │ │ │ + mlaseq r8, r8, sp, r3 │ │ │ │ + eorseq r3, r8, r0, lsr lr │ │ │ │ + eorseq r3, r8, r4, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 35e4a4 │ │ │ │ + bl 35e544 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ @@ -287072,23 +287072,23 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 35e4a4 │ │ │ │ + bl 35e544 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r2, sp, #16 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58955c │ │ │ │ + bl 5895fc │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c55c │ │ │ │ ldr r2, [pc, #224] @ 28c600 │ │ │ │ ldr r3, [pc, #216] @ 28c5fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -287113,49 +287113,49 @@ │ │ │ │ ldr r1, [pc, #144] @ 28c60c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 28bedc │ │ │ │ cmp r0, #0 │ │ │ │ streq r5, [r7] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 1753dc │ │ │ │ b 28c518 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ ldr ip, [pc, #72] @ 28c610 │ │ │ │ ldr lr, [sp, #16] │ │ │ │ ldr r3, [pc, #68] @ 28c614 │ │ │ │ ldr r1, [pc, #68] @ 28c618 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ stmib sp, {r0, r4, lr} │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 28c5ac │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r0, sl, r0, lsr #7 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r0, sl, ip, asr #6 │ │ │ │ - subeq r7, r4, r8, lsr #29 │ │ │ │ - ldrsheq r5, [r8], -r0 @ │ │ │ │ - eorseq r3, r8, r4, lsl #24 │ │ │ │ - eorseq sl, r6, r0, asr #22 │ │ │ │ - subeq r7, r4, ip, asr #28 │ │ │ │ - mlaseq r8, r4, r0, r5 │ │ │ │ + subeq r7, r4, r8, asr #30 │ │ │ │ + mlaseq r8, r0, r1, r5 │ │ │ │ + eorseq r3, r8, r4, lsr #25 │ │ │ │ + eorseq sl, r6, r0, ror #23 │ │ │ │ + subeq r7, r4, ip, ror #29 │ │ │ │ + eorseq r5, r8, r4, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #188] @ 28c6f4 │ │ │ │ mov r4, r1 │ │ │ │ @@ -287164,29 +287164,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 35e4a4 │ │ │ │ + bl 35e544 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28c6e4 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ bl 1772f0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 58955c │ │ │ │ + bl 5895fc │ │ │ │ ldr r0, [sp] │ │ │ │ bl 1753dc │ │ │ │ ldr r2, [pc, #84] @ 28c6fc │ │ │ │ ldr r3, [pc, #76] @ 28c6f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -287205,15 +287205,15 @@ │ │ │ │ ldr r0, [pc, #20] @ 28c700 │ │ │ │ add r0, pc, r0 │ │ │ │ b 28c678 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r0, sl, ip, lsr #4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r0, sl, r4, asr #3 │ │ │ │ - @ instruction: 0x0039f6dc │ │ │ │ + eorseq pc, r9, ip, ror r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #292] @ 28c840 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [pc, #288] @ 28c844 │ │ │ │ @@ -287641,15 +287641,15 @@ │ │ │ │ ldrh r3, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ orr r1, r1, r3, lsl #16 │ │ │ │ eor r3, r1, r1, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r1, r3, r1, ror #8 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mvn r0, #13 │ │ │ │ b 28cc4c │ │ │ │ mov r3, #49408 @ 0xc100 │ │ │ │ strh r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, #5632 @ 0x1600 │ │ │ │ strh r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #25856 @ 0x6500 │ │ │ │ @@ -287726,22 +287726,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #876] @ 28d28c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28cc48 │ │ │ │ ldr r2, [pc, #864] @ 28d290 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 28d1a0 │ │ │ │ ldr r2, [pc, #832] @ 28d284 │ │ │ │ @@ -287761,24 +287761,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #736] @ 28d294 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldrb r2, [sp, #63] @ 0x3f │ │ │ │ ldr r1, [r5] │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -287803,24 +287803,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ mov r2, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #576] @ 28d29c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28ce98 │ │ │ │ ldr r2, [pc, #564] @ 28d2a0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 28d1c0 │ │ │ │ ldr r2, [pc, #516] @ 28d284 │ │ │ │ @@ -287840,24 +287840,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ mov r3, #18 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #436] @ 28d2a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldrh r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r2, [sp, #34] @ 0x22 │ │ │ │ ldr r1, [r5] │ │ │ │ orr r2, r2, r3, lsl #16 │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -287882,24 +287882,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 28d2ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28cd8c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldrb r2, [sp, #63] @ 0x3f │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -287912,68 +287912,68 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r5, r3, r2, ror #8 │ │ │ │ b 28d11c │ │ │ │ ldr r0, [pc, #200] @ 28d2b0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28cc48 │ │ │ │ ldr r0, [pc, #184] @ 28d2b4 │ │ │ │ mov r2, #18 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28d0f4 │ │ │ │ ldr r0, [pc, #164] @ 28d2b8 │ │ │ │ mov r2, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28ce98 │ │ │ │ ldr r0, [pc, #144] @ 28d2bc │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28cfb8 │ │ │ │ ldr r0, [pc, #124] @ 28d2c0 │ │ │ │ mov r2, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28cd8c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq pc, r9, r4, ror ip @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq pc, r9, r0, ror #24 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq pc, r9, r8, lsl ip @ │ │ │ │ andeq r7, r0, r1, lsl #20 │ │ │ │ andeq r1, r0, r1, lsl #28 │ │ │ │ - eorseq r4, r8, r4, lsr #20 │ │ │ │ + eorseq r4, r8, r4, asr #21 │ │ │ │ andeq r2, r0, r1, lsl #8 │ │ │ │ - mlaseq r8, r8, sl, r4 │ │ │ │ + eorseq r4, r8, r8, lsr fp │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r4, r8, r8, ror #20 │ │ │ │ + eorseq r4, r8, r8, lsl #22 │ │ │ │ andeq r1, r0, r0, lsr #29 │ │ │ │ - eorseq r4, r8, r4, asr r8 │ │ │ │ + @ instruction: 0x003848f4 │ │ │ │ andeq r2, r0, r0, lsl #25 │ │ │ │ - eorseq r4, r8, r0, asr r8 │ │ │ │ + @ instruction: 0x003848f0 │ │ │ │ muleq r0, ip, pc @ │ │ │ │ - mlaseq r8, r8, r5, r4 │ │ │ │ + eorseq r4, r8, r8, lsr r6 │ │ │ │ andeq r1, r0, r0, asr #14 │ │ │ │ - mlaseq r8, r4, r5, r4 │ │ │ │ - eorseq r4, r8, r0, ror #15 │ │ │ │ - eorseq r4, r8, r0, ror #9 │ │ │ │ - eorseq r4, r8, r4, ror #13 │ │ │ │ - eorseq r4, r8, r0, lsr r6 │ │ │ │ - eorseq r4, r8, r4, lsr r5 │ │ │ │ + eorseq r4, r8, r4, lsr r6 │ │ │ │ + eorseq r4, r8, r0, lsl #17 │ │ │ │ + eorseq r4, r8, r0, lsl #11 │ │ │ │ + eorseq r4, r8, r4, lsl #15 │ │ │ │ + @ instruction: 0x003846d0 │ │ │ │ + @ instruction: 0x003845d4 │ │ │ │ │ │ │ │ 0028d2c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -288064,37 +288064,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #448] @ 28d61c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ cmp r4, #0 │ │ │ │ beq 28d5e8 │ │ │ │ cmp r4, #16 │ │ │ │ mov r9, #0 │ │ │ │ movcc sl, r4 │ │ │ │ movcs sl, #16 │ │ │ │ mov r6, r9 │ │ │ │ mov fp, r9 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 5c9a0c │ │ │ │ + bl 5c9aac │ │ │ │ add r9, r9, sl │ │ │ │ cmp r4, r9 │ │ │ │ mov r6, r0 │ │ │ │ bls 28d4f0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 28d480 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ @@ -288150,33 +288150,33 @@ │ │ │ │ str fp, [sp, #16] │ │ │ │ mov r1, #0 │ │ │ │ str fp, [r3, #4] │ │ │ │ str fp, [r3, #8] │ │ │ │ str fp, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 28d624 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28d500 │ │ │ │ ldr r0, [pc, #104] @ 28d628 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28d460 │ │ │ │ ldr r0, [pc, #84] @ 28d62c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28d500 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ mov r0, r4 │ │ │ │ bl 177134 │ │ │ │ ldr r3, [r4] │ │ │ │ udf #0 │ │ │ │ subeq pc, r9, r4, asr r5 @ │ │ │ │ @@ -288184,30 +288184,30 @@ │ │ │ │ subeq pc, r9, r0, asr #10 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq pc, r9, r8, lsl r5 @ │ │ │ │ muleq r0, r4, pc @ │ │ │ │ andeq r1, r0, r0, ror #28 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r4, r8, r4, lsr #11 │ │ │ │ + eorseq r4, r8, r4, asr #12 │ │ │ │ subeq pc, r9, r4, ror #6 │ │ │ │ - eorseq r4, r8, r8, asr #9 │ │ │ │ - eorseq r4, r8, r0, lsl #9 │ │ │ │ - eorseq r4, r8, ip, asr #9 │ │ │ │ + eorseq r4, r8, r8, ror #10 │ │ │ │ + eorseq r4, r8, r0, lsr #10 │ │ │ │ + eorseq r4, r8, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr lr, [sp, #16] │ │ │ │ mov ip, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [lr, #152] @ 0x98 │ │ │ │ str ip, [sp] │ │ │ │ - bl 332930 │ │ │ │ + bl 3329d0 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -288235,15 +288235,15 @@ │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [sp, #28] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, lr │ │ │ │ - bl 32cf88 │ │ │ │ + bl 32d028 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, #5 │ │ │ │ moveq r0, #0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -288344,15 +288344,15 @@ │ │ │ │ mvn r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 176c60 │ │ │ │ cmp fp, #0 │ │ │ │ bge 28d818 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 4d0a30 │ │ │ │ + bl 4d0ad0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 174ff8 │ │ │ │ ldr r2, [pc, #196] @ 28d970 │ │ │ │ ldr r3, [pc, #168] @ 28d958 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -288377,39 +288377,39 @@ │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp] │ │ │ │ bl 1810a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 28d7d0 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 4d0a30 │ │ │ │ + bl 4d0ad0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 174ff8 │ │ │ │ b 28d8a4 │ │ │ │ ldr r1, [pc, #68] @ 28d978 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ cmp r5, #0 │ │ │ │ beq 28d8a4 │ │ │ │ b 28d91c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq pc, r9, r8, lsr r1 @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq lr, r9, r0, asr r6 │ │ │ │ + @ instruction: 0x0039e6f0 │ │ │ │ subeq pc, r9, ip, ror #1 │ │ │ │ @ instruction: 0x00001ab0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - eorseq fp, r5, r0, lsl #17 │ │ │ │ + eorseq fp, r5, r0, lsr #18 │ │ │ │ subeq lr, r9, r0, asr #31 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - @ instruction: 0x003841b4 │ │ │ │ + eorseq r4, r8, r4, asr r2 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -288457,15 +288457,15 @@ │ │ │ │ beq 28dc24 │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r4, [r3, #4] │ │ │ │ str r4, [sp, #24] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 5a96c4 │ │ │ │ + bl 5a9764 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 28ddd8 │ │ │ │ mov r0, r4 │ │ │ │ bl 176504 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi 28dda0 │ │ │ │ @@ -288517,24 +288517,24 @@ │ │ │ │ bl 177410 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28dd24 │ │ │ │ mov r0, r4 │ │ │ │ bl 1772f0 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ - bl 584dc8 │ │ │ │ + bl 584e68 │ │ │ │ ldr r3, [pc, #824] @ 28de8c │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5362ac │ │ │ │ + bl 53634c │ │ │ │ mov r0, r5 │ │ │ │ - bl 586b3c │ │ │ │ + bl 586bdc │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ bl 176c6c │ │ │ │ ldr fp, [fp] │ │ │ │ cmp fp, #0 │ │ │ │ beq 28dc8c │ │ │ │ @@ -288567,15 +288567,15 @@ │ │ │ │ ldr r3, [pc, #668] @ 28de98 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r4} │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #656] @ 28de9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 174f14 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [pc, #628] @ 28dea0 │ │ │ │ ldr r3, [pc, #576] @ 28de70 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -288617,15 +288617,15 @@ │ │ │ │ ldr r3, [pc, #488] @ 28deac │ │ │ │ ldr r1, [pc, #488] @ 28deb0 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 28dc14 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [pc, #456] @ 28deb4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ @@ -288634,15 +288634,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r3, [pc, #428] @ 28deb8 │ │ │ │ ldr r1, [pc, #428] @ 28debc │ │ │ │ ldr r2, [pc, #428] @ 28dec0 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 28dc14 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [pc, #404] @ 28dec4 │ │ │ │ ldr r3, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2] │ │ │ │ @@ -288651,140 +288651,140 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r3, [pc, #376] @ 28dec8 │ │ │ │ ldr r1, [pc, #376] @ 28decc │ │ │ │ ldr r2, [pc, #376] @ 28ded0 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 28dc14 │ │ │ │ mov r3, #31 │ │ │ │ ldr r2, [pc, #352] @ 28ded4 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r1, [pc, #344] @ 28ded8 │ │ │ │ ldr r3, [pc, #344] @ 28dedc │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r5} │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #247 @ 0xf7 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 28dc14 │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ ldr r2, [pc, #308] @ 28dee0 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r1, [pc, #300] @ 28dee4 │ │ │ │ ldr r3, [pc, #300] @ 28dee8 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r4} │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 28dc14 │ │ │ │ ldr r2, [pc, #268] @ 28deec │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [pc, #264] @ 28def0 │ │ │ │ ldr r1, [pc, #264] @ 28def4 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #235 @ 0xeb │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 28dc14 │ │ │ │ ldr r2, [pc, #232] @ 28def8 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [pc, #228] @ 28defc │ │ │ │ ldr r1, [pc, #228] @ 28df00 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #254 @ 0xfe │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 28dc14 │ │ │ │ ldr r2, [pc, #196] @ 28df04 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [pc, #192] @ 28df08 │ │ │ │ ldr r1, [pc, #192] @ 28df0c │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #180] @ 28df10 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 28dc14 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq lr, r9, r0, lsr #29 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq lr, r9, r0, lsl #29 │ │ │ │ andeq r1, r0, r4, ror #8 │ │ │ │ andeq r1, r0, r4, lsl #21 │ │ │ │ andeq r2, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ andeq r2, r0, r4, asr fp │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - eorseq r4, r8, ip │ │ │ │ - eorseq r3, r8, r0, lsl pc │ │ │ │ - subeq r6, r4, r0, lsr #16 │ │ │ │ + eorseq r4, r8, ip, lsr #1 │ │ │ │ + @ instruction: 0x00383fb0 │ │ │ │ + subeq r6, r4, r0, asr #17 │ │ │ │ andeq r0, r0, r1, lsr #2 │ │ │ │ subeq lr, r9, r0, asr #24 │ │ │ │ - eorseq r3, r8, r8, lsl #31 │ │ │ │ + eorseq r4, r8, r8, lsr #32 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - subeq r6, r4, r0, ror #14 │ │ │ │ - eorseq r3, r8, ip, asr #28 │ │ │ │ - eorseq r3, r8, r0, lsr #31 │ │ │ │ - subeq r6, r4, r4, lsl r7 │ │ │ │ - eorseq r3, r8, r4, lsl #28 │ │ │ │ + subeq r6, r4, r0, lsl #16 │ │ │ │ + eorseq r3, r8, ip, ror #29 │ │ │ │ + eorseq r4, r8, r0, asr #32 │ │ │ │ + strheq r6, [r4], #-116 @ 0xffffff8c │ │ │ │ + eorseq r3, r8, r4, lsr #29 │ │ │ │ andeq r0, r0, r9, lsr r1 │ │ │ │ - eorseq r3, r8, r4, lsr pc │ │ │ │ - ldrdeq r6, [r4], #-96 @ 0xffffffa0 │ │ │ │ - eorseq r3, r8, r0, asr #27 │ │ │ │ + @ instruction: 0x00383fd4 │ │ │ │ + subeq r6, r4, r0, ror r7 │ │ │ │ + eorseq r3, r8, r0, ror #28 │ │ │ │ andeq r0, r0, r1, lsr r1 │ │ │ │ - eorseq r3, r8, r0, lsl lr │ │ │ │ - eorseq r3, r8, ip, lsl #27 │ │ │ │ - @ instruction: 0x0044669c │ │ │ │ - eorseq r3, r8, ip, lsr #27 │ │ │ │ - eorseq r3, r8, r4, asr sp │ │ │ │ - subeq r6, r4, r4, ror #12 │ │ │ │ - eorseq r3, r8, r4, asr sp │ │ │ │ - subeq r6, r4, r8, lsr r6 │ │ │ │ - eorseq r3, r8, r4, lsr #26 │ │ │ │ - eorseq r3, r8, r4, lsr #27 │ │ │ │ - subeq r6, r4, r8, lsl #12 │ │ │ │ - @ instruction: 0x00383cf4 │ │ │ │ - mlaseq r8, r8, sp, r3 │ │ │ │ - ldrdeq r6, [r4], #-88 @ 0xffffffa8 │ │ │ │ - eorseq r3, r8, r0, asr #25 │ │ │ │ + @ instruction: 0x00383eb0 │ │ │ │ + eorseq r3, r8, ip, lsr #28 │ │ │ │ + subeq r6, r4, ip, lsr r7 │ │ │ │ + eorseq r3, r8, ip, asr #28 │ │ │ │ + @ instruction: 0x00383df4 │ │ │ │ + subeq r6, r4, r4, lsl #14 │ │ │ │ + @ instruction: 0x00383df4 │ │ │ │ + ldrdeq r6, [r4], #-104 @ 0xffffff98 │ │ │ │ + eorseq r3, r8, r4, asr #27 │ │ │ │ + eorseq r3, r8, r4, asr #28 │ │ │ │ + subeq r6, r4, r8, lsr #13 │ │ │ │ + mlaseq r8, r4, sp, r3 │ │ │ │ + eorseq r3, r8, r8, lsr lr │ │ │ │ + subeq r6, r4, r8, ror r6 │ │ │ │ + eorseq r3, r8, r0, ror #26 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ ldr r3, [pc, #28] @ 28df38 │ │ │ │ ldr r2, [pc, #28] @ 28df3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 28df40 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ subeq lr, r9, r0, asr r9 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - eorseq r8, r5, r4, lsl #12 │ │ │ │ + eorseq r8, r5, r4, lsr #13 │ │ │ │ ldr r1, [pc, #8] @ 28df54 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 5a0230 │ │ │ │ - eorseq r8, r5, r8, ror #11 │ │ │ │ + b 5a02d0 │ │ │ │ + eorseq r8, r5, r8, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0] │ │ │ │ cmp r4, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -288796,17 +288796,17 @@ │ │ │ │ ldr r3, [r4, #32] │ │ │ │ mov r1, #0 │ │ │ │ cmp r3, r1 │ │ │ │ streq r5, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r6, [r4, #32] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 430ab8 │ │ │ │ + bl 430b58 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 3fbd04 │ │ │ │ + bl 3fbda4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [r4, #8] │ │ │ │ bl 1753dc │ │ │ │ mov r0, r4 │ │ │ │ bl 1753dc │ │ │ │ ldr r4, [r5] │ │ │ │ @@ -288841,15 +288841,15 @@ │ │ │ │ ldr r8, [pc, #424] @ 28e1ec │ │ │ │ cmp r4, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ beq 28e138 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r5 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 4318ec │ │ │ │ + bl 43198c │ │ │ │ ldrb r3, [r4, #37] @ 0x25 │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #0 │ │ │ │ movne r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ bne 28e098 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ @@ -288862,15 +288862,15 @@ │ │ │ │ orr r1, r1, r3, lsr #23 │ │ │ │ lsl r3, r3, #9 │ │ │ │ subs r0, r2, #1 │ │ │ │ sbc ip, ip, ip │ │ │ │ adds r0, r0, r3 │ │ │ │ adc r1, r1, ip │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ ldr r4, [r4, #32] │ │ │ │ adds r0, r0, r5 │ │ │ │ adc r6, r6, r1 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 28e054 │ │ │ │ bl 268b84 │ │ │ │ @@ -288922,42 +288922,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 28e204 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28e0e0 │ │ │ │ ldr r0, [pc, #64] @ 28e208 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28e0e0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq lr, r9, r0, ror #16 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x00383af8 │ │ │ │ + mlaseq r8, r8, fp, r3 │ │ │ │ andeq r0, r0, r9, lsl #6 │ │ │ │ subeq lr, r9, r8, lsr #16 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq lr, r9, r0, ror r7 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r3, r8, r4, lsl #22 │ │ │ │ - eorseq r3, r8, r4, lsr #22 │ │ │ │ + eorseq r3, r8, r4, lsr #23 │ │ │ │ + eorseq r3, r8, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 2a9d00 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -288974,34 +288974,34 @@ │ │ │ │ subs r7, r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ mov r6, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ beq 28e284 │ │ │ │ mov r0, r1 │ │ │ │ mov r4, r2 │ │ │ │ - bl 3f8a80 │ │ │ │ + bl 3f8b20 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28e590 │ │ │ │ mov r0, r6 │ │ │ │ - bl 43221c │ │ │ │ + bl 4322bc │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 28e2a4 │ │ │ │ b 28e46c │ │ │ │ - bl 432228 │ │ │ │ + bl 4322c8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 28e46c │ │ │ │ mov r0, r4 │ │ │ │ - bl 430aa0 │ │ │ │ + bl 430b40 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, r4 │ │ │ │ beq 28e298 │ │ │ │ - bl 430aa0 │ │ │ │ + bl 430b40 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 28e508 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -289015,58 +289015,58 @@ │ │ │ │ beq 28e46c │ │ │ │ ldr fp, [r0] │ │ │ │ ldr r7, [r0, #4] │ │ │ │ ldrb r3, [fp] │ │ │ │ cmp r3, #35 @ 0x23 │ │ │ │ beq 28e538 │ │ │ │ mov r0, r6 │ │ │ │ - bl 43221c │ │ │ │ + bl 4322bc │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 28e424 │ │ │ │ b 28e46c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 176e94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 28e414 │ │ │ │ ldmib r0, {r5, r8} │ │ │ │ mov r0, r6 │ │ │ │ - bl 3f9d28 │ │ │ │ + bl 3f9dc8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 430ab8 │ │ │ │ + bl 430b58 │ │ │ │ mov r0, #48 @ 0x30 │ │ │ │ bl 175100 │ │ │ │ mov sl, r0 │ │ │ │ str r6, [sl] │ │ │ │ mov r0, fp │ │ │ │ bl 1772f0 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sl, #4] │ │ │ │ mov r0, r5 │ │ │ │ bl 1772f0 │ │ │ │ str r4, [sl, #12] │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sl, #8] │ │ │ │ mov r0, r6 │ │ │ │ - bl 3f7e98 │ │ │ │ + bl 3f7f38 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ strd r2, [sl, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 4318ec │ │ │ │ + bl 43198c │ │ │ │ lsr r2, r0, #9 │ │ │ │ lsl r2, r2, #13 │ │ │ │ lsr r0, r0, #28 │ │ │ │ orrs r1, r2, r0 │ │ │ │ str r2, [sl, #24] │ │ │ │ str r0, [sl, #28] │ │ │ │ beq 28e56c │ │ │ │ mov r0, r4 │ │ │ │ - bl 430b30 │ │ │ │ + bl 430bd0 │ │ │ │ cmp r0, #0 │ │ │ │ ldrbne r2, [sl, #36] @ 0x24 │ │ │ │ orrne r2, r2, #1 │ │ │ │ strbne r2, [sl, #36] @ 0x24 │ │ │ │ cmp r8, #0 │ │ │ │ beq 28e494 │ │ │ │ ldrb r2, [r8] │ │ │ │ @@ -289081,25 +289081,25 @@ │ │ │ │ ldr r1, [r9, #4] │ │ │ │ mov r0, #0 │ │ │ │ add r2, sl, #32 │ │ │ │ str r0, [sl, #32] │ │ │ │ str sl, [r1] │ │ │ │ str r2, [r9, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 432228 │ │ │ │ + bl 4322c8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 28e46c │ │ │ │ mov r0, r4 │ │ │ │ - bl 430aa0 │ │ │ │ + bl 430b40 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 28e414 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 430b3c │ │ │ │ + bl 430bdc │ │ │ │ cmp r0, #0 │ │ │ │ bne 28e4e8 │ │ │ │ cmp r7, #0 │ │ │ │ bne 28e320 │ │ │ │ mov r0, r5 │ │ │ │ bl 176504 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ @@ -289113,15 +289113,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr fp, [sp, #20] │ │ │ │ b 28e304 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4321f8 │ │ │ │ + bl 432298 │ │ │ │ cmp r0, #0 │ │ │ │ beq 28e3fc │ │ │ │ b 28e3f0 │ │ │ │ ldr r3, [pc, #260] @ 28e5b4 │ │ │ │ ldr ip, [pc, #260] @ 28e5b8 │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ ldr r1, [pc, #256] @ 28e5bc │ │ │ │ @@ -289132,15 +289132,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #560 @ 0x230 │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r0, #0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -289151,28 +289151,28 @@ │ │ │ │ stm sp, {r1, r4} │ │ │ │ ldr r1, [pc, #168] @ 28e5c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #164] @ 28e5cc │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 28e4e8 │ │ │ │ ldr r3, [pc, #144] @ 28e5d0 │ │ │ │ ldr ip, [pc, #144] @ 28e5d4 │ │ │ │ ldr r1, [pc, #144] @ 28e5d8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #528 @ 0x210 │ │ │ │ stmib sp, {r4, fp} │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 28e4e8 │ │ │ │ ldr r3, [pc, #104] @ 28e5dc │ │ │ │ ldr r1, [pc, #104] @ 28e5e0 │ │ │ │ ldr r0, [pc, #104] @ 28e5e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 28e5e8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -289184,61 +289184,61 @@ │ │ │ │ ldr r0, [pc, #84] @ 28e5f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 28e5f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r5, r4, r0, ror pc │ │ │ │ - eorseq r3, r8, r0, lsl r9 │ │ │ │ - eorseq r3, r8, r8, asr #12 │ │ │ │ - eorseq r3, r8, r4, asr #16 │ │ │ │ - subeq r5, r4, ip, lsl #30 │ │ │ │ - @ instruction: 0x003835f0 │ │ │ │ + subeq r6, r4, r0, lsl r0 │ │ │ │ + @ instruction: 0x003839b0 │ │ │ │ + eorseq r3, r8, r8, ror #13 │ │ │ │ + eorseq r3, r8, r4, ror #17 │ │ │ │ + subeq r5, r4, ip, lsr #31 │ │ │ │ + mlaseq r8, r0, r6, r3 │ │ │ │ strdeq r0, [r0], -fp │ │ │ │ - subeq r5, r4, r0, ror #29 │ │ │ │ - eorseq r3, r8, r0, asr #16 │ │ │ │ - eorseq r3, r8, r8, asr #11 │ │ │ │ - strheq r5, [r4], #-224 @ 0xffffff20 │ │ │ │ - mlaseq r8, ip, r5, r3 │ │ │ │ - mlaseq r8, r0, r8, r3 │ │ │ │ + subeq r5, r4, r0, lsl #31 │ │ │ │ + eorseq r3, r8, r0, ror #17 │ │ │ │ + eorseq r3, r8, r8, ror #12 │ │ │ │ + subeq r5, r4, r0, asr pc │ │ │ │ + eorseq r3, r8, ip, lsr r6 │ │ │ │ + eorseq r3, r8, r0, lsr r9 │ │ │ │ andeq r0, r0, r3, asr #4 │ │ │ │ - subeq r5, r4, ip, lsl #29 │ │ │ │ - eorseq r3, r8, r8, ror r5 │ │ │ │ - eorseq r3, r8, r4, ror r7 │ │ │ │ + subeq r5, r4, ip, lsr #30 │ │ │ │ + eorseq r3, r8, r8, lsl r6 │ │ │ │ + eorseq r3, r8, r4, lsl r8 │ │ │ │ andeq r0, r0, sp, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #9] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r1 │ │ │ │ beq 28e634 │ │ │ │ ldrb r3, [r0, #8] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28e66c │ │ │ │ - bl 431568 │ │ │ │ + bl 431608 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #1560] @ 0x618 │ │ │ │ mov r1, r4 │ │ │ │ bl 1754e4 │ │ │ │ str r0, [r5, #1560] @ 0x618 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 1753dc │ │ │ │ - bl 430da4 │ │ │ │ + bl 430e44 │ │ │ │ b 28e634 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #1560] @ 0x618 │ │ │ │ mov r3, #0 │ │ │ │ @@ -289253,33 +289253,33 @@ │ │ │ │ str r3, [r0, #1544] @ 0x608 │ │ │ │ bne 28e6e0 │ │ │ │ b 28e71c │ │ │ │ ldr r3, [pc, #196] @ 28e784 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ - bl 431030 │ │ │ │ + bl 4310d0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 431234 │ │ │ │ + bl 4312d4 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ cmp r5, #0 │ │ │ │ beq 28e718 │ │ │ │ ldrb r3, [r6, #1548] @ 0x60c │ │ │ │ ldr r4, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28e6fc │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 28e75c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 430aa8 │ │ │ │ + bl 430b48 │ │ │ │ subs r1, r0, #0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ bne 28e6b8 │ │ │ │ - bl 430ab8 │ │ │ │ + bl 430b58 │ │ │ │ b 28e6cc │ │ │ │ ldr r5, [r6, #1560] @ 0x618 │ │ │ │ ldr r3, [pc, #100] @ 28e788 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ @@ -289302,17 +289302,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ ldrdeq lr, [r9], #-16 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r1, r0, r4, ror #8 │ │ │ │ - subeq r5, r4, r0, asr #25 │ │ │ │ - eorseq r3, r8, ip, lsr #7 │ │ │ │ - eorseq r3, r8, r0, asr #13 │ │ │ │ + subeq r5, r4, r0, ror #26 │ │ │ │ + eorseq r3, r8, ip, asr #8 │ │ │ │ + eorseq r3, r8, r0, ror #14 │ │ │ │ muleq r0, r7, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #464] @ 28e984 │ │ │ │ ldr lr, [pc, #464] @ 28e988 │ │ │ │ @@ -289341,35 +289341,35 @@ │ │ │ │ beq 28e8a8 │ │ │ │ cmp r8, r3 │ │ │ │ str r9, [r4, #12] │ │ │ │ beq 28e870 │ │ │ │ orr r1, r7, #12 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r4, #16] │ │ │ │ - bl 3b2f2c │ │ │ │ + bl 3b2fcc │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b3cf4 │ │ │ │ + bl 3b3d94 │ │ │ │ ldr r2, [pc, #340] @ 28e994 │ │ │ │ ldr r3, [pc, #324] @ 28e988 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r1, [r5, #8] │ │ │ │ bne 28e8a4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 3b3cf4 │ │ │ │ + b 3b3d94 │ │ │ │ orr r1, r7, #8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b2f2c │ │ │ │ + bl 3b2fcc │ │ │ │ ldr r2, [pc, #276] @ 28e998 │ │ │ │ ldr r3, [pc, #256] @ 28e988 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -289378,15 +289378,15 @@ │ │ │ │ beq 28e860 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ cmp r8, r3 │ │ │ │ beq 28e93c │ │ │ │ orr r1, r7, #4 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r4, #16] │ │ │ │ - bl 3b2f2c │ │ │ │ + bl 3b2fcc │ │ │ │ b 28e838 │ │ │ │ ldr r3, [pc, #208] @ 28e99c │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28e800 │ │ │ │ ldr r3, [pc, #192] @ 28e9a0 │ │ │ │ @@ -289402,52 +289402,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 28e9a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28e800 │ │ │ │ ldr r2, [pc, #104] @ 28e9ac │ │ │ │ ldr r3, [pc, #64] @ 28e988 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 28e8a4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 3b2f2c │ │ │ │ + b 3b2fcc │ │ │ │ ldr r0, [pc, #52] @ 28e9b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28e800 │ │ │ │ strheq lr, [r9], #-8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq lr, r9, r0, lsr #1 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq lr, r9, ip, lsr #32 │ │ │ │ subeq sp, r9, r8, ror #31 │ │ │ │ andeq r2, r0, ip, asr #15 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r3, r8, r0, lsr r5 │ │ │ │ + @ instruction: 0x003835d0 │ │ │ │ subeq sp, r9, r8, lsr #30 │ │ │ │ - eorseq r3, r8, r0, lsl r5 │ │ │ │ + @ instruction: 0x003835b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r3, [pc, #932] @ 28ed70 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -289479,26 +289479,26 @@ │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ mov r2, sl │ │ │ │ mov r0, fp │ │ │ │ bl 28e79c │ │ │ │ mov r0, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ - bl 3b3aac │ │ │ │ + bl 3b3b4c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ - bl 3b39f4 │ │ │ │ + bl 3b3a94 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ - bl 3b3aac │ │ │ │ + bl 3b3b4c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ - bl 3b2900 │ │ │ │ + bl 3b29a0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1753dc │ │ │ │ ldr r3, [sl, #40] @ 0x28 │ │ │ │ ldr r2, [sl, #44] @ 0x2c │ │ │ │ ldr r0, [sl, #16] │ │ │ │ adds r3, r4, r3 │ │ │ │ ldr r1, [sl, #20] │ │ │ │ @@ -289533,33 +289533,33 @@ │ │ │ │ ldr r0, [sl, #12] │ │ │ │ orr r3, r3, r6, lsr #23 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 431d2c │ │ │ │ + bl 431dcc │ │ │ │ adds r0, r0, #15 │ │ │ │ bic r9, r0, #15 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 175100 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sl, #12] │ │ │ │ str ip, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 431de8 │ │ │ │ + bl 431e88 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c6af4 │ │ │ │ + bl 5c6b94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 28ea18 │ │ │ │ mov r0, r5 │ │ │ │ bl 1753dc │ │ │ │ ldr r3, [pc, #500] @ 28ed80 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -289570,21 +289570,21 @@ │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ mov r2, sl │ │ │ │ mov r0, fp │ │ │ │ bl 28e79c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, fp │ │ │ │ - bl 3b3aac │ │ │ │ + bl 3b3b4c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ - bl 3b39f4 │ │ │ │ + bl 3b3a94 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, fp │ │ │ │ - bl 3b2490 │ │ │ │ + bl 3b2530 │ │ │ │ b 28ea80 │ │ │ │ ldr r3, [pc, #416] @ 28ed84 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ movne r7, #64 @ 0x40 │ │ │ │ @@ -289603,40 +289603,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 28ed90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sl │ │ │ │ mov r0, fp │ │ │ │ bl 28e79c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, fp │ │ │ │ - bl 3b3aac │ │ │ │ + bl 3b3b4c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ - bl 3b39f4 │ │ │ │ + bl 3b3a94 │ │ │ │ cmp r7, #64 @ 0x40 │ │ │ │ bne 28ebd0 │ │ │ │ b 28ea60 │ │ │ │ ldr sl, [sl, #32] │ │ │ │ cmp sl, #0 │ │ │ │ bne 28eac4 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -289655,47 +289655,47 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, fp │ │ │ │ - bl 3ac178 │ │ │ │ + bl 3ac218 │ │ │ │ cmp r0, #0 │ │ │ │ beq 28eac4 │ │ │ │ b 28eccc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28ec78 │ │ │ │ ldr r3, [pc, #52] @ 28ed84 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28eb9c │ │ │ │ mov r5, #0 │ │ │ │ mov r7, #66 @ 0x42 │ │ │ │ b 28ebf8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq sp, r9, r0, lsr #29 │ │ │ │ subeq sp, r9, ip, lsl #29 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x003834f8 │ │ │ │ + mlaseq r8, r8, r5, r3 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r2, r0, r0, asr r8 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r3, r8, r4, lsr r2 │ │ │ │ + @ instruction: 0x003832d4 │ │ │ │ @ instruction: 0x0049db98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #340] @ 28ef04 │ │ │ │ ldr r3, [pc, #340] @ 28ef08 │ │ │ │ @@ -289719,15 +289719,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 28ee08 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28ee58 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #1 │ │ │ │ - bl 3b2f2c │ │ │ │ + bl 3b2fcc │ │ │ │ ldr r2, [pc, #248] @ 28ef14 │ │ │ │ ldr r3, [pc, #232] @ 28ef08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r0, [r4, #8] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -289765,39 +289765,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 28ef24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28edf0 │ │ │ │ ldr r0, [pc, #52] @ 28ef28 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28edf0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strheq sp, [r9], #-172 @ 0xffffff54 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x0049da90 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq sp, r9, r0, asr sl │ │ │ │ andeq r2, r0, r4, ror fp │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r3, r8, r8, ror r0 │ │ │ │ - mlaseq r8, ip, r0, r3 │ │ │ │ + eorseq r3, r8, r8, lsl r1 │ │ │ │ + eorseq r3, r8, ip, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #508] @ 28f140 │ │ │ │ ldr r2, [pc, #508] @ 28f144 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -289827,15 +289827,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 28e79c │ │ │ │ ldr r4, [r4, #32] │ │ │ │ cmp r4, #0 │ │ │ │ bne 28ef98 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b2f2c │ │ │ │ + bl 3b2fcc │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 28f0a4 │ │ │ │ mov r0, r5 │ │ │ │ bl 28df58 │ │ │ │ ldr r2, [pc, #368] @ 28f150 │ │ │ │ ldr r3, [pc, #352] @ 28f144 │ │ │ │ @@ -289876,21 +289876,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 28f160 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28ef80 │ │ │ │ ldr r3, [pc, #184] @ 28f164 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28efd0 │ │ │ │ ldr r3, [pc, #152] @ 28f158 │ │ │ │ @@ -289906,44 +289906,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 28f168 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28efd0 │ │ │ │ ldr r0, [pc, #72] @ 28f16c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28efd0 │ │ │ │ ldr r0, [pc, #60] @ 28f170 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28ef80 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq sp, r9, r8, lsr #18 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq sp, r9, r8, lsl #18 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq sp, r9, ip, lsl #17 │ │ │ │ andeq r3, r0, r0, lsr r3 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r2, r8, r4, lsr #30 │ │ │ │ + eorseq r2, r8, r4, asr #31 │ │ │ │ andeq r2, r0, ip, lsr #12 │ │ │ │ - eorseq r2, r8, r0, lsl #30 │ │ │ │ - eorseq r2, r8, r4, lsr #30 │ │ │ │ - @ instruction: 0x00382ebc │ │ │ │ + eorseq r2, r8, r0, lsr #31 │ │ │ │ + eorseq r2, r8, r4, asr #31 │ │ │ │ + eorseq r2, r8, ip, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -289953,90 +289953,90 @@ │ │ │ │ bl 1766c0 │ │ │ │ ldr r4, [pc, #736] @ 28f488 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ bl 268ab8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 28f464 │ │ │ │ - bl 433054 │ │ │ │ + bl 4330f4 │ │ │ │ bl 2aa9bc │ │ │ │ cmp r0, #0 │ │ │ │ bne 28f3a4 │ │ │ │ str r0, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ strh r0, [r6, #8] │ │ │ │ mov r0, #0 │ │ │ │ - bl 422cbc │ │ │ │ + bl 422d5c │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 28f330 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, #0 │ │ │ │ - bl 3f89d8 │ │ │ │ + bl 3f8a78 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 28f244 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 177410 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28f234 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3f8a80 │ │ │ │ + bl 3f8b20 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 28e23c │ │ │ │ cmp r0, #0 │ │ │ │ bne 28f3dc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3f89d8 │ │ │ │ + bl 3f8a78 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 28f1f8 │ │ │ │ ldr r4, [r6] │ │ │ │ cmp r4, #0 │ │ │ │ beq 28f420 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #1 │ │ │ │ - bl 432180 │ │ │ │ + bl 432220 │ │ │ │ ldr r4, [r4, #32] │ │ │ │ cmp r4, #0 │ │ │ │ bne 28f250 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28f420 │ │ │ │ mov r0, r7 │ │ │ │ bl 174f14 │ │ │ │ cmp r9, #0 │ │ │ │ beq 28f28c │ │ │ │ mov r0, r9 │ │ │ │ bl 174f14 │ │ │ │ - bl 4330f8 │ │ │ │ + bl 433198 │ │ │ │ ldr r4, [r6] │ │ │ │ cmp r4, #0 │ │ │ │ beq 28f2dc │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 28e79c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 4318ec │ │ │ │ + bl 43198c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b39f4 │ │ │ │ + bl 3b3a94 │ │ │ │ ldrb r1, [r4, #36] @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b2f2c │ │ │ │ + bl 3b2fcc │ │ │ │ ldr r4, [r4, #32] │ │ │ │ cmp r4, #0 │ │ │ │ bne 28f29c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #1 │ │ │ │ - bl 3b2f2c │ │ │ │ + bl 3b2fcc │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -290044,40 +290044,40 @@ │ │ │ │ ldr r3, [sl, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28f320 │ │ │ │ ldrb r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28f42c │ │ │ │ mov r0, r4 │ │ │ │ - bl 422cbc │ │ │ │ + bl 422d5c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 28f1e4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 422df8 │ │ │ │ + bl 422e98 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 28f320 │ │ │ │ ldrb r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28f320 │ │ │ │ mov r0, r4 │ │ │ │ - bl 423154 │ │ │ │ + bl 4231f4 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 28f320 │ │ │ │ ldr r3, [sl, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28f320 │ │ │ │ ldrb r2, [r3, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq 28f30c │ │ │ │ mov r0, sl │ │ │ │ - bl 432014 │ │ │ │ + bl 4320b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28f308 │ │ │ │ mov r0, sl │ │ │ │ - bl 403698 │ │ │ │ + bl 403738 │ │ │ │ cmp r0, #0 │ │ │ │ beq 28f320 │ │ │ │ ldr sl, [r0] │ │ │ │ cmp sl, #0 │ │ │ │ bne 28f35c │ │ │ │ b 28f320 │ │ │ │ bl 2aa998 │ │ │ │ @@ -290098,15 +290098,15 @@ │ │ │ │ bl 174f14 │ │ │ │ cmp r9, #0 │ │ │ │ beq 28f3f4 │ │ │ │ mov r0, r9 │ │ │ │ bl 174f14 │ │ │ │ mov r0, r6 │ │ │ │ bl 28df58 │ │ │ │ - bl 4330f8 │ │ │ │ + bl 433198 │ │ │ │ mvn r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -290135,17 +290135,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 28f49c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq sp, r9, r8, asr #13 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strheq r4, [r4], #-248 @ 0xffffff08 │ │ │ │ - eorseq r2, r8, r4, lsr #13 │ │ │ │ - mlaseq r6, r8, pc, ip @ │ │ │ │ + subeq r5, r4, r8, asr r0 │ │ │ │ + eorseq r2, r8, r4, asr #14 │ │ │ │ + eorseq sp, r6, r8, lsr r0 │ │ │ │ andeq r0, r0, r2, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 2a9d00 │ │ │ │ @@ -290229,40 +290229,40 @@ │ │ │ │ tst r5, #16 │ │ │ │ bne 28f768 │ │ │ │ tst r5, #32 │ │ │ │ bne 28f8a0 │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ bne 28f97c │ │ │ │ mov r0, r8 │ │ │ │ - bl 3b2438 │ │ │ │ + bl 3b24d8 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 28fc18 │ │ │ │ mov r0, fp │ │ │ │ bl 28df44 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ tst r3, #1 │ │ │ │ bne 28fd2c │ │ │ │ mov r0, fp │ │ │ │ bl 28df14 │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ - bl 3b34ac │ │ │ │ + bl 3b354c │ │ │ │ tst r0, #128 @ 0x80 │ │ │ │ bne 28f84c │ │ │ │ ldr r3, [sl] │ │ │ │ and r5, r0, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ str r5, [r4, #20] │ │ │ │ bne 28fa7c │ │ │ │ tst r5, #8 │ │ │ │ beq 28f5ac │ │ │ │ add r7, r4, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3b3c24 │ │ │ │ + bl 3b3cc4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 290190 │ │ │ │ ldrb r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne 28f970 │ │ │ │ cmp r6, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -290272,15 +290272,15 @@ │ │ │ │ bl 176e94 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 28fcd4 │ │ │ │ ldm r5, {r1, r7} │ │ │ │ mov r0, r3 │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ - bl 3f877c │ │ │ │ + bl 3f881c │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #1560] @ 0x618 │ │ │ │ beq 2901e4 │ │ │ │ ldrb r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne 29002c │ │ │ │ subs r3, r7, #0 │ │ │ │ @@ -290292,25 +290292,25 @@ │ │ │ │ tst r5, #4 │ │ │ │ bne 28f720 │ │ │ │ ldr r3, [r4, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ bne 28f5ec │ │ │ │ ldr r0, [pc, #2884] @ 290248 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldrb r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne 28f75c │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 28e674 │ │ │ │ b 28f75c │ │ │ │ add r5, r4, #280 @ 0x118 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3b3c24 │ │ │ │ + bl 3b3cc4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 290168 │ │ │ │ ldrb r2, [r4, #1576] @ 0x628 │ │ │ │ eor r3, r2, #1 │ │ │ │ cmp r7, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -290319,30 +290319,30 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 28fa0c │ │ │ │ ldr r5, [r4, #20] │ │ │ │ tst r5, #16 │ │ │ │ beq 28f5f4 │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp, #72] @ 0x48 │ │ │ │ - bl 3b3b94 │ │ │ │ + bl 3b3c34 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3b34ac │ │ │ │ + bl 3b354c │ │ │ │ ldrb r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 28f604 │ │ │ │ ldr r0, [r4, #1564] @ 0x61c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2900e0 │ │ │ │ ldr r0, [r4, #1560] @ 0x618 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, r7 │ │ │ │ add r2, r4, #536 @ 0x218 │ │ │ │ - bl 430800 │ │ │ │ + bl 4308a0 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #1564] @ 0x61c │ │ │ │ beq 29015c │ │ │ │ tst r5, #248 @ 0xf8 │ │ │ │ bne 2901b0 │ │ │ │ ldr r3, [r4, #1572] @ 0x624 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -290351,20 +290351,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 28f7e8 │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28fbc8 │ │ │ │ tst r5, #2 │ │ │ │ bne 28fbd4 │ │ │ │ - bl 4314f0 │ │ │ │ + bl 431590 │ │ │ │ tst r5, #1 │ │ │ │ ldr r0, [r4, #1564] @ 0x61c │ │ │ │ beq 28fa70 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 430c84 │ │ │ │ + bl 430d24 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ bne 290160 │ │ │ │ mov r0, #12 │ │ │ │ bl 1774c4 │ │ │ │ ldr r3, [r4, #1564] @ 0x61c │ │ │ │ and r5, r5, #1 │ │ │ │ @@ -290375,19 +290375,19 @@ │ │ │ │ strb r9, [r0, #8] │ │ │ │ str r3, [r0] │ │ │ │ ldr r0, [r4, #1580] @ 0x62c │ │ │ │ bl 177254 │ │ │ │ str r0, [r4, #1580] @ 0x62c │ │ │ │ b 28f604 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3b34ac │ │ │ │ + bl 3b354c │ │ │ │ tst r0, #128 @ 0x80 │ │ │ │ beq 28f644 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3b3adc │ │ │ │ + bl 3b3b7c │ │ │ │ b 28f644 │ │ │ │ cmp r5, #1 │ │ │ │ bls 28fb00 │ │ │ │ ldrb r3, [r4, #1576] @ 0x628 │ │ │ │ mov r7, r6 │ │ │ │ cmp r3, #0 │ │ │ │ beq 28f6e8 │ │ │ │ @@ -290402,21 +290402,21 @@ │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 28fe5c │ │ │ │ ldrb r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne 28f604 │ │ │ │ ldr r0, [r4, #1564] @ 0x61c │ │ │ │ - bl 431e20 │ │ │ │ + bl 431ec0 │ │ │ │ ldr r0, [r4, #1564] @ 0x61c │ │ │ │ - bl 430aa8 │ │ │ │ + bl 430b48 │ │ │ │ subs r1, r0, #0 │ │ │ │ ldr r0, [r4, #1564] @ 0x61c │ │ │ │ bne 28fbe4 │ │ │ │ - bl 430ab8 │ │ │ │ + bl 430b58 │ │ │ │ ldr r3, [r4, #1580] @ 0x62c │ │ │ │ cmp r3, #0 │ │ │ │ beq 28f604 │ │ │ │ ldr r1, [r4, #1564] @ 0x61c │ │ │ │ b 28f8f8 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -290440,35 +290440,35 @@ │ │ │ │ cmp r5, #1 │ │ │ │ bls 28f604 │ │ │ │ ldrb r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne 28f880 │ │ │ │ ldr r0, [pc, #2296] @ 29024c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldrb r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne 29002c │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 28e674 │ │ │ │ b 28f6c4 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ mov r7, #0 │ │ │ │ b 28f880 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3b3bf0 │ │ │ │ + bl 3b3c90 │ │ │ │ lsl r3, r0, #9 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ lsl r3, r1, #9 │ │ │ │ orr r3, r3, r0, lsr #23 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 3b3b94 │ │ │ │ + bl 3b3c34 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ lsr r3, r0, #23 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ lsl r3, r0, #9 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sl] │ │ │ │ mov r7, r0 │ │ │ │ @@ -290484,43 +290484,43 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #1564] @ 0x61c │ │ │ │ - bl 431e00 │ │ │ │ + bl 431ea0 │ │ │ │ b 28f604 │ │ │ │ add r7, r4, #536 @ 0x218 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ mov r0, r7 │ │ │ │ bl 17753c │ │ │ │ ldr r0, [r4, #1560] @ 0x618 │ │ │ │ mov r1, r7 │ │ │ │ - bl 430768 │ │ │ │ + bl 430808 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #1564] @ 0x61c │ │ │ │ bne 28f5ec │ │ │ │ tst r5, #16 │ │ │ │ bne 28f768 │ │ │ │ ldr r2, [r4, #1560] @ 0x618 │ │ │ │ ldr r0, [pc, #2048] @ 290250 │ │ │ │ add r2, r2, #16384 @ 0x4000 │ │ │ │ mov r1, r7 │ │ │ │ add r2, r2, #176 @ 0xb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldrb r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ beq 28f714 │ │ │ │ b 28f75c │ │ │ │ mov r1, #1 │ │ │ │ - bl 430ab8 │ │ │ │ + bl 430b58 │ │ │ │ b 28f814 │ │ │ │ ldr r3, [pc, #2000] @ 290254 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28f658 │ │ │ │ @@ -290537,22 +290537,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1900] @ 290260 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r5, [r4, #20] │ │ │ │ b 28f658 │ │ │ │ ldr r3, [r4, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ bne 28f5f4 │ │ │ │ b 28f5fc │ │ │ │ mov r0, r7 │ │ │ │ @@ -290575,53 +290575,53 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ bne 28ff30 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ tst r3, #2 │ │ │ │ bne 28ffb0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3b3bf0 │ │ │ │ + bl 3b3c90 │ │ │ │ rsbs r3, r0, #10240 @ 0x2800 │ │ │ │ rscs r3, r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ bcc 28fc00 │ │ │ │ bl 1774c4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3b31a8 │ │ │ │ + bl 3b3248 │ │ │ │ cmp r7, #0 │ │ │ │ cmpeq r5, r0 │ │ │ │ bne 28fed8 │ │ │ │ ldrb r3, [r4, #1576] @ 0x628 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 28fdb4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 1753dc │ │ │ │ b 28f604 │ │ │ │ ldrb r3, [r3, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28f7f0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 432054 │ │ │ │ + bl 4320f4 │ │ │ │ ldr r0, [r4, #1564] @ 0x61c │ │ │ │ b 28f7f0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [pc, #1656] @ 290268 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r3 │ │ │ │ - bl 431030 │ │ │ │ + bl 4310d0 │ │ │ │ b 28f8d8 │ │ │ │ ldr r0, [pc, #1636] @ 29026c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #0 │ │ │ │ bl 1753dc │ │ │ │ mvn r5, #4 │ │ │ │ ldrb r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne 28fc2c │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ @@ -290649,15 +290649,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r7 │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ - bl 3f877c │ │ │ │ + bl 3f881c │ │ │ │ mov r7, r6 │ │ │ │ b 28f6b8 │ │ │ │ bl 2aa998 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [pc, #1460] @ 290268 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -290675,18 +290675,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ ldr r2, [pc, #1416] @ 290280 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #68 @ 0x44 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ str r5, [r4, #1560] @ 0x618 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ ldrb r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne 28fe50 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 28e674 │ │ │ │ mov r7, r5 │ │ │ │ b 28f6c4 │ │ │ │ @@ -290712,30 +290712,30 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1244] @ 290288 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28fc34 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #1564] @ 0x61c │ │ │ │ - bl 431d2c │ │ │ │ + bl 431dcc │ │ │ │ cmp r5, r0 │ │ │ │ sbcs r2, r7, r1 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #1564] @ 0x61c │ │ │ │ bcc 2900ac │ │ │ │ adds r3, r3, #15 │ │ │ │ bic r3, r3, #15 │ │ │ │ @@ -290749,22 +290749,22 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ - bl 431df0 │ │ │ │ + bl 431e90 │ │ │ │ mov r0, r5 │ │ │ │ bl 1753dc │ │ │ │ b 28f604 │ │ │ │ ldr r0, [pc, #1100] @ 29028c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r5, [r4, #20] │ │ │ │ b 28f658 │ │ │ │ mov r7, r5 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ b 28f880 │ │ │ │ ldr r3, [pc, #1068] @ 290290 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -290785,36 +290785,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #964] @ 290294 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28f8ac │ │ │ │ ldr r0, [pc, #952] @ 290298 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 1753dc │ │ │ │ b 28fc14 │ │ │ │ ldr r2, [r4, #1560] @ 0x618 │ │ │ │ ldr r0, [pc, #928] @ 29029c │ │ │ │ add r2, r2, #16384 @ 0x4000 │ │ │ │ add r3, r4, #24 │ │ │ │ add r2, r2, #176 @ 0xb0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldrb r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ strne r7, [r4, #1572] @ 0x624 │ │ │ │ bne 28f75c │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 28e674 │ │ │ │ ldrb r2, [r4, #1576] @ 0x628 │ │ │ │ @@ -290830,25 +290830,25 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #780] @ 2902a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r4, #20] │ │ │ │ tst r3, #2 │ │ │ │ beq 28fb6c │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28f9d8 │ │ │ │ ldr r3, [pc, #748] @ 2902a4 │ │ │ │ @@ -290870,21 +290870,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #644] @ 2902a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28f9d8 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ b 28f880 │ │ │ │ ldr r3, [pc, #624] @ 2902ac │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -290902,40 +290902,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #524] @ 2902b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28f56c │ │ │ │ - bl 430aa0 │ │ │ │ + bl 430b40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #504] @ 2902b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldrb r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne 28fbbc │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 28e674 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 1753dc │ │ │ │ b 28f604 │ │ │ │ - bl 430aa0 │ │ │ │ + bl 430b40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 2902b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mvn r5, #21 │ │ │ │ b 28fc18 │ │ │ │ add r6, r4, #20 │ │ │ │ add r5, r6, #1552 @ 0x610 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r0, r5 │ │ │ │ bl 28df14 │ │ │ │ @@ -290946,55 +290946,55 @@ │ │ │ │ bl 28e674 │ │ │ │ mov r0, r5 │ │ │ │ bl 28df44 │ │ │ │ mvn r5, #21 │ │ │ │ b 28fc48 │ │ │ │ ldr r0, [pc, #384] @ 2902bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28f8ac │ │ │ │ ldr r0, [pc, #372] @ 2902c0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28ff98 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 2900f4 │ │ │ │ ldr r0, [pc, #340] @ 2902c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldrb r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne 290188 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 28e674 │ │ │ │ mvn r5, #21 │ │ │ │ b 28fc2c │ │ │ │ ldr r0, [pc, #304] @ 2902c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 290174 │ │ │ │ ldr r0, [pc, #292] @ 2902cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28f56c │ │ │ │ ldr r0, [pc, #280] @ 2902d0 │ │ │ │ and r1, r5, #255 @ 0xff │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2900f4 │ │ │ │ ldr r0, [pc, #264] @ 2902d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28f9d8 │ │ │ │ ldr r0, [pc, #252] @ 2902d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 28fc34 │ │ │ │ mov r5, r7 │ │ │ │ b 28fd08 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #228] @ 2902dc │ │ │ │ ldr r1, [pc, #228] @ 2902e0 │ │ │ │ ldr r0, [pc, #228] @ 2902e4 │ │ │ │ @@ -291013,58 +291013,58 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq sp, r9, r4, asr #6 │ │ │ │ subeq sp, r9, r0, asr #6 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - eorseq r2, r8, ip, asr sl │ │ │ │ - eorseq r2, r8, ip, lsl #16 │ │ │ │ - eorseq r2, r8, r8, asr #15 │ │ │ │ + @ instruction: 0x00382afc │ │ │ │ + eorseq r2, r8, ip, lsr #17 │ │ │ │ + eorseq r2, r8, r8, ror #16 │ │ │ │ andeq r1, r0, ip, lsr r3 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003825bc │ │ │ │ + eorseq r2, r8, ip, asr r6 │ │ │ │ andeq r1, r0, r4, asr #21 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - @ instruction: 0x003827d0 │ │ │ │ + eorseq r2, r8, r0, ror r8 │ │ │ │ subeq ip, r9, ip, lsl ip │ │ │ │ - subeq r4, r4, r4, asr #14 │ │ │ │ - eorseq r2, r8, ip, asr #8 │ │ │ │ - eorseq r1, r8, r8, lsr #28 │ │ │ │ + subeq r4, r4, r4, ror #15 │ │ │ │ + eorseq r2, r8, ip, ror #9 │ │ │ │ + eorseq r1, r8, r8, asr #29 │ │ │ │ andeq r0, r0, lr, lsr #8 │ │ │ │ andeq r3, r0, r4, asr #1 │ │ │ │ - @ instruction: 0x003826dc │ │ │ │ - eorseq r2, r8, r0, lsr #5 │ │ │ │ + eorseq r2, r8, ip, ror r7 │ │ │ │ + eorseq r2, r8, r0, asr #6 │ │ │ │ andeq r1, r0, r0, lsl r6 │ │ │ │ - eorseq r2, r8, r0, lsl #8 │ │ │ │ - eorseq r2, r8, r8, lsr r5 │ │ │ │ - eorseq r2, r8, r0, ror #5 │ │ │ │ - eorseq r2, r8, r8, lsl #7 │ │ │ │ + eorseq r2, r8, r0, lsr #9 │ │ │ │ + @ instruction: 0x003825d8 │ │ │ │ + eorseq r2, r8, r0, lsl #7 │ │ │ │ + eorseq r2, r8, r8, lsr #8 │ │ │ │ andeq r3, r0, ip, rrx │ │ │ │ - eorseq r2, r8, r4, ror #6 │ │ │ │ + eorseq r2, r8, r4, lsl #8 │ │ │ │ andeq r1, r0, r0, ror #9 │ │ │ │ - eorseq r1, r8, r8, asr #31 │ │ │ │ + eorseq r2, r8, r8, rrx │ │ │ │ + eorseq r2, r8, r8, lsl r4 │ │ │ │ + eorseq r2, r8, ip, lsl #4 │ │ │ │ + eorseq r2, r8, r0, ror #4 │ │ │ │ + eorseq r2, r8, r8, lsr #5 │ │ │ │ + ldrsheq r2, [r8], -r4 @ │ │ │ │ + eorseq r2, r8, r4, lsl r0 │ │ │ │ + eorseq r1, r8, ip, lsl #31 │ │ │ │ + eorseq r2, r8, r0, lsl #3 │ │ │ │ + eorseq r2, r8, ip, lsl #5 │ │ │ │ eorseq r2, r8, r8, ror r3 │ │ │ │ - eorseq r2, r8, ip, ror #2 │ │ │ │ - eorseq r2, r8, r0, asr #3 │ │ │ │ - eorseq r2, r8, r8, lsl #4 │ │ │ │ - eorseq r2, r8, r4, asr r0 │ │ │ │ - eorseq r1, r8, r4, ror pc │ │ │ │ - eorseq r1, r8, ip, ror #29 │ │ │ │ - eorseq r2, r8, r0, ror #1 │ │ │ │ - eorseq r2, r8, ip, ror #3 │ │ │ │ - @ instruction: 0x003822d8 │ │ │ │ - subeq r4, r4, ip, lsr #4 │ │ │ │ - eorseq r1, r8, r8, lsl r9 │ │ │ │ - eorseq r1, r8, r4, asr #30 │ │ │ │ + subeq r4, r4, ip, asr #5 │ │ │ │ + @ instruction: 0x003819b8 │ │ │ │ + eorseq r1, r8, r4, ror #31 │ │ │ │ andeq r0, r0, r4, asr #8 │ │ │ │ - subeq r4, r4, r8, lsl #4 │ │ │ │ - @ instruction: 0x003818f4 │ │ │ │ - eorseq r1, r8, r4, asr pc │ │ │ │ + subeq r4, r4, r8, lsr #5 │ │ │ │ + mlaseq r8, r4, r9, r1 │ │ │ │ + @ instruction: 0x00381ff4 │ │ │ │ andeq r0, r0, sp, asr #8 │ │ │ │ │ │ │ │ 002902fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -291125,31 +291125,31 @@ │ │ │ │ bl 176cf0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #1568] @ 0x620 │ │ │ │ mov r2, #896 @ 0x380 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5a0230 │ │ │ │ + b 5a02d0 │ │ │ │ ldr r3, [pc, #48] @ 290434 │ │ │ │ ldr r0, [pc, #48] @ 290438 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ mov r2, #892 @ 0x37c │ │ │ │ mov r1, r5 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ ldrdeq ip, [r9], #-76 @ 0xffffffb4 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ @ instruction: 0x00545f94 │ │ │ │ - eorseq r1, r8, r4, ror r7 │ │ │ │ + eorseq r1, r8, r4, lsl r8 │ │ │ │ andeq r0, r0, sl, ror r3 │ │ │ │ @ instruction: 0xffffe21c │ │ │ │ - subeq r4, r4, r4, lsr #32 │ │ │ │ - eorseq r2, r8, r4, asr #1 │ │ │ │ + subeq r4, r4, r4, asr #1 │ │ │ │ + eorseq r2, r8, r4, ror #2 │ │ │ │ │ │ │ │ 0029043c : │ │ │ │ ldr r0, [pc, #4] @ 290448 │ │ │ │ add r0, pc, r0 │ │ │ │ b 28df58 │ │ │ │ ldrsheq r5, [r4], #-232 @ 0xffffff18 │ │ │ │ │ │ │ │ @@ -291178,37 +291178,37 @@ │ │ │ │ ldr r0, [pc, #44] @ 2904d4 │ │ │ │ ldr r1, [pc, #44] @ 2904d8 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ ldr r2, [pc, #36] @ 2904dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #1584 @ 0x630 │ │ │ │ - b 5a0230 │ │ │ │ + b 5a02d0 │ │ │ │ subeq ip, r9, r8, lsl #8 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ subseq r5, r4, r0, asr #29 │ │ │ │ - mlaseq r8, ip, r6, r1 │ │ │ │ + eorseq r1, r8, ip, lsr r7 │ │ │ │ andeq r0, r0, sp, lsr #7 │ │ │ │ @ instruction: 0x00545e90 │ │ │ │ - eorseq r1, r8, r8, ror #12 │ │ │ │ + eorseq r1, r8, r8, lsl #14 │ │ │ │ @ instruction: 0x000003b1 │ │ │ │ │ │ │ │ 002904e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ 290550 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, #0 │ │ │ │ add r0, r4, #1584 @ 0x630 │ │ │ │ str r5, [r4] │ │ │ │ str r4, [r4, #4] │ │ │ │ - bl 59fd3c │ │ │ │ + bl 59fddc │ │ │ │ ldr r3, [pc, #60] @ 290554 │ │ │ │ ldr r0, [pc, #60] @ 290558 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -291219,15 +291219,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ subseq r5, r4, r0, asr #28 │ │ │ │ strheq sl, [sl], #-204 @ 0xffffff34 │ │ │ │ - eorseq r1, r8, r0, asr #31 │ │ │ │ + eorseq r2, r8, r0, rrx │ │ │ │ │ │ │ │ 0029055c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -291254,24 +291254,24 @@ │ │ │ │ beq 2906e8 │ │ │ │ ldr r3, [pc, #332] @ 290718 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 290648 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3f965c │ │ │ │ + bl 3f96fc │ │ │ │ ldr r0, [r4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2905f8 │ │ │ │ - bl 5a7cfc │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7d9c │ │ │ │ + bl 5a7e28 │ │ │ │ mov r5, #0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r2, [pc, #272] @ 29071c │ │ │ │ ldr r3, [pc, #252] @ 29070c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -291303,30 +291303,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [pc, #128] @ 29072c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 290730 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2905d8 │ │ │ │ ldr r1, [pc, #96] @ 290734 │ │ │ │ ldr r0, [pc, #96] @ 290738 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2905d8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ 29073c │ │ │ │ ldr r1, [pc, #76] @ 290740 │ │ │ │ ldr r0, [pc, #76] @ 290744 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -291338,21 +291338,21 @@ │ │ │ │ ldrdeq ip, [r9], #-32 @ 0xffffffe0 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq ip, r9, r0, ror #4 │ │ │ │ andeq r2, r0, r0, lsl r2 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003604d4 │ │ │ │ - eorseq r1, r8, r4, asr lr │ │ │ │ - eorseq r0, r6, ip, lsr #9 │ │ │ │ - eorseq r1, r8, r8, ror #28 │ │ │ │ - subeq r3, r4, r0, lsl #28 │ │ │ │ - eorseq r1, r8, r0, lsl #28 │ │ │ │ - eorseq r3, r7, ip, lsl #17 │ │ │ │ + eorseq r0, r6, r4, ror r5 │ │ │ │ + @ instruction: 0x00381ef4 │ │ │ │ + eorseq r0, r6, ip, asr #10 │ │ │ │ + eorseq r1, r8, r8, lsl #30 │ │ │ │ + subeq r3, r4, r0, lsr #29 │ │ │ │ + eorseq r1, r8, r0, lsr #29 │ │ │ │ + eorseq r3, r7, ip, lsr #18 │ │ │ │ │ │ │ │ 00290748 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #372] @ 2908d4 │ │ │ │ @@ -291369,15 +291369,15 @@ │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2908b0 │ │ │ │ ldr r3, [pc, #332] @ 2908e0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 290810 │ │ │ │ - bl 3f991c │ │ │ │ + bl 3f99bc │ │ │ │ subs r2, r0, #0 │ │ │ │ bne 2907f0 │ │ │ │ ldr r2, [pc, #304] @ 2908e4 │ │ │ │ ldr r3, [pc, #288] @ 2908d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -291394,15 +291394,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #240] @ 2908e8 │ │ │ │ ldr r0, [pc, #240] @ 2908ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r5, #0 │ │ │ │ b 2907ac │ │ │ │ ldr r3, [pc, #216] @ 2908f0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2907a0 │ │ │ │ @@ -291419,30 +291419,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [pc, #136] @ 2908fc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 290900 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2907a0 │ │ │ │ ldr r1, [pc, #104] @ 290904 │ │ │ │ ldr r0, [pc, #104] @ 290908 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2907a0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 29090c │ │ │ │ ldr r1, [pc, #84] @ 290910 │ │ │ │ ldr r0, [pc, #84] @ 290914 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -291451,26 +291451,26 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq ip, r9, ip, lsl #2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq ip, r9, ip, ror #1 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ strheq ip, [r9], #-8 │ │ │ │ - strdeq r3, [r4], #-204 @ 0xffffff34 │ │ │ │ - eorseq r1, r8, r0, ror sp │ │ │ │ + @ instruction: 0x00443d9c │ │ │ │ + eorseq r1, r8, r0, lsl lr │ │ │ │ andeq r2, r0, r0, lsl r2 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r1, r8, ip, ror #25 │ │ │ │ - eorseq r1, r8, ip, lsl #25 │ │ │ │ - eorseq r1, r8, r4, asr #25 │ │ │ │ - eorseq r1, r8, r0, lsr #25 │ │ │ │ - subeq r3, r4, r8, lsr ip │ │ │ │ - eorseq r1, r8, r8, lsr ip │ │ │ │ - eorseq r3, r7, r4, asr #13 │ │ │ │ + eorseq r1, r8, ip, lsl #27 │ │ │ │ + eorseq r1, r8, ip, lsr #26 │ │ │ │ + eorseq r1, r8, r4, ror #26 │ │ │ │ + eorseq r1, r8, r0, asr #26 │ │ │ │ + ldrdeq r3, [r4], #-200 @ 0xffffff38 │ │ │ │ + @ instruction: 0x00381cd8 │ │ │ │ + eorseq r3, r7, r4, ror #14 │ │ │ │ │ │ │ │ 00290918 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #420] @ 290ad4 │ │ │ │ @@ -291487,15 +291487,15 @@ │ │ │ │ ldr r7, [pc, #384] @ 290adc │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ bl 29b288 │ │ │ │ str r9, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ ldr r3, [pc, #356] @ 290ae0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r9 │ │ │ │ bne 290a30 │ │ │ │ mov r0, r4 │ │ │ │ bl 2bd550 │ │ │ │ @@ -291504,15 +291504,15 @@ │ │ │ │ add r2, sp, #12 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2bd080 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2909d4 │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r0, #616]! @ 0x268 │ │ │ │ mov r2, #10 │ │ │ │ bl 29c750 │ │ │ │ ldrb r3, [r6, #924] @ 0x39c │ │ │ │ cmp r3, #0 │ │ │ │ bne 290acc │ │ │ │ @@ -291530,15 +291530,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b3f00 │ │ │ │ + bl 3b3fa0 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r4 │ │ │ │ bl 29ce34 │ │ │ │ b 2909a8 │ │ │ │ ldr r3, [pc, #176] @ 290ae8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -291558,42 +291558,42 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #16 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 290af4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 290988 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #60] @ 290af8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 290988 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ subeq fp, r9, ip, lsr pc │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq fp, r9, r4, lsl pc │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ @ instruction: 0x0049be90 │ │ │ │ andeq r1, r0, r4, asr #29 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x00381af0 │ │ │ │ - eorseq r1, r8, r8, lsl fp │ │ │ │ + mlaseq r8, r0, fp, r1 │ │ │ │ + @ instruction: 0x00381bb8 │ │ │ │ │ │ │ │ 00290afc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -291606,29 +291606,29 @@ │ │ │ │ ldr r7, [pc, #480] @ 290d10 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r1 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ ldr r3, [pc, #452] @ 290d14 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 290c50 │ │ │ │ cmp r6, #0 │ │ │ │ beq 290bc4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r6 │ │ │ │ bl 2a3538 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ ldr r2, [pc, #400] @ 290d18 │ │ │ │ ldr r3, [pc, #384] @ 290d0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -291652,33 +291652,33 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2bd2dc │ │ │ │ ldr r6, [sp, #20] │ │ │ │ cmp r6, #0 │ │ │ │ bne 290b6c │ │ │ │ b 290b80 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b214c │ │ │ │ + bl 3b21ec │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b3f00 │ │ │ │ + bl 3b3fa0 │ │ │ │ ldr r3, [pc, #264] @ 290d1c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r6, [pc, #256] @ 290d20 │ │ │ │ add r4, r5, #212 @ 0xd4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #92 @ 0x5c │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #94 @ 0x5e │ │ │ │ mov r0, r4 │ │ │ │ str r8, [r5, #100] @ 0x64 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ b 290b6c │ │ │ │ ldr r3, [pc, #204] @ 290d24 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 290b64 │ │ │ │ @@ -291696,49 +291696,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 290d30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r6, [sp, #20] │ │ │ │ b 290b64 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #72] @ 290d34 │ │ │ │ str r6, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r6, [sp, #20] │ │ │ │ b 290b64 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq fp, r9, ip, asr #26 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq fp, r9, r0, lsr #26 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq fp, r9, r4, ror #25 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - eorseq r1, r8, r4, lsl #21 │ │ │ │ + eorseq r1, r8, r4, lsr #22 │ │ │ │ andeq r2, r0, r8, lsr #11 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r1, r8, r8, lsr r9 │ │ │ │ - eorseq r1, r8, r0, ror r9 │ │ │ │ + @ instruction: 0x003819d8 │ │ │ │ + eorseq r1, r8, r0, lsl sl │ │ │ │ │ │ │ │ 00290d38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -291759,46 +291759,46 @@ │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 3bf354 │ │ │ │ + bl 3bf3f4 │ │ │ │ adds r1, r0, #2 │ │ │ │ movne r1, #1 │ │ │ │ ands sl, r1, r0, lsr #31 │ │ │ │ bne 290e20 │ │ │ │ cmp r0, #0 │ │ │ │ beq 290df8 │ │ │ │ cmp r5, r0 │ │ │ │ beq 290e64 │ │ │ │ - bl 5bfccc │ │ │ │ + bl 5bfd6c │ │ │ │ cmp r0, #0 │ │ │ │ beq 290dec │ │ │ │ ldr r2, [pc, #160] @ 290e78 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ - bl 5cbbe0 │ │ │ │ + bl 5cbc80 │ │ │ │ b 290d88 │ │ │ │ mov r0, #1000 @ 0x3e8 │ │ │ │ bl 17705c │ │ │ │ b 290d88 │ │ │ │ ldr ip, [pc, #124] @ 290e7c │ │ │ │ ldr r3, [pc, #124] @ 290e80 │ │ │ │ ldr r1, [pc, #124] @ 290e84 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #130 @ 0x82 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r0, #0 │ │ │ │ ldr r2, [pc, #92] @ 290e88 │ │ │ │ ldr r3, [pc, #68] @ 290e74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -291814,22 +291814,22 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, sl │ │ │ │ b 290e24 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq fp, r9, r4, lsl fp │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - @ instruction: 0x003818b4 │ │ │ │ - subeq r3, r4, r0, asr #14 │ │ │ │ - mlaseq r8, r8, r8, r1 │ │ │ │ + eorseq r1, r8, r4, asr r9 │ │ │ │ + subeq r3, r4, r0, ror #15 │ │ │ │ + eorseq r1, r8, r8, lsr r9 │ │ │ │ subeq fp, r9, r0, asr #20 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 290e9c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq ip, r8, ip, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #284] @ 290fd4 │ │ │ │ mov r5, r1 │ │ │ │ @@ -291846,31 +291846,31 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #244] @ 290fe4 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, r5 │ │ │ │ add r5, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ca898 │ │ │ │ + bl 5ca938 │ │ │ │ ldrd r2, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ - bl 4bb730 │ │ │ │ + bl 4bb7d0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 290fa0 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ adds r3, r3, r0 │ │ │ │ adc r2, r2, #0 │ │ │ │ @@ -291896,41 +291896,41 @@ │ │ │ │ rsb ip, r0, #0 │ │ │ │ add lr, pc, lr │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #20 │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ mvn r0, #0 │ │ │ │ b 290f64 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00443698 │ │ │ │ + subeq r3, r4, r8, lsr r7 │ │ │ │ subeq fp, r9, r4, lsr #19 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x003817fc │ │ │ │ - eorseq r1, r8, r4, ror #15 │ │ │ │ + mlaseq r8, ip, r8, r1 │ │ │ │ + eorseq r1, r8, r4, lsl #17 │ │ │ │ subeq fp, r9, r0, lsl #18 │ │ │ │ - eorseq r1, r8, r4, ror r7 │ │ │ │ - eorseq r1, r8, r0, asr r7 │ │ │ │ + eorseq r1, r8, r4, lsl r8 │ │ │ │ + @ instruction: 0x003817f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 291098 │ │ │ │ ldr r2, [pc, #140] @ 29109c │ │ │ │ ldr r1, [pc, #140] @ 2910a0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r2, [pc, #108] @ 2910a4 │ │ │ │ ldr r3, [pc, #108] @ 2910a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [pc, #100] @ 2910ac │ │ │ │ ldr r1, [pc, #100] @ 2910b0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -291949,17 +291949,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq r3, r4, r4, asr r5 │ │ │ │ - @ instruction: 0x0035a9b4 │ │ │ │ - eorseq sl, r5, r8, asr #19 │ │ │ │ + strdeq r3, [r4], #-84 @ 0xffffffac │ │ │ │ + eorseq sl, r5, r4, asr sl │ │ │ │ + eorseq sl, r5, r8, ror #20 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ andeq r0, r0, r4, ror r3 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -291981,86 +291981,86 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq r3, r4, r4, ror #8 │ │ │ │ - eorseq r1, r8, r0, asr #12 │ │ │ │ - @ instruction: 0x003815fc │ │ │ │ + subeq r3, r4, r4, lsl #10 │ │ │ │ + eorseq r1, r8, r0, ror #13 │ │ │ │ + mlaseq r8, ip, r6, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 2911c4 │ │ │ │ ldr r2, [pc, #100] @ 2911c8 │ │ │ │ ldr r1, [pc, #100] @ 2911cc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ cmp r0, r2 │ │ │ │ beq 2911a4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 3fbd04 │ │ │ │ + b 3fbda4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq r3, [r4], #-60 @ 0xffffffc4 │ │ │ │ - eorseq r1, r8, r8, ror #10 │ │ │ │ - eorseq r1, r8, ip, ror r5 │ │ │ │ + @ instruction: 0x0044349c │ │ │ │ + eorseq r1, r8, r8, lsl #12 │ │ │ │ + eorseq r1, r8, ip, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #168] @ 291290 │ │ │ │ ldr r2, [pc, #168] @ 291294 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #164] @ 291298 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str r6, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 4bb0dc │ │ │ │ + bl 4bb17c │ │ │ │ cmp r0, #0 │ │ │ │ blt 291260 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ beq 291238 │ │ │ │ - bl 3fbd04 │ │ │ │ + bl 3fbda4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ strd r2, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -292072,22 +292072,22 @@ │ │ │ │ rsb ip, r0, #0 │ │ │ │ add lr, pc, lr │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #100 @ 0x64 │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ mvn r0, #0 │ │ │ │ b 291248 │ │ │ │ - subeq r3, r4, r0, ror r3 │ │ │ │ - @ instruction: 0x003814dc │ │ │ │ - @ instruction: 0x003814f4 │ │ │ │ - eorseq r1, r8, r4, lsl #10 │ │ │ │ - mlaseq r8, r0, r4, r1 │ │ │ │ + subeq r3, r4, r0, lsl r4 │ │ │ │ + eorseq r1, r8, ip, ror r5 │ │ │ │ + mlaseq r8, r4, r5, r1 │ │ │ │ + eorseq r1, r8, r4, lsr #11 │ │ │ │ + eorseq r1, r8, r0, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #228] @ 2913a0 │ │ │ │ ldr r1, [pc, #228] @ 2913a4 │ │ │ │ mov r4, r2 │ │ │ │ @@ -292096,15 +292096,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str r7, [sp] │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ cmp r6, #1 │ │ │ │ mov r2, r0 │ │ │ │ beq 29136c │ │ │ │ cmp r6, #2 │ │ │ │ beq 291328 │ │ │ │ cmp r6, #0 │ │ │ │ bne 291384 │ │ │ │ @@ -292121,15 +292121,15 @@ │ │ │ │ ldr r1, [pc, #124] @ 2913b0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #124 @ 0x7c │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -292143,20 +292143,20 @@ │ │ │ │ ldr r1, [pc, #40] @ 2913b4 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #124 @ 0x7c │ │ │ │ mov r2, #132 @ 0x84 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ - @ instruction: 0x0044329c │ │ │ │ - eorseq r1, r8, ip, lsl r4 │ │ │ │ - eorseq r1, r8, r8, lsl #8 │ │ │ │ - eorseq r1, r8, r8, asr r4 │ │ │ │ - eorseq r1, r8, ip, asr #7 │ │ │ │ - eorseq r1, r8, r8, ror r3 │ │ │ │ + subeq r3, r4, ip, lsr r3 │ │ │ │ + @ instruction: 0x003814bc │ │ │ │ + eorseq r1, r8, r8, lsr #9 │ │ │ │ + @ instruction: 0x003814f8 │ │ │ │ + eorseq r1, r8, ip, ror #8 │ │ │ │ + eorseq r1, r8, r8, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #284] @ 2914ec │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #280] @ 2914f0 │ │ │ │ @@ -292172,31 +292172,31 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #244] @ 2914fc │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, r5 │ │ │ │ add r5, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ca898 │ │ │ │ + bl 5ca938 │ │ │ │ ldrd r2, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ - bl 4bb50c │ │ │ │ + bl 4bb5ac │ │ │ │ cmp r0, #0 │ │ │ │ blt 2914b8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ adds r3, r3, r0 │ │ │ │ adc r2, r2, #0 │ │ │ │ @@ -292222,61 +292222,61 @@ │ │ │ │ rsb ip, r0, #0 │ │ │ │ add lr, pc, lr │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #148 @ 0x94 │ │ │ │ mov r2, #66 @ 0x42 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ mvn r0, #0 │ │ │ │ b 29147c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - subeq r3, r4, r0, lsl #3 │ │ │ │ + subeq r3, r4, r0, lsr #4 │ │ │ │ subeq fp, r9, ip, lsl #9 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r1, r8, r4, ror #5 │ │ │ │ - eorseq r1, r8, ip, asr #5 │ │ │ │ + eorseq r1, r8, r4, lsl #7 │ │ │ │ + eorseq r1, r8, ip, ror #6 │ │ │ │ subeq fp, r9, r8, ror #7 │ │ │ │ - eorseq r1, r8, r8, ror #5 │ │ │ │ - eorseq r1, r8, r8, lsr r2 │ │ │ │ + eorseq r1, r8, r8, lsl #7 │ │ │ │ + @ instruction: 0x003812d8 │ │ │ │ │ │ │ │ 0029150c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ 291584 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 368754 │ │ │ │ + bl 3687f4 │ │ │ │ ldr ip, [pc, #76] @ 291588 │ │ │ │ ldr r2, [pc, #76] @ 29158c │ │ │ │ add ip, pc, ip │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3f9d28 │ │ │ │ + bl 3f9dc8 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - eorseq r1, r8, ip, asr #3 │ │ │ │ - subeq r3, r4, r8, lsr #32 │ │ │ │ - mlaseq r8, r0, r1, r1 │ │ │ │ + eorseq r1, r8, ip, ror #4 │ │ │ │ + subeq r3, r4, r8, asr #1 │ │ │ │ + eorseq r1, r8, r0, lsr r2 │ │ │ │ │ │ │ │ 00291590 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -292355,44 +292355,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 291750 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2915f4 │ │ │ │ ldr r0, [pc, #68] @ 291754 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2915f4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq fp, r9, r0, asr #5 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x0049b290 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r5, r4, r0, ror r3 │ │ │ │ subseq r5, r4, r8, asr #6 │ │ │ │ subeq fp, r9, r0, lsr #4 │ │ │ │ andeq r2, r0, ip, asr #18 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r1, r8, ip, asr #1 │ │ │ │ - eorseq r1, r8, r4, ror #1 │ │ │ │ + eorseq r1, r8, ip, ror #2 │ │ │ │ + eorseq r1, r8, r4, lsl #3 │ │ │ │ │ │ │ │ 00291758 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #440] @ 291928 │ │ │ │ @@ -292476,23 +292476,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 29194c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2917e8 │ │ │ │ ldr r2, [pc, #100] @ 291950 │ │ │ │ ldr r3, [pc, #64] @ 291930 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -292501,28 +292501,28 @@ │ │ │ │ bne 291924 │ │ │ │ ldr r0, [pc, #68] @ 291954 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r5, r4, r4, lsl r2 │ │ │ │ strdeq fp, [r9], #-4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq fp, r9, r0, ror #1 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq fp, r9, ip, ror r0 │ │ │ │ andeq r3, r0, r8, lsr #9 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r0, r8, ip, lsr pc │ │ │ │ + @ instruction: 0x00380fdc │ │ │ │ subeq sl, r9, r0, lsl #31 │ │ │ │ - eorseq r0, r8, ip, lsr #30 │ │ │ │ + eorseq r0, r8, ip, asr #31 │ │ │ │ │ │ │ │ 00291958 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #356] @ 291ad4 │ │ │ │ @@ -292594,49 +292594,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 291af8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2919ec │ │ │ │ ldr r0, [pc, #64] @ 291afc │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2919ec │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r5, r4, r4, lsl r0 │ │ │ │ strdeq sl, [r9], #-228 @ 0xffffff1c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq sl, r9, r0, ror #29 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq sl, r9, r8, ror lr │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x00380db0 │ │ │ │ - eorseq r0, r8, ip, asr #27 │ │ │ │ + eorseq r0, r8, r0, asr lr │ │ │ │ + eorseq r0, r8, ip, ror #28 │ │ │ │ │ │ │ │ 00291b00 : │ │ │ │ ldr r3, [pc, #8] @ 291b10 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ - b 3b3dc8 │ │ │ │ + b 3b3e68 │ │ │ │ subseq r4, r4, r0, lsl #29 │ │ │ │ │ │ │ │ 00291b14 : │ │ │ │ ldr r3, [pc, #8] @ 291b24 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -292680,15 +292680,15 @@ │ │ │ │ ldr r3, [pc, #508] @ 291da4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #480] @ 291da8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 291cd0 │ │ │ │ cmp r4, #2 │ │ │ │ bne 291c54 │ │ │ │ @@ -292696,35 +292696,35 @@ │ │ │ │ beq 291d50 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 292110 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 291d8c │ │ │ │ ldr r1, [pc, #428] @ 291dac │ │ │ │ - bl 3b39f4 │ │ │ │ + bl 3b3a94 │ │ │ │ ldr r8, [pc, #424] @ 291db0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b39f4 │ │ │ │ + bl 3b3a94 │ │ │ │ ldr r1, [pc, #412] @ 291db4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b16d8 │ │ │ │ + bl 3b1778 │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 291c9c │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b2490 │ │ │ │ + bl 3b2530 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b3dc8 │ │ │ │ + bl 3b3e68 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 3c0008 │ │ │ │ + bl 3c00a8 │ │ │ │ str r5, [r8, #4] │ │ │ │ mov r6, #0 │ │ │ │ ldr r2, [pc, #344] @ 291db8 │ │ │ │ ldr r3, [pc, #312] @ 291d9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -292745,17 +292745,17 @@ │ │ │ │ ldr r1, [pc, #280] @ 291dc4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {r2, r6} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #159 @ 0x9f │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b26f8 │ │ │ │ + bl 3b2798 │ │ │ │ b 291c58 │ │ │ │ ldr r3, [pc, #240] @ 291dc8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 291bd4 │ │ │ │ ldr r3, [pc, #224] @ 291dcc │ │ │ │ @@ -292772,61 +292772,61 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 291dd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 291bd4 │ │ │ │ ldr ip, [pc, #128] @ 291dd8 │ │ │ │ ldr r3, [pc, #128] @ 291ddc │ │ │ │ ldr r1, [pc, #128] @ 291de0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ bl 175118 │ │ │ │ ldr r0, [pc, #100] @ 291de4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 291bd4 │ │ │ │ mvn r6, #0 │ │ │ │ b 291c58 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strdeq sl, [r9], #-196 @ 0xffffff3c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq sl, r9, r8, asr #25 │ │ │ │ @ instruction: 0x00002ab4 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ qdaddpl r5, r2, r3 │ │ │ │ subseq r4, r4, r0, ror sp │ │ │ │ subeq fp, r8, r8, asr r9 │ │ │ │ subeq sl, r9, ip, lsl #24 │ │ │ │ - eorseq r0, r8, r4, asr ip │ │ │ │ - subeq r2, r4, ip, asr r9 │ │ │ │ - eorseq r0, r8, r4, lsr ip │ │ │ │ + @ instruction: 0x00380cf4 │ │ │ │ + strdeq r2, [r4], #-156 @ 0xffffff64 │ │ │ │ + @ instruction: 0x00380cd4 │ │ │ │ andeq r1, r0, r8, asr #8 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r0, r8, r8, ror #22 │ │ │ │ - eorseq fp, r8, ip, lsr #17 │ │ │ │ - strheq r2, [r4], #-128 @ 0xffffff80 │ │ │ │ - eorseq r0, r8, r8, lsl #23 │ │ │ │ - eorseq r0, r8, r4, asr fp │ │ │ │ + eorseq r0, r8, r8, lsl #24 │ │ │ │ + eorseq fp, r8, ip, asr #18 │ │ │ │ + subeq r2, r4, r0, asr r9 │ │ │ │ + eorseq r0, r8, r8, lsr #24 │ │ │ │ + @ instruction: 0x00380bf4 │ │ │ │ │ │ │ │ 00291de8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #608] @ 292060 │ │ │ │ @@ -292850,40 +292850,40 @@ │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 292054 │ │ │ │ ldr r3, [pc, #544] @ 292070 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #524] @ 292074 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 291f4c │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b3b94 │ │ │ │ + bl 3b3c34 │ │ │ │ ldr r3, [pc, #496] @ 292078 │ │ │ │ cmp r0, r3 │ │ │ │ mov r2, r0 │ │ │ │ bne 291fc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b3b94 │ │ │ │ + bl 3b3c34 │ │ │ │ cmp r0, #1 │ │ │ │ mov ip, r0 │ │ │ │ bne 292004 │ │ │ │ ldr r7, [pc, #464] @ 29207c │ │ │ │ ldr r1, [pc, #464] @ 292080 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3af6e8 │ │ │ │ + bl 3af788 │ │ │ │ subs r5, r0, #0 │ │ │ │ streq r4, [r7, #4] │ │ │ │ bne 291f14 │ │ │ │ mov r5, #0 │ │ │ │ ldr r2, [pc, #424] @ 292084 │ │ │ │ ldr r3, [pc, #388] @ 292064 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -292906,17 +292906,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {r2, r5} │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #210 @ 0xd2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b26f8 │ │ │ │ + bl 3b2798 │ │ │ │ b 291ed4 │ │ │ │ ldr r3, [pc, #320] @ 292094 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 291e78 │ │ │ │ ldr r3, [pc, #304] @ 292098 │ │ │ │ @@ -292932,99 +292932,99 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #224] @ 2920a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 291e78 │ │ │ │ ldr r1, [pc, #212] @ 2920a4 │ │ │ │ ldr r3, [pc, #212] @ 2920a8 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r1, [pc, #204] @ 2920ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b26f8 │ │ │ │ + bl 3b2798 │ │ │ │ mvn r5, #21 │ │ │ │ b 291ed4 │ │ │ │ ldr r3, [pc, #164] @ 2920b0 │ │ │ │ ldr r2, [pc, #164] @ 2920b4 │ │ │ │ ldr r1, [pc, #164] @ 2920b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, r3, #16 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b26f8 │ │ │ │ + bl 3b2798 │ │ │ │ mvn r5, #94 @ 0x5e │ │ │ │ b 291ed4 │ │ │ │ ldr r0, [pc, #116] @ 2920bc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 291e78 │ │ │ │ mvn r5, #0 │ │ │ │ b 291ed4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq sl, r9, ip, ror #20 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq sl, r9, r8, asr sl │ │ │ │ strdeq r9, [sl], #-52 @ 0xffffffcc │ │ │ │ @ instruction: 0x00002ab4 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ qdaddpl r5, r2, r3 │ │ │ │ ldrsbeq r4, [r4], #-168 @ 0xffffff58 │ │ │ │ strheq fp, [r8], #-108 @ 0xffffff94 │ │ │ │ @ instruction: 0x0049a990 │ │ │ │ - subeq r2, r4, ip, ror #13 │ │ │ │ - eorseq r0, r8, r8, lsl #21 │ │ │ │ - @ instruction: 0x003809b4 │ │ │ │ + subeq r2, r4, ip, lsl #15 │ │ │ │ + eorseq r0, r8, r8, lsr #22 │ │ │ │ + eorseq r0, r8, r4, asr sl │ │ │ │ @ instruction: 0x000036b0 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r0, r8, ip, asr r9 │ │ │ │ - eorseq r0, r8, r8, lsl #19 │ │ │ │ - subeq r2, r4, r4, lsr r6 │ │ │ │ - eorseq r0, r8, r4, lsl #18 │ │ │ │ - strdeq r2, [r4], #-92 @ 0xffffffa4 │ │ │ │ - eorseq r0, r8, r0, ror r9 │ │ │ │ - eorseq r0, r8, r8, asr #17 │ │ │ │ - @ instruction: 0x003808f8 │ │ │ │ + @ instruction: 0x003809fc │ │ │ │ + eorseq r0, r8, r8, lsr #20 │ │ │ │ + ldrdeq r2, [r4], #-100 @ 0xffffff9c │ │ │ │ + eorseq r0, r8, r4, lsr #19 │ │ │ │ + @ instruction: 0x0044269c │ │ │ │ + eorseq r0, r8, r0, lsl sl │ │ │ │ + eorseq r0, r8, r8, ror #18 │ │ │ │ + mlaseq r8, r8, r9, r0 │ │ │ │ │ │ │ │ 002920c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #52] @ 29210c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 3b26f8 │ │ │ │ + bl 3b2798 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -293049,48 +293049,48 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ bne 2921c4 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2921c4 │ │ │ │ - bl 3b7ee8 │ │ │ │ + bl 3b7f88 │ │ │ │ ldr r3, [pc, #412] @ 292310 │ │ │ │ ldr r2, [pc, #412] @ 292314 │ │ │ │ ldr r1, [pc, #412] @ 292318 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r6, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, r8 │ │ │ │ add r1, r5, #8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b8244 │ │ │ │ + bl 3b82e4 │ │ │ │ cmp r0, #0 │ │ │ │ bge 292238 │ │ │ │ cmp r6, #0 │ │ │ │ beq 2921f4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ b 2921f4 │ │ │ │ ldr r3, [pc, #336] @ 29231c │ │ │ │ ldr ip, [pc, #336] @ 292320 │ │ │ │ ldr r1, [pc, #336] @ 292324 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #39 @ 0x27 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r4, #0 │ │ │ │ ldr r2, [pc, #300] @ 292328 │ │ │ │ ldr r3, [pc, #264] @ 292308 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -293109,17 +293109,17 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29226c │ │ │ │ ldr r1, [pc, #220] @ 292330 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3bf314 │ │ │ │ + bl 3bf3b4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 3b214c │ │ │ │ + bl 3b21ec │ │ │ │ mov r4, r0 │ │ │ │ b 2921b0 │ │ │ │ ldr r3, [pc, #192] @ 292334 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29224c │ │ │ │ @@ -293137,46 +293137,46 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 292340 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29224c │ │ │ │ ldr r0, [pc, #80] @ 292344 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29224c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq sl, r9, r0, asr #14 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq sl, r9, r8, lsr #14 │ │ │ │ - strheq r2, [r4], #-72 @ 0xffffffb8 │ │ │ │ - eorseq r9, r5, r8, asr r8 │ │ │ │ - eorseq r9, r5, ip, ror #16 │ │ │ │ - subeq r2, r4, ip, asr r4 │ │ │ │ - eorseq r0, r8, r8, ror r8 │ │ │ │ - eorseq r0, r8, r4, asr r8 │ │ │ │ + subeq r2, r4, r8, asr r5 │ │ │ │ + @ instruction: 0x003598f8 │ │ │ │ + eorseq r9, r5, ip, lsl #18 │ │ │ │ + strdeq r2, [r4], #-76 @ 0xffffffb4 │ │ │ │ + eorseq r0, r8, r8, lsl r9 │ │ │ │ + @ instruction: 0x003808f4 │ │ │ │ subeq sl, r9, r0, ror r6 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - @ instruction: 0x003807d0 │ │ │ │ + eorseq r0, r8, r0, ror r8 │ │ │ │ andeq r2, r0, r0, asr #7 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r0, r8, r4, lsl #14 │ │ │ │ - eorseq r0, r8, r8, lsl r7 │ │ │ │ + eorseq r0, r8, r4, lsr #15 │ │ │ │ + @ instruction: 0x003807b8 │ │ │ │ │ │ │ │ 00292348 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #540] @ 29257c │ │ │ │ @@ -293193,30 +293193,30 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ bne 292428 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ cmp r7, #1 │ │ │ │ bne 292428 │ │ │ │ - bl 3c2054 │ │ │ │ + bl 3c20f4 │ │ │ │ ldr r1, [pc, #476] @ 292588 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 3c20d4 │ │ │ │ + bl 3c2174 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ add r1, r5, #8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3c2404 │ │ │ │ + bl 3c24a4 │ │ │ │ cmp r0, #0 │ │ │ │ bge 29245c │ │ │ │ cmp r6, #0 │ │ │ │ beq 292454 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ mov r4, #0 │ │ │ │ ldr r2, [pc, #416] @ 29258c │ │ │ │ ldr r3, [pc, #400] @ 292580 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -293237,50 +293237,50 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r4, #0 │ │ │ │ b 2923e4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3c2948 │ │ │ │ + bl 3c29e8 │ │ │ │ ldr r3, [pc, #304] @ 29259c │ │ │ │ ldr r2, [pc, #304] @ 2925a0 │ │ │ │ ldr r1, [pc, #304] @ 2925a4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [pc, #276] @ 2925a8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2924e4 │ │ │ │ ldr r1, [pc, #256] @ 2925ac │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3bf314 │ │ │ │ + bl 3bf3b4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b21c8 │ │ │ │ + bl 3b2268 │ │ │ │ cmp r6, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2924d0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ cmp r7, #0 │ │ │ │ beq 2923e4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ b 2923e4 │ │ │ │ ldr r3, [pc, #196] @ 2925b0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2924a4 │ │ │ │ ldr r3, [pc, #180] @ 2925b4 │ │ │ │ @@ -293297,47 +293297,47 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #8 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 2925bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2924a4 │ │ │ │ ldr r0, [pc, #84] @ 2925c0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2924a4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq sl, r9, r8, lsl #10 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strdeq sl, [r9], #-64 @ 0xffffffc0 │ │ │ │ - eorseq r0, r8, r8, asr #13 │ │ │ │ + eorseq r0, r8, r8, ror #14 │ │ │ │ subeq sl, r9, r0, lsl #9 │ │ │ │ - strdeq r2, [r4], #-28 @ 0xffffffe4 │ │ │ │ + @ instruction: 0x0044229c │ │ │ │ + eorseq r0, r8, r0, lsr r7 │ │ │ │ mlaseq r8, r0, r6, r0 │ │ │ │ - @ instruction: 0x003805f0 │ │ │ │ - subeq r2, r4, r0, asr #3 │ │ │ │ - eorseq r9, r5, ip, asr r5 │ │ │ │ - eorseq r9, r5, ip, ror #10 │ │ │ │ + subeq r2, r4, r0, ror #4 │ │ │ │ + @ instruction: 0x003595fc │ │ │ │ + eorseq r9, r5, ip, lsl #12 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - eorseq r0, r8, r4, lsl r6 │ │ │ │ + @ instruction: 0x003806b4 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r0, r8, ip, lsr #10 │ │ │ │ - eorseq r0, r8, ip, lsr r5 │ │ │ │ + eorseq r0, r8, ip, asr #11 │ │ │ │ + @ instruction: 0x003805dc │ │ │ │ │ │ │ │ 002925c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #536] @ 2927f4 │ │ │ │ @@ -293349,93 +293349,93 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ add r0, r5, #24 │ │ │ │ - bl 5b691c │ │ │ │ + bl 5b69bc │ │ │ │ cmp r0, #2 │ │ │ │ sbcs r3, r1, #0 │ │ │ │ bcc 292630 │ │ │ │ ldr r3, [pc, #484] @ 292804 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrd r2, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ cmpeq r2, r0 │ │ │ │ beq 2926a4 │ │ │ │ add r0, r5, #24 │ │ │ │ - bl 5b691c │ │ │ │ + bl 5b69bc │ │ │ │ ldr r3, [pc, #456] @ 292808 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r6, [r3, #8] │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, #3 │ │ │ │ strd r4, [r3] │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #428] @ 29280c │ │ │ │ ldr r3, [pc, #404] @ 2927f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2927d0 │ │ │ │ ldr r2, [pc, #396] @ 292810 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ ldr r2, [pc, #388] @ 292814 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 5c19d8 │ │ │ │ + b 5c1a78 │ │ │ │ ldr r3, [pc, #364] @ 292818 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 292748 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [r0, #8] │ │ │ │ bne 2926e4 │ │ │ │ ldr r3, [pc, #324] @ 29281c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ mov r0, #0 │ │ │ │ - bl 336b28 │ │ │ │ - bl 5af578 │ │ │ │ + bl 336bc8 │ │ │ │ + bl 5af618 │ │ │ │ ldr r6, [r0, #8] │ │ │ │ mov r7, r0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 2927d4 │ │ │ │ sub r6, r6, #1 │ │ │ │ cmp r6, #0 │ │ │ │ str r6, [r0, #8] │ │ │ │ bne 292630 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ str r6, [r7] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldrb r3, [r7, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 292630 │ │ │ │ strb r6, [r7, #4] │ │ │ │ ldr r3, [pc, #232] @ 292820 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5a1208 │ │ │ │ + bl 5a12a8 │ │ │ │ b 292630 │ │ │ │ ldr r3, [pc, #212] @ 292824 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2926b8 │ │ │ │ ldr r3, [pc, #196] @ 292828 │ │ │ │ @@ -293451,25 +293451,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 292830 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2926b8 │ │ │ │ ldr r0, [pc, #108] @ 292834 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2926b8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 292838 │ │ │ │ ldr r1, [pc, #92] @ 29283c │ │ │ │ ldr r0, [pc, #92] @ 292840 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -293487,19 +293487,19 @@ │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ andeq r1, r0, r4, asr #18 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r0, r8, r0, asr #6 │ │ │ │ - eorseq r0, r8, r8, asr r3 │ │ │ │ - subeq r1, r4, r4, lsl #29 │ │ │ │ - eorseq r1, r6, r4, lsl #23 │ │ │ │ - mlaseq r6, r8, fp, r1 │ │ │ │ + eorseq r0, r8, r0, ror #7 │ │ │ │ + @ instruction: 0x003803f8 │ │ │ │ + subeq r1, r4, r4, lsr #30 │ │ │ │ + eorseq r1, r6, r4, lsr #24 │ │ │ │ + eorseq r1, r6, r8, lsr ip │ │ │ │ ldr r2, [pc, #340] @ 2929a0 │ │ │ │ ldr r3, [pc, #340] @ 2929a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -293525,15 +293525,15 @@ │ │ │ │ mov r6, r5 │ │ │ │ ldrb r3, [r6, #736]! @ 0x2e0 │ │ │ │ lsl r1, r3, #24 │ │ │ │ mov r2, #1 │ │ │ │ asr r1, r1, #24 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r3 │ │ │ │ - bl 5e5b70 │ │ │ │ + bl 5e5c10 │ │ │ │ and r2, r4, #255 @ 0xff │ │ │ │ mov r3, r0 │ │ │ │ and r1, r3, #255 @ 0xff │ │ │ │ cmp r1, r2 │ │ │ │ bne 2928b4 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2928a0 │ │ │ │ @@ -293542,51 +293542,51 @@ │ │ │ │ bl 17e3b4 │ │ │ │ ldr r5, [r5, #628] @ 0x274 │ │ │ │ cmp r5, #0 │ │ │ │ bne 2928ac │ │ │ │ ldr r6, [pc, #168] @ 2929b0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ - bl 5e3ba4 │ │ │ │ + bl 5e3c44 │ │ │ │ ldr r3, [pc, #156] @ 2929b4 │ │ │ │ mov r2, #0 │ │ │ │ - bl 5e3ef4 │ │ │ │ + bl 5e3f94 │ │ │ │ ldr r8, [r6, #16] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #3 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #108] @ 2929b8 │ │ │ │ - bl 5e38d0 │ │ │ │ + bl 5e3970 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #92] @ 2929bc │ │ │ │ - bl 5e3ef4 │ │ │ │ + bl 5e3f94 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e3c28 │ │ │ │ + bl 5e3cc8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e38d4 │ │ │ │ - bl 5e4cb0 │ │ │ │ + bl 5e3974 │ │ │ │ + bl 5e4d50 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 5c19d8 │ │ │ │ + b 5c1a78 │ │ │ │ subeq sl, r9, r0, lsr #32 │ │ │ │ subseq r4, r4, r0, asr #2 │ │ │ │ andeq r1, r0, r8, asr #6 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ subseq r4, r4, ip, lsl #1 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ @@ -293601,56 +293601,56 @@ │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ - bl 5e3ba4 │ │ │ │ + bl 5e3c44 │ │ │ │ ldr r3, [pc, #300] @ 292b30 │ │ │ │ mov r2, #0 │ │ │ │ - bl 5e3ef4 │ │ │ │ + bl 5e3f94 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #272] @ 292b34 │ │ │ │ - bl 5e38d0 │ │ │ │ + bl 5e3970 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e3ef4 │ │ │ │ + bl 5e3f94 │ │ │ │ ldr r3, [pc, #248] @ 292b38 │ │ │ │ mov r2, #0 │ │ │ │ - bl 5e3c88 │ │ │ │ + bl 5e3d28 │ │ │ │ ldr r3, [pc, #232] @ 292b34 │ │ │ │ mov r2, #0 │ │ │ │ - bl 5e38d4 │ │ │ │ - bl 5e4cb0 │ │ │ │ + bl 5e3974 │ │ │ │ + bl 5e4d50 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ mov r4, r1 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ adds r6, r5, r0 │ │ │ │ adc r8, r1, r4 │ │ │ │ cmp r5, #1 │ │ │ │ sbcs r3, r4, #0 │ │ │ │ blt 292b08 │ │ │ │ ldr sl, [pc, #188] @ 292b3c │ │ │ │ ldr r9, [pc, #188] @ 292b40 │ │ │ │ add sl, pc, sl │ │ │ │ b 292ab4 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r7, #116] @ 0x74 │ │ │ │ bl 268ca4 │ │ │ │ mov r0, #0 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ subs r5, r6, r0 │ │ │ │ sbc r4, r8, r1 │ │ │ │ cmp r5, #1 │ │ │ │ sbcs r3, r4, #0 │ │ │ │ blt 292b08 │ │ │ │ ldrb ip, [r7, #122] @ 0x7a │ │ │ │ ldr r2, [pc, #128] @ 292b40 │ │ │ │ @@ -293663,15 +293663,15 @@ │ │ │ │ sbcs ip, ip, r4 │ │ │ │ blt 292a88 │ │ │ │ bl 268b84 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ bl 17705c │ │ │ │ mov r1, #70 @ 0x46 │ │ │ │ mov r0, sl │ │ │ │ bl 268ae0 │ │ │ │ b 292a98 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #736] @ 0x2e0 │ │ │ │ @@ -293682,15 +293682,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ subseq r3, r4, ip, asr #31 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ ldrdmi r1, [r3, #-32]! @ 0xffffffe0 │ │ │ │ - ldrheq r0, [r8], -r8 @ │ │ │ │ + eorseq r0, r8, r8, asr r1 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 00292b44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -293770,42 +293770,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 292cfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 292ba0 │ │ │ │ ldr r0, [pc, #64] @ 292d00 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 292ba0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r9, r9, ip, lsl #26 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strdeq r9, [r9], #-200 @ 0xffffff38 │ │ │ │ subseq r3, r4, r8, lsl lr │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ ldrsbeq r3, [r4], #-216 @ 0xffffff28 │ │ │ │ @ instruction: 0x00499c9c │ │ │ │ subeq r9, r9, ip, asr ip │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq pc, r7, r8, lsr #29 │ │ │ │ - @ instruction: 0x0037fed4 │ │ │ │ + eorseq pc, r7, r8, asr #30 │ │ │ │ + eorseq pc, r7, r4, ror pc @ │ │ │ │ │ │ │ │ 00292d04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ 292d98 │ │ │ │ @@ -293819,15 +293819,15 @@ │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ - bl 5c15c0 │ │ │ │ + bl 5c1660 │ │ │ │ strb r5, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -293838,17 +293838,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r3, r4, r4, ror ip │ │ │ │ - subeq r1, r4, r4, ror #17 │ │ │ │ - @ instruction: 0x0037fdb4 │ │ │ │ - eorseq pc, r7, r0, asr #28 │ │ │ │ + subeq r1, r4, r4, lsl #19 │ │ │ │ + eorseq pc, r7, r4, asr lr @ │ │ │ │ + eorseq pc, r7, r0, ror #29 │ │ │ │ │ │ │ │ 00292da8 : │ │ │ │ ldr r3, [pc, #20] @ 292dc4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ @@ -293886,23 +293886,23 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, #3 │ │ │ │ strd r2, [r5] │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #176] @ 292f00 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ ldr r2, [pc, #168] @ 292f04 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c19d8 │ │ │ │ + bl 5c1a78 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -293914,15 +293914,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c15c0 │ │ │ │ + bl 5c1660 │ │ │ │ strb r4, [r5, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -293935,17 +293935,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ @ instruction: 0x00543b9c │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ - subeq r1, r4, r0, lsl #15 │ │ │ │ - eorseq pc, r7, r0, asr ip @ │ │ │ │ - @ instruction: 0x0037fcdc │ │ │ │ + subeq r1, r4, r0, lsr #16 │ │ │ │ + @ instruction: 0x0037fcf0 │ │ │ │ + eorseq pc, r7, ip, ror sp @ │ │ │ │ │ │ │ │ 00292f14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r0, #32 │ │ │ │ @@ -293958,27 +293958,27 @@ │ │ │ │ mov r1, r4 │ │ │ │ stm sp, {r4, ip} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #3 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r5, pc, r5 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c14e4 │ │ │ │ + bl 5c1584 │ │ │ │ mov r0, #32 │ │ │ │ str r6, [r5, #16] │ │ │ │ bl 175100 │ │ │ │ ldr r1, [pc, #72] @ 292fbc │ │ │ │ ldr r3, [pc, #72] @ 292fc0 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, r4} │ │ │ │ mov r2, #3 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5c14e4 │ │ │ │ + bl 5c1584 │ │ │ │ str r6, [r5, #8] │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -293988,28 +293988,28 @@ │ │ │ │ subseq r3, r4, ip, lsr sl │ │ │ │ @ instruction: 0xfffff648 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r1, [pc, #8] @ 292fd8 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 5a0230 │ │ │ │ - eorseq r3, r5, r4, ror #10 │ │ │ │ + b 5a02d0 │ │ │ │ + eorseq r3, r5, r4, lsl #12 │ │ │ │ ldr r3, [pc, #28] @ 293000 │ │ │ │ ldr r2, [pc, #28] @ 293004 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 293008 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ subeq r9, r9, r8, lsl #17 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - eorseq r3, r5, ip, lsr r5 │ │ │ │ + @ instruction: 0x003535dc │ │ │ │ ldr r3, [pc, #124] @ 293090 │ │ │ │ ldr r2, [pc, #124] @ 293094 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r3, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -294389,35 +294389,35 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2936dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 293570 │ │ │ │ ldr r0, [pc, #132] @ 2936e0 │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 293570 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strheq r9, [r9], #-116 @ 0xffffff8c │ │ │ │ strheq r9, [r9], #-112 @ 0xffffff90 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ andeq r1, r0, r4, lsl r6 │ │ │ │ bvc 7a0c74 │ │ │ │ @@ -294438,31 +294438,31 @@ │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ strdeq r9, [r9], #-36 @ 0xffffffdc │ │ │ │ strdhi r0, [sp], sp │ │ │ │ @ instruction: 0x21bcfcf1 │ │ │ │ @ instruction: 0x000024bc │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - mlaseq r7, ip, r5, pc @ │ │ │ │ - @ instruction: 0x0037f5d0 │ │ │ │ + eorseq pc, r7, ip, lsr r6 @ │ │ │ │ + eorseq pc, r7, r0, ror r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #300] @ 293828 │ │ │ │ ldr r3, [pc, #300] @ 29382c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr r4, [pc, #288] @ 293830 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 32a998 │ │ │ │ + bl 32aa38 │ │ │ │ ldr r3, [pc, #268] @ 293834 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29377c │ │ │ │ ldr r2, [pc, #248] @ 293838 │ │ │ │ @@ -294503,58 +294503,58 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 293848 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 293738 │ │ │ │ ldr r0, [pc, #56] @ 29384c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 293738 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r9, r9, r0, ror r1 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r9, r9, r8, asr #2 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r9, r9, ip, lsr #2 │ │ │ │ andeq r1, r0, r4, asr #16 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq pc, r7, r0, ror r4 @ │ │ │ │ - eorseq pc, r7, r8, lsr #9 │ │ │ │ + eorseq pc, r7, r0, lsl r5 @ │ │ │ │ + eorseq pc, r7, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 293888 │ │ │ │ ldr r1, [pc, #32] @ 29388c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ - subeq r0, r4, r8, lsr #28 │ │ │ │ - eorseq pc, r7, r8, lsl #9 │ │ │ │ + subeq r0, r4, r8, asr #29 │ │ │ │ + eorseq pc, r7, r8, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #340] @ 2939fc │ │ │ │ ldr r2, [pc, #340] @ 293a00 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -294567,26 +294567,26 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r6, r1 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #288] @ 293a0c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 293964 │ │ │ │ ldr r0, [pc, #272] @ 293a10 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 5e5ab4 │ │ │ │ + bl 5e5b54 │ │ │ │ ldr r2, [pc, #252] @ 293a14 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, r4 │ │ │ │ strne r0, [sp, #16] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ subs r0, r4, r3 │ │ │ │ ldr r3, [pc, #208] @ 293a00 │ │ │ │ @@ -294623,41 +294623,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 293a24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2938f8 │ │ │ │ ldr r0, [pc, #60] @ 293a28 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2938f8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r8, r9, r4, asr #31 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strheq r8, [r9], #-240 @ 0xffffff10 │ │ │ │ andeq r2, r0, ip, ror #27 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r3, r4, r8, lsr #1 │ │ │ │ subeq r8, r9, r8, asr pc │ │ │ │ andeq r2, r0, r8, ror #12 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq pc, r7, ip, lsr r3 @ │ │ │ │ - eorseq pc, r7, r8, asr r3 @ │ │ │ │ + @ instruction: 0x0037f3dc │ │ │ │ + @ instruction: 0x0037f3f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #624] @ 293cb4 │ │ │ │ ldr r3, [pc, #624] @ 293cb8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -294700,15 +294700,15 @@ │ │ │ │ ldr r2, [pc, #488] @ 293cc8 │ │ │ │ ldr r3, [pc, #488] @ 293ccc │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #464] @ 293cd0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 293c1c │ │ │ │ ldr r2, [pc, #444] @ 293cd4 │ │ │ │ @@ -294726,15 +294726,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ b 293aac │ │ │ │ mov r2, #1 │ │ │ │ cmp r1, #1 │ │ │ │ mov r3, r1 │ │ │ │ strd r8, [r4, #8] │ │ │ │ strb r2, [r4] │ │ │ │ beq 293b94 │ │ │ │ @@ -294796,44 +294796,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 293ce4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 293b10 │ │ │ │ bl 293850 │ │ │ │ ldr r0, [pc, #68] @ 293ce8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 293b10 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r8, r9, r8, lsr #28 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r2, r4, r8, asr pc │ │ │ │ subeq r8, r9, r4, ror #27 │ │ │ │ ldrsheq r2, [r4], #-228 @ 0xffffff1c │ │ │ │ andeq r2, r0, ip, ror #27 │ │ │ │ subseq r2, r4, r4, asr #29 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r8, r9, r4, asr sp │ │ │ │ andeq r3, r0, r4, lsr #11 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - ldrsbeq pc, [r7], -ip @ │ │ │ │ - ldrsheq pc, [r7], -ip @ │ │ │ │ + eorseq pc, r7, ip, ror r1 @ │ │ │ │ + mlaseq r7, ip, r1, pc @ │ │ │ │ │ │ │ │ 00293cec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #184] @ 293dbc │ │ │ │ @@ -294852,15 +294852,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ bl 268ae0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 293da0 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ - bl 3224d0 │ │ │ │ + bl 32256c │ │ │ │ cmp r0, #0 │ │ │ │ beq 293dac │ │ │ │ bl 268b84 │ │ │ │ ldr r2, [pc, #100] @ 293dc8 │ │ │ │ ldr r3, [pc, #88] @ 293dc0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -294874,23 +294874,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 322844 │ │ │ │ + bl 3228e0 │ │ │ │ b 293d58 │ │ │ │ ldr r0, [sp] │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 293d58 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r8, r9, r8, ror #22 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x0037efdc │ │ │ │ + eorseq pc, r7, ip, ror r0 @ │ │ │ │ subeq r8, r9, r8, lsl #22 │ │ │ │ │ │ │ │ 00293dcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -294919,18 +294919,18 @@ │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #880] @ 2941b8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #864] @ 2941bc │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ mov sl, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ @@ -294958,30 +294958,30 @@ │ │ │ │ bl 1752a4 │ │ │ │ mov r1, #1 │ │ │ │ mov r8, r0 │ │ │ │ bl 29300c │ │ │ │ mov r0, r9 │ │ │ │ bl 292fc8 │ │ │ │ mov r0, #0 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #708] @ 2941bc │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ subs r3, r0, r6 │ │ │ │ sbc r4, r1, sl │ │ │ │ cmp r3, fp │ │ │ │ sbcs r2, r4, r7 │ │ │ │ blt 294148 │ │ │ │ ldr r0, [pc, #680] @ 2941c0 │ │ │ │ mov r1, #115 @ 0x73 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 268ae0 │ │ │ │ mov r0, #0 │ │ │ │ - bl 322460 │ │ │ │ + bl 3224fc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ bne 294138 │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 268b84 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -295015,19 +295015,19 @@ │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r0, [r6, #8] │ │ │ │ lsl r8, fp, #4 │ │ │ │ subs r0, r0, r3 │ │ │ │ rsb r3, r0, r0, lsl #5 │ │ │ │ add r0, r0, r3, lsl #2 │ │ │ │ lsl r0, r0, #3 │ │ │ │ - bl 333e70 │ │ │ │ + bl 333f10 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r2, r0 │ │ │ │ str fp, [r1, fp, lsl #4] │ │ │ │ add r1, r1, r8 │ │ │ │ str r9, [r1, #4] │ │ │ │ ldr r1, [sl] │ │ │ │ @@ -295092,70 +295092,70 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 2941dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 294014 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 322844 │ │ │ │ + bl 3228e0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 293f3c │ │ │ │ adds r3, fp, r6 │ │ │ │ subs r3, r3, r0 │ │ │ │ rsb r2, r3, r3, lsl #5 │ │ │ │ add r3, r3, r2, lsl #2 │ │ │ │ lsl r0, r3, #3 │ │ │ │ bl 17705c │ │ │ │ mov r0, #0 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #72] @ 2941bc │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ subs r3, r0, r6 │ │ │ │ sbc r4, r1, sl │ │ │ │ b 293f10 │ │ │ │ mov r2, r3 │ │ │ │ b 293eb4 │ │ │ │ ldr r0, [pc, #80] @ 2941e0 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 294014 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r8, r9, r8, lsl #21 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r8, r9, r0, ror #20 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r1, r0, ip, asr #15 │ │ │ │ andeq r1, r0, r8, asr #6 │ │ │ │ - @ instruction: 0x003526f0 │ │ │ │ + mlaseq r5, r0, r7, r2 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - eorseq lr, r7, r4, ror #27 │ │ │ │ - eorseq r2, r5, r0, ror #11 │ │ │ │ + eorseq lr, r7, r4, lsl #29 │ │ │ │ + eorseq r2, r5, r0, lsl #13 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r8, r9, ip, lsr #16 │ │ │ │ andeq r2, r0, r4, lsl r6 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - mlaseq r7, ip, ip, lr │ │ │ │ - eorseq lr, r7, r8, ror ip │ │ │ │ + eorseq lr, r7, ip, lsr sp │ │ │ │ + eorseq lr, r7, r8, lsl sp │ │ │ │ │ │ │ │ 002941e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r2, [pc, #1108] @ 294650 │ │ │ │ @@ -295170,15 +295170,15 @@ │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ add r4, sp, #72 @ 0x48 │ │ │ │ mov lr, r4 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ ldr r9, [pc, #1056] @ 294654 │ │ │ │ stm lr, {r0, r1} │ │ │ │ - bl 5af8e8 │ │ │ │ + bl 5af988 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #0 │ │ │ │ bl 293890 │ │ │ │ add r9, pc, r9 │ │ │ │ cmn r0, #1 │ │ │ │ beq 294a64 │ │ │ │ mov ip, r4 │ │ │ │ @@ -295197,36 +295197,36 @@ │ │ │ │ beq 294998 │ │ │ │ mov ip, r4 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ add lr, sp, #120 @ 0x78 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm lr, {r0, r1} │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 2942cc │ │ │ │ ldr r3, [pc, #920] @ 294658 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ mov r0, #0 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r4, [pc, #896] @ 29465c │ │ │ │ add r4, pc, r4 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, #2 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ add r3, pc, #852 @ 0x354 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ ldr r3, [pc, #864] @ 294660 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ strd r0, [r4, #16] │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r2, [sp, #28] │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -295237,19 +295237,19 @@ │ │ │ │ beq 294f8c │ │ │ │ mov r5, #0 │ │ │ │ b 29433c │ │ │ │ ldr r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ beq 294374 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32a9ec │ │ │ │ + bl 32aa8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 294330 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32a998 │ │ │ │ + bl 32aa38 │ │ │ │ cmp r0, #131072 @ 0x20000 │ │ │ │ addcs r5, r5, #1 │ │ │ │ bcs 294330 │ │ │ │ mov r0, r4 │ │ │ │ bl 2936e4 │ │ │ │ ldr r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -295270,56 +295270,56 @@ │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ b 2943c0 │ │ │ │ ldr sl, [sl, #296] @ 0x128 │ │ │ │ cmp sl, #0 │ │ │ │ beq 294550 │ │ │ │ mov r0, sl │ │ │ │ - bl 32a9ec │ │ │ │ + bl 32aa8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2943b4 │ │ │ │ mov r0, sl │ │ │ │ - bl 32a998 │ │ │ │ + bl 32aa38 │ │ │ │ cmp r0, #131072 @ 0x20000 │ │ │ │ bcc 294a58 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, r7 │ │ │ │ ble 294550 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r5, r7, r7, lsl #3 │ │ │ │ add r5, r7, r5, lsl #1 │ │ │ │ mov r0, sl │ │ │ │ add r5, r3, r5, lsl #4 │ │ │ │ - bl 32a998 │ │ │ │ + bl 32aa38 │ │ │ │ ldr ip, [sp, #28] │ │ │ │ add r4, r5, #288 @ 0x120 │ │ │ │ add fp, r5, #272 @ 0x110 │ │ │ │ mov r1, r0 │ │ │ │ umull r2, r3, r1, ip │ │ │ │ ldr ip, [sp, #32] │ │ │ │ lsr r2, r2, #30 │ │ │ │ mla ip, r1, ip, r3 │ │ │ │ mov r0, sl │ │ │ │ orr r2, r2, ip, lsl #2 │ │ │ │ lsr r3, ip, #30 │ │ │ │ str r2, [r4, #-8] │ │ │ │ str r3, [r4, #-4] │ │ │ │ - bl 32a998 │ │ │ │ + bl 32aa38 │ │ │ │ ldr r3, [pc, #556] @ 294670 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r2, [r5, #268] @ 0x10c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ lsr r0, r0, r3 │ │ │ │ str r0, [r5, #264] @ 0x108 │ │ │ │ mov r0, sl │ │ │ │ - bl 32a988 │ │ │ │ + bl 32aa28 │ │ │ │ str r0, [r5, #256] @ 0x100 │ │ │ │ mov r0, sl │ │ │ │ - bl 32a980 │ │ │ │ + bl 32aa20 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 17753c │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi 294fe4 │ │ │ │ ldr r6, [r4, #-8] │ │ │ │ @@ -295371,44 +295371,44 @@ │ │ │ │ bl 176f48 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr sl, [sl, #296] @ 0x128 │ │ │ │ cmp sl, #0 │ │ │ │ bne 2943c0 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 295034 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ beq 294a8c │ │ │ │ ldr r2, [pc, #224] @ 294664 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #188] @ 294664 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ subs r2, r0, r4 │ │ │ │ sbc r3, r1, r5 │ │ │ │ cmp r2, r6 │ │ │ │ sbcs r1, r3, r8 │ │ │ │ blt 294ad0 │ │ │ │ ldr r1, [pc, #160] @ 294668 │ │ │ │ add r1, pc, r1 │ │ │ │ strd r2, [r1, #24] │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ beq 294a74 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [r3, #32] │ │ │ │ @@ -295417,19 +295417,19 @@ │ │ │ │ ldr r6, [pc, #112] @ 29466c │ │ │ │ add r6, pc, r6 │ │ │ │ b 29460c │ │ │ │ ldr r5, [r5, #296] @ 0x128 │ │ │ │ cmp r5, #0 │ │ │ │ beq 29480c │ │ │ │ mov r0, r5 │ │ │ │ - bl 32a9ec │ │ │ │ + bl 32aa8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 294600 │ │ │ │ mov r0, r5 │ │ │ │ - bl 32a998 │ │ │ │ + bl 32aa38 │ │ │ │ cmp r0, #131072 @ 0x20000 │ │ │ │ bcc 294d84 │ │ │ │ cmp r7, #0 │ │ │ │ movle r4, #0 │ │ │ │ ble 2946b8 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ mov r4, #0 │ │ │ │ @@ -295447,42 +295447,42 @@ │ │ │ │ ldrheq r2, [r4], #-48 @ 0xffffffd0 │ │ │ │ andeq r1, r0, r4, lsl r6 │ │ │ │ @ instruction: 0x00542198 │ │ │ │ subseq r2, r4, r8, lsl #1 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r7, r9, r0, lsl pc │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq lr, r7, ip, asr r3 │ │ │ │ + @ instruction: 0x0037e3fc │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r7 │ │ │ │ add sl, sl, #304 @ 0x130 │ │ │ │ beq 294600 │ │ │ │ mov r0, r5 │ │ │ │ - bl 32a980 │ │ │ │ + bl 32aa20 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29468c │ │ │ │ cmp r7, r4 │ │ │ │ beq 294600 │ │ │ │ add r3, r4, r4, lsl #3 │ │ │ │ add r4, r4, r3, lsl #1 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r4, r3, r4, lsl #4 │ │ │ │ ldr sl, [r4, #256] @ 0x100 │ │ │ │ - bl 32a988 │ │ │ │ + bl 32aa28 │ │ │ │ cmp sl, r0 │ │ │ │ bne 294cf0 │ │ │ │ ldr r1, [r4, #264] @ 0x108 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr fp, [r4, #268] @ 0x10c │ │ │ │ - bl 32a998 │ │ │ │ + bl 32aa38 │ │ │ │ ldr r2, [pc, #-144] @ 294670 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r2, [r9, r2] │ │ │ │ mov sl, #0 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ add r8, r4, #272 @ 0x110 │ │ │ │ lsr r2, r0, r2 │ │ │ │ @@ -295534,15 +295534,15 @@ │ │ │ │ str r3, [r6, #44] @ 0x2c │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ adds r3, r3, ip │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r6, #52] @ 0x34 │ │ │ │ adc r1, r1, r3 │ │ │ │ str r1, [r6, #52] @ 0x34 │ │ │ │ - bl 333e70 │ │ │ │ + bl 333f10 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ adds r3, r3, r0 │ │ │ │ str r3, [r6, #56] @ 0x38 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [r6, #60] @ 0x3c │ │ │ │ ldr r5, [r5, #296] @ 0x128 │ │ │ │ @@ -295577,28 +295577,28 @@ │ │ │ │ adc r3, r3, r1 │ │ │ │ lsl r1, r3, #3 │ │ │ │ umull r2, r3, r6, lr │ │ │ │ mla ip, r5, r6, ip │ │ │ │ orr r1, r1, r0, lsr #29 │ │ │ │ add r3, ip, r3 │ │ │ │ lsl r0, r0, #3 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ strd r0, [r4, #8] │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 295034 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 2948d8 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ str r4, [r5] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 294f70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29491c │ │ │ │ @@ -295625,15 +295625,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 294e0c │ │ │ │ mov r1, #2 │ │ │ │ mov r0, #1 │ │ │ │ bl 293890 │ │ │ │ cmn r0, #1 │ │ │ │ beq 294b08 │ │ │ │ - bl 5afcb8 │ │ │ │ + bl 5afd58 │ │ │ │ ldr r2, [pc, #-732] @ 294680 │ │ │ │ ldr r3, [pc, #-732] @ 294684 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -295651,23 +295651,23 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ bl 268ae0 │ │ │ │ mov r0, #2 │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ - bl 3224d0 │ │ │ │ + bl 32256c │ │ │ │ cmp r0, #0 │ │ │ │ beq 294ac4 │ │ │ │ bl 268b84 │ │ │ │ mov r0, #2 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ add r3, pc, #952 @ 0x3b8 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ ldr r4, [pc, #948] @ 294d98 │ │ │ │ mov r3, #1 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, r4, #40 @ 0x28 │ │ │ │ strd r0, [r4, #16] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ @@ -295696,171 +295696,171 @@ │ │ │ │ strd r4, [r3, #8] │ │ │ │ b 294928 │ │ │ │ mov r0, sl │ │ │ │ bl 2936e4 │ │ │ │ b 2943b4 │ │ │ │ ldr r0, [pc, #820] @ 294da0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 294954 │ │ │ │ ldr r3, [pc, #808] @ 294da4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ b 2945e4 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ str r4, [r5] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 29457c │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #832] @ 294df4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5a1208 │ │ │ │ + bl 5a12a8 │ │ │ │ b 29457c │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 2949c4 │ │ │ │ adds r3, r4, r6 │ │ │ │ subs r3, r3, r0 │ │ │ │ rsb r2, r3, r3, lsl #5 │ │ │ │ add r3, r3, r2, lsl #2 │ │ │ │ lsl r0, r3, #3 │ │ │ │ bl 17705c │ │ │ │ mov r0, #0 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #752] @ 294de8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ subs r2, r0, r4 │ │ │ │ sbc r3, r1, r5 │ │ │ │ b 2945c0 │ │ │ │ ldr r0, [pc, #664] @ 294da8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 294950 │ │ │ │ ldr r0, [pc, #652] @ 294dac │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [pc, #648] @ 294db0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ bl 268ae0 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3224d0 │ │ │ │ + bl 32256c │ │ │ │ cmp r0, #0 │ │ │ │ beq 294f58 │ │ │ │ mov r0, #0 │ │ │ │ - bl 322460 │ │ │ │ - bl 5af578 │ │ │ │ + bl 3224fc │ │ │ │ + bl 5af618 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 294b78 │ │ │ │ ldr r3, [pc, #568] @ 294da4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldr r3, [pc, #564] @ 294db4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r4, [r3, #32] │ │ │ │ cmp r4, #0 │ │ │ │ beq 294bd4 │ │ │ │ mov r5, #0 │ │ │ │ b 294ba0 │ │ │ │ ldr r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ beq 294bd4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32a9ec │ │ │ │ + bl 32aa8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 294b94 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ stm sp, {r3, r5} │ │ │ │ mov r3, #0 │ │ │ │ - bl 320804 │ │ │ │ + bl 3208a0 │ │ │ │ ldr r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne 294ba0 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 295034 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 294c14 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ str r4, [r5] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 294fc8 │ │ │ │ ldr sl, [pc, #412] @ 294db8 │ │ │ │ bl 268b84 │ │ │ │ add sl, pc, sl │ │ │ │ mov r0, #0 │ │ │ │ ldr r7, [sl, #72] @ 0x48 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #436] @ 294de8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #2 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ add r3, pc, #320 @ 0x140 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ strd r0, [sl, #16] │ │ │ │ mov r0, #0 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #384] @ 294de8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ subs r2, r0, r4 │ │ │ │ sbc r3, r1, r5 │ │ │ │ cmp r2, r6 │ │ │ │ sbcs r1, r3, r8 │ │ │ │ blt 294f20 │ │ │ │ ldr r6, [pc, #308] @ 294dbc │ │ │ │ ldr r0, [pc, #308] @ 294dc0 │ │ │ │ mov r1, #115 @ 0x73 │ │ │ │ add r6, pc, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6, #24] │ │ │ │ str r3, [r6, #28] │ │ │ │ bl 268ae0 │ │ │ │ mov r0, #0 │ │ │ │ - bl 322460 │ │ │ │ + bl 3224fc │ │ │ │ mov r0, #2 │ │ │ │ - bl 322844 │ │ │ │ + bl 3228e0 │ │ │ │ bl 268b84 │ │ │ │ ldr r3, [r6, #72] @ 0x48 │ │ │ │ ldrd r4, [r6, #24] │ │ │ │ subs r3, r3, r7 │ │ │ │ rsb r2, r3, r3, lsl #5 │ │ │ │ add r3, r3, r2, lsl #2 │ │ │ │ lsl r0, r3, #3 │ │ │ │ - bl 333e70 │ │ │ │ + bl 333f10 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ strd r0, [r6, #8] │ │ │ │ b 294928 │ │ │ │ ldr r3, [pc, #204] @ 294dc4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -295885,57 +295885,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 294dcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 294600 │ │ │ │ mov r0, r5 │ │ │ │ bl 2936e4 │ │ │ │ b 294600 │ │ │ │ blcc fe947598 <__bss_end__@@Base+0xfe14d24c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r1, r4, r4, asr #31 │ │ │ │ subseq r1, r4, ip, asr pc │ │ │ │ - @ instruction: 0x0037e3d4 │ │ │ │ + eorseq lr, r7, r4, ror r4 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - eorseq lr, r7, r0, lsr r3 │ │ │ │ - @ instruction: 0x0037e1d8 │ │ │ │ + @ instruction: 0x0037e3d0 │ │ │ │ + eorseq lr, r7, r8, ror r2 │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ andeq r0, r0, r4, lsr lr │ │ │ │ subseq r1, r4, ip, lsl #27 │ │ │ │ subseq r1, r4, ip, lsl sp │ │ │ │ - eorseq lr, r7, ip, rrx │ │ │ │ + eorseq lr, r7, ip, lsl #2 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r2, r0, r8, lsr r9 │ │ │ │ - eorseq lr, r7, r0, lsl #2 │ │ │ │ + eorseq lr, r7, r0, lsr #3 │ │ │ │ andeq r3, r0, r8, asr #9 │ │ │ │ - eorseq lr, r7, r8, lsl #2 │ │ │ │ + eorseq lr, r7, r8, lsr #3 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x0037dfdc │ │ │ │ + eorseq lr, r7, ip, ror r0 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - eorseq lr, r7, ip, lsl r0 │ │ │ │ - eorseq sp, r7, r8, lsl #31 │ │ │ │ + ldrheq lr, [r7], -ip @ │ │ │ │ + eorseq lr, r7, r8, lsr #32 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - subeq pc, r3, r4, lsr #13 │ │ │ │ - eorseq sp, r7, r8, ror #28 │ │ │ │ - eorseq sp, r7, r0, lsl #26 │ │ │ │ + subeq pc, r3, r4, asr #14 │ │ │ │ + eorseq sp, r7, r8, lsl #30 │ │ │ │ + eorseq sp, r7, r0, lsr #27 │ │ │ │ andeq r0, r0, r3, asr #3 │ │ │ │ - eorseq sp, r7, r4, lsr #29 │ │ │ │ + eorseq sp, r7, r4, asr #30 │ │ │ │ ldr r3, [pc, #-68] @ 294dd0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29493c │ │ │ │ ldr r3, [pc, #-76] @ 294ddc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ @@ -295950,23 +295950,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-176] @ 294dd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29493c │ │ │ │ ldr r1, [pc, #-188] @ 294dd8 │ │ │ │ ldr r1, [r9, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 294774 │ │ │ │ ldr r1, [pc, #-204] @ 294ddc │ │ │ │ @@ -295984,75 +295984,75 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-308] @ 294de4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 294774 │ │ │ │ adds r3, r4, r6 │ │ │ │ subs r3, r3, r0 │ │ │ │ rsb r2, r3, r3, lsl #5 │ │ │ │ add r3, r3, r2, lsl #2 │ │ │ │ lsl r0, r3, #3 │ │ │ │ bl 17705c │ │ │ │ mov r0, #0 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #-352] @ 294de8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ subs r2, r0, r4 │ │ │ │ sbc r3, r1, r5 │ │ │ │ b 294c80 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 294b44 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, r4 │ │ │ │ b 294a48 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #-392] @ 294df4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5a1208 │ │ │ │ + bl 5a12a8 │ │ │ │ b 2948d8 │ │ │ │ str r4, [sp, #24] │ │ │ │ b 29437c │ │ │ │ mov r7, sl │ │ │ │ b 294558 │ │ │ │ ldr r0, [pc, #-440] @ 294dec │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29493c │ │ │ │ ldr r0, [pc, #-460] @ 294df0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 294774 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #-480] @ 294df4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5a1208 │ │ │ │ + bl 5a12a8 │ │ │ │ b 294c14 │ │ │ │ ldr r3, [pc, #-500] @ 294df8 │ │ │ │ ldr ip, [pc, #-500] @ 294dfc │ │ │ │ ldr r1, [pc, #-500] @ 294e00 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #-508] @ 294e04 │ │ │ │ @@ -296060,15 +296060,15 @@ │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 175118 │ │ │ │ ldr r0, [pc, #-528] @ 294e08 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 294600 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r5, #296] @ 0x128 │ │ │ │ bl 1753dc │ │ │ │ b 294898 │ │ │ │ bl 177aa8 │ │ │ │ │ │ │ │ @@ -296135,35 +296135,35 @@ │ │ │ │ bne 295354 │ │ │ │ mov r9, r0 │ │ │ │ mov r6, #512 @ 0x200 │ │ │ │ cmp r7, #1 │ │ │ │ beq 2953e4 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2951c0 │ │ │ │ - bl 3591e4 │ │ │ │ + bl 359284 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2951c0 │ │ │ │ ldr r3, [pc, #792] @ 29546c │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #772] @ 295470 │ │ │ │ ldr ip, [pc, #772] @ 295474 │ │ │ │ ldr r1, [pc, #772] @ 295478 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #764] @ 29547c │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2952bc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2950b4 │ │ │ │ cmp r3, #1 │ │ │ │ beq 2950e8 │ │ │ │ bl 293850 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -296189,18 +296189,18 @@ │ │ │ │ ldr r8, [pc, #640] @ 295484 │ │ │ │ mvn r2, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ mvn r3, #0 │ │ │ │ mov r0, #2 │ │ │ │ strd r2, [r8, #8] │ │ │ │ str r7, [r8, #64] @ 0x40 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ add r3, pc, #556 @ 0x22c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ cmp sl, #0 │ │ │ │ str r4, [r8, #24] │ │ │ │ str r5, [r8, #28] │ │ │ │ str r6, [r8, #32] │ │ │ │ str r9, [r8, #36] @ 0x24 │ │ │ │ strd r0, [r8, #16] │ │ │ │ beq 2953cc │ │ │ │ @@ -296214,30 +296214,30 @@ │ │ │ │ mov ip, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ add r0, sp, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a14d4 │ │ │ │ + bl 5a1574 │ │ │ │ b 2952bc │ │ │ │ ldr r3, [pc, #520] @ 295494 │ │ │ │ ldr ip, [pc, #520] @ 295498 │ │ │ │ ldr r1, [pc, #520] @ 29549c │ │ │ │ ldr r2, [pc, #520] @ 2954a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #50 @ 0x32 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #784 @ 0x310 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r2, [pc, #480] @ 2954a4 │ │ │ │ ldr r3, [pc, #404] @ 29545c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -296266,15 +296266,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #800 @ 0x320 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2952bc │ │ │ │ subs r2, r6, #128 @ 0x80 │ │ │ │ sbc r3, r9, #0 │ │ │ │ rsbs r2, r2, #16256 @ 0x3f80 │ │ │ │ rscs r3, r3, #0 │ │ │ │ bcs 295130 │ │ │ │ b 295314 │ │ │ │ @@ -296284,35 +296284,35 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #312] @ 2954c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2952bc │ │ │ │ ldr r3, [pc, #288] @ 2954c4 │ │ │ │ ldr ip, [pc, #288] @ 2954c8 │ │ │ │ ldr r1, [pc, #288] @ 2954cc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #280] @ 2954d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2952bc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r8, #40] @ 0x28 │ │ │ │ strd r2, [r8, #48] @ 0x30 │ │ │ │ strd r2, [r8, #56] @ 0x38 │ │ │ │ b 295254 │ │ │ │ - bl 3591e4 │ │ │ │ + bl 359284 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2951c0 │ │ │ │ b 29514c │ │ │ │ ldr r0, [sl, #44] @ 0x2c │ │ │ │ bl 175cb8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sl, #80] @ 0x50 │ │ │ │ @@ -296327,54 +296327,54 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #828 @ 0x33c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2952bc │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe947c58 <__bss_end__@@Base+0xfe14d90c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r7, r9, r8, lsl r8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r7, r9, ip, ror #15 │ │ │ │ subseq r1, r4, r4, lsr #18 │ │ │ │ andeq lr, r0, lr, lsr #20 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - subeq pc, r3, r0, lsr #10 │ │ │ │ - eorseq sp, r7, r0, lsr pc │ │ │ │ - eorseq sp, r7, ip, ror fp │ │ │ │ + subeq pc, r3, r0, asr #11 │ │ │ │ + @ instruction: 0x0037dfd0 │ │ │ │ + eorseq sp, r7, ip, lsl ip │ │ │ │ andeq r0, r0, r1, lsr r3 │ │ │ │ subseq r1, r4, r0, ror #15 │ │ │ │ subseq r1, r4, r4, lsr #15 │ │ │ │ subseq r1, r4, r4, asr #14 │ │ │ │ @ instruction: 0xffffef74 │ │ │ │ - mlaseq r7, r4, lr, sp │ │ │ │ - subeq pc, r3, r0, lsl #8 │ │ │ │ - eorseq sp, r7, r0, lsl #27 │ │ │ │ - eorseq sp, r7, r0, asr sl │ │ │ │ + eorseq sp, r7, r4, lsr pc │ │ │ │ + subeq pc, r3, r0, lsr #9 │ │ │ │ + eorseq sp, r7, r0, lsr #28 │ │ │ │ + @ instruction: 0x0037daf0 │ │ │ │ andeq lr, r0, r0, ror #20 │ │ │ │ subeq r7, r9, r8, lsr #11 │ │ │ │ - subeq pc, r3, r4, ror #6 │ │ │ │ - eorseq sp, r7, r0, asr sp │ │ │ │ - @ instruction: 0x0037d9bc │ │ │ │ - subeq pc, r3, r8, lsl r3 @ │ │ │ │ - @ instruction: 0x0037dcd0 │ │ │ │ - eorseq sp, r7, r8, ror r9 │ │ │ │ + subeq pc, r3, r4, lsl #8 │ │ │ │ + @ instruction: 0x0037ddf0 │ │ │ │ + eorseq sp, r7, ip, asr sl │ │ │ │ + strheq pc, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ + eorseq sp, r7, r0, ror sp │ │ │ │ + eorseq sp, r7, r8, lsl sl │ │ │ │ andeq r0, r0, sl, lsl r3 │ │ │ │ - subeq pc, r3, r8, ror #5 │ │ │ │ - eorseq sp, r7, r4, asr #24 │ │ │ │ - eorseq sp, r7, r8, asr #18 │ │ │ │ + subeq pc, r3, r8, lsl #7 │ │ │ │ + eorseq sp, r7, r4, ror #25 │ │ │ │ + eorseq sp, r7, r8, ror #19 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ - subeq pc, r3, ip, ror #4 │ │ │ │ - @ instruction: 0x0037dcb0 │ │ │ │ - @ instruction: 0x0037d8d0 │ │ │ │ + subeq pc, r3, ip, lsl #6 │ │ │ │ + eorseq sp, r7, r0, asr sp │ │ │ │ + eorseq sp, r7, r0, ror r9 │ │ │ │ │ │ │ │ 002954e0 : │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r1 │ │ │ │ moveq r0, #0 │ │ │ │ b 293a2c │ │ │ │ │ │ │ │ @@ -296391,105 +296391,105 @@ │ │ │ │ ldr r3, [pc, #340] @ 295670 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [r0, #16] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r1, [pc, #312] @ 295674 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #296] @ 295678 │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 295654 │ │ │ │ ldr r1, [pc, #268] @ 29567c │ │ │ │ ldrd r2, [r4, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [pc, #252] @ 295680 │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r1, [pc, #232] @ 295684 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #216] @ 295688 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29563c │ │ │ │ ldr r1, [pc, #192] @ 29568c │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r4, #60] @ 0x3c │ │ │ │ ldr r6, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 295624 │ │ │ │ cmp r6, #0 │ │ │ │ beq 295624 │ │ │ │ ldr r7, [pc, #152] @ 295690 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r1, r7 │ │ │ │ ldrd r8, [r0, #8] │ │ │ │ ldrd r2, [r0] │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 2955f8 │ │ │ │ ldr r6, [r4, #64] @ 0x40 │ │ │ │ mov r0, r6 │ │ │ │ - bl 534660 │ │ │ │ + bl 534700 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 1753dc │ │ │ │ ldr r1, [pc, #80] @ 295694 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r6, [r4, #64] @ 0x40 │ │ │ │ b 295624 │ │ │ │ ldr r1, [pc, #60] @ 295698 │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 295568 │ │ │ │ subeq r7, r9, r4, asr r3 │ │ │ │ andeq r2, r0, ip, ror #27 │ │ │ │ - eorseq sp, r6, r0, lsl #30 │ │ │ │ - eorseq sp, r7, r0, asr #23 │ │ │ │ - @ instruction: 0x0037dbd8 │ │ │ │ + eorseq sp, r6, r0, lsr #31 │ │ │ │ + eorseq sp, r7, r0, ror #24 │ │ │ │ + eorseq sp, r7, r8, ror ip │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - eorseq sp, r7, r4, asr #23 │ │ │ │ - @ instruction: 0x0037dbb8 │ │ │ │ - eorseq sp, r7, r4, asr #23 │ │ │ │ - eorseq sp, r7, r4, lsl #23 │ │ │ │ - eorseq sp, r7, ip, asr fp │ │ │ │ - eorseq sp, r7, ip, asr #21 │ │ │ │ + eorseq sp, r7, r4, ror #24 │ │ │ │ + eorseq sp, r7, r8, asr ip │ │ │ │ + eorseq sp, r7, r4, ror #24 │ │ │ │ + eorseq sp, r7, r4, lsr #24 │ │ │ │ + @ instruction: 0x0037dbfc │ │ │ │ + eorseq sp, r7, ip, ror #22 │ │ │ │ │ │ │ │ 0029569c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #416] @ 295854 │ │ │ │ @@ -296503,36 +296503,36 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5913a4 │ │ │ │ + bl 591444 │ │ │ │ mvn r3, #0 │ │ │ │ mvn r2, #0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #352] @ 295860 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5913a4 │ │ │ │ + bl 591444 │ │ │ │ mov r2, #0 │ │ │ │ mov sl, r1 │ │ │ │ ldr r1, [pc, #328] @ 295864 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5914a4 │ │ │ │ + bl 591544 │ │ │ │ ldr r1, [pc, #312] @ 295868 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5914a4 │ │ │ │ + bl 591544 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ orrs r3, r8, r7 │ │ │ │ beq 295828 │ │ │ │ and r3, r5, r0 │ │ │ │ ands r3, r3, #255 @ 0xff │ │ │ │ bne 29583c │ │ │ │ @@ -296577,50 +296577,50 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #108] @ 295870 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #88] @ 295874 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 2957b8 │ │ │ │ ldr r1, [pc, #72] @ 295878 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 2957b8 │ │ │ │ ldr r1, [pc, #56] @ 29587c │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 2957b8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strheq r7, [r9], #-20 @ 0xffffffec │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r1, r8, r4, asr #27 │ │ │ │ - @ instruction: 0x0037dab0 │ │ │ │ - eorseq sp, r7, r8, lsr #21 │ │ │ │ - eorseq r8, sp, r8, lsl r9 │ │ │ │ + eorseq r1, r8, r4, ror #28 │ │ │ │ + eorseq sp, r7, r0, asr fp │ │ │ │ + eorseq sp, r7, r8, asr #22 │ │ │ │ + @ instruction: 0x003d89b8 │ │ │ │ subeq r7, r9, ip, lsr #1 │ │ │ │ - eorseq sp, r7, r8, lsr #20 │ │ │ │ - eorseq sp, r7, ip, asr #20 │ │ │ │ - eorseq sp, r7, r0, lsr #19 │ │ │ │ - @ instruction: 0x0037d9b0 │ │ │ │ + eorseq sp, r7, r8, asr #21 │ │ │ │ + eorseq sp, r7, ip, ror #21 │ │ │ │ + eorseq sp, r7, r0, asr #20 │ │ │ │ + eorseq sp, r7, r0, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 290918 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002958b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -296634,15 +296634,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 58efec │ │ │ │ + bl 58f08c │ │ │ │ ldr r8, [pc, #488] @ 295ae0 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #476] @ 295ae4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1768e8 │ │ │ │ @@ -296651,36 +296651,36 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 295a48 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b5340 │ │ │ │ + bl 3b53e0 │ │ │ │ ldr ip, [pc, #432] @ 295aec │ │ │ │ ldr r2, [pc, #432] @ 295af0 │ │ │ │ ldr r1, [pc, #432] @ 295af4 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 295a10 │ │ │ │ ldr r1, [pc, #400] @ 295af8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3bf314 │ │ │ │ + bl 3bf3b4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 290afc │ │ │ │ mov r0, r5 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ mov r0, r6 │ │ │ │ bl 1753dc │ │ │ │ cmp r4, #0 │ │ │ │ beq 2959cc │ │ │ │ ldr r2, [pc, #348] @ 295afc │ │ │ │ ldr r3, [pc, #312] @ 295adc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -296743,45 +296743,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 295b14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 295924 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 295b18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 295924 │ │ │ │ subeq r6, r9, r0, lsr #31 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r6, r9, r8, ror pc │ │ │ │ - eorseq r3, r5, r4, ror #14 │ │ │ │ + eorseq r3, r5, r4, lsl #16 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - subeq lr, r3, r4, lsr #27 │ │ │ │ - mlaseq r5, r0, r0, r6 │ │ │ │ - eorseq r6, r5, r4, lsr #1 │ │ │ │ - eorseq sp, r7, r8, lsl #19 │ │ │ │ + subeq lr, r3, r4, asr #28 │ │ │ │ + eorseq r6, r5, r0, lsr r1 │ │ │ │ + eorseq r6, r5, r4, asr #2 │ │ │ │ + eorseq sp, r7, r8, lsr #20 │ │ │ │ subeq r6, r9, ip, asr #29 │ │ │ │ @ instruction: 0x00496e98 │ │ │ │ subeq r6, r9, r4, asr #28 │ │ │ │ andeq r3, r0, ip, lsr r0 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq sp, r7, r4, ror #15 │ │ │ │ - eorseq sp, r7, r0, lsl #16 │ │ │ │ + eorseq sp, r7, r4, lsl #17 │ │ │ │ + eorseq sp, r7, r0, lsr #17 │ │ │ │ │ │ │ │ 00295b1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #528] @ 295d44 │ │ │ │ @@ -296789,15 +296789,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 58efec │ │ │ │ + bl 58f08c │ │ │ │ ldr r7, [pc, #496] @ 295d4c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #488] @ 295d50 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1768e8 │ │ │ │ @@ -296806,38 +296806,38 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 295cb4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b5340 │ │ │ │ + bl 3b53e0 │ │ │ │ ldr ip, [pc, #440] @ 295d58 │ │ │ │ ldr r2, [pc, #440] @ 295d5c │ │ │ │ ldr r1, [pc, #440] @ 295d60 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 295c7c │ │ │ │ ldr r1, [pc, #408] @ 295d64 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3bf314 │ │ │ │ + bl 3bf3b4 │ │ │ │ bl 1757fc │ │ │ │ ldr r2, [pc, #396] @ 295d68 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov ip, r0 │ │ │ │ stm sp, {r3, ip} │ │ │ │ mov r0, r5 │ │ │ │ - bl 3bfb3c │ │ │ │ + bl 3bfbdc │ │ │ │ mov r0, r6 │ │ │ │ bl 1753dc │ │ │ │ cmp r4, #0 │ │ │ │ beq 295c38 │ │ │ │ ldr r2, [pc, #352] @ 295d6c │ │ │ │ ldr r3, [pc, #312] @ 295d48 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -296900,54 +296900,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 295d84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 295b88 │ │ │ │ ldr r0, [pc, #80] @ 295d88 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 295b88 │ │ │ │ subeq r6, r9, r8, lsr sp │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r6, r9, r4, lsl sp │ │ │ │ - eorseq r3, r5, r0, lsl #10 │ │ │ │ + eorseq r3, r5, r0, lsr #11 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - subeq lr, r3, r0, asr #22 │ │ │ │ - eorseq r5, r5, ip, lsr #28 │ │ │ │ - eorseq r5, r5, ip, lsr lr │ │ │ │ - eorseq sp, r7, ip, lsl #15 │ │ │ │ + subeq lr, r3, r0, ror #23 │ │ │ │ + eorseq r5, r5, ip, asr #29 │ │ │ │ + @ instruction: 0x00355edc │ │ │ │ + eorseq sp, r7, ip, lsr #16 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ subeq r6, r9, r0, ror #24 │ │ │ │ subeq r6, r9, ip, lsr #24 │ │ │ │ ldrdeq r6, [r9], #-184 @ 0xffffff48 │ │ │ │ andeq r1, r0, r4, ror #17 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq sp, r7, r0, ror #11 │ │ │ │ - @ instruction: 0x0037d5fc │ │ │ │ + eorseq sp, r7, r0, lsl #13 │ │ │ │ + mlaseq r7, ip, r6, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 290918 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00295dbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -296961,39 +296961,39 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 4d06cc │ │ │ │ + bl 4d076c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ bl 2cca48 │ │ │ │ ldr r5, [pc, #492] @ 295ffc │ │ │ │ add r5, pc, r5 │ │ │ │ cmn r0, #1 │ │ │ │ beq 295ee8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c35dc │ │ │ │ + bl 5c367c │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 295ea4 │ │ │ │ ldr r3, [pc, #464] @ 296000 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 295f60 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3bb658 │ │ │ │ + bl 3bb6f8 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 295f2c │ │ │ │ ldr r1, [pc, #428] @ 296004 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3bf314 │ │ │ │ + bl 3bf3b4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 290afc │ │ │ │ ldr r2, [pc, #400] @ 296008 │ │ │ │ ldr r3, [pc, #380] @ 295ff8 │ │ │ │ @@ -297003,15 +297003,15 @@ │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 295ff0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #132 @ 0x84 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 367eec │ │ │ │ + b 367f8c │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ mov r0, r3 │ │ │ │ bl 176c18 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 176d20 <__fstat64_time64@plt> │ │ │ │ @@ -297019,15 +297019,15 @@ │ │ │ │ beq 295ed8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ and r3, r3, #61440 @ 0xf000 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ beq 295e28 │ │ │ │ ldr r0, [pc, #300] @ 29600c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ b 295e28 │ │ │ │ ldr r2, [pc, #288] @ 296010 │ │ │ │ ldr r3, [pc, #260] @ 295ff8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -297073,43 +297073,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 296024 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 295e3c │ │ │ │ ldr r0, [pc, #68] @ 296028 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 295e3c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00496a94 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r6, r9, r0, ror #20 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - eorseq sp, r7, r0, lsr #11 │ │ │ │ + eorseq sp, r7, r0, asr #12 │ │ │ │ strdeq r6, [r9], #-148 @ 0xffffff6c │ │ │ │ - mlaseq r7, r0, r4, sp │ │ │ │ + eorseq sp, r7, r0, lsr r5 │ │ │ │ subeq r6, r9, ip, ror r9 │ │ │ │ subeq r6, r9, r8, lsr r9 │ │ │ │ andeq r2, r0, ip, asr #5 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x0037d3d8 │ │ │ │ - @ instruction: 0x0037d3f0 │ │ │ │ + eorseq sp, r7, r8, ror r4 │ │ │ │ + mlaseq r7, r0, r4, sp │ │ │ │ │ │ │ │ 0029602c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr r2, [pc, #504] @ 29623c │ │ │ │ @@ -297118,48 +297118,48 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #128 @ 0x80 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ mov r3, #0 │ │ │ │ - bl 4d06cc │ │ │ │ + bl 4d076c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ bl 2cd81c │ │ │ │ ldr r6, [pc, #456] @ 296244 │ │ │ │ add r6, pc, r6 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2960ec │ │ │ │ mov r4, r0 │ │ │ │ - bl 5c35dc │ │ │ │ + bl 5c367c │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 296130 │ │ │ │ ldr r3, [pc, #428] @ 296248 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2961a8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3bb658 │ │ │ │ + bl 3bb6f8 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 296174 │ │ │ │ ldr r1, [pc, #392] @ 29624c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3bf314 │ │ │ │ + bl 3bf3b4 │ │ │ │ bl 1757fc │ │ │ │ ldr r2, [pc, #380] @ 296250 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov ip, r0 │ │ │ │ stm sp, {r3, ip} │ │ │ │ mov r0, r5 │ │ │ │ - bl 3bfb3c │ │ │ │ + bl 3bfbdc │ │ │ │ ldr r2, [pc, #352] @ 296254 │ │ │ │ ldr r3, [pc, #328] @ 296240 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -297184,15 +297184,15 @@ │ │ │ │ beq 296164 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ and r3, r3, #61440 @ 0xf000 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ beq 296094 │ │ │ │ ldr r0, [pc, #236] @ 296258 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ b 296094 │ │ │ │ ldr r2, [pc, #224] @ 29625c │ │ │ │ ldr r3, [pc, #192] @ 296240 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -297221,51 +297221,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 29626c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2960a8 │ │ │ │ ldr r0, [pc, #68] @ 296270 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2960a8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r6, r9, r8, lsr #16 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strdeq r6, [r9], #-116 @ 0xffffff8c │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - mlaseq r7, r8, r3, sp │ │ │ │ + eorseq sp, r7, r8, lsr r4 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ subeq r6, r9, r8, ror r7 │ │ │ │ - eorseq sp, r7, r4, lsl #4 │ │ │ │ + eorseq sp, r7, r4, lsr #5 │ │ │ │ strdeq r6, [r9], #-96 @ 0xffffffa0 │ │ │ │ andeq r3, r0, r4, asr #10 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x0037d1f4 │ │ │ │ - eorseq sp, r7, ip, lsl #4 │ │ │ │ + mlaseq r7, r4, r2, sp │ │ │ │ + eorseq sp, r7, ip, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 290918 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002962a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -297280,15 +297280,15 @@ │ │ │ │ bl 17507c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2962f0 │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [r4], #8 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 599b84 │ │ │ │ + bl 599c24 │ │ │ │ cmp r0, #0 │ │ │ │ bne 296310 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -297302,21 +297302,21 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ stmib sp, {r2, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ mvn r0, #0 │ │ │ │ b 2962f4 │ │ │ │ - @ instruction: 0x0037d1b0 │ │ │ │ - eorseq sp, r7, r0, ror r1 │ │ │ │ - subeq lr, r3, r4, asr #7 │ │ │ │ - eorseq sp, r7, ip, asr #2 │ │ │ │ + eorseq sp, r7, r0, asr r2 │ │ │ │ + eorseq sp, r7, r0, lsl r2 │ │ │ │ + subeq lr, r3, r4, ror #8 │ │ │ │ + eorseq sp, r7, ip, ror #3 │ │ │ │ │ │ │ │ 00296358 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 296394 │ │ │ │ @@ -297345,27 +297345,27 @@ │ │ │ │ ldr r1, [pc, #128] @ 296444 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, #1 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r3, r4 │ │ │ │ - bl 3b628c │ │ │ │ + bl 3b632c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 29641c │ │ │ │ ldr ip, [pc, #92] @ 296448 │ │ │ │ ldr r2, [pc, #92] @ 29644c │ │ │ │ ldr r1, [pc, #92] @ 296450 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a63b0 │ │ │ │ bl 2a4e08 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -297373,17 +297373,17 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ subseq r0, r4, r0, asr r6 │ │ │ │ andeq r0, r1, r1 │ │ │ │ - subeq lr, r3, r0, lsl #6 │ │ │ │ - @ instruction: 0x003555dc │ │ │ │ - @ instruction: 0x003555f0 │ │ │ │ + subeq lr, r3, r0, lsr #7 │ │ │ │ + eorseq r5, r5, ip, ror r6 │ │ │ │ + mlaseq r5, r0, r6, r5 │ │ │ │ │ │ │ │ 00296454 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r2 │ │ │ │ @@ -297409,15 +297409,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 296668 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #384 @ 0x180 │ │ │ │ mov r1, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b628c │ │ │ │ + bl 3b632c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2965e8 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ bl 1773bc │ │ │ │ subs r5, r0, #0 │ │ │ │ @@ -297433,22 +297433,22 @@ │ │ │ │ ldr r1, [pc, #504] @ 296714 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3] │ │ │ │ mov r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ orrs r3, r9, sl │ │ │ │ mov fp, r0 │ │ │ │ bne 2965a0 │ │ │ │ ldr r1, [pc, #464] @ 296718 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3bf314 │ │ │ │ + bl 3bf3b4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 290afc │ │ │ │ mov r0, r6 │ │ │ │ bl 1753dc │ │ │ │ @@ -297460,19 +297460,19 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2965e4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 367eec │ │ │ │ + b 367f8c │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ stm sp, {r5, r7} │ │ │ │ - bl 3c02c8 │ │ │ │ + bl 3c0368 │ │ │ │ cmp r1, #0 │ │ │ │ bge 296540 │ │ │ │ mov r0, r6 │ │ │ │ bl 1753dc │ │ │ │ ldr r2, [pc, #344] @ 296720 │ │ │ │ ldr r3, [pc, #304] @ 2966fc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -297507,15 +297507,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #224] @ 296730 │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #32 │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ mov r0, r6 │ │ │ │ bl 1753dc │ │ │ │ b 2965c0 │ │ │ │ ldr r3, [pc, #196] @ 296734 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -297533,48 +297533,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 296740 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2964c0 │ │ │ │ ldr r0, [pc, #88] @ 296744 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2964c0 │ │ │ │ strdeq r6, [r9], #-60 @ 0xffffffc4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r6, r9, ip, asr #7 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - subeq lr, r3, ip, ror #3 │ │ │ │ - @ instruction: 0x003554b8 │ │ │ │ + subeq lr, r3, ip, lsl #5 │ │ │ │ + eorseq r5, r5, r8, asr r5 │ │ │ │ ldrsheq r0, [r4], #-72 @ 0xffffffb8 │ │ │ │ - eorseq r5, r5, ip, asr #9 │ │ │ │ - @ instruction: 0x0037cff4 │ │ │ │ + eorseq r5, r5, ip, ror #10 │ │ │ │ + mlaseq r7, r4, r0, sp │ │ │ │ strdeq r6, [r9], #-40 @ 0xffffffd8 │ │ │ │ subeq r6, r9, r4, lsr #5 │ │ │ │ subeq r6, r9, ip, ror r2 │ │ │ │ + eorseq ip, r7, r0, lsl #31 │ │ │ │ eorseq ip, r7, r0, ror #29 │ │ │ │ - eorseq ip, r7, r0, asr #28 │ │ │ │ - subeq lr, r3, r0, lsr #1 │ │ │ │ + subeq lr, r3, r0, asr #2 │ │ │ │ andeq r3, r0, r0, lsl r0 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x0037cdd4 │ │ │ │ - @ instruction: 0x0037cdf4 │ │ │ │ + eorseq ip, r7, r4, ror lr │ │ │ │ + mlaseq r7, r4, lr, ip │ │ │ │ │ │ │ │ 00296748 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #820] @ 296a94 │ │ │ │ @@ -297599,30 +297599,30 @@ │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2969fc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b628c │ │ │ │ + bl 3b632c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 296920 │ │ │ │ orrs r3, r8, r9 │ │ │ │ bne 2968d0 │ │ │ │ ldr r1, [pc, #712] @ 296aa4 │ │ │ │ ldr r2, [pc, #712] @ 296aa8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #20 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #700] @ 296aac │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ bl 2a9dd8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 296948 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, #1 │ │ │ │ bl 1752a4 │ │ │ │ @@ -297637,26 +297637,26 @@ │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r4 │ │ │ │ ldr r0, [r6, #4]! │ │ │ │ mov r1, sl │ │ │ │ - bl 3bf314 │ │ │ │ + bl 3bf3b4 │ │ │ │ ldr r7, [r6] │ │ │ │ bl 1757fc │ │ │ │ add r4, r4, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ str r8, [sp] │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r9 │ │ │ │ - bl 3bfb3c │ │ │ │ + bl 3bfbdc │ │ │ │ cmp fp, r4 │ │ │ │ bne 296850 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ mov r0, fp │ │ │ │ bl 1753dc │ │ │ │ ldr r2, [pc, #532] @ 296ab8 │ │ │ │ ldr r3, [pc, #496] @ 296a98 │ │ │ │ @@ -297676,25 +297676,25 @@ │ │ │ │ ldr r1, [pc, #484] @ 296ac4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 3c02c8 │ │ │ │ + bl 3c0368 │ │ │ │ cmp r1, #0 │ │ │ │ bge 2967d4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ ldr r2, [pc, #416] @ 296ac8 │ │ │ │ ldr r3, [pc, #364] @ 296a98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -297722,31 +297722,31 @@ │ │ │ │ mov r4, #1 │ │ │ │ b 2969c4 │ │ │ │ ldr r1, [pc, #308] @ 296ad4 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ cmp r8, r4 │ │ │ │ add r3, r4, #1 │ │ │ │ str r0, [fp, r4, lsl #2] │ │ │ │ beq 29682c │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b628c │ │ │ │ + bl 3b632c │ │ │ │ cmp r0, #0 │ │ │ │ bne 296998 │ │ │ │ add r6, fp, r4, lsl #2 │ │ │ │ ldr r0, [r6, #-4]! │ │ │ │ sub r4, r4, #1 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ cmp r4, #0 │ │ │ │ bne 2969e4 │ │ │ │ b 296894 │ │ │ │ ldr r3, [pc, #212] @ 296ad8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -297764,52 +297764,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 296ae4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2967b0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 296ae8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2967b0 │ │ │ │ beq 29682c │ │ │ │ b 296894 │ │ │ │ subeq r6, r9, ip, lsl #2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrdeq r6, [r9], #-12 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - subeq sp, r3, r4, lsl pc │ │ │ │ - eorseq r5, r5, r8, ror #3 │ │ │ │ - @ instruction: 0x003551f4 │ │ │ │ - eorseq ip, r7, ip, ror #26 │ │ │ │ + strheq sp, [r3], #-244 @ 0xffffff0c │ │ │ │ + eorseq r5, r5, r8, lsl #5 │ │ │ │ + mlaseq r5, r4, r2, r5 │ │ │ │ + eorseq ip, r7, ip, lsl #28 │ │ │ │ @ instruction: 0xfffffa24 │ │ │ │ subeq r5, r9, r8, asr #31 │ │ │ │ - subeq sp, r3, r4, lsl lr │ │ │ │ - ldrsheq r5, [r5], -r0 @ │ │ │ │ - eorseq r5, r5, r4, lsl #2 │ │ │ │ + strheq sp, [r3], #-228 @ 0xffffff1c │ │ │ │ + mlaseq r5, r0, r1, r5 │ │ │ │ + eorseq r5, r5, r4, lsr #3 │ │ │ │ subeq r5, r9, r4, asr #30 │ │ │ │ - subeq sp, r3, ip, ror #26 │ │ │ │ - eorseq r5, r5, r8, asr #32 │ │ │ │ - eorseq r5, r5, r8, asr #32 │ │ │ │ + subeq sp, r3, ip, lsl #28 │ │ │ │ + eorseq r5, r5, r8, ror #1 │ │ │ │ + eorseq r5, r5, r8, ror #1 │ │ │ │ andeq r1, r0, r0, lsr #7 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq ip, r7, r8, ror #21 │ │ │ │ - eorseq ip, r7, r8, lsl #22 │ │ │ │ + eorseq ip, r7, r8, lsl #23 │ │ │ │ + eorseq ip, r7, r8, lsr #23 │ │ │ │ │ │ │ │ 00296aec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ subs fp, r2, #0 │ │ │ │ @@ -297846,15 +297846,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr lr, [r7, #352] @ 0x160 │ │ │ │ adds lr, ip, lr │ │ │ │ ldr ip, [r7, #356] @ 0x164 │ │ │ │ str lr, [sp] │ │ │ │ adc ip, ip, #0 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 3bfc80 │ │ │ │ + bl 3bfd20 │ │ │ │ subs ip, r0, #0 │ │ │ │ blt 296c30 │ │ │ │ add r6, r6, r8 │ │ │ │ mov r8, #1 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp fp, r5 │ │ │ │ add r4, r4, #8 │ │ │ │ @@ -297876,15 +297876,15 @@ │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #234 @ 0xea │ │ │ │ str r7, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r3, #0 │ │ │ │ mov r0, r3 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -297895,17 +297895,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #0 │ │ │ │ b 296bbc │ │ │ │ - subeq sp, r3, r4, lsl #22 │ │ │ │ - eorseq ip, r7, r4, ror #19 │ │ │ │ - eorseq ip, r7, r4, lsl #17 │ │ │ │ + subeq sp, r3, r4, lsr #23 │ │ │ │ + eorseq ip, r7, r4, lsl #21 │ │ │ │ + eorseq ip, r7, r4, lsr #18 │ │ │ │ │ │ │ │ 00296c64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [r0, #268] @ 0x10c │ │ │ │ @@ -297913,15 +297913,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldm r5, {r1, r2} │ │ │ │ str r6, [sp, #8] │ │ │ │ ldrd r8, [r5, #8] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 3bff64 │ │ │ │ + bl 3c0004 │ │ │ │ ldr ip, [r5, #4] │ │ │ │ cmp ip, r0 │ │ │ │ moveq r0, #0 │ │ │ │ bne 296cc8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -297931,18 +297931,18 @@ │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ ldr r1, [pc, #28] @ 296cec │ │ │ │ ldrb r2, [r4] │ │ │ │ mov r3, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a7b20 │ │ │ │ + bl 5a7bc0 │ │ │ │ mvn r0, #0 │ │ │ │ b 296cac │ │ │ │ - eorseq ip, r7, ip, lsl r9 │ │ │ │ + @ instruction: 0x0037c9bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 29b258 │ │ │ │ ldrb r0, [r0, #1260] @ 0x4ec │ │ │ │ mov ip, #0 │ │ │ │ @@ -297982,15 +297982,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ strbeq r3, [r4, #35] @ 0x23 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ mvn r2, #0 │ │ │ │ - bl 5861bc │ │ │ │ + bl 58625c │ │ │ │ cmn r0, #1 │ │ │ │ mov r3, r0 │ │ │ │ beq 296eac │ │ │ │ ldrb r2, [r4, #37] @ 0x25 │ │ │ │ sub r0, r0, #12 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ @@ -298032,70 +298032,70 @@ │ │ │ │ beq 296e98 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 296eec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 296d78 │ │ │ │ ldr r0, [pc, #80] @ 296ef0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 296d78 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 296ebc │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ mvn r0, #21 │ │ │ │ b 296de0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r5, r9, ip, lsr fp │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r5, r9, r8, lsl fp │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r2, r0, r8, asr pc │ │ │ │ subeq r5, r9, r4, lsl #21 │ │ │ │ andeq r2, r0, r0, lsr sp │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - mlaseq r7, r4, r7, ip │ │ │ │ - eorseq ip, r7, r0, asr #15 │ │ │ │ + eorseq ip, r7, r4, lsr r8 │ │ │ │ + eorseq ip, r7, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #148] @ 296fa0 │ │ │ │ ldr r2, [pc, #148] @ 296fa4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ mov r5, r0 │ │ │ │ bl 176504 │ │ │ │ cmp r0, #31 │ │ │ │ bhi 296f80 │ │ │ │ ldr r4, [pc, #104] @ 296fa8 │ │ │ │ mov r2, r5 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, #32 │ │ │ │ add r0, r4, #4 │ │ │ │ mov r3, #0 │ │ │ │ - bl 598424 │ │ │ │ + bl 5984c4 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #36] @ 0x24 │ │ │ │ bl 268524 │ │ │ │ mov r2, #66 @ 0x42 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #38 @ 0x26 │ │ │ │ @@ -298110,17 +298110,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r5, r9, r0, ror #18 │ │ │ │ andeq r2, r0, r8, asr pc │ │ │ │ ldrsbeq pc, [r3], #-164 @ 0xffffff5c @ │ │ │ │ - strheq sp, [r3], #-124 @ 0xffffff84 │ │ │ │ - eorseq ip, r7, r4, lsl #14 │ │ │ │ - eorseq ip, r7, ip, lsl r7 │ │ │ │ + subeq sp, r3, ip, asr r8 │ │ │ │ + eorseq ip, r7, r4, lsr #15 │ │ │ │ + @ instruction: 0x0037c7bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #340] @ 297124 │ │ │ │ ldr r1, [pc, #340] @ 297128 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -298180,27 +298180,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 297144 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29700c │ │ │ │ ldr r0, [pc, #88] @ 297148 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29700c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 29714c │ │ │ │ ldr r1, [pc, #68] @ 297150 │ │ │ │ ldr r0, [pc, #68] @ 297154 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -298212,19 +298212,19 @@ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r5, r9, ip, ror r8 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r5, r9, ip, lsr r8 │ │ │ │ andeq r1, r0, r0, ror r4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq ip, r7, r8, lsl #12 │ │ │ │ - eorseq ip, r7, r0, lsr r6 │ │ │ │ - subeq sp, r3, ip, lsr r6 │ │ │ │ - eorseq ip, r7, r4, lsl #11 │ │ │ │ - eorseq ip, r7, ip, lsr r6 │ │ │ │ + eorseq ip, r7, r8, lsr #13 │ │ │ │ + @ instruction: 0x0037c6d0 │ │ │ │ + ldrdeq sp, [r3], #-108 @ 0xffffff94 │ │ │ │ + eorseq ip, r7, r4, lsr #12 │ │ │ │ + @ instruction: 0x0037c6dc │ │ │ │ │ │ │ │ 00297158 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 276124 │ │ │ │ @@ -298292,47 +298292,47 @@ │ │ │ │ beq 297254 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #4 │ │ │ │ cmpne r3, #1 │ │ │ │ bne 297288 │ │ │ │ mov r0, #0 │ │ │ │ ldr r5, [r5] │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #112] @ 2972d8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c19d8 │ │ │ │ + bl 5c1a78 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 533fe8 │ │ │ │ + b 534088 │ │ │ │ ldr r1, [r0, #96] @ 0x60 │ │ │ │ cmp r1, #0 │ │ │ │ beq 2972a0 │ │ │ │ ldr r0, [pc, #64] @ 2972dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - bl 4d1654 │ │ │ │ + bl 4d16f4 │ │ │ │ ldr r6, [r5] │ │ │ │ cmp r6, #0 │ │ │ │ beq 2972c4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c15c0 │ │ │ │ + bl 5c1660 │ │ │ │ mov r0, r6 │ │ │ │ bl 1753dc │ │ │ │ mov r0, r5 │ │ │ │ bl 1753dc │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 533fe8 │ │ │ │ + b 534088 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - eorseq ip, sl, r8, lsr #25 │ │ │ │ + eorseq ip, sl, r8, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #328] @ 297440 │ │ │ │ ldr r3, [pc, #328] @ 297444 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -298344,65 +298344,65 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r7, [r8, #4] │ │ │ │ str r7, [r8, #8] │ │ │ │ - bl 433054 │ │ │ │ + bl 4330f4 │ │ │ │ mov r0, r6 │ │ │ │ bl 176504 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cc4e4 │ │ │ │ + bl 5cc584 │ │ │ │ mov r0, r8 │ │ │ │ - bl 428278 │ │ │ │ + bl 428318 │ │ │ │ subs r4, r0, #0 │ │ │ │ addne r9, sp, #4 │ │ │ │ bne 29736c │ │ │ │ b 2973f4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 428038 │ │ │ │ + bl 4280d8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2973f4 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 477f14 │ │ │ │ + bl 477fb4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29735c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 449e50 │ │ │ │ + bl 449ef0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29735c │ │ │ │ ldr r4, [sp, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2973dc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cc484 │ │ │ │ + bl 5cc524 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cc484 │ │ │ │ + bl 5cc524 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2973a4 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 4da030 │ │ │ │ + bl 4da0d0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 428038 │ │ │ │ + bl 4280d8 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 29736c │ │ │ │ - bl 4330f8 │ │ │ │ + bl 433198 │ │ │ │ ldr r2, [pc, #72] @ 297448 │ │ │ │ ldr r3, [pc, #64] @ 297444 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -298441,80 +298441,80 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ bl 29b258 │ │ │ │ ldr r1, [pc, #1904] @ 297c10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r6, #1260] @ 0x4ec │ │ │ │ cmp r3, #0 │ │ │ │ beq 297900 │ │ │ │ ldr r2, [pc, #1876] @ 297c14 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #1872] @ 297c18 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [pc, #1860] @ 297c1c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2978f4 │ │ │ │ ldr r2, [pc, #1844] @ 297c20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #1840] @ 297c24 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r6, #1261] @ 0x4ed │ │ │ │ cmp r3, #0 │ │ │ │ beq 2978e8 │ │ │ │ ldr r2, [pc, #1816] @ 297c28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #1812] @ 297c2c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r6, #1262] @ 0x4ee │ │ │ │ cmp r3, #0 │ │ │ │ beq 2978dc │ │ │ │ ldr r2, [pc, #1788] @ 297c30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #1784] @ 297c34 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r6, #1263] @ 0x4ef │ │ │ │ cmp r3, #0 │ │ │ │ beq 2978d0 │ │ │ │ ldr r2, [pc, #1760] @ 297c38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #1756] @ 297c3c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #1744] @ 297c40 │ │ │ │ ldrb r2, [r6, #1363] @ 0x553 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r6, [r5, #104] @ 0x68 │ │ │ │ cmp r6, #0 │ │ │ │ beq 2975bc │ │ │ │ ldr r1, [pc, #1716] @ 297c44 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r7, [pc, #1704] @ 297c48 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 2975a0 │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29790c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -298523,90 +298523,90 @@ │ │ │ │ ldrd r2, [r3] │ │ │ │ ldr r1, [pc, #1644] @ 297c4c │ │ │ │ lsr r2, r2, #10 │ │ │ │ orr r2, r2, r3, lsl #22 │ │ │ │ add r1, pc, r1 │ │ │ │ asr r3, r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [pc, #1616] @ 297c50 │ │ │ │ ldrd r2, [r3, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [pc, #1596] @ 297c54 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ lsr r2, r2, #10 │ │ │ │ orr r2, r2, r3, lsl #22 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #10 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [pc, #1564] @ 297c58 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ lsr r2, r2, #10 │ │ │ │ orr r2, r2, r3, lsl #22 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #10 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [pc, #1532] @ 297c5c │ │ │ │ ldrd r2, [r3, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [pc, #1512] @ 297c60 │ │ │ │ ldrd r2, [r3, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [pc, #1492] @ 297c64 │ │ │ │ ldrd r2, [r3, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ lsr r2, r2, #10 │ │ │ │ orr r2, r2, r3, lsl #22 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #10 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [pc, #1460] @ 297c68 │ │ │ │ ldrd r2, [r3, #64] @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [pc, #1440] @ 297c6c │ │ │ │ ldrd r2, [r3, #80] @ 0x50 │ │ │ │ add r1, pc, r1 │ │ │ │ lsr r2, r2, #10 │ │ │ │ orr r2, r2, r3, lsl #22 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #10 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [pc, #1408] @ 297c70 │ │ │ │ ldrd r2, [r3, #88] @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ lsr r2, r2, #10 │ │ │ │ orr r2, r2, r3, lsl #22 │ │ │ │ mov r0, r4 │ │ │ │ lsr r3, r3, #10 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [pc, #1376] @ 297c74 │ │ │ │ ldrd r2, [r3, #96] @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldrd r2, [r1, #48] @ 0x30 │ │ │ │ orrs r0, r2, r3 │ │ │ │ bne 297b08 │ │ │ │ ldrd r2, [r1, #72] @ 0x48 │ │ │ │ orrs r0, r2, r3 │ │ │ │ bne 297b28 │ │ │ │ @@ -298625,54 +298625,54 @@ │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 297828 │ │ │ │ ldr r1, [pc, #1272] @ 297c78 │ │ │ │ ldrd r2, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r1, [pc, #1252] @ 297c7c │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ lsr r2, r2, #10 │ │ │ │ orr r2, r2, r3, lsl #22 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #10 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r1, [pc, #1220] @ 297c80 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r1, [pc, #1200] @ 297c84 │ │ │ │ ldrd r2, [r3, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r1, [pc, #1180] @ 297c88 │ │ │ │ ldrd r2, [r3, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r1, [pc, #1160] @ 297c8c │ │ │ │ ldrd r2, [r3, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #1144] @ 297c90 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ ldrd r2, [r3, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r5, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bne 297adc │ │ │ │ ldrb r3, [r5, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne 297ac4 │ │ │ │ ldrb r3, [r5, #144] @ 0x90 │ │ │ │ @@ -298693,28 +298693,28 @@ │ │ │ │ ldrd r2, [r3] │ │ │ │ ldr r1, [pc, #1036] @ 297c94 │ │ │ │ lsr r2, r2, #10 │ │ │ │ orr r2, r2, r3, lsl #22 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r2, [pc, #1012] @ 297c98 │ │ │ │ ldr r3, [pc, #864] @ 297c08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 297c00 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 533fe8 │ │ │ │ + b 534088 │ │ │ │ ldr r2, [pc, #964] @ 297c9c │ │ │ │ add r2, pc, r2 │ │ │ │ b 297558 │ │ │ │ ldr r2, [pc, #956] @ 297ca0 │ │ │ │ add r2, pc, r2 │ │ │ │ b 297534 │ │ │ │ ldr r2, [pc, #948] @ 297ca4 │ │ │ │ @@ -298727,265 +298727,265 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ b 2974c0 │ │ │ │ ldr r3, [pc, #924] @ 297cb0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r1, [pc, #904] @ 297cb4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #10 │ │ │ │ bne 297964 │ │ │ │ ldr r2, [r5, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ beq 297964 │ │ │ │ ldr r1, [pc, #864] @ 297cb8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 297974 │ │ │ │ ldr r1, [pc, #848] @ 297cbc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #836] @ 297cc0 │ │ │ │ ldrd r2, [r5, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r5, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 297be8 │ │ │ │ ldrb r3, [r5, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ bne 297bd0 │ │ │ │ ldrb r3, [r5, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2975c8 │ │ │ │ ldr r1, [pc, #784] @ 297cc4 │ │ │ │ ldrd r2, [r5, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 2975c8 │ │ │ │ ldr r1, [pc, #764] @ 297cc8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r7, [r5, #128] @ 0x80 │ │ │ │ cmp r7, #0 │ │ │ │ beq 297a18 │ │ │ │ ldr r8, [pc, #740] @ 297ccc │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ - bl 5c4104 │ │ │ │ + bl 5c41a4 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r0, r6 │ │ │ │ bl 1753dc │ │ │ │ ldr r7, [r7] │ │ │ │ cmp r7, #0 │ │ │ │ bne 2979e8 │ │ │ │ ldr r1, [pc, #688] @ 297cd0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 297870 │ │ │ │ mov r9, #0 │ │ │ │ add r7, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl 58ee68 │ │ │ │ + bl 58ef08 │ │ │ │ ldr r3, [pc, #648] @ 297cd4 │ │ │ │ add r2, r5, #120 @ 0x78 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ - bl 4d4c0c │ │ │ │ + bl 4d4cac │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58692c │ │ │ │ + bl 5869cc │ │ │ │ ldr r1, [pc, #612] @ 297cd8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 1753dc │ │ │ │ mov r0, r6 │ │ │ │ - bl 586b3c │ │ │ │ + bl 586bdc │ │ │ │ b 297864 │ │ │ │ ldr r1, [pc, #576] @ 297cdc │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 297858 │ │ │ │ ldr r1, [pc, #556] @ 297ce0 │ │ │ │ ldrd r2, [r5, #152] @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 29784c │ │ │ │ ldr r1, [pc, #536] @ 297ce4 │ │ │ │ ldrd r2, [r5, #136] @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 297840 │ │ │ │ ldr r1, [pc, #516] @ 297ce8 │ │ │ │ ldrd r2, [r5, #88] @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 297834 │ │ │ │ ldr r1, [pc, #496] @ 297cec │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 29776c │ │ │ │ ldr r1, [pc, #480] @ 297cf0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldrd r2, [r1, #72] @ 0x48 │ │ │ │ orrs r0, r2, r3 │ │ │ │ beq 29773c │ │ │ │ ldr r1, [pc, #452] @ 297cf4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldrd r2, [r1, #104] @ 0x68 │ │ │ │ orrs r0, r2, r3 │ │ │ │ beq 297748 │ │ │ │ ldr r1, [pc, #424] @ 297cf8 │ │ │ │ lsr r2, r2, #10 │ │ │ │ orr r2, r2, r3, lsl #22 │ │ │ │ add r1, pc, r1 │ │ │ │ lsr r3, r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldrd r2, [r1, #112] @ 0x70 │ │ │ │ orrs r0, r2, r3 │ │ │ │ beq 297754 │ │ │ │ ldr r1, [pc, #384] @ 297cfc │ │ │ │ lsr r2, r2, #10 │ │ │ │ orr r2, r2, r3, lsl #22 │ │ │ │ add r1, pc, r1 │ │ │ │ lsr r3, r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldrd r2, [r1, #120] @ 0x78 │ │ │ │ orrs r0, r2, r3 │ │ │ │ beq 297760 │ │ │ │ ldr r1, [pc, #344] @ 297d00 │ │ │ │ lsr r2, r2, #10 │ │ │ │ orr r2, r2, r3, lsl #22 │ │ │ │ add r1, pc, r1 │ │ │ │ lsr r3, r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldrd r2, [r1, #128] @ 0x80 │ │ │ │ orrs r1, r2, r3 │ │ │ │ beq 29776c │ │ │ │ b 297af4 │ │ │ │ ldr r1, [pc, #300] @ 297d04 │ │ │ │ ldrd r2, [r5, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 2979a0 │ │ │ │ ldr r1, [pc, #280] @ 297d08 │ │ │ │ ldrd r2, [r5, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 297994 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r5, r9, r8, lsl #8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r5, r9, r0, ror #7 │ │ │ │ - eorseq ip, r7, r4, lsl #6 │ │ │ │ - @ instruction: 0x0039fbdc │ │ │ │ - eorseq ip, r7, r4, ror #5 │ │ │ │ + eorseq ip, r7, r4, lsr #7 │ │ │ │ + eorseq pc, r9, ip, ror ip @ │ │ │ │ + eorseq ip, r7, r4, lsl #7 │ │ │ │ andeq r3, r0, ip, lsl r4 │ │ │ │ - @ instruction: 0x0039fbb0 │ │ │ │ - @ instruction: 0x0037c2d0 │ │ │ │ - eorseq pc, r9, ip, lsl #23 │ │ │ │ - eorseq ip, r7, r4, asr #5 │ │ │ │ - eorseq pc, r9, r8, ror #22 │ │ │ │ - @ instruction: 0x0037c2b8 │ │ │ │ - eorseq pc, r9, r4, asr #22 │ │ │ │ - @ instruction: 0x0037c2b0 │ │ │ │ - @ instruction: 0x0037c2bc │ │ │ │ - @ instruction: 0x0037c2b4 │ │ │ │ - eorseq ip, r6, ip, ror r2 │ │ │ │ - @ instruction: 0x0037c2f0 │ │ │ │ - @ instruction: 0x0037c2f4 │ │ │ │ - @ instruction: 0x0037c2f4 │ │ │ │ - eorseq ip, r7, ip, ror #5 │ │ │ │ - eorseq ip, r7, r0, ror #5 │ │ │ │ - eorseq ip, r7, r0, ror #5 │ │ │ │ - @ instruction: 0x0037c2dc │ │ │ │ - @ instruction: 0x0037c2d4 │ │ │ │ - @ instruction: 0x0037c2d4 │ │ │ │ - eorseq ip, r7, r8, asr #5 │ │ │ │ - eorseq ip, r7, r0, asr #5 │ │ │ │ - eorseq ip, r7, r0, lsr r3 │ │ │ │ - eorseq ip, r7, r0, lsr r3 │ │ │ │ - eorseq ip, r7, r0, lsr r3 │ │ │ │ - eorseq ip, r7, r4, lsr r3 │ │ │ │ - eorseq ip, r7, ip, lsr r3 │ │ │ │ - eorseq ip, r7, r4, asr #6 │ │ │ │ + eorseq pc, r9, r0, asr ip @ │ │ │ │ + eorseq ip, r7, r0, ror r3 │ │ │ │ + eorseq pc, r9, ip, lsr #24 │ │ │ │ + eorseq ip, r7, r4, ror #6 │ │ │ │ + eorseq pc, r9, r8, lsl #24 │ │ │ │ + eorseq ip, r7, r8, asr r3 │ │ │ │ + eorseq pc, r9, r4, ror #23 │ │ │ │ eorseq ip, r7, r0, asr r3 │ │ │ │ - eorseq ip, r7, ip, lsr #7 │ │ │ │ + eorseq ip, r7, ip, asr r3 │ │ │ │ + eorseq ip, r7, r4, asr r3 │ │ │ │ + eorseq ip, r6, ip, lsl r3 │ │ │ │ + mlaseq r7, r0, r3, ip │ │ │ │ + mlaseq r7, r4, r3, ip │ │ │ │ + mlaseq r7, r4, r3, ip │ │ │ │ + eorseq ip, r7, ip, lsl #7 │ │ │ │ + eorseq ip, r7, r0, lsl #7 │ │ │ │ + eorseq ip, r7, r0, lsl #7 │ │ │ │ + eorseq ip, r7, ip, ror r3 │ │ │ │ + eorseq ip, r7, r4, ror r3 │ │ │ │ + eorseq ip, r7, r4, ror r3 │ │ │ │ + eorseq ip, r7, r8, ror #6 │ │ │ │ + eorseq ip, r7, r0, ror #6 │ │ │ │ + @ instruction: 0x0037c3d0 │ │ │ │ + @ instruction: 0x0037c3d0 │ │ │ │ + @ instruction: 0x0037c3d0 │ │ │ │ + @ instruction: 0x0037c3d4 │ │ │ │ + @ instruction: 0x0037c3dc │ │ │ │ + eorseq ip, r7, r4, ror #7 │ │ │ │ + @ instruction: 0x0037c3f0 │ │ │ │ + eorseq ip, r7, ip, asr #8 │ │ │ │ subeq r4, r9, r8, asr #31 │ │ │ │ - eorseq r9, r6, r0, lsr ip │ │ │ │ - eorseq r9, r6, r4, lsr #24 │ │ │ │ - eorseq r9, r6, r8, lsl ip │ │ │ │ - eorseq r9, r6, ip, lsl #24 │ │ │ │ - eorseq r9, r6, r0, lsl #24 │ │ │ │ + @ instruction: 0x00369cd0 │ │ │ │ + eorseq r9, r6, r4, asr #25 │ │ │ │ + @ instruction: 0x00369cb8 │ │ │ │ + eorseq r9, r6, ip, lsr #25 │ │ │ │ + eorseq r9, r6, r0, lsr #25 │ │ │ │ @ instruction: 0x00001fb8 │ │ │ │ - eorseq fp, r7, ip, lsr pc │ │ │ │ - eorseq lr, r6, r8, asr #1 │ │ │ │ - eorseq lr, lr, r4, lsr sp │ │ │ │ - eorseq fp, r7, r0, lsl #30 │ │ │ │ - eorseq fp, r7, r0, lsl pc │ │ │ │ - eorseq ip, r7, r8, asr r2 │ │ │ │ - eorseq ip, r7, r4, asr r2 │ │ │ │ - eorseq r3, r5, r4, asr #13 │ │ │ │ + @ instruction: 0x0037bfdc │ │ │ │ + eorseq lr, r6, r8, ror #2 │ │ │ │ + @ instruction: 0x003eedd4 │ │ │ │ + eorseq fp, r7, r0, lsr #31 │ │ │ │ + @ instruction: 0x0037bfb0 │ │ │ │ + @ instruction: 0x0037c2f8 │ │ │ │ + @ instruction: 0x0037c2f4 │ │ │ │ + eorseq r3, r5, r4, ror #14 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - mlaseq r7, r0, r1, ip │ │ │ │ - eorseq ip, r7, r0, asr r1 │ │ │ │ - eorseq ip, r7, r0, lsl r1 │ │ │ │ - ldrsbeq ip, [r7], -r4 @ │ │ │ │ - mlaseq r7, ip, r0, ip │ │ │ │ - eorseq fp, r7, r4, lsl #31 │ │ │ │ - @ instruction: 0x0037bedc │ │ │ │ - @ instruction: 0x0037bedc │ │ │ │ - @ instruction: 0x0037bed8 │ │ │ │ - eorseq fp, r7, r8, asr #29 │ │ │ │ - @ instruction: 0x0037beb8 │ │ │ │ - @ instruction: 0x0037bcd8 │ │ │ │ - eorseq fp, r7, r4, lsr #25 │ │ │ │ + eorseq ip, r7, r0, lsr r2 │ │ │ │ + @ instruction: 0x0037c1f0 │ │ │ │ + @ instruction: 0x0037c1b0 │ │ │ │ + eorseq ip, r7, r4, ror r1 │ │ │ │ + eorseq ip, r7, ip, lsr r1 │ │ │ │ + eorseq ip, r7, r4, lsr #32 │ │ │ │ + eorseq fp, r7, ip, ror pc │ │ │ │ + eorseq fp, r7, ip, ror pc │ │ │ │ + eorseq fp, r7, r8, ror pc │ │ │ │ + eorseq fp, r7, r8, ror #30 │ │ │ │ + eorseq fp, r7, r8, asr pc │ │ │ │ + eorseq fp, r7, r8, ror sp │ │ │ │ + eorseq fp, r7, r4, asr #26 │ │ │ │ │ │ │ │ 00297d0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -299003,35 +299003,35 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, sl │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [r3] │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, r9 │ │ │ │ movne r3, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 297d5c │ │ │ │ mov r0, sl │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 5340a0 │ │ │ │ + b 534140 │ │ │ │ subeq r4, r9, r0, asr #22 │ │ │ │ andeq r1, r0, r4, lsl #9 │ │ │ │ - @ instruction: 0x003697b8 │ │ │ │ - eorseq pc, r9, r4, asr #6 │ │ │ │ - eorseq r9, r8, r0, ror r7 │ │ │ │ + eorseq r9, r6, r8, asr r8 │ │ │ │ + eorseq pc, r9, r4, ror #7 │ │ │ │ + eorseq r9, r8, r0, lsl r8 │ │ │ │ │ │ │ │ 00297dbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -299043,354 +299043,354 @@ │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2982c4 │ │ │ │ ldr r3, [pc, #1832] @ 29851c │ │ │ │ mov r1, #0 │ │ │ │ ldr r6, [r7, r3] │ │ │ │ ldr r8, [pc, #1824] @ 298520 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldrd sl, [r5, #8] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ strd sl, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldrd sl, [r5, #24] │ │ │ │ mov r1, r8 │ │ │ │ strd sl, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldrd sl, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #1736] @ 298524 │ │ │ │ strd sl, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ mov r1, r8 │ │ │ │ ldrd r8, [r5, #56] @ 0x38 │ │ │ │ strd r8, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r5, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2983f8 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r8, [pc, #1656] @ 298528 │ │ │ │ ldrb r3, [r5, #65] @ 0x41 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r5, #66] @ 0x42 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2983d8 │ │ │ │ mov r1, #5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldrb r3, [r5, #67] @ 0x43 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r5, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2983b8 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldrb r3, [r5, #69] @ 0x45 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r5, #70] @ 0x46 │ │ │ │ cmp r3, #0 │ │ │ │ beq 298398 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldrb r3, [r5, #71] @ 0x47 │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ bne 2982d4 │ │ │ │ ldr r3, [pc, #1504] @ 29852c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #1500] @ 298530 │ │ │ │ mov r0, r4 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, r9 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r5, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 298418 │ │ │ │ mov r1, #18 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #1460] @ 298534 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldrb r3, [r5, #169] @ 0xa9 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ beq 298438 │ │ │ │ mov r1, #8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r8, [pc, #1408] @ 298538 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r3, [r5, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 298458 │ │ │ │ mov r1, #9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [r5, #76] @ 0x4c │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r5, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ beq 298478 │ │ │ │ mov r1, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #1316] @ 29853c │ │ │ │ ldrd sl, [r5, #88] @ 0x58 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ strd sl, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r5, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 298498 │ │ │ │ mov r1, #12 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldrd sl, [r5, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ strd sl, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r5, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2984b8 │ │ │ │ mov r1, #13 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldrd sl, [r5, #120] @ 0x78 │ │ │ │ ldr r1, [pc, #1208] @ 298540 │ │ │ │ strd sl, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r5, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2984d8 │ │ │ │ mov r1, #14 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r1, [pc, #1164] @ 298544 │ │ │ │ ldr r3, [r5, #132] @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r1, #15 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldrb r3, [r5, #137] @ 0x89 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r1, #19 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #1100] @ 298548 │ │ │ │ ldr r1, [r5, #172] @ 0xac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r5, #224] @ 0xe0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2984f8 │ │ │ │ mov r1, #27 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #1032] @ 29854c │ │ │ │ ldr r1, [r5, #228] @ 0xe4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r1, #16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldrd sl, [r5, #144] @ 0x90 │ │ │ │ ldr r1, [pc, #972] @ 298550 │ │ │ │ strd sl, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r1, #17 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldrd sl, [r5, #160] @ 0xa0 │ │ │ │ ldr r1, [pc, #936] @ 298554 │ │ │ │ strd sl, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r1, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [r5, #80] @ 0x50 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r5, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2982e0 │ │ │ │ mov r1, #24 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldrd r8, [r5, #192] @ 0xc0 │ │ │ │ ldr r1, [pc, #856] @ 298558 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r1, #25 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldrd r8, [r5, #208] @ 0xd0 │ │ │ │ ldr r1, [pc, #820] @ 29855c │ │ │ │ strd r8, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r5, #216] @ 0xd8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 298378 │ │ │ │ mov r1, #26 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #776] @ 298560 │ │ │ │ ldr r1, [r5, #220] @ 0xdc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r1, [pc, #752] @ 298564 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrb r3, [r5, #232] @ 0xe8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2982c4 │ │ │ │ mov r1, #28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldrb r3, [r5, #233] @ 0xe9 │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ bne 29836c │ │ │ │ ldr r3, [pc, #692] @ 298568 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #688] @ 29856c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 534324 │ │ │ │ + b 5343c4 │ │ │ │ ldr r3, [pc, #660] @ 298570 │ │ │ │ add r3, pc, r3 │ │ │ │ b 297f4c │ │ │ │ mov r1, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r1, [pc, #640] @ 298574 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr sl, [r5, #184] @ 0xb8 │ │ │ │ cmp sl, #0 │ │ │ │ beq 2981e8 │ │ │ │ ldr fp, [pc, #612] @ 298578 │ │ │ │ ldr r9, [pc, #612] @ 29857c │ │ │ │ add fp, pc, fp │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [sl, #4] │ │ │ │ mov r1, fp │ │ │ │ ldm r8, {r2, r3} │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r8, [r8, #8] │ │ │ │ cmp r8, #0 │ │ │ │ beq 29835c │ │ │ │ ldr r2, [r8, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r4 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r8, [r8] │ │ │ │ cmp r8, #0 │ │ │ │ bne 29833c │ │ │ │ ldr sl, [sl] │ │ │ │ cmp sl, #0 │ │ │ │ bne 29831c │ │ │ │ b 2981e8 │ │ │ │ @@ -299499,88 +299499,88 @@ │ │ │ │ ldr r2, [pc, #316] @ 298648 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r4, r9, ip, lsl #21 │ │ │ │ andeq r2, r0, r4, lsl sl │ │ │ │ - eorseq fp, r7, r0, ror #28 │ │ │ │ - eorseq r7, ip, r4, ror r4 │ │ │ │ - eorseq fp, r7, r0, lsl lr │ │ │ │ - @ instruction: 0x003695bc │ │ │ │ - eorseq r9, r8, r4, ror r5 │ │ │ │ - eorseq fp, r7, r4, asr #26 │ │ │ │ - @ instruction: 0x0037bdb0 │ │ │ │ - mlaseq r7, r0, sp, fp │ │ │ │ - eorseq fp, r7, r0, ror #23 │ │ │ │ - eorseq fp, r7, ip, ror #26 │ │ │ │ + eorseq fp, r7, r0, lsl #30 │ │ │ │ + eorseq r7, ip, r4, lsl r5 │ │ │ │ + @ instruction: 0x0037beb0 │ │ │ │ + eorseq r9, r6, ip, asr r6 │ │ │ │ + eorseq r9, r8, r4, lsl r6 │ │ │ │ + eorseq fp, r7, r4, ror #27 │ │ │ │ + eorseq fp, r7, r0, asr lr │ │ │ │ + eorseq fp, r7, r0, lsr lr │ │ │ │ + eorseq fp, r7, r0, lsl #25 │ │ │ │ + eorseq fp, r7, ip, lsl #28 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ @ instruction: 0x000019b0 │ │ │ │ - eorseq fp, r7, ip, asr #25 │ │ │ │ - eorseq r7, ip, r4, lsr #2 │ │ │ │ - eorseq fp, r7, r8, ror #20 │ │ │ │ - eorseq fp, r7, ip, asr ip │ │ │ │ - @ instruction: 0x00002ab4 │ │ │ │ - eorseq r9, r8, r4, asr r2 │ │ │ │ - eorseq r9, r6, r4, asr r2 │ │ │ │ - eorseq r9, r8, ip, lsl #4 │ │ │ │ - eorseq lr, r9, r0, asr #27 │ │ │ │ - @ instruction: 0x00355ab0 │ │ │ │ - eorseq fp, r7, ip, asr #22 │ │ │ │ - eorseq fp, r7, r8, asr fp │ │ │ │ - eorseq lr, r9, r8, lsr #26 │ │ │ │ - subeq ip, r3, r0, lsr r4 │ │ │ │ - @ instruction: 0x0037b8f0 │ │ │ │ + eorseq fp, r7, ip, ror #26 │ │ │ │ + eorseq r7, ip, r4, asr #3 │ │ │ │ eorseq fp, r7, r8, lsl #22 │ │ │ │ + @ instruction: 0x0037bcfc │ │ │ │ + @ instruction: 0x00002ab4 │ │ │ │ + @ instruction: 0x003892f4 │ │ │ │ + @ instruction: 0x003692f4 │ │ │ │ + eorseq r9, r8, ip, lsr #5 │ │ │ │ + eorseq lr, r9, r0, ror #28 │ │ │ │ + eorseq r5, r5, r0, asr fp │ │ │ │ + eorseq fp, r7, ip, ror #23 │ │ │ │ + @ instruction: 0x0037bbf8 │ │ │ │ + eorseq lr, r9, r8, asr #27 │ │ │ │ + ldrdeq ip, [r3], #-64 @ 0xffffffc0 │ │ │ │ + mlaseq r7, r0, r9, fp │ │ │ │ + eorseq fp, r7, r8, lsr #23 │ │ │ │ + subeq ip, r3, ip, lsr #9 │ │ │ │ + eorseq fp, r7, ip, ror #18 │ │ │ │ + eorseq fp, r7, r0, lsl #20 │ │ │ │ + andeq r0, r0, r9, lsl #2 │ │ │ │ + subeq ip, r3, ip, lsl #9 │ │ │ │ + eorseq fp, r7, ip, asr #18 │ │ │ │ + @ instruction: 0x0037b9bc │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ + subeq ip, r3, ip, ror #8 │ │ │ │ + eorseq fp, r7, ip, lsr #18 │ │ │ │ + eorseq fp, r7, r8, ror r9 │ │ │ │ + andeq r0, r0, r1, lsl #2 │ │ │ │ + subeq ip, r3, r0, asr r4 │ │ │ │ + eorseq fp, r7, r0, lsl r9 │ │ │ │ + eorseq fp, r7, ip, lsr #18 │ │ │ │ + subeq ip, r3, ip, lsr #8 │ │ │ │ + eorseq fp, r7, ip, ror #17 │ │ │ │ + eorseq fp, r7, r4, lsr #19 │ │ │ │ + andeq r0, r0, sp, lsl #2 │ │ │ │ subeq ip, r3, ip, lsl #8 │ │ │ │ eorseq fp, r7, ip, asr #17 │ │ │ │ - eorseq fp, r7, r0, ror #18 │ │ │ │ - andeq r0, r0, r9, lsl #2 │ │ │ │ + eorseq fp, r7, r4, lsr #19 │ │ │ │ + andeq r0, r0, r1, lsl r1 │ │ │ │ subeq ip, r3, ip, ror #7 │ │ │ │ eorseq fp, r7, ip, lsr #17 │ │ │ │ - eorseq fp, r7, ip, lsl r9 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ + eorseq fp, r7, r4, lsr #19 │ │ │ │ + andeq r0, r0, r5, lsl r1 │ │ │ │ subeq ip, r3, ip, asr #7 │ │ │ │ eorseq fp, r7, ip, lsl #17 │ │ │ │ - @ instruction: 0x0037b8d8 │ │ │ │ - andeq r0, r0, r1, lsl #2 │ │ │ │ - strheq ip, [r3], #-48 @ 0xffffffd0 │ │ │ │ - eorseq fp, r7, r0, ror r8 │ │ │ │ - eorseq fp, r7, ip, lsl #17 │ │ │ │ + mlaseq r7, ip, r9, fp │ │ │ │ + andeq r0, r0, r9, lsl r1 │ │ │ │ + subeq ip, r3, ip, lsr #7 │ │ │ │ + eorseq fp, r7, ip, ror #16 │ │ │ │ + @ instruction: 0x0037b9b0 │ │ │ │ + andeq r0, r0, sp, lsl r1 │ │ │ │ subeq ip, r3, ip, lsl #7 │ │ │ │ eorseq fp, r7, ip, asr #16 │ │ │ │ - eorseq fp, r7, r4, lsl #18 │ │ │ │ - andeq r0, r0, sp, lsl #2 │ │ │ │ + @ instruction: 0x0037b9b8 │ │ │ │ + andeq r0, r0, r1, lsr #2 │ │ │ │ subeq ip, r3, ip, ror #6 │ │ │ │ eorseq fp, r7, ip, lsr #16 │ │ │ │ - eorseq fp, r7, r4, lsl #18 │ │ │ │ - andeq r0, r0, r1, lsl r1 │ │ │ │ + @ instruction: 0x0037b9b4 │ │ │ │ + andeq r0, r0, r5, lsr #2 │ │ │ │ subeq ip, r3, ip, asr #6 │ │ │ │ eorseq fp, r7, ip, lsl #16 │ │ │ │ - eorseq fp, r7, r4, lsl #18 │ │ │ │ - andeq r0, r0, r5, lsl r1 │ │ │ │ - subeq ip, r3, ip, lsr #6 │ │ │ │ - eorseq fp, r7, ip, ror #15 │ │ │ │ - @ instruction: 0x0037b8fc │ │ │ │ - andeq r0, r0, r9, lsl r1 │ │ │ │ - subeq ip, r3, ip, lsl #6 │ │ │ │ - eorseq fp, r7, ip, asr #15 │ │ │ │ - eorseq fp, r7, r0, lsl r9 │ │ │ │ - andeq r0, r0, sp, lsl r1 │ │ │ │ - subeq ip, r3, ip, ror #5 │ │ │ │ - eorseq fp, r7, ip, lsr #15 │ │ │ │ - eorseq fp, r7, r8, lsl r9 │ │ │ │ - andeq r0, r0, r1, lsr #2 │ │ │ │ - subeq ip, r3, ip, asr #5 │ │ │ │ - eorseq fp, r7, ip, lsl #15 │ │ │ │ - eorseq fp, r7, r4, lsl r9 │ │ │ │ - andeq r0, r0, r5, lsr #2 │ │ │ │ - subeq ip, r3, ip, lsr #5 │ │ │ │ - eorseq fp, r7, ip, ror #14 │ │ │ │ - eorseq fp, r7, r0, lsr #18 │ │ │ │ + eorseq fp, r7, r0, asr #19 │ │ │ │ andeq r0, r0, pc, lsr #2 │ │ │ │ │ │ │ │ 0029864c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -299596,15 +299596,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ bl 276124 │ │ │ │ ldr r1, [pc, #172] @ 29873c │ │ │ │ mov r7, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #8 │ │ │ │ bl 2695e0 │ │ │ │ add r2, sp, #8 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r5 │ │ │ │ @@ -299636,15 +299636,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ bl 2bbb34 │ │ │ │ b 2986d4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r4, r9, r8, lsl #4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - mlaseq r9, ip, pc, r4 @ │ │ │ │ + eorseq r5, r9, ip, lsr r0 │ │ │ │ subeq r4, r9, r4, lsl #3 │ │ │ │ │ │ │ │ 00298744 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -299659,15 +299659,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r5 │ │ │ │ bl 2bae10 │ │ │ │ @@ -299690,15 +299690,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r4, r9, r4, lsl #2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x00394eb0 │ │ │ │ + eorseq r4, r9, r0, asr pc │ │ │ │ subeq r4, r9, r8, lsr #1 │ │ │ │ │ │ │ │ 00298814 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -299713,15 +299713,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ mov r3, sp │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ bl 2bbbb0 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2cd900 │ │ │ │ @@ -299741,15 +299741,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r4, r9, r4, lsr r0 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r4, r9, r0, ror #27 │ │ │ │ + eorseq r4, r9, r0, lsl #29 │ │ │ │ subeq r3, r9, r4, ror #31 │ │ │ │ │ │ │ │ 002988d8 : │ │ │ │ mov r0, #0 │ │ │ │ b 2a19b0 │ │ │ │ │ │ │ │ 002988e0 : │ │ │ │ @@ -299768,26 +299768,26 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r4, [pc, #148] @ 2989cc │ │ │ │ ldr r3, [pc, #148] @ 2989d0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r4, sp, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 5861bc │ │ │ │ + bl 58625c │ │ │ │ cmp r0, #0 │ │ │ │ blt 29896c │ │ │ │ mov r1, r4 │ │ │ │ bl 2a1a58 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ bl 2cd900 │ │ │ │ @@ -299807,15 +299807,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r3, r9, r8, ror #30 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r9, sl, r4, lsl #16 │ │ │ │ + eorseq r9, sl, r4, lsr #17 │ │ │ │ subeq r3, r9, r4, lsr pc │ │ │ │ @ instruction: 0x00001fb8 │ │ │ │ subeq r3, r9, ip, ror #29 │ │ │ │ │ │ │ │ 002989d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -299833,15 +299833,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, sp, #12 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ mov r2, r7 │ │ │ │ add r1, sp, #16 │ │ │ │ str r4, [sp, #16] │ │ │ │ bl 29bb50 │ │ │ │ cmp r0, r4 │ │ │ │ beq 298a84 │ │ │ │ mov r0, #8 │ │ │ │ @@ -299855,22 +299855,22 @@ │ │ │ │ str r0, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ str r4, [sp] │ │ │ │ str r4, [r6] │ │ │ │ str r4, [sp, #16] │ │ │ │ bl 2a0c68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5344f0 │ │ │ │ + bl 534590 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 2cd900 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq 298aa0 │ │ │ │ - bl 534494 │ │ │ │ + bl 534534 │ │ │ │ ldr r2, [pc, #76] @ 298af4 │ │ │ │ ldr r3, [pc, #64] @ 298aec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -299883,15 +299883,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r3, r9, r0, ror lr │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq fp, r6, r4, ror r0 │ │ │ │ + eorseq fp, r6, r4, lsl r1 │ │ │ │ subeq r3, r9, r4, asr #27 │ │ │ │ │ │ │ │ 00298af8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -299906,15 +299906,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ mov r1, sp │ │ │ │ bl 2a0e58 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #76] @ 298bb0 │ │ │ │ ldr r3, [pc, #64] @ 298ba8 │ │ │ │ @@ -299932,15 +299932,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r3, r9, r0, asr sp │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq sl, r6, r4, asr pc │ │ │ │ + @ instruction: 0x0036aff4 │ │ │ │ subeq r3, r9, r8, lsl #26 │ │ │ │ │ │ │ │ 00298bb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -299996,34 +299996,34 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #228] @ 298d8c │ │ │ │ ldr r4, [pc, #228] @ 298d90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r8, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5911ac │ │ │ │ + bl 59124c │ │ │ │ ldr r3, [pc, #204] @ 298d94 │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r1, r7 │ │ │ │ add r7, sp, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mvn r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl 5861bc │ │ │ │ + bl 58625c │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 298d2c │ │ │ │ mov r0, #8 │ │ │ │ bl 175100 │ │ │ │ str r4, [r0] │ │ │ │ mov r9, r0 │ │ │ │ strb r5, [r0, #4] │ │ │ │ @@ -300031,15 +300031,15 @@ │ │ │ │ bl 1774c4 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r0, #4] │ │ │ │ str r8, [r0] │ │ │ │ bl 2aa804 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5340a0 │ │ │ │ + bl 534140 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #88] @ 298d98 │ │ │ │ ldr r3, [pc, #64] @ 298d84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -300055,16 +300055,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strdeq r3, [r9], #-188 @ 0xffffff44 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq fp, r9, ip, lsr r3 │ │ │ │ - eorseq r9, sl, r4, ror r4 │ │ │ │ + @ instruction: 0x0039b3dc │ │ │ │ + eorseq r9, sl, r4, lsl r5 │ │ │ │ subeq r3, r9, r0, asr #23 │ │ │ │ andeq r1, r0, r4, lsl #9 │ │ │ │ subeq r3, r9, ip, lsr #22 │ │ │ │ │ │ │ │ 00298d9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -300079,42 +300079,42 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #1484] @ 2993b8 │ │ │ │ ldr sl, [pc, #1484] @ 2993bc │ │ │ │ add r1, pc, r1 │ │ │ │ add sl, pc, sl │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ add fp, sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 58dc70 │ │ │ │ + bl 58dd10 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #240 @ 0xf0 │ │ │ │ bl 175100 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ strd r8, [sp, #24] │ │ │ │ mov r3, fp │ │ │ │ strd r8, [sp, #32] │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1400] @ 2993c0 │ │ │ │ ldr r0, [sl, r0] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5861bc │ │ │ │ + bl 58625c │ │ │ │ subs r3, r0, #0 │ │ │ │ blt 298eac │ │ │ │ ldr r2, [pc, #1380] @ 2993c4 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #28 │ │ │ │ bhi 299388 │ │ │ │ add r0, r3, r3 │ │ │ │ @@ -300123,25 +300123,25 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #232] @ 0xe8 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, fp │ │ │ │ add r2, r4, #233 @ 0xe9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5893bc │ │ │ │ + bl 58945c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 298eac │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 2abd00 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5342c8 │ │ │ │ + bl 534368 │ │ │ │ mov r0, r6 │ │ │ │ - bl 586b3c │ │ │ │ + bl 586bdc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 2cd900 │ │ │ │ ldr r2, [pc, #1272] @ 2993c8 │ │ │ │ ldr r3, [pc, #1244] @ 2993b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -300160,107 +300160,107 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #224] @ 0xe0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, fp │ │ │ │ add r2, r4, #228 @ 0xe4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 535eec │ │ │ │ + bl 535f8c │ │ │ │ b 298e94 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, fp │ │ │ │ add r2, r4, #220 @ 0xdc │ │ │ │ mov r0, r6 │ │ │ │ - bl 535e2c │ │ │ │ + bl 535ecc │ │ │ │ b 298e94 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #200] @ 0xc8 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, fp │ │ │ │ add r2, r4, #208 @ 0xd0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5891ec │ │ │ │ + bl 58928c │ │ │ │ b 298e94 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #188] @ 0xbc │ │ │ │ mov r1, r5 │ │ │ │ mov r3, fp │ │ │ │ add r2, r4, #192 @ 0xc0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5891ec │ │ │ │ + bl 58928c │ │ │ │ b 298e94 │ │ │ │ ldr r3, [pc, #1080] @ 2993cc │ │ │ │ ldr r2, [pc, #1080] @ 2993d0 │ │ │ │ ldr r1, [pc, #1080] @ 2993d4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ ldr r2, [pc, #1064] @ 2993d8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 298e94 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #178] @ 0xb2 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, fp │ │ │ │ add r2, r4, #179 @ 0xb3 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58844c │ │ │ │ + bl 5884ec │ │ │ │ b 298e94 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #180] @ 0xb4 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, fp │ │ │ │ add r2, r4, #181 @ 0xb5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58844c │ │ │ │ + bl 5884ec │ │ │ │ b 298e94 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #176] @ 0xb0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, fp │ │ │ │ add r2, r4, #177 @ 0xb1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58844c │ │ │ │ + bl 5884ec │ │ │ │ b 298e94 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #170] @ 0xaa │ │ │ │ mov r1, r5 │ │ │ │ mov r3, fp │ │ │ │ add r2, r4, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ - bl 535d6c │ │ │ │ + bl 535e0c │ │ │ │ b 298e94 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #168] @ 0xa8 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, fp │ │ │ │ add r2, r4, #169 @ 0xa9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58844c │ │ │ │ + bl 5884ec │ │ │ │ b 298e94 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #152] @ 0x98 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, fp │ │ │ │ add r2, r4, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5891ec │ │ │ │ + bl 58928c │ │ │ │ b 298e94 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #138] @ 0x8a │ │ │ │ mov r1, r5 │ │ │ │ mov r3, fp │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5891ec │ │ │ │ + bl 58928c │ │ │ │ cmp r0, #0 │ │ │ │ beq 298e94 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29937c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -300271,94 +300271,94 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #788] @ 2993e4 │ │ │ │ ldr r2, [pc, #788] @ 2993e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 298e94 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #136] @ 0x88 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, fp │ │ │ │ add r2, r4, #137 @ 0x89 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58844c │ │ │ │ + bl 5884ec │ │ │ │ b 298e94 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #70] @ 0x46 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, fp │ │ │ │ add r2, r4, #71 @ 0x47 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5893bc │ │ │ │ + bl 58945c │ │ │ │ b 298e94 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #68] @ 0x44 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, fp │ │ │ │ add r2, r4, #69 @ 0x45 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58844c │ │ │ │ + bl 5884ec │ │ │ │ b 298e94 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #66] @ 0x42 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, fp │ │ │ │ add r2, r4, #67 @ 0x43 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58844c │ │ │ │ + bl 5884ec │ │ │ │ b 298e94 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #64] @ 0x40 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, fp │ │ │ │ add r2, r4, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58844c │ │ │ │ + bl 5884ec │ │ │ │ b 298e94 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #48] @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, fp │ │ │ │ add r2, r4, #56 @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5891ec │ │ │ │ + bl 58928c │ │ │ │ b 298e94 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #32] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, fp │ │ │ │ add r2, r4, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5891ec │ │ │ │ + bl 58928c │ │ │ │ b 298e94 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, fp │ │ │ │ add r2, r4, #24 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5891ec │ │ │ │ + bl 58928c │ │ │ │ b 298e94 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2], #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, fp │ │ │ │ mov r0, r6 │ │ │ │ - bl 5891ec │ │ │ │ + bl 58928c │ │ │ │ b 298e94 │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ strb r3, [r4, #84] @ 0x54 │ │ │ │ - bl 599bc8 │ │ │ │ + bl 599c68 │ │ │ │ cmp r0, #0 │ │ │ │ blt 299238 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29936c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -300369,26 +300369,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #412] @ 2993f4 │ │ │ │ ldr r2, [pc, #412] @ 2993f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 298e94 │ │ │ │ mov r0, #8 │ │ │ │ bl 175100 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [r4, #80] @ 0x50 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r2], #4 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, fp │ │ │ │ mov r0, r6 │ │ │ │ - bl 58955c │ │ │ │ + bl 5895fc │ │ │ │ b 298e94 │ │ │ │ mov r0, #8 │ │ │ │ bl 175100 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [r4, #76] @ 0x4c │ │ │ │ b 299280 │ │ │ │ mov r0, #8 │ │ │ │ @@ -300398,22 +300398,22 @@ │ │ │ │ b 299280 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #112] @ 0x70 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, fp │ │ │ │ add r2, r4, #120 @ 0x78 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5891ec │ │ │ │ + bl 58928c │ │ │ │ b 298e94 │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ strb r3, [r4, #96] @ 0x60 │ │ │ │ - bl 599bc8 │ │ │ │ + bl 599c68 │ │ │ │ cmp r0, #0 │ │ │ │ blt 299314 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 299374 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -300424,23 +300424,23 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #208] @ 299404 │ │ │ │ ldr r2, [pc, #208] @ 299408 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 298e94 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #128] @ 0x80 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, fp │ │ │ │ add r2, r4, #132 @ 0x84 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5887b8 │ │ │ │ + bl 588858 │ │ │ │ b 298e94 │ │ │ │ strd r2, [r4, #88] @ 0x58 │ │ │ │ b 298e94 │ │ │ │ strd r2, [r4, #104] @ 0x68 │ │ │ │ b 298e94 │ │ │ │ strd r2, [r4, #144] @ 0x90 │ │ │ │ b 298e94 │ │ │ │ @@ -300452,38 +300452,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 299414 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ str r0, [sp] │ │ │ │ bl 175118 │ │ │ │ strheq r3, [r9], #-168 @ 0xffffff58 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r9, r6, ip, asr #13 │ │ │ │ - eorseq r9, r9, r8, lsl #25 │ │ │ │ + eorseq r9, r6, ip, ror #14 │ │ │ │ + eorseq r9, r9, r8, lsr #26 │ │ │ │ subeq r3, r9, ip, ror sl │ │ │ │ andeq r2, r0, r4, lsl sl │ │ │ │ - subeq fp, r3, ip, lsl r9 │ │ │ │ + strheq fp, [r3], #-156 @ 0xffffff64 │ │ │ │ @ instruction: 0x0049399c │ │ │ │ - subeq fp, r3, r8, lsl r8 │ │ │ │ - eorseq sl, r7, r0, lsr #30 │ │ │ │ - eorseq sl, r7, ip, asr #25 │ │ │ │ + strheq fp, [r3], #-136 @ 0xffffff78 │ │ │ │ + eorseq sl, r7, r0, asr #31 │ │ │ │ + eorseq sl, r7, ip, ror #26 │ │ │ │ andeq r0, r0, r1, ror r2 │ │ │ │ - eorseq sl, r7, r8, ror #27 │ │ │ │ - eorseq sl, r7, r0, lsr #23 │ │ │ │ - subeq fp, r3, r4, ror #13 │ │ │ │ + eorseq sl, r7, r8, lsl #29 │ │ │ │ + eorseq sl, r7, r0, asr #24 │ │ │ │ + subeq fp, r3, r4, lsl #15 │ │ │ │ andeq r0, r0, r7, asr r2 │ │ │ │ - eorseq sl, r7, r0, ror #24 │ │ │ │ - eorseq sl, r7, r8, lsl sl │ │ │ │ - subeq fp, r3, ip, asr r5 │ │ │ │ + eorseq sl, r7, r0, lsl #26 │ │ │ │ + @ instruction: 0x0037aab8 │ │ │ │ + strdeq fp, [r3], #-92 @ 0xffffffa4 │ │ │ │ andeq r0, r0, r1, lsr #4 │ │ │ │ - eorseq sl, r7, r4, lsl #23 │ │ │ │ - eorseq sl, r7, ip, lsr r9 │ │ │ │ - subeq fp, r3, r0, lsl #9 │ │ │ │ + eorseq sl, r7, r4, lsr #24 │ │ │ │ + @ instruction: 0x0037a9dc │ │ │ │ + subeq fp, r3, r0, lsr #10 │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ - subeq fp, r3, r4, lsr #8 │ │ │ │ - @ instruction: 0x0037a8dc │ │ │ │ + subeq fp, r3, r4, asr #9 │ │ │ │ + eorseq sl, r7, ip, ror r9 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ │ │ │ │ 00299418 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -300583,28 +300583,28 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 5914a4 │ │ │ │ + bl 591544 │ │ │ │ ldr r1, [pc, #468] @ 299788 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5914a4 │ │ │ │ + bl 591544 │ │ │ │ ldr r1, [pc, #444] @ 29978c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r4, sp, #20 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #24 │ │ │ │ str r5, [sp, #20] │ │ │ │ str r5, [sp, #24] │ │ │ │ bl 29bb50 │ │ │ │ cmp r0, r5 │ │ │ │ beq 2996b4 │ │ │ │ @@ -300630,17 +300630,17 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 299658 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2996d4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 299668 │ │ │ │ - bl 534494 │ │ │ │ + bl 534534 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5344f0 │ │ │ │ + bl 534590 │ │ │ │ ldr r2, [pc, #280] @ 299790 │ │ │ │ ldr r3, [pc, #260] @ 299780 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -300656,18 +300656,18 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 2cd900 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, r5 │ │ │ │ beq 299670 │ │ │ │ - bl 534494 │ │ │ │ + bl 534534 │ │ │ │ b 299670 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4d14a8 │ │ │ │ + bl 4d1548 │ │ │ │ cmp r0, #0 │ │ │ │ blt 299758 │ │ │ │ mov r0, #8 │ │ │ │ bl 175100 │ │ │ │ mov r4, r0 │ │ │ │ str r7, [r4, #4] │ │ │ │ mov r0, #32 │ │ │ │ @@ -300676,47 +300676,47 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r8 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [pc, #124] @ 299798 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c14e4 │ │ │ │ + bl 5c1584 │ │ │ │ mov r0, r8 │ │ │ │ str r5, [r4] │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #100] @ 299798 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c19d8 │ │ │ │ + bl 5c1a78 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 299664 │ │ │ │ b 299668 │ │ │ │ ldr r1, [pc, #60] @ 29979c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 299664 │ │ │ │ b 299668 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strdeq r3, [r9], #-36 @ 0xffffffdc │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x003e0ed8 │ │ │ │ - eorseq sl, r9, ip, lsr pc │ │ │ │ - @ instruction: 0x0036a4b8 │ │ │ │ + eorseq r0, lr, r8, ror pc │ │ │ │ + @ instruction: 0x0039afdc │ │ │ │ + eorseq sl, r6, r8, asr r5 │ │ │ │ strdeq r3, [r9], #-20 @ 0xffffffec │ │ │ │ @ instruction: 0xffffdb0c │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - mlaseq r7, r8, r7, sl │ │ │ │ + eorseq sl, r7, r8, lsr r8 │ │ │ │ │ │ │ │ 002997a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -300724,59 +300724,59 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ bl 176504 │ │ │ │ ldr r7, [pc, #176] @ 29987c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cc4e4 │ │ │ │ + bl 5cc584 │ │ │ │ cmp r4, #2 │ │ │ │ beq 29982c │ │ │ │ cmp r4, #3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r2, [pc, #120] @ 299880 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 5cc484 │ │ │ │ + bl 5cc524 │ │ │ │ ldr r2, [pc, #104] @ 299884 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 5cc484 │ │ │ │ + b 5cc524 │ │ │ │ ldr r3, [pc, #84] @ 299888 │ │ │ │ mov r4, #0 │ │ │ │ ldr r7, [r7, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ add r4, r4, #1 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cc484 │ │ │ │ + bl 5cc524 │ │ │ │ cmp r4, #22 │ │ │ │ bne 299838 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ subeq r3, r9, r4, lsr #1 │ │ │ │ - eorseq sp, r9, ip, lsl #17 │ │ │ │ - eorseq r7, r6, r4, ror #25 │ │ │ │ + eorseq sp, r9, ip, lsr #18 │ │ │ │ + eorseq r7, r6, r4, lsl #27 │ │ │ │ andeq r1, r0, r4, lsl #9 │ │ │ │ │ │ │ │ 0029988c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -300785,34 +300785,34 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ bl 176504 │ │ │ │ ldr r7, [pc, #124] @ 299934 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cc4e4 │ │ │ │ + bl 5cc584 │ │ │ │ cmp r4, #2 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r3, [pc, #76] @ 299938 │ │ │ │ mov r4, #0 │ │ │ │ ldr r7, [r7, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ add r4, r4, #1 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cc484 │ │ │ │ + bl 5cc524 │ │ │ │ cmp r4, #29 │ │ │ │ bne 2998f0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -300841,28 +300841,28 @@ │ │ │ │ movls r0, #0 │ │ │ │ sbc r0, r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ 299994 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 5a0230 │ │ │ │ - eorseq ip, r4, r8, lsr #23 │ │ │ │ + b 5a02d0 │ │ │ │ + eorseq ip, r4, r8, asr #24 │ │ │ │ ldr r3, [pc, #28] @ 2999bc │ │ │ │ ldr r2, [pc, #28] @ 2999c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2999c4 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ subeq r2, r9, ip, asr #29 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - eorseq ip, r4, r0, lsl #23 │ │ │ │ + eorseq ip, r4, r0, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #628] @ 299c54 │ │ │ │ ldr r3, [pc, #628] @ 299c58 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -300871,93 +300871,93 @@ │ │ │ │ mov r0, #136 @ 0x88 │ │ │ │ ldr r6, [r3, #8] │ │ │ │ mov r7, r1 │ │ │ │ bl 175100 │ │ │ │ rsb r6, r6, #0 │ │ │ │ mov r9, #0 │ │ │ │ str r0, [r4, #8] │ │ │ │ - bl 3abfd4 │ │ │ │ + bl 3ac074 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ strd r0, [r3] │ │ │ │ - bl 337ab8 │ │ │ │ + bl 337b58 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [pc, #568] @ 299c5c │ │ │ │ strd r0, [r2, #16] │ │ │ │ ldr r5, [r8, r3] │ │ │ │ add r0, r5, #168 @ 0xa8 │ │ │ │ - bl 5b691c │ │ │ │ + bl 5b69bc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ strd r0, [r3, #24] │ │ │ │ add r0, r5, #72 @ 0x48 │ │ │ │ - bl 5b691c │ │ │ │ + bl 5b69bc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ strd r0, [r3, #32] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ add r0, r7, #832 @ 0x340 │ │ │ │ ldr r1, [r3, #32] │ │ │ │ ldr lr, [r3, #36] @ 0x24 │ │ │ │ umull ip, r2, r1, r6 │ │ │ │ mla r2, r6, lr, r2 │ │ │ │ str ip, [r3, #40] @ 0x28 │ │ │ │ str r2, [r3, #44] @ 0x2c │ │ │ │ ldrd r2, [r0] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r0, r5, #24 │ │ │ │ strd r2, [r1, #56] @ 0x38 │ │ │ │ - bl 5b691c │ │ │ │ + bl 5b69bc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ strd r0, [r3, #64] @ 0x40 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ ldr sl, [r4, #8] │ │ │ │ - bl 5b691c │ │ │ │ + bl 5b69bc │ │ │ │ strd r0, [sl, #128] @ 0x80 │ │ │ │ add r0, r5, #96 @ 0x60 │ │ │ │ - bl 5b691c │ │ │ │ + bl 5b69bc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ strd r0, [r3, #72] @ 0x48 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ add r0, r5, #60 @ 0x3c │ │ │ │ str r6, [r3, #80] @ 0x50 │ │ │ │ str r9, [r3, #84] @ 0x54 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ - bl 5b691c │ │ │ │ + bl 5b69bc │ │ │ │ add r3, r7, #352 @ 0x160 │ │ │ │ strd r0, [r6, #88] @ 0x58 │ │ │ │ ldrd r0, [r3, #-8] │ │ │ │ - bl 5e4d54 │ │ │ │ + bl 5e4df4 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ strd r0, [r6, #96] @ 0x60 │ │ │ │ add r0, r5, #108 @ 0x6c │ │ │ │ ldr r6, [r4, #8] │ │ │ │ - bl 5b691c │ │ │ │ + bl 5b69bc │ │ │ │ strd r0, [r6, #104] @ 0x68 │ │ │ │ add r0, r5, #48 @ 0x30 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ - bl 5b691c │ │ │ │ + bl 5b69bc │ │ │ │ strd r0, [r6, #112] @ 0x70 │ │ │ │ add r0, r5, #84 @ 0x54 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ - bl 5b691c │ │ │ │ + bl 5b69bc │ │ │ │ strd r0, [r6, #120] @ 0x78 │ │ │ │ bl 2a9f40 │ │ │ │ cmp r0, r9 │ │ │ │ bne 299be8 │ │ │ │ bl 292da8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 299bcc │ │ │ │ ldr r3, [r7, #616] @ 0x268 │ │ │ │ cmp r3, #9 │ │ │ │ beq 299b4c │ │ │ │ - bl 336620 │ │ │ │ + bl 3366c0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ strd r6, [r3, #8] │ │ │ │ add r0, r5, #12 │ │ │ │ - bl 5b691c │ │ │ │ + bl 5b69bc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ strd r0, [r3, #48] @ 0x30 │ │ │ │ bl 2a9d24 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -301024,68 +301024,68 @@ │ │ │ │ b 299b10 │ │ │ │ subeq r2, r9, ip, lsl #29 │ │ │ │ andeq r1, r0, r4, lsl r6 │ │ │ │ andeq r3, r0, r0, lsr r4 │ │ │ │ andeq r2, r0, r0, asr #6 │ │ │ │ ldr r0, [pc, #4] @ 299c70 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq r3, r8, r8, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #88] @ 299ce4 │ │ │ │ ldr r2, [pc, #88] @ 299ce8 │ │ │ │ ldr r1, [pc, #88] @ 299cec │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r4, [pc, #60] @ 299cf0 │ │ │ │ ldr r3, [pc, #60] @ 299cf4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov ip, #0 │ │ │ │ ldr r2, [pc, #52] @ 299cf8 │ │ │ │ strb ip, [r0, #66] @ 0x42 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, lr} │ │ │ │ - b 35edd0 │ │ │ │ - subeq sl, r3, ip, lsl #23 │ │ │ │ - eorseq ip, r4, r8, lsr #5 │ │ │ │ - eorseq sl, r6, r4, lsl #29 │ │ │ │ + b 35ee70 │ │ │ │ + subeq sl, r3, ip, lsr #24 │ │ │ │ + eorseq ip, r4, r8, asr #6 │ │ │ │ + eorseq sl, r6, r4, lsr #30 │ │ │ │ strheq r2, [r9], #-184 @ 0xffffff48 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ andeq r1, r0, r0, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #64] @ 299d54 │ │ │ │ ldr r5, [pc, r3] │ │ │ │ cmp r5, #0 │ │ │ │ beq 299d50 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 5bc140 │ │ │ │ + bl 5bc1e0 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r2, [r4] │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 1753dc │ │ │ │ bl 177ae4 │ │ │ │ subseq ip, r3, r4, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -301110,34 +301110,34 @@ │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 299e98 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e3668 │ │ │ │ + bl 5e3708 │ │ │ │ cmp r1, #0 │ │ │ │ bne 299de4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e3668 │ │ │ │ + bl 5e3708 │ │ │ │ cmp r1, #0 │ │ │ │ beq 299e58 │ │ │ │ ldr r3, [pc, #348] @ 299f48 │ │ │ │ ldr ip, [pc, #348] @ 299f4c │ │ │ │ ldr r1, [pc, #348] @ 299f50 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #2384 @ 0x950 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r2, [pc, #312] @ 299f54 │ │ │ │ ldr r3, [pc, #284] @ 299f3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -301162,15 +301162,15 @@ │ │ │ │ bne 299f34 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 339d28 │ │ │ │ + b 339dc8 │ │ │ │ ldr r3, [pc, #188] @ 299f5c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 299dbc │ │ │ │ ldr r3, [pc, #172] @ 299f60 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ @@ -301185,87 +301185,87 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 299f68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 299dbc │ │ │ │ ldr r0, [pc, #76] @ 299f6c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 299dbc │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strdeq r2, [r9], #-164 @ 0xffffff5c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r2, r9, r8, asr #21 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - subeq sl, r3, ip, lsr #20 │ │ │ │ - eorseq sl, r7, r8, lsl #4 │ │ │ │ - eorseq sl, r7, r8, lsr r1 │ │ │ │ + subeq sl, r3, ip, asr #21 │ │ │ │ + eorseq sl, r7, r8, lsr #5 │ │ │ │ + @ instruction: 0x0037a1d8 │ │ │ │ subeq r2, r9, r0, asr sl │ │ │ │ subeq r2, r9, ip, lsl #20 │ │ │ │ andeq r1, r0, ip, lsr #10 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq sl, r7, r0, ror r0 │ │ │ │ - eorseq sl, r7, r0, lsr #1 │ │ │ │ + eorseq sl, r7, r0, lsl r1 │ │ │ │ + eorseq sl, r7, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 29a008 │ │ │ │ ldr r2, [pc, #128] @ 29a00c │ │ │ │ ldr r1, [pc, #128] @ 29a010 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #96 @ 0x60 │ │ │ │ ldr r3, [pc, #116] @ 29a014 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1232 @ 0x4d0 │ │ │ │ - bl 59fd94 │ │ │ │ + bl 59fe34 │ │ │ │ add r0, r4, #212 @ 0xd4 │ │ │ │ - bl 59fd94 │ │ │ │ + bl 59fe34 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ - bl 5a0d68 │ │ │ │ + bl 5a0e08 │ │ │ │ add r0, r4, #240 @ 0xf0 │ │ │ │ - bl 5a0d68 │ │ │ │ + bl 5a0e08 │ │ │ │ add r0, r4, #1016 @ 0x3f8 │ │ │ │ - bl 5a0d68 │ │ │ │ + bl 5a0e08 │ │ │ │ add r0, r4, #1264 @ 0x4f0 │ │ │ │ - bl 5a0d68 │ │ │ │ + bl 5a0e08 │ │ │ │ add r0, r4, #640 @ 0x280 │ │ │ │ - bl 5a0d68 │ │ │ │ + bl 5a0e08 │ │ │ │ add r0, r4, #736 @ 0x2e0 │ │ │ │ - bl 5a0d68 │ │ │ │ + bl 5a0e08 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ - bl 5a0d68 │ │ │ │ + bl 5a0e08 │ │ │ │ ldr r0, [r4, #1228] @ 0x4cc │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5a85e0 │ │ │ │ - @ instruction: 0x0043a894 │ │ │ │ - eorseq sl, r7, r0, lsr #1 │ │ │ │ - eorseq fp, r7, ip, asr #12 │ │ │ │ + b 5a8680 │ │ │ │ + subeq sl, r3, r4, lsr r9 │ │ │ │ + eorseq sl, r7, r0, asr #2 │ │ │ │ + eorseq fp, r7, ip, ror #13 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #188] @ 29a0ec │ │ │ │ ldr r2, [pc, #188] @ 29a0f0 │ │ │ │ @@ -301273,56 +301273,56 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #96 @ 0x60 │ │ │ │ str ip, [sp] │ │ │ │ ldr r3, [pc, #172] @ 29a0f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r3, [pc, #160] @ 29a0fc │ │ │ │ mov r2, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r1, r0, #832 @ 0x340 │ │ │ │ str r5, [r0, #616] @ 0x268 │ │ │ │ strd r2, [r1] │ │ │ │ add r1, r0, #352 @ 0x160 │ │ │ │ mov r4, r0 │ │ │ │ strd r2, [r1, #-8] │ │ │ │ add r0, r0, #1016 @ 0x3f8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5a0ce0 │ │ │ │ + bl 5a0d80 │ │ │ │ add r0, r4, #1232 @ 0x4d0 │ │ │ │ - bl 59fd3c │ │ │ │ + bl 59fddc │ │ │ │ add r0, r4, #376 @ 0x178 │ │ │ │ bl 2ab0d0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #1264 @ 0x4f0 │ │ │ │ - bl 5a0ce0 │ │ │ │ + bl 5a0d80 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #640 @ 0x280 │ │ │ │ - bl 5a0ce0 │ │ │ │ + bl 5a0d80 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #736 @ 0x2e0 │ │ │ │ - bl 5a0ce0 │ │ │ │ + bl 5a0d80 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #240 @ 0xf0 │ │ │ │ - bl 5a0ce0 │ │ │ │ + bl 5a0d80 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ - bl 5a0ce0 │ │ │ │ + bl 5a0d80 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5a0ce0 │ │ │ │ + bl 5a0d80 │ │ │ │ add r0, r4, #212 @ 0xd4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 59fd3c │ │ │ │ - subeq sl, r3, ip, ror #15 │ │ │ │ - @ instruction: 0x00379ff4 │ │ │ │ - eorseq fp, r7, r0, lsr #11 │ │ │ │ + b 59fddc │ │ │ │ + subeq sl, r3, ip, lsl #17 │ │ │ │ + mlaseq r7, r4, r0, sl │ │ │ │ + eorseq fp, r7, r0, asr #12 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ svclt 0x00f00000 @ IMB │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -301340,15 +301340,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -301367,15 +301367,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ mov r2, #242 @ 0xf2 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 29a160 │ │ │ │ bl 2a9e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29a18c │ │ │ │ bl 2a9dd8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29a214 │ │ │ │ @@ -301402,51 +301402,51 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ mov r2, #248 @ 0xf8 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 29a160 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #3 │ │ │ │ bne 29a1f4 │ │ │ │ ldr r3, [pc, #108] @ 29a2dc │ │ │ │ ldr ip, [pc, #108] @ 29a2e0 │ │ │ │ ldr r1, [pc, #108] @ 29a2e4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 29a160 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #2 │ │ │ │ bls 29a1dc │ │ │ │ b 29a1a0 │ │ │ │ bl 2a9d6c │ │ │ │ cmp r0, #0 │ │ │ │ bne 29a1dc │ │ │ │ b 29a1a0 │ │ │ │ - subeq sl, r3, r0, ror #13 │ │ │ │ - eorseq r9, r7, r0, lsl pc │ │ │ │ - @ instruction: 0x00379df4 │ │ │ │ - subeq sl, r3, r0, ror r6 │ │ │ │ - @ instruction: 0x00379edc │ │ │ │ - eorseq r9, r7, r8, lsl #27 │ │ │ │ - subeq sl, r3, r4, ror #11 │ │ │ │ - eorseq r9, r7, r4, lsl #29 │ │ │ │ - @ instruction: 0x00379cfc │ │ │ │ - subeq sl, r3, r8, lsr #11 │ │ │ │ - mlaseq r7, r0, lr, r9 │ │ │ │ - eorseq r9, r7, r0, asr #25 │ │ │ │ + subeq sl, r3, r0, lsl #15 │ │ │ │ + @ instruction: 0x00379fb0 │ │ │ │ + mlaseq r7, r4, lr, r9 │ │ │ │ + subeq sl, r3, r0, lsl r7 │ │ │ │ + eorseq r9, r7, ip, ror pc │ │ │ │ + eorseq r9, r7, r8, lsr #28 │ │ │ │ + subeq sl, r3, r4, lsl #13 │ │ │ │ + eorseq r9, r7, r4, lsr #30 │ │ │ │ + mlaseq r7, ip, sp, r9 │ │ │ │ + subeq sl, r3, r8, asr #12 │ │ │ │ + eorseq r9, r7, r0, lsr pc │ │ │ │ + eorseq r9, r7, r0, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ add r3, r5, #912 @ 0x390 │ │ │ │ mov r1, #1 │ │ │ │ @@ -301474,18 +301474,18 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #0 │ │ │ │ strb r1, [r4, #20] │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #120] @ 29a3f8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ ldr r2, [r5, #840] @ 0x348 │ │ │ │ ldr r3, [r5, #844] @ 0x34c │ │ │ │ subs r0, r0, r2 │ │ │ │ sbc r1, r1, r3 │ │ │ │ strd r0, [r4, #24] │ │ │ │ ldr r3, [r5, #616] @ 0x268 │ │ │ │ cmp r3, #9 │ │ │ │ @@ -301539,24 +301539,24 @@ │ │ │ │ add r6, r4, #224 @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ bl 299998 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ cmp r0, #0 │ │ │ │ beq 29a580 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3b3870 │ │ │ │ + bl 3b3910 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ mov r1, r5 │ │ │ │ - bl 3b3870 │ │ │ │ + bl 3b3910 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 3b2900 │ │ │ │ + bl 3b29a0 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ - bl 3b2490 │ │ │ │ + bl 3b2530 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 299984 │ │ │ │ ldr r2, [pc, #232] @ 29a59c │ │ │ │ ldr r3, [pc, #216] @ 29a590 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -301591,41 +301591,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 29a5ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29a45c │ │ │ │ ldr r0, [pc, #56] @ 29a5b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29a45c │ │ │ │ mvn r4, #4 │ │ │ │ b 29a4a4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r2, r9, r4, asr r4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r2, r9, r8, lsr r4 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ strheq r2, [r9], #-56 @ 0xffffffc8 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x00379bd4 │ │ │ │ - @ instruction: 0x00379bf8 │ │ │ │ + eorseq r9, r7, r4, ror ip │ │ │ │ + mlaseq r7, r8, ip, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #864] @ 29a930 │ │ │ │ mov sl, r3 │ │ │ │ @@ -301638,115 +301638,115 @@ │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ bl 2aab2c │ │ │ │ ldr r8, [pc, #828] @ 29a938 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 3abfd4 │ │ │ │ + bl 3ac074 │ │ │ │ ldr r3, [r4, #352] @ 0x160 │ │ │ │ subs r5, r0, r3 │ │ │ │ ldr r3, [r4, #356] @ 0x164 │ │ │ │ mov r0, r5 │ │ │ │ sbc r2, r1, r3 │ │ │ │ ldr r3, [r4, #360] @ 0x168 │ │ │ │ mov r1, r2 │ │ │ │ subs fp, r9, r3 │ │ │ │ ldr r3, [r4, #364] @ 0x16c │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ sbc r3, sl, r3 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str fp, [sp, #84] @ 0x54 │ │ │ │ - bl 5e3c14 │ │ │ │ + bl 5e3cb4 │ │ │ │ add r9, r4, #368 @ 0x170 │ │ │ │ add sl, r4, #352 @ 0x160 │ │ │ │ strd r0, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ - bl 5e3c14 │ │ │ │ + bl 5e3cb4 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ - bl 5e3ef4 │ │ │ │ + bl 5e3f94 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ strd r0, [sp, #72] @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ orrs r6, r7, r6 │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ beq 29a7f4 │ │ │ │ - bl 5e3c14 │ │ │ │ + bl 5e3cb4 │ │ │ │ strd r0, [sp, #48] @ 0x30 │ │ │ │ bl 2aaab8 │ │ │ │ - bl 5e3c14 │ │ │ │ + bl 5e3cb4 │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 5e3c88 │ │ │ │ - bl 5e4d54 │ │ │ │ + bl 5e3d28 │ │ │ │ + bl 5e4df4 │ │ │ │ ldr r3, [pc, #644] @ 29a93c │ │ │ │ mov r2, #0 │ │ │ │ add fp, r4, #832 @ 0x340 │ │ │ │ strd r0, [r9] │ │ │ │ ldrd r0, [sp, #64] @ 0x40 │ │ │ │ - bl 5e3ef4 │ │ │ │ + bl 5e3f94 │ │ │ │ ldr r3, [pc, #624] @ 29a940 │ │ │ │ mov r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ - bl 5e3c88 │ │ │ │ + bl 5e3d28 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 5e3ef4 │ │ │ │ + bl 5e3f94 │ │ │ │ ldr r3, [pc, #584] @ 29a93c │ │ │ │ mov r2, #0 │ │ │ │ - bl 5e3ef4 │ │ │ │ + bl 5e3f94 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #568] @ 29a93c │ │ │ │ - bl 5e3ef4 │ │ │ │ + bl 5e3f94 │ │ │ │ strd r0, [fp] │ │ │ │ - bl 336ab0 │ │ │ │ + bl 336b50 │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add fp, r4, #336 @ 0x150 │ │ │ │ subs r0, r0, r3 │ │ │ │ ldr r3, [r4, #340] @ 0x154 │ │ │ │ sbc r1, r1, r3 │ │ │ │ - bl 5e3c14 │ │ │ │ + bl 5e3cb4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 5e3ef4 │ │ │ │ + bl 5e3f94 │ │ │ │ ldr r3, [pc, #524] @ 29a944 │ │ │ │ strd r0, [sl, #-8] │ │ │ │ ldr r6, [r8, r3] │ │ │ │ add r0, r6, #12 │ │ │ │ - bl 5b691c │ │ │ │ + bl 5b69bc │ │ │ │ ldr r3, [pc, #508] @ 29a948 │ │ │ │ cmp r5, r3 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ sbcs r3, r3, #0 │ │ │ │ movcs r3, #1 │ │ │ │ movcc r3, #0 │ │ │ │ orrs r0, r0, r1 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 29a800 │ │ │ │ - bl 3ac228 │ │ │ │ + bl 3ac2c8 │ │ │ │ mov r0, #0 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #452] @ 29a94c │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ strd r0, [r9, #-8] │ │ │ │ - bl 3abfd4 │ │ │ │ + bl 3ac074 │ │ │ │ strd r0, [sl] │ │ │ │ - bl 336ab0 │ │ │ │ + bl 336b50 │ │ │ │ ldr r3, [pc, #432] @ 29a950 │ │ │ │ strd r0, [fp] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29a824 │ │ │ │ ldr r2, [pc, #412] @ 29a954 │ │ │ │ @@ -301766,34 +301766,34 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ b 29a69c │ │ │ │ mov r0, r6 │ │ │ │ - bl 5b691c │ │ │ │ - bl 5e3c14 │ │ │ │ + bl 5b69bc │ │ │ │ + bl 5e3cb4 │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 5e3ef4 │ │ │ │ - bl 5e4cb0 │ │ │ │ + bl 5e3f94 │ │ │ │ + bl 5e4d50 │ │ │ │ add r4, r4, #880 @ 0x370 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ b 29a770 │ │ │ │ ldr r3, [pc, #300] @ 29a958 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29a7b0 │ │ │ │ ldr r3, [pc, #284] @ 29a95c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 29a7b0 │ │ │ │ ldrd r0, [sp, #72] @ 0x48 │ │ │ │ - bl 5e4d54 │ │ │ │ + bl 5e4df4 │ │ │ │ ldr r3, [pc, #260] @ 29a960 │ │ │ │ ldrd r6, [r9] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -301801,15 +301801,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -301821,15 +301821,15 @@ │ │ │ │ str sl, [sp, #16] │ │ │ │ str r4, [sp, #20] │ │ │ │ str r5, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 29a964 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29a7b0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r0, [pc, #108] @ 29a968 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -301838,15 +301838,15 @@ │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ strd r6, [sp, #24] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29a7b0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00492298 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r2, r9, r4, ror r2 │ │ │ │ addmi r4, pc, r0 │ │ │ │ eormi r0, r0, r0 │ │ │ │ @@ -301854,16 +301854,16 @@ │ │ │ │ andeq r2, r0, r1, lsl r7 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ strheq r2, [r9], #-4 │ │ │ │ andeq r3, r0, r0, ror r7 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003798b4 │ │ │ │ - eorseq r9, r7, ip, ror #17 │ │ │ │ + eorseq r9, r7, r4, asr r9 │ │ │ │ + eorseq r9, r7, ip, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr lr, [pc, #252] @ 29aa80 │ │ │ │ ldr ip, [pc, #252] @ 29aa84 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -301900,21 +301900,21 @@ │ │ │ │ lsr r4, r4, r3 │ │ │ │ ands r4, r4, #1 │ │ │ │ beq 29aa2c │ │ │ │ ldr r2, [pc, #132] @ 29aa98 │ │ │ │ ldr r1, [r6] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a86dc │ │ │ │ + bl 5a877c │ │ │ │ mov r4, #1 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r2, [pc, #92] @ 29aa9c │ │ │ │ ldr r3, [pc, #64] @ 29aa84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -301931,15 +301931,15 @@ │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r1, r9, r8, ror #29 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrdeq r1, [r9], #-224 @ 0xffffff20 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ subseq ip, r3, r8, lsr #1 │ │ │ │ strdeq r3, [r0], -fp │ │ │ │ - eorseq r9, r7, r8, asr r8 │ │ │ │ + @ instruction: 0x003798f8 │ │ │ │ subeq r1, r9, ip, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #660] @ 29ad4c │ │ │ │ ldr r2, [pc, #660] @ 29ad50 │ │ │ │ @@ -301955,18 +301955,18 @@ │ │ │ │ ldr r7, [r6, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r7] │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 29ab78 │ │ │ │ mov r0, #0 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #596] @ 29ad5c │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ add r8, r4, #864 @ 0x360 │ │ │ │ strd r0, [r8, #-8] │ │ │ │ bl 276124 │ │ │ │ str r0, [r4, #912] @ 0x390 │ │ │ │ bl 297158 │ │ │ │ mov r0, r5 │ │ │ │ bl 269838 │ │ │ │ @@ -302009,24 +302009,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #404] @ 29ad70 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #384] @ 29ad74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29aaf4 │ │ │ │ ldr r3, [pc, #352] @ 29ad64 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29ac88 │ │ │ │ ldr r3, [pc, #336] @ 29ad68 │ │ │ │ @@ -302042,24 +302042,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #280] @ 29ad78 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 29ad7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29ab34 │ │ │ │ ldr r3, [pc, #240] @ 29ad80 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -302077,61 +302077,61 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 29ad84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29ab34 │ │ │ │ ldr r0, [pc, #124] @ 29ad88 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29ab34 │ │ │ │ ldr r1, [pc, #108] @ 29ad8c │ │ │ │ ldr r0, [pc, #108] @ 29ad90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29aaf4 │ │ │ │ ldr r1, [pc, #92] @ 29ad94 │ │ │ │ ldr r0, [pc, #92] @ 29ad98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29ac7c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strheq r1, [r9], #-212 @ 0xffffff2c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x00491d94 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ subeq r1, r9, r0, lsr sp │ │ │ │ andeq r2, r0, r0, lsl #21 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r9, r7, r8, lsl #14 │ │ │ │ - eorseq r9, r7, r4, asr #13 │ │ │ │ - @ instruction: 0x003796b8 │ │ │ │ - eorseq r9, r7, r0, asr #12 │ │ │ │ + eorseq r9, r7, r8, lsr #15 │ │ │ │ + eorseq r9, r7, r4, ror #14 │ │ │ │ + eorseq r9, r7, r8, asr r7 │ │ │ │ + eorseq r9, r7, r0, ror #13 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, r0, lsr r6 │ │ │ │ - eorseq r9, r7, r0, asr r6 │ │ │ │ - eorseq r9, r7, r4, asr #11 │ │ │ │ - @ instruction: 0x003795d4 │ │ │ │ - eorseq r9, r7, r0, ror #11 │ │ │ │ - @ instruction: 0x003795bc │ │ │ │ + @ instruction: 0x003796d0 │ │ │ │ + @ instruction: 0x003796f0 │ │ │ │ + eorseq r9, r7, r4, ror #12 │ │ │ │ + eorseq r9, r7, r4, ror r6 │ │ │ │ + eorseq r9, r7, r0, lsl #13 │ │ │ │ + eorseq r9, r7, ip, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #392] @ 29af3c │ │ │ │ ldr r3, [pc, #392] @ 29af40 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -302140,15 +302140,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #912] @ 0x390 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ bl 2697f4 │ │ │ │ mov r0, #0 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r3, [r4, #864] @ 0x360 │ │ │ │ ldr r2, [r4, #868] @ 0x364 │ │ │ │ ldr r6, [pc, #340] @ 29af44 │ │ │ │ orrs r3, r3, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ beq 29ae3c │ │ │ │ ldr r2, [pc, #328] @ 29af48 │ │ │ │ @@ -302166,15 +302166,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r2, [pc, #264] @ 29af4c │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ ldr r2, [r4, #856] @ 0x358 │ │ │ │ ldr r3, [pc, #252] @ 29af50 │ │ │ │ subs r0, r0, r2 │ │ │ │ ldr r2, [r4, #860] @ 0x35c │ │ │ │ str r0, [r4, #864] @ 0x360 │ │ │ │ sbc r1, r1, r2 │ │ │ │ str r1, [r4, #868] @ 0x364 │ │ │ │ @@ -302200,24 +302200,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr ip, [pc, #136] @ 29af60 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 29af64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29adf8 │ │ │ │ ldr r2, [pc, #104] @ 29af68 │ │ │ │ ldr r3, [pc, #60] @ 29af40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -302226,30 +302226,30 @@ │ │ │ │ bne 29af38 │ │ │ │ ldr r1, [pc, #72] @ 29af6c │ │ │ │ ldr r0, [pc, #72] @ 29af70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strheq r1, [r9], #-168 @ 0xffffff58 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r1, r9, ip, ror sl │ │ │ │ subeq r1, r9, ip, ror #20 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r2, r0, r0, lsl #21 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r9, r7, ip, lsr #9 │ │ │ │ - eorseq r9, r7, r8, asr #7 │ │ │ │ + eorseq r9, r7, ip, asr #10 │ │ │ │ + eorseq r9, r7, r8, ror #8 │ │ │ │ subeq r1, r9, ip, ror #18 │ │ │ │ - eorseq r9, r7, r0, ror #8 │ │ │ │ - @ instruction: 0x003793d0 │ │ │ │ + eorseq r9, r7, r0, lsl #10 │ │ │ │ + eorseq r9, r7, r0, ror r4 │ │ │ │ │ │ │ │ 0029af74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #520] @ 29b194 │ │ │ │ @@ -302268,22 +302268,22 @@ │ │ │ │ mov r2, #0 │ │ │ │ bne 29b170 │ │ │ │ ldr r5, [pc, #476] @ 29b1a4 │ │ │ │ ldr r6, [pc, #476] @ 29b1a8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 368754 │ │ │ │ + bl 3687f4 │ │ │ │ add r2, r6, #96 @ 0x60 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #452] @ 29b1ac │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #448] @ 29b1b0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ cmp r5, #0 │ │ │ │ str r0, [r4] │ │ │ │ bne 29b154 │ │ │ │ mov r0, #928 @ 0x3a0 │ │ │ │ bl 175100 │ │ │ │ mov r2, #20 │ │ │ │ @@ -302292,44 +302292,44 @@ │ │ │ │ str r0, [r4, #4] │ │ │ │ str r5, [r0, #408] @ 0x198 │ │ │ │ mov r0, r5 │ │ │ │ bl 1771dc │ │ │ │ str r0, [r6, #404] @ 0x194 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r0, r0, #224 @ 0xe0 │ │ │ │ - bl 59fd3c │ │ │ │ + bl 59fddc │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r0, r0, #368 @ 0x170 │ │ │ │ - bl 59fd3c │ │ │ │ + bl 59fddc │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ - bl 5a1178 │ │ │ │ + bl 5a1218 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #536 @ 0x218 │ │ │ │ - bl 5a0ce0 │ │ │ │ + bl 5a0d80 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #632 @ 0x278 │ │ │ │ - bl 5a0ce0 │ │ │ │ + bl 5a0d80 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #728 @ 0x2d8 │ │ │ │ - bl 5a0ce0 │ │ │ │ + bl 5a0d80 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #264 @ 0x108 │ │ │ │ - bl 5a0ce0 │ │ │ │ + bl 5a0d80 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r0, r0, #836 @ 0x344 │ │ │ │ - bl 59fd3c │ │ │ │ + bl 59fddc │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r0, r0, #864 @ 0x360 │ │ │ │ - bl 5a06e8 │ │ │ │ + bl 5a0788 │ │ │ │ ldr r0, [pc, #256] @ 29b1b4 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1768d0 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [pc, #240] @ 29b1b8 │ │ │ │ mov r1, #1 │ │ │ │ @@ -302349,15 +302349,15 @@ │ │ │ │ add r6, sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29b118 │ │ │ │ mov r2, r5 │ │ │ │ add r1, r4, #880 @ 0x370 │ │ │ │ mov r0, r6 │ │ │ │ bl 2aa04c │ │ │ │ - bl 33e468 │ │ │ │ + bl 33e508 │ │ │ │ bl 2904e0 │ │ │ │ ldr r2, [pc, #148] @ 29b1bc │ │ │ │ ldr r3, [pc, #112] @ 29b19c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -302384,26 +302384,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ ldrsheq fp, [r3], #-164 @ 0xffffff5c │ │ │ │ ldrdeq r1, [r9], #-136 @ 0xffffff78 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r1, r9, r0, asr #17 │ │ │ │ - eorseq sl, r7, r4, lsr #12 │ │ │ │ - subeq r9, r3, r0, asr r8 │ │ │ │ - eorseq r9, r7, r0, asr r0 │ │ │ │ + eorseq sl, r7, r4, asr #13 │ │ │ │ + strdeq r9, [r3], #-128 @ 0xffffff80 │ │ │ │ + ldrsheq r9, [r7], -r0 @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ @ instruction: 0xffffe8b0 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ subeq r1, r9, r4, asr #14 │ │ │ │ - eorseq r8, r7, r0, ror #27 │ │ │ │ - eorseq r9, r7, ip, asr #4 │ │ │ │ - subeq r9, r3, r4, lsr #13 │ │ │ │ - @ instruction: 0x00378db8 │ │ │ │ - eorseq r9, r7, r0, lsl r2 │ │ │ │ + eorseq r8, r7, r0, lsl #29 │ │ │ │ + eorseq r9, r7, ip, ror #5 │ │ │ │ + subeq r9, r3, r4, asr #14 │ │ │ │ + eorseq r8, r7, r8, asr lr │ │ │ │ + @ instruction: 0x003792b0 │ │ │ │ andeq r0, r0, r1, lsr #2 │ │ │ │ │ │ │ │ 0029b1d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -302418,26 +302418,26 @@ │ │ │ │ ldr r2, [pc, #64] @ 29b250 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #52] @ 29b254 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5bd630 │ │ │ │ + bl 5bd6d0 │ │ │ │ str r6, [r4, #8] │ │ │ │ mov r5, r0 │ │ │ │ stm r4, {r5, r7} │ │ │ │ mov r0, r8 │ │ │ │ - bl 367d5c │ │ │ │ + bl 367dfc │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 5bc138 │ │ │ │ + b 5bc1d8 │ │ │ │ bl 177ae4 │ │ │ │ @ instruction: 0x0053b898 │ │ │ │ - @ instruction: 0x003791b0 │ │ │ │ + eorseq r9, r7, r0, asr r2 │ │ │ │ @ instruction: 0xffffead4 │ │ │ │ │ │ │ │ 0029b258 : │ │ │ │ ldr r3, [pc, #36] @ 29b284 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -302470,15 +302470,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #824] @ 0x338 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29b2e8 │ │ │ │ - bl 55d2e0 │ │ │ │ + bl 55d380 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #824] @ 0x338 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ @@ -302518,82 +302518,82 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2b8498 │ │ │ │ ldr r3, [r4, #220] @ 0xdc │ │ │ │ cmp r3, #0 │ │ │ │ addeq r5, sp, #4 │ │ │ │ beq 29b3d0 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 3b2438 │ │ │ │ + bl 3b24d8 │ │ │ │ mov r2, #4 │ │ │ │ add r5, sp, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #1 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ ror r0, r0, #8 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 29a400 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ - bl 3b26f8 │ │ │ │ + bl 3b2798 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #220] @ 0xdc │ │ │ │ ldr r0, [r4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29b3f0 │ │ │ │ - bl 3b4080 │ │ │ │ + bl 3b4120 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 3b26f8 │ │ │ │ + bl 3b2798 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ ldr r0, [r4, #404] @ 0x194 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29b40c │ │ │ │ mov r1, #1 │ │ │ │ bl 174f2c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #404] @ 0x194 │ │ │ │ ldr r0, [r4, #824] @ 0x338 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29b424 │ │ │ │ - bl 55d2e0 │ │ │ │ + bl 55d380 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #824] @ 0x338 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29b444 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ blx r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ str r3, [r4, #12] │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl 5a12e4 │ │ │ │ + bl 5a1384 │ │ │ │ ldr r0, [r4, #828] @ 0x33c │ │ │ │ cmp r0, #0 │ │ │ │ beq 29b464 │ │ │ │ bl 176ee8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #260] @ 0x104 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29b484 │ │ │ │ - bl 3b4080 │ │ │ │ + bl 3b4120 │ │ │ │ ldr r0, [r4, #260] @ 0x104 │ │ │ │ - bl 3b26f8 │ │ │ │ + bl 3b2798 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #260] @ 0x104 │ │ │ │ mvn r0, #0 │ │ │ │ bl 291b28 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #2 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5d3ae4 │ │ │ │ + bl 5d3b84 │ │ │ │ ldr r2, [pc, #116] @ 29b520 │ │ │ │ ldr r3, [pc, #108] @ 29b51c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -302618,17 +302618,17 @@ │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ bl 177b28 │ │ │ │ subseq fp, r3, r4, asr #14 │ │ │ │ subeq r1, r9, r8, lsr #10 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r1, r9, r0, asr #7 │ │ │ │ - subeq r9, r3, r8, lsr #6 │ │ │ │ - eorseq r8, r7, ip, lsr sl │ │ │ │ - eorseq r8, r6, r4, lsl #21 │ │ │ │ + subeq r9, r3, r8, asr #7 │ │ │ │ + @ instruction: 0x00378adc │ │ │ │ + eorseq r8, r6, r4, lsr #22 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ │ │ │ │ 0029b534 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3800] @ 0xed8 │ │ │ │ @@ -302644,15 +302644,15 @@ │ │ │ │ mov r0, sp │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #268] @ 0x10c │ │ │ │ mov r3, #0 │ │ │ │ bl 176c18 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32ac8c │ │ │ │ + bl 32ad2c │ │ │ │ mov r2, #0 │ │ │ │ mov r6, sp │ │ │ │ str r2, [sp] │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ @@ -302663,15 +302663,15 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r7, ror #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ beq 29b658 │ │ │ │ mov r0, r4 │ │ │ │ str r4, [r5, #252] @ 0xfc │ │ │ │ - bl 32a980 │ │ │ │ + bl 32aa20 │ │ │ │ mov r7, r0 │ │ │ │ bl 176504 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ mov r4, r0 │ │ │ │ bhi 29b668 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ @@ -302713,17 +302713,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ mov r2, #544 @ 0x220 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r1, r9, ip, lsl r3 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r1, r9, ip, asr #4 │ │ │ │ - subeq r9, r3, ip, lsr #3 │ │ │ │ - eorseq r8, r7, r4, asr #17 │ │ │ │ - eorseq r8, r7, r0, ror #26 │ │ │ │ + subeq r9, r3, ip, asr #4 │ │ │ │ + eorseq r8, r7, r4, ror #18 │ │ │ │ + eorseq r8, r7, r0, lsl #28 │ │ │ │ │ │ │ │ 0029b6a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -302735,15 +302735,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 32ac8c │ │ │ │ + bl 32ad2c │ │ │ │ ldr sl, [pc, #444] @ 29b8b0 │ │ │ │ ldr r3, [pc, #444] @ 29b8b4 │ │ │ │ add sl, pc, sl │ │ │ │ add r8, r4, #836 @ 0x344 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ rsb r9, r0, #0 │ │ │ │ and r9, r9, r7 │ │ │ │ @@ -302752,15 +302752,15 @@ │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 336344 │ │ │ │ + bl 3363e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29b784 │ │ │ │ mov r0, r8 │ │ │ │ bl 299984 │ │ │ │ ldr r2, [pc, #372] @ 29b8bc │ │ │ │ ldr r3, [pc, #352] @ 29b8ac │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -302802,15 +302802,15 @@ │ │ │ │ b 29b534 │ │ │ │ ldr r0, [r4, #828] @ 0x33c │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r9 │ │ │ │ bl 176ec4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #832 @ 0x340 │ │ │ │ - bl 5e4ecc │ │ │ │ + bl 5e4f6c │ │ │ │ ldr r3, [pc, #196] @ 29b8c4 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29b798 │ │ │ │ ldr r3, [pc, #180] @ 29b8c8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ @@ -302831,43 +302831,43 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 29b8d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29b798 │ │ │ │ ldr r0, [pc, #68] @ 29b8d8 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29b798 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r1, r9, ip, lsr #3 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r1, r9, r8, ror r1 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - eorseq sl, r4, r0, lsr #28 │ │ │ │ + eorseq sl, r4, r0, asr #29 │ │ │ │ subeq r1, r9, r4, lsr #2 │ │ │ │ subeq r1, r9, r4, asr #1 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r1, r0, r4, lsr r2 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r8, r7, r0, ror fp │ │ │ │ - mlaseq r7, r8, fp, r8 │ │ │ │ + eorseq r8, r7, r0, lsl ip │ │ │ │ + eorseq r8, r7, r8, lsr ip │ │ │ │ │ │ │ │ 0029b8dc : │ │ │ │ ldr r3, [pc, #12] @ 29b8f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r3, #8] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -302875,15 +302875,15 @@ │ │ │ │ │ │ │ │ 0029b8f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r0, #0 │ │ │ │ - bl 333a08 │ │ │ │ + bl 333aa8 │ │ │ │ ldr r3, [pc, #32] @ 29b934 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ strb r2, [r3, #8] │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -302897,47 +302897,47 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 2a9cdc │ │ │ │ cmp r0, #0 │ │ │ │ beq 29b988 │ │ │ │ mov r0, #1 │ │ │ │ - bl 333a08 │ │ │ │ + bl 333aa8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29b9ac │ │ │ │ ldr r3, [pc, #100] @ 29b9d0 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ strb r2, [r3, #8] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #68] @ 29b9d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mvn r0, #21 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #36] @ 29b9d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mvn r0, #15 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ subseq fp, r3, r8, lsl r1 │ │ │ │ - @ instruction: 0x00378ad4 │ │ │ │ - eorseq r8, r7, r0, lsl #22 │ │ │ │ + eorseq r8, r7, r4, ror fp │ │ │ │ + eorseq r8, r7, r0, lsr #23 │ │ │ │ │ │ │ │ 0029b9dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #216] @ 29bacc │ │ │ │ @@ -302958,24 +302958,24 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #8 │ │ │ │ bl 1774c4 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ beq 29ba70 │ │ │ │ - bl 584dc8 │ │ │ │ + bl 584e68 │ │ │ │ ldr r3, [pc, #140] @ 29badc │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ - bl 55ec48 │ │ │ │ + bl 55ece8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 586b3c │ │ │ │ + bl 586bdc │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r2, [pc, #100] @ 29bae0 │ │ │ │ ldr r3, [r6, #824] @ 0x338 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #76] @ 29bad4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -303047,15 +303047,15 @@ │ │ │ │ mov r0, #40 @ 0x28 │ │ │ │ bl 175100 │ │ │ │ ldr r1, [pc, #616] @ 29bdf4 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 598590 │ │ │ │ + bl 598630 │ │ │ │ subs r2, r0, #0 │ │ │ │ beq 29bc50 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, #8 │ │ │ │ bl 175100 │ │ │ │ mov r8, r0 │ │ │ │ @@ -303096,55 +303096,55 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #424] @ 29be00 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 598590 │ │ │ │ + bl 598630 │ │ │ │ subs r2, r0, #0 │ │ │ │ beq 29bcd4 │ │ │ │ add r1, r6, #5 │ │ │ │ add r6, r4, #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c3c28 │ │ │ │ + bl 5c3cc8 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #2 │ │ │ │ streq r3, [r4] │ │ │ │ beq 29bc28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 55cf48 │ │ │ │ + bl 55cfe8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 29bca4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 534438 │ │ │ │ + bl 5344d8 │ │ │ │ cmp r5, #0 │ │ │ │ beq 29bcb4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 534494 │ │ │ │ + bl 534534 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #296] @ 29be04 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 598590 │ │ │ │ + bl 598630 │ │ │ │ subs r2, r0, #0 │ │ │ │ beq 29bd34 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [r4] │ │ │ │ - bl 5c41a8 │ │ │ │ + bl 5c4248 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 29bc9c │ │ │ │ mov ip, r6 │ │ │ │ ldr r3, [ip], #4 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ add lr, r4, #12 │ │ │ │ @@ -303153,33 +303153,33 @@ │ │ │ │ stm lr, {r0, r1} │ │ │ │ mov r0, r6 │ │ │ │ bl 1753dc │ │ │ │ b 29bc28 │ │ │ │ ldr r1, [pc, #204] @ 29be08 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 598590 │ │ │ │ + bl 598630 │ │ │ │ subs r2, r0, #0 │ │ │ │ bne 29bcec │ │ │ │ ldr r1, [pc, #184] @ 29be0c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 598590 │ │ │ │ + bl 598630 │ │ │ │ subs r2, r0, #0 │ │ │ │ bne 29bcec │ │ │ │ ldr r1, [pc, #164] @ 29be10 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 598590 │ │ │ │ + bl 598630 │ │ │ │ subs r2, r0, #0 │ │ │ │ bne 29bcec │ │ │ │ ldr r1, [pc, #144] @ 29be14 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 598590 │ │ │ │ + bl 598630 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29bdc0 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r4] │ │ │ │ add r0, r6, #5 │ │ │ │ bl 1772f0 │ │ │ │ mov r2, r8 │ │ │ │ @@ -303196,41 +303196,41 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #64] @ 29be24 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 29bc94 │ │ │ │ - eorseq r8, r7, r8, asr #18 │ │ │ │ - eorseq r8, r7, r0, lsl r9 │ │ │ │ - eorseq r8, r7, r8, ror #17 │ │ │ │ - mlaseq r7, r0, r8, r8 │ │ │ │ - eorseq r8, r7, r4, lsl r8 │ │ │ │ - eorseq r3, r5, r0, lsr r4 │ │ │ │ - eorseq r8, r7, r4, lsr #15 │ │ │ │ - eorseq r7, r6, r8, lsl r4 │ │ │ │ - eorseq r7, r6, r4, lsl #8 │ │ │ │ - subeq r8, r3, r0, asr sl │ │ │ │ - eorseq r8, r7, r4, lsr r7 │ │ │ │ - eorseq r8, r7, r8, asr r1 │ │ │ │ + eorseq r8, r7, r8, ror #19 │ │ │ │ + @ instruction: 0x003789b0 │ │ │ │ + eorseq r8, r7, r8, lsl #19 │ │ │ │ + eorseq r8, r7, r0, lsr r9 │ │ │ │ + @ instruction: 0x003788b4 │ │ │ │ + @ instruction: 0x003534d0 │ │ │ │ + eorseq r8, r7, r4, asr #16 │ │ │ │ + @ instruction: 0x003674b8 │ │ │ │ + eorseq r7, r6, r4, lsr #9 │ │ │ │ + strdeq r8, [r3], #-160 @ 0xffffff60 │ │ │ │ + @ instruction: 0x003787d4 │ │ │ │ + @ instruction: 0x003781f8 │ │ │ │ andeq r0, r0, sp, lsr #5 │ │ │ │ │ │ │ │ 0029be28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #16] @ 29be50 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5bdae0 │ │ │ │ + bl 5bdb80 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5be130 │ │ │ │ + b 5be1d0 │ │ │ │ andeq r1, r0, r8, lsl #30 │ │ │ │ │ │ │ │ 0029be54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -303394,15 +303394,15 @@ │ │ │ │ cmp r3, #8 │ │ │ │ beq 29c11c │ │ │ │ ldr r1, [pc, #388] @ 29c24c │ │ │ │ ldr r0, [pc, #388] @ 29c250 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #272 @ 0x110 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r2, [pc, #372] @ 29c254 │ │ │ │ ldr r3, [pc, #348] @ 29c240 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #548] @ 0x224 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -303431,21 +303431,21 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #1168 @ 0x490 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ mov r1, r5 │ │ │ │ - bl 336428 │ │ │ │ + bl 3364c8 │ │ │ │ ldr r2, [pc, #236] @ 29c260 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ ldr r3, [pc, #216] @ 29c264 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29c0d8 │ │ │ │ ldr r3, [pc, #200] @ 29c268 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -303465,49 +303465,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 29c274 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29c0d8 │ │ │ │ ldr r0, [pc, #84] @ 29c278 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29c0d8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r0, r9, r0, lsl r8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrdeq r0, [r9], #-112 @ 0xffffff90 │ │ │ │ - subeq r8, r3, r8, asr r7 │ │ │ │ - eorseq r8, r7, r4, asr r4 │ │ │ │ + strdeq r8, [r3], #-120 @ 0xffffff88 │ │ │ │ + @ instruction: 0x003784f4 │ │ │ │ subeq r0, r9, ip, lsl #15 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x00377df0 │ │ │ │ + mlaseq r7, r0, lr, r7 │ │ │ │ muleq r0, r2, r4 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r2, r0, r8, ror #17 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r8, r7, r0, asr #6 │ │ │ │ - eorseq r8, r7, r0, ror r3 │ │ │ │ + eorseq r8, r7, r0, ror #7 │ │ │ │ + eorseq r8, r7, r0, lsl r4 │ │ │ │ │ │ │ │ 0029c27c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #128] @ 29c314 │ │ │ │ @@ -303594,24 +303594,24 @@ │ │ │ │ beq 29c40c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #124] @ 0x7c │ │ │ │ ldr r3, [r4, #824] @ 0x338 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29c408 │ │ │ │ - bl 584dc8 │ │ │ │ + bl 584e68 │ │ │ │ ldr r3, [pc, #552] @ 29c610 │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r7, r0 │ │ │ │ - bl 55ed84 │ │ │ │ + bl 55ee24 │ │ │ │ mov r0, r7 │ │ │ │ - bl 586b3c │ │ │ │ + bl 586bdc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r6, #128] @ 0x80 │ │ │ │ ldr r3, [r4, #408] @ 0x198 │ │ │ │ ldr r2, [pc, #508] @ 29c614 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #10 │ │ │ │ @@ -303641,15 +303641,15 @@ │ │ │ │ bl 2b6454 │ │ │ │ cmp r5, #0 │ │ │ │ beq 29c5ec │ │ │ │ mov r0, #8 │ │ │ │ bl 1774c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 5a7d80 │ │ │ │ + bl 5a7e20 │ │ │ │ bl 1772f0 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ str r3, [r4] │ │ │ │ str r4, [r6, #104] @ 0x68 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r5, [r5, #4] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -303669,15 +303669,15 @@ │ │ │ │ add r4, r7, #1232 @ 0x4d0 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [r6, #4] │ │ │ │ bl 299998 │ │ │ │ ldr r0, [r7, #1228] @ 0x4cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 29c514 │ │ │ │ - bl 5a7d80 │ │ │ │ + bl 5a7e20 │ │ │ │ bl 1772f0 │ │ │ │ str r0, [r6, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ bl 299984 │ │ │ │ ldr r2, [pc, #252] @ 29c620 │ │ │ │ ldr r3, [pc, #220] @ 29c604 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -303698,15 +303698,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 29a2e8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 2999c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 33e4d0 │ │ │ │ + bl 33e570 │ │ │ │ b 29c4ec │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r6] │ │ │ │ bl 2ae2c0 │ │ │ │ b 29c438 │ │ │ │ ldr r3, [pc, #132] @ 29c624 │ │ │ │ @@ -303715,15 +303715,15 @@ │ │ │ │ beq 29c5f8 │ │ │ │ add r5, r4, #1232 @ 0x4d0 │ │ │ │ mov r0, r5 │ │ │ │ bl 299998 │ │ │ │ ldr r0, [r4, #1228] @ 0x4cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 29c5cc │ │ │ │ - bl 5a7d80 │ │ │ │ + bl 5a7e20 │ │ │ │ bl 1772f0 │ │ │ │ str r0, [r6, #96] @ 0x60 │ │ │ │ mov r0, r5 │ │ │ │ bl 299984 │ │ │ │ b 29c44c │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -303736,17 +303736,17 @@ │ │ │ │ bl 177ae4 │ │ │ │ bl 177b28 │ │ │ │ strdeq r0, [r9], #-68 @ 0xffffffbc │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq sl, r3, r4, ror #13 │ │ │ │ subeq r0, r9, r4, asr #9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrdeq r8, [r3], #-52 @ 0xffffffcc │ │ │ │ + subeq r8, r3, r4, ror r4 │ │ │ │ subseq sl, r3, r4, lsr r6 │ │ │ │ - subeq r8, r3, pc, lsr #6 │ │ │ │ + subeq r8, r3, pc, asr #7 │ │ │ │ subeq r0, r9, r8, asr #6 │ │ │ │ subseq sl, r3, r8, ror #9 │ │ │ │ │ │ │ │ 0029c628 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -303779,15 +303779,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #144] @ 29c73c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -303798,32 +303798,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 29c74c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 177ae4 │ │ │ │ subseq sl, r3, r4, asr #8 │ │ │ │ - subeq r8, r3, r0, lsl #3 │ │ │ │ - eorseq r7, r7, r8, ror pc │ │ │ │ - mlaseq r7, r4, r8, r7 │ │ │ │ + subeq r8, r3, r0, lsr #4 │ │ │ │ + eorseq r8, r7, r8, lsl r0 │ │ │ │ + eorseq r7, r7, r4, lsr r9 │ │ │ │ muleq r0, ip, r5 │ │ │ │ - subeq r8, r3, r4, lsr r1 │ │ │ │ - eorseq r7, r7, r0, ror #29 │ │ │ │ - eorseq r7, r7, r8, asr #16 │ │ │ │ + ldrdeq r8, [r3], #-20 @ 0xffffffec │ │ │ │ + eorseq r7, r7, r0, lsl #31 │ │ │ │ + eorseq r7, r7, r8, ror #17 │ │ │ │ muleq r0, r6, r5 │ │ │ │ │ │ │ │ 0029c750 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -303838,15 +303838,15 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ bhi 29c8fc │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 5e5ab4 │ │ │ │ + bl 5e5b54 │ │ │ │ cmp r0, r4 │ │ │ │ strne r0, [sp, #16] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r4, r3 │ │ │ │ beq 29c7f8 │ │ │ │ ldr r2, [pc, #368] @ 29c92c │ │ │ │ ldr r3, [pc, #356] @ 29c924 │ │ │ │ @@ -303866,15 +303866,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [pc, #304] @ 29c930 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #284] @ 29c934 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 29c868 │ │ │ │ bl 2a9d48 │ │ │ │ @@ -303888,15 +303888,15 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 29c8f8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 53acd8 │ │ │ │ + b 53ad78 │ │ │ │ ldr r3, [pc, #204] @ 29c93c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29c828 │ │ │ │ ldr r3, [pc, #188] @ 29c940 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -303911,27 +303911,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 29c948 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29c828 │ │ │ │ ldr r0, [pc, #96] @ 29c94c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29c828 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ 29c950 │ │ │ │ ldr r1, [pc, #76] @ 29c954 │ │ │ │ ldr r0, [pc, #76] @ 29c958 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #72] @ 29c95c │ │ │ │ @@ -303945,19 +303945,19 @@ │ │ │ │ strheq r0, [r9], #-0 │ │ │ │ @ instruction: 0x00001fb8 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r0, r9, r0, lsr r0 │ │ │ │ andeq r1, r0, ip, ror sp │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - mlaseq r7, ip, sp, r7 │ │ │ │ - @ instruction: 0x00377db8 │ │ │ │ - subeq r7, r3, r8, lsl pc │ │ │ │ - eorseq r7, r7, ip, lsr #12 │ │ │ │ - eorseq r7, r7, ip, lsr sp │ │ │ │ + eorseq r7, r7, ip, lsr lr │ │ │ │ + eorseq r7, r7, r8, asr lr │ │ │ │ + strheq r7, [r3], #-248 @ 0xffffff08 │ │ │ │ + eorseq r7, r7, ip, asr #13 │ │ │ │ + @ instruction: 0x00377ddc │ │ │ │ andeq r0, r0, ip, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #784] @ 29cc88 │ │ │ │ ldr r2, [pc, #784] @ 29cc8c │ │ │ │ @@ -303995,15 +303995,15 @@ │ │ │ │ beq 29caac │ │ │ │ ldr r8, [pc, #664] @ 29cc98 │ │ │ │ add r8, pc, r8 │ │ │ │ ldrb r3, [r8, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29cb28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 333a08 │ │ │ │ + bl 333aa8 │ │ │ │ strb r5, [r8, #8] │ │ │ │ bl 2697c0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29cad4 │ │ │ │ ldr r3, [pc, #620] @ 29cc9c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -304023,24 +304023,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [pc, #540] @ 29cca8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #520] @ 29ccac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29cad4 │ │ │ │ ldr r3, [pc, #508] @ 29ccb0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29cb14 │ │ │ │ mov r0, #4 │ │ │ │ @@ -304090,24 +304090,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #288] @ 29ccb8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 29ccbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29c9b0 │ │ │ │ ldr r3, [pc, #220] @ 29cc9c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29c9cc │ │ │ │ ldr r3, [pc, #204] @ 29cca0 │ │ │ │ @@ -304123,66 +304123,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #164] @ 29ccc0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 29ccc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29c9cc │ │ │ │ ldr r1, [pc, #132] @ 29ccc8 │ │ │ │ ldr r0, [pc, #132] @ 29cccc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29c9cc │ │ │ │ ldr r1, [pc, #116] @ 29ccd0 │ │ │ │ ldr r0, [pc, #116] @ 29ccd4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29cad4 │ │ │ │ ldr r1, [pc, #100] @ 29ccd8 │ │ │ │ ldr r0, [pc, #100] @ 29ccdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29c9b0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strdeq pc, [r8], #-228 @ 0xffffff1c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrdeq pc, [r8], #-228 @ 0xffffff1c │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq sl, r3, r8, lsl #1 │ │ │ │ andeq r2, r0, r0, lsl #21 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r7, r7, ip, ror #24 │ │ │ │ - eorseq r7, r7, r4, lsl r8 │ │ │ │ + eorseq r7, r7, ip, lsl #26 │ │ │ │ + @ instruction: 0x003778b4 │ │ │ │ andeq r2, r0, ip, lsr #13 │ │ │ │ subeq pc, r8, r0, lsl #27 │ │ │ │ - eorseq r7, r7, ip, lsr #22 │ │ │ │ - eorseq r7, r7, r8, lsl #14 │ │ │ │ - eorseq r7, r7, r0, asr #21 │ │ │ │ - eorseq r7, r7, r4, lsl #13 │ │ │ │ - mlaseq r7, r8, sl, r7 │ │ │ │ - @ instruction: 0x003776b0 │ │ │ │ - mlaseq r7, ip, sl, r7 │ │ │ │ - mlaseq r7, r8, r6, r7 │ │ │ │ - eorseq r7, r7, r0, asr sl │ │ │ │ - eorseq r7, r7, r0, lsl #13 │ │ │ │ + eorseq r7, r7, ip, asr #23 │ │ │ │ + eorseq r7, r7, r8, lsr #15 │ │ │ │ + eorseq r7, r7, r0, ror #22 │ │ │ │ + eorseq r7, r7, r4, lsr #14 │ │ │ │ + eorseq r7, r7, r8, lsr fp │ │ │ │ + eorseq r7, r7, r0, asr r7 │ │ │ │ + eorseq r7, r7, ip, lsr fp │ │ │ │ + eorseq r7, r7, r8, lsr r7 │ │ │ │ + @ instruction: 0x00377af0 │ │ │ │ + eorseq r7, r7, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #176] @ 29cda8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, #4] │ │ │ │ @@ -304197,25 +304197,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29cd80 │ │ │ │ mov r1, #1 │ │ │ │ - bl 3b3dbc │ │ │ │ + bl 3b3e5c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 3b20c8 │ │ │ │ + bl 3b2168 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #220] @ 0xdc │ │ │ │ add r0, r4, #408 @ 0x198 │ │ │ │ bl 29c750 │ │ │ │ add r0, r4, #536 @ 0x218 │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -304226,17 +304226,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 29cdb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #348 @ 0x15c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ bl 177b28 │ │ │ │ @ instruction: 0x00539d90 │ │ │ │ - @ instruction: 0x00437a94 │ │ │ │ - eorseq r7, r7, r8, lsr #3 │ │ │ │ - eorseq r7, r7, ip, ror r9 │ │ │ │ + subeq r7, r3, r4, lsr fp │ │ │ │ + eorseq r7, r7, r8, asr #4 │ │ │ │ + eorseq r7, r7, ip, lsl sl │ │ │ │ @ instruction: 0x000003bb │ │ │ │ │ │ │ │ 0029cdbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -304245,28 +304245,28 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29ce28 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r1, #0 │ │ │ │ cmp r2, #0 │ │ │ │ streq r0, [r3] │ │ │ │ - bl 3b3dbc │ │ │ │ + bl 3b3e5c │ │ │ │ bl 29cce0 │ │ │ │ subs r1, r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r0, [pc, #20] @ 29ce30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5bdae0 │ │ │ │ + bl 5bdb80 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5be130 │ │ │ │ + b 5be1d0 │ │ │ │ bl 177b28 │ │ │ │ ldrheq r9, [r3], #-196 @ 0xffffff3c │ │ │ │ andeq r0, r0, r0, lsr pc │ │ │ │ │ │ │ │ 0029ce34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -304299,25 +304299,25 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2a6ffc │ │ │ │ cmp r0, #0 │ │ │ │ bne 29cf18 │ │ │ │ cmp r4, #0 │ │ │ │ beq 29cf5c │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b21c8 │ │ │ │ + bl 3b2268 │ │ │ │ ldr r3, [pc, #516] @ 29d0d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29d0c0 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r1, #0 │ │ │ │ cmp r2, #0 │ │ │ │ streq r0, [r3] │ │ │ │ - bl 3b3dbc │ │ │ │ + bl 3b3e5c │ │ │ │ bl 2a9dd8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29d00c │ │ │ │ bl 2a9e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29d014 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -304348,33 +304348,33 @@ │ │ │ │ bl 2a9dd8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29d020 │ │ │ │ bl 2a9e44 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29d09c │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b21c8 │ │ │ │ + bl 3b2268 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 2b1384 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 29ceec │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ b 29cf18 │ │ │ │ bl 2a9d6c │ │ │ │ cmp r0, #0 │ │ │ │ bne 29ce98 │ │ │ │ bl 2a9e68 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29ce98 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3bf2cc │ │ │ │ + bl 3bf36c │ │ │ │ cmp r0, #0 │ │ │ │ beq 29ce98 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r6 │ │ │ │ bl 290d38 │ │ │ │ @@ -304393,16 +304393,16 @@ │ │ │ │ b 29cf0c │ │ │ │ add r1, sp, #4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a72e0 │ │ │ │ b 29cf94 │ │ │ │ ldr r0, [pc, #164] @ 29d0dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5bdae0 │ │ │ │ - bl 5be130 │ │ │ │ + bl 5bdb80 │ │ │ │ + bl 5be1d0 │ │ │ │ b 29cf18 │ │ │ │ bl 2a9e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29cf68 │ │ │ │ ldr r3, [pc, #136] @ 29d0e0 │ │ │ │ ldr r1, [pc, #136] @ 29d0e4 │ │ │ │ ldr r0, [pc, #136] @ 29d0e8 │ │ │ │ @@ -304435,24 +304435,24 @@ │ │ │ │ subseq r9, r3, r8, lsr ip │ │ │ │ subeq pc, r8, r4, lsl sl @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrheq r9, [r3], #-188 @ 0xffffff44 │ │ │ │ subeq pc, r8, ip, asr #18 │ │ │ │ ldclmi 5, cr4, [r6, #-324] @ 0xfffffebc │ │ │ │ andeq r0, r0, r4, lsl sp │ │ │ │ - subeq r7, r3, r4, asr #15 │ │ │ │ - @ instruction: 0x00376edc │ │ │ │ - eorseq r7, r7, r4, asr #13 │ │ │ │ - @ instruction: 0x0043779c │ │ │ │ - @ instruction: 0x00376eb0 │ │ │ │ - @ instruction: 0x003776d8 │ │ │ │ + subeq r7, r3, r4, ror #16 │ │ │ │ + eorseq r6, r7, ip, ror pc │ │ │ │ + eorseq r7, r7, r4, ror #14 │ │ │ │ + subeq r7, r3, ip, lsr r8 │ │ │ │ + eorseq r6, r7, r0, asr pc │ │ │ │ + eorseq r7, r7, r8, ror r7 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ - subeq r7, r3, r8, ror r7 │ │ │ │ - eorseq r6, r7, ip, lsl #29 │ │ │ │ - mlaseq r7, r8, r6, r7 │ │ │ │ + subeq r7, r3, r8, lsl r8 │ │ │ │ + eorseq r6, r7, ip, lsr #30 │ │ │ │ + eorseq r7, r7, r8, lsr r7 │ │ │ │ andeq r0, r0, r4, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #880] @ 29d494 │ │ │ │ mov r7, r2 │ │ │ │ @@ -304510,26 +304510,26 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 29d390 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 534494 │ │ │ │ + b 534534 │ │ │ │ ldr r3, [pc, #656] @ 29d4a8 │ │ │ │ ldr ip, [pc, #656] @ 29d4ac │ │ │ │ ldr r1, [pc, #656] @ 29d4b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #648] @ 29d4b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r2, [pc, #628] @ 29d4b8 │ │ │ │ ldr r3, [pc, #596] @ 29d49c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -304542,27 +304542,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r3, [pc, #568] @ 29d4bc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #552] @ 29d4c0 │ │ │ │ ldr ip, [pc, #552] @ 29d4c4 │ │ │ │ ldr r1, [pc, #552] @ 29d4c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #544] @ 29d4cc │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ cmp r9, #0 │ │ │ │ bne 29d1dc │ │ │ │ b 29d23c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 29a100 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -304590,15 +304590,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #416] @ 29d4e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 29d23c │ │ │ │ mov r1, r7 │ │ │ │ add r0, r4, #8 │ │ │ │ bl 296748 │ │ │ │ bl 2920c0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 29d23c │ │ │ │ @@ -304641,15 +304641,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #232] @ 29d4f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #228] @ 29d4f4 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 29d2c0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r4, #8 │ │ │ │ bl 2bc950 │ │ │ │ b 29d360 │ │ │ │ ldr r1, [pc, #192] @ 29d4f8 │ │ │ │ ldr r3, [pc, #192] @ 29d4fc │ │ │ │ @@ -304657,61 +304657,61 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #184] @ 29d500 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #180] @ 29d504 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 29d2c0 │ │ │ │ bl 177b28 │ │ │ │ ldr r3, [pc, #156] @ 29d508 │ │ │ │ ldr r2, [pc, #156] @ 29d50c │ │ │ │ ldr r1, [pc, #156] @ 29d510 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r2, r6} │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ ldr r2, [pc, #140] @ 29d514 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 29d360 │ │ │ │ subseq r9, r3, r0, ror #18 │ │ │ │ subeq pc, r8, r0, lsr r7 @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq pc, r8, ip, lsl r7 @ │ │ │ │ subeq pc, r8, r8, lsl #13 │ │ │ │ - subeq r7, r3, r4, lsl #12 │ │ │ │ - eorseq r7, r7, r8, asr r5 │ │ │ │ - eorseq r6, r7, r4, lsl sp │ │ │ │ + subeq r7, r3, r4, lsr #13 │ │ │ │ + @ instruction: 0x003775f8 │ │ │ │ + @ instruction: 0x00376db4 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ subeq pc, r8, r8, lsr #12 │ │ │ │ @ instruction: 0x00001fb8 │ │ │ │ - subeq r7, r3, r4, lsl #11 │ │ │ │ - eorseq r7, r7, ip, lsr r5 │ │ │ │ - mlaseq r7, r0, ip, r6 │ │ │ │ + subeq r7, r3, r4, lsr #12 │ │ │ │ + @ instruction: 0x003775dc │ │ │ │ + eorseq r6, r7, r0, lsr sp │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ - strdeq r7, [r3], #-74 @ 0xffffffb6 │ │ │ │ - subeq r7, r3, ip, ror #9 │ │ │ │ - eorseq r7, r7, r4, ror r4 │ │ │ │ - eorseq r6, r7, r0, lsl #24 │ │ │ │ + @ instruction: 0x0043759a │ │ │ │ + subeq r7, r3, ip, lsl #11 │ │ │ │ + eorseq r7, r7, r4, lsl r5 │ │ │ │ + eorseq r6, r7, r0, lsr #25 │ │ │ │ andeq r0, r0, r1, ror #5 │ │ │ │ strdeq pc, [r8], #-72 @ 0xffffffb8 │ │ │ │ - eorseq r7, r7, ip, lsl #8 │ │ │ │ - subeq r7, r3, ip, lsl r4 │ │ │ │ - eorseq r6, r7, r8, lsr #22 │ │ │ │ + eorseq r7, r7, ip, lsr #9 │ │ │ │ + strheq r7, [r3], #-76 @ 0xffffffb4 │ │ │ │ + eorseq r6, r7, r8, asr #23 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ - @ instruction: 0x003773f4 │ │ │ │ - ldrdeq r7, [r3], #-60 @ 0xffffffc4 │ │ │ │ - eorseq r6, r7, r8, ror #21 │ │ │ │ + mlaseq r7, r4, r4, r7 │ │ │ │ + subeq r7, r3, ip, ror r4 │ │ │ │ + eorseq r6, r7, r8, lsl #23 │ │ │ │ andeq r0, r0, r9, lsl #6 │ │ │ │ - subeq r7, r3, ip, lsr #7 │ │ │ │ - mlaseq r7, r0, r0, r7 │ │ │ │ - @ instruction: 0x00376ab4 │ │ │ │ + subeq r7, r3, ip, asr #8 │ │ │ │ + eorseq r7, r7, r0, lsr r1 │ │ │ │ + eorseq r6, r7, r4, asr fp │ │ │ │ andeq r0, r0, r3, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #708] @ 29d7f4 │ │ │ │ mov r6, r1 │ │ │ │ @@ -304745,25 +304745,25 @@ │ │ │ │ bhi 29d7d0 │ │ │ │ bl 2a9dfc │ │ │ │ cmp r0, #0 │ │ │ │ addne r5, r4, #1016 @ 0x3f8 │ │ │ │ beq 29d730 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a0ec8 │ │ │ │ + bl 5a0f68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29d5b0 │ │ │ │ add r8, r4, #616 @ 0x268 │ │ │ │ mov r2, #12 │ │ │ │ ldr r1, [r4, #616] @ 0x268 │ │ │ │ mov r0, r8 │ │ │ │ bl 29c750 │ │ │ │ bl 268b84 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a10c4 │ │ │ │ + bl 5a1164 │ │ │ │ ldr r0, [pc, #540] @ 29d808 │ │ │ │ ldr r1, [pc, #540] @ 29d80c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 268ae0 │ │ │ │ mov r2, #13 │ │ │ │ mov r1, #12 │ │ │ │ mov r0, r8 │ │ │ │ @@ -304775,33 +304775,33 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 29d628 │ │ │ │ bl 290748 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29d700 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3abf68 │ │ │ │ + bl 3ac008 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, #3 │ │ │ │ add r1, sp, #12 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 336580 │ │ │ │ + bl 336620 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29d6f4 │ │ │ │ ldr r3, [pc, #440] @ 29d810 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29d744 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 2b61f4 │ │ │ │ mov r4, #1 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r2, [pc, #400] @ 29d814 │ │ │ │ ldr r3, [pc, #368] @ 29d7f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -304821,31 +304821,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #328] @ 29d824 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r4, #0 │ │ │ │ b 29d670 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 29d650 │ │ │ │ ldr r3, [pc, #288] @ 29d828 │ │ │ │ ldr ip, [pc, #288] @ 29d82c │ │ │ │ ldr r1, [pc, #288] @ 29d830 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #280] @ 29d834 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 29d6ec │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r0, #616]! @ 0x268 │ │ │ │ mov r2, #13 │ │ │ │ bl 29c750 │ │ │ │ b 29d610 │ │ │ │ ldr r3, [pc, #236] @ 29d838 │ │ │ │ @@ -304866,25 +304866,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 29d844 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29d664 │ │ │ │ ldr r0, [pc, #132] @ 29d848 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29d664 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #116] @ 29d84c │ │ │ │ ldr r1, [pc, #116] @ 29d850 │ │ │ │ ldr r0, [pc, #116] @ 29d854 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #112] @ 29d858 │ │ │ │ @@ -304893,66 +304893,66 @@ │ │ │ │ add r3, r3, #528 @ 0x210 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq pc, r8, r8, lsr r3 @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq pc, r8, r8, lsl r3 @ │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ ldrsheq r9, [r3], #-76 @ 0xffffffb4 │ │ │ │ - eorseq r6, r7, r0, asr r9 │ │ │ │ + @ instruction: 0x003769f0 │ │ │ │ andeq r0, r0, fp, asr fp │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq pc, r8, r8, ror #3 │ │ │ │ - subeq r7, r3, r4, asr r1 │ │ │ │ - eorseq r7, r7, r4, lsl #3 │ │ │ │ - eorseq r6, r7, r4, ror #16 │ │ │ │ + strdeq r7, [r3], #-20 @ 0xffffffec │ │ │ │ + eorseq r7, r7, r4, lsr #4 │ │ │ │ + eorseq r6, r7, r4, lsl #18 │ │ │ │ andeq r0, r0, ip, ror #22 │ │ │ │ - subeq r7, r3, r0, lsl r1 │ │ │ │ - eorseq r7, r7, ip, ror r1 │ │ │ │ - eorseq r6, r7, r4, lsr #16 │ │ │ │ + strheq r7, [r3], #-16 │ │ │ │ + eorseq r7, r7, ip, lsl r2 │ │ │ │ + eorseq r6, r7, r4, asr #17 │ │ │ │ andeq r0, r0, r7, ror fp │ │ │ │ andeq r1, r0, ip, lsl #27 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r7, r7, r4, lsl #2 │ │ │ │ - eorseq r7, r7, r0, lsr #2 │ │ │ │ - subeq r7, r3, r4, asr #32 │ │ │ │ - eorseq r6, r7, r8, asr r7 │ │ │ │ - eorseq r7, r7, r8, lsl #1 │ │ │ │ + eorseq r7, r7, r4, lsr #3 │ │ │ │ + eorseq r7, r7, r0, asr #3 │ │ │ │ + subeq r7, r3, r4, ror #1 │ │ │ │ + @ instruction: 0x003767f8 │ │ │ │ + eorseq r7, r7, r8, lsr #2 │ │ │ │ andeq r0, r0, r3, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #528] @ 29da84 │ │ │ │ ldr r3, [pc, #528] @ 29da88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 3abfd4 │ │ │ │ + bl 3ac074 │ │ │ │ ldr r9, [pc, #496] @ 29da8c │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, #0 │ │ │ │ mov r7, r1 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #476] @ 29da90 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #464] @ 29da94 │ │ │ │ mov r6, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [pc, #456] @ 29da98 │ │ │ │ bl 268ae0 │ │ │ │ mov r0, #0 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r3, [r4, #864] @ 0x360 │ │ │ │ ldr r2, [r4, #868] @ 0x364 │ │ │ │ orrs r3, r3, r2 │ │ │ │ beq 29d9ac │ │ │ │ ldr r3, [r4, #840] @ 0x348 │ │ │ │ ldr r2, [r4, #844] @ 0x34c │ │ │ │ ldr r1, [r4, #904] @ 0x388 │ │ │ │ @@ -304963,32 +304963,32 @@ │ │ │ │ ldr r3, [r4, #908] @ 0x38c │ │ │ │ str r2, [r4, #852] @ 0x354 │ │ │ │ sbc r6, r2, r3 │ │ │ │ orrs r3, r5, r6 │ │ │ │ beq 29d96c │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5e3c14 │ │ │ │ + bl 5e3cb4 │ │ │ │ ldr r3, [pc, #368] @ 29da9c │ │ │ │ mov r2, #0 │ │ │ │ - bl 5e3c88 │ │ │ │ + bl 5e3d28 │ │ │ │ add r7, r4, #832 @ 0x340 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e3c28 │ │ │ │ + bl 5e3cc8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 5e3ef4 │ │ │ │ + bl 5e3f94 │ │ │ │ ldr r3, [pc, #316] @ 29daa0 │ │ │ │ mov r2, #0 │ │ │ │ - bl 5e3ef4 │ │ │ │ + bl 5e3f94 │ │ │ │ strd r0, [r7] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #9 │ │ │ │ ldr r1, [r0, #616]! @ 0x268 │ │ │ │ bl 29c750 │ │ │ │ ldr r2, [pc, #288] @ 29daa4 │ │ │ │ ldr r3, [pc, #256] @ 29da88 │ │ │ │ @@ -305000,15 +305000,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 29da80 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 268b84 │ │ │ │ ldr r2, [pc, #220] @ 29da90 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ ldr r2, [r4, #856] @ 0x358 │ │ │ │ ldr r3, [pc, #228] @ 29daa8 │ │ │ │ subs r0, r0, r2 │ │ │ │ ldr r2, [r4, #860] @ 0x35c │ │ │ │ str r0, [r4, #864] @ 0x360 │ │ │ │ sbc r1, r1, r2 │ │ │ │ str r1, [r4, #868] @ 0x364 │ │ │ │ @@ -305034,49 +305034,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #112] @ 29dab8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 29dabc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29d8e8 │ │ │ │ ldr r1, [pc, #80] @ 29dac0 │ │ │ │ ldr r0, [pc, #80] @ 29dac4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29d8e8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strdeq lr, [r8], #-248 @ 0xffffff08 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrdeq lr, [r8], #-244 @ 0xffffff0c │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - eorseq r6, r7, r8, ror r6 │ │ │ │ + eorseq r6, r7, r8, lsl r7 │ │ │ │ andeq r0, r0, r7, ror #25 │ │ │ │ eormi r0, r0, r0 │ │ │ │ addmi r4, pc, r0 │ │ │ │ subeq lr, r8, r8, ror #29 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r2, r0, r0, lsl #21 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r6, r7, ip, lsr r9 │ │ │ │ - eorseq r6, r7, r8, asr r8 │ │ │ │ - eorseq r6, r7, r4, lsl r9 │ │ │ │ - eorseq r6, r7, r4, lsl #17 │ │ │ │ + @ instruction: 0x003769dc │ │ │ │ + @ instruction: 0x003768f8 │ │ │ │ + @ instruction: 0x003769b4 │ │ │ │ + eorseq r6, r7, r4, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ bl 2b6758 │ │ │ │ ldr r6, [pc, #228] @ 29dbcc │ │ │ │ @@ -305090,15 +305090,15 @@ │ │ │ │ bl 29c750 │ │ │ │ ldr r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #14 │ │ │ │ bne 29db70 │ │ │ │ add r5, r4, #920 @ 0x398 │ │ │ │ b 29db2c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a0ec8 │ │ │ │ + bl 5a0f68 │ │ │ │ ldr r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #14 │ │ │ │ bne 29db70 │ │ │ │ bl 2b6758 │ │ │ │ mov r1, #250 @ 0xfa │ │ │ │ cmp r0, #0 │ │ │ │ bne 29db18 │ │ │ │ @@ -305115,15 +305115,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ mov r1, #1 │ │ │ │ b 29c750 │ │ │ │ mov r5, #120 @ 0x78 │ │ │ │ add r4, r4, #920 @ 0x398 │ │ │ │ b 29db8c │ │ │ │ mov r0, r4 │ │ │ │ - bl 5a0ec8 │ │ │ │ + bl 5a0f68 │ │ │ │ subs r5, r5, #1 │ │ │ │ beq 29db9c │ │ │ │ bl 2b6758 │ │ │ │ mov r1, #250 @ 0xfa │ │ │ │ cmp r0, #0 │ │ │ │ bne 29db7c │ │ │ │ bl 2b6758 │ │ │ │ @@ -305132,19 +305132,19 @@ │ │ │ │ ldr r3, [pc, #32] @ 29dbd0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29db48 │ │ │ │ ldr r0, [pc, #16] @ 29dbd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ b 29db48 │ │ │ │ subeq lr, r8, r8, lsl #27 │ │ │ │ andeq r2, r0, ip, lsr #18 │ │ │ │ - eorseq r6, r7, r0, asr #26 │ │ │ │ + eorseq r6, r7, r0, ror #27 │ │ │ │ │ │ │ │ 0029dbd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #312] @ 29dd28 │ │ │ │ @@ -305158,15 +305158,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [pc, #272] @ 29dd30 │ │ │ │ bl 299998 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a7d80 │ │ │ │ + bl 5a7e20 │ │ │ │ ldr r3, [pc, #260] @ 29dd34 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29dc90 │ │ │ │ ldr r3, [r4, #1228] @ 0x4cc │ │ │ │ @@ -305182,15 +305182,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 29dd24 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 299984 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a7cfc │ │ │ │ + bl 5a7d9c │ │ │ │ str r0, [r4, #1228] @ 0x4cc │ │ │ │ b 29dc4c │ │ │ │ ldr r3, [pc, #164] @ 29dd3c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29dc40 │ │ │ │ @@ -305208,39 +305208,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 29dd48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29dc40 │ │ │ │ ldr r0, [pc, #52] @ 29dd4c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29dc40 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq lr, r8, ip, ror ip │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq lr, r8, r0, asr #24 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq lr, r8, r8, lsl ip │ │ │ │ andeq r2, r0, r4, asr #17 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r6, r7, r0, lsr ip │ │ │ │ - eorseq r6, r7, r4, asr #24 │ │ │ │ + @ instruction: 0x00376cd0 │ │ │ │ + eorseq r6, r7, r4, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [pc, #1016] @ 29e160 │ │ │ │ ldr r1, [pc, #1016] @ 29e164 │ │ │ │ ldr r2, [pc, #1016] @ 29e168 │ │ │ │ @@ -305260,24 +305260,24 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 29e158 │ │ │ │ mov r5, #0 │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, r5 │ │ │ │ beq 29e134 │ │ │ │ - bl 32ac94 │ │ │ │ + bl 32ad34 │ │ │ │ add r9, r4, #408 @ 0x198 │ │ │ │ str r0, [r4, #192] @ 0xc0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b1234 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ bl 29c750 │ │ │ │ - bl 5bfc70 │ │ │ │ + bl 5bfd10 │ │ │ │ str r0, [r4, #412] @ 0x19c │ │ │ │ ldr r0, [r4] │ │ │ │ bl 2ba3fc │ │ │ │ ldr r3, [pc, #888] @ 29e170 │ │ │ │ str r5, [r4, #412] @ 0x19c │ │ │ │ ldr sl, [r7, r3] │ │ │ │ ldr r3, [sl] │ │ │ │ @@ -305304,33 +305304,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #592 @ 0x250 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #792] @ 29e180 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r9 │ │ │ │ bl 29c750 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ bl 29dbd8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ bl 29b324 │ │ │ │ ldrb r3, [r4, #924] @ 0x39c │ │ │ │ cmp r3, #0 │ │ │ │ bne 29e108 │ │ │ │ ldr r3, [pc, #728] @ 29e184 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29e15c │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ ldr r2, [pc, #712] @ 29e188 │ │ │ │ ldr r3, [pc, #676] @ 29e168 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -305379,21 +305379,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 29e1a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29dea4 │ │ │ │ bl 2bfd34 │ │ │ │ b 29df20 │ │ │ │ ldr r3, [pc, #476] @ 29e1a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -305411,24 +305411,24 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #16 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #388] @ 29e1a8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 29e1ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29de0c │ │ │ │ ldr r3, [pc, #356] @ 29e1b0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29de20 │ │ │ │ ldr r3, [pc, #312] @ 29e198 │ │ │ │ @@ -305444,46 +305444,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 29e1b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29de20 │ │ │ │ ldr r0, [pc, #236] @ 29e1b8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29de20 │ │ │ │ ldr r1, [pc, #216] @ 29e1bc │ │ │ │ ldr r0, [pc, #216] @ 29e1c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29de0c │ │ │ │ ldr r0, [pc, #200] @ 29e1c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29dea4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ add r4, r8, #1232 @ 0x4d0 │ │ │ │ mov r0, r4 │ │ │ │ bl 299998 │ │ │ │ ldr r0, [r8, #1228] @ 0x4cc │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r8, #1228] @ 0x4cc │ │ │ │ bl 299984 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ ldr r3, [pc, #140] @ 29e1c8 │ │ │ │ @@ -305498,38 +305498,38 @@ │ │ │ │ bl 177b28 │ │ │ │ bl 177ae4 │ │ │ │ subseq r8, r3, r8, lsl sp │ │ │ │ strdeq lr, [r8], #-172 @ 0xffffff54 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq lr, r8, r4, ror #21 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - ldrdeq r6, [r3], #-144 @ 0xffffff70 │ │ │ │ - @ instruction: 0x00376bd0 │ │ │ │ - eorseq r6, r7, r4, ror #1 │ │ │ │ + subeq r6, r3, r0, ror sl │ │ │ │ + eorseq r6, r7, r0, ror ip │ │ │ │ + eorseq r6, r7, r4, lsl #3 │ │ │ │ andeq r0, r0, sp, ror r3 │ │ │ │ ldrsbeq r8, [r3], #-188 @ 0xffffff44 │ │ │ │ subeq lr, r8, ip, lsr #19 │ │ │ │ subseq r8, r3, r4, ror fp │ │ │ │ @ instruction: 0xffffea30 │ │ │ │ andeq r3, r0, r0, lsr r5 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - mlaseq r7, r0, sl, r6 │ │ │ │ + eorseq r6, r7, r0, lsr fp │ │ │ │ andeq r2, r0, r0, lsl #21 │ │ │ │ - eorseq r6, r7, r0, asr r9 │ │ │ │ - eorseq r6, r7, ip, ror r2 │ │ │ │ + @ instruction: 0x003769f0 │ │ │ │ + eorseq r6, r7, ip, lsl r3 │ │ │ │ andeq r1, r0, r8, ror #27 │ │ │ │ - @ instruction: 0x003768dc │ │ │ │ - eorseq r6, r7, r4, lsl r9 │ │ │ │ - mlaseq r7, r0, r8, r6 │ │ │ │ - eorseq r6, r7, r0, lsl r2 │ │ │ │ - eorseq r6, r7, r4, lsl #19 │ │ │ │ - subeq r6, r3, r0, ror #13 │ │ │ │ - @ instruction: 0x00375df4 │ │ │ │ - eorseq r6, r7, r8, asr #11 │ │ │ │ + eorseq r6, r7, ip, ror r9 │ │ │ │ + @ instruction: 0x003769b4 │ │ │ │ + eorseq r6, r7, r0, lsr r9 │ │ │ │ + @ instruction: 0x003762b0 │ │ │ │ + eorseq r6, r7, r4, lsr #20 │ │ │ │ + subeq r6, r3, r0, lsl #15 │ │ │ │ + mlaseq r7, r4, lr, r5 │ │ │ │ + eorseq r6, r7, r8, ror #12 │ │ │ │ andeq r0, r0, sl, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #180] @ 29e2a8 │ │ │ │ @@ -305554,42 +305554,42 @@ │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 29dbd8 │ │ │ │ ldr r0, [pc, #100] @ 29e2ac │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r1, [pc, #80] @ 29e2b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #652 @ 0x28c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #68] @ 29e2b4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 5a8dc8 │ │ │ │ + b 5a8e68 │ │ │ │ mov r2, #10 │ │ │ │ b 29e220 │ │ │ │ ldr r3, [pc, #44] @ 29e2b8 │ │ │ │ ldr r1, [pc, #44] @ 29e2bc │ │ │ │ ldr r0, [pc, #44] @ 29e2c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 29e2c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #624 @ 0x270 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq lr, r8, r4, ror r6 │ │ │ │ @ instruction: 0x00001fb8 │ │ │ │ - subeq r6, r3, r4, asr #11 │ │ │ │ - eorseq r6, r7, ip, asr r8 │ │ │ │ - @ instruction: 0x00436590 │ │ │ │ - eorseq r5, r7, r4, lsr #25 │ │ │ │ - eorseq r6, r7, r4, lsl r8 │ │ │ │ + subeq r6, r3, r4, ror #12 │ │ │ │ + @ instruction: 0x003768fc │ │ │ │ + subeq r6, r3, r0, lsr r6 │ │ │ │ + eorseq r5, r7, r4, asr #26 │ │ │ │ + @ instruction: 0x003768b4 │ │ │ │ andeq r0, r0, fp, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #480] @ 29e4c0 │ │ │ │ mov r7, r2 │ │ │ │ @@ -305619,15 +305619,15 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r3, #2 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, sp, #20 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 5d3930 │ │ │ │ + bl 5d39d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e324 │ │ │ │ ldr r2, [pc, #356] @ 29e4d0 │ │ │ │ ldr r3, [pc, #344] @ 29e4c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -305651,15 +305651,15 @@ │ │ │ │ beq 29e364 │ │ │ │ cmp r4, #0 │ │ │ │ beq 29e430 │ │ │ │ mov r0, r6 │ │ │ │ bl 29e1d8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ b 29e364 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #2 │ │ │ │ bls 29e44c │ │ │ │ cmp r3, #3 │ │ │ │ bne 29e3b4 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ @@ -305677,15 +305677,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2cb984 │ │ │ │ b 29e3b4 │ │ │ │ mov r3, #2 │ │ │ │ add r0, sp, #20 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 5d3ae4 │ │ │ │ + bl 5d3b84 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 29e3c8 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, r5, #8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2bc770 │ │ │ │ b 29e3b4 │ │ │ │ @@ -305702,31 +305702,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #680 @ 0x2a8 │ │ │ │ ldr r2, [pc, #68] @ 29e4e8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r6, #616 @ 0x268 │ │ │ │ bl 29c750 │ │ │ │ b 29e3b4 │ │ │ │ bl 177ae4 │ │ │ │ subseq r8, r3, r0, lsr #15 │ │ │ │ subeq lr, r8, r0, lsl #11 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - ldrdeq r6, [r3], #-78 @ 0xffffffb2 │ │ │ │ + subeq r6, r3, lr, ror r5 │ │ │ │ subeq lr, r8, r0, lsl #10 │ │ │ │ - eorseq r6, r7, r8, lsl #13 │ │ │ │ - @ instruction: 0x00436398 │ │ │ │ - eorseq r5, r6, r8, lsl #12 │ │ │ │ - mlaseq r7, ip, sl, r5 │ │ │ │ - eorseq pc, r4, r4, lsr #27 │ │ │ │ + eorseq r6, r7, r8, lsr #14 │ │ │ │ + subeq r6, r3, r8, lsr r4 │ │ │ │ + eorseq r5, r6, r8, lsr #13 │ │ │ │ + eorseq r5, r7, ip, lsr fp │ │ │ │ + eorseq pc, r4, r4, asr #28 │ │ │ │ andeq r0, r0, sp, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r2 │ │ │ │ mov r2, #0 │ │ │ │ @@ -305743,15 +305743,15 @@ │ │ │ │ beq 29e544 │ │ │ │ bl 174e0c │ │ │ │ ldr r0, [r5, #1376] @ 0x560 │ │ │ │ bl 1758c8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #1376] @ 0x560 │ │ │ │ mov r0, r4 │ │ │ │ - bl 534438 │ │ │ │ + bl 5344d8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -305783,15 +305783,15 @@ │ │ │ │ ldr r3, [pc, #2608] @ 29f004 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ ldr r7, [r4, r3] │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, r1 │ │ │ │ bne 29ebcc │ │ │ │ - bl 5af8e8 │ │ │ │ + bl 5af988 │ │ │ │ ldr r2, [pc, #2580] @ 29f008 │ │ │ │ ldr r6, [pc, #2580] @ 29f00c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -305807,24 +305807,24 @@ │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ beq 29e71c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29ea1c │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b3adc │ │ │ │ + bl 3b3b7c │ │ │ │ lsl r9, r0, #16 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b3adc │ │ │ │ + bl 3b3b7c │ │ │ │ lsr r9, r9, #16 │ │ │ │ lsl fp, r0, #16 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b2438 │ │ │ │ + bl 3b24d8 │ │ │ │ lsr fp, fp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29ec7c │ │ │ │ sub r9, r9, #1 │ │ │ │ cmp r9, #6 │ │ │ │ and r4, r4, r6 │ │ │ │ and sl, sl, r6 │ │ │ │ @@ -305839,15 +305839,15 @@ │ │ │ │ cmp r1, sl │ │ │ │ bne 29eb78 │ │ │ │ cmp fp, #512 @ 0x200 │ │ │ │ bhi 29eb78 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b31a8 │ │ │ │ + bl 3b3248 │ │ │ │ cmp r0, sl │ │ │ │ bne 29ecc8 │ │ │ │ ldr r2, [pc, #2364] @ 29f018 │ │ │ │ sub r4, r4, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r4, #6 │ │ │ │ bhi 29e608 │ │ │ │ @@ -305866,23 +305866,23 @@ │ │ │ │ bne 29eaf0 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ cmp r1, #0 │ │ │ │ beq 29e894 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 29dbd8 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29eab8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #616] @ 0x268 │ │ │ │ cmp r3, #8 │ │ │ │ beq 29eae0 │ │ │ │ - bl 5afcb8 │ │ │ │ + bl 5afd58 │ │ │ │ ldr r2, [pc, #2236] @ 29f01c │ │ │ │ ldr r3, [pc, #2204] @ 29f000 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #588] @ 0x24c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -305921,21 +305921,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2052] @ 29f02c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29e608 │ │ │ │ ldr r9, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ eor r3, r9, r9, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -305950,15 +305950,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #760 @ 0x2f8 │ │ │ │ ldr r2, [pc, #1980] @ 29f03c │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ cmp r1, #0 │ │ │ │ bne 29e728 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #616] @ 0x268 │ │ │ │ cmp r3, #8 │ │ │ │ beq 29eae0 │ │ │ │ @@ -305984,36 +305984,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1824] @ 29f044 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29e754 │ │ │ │ cmp fp, #0 │ │ │ │ beq 29ef2c │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ add r4, r8, #1 │ │ │ │ add r3, sp, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb r2, [r3, #77] @ 0x4d │ │ │ │ - bl 32c440 │ │ │ │ + bl 32c4e0 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 29ec44 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, sp, #52 @ 0x34 │ │ │ │ - bl 33df58 │ │ │ │ + bl 33dff8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e608 │ │ │ │ b 29e71c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ eor r2, r1, r1, ror #16 │ │ │ │ lsr r2, r2, #8 │ │ │ │ @@ -306050,15 +306050,15 @@ │ │ │ │ beq 29e608 │ │ │ │ b 29e728 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29ed78 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, r3, #736 @ 0x2e0 │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ b 29e608 │ │ │ │ ldr r3, [pc, #1572] @ 29f048 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29e644 │ │ │ │ @@ -306075,56 +306075,56 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1468] @ 29f04c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29e644 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov r2, #5 │ │ │ │ add r0, r4, #616 @ 0x268 │ │ │ │ mov r1, #8 │ │ │ │ bl 29c750 │ │ │ │ add r0, r4, #640 @ 0x280 │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ b 29e608 │ │ │ │ ldr r3, [pc, #1424] @ 29f050 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29ed14 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #616] @ 0x268 │ │ │ │ cmp r3, #8 │ │ │ │ bne 29e8b0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, r3, #640 @ 0x280 │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ b 29e8a4 │ │ │ │ ldr r3, [pc, #1372] @ 29f054 │ │ │ │ ldr r2, [pc, #1372] @ 29f058 │ │ │ │ ldr r1, [pc, #1372] @ 29f05c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #700 @ 0x2bc │ │ │ │ ldr r2, [pc, #1352] @ 29f060 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b 29e720 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ ldrb r3, [sp, #88] @ 0x58 │ │ │ │ eor r2, r1, r1, ror #16 │ │ │ │ lsr r2, r2, #8 │ │ │ │ bic r2, r2, #65280 @ 0xff00 │ │ │ │ @@ -306157,15 +306157,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #700 @ 0x2bc │ │ │ │ ldr r2, [pc, #1212] @ 29f074 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b 29e720 │ │ │ │ ldr r3, [pc, #1188] @ 29f078 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ @@ -306182,73 +306182,73 @@ │ │ │ │ beq 29ef1c │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1088] @ 29f07c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29e5e8 │ │ │ │ ldr r3, [pc, #1076] @ 29f080 │ │ │ │ ldr r2, [pc, #1076] @ 29f084 │ │ │ │ ldr r1, [pc, #1076] @ 29f088 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #728 @ 0x2d8 │ │ │ │ ldr r2, [pc, #1056] @ 29f08c │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b 29e720 │ │ │ │ add r1, sp, #52 @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b2240 │ │ │ │ + bl 3b22e0 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b 29e720 │ │ │ │ ldr r3, [pc, #1016] @ 29f090 │ │ │ │ ldr r1, [pc, #1016] @ 29f094 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [pc, #1008] @ 29f098 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1000] @ 29f09c │ │ │ │ add r3, r3, #700 @ 0x2bc │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b 29e720 │ │ │ │ ldr r3, [pc, #976] @ 29f0a0 │ │ │ │ ldr r1, [pc, #976] @ 29f0a4 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [pc, #968] @ 29f0a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r2, [pc, #956] @ 29f0ac │ │ │ │ add r3, r3, #700 @ 0x2bc │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ str sl, [sp, #12] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b 29e720 │ │ │ │ ldr r0, [pc, #932] @ 29f0b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29e644 │ │ │ │ ldr r3, [pc, #776] @ 29f024 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 29ead0 │ │ │ │ ldr r3, [pc, #760] @ 29f028 │ │ │ │ @@ -306259,21 +306259,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #836] @ 29f0b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29e894 │ │ │ │ ldr r3, [pc, #824] @ 29f0b8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29ea0c │ │ │ │ @@ -306295,22 +306295,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #696] @ 29f0bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29ea0c │ │ │ │ ldr r3, [pc, #684] @ 29f0c0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29e850 │ │ │ │ @@ -306327,22 +306327,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #576] @ 29f0c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29e850 │ │ │ │ ldr r3, [pc, #564] @ 29f0c8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29e714 │ │ │ │ @@ -306359,151 +306359,151 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 29f0cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29e714 │ │ │ │ ldr r0, [pc, #444] @ 29f0d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29e754 │ │ │ │ ldr r0, [pc, #432] @ 29f0d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29e5e8 │ │ │ │ ldr r3, [pc, #420] @ 29f0d8 │ │ │ │ ldr r2, [pc, #420] @ 29f0dc │ │ │ │ ldr r1, [pc, #420] @ 29f0e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #700 @ 0x2bc │ │ │ │ ldr r2, [pc, #400] @ 29f0e4 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b 29e720 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #380] @ 29f0e8 │ │ │ │ ldr r1, [pc, #380] @ 29f0ec │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, sl} │ │ │ │ ldr r3, [pc, #372] @ 29f0f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #364] @ 29f0f4 │ │ │ │ add r3, r3, #700 @ 0x2bc │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b 29e720 │ │ │ │ ldr r0, [pc, #344] @ 29f0f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29e894 │ │ │ │ ldr r0, [pc, #332] @ 29f0fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29e608 │ │ │ │ ldr r0, [pc, #320] @ 29f100 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29e850 │ │ │ │ ldr r0, [pc, #304] @ 29f104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29ea0c │ │ │ │ ldr r0, [pc, #288] @ 29f108 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29e714 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrdeq lr, [r8], #-44 @ 0xffffffd4 │ │ │ │ ldrdeq lr, [r8], #-40 @ 0xffffffd8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r8, r3, ip, lsl #9 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r3, [r0], -fp │ │ │ │ subeq lr, r7, r8, ror pc │ │ │ │ - subeq r6, r3, r2, lsr r1 │ │ │ │ + ldrdeq r6, [r3], #-18 @ 0xffffffee │ │ │ │ subeq lr, r8, ip, lsl #2 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r6, r7, r0, lsr r6 │ │ │ │ - strheq r5, [r3], #-248 @ 0xffffff08 │ │ │ │ - @ instruction: 0x003765d4 │ │ │ │ - @ instruction: 0x003756d0 │ │ │ │ + @ instruction: 0x003766d0 │ │ │ │ + subeq r6, r3, r8, asr r0 │ │ │ │ + eorseq r6, r7, r4, ror r6 │ │ │ │ + eorseq r5, r7, r0, ror r7 │ │ │ │ andeq r0, r0, sp, ror #18 │ │ │ │ andeq r2, r0, ip, lsr #26 │ │ │ │ - @ instruction: 0x003765f8 │ │ │ │ + mlaseq r7, r8, r6, r6 │ │ │ │ andeq r1, r0, r4, lsl sl │ │ │ │ - ldrsbeq r6, [r7], -r8 @ │ │ │ │ + eorseq r6, r7, r8, ror r1 │ │ │ │ andeq r3, r0, ip, asr r4 │ │ │ │ - subeq r5, r3, r0, lsr #26 │ │ │ │ - @ instruction: 0x003761d4 │ │ │ │ - eorseq r5, r7, r8, lsr r4 │ │ │ │ + subeq r5, r3, r0, asr #27 │ │ │ │ + eorseq r6, r7, r4, ror r2 │ │ │ │ + @ instruction: 0x003754d8 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ @ instruction: 0x0047ea90 │ │ │ │ - eorseq r6, r7, ip, asr r0 │ │ │ │ - mlaseq r7, ip, r3, r5 │ │ │ │ - subeq r5, r3, ip, ror ip │ │ │ │ + ldrsheq r6, [r7], -ip @ │ │ │ │ + eorseq r5, r7, ip, lsr r4 │ │ │ │ + subeq r5, r3, ip, lsl sp │ │ │ │ andeq r0, r0, r3, asr #19 │ │ │ │ muleq r0, r8, r8 │ │ │ │ - @ instruction: 0x00375ed8 │ │ │ │ - subeq r5, r3, ip, asr #23 │ │ │ │ - eorseq r6, r7, r0, asr r1 │ │ │ │ - eorseq r5, r7, r4, ror #5 │ │ │ │ + eorseq r5, r7, r8, ror pc │ │ │ │ + subeq r5, r3, ip, ror #24 │ │ │ │ + @ instruction: 0x003761f0 │ │ │ │ + eorseq r5, r7, r4, lsl #7 │ │ │ │ andeq r0, r0, lr, asr r9 │ │ │ │ - eorseq r5, r7, r8, lsr #30 │ │ │ │ - mlaseq r7, r8, r2, r5 │ │ │ │ - subeq r5, r3, r8, ror fp │ │ │ │ + eorseq r5, r7, r8, asr #31 │ │ │ │ + eorseq r5, r7, r8, lsr r3 │ │ │ │ + subeq r5, r3, r8, lsl ip │ │ │ │ @ instruction: 0x000009bb │ │ │ │ - eorseq r5, r7, r8, ror #30 │ │ │ │ - eorseq r5, r7, r0, ror #4 │ │ │ │ - subeq r5, r3, r0, asr #22 │ │ │ │ + eorseq r6, r7, r8 │ │ │ │ + eorseq r5, r7, r0, lsl #6 │ │ │ │ + subeq r5, r3, r0, ror #23 │ │ │ │ andeq r0, r0, sp, asr #19 │ │ │ │ - mlaseq r7, r0, lr, r5 │ │ │ │ - eorseq r6, r7, r4, asr r1 │ │ │ │ + eorseq r5, r7, r0, lsr pc │ │ │ │ + @ instruction: 0x003761f4 │ │ │ │ andeq r2, r0, ip, lsr r8 │ │ │ │ - eorseq r5, r7, ip, ror #29 │ │ │ │ + eorseq r5, r7, ip, lsl #31 │ │ │ │ andeq r2, r0, r4, lsr #17 │ │ │ │ - eorseq r5, r7, r4, asr pc │ │ │ │ + @ instruction: 0x00375ff4 │ │ │ │ andeq r3, r0, r8, lsr r2 │ │ │ │ - eorseq r5, r7, r4, ror sp │ │ │ │ - eorseq r6, r7, r8, lsr r0 │ │ │ │ - eorseq r5, r7, r0, lsr #24 │ │ │ │ - subeq r5, r3, r4, ror #17 │ │ │ │ - eorseq r5, r7, ip, lsr lr │ │ │ │ - @ instruction: 0x00374ffc │ │ │ │ + eorseq r5, r7, r4, lsl lr │ │ │ │ + ldrsbeq r6, [r7], -r8 @ │ │ │ │ + eorseq r5, r7, r0, asr #25 │ │ │ │ + subeq r5, r3, r4, lsl #19 │ │ │ │ + @ instruction: 0x00375edc │ │ │ │ + mlaseq r7, ip, r0, r5 │ │ │ │ andeq r0, r0, sl, lsl #20 │ │ │ │ - @ instruction: 0x00375ddc │ │ │ │ - eorseq r4, r7, r4, asr #31 │ │ │ │ - subeq r5, r3, r4, lsr #17 │ │ │ │ + eorseq r5, r7, ip, ror lr │ │ │ │ + eorseq r5, r7, r4, rrx │ │ │ │ + subeq r5, r3, r4, asr #18 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ - eorseq r5, r7, r8, asr pc │ │ │ │ - eorseq r5, r7, r4, ror #29 │ │ │ │ - eorseq r5, r7, ip, asr #28 │ │ │ │ - eorseq r5, r7, ip, asr #26 │ │ │ │ - eorseq r5, r7, r0, asr #25 │ │ │ │ + @ instruction: 0x00375ff8 │ │ │ │ + eorseq r5, r7, r4, lsl #31 │ │ │ │ + eorseq r5, r7, ip, ror #29 │ │ │ │ + eorseq r5, r7, ip, ror #27 │ │ │ │ + eorseq r5, r7, r0, ror #26 │ │ │ │ │ │ │ │ 0029f10c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #1232 @ 0x4d0 │ │ │ │ @@ -306550,19 +306550,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 29f10c │ │ │ │ cmp r0, #0 │ │ │ │ beq 29f1e0 │ │ │ │ ldr r0, [r4, #624] @ 0x270 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29f1e0 │ │ │ │ - bl 3b1fcc │ │ │ │ + bl 3b206c │ │ │ │ mov r0, r5 │ │ │ │ bl 299984 │ │ │ │ add r0, r4, #628 @ 0x274 │ │ │ │ - bl 5a196c │ │ │ │ + bl 5a1a0c │ │ │ │ mov r6, #0 │ │ │ │ strb r6, [r4, #632] @ 0x278 │ │ │ │ ldr r3, [r9] │ │ │ │ ldr r1, [pc, #436] @ 29f3b8 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -306570,22 +306570,22 @@ │ │ │ │ ldr r9, [r4, #624] @ 0x270 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r4, #624] @ 0x270 │ │ │ │ bl 299984 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, r6 │ │ │ │ beq 29f244 │ │ │ │ - bl 3b4080 │ │ │ │ + bl 3b4120 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 3b1fcc │ │ │ │ + bl 3b206c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 3b26f8 │ │ │ │ + bl 3b2798 │ │ │ │ str r6, [r4, #104] @ 0x68 │ │ │ │ mov r0, r9 │ │ │ │ - bl 3b26f8 │ │ │ │ + bl 3b2798 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29f304 │ │ │ │ ldr r2, [pc, #348] @ 29f3bc │ │ │ │ ldr r3, [pc, #320] @ 29f3a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -306616,21 +306616,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 29f3cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29f19c │ │ │ │ ldr r3, [pc, #196] @ 29f3d0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29f258 │ │ │ │ ldr r3, [pc, #164] @ 29f3c4 │ │ │ │ @@ -306646,47 +306646,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 29f3d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29f258 │ │ │ │ ldr r0, [pc, #84] @ 29f3d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29f258 │ │ │ │ ldr r0, [pc, #72] @ 29f3dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29f19c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq sp, r8, r8, lsl #14 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq sp, r8, r8, ror #13 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - eorseq r7, r4, r0, lsl #7 │ │ │ │ - eorseq r7, r4, r0, lsr r3 │ │ │ │ + eorseq r7, r4, r0, lsr #8 │ │ │ │ + @ instruction: 0x003473d0 │ │ │ │ subeq sp, r8, ip, lsl #12 │ │ │ │ andeq r2, r0, r8, lsl #3 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r5, r7, r0, ror ip │ │ │ │ + eorseq r5, r7, r0, lsl sp │ │ │ │ andeq r2, r0, r8, lsl r8 │ │ │ │ - eorseq r5, r7, ip, asr #24 │ │ │ │ - eorseq r5, r7, ip, ror #24 │ │ │ │ - eorseq r5, r7, r8, lsl #24 │ │ │ │ + eorseq r5, r7, ip, ror #25 │ │ │ │ + eorseq r5, r7, ip, lsl #26 │ │ │ │ + eorseq r5, r7, r8, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #728] @ 29f6d0 │ │ │ │ ldr r2, [pc, #728] @ 29f6d4 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -306704,15 +306704,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 29f5fc │ │ │ │ ldr r0, [r4, #1368] @ 0x558 │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #1368] @ 0x558 │ │ │ │ beq 29f448 │ │ │ │ - bl 593c50 │ │ │ │ + bl 593cf0 │ │ │ │ ldr r0, [r4, #1364] @ 0x554 │ │ │ │ mov r5, #0 │ │ │ │ bl 1753dc │ │ │ │ str r5, [r4, #1364] @ 0x554 │ │ │ │ bl 2b80c0 │ │ │ │ bl 2920c0 │ │ │ │ ldr r0, [r4, #1376] @ 0x560 │ │ │ │ @@ -306744,53 +306744,53 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ bl 299984 │ │ │ │ cmp r6, #0 │ │ │ │ beq 29f4f0 │ │ │ │ bl 2a5a64 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b4080 │ │ │ │ + bl 3b4120 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b26f8 │ │ │ │ + bl 3b2798 │ │ │ │ ldr r3, [pc, #496] @ 29f6e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3, #616] @ 0x268 │ │ │ │ sub r3, r3, #4 │ │ │ │ cmp r3, #1 │ │ │ │ bls 29f688 │ │ │ │ ldr r1, [r4, #616] @ 0x268 │ │ │ │ cmp r1, #2 │ │ │ │ beq 29f5ec │ │ │ │ ldr r0, [r4, #1228] @ 0x4cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 29f52c │ │ │ │ - bl 5a7cfc │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7d9c │ │ │ │ + bl 5a7e28 │ │ │ │ ldr r3, [r4, #616] @ 0x268 │ │ │ │ ldr r2, [pc, #436] @ 29f6ec │ │ │ │ cmp r3, #10 │ │ │ │ cmpne r3, #3 │ │ │ │ ldr r0, [r4, #596] @ 0x254 │ │ │ │ add r2, pc, r2 │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #0 │ │ │ │ add r2, r2, #24 │ │ │ │ add r3, r3, #1 │ │ │ │ add r0, r2, r0, lsl #2 │ │ │ │ mov r1, sp │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 5aa854 │ │ │ │ + bl 5aa8f4 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 29f6ac │ │ │ │ mov r2, #2 │ │ │ │ mov r0, sp │ │ │ │ strd r2, [sp] │ │ │ │ - bl 5d3ae4 │ │ │ │ + bl 5d3b84 │ │ │ │ ldr r2, [pc, #360] @ 29f6f0 │ │ │ │ ldr r3, [pc, #328] @ 29f6d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -306802,15 +306802,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 268b84 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ - bl 5a196c │ │ │ │ + bl 5a1a0c │ │ │ │ ldr r0, [pc, #284] @ 29f6f4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [pc, #280] @ 29f6f8 │ │ │ │ add r0, pc, r0 │ │ │ │ strb r3, [r4, #917] @ 0x395 │ │ │ │ bl 268ae0 │ │ │ │ b 29f49c │ │ │ │ @@ -306836,25 +306836,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 29f708 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29f430 │ │ │ │ ldr r0, [pc, #144] @ 29f70c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29f430 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #128] @ 29f710 │ │ │ │ ldr r1, [pc, #128] @ 29f714 │ │ │ │ ldr r0, [pc, #128] @ 29f718 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 29f71c │ │ │ │ @@ -306872,32 +306872,32 @@ │ │ │ │ add r3, r3, #812 @ 0x32c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq sp, r8, r4, ror r4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq sp, r8, r4, asr r4 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - eorseq r7, r4, r0, lsl #1 │ │ │ │ + eorseq r7, r4, r0, lsr #2 │ │ │ │ @ instruction: 0x00537590 │ │ │ │ subseq r7, r3, r4, asr #10 │ │ │ │ subeq sp, r8, r4, ror #5 │ │ │ │ - eorseq r4, r7, r0, ror #18 │ │ │ │ + eorseq r4, r7, r0, lsl #20 │ │ │ │ andeq r0, r0, lr, asr #11 │ │ │ │ andeq r2, r0, ip, lsr pc │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r5, r7, r8, lsr #19 │ │ │ │ - @ instruction: 0x003759bc │ │ │ │ - subeq r5, r3, ip, lsl #3 │ │ │ │ - eorseq r4, r7, r0, lsr #17 │ │ │ │ - eorseq r5, r7, r8, lsr #19 │ │ │ │ + eorseq r5, r7, r8, asr #20 │ │ │ │ + eorseq r5, r7, ip, asr sl │ │ │ │ + subeq r5, r3, ip, lsr #4 │ │ │ │ + eorseq r4, r7, r0, asr #18 │ │ │ │ + eorseq r5, r7, r8, asr #20 │ │ │ │ andeq r0, r0, r5, ror #11 │ │ │ │ - subeq r5, r3, r8, ror #2 │ │ │ │ - eorseq r4, r7, ip, ror r8 │ │ │ │ - mlaseq r7, ip, r9, r5 │ │ │ │ + subeq r5, r3, r8, lsl #4 │ │ │ │ + eorseq r4, r7, ip, lsl r9 │ │ │ │ + eorseq r5, r7, ip, lsr sl │ │ │ │ andeq r0, r0, sl, lsl #13 │ │ │ │ b 29f3e0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [r0, #616] @ 0x268 │ │ │ │ @@ -306916,24 +306916,24 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ bls 29f93c │ │ │ │ ldr r1, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ add r2, sp, #4 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 3b2304 │ │ │ │ + bl 3b23a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29f97c │ │ │ │ cmp r1, #0 │ │ │ │ beq 29f7bc │ │ │ │ mov r0, r4 │ │ │ │ bl 29dbd8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ cmp r5, #5 │ │ │ │ bne 29f918 │ │ │ │ ldr r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #5 │ │ │ │ bne 29fb18 │ │ │ │ ldr r7, [pc, #916] @ 29fb6c │ │ │ │ ldr r8, [pc, #916] @ 29fb70 │ │ │ │ @@ -306943,43 +306943,43 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 29f7f4 │ │ │ │ mov r0, r4 │ │ │ │ bl 29f14c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29fb3c │ │ │ │ - bl 3b4080 │ │ │ │ + bl 3b4120 │ │ │ │ ldr r3, [pc, #872] @ 29fb74 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ add r5, r4, #212 @ 0xd4 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #3184 @ 0xc70 │ │ │ │ mov r1, r7 │ │ │ │ blx r3 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r4, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #832] @ 29fb78 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b1fcc │ │ │ │ + bl 3b206c │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b26f8 │ │ │ │ + bl 3b2798 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r0, #616]! @ 0x268 │ │ │ │ mov r2, #6 │ │ │ │ bl 29c750 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ add r5, r4, #1264 @ 0x4f0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a10c4 │ │ │ │ + bl 5a1164 │ │ │ │ ldr r0, [r4, #616] @ 0x268 │ │ │ │ bl 2b15a8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29f86c │ │ │ │ ldr r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #8 │ │ │ │ bne 29f93c │ │ │ │ @@ -306996,15 +306996,15 @@ │ │ │ │ add r5, r4, #640 @ 0x280 │ │ │ │ b 29f8e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 29f10c │ │ │ │ cmp r0, #0 │ │ │ │ bne 29f9e4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a10c4 │ │ │ │ + bl 5a1164 │ │ │ │ mov r0, r4 │ │ │ │ bl 29f10c │ │ │ │ cmp r0, #0 │ │ │ │ bne 29f9e4 │ │ │ │ ldr r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #8 │ │ │ │ beq 29f8c0 │ │ │ │ @@ -307055,30 +307055,30 @@ │ │ │ │ add r3, r3, #840 @ 0x348 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ ldr r1, [pc, #480] @ 29fb94 │ │ │ │ ldr r0, [pc, #480] @ 29fb98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #880 @ 0x370 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 29f7e0 │ │ │ │ ldr r1, [pc, #460] @ 29fb9c │ │ │ │ ldr r0, [pc, #460] @ 29fba0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #880 @ 0x370 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 29f7e0 │ │ │ │ ldr r1, [pc, #440] @ 29fba4 │ │ │ │ ldr r0, [pc, #440] @ 29fba8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #880 @ 0x370 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 29f7e0 │ │ │ │ ldr r3, [pc, #416] @ 29fbac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29f93c │ │ │ │ ldr r3, [pc, #400] @ 29fbb0 │ │ │ │ @@ -307094,21 +307094,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 29fbb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29f93c │ │ │ │ ldr r3, [pc, #312] @ 29fbbc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29f910 │ │ │ │ ldr r3, [pc, #280] @ 29fbb0 │ │ │ │ @@ -307124,29 +307124,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 29fbc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29f910 │ │ │ │ ldr r0, [pc, #200] @ 29fbc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29f93c │ │ │ │ ldr r0, [pc, #188] @ 29fbc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29f910 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #172] @ 29fbcc │ │ │ │ ldr r1, [pc, #172] @ 29fbd0 │ │ │ │ ldr r0, [pc, #172] @ 29fbd4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #168] @ 29fbd8 │ │ │ │ @@ -307162,45 +307162,45 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #864 @ 0x360 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq sp, r8, r4, lsl r1 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq sp, r8, r0, lsl #2 │ │ │ │ - eorseq r4, r7, r4, ror #14 │ │ │ │ - @ instruction: 0x003758fc │ │ │ │ + eorseq r4, r7, r4, lsl #16 │ │ │ │ + mlaseq r7, ip, r9, r5 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r0, r0, r3, ror ip │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq ip, r8, r4, lsr #30 │ │ │ │ - subeq r4, r3, ip, lsl #29 │ │ │ │ - eorseq r4, r7, r0, lsr #11 │ │ │ │ - eorseq r5, r7, r8, ror #13 │ │ │ │ + subeq r4, r3, ip, lsr #30 │ │ │ │ + eorseq r4, r7, r0, asr #12 │ │ │ │ + eorseq r5, r7, r8, lsl #15 │ │ │ │ @ instruction: 0x00000cbf │ │ │ │ - subeq r4, r3, ip, ror #28 │ │ │ │ - eorseq r5, r7, r0, asr r7 │ │ │ │ - subeq r4, r3, r0, asr lr │ │ │ │ - eorseq r5, r7, r0, ror #14 │ │ │ │ - subeq r4, r3, r4, lsr lr │ │ │ │ - eorseq r5, r7, r4, ror r7 │ │ │ │ + subeq r4, r3, ip, lsl #30 │ │ │ │ + @ instruction: 0x003757f0 │ │ │ │ + strdeq r4, [r3], #-224 @ 0xffffff20 │ │ │ │ + eorseq r5, r7, r0, lsl #16 │ │ │ │ + ldrdeq r4, [r3], #-228 @ 0xffffff1c │ │ │ │ + eorseq r5, r7, r4, lsl r8 │ │ │ │ andeq r2, r0, r4, lsr r1 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r5, r7, r8, asr r7 │ │ │ │ + @ instruction: 0x003757f8 │ │ │ │ @ instruction: 0x00002abc │ │ │ │ - mlaseq r7, ip, r6, r5 │ │ │ │ - @ instruction: 0x003756fc │ │ │ │ - eorseq r5, r7, r4, lsr #13 │ │ │ │ - strdeq r4, [r3], #-204 @ 0xffffff34 │ │ │ │ - eorseq r4, r7, r0, lsl r4 │ │ │ │ - eorseq r5, r7, r8, ror #10 │ │ │ │ + eorseq r5, r7, ip, lsr r7 │ │ │ │ + mlaseq r7, ip, r7, r5 │ │ │ │ + eorseq r5, r7, r4, asr #14 │ │ │ │ + @ instruction: 0x00434d9c │ │ │ │ + @ instruction: 0x003744b0 │ │ │ │ + eorseq r5, r7, r8, lsl #12 │ │ │ │ andeq r0, r0, r9, asr ip │ │ │ │ - ldrdeq r4, [r3], #-200 @ 0xffffff38 │ │ │ │ - eorseq r4, r7, ip, ror #7 │ │ │ │ - eorseq r5, r7, r4, ror r5 │ │ │ │ + subeq r4, r3, r8, ror sp │ │ │ │ + eorseq r4, r7, ip, lsl #9 │ │ │ │ + eorseq r5, r7, r4, lsl r6 │ │ │ │ andeq r0, r0, lr, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1400] @ 2a017c │ │ │ │ ldr r3, [pc, #1400] @ 2a0180 │ │ │ │ @@ -307209,66 +307209,66 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r6, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ str r6, [sp, #20] │ │ │ │ - bl 5af8e8 │ │ │ │ + bl 5af988 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3abf68 │ │ │ │ + bl 3ac008 │ │ │ │ mov r0, #2 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r9, [pc, #1340] @ 2a0184 │ │ │ │ ldr fp, [pc, #1340] @ 2a0188 │ │ │ │ ldr r5, [pc, #1340] @ 2a018c │ │ │ │ add r9, pc, r9 │ │ │ │ add r9, r9, #900 @ 0x384 │ │ │ │ add r5, pc, r5 │ │ │ │ add fp, pc, fp │ │ │ │ ldr sl, [pc, #1324] @ 2a0190 │ │ │ │ add sl, pc, sl │ │ │ │ mov r8, r0 │ │ │ │ mov r0, #524288 @ 0x80000 │ │ │ │ mov r7, r1 │ │ │ │ - bl 3b4718 │ │ │ │ + bl 3b47b8 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #208] @ 0xd0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #1280] @ 2a0194 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3bf314 │ │ │ │ + bl 3bf3b4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #29 │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r4, #208] @ 0xd0 │ │ │ │ - bl 367224 │ │ │ │ - bl 3b214c │ │ │ │ + bl 3672c4 │ │ │ │ + bl 3b21ec │ │ │ │ add r9, r4, #368 @ 0x170 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #208] @ 0xd0 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #1220] @ 2a0198 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ strd r0, [r9, #-8] │ │ │ │ - bl 3abfd4 │ │ │ │ + bl 3ac074 │ │ │ │ add r3, r4, #352 @ 0x160 │ │ │ │ strd r0, [r3] │ │ │ │ - bl 336ab0 │ │ │ │ + bl 336b50 │ │ │ │ add r3, r4, #336 @ 0x150 │ │ │ │ strd r0, [r3] │ │ │ │ - bl 3370f8 │ │ │ │ + bl 337198 │ │ │ │ ldr r0, [pc, #1180] @ 2a019c │ │ │ │ ldr r1, [pc, #1180] @ 2a01a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 268ae0 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 2b64f8 │ │ │ │ add r1, sp, #20 │ │ │ │ @@ -307277,26 +307277,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ bl 268b84 │ │ │ │ mov r0, r4 │ │ │ │ bl 29dac8 │ │ │ │ cmp r6, #0 │ │ │ │ bne 29ff40 │ │ │ │ mov r0, #2 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #1108] @ 2a0198 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ ldr r2, [pc, #1096] @ 2a0198 │ │ │ │ mov r3, r1 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ mov r7, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ subs r0, r3, r0 │ │ │ │ ldr r3, [pc, #1068] @ 2a01a4 │ │ │ │ sbc r7, r7, r1 │ │ │ │ str r0, [r4, #904] @ 0x388 │ │ │ │ str r7, [r4, #908] @ 0x38c │ │ │ │ ldr r7, [sl, r3] │ │ │ │ @@ -307313,15 +307313,15 @@ │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 29fe84 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r4, #616 @ 0x268 │ │ │ │ bl 29c750 │ │ │ │ bl 268b84 │ │ │ │ - bl 3377dc │ │ │ │ + bl 33787c │ │ │ │ ldr r0, [pc, #988] @ 2a01b0 │ │ │ │ ldr r1, [pc, #988] @ 2a01b4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 268ae0 │ │ │ │ ldr r2, [r4, #616] @ 0x268 │ │ │ │ cmp r2, #4 │ │ │ │ bhi 29fe5c │ │ │ │ @@ -307329,18 +307329,18 @@ │ │ │ │ bls 29fe68 │ │ │ │ ldr r0, [pc, #960] @ 2a01b8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 29b1d8 │ │ │ │ bl 268b84 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b26f8 │ │ │ │ + bl 3b2798 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367eec │ │ │ │ - bl 5afcb8 │ │ │ │ + bl 367f8c │ │ │ │ + bl 5afd58 │ │ │ │ ldr r2, [pc, #924] @ 2a01bc │ │ │ │ ldr r3, [pc, #860] @ 2a0180 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -307358,23 +307358,23 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bls 29fdf0 │ │ │ │ ldr r1, [pc, #848] @ 2a01c0 │ │ │ │ ldr r0, [pc, #848] @ 2a01c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #912 @ 0x390 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 29fdf0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b7b0c │ │ │ │ cmp r0, #0 │ │ │ │ bne 29fdb4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b2490 │ │ │ │ - bl 337360 │ │ │ │ + bl 3b2530 │ │ │ │ + bl 337400 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29fdb4 │ │ │ │ ldr r0, [pc, #792] @ 2a01c8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 29b1d8 │ │ │ │ bl 268b84 │ │ │ │ @@ -307391,18 +307391,18 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bgt 29ff68 │ │ │ │ mov r0, r4 │ │ │ │ bl 29f734 │ │ │ │ cmp r0, #2 │ │ │ │ beq 29ff94 │ │ │ │ mov r0, #0 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #652] @ 2a0198 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ ldr ip, [r9, #-8] │ │ │ │ ldr lr, [r9, #-4] │ │ │ │ adds ip, ip, #100 @ 0x64 │ │ │ │ adc lr, lr, #0 │ │ │ │ cmp r0, ip │ │ │ │ sbcs lr, r1, lr │ │ │ │ blt 29fec4 │ │ │ │ @@ -307411,27 +307411,27 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 29a5b4 │ │ │ │ b 29fec4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 29dbd8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r4, #616 @ 0x268 │ │ │ │ bl 29c750 │ │ │ │ b 29fdc8 │ │ │ │ ldr r6, [r4, #616] @ 0x268 │ │ │ │ cmp r6, #4 │ │ │ │ beq 2a00b0 │ │ │ │ cmp r6, #2 │ │ │ │ beq 29ff94 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 3b2438 │ │ │ │ + bl 3b24d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a0090 │ │ │ │ mov r0, r4 │ │ │ │ bl 29d85c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29fdc8 │ │ │ │ @@ -307453,21 +307453,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #460] @ 2a01dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29fdc8 │ │ │ │ ldr r3, [pc, #448] @ 2a01e0 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29fd90 │ │ │ │ ldr r3, [pc, #416] @ 2a01d4 │ │ │ │ @@ -307483,41 +307483,41 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 2a01e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29fd90 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a00e0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #10 │ │ │ │ add r0, r4, #616 @ 0x268 │ │ │ │ bl 29c750 │ │ │ │ b 29ff94 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ ldr r2, [r3, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #60] @ 0x3c │ │ │ │ - bl 3b2900 │ │ │ │ + bl 3b29a0 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 3b2490 │ │ │ │ + bl 3b2530 │ │ │ │ b 29ff7c │ │ │ │ ldr r0, [pc, #272] @ 2a01e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29fd90 │ │ │ │ ldr r3, [pc, #260] @ 2a01ec │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a009c │ │ │ │ ldr r3, [pc, #216] @ 2a01d4 │ │ │ │ @@ -307533,63 +307533,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 2a01f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a009c │ │ │ │ ldr r0, [pc, #148] @ 2a01f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 29fdc8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #132] @ 2a01f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a009c │ │ │ │ subeq ip, r8, r8, ror #24 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - ldrdeq r4, [r3], #-180 @ 0xffffff4c │ │ │ │ - eorseq fp, r4, ip, ror sp │ │ │ │ - mlaseq r4, r8, sp, fp │ │ │ │ + subeq r4, r3, r4, ror ip │ │ │ │ + eorseq fp, r4, ip, lsl lr │ │ │ │ + eorseq fp, r4, r8, lsr lr │ │ │ │ subeq ip, r8, ip, lsl #24 │ │ │ │ - eorseq r5, r7, r0, lsl #11 │ │ │ │ + eorseq r5, r7, r0, lsr #12 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - eorseq r4, r7, ip, lsr r2 │ │ │ │ + @ instruction: 0x003742dc │ │ │ │ andeq r0, r0, r6, ror #29 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - eorseq r4, r7, r4, lsr #3 │ │ │ │ + eorseq r4, r7, r4, asr #4 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - eorseq r4, r7, r8, ror #2 │ │ │ │ + eorseq r4, r7, r8, lsl #4 │ │ │ │ @ instruction: 0x00000db7 │ │ │ │ @ instruction: 0xfffff930 │ │ │ │ subeq ip, r8, ip, asr #20 │ │ │ │ - strheq r4, [r3], #-144 @ 0xffffff70 │ │ │ │ - mlaseq r7, ip, r4, r5 │ │ │ │ + subeq r4, r3, r0, asr sl │ │ │ │ + eorseq r5, r7, ip, lsr r5 │ │ │ │ @ instruction: 0xffffaee4 │ │ │ │ subseq r6, r3, r4, asr #23 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003752b8 │ │ │ │ + eorseq r5, r7, r8, asr r3 │ │ │ │ andeq r1, r0, ip, asr r7 │ │ │ │ - mlaseq r7, ip, r1, r5 │ │ │ │ - eorseq r5, r7, ip, ror r1 │ │ │ │ + eorseq r5, r7, ip, lsr r2 │ │ │ │ + eorseq r5, r7, ip, lsl r2 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ - eorseq r5, r7, r8, lsr #2 │ │ │ │ - mlaseq r7, r4, r1, r5 │ │ │ │ - eorseq r5, r7, r4, lsr r1 │ │ │ │ + eorseq r5, r7, r8, asr #3 │ │ │ │ + eorseq r5, r7, r4, lsr r2 │ │ │ │ + @ instruction: 0x003751d4 │ │ │ │ │ │ │ │ 002a01fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #628] @ 2a0488 │ │ │ │ @@ -307624,15 +307624,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r5, #624] @ 0x270 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a02a0 │ │ │ │ - bl 3b1fcc │ │ │ │ + bl 3b206c │ │ │ │ ldr r6, [pc, #508] @ 2a04a4 │ │ │ │ mov r0, r7 │ │ │ │ mov sl, r5 │ │ │ │ bl 299984 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r4, [sl, #616]! @ 0x268 │ │ │ │ b 2a02f0 │ │ │ │ @@ -307674,15 +307674,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add r0, r5, #1016 @ 0x3f8 │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ b 2a02d4 │ │ │ │ ldr r4, [r5, #100] @ 0x64 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2a031c │ │ │ │ add r0, r5, #616 @ 0x268 │ │ │ │ mov r2, #3 │ │ │ │ mov r1, #2 │ │ │ │ @@ -307707,15 +307707,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a03ec │ │ │ │ - bl 3b1fcc │ │ │ │ + bl 3b206c │ │ │ │ mov r0, r7 │ │ │ │ bl 299984 │ │ │ │ b 2a0314 │ │ │ │ ldr r3, [pc, #180] @ 2a04b4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -307733,55 +307733,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2a04c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a0260 │ │ │ │ ldr r0, [pc, #76] @ 2a04c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a0260 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ bl 177ae4 │ │ │ │ subseq r6, r3, r0, ror r8 │ │ │ │ subeq ip, r8, ip, asr #12 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq ip, r8, r8, lsr r6 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x003462b0 │ │ │ │ + eorseq r6, r4, r0, asr r3 │ │ │ │ ldrsbeq r6, [r3], #-116 @ 0xffffff8c │ │ │ │ strdeq r3, [r0], -fp │ │ │ │ subeq ip, r8, r8, asr #10 │ │ │ │ - eorseq r6, r4, r0, ror #2 │ │ │ │ + eorseq r6, r4, r0, lsl #4 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r4, r7, r8, asr #29 │ │ │ │ - @ instruction: 0x00374ed8 │ │ │ │ + eorseq r4, r7, r8, ror #30 │ │ │ │ + eorseq r4, r7, r8, ror pc │ │ │ │ │ │ │ │ 002a04c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 2bfcac │ │ │ │ bl 2a01fc │ │ │ │ ldr r3, [pc, #16] @ 2a04f8 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ bl 29043c │ │ │ │ pop {r4, lr} │ │ │ │ b 29044c │ │ │ │ subseq r6, r3, r0, lsr #11 │ │ │ │ │ │ │ │ 002a04fc : │ │ │ │ ldr r3, [pc, #36] @ 2a0528 │ │ │ │ @@ -307790,40 +307790,40 @@ │ │ │ │ mov lr, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #24 │ │ │ │ str lr, [ip] │ │ │ │ mov r1, r0 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add r0, r3, r2, lsl #2 │ │ │ │ - b 5aa7e8 │ │ │ │ + b 5aa888 │ │ │ │ subseq r6, r3, r8, ror r5 │ │ │ │ │ │ │ │ 002a052c : │ │ │ │ ldr r2, [pc, #24] @ 2a054c │ │ │ │ mov r3, r0 │ │ │ │ mov ip, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r2, #24 │ │ │ │ mov r1, r3 │ │ │ │ str ip, [r3] │ │ │ │ - b 5aa7e8 │ │ │ │ + b 5aa888 │ │ │ │ subseq r6, r3, ip, asr #10 │ │ │ │ │ │ │ │ 002a0550 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5aa818 │ │ │ │ + bl 5aa8b8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -307845,15 +307845,15 @@ │ │ │ │ ldr r3, [ip, r3] │ │ │ │ mov r4, r1 │ │ │ │ mov r1, sp │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5aa854 │ │ │ │ + bl 5aa8f4 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ bne 2a063c │ │ │ │ ldr r2, [pc, #108] @ 2a066c │ │ │ │ ldr r3, [pc, #100] @ 2a0668 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -307879,17 +307879,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #812 @ 0x32c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ ldrsbeq r6, [r3], #-68 @ 0xffffffbc │ │ │ │ subeq ip, r8, r8, lsr #5 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq ip, r8, ip, ror #4 │ │ │ │ - ldrdeq r4, [r3], #-24 @ 0xffffffe8 │ │ │ │ - eorseq r3, r7, ip, ror #17 │ │ │ │ - eorseq r4, r7, ip, lsl #20 │ │ │ │ + subeq r4, r3, r8, ror r2 │ │ │ │ + eorseq r3, r7, ip, lsl #19 │ │ │ │ + eorseq r4, r7, ip, lsr #21 │ │ │ │ andeq r0, r0, sl, lsl #13 │ │ │ │ │ │ │ │ 002a0680 : │ │ │ │ ldr r0, [r0, #616] @ 0x268 │ │ │ │ cmp r0, #10 │ │ │ │ cmpne r0, #3 │ │ │ │ moveq r0, #1 │ │ │ │ @@ -307984,15 +307984,15 @@ │ │ │ │ subseq r6, r3, r0, lsl #6 │ │ │ │ strdeq r3, [r0], -fp │ │ │ │ │ │ │ │ 002a07d0 : │ │ │ │ ldr r3, [pc, #8] @ 2a07e0 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ add r0, r0, #96 @ 0x60 │ │ │ │ - b 5a1920 │ │ │ │ + b 5a19c0 │ │ │ │ ldrheq r6, [r3], #-32 @ 0xffffffe0 │ │ │ │ │ │ │ │ 002a07e4 : │ │ │ │ ldr r0, [r0, #596] @ 0x254 │ │ │ │ sub r0, r0, #1 │ │ │ │ cmp r0, #1 │ │ │ │ movhi r0, #0 │ │ │ │ @@ -308036,28 +308036,28 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r4, #916 @ 0x394 │ │ │ │ strd r0, [lr] │ │ │ │ strd r0, [ip, #-8] │ │ │ │ strd r0, [r2, #-8] │ │ │ │ strh r5, [r3] │ │ │ │ ldr r0, [r4, #1228] @ 0x4cc │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ str r5, [r4, #1228] @ 0x4cc │ │ │ │ bl 2b7148 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a0940 │ │ │ │ mov r2, #1 │ │ │ │ add r0, r4, #616 @ 0x268 │ │ │ │ mov r1, #0 │ │ │ │ bl 29c750 │ │ │ │ mov r0, #0 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #132] @ 2a0954 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ add sl, r4, #848 @ 0x350 │ │ │ │ ldr r3, [pc, #120] @ 2a0958 │ │ │ │ mvn lr, #0 │ │ │ │ add ip, r4, #368 @ 0x170 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sl] │ │ │ │ @@ -308069,24 +308069,24 @@ │ │ │ │ strd r8, [r7] │ │ │ │ strd r8, [ip] │ │ │ │ strh r1, [r0, #12] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ bl 176c18 │ │ │ │ - bl 33e4d4 │ │ │ │ + bl 33e574 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 593b38 │ │ │ │ + bl 593bd8 │ │ │ │ str r0, [r4, #1368] @ 0x558 │ │ │ │ b 2a08b0 │ │ │ │ subeq ip, r8, ip, asr #32 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r3, r0, r0, lsr r4 │ │ │ │ │ │ │ │ 002a095c : │ │ │ │ @@ -308140,15 +308140,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a0a2c │ │ │ │ tst r4, #1 │ │ │ │ bne 2a0ad0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 29a96c │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 2a0b04 │ │ │ │ ldr r7, [pc, #244] @ 2a0b48 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -308182,20 +308182,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bl 177254 │ │ │ │ str r0, [r7] │ │ │ │ b 2a0a64 │ │ │ │ ldr r2, [pc, #120] @ 2a0b50 │ │ │ │ ldr r1, [r6] │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 5a86dc │ │ │ │ + bl 5a877c │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str r3, [r6] │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ mvn r0, #12 │ │ │ │ b 2a0a78 │ │ │ │ mov r4, r1 │ │ │ │ b 2a09e4 │ │ │ │ mvn r0, #15 │ │ │ │ b 2a0a78 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @@ -308211,18 +308211,18 @@ │ │ │ │ subeq fp, r8, ip, ror #29 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq fp, r8, r4, asr #29 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ andeq r3, r0, ip, lsl r4 │ │ │ │ subseq r6, r3, r4, lsr r0 │ │ │ │ subeq fp, r8, ip, ror #27 │ │ │ │ - @ instruction: 0x003748b8 │ │ │ │ - subeq r3, r3, r4, lsl #26 │ │ │ │ - eorseq r3, r7, r8, lsl r4 │ │ │ │ - eorseq r4, r7, r8, lsr r8 │ │ │ │ + eorseq r4, r7, r8, asr r9 │ │ │ │ + subeq r3, r3, r4, lsr #27 │ │ │ │ + @ instruction: 0x003734b8 │ │ │ │ + @ instruction: 0x003748d8 │ │ │ │ andeq r0, r0, r2, lsr #14 │ │ │ │ │ │ │ │ 002a0b64 : │ │ │ │ mov r2, #3 │ │ │ │ b 2a095c │ │ │ │ │ │ │ │ 002a0b6c : │ │ │ │ @@ -308279,15 +308279,15 @@ │ │ │ │ ldr r0, [r4] │ │ │ │ bl 1754e4 │ │ │ │ str r0, [r4], #4 │ │ │ │ cmp r4, r6 │ │ │ │ ldr r1, [r5] │ │ │ │ bne 2a0c24 │ │ │ │ mov r0, r1 │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -308331,15 +308331,15 @@ │ │ │ │ add r3, sp, #20 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r3 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5d3930 │ │ │ │ + bl 5d39d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a0d8c │ │ │ │ eor r4, r4, #1 │ │ │ │ orr fp, fp, r4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ add r2, sp, #16 │ │ │ │ @@ -308348,30 +308348,30 @@ │ │ │ │ ldr r4, [sp, #16] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2a0e00 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r2, #2 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5d3ae4 │ │ │ │ + bl 5d3b84 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ b 2a0d8c │ │ │ │ ldr r3, [pc, #204] @ 2a0e34 │ │ │ │ ldr ip, [pc, #204] @ 2a0e38 │ │ │ │ ldr r1, [pc, #204] @ 2a0e3c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #196] @ 2a0e40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #956 @ 0x3bc │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r2, [pc, #176] @ 2a0e44 │ │ │ │ ldr r3, [pc, #148] @ 2a0e2c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -308391,37 +308391,37 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #104] @ 2a0e54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #956 @ 0x3bc │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2a0d8c │ │ │ │ ldr r0, [sl] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a0e1c │ │ │ │ - bl 367d5c │ │ │ │ + bl 367dfc │ │ │ │ strb r4, [r9] │ │ │ │ b 2a0d8c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ bl 177ae4 │ │ │ │ bl 177b28 │ │ │ │ ldrsheq r5, [r3], #-220 @ 0xffffff24 │ │ │ │ ldrdeq fp, [r8], #-184 @ 0xffffff48 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq sl, r9, r4, ror #13 │ │ │ │ - strheq r3, [r3], #-164 @ 0xffffff5c │ │ │ │ - eorseq r4, r7, r8, lsl #13 │ │ │ │ - eorseq r3, r7, r4, asr #3 │ │ │ │ + subeq r3, r3, r4, asr fp │ │ │ │ + eorseq r4, r7, r8, lsr #14 │ │ │ │ + eorseq r3, r7, r4, ror #4 │ │ │ │ andeq r0, r0, r6, ror r7 │ │ │ │ ldrdeq fp, [r8], #-168 @ 0xffffff58 │ │ │ │ - subeq r3, r3, r0, asr #20 │ │ │ │ - eorseq r4, r7, ip, ror #11 │ │ │ │ - eorseq r3, r7, r4, asr r1 │ │ │ │ + subeq r3, r3, r0, ror #21 │ │ │ │ + eorseq r4, r7, ip, lsl #13 │ │ │ │ + @ instruction: 0x003731f4 │ │ │ │ andeq r0, r0, r2, ror r7 │ │ │ │ │ │ │ │ 002a0e58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -308443,28 +308443,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 2a0f70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1000 @ 0x3e8 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #824] @ 0x338 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a0f00 │ │ │ │ - bl 55d2e0 │ │ │ │ + bl 55d380 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #824] @ 0x338 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a0f20 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ blx r3 │ │ │ │ @@ -308484,21 +308484,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #980 @ 0x3d4 │ │ │ │ mov r2, #1952 @ 0x7a0 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ bl 177b28 │ │ │ │ subseq r5, r3, r4, lsl ip │ │ │ │ - subeq r3, r3, r8, ror r9 │ │ │ │ - mlaseq r7, r0, r5, r4 │ │ │ │ - eorseq r3, r7, ip, lsl #1 │ │ │ │ + subeq r3, r3, r8, lsl sl │ │ │ │ + eorseq r4, r7, r0, lsr r6 │ │ │ │ + eorseq r3, r7, ip, lsr #2 │ │ │ │ andeq r0, r0, r3, lsr #15 │ │ │ │ - ldrdeq r3, [r3], #-140 @ 0xffffff74 │ │ │ │ - @ instruction: 0x00372ff4 │ │ │ │ - eorseq r4, r7, r0, ror #9 │ │ │ │ + subeq r3, r3, ip, ror r9 │ │ │ │ + mlaseq r7, r4, r0, r3 │ │ │ │ + eorseq r4, r7, r0, lsl #11 │ │ │ │ │ │ │ │ 002a0f80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #512] @ 2a1198 │ │ │ │ @@ -308535,15 +308535,15 @@ │ │ │ │ ldr r1, [pc, #412] @ 2a11b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #404] @ 2a11b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1020 @ 0x3fc │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r2, [pc, #388] @ 2a11b8 │ │ │ │ ldr r3, [pc, #360] @ 2a11a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -308567,95 +308567,95 @@ │ │ │ │ add r6, r6, #1020 @ 0x3fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #300] @ 2a11c8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ bl 29dbd8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ ldr r3, [pc, #260] @ 2a11cc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ add r7, r4, #212 @ 0xd4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #244] @ 2a11d0 │ │ │ │ mov r1, r8 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a1130 │ │ │ │ - bl 3b1fcc │ │ │ │ + bl 3b206c │ │ │ │ ldr r2, [pc, #220] @ 2a11d4 │ │ │ │ mov r1, r8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2a1140 │ │ │ │ ldr r2, [pc, #196] @ 2a11d8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r8 │ │ │ │ ldr r2, [pc, #180] @ 2a11dc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2a1140 │ │ │ │ ldr r2, [pc, #156] @ 2a11d4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ add r0, r4, #640 @ 0x280 │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ b 2a102c │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 3b1fcc │ │ │ │ + bl 3b206c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a102c │ │ │ │ ldr r3, [pc, #124] @ 2a11e0 │ │ │ │ ldr ip, [pc, #124] @ 2a11e4 │ │ │ │ ldr r1, [pc, #124] @ 2a11e8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 2a11ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1020 @ 0x3fc │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2a102c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ bl 177b28 │ │ │ │ bl 177ae4 │ │ │ │ subseq r5, r3, r8, ror #21 │ │ │ │ subeq fp, r8, ip, asr #17 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strheq fp, [r8], #-132 @ 0xffffff7c │ │ │ │ - subeq r3, r3, r0, lsl r8 │ │ │ │ - eorseq r4, r7, ip, lsr #9 │ │ │ │ - eorseq r2, r7, r0, lsr #30 │ │ │ │ + strheq r3, [r3], #-128 @ 0xffffff80 │ │ │ │ + eorseq r4, r7, ip, asr #10 │ │ │ │ + eorseq r2, r7, r0, asr #31 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ subeq fp, r8, r8, lsr r8 │ │ │ │ - @ instruction: 0x0043379c │ │ │ │ - @ instruction: 0x00372eb4 │ │ │ │ - eorseq r4, r7, r0, ror #7 │ │ │ │ + subeq r3, r3, ip, lsr r8 │ │ │ │ + eorseq r2, r7, r4, asr pc │ │ │ │ + eorseq r4, r7, r0, lsl #9 │ │ │ │ @ instruction: 0x000007be │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r0, r0, r2, asr #15 │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ - eorseq r4, r7, r8, lsl #7 │ │ │ │ + eorseq r4, r7, r8, lsr #8 │ │ │ │ andeq r0, r0, r8, asr #15 │ │ │ │ - strheq r3, [r3], #-100 @ 0xffffff9c │ │ │ │ - @ instruction: 0x003743b4 │ │ │ │ - eorseq r2, r7, r8, asr #27 │ │ │ │ + subeq r3, r3, r4, asr r7 │ │ │ │ + eorseq r4, r7, r4, asr r4 │ │ │ │ + eorseq r2, r7, r8, ror #28 │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ │ │ │ │ 002a11f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -308672,18 +308672,18 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 5a7cfc │ │ │ │ + bl 5a7d9c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ subseq r5, r3, r8, ror r8 │ │ │ │ @@ -308775,19 +308775,19 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #1276] @ 2a18c4 │ │ │ │ add r3, r3, #1040 @ 0x410 │ │ │ │ ldr r2, [pc, #1272] @ 2a18c8 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2a13ec │ │ │ │ mov r0, r5 │ │ │ │ - bl 534494 │ │ │ │ + bl 534534 │ │ │ │ ldr r2, [pc, #1240] @ 2a18cc │ │ │ │ ldr r3, [pc, #1208] @ 2a18b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -308815,33 +308815,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1136] @ 2a18dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1040 @ 0x410 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2a13ec │ │ │ │ ldr r3, [pc, #1112] @ 2a18e0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #1096] @ 2a18e4 │ │ │ │ ldr ip, [pc, #1096] @ 2a18e8 │ │ │ │ ldr r1, [pc, #1096] @ 2a18ec │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1088] @ 2a18f0 │ │ │ │ add r3, r3, #1040 @ 0x410 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2a13ec │ │ │ │ ldr r3, [pc, #1060] @ 2a18f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a1530 │ │ │ │ ldr r3, [r3, #616] @ 0x268 │ │ │ │ @@ -308859,25 +308859,25 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #1004] @ 2a1904 │ │ │ │ add r3, r3, #1040 @ 0x410 │ │ │ │ ldr r2, [pc, #1000] @ 2a1908 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2a13dc │ │ │ │ mov r0, #1 │ │ │ │ bl 275e0c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a1624 │ │ │ │ mov r0, #5 │ │ │ │ bl 275e0c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a1710 │ │ │ │ - bl 3591f4 │ │ │ │ + bl 359294 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a1774 │ │ │ │ mov r0, r7 │ │ │ │ bl 2a11f0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a13dc │ │ │ │ bl 2a9d6c │ │ │ │ @@ -308907,41 +308907,41 @@ │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2a13dc │ │ │ │ mov r0, r6 │ │ │ │ bl 29e1d8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ b 2a13dc │ │ │ │ ldr r1, [pc, #788] @ 2a190c │ │ │ │ ldr r3, [pc, #788] @ 2a1910 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #776] @ 2a1914 │ │ │ │ add r3, r3, #1040 @ 0x410 │ │ │ │ ldr r2, [pc, #772] @ 2a1918 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2a13dc │ │ │ │ ldr r1, [pc, #752] @ 2a191c │ │ │ │ ldr r3, [pc, #752] @ 2a1920 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #740] @ 2a1924 │ │ │ │ add r3, r3, #1040 @ 0x410 │ │ │ │ ldr r2, [pc, #736] @ 2a1928 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2a13dc │ │ │ │ mov r1, sl │ │ │ │ mov r2, #7 │ │ │ │ add r0, r6, #616 @ 0x268 │ │ │ │ bl 29c750 │ │ │ │ b 2a159c │ │ │ │ ldr r3, [pc, #696] @ 2a192c │ │ │ │ @@ -308950,35 +308950,35 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #688] @ 2a1938 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1040 @ 0x410 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2a13ec │ │ │ │ bl 291b00 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [sp, #24] │ │ │ │ mov r9, r0 │ │ │ │ beq 2a16dc │ │ │ │ - bl 584dc8 │ │ │ │ + bl 584e68 │ │ │ │ ldr r3, [pc, #640] @ 2a193c │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, sp, #24 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5389a0 │ │ │ │ + bl 538a40 │ │ │ │ mov r0, r4 │ │ │ │ - bl 586b3c │ │ │ │ + bl 586bdc │ │ │ │ ldr r4, [sp, #24] │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #16 │ │ │ │ - bl 3bfa18 │ │ │ │ + bl 3bfab8 │ │ │ │ ldr r1, [pc, #592] @ 2a1940 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r6, #1376] @ 0x560 │ │ │ │ bl 177740 │ │ │ │ ldr r0, [r6, #1376] @ 0x560 │ │ │ │ @@ -308992,40 +308992,40 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #544] @ 2a194c │ │ │ │ add r3, r3, #1040 @ 0x410 │ │ │ │ ldr r2, [pc, #540] @ 2a1950 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2a13dc │ │ │ │ ldr r1, [pc, #520] @ 2a1954 │ │ │ │ ldr r3, [pc, #520] @ 2a1958 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #512] @ 2a195c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #508] @ 2a1960 │ │ │ │ add r3, r3, #1040 @ 0x410 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2a13dc │ │ │ │ ldr r1, [pc, #488] @ 2a1964 │ │ │ │ ldr r3, [pc, #488] @ 2a1968 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #476] @ 2a196c │ │ │ │ add r3, r3, #1040 @ 0x410 │ │ │ │ ldr r2, [pc, #472] @ 2a1970 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2a13dc │ │ │ │ bl 2a9fac │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a1864 │ │ │ │ bl 2a9cb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a1858 │ │ │ │ @@ -309042,15 +309042,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1040 @ 0x410 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #12 │ │ │ │ ldr r2, [pc, #388] @ 2a1984 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2a13dc │ │ │ │ bl 2aa00c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a1870 │ │ │ │ bl 2aac34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a1578 │ │ │ │ @@ -309061,15 +309061,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #336] @ 2a1990 │ │ │ │ add r3, r3, #1040 @ 0x410 │ │ │ │ ldr r2, [pc, #332] @ 2a1994 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2a13dc │ │ │ │ ldr r1, [pc, #312] @ 2a1998 │ │ │ │ add r1, pc, r1 │ │ │ │ b 2a17d4 │ │ │ │ ldr r1, [pc, #304] @ 2a199c │ │ │ │ add r1, pc, r1 │ │ │ │ b 2a17d4 │ │ │ │ @@ -309080,82 +309080,82 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #284] @ 2a19a8 │ │ │ │ add r3, r3, #1040 @ 0x410 │ │ │ │ ldr r2, [pc, #280] @ 2a19ac │ │ │ │ add r3, r3, #12 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2a13dc │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ bl 177ae4 │ │ │ │ subeq fp, r8, r0, ror #11 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrsbeq r5, [r3], #-120 @ 0xffffff88 │ │ │ │ subeq fp, r8, r4, lsr #11 │ │ │ │ - eorseq r4, r7, r4, asr #4 │ │ │ │ - subeq r3, r3, r8, ror #8 │ │ │ │ - eorseq r2, r7, r8, ror #22 │ │ │ │ + eorseq r4, r7, r4, ror #5 │ │ │ │ + subeq r3, r3, r8, lsl #10 │ │ │ │ + eorseq r2, r7, r8, lsl #24 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ subeq fp, r8, r8, ror r4 │ │ │ │ - subeq r3, r3, r0, asr #7 │ │ │ │ - eorseq r3, r7, ip, lsl r3 │ │ │ │ - @ instruction: 0x00372ad4 │ │ │ │ + subeq r3, r3, r0, ror #8 │ │ │ │ + @ instruction: 0x003733bc │ │ │ │ + eorseq r2, r7, r4, ror fp │ │ │ │ andeq r0, r0, r3, lsl #17 │ │ │ │ muleq r0, r8, r2 │ │ │ │ - subeq r3, r3, ip, ror r3 │ │ │ │ - eorseq r4, r7, r0, asr #1 │ │ │ │ - eorseq r2, r7, ip, lsl #21 │ │ │ │ + subeq r3, r3, ip, lsl r4 │ │ │ │ + eorseq r4, r7, r0, ror #2 │ │ │ │ + eorseq r2, r7, ip, lsr #22 │ │ │ │ andeq r0, r0, ip, lsl #17 │ │ │ │ ldrheq r5, [r3], #-88 @ 0xffffffa8 │ │ │ │ strdeq r3, [r0], -fp │ │ │ │ - eorseq r4, r7, r8, lsr r1 │ │ │ │ - subeq r3, r3, r4, lsl r3 │ │ │ │ - eorseq r2, r7, r8, lsl sl │ │ │ │ + @ instruction: 0x003741d8 │ │ │ │ + strheq r3, [r3], #-52 @ 0xffffffcc │ │ │ │ + @ instruction: 0x00372ab8 │ │ │ │ andeq r0, r0, r4, lsl r8 │ │ │ │ - @ instruction: 0x00373fd0 │ │ │ │ - subeq r3, r3, r0, lsr #4 │ │ │ │ - eorseq r2, r7, r4, lsr #18 │ │ │ │ + eorseq r4, r7, r0, ror r0 │ │ │ │ + subeq r3, r3, r0, asr #5 │ │ │ │ + eorseq r2, r7, r4, asr #19 │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ - eorseq r4, r7, r8, lsr r0 │ │ │ │ - subeq r3, r3, ip, ror #3 │ │ │ │ - @ instruction: 0x003728f0 │ │ │ │ + ldrsbeq r4, [r7], -r8 @ │ │ │ │ + subeq r3, r3, ip, lsl #5 │ │ │ │ + mlaseq r7, r0, r9, r2 │ │ │ │ andeq r0, r0, r9, lsl r8 │ │ │ │ - subeq r3, r3, r4, lsr #3 │ │ │ │ - eorseq r3, r7, r0, lsl pc │ │ │ │ - @ instruction: 0x003728b8 │ │ │ │ + subeq r3, r3, r4, asr #4 │ │ │ │ + @ instruction: 0x00373fb0 │ │ │ │ + eorseq r2, r7, r8, asr r9 │ │ │ │ muleq r0, r5, r8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0xffffcdf4 │ │ │ │ - eorseq r3, r7, r8, ror pc │ │ │ │ - subeq r3, r3, r0, lsl #2 │ │ │ │ - eorseq r2, r7, r4, lsl #16 │ │ │ │ + eorseq r4, r7, r8, lsl r0 │ │ │ │ + subeq r3, r3, r0, lsr #3 │ │ │ │ + eorseq r2, r7, r4, lsr #17 │ │ │ │ andeq r0, r0, lr, lsl r8 │ │ │ │ - eorseq r3, r7, ip, asr lr │ │ │ │ - subeq r3, r3, r8, asr #1 │ │ │ │ - @ instruction: 0x003727d4 │ │ │ │ + @ instruction: 0x00373efc │ │ │ │ + subeq r3, r3, r8, ror #2 │ │ │ │ + eorseq r2, r7, r4, ror r8 │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ - eorseq r3, r7, r4, asr pc │ │ │ │ - @ instruction: 0x0043309c │ │ │ │ - eorseq r2, r7, r0, lsr #15 │ │ │ │ + @ instruction: 0x00373ff4 │ │ │ │ + subeq r3, r3, ip, lsr r1 │ │ │ │ + eorseq r2, r7, r0, asr #16 │ │ │ │ andeq r0, r0, r4, lsr #16 │ │ │ │ - eorseq r3, r7, r8, lsl #27 │ │ │ │ - subeq r3, r3, r0, asr #32 │ │ │ │ - eorseq r3, r7, r8, lsl #31 │ │ │ │ - eorseq r2, r7, ip, lsr r7 │ │ │ │ + eorseq r3, r7, r8, lsr #28 │ │ │ │ + subeq r3, r3, r0, ror #1 │ │ │ │ + eorseq r4, r7, r8, lsr #32 │ │ │ │ + @ instruction: 0x003727dc │ │ │ │ andeq r0, r0, r5, asr #16 │ │ │ │ - eorseq r3, r7, ip, lsl pc │ │ │ │ - subeq r2, r3, ip, ror #31 │ │ │ │ - @ instruction: 0x003726f0 │ │ │ │ + @ instruction: 0x00373fbc │ │ │ │ + subeq r3, r3, ip, lsl #1 │ │ │ │ + mlaseq r7, r0, r7, r2 │ │ │ │ andeq r0, r0, r4, lsr r8 │ │ │ │ - eorseq r3, r7, r8, ror #25 │ │ │ │ - eorseq r0, lr, r4, lsl #3 │ │ │ │ - @ instruction: 0x00373eb0 │ │ │ │ - subeq r2, r3, r0, lsr #31 │ │ │ │ - eorseq r2, r7, r4, lsr #13 │ │ │ │ + eorseq r3, r7, r8, lsl #27 │ │ │ │ + eorseq r0, lr, r4, lsr #4 │ │ │ │ + eorseq r3, r7, r0, asr pc │ │ │ │ + subeq r3, r3, r0, asr #32 │ │ │ │ + eorseq r2, r7, r4, asr #14 │ │ │ │ andeq r0, r0, pc, lsr #16 │ │ │ │ │ │ │ │ 002a19b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -309175,31 +309175,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ ldr r2, [pc, #76] @ 2a1a54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2a01fc │ │ │ │ bl 177ae4 │ │ │ │ ldrheq r5, [r3], #-12 │ │ │ │ - subeq r2, r3, ip, lsr #28 │ │ │ │ - mlaseq r7, r0, sp, r3 │ │ │ │ - eorseq r2, r7, r8, lsr r5 │ │ │ │ + subeq r2, r3, ip, asr #29 │ │ │ │ + eorseq r3, r7, r0, lsr lr │ │ │ │ + @ instruction: 0x003725d8 │ │ │ │ andeq r0, r0, r6, lsl #18 │ │ │ │ │ │ │ │ 002a1a58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -309215,72 +309215,72 @@ │ │ │ │ ldr r1, [r3, #616] @ 0x268 │ │ │ │ cmp r1, r0 │ │ │ │ beq 2a1af8 │ │ │ │ ldr r3, [pc, #116] @ 2a1b14 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #100] @ 2a1b18 │ │ │ │ ldr ip, [pc, #100] @ 2a1b1c │ │ │ │ ldr r1, [pc, #100] @ 2a1b20 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 2a1b24 │ │ │ │ add r3, r3, #1088 @ 0x440 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r0, r3, #1016 @ 0x3f8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5a0e04 │ │ │ │ + b 5a0ea4 │ │ │ │ bl 177ae4 │ │ │ │ subseq r5, r3, r4, lsl r0 │ │ │ │ subeq sl, r8, ip, ror #27 │ │ │ │ @ instruction: 0x00001fb8 │ │ │ │ - subeq r2, r3, r4, ror #26 │ │ │ │ - eorseq r3, r7, r0, lsl #26 │ │ │ │ - eorseq r2, r7, r4, ror r4 │ │ │ │ + subeq r2, r3, r4, lsl #28 │ │ │ │ + eorseq r3, r7, r0, lsr #27 │ │ │ │ + eorseq r2, r7, r4, lsl r5 │ │ │ │ andeq r0, r0, r1, lsl r9 │ │ │ │ │ │ │ │ 002a1b28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 29f10c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a1b68 │ │ │ │ add r0, r4, #640 @ 0x280 │ │ │ │ - bl 5a10c4 │ │ │ │ + bl 5a1164 │ │ │ │ mov r0, r4 │ │ │ │ bl 29f10c │ │ │ │ rsb r0, r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mvn r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a1b78 : │ │ │ │ add r0, r0, #640 @ 0x280 │ │ │ │ - b 5a0e04 │ │ │ │ + b 5a0ea4 │ │ │ │ │ │ │ │ 002a1b80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #120] @ 2a1c10 │ │ │ │ @@ -309300,51 +309300,51 @@ │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a1bf4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 3b23e0 │ │ │ │ + bl 3b2480 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 299984 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2a1be8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 299984 │ │ │ │ subseq r4, r3, ip, ror #29 │ │ │ │ subeq sl, r8, r8, asr #25 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - eorseq r4, r4, r0, ror r9 │ │ │ │ + eorseq r4, r4, r0, lsl sl │ │ │ │ │ │ │ │ 002a1c20 : │ │ │ │ ldr r3, [pc, #36] @ 2a1c4c │ │ │ │ ldr r0, [pc, r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a1c38 │ │ │ │ add r0, r0, #240 @ 0xf0 │ │ │ │ - b 5a0e04 │ │ │ │ + b 5a0ea4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 177ae4 │ │ │ │ subseq r4, r3, r0, ror #28 │ │ │ │ │ │ │ │ 002a1c50 : │ │ │ │ ldr r3, [pc, #36] @ 2a1c7c │ │ │ │ ldr r0, [pc, r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a1c68 │ │ │ │ add r0, r0, #240 @ 0xf0 │ │ │ │ - b 5a10c4 │ │ │ │ + b 5a1164 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 177ae4 │ │ │ │ subseq r4, r3, r0, lsr lr │ │ │ │ │ │ │ │ @@ -309358,18 +309358,18 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #572] @ 2a1f00 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ ldr r3, [pc, #568] @ 2a1f04 │ │ │ │ ldr r5, [pc, #568] @ 2a1f08 │ │ │ │ ldr r4, [pc, r3] │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2a1ef4 │ │ │ │ ldr ip, [r4, #360] @ 0x168 │ │ │ │ @@ -309382,15 +309382,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ blt 2a1d10 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 29a5b4 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 3ac178 │ │ │ │ + bl 3ac218 │ │ │ │ subs r8, r0, #0 │ │ │ │ bne 2a1d68 │ │ │ │ mov r8, #0 │ │ │ │ ldr r2, [pc, #480] @ 2a1f0c │ │ │ │ ldr r3, [pc, #460] @ 2a1efc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -309404,29 +309404,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 3b2438 │ │ │ │ + bl 3b24d8 │ │ │ │ subs r9, r0, #0 │ │ │ │ bne 2a1d20 │ │ │ │ ldr r3, [r7, #-8] │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ sub r6, r3, r6 │ │ │ │ ldr r3, [pc, #388] @ 2a1f10 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a1e4c │ │ │ │ add r4, r4, #240 @ 0xf0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5a0ec8 │ │ │ │ + bl 5a0f68 │ │ │ │ cmp r0, #0 │ │ │ │ movne r8, #0 │ │ │ │ beq 2a1e3c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a1d24 │ │ │ │ ldr r3, [pc, #332] @ 2a1f14 │ │ │ │ @@ -309447,25 +309447,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 2a1f20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a1d24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ mov r9, #1 │ │ │ │ b 2a1db4 │ │ │ │ ldr r3, [pc, #208] @ 2a1f24 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a1d98 │ │ │ │ @@ -309482,50 +309482,50 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #8 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2a1f28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a1d98 │ │ │ │ ldr r0, [pc, #92] @ 2a1f2c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a1d24 │ │ │ │ ldr r0, [pc, #76] @ 2a1f30 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a1d98 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ bl 177ae4 │ │ │ │ ldrdeq sl, [r8], #-180 @ 0xffffff4c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ ldrheq r4, [r3], #-216 @ 0xffffff28 │ │ │ │ @ instruction: 0x0048ab9c │ │ │ │ subeq sl, r8, r0, asr #22 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r2, r0, ip, ror r9 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003739fc │ │ │ │ + mlaseq r7, ip, sl, r3 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - eorseq r3, r7, r0, lsr #18 │ │ │ │ - mlaseq r7, r0, r9, r3 │ │ │ │ - eorseq r3, r7, r8, lsr #18 │ │ │ │ + eorseq r3, r7, r0, asr #19 │ │ │ │ + eorseq r3, r7, r0, lsr sl │ │ │ │ + eorseq r3, r7, r8, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r7, [pc, #4016] @ 2a2efc │ │ │ │ ldr r2, [pc, #4016] @ 2a2f00 │ │ │ │ ldr r3, [pc, #4016] @ 2a2f04 │ │ │ │ @@ -309535,38 +309535,38 @@ │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov fp, r0 │ │ │ │ mov r0, #2 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ mov r6, #0 │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ add r9, fp, #368 @ 0x170 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3944] @ 2a2f08 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2bd5ec │ │ │ │ mov r8, r0 │ │ │ │ - bl 5af8e8 │ │ │ │ + bl 5af988 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #3920] @ 2a2f0c │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ strd r0, [r9, #-8] │ │ │ │ - bl 3abfd4 │ │ │ │ + bl 3ac074 │ │ │ │ add r3, fp, #352 @ 0x160 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ strd r0, [r3] │ │ │ │ - bl 336ab0 │ │ │ │ + bl 336b50 │ │ │ │ add r3, fp, #336 @ 0x150 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ strd r0, [r3] │ │ │ │ bl 2a6430 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bne 2a2144 │ │ │ │ @@ -309612,23 +309612,23 @@ │ │ │ │ b 2a20b0 │ │ │ │ ldr r1, [pc, #3716] @ 2a2f20 │ │ │ │ ldr r0, [pc, #3716] @ 2a2f24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #1168 @ 0x490 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #12 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r0, [pc, #3696] @ 2a2f28 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ bl 29b1d8 │ │ │ │ bl 268b84 │ │ │ │ mov r0, fp │ │ │ │ - bl 367eec │ │ │ │ - bl 5afcb8 │ │ │ │ + bl 367f8c │ │ │ │ + bl 5afd58 │ │ │ │ mov r0, r8 │ │ │ │ bl 2bd6a4 │ │ │ │ ldr r2, [pc, #3660] @ 2a2f2c │ │ │ │ ldr r3, [pc, #3616] @ 2a2f04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -309684,26 +309684,26 @@ │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ bl 268b84 │ │ │ │ mov r0, fp │ │ │ │ bl 29dac8 │ │ │ │ cmp r6, #0 │ │ │ │ bne 2a27d8 │ │ │ │ mov r0, #2 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #3380] @ 2a2f0c │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ ldr r2, [pc, #3368] @ 2a2f0c │ │ │ │ mov r3, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ ldr r3, [pc, #3340] @ 2a2f10 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ subs r6, r6, r0 │ │ │ │ sbc r4, r4, r1 │ │ │ │ str r6, [fp, #904] @ 0x388 │ │ │ │ str r4, [fp, #908] @ 0x38c │ │ │ │ ldr sl, [r2, r3] │ │ │ │ @@ -309775,15 +309775,15 @@ │ │ │ │ sub r3, r3, #4 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 2a27cc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a2344 │ │ │ │ ldr r0, [fp, #100] @ 0x64 │ │ │ │ - bl 3ac178 │ │ │ │ + bl 3ac218 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a22f0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [fp, #616] @ 0x268 │ │ │ │ @@ -309838,15 +309838,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a22e4 │ │ │ │ ldr r0, [fp, #1368] @ 0x558 │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [fp, #1368] @ 0x558 │ │ │ │ beq 2a2438 │ │ │ │ - bl 593c50 │ │ │ │ + bl 593cf0 │ │ │ │ bl 2a9e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a2aac │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a30b8 │ │ │ │ ldr r0, [pc, #2800] @ 2a2f48 │ │ │ │ @@ -309875,116 +309875,116 @@ │ │ │ │ bl 2a9e68 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a2b4c │ │ │ │ bl 2a9e68 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a2b3c │ │ │ │ mov r0, #4096 @ 0x1000 │ │ │ │ - bl 3b4718 │ │ │ │ + bl 3b47b8 │ │ │ │ ldr r3, [pc, #2684] @ 2a2f50 │ │ │ │ ldr sl, [pc, #2684] @ 2a2f54 │ │ │ │ ldr r5, [pc, #2684] @ 2a2f58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ add r6, r3, #900 @ 0x384 │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r6, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r4, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #2640] @ 2a2f5c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3bf314 │ │ │ │ + bl 3bf3b4 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 367224 │ │ │ │ - bl 3b214c │ │ │ │ + bl 3672c4 │ │ │ │ + bl 3b21ec │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ mov r0, r5 │ │ │ │ bl 2b5c80 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b7b0c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a32a8 │ │ │ │ bl 2a9e68 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a2b58 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b5dc4 │ │ │ │ ldr r0, [fp, #100] @ 0x64 │ │ │ │ - bl 3b2438 │ │ │ │ + bl 3b24d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a3428 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ ldr r0, [fp, #100] @ 0x64 │ │ │ │ bl 2b5604 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 2a33f4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b26f8 │ │ │ │ + bl 3b2798 │ │ │ │ ldr r3, [pc, #2496] @ 2a2f60 │ │ │ │ ldr r0, [fp, #596] @ 0x254 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ add r0, r3, r0, lsl #2 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ - bl 5aa854 │ │ │ │ + bl 5aa8f4 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 2a34f0 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r3, [fp, #864] @ 0x360 │ │ │ │ ldr r2, [fp, #868] @ 0x364 │ │ │ │ orrs r3, r3, r2 │ │ │ │ beq 2a2b84 │ │ │ │ bl 2a9e68 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a2b74 │ │ │ │ bl 2a9eb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a2b68 │ │ │ │ ldr r0, [fp, #100] @ 0x64 │ │ │ │ - bl 3b2438 │ │ │ │ + bl 3b24d8 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 2a3368 │ │ │ │ bl 2a9e44 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2a3228 │ │ │ │ bl 2aab54 │ │ │ │ - bl 3abf68 │ │ │ │ + bl 3ac008 │ │ │ │ mov r2, #5 │ │ │ │ mov r1, #13 │ │ │ │ add r0, fp, #616 @ 0x268 │ │ │ │ bl 29c750 │ │ │ │ bl 268b84 │ │ │ │ b 2a2310 │ │ │ │ mov r0, #0 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #2244] @ 2a2f0c │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ strd r0, [r9, #-8] │ │ │ │ - bl 3abfd4 │ │ │ │ + bl 3ac074 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ strd r0, [r3] │ │ │ │ - bl 336ab0 │ │ │ │ + bl 336b50 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r0, [r3] │ │ │ │ b 2a2308 │ │ │ │ bl 292d04 │ │ │ │ b 2a2024 │ │ │ │ ldr r1, [pc, #2280] @ 2a2f64 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ @@ -310007,30 +310007,30 @@ │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2132] @ 2a2f68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a22b4 │ │ │ │ mov sl, r8 │ │ │ │ ldr r3, [sl] │ │ │ │ ldr r8, [sp, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a2d94 │ │ │ │ ldr r3, [fp, #616] @ 0x268 │ │ │ │ @@ -310039,15 +310039,15 @@ │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ beq 2a29f8 │ │ │ │ cmp r3, #5 │ │ │ │ beq 2a2978 │ │ │ │ add r4, sp, #92 @ 0x5c │ │ │ │ ldr r0, [fp, #100] @ 0x64 │ │ │ │ mov r1, r4 │ │ │ │ - bl 3b2240 │ │ │ │ + bl 3b22e0 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #1 │ │ │ │ bne 2a279c │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #2040] @ 2a2f6c │ │ │ │ ldr r2, [pc, #2040] @ 2a2f70 │ │ │ │ ldr r1, [pc, #2040] @ 2a2f74 │ │ │ │ @@ -310055,35 +310055,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1104 @ 0x450 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #2020] @ 2a2f78 │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ bl 29dbd8 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ ldr r1, [fp, #616] @ 0x268 │ │ │ │ cmp r1, #2 │ │ │ │ beq 2a1ffc │ │ │ │ mov r2, #10 │ │ │ │ add r0, fp, #616 @ 0x268 │ │ │ │ bl 29c750 │ │ │ │ b 2a1ffc │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [sp, #64] @ 0x40 │ │ │ │ b 2a1ffc │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ mov r0, fp │ │ │ │ bl 29dbd8 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #4 │ │ │ │ add r0, fp, #616 @ 0x268 │ │ │ │ bl 29c750 │ │ │ │ ldr r3, [pc, #1804] @ 2a2f10 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr sl, [r2, r3] │ │ │ │ @@ -310129,21 +310129,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1708] @ 2a2f84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a2008 │ │ │ │ ldr r3, [pc, #1696] @ 2a2f88 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a23bc │ │ │ │ @@ -310161,27 +310161,27 @@ │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r7, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1564] @ 2a2f8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a23bc │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a31b0 │ │ │ │ ldr r0, [pc, #1540] @ 2a2f90 │ │ │ │ ldr r1, [pc, #1540] @ 2a2f94 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -310195,15 +310195,15 @@ │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a3134 │ │ │ │ ldrb r3, [fp, #632] @ 0x278 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a2c3c │ │ │ │ ldr r0, [fp, #100] @ 0x64 │ │ │ │ - bl 3b2438 │ │ │ │ + bl 3b24d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a2d0c │ │ │ │ bl 2a9cdc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a29ec │ │ │ │ ldr r1, [fp, #616] @ 0x268 │ │ │ │ cmp r1, #13 │ │ │ │ @@ -310236,32 +310236,32 @@ │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ bl 268b84 │ │ │ │ cmp r4, #0 │ │ │ │ bge 2a29b8 │ │ │ │ add r4, sp, #92 @ 0x5c │ │ │ │ ldr r0, [fp, #100] @ 0x64 │ │ │ │ mov r1, r4 │ │ │ │ - bl 3b2240 │ │ │ │ + bl 3b22e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a279c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsb r3, r3, #0 │ │ │ │ b 2a2768 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [pc, #1296] @ 2a2fa0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r2, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a22b4 │ │ │ │ add r0, fp, #736 @ 0x2e0 │ │ │ │ - bl 5a10c4 │ │ │ │ + bl 5a1164 │ │ │ │ mov r0, fp │ │ │ │ bl 2b1514 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a2444 │ │ │ │ ldr r1, [fp, #616] @ 0x268 │ │ │ │ cmp r1, #2 │ │ │ │ beq 2a2adc │ │ │ │ @@ -310275,48 +310275,48 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1136 @ 0x470 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2704 @ 0xa90 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ bl 29dbd8 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 2a2310 │ │ │ │ ldrb r3, [fp, #1360] @ 0x550 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a29ac │ │ │ │ mov r0, fp │ │ │ │ - bl 33e438 │ │ │ │ + bl 33e4d8 │ │ │ │ b 2a29ac │ │ │ │ ldr r0, [fp, #100] @ 0x64 │ │ │ │ mov r1, #2 │ │ │ │ bl 2b5340 │ │ │ │ b 2a24c4 │ │ │ │ mov r0, fp │ │ │ │ - bl 338978 │ │ │ │ + bl 338a18 │ │ │ │ b 2a24b8 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b5340 │ │ │ │ b 2a2560 │ │ │ │ mov r0, fp │ │ │ │ - bl 3390fc │ │ │ │ + bl 33919c │ │ │ │ b 2a25f4 │ │ │ │ ldr r0, [fp, #100] @ 0x64 │ │ │ │ mov r1, #4 │ │ │ │ bl 2b5340 │ │ │ │ b 2a25e8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #892] @ 2a2f0c │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ ldr r3, [fp, #856] @ 0x358 │ │ │ │ subs r0, r0, r3 │ │ │ │ ldr r3, [fp, #860] @ 0x35c │ │ │ │ str r0, [fp, #864] @ 0x360 │ │ │ │ sbc r1, r1, r3 │ │ │ │ ldr r3, [r8] │ │ │ │ str r1, [fp, #868] @ 0x364 │ │ │ │ @@ -310341,33 +310341,33 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ str r5, [sp, #120] @ 0x78 │ │ │ │ str r5, [sp, #124] @ 0x7c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #920] @ 2a2fb4 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #900] @ 2a2fb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a25dc │ │ │ │ mov r0, fp │ │ │ │ bl 29f14c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a29c4 │ │ │ │ add r4, sp, #92 @ 0x5c │ │ │ │ ldr r0, [fp, #100] @ 0x64 │ │ │ │ mov r1, r4 │ │ │ │ - bl 3b2240 │ │ │ │ + bl 3b22e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a279c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a27b0 │ │ │ │ rsb r3, r3, #0 │ │ │ │ b 2a2768 │ │ │ │ @@ -310389,21 +310389,21 @@ │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #728] @ 2a2fc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [pc, #720] @ 2a2fc4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3, #616] @ 0x268 │ │ │ │ sub r3, r3, #4 │ │ │ │ cmp r3, #1 │ │ │ │ bls 2a2240 │ │ │ │ @@ -310430,21 +310430,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #576] @ 2a2fcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a2c4c │ │ │ │ ldr r3, [pc, #564] @ 2a2fd0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a2730 │ │ │ │ @@ -310461,42 +310461,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 2a2fd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a2730 │ │ │ │ ldr r0, [pc, #444] @ 2a2fd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a2008 │ │ │ │ ldr r0, [pc, #432] @ 2a2fdc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a23bc │ │ │ │ add r4, sp, #92 @ 0x5c │ │ │ │ bl 268b84 │ │ │ │ ldr r0, [fp, #100] @ 0x64 │ │ │ │ mov r1, r4 │ │ │ │ - bl 3b2240 │ │ │ │ + bl 3b22e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a279c │ │ │ │ rsb r3, r5, #0 │ │ │ │ b 2a2768 │ │ │ │ mov r2, #11 │ │ │ │ add r0, fp, #616 @ 0x268 │ │ │ │ bl 29c750 │ │ │ │ @@ -310520,132 +310520,132 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 2a2fe4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a246c │ │ │ │ subeq sl, r8, r4, lsl r9 │ │ │ │ subeq sl, r8, r8, lsl r9 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r3, r7, ip, ror #17 │ │ │ │ + eorseq r3, r7, ip, lsl #19 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - eorseq r1, r7, ip, lsr #30 │ │ │ │ + eorseq r1, r7, ip, asr #31 │ │ │ │ andeq r0, r0, sp, ror sp │ │ │ │ - subeq r2, r3, r5, ror #15 │ │ │ │ - subeq r2, r3, r4, lsl #15 │ │ │ │ - eorseq r3, r7, ip, ror #4 │ │ │ │ + subeq r2, r3, r5, lsl #17 │ │ │ │ + subeq r2, r3, r4, lsr #16 │ │ │ │ + eorseq r3, r7, ip, lsl #6 │ │ │ │ @ instruction: 0xffffd670 │ │ │ │ subeq sl, r8, ip, lsl #15 │ │ │ │ - @ instruction: 0x00371df0 │ │ │ │ + mlaseq r7, r0, lr, r1 │ │ │ │ andeq r0, r0, r7, asr #28 │ │ │ │ - eorseq r1, r7, r4, lsr #27 │ │ │ │ + eorseq r1, r7, r4, asr #28 │ │ │ │ andeq r0, r0, sl, ror #28 │ │ │ │ subseq r4, r3, ip, asr r8 │ │ │ │ subseq r4, r3, ip, lsr r8 │ │ │ │ - eorseq r1, r7, r4, ror #21 │ │ │ │ + eorseq r1, r7, r4, lsl #23 │ │ │ │ muleq r0, r7, sl │ │ │ │ - subeq r2, r3, r8, asr #6 │ │ │ │ - @ instruction: 0x003494f0 │ │ │ │ - eorseq r9, r4, r0, lsl r5 │ │ │ │ - eorseq r3, r7, r0, lsl #14 │ │ │ │ + subeq r2, r3, r8, ror #7 │ │ │ │ + mlaseq r4, r0, r5, r9 │ │ │ │ + @ instruction: 0x003495b0 │ │ │ │ + eorseq r3, r7, r0, lsr #15 │ │ │ │ subseq r4, r3, r4, ror #9 │ │ │ │ andeq r1, r0, r0, ror #7 │ │ │ │ - eorseq r3, r7, r8, lsl #3 │ │ │ │ - subeq r2, r3, r8, lsr #1 │ │ │ │ - eorseq r3, r7, r0, lsl #7 │ │ │ │ - eorseq r1, r7, r8, lsr #15 │ │ │ │ + eorseq r3, r7, r8, lsr #4 │ │ │ │ + subeq r2, r3, r8, asr #2 │ │ │ │ + eorseq r3, r7, r0, lsr #8 │ │ │ │ + eorseq r1, r7, r8, asr #16 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ subseq r4, r3, r8, lsr r2 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - @ instruction: 0x003729f0 │ │ │ │ + mlaseq r7, r0, sl, r2 │ │ │ │ andeq r1, r0, ip, lsl #9 │ │ │ │ - @ instruction: 0x00372fd4 │ │ │ │ - @ instruction: 0x003715b0 │ │ │ │ + eorseq r3, r7, r4, ror r0 │ │ │ │ + eorseq r1, r7, r0, asr r6 │ │ │ │ andeq r0, r0, r1, lsr #23 │ │ │ │ - eorseq r1, r7, ip, lsr r5 │ │ │ │ + @ instruction: 0x003715dc │ │ │ │ andeq r0, r0, r9, lsl #23 │ │ │ │ - eorseq r2, r7, r4, ror #28 │ │ │ │ - subeq r1, r3, r8, lsr sp │ │ │ │ - eorseq r3, r7, r0, lsr r0 │ │ │ │ - eorseq r1, r7, r4, asr #8 │ │ │ │ + eorseq r2, r7, r4, lsl #30 │ │ │ │ + ldrdeq r1, [r3], #-216 @ 0xffffff28 │ │ │ │ + ldrsbeq r3, [r7], -r0 @ │ │ │ │ + eorseq r1, r7, r4, ror #9 │ │ │ │ andeq r2, r0, r0, lsl #21 │ │ │ │ - eorseq r1, r7, r8, ror #14 │ │ │ │ - eorseq r1, r7, r4, lsl #13 │ │ │ │ + eorseq r1, r7, r8, lsl #16 │ │ │ │ + eorseq r1, r7, r4, lsr #14 │ │ │ │ andeq r1, r0, ip, asr r7 │ │ │ │ - eorseq r2, r7, ip, lsr r5 │ │ │ │ + @ instruction: 0x003725dc │ │ │ │ @ instruction: 0x00533d94 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ - eorseq r2, r7, ip, ror #9 │ │ │ │ + eorseq r2, r7, ip, lsl #11 │ │ │ │ andeq r2, r0, r0, lsr #19 │ │ │ │ - @ instruction: 0x00372bd4 │ │ │ │ - @ instruction: 0x003724d8 │ │ │ │ - eorseq r2, r7, r8, ror #22 │ │ │ │ + eorseq r2, r7, r4, ror ip │ │ │ │ + eorseq r2, r7, r8, ror r5 │ │ │ │ + eorseq r2, r7, r8, lsl #24 │ │ │ │ andeq r1, r0, ip, lsl #21 │ │ │ │ - eorseq r2, r7, r8, lsl #25 │ │ │ │ + eorseq r2, r7, r8, lsr #26 │ │ │ │ andeq r1, r0, ip, asr r9 │ │ │ │ - eorseq r2, r7, ip, lsl sl │ │ │ │ + @ instruction: 0x00372abc │ │ │ │ andeq r3, r0, ip, ror #10 │ │ │ │ - eorseq r2, r7, r4, ror #17 │ │ │ │ + eorseq r2, r7, r4, lsl #19 │ │ │ │ andeq r2, r0, r0, asr #30 │ │ │ │ - eorseq r2, r7, r4, lsl r8 │ │ │ │ + @ instruction: 0x003728b4 │ │ │ │ andeq r2, r0, ip, asr #32 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r2, r7, ip, lsr sl │ │ │ │ - eorseq r2, r7, r0, ror r9 │ │ │ │ - eorseq r0, r7, r4, ror ip │ │ │ │ + @ instruction: 0x00372adc │ │ │ │ + eorseq r2, r7, r0, lsl sl │ │ │ │ + eorseq r0, r7, r4, lsl sp │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ subseq r3, r3, r4, lsl #15 │ │ │ │ - eorseq r1, r7, ip, lsl pc │ │ │ │ - eorseq r2, r7, r0, asr #13 │ │ │ │ - subeq r1, r3, r4, lsr #9 │ │ │ │ - eorseq r2, r7, r8, lsr r9 │ │ │ │ - eorseq r0, r7, ip, lsr #23 │ │ │ │ + @ instruction: 0x00371fbc │ │ │ │ + eorseq r2, r7, r0, ror #14 │ │ │ │ + subeq r1, r3, r4, asr #10 │ │ │ │ + @ instruction: 0x003729d8 │ │ │ │ + eorseq r0, r7, ip, asr #24 │ │ │ │ andeq r0, r0, r8, lsl #22 │ │ │ │ - eorseq r2, r7, r0, asr #13 │ │ │ │ - subeq r1, r3, r0, ror #8 │ │ │ │ - eorseq r2, r7, ip, lsl r8 │ │ │ │ - eorseq r0, r7, r8, ror #22 │ │ │ │ + eorseq r2, r7, r0, ror #14 │ │ │ │ + subeq r1, r3, r0, lsl #10 │ │ │ │ + @ instruction: 0x003728bc │ │ │ │ + eorseq r0, r7, r8, lsl #24 │ │ │ │ andeq r0, r0, sl, lsr #21 │ │ │ │ - eorseq r2, r7, ip, lsl r9 │ │ │ │ - subeq r1, r3, r0, lsr #8 │ │ │ │ - eorseq r2, r7, r4, lsl #17 │ │ │ │ - eorseq r0, r7, r4, lsr #22 │ │ │ │ + @ instruction: 0x003729bc │ │ │ │ + subeq r1, r3, r0, asr #9 │ │ │ │ + eorseq r2, r7, r4, lsr #18 │ │ │ │ + eorseq r0, r7, r4, asr #23 │ │ │ │ andeq r0, r0, sp, ror #21 │ │ │ │ - subeq r1, r3, r8, ror #7 │ │ │ │ - eorseq r2, r7, r0, lsr #16 │ │ │ │ - @ instruction: 0x00370af0 │ │ │ │ + subeq r1, r3, r8, lsl #9 │ │ │ │ + eorseq r2, r7, r0, asr #17 │ │ │ │ + mlaseq r7, r0, fp, r0 │ │ │ │ andeq r0, r0, r7, ror #21 │ │ │ │ - eorseq r2, r7, r8, lsl #14 │ │ │ │ - eorseq r2, r7, r4, lsr r7 │ │ │ │ - eorseq r2, r7, ip, asr #12 │ │ │ │ - @ instruction: 0x00370ef4 │ │ │ │ - eorseq r0, r7, r4, ror #28 │ │ │ │ - subeq r1, r3, r4, ror r3 │ │ │ │ - eorseq r2, r7, r4, lsl #14 │ │ │ │ - eorseq r0, r7, r8, ror sl │ │ │ │ + eorseq r2, r7, r8, lsr #15 │ │ │ │ + @ instruction: 0x003727d4 │ │ │ │ + eorseq r2, r7, ip, ror #13 │ │ │ │ + mlaseq r7, r4, pc, r0 @ │ │ │ │ + eorseq r0, r7, r4, lsl #30 │ │ │ │ + subeq r1, r3, r4, lsl r4 │ │ │ │ + eorseq r2, r7, r4, lsr #15 │ │ │ │ + eorseq r0, r7, r8, lsl fp │ │ │ │ muleq r0, ip, sl │ │ │ │ - eorseq r1, r7, r4, asr #27 │ │ │ │ - subeq r1, r3, r4, lsr #6 │ │ │ │ - eorseq r0, r7, r8, lsr sl │ │ │ │ - eorseq r1, r7, r8, asr fp │ │ │ │ + eorseq r1, r7, r4, ror #28 │ │ │ │ + subeq r1, r3, r4, asr #7 │ │ │ │ + @ instruction: 0x00370ad8 │ │ │ │ + @ instruction: 0x00371bf8 │ │ │ │ andeq r0, r0, sl, lsl #13 │ │ │ │ - subeq r1, r3, r0, lsl #6 │ │ │ │ - eorseq r0, r7, r4, lsl sl │ │ │ │ - @ instruction: 0x003727f8 │ │ │ │ + subeq r1, r3, r0, lsr #7 │ │ │ │ + @ instruction: 0x00370ab4 │ │ │ │ + mlaseq r7, r8, r8, r2 │ │ │ │ andeq r0, r0, sp, lsl #27 │ │ │ │ ldr r3, [pc, #-216] @ 2a2fe8 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a2450 │ │ │ │ @@ -310662,21 +310662,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-320] @ 2a2fec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a2450 │ │ │ │ ldr r3, [pc, #-332] @ 2a2ff0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a29b8 │ │ │ │ @@ -310693,21 +310693,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-436] @ 2a2ff4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a29b8 │ │ │ │ ldr r3, [pc, #-448] @ 2a2ff8 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a2984 │ │ │ │ @@ -310723,21 +310723,21 @@ │ │ │ │ beq 2a33a0 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-548] @ 2a2ffc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a2984 │ │ │ │ ldr r3, [pc, #-560] @ 2a3000 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a2618 │ │ │ │ @@ -310754,35 +310754,35 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ str r4, [sp, #116] @ 0x74 │ │ │ │ str r4, [sp, #120] @ 0x78 │ │ │ │ str r4, [sp, #124] @ 0x7c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-660] @ 2a300c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a2618 │ │ │ │ ldr r2, [pc, #-672] @ 2a3010 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [pc, #-676] @ 2a3014 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #1136 @ 0x470 │ │ │ │ ldr r2, [pc, #-688] @ 2a3018 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b26f8 │ │ │ │ + bl 3b2798 │ │ │ │ ldr r1, [fp, #616] @ 0x268 │ │ │ │ cmp r1, #2 │ │ │ │ beq 2a32f0 │ │ │ │ mov r2, #10 │ │ │ │ add r0, fp, #616 @ 0x268 │ │ │ │ bl 29c750 │ │ │ │ mov r0, #0 │ │ │ │ @@ -310792,28 +310792,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #2 │ │ │ │ add r3, r3, #24 │ │ │ │ add r0, r3, r0, lsl r2 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ mov r2, #0 │ │ │ │ - bl 5aa854 │ │ │ │ + bl 5aa8f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a34f0 │ │ │ │ bl 268b84 │ │ │ │ b 2a2b0c │ │ │ │ ldr r0, [pc, #-792] @ 2a3020 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a2cec │ │ │ │ ldr r0, [pc, #-804] @ 2a3024 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a2730 │ │ │ │ bl 268b84 │ │ │ │ mvn r3, #13 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ b 2a2a60 │ │ │ │ ldr r3, [pc, #-840] @ 2a3028 │ │ │ │ ldr r2, [pc, #-840] @ 2a302c │ │ │ │ @@ -310823,98 +310823,98 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #-860] @ 2a3034 │ │ │ │ add r3, r3, #1136 @ 0x470 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ b 2a32d8 │ │ │ │ ldr r0, [pc, #-880] @ 2a3038 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a2984 │ │ │ │ ldr r3, [pc, #-892] @ 2a303c │ │ │ │ ldr r2, [pc, #-892] @ 2a3040 │ │ │ │ ldr r1, [pc, #-892] @ 2a3044 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #-908] @ 2a3048 │ │ │ │ add r3, r3, #1136 @ 0x470 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2a32d8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-928] @ 2a304c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a2618 │ │ │ │ ldr r3, [pc, #-940] @ 2a3050 │ │ │ │ ldr r2, [pc, #-940] @ 2a3054 │ │ │ │ ldr r1, [pc, #-940] @ 2a3058 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1136 @ 0x470 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #-960] @ 2a305c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2a32d0 │ │ │ │ ldr r3, [pc, #-976] @ 2a3060 │ │ │ │ ldr r2, [pc, #-976] @ 2a3064 │ │ │ │ ldr r1, [pc, #-976] @ 2a3068 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #-992] @ 2a306c │ │ │ │ add r3, r3, #1136 @ 0x470 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2a32d0 │ │ │ │ ldr r0, [pc, #-1008] @ 2a3070 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a2450 │ │ │ │ ldr r0, [pc, #-1020] @ 2a3074 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a246c │ │ │ │ ldr r0, [pc, #-1032] @ 2a3078 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a29b8 │ │ │ │ ldr r1, [pc, #-1044] @ 2a307c │ │ │ │ ldr r0, [pc, #-1044] @ 2a3080 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a25dc │ │ │ │ ldr r3, [pc, #-1060] @ 2a3084 │ │ │ │ ldr r2, [pc, #-1060] @ 2a3088 │ │ │ │ ldr r1, [pc, #-1060] @ 2a308c │ │ │ │ add r3, pc, r3 │ │ │ │ rsb r0, r0, #0 │ │ │ │ add r3, r3, #1136 @ 0x470 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #-1088] @ 2a3090 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ b 2a32d8 │ │ │ │ ldr r0, [pc, #-1104] @ 2a3094 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a2c4c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-1120] @ 2a3098 │ │ │ │ ldr r1, [pc, #-1120] @ 2a309c │ │ │ │ ldr r0, [pc, #-1120] @ 2a30a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1124] @ 2a30a4 │ │ │ │ @@ -310954,15 +310954,15 @@ │ │ │ │ str r7, [sp, #12] │ │ │ │ bl 299998 │ │ │ │ ldr r0, [r4, #1228] @ 0x4cc │ │ │ │ ldr r8, [pc, #1044] @ 2a39a8 │ │ │ │ cmp r0, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ beq 2a35a4 │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ str r7, [r4, #1228] @ 0x4cc │ │ │ │ mov r0, r6 │ │ │ │ bl 299984 │ │ │ │ bl 2aaab8 │ │ │ │ add r3, r4, #880 @ 0x370 │ │ │ │ cmp r5, #0 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ @@ -310976,31 +310976,31 @@ │ │ │ │ add r3, r3, #24 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r4, #596] @ 0x254 │ │ │ │ mov r6, r1 │ │ │ │ add r0, r3, r0, lsl #2 │ │ │ │ add r1, sp, #16 │ │ │ │ - bl 5aa854 │ │ │ │ + bl 5aa8f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a37a0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 3abf68 │ │ │ │ + bl 3ac008 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, #1 │ │ │ │ - bl 3b3dbc │ │ │ │ + bl 3b3e5c │ │ │ │ bl 2a9e68 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a3630 │ │ │ │ bl 2a9ed4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3690 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 3b20c8 │ │ │ │ + bl 3b2168 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #624] @ 0x270 │ │ │ │ beq 2a3770 │ │ │ │ ldr r3, [pc, #868] @ 2a39b0 │ │ │ │ ldr r5, [r8, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -311009,15 +311009,15 @@ │ │ │ │ ldr r1, [pc, #852] @ 2a39b8 │ │ │ │ mov r6, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #628 @ 0x274 │ │ │ │ str r6, [sp] │ │ │ │ - bl 5a14d4 │ │ │ │ + bl 5a1574 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #632] @ 0x278 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, r6 │ │ │ │ bne 2a3870 │ │ │ │ bl 2a9e44 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -311028,26 +311028,26 @@ │ │ │ │ cmp r9, #7 │ │ │ │ beq 2a38e8 │ │ │ │ ldr r3, [r4, #596] @ 0x254 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bls 2a3810 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367d5c │ │ │ │ + bl 367dfc │ │ │ │ bl 2a9cb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a37c4 │ │ │ │ ldr r2, [pc, #736] @ 2a39bc │ │ │ │ ldr r1, [pc, #736] @ 2a39c0 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ - bl 5a14d4 │ │ │ │ + bl 5a1574 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #917] @ 0x395 │ │ │ │ b 2a372c │ │ │ │ bl 2aab54 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r1 │ │ │ │ b 2a3600 │ │ │ │ @@ -311082,39 +311082,39 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1200 @ 0x4b0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [pc, #576] @ 2a39d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 29dbd8 │ │ │ │ ldr r1, [r4, #616] @ 0x268 │ │ │ │ cmp r1, #2 │ │ │ │ bne 2a37ec │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 2a3724 │ │ │ │ ldr r2, [pc, #524] @ 2a39d8 │ │ │ │ ldr r1, [pc, #524] @ 2a39dc │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ - bl 5a14d4 │ │ │ │ + bl 5a1574 │ │ │ │ b 2a36f4 │ │ │ │ add r0, r4, #616 @ 0x268 │ │ │ │ mov r2, #10 │ │ │ │ bl 29c750 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 2a3724 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b1594 │ │ │ │ b 2a36a8 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 29aaa0 │ │ │ │ @@ -311129,19 +311129,19 @@ │ │ │ │ rsb r0, r0, #0 │ │ │ │ add r3, r3, #1200 @ 0x4b0 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r2, [pc, #412] @ 2a39ec │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2a37a0 │ │ │ │ ldr r0, [r4, #1228] @ 0x4cc │ │ │ │ - bl 5a7cfc │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7d9c │ │ │ │ + bl 5a7e28 │ │ │ │ b 2a372c │ │ │ │ ldr r3, [pc, #376] @ 2a39f0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ beq 2a3690 │ │ │ │ ldr r3, [pc, #360] @ 2a39f4 │ │ │ │ @@ -311157,28 +311157,28 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 2a39fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a3690 │ │ │ │ add r0, r4, #616 @ 0x268 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r9 │ │ │ │ bl 29c750 │ │ │ │ add r0, r4, #1264 @ 0x4f0 │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ b 2a372c │ │ │ │ ldr r3, [pc, #244] @ 2a3a00 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a3658 │ │ │ │ ldr r3, [pc, #212] @ 2a39f4 │ │ │ │ @@ -311194,90 +311194,90 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2a3a04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a3658 │ │ │ │ ldr r0, [pc, #132] @ 2a3a08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a3690 │ │ │ │ ldr r0, [pc, #120] @ 2a3a0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a3658 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r9, r8, ip, lsl r3 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrdeq r9, [r8], #-40 @ 0xffffffd8 │ │ │ │ ldrheq r3, [r3], #-64 @ 0xffffffc0 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ @ instruction: 0xffffaf00 │ │ │ │ - eorseq r2, r7, ip, lsr r7 │ │ │ │ + @ instruction: 0x003727dc │ │ │ │ @ instruction: 0xffffe84c │ │ │ │ - eorseq r2, r7, r4, lsr #3 │ │ │ │ + eorseq r2, r7, r4, asr #4 │ │ │ │ subeq r9, r8, r8, lsr r1 │ │ │ │ - subeq r1, r3, r4, lsr #1 │ │ │ │ - @ instruction: 0x003725b4 │ │ │ │ - eorseq r0, r7, ip, lsr #15 │ │ │ │ + subeq r1, r3, r4, asr #2 │ │ │ │ + eorseq r2, r7, r4, asr r6 │ │ │ │ + eorseq r0, r7, ip, asr #16 │ │ │ │ andeq r0, r0, fp, ror pc │ │ │ │ @ instruction: 0xffffc410 │ │ │ │ - eorseq r2, r7, r0, ror #12 │ │ │ │ - eorseq r2, r7, r8, ror #11 │ │ │ │ - subeq r0, r3, ip, ror #31 │ │ │ │ - eorseq r0, r7, ip, ror #13 │ │ │ │ + eorseq r2, r7, r0, lsl #14 │ │ │ │ + eorseq r2, r7, r8, lsl #13 │ │ │ │ + subeq r1, r3, ip, lsl #1 │ │ │ │ + eorseq r0, r7, ip, lsl #15 │ │ │ │ muleq r0, r4, pc @ │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003724dc │ │ │ │ + eorseq r2, r7, ip, ror r5 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ - eorseq r2, r7, ip, ror #7 │ │ │ │ - eorseq r2, r7, ip, ror #8 │ │ │ │ - @ instruction: 0x003723f8 │ │ │ │ + eorseq r2, r7, ip, lsl #9 │ │ │ │ + eorseq r2, r7, ip, lsl #10 │ │ │ │ + mlaseq r7, r8, r4, r2 │ │ │ │ ldr r1, [pc, #8] @ 2a3a20 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 5a0230 │ │ │ │ - eorseq r2, r4, ip, lsl fp │ │ │ │ + b 5a02d0 │ │ │ │ + @ instruction: 0x00342bbc │ │ │ │ ldr r3, [pc, #28] @ 2a3a48 │ │ │ │ ldr r2, [pc, #28] @ 2a3a4c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2a3a50 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ subeq r8, r8, r0, asr #28 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x00342af4 │ │ │ │ + mlaseq r4, r4, fp, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #72] @ 2a3ab4 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, #0 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp] │ │ │ │ - bl 3bb398 │ │ │ │ + bl 3bb438 │ │ │ │ mov r0, r4 │ │ │ │ bl 1753dc │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -311292,15 +311292,15 @@ │ │ │ │ ldr r3, [pc, #184] @ 2a3b88 │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [pc, r3] │ │ │ │ ldr r1, [r5, #232]! @ 0xe8 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r1 │ │ │ │ - bl 5e5ab4 │ │ │ │ + bl 5e5b54 │ │ │ │ cmp r0, r6 │ │ │ │ mov r1, r0 │ │ │ │ bne 2a3ad8 │ │ │ │ subs r3, r4, #0 │ │ │ │ movne r3, #1 │ │ │ │ cmp r6, #0 │ │ │ │ movne r3, #0 │ │ │ │ @@ -311363,15 +311363,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r6, [r3, #4] │ │ │ │ ldr r0, [r6, #120]! @ 0x78 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e5ab4 │ │ │ │ + bl 5e5b54 │ │ │ │ cmp r0, r5 │ │ │ │ bne 2a3bf0 │ │ │ │ cmp r5, #0 │ │ │ │ bne 2a3c98 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2a3c3c │ │ │ │ bl 29b258 │ │ │ │ @@ -311389,21 +311389,21 @@ │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r4, [r3] │ │ │ │ bl 2a9d6c │ │ │ │ add r4, r4, r5 │ │ │ │ cmp r0, #0 │ │ │ │ addeq r0, r4, #24 │ │ │ │ addne r0, r4, #120 @ 0x78 │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3c84 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #3 │ │ │ │ - bl 3c0008 │ │ │ │ + bl 3c00a8 │ │ │ │ add r6, r6, #1 │ │ │ │ add r5, r5, #336 @ 0x150 │ │ │ │ bl 2aac10 │ │ │ │ cmp r6, r0 │ │ │ │ blt 2a3c4c │ │ │ │ ldr r2, [pc, #256] @ 2a3da0 │ │ │ │ ldr r3, [pc, #232] @ 2a3d8c │ │ │ │ @@ -311446,41 +311446,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2a3db0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a3be0 │ │ │ │ ldr r0, [pc, #60] @ 2a3db4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a3be0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r8, r8, r4, asr #25 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r8, r8, r4, lsr #25 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r2, r3, r4, asr #29 │ │ │ │ subseq r2, r3, r4, ror #28 │ │ │ │ subeq r8, r8, ip, asr #23 │ │ │ │ andeq r1, r0, ip, lsl ip │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r2, r7, r8, lsr r1 │ │ │ │ - eorseq r2, r7, ip, asr r1 │ │ │ │ + @ instruction: 0x003721d8 │ │ │ │ + @ instruction: 0x003721fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr r2, [pc, #2360] @ 2a4708 │ │ │ │ ldr r3, [pc, #2360] @ 2a470c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -311500,15 +311500,15 @@ │ │ │ │ ldr r3, [pc, #2308] @ 2a4714 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ mov r5, r0 │ │ │ │ bne 2a455c │ │ │ │ - bl 5af8e8 │ │ │ │ + bl 5af988 │ │ │ │ ldrb r3, [r6, #1362] @ 0x552 │ │ │ │ add fp, sp, #68 @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #2 │ │ │ │ streq r3, [r4, #328] @ 0x148 │ │ │ │ cmp r5, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -311518,21 +311518,21 @@ │ │ │ │ str r5, [fp, #8] │ │ │ │ beq 2a3f70 │ │ │ │ ldr r6, [pc, #2232] @ 2a4718 │ │ │ │ add r7, r4, #120 @ 0x78 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, sp, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a10c4 │ │ │ │ + bl 5a1164 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a3f00 │ │ │ │ ldr sl, [r4, #264] @ 0x108 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ cmp sl, #0 │ │ │ │ beq 2a3ee4 │ │ │ │ ldr r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2a3ec4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ @@ -311541,35 +311541,35 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a3f00 │ │ │ │ ldr r3, [r4, #268] @ 0x10c │ │ │ │ str r5, [r3, #4] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ str r5, [r4, #264] @ 0x108 │ │ │ │ str r5, [fp] │ │ │ │ str r5, [fp, #4] │ │ │ │ str r5, [fp, #8] │ │ │ │ str r5, [r4, #312] @ 0x138 │ │ │ │ b 2a3e68 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ add r0, r0, #16 │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ str sl, [fp] │ │ │ │ str sl, [fp, #4] │ │ │ │ str sl, [fp, #8] │ │ │ │ b 2a3edc │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3f18 │ │ │ │ bl 2a3b90 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 5a85e0 │ │ │ │ - bl 5afcb8 │ │ │ │ + bl 5a8680 │ │ │ │ + bl 5afd58 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a44d0 │ │ │ │ ldr r2, [pc, #2024] @ 2a471c │ │ │ │ ldr r3, [pc, #2004] @ 2a470c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -311602,15 +311602,15 @@ │ │ │ │ ldr r1, [r4, #328] @ 0x148 │ │ │ │ add r6, sp, #56 @ 0x38 │ │ │ │ stmib sp, {r1, r6} │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #1 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ - bl 3c098c │ │ │ │ + bl 3c0a2c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a44a4 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2a3f00 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [pc, #1868] @ 2a4728 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ @@ -311631,15 +311631,15 @@ │ │ │ │ ldreq r2, [r4, #20] │ │ │ │ addne r1, r1, #12 │ │ │ │ movne r2, #264 @ 0x108 │ │ │ │ addeq r1, r1, #12 │ │ │ │ subeq r2, r2, #12 │ │ │ │ str r3, [r4, #248] @ 0xf8 │ │ │ │ mov r3, r6 │ │ │ │ - bl 3c0c78 │ │ │ │ + bl 3c0d18 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a45dc │ │ │ │ cmn r0, #1 │ │ │ │ beq 2a3f00 │ │ │ │ ldr r3, [pc, #1760] @ 2a472c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -311695,37 +311695,37 @@ │ │ │ │ beq 2a416c │ │ │ │ mov r0, r7 │ │ │ │ ldr r7, [pc, #1552] @ 2a4734 │ │ │ │ ldr r5, [r4, #280] @ 0x118 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #1544] @ 2a4738 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ cmp r5, #0 │ │ │ │ bne 2a42e0 │ │ │ │ ldr r3, [pc, #1528] @ 2a473c │ │ │ │ ldr r2, [pc, #1528] @ 2a4740 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #1508] @ 2a4744 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ b 2a3f04 │ │ │ │ ldr r3, [r4, #312] @ 0x138 │ │ │ │ ldr r2, [pc, #1472] @ 2a4738 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ beq 2a4398 │ │ │ │ ldr r1, [pc, #1472] @ 2a4748 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ ldr r3, [pc, #1464] @ 2a474c │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ @@ -311734,17 +311734,17 @@ │ │ │ │ bne 2a3f00 │ │ │ │ tst r8, #1 │ │ │ │ beq 2a41d8 │ │ │ │ ldr r3, [pc, #1420] @ 2a4750 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ add r0, r0, #16 │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ add r0, r4, #24 │ │ │ │ - bl 5a10c4 │ │ │ │ + bl 5a1164 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ str r3, [fp, #4] │ │ │ │ str r3, [fp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #312] @ 0x138 │ │ │ │ b 2a3f84 │ │ │ │ @@ -311800,25 +311800,25 @@ │ │ │ │ bne 2a43ec │ │ │ │ cmp r8, #0 │ │ │ │ beq 2a4104 │ │ │ │ ldr r1, [pc, #1160] @ 2a4754 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #1156] @ 2a4758 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ b 2a3f04 │ │ │ │ ldr r0, [r4, #280] @ 0x118 │ │ │ │ bl 1774c4 │ │ │ │ ldr r2, [r4, #280] @ 0x118 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 3c0e50 │ │ │ │ + bl 3c0ef0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a43dc │ │ │ │ ldr r0, [r4, #276] @ 0x114 │ │ │ │ ldrb r3, [r0, #267] @ 0x10b │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a43b4 │ │ │ │ ldrb r2, [r0, #269] @ 0x10d │ │ │ │ @@ -311846,34 +311846,34 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #984] @ 2a4764 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ b 2a3f04 │ │ │ │ ldr r1, [pc, #968] @ 2a4768 │ │ │ │ ldr r5, [r4, #320] @ 0x140 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2a41b4 │ │ │ │ b 2a418c │ │ │ │ ldr r3, [pc, #944] @ 2a476c │ │ │ │ ldr r2, [pc, #944] @ 2a4770 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #928] @ 2a4774 │ │ │ │ mov r0, r6 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, r5 │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ b 2a3f04 │ │ │ │ ldr r1, [pc, #900] @ 2a4778 │ │ │ │ ldr r1, [r9, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ @@ -311900,29 +311900,29 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #744] @ 2a4784 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a42bc │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3f18 │ │ │ │ ldr r3, [pc, #720] @ 2a4788 │ │ │ │ ldr r1, [pc, #720] @ 2a478c │ │ │ │ ldr r0, [pc, #720] @ 2a4790 │ │ │ │ @@ -311952,23 +311952,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ strd r6, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #584] @ 2a479c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a3f2c │ │ │ │ ldr r3, [pc, #572] @ 2a47a0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 2a3e24 │ │ │ │ ldr r3, [pc, #516] @ 2a477c │ │ │ │ @@ -311985,44 +311985,44 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r7, [sp, #80] @ 0x50 │ │ │ │ str r7, [sp, #84] @ 0x54 │ │ │ │ str r7, [sp, #88] @ 0x58 │ │ │ │ str r7, [sp, #92] @ 0x5c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 2a47a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a3e24 │ │ │ │ ldr r3, [pc, #452] @ 2a47a8 │ │ │ │ ldr r2, [pc, #452] @ 2a47ac │ │ │ │ ldr r1, [pc, #452] @ 2a47b0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ ldr r2, [pc, #432] @ 2a47b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ b 2a3f04 │ │ │ │ ldr r0, [pc, #416] @ 2a47b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a42bc │ │ │ │ eor r2, r3, r3, ror #16 │ │ │ │ lsr r2, r2, #8 │ │ │ │ bic r2, r2, #65280 @ 0xff00 │ │ │ │ eor r2, r2, r3, ror #8 │ │ │ │ ldr r3, [pc, #368] @ 2a47bc │ │ │ │ ldr r1, [pc, #368] @ 2a47c0 │ │ │ │ @@ -312033,15 +312033,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #352] @ 2a47c8 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #20 │ │ │ │ ldr r2, [pc, #340] @ 2a47cc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ b 2a3f04 │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -312053,140 +312053,140 @@ │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #20 │ │ │ │ add r2, r2, #272 @ 0x110 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ b 2a3f04 │ │ │ │ ldr r0, [pc, #256] @ 2a47dc │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a3f2c │ │ │ │ ldr r0, [pc, #232] @ 2a47e0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a3e24 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00488a9c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r8, r8, r0, ror sl │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r2, r3, r8, asr #24 │ │ │ │ subeq r8, r8, r8, lsr r9 │ │ │ │ subseq r2, r3, r0, lsr fp │ │ │ │ - @ instruction: 0x00371fd0 │ │ │ │ + eorseq r2, r7, r0, ror r0 │ │ │ │ ldrtmi r2, [r3], #-529 @ 0xfffffdef │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r0, r0, lr, lsr r5 │ │ │ │ - eorseq r1, r7, r8, lsr #28 │ │ │ │ + eorseq r1, r7, r8, asr #29 │ │ │ │ andeq r0, r0, r4, asr r5 │ │ │ │ - subeq r0, r3, r8, lsr #23 │ │ │ │ - eorseq r1, r7, r8, lsl #31 │ │ │ │ + subeq r0, r3, r8, asr #24 │ │ │ │ + eorseq r2, r7, r8, lsr #32 │ │ │ │ andeq r0, r0, sl, ror r5 │ │ │ │ - eorseq r1, r7, r8, asr #27 │ │ │ │ + eorseq r1, r7, r8, ror #28 │ │ │ │ subseq r2, r3, r4, lsl r9 │ │ │ │ subseq r2, r3, r8, ror #17 │ │ │ │ - eorseq r1, r7, ip, ror ip │ │ │ │ + eorseq r1, r7, ip, lsl sp │ │ │ │ andeq r0, r0, r1, asr #10 │ │ │ │ - subeq r0, r3, ip, ror r9 │ │ │ │ - eorseq r1, r7, r8, lsl #27 │ │ │ │ + subeq r0, r3, ip, lsl sl │ │ │ │ + eorseq r1, r7, r8, lsr #28 │ │ │ │ andeq r0, r0, r2, lsl #11 │ │ │ │ - eorseq r1, r7, ip, lsr #23 │ │ │ │ - subeq r0, r3, r0, lsr r9 │ │ │ │ - eorseq r1, r7, r8, ror #25 │ │ │ │ + eorseq r1, r7, ip, asr #24 │ │ │ │ + ldrdeq r0, [r3], #-144 @ 0xffffff70 │ │ │ │ + eorseq r1, r7, r8, lsl #27 │ │ │ │ andeq r0, r0, r7, ror #9 │ │ │ │ andeq r3, r0, r4, ror #2 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r1, r7, r4, ror #22 │ │ │ │ - subeq r0, r3, ip, lsr #16 │ │ │ │ - eorseq r1, r7, r8, lsl #21 │ │ │ │ - mlaseq r7, r8, sl, r1 │ │ │ │ + eorseq r1, r7, r4, lsl #24 │ │ │ │ + subeq r0, r3, ip, asr #17 │ │ │ │ + eorseq r1, r7, r8, lsr #22 │ │ │ │ + eorseq r1, r7, r8, lsr fp │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ andeq r1, r0, r0, lsr #17 │ │ │ │ - @ instruction: 0x00371bd8 │ │ │ │ + eorseq r1, r7, r8, ror ip │ │ │ │ andeq r1, r0, r0, ror #10 │ │ │ │ - eorseq r1, r7, r0, lsr r9 │ │ │ │ - subeq r0, r3, r0, lsl #14 │ │ │ │ - eorseq r1, r7, r8, ror #19 │ │ │ │ - eorseq r1, r7, ip, asr #18 │ │ │ │ + @ instruction: 0x003719d0 │ │ │ │ + subeq r0, r3, r0, lsr #15 │ │ │ │ + eorseq r1, r7, r8, lsl #21 │ │ │ │ + eorseq r1, r7, ip, ror #19 │ │ │ │ andeq r0, r0, r6, lsr r5 │ │ │ │ - eorseq r1, r7, r0, lsr sl │ │ │ │ - eorseq r1, r7, r0, lsr #18 │ │ │ │ - @ instruction: 0x003718d8 │ │ │ │ - @ instruction: 0x00430690 │ │ │ │ + @ instruction: 0x00371ad0 │ │ │ │ + eorseq r1, r7, r0, asr #19 │ │ │ │ + eorseq r1, r7, r8, ror r9 │ │ │ │ + subeq r0, r3, r0, lsr r7 │ │ │ │ @ instruction: 0x11223344 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ - @ instruction: 0x003718fc │ │ │ │ - eorseq r1, r7, r8, lsl #17 │ │ │ │ - subeq r0, r3, ip, lsr r6 │ │ │ │ - eorseq r1, r7, ip, lsl #21 │ │ │ │ - eorseq r1, r7, r4, lsr r8 │ │ │ │ + mlaseq r7, ip, r9, r1 │ │ │ │ + eorseq r1, r7, r8, lsr #18 │ │ │ │ + ldrdeq r0, [r3], #-108 @ 0xffffff94 │ │ │ │ + eorseq r1, r7, ip, lsr #22 │ │ │ │ + @ instruction: 0x003718d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1192] @ 2a4ca4 │ │ │ │ ldr r3, [pc, #1192] @ 2a4ca8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 3c3bbc │ │ │ │ + bl 3c3c5c │ │ │ │ ldr ip, [pc, #1156] @ 2a4cac │ │ │ │ ldr r2, [pc, #1156] @ 2a4cb0 │ │ │ │ ldr r1, [pc, #1156] @ 2a4cb4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r6, [pc, #1128] @ 2a4cb8 │ │ │ │ ldr r2, [pc, #1128] @ 2a4cbc │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r8, [r6, r2] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ bne 2a4a3c │ │ │ │ add r9, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ - bl 3c3b3c │ │ │ │ + bl 3c3bdc │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2a4904 │ │ │ │ ldr r3, [pc, #1072] @ 2a4cc0 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r7, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a4ab8 │ │ │ │ mov r0, r7 │ │ │ │ bl 2a3ab8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ ldr r2, [pc, #1020] @ 2a4cc4 │ │ │ │ ldr r3, [pc, #988] @ 2a4ca8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -312197,15 +312197,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 367714 │ │ │ │ + bl 3677b4 │ │ │ │ mov sl, r0 │ │ │ │ bl 29b258 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a4b3c │ │ │ │ mov r0, r4 │ │ │ │ bl 2bd550 │ │ │ │ @@ -312216,71 +312216,71 @@ │ │ │ │ ldr sl, [r0, #1364] @ 0x554 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, sl │ │ │ │ bl 2bd268 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2a4a28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a4bbc │ │ │ │ ldr r0, [pc, #860] @ 2a4cc8 │ │ │ │ ldr r2, [pc, #860] @ 2a4ccc │ │ │ │ ldr r1, [pc, #860] @ 2a4cd0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #828] @ 2a4cd4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3bf314 │ │ │ │ + bl 3bf3b4 │ │ │ │ mov r0, #8 │ │ │ │ bl 175100 │ │ │ │ ldr r2, [pc, #812] @ 2a4cd8 │ │ │ │ ldr r1, [pc, #812] @ 2a4cdc │ │ │ │ mov ip, #1 │ │ │ │ strb ip, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp] │ │ │ │ add r0, r5, #16 │ │ │ │ stm r3, {r5, r7} │ │ │ │ - bl 5a14d4 │ │ │ │ + bl 5a1574 │ │ │ │ b 2a48c0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3c00d4 │ │ │ │ + bl 3c0174 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b3f00 │ │ │ │ + bl 3b3fa0 │ │ │ │ ldr r2, [pc, #748] @ 2a4ce0 │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r0, r5, #8 │ │ │ │ str r4, [r5, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [sp] │ │ │ │ - bl 5a14d4 │ │ │ │ + bl 5a1574 │ │ │ │ ldr r3, [pc, #712] @ 2a4ce4 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ b 2a48c0 │ │ │ │ ldr r3, [pc, #696] @ 2a4ce8 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ b 2a4898 │ │ │ │ ldr r3, [pc, #680] @ 2a4cec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 2a4870 │ │ │ │ ldr r3, [pc, #664] @ 2a4cf0 │ │ │ │ @@ -312296,22 +312296,22 @@ │ │ │ │ beq 2a4c38 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #584] @ 2a4cf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a4870 │ │ │ │ ldr r3, [pc, #572] @ 2a4cfc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a48a8 │ │ │ │ ldr r3, [pc, #540] @ 2a4cf0 │ │ │ │ @@ -312328,22 +312328,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 2a4d00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r7, [sp, #20] │ │ │ │ b 2a48a8 │ │ │ │ ldr r3, [pc, #448] @ 2a4d04 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a4920 │ │ │ │ @@ -312361,22 +312361,22 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 2a4d08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a4920 │ │ │ │ ldr r3, [pc, #328] @ 2a4d0c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a4964 │ │ │ │ ldr r3, [pc, #280] @ 2a4cf0 │ │ │ │ @@ -312392,82 +312392,82 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #224] @ 2a4d10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a4964 │ │ │ │ ldr r0, [pc, #212] @ 2a4d14 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a4870 │ │ │ │ ldr r0, [pc, #196] @ 2a4d18 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a4920 │ │ │ │ ldr r0, [pc, #172] @ 2a4d1c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r7, [sp, #20] │ │ │ │ b 2a48a8 │ │ │ │ ldr r0, [pc, #148] @ 2a4d20 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a4964 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r8, r8, r0, ror r0 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r0, r3, r0, asr #9 │ │ │ │ - eorseq r7, r4, r0, lsr #3 │ │ │ │ - @ instruction: 0x003471b4 │ │ │ │ + subeq r0, r3, r0, ror #10 │ │ │ │ + eorseq r7, r4, r0, asr #4 │ │ │ │ + eorseq r7, r4, r4, asr r2 │ │ │ │ subeq r8, r8, ip, lsl r0 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r2, r3, ip, lsl r2 │ │ │ │ subeq r7, r8, r4, lsr #31 │ │ │ │ - subeq r0, r3, ip, ror r3 │ │ │ │ - eorseq r7, r4, ip, asr r0 │ │ │ │ - eorseq r7, r4, r8, rrx │ │ │ │ - eorseq r1, r7, r8, lsl #19 │ │ │ │ + subeq r0, r3, ip, lsl r4 │ │ │ │ + ldrsheq r7, [r4], -ip @ │ │ │ │ + eorseq r7, r4, r8, lsl #2 │ │ │ │ + eorseq r1, r7, r8, lsr #20 │ │ │ │ @ instruction: 0xfffff098 │ │ │ │ - eorseq r1, r7, ip, ror r9 │ │ │ │ + eorseq r1, r7, ip, lsl sl │ │ │ │ andeq r0, r0, r8, ror #14 │ │ │ │ @ instruction: 0x00532090 │ │ │ │ subseq r2, r3, ip, ror r0 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003716f0 │ │ │ │ + mlaseq r7, r0, r7, r1 │ │ │ │ andeq r2, r0, r0, lsl #15 │ │ │ │ - eorseq r1, r7, r4, lsl r8 │ │ │ │ + @ instruction: 0x003718b4 │ │ │ │ andeq r0, r0, r4, asr #28 │ │ │ │ - eorseq r1, r7, r0, asr r6 │ │ │ │ + @ instruction: 0x003716f0 │ │ │ │ andeq r2, r0, r8, ror sp │ │ │ │ - eorseq r1, r7, ip, asr r6 │ │ │ │ - mlaseq r7, r4, r5, r1 │ │ │ │ - @ instruction: 0x003715f4 │ │ │ │ - eorseq r1, r7, r8, lsl r7 │ │ │ │ - eorseq r1, r7, r4, asr #12 │ │ │ │ + @ instruction: 0x003716fc │ │ │ │ + eorseq r1, r7, r4, lsr r6 │ │ │ │ + mlaseq r7, r4, r6, r1 │ │ │ │ + @ instruction: 0x003717b8 │ │ │ │ + eorseq r1, r7, r4, ror #13 │ │ │ │ │ │ │ │ 002a4d24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ @@ -312528,15 +312528,15 @@ │ │ │ │ bl 2a7a3c │ │ │ │ b 2a4de0 │ │ │ │ │ │ │ │ 002a4e08 : │ │ │ │ ldr r3, [pc, #8] @ 2a4e18 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - b 5a0e04 │ │ │ │ + b 5a0ea4 │ │ │ │ @ instruction: 0x00531c9c │ │ │ │ │ │ │ │ 002a4e1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -312570,20 +312570,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #163 @ 0xa3 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subseq r1, r3, r0, ror ip │ │ │ │ - subeq pc, r2, r8, ror lr @ │ │ │ │ - ldrsbeq r1, [r7], -r4 @ │ │ │ │ - eorseq r1, r7, r4, asr #10 │ │ │ │ - subeq pc, r2, r4, asr lr @ │ │ │ │ - ldrheq r1, [r7], -r0 @ │ │ │ │ - eorseq r1, r7, r4, asr r5 │ │ │ │ + subeq pc, r2, r8, lsl pc @ │ │ │ │ + eorseq r1, r7, r4, ror r1 │ │ │ │ + eorseq r1, r7, r4, ror #11 │ │ │ │ + strdeq pc, [r2], #-228 @ 0xffffff1c │ │ │ │ + eorseq r1, r7, r0, asr r1 │ │ │ │ + @ instruction: 0x003715f4 │ │ │ │ │ │ │ │ 002a4ecc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [r0, #248] @ 0xf8 │ │ │ │ @@ -312638,15 +312638,15 @@ │ │ │ │ lsr r2, r3, #8 │ │ │ │ strb r3, [r4, #20] │ │ │ │ strb r2, [r4, #21] │ │ │ │ lsr r2, r3, #16 │ │ │ │ lsr r3, r3, #24 │ │ │ │ strb r2, [r4, #22] │ │ │ │ strb r3, [r4, #23] │ │ │ │ - bl 5e4ecc │ │ │ │ + bl 5e4f6c │ │ │ │ strb r6, [r4, #24] │ │ │ │ strb r6, [r4, #25] │ │ │ │ strb r6, [r4, #26] │ │ │ │ strb r6, [r4, #27] │ │ │ │ ldr r8, [pc, #384] @ 2a5158 │ │ │ │ and r7, r7, #1 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -312716,47 +312716,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2a5170 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a5040 │ │ │ │ ldr r0, [pc, #68] @ 2a5174 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a5040 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r7, r8, r8, ror r9 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r1, r3, r0, asr fp │ │ │ │ @ instruction: 0x00487894 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r7, r8, r4, lsr #16 │ │ │ │ andeq r1, r0, ip, rrx │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003712f0 │ │ │ │ - eorseq r1, r7, r4, lsr r3 │ │ │ │ + mlaseq r7, r0, r3, r1 │ │ │ │ + @ instruction: 0x003713d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #1768] @ 2a5878 │ │ │ │ ldr r3, [pc, #1768] @ 2a587c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -312769,44 +312769,44 @@ │ │ │ │ mov r4, r0 │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 2a9d6c │ │ │ │ ldr r6, [r4, #4] │ │ │ │ ldr fp, [pc, #1724] @ 2a5880 │ │ │ │ add fp, pc, fp │ │ │ │ mov r5, r0 │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2bd5ec │ │ │ │ ldr r3, [pc, #1700] @ 2a5884 │ │ │ │ ldr r8, [fp, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, r7 │ │ │ │ mov r6, r0 │ │ │ │ bne 2a5668 │ │ │ │ - bl 5af8e8 │ │ │ │ + bl 5af988 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2a5528 │ │ │ │ ldr r7, [pc, #1668] @ 2a5888 │ │ │ │ add sl, r4, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, sp, #36 @ 0x24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ ldr r0, [r7] │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ mov r0, sl │ │ │ │ - bl 5a10c4 │ │ │ │ + bl 5a1164 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r6, [r3, #232] @ 0xe8 │ │ │ │ cmp r6, #0 │ │ │ │ bne 2a551c │ │ │ │ ldrb r5, [r4, #236] @ 0xec │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ cmp r5, #0 │ │ │ │ beq 2a5358 │ │ │ │ ldr r3, [r4, #244] @ 0xf4 │ │ │ │ ldr r2, [r3] │ │ │ │ str r6, [r4, #232] @ 0xe8 │ │ │ │ str r6, [r4, #276] @ 0x114 │ │ │ │ @@ -312821,15 +312821,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a53d8 │ │ │ │ ldr r1, [r4, #276] @ 0x114 │ │ │ │ ldr r0, [r4, #272] @ 0x110 │ │ │ │ - bl 5ca360 │ │ │ │ + bl 5ca400 │ │ │ │ mov r5, r0 │ │ │ │ bl 2a9d6c │ │ │ │ ldr r1, [r4, #272] @ 0x110 │ │ │ │ ldr r2, [r4, #276] @ 0x114 │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ @@ -312848,15 +312848,15 @@ │ │ │ │ add r8, r6, #60 @ 0x3c │ │ │ │ ldr r4, [r6, #60] @ 0x3c │ │ │ │ adds r2, r4, r5 │ │ │ │ bcs 2a57a4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ - bl 5e5ab4 │ │ │ │ + bl 5e5b54 │ │ │ │ cmp r0, r4 │ │ │ │ strne r0, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r4, r3 │ │ │ │ bne 2a52ec │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r5, [r4, #244] @ 0xf4 │ │ │ │ @@ -312865,68 +312865,68 @@ │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a5348 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2a5510 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ mov r5, #0 │ │ │ │ strb r5, [r4, #236] @ 0xec │ │ │ │ b 2a5214 │ │ │ │ ldr r3, [r4, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a5824 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2a5478 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #240] @ 0xf0 │ │ │ │ add r0, r4, #136 @ 0x88 │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ b 2a5214 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a7a8c │ │ │ │ ldr r1, [r4, #276] @ 0x114 │ │ │ │ ldr r0, [r4, #272] @ 0x110 │ │ │ │ - bl 5ca360 │ │ │ │ + bl 5ca400 │ │ │ │ mov r5, r0 │ │ │ │ bl 2a9d6c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a5848 │ │ │ │ ldr r2, [r4, #276] @ 0x114 │ │ │ │ ldr r1, [r4, #272] @ 0x110 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mvn r3, #1 │ │ │ │ str r9, [sp, #8] │ │ │ │ ldr ip, [r4, #32] │ │ │ │ and r3, r3, ip │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3c0f40 │ │ │ │ + bl 3c0fe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a52d4 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ ldr r8, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a5800 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a55e4 │ │ │ │ bl 2a3ab8 │ │ │ │ add r0, r4, #136 @ 0x88 │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ ldr r3, [pc, #1156] @ 2a5890 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 5a85e0 │ │ │ │ - bl 5afcb8 │ │ │ │ + bl 5a8680 │ │ │ │ + bl 5afd58 │ │ │ │ mov r0, r6 │ │ │ │ bl 2bd6a4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a56e8 │ │ │ │ ldr r2, [pc, #1112] @ 2a5894 │ │ │ │ ldr r3, [pc, #1084] @ 2a587c │ │ │ │ @@ -312949,41 +312949,41 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #232] @ 0xe8 │ │ │ │ bl 2a4ecc │ │ │ │ ldr r2, [r4, #28] │ │ │ │ ldr r1, [r4, #248] @ 0xf8 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r3, r9 │ │ │ │ - bl 3c110c │ │ │ │ + bl 3c11ac │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a53d8 │ │ │ │ ldr r5, [r4, #28] │ │ │ │ cmp r5, #0 │ │ │ │ beq 2a536c │ │ │ │ ldr r2, [pc, #980] @ 2a588c │ │ │ │ ldr r6, [fp, r2] │ │ │ │ add r3, r6, #60 @ 0x3c │ │ │ │ str r3, [sp, #20] │ │ │ │ b 2a54e8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ - bl 5e5ab4 │ │ │ │ + bl 5e5b54 │ │ │ │ cmp r0, r8 │ │ │ │ strne r0, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r8, r3 │ │ │ │ beq 2a536c │ │ │ │ ldr r8, [r6, #60] @ 0x3c │ │ │ │ adds r2, r5, r8 │ │ │ │ bcc 2a54c4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r6, #60 @ 0x3c │ │ │ │ - bl 5b6a58 │ │ │ │ + bl 5b6af8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a536c │ │ │ │ b 2a54e8 │ │ │ │ add r0, r5, #20 │ │ │ │ bl 2a7a3c │ │ │ │ b 2a5340 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ @@ -313004,36 +313004,36 @@ │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ ldm r3, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ add r3, sp, #36 @ 0x24 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ - bl 3c110c │ │ │ │ + bl 3c11ac │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a53e0 │ │ │ │ ldr r3, [pc, #772] @ 2a588c │ │ │ │ ldr r7, [fp, r3] │ │ │ │ add r9, r7, #60 @ 0x3c │ │ │ │ ldr r5, [r7, #60] @ 0x3c │ │ │ │ adds r2, r5, #64 @ 0x40 │ │ │ │ bcc 2a55bc │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5b6a58 │ │ │ │ + bl 5b6af8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a51fc │ │ │ │ ldr r5, [r7, #60] @ 0x3c │ │ │ │ adds r2, r5, #64 @ 0x40 │ │ │ │ bcs 2a5598 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ - bl 5e5ab4 │ │ │ │ + bl 5e5b54 │ │ │ │ cmp r0, r5 │ │ │ │ strne r0, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, r3 │ │ │ │ bne 2a558c │ │ │ │ b 2a51fc │ │ │ │ ldr r3, [pc, #688] @ 2a589c │ │ │ │ @@ -313055,22 +313055,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #588] @ 2a58a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ b 2a53f8 │ │ │ │ ldr r3, [pc, #572] @ 2a58ac │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 2a51f0 │ │ │ │ @@ -313088,22 +313088,22 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 2a58b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a51f0 │ │ │ │ ldr r3, [pc, #452] @ 2a58b4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a5434 │ │ │ │ ldr r3, [pc, #412] @ 2a58a0 │ │ │ │ @@ -313122,47 +313122,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd r6, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 2a58b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a5434 │ │ │ │ ldr r0, [pc, #320] @ 2a58bc │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a5434 │ │ │ │ ldr r0, [pc, #296] @ 2a58c0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a51f0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r6, #60 @ 0x3c │ │ │ │ - bl 5b6a58 │ │ │ │ + bl 5b6af8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a531c │ │ │ │ b 2a52ec │ │ │ │ ldr r0, [pc, #252] @ 2a58c4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ b 2a53f8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #228] @ 2a58c8 │ │ │ │ ldr r1, [pc, #228] @ 2a58cc │ │ │ │ ldr r0, [pc, #228] @ 2a58d0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -313209,36 +313209,36 @@ │ │ │ │ andeq r3, r0, r0, lsr r4 │ │ │ │ subseq r1, r3, r0, lsr #13 │ │ │ │ subeq r7, r8, r0, lsr r4 │ │ │ │ muleq r0, r0, pc @ │ │ │ │ andeq r3, r0, r0, lsl r3 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r0, r7, r8, lsl #30 │ │ │ │ + eorseq r0, r7, r8, lsr #31 │ │ │ │ andeq r2, r0, r0, lsl #24 │ │ │ │ - @ instruction: 0x00370ddc │ │ │ │ + eorseq r0, r7, ip, ror lr │ │ │ │ andeq r1, r0, r4, ror #18 │ │ │ │ - eorseq r0, r7, r4, asr #28 │ │ │ │ - eorseq r0, r7, r0, ror lr │ │ │ │ - eorseq r0, r7, ip, asr #26 │ │ │ │ - eorseq r0, r7, r4, asr #27 │ │ │ │ - subeq pc, r2, r4, lsl #10 │ │ │ │ - eorseq r0, r7, ip, asr r7 │ │ │ │ - eorseq r0, r7, r0, lsl sp │ │ │ │ + eorseq r0, r7, r4, ror #29 │ │ │ │ + eorseq r0, r7, r0, lsl pc │ │ │ │ + eorseq r0, r7, ip, ror #27 │ │ │ │ + eorseq r0, r7, r4, ror #28 │ │ │ │ + subeq pc, r2, r4, lsr #11 │ │ │ │ + @ instruction: 0x003707fc │ │ │ │ + @ instruction: 0x00370db0 │ │ │ │ @ instruction: 0x000002be │ │ │ │ - subeq pc, r2, r0, ror #9 │ │ │ │ - eorseq r0, r7, ip, lsr r7 │ │ │ │ - eorseq r0, r7, r0, asr #26 │ │ │ │ - strheq pc, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ - eorseq r0, r7, r4, lsl r7 │ │ │ │ - @ instruction: 0x00370cfc │ │ │ │ + subeq pc, r2, r0, lsl #11 │ │ │ │ + @ instruction: 0x003707dc │ │ │ │ + eorseq r0, r7, r0, ror #27 │ │ │ │ + subeq pc, r2, ip, asr r5 @ │ │ │ │ + @ instruction: 0x003707b4 │ │ │ │ + mlaseq r7, ip, sp, r0 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ - @ instruction: 0x0042f498 │ │ │ │ - @ instruction: 0x003706f4 │ │ │ │ - eorseq r0, r7, r8, asr #25 │ │ │ │ + subeq pc, r2, r8, lsr r5 @ │ │ │ │ + mlaseq r7, r4, r7, r0 │ │ │ │ + eorseq r0, r7, r8, ror #26 │ │ │ │ │ │ │ │ 002a5900 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #312] @ 2a5a50 │ │ │ │ @@ -313249,33 +313249,33 @@ │ │ │ │ bne 2a59c4 │ │ │ │ add r7, r7, #4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 2a3a24 │ │ │ │ ldr r0, [r6] │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 5a10c4 │ │ │ │ + bl 5a1164 │ │ │ │ bl 2aac10 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ - bl 5e38a8 │ │ │ │ + bl 5e3948 │ │ │ │ str r1, [r6, #20] │ │ │ │ b 2a598c │ │ │ │ ldr r5, [r3] │ │ │ │ add r3, r1, r1, lsl #3 │ │ │ │ add r5, r5, r3, lsl #5 │ │ │ │ ldrb r3, [r5, #236] @ 0xec │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ add r4, r1, #1 │ │ │ │ beq 2a59e0 │ │ │ │ bl 2aac10 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e38a8 │ │ │ │ + bl 5e3948 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r2, [r3, #232] @ 0xe8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2a595c │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r7 │ │ │ │ bl 2a3a10 │ │ │ │ @@ -313292,43 +313292,43 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 2aac10 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e38a8 │ │ │ │ + bl 5e3948 │ │ │ │ str r1, [r6, #20] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldr r3, [r5, #244] @ 0xf4 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2a5a2c │ │ │ │ ldr r2, [r8] │ │ │ │ str r3, [r8] │ │ │ │ str r2, [r5, #244] @ 0xf4 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ mov r4, #1 │ │ │ │ strb r4, [r5, #236] @ 0xec │ │ │ │ add r0, r5, #40 @ 0x28 │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ b 2a59a0 │ │ │ │ ldr r3, [pc, #32] @ 2a5a54 │ │ │ │ ldr r1, [pc, #32] @ 2a5a58 │ │ │ │ ldr r0, [pc, #32] @ 2a5a5c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2a5a60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ @ instruction: 0x00531194 │ │ │ │ - strheq pc, [r2], #-36 @ 0xffffffdc @ │ │ │ │ - eorseq r0, r7, ip, lsl #10 │ │ │ │ - @ instruction: 0x00370bdc │ │ │ │ + subeq pc, r2, r4, asr r3 @ │ │ │ │ + eorseq r0, r7, ip, lsr #11 │ │ │ │ + eorseq r0, r7, ip, ror ip │ │ │ │ muleq r0, r1, r1 │ │ │ │ │ │ │ │ 002a5a64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -313375,20 +313375,20 @@ │ │ │ │ beq 2a5ac4 │ │ │ │ bl 29b258 │ │ │ │ bl 2a0680 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a5ac4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r4, [sl, r4] │ │ │ │ - bl 5a7d80 │ │ │ │ + bl 5a7e20 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #912] @ 2a5ed4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ ldr r3, [pc, #904] @ 2a5ed8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a5e14 │ │ │ │ ldr r3, [pc, #888] @ 2a5edc │ │ │ │ mov r2, #1 │ │ │ │ @@ -313400,21 +313400,21 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r7 │ │ │ │ b 2a5bb8 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r4, [r3] │ │ │ │ add r4, r4, r7 │ │ │ │ add r0, r4, #40 @ 0x28 │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a5bb0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #3 │ │ │ │ - bl 3c0008 │ │ │ │ + bl 3c00a8 │ │ │ │ add r5, r5, #1 │ │ │ │ add r7, r7, #288 @ 0x120 │ │ │ │ bl 2aac10 │ │ │ │ cmp r5, r0 │ │ │ │ blt 2a5b84 │ │ │ │ ldr r8, [pc, #792] @ 2a5ee4 │ │ │ │ mov r7, #0 │ │ │ │ @@ -313432,36 +313432,36 @@ │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r4, [r3] │ │ │ │ add r4, r4, r7 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a5bd8 │ │ │ │ add r0, r4, #16 │ │ │ │ - bl 5a196c │ │ │ │ + bl 5a1a0c │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a5be4 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl 5a196c │ │ │ │ + bl 5a1a0c │ │ │ │ b 2a5be4 │ │ │ │ ldr r4, [pc, #688] @ 2a5ee8 │ │ │ │ bl 296358 │ │ │ │ add r4, pc, r4 │ │ │ │ bl 2bc900 │ │ │ │ bl 2a7998 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r5, #0 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 5a0d68 │ │ │ │ + bl 5a0e08 │ │ │ │ ldr r0, [r4] │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 5a0d68 │ │ │ │ + bl 5a0e08 │ │ │ │ ldr r0, [r4] │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 59fd94 │ │ │ │ + bl 59fe34 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 1753dc │ │ │ │ ldr r3, [r4] │ │ │ │ str r5, [r3] │ │ │ │ ldr r0, [r4] │ │ │ │ bl 1753dc │ │ │ │ @@ -313499,28 +313499,28 @@ │ │ │ │ ldr r3, [fp] │ │ │ │ ldr r4, [r3] │ │ │ │ str r5, [sp, #8] │ │ │ │ add r4, r4, r8 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a5d48 │ │ │ │ - bl 3b3fc0 │ │ │ │ + bl 3b4060 │ │ │ │ ldr r3, [pc, #460] @ 2a5ef8 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ - bl 3bf9ac │ │ │ │ + bl 3bfa4c │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ str r5, [r4, #24] │ │ │ │ add r0, r4, #40 @ 0x28 │ │ │ │ - bl 5a0d68 │ │ │ │ + bl 5a0e08 │ │ │ │ add r0, r4, #136 @ 0x88 │ │ │ │ - bl 5a0d68 │ │ │ │ + bl 5a0e08 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ bl 1753dc │ │ │ │ ldr r7, [r4, #244] @ 0xf4 │ │ │ │ str r5, [r4, #4] │ │ │ │ cmp r7, #0 │ │ │ │ str r5, [r4, #244] @ 0xf4 │ │ │ │ beq 2a5d9c │ │ │ │ @@ -313555,15 +313555,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a5cf0 │ │ │ │ bl 29b258 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ bl 29dbd8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ b 2a5cf0 │ │ │ │ add r0, r7, #20 │ │ │ │ bl 2a7a3c │ │ │ │ b 2a5d88 │ │ │ │ ldr r3, [pc, #224] @ 2a5efc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -313582,25 +313582,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2a5f08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a5b5c │ │ │ │ ldr r0, [pc, #120] @ 2a5f0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a5b5c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #104] @ 2a5f10 │ │ │ │ ldr r1, [pc, #104] @ 2a5f14 │ │ │ │ ldr r0, [pc, #104] @ 2a5f18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -313608,32 +313608,32 @@ │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #528 @ 0x210 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ strdeq r6, [r8], #-208 @ 0xffffff30 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrdeq r6, [r8], #-208 @ 0xffffff30 │ │ │ │ ldrsheq r0, [r3], #-248 @ 0xffffff08 │ │ │ │ - eorseq r0, r7, r0, lsl #22 │ │ │ │ + eorseq r0, r7, r0, lsr #23 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r0, r3, r4, asr #30 │ │ │ │ subseq r0, r3, r0, lsr pc │ │ │ │ ldrsbeq r0, [r3], #-236 @ 0xffffff14 │ │ │ │ subseq r0, r3, r0, ror lr │ │ │ │ ldrdeq r6, [r8], #-184 @ 0xffffff48 │ │ │ │ subseq r0, r3, ip, asr #27 │ │ │ │ subseq r0, r3, r8, asr #27 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r3, r0, ip, asr #2 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003707f8 │ │ │ │ - eorseq r0, r7, r8, lsl r8 │ │ │ │ - subeq lr, r2, r0, asr #28 │ │ │ │ - mlaseq r7, ip, r0, r0 │ │ │ │ - eorseq r0, r7, r8, lsl r8 │ │ │ │ + mlaseq r7, r8, r8, r0 │ │ │ │ + @ instruction: 0x003708b8 │ │ │ │ + subeq lr, r2, r0, ror #29 │ │ │ │ + eorseq r0, r7, ip, lsr r1 │ │ │ │ + @ instruction: 0x003708b8 │ │ │ │ │ │ │ │ 002a5f1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1040] @ 2a6344 │ │ │ │ @@ -313657,15 +313657,15 @@ │ │ │ │ b 2a5f98 │ │ │ │ ldr r3, [r4, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #288 @ 0x120 │ │ │ │ bne 2a62fc │ │ │ │ str r9, [r4, #240] @ 0xf0 │ │ │ │ add r0, r4, #40 @ 0x28 │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ add r6, r6, #1 │ │ │ │ bl 2aac10 │ │ │ │ cmp r0, r6 │ │ │ │ ble 2a6098 │ │ │ │ ldr r3, [sl] │ │ │ │ ldr r2, [r3] │ │ │ │ add r4, r2, r5 │ │ │ │ @@ -313695,25 +313695,25 @@ │ │ │ │ beq 2a623c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #800] @ 2a6364 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a5f78 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ mvn r0, #0 │ │ │ │ ldr r2, [pc, #776] @ 2a6368 │ │ │ │ ldr r3, [pc, #740] @ 2a6348 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -313731,24 +313731,24 @@ │ │ │ │ mov r9, #0 │ │ │ │ add r3, sp, #20 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ b 2a60f8 │ │ │ │ add r0, r5, #136 @ 0x88 │ │ │ │ - bl 5a10c4 │ │ │ │ + bl 5a1164 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2a60f0 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a60f0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 3c03a0 │ │ │ │ + bl 3c0440 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a604c │ │ │ │ cmp r0, #1 │ │ │ │ beq 2a61c0 │ │ │ │ add r4, r4, #1 │ │ │ │ add r9, r9, #288 @ 0x120 │ │ │ │ bl 2aac10 │ │ │ │ @@ -313757,15 +313757,15 @@ │ │ │ │ ble 2a6220 │ │ │ │ ldr sl, [r0] │ │ │ │ add r5, sl, r9 │ │ │ │ ldr fp, [r0, #232] @ 0xe8 │ │ │ │ cmp fp, #0 │ │ │ │ bne 2a6054 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 5a10c4 │ │ │ │ + bl 5a1164 │ │ │ │ ldr r2, [pc, #552] @ 2a6354 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2a60b4 │ │ │ │ ldr r2, [pc, #560] @ 2a6370 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ @@ -313787,42 +313787,42 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #12] │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #444] @ 2a6374 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a60b4 │ │ │ │ ldr r3, [pc, #432] @ 2a6378 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ add fp, r5, #36 @ 0x24 │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ adds r2, sl, #1 │ │ │ │ bne 2a61f8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, fp │ │ │ │ - bl 5b6a58 │ │ │ │ + bl 5b6af8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a60f0 │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ adds r2, sl, #1 │ │ │ │ beq 2a61d8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, fp │ │ │ │ str sl, [sp, #24] │ │ │ │ - bl 5e5ab4 │ │ │ │ + bl 5e5b54 │ │ │ │ cmp r0, sl │ │ │ │ strne r0, [sp, #24] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp sl, r3 │ │ │ │ bne 2a61cc │ │ │ │ b 2a60f0 │ │ │ │ ldr r3, [pc, #300] @ 2a6354 │ │ │ │ @@ -313831,20 +313831,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a6264 │ │ │ │ mov r0, #0 │ │ │ │ b 2a6058 │ │ │ │ ldr r0, [pc, #312] @ 2a637c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a5f78 │ │ │ │ ldr r0, [pc, #296] @ 2a6380 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a60b4 │ │ │ │ ldr r3, [pc, #280] @ 2a6384 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a6234 │ │ │ │ ldr r3, [pc, #220] @ 2a635c │ │ │ │ @@ -313861,27 +313861,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 2a6388 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a6234 │ │ │ │ ldr r0, [pc, #160] @ 2a638c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a6234 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #140] @ 2a6390 │ │ │ │ ldr r1, [pc, #140] @ 2a6394 │ │ │ │ ldr r0, [pc, #140] @ 2a6398 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #136] @ 2a639c │ │ │ │ @@ -313902,58 +313902,58 @@ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r6, r8, r8, lsl r9 │ │ │ │ subseq r0, r3, ip, lsr fp │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r1, r0, r4, asr #32 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - mlaseq r7, r4, r6, r0 │ │ │ │ + eorseq r0, r7, r4, lsr r7 │ │ │ │ subeq r6, r8, ip, lsl #16 │ │ │ │ subseq r0, r3, r4, lsl #20 │ │ │ │ andeq r1, r0, r0, ror #26 │ │ │ │ - @ instruction: 0x003705b8 │ │ │ │ + eorseq r0, r7, r8, asr r6 │ │ │ │ andeq r3, r0, r0, lsr r4 │ │ │ │ - eorseq r0, r7, r8, asr #9 │ │ │ │ - eorseq r0, r7, ip, asr #10 │ │ │ │ + eorseq r0, r7, r8, ror #10 │ │ │ │ + eorseq r0, r7, ip, ror #11 │ │ │ │ andeq r2, r0, r4, asr #20 │ │ │ │ - @ instruction: 0x003704f4 │ │ │ │ - eorseq r0, r7, r4, lsl r5 │ │ │ │ - subeq lr, r2, r4, ror #19 │ │ │ │ - eorseq pc, r6, ip, lsr ip @ │ │ │ │ - eorseq r0, r7, r4, lsr #8 │ │ │ │ + mlaseq r7, r4, r5, r0 │ │ │ │ + @ instruction: 0x003705b4 │ │ │ │ + subeq lr, r2, r4, lsl #21 │ │ │ │ + @ instruction: 0x0036fcdc │ │ │ │ + eorseq r0, r7, r4, asr #9 │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ - subeq lr, r2, r0, asr #19 │ │ │ │ - eorseq pc, r6, r8, lsl ip @ │ │ │ │ - eorseq r0, r7, r0, lsl #4 │ │ │ │ + subeq lr, r2, r0, ror #20 │ │ │ │ + @ instruction: 0x0036fcb8 │ │ │ │ + eorseq r0, r7, r0, lsr #5 │ │ │ │ andeq r0, r0, lr, ror #4 │ │ │ │ │ │ │ │ 002a63b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3c00d4 │ │ │ │ + bl 3c0174 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b3f00 │ │ │ │ + bl 3b3fa0 │ │ │ │ ldr r2, [pc, #68] @ 2a642c │ │ │ │ mov ip, #0 │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [r5, #12] │ │ │ │ str r4, [r5, #24] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ add r0, r5, #8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a14d4 │ │ │ │ + bl 5a1574 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -314014,36 +314014,36 @@ │ │ │ │ str r0, [r5] │ │ │ │ mov r0, r6 │ │ │ │ bl 1752a4 │ │ │ │ ldr r3, [r5] │ │ │ │ str r0, [r3] │ │ │ │ ldr r0, [r5] │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 59fd3c │ │ │ │ + bl 59fddc │ │ │ │ ldr r0, [r5] │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 5a0ce0 │ │ │ │ + bl 5a0d80 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 5a0ce0 │ │ │ │ + bl 5a0d80 │ │ │ │ ldr r3, [r5] │ │ │ │ str r4, [r3, #232] @ 0xe8 │ │ │ │ bl 2aac34 │ │ │ │ cmp r6, r4 │ │ │ │ add r0, r5, r0, lsl #2 │ │ │ │ ldr r5, [r5] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [r5, #236] @ 0xec │ │ │ │ ble 2a6778 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, #524288 @ 0x80000 │ │ │ │ rsb r1, r3, #0 │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ mov fp, r4 │ │ │ │ mov r9, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ lsl r3, r0, #3 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #564] @ 2a67c0 │ │ │ │ @@ -314066,18 +314066,18 @@ │ │ │ │ bge 2a66c0 │ │ │ │ ldr r7, [r5] │ │ │ │ add sl, r4, r4, lsl #3 │ │ │ │ add r5, r7, sl, lsl #5 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #40 @ 0x28 │ │ │ │ str r9, [sp, #24] │ │ │ │ - bl 5a0ce0 │ │ │ │ + bl 5a0d80 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #136 @ 0x88 │ │ │ │ - bl 5a0ce0 │ │ │ │ + bl 5a0d80 │ │ │ │ strb r4, [r7, sl, lsl #5] │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ bl 175100 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ bl 2a860c │ │ │ │ cmp r8, #0 │ │ │ │ @@ -314127,15 +314127,15 @@ │ │ │ │ b 2a6618 │ │ │ │ mov r7, r3 │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [r7] │ │ │ │ add r4, r4, #1 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ - bl 5a10c4 │ │ │ │ + bl 5a1164 │ │ │ │ cmp r4, r6 │ │ │ │ blt 2a66c8 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2a675c │ │ │ │ ldr r9, [pc, #212] @ 2a67cc │ │ │ │ add r8, sp, #24 │ │ │ │ @@ -314185,79 +314185,79 @@ │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r6, r8, r4, lsr #8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r6, r8, r0, lsl #8 │ │ │ │ andeq r1, r0, r4, lsl r6 │ │ │ │ subeq r6, r8, ip, asr #7 │ │ │ │ subseq r0, r3, r4, asr #11 │ │ │ │ - eorseq r0, r7, r0, lsr #5 │ │ │ │ + eorseq r0, r7, r0, asr #6 │ │ │ │ @ instruction: 0xffffe248 │ │ │ │ ldrsheq r0, [r3], #-64 @ 0xffffffc0 │ │ │ │ ldrheq r0, [r3], #-48 @ 0xffffffd0 │ │ │ │ - subeq lr, r2, ip, asr r5 │ │ │ │ - @ instruction: 0x0036f7b4 │ │ │ │ - mlaseq r7, ip, r0, r0 │ │ │ │ + strdeq lr, [r2], #-92 @ 0xffffffa4 │ │ │ │ + eorseq pc, r6, r4, asr r8 @ │ │ │ │ + eorseq r0, r7, ip, lsr r1 │ │ │ │ andeq r0, r0, r3, ror #7 │ │ │ │ │ │ │ │ 002a67e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #260] @ 2a68fc │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r6, [r3, #4] │ │ │ │ bl 2aac10 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 5e38a8 │ │ │ │ + bl 5e3948 │ │ │ │ str r1, [r5, #24] │ │ │ │ b 2a6848 │ │ │ │ ldr r7, [r3] │ │ │ │ add r3, r1, r1, lsl #1 │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add r7, r7, r3, lsl #4 │ │ │ │ ldr r3, [r7, #264] @ 0x108 │ │ │ │ cmp r3, #0 │ │ │ │ add r4, r1, #1 │ │ │ │ beq 2a6874 │ │ │ │ bl 2aac10 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e38a8 │ │ │ │ + bl 5e3948 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2a6818 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 2aac10 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e38a8 │ │ │ │ + bl 5e3948 │ │ │ │ str r1, [r5, #24] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldr r3, [r7, #268] @ 0x10c │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2a68d8 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r2, #4] │ │ │ │ str r6, [r7, #268] @ 0x10c │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ mov r4, #1 │ │ │ │ str r4, [r7, #264] @ 0x108 │ │ │ │ add r0, r7, #120 @ 0x78 │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -314267,17 +314267,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ mov r2, #1040 @ 0x410 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ ldrheq r0, [r3], #-36 @ 0xffffffdc │ │ │ │ - subeq lr, r2, r8, lsl #8 │ │ │ │ - eorseq pc, r6, r4, ror #12 │ │ │ │ - eorseq pc, r6, r4, asr pc @ │ │ │ │ + subeq lr, r2, r8, lsr #9 │ │ │ │ + eorseq pc, r6, r4, lsl #14 │ │ │ │ + @ instruction: 0x0036fff4 │ │ │ │ │ │ │ │ 002a690c : │ │ │ │ ldr r3, [pc, #16] @ 2a6924 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, #0 │ │ │ │ @@ -314326,39 +314326,39 @@ │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r0, [r3] │ │ │ │ add r0, r0, r5 │ │ │ │ ldrb r3, [r0, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a69a4 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 5a196c │ │ │ │ + bl 5a1a0c │ │ │ │ b 2a69a4 │ │ │ │ ldr sl, [pc, #300] @ 2a6b10 │ │ │ │ ldr fp, [pc, #300] @ 2a6b14 │ │ │ │ mov r7, #0 │ │ │ │ add sl, pc, sl │ │ │ │ add fp, pc, fp │ │ │ │ mov r6, r7 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ b 2a6aac │ │ │ │ ldr r4, [r0] │ │ │ │ mov r5, #0 │ │ │ │ add r4, r4, r7 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 3b3fc0 │ │ │ │ + bl 3b4060 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ add r0, r4, #216 @ 0xd8 │ │ │ │ str r5, [r4, #16] │ │ │ │ - bl 59fd94 │ │ │ │ + bl 59fe34 │ │ │ │ add r0, r4, #24 │ │ │ │ - bl 5a0d68 │ │ │ │ + bl 5a0e08 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl 5a0d68 │ │ │ │ + bl 5a0e08 │ │ │ │ ldr r0, [r4, #268] @ 0x10c │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r5, [r4, #268] @ 0x10c │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [r4, #272] @ 0x110 │ │ │ │ str r5, [r4, #4] │ │ │ │ @@ -314385,15 +314385,15 @@ │ │ │ │ add r6, r6, #1 │ │ │ │ add r7, r7, #336 @ 0x150 │ │ │ │ bl 2aac10 │ │ │ │ cmp r0, r6 │ │ │ │ ldr r0, [sl, #4] │ │ │ │ bgt 2a6a00 │ │ │ │ add r0, r0, #16 │ │ │ │ - bl 5a0d68 │ │ │ │ + bl 5a0e08 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 1753dc │ │ │ │ ldr r3, [sl, #4] │ │ │ │ str r4, [r3] │ │ │ │ ldr r3, [sl, #4] │ │ │ │ @@ -314443,15 +314443,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ ldr r4, [r9, r3] │ │ │ │ mov r8, r5 │ │ │ │ add fp, pc, fp │ │ │ │ b 2a6bb0 │ │ │ │ add r0, sl, #120 @ 0x78 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ cmp r6, r8 │ │ │ │ add r5, r5, #336 @ 0x150 │ │ │ │ beq 2a6c60 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -314477,38 +314477,38 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #880] @ 2a6fb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a6b98 │ │ │ │ ldr r3, [pc, #844] @ 2a6fa4 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r4, [r9, r3] │ │ │ │ ble 2a6d34 │ │ │ │ ldr r8, [pc, #852] @ 2a6fbc │ │ │ │ mov r5, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a6d84 │ │ │ │ ldr r0, [r8, #4] │ │ │ │ add r5, r5, #1 │ │ │ │ add r0, r0, #16 │ │ │ │ - bl 5a10c4 │ │ │ │ + bl 5a1164 │ │ │ │ cmp r6, r5 │ │ │ │ bgt 2a6c6c │ │ │ │ cmp r7, #0 │ │ │ │ bne 2a6d40 │ │ │ │ ldr r3, [pc, #800] @ 2a6fc0 │ │ │ │ ldr r8, [pc, #800] @ 2a6fc4 │ │ │ │ ldr fp, [r9, r3] │ │ │ │ @@ -314539,15 +314539,15 @@ │ │ │ │ strcc r2, [r3, #116] @ 0x74 │ │ │ │ bl 2a3a10 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a6e04 │ │ │ │ add r0, r5, #24 │ │ │ │ add r7, r7, #1 │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ cmp r6, r7 │ │ │ │ add sl, sl, #336 @ 0x150 │ │ │ │ bne 2a6cbc │ │ │ │ ldr r9, [sp, #12] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a6eb8 │ │ │ │ @@ -314587,22 +314587,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 2a6fd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a6c78 │ │ │ │ ldr r3, [pc, #416] @ 2a6fac │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a6d18 │ │ │ │ @@ -314621,33 +314621,33 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ 2a6fd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a6d18 │ │ │ │ ldr r0, [pc, #324] @ 2a6fdc │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a6c78 │ │ │ │ ldr r0, [pc, #308] @ 2a6fe0 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a6d18 │ │ │ │ ldr r3, [pc, #292] @ 2a6fe4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a6d40 │ │ │ │ ldr r3, [pc, #220] @ 2a6fb0 │ │ │ │ @@ -314667,27 +314667,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 2a6fec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a6d40 │ │ │ │ ldr r0, [pc, #164] @ 2a6ff0 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a6b98 │ │ │ │ ldr r2, [pc, #148] @ 2a6ff4 │ │ │ │ ldr r3, [pc, #56] @ 2a6f9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -314695,41 +314695,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2a6f94 │ │ │ │ ldr r0, [pc, #116] @ 2a6ff8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r5, r8, ip, lsr sp │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r5, r8, ip, lsl sp │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq pc, r2, r8, lsl pc @ │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq pc, r6, ip, lsl #24 │ │ │ │ + eorseq pc, r6, ip, lsr #25 │ │ │ │ subseq pc, r2, r0, asr #28 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ ldrsheq pc, [r2], #-212 @ 0xffffff2c @ │ │ │ │ - eorseq pc, r3, r8, lsl #17 │ │ │ │ + eorseq pc, r3, r8, lsr #18 │ │ │ │ subeq r5, r8, r4, lsr #22 │ │ │ │ andeq r2, r0, ip, lsr lr │ │ │ │ - @ instruction: 0x0036fabc │ │ │ │ - eorseq pc, r6, ip, asr #19 │ │ │ │ - eorseq pc, r6, r0, asr sl @ │ │ │ │ - @ instruction: 0x0036f9dc │ │ │ │ + eorseq pc, r6, ip, asr fp @ │ │ │ │ + eorseq pc, r6, ip, ror #20 │ │ │ │ + @ instruction: 0x0036faf0 │ │ │ │ + eorseq pc, r6, ip, ror sl @ │ │ │ │ andeq r2, r0, r8, ror r6 │ │ │ │ ldrheq pc, [r2], #-188 @ 0xffffff44 @ │ │ │ │ - @ instruction: 0x0036f9d8 │ │ │ │ - eorseq pc, r6, ip, lsr r9 @ │ │ │ │ + eorseq pc, r6, r8, ror sl @ │ │ │ │ + @ instruction: 0x0036f9dc │ │ │ │ subeq r5, r8, ip, lsl #18 │ │ │ │ - eorseq pc, r6, r0, asr #19 │ │ │ │ + eorseq pc, r6, r0, ror #20 │ │ │ │ │ │ │ │ 002a6ffc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #564] @ 2a7248 │ │ │ │ @@ -314776,27 +314776,27 @@ │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r4, [r3, #120] @ 0x78 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov r1, r4 │ │ │ │ add r0, r0, #16 │ │ │ │ - bl 5a0ce0 │ │ │ │ + bl 5a0d80 │ │ │ │ bl 2aac34 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r8, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, r5, r0, lsl #2 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ str r2, [r3, #124] @ 0x7c │ │ │ │ ble 2a7044 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r0, #524288 @ 0x80000 │ │ │ │ rsb r1, r3, #0 │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ mov r9, r4 │ │ │ │ str r6, [sp, #12] │ │ │ │ add fp, r0, #40 @ 0x28 │ │ │ │ lsl r3, fp, #3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #312] @ 2a7254 │ │ │ │ mov fp, r4 │ │ │ │ @@ -314827,21 +314827,21 @@ │ │ │ │ ldr r3, [r5, #4] │ │ │ │ bge 2a71fc │ │ │ │ ldr sl, [r3] │ │ │ │ add r3, r4, r4, lsl #1 │ │ │ │ rsb r7, r3, r3, lsl #3 │ │ │ │ add r5, sl, r7, lsl #4 │ │ │ │ add r0, r5, #216 @ 0xd8 │ │ │ │ - bl 59fd3c │ │ │ │ + bl 59fddc │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #24 │ │ │ │ - bl 5a0ce0 │ │ │ │ + bl 5a0d80 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ - bl 5a0ce0 │ │ │ │ + bl 5a0d80 │ │ │ │ str r9, [r5, #264] @ 0x108 │ │ │ │ mov r0, #16 │ │ │ │ strb r4, [sl, r7, lsl #4] │ │ │ │ bl 175100 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [r5, #268] @ 0x10c │ │ │ │ @@ -314874,15 +314874,15 @@ │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a7208 │ │ │ │ b 2a7048 │ │ │ │ subeq r5, r8, r8, asr r8 │ │ │ │ andeq r1, r0, r4, lsl r6 │ │ │ │ subseq pc, r2, r0, lsl #21 │ │ │ │ - eorseq pc, r6, r0, asr r8 @ │ │ │ │ + @ instruction: 0x0036f8f0 │ │ │ │ subseq pc, r2, r0, lsr r9 @ │ │ │ │ │ │ │ │ 002a725c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -314943,15 +314943,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ bl 176c18 │ │ │ │ add r4, sp, #20 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3c0e50 │ │ │ │ + bl 3c0ef0 │ │ │ │ subs r9, r0, #0 │ │ │ │ bne 2a741c │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -314969,48 +314969,48 @@ │ │ │ │ bne 2a7668 │ │ │ │ ldr r3, [pc, #860] @ 2a770c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r7, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r2, r3 │ │ │ │ beq 2a7550 │ │ │ │ - bl 5aedcc │ │ │ │ + bl 5aee6c │ │ │ │ mov r7, r0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ - bl 5aedcc │ │ │ │ + bl 5aee6c │ │ │ │ ldr r2, [pc, #824] @ 2a7710 │ │ │ │ ldr r3, [pc, #824] @ 2a7714 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #820] @ 2a7718 │ │ │ │ str r2, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [sp, #64] @ 0x40 │ │ │ │ add r3, r3, #268 @ 0x10c │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ mov r5, r0 │ │ │ │ stmib sp, {r5, r7} │ │ │ │ mov r0, r4 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, r7 │ │ │ │ bl 1753dc │ │ │ │ mov r0, r5 │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2a3b90 │ │ │ │ ldr r3, [pc, #752] @ 2a771c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ ldr r2, [pc, #740] @ 2a7720 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a86dc │ │ │ │ + bl 5a877c │ │ │ │ ldr r2, [pc, #724] @ 2a7724 │ │ │ │ ldr r3, [pc, #684] @ 2a7700 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -315045,37 +315045,37 @@ │ │ │ │ stm sp, {r1, r8} │ │ │ │ ldr r1, [pc, #600] @ 2a7738 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #596] @ 2a773c │ │ │ │ add r3, r3, #296 @ 0x128 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2a3b90 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ b 2a7448 │ │ │ │ str r5, [r4, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 367d5c │ │ │ │ + bl 367dfc │ │ │ │ ldr r2, [pc, #544] @ 2a7740 │ │ │ │ mov r5, #1 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r0, r4, #8 │ │ │ │ strb r5, [r4, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 5a14d4 │ │ │ │ + bl 5a1574 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 5e4ecc │ │ │ │ + bl 5e4f6c │ │ │ │ b 2a7448 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ add r3, r0, #4 │ │ │ │ bne 2a73c0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ @@ -315115,57 +315115,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #28] │ │ │ │ str r9, [sp, #32] │ │ │ │ str r9, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 2a7754 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a74a0 │ │ │ │ ldr r2, [pc, #292] @ 2a7758 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [pc, #288] @ 2a775c │ │ │ │ ldr r2, [pc, #288] @ 2a7760 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #284] @ 2a7764 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #268 @ 0x10c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #200 @ 0xc8 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2a741c │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #240] @ 2a7768 │ │ │ │ ldr r3, [pc, #240] @ 2a776c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #232] @ 2a7770 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #268 @ 0x10c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2a741c │ │ │ │ ldr r0, [pc, #200] @ 2a7774 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a74a0 │ │ │ │ bl 2aac10 │ │ │ │ ldr r1, [pc, #180] @ 2a7778 │ │ │ │ ldr r3, [pc, #180] @ 2a777c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #172] @ 2a7780 │ │ │ │ @@ -315173,51 +315173,51 @@ │ │ │ │ add r3, r3, #268 @ 0x10c │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #223 @ 0xdf │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2a741c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r5, r8, r0, ror r5 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r5, r8, r4, asr #10 │ │ │ │ ldrtmi r2, [r3], #-529 @ 0xfffffdef │ │ │ │ muleq r0, r0, pc @ │ │ │ │ - eorseq pc, r6, r4, lsl #12 │ │ │ │ - subeq sp, r2, r8, lsl #18 │ │ │ │ - eorseq lr, r6, ip, asr fp │ │ │ │ + eorseq pc, r6, r4, lsr #13 │ │ │ │ + subeq sp, r2, r8, lsr #19 │ │ │ │ + @ instruction: 0x0036ebfc │ │ │ │ subseq pc, r2, r0, lsl #13 │ │ │ │ - eorseq pc, r6, ip, lsr #12 │ │ │ │ + eorseq pc, r6, ip, asr #13 │ │ │ │ subeq r5, r8, ip, lsl r4 │ │ │ │ subseq pc, r2, r8, lsl r6 @ │ │ │ │ subseq pc, r2, r0, lsl #12 │ │ │ │ - eorseq pc, r6, r8, lsr #12 │ │ │ │ - subeq sp, r2, r0, lsl r8 │ │ │ │ - eorseq lr, r6, r4, ror #20 │ │ │ │ + eorseq pc, r6, r8, asr #13 │ │ │ │ + strheq sp, [r2], #-128 @ 0xffffff80 │ │ │ │ + eorseq lr, r6, r4, lsl #22 │ │ │ │ andeq r0, r0, sl, lsl #12 │ │ │ │ @ instruction: 0xffffc884 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r2, r0, r0, ror #25 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq pc, r6, ip, ror r4 @ │ │ │ │ + eorseq pc, r6, ip, lsl r5 @ │ │ │ │ @ instruction: 0x11223344 │ │ │ │ - subeq sp, r2, r4, lsr #13 │ │ │ │ - eorseq pc, r6, r8, lsr r3 @ │ │ │ │ - @ instruction: 0x0036e8f4 │ │ │ │ - eorseq pc, r6, r4, lsr r3 @ │ │ │ │ - subeq sp, r2, r8, ror #12 │ │ │ │ - @ instruction: 0x0036e8b8 │ │ │ │ - eorseq pc, r6, r4, lsr #8 │ │ │ │ - eorseq pc, r6, ip, asr r3 @ │ │ │ │ - subeq sp, r2, ip, lsl r6 │ │ │ │ - eorseq lr, r6, r4, ror r8 │ │ │ │ + subeq sp, r2, r4, asr #14 │ │ │ │ + @ instruction: 0x0036f3d8 │ │ │ │ + mlaseq r6, r4, r9, lr │ │ │ │ + @ instruction: 0x0036f3d4 │ │ │ │ + subeq sp, r2, r8, lsl #14 │ │ │ │ + eorseq lr, r6, r8, asr r9 │ │ │ │ + eorseq pc, r6, r4, asr #9 │ │ │ │ + @ instruction: 0x0036f3fc │ │ │ │ + strheq sp, [r2], #-108 @ 0xffffff94 │ │ │ │ + eorseq lr, r6, r4, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ mov r3, #0 │ │ │ │ @@ -315227,28 +315227,28 @@ │ │ │ │ bl 1753dc │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 1753dc │ │ │ │ ldr r1, [pc, #8] @ 2a77cc │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 5a0230 │ │ │ │ - eorseq lr, r3, r0, ror sp │ │ │ │ + b 5a02d0 │ │ │ │ + eorseq lr, r3, r0, lsl lr │ │ │ │ ldr r3, [pc, #28] @ 2a77f4 │ │ │ │ ldr r2, [pc, #28] @ 2a77f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2a77fc │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ @ instruction: 0x00485094 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - eorseq lr, r3, r8, asr #26 │ │ │ │ + eorseq lr, r3, r8, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr ip, [pc, #188] @ 2a78dc │ │ │ │ @@ -315263,15 +315263,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a78a0 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a785c │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ ldr r2, [pc, #128] @ 2a78e4 │ │ │ │ ldr r3, [pc, #120] @ 2a78e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -315299,37 +315299,37 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #155 @ 0x9b │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r5, r8, r8, asr #32 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r5, r8, r8 │ │ │ │ - subeq sp, r2, r8, ror #10 │ │ │ │ - eorseq pc, r6, r8, asr r2 @ │ │ │ │ - eorseq lr, r6, r4, lsl #25 │ │ │ │ + subeq sp, r2, r8, lsl #12 │ │ │ │ + @ instruction: 0x0036f2f8 │ │ │ │ + eorseq lr, r6, r4, lsr #26 │ │ │ │ │ │ │ │ 002a78f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ 2a7988 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r4] │ │ │ │ cmp r5, #0 │ │ │ │ bne 2a7964 │ │ │ │ mov r0, #40 @ 0x28 │ │ │ │ bl 1774c4 │ │ │ │ str r0, [r4] │ │ │ │ - bl 59fd3c │ │ │ │ + bl 59fddc │ │ │ │ ldr r6, [r4] │ │ │ │ bl 2a4d24 │ │ │ │ str r0, [r6, #28] │ │ │ │ ldr r6, [r4] │ │ │ │ - bl 5c0c64 │ │ │ │ + bl 5c0d04 │ │ │ │ ldr r3, [r4] │ │ │ │ str r0, [r6, #32] │ │ │ │ strb r5, [r3, #36] @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -315342,44 +315342,44 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #32 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ ldrheq pc, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ - subeq sp, r2, r0, asr #9 │ │ │ │ - @ instruction: 0x0036f1b0 │ │ │ │ - @ instruction: 0x0036f1d0 │ │ │ │ + subeq sp, r2, r0, ror #10 │ │ │ │ + eorseq pc, r6, r0, asr r2 @ │ │ │ │ + eorseq pc, r6, r0, ror r2 @ │ │ │ │ │ │ │ │ 002a7998 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #128] @ 2a7a30 │ │ │ │ mov r2, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ str r2, [r3, #32] │ │ │ │ cmp r0, r2 │ │ │ │ beq 2a79d0 │ │ │ │ - bl 5c0d1c │ │ │ │ + bl 5c0dbc │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ mov r2, #0 │ │ │ │ cmp r0, r2 │ │ │ │ str r2, [r3, #28] │ │ │ │ beq 2a79f4 │ │ │ │ bl 2a4da8 │ │ │ │ ldr r3, [pc, #68] @ 2a7a34 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r0, r3 │ │ │ │ - bl 59fd94 │ │ │ │ + bl 59fe34 │ │ │ │ ldr r3, [pc, #52] @ 2a7a38 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ str r2, [r3] │ │ │ │ cmp r0, r2 │ │ │ │ mov r2, #0 │ │ │ │ @@ -315519,20 +315519,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 2a7c4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #87 @ 0x57 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq sp, r2, r4, lsr r2 │ │ │ │ - eorseq lr, r6, r4, lsr #30 │ │ │ │ - eorseq lr, r6, r0, ror #30 │ │ │ │ - subeq sp, r2, r0, lsl r2 │ │ │ │ - eorseq lr, r6, r0, lsl #30 │ │ │ │ - eorseq lr, r6, r4, ror #30 │ │ │ │ + ldrdeq sp, [r2], #-36 @ 0xffffffdc │ │ │ │ + eorseq lr, r6, r4, asr #31 │ │ │ │ + eorseq pc, r6, r0 │ │ │ │ + strheq sp, [r2], #-32 @ 0xffffffe0 │ │ │ │ + eorseq lr, r6, r0, lsr #31 │ │ │ │ + eorseq pc, r6, r4 │ │ │ │ │ │ │ │ 002a7c50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #220] @ 2a7d44 │ │ │ │ @@ -315589,17 +315589,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ ldr r3, [r9, #4] │ │ │ │ udf #0 │ │ │ │ subseq lr, r2, r0, ror #28 │ │ │ │ - subeq sp, r2, ip, lsl #2 │ │ │ │ - @ instruction: 0x0036edfc │ │ │ │ - eorseq lr, r6, r0, lsl #29 │ │ │ │ + subeq sp, r2, ip, lsr #3 │ │ │ │ + mlaseq r6, ip, lr, lr │ │ │ │ + eorseq lr, r6, r0, lsr #30 │ │ │ │ │ │ │ │ 002a7d54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 2a9dd8 │ │ │ │ @@ -315679,15 +315679,15 @@ │ │ │ │ str r5, [r4, #12] │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r4, {r0, r6} │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldr r0, [ip, #32] │ │ │ │ - b 5c0f28 │ │ │ │ + b 5c0fc8 │ │ │ │ ldr r3, [pc, #88] @ 2a7efc │ │ │ │ ldr r1, [pc, #88] @ 2a7f00 │ │ │ │ ldr r0, [pc, #88] @ 2a7f04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ @@ -315698,26 +315698,26 @@ │ │ │ │ ldr r0, [pc, #64] @ 2a7f10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq sp, r2, ip, lsr #32 │ │ │ │ - eorseq lr, r6, ip, lsl sp │ │ │ │ - @ instruction: 0x0036eddc │ │ │ │ + subeq sp, r2, ip, asr #1 │ │ │ │ + @ instruction: 0x0036edbc │ │ │ │ + eorseq lr, r6, ip, ror lr │ │ │ │ subseq lr, r2, ip, lsl #25 │ │ │ │ @ instruction: 0xfffff8f8 │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ - subeq ip, r2, r8, lsl #31 │ │ │ │ - eorseq lr, r6, r8, ror ip │ │ │ │ - eorseq lr, r6, ip, asr sp │ │ │ │ - subeq ip, r2, r4, ror #30 │ │ │ │ - eorseq lr, r6, r4, asr ip │ │ │ │ - eorseq lr, r6, r4, asr sp │ │ │ │ + subeq sp, r2, r8, lsr #32 │ │ │ │ + eorseq lr, r6, r8, lsl sp │ │ │ │ + @ instruction: 0x0036edfc │ │ │ │ + subeq sp, r2, r4 │ │ │ │ + @ instruction: 0x0036ecf4 │ │ │ │ + @ instruction: 0x0036edf4 │ │ │ │ │ │ │ │ 002a7f14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 2a9dd8 │ │ │ │ @@ -315746,17 +315746,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strdeq ip, [r2], #-228 @ 0xffffff1c │ │ │ │ - eorseq lr, r6, r4, ror #23 │ │ │ │ - eorseq lr, r6, r4, lsr #25 │ │ │ │ + @ instruction: 0x0042cf94 │ │ │ │ + eorseq lr, r6, r4, lsl #25 │ │ │ │ + eorseq lr, r6, r4, asr #26 │ │ │ │ subseq lr, r2, r0, asr fp │ │ │ │ │ │ │ │ 002a7fac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -315780,28 +315780,28 @@ │ │ │ │ bl 2aac34 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a7fd0 │ │ │ │ ldr r3, [pc, #64] @ 2a8054 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 5c0df8 │ │ │ │ + bl 5c0e98 │ │ │ │ mov r0, r4 │ │ │ │ bl 29f10c │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq ip, r2, r4, asr lr │ │ │ │ - eorseq lr, r6, r4, asr #22 │ │ │ │ - eorseq lr, r6, r4, lsl #24 │ │ │ │ + strdeq ip, [r2], #-228 @ 0xffffff1c │ │ │ │ + eorseq lr, r6, r4, ror #23 │ │ │ │ + eorseq lr, r6, r4, lsr #25 │ │ │ │ ldrheq lr, [r2], #-164 @ 0xffffff5c │ │ │ │ ldr r3, [pc, #148] @ 2a80f4 │ │ │ │ ldr ip, [r0, #244] @ 0xf4 │ │ │ │ ldr r2, [pc, #144] @ 2a80f8 │ │ │ │ push {r4, r5, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [ip, #8] │ │ │ │ @@ -315848,15 +315848,15 @@ │ │ │ │ ldr r2, [pc, #72] @ 2a8160 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r0, #524288 @ 0x80000 │ │ │ │ rsb r1, r1, #0 │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ mov r1, #8 │ │ │ │ bl 1752a4 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #304] @ 0x130 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -315932,38 +315932,38 @@ │ │ │ │ ldr r2, [r4, #304] @ 0x130 │ │ │ │ mov r3, #0 │ │ │ │ add r2, r2, r5, lsl #3 │ │ │ │ str r6, [r2, #4] │ │ │ │ ldr r2, [r4, #308] @ 0x134 │ │ │ │ ldr r0, [r4, #296] @ 0x128 │ │ │ │ ldr r2, [r2, r5, lsl #2] │ │ │ │ - bl 3363d8 │ │ │ │ + bl 336478 │ │ │ │ ldr r2, [r4, #312] @ 0x138 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r2, r5 │ │ │ │ bhi 2a8248 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r4, #304] @ 0x130 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 3c0dbc │ │ │ │ + b 3c0e5c │ │ │ │ ldr r1, [pc, #104] @ 2a8318 │ │ │ │ ldrb ip, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r3, [pc, #88] @ 2a831c │ │ │ │ ldr r1, [pc, #88] @ 2a8320 │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #173 @ 0xad │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -315971,30 +315971,30 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 296c64 │ │ │ │ subeq r4, r8, r0, ror #12 │ │ │ │ andeq r1, r0, r4, lsl r6 │ │ │ │ - @ instruction: 0x0036e9d0 │ │ │ │ - subeq ip, r2, r4, ror #24 │ │ │ │ - mlaseq r6, r4, r9, lr │ │ │ │ + eorseq lr, r6, r0, ror sl │ │ │ │ + subeq ip, r2, r4, lsl #26 │ │ │ │ + eorseq lr, r6, r4, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #108] @ 2a83a8 │ │ │ │ ldr r2, [pc, #108] @ 2a83ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r0, #524288 @ 0x80000 │ │ │ │ rsb r1, r1, #0 │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ mov r5, r0 │ │ │ │ bl 2a9f64 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [r4, #32] │ │ │ │ orrne r3, r3, #1 │ │ │ │ strne r3, [r4, #32] │ │ │ │ bl 2a9d6c │ │ │ │ @@ -316072,40 +316072,40 @@ │ │ │ │ bl 2a8058 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a4ecc │ │ │ │ ldr r2, [r4, #28] │ │ │ │ ldr r1, [r4, #248] @ 0xf8 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r3, r6 │ │ │ │ - bl 3c110c │ │ │ │ + bl 3c11ac │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a85bc │ │ │ │ ldr r5, [r4, #28] │ │ │ │ cmp r5, #0 │ │ │ │ beq 2a8448 │ │ │ │ ldr r3, [pc, #304] @ 2a85fc │ │ │ │ ldr r6, [r7, r3] │ │ │ │ add r7, r6, #60 @ 0x3c │ │ │ │ b 2a84f8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5e5ab4 │ │ │ │ + bl 5e5b54 │ │ │ │ cmp r0, r4 │ │ │ │ strne r0, [sp] │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r4, r3 │ │ │ │ beq 2a8448 │ │ │ │ ldr r4, [r6, #60] @ 0x3c │ │ │ │ adds r2, r5, r4 │ │ │ │ bcc 2a84d4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r6, #60 @ 0x3c │ │ │ │ - bl 5b6a58 │ │ │ │ + bl 5b6af8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a8448 │ │ │ │ b 2a84f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a8058 │ │ │ │ ldr r4, [r4, #244] @ 0xf4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ @@ -316119,26 +316119,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, r3 │ │ │ │ bls 2a8448 │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r1, [r2, r3, lsl #2] │ │ │ │ mov r2, #0 │ │ │ │ - bl 33b9b0 │ │ │ │ + bl 33ba50 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ mov r3, r5 │ │ │ │ bhi 2a8558 │ │ │ │ b 2a8448 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r3, [r4, #16] │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [r3, r5, lsl #2] │ │ │ │ - bl 33b9b0 │ │ │ │ + bl 33ba50 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 2a8584 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -316157,32 +316157,32 @@ │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r4, r8, r4, lsr #9 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r4, r8, ip, ror r4 │ │ │ │ subeq r4, r8, r8, lsl r4 │ │ │ │ andeq r3, r0, r0, lsr r4 │ │ │ │ - subeq ip, r2, r8, asr r9 │ │ │ │ - eorseq lr, r6, ip, lsl #13 │ │ │ │ - @ instruction: 0x0036e6d4 │ │ │ │ + strdeq ip, [r2], #-152 @ 0xffffff68 │ │ │ │ + eorseq lr, r6, ip, lsr #14 │ │ │ │ + eorseq lr, r6, r4, ror r7 │ │ │ │ │ │ │ │ 002a860c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #68] @ 2a8668 │ │ │ │ ldr r2, [pc, #68] @ 2a866c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r0, #524288 @ 0x80000 │ │ │ │ rsb r1, r1, #0 │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ mov r1, #4 │ │ │ │ bl 1752a4 │ │ │ │ str r0, [r4, #12] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -316256,15 +316256,15 @@ │ │ │ │ ldr r6, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r4, [r0, #248] @ 0xf8 │ │ │ │ rsb r1, r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #524288 @ 0x80000 │ │ │ │ sub r6, r6, r3 │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ lsr r2, r3, #8 │ │ │ │ strb r2, [r4, #13] │ │ │ │ strb r3, [r4, #12] │ │ │ │ @@ -316297,15 +316297,15 @@ │ │ │ │ strb r3, [r4, #35] @ 0x23 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2a880c │ │ │ │ add r2, r2, #40 @ 0x28 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ - bl 5984a8 │ │ │ │ + bl 598548 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ movne r1, #0 │ │ │ │ movne r0, r1 │ │ │ │ beq 2a887c │ │ │ │ ldr r3, [r5, #16] │ │ │ │ add lr, r1, #40 @ 0x28 │ │ │ │ @@ -316371,23 +316371,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r6} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 2a89c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2a8890 │ │ │ │ ldr r2, [pc, #104] @ 2a89c8 │ │ │ │ ldr r3, [pc, #64] @ 2a89a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -316397,28 +316397,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 2a89cc │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r4, r8, r4, asr r1 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r4, r8, r4, lsr r1 │ │ │ │ andeq r1, r0, r4, lsl r6 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ ldrdeq r3, [r8], #-244 @ 0xffffff0c │ │ │ │ andeq r2, r0, ip, ror r7 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq lr, r6, r4, ror r3 │ │ │ │ + eorseq lr, r6, r4, lsl r4 │ │ │ │ subeq r3, r8, ip, lsl #30 │ │ │ │ - eorseq lr, r6, ip, lsl #7 │ │ │ │ + eorseq lr, r6, ip, lsr #8 │ │ │ │ │ │ │ │ 002a89d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #988] @ 2a8dc4 │ │ │ │ @@ -316428,15 +316428,15 @@ │ │ │ │ ldr r6, [r0, #272] @ 0x110 │ │ │ │ ldr r7, [r2, #8] │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ rsb r1, r7, #0 │ │ │ │ mov r0, #524288 @ 0x80000 │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ ldrb r2, [r6, #13] │ │ │ │ ldrb r3, [r6, #12] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r6, #14] │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ ldrb r2, [r6, #15] │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ @@ -316477,15 +316477,15 @@ │ │ │ │ bcc 2a8d28 │ │ │ │ orrs r3, r1, r3 │ │ │ │ beq 2a8be4 │ │ │ │ mov r8, #0 │ │ │ │ add r9, r6, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ strb r8, [r6, #319] @ 0x13f │ │ │ │ - bl 32c440 │ │ │ │ + bl 32c4e0 │ │ │ │ cmp r0, r8 │ │ │ │ str r0, [r4, #296] @ 0x128 │ │ │ │ beq 2a8d94 │ │ │ │ ldr r3, [r4, #312] @ 0x138 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [r4, #300] @ 0x12c │ │ │ │ @@ -316538,15 +316538,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #548] @ 2a8dd8 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r0, #0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -316610,92 +316610,92 @@ │ │ │ │ ldr r2, [pc, #280] @ 2a8de8 │ │ │ │ mov r0, r5 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp, #16] │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2a8bc8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [pc, #244] @ 2a8dec │ │ │ │ ldr lr, [pc, #244] @ 2a8df0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #240] @ 2a8df4 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2a8bc8 │ │ │ │ ldr r3, [pc, #200] @ 2a8df8 │ │ │ │ ldr lr, [pc, #200] @ 2a8dfc │ │ │ │ ldr r1, [pc, #200] @ 2a8e00 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #253 @ 0xfd │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2a8bc8 │ │ │ │ ldr r3, [pc, #156] @ 2a8e04 │ │ │ │ ldr lr, [pc, #156] @ 2a8e08 │ │ │ │ ldr r1, [pc, #156] @ 2a8e0c │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, ip} │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #245 @ 0xf5 │ │ │ │ str lr, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2a8bc8 │ │ │ │ ldr r1, [pc, #116] @ 2a8e10 │ │ │ │ ldr r3, [pc, #116] @ 2a8e14 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #108] @ 2a8e18 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #104] @ 2a8e1c │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2a8bc8 │ │ │ │ subeq r3, r8, r4, lsl #29 │ │ │ │ andeq r1, r0, r4, lsl r6 │ │ │ │ - @ instruction: 0x0042c390 │ │ │ │ - eorseq lr, r6, r4, lsr #5 │ │ │ │ - ldrheq lr, [r6], -r0 @ │ │ │ │ + subeq ip, r2, r0, lsr r4 │ │ │ │ + eorseq lr, r6, r4, asr #6 │ │ │ │ + eorseq lr, r6, r0, asr r1 │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ - subeq ip, r2, r8, ror #4 │ │ │ │ - eorseq lr, r6, r4, lsl #3 │ │ │ │ - mlaseq r6, r0, pc, sp @ │ │ │ │ + subeq ip, r2, r8, lsl #6 │ │ │ │ + eorseq lr, r6, r4, lsr #4 │ │ │ │ + eorseq lr, r6, r0, lsr r0 │ │ │ │ andeq r0, r0, r1, lsr #2 │ │ │ │ - subeq ip, r2, r8, lsr #4 │ │ │ │ - eorseq lr, r6, r0, asr r0 │ │ │ │ - eorseq sp, r6, r4, asr pc │ │ │ │ - strdeq ip, [r2], #-20 @ 0xffffffec │ │ │ │ - eorseq lr, r6, ip, lsr #1 │ │ │ │ - eorseq sp, r6, ip, lsl pc │ │ │ │ - strheq ip, [r2], #-28 @ 0xffffffe4 │ │ │ │ - eorseq lr, r6, r8, lsl r0 │ │ │ │ - eorseq sp, r6, r4, ror #29 │ │ │ │ - eorseq lr, r6, r8, lsl #1 │ │ │ │ - subeq ip, r2, r4, lsl #3 │ │ │ │ - eorseq sp, r6, ip, lsr #29 │ │ │ │ + subeq ip, r2, r8, asr #5 │ │ │ │ + ldrsheq lr, [r6], -r0 @ │ │ │ │ + @ instruction: 0x0036dff4 │ │ │ │ + @ instruction: 0x0042c294 │ │ │ │ + eorseq lr, r6, ip, asr #2 │ │ │ │ + @ instruction: 0x0036dfbc │ │ │ │ + subeq ip, r2, ip, asr r2 │ │ │ │ + ldrheq lr, [r6], -r8 @ │ │ │ │ + eorseq sp, r6, r4, lsl #31 │ │ │ │ + eorseq lr, r6, r8, lsr #2 │ │ │ │ + subeq ip, r2, r4, lsr #4 │ │ │ │ + eorseq sp, r6, ip, asr #30 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ │ │ │ │ 002a8e20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -316728,15 +316728,15 @@ │ │ │ │ beq 2a8ef8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bne 2a8e54 │ │ │ │ ldr r3, [r8, r2] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ rsb r1, r1, #0 │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ cmp sl, r0 │ │ │ │ beq 2a8e54 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ add r2, sl, #1 │ │ │ │ str r2, [r4, #4] │ │ │ │ mov r0, #1 │ │ │ │ str r9, [r3, sl, lsl #2] │ │ │ │ @@ -316847,40 +316847,40 @@ │ │ │ │ pop {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #1 │ │ │ │ b 2a5f1c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b3aac │ │ │ │ + bl 3b3b4c │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b2490 │ │ │ │ + bl 3b2530 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #48] @ 2a90d8 │ │ │ │ ldr r0, [pc, #48] @ 2a90dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #72 @ 0x48 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ subseq sp, r2, r0, ror #21 │ │ │ │ - subeq fp, r2, r4, lsl #29 │ │ │ │ - eorseq sp, r6, r0, asr #27 │ │ │ │ + subeq fp, r2, r4, lsr #30 │ │ │ │ + eorseq sp, r6, r0, ror #28 │ │ │ │ │ │ │ │ 002a90e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #272] @ 0x110 │ │ │ │ @@ -316947,15 +316947,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [r8, #16] │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ - bl 3c0e50 │ │ │ │ + bl 3c0ef0 │ │ │ │ subs r9, r0, #0 │ │ │ │ bne 2a91d0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r5, [r4, #4] │ │ │ │ rsb r6, r3, #0 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4] │ │ │ │ @@ -316963,15 +316963,15 @@ │ │ │ │ ldr r7, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a934c │ │ │ │ ldr r3, [r8, #308] @ 0x134 │ │ │ │ ldr r0, [r8, #296] @ 0x128 │ │ │ │ ldr r2, [r3, r9, lsl #2] │ │ │ │ mov r3, #0 │ │ │ │ - bl 3363d8 │ │ │ │ + bl 336478 │ │ │ │ ldr r5, [r8, #312] @ 0x138 │ │ │ │ str r6, [r4, #16] │ │ │ │ ldr r2, [r8, #308] @ 0x134 │ │ │ │ ldr r3, [r8, #300] @ 0x12c │ │ │ │ ldr r2, [r2, r9, lsl #2] │ │ │ │ sub r5, r5, #1 │ │ │ │ sub r5, r5, r9 │ │ │ │ @@ -317000,15 +317000,15 @@ │ │ │ │ ldr r1, [pc, #332] @ 2a940c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #328] @ 2a9410 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r9, #0 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -317028,15 +317028,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r3, [pc, #228] @ 2a9418 │ │ │ │ ldr r1, [pc, #228] @ 2a941c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2a92d8 │ │ │ │ mov r3, r7 │ │ │ │ mul fp, r6, fp │ │ │ │ ldr r2, [sp, #20] │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp fp, r3 │ │ │ │ beq 2a91cc │ │ │ │ @@ -317048,58 +317048,58 @@ │ │ │ │ ldr r3, [pc, #164] @ 2a9424 │ │ │ │ ldr r1, [pc, #164] @ 2a9428 │ │ │ │ mov r0, sl │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #272 @ 0x110 │ │ │ │ add r1, pc, r1 │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2a92d8 │ │ │ │ ldrb r1, [r0] │ │ │ │ mov r3, #2 │ │ │ │ ldr ip, [pc, #128] @ 2a942c │ │ │ │ stmib sp, {r1, r2} │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [pc, #120] @ 2a9430 │ │ │ │ ldr r3, [pc, #120] @ 2a9434 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, sl │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #214 @ 0xd6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2a92d8 │ │ │ │ ldr r3, [pc, #88] @ 2a9438 │ │ │ │ ldr r1, [pc, #88] @ 2a943c │ │ │ │ ldr r0, [pc, #88] @ 2a9440 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #222 @ 0xde │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ strdeq r3, [r8], #-104 @ 0xffffff98 │ │ │ │ andeq r1, r0, r4, lsl r6 │ │ │ │ - eorseq sp, r6, r4, lsr #24 │ │ │ │ - subeq fp, r2, ip, asr #25 │ │ │ │ - @ instruction: 0x0036dbb8 │ │ │ │ + eorseq sp, r6, r4, asr #25 │ │ │ │ + subeq fp, r2, ip, ror #26 │ │ │ │ + eorseq sp, r6, r8, asr ip │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - eorseq sp, r6, ip, lsl #23 │ │ │ │ - subeq fp, r2, ip, asr ip │ │ │ │ - eorseq sp, r6, r4, asr #22 │ │ │ │ - eorseq sp, r6, r4, lsr #23 │ │ │ │ - subeq fp, r2, ip, lsl #24 │ │ │ │ - @ instruction: 0x0036daf8 │ │ │ │ - eorseq sp, r6, r8, asr #17 │ │ │ │ - eorseq sp, r6, r0, asr #21 │ │ │ │ - ldrdeq fp, [r2], #-176 @ 0xffffff50 │ │ │ │ - subeq fp, r2, ip, lsr #23 │ │ │ │ - mlaseq r6, ip, sl, sp │ │ │ │ - @ instruction: 0x0036dab4 │ │ │ │ + eorseq sp, r6, ip, lsr #24 │ │ │ │ + strdeq fp, [r2], #-204 @ 0xffffff34 │ │ │ │ + eorseq sp, r6, r4, ror #23 │ │ │ │ + eorseq sp, r6, r4, asr #24 │ │ │ │ + subeq fp, r2, ip, lsr #25 │ │ │ │ + mlaseq r6, r8, fp, sp │ │ │ │ + eorseq sp, r6, r8, ror #18 │ │ │ │ + eorseq sp, r6, r0, ror #22 │ │ │ │ + subeq fp, r2, r0, ror ip │ │ │ │ + subeq fp, r2, ip, asr #24 │ │ │ │ + eorseq sp, r6, ip, lsr fp │ │ │ │ + eorseq sp, r6, r4, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #324] @ 0x144 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -317158,15 +317158,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r5, #0 │ │ │ │ b 2a9504 │ │ │ │ mov r0, r4 │ │ │ │ bl 17741c │ │ │ │ ldr r3, [pc, #60] @ 2a95a4 │ │ │ │ ldr ip, [pc, #60] @ 2a95a8 │ │ │ │ ldrb lr, [r6] │ │ │ │ @@ -317174,23 +317174,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #183 @ 0xb7 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2a9550 │ │ │ │ - eorseq r7, r4, ip, lsl #20 │ │ │ │ - subeq fp, r2, r0, ror #20 │ │ │ │ - eorseq sp, r6, r4, lsl sl │ │ │ │ - eorseq sp, r6, ip, asr #18 │ │ │ │ - subeq fp, r2, ip, lsl sl │ │ │ │ - @ instruction: 0x0036d9f8 │ │ │ │ - eorseq sp, r6, ip, lsl #18 │ │ │ │ + eorseq r7, r4, ip, lsr #21 │ │ │ │ + subeq fp, r2, r0, lsl #22 │ │ │ │ + @ instruction: 0x0036dab4 │ │ │ │ + eorseq sp, r6, ip, ror #19 │ │ │ │ + strheq fp, [r2], #-172 @ 0xffffff54 │ │ │ │ + mlaseq r6, r8, sl, sp │ │ │ │ + eorseq sp, r6, ip, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #472] @ 2a97a0 │ │ │ │ ldr r2, [pc, #472] @ 2a97a4 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -317253,15 +317253,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r0, #0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -317303,26 +317303,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #141 @ 0x8d │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2a96cc │ │ │ │ mov sl, r4 │ │ │ │ b 2a9700 │ │ │ │ subeq r3, r8, r0, lsr #5 │ │ │ │ andeq r1, r0, r4, lsl r6 │ │ │ │ - subeq fp, r2, r4, ror #17 │ │ │ │ - eorseq sp, r6, r0, lsl r9 │ │ │ │ - eorseq sp, r6, r8, asr #15 │ │ │ │ - subeq fp, r2, r8, lsl r8 │ │ │ │ - eorseq sp, r6, r8, lsl r8 │ │ │ │ - eorseq sp, r6, r4, lsl #14 │ │ │ │ + subeq fp, r2, r4, lsl #19 │ │ │ │ + @ instruction: 0x0036d9b0 │ │ │ │ + eorseq sp, r6, r8, ror #16 │ │ │ │ + strheq fp, [r2], #-136 @ 0xffffff78 │ │ │ │ + @ instruction: 0x0036d8b8 │ │ │ │ + eorseq sp, r6, r4, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #280] @ 0x118 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -317407,36 +317407,36 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #75 @ 0x4b │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r5, #0 │ │ │ │ b 2a98d4 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ bl 1753dc │ │ │ │ ldr r5, [pc, #52] @ 2a9980 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 177098 │ │ │ │ b 2a98f8 │ │ │ │ ldr r5, [pc, #36] @ 2a9984 │ │ │ │ add r5, pc, r5 │ │ │ │ b 2a994c │ │ │ │ subeq r3, r8, ip, lsl r0 │ │ │ │ - eorseq r7, r4, ip, asr r6 │ │ │ │ + @ instruction: 0x003476fc │ │ │ │ andeq r1, r0, r4, lsl r6 │ │ │ │ - eorseq sp, r6, r4, lsl r7 │ │ │ │ - subeq fp, r2, ip, ror r6 │ │ │ │ - eorseq sp, r6, ip, lsl #14 │ │ │ │ - eorseq sp, r6, r4, ror #10 │ │ │ │ - eorseq sp, r6, r8, lsr #13 │ │ │ │ - eorseq sp, r6, r8, lsl r6 │ │ │ │ + @ instruction: 0x0036d7b4 │ │ │ │ + subeq fp, r2, ip, lsl r7 │ │ │ │ + eorseq sp, r6, ip, lsr #15 │ │ │ │ + eorseq sp, r6, r4, lsl #12 │ │ │ │ + eorseq sp, r6, r8, asr #14 │ │ │ │ + @ instruction: 0x0036d6b8 │ │ │ │ │ │ │ │ 002a9988 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #500] @ 2a9b94 │ │ │ │ @@ -317465,30 +317465,30 @@ │ │ │ │ rsb r9, r9, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r7, #16] │ │ │ │ ldr r0, [r8, #12] │ │ │ │ ldr fp, [r3, r4, lsl #2] │ │ │ │ mov r1, r9 │ │ │ │ add r0, r0, fp │ │ │ │ - bl 5c6af4 │ │ │ │ + bl 5c6b94 │ │ │ │ mov r6, r4 │ │ │ │ cmp r0, #0 │ │ │ │ addeq r4, r4, #1 │ │ │ │ moveq r6, r4 │ │ │ │ beq 2a9a54 │ │ │ │ cmp r4, r5 │ │ │ │ ldrne r3, [r7, #16] │ │ │ │ mov r2, fp │ │ │ │ ldrne r0, [r3, r5, lsl #2] │ │ │ │ ldrne r1, [r3, r4, lsl #2] │ │ │ │ strne r0, [r3, r4, lsl #2] │ │ │ │ strne r1, [r3, r5, lsl #2] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 33906c │ │ │ │ + bl 33910c │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r4, r5 │ │ │ │ ble 2a99fc │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r7, #8] │ │ │ │ beq 2a9b50 │ │ │ │ ldr r3, [pc, #308] @ 2a9ba4 │ │ │ │ @@ -317496,15 +317496,15 @@ │ │ │ │ add r5, r8, #72 @ 0x48 │ │ │ │ ldr r4, [r8, #72] @ 0x48 │ │ │ │ adds r2, r6, r4 │ │ │ │ bcs 2a9b58 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 5e5ab4 │ │ │ │ + bl 5e5b54 │ │ │ │ cmp r0, r4 │ │ │ │ strne r0, [sp, #8] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r4, r3 │ │ │ │ bne 2a9a74 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r5, [r7, #4] │ │ │ │ @@ -317515,15 +317515,15 @@ │ │ │ │ add r6, r8, #168 @ 0xa8 │ │ │ │ ldr r4, [r8, #168] @ 0xa8 │ │ │ │ adds r2, r5, r4 │ │ │ │ bcs 2a9b74 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 5e5ab4 │ │ │ │ + bl 5e5b54 │ │ │ │ cmp r0, r4 │ │ │ │ strne r0, [sp, #8] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r4, r3 │ │ │ │ bne 2a9ac0 │ │ │ │ ldr r2, [pc, #176] @ 2a9ba8 │ │ │ │ ldr r3, [pc, #156] @ 2a9b98 │ │ │ │ @@ -317550,22 +317550,22 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r7, #8] │ │ │ │ mov r3, #0 │ │ │ │ b 2a9aa8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r8, #72 @ 0x48 │ │ │ │ - bl 5b6a58 │ │ │ │ + bl 5b6af8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a9aa4 │ │ │ │ b 2a9a74 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r8, #168 @ 0xa8 │ │ │ │ - bl 5b6a58 │ │ │ │ + bl 5b6af8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a9af0 │ │ │ │ b 2a9ac0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r2, r8, ip, asr #29 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r2, r8, r0, lsr #29 │ │ │ │ @@ -317607,23 +317607,23 @@ │ │ │ │ popls {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r3, [r4, #316] @ 0x13c │ │ │ │ ldr r0, [r4, #296] @ 0x128 │ │ │ │ ldr r6, [r3, r5, lsl #2] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r8, [r4, #300] @ 0x12c │ │ │ │ - bl 336344 │ │ │ │ + bl 3363e4 │ │ │ │ ldr r2, [pc, #32] @ 2a9c6c │ │ │ │ mov r1, #0 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2a9bec │ │ │ │ ldr r2, [r4, #316] @ 0x13c │ │ │ │ ldr r0, [r4, #296] @ 0x128 │ │ │ │ ldr r2, [r2, r5, lsl #2] │ │ │ │ - bl 3363d8 │ │ │ │ + bl 336478 │ │ │ │ b 2a9c00 │ │ │ │ subeq r2, r8, r4, lsr #25 │ │ │ │ andeq r1, r0, r4, lsl r6 │ │ │ │ │ │ │ │ 002a9c70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -317984,19 +317984,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #540 @ 0x21c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r6, #0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r2, [pc, #1244] @ 2aa644 │ │ │ │ ldr r3, [pc, #1216] @ 2aa62c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -318049,15 +318049,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2aa5c0 │ │ │ │ ldr r3, [pc, #1028] @ 2aa648 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2aa418 │ │ │ │ - bl 3591e4 │ │ │ │ + bl 359284 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2aa418 │ │ │ │ ldrb r6, [r4, #10] │ │ │ │ cmp r6, #0 │ │ │ │ beq 2aa478 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -318068,46 +318068,46 @@ │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2aa560 │ │ │ │ mov r6, #1 │ │ │ │ b 2aa154 │ │ │ │ ldr r0, [pc, #944] @ 2aa64c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ b 2aa0c4 │ │ │ │ - bl 336e30 │ │ │ │ + bl 336ed0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2aa318 │ │ │ │ ldr r3, [pc, #920] @ 2aa650 │ │ │ │ ldr ip, [pc, #920] @ 2aa654 │ │ │ │ ldr r1, [pc, #920] @ 2aa658 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #912] @ 2aa65c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2aa150 │ │ │ │ mov r0, #1 │ │ │ │ bl 275e0c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2aa0dc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ bl 2ae394 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2aa0dc │ │ │ │ ldr r1, [pc, #852] @ 2aa660 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a7b20 │ │ │ │ + bl 5a7bc0 │ │ │ │ b 2aa150 │ │ │ │ - bl 336ed4 │ │ │ │ + bl 336f74 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2aa590 │ │ │ │ ldr r0, [pc, #824] @ 2aa664 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r0, #68 @ 0x44 │ │ │ │ add r0, r0, #124 @ 0x7c │ │ │ │ b 2aa340 │ │ │ │ @@ -318117,27 +318117,27 @@ │ │ │ │ ldrb r2, [r4, r1] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2aa338 │ │ │ │ ldr r3, [pc, #784] @ 2aa668 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #768] @ 2aa66c │ │ │ │ ldr ip, [pc, #768] @ 2aa670 │ │ │ │ ldr r1, [pc, #768] @ 2aa674 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #760] @ 2aa678 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2aa150 │ │ │ │ bl 29b258 │ │ │ │ ldrb r3, [r0, #890] @ 0x37a │ │ │ │ cmp r3, #0 │ │ │ │ bne 2aa20c │ │ │ │ bl 29b288 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ @@ -318149,51 +318149,51 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #692] @ 2aa688 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2aa150 │ │ │ │ ldr r3, [pc, #668] @ 2aa68c │ │ │ │ ldr ip, [pc, #668] @ 2aa690 │ │ │ │ ldr r1, [pc, #668] @ 2aa694 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #496 @ 0x1f0 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2aa150 │ │ │ │ ldr r3, [pc, #632] @ 2aa698 │ │ │ │ ldr ip, [pc, #632] @ 2aa69c │ │ │ │ ldr r1, [pc, #632] @ 2aa6a0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #624] @ 2aa6a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2aa150 │ │ │ │ ldr r3, [pc, #600] @ 2aa6a8 │ │ │ │ ldr ip, [pc, #600] @ 2aa6ac │ │ │ │ ldr r1, [pc, #600] @ 2aa6b0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #592] @ 2aa6b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2aa150 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2aa28c │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2aa280 │ │ │ │ @@ -318203,27 +318203,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #536] @ 2aa6c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2aa150 │ │ │ │ ldr r3, [pc, #512] @ 2aa6c8 │ │ │ │ ldr ip, [pc, #512] @ 2aa6cc │ │ │ │ ldr r1, [pc, #512] @ 2aa6d0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #504] @ 2aa6d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2aa150 │ │ │ │ bl 29b288 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2aa200 │ │ │ │ ldr r3, [pc, #464] @ 2aa6d8 │ │ │ │ ldr ip, [pc, #464] @ 2aa6dc │ │ │ │ @@ -318231,144 +318231,144 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #456] @ 2aa6e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2aa150 │ │ │ │ ldr r3, [pc, #432] @ 2aa6e8 │ │ │ │ ldr ip, [pc, #432] @ 2aa6ec │ │ │ │ ldr r1, [pc, #432] @ 2aa6f0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #424] @ 2aa6f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2aa150 │ │ │ │ ldr r3, [pc, #400] @ 2aa6f8 │ │ │ │ ldr ip, [pc, #400] @ 2aa6fc │ │ │ │ ldr r1, [pc, #400] @ 2aa700 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #608 @ 0x260 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2aa150 │ │ │ │ ldr r3, [pc, #364] @ 2aa704 │ │ │ │ ldr ip, [pc, #364] @ 2aa708 │ │ │ │ ldr r1, [pc, #364] @ 2aa70c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #356] @ 2aa710 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2aa150 │ │ │ │ ldr r3, [pc, #332] @ 2aa714 │ │ │ │ ldr ip, [pc, #332] @ 2aa718 │ │ │ │ ldr r1, [pc, #332] @ 2aa71c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #324] @ 2aa720 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2aa150 │ │ │ │ ldr r3, [pc, #300] @ 2aa724 │ │ │ │ ldr ip, [pc, #300] @ 2aa728 │ │ │ │ ldr r1, [pc, #300] @ 2aa72c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #292] @ 2aa730 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2aa150 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ bl 177ba4 │ │ │ │ subeq r2, r8, r4, lsl #16 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrdeq r2, [r8], #-124 @ 0xffffff84 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ - ldrdeq sl, [r2], #-228 @ 0xffffff1c │ │ │ │ - mlaseq r6, r8, r0, sp │ │ │ │ - @ instruction: 0x0036cef4 │ │ │ │ + subeq sl, r2, r4, ror pc │ │ │ │ + eorseq sp, r6, r8, lsr r1 │ │ │ │ + mlaseq r6, r4, pc, ip @ │ │ │ │ subeq r2, r8, r4, lsl #14 │ │ │ │ andeq r1, r0, ip, lsr #6 │ │ │ │ - eorseq ip, r6, r8, ror #27 │ │ │ │ - subeq sl, r2, r4, asr #26 │ │ │ │ - eorseq ip, r6, r4, ror #28 │ │ │ │ - eorseq ip, r6, r4, ror #26 │ │ │ │ + eorseq ip, r6, r8, lsl #29 │ │ │ │ + subeq sl, r2, r4, ror #27 │ │ │ │ + eorseq ip, r6, r4, lsl #30 │ │ │ │ + eorseq ip, r6, r4, lsl #28 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - mlaseq r6, ip, sp, ip │ │ │ │ - ldrdeq sl, [r2], #-204 @ 0xffffff34 │ │ │ │ + eorseq ip, r6, ip, lsr lr │ │ │ │ + subeq sl, r2, ip, ror sp │ │ │ │ andeq r1, r0, r4, lsl #9 │ │ │ │ - @ instruction: 0x0042ac90 │ │ │ │ - eorseq ip, r6, ip, lsr #28 │ │ │ │ - eorseq ip, r6, ip, lsr #25 │ │ │ │ + subeq sl, r2, r0, lsr sp │ │ │ │ + eorseq ip, r6, ip, asr #29 │ │ │ │ + eorseq ip, r6, ip, asr #26 │ │ │ │ andeq r0, r0, lr, lsl #4 │ │ │ │ - subeq sl, r2, ip, lsr ip │ │ │ │ - eorseq ip, r6, ip, lsr #29 │ │ │ │ - eorseq ip, r6, ip, asr ip │ │ │ │ + ldrdeq sl, [r2], #-204 @ 0xffffff34 │ │ │ │ + eorseq ip, r6, ip, asr #30 │ │ │ │ + @ instruction: 0x0036ccfc │ │ │ │ andeq r0, r0, r7, lsr r2 │ │ │ │ - subeq sl, r2, ip, lsl #24 │ │ │ │ - eorseq ip, r6, r0, lsl #26 │ │ │ │ - eorseq ip, r6, r0, lsr ip │ │ │ │ - ldrdeq sl, [r2], #-188 @ 0xffffff44 │ │ │ │ - eorseq ip, r6, r4, lsl #30 │ │ │ │ - @ instruction: 0x0036cbfc │ │ │ │ + subeq sl, r2, ip, lsr #25 │ │ │ │ + eorseq ip, r6, r0, lsr #27 │ │ │ │ + @ instruction: 0x0036ccd0 │ │ │ │ + subeq sl, r2, ip, ror ip │ │ │ │ + eorseq ip, r6, r4, lsr #31 │ │ │ │ + mlaseq r6, ip, ip, ip │ │ │ │ andeq r0, r0, fp, asr #4 │ │ │ │ - subeq sl, r2, ip, lsr #23 │ │ │ │ - eorseq ip, r6, r0, ror ip │ │ │ │ - eorseq ip, r6, ip, asr #23 │ │ │ │ + subeq sl, r2, ip, asr #24 │ │ │ │ + eorseq ip, r6, r0, lsl sp │ │ │ │ + eorseq ip, r6, ip, ror #24 │ │ │ │ andeq r0, r0, fp, ror #3 │ │ │ │ - subeq sl, r2, r4, ror #22 │ │ │ │ - eorseq ip, r6, r0, lsl #30 │ │ │ │ - eorseq ip, r6, r4, lsl #23 │ │ │ │ + subeq sl, r2, r4, lsl #24 │ │ │ │ + eorseq ip, r6, r0, lsr #31 │ │ │ │ + eorseq ip, r6, r4, lsr #24 │ │ │ │ andeq r0, r0, sl, asr r2 │ │ │ │ - subeq sl, r2, r4, lsr fp │ │ │ │ - eorseq ip, r6, r8, asr #26 │ │ │ │ - eorseq ip, r6, r4, asr fp │ │ │ │ + ldrdeq sl, [r2], #-180 @ 0xffffff4c │ │ │ │ + eorseq ip, r6, r8, ror #27 │ │ │ │ + @ instruction: 0x0036cbf4 │ │ │ │ andeq r0, r0, sl, lsr #4 │ │ │ │ - strdeq sl, [r2], #-164 @ 0xffffff5c │ │ │ │ - eorseq ip, r6, r0, lsr sp │ │ │ │ - eorseq ip, r6, r4, lsl fp │ │ │ │ + @ instruction: 0x0042ab94 │ │ │ │ + @ instruction: 0x0036cdd0 │ │ │ │ + @ instruction: 0x0036cbb4 │ │ │ │ andeq r0, r0, pc, lsr #4 │ │ │ │ - subeq sl, r2, r4, asr #21 │ │ │ │ - eorseq ip, r6, r0, ror #26 │ │ │ │ - eorseq ip, r6, r4, ror #21 │ │ │ │ + subeq sl, r2, r4, ror #22 │ │ │ │ + eorseq ip, r6, r0, lsl #28 │ │ │ │ + eorseq ip, r6, r4, lsl #23 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ - @ instruction: 0x0042aa94 │ │ │ │ - eorseq ip, r6, r4, ror #28 │ │ │ │ - @ instruction: 0x0036cab8 │ │ │ │ - subeq sl, r2, r4, ror #20 │ │ │ │ - @ instruction: 0x0036cbb8 │ │ │ │ - eorseq ip, r6, r4, lsl #21 │ │ │ │ + subeq sl, r2, r4, lsr fp │ │ │ │ + eorseq ip, r6, r4, lsl #30 │ │ │ │ + eorseq ip, r6, r8, asr fp │ │ │ │ + subeq sl, r2, r4, lsl #22 │ │ │ │ + eorseq ip, r6, r8, asr ip │ │ │ │ + eorseq ip, r6, r4, lsr #22 │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ - subeq sl, r2, r4, lsr sl │ │ │ │ - eorseq ip, r6, r0, lsl sp │ │ │ │ - eorseq ip, r6, r4, asr sl │ │ │ │ + ldrdeq sl, [r2], #-164 @ 0xffffff5c │ │ │ │ + @ instruction: 0x0036cdb0 │ │ │ │ + @ instruction: 0x0036caf4 │ │ │ │ andeq r0, r0, r5, asr #4 │ │ │ │ - subeq sl, r2, r4, lsl #20 │ │ │ │ - eorseq ip, r6, r8, ror sp │ │ │ │ - eorseq ip, r6, r4, lsr #20 │ │ │ │ + subeq sl, r2, r4, lsr #21 │ │ │ │ + eorseq ip, r6, r8, lsl lr │ │ │ │ + eorseq ip, r6, r4, asr #21 │ │ │ │ andeq r0, r0, r3, asr r2 │ │ │ │ │ │ │ │ 002aa734 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -318488,15 +318488,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #128] @ 2aa990 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r2, [pc, #108] @ 2aa994 │ │ │ │ ldr r3, [pc, #84] @ 2aa980 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -318514,17 +318514,17 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ bl 2aa04c │ │ │ │ b 2aa920 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r2, r8, r0, asr r0 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq sl, r2, r4, lsl #14 │ │ │ │ - eorseq sl, r6, r8, lsr sp │ │ │ │ - eorseq ip, r6, r0, lsr #14 │ │ │ │ + subeq sl, r2, r4, lsr #15 │ │ │ │ + @ instruction: 0x0036add8 │ │ │ │ + eorseq ip, r6, r0, asr #15 │ │ │ │ andeq r0, r0, r2, lsl #5 │ │ │ │ subeq r1, r8, r4, asr #30 │ │ │ │ │ │ │ │ 002aa998 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -318699,17 +318699,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popls {r4, pc} │ │ │ │ b 2aabb4 │ │ │ │ - subeq sl, r2, r4, asr #8 │ │ │ │ - eorseq ip, r6, r4, ror #8 │ │ │ │ - eorseq ip, r6, r8, lsr r8 │ │ │ │ + subeq sl, r2, r4, ror #9 │ │ │ │ + eorseq ip, r6, r4, lsl #10 │ │ │ │ + @ instruction: 0x0036c8d8 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002aac10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -318979,24 +318979,24 @@ │ │ │ │ strb r3, [r4, #169] @ 0xa9 │ │ │ │ beq 2ab020 │ │ │ │ ldr r3, [r5, #560] @ 0x230 │ │ │ │ strb r1, [r4, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ beq 2ab01c │ │ │ │ - bl 584dc8 │ │ │ │ + bl 584e68 │ │ │ │ ldr r3, [pc, #200] @ 2ab0c4 │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r7, r0 │ │ │ │ - bl 53677c │ │ │ │ + bl 53681c │ │ │ │ mov r0, r7 │ │ │ │ - bl 586b3c │ │ │ │ + bl 586bdc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r4, #184] @ 0xb8 │ │ │ │ add r3, r5, #576 @ 0x240 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ add r0, r5, #592 @ 0x250 │ │ │ │ strd r2, [r4, #192] @ 0xc0 │ │ │ │ ldrd r2, [r0, #-8] │ │ │ │ @@ -319034,15 +319034,15 @@ │ │ │ │ b 2aaee0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r1, r8, ip, lsl sl │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ subeq r1, r8, r8, lsl r8 │ │ │ │ - eorseq r0, r8, r8, lsl sp │ │ │ │ + @ instruction: 0x00380db8 │ │ │ │ │ │ │ │ 002ab0d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -319272,15 +319272,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1752] @ 2abb40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2ab528 │ │ │ │ ldrb r3, [r4, #137] @ 0x89 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ab29c │ │ │ │ ldr r1, [pc, #1716] @ 2abb44 │ │ │ │ ldr r3, [pc, #1716] @ 2abb48 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -319293,15 +319293,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1040 @ 0x410 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2ab528 │ │ │ │ ldrb r3, [r4, #169] @ 0xa9 │ │ │ │ ldrb r2, [r4, #67] @ 0x43 │ │ │ │ cmp r3, #99 @ 0x63 │ │ │ │ cmpls r2, r3 │ │ │ │ bls 2ab350 │ │ │ │ ldr r1, [pc, #1644] @ 2abb58 │ │ │ │ @@ -319316,19 +319316,19 @@ │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ ldr r2, [pc, #1616] @ 2abb6c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r2, [pc, #1584] @ 2abb70 │ │ │ │ ldr r3, [pc, #1492] @ 2abb18 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -319354,15 +319354,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ ldr r2, [pc, #1492] @ 2abb88 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2ab528 │ │ │ │ ldr r1, [pc, #1472] @ 2abb8c │ │ │ │ ldr r3, [pc, #1472] @ 2abb90 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #1468] @ 2abb94 │ │ │ │ ldr ip, [pc, #1468] @ 2abb98 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -319372,15 +319372,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #996 @ 0x3e4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2ab528 │ │ │ │ ldr r1, [pc, #1420] @ 2abba0 │ │ │ │ ldr r3, [pc, #1420] @ 2abba4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #1416] @ 2abba8 │ │ │ │ ldr ip, [pc, #1416] @ 2abbac │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -319390,15 +319390,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ ldr r2, [pc, #1392] @ 2abbb4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2ab528 │ │ │ │ ldr r1, [pc, #1372] @ 2abbb8 │ │ │ │ ldr r3, [pc, #1372] @ 2abbbc │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #1368] @ 2abbc0 │ │ │ │ ldr ip, [pc, #1368] @ 2abbc4 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -319408,15 +319408,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1012 @ 0x3f4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2ab528 │ │ │ │ ldr r1, [pc, #1320] @ 2abbcc │ │ │ │ ldr r3, [pc, #1320] @ 2abbd0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #1316] @ 2abbd4 │ │ │ │ ldr ip, [pc, #1316] @ 2abbd8 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -319426,15 +319426,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ ldr r2, [pc, #1292] @ 2abbe0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2ab528 │ │ │ │ ldr r1, [pc, #1272] @ 2abbe4 │ │ │ │ ldr r3, [pc, #1272] @ 2abbe8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #1268] @ 2abbec │ │ │ │ ldr ip, [pc, #1268] @ 2abbf0 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -319444,15 +319444,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ ldr r2, [pc, #1244] @ 2abbf8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2ab528 │ │ │ │ ldr r1, [pc, #1224] @ 2abbfc │ │ │ │ ldr r3, [pc, #1224] @ 2abc00 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #1220] @ 2abc04 │ │ │ │ ldr ip, [pc, #1220] @ 2abc08 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -319462,15 +319462,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ ldr r2, [pc, #1196] @ 2abc10 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2ab528 │ │ │ │ bl 29b258 │ │ │ │ ldrb r3, [r0, #901] @ 0x385 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ab988 │ │ │ │ ldrb r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ @@ -319494,15 +319494,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ ldr r2, [pc, #1092] @ 2abc28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2ab528 │ │ │ │ ldrb r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ab840 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ ldr r2, [r4, #212] @ 0xd4 │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -319513,36 +319513,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1036] @ 2abc38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2ab528 │ │ │ │ ldrb r3, [r4, #232] @ 0xe8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ab96c │ │ │ │ ldrb r3, [r4, #233] @ 0xe9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ab96c │ │ │ │ - bl 597c98 │ │ │ │ + bl 597d38 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2ab96c │ │ │ │ ldr r3, [pc, #976] @ 2abc3c │ │ │ │ ldr ip, [pc, #976] @ 2abc40 │ │ │ │ ldr r1, [pc, #976] @ 2abc44 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #968] @ 2abc48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2ab528 │ │ │ │ ldr r1, [pc, #944] @ 2abc4c │ │ │ │ ldr r3, [pc, #944] @ 2abc50 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #940] @ 2abc54 │ │ │ │ ldr ip, [pc, #940] @ 2abc58 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -319552,15 +319552,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ ldr r2, [pc, #916] @ 2abc60 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2ab528 │ │ │ │ ldr r1, [pc, #896] @ 2abc64 │ │ │ │ ldr r3, [pc, #896] @ 2abc68 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #892] @ 2abc6c │ │ │ │ ldr ip, [pc, #892] @ 2abc70 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -319570,15 +319570,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1056 @ 0x420 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2ab528 │ │ │ │ ldr r1, [pc, #844] @ 2abc78 │ │ │ │ ldr r3, [pc, #844] @ 2abc7c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #840] @ 2abc80 │ │ │ │ ldr ip, [pc, #840] @ 2abc84 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -319588,22 +319588,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ ldr r2, [pc, #816] @ 2abc8c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2ab528 │ │ │ │ mov r4, #1 │ │ │ │ b 2ab52c │ │ │ │ ldr r1, [pc, #788] @ 2abc90 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a7b20 │ │ │ │ + bl 5a7bc0 │ │ │ │ b 2ab528 │ │ │ │ bl 29b258 │ │ │ │ ldr r3, [r0, #548] @ 0x224 │ │ │ │ cmp r3, #2 │ │ │ │ bhi 2abb10 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ab9bc │ │ │ │ @@ -319620,15 +319620,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #712] @ 2abca0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2ab528 │ │ │ │ ldr r1, [pc, #688] @ 2abca4 │ │ │ │ ldr r3, [pc, #688] @ 2abca8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #684] @ 2abcac │ │ │ │ ldr ip, [pc, #684] @ 2abcb0 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -319638,15 +319638,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1088 @ 0x440 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2ab528 │ │ │ │ ldr r1, [pc, #636] @ 2abcb8 │ │ │ │ ldr r3, [pc, #636] @ 2abcbc │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #632] @ 2abcc0 │ │ │ │ ldr ip, [pc, #632] @ 2abcc4 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -319656,15 +319656,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ ldr r2, [pc, #608] @ 2abccc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2ab528 │ │ │ │ ldr r1, [pc, #588] @ 2abcd0 │ │ │ │ ldr r3, [pc, #588] @ 2abcd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #584] @ 2abcd8 │ │ │ │ ldr ip, [pc, #584] @ 2abcdc │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -319674,15 +319674,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ ldr r2, [pc, #560] @ 2abce4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2ab528 │ │ │ │ ldr r1, [pc, #540] @ 2abce8 │ │ │ │ ldr r3, [pc, #540] @ 2abcec │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #536] @ 2abcf0 │ │ │ │ ldr ip, [pc, #536] @ 2abcf4 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -319692,140 +319692,140 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ ldr r2, [pc, #512] @ 2abcfc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2ab528 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ bl 177ba4 │ │ │ │ ldrdeq r1, [r8], #-96 @ 0xffffffa0 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r1, r8, ip, lsr #13 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ andseq r8, lr, r0, lsl #9 │ │ │ │ andeq r1, r0, r4, lsl r6 │ │ │ │ andeq r8, r1, r0, lsr #13 │ │ │ │ andeq r2, r0, pc, lsl #14 │ │ │ │ - subeq r9, r2, r8, lsr #23 │ │ │ │ - eorseq fp, r6, r4, ror sp │ │ │ │ - eorseq fp, r6, r8, asr #23 │ │ │ │ + subeq r9, r2, r8, asr #24 │ │ │ │ + eorseq fp, r6, r4, lsl lr │ │ │ │ + eorseq fp, r6, r8, ror #24 │ │ │ │ andeq r0, r0, r6, ror #8 │ │ │ │ - eorseq ip, r6, r0, asr r0 │ │ │ │ - subeq r9, r2, r8, asr fp │ │ │ │ - eorseq ip, r6, r8, asr r0 │ │ │ │ - eorseq r2, r4, r8, lsl #27 │ │ │ │ - eorseq fp, r6, r0, ror fp │ │ │ │ + ldrsheq ip, [r6], -r0 @ │ │ │ │ + strdeq r9, [r2], #-184 @ 0xffffff48 │ │ │ │ ldrsheq ip, [r6], -r8 @ │ │ │ │ - subeq r9, r2, r0, lsl #22 │ │ │ │ - eorseq r8, r6, r0, asr #16 │ │ │ │ - eorseq r2, r4, r8, lsr #26 │ │ │ │ - eorseq fp, r6, r0, lsl fp │ │ │ │ + eorseq r2, r4, r8, lsr #28 │ │ │ │ + eorseq fp, r6, r0, lsl ip │ │ │ │ + mlaseq r6, r8, r1, ip │ │ │ │ + subeq r9, r2, r0, lsr #23 │ │ │ │ + eorseq r8, r6, r0, ror #17 │ │ │ │ + eorseq r2, r4, r8, asr #27 │ │ │ │ + @ instruction: 0x0036bbb0 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ subeq r1, r8, ip, lsr #6 │ │ │ │ - eorseq fp, r6, r4, lsr #29 │ │ │ │ - subeq r9, r2, r4, ror #20 │ │ │ │ - eorseq r8, r6, ip, lsl #14 │ │ │ │ - mlaseq r4, r4, ip, r2 │ │ │ │ - eorseq fp, r6, r8, ror sl │ │ │ │ + eorseq fp, r6, r4, asr #30 │ │ │ │ + subeq r9, r2, r4, lsl #22 │ │ │ │ + eorseq r8, r6, ip, lsr #15 │ │ │ │ + eorseq r2, r4, r4, lsr sp │ │ │ │ + eorseq fp, r6, r8, lsl fp │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ - eorseq fp, r6, r0, lsl #29 │ │ │ │ - subeq r9, r2, ip, lsl sl │ │ │ │ - @ instruction: 0x003686f4 │ │ │ │ - eorseq r2, r4, ip, asr #24 │ │ │ │ - eorseq fp, r6, r4, lsr sl │ │ │ │ - eorseq fp, r6, r8, lsr lr │ │ │ │ - ldrdeq r9, [r2], #-148 @ 0xffffff6c │ │ │ │ - @ instruction: 0x003686d0 │ │ │ │ - eorseq r2, r4, r4, lsl #24 │ │ │ │ - eorseq fp, r6, r8, ror #19 │ │ │ │ + eorseq fp, r6, r0, lsr #30 │ │ │ │ + strheq r9, [r2], #-172 @ 0xffffff54 │ │ │ │ + mlaseq r6, r4, r7, r8 │ │ │ │ + eorseq r2, r4, ip, ror #25 │ │ │ │ + @ instruction: 0x0036bad4 │ │ │ │ + @ instruction: 0x0036bed8 │ │ │ │ + subeq r9, r2, r4, ror sl │ │ │ │ + eorseq r8, r6, r0, ror r7 │ │ │ │ + eorseq r2, r4, r4, lsr #25 │ │ │ │ + eorseq fp, r6, r8, lsl #21 │ │ │ │ andeq r0, r0, sp, ror #7 │ │ │ │ - eorseq fp, r6, r4, lsl lr │ │ │ │ - subeq r9, r2, ip, lsl #19 │ │ │ │ - eorseq r8, r6, r8, lsr #14 │ │ │ │ - @ instruction: 0x00342bbc │ │ │ │ - eorseq fp, r6, r4, lsr #19 │ │ │ │ - eorseq fp, r6, ip, asr #27 │ │ │ │ - subeq r9, r2, r4, asr #18 │ │ │ │ - eorseq r8, r6, r4, lsl r7 │ │ │ │ - eorseq r2, r4, r4, ror fp │ │ │ │ - eorseq fp, r6, r8, asr r9 │ │ │ │ + @ instruction: 0x0036beb4 │ │ │ │ + subeq r9, r2, ip, lsr #20 │ │ │ │ + eorseq r8, r6, r8, asr #15 │ │ │ │ + eorseq r2, r4, ip, asr ip │ │ │ │ + eorseq fp, r6, r4, asr #20 │ │ │ │ + eorseq fp, r6, ip, ror #28 │ │ │ │ + subeq r9, r2, r4, ror #19 │ │ │ │ + @ instruction: 0x003687b4 │ │ │ │ + eorseq r2, r4, r4, lsl ip │ │ │ │ + @ instruction: 0x0036b9f8 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ - eorseq fp, r6, r0, asr #27 │ │ │ │ - strdeq r9, [r2], #-140 @ 0xffffff74 │ │ │ │ - @ instruction: 0x003686f4 │ │ │ │ - eorseq r2, r4, ip, lsr #22 │ │ │ │ - eorseq fp, r6, r0, lsl r9 │ │ │ │ + eorseq fp, r6, r0, ror #28 │ │ │ │ + @ instruction: 0x0042999c │ │ │ │ + mlaseq r6, r4, r7, r8 │ │ │ │ + eorseq r2, r4, ip, asr #23 │ │ │ │ + @ instruction: 0x0036b9b0 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ - eorseq fp, r6, r8, ror #28 │ │ │ │ - strheq r9, [r2], #-132 @ 0xffffff7c │ │ │ │ - eorseq fp, r6, r8, lsl #29 │ │ │ │ - eorseq r2, r4, r4, ror #21 │ │ │ │ - eorseq fp, r6, r8, asr #17 │ │ │ │ + eorseq fp, r6, r8, lsl #30 │ │ │ │ + subeq r9, r2, r4, asr r9 │ │ │ │ + eorseq fp, r6, r8, lsr #30 │ │ │ │ + eorseq r2, r4, r4, lsl #23 │ │ │ │ + eorseq fp, r6, r8, ror #18 │ │ │ │ andeq r0, r0, pc, lsr #8 │ │ │ │ - eorseq fp, r6, r0, lsl #31 │ │ │ │ - subeq r9, r2, r4, lsr r8 │ │ │ │ - eorseq fp, r6, r8, lsl #31 │ │ │ │ - eorseq r2, r4, r4, ror #20 │ │ │ │ - eorseq fp, r6, r8, asr #16 │ │ │ │ + eorseq ip, r6, r0, lsr #32 │ │ │ │ + ldrdeq r9, [r2], #-132 @ 0xffffff7c │ │ │ │ + eorseq ip, r6, r8, lsr #32 │ │ │ │ + eorseq r2, r4, r4, lsl #22 │ │ │ │ + eorseq fp, r6, r8, ror #17 │ │ │ │ andeq r0, r0, r6, ror r4 │ │ │ │ - subeq r9, r2, r4, ror #15 │ │ │ │ - eorseq fp, r6, r0, asr pc │ │ │ │ - eorseq fp, r6, r4, lsl #16 │ │ │ │ + subeq r9, r2, r4, lsl #17 │ │ │ │ + @ instruction: 0x0036bff0 │ │ │ │ + eorseq fp, r6, r4, lsr #17 │ │ │ │ andeq r0, r0, lr, ror r4 │ │ │ │ - @ instruction: 0x00429790 │ │ │ │ - eorseq fp, r6, r8, lsr pc │ │ │ │ - @ instruction: 0x0036b7b0 │ │ │ │ + subeq r9, r2, r0, lsr r8 │ │ │ │ + @ instruction: 0x0036bfd8 │ │ │ │ + eorseq fp, r6, r0, asr r8 │ │ │ │ andeq r0, r0, r4, lsl #9 │ │ │ │ - eorseq fp, r6, r4, ror ip │ │ │ │ - subeq r9, r2, ip, asr #14 │ │ │ │ - eorseq fp, r6, r8, ror ip │ │ │ │ - eorseq r2, r4, ip, ror r9 │ │ │ │ - eorseq fp, r6, r0, ror #14 │ │ │ │ + eorseq fp, r6, r4, lsl sp │ │ │ │ + subeq r9, r2, ip, ror #15 │ │ │ │ + eorseq fp, r6, r8, lsl sp │ │ │ │ + eorseq r2, r4, ip, lsl sl │ │ │ │ + eorseq fp, r6, r0, lsl #16 │ │ │ │ andeq r0, r0, r8, lsl r4 │ │ │ │ - eorseq fp, r6, r8, asr ip │ │ │ │ - subeq r9, r2, r4, lsl #14 │ │ │ │ - eorseq fp, r6, ip, asr ip │ │ │ │ - eorseq r2, r4, r4, lsr r9 │ │ │ │ - eorseq fp, r6, ip, lsl r7 │ │ │ │ - eorseq fp, r6, r0, asr #24 │ │ │ │ - strheq r9, [r2], #-108 @ 0xffffff94 │ │ │ │ - eorseq fp, r6, r8, asr #24 │ │ │ │ - eorseq r2, r4, ip, ror #17 │ │ │ │ - @ instruction: 0x0036b6d0 │ │ │ │ + @ instruction: 0x0036bcf8 │ │ │ │ + subeq r9, r2, r4, lsr #15 │ │ │ │ + @ instruction: 0x0036bcfc │ │ │ │ + @ instruction: 0x003429d4 │ │ │ │ + @ instruction: 0x0036b7bc │ │ │ │ + eorseq fp, r6, r0, ror #25 │ │ │ │ + subeq r9, r2, ip, asr r7 │ │ │ │ + eorseq fp, r6, r8, ror #25 │ │ │ │ + eorseq r2, r4, ip, lsl #19 │ │ │ │ + eorseq fp, r6, r0, ror r7 │ │ │ │ andeq r0, r0, r7, lsr #8 │ │ │ │ - eorseq fp, r6, ip, lsr sp │ │ │ │ - subeq r9, r2, r8, lsr r6 │ │ │ │ - eorseq fp, r6, r4, lsr #26 │ │ │ │ - eorseq fp, r6, r8, asr r6 │ │ │ │ + @ instruction: 0x0036bddc │ │ │ │ + ldrdeq r9, [r2], #-104 @ 0xffffff98 │ │ │ │ + eorseq fp, r6, r4, asr #27 │ │ │ │ + @ instruction: 0x0036b6f8 │ │ │ │ andeq r0, r0, lr, ror #8 │ │ │ │ - eorseq fp, r6, r8, lsr #24 │ │ │ │ - strdeq r9, [r2], #-84 @ 0xffffffac │ │ │ │ - eorseq fp, r6, r4, lsr ip │ │ │ │ - eorseq r2, r4, r4, lsr #16 │ │ │ │ - eorseq fp, r6, ip, lsl #12 │ │ │ │ - eorseq fp, r6, r0, ror #23 │ │ │ │ - subeq r9, r2, ip, lsr #11 │ │ │ │ - eorseq fp, r6, r0, lsl #24 │ │ │ │ - @ instruction: 0x003427dc │ │ │ │ - eorseq fp, r6, r0, asr #11 │ │ │ │ + eorseq fp, r6, r8, asr #25 │ │ │ │ + @ instruction: 0x00429694 │ │ │ │ + @ instruction: 0x0036bcd4 │ │ │ │ + eorseq r2, r4, r4, asr #17 │ │ │ │ + eorseq fp, r6, ip, lsr #13 │ │ │ │ + eorseq fp, r6, r0, lsl #25 │ │ │ │ + subeq r9, r2, ip, asr #12 │ │ │ │ + eorseq fp, r6, r0, lsr #25 │ │ │ │ + eorseq r2, r4, ip, ror r8 │ │ │ │ + eorseq fp, r6, r0, ror #12 │ │ │ │ andeq r0, r0, r7, asr #8 │ │ │ │ - @ instruction: 0x0036bbdc │ │ │ │ - subeq r9, r2, r4, ror #10 │ │ │ │ - eorseq fp, r6, r4, ror #23 │ │ │ │ - mlaseq r4, r4, r7, r2 │ │ │ │ - eorseq fp, r6, r8, ror r5 │ │ │ │ + eorseq fp, r6, ip, ror ip │ │ │ │ + subeq r9, r2, r4, lsl #12 │ │ │ │ + eorseq fp, r6, r4, lsl #25 │ │ │ │ + eorseq r2, r4, r4, lsr r8 │ │ │ │ + eorseq fp, r6, r8, lsl r6 │ │ │ │ andeq r0, r0, lr, asr #8 │ │ │ │ - eorseq fp, r6, r0, asr #23 │ │ │ │ - subeq r9, r2, ip, lsl r5 │ │ │ │ - eorseq fp, r6, r8, asr #23 │ │ │ │ - eorseq r2, r4, ip, asr #14 │ │ │ │ - eorseq fp, r6, r0, lsr r5 │ │ │ │ + eorseq fp, r6, r0, ror #24 │ │ │ │ + strheq r9, [r2], #-92 @ 0xffffffa4 │ │ │ │ + eorseq fp, r6, r8, ror #24 │ │ │ │ + eorseq r2, r4, ip, ror #15 │ │ │ │ + @ instruction: 0x0036b5d0 │ │ │ │ andeq r0, r0, r6, asr r4 │ │ │ │ │ │ │ │ 002abd00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3808] @ 0xee0 │ │ │ │ @@ -320253,52 +320253,52 @@ │ │ │ │ ldrbne r3, [r4, #233] @ 0xe9 │ │ │ │ strbne r3, [r5, #609] @ 0x261 │ │ │ │ b 2abfd8 │ │ │ │ ldrd r0, [r4, #144] @ 0x90 │ │ │ │ add r3, r5, #528 @ 0x210 │ │ │ │ mov r2, r6 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ - bl 334a10 │ │ │ │ + bl 334ab0 │ │ │ │ b 2ac2a0 │ │ │ │ ldr r3, [r4, #132] @ 0x84 │ │ │ │ str r3, [r5, #508] @ 0x1fc │ │ │ │ bl 2bec94 │ │ │ │ b 2ac244 │ │ │ │ ldr r0, [r5, #560] @ 0x230 │ │ │ │ - bl 53426c │ │ │ │ + bl 53430c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #558] @ 0x22e │ │ │ │ ldr r3, [r4, #184] @ 0xb8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ac424 │ │ │ │ - bl 584dc8 │ │ │ │ + bl 584e68 │ │ │ │ ldr r3, [pc, #304] @ 2ac534 │ │ │ │ add r2, sp, #12 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ - bl 53677c │ │ │ │ + bl 53681c │ │ │ │ mov r0, r6 │ │ │ │ - bl 586b3c │ │ │ │ + bl 586bdc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [r5, #560] @ 0x230 │ │ │ │ b 2ac34c │ │ │ │ - bl 592fe8 │ │ │ │ + bl 593088 │ │ │ │ b 2ac044 │ │ │ │ - bl 592fe8 │ │ │ │ + bl 593088 │ │ │ │ b 2ac090 │ │ │ │ - bl 592fe8 │ │ │ │ + bl 593088 │ │ │ │ b 2ac0dc │ │ │ │ ldrd r0, [r8] │ │ │ │ - bl 3abf68 │ │ │ │ + bl 3ac008 │ │ │ │ b 2ac208 │ │ │ │ ldrd r0, [r6, #-8] │ │ │ │ - bl 3abf68 │ │ │ │ + bl 3ac008 │ │ │ │ b 2ac2d0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #208] @ 2ac538 │ │ │ │ ldr r1, [pc, #208] @ 2ac53c │ │ │ │ ldr r0, [pc, #208] @ 2ac540 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #204] @ 2ac544 │ │ │ │ @@ -320343,50 +320343,50 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #200 @ 0xc8 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r0, r8, ip, asr #22 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r0, r8, r4, lsl fp │ │ │ │ subeq r0, r8, ip, lsl #17 │ │ │ │ - eorseq pc, r7, r0, ror sp @ │ │ │ │ - eorseq pc, r7, r4, lsr #26 │ │ │ │ - @ instruction: 0x0037fcd8 │ │ │ │ + eorseq pc, r7, r0, lsl lr @ │ │ │ │ + eorseq pc, r7, r4, asr #27 │ │ │ │ + eorseq pc, r7, r8, ror sp @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - @ instruction: 0x00428b98 │ │ │ │ - @ instruction: 0x0036abb8 │ │ │ │ - eorseq fp, r6, r4, asr r3 │ │ │ │ + subeq r8, r2, r8, lsr ip │ │ │ │ + eorseq sl, r6, r8, asr ip │ │ │ │ + @ instruction: 0x0036b3f4 │ │ │ │ andeq r0, r0, r3, lsl r5 │ │ │ │ - subeq r8, r2, r4, ror fp │ │ │ │ - mlaseq r6, r4, fp, sl │ │ │ │ - eorseq fp, r6, ip, asr r3 │ │ │ │ + subeq r8, r2, r4, lsl ip │ │ │ │ + eorseq sl, r6, r4, lsr ip │ │ │ │ + @ instruction: 0x0036b3fc │ │ │ │ andeq r0, r0, r9, lsl r5 │ │ │ │ - subeq r8, r2, ip, asr #22 │ │ │ │ - eorseq sl, r6, ip, ror #22 │ │ │ │ - eorseq fp, r6, r4, lsr r3 │ │ │ │ + subeq r8, r2, ip, ror #23 │ │ │ │ + eorseq sl, r6, ip, lsl #24 │ │ │ │ + @ instruction: 0x0036b3d4 │ │ │ │ andeq r0, r0, r8, lsr #9 │ │ │ │ - subeq r8, r2, r8, lsr #22 │ │ │ │ - eorseq sl, r6, r8, asr #22 │ │ │ │ - eorseq fp, r6, ip, lsr r3 │ │ │ │ + subeq r8, r2, r8, asr #23 │ │ │ │ + eorseq sl, r6, r8, ror #23 │ │ │ │ + @ instruction: 0x0036b3dc │ │ │ │ andeq r0, r0, pc, lsl r5 │ │ │ │ - subeq r8, r2, r4, lsl #22 │ │ │ │ - eorseq sl, r6, r4, lsr #22 │ │ │ │ - eorseq fp, r6, r0, asr #5 │ │ │ │ + subeq r8, r2, r4, lsr #23 │ │ │ │ + eorseq sl, r6, r4, asr #23 │ │ │ │ + eorseq fp, r6, r0, ror #6 │ │ │ │ andeq r0, r0, r3, lsr #9 │ │ │ │ ldr r3, [pc, #28] @ 2ac5ac │ │ │ │ ldr r2, [pc, #28] @ 2ac5b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2ac5b4 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ ldrdeq r0, [r8], #-44 @ 0xffffffd4 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - mlaseq r3, r0, pc, r9 @ │ │ │ │ + eorseq sl, r3, r0, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #-32] @ 0xffffffe0 │ │ │ │ bl 1753dc │ │ │ │ @@ -320406,38 +320406,38 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 32a980 │ │ │ │ + bl 32aa20 │ │ │ │ ldr r7, [pc, #340] @ 2ac784 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32a988 │ │ │ │ + bl 32aa28 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32a990 │ │ │ │ + bl 32aa30 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32a998 │ │ │ │ + bl 32aa38 │ │ │ │ ldr r3, [pc, #300] @ 2ac788 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2ac6d0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r5, [r4, #372] @ 0x174 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 338de0 │ │ │ │ + bl 338e80 │ │ │ │ ldr r2, [pc, #256] @ 2ac78c │ │ │ │ ldr r3, [pc, #240] @ 2ac780 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -320471,45 +320471,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2ac79c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2ac66c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #60] @ 2ac7a0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2ac66c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r0, r8, r4, ror #4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r0, r8, r0, asr #4 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r0, r8, r0, ror #3 │ │ │ │ andeq r2, r0, r0, asr r6 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq fp, r6, r4, lsl #8 │ │ │ │ - eorseq fp, r6, ip, lsr #8 │ │ │ │ + eorseq fp, r6, r4, lsr #9 │ │ │ │ + eorseq fp, r6, ip, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #460] @ 2ac988 │ │ │ │ ldr r2, [pc, #460] @ 2ac98c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -320523,15 +320523,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ac84c │ │ │ │ add r0, r4, #632 @ 0x278 │ │ │ │ - bl 5a10c4 │ │ │ │ + bl 5a1164 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ac8c4 │ │ │ │ ldr r2, [pc, #392] @ 2ac998 │ │ │ │ ldr r3, [pc, #376] @ 2ac98c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -320566,21 +320566,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 2ac9a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2ac7f4 │ │ │ │ ldr r3, [pc, #224] @ 2ac9ac │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ac808 │ │ │ │ ldr r3, [pc, #192] @ 2ac9a0 │ │ │ │ @@ -320596,94 +320596,94 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 2ac9b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2ac808 │ │ │ │ ldr r2, [pc, #112] @ 2ac9b4 │ │ │ │ ldr r3, [pc, #68] @ 2ac98c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2ac984 │ │ │ │ ldr r0, [pc, #80] @ 2ac9b8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ ldr r0, [pc, #64] @ 2ac9bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2ac7f4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strheq r0, [r8], #-0 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x00480090 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r0, r8, ip, asr r0 │ │ │ │ andeq r2, r0, r4, ror pc │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq fp, r6, r4, lsl r3 │ │ │ │ + @ instruction: 0x0036b3b4 │ │ │ │ @ instruction: 0x000014bc │ │ │ │ - eorseq fp, r6, r8, ror #5 │ │ │ │ + eorseq fp, r6, r8, lsl #7 │ │ │ │ subeq pc, r7, r8, lsr #30 │ │ │ │ - eorseq fp, r6, ip, ror #5 │ │ │ │ - eorseq fp, r6, r0, lsl #5 │ │ │ │ + eorseq fp, r6, ip, lsl #7 │ │ │ │ + eorseq fp, r6, r0, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #456] @ 2acba0 │ │ │ │ ldr r3, [pc, #456] @ 2acba4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 32a980 │ │ │ │ + bl 32aa20 │ │ │ │ ldr r7, [pc, #420] @ 2acba8 │ │ │ │ add sl, sp, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32a988 │ │ │ │ + bl 32aa28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32a990 │ │ │ │ + bl 32aa30 │ │ │ │ ldr ip, [pc, #388] @ 2acbac │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ ldr r3, [r7, ip] │ │ │ │ ldr r4, [r4, #372] @ 0x174 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ bne 2acac8 │ │ │ │ mov r2, #14 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 597978 │ │ │ │ + bl 597a18 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [pc, #328] @ 2acbb0 │ │ │ │ ldr r0, [r6, #212] @ 0xd4 │ │ │ │ mov r2, sl │ │ │ │ str r5, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r4, [sp, #24] │ │ │ │ @@ -320725,91 +320725,91 @@ │ │ │ │ beq 2acb50 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 2acbc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2aca4c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ 2acbc8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2aca4c │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 175724 │ │ │ │ ldr r1, [pc, #72] @ 2acbcc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #64] @ 2acbd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mvn r0, #0 │ │ │ │ b 2aca88 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0047fe94 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq pc, r7, r8, ror #28 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andshi sl, r0, r1, lsl #20 │ │ │ │ ldrdeq pc, [r7], #-220 @ 0xffffff24 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq fp, r6, r4, lsr r1 │ │ │ │ - eorseq fp, r6, r4, ror #2 │ │ │ │ - subeq r8, r2, r4, lsl #11 │ │ │ │ - eorseq fp, r6, r0, ror r1 │ │ │ │ + @ instruction: 0x0036b1d4 │ │ │ │ + eorseq fp, r6, r4, lsl #4 │ │ │ │ + subeq r8, r2, r4, lsr #12 │ │ │ │ + eorseq fp, r6, r0, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #344] @ 2acd44 │ │ │ │ ldr r3, [pc, #344] @ 2acd48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 32a980 │ │ │ │ + bl 32aa20 │ │ │ │ ldr r6, [pc, #312] @ 2acd4c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32a988 │ │ │ │ + bl 32aa28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32a990 │ │ │ │ + bl 32aa30 │ │ │ │ ldr r2, [pc, #284] @ 2acd50 │ │ │ │ ldr r4, [r4, #372] @ 0x174 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2acc98 │ │ │ │ mov r2, #15 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 597978 │ │ │ │ + bl 597a18 │ │ │ │ ldr r2, [pc, #248] @ 2acd54 │ │ │ │ ldr r3, [pc, #232] @ 2acd48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -320842,49 +320842,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r5, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2acd64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2acc44 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #60] @ 2acd68 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2acc44 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq pc, r7, r0, lsl #25 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq pc, r7, ip, asr ip @ │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq pc, r7, r0, lsl ip @ │ │ │ │ strheq r3, [r0], -r4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq fp, r6, r4 │ │ │ │ - eorseq fp, r6, ip, lsr #32 │ │ │ │ + eorseq fp, r6, r4, lsr #1 │ │ │ │ + eorseq fp, r6, ip, asr #1 │ │ │ │ ldr r1, [pc, #8] @ 2acd7c │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 5a0230 │ │ │ │ - eorseq r9, r3, r0, asr #15 │ │ │ │ + b 5a02d0 │ │ │ │ + eorseq r9, r3, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #296] @ 2acec4 │ │ │ │ ldr r3, [pc, #296] @ 2acec8 │ │ │ │ @@ -320896,15 +320896,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ bl 176c18 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32a988 │ │ │ │ + bl 32aa28 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [pc, #232] @ 2acecc │ │ │ │ ldr r3, [r4, #372] @ 0x174 │ │ │ │ mov r2, sp │ │ │ │ mov r7, #0 │ │ │ │ @@ -320936,44 +320936,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 32a9d4 │ │ │ │ + bl 32aa74 │ │ │ │ b 2ace24 │ │ │ │ ldr r1, [pc, #88] @ 2aced4 │ │ │ │ ldr r0, [pc, #88] @ 2aced8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mvn r5, #0 │ │ │ │ b 2ace24 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 175724 │ │ │ │ ldr r1, [pc, #52] @ 2acedc │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #16 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ 2acee0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2ace8c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrdeq pc, [r7], #-160 @ 0xffffff60 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ eorgt sl, r0, r0, lsl #20 │ │ │ │ subeq pc, r7, r0, asr #20 │ │ │ │ - subeq r8, r2, r8, lsl #5 │ │ │ │ - eorseq sl, r6, r0, lsr pc │ │ │ │ - subeq r8, r2, r0, ror #4 │ │ │ │ - eorseq sl, r6, r0, ror #29 │ │ │ │ + subeq r8, r2, r8, lsr #6 │ │ │ │ + @ instruction: 0x0036afd0 │ │ │ │ + subeq r8, r2, r0, lsl #6 │ │ │ │ + eorseq sl, r6, r0, lsl #31 │ │ │ │ │ │ │ │ 002acee4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #900] @ 2ad280 │ │ │ │ @@ -320988,19 +320988,19 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r5, [r9, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ad1e4 │ │ │ │ - bl 5af8e8 │ │ │ │ + bl 5af988 │ │ │ │ add r0, r4, #24 │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ add r0, r4, #264 @ 0x108 │ │ │ │ - bl 5a10c4 │ │ │ │ + bl 5a1164 │ │ │ │ ldr r3, [pc, #832] @ 2ad290 │ │ │ │ ldr r8, [r9, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r1, [pc, #824] @ 2ad294 │ │ │ │ add r6, r4, #368 @ 0x170 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1728 @ 0x6c0 │ │ │ │ @@ -321011,31 +321011,31 @@ │ │ │ │ beq 2ad06c │ │ │ │ ldr r7, [pc, #792] @ 2ad298 │ │ │ │ add r7, pc, r7 │ │ │ │ b 2acfc8 │ │ │ │ ldr r2, [pc, #784] @ 2ad29c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ add r0, r4, #728 @ 0x2d8 │ │ │ │ - bl 5a10c4 │ │ │ │ + bl 5a1164 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r2, [pc, #760] @ 2ad2a0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ad0d4 │ │ │ │ ldr r3, [r4, #364] @ 0x16c │ │ │ │ cmp r3, #2 │ │ │ │ beq 2ad06c │ │ │ │ ldr r0, [r4, #260] @ 0x104 │ │ │ │ mov r1, #1 │ │ │ │ - bl 33c2c0 │ │ │ │ + bl 33c360 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ad06c │ │ │ │ ldr r3, [r4, #364] @ 0x16c │ │ │ │ cmp r3, #2 │ │ │ │ beq 2ad06c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -321058,28 +321058,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #588] @ 2ad2b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2acf84 │ │ │ │ ldr r1, [pc, #576] @ 2ad2b4 │ │ │ │ ldr r2, [pc, #576] @ 2ad2b8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a0230 │ │ │ │ - bl 5afcb8 │ │ │ │ + bl 5a02d0 │ │ │ │ + bl 5afd58 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ad16c │ │ │ │ ldr r2, [pc, #548] @ 2ad2bc │ │ │ │ ldr r3, [pc, #488] @ 2ad284 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -321114,29 +321114,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #384] @ 2ad2c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2acfbc │ │ │ │ ldr r0, [pc, #372] @ 2ad2c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2acf84 │ │ │ │ ldr r0, [pc, #360] @ 2ad2cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2acfbc │ │ │ │ ldr r3, [pc, #348] @ 2ad2d0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ad090 │ │ │ │ ldr r3, [pc, #288] @ 2ad2a8 │ │ │ │ @@ -321152,21 +321152,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 2ad2d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2ad090 │ │ │ │ ldr r3, [pc, #236] @ 2ad2d8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2acf34 │ │ │ │ ldr r3, [pc, #168] @ 2ad2a8 │ │ │ │ @@ -321182,57 +321182,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 2ad2dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2acf34 │ │ │ │ ldr r0, [pc, #124] @ 2ad2e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2acf34 │ │ │ │ ldr r0, [pc, #112] @ 2ad2e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2ad090 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq pc, r7, r0, ror r9 @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq pc, r7, r0, asr r9 @ │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x0036aed0 │ │ │ │ - @ instruction: 0x0036aeb0 │ │ │ │ + eorseq sl, r6, r0, ror pc │ │ │ │ + eorseq sl, r6, r0, asr pc │ │ │ │ andeq r0, r0, r3, lsr #13 │ │ │ │ andeq r0, r0, r5, lsr #13 │ │ │ │ andeq r1, r0, ip, asr lr │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq sl, r6, r8, ror #27 │ │ │ │ - @ instruction: 0x0036adb8 │ │ │ │ + eorseq sl, r6, r8, lsl #29 │ │ │ │ + eorseq sl, r6, r8, asr lr │ │ │ │ andeq r0, r0, ip, asr #13 │ │ │ │ ldrdeq pc, [r7], #-116 @ 0xffffff8c │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ - eorseq sl, r6, ip, asr #26 │ │ │ │ - eorseq sl, r6, r0, lsr #26 │ │ │ │ - eorseq sl, r6, r0, ror #26 │ │ │ │ + eorseq sl, r6, ip, ror #27 │ │ │ │ + eorseq sl, r6, r0, asr #27 │ │ │ │ + eorseq sl, r6, r0, lsl #28 │ │ │ │ andeq r1, r0, r8, lsr #27 │ │ │ │ - eorseq sl, r6, r0, lsl sp │ │ │ │ + @ instruction: 0x0036adb0 │ │ │ │ andeq r2, r0, r8, lsr #7 │ │ │ │ - eorseq sl, r6, ip, lsl #23 │ │ │ │ - eorseq sl, r6, ip, lsr #23 │ │ │ │ - eorseq sl, r6, r4, lsr #25 │ │ │ │ + eorseq sl, r6, ip, lsr #24 │ │ │ │ + eorseq sl, r6, ip, asr #24 │ │ │ │ + eorseq sl, r6, r4, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr lr, [pc, #960] @ 2ad6c0 │ │ │ │ ldr ip, [pc, #960] @ 2ad6c4 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -321280,28 +321280,28 @@ │ │ │ │ bne 2ad564 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ and r1, r2, #3 │ │ │ │ subs r6, r1, #3 │ │ │ │ bne 2ad440 │ │ │ │ bl 175acc │ │ │ │ mov r5, r0 │ │ │ │ - bl 336a38 │ │ │ │ + bl 336ad8 │ │ │ │ cmp r6, r1 │ │ │ │ cmpeq r5, r0 │ │ │ │ beq 2ad3ec │ │ │ │ ldr r3, [pc, #764] @ 2ad6d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ and r3, r3, #16 │ │ │ │ orrs r3, r3, r6 │ │ │ │ beq 2ad534 │ │ │ │ mov r4, #1 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r2, [pc, #728] @ 2ad6dc │ │ │ │ ldr r3, [pc, #700] @ 2ad6c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -321315,39 +321315,39 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #664] @ 2ad6e0 │ │ │ │ mvn r2, r2 │ │ │ │ and r2, r2, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r3, [pc, #648] @ 2ad6e4 │ │ │ │ ldr ip, [pc, #648] @ 2ad6e8 │ │ │ │ ldr r1, [pc, #648] @ 2ad6ec │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #640] @ 2ad6f0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r4, #0 │ │ │ │ b 2ad3f0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, #524288 @ 0x80000 │ │ │ │ str r3, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r3, [r6, #12] │ │ │ │ str r3, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ - bl 5ba23c │ │ │ │ + bl 5ba2dc │ │ │ │ cmn r0, #1 │ │ │ │ mov fp, r0 │ │ │ │ beq 2ad590 │ │ │ │ mov r8, #170 @ 0xaa │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #24] │ │ │ │ ldr r1, [pc, #512] @ 2ad6d4 │ │ │ │ @@ -321382,73 +321382,73 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #432] @ 2ad700 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2ad488 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 175724 │ │ │ │ ldr r1, [pc, #396] @ 2ad704 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #92 @ 0x5c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #384] @ 2ad708 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2ad454 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 175724 │ │ │ │ ldr r1, [pc, #360] @ 2ad70c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #40 @ 0x28 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #348] @ 2ad710 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r3, [pc, #340] @ 2ad714 │ │ │ │ ldr ip, [pc, #340] @ 2ad718 │ │ │ │ ldr r1, [pc, #340] @ 2ad71c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #332] @ 2ad720 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2ad488 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 175724 │ │ │ │ ldr r1, [pc, #296] @ 2ad724 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #40 @ 0x28 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #284] @ 2ad728 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, fp │ │ │ │ bl 175d00 │ │ │ │ b 2ad5b8 │ │ │ │ - bl 360c44 │ │ │ │ + bl 360ce4 │ │ │ │ ldr r3, [pc, #260] @ 2ad72c │ │ │ │ ldr r2, [pc, #260] @ 2ad730 │ │ │ │ ldr r1, [pc, #260] @ 2ad734 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r9, [r0, #180] @ 0xb4 │ │ │ │ mov r0, #48 @ 0x30 │ │ │ │ bl 175100 │ │ │ │ mov r1, #4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 1752a4 │ │ │ │ @@ -321461,54 +321461,54 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 1752a4 │ │ │ │ ldr r3, [pc, #172] @ 2ad738 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #32] │ │ │ │ str r0, [r8, #12] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #152] @ 2ad73c │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ strd r0, [r8, #24] │ │ │ │ add r0, r8, #32 │ │ │ │ bl 277654 │ │ │ │ str r8, [sl, #528] @ 0x210 │ │ │ │ b 2ad528 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq pc, r7, ip, ror #10 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq pc, r7, r0, asr #10 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ subseq r9, r2, r4, asr #15 │ │ │ │ andsgt sl, r8, pc, lsr sl │ │ │ │ subseq r9, r2, r8, lsr #14 │ │ │ │ subeq pc, r7, r8, ror #8 │ │ │ │ - eorseq sl, r6, r8, ror #22 │ │ │ │ - subeq r7, r2, r4, lsr #25 │ │ │ │ - eorseq sl, r6, r4, ror fp │ │ │ │ - @ instruction: 0x0036a9b8 │ │ │ │ + eorseq sl, r6, r8, lsl #24 │ │ │ │ + subeq r7, r2, r4, asr #26 │ │ │ │ + eorseq sl, r6, r4, lsl ip │ │ │ │ + eorseq sl, r6, r8, asr sl │ │ │ │ andeq r0, r0, pc, lsr r1 │ │ │ │ - subeq r7, r2, r0, asr #23 │ │ │ │ - @ instruction: 0x0036aab0 │ │ │ │ - eorseq sl, r6, r0, ror #17 │ │ │ │ + subeq r7, r2, r0, ror #24 │ │ │ │ + eorseq sl, r6, r0, asr fp │ │ │ │ + eorseq sl, r6, r0, lsl #19 │ │ │ │ andeq r0, r0, sl, asr #2 │ │ │ │ - @ instruction: 0x00427b90 │ │ │ │ - eorseq sl, r6, ip, lsl #20 │ │ │ │ - subeq r7, r2, r4, ror #22 │ │ │ │ - eorseq sl, r6, r4, lsl #19 │ │ │ │ - subeq r7, r2, ip, lsr fp │ │ │ │ - eorseq sl, r6, r8, lsr #19 │ │ │ │ - eorseq sl, r6, ip, asr r8 │ │ │ │ + subeq r7, r2, r0, lsr ip │ │ │ │ + eorseq sl, r6, ip, lsr #21 │ │ │ │ + subeq r7, r2, r4, lsl #24 │ │ │ │ + eorseq sl, r6, r4, lsr #20 │ │ │ │ + ldrdeq r7, [r2], #-188 @ 0xffffff44 │ │ │ │ + eorseq sl, r6, r8, asr #20 │ │ │ │ + @ instruction: 0x0036a8fc │ │ │ │ andeq r0, r0, r9, lsr #2 │ │ │ │ - subeq r7, r2, ip, lsl #22 │ │ │ │ - eorseq sl, r6, r8, asr #18 │ │ │ │ - ldrdeq r7, [r2], #-168 @ 0xffffff58 │ │ │ │ - @ instruction: 0x003388f8 │ │ │ │ - eorseq r8, r3, r4, asr #28 │ │ │ │ + subeq r7, r2, ip, lsr #23 │ │ │ │ + eorseq sl, r6, r8, ror #19 │ │ │ │ + subeq r7, r2, r8, ror fp │ │ │ │ + mlaseq r3, r8, r9, r8 │ │ │ │ + eorseq r8, r3, r4, ror #29 │ │ │ │ @ instruction: 0xffffef28 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #716] @ 2ada24 │ │ │ │ @@ -321517,50 +321517,50 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 3c3bbc │ │ │ │ + bl 3c3c5c │ │ │ │ ldr ip, [pc, #680] @ 2ada2c │ │ │ │ ldr r2, [pc, #680] @ 2ada30 │ │ │ │ ldr r1, [pc, #680] @ 2ada34 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ add r8, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r7, [pc, #636] @ 2ada38 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3c3b3c │ │ │ │ + bl 3c3bdc │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2ad84c │ │ │ │ ldr r6, [sp, #12] │ │ │ │ cmp r6, #0 │ │ │ │ beq 2ad8e8 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r6 │ │ │ │ bl 29dbd8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ add r0, r5, #112 @ 0x70 │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2ad808 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ ldr r2, [pc, #556] @ 2ada3c │ │ │ │ ldr r3, [pc, #532] @ 2ada28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -321595,32 +321595,32 @@ │ │ │ │ add r1, r1, #116 @ 0x74 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #424] @ 2ada4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #404] @ 2ada50 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3bf314 │ │ │ │ + bl 3bf3b4 │ │ │ │ ldr r1, [pc, #396] @ 2ada54 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3bb398 │ │ │ │ + bl 3bb438 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2ad800 │ │ │ │ b 2ad808 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b3f00 │ │ │ │ + bl 3b3fa0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b214c │ │ │ │ + bl 3b21ec │ │ │ │ ldr r3, [pc, #320] @ 2ada40 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ad7f0 │ │ │ │ ldr r3, [pc, #320] @ 2ada58 │ │ │ │ @@ -321641,21 +321641,21 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 2ada64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2ad7f0 │ │ │ │ ldr r3, [pc, #216] @ 2ada68 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ad888 │ │ │ │ ldr r3, [pc, #184] @ 2ada5c │ │ │ │ @@ -321671,52 +321671,52 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 2ada6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2ad888 │ │ │ │ ldr r0, [pc, #104] @ 2ada70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2ad7f0 │ │ │ │ ldr r0, [pc, #92] @ 2ada74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2ad888 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq pc, r7, r4, lsl r1 @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r7, r2, ip, ror r9 │ │ │ │ - eorseq lr, r3, r4, asr #4 │ │ │ │ - eorseq lr, r3, r8, asr r2 │ │ │ │ + subeq r7, r2, ip, lsl sl │ │ │ │ + eorseq lr, r3, r4, ror #5 │ │ │ │ + @ instruction: 0x0033e2f8 │ │ │ │ strheq pc, [r7], #-4 @ │ │ │ │ subeq pc, r7, ip, asr r0 @ │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - subeq r7, r2, r4, ror r8 │ │ │ │ - eorseq lr, r3, r4, lsr r1 │ │ │ │ - eorseq lr, r3, r4, asr #2 │ │ │ │ - eorseq sl, r6, r0, asr #15 │ │ │ │ + subeq r7, r2, r4, lsl r9 │ │ │ │ + @ instruction: 0x0033e1d4 │ │ │ │ + eorseq lr, r3, r4, ror #3 │ │ │ │ + eorseq sl, r6, r0, ror #16 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r1, r0, ip, ror #31 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq sl, r6, r4, lsl r7 │ │ │ │ + @ instruction: 0x0036a7b4 │ │ │ │ andeq r2, r0, ip, lsl sl │ │ │ │ - eorseq sl, r6, r0, lsr r6 │ │ │ │ - @ instruction: 0x0036a6b8 │ │ │ │ - eorseq sl, r6, r0, asr #12 │ │ │ │ + @ instruction: 0x0036a6d0 │ │ │ │ + eorseq sl, r6, r8, asr r7 │ │ │ │ + eorseq sl, r6, r0, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #1204] @ 2adf44 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #1200] @ 2adf48 │ │ │ │ @@ -321733,15 +321733,15 @@ │ │ │ │ ldr r0, [r8, #212] @ 0xd4 │ │ │ │ ldrd r4, [sp, #112] @ 0x70 │ │ │ │ mov r6, r1 │ │ │ │ beq 2ade08 │ │ │ │ mov r3, #0 │ │ │ │ strd r4, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5baf98 │ │ │ │ + bl 5bb038 │ │ │ │ mov r7, r0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2adb2c │ │ │ │ ldr r2, [pc, #1120] @ 2adf50 │ │ │ │ ldr r3, [pc, #1108] @ 2adf48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -321770,67 +321770,67 @@ │ │ │ │ ldr r3, [pc, #1032] @ 2adf60 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ mov r3, r7 │ │ │ │ rsb r2, r2, #0 │ │ │ │ - bl 5e4afc │ │ │ │ + bl 5e4b9c │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 3363c4 │ │ │ │ + bl 336464 │ │ │ │ ldr r0, [r8, #828] @ 0x33c │ │ │ │ mov r1, r6 │ │ │ │ bl 175c10 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2adbd8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r8, #828] @ 0x33c │ │ │ │ bl 176b4c │ │ │ │ mov r1, #1 │ │ │ │ add r0, r8, #832 @ 0x340 │ │ │ │ - bl 5e54c8 │ │ │ │ + bl 5e5568 │ │ │ │ ldr r3, [pc, #944] @ 2adf64 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2ade84 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldr r3, [r8, #364] @ 0x16c │ │ │ │ cmp r3, #2 │ │ │ │ cmpeq r4, #0 │ │ │ │ beq 2ade64 │ │ │ │ ldr r1, [pc, #904] @ 2adf68 │ │ │ │ ldr r2, [pc, #904] @ 2adf6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ bl 29b288 │ │ │ │ ldr r5, [r0, #528] @ 0x210 │ │ │ │ - bl 360c44 │ │ │ │ + bl 360ce4 │ │ │ │ ldr r3, [pc, #880] @ 2adf70 │ │ │ │ ldr r2, [pc, #880] @ 2adf74 │ │ │ │ ldr r1, [pc, #880] @ 2adf78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2adae8 │ │ │ │ ldr sl, [r0, #180] @ 0xb4 │ │ │ │ mov r0, #0 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #832] @ 2adf7c │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ subs r2, r0, r3 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ str r2, [sp, #32] │ │ │ │ sbc r1, r1, r3 │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ @@ -321850,35 +321850,35 @@ │ │ │ │ b 2adca0 │ │ │ │ add fp, fp, #1 │ │ │ │ cmp r5, fp │ │ │ │ beq 2add40 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, fp, lsl #2 │ │ │ │ - bl 5e4ecc │ │ │ │ + bl 5e4f6c │ │ │ │ lsl r8, fp, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r9, #4] │ │ │ │ add r0, r0, r8 │ │ │ │ - bl 5e4ecc │ │ │ │ + bl 5e4f6c │ │ │ │ subs r0, r6, r0 │ │ │ │ movne r0, #1 │ │ │ │ cmp r4, #0 │ │ │ │ orreq r0, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2adc94 │ │ │ │ ldr sl, [r9, #4] │ │ │ │ add r3, sl, r8 │ │ │ │ ldr r1, [sl, fp, lsl #2] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov sl, r1 │ │ │ │ - bl 5e5ab4 │ │ │ │ + bl 5e5b54 │ │ │ │ cmp r0, sl │ │ │ │ mov r1, r0 │ │ │ │ bne 2adcf0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -321892,15 +321892,15 @@ │ │ │ │ str r3, [r1, r8] │ │ │ │ bne 2adca0 │ │ │ │ mov sl, r7 │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ mov r5, r9 │ │ │ │ mov r1, sl │ │ │ │ ldm r0, {r0, r7, r9} │ │ │ │ - bl 5e4f04 │ │ │ │ + bl 5e4fa4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ade20 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ ldr r3, [pc, #500] @ 2adf64 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -321925,55 +321925,55 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r8, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #396] @ 2adf8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2adae8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - bl 5bb0a4 │ │ │ │ + bl 5bb144 │ │ │ │ mov r7, r0 │ │ │ │ b 2adae0 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #16 │ │ │ │ - bl 5e4ecc │ │ │ │ + bl 5e4f6c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r4, r2, r3 │ │ │ │ sub r4, r4, r0 │ │ │ │ str r4, [r5, #8] │ │ │ │ b 2add68 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 5e4ecc │ │ │ │ + bl 5e4f6c │ │ │ │ sub r3, r5, r0 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ str r3, [sp, #24] │ │ │ │ b 2add24 │ │ │ │ add r0, r8, #864 @ 0x360 │ │ │ │ - bl 5a084c │ │ │ │ + bl 5a08ec │ │ │ │ b 2adbd8 │ │ │ │ mov r1, sl │ │ │ │ add r0, r5, #20 │ │ │ │ - bl 5e4f04 │ │ │ │ + bl 5e4fa4 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ b 2add68 │ │ │ │ ldr r3, [pc, #260] @ 2adf90 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2adbc4 │ │ │ │ @@ -321991,109 +321991,109 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2adf94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2adbc4 │ │ │ │ ldr r0, [pc, #136] @ 2adf98 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2adae8 │ │ │ │ ldr r0, [pc, #108] @ 2adf9c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2adbc4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrdeq lr, [r7], #-216 @ 0xffffff28 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strheq lr, [r7], #-216 @ 0xffffff28 │ │ │ │ subeq lr, r7, ip, ror sp │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - eorseq sl, r6, r8, ror #5 │ │ │ │ + eorseq sl, r6, r8, lsl #7 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ andeq r1, r0, r4, lsl r6 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - eorseq sl, r6, ip, asr #4 │ │ │ │ + eorseq sl, r6, ip, ror #5 │ │ │ │ andeq r0, r0, r6, lsl r5 │ │ │ │ - subeq r7, r2, r0, lsl #10 │ │ │ │ - eorseq r8, r3, ip, lsl r3 │ │ │ │ - eorseq r8, r3, r8, ror #16 │ │ │ │ + subeq r7, r2, r0, lsr #11 │ │ │ │ + @ instruction: 0x003383bc │ │ │ │ + eorseq r8, r3, r8, lsl #18 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, ip, lsl r9 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq sl, r6, ip, asr r3 │ │ │ │ + @ instruction: 0x0036a3fc │ │ │ │ andeq r0, r0, r4, lsr #30 │ │ │ │ - eorseq sl, r6, r0, ror #3 │ │ │ │ - eorseq sl, r6, r4, lsr #5 │ │ │ │ - @ instruction: 0x0036a1f0 │ │ │ │ + eorseq sl, r6, r0, lsl #5 │ │ │ │ + eorseq sl, r6, r4, asr #6 │ │ │ │ + mlaseq r6, r0, r2, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #412] @ 2ae154 │ │ │ │ ldr r3, [pc, #412] @ 2ae158 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 3c3bbc │ │ │ │ + bl 3c3c5c │ │ │ │ ldr ip, [pc, #376] @ 2ae15c │ │ │ │ ldr r2, [pc, #376] @ 2ae160 │ │ │ │ ldr r1, [pc, #376] @ 2ae164 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #12 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r7, [pc, #336] @ 2ae168 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3c3b3c │ │ │ │ + bl 3c3bdc │ │ │ │ ldr r5, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq 2ae0a0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ bl 29dbd8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ add r0, r6, #112 @ 0x70 │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2ae05c │ │ │ │ mov r0, r4 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ ldr r2, [pc, #264] @ 2ae16c │ │ │ │ ldr r3, [pc, #240] @ 2ae158 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -322104,17 +322104,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b3f00 │ │ │ │ + bl 3b3fa0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b214c │ │ │ │ + bl 3b21ec │ │ │ │ ldr r3, [pc, #184] @ 2ae170 │ │ │ │ str r0, [r6, #104] @ 0x68 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ae044 │ │ │ │ ldr r3, [pc, #164] @ 2ae174 │ │ │ │ @@ -322135,58 +322135,58 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2ae180 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2ae044 │ │ │ │ ldr r0, [pc, #60] @ 2ae184 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2ae044 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strheq lr, [r7], #-132 @ 0xffffff7c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r7, r2, ip, lsl r1 │ │ │ │ - eorseq sp, r3, r4, ror #19 │ │ │ │ - @ instruction: 0x0033d9f8 │ │ │ │ + strheq r7, [r2], #-28 @ 0xffffffe4 │ │ │ │ + eorseq sp, r3, r4, lsl #21 │ │ │ │ + mlaseq r3, r8, sl, sp │ │ │ │ subeq lr, r7, r8, asr r8 │ │ │ │ subeq lr, r7, r8, lsl #16 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r1, r0, ip, ror #31 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r9, r6, ip, asr pc │ │ │ │ - eorseq r9, r6, r8, ror pc │ │ │ │ + @ instruction: 0x00369ffc │ │ │ │ + eorseq sl, r6, r8, lsl r0 │ │ │ │ │ │ │ │ 002ae188 : │ │ │ │ ldr r0, [pc, #8] @ 2ae198 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 5aa7d4 │ │ │ │ + b 5aa874 │ │ │ │ subseq r8, r2, r4, ror r9 │ │ │ │ │ │ │ │ 002ae19c : │ │ │ │ ldr r3, [pc, #12] @ 2ae1b0 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #8 │ │ │ │ - b 5aa7e8 │ │ │ │ + b 5aa888 │ │ │ │ subseq r8, r2, ip, asr r9 │ │ │ │ │ │ │ │ 002ae1b4 : │ │ │ │ - b 5aa818 │ │ │ │ + b 5aa8b8 │ │ │ │ │ │ │ │ 002ae1b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 2ae248 │ │ │ │ @@ -322200,15 +322200,15 @@ │ │ │ │ ldr r3, [lr, r3] │ │ │ │ mov r2, r1 │ │ │ │ mov r1, sp │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5aa854 │ │ │ │ + bl 5aa8f4 │ │ │ │ ldr r2, [pc, #68] @ 2ae254 │ │ │ │ ldr r3, [pc, #60] @ 2ae250 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -322236,27 +322236,27 @@ │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ ldr r9, [sp, #40] @ 0x28 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ - bl 5a0ce0 │ │ │ │ + bl 5a0d80 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r9, [sp] │ │ │ │ - bl 5a14d4 │ │ │ │ + bl 5a1574 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a10c4 │ │ │ │ + bl 5a1164 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 5a0d68 │ │ │ │ + b 5a0e08 │ │ │ │ │ │ │ │ 002ae2c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -322266,25 +322266,25 @@ │ │ │ │ cmp r6, #0 │ │ │ │ beq 2ae368 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r7, #108] @ 0x6c │ │ │ │ ldr r2, [r6, #8] │ │ │ │ str r2, [r7, #112] @ 0x70 │ │ │ │ strb r3, [r7, #116] @ 0x74 │ │ │ │ - bl 360c44 │ │ │ │ + bl 360ce4 │ │ │ │ ldr ip, [pc, #128] @ 2ae388 │ │ │ │ ldr r2, [pc, #128] @ 2ae38c │ │ │ │ ldr r1, [pc, #128] @ 2ae390 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #84 @ 0x54 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r4, [r0, #180] @ 0xb4 │ │ │ │ subs r4, r4, #1 │ │ │ │ bmi 2ae364 │ │ │ │ mov r0, #8 │ │ │ │ mov r5, r3 │ │ │ │ bl 1774c4 │ │ │ │ @@ -322301,17 +322301,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strdeq r6, [r2], #-216 @ 0xffffff28 │ │ │ │ - eorseq r7, r3, r4, lsl ip │ │ │ │ - eorseq r8, r3, r0, ror #2 │ │ │ │ + @ instruction: 0x00426e98 │ │ │ │ + @ instruction: 0x00337cb4 │ │ │ │ + eorseq r8, r3, r0, lsl #4 │ │ │ │ │ │ │ │ 002ae394 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr ip, [pc, #1256] @ 2ae894 │ │ │ │ @@ -322351,33 +322351,33 @@ │ │ │ │ ldr r3, [r3, #8] │ │ │ │ rsb r3, r3, #0 │ │ │ │ cmp r7, r3 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ bcc 2ae598 │ │ │ │ mov r0, #524288 @ 0x80000 │ │ │ │ - bl 5ba23c │ │ │ │ + bl 5ba2dc │ │ │ │ cmn r0, #1 │ │ │ │ str r0, [sp, #16] │ │ │ │ beq 2ae608 │ │ │ │ ldr r0, [pc, #1096] @ 2ae8a8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, sp, #28 │ │ │ │ str r5, [sp, #28] │ │ │ │ - bl 5aa854 │ │ │ │ + bl 5aa8f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ae4d8 │ │ │ │ mov sl, #0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 175d00 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r2, [pc, #1040] @ 2ae8ac │ │ │ │ ldr r3, [pc, #1016] @ 2ae898 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -322403,57 +322403,57 @@ │ │ │ │ cmp r5, #0 │ │ │ │ bne 2ae514 │ │ │ │ b 2ae648 │ │ │ │ ldr r5, [r5, #296] @ 0x128 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2ae648 │ │ │ │ mov r0, r5 │ │ │ │ - bl 32a980 │ │ │ │ + bl 32aa20 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 32a998 │ │ │ │ + bl 32aa38 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 32ac8c │ │ │ │ + bl 32ad2c │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e3668 │ │ │ │ + bl 5e3708 │ │ │ │ cmp r1, #0 │ │ │ │ bne 2ae5cc │ │ │ │ ldr r0, [r5, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2ae508 │ │ │ │ - bl 59d34c │ │ │ │ + bl 59d3ec │ │ │ │ sub r0, r0, #1 │ │ │ │ cmp r0, #1 │ │ │ │ bls 2ae508 │ │ │ │ ldr r1, [pc, #836] @ 2ae8b4 │ │ │ │ ldr r3, [pc, #836] @ 2ae8b8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #828] @ 2ae8bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #824] @ 2ae8c0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2ae47c │ │ │ │ ldr r3, [pc, #804] @ 2ae8c4 │ │ │ │ ldr ip, [pc, #804] @ 2ae8c8 │ │ │ │ ldr r1, [pc, #804] @ 2ae8cc │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #796] @ 2ae8d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov sl, #0 │ │ │ │ b 2ae488 │ │ │ │ ldr r3, [pc, #768] @ 2ae8d4 │ │ │ │ ldr r1, [pc, #768] @ 2ae8d8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #760] @ 2ae8dc │ │ │ │ @@ -322461,15 +322461,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #348 @ 0x15c │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2ae47c │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 175724 │ │ │ │ ldr r3, [pc, #708] @ 2ae8e0 │ │ │ │ ldr ip, [pc, #708] @ 2ae8e4 │ │ │ │ ldr r1, [pc, #708] @ 2ae8e8 │ │ │ │ @@ -322477,15 +322477,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #700] @ 2ae8ec │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2ae5c4 │ │ │ │ bl 17654c │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 2ae71c │ │ │ │ mvn r3, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ @@ -322495,15 +322495,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ strd r8, [sp, #8] │ │ │ │ bl 174ee4 │ │ │ │ cmn r0, #1 │ │ │ │ mov r6, r0 │ │ │ │ beq 2ae820 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5e3668 │ │ │ │ + bl 5e3708 │ │ │ │ cmp r1, #0 │ │ │ │ bne 2ae868 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r1, [pc, #588] @ 2ae8f0 │ │ │ │ mov r2, fp │ │ │ │ asr r5, r7, #31 │ │ │ │ @@ -322546,15 +322546,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #448] @ 2ae904 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2ae47c │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 175724 │ │ │ │ ldr r3, [pc, #408] @ 2ae908 │ │ │ │ ldr r1, [pc, #408] @ 2ae90c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -322562,15 +322562,15 @@ │ │ │ │ ldr r3, [pc, #400] @ 2ae910 │ │ │ │ ldr r2, [pc, #400] @ 2ae914 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov sl, #0 │ │ │ │ b 2ae704 │ │ │ │ mvn r3, r3 │ │ │ │ and r3, r3, #28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #356] @ 2ae918 │ │ │ │ ldr r1, [pc, #356] @ 2ae91c │ │ │ │ @@ -322579,15 +322579,15 @@ │ │ │ │ ldr r3, [pc, #348] @ 2ae920 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #340] @ 2ae924 │ │ │ │ mov r0, r4 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2ae798 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 175724 │ │ │ │ ldr r3, [pc, #308] @ 2ae928 │ │ │ │ ldr r1, [pc, #308] @ 2ae92c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -322595,15 +322595,15 @@ │ │ │ │ ldr r3, [pc, #300] @ 2ae930 │ │ │ │ ldr r2, [pc, #300] @ 2ae934 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2ae798 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ mov sl, r5 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 175724 │ │ │ │ ldr r3, [pc, #256] @ 2ae938 │ │ │ │ ldr r2, [pc, #256] @ 2ae93c │ │ │ │ @@ -322612,15 +322612,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ ldr r2, [pc, #240] @ 2ae944 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2ae70c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #216] @ 2ae948 │ │ │ │ ldr ip, [pc, #216] @ 2ae94c │ │ │ │ ldr r1, [pc, #216] @ 2ae950 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -322634,64 +322634,64 @@ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x0047e498 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ andeq r1, r0, r4, lsl r6 │ │ │ │ subseq r8, r2, r0, lsr #13 │ │ │ │ ldrdeq lr, [r7], #-48 @ 0xffffffd0 │ │ │ │ andeq r0, r0, r4, lsr lr │ │ │ │ - eorseq r9, r6, ip, asr #26 │ │ │ │ - subeq r6, r2, r8, lsl #23 │ │ │ │ - eorseq r9, r6, r0, lsr #17 │ │ │ │ + eorseq r9, r6, ip, ror #27 │ │ │ │ + subeq r6, r2, r8, lsr #24 │ │ │ │ + eorseq r9, r6, r0, asr #18 │ │ │ │ andeq r0, r0, r6, ror #2 │ │ │ │ - subeq r6, r2, r0, ror #22 │ │ │ │ - eorseq r9, r6, ip, asr ip │ │ │ │ - eorseq r9, r6, ip, ror r8 │ │ │ │ + subeq r6, r2, r0, lsl #24 │ │ │ │ + @ instruction: 0x00369cfc │ │ │ │ + eorseq r9, r6, ip, lsl r9 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ - eorseq r9, r6, ip, ror ip │ │ │ │ - eorseq r9, r6, r4, asr #16 │ │ │ │ - subeq r6, r2, r0, lsr #22 │ │ │ │ - subeq r6, r2, r0, ror #21 │ │ │ │ - eorseq r9, r6, r0, lsl ip │ │ │ │ - @ instruction: 0x003697fc │ │ │ │ + eorseq r9, r6, ip, lsl sp │ │ │ │ + eorseq r9, r6, r4, ror #17 │ │ │ │ + subeq r6, r2, r0, asr #23 │ │ │ │ + subeq r6, r2, r0, lsl #23 │ │ │ │ + @ instruction: 0x00369cb0 │ │ │ │ + mlaseq r6, ip, r8, r9 │ │ │ │ andeq r0, r0, r7, lsl #3 │ │ │ │ eorgt sl, r0, r0, lsl #20 │ │ │ │ andshi sl, r0, r1, lsl #20 │ │ │ │ - subeq r6, r2, ip, asr #19 │ │ │ │ - eorseq r9, r6, r0, asr #23 │ │ │ │ - eorseq r9, r6, r8, ror #13 │ │ │ │ + subeq r6, r2, ip, ror #20 │ │ │ │ + eorseq r9, r6, r0, ror #24 │ │ │ │ + eorseq r9, r6, r8, lsl #15 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ - eorseq r9, r6, r0, ror #23 │ │ │ │ - eorseq r9, r6, r4, lsr #13 │ │ │ │ - subeq r6, r2, r4, lsl #19 │ │ │ │ + eorseq r9, r6, r0, lsl #25 │ │ │ │ + eorseq r9, r6, r4, asr #14 │ │ │ │ + subeq r6, r2, r4, lsr #20 │ │ │ │ andeq r0, r0, r3, asr #3 │ │ │ │ - @ instruction: 0x00369bd8 │ │ │ │ - eorseq r9, r6, r8, asr r6 │ │ │ │ - subeq r6, r2, r0, asr #18 │ │ │ │ + eorseq r9, r6, r8, ror ip │ │ │ │ + @ instruction: 0x003696f8 │ │ │ │ + subeq r6, r2, r0, ror #19 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ - eorseq r9, r6, r8, ror fp │ │ │ │ - eorseq r9, r6, r0, lsr #12 │ │ │ │ - subeq r6, r2, r0, lsl #18 │ │ │ │ + eorseq r9, r6, r8, lsl ip │ │ │ │ + eorseq r9, r6, r0, asr #13 │ │ │ │ + subeq r6, r2, r0, lsr #19 │ │ │ │ andeq r0, r0, sl, asr #3 │ │ │ │ - subeq r6, r2, r4, asr #17 │ │ │ │ - @ instruction: 0x00369ad0 │ │ │ │ - @ instruction: 0x003695dc │ │ │ │ + subeq r6, r2, r4, ror #18 │ │ │ │ + eorseq r9, r6, r0, ror fp │ │ │ │ + eorseq r9, r6, ip, ror r6 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ - @ instruction: 0x00426890 │ │ │ │ - @ instruction: 0x00369ab0 │ │ │ │ - @ instruction: 0x003695b0 │ │ │ │ + subeq r6, r2, r0, lsr r9 │ │ │ │ + eorseq r9, r6, r0, asr fp │ │ │ │ + eorseq r9, r6, r0, asr r6 │ │ │ │ │ │ │ │ 002ae954 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 2ae990 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3361bc │ │ │ │ + bl 33625c │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ rsb r0, r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -322701,24 +322701,24 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2aea04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3361bc │ │ │ │ + bl 33625c │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 2ae9fc │ │ │ │ ldr r5, [pc, #68] @ 2aea08 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5, #12]! │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r1 │ │ │ │ - bl 5e5ab4 │ │ │ │ + bl 5e5b54 │ │ │ │ cmp r0, r6 │ │ │ │ mov r1, r0 │ │ │ │ bne 2ae9c8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -322743,20 +322743,20 @@ │ │ │ │ ldr r9, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 32ac8c │ │ │ │ + bl 32ad2c │ │ │ │ ldr r7, [pc, #268] @ 2aeb68 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 32a980 │ │ │ │ + bl 32aa20 │ │ │ │ ldr r3, [pc, #252] @ 2aeb6c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2aeac0 │ │ │ │ ldr r2, [pc, #236] @ 2aeb70 │ │ │ │ ldr r3, [pc, #220] @ 2aeb64 │ │ │ │ @@ -322770,15 +322770,15 @@ │ │ │ │ rsb r1, r4, #0 │ │ │ │ and r1, r1, r5 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 5bb1b0 │ │ │ │ + b 5bb250 │ │ │ │ ldr r3, [pc, #172] @ 2aeb74 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2aea7c │ │ │ │ ldr r3, [pc, #156] @ 2aeb78 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -322794,41 +322794,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2aeb80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2aea7c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #56] @ 2aeb84 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2aea7c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq sp, r7, ip, lsr lr │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq sp, r7, r4, lsl lr │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq sp, r7, r8, ror #27 │ │ │ │ andeq r3, r0, ip, lsl r3 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r9, r6, r0, lsl #17 │ │ │ │ - mlaseq r6, r8, r8, r9 │ │ │ │ + eorseq r9, r6, r0, lsr #18 │ │ │ │ + eorseq r9, r6, r8, lsr r9 │ │ │ │ │ │ │ │ 002aeb88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #996] @ 2aef84 │ │ │ │ @@ -322839,15 +322839,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [pc, #976] @ 2aef8c │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ - bl 5ba23c │ │ │ │ + bl 5ba2dc │ │ │ │ ldr r5, [pc, #956] @ 2aef90 │ │ │ │ add r5, pc, r5 │ │ │ │ cmn r0, #1 │ │ │ │ str r0, [r6, #212] @ 0xd4 │ │ │ │ beq 2aef54 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ @@ -322859,33 +322859,33 @@ │ │ │ │ bl 177644 │ │ │ │ cmn r0, #1 │ │ │ │ str r0, [r6, #216] @ 0xd8 │ │ │ │ beq 2aef20 │ │ │ │ add fp, r6, #24 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ - bl 5a0ce0 │ │ │ │ + bl 5a0d80 │ │ │ │ ldr r2, [pc, #880] @ 2aef94 │ │ │ │ ldr r1, [pc, #880] @ 2aef98 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r6, #200 @ 0xc8 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5a14d4 │ │ │ │ + bl 5a1574 │ │ │ │ mov r0, fp │ │ │ │ - bl 5a10c4 │ │ │ │ + bl 5a1164 │ │ │ │ mov r0, fp │ │ │ │ - bl 5a0d68 │ │ │ │ + bl 5a0e08 │ │ │ │ ldr r0, [pc, #840] @ 2aef9c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r6, #196] @ 0xc4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 3361bc │ │ │ │ + bl 33625c │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 2aef10 │ │ │ │ bl 2a9e44 │ │ │ │ mvn sl, #0 │ │ │ │ add r9, r0, #1 │ │ │ │ mov r1, r9 │ │ │ │ @@ -322930,15 +322930,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #216 @ 0xd8 │ │ │ │ rsb r7, r7, #0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #624] @ 2aefa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2aeef4 │ │ │ │ bl 2a9e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2aedf0 │ │ │ │ ldr r3, [pc, #596] @ 2aefa8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -322979,28 +322979,28 @@ │ │ │ │ mov r1, r8 │ │ │ │ bl 176c18 │ │ │ │ bl 2a9e44 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2aed4c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, fp │ │ │ │ - bl 5a0ce0 │ │ │ │ + bl 5a0d80 │ │ │ │ ldr r2, [pc, #428] @ 2aefb0 │ │ │ │ ldr r1, [pc, #428] @ 2aefb4 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r6, #360 @ 0x168 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ - bl 5a14d4 │ │ │ │ + bl 5a1574 │ │ │ │ mov r0, fp │ │ │ │ - bl 5a10c4 │ │ │ │ + bl 5a1164 │ │ │ │ mov r0, fp │ │ │ │ - bl 5a0d68 │ │ │ │ + bl 5a0e08 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r6, #364] @ 0x16c │ │ │ │ b 2aed4c │ │ │ │ ldr r3, [pc, #372] @ 2aefb8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -323018,99 +323018,99 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2aefc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2aed60 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ str r8, [r6, #400] @ 0x190 │ │ │ │ mov r0, r7 │ │ │ │ bl 175724 │ │ │ │ ldr r1, [pc, #248] @ 2aefc8 │ │ │ │ rsb r7, r7, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #216 @ 0xd8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #232] @ 2aefcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2aed38 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ b 2aed60 │ │ │ │ ldr r0, [pc, #200] @ 2aefd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2aed60 │ │ │ │ ldr r0, [pc, #188] @ 2aefd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2aeef4 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 175724 │ │ │ │ ldr r3, [pc, #164] @ 2aefd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #188 @ 0xbc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #152] @ 2aefdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r0, [r6, #212] @ 0xd4 │ │ │ │ bl 175d00 │ │ │ │ b 2aeef4 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 175724 │ │ │ │ ldr r3, [pc, #120] @ 2aefe0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #188 @ 0xbc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #108] @ 2aefe4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2aeef4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq sp, r7, ip, asr #25 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ andeq r0, r8, r0, lsl #16 │ │ │ │ @ instruction: 0x0047dc9c │ │ │ │ andeq r0, r0, r8, asr #24 │ │ │ │ - eorseq r9, r6, r0, lsr r8 │ │ │ │ + @ instruction: 0x003698d0 │ │ │ │ @ instruction: 0xffffe120 │ │ │ │ - subeq r6, r2, r8, ror #7 │ │ │ │ - eorseq r9, r6, r8, asr r7 │ │ │ │ + subeq r6, r2, r8, lsl #9 │ │ │ │ + @ instruction: 0x003697f8 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq sp, r7, r4, lsl #22 │ │ │ │ @ instruction: 0xffffe0d4 │ │ │ │ - @ instruction: 0x003696d4 │ │ │ │ + eorseq r9, r6, r4, ror r7 │ │ │ │ andeq r2, r0, ip, lsl #20 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r9, r6, r8, asr #12 │ │ │ │ - subeq r6, r2, r4, lsr r2 │ │ │ │ - @ instruction: 0x003695d8 │ │ │ │ - eorseq r9, r6, r8, lsl r6 │ │ │ │ - eorseq r9, r6, r4, asr r5 │ │ │ │ - ldrdeq r6, [r2], #-20 @ 0xffffffec │ │ │ │ - @ instruction: 0x003694f4 │ │ │ │ - subeq r6, r2, r0, lsr #3 │ │ │ │ - mlaseq r6, ip, r4, r9 │ │ │ │ + eorseq r9, r6, r8, ror #13 │ │ │ │ + ldrdeq r6, [r2], #-36 @ 0xffffffdc │ │ │ │ + eorseq r9, r6, r8, ror r6 │ │ │ │ + @ instruction: 0x003696b8 │ │ │ │ + @ instruction: 0x003695f4 │ │ │ │ + subeq r6, r2, r4, ror r2 │ │ │ │ + mlaseq r6, r4, r5, r9 │ │ │ │ + subeq r6, r2, r0, asr #4 │ │ │ │ + eorseq r9, r6, ip, lsr r5 │ │ │ │ │ │ │ │ 002aefe8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r8, r3 │ │ │ │ @@ -323163,15 +323163,15 @@ │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 32ac8c │ │ │ │ + bl 32ad2c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r8, [pc, #328] @ 2af230 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -323199,15 +323199,15 @@ │ │ │ │ ldr r3, [pc, #244] @ 2af238 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2af198 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32c224 │ │ │ │ + bl 32c2c4 │ │ │ │ ldr r1, [pc, #216] @ 2af23c │ │ │ │ ldr r3, [pc, #196] @ 2af22c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r1, r3, r1 │ │ │ │ @@ -323236,40 +323236,40 @@ │ │ │ │ beq 2af210 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2af24c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2af150 │ │ │ │ ldr r0, [pc, #56] @ 2af250 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2af150 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq sp, r7, r8, asr #15 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq sp, r7, r8, lsl #15 │ │ │ │ subeq sp, r7, r8, ror #14 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq sp, r7, r8, lsl #14 │ │ │ │ andeq r0, r0, ip, asr lr │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r9, r6, r8, lsr r3 │ │ │ │ - eorseq r9, r6, r0, asr r3 │ │ │ │ + @ instruction: 0x003693d8 │ │ │ │ + @ instruction: 0x003693f0 │ │ │ │ │ │ │ │ 002af254 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -323280,25 +323280,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 32ac8c │ │ │ │ + bl 32ad2c │ │ │ │ ldr r8, [pc, #432] @ 2af450 │ │ │ │ ldr r3, [pc, #432] @ 2af454 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 2af3b4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32a9c4 │ │ │ │ + bl 32aa64 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2af374 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ @@ -323320,15 +323320,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32c224 │ │ │ │ + bl 32c2c4 │ │ │ │ ldr r1, [pc, #284] @ 2af45c │ │ │ │ ldr r3, [pc, #264] @ 2af44c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r1, r3, r1 │ │ │ │ @@ -323374,75 +323374,75 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2af470 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2af2b8 │ │ │ │ ldr r0, [pc, #60] @ 2af474 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2af2b8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strdeq sp, [r7], #-84 @ 0xffffffac │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq sp, r7, ip, asr #11 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq sp, r7, r8, ror r5 │ │ │ │ subeq sp, r7, ip, lsr #10 │ │ │ │ strdeq sp, [r7], #-64 @ 0xffffffc0 │ │ │ │ andeq r1, r0, ip, asr #18 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r9, r6, r4, ror #2 │ │ │ │ - eorseq r9, r6, r0, lsl #3 │ │ │ │ + eorseq r9, r6, r4, lsl #4 │ │ │ │ + eorseq r9, r6, r0, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ ldr r9, [sp, #32] │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ - bl 32ac8c │ │ │ │ + bl 32ad2c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32ac8c │ │ │ │ + bl 32ad2c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e3668 │ │ │ │ + bl 5e3708 │ │ │ │ subs r6, r1, #0 │ │ │ │ bne 2af53c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 336934 │ │ │ │ + bl 3369d4 │ │ │ │ mov r2, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2af4f4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r9, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 29b6a4 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 336344 │ │ │ │ + bl 3363e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2af524 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -323459,17 +323459,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2af568 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ mov r2, #768 @ 0x300 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - strheq r5, [r2], #-188 @ 0xffffff44 │ │ │ │ - eorseq r8, r6, r0, ror #17 │ │ │ │ - eorseq r9, r6, ip, lsl #1 │ │ │ │ + subeq r5, r2, ip, asr ip │ │ │ │ + eorseq r8, r6, r0, lsl #19 │ │ │ │ + eorseq r9, r6, ip, lsr #2 │ │ │ │ │ │ │ │ 002af56c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -323483,37 +323483,37 @@ │ │ │ │ mov r0, r1 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ ldr fp, [sp, #104] @ 0x68 │ │ │ │ ldr r8, [sp, #108] @ 0x6c │ │ │ │ - bl 32ac8c │ │ │ │ + bl 32ad2c │ │ │ │ ldr sl, [pc, #640] @ 2af844 │ │ │ │ add sl, pc, sl │ │ │ │ rsbs r0, r0, #0 │ │ │ │ sbc r7, r7, r7 │ │ │ │ and r4, r0, fp │ │ │ │ bl 29b288 │ │ │ │ ldr r3, [r6, #16] │ │ │ │ str r3, [sp, #32] │ │ │ │ and r7, r7, r8 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 32a980 │ │ │ │ + bl 32aa20 │ │ │ │ ldr r3, [pc, #596] @ 2af848 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2af6dc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 336344 │ │ │ │ + bl 3363e4 │ │ │ │ subs r7, r0, #0 │ │ │ │ bne 2af67c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -323534,15 +323534,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [r6, #16] │ │ │ │ - bl 32a980 │ │ │ │ + bl 32aa20 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 2af778 │ │ │ │ ldr r2, [pc, #428] @ 2af850 │ │ │ │ ldr r3, [pc, #408] @ 2af840 │ │ │ │ @@ -323581,27 +323581,27 @@ │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 2af860 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2af604 │ │ │ │ ldr r3, [pc, #228] @ 2af864 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2af69c │ │ │ │ ldr r3, [pc, #196] @ 2af858 │ │ │ │ @@ -323617,55 +323617,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 2af868 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2af69c │ │ │ │ ldr r0, [pc, #104] @ 2af86c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2af604 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ 2af870 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2af69c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrdeq sp, [r7], #-44 @ 0xffffffd4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq sp, r7, ip, lsr #5 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq sp, r7, ip, lsr #4 │ │ │ │ subeq sp, r7, r8, asr #3 │ │ │ │ andeq r2, r0, r4, lsl r4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r8, r6, r0, lsr #29 │ │ │ │ + eorseq r8, r6, r0, asr #30 │ │ │ │ andeq r1, r0, ip, lsl #8 │ │ │ │ - eorseq r8, r6, r0, lsr #29 │ │ │ │ - eorseq r8, r6, r0, asr lr │ │ │ │ - @ instruction: 0x00368ebc │ │ │ │ + eorseq r8, r6, r0, asr #30 │ │ │ │ + @ instruction: 0x00368ef0 │ │ │ │ + eorseq r8, r6, ip, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ add r3, sp, #100 @ 0x64 │ │ │ │ ldr r5, [pc, #3380] @ 2b05c8 │ │ │ │ @@ -323686,18 +323686,18 @@ │ │ │ │ bl 176c18 │ │ │ │ ldr r3, [pc, #3328] @ 2b05d4 │ │ │ │ ldr fp, [r5, r3] │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b015c │ │ │ │ mov r5, #0 │ │ │ │ - bl 5af8e8 │ │ │ │ + bl 5af988 │ │ │ │ add r0, r4, #24 │ │ │ │ str r5, [r4, #252] @ 0xfc │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ ldr r3, [r4, #404] @ 0x194 │ │ │ │ mov r1, #8 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ add r3, r3, #2 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 1752a4 │ │ │ │ @@ -323774,16 +323774,16 @@ │ │ │ │ ldr r1, [pc, #2984] @ 2b05d8 │ │ │ │ ldr r0, [pc, #2984] @ 2b05dc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #32 │ │ │ │ - bl 5a8dc8 │ │ │ │ - bl 5afcb8 │ │ │ │ + bl 5a8e68 │ │ │ │ + bl 5afd58 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2afe58 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 1753dc │ │ │ │ ldr r2, [pc, #2936] @ 2b05e0 │ │ │ │ ldr r3, [pc, #2916] @ 2b05d0 │ │ │ │ @@ -323854,15 +323854,15 @@ │ │ │ │ ldr r1, [pc, #2676] @ 2b05e4 │ │ │ │ ldr r0, [pc, #2676] @ 2b05e8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #32 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2af9ac │ │ │ │ mov r6, fp │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r3, r8 │ │ │ │ movls r6, #0 │ │ │ │ andhi r6, r6, #1 │ │ │ │ @@ -323876,15 +323876,15 @@ │ │ │ │ ldr r1, [pc, #2596] @ 2b05ec │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #2592] @ 2b05f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r3, #0 │ │ │ │ subs r6, r5, r3 │ │ │ │ movne r6, #1 │ │ │ │ strh r3, [r7, #4] │ │ │ │ b 2afb90 │ │ │ │ ldr r0, [r4, #216] @ 0xd8 │ │ │ │ mov r2, #8 │ │ │ │ @@ -323896,15 +323896,15 @@ │ │ │ │ cmp r0, #8 │ │ │ │ beq 2afc30 │ │ │ │ ldr r1, [pc, #2516] @ 2b05f4 │ │ │ │ ldr r0, [pc, #2516] @ 2b05f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldrb r3, [r4, #204] @ 0xcc │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 2af9e8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2afa48 │ │ │ │ @@ -323927,21 +323927,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2376] @ 2b0608 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2afa48 │ │ │ │ ldr r0, [pc, #2364] @ 2b060c │ │ │ │ ldr r0, [r8, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2af980 │ │ │ │ ldr r0, [pc, #2332] @ 2b0600 │ │ │ │ @@ -323961,24 +323961,24 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2236] @ 2b0610 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r1, [r4, #404] @ 0x194 │ │ │ │ b 2af980 │ │ │ │ ldrb r2, [sp, #100] @ 0x64 │ │ │ │ subs r6, r5, #0 │ │ │ │ movne r6, #1 │ │ │ │ cmp r2, #18 │ │ │ │ bne 2afde4 │ │ │ │ @@ -323991,55 +323991,55 @@ │ │ │ │ ldr r1, [pc, #2176] @ 2b0614 │ │ │ │ ldr r0, [pc, #2176] @ 2b0618 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [sl, #16] │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2afb90 │ │ │ │ ldrb r2, [sp, #100] @ 0x64 │ │ │ │ cmp r2, #18 │ │ │ │ beq 2afee0 │ │ │ │ ldr r1, [pc, #2136] @ 2b061c │ │ │ │ ldr r0, [pc, #2136] @ 2b0620 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2af9ac │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac7a4 │ │ │ │ b 2af9dc │ │ │ │ ldr r1, [pc, #2104] @ 2b0624 │ │ │ │ ldr r0, [pc, #2104] @ 2b0628 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2afb90 │ │ │ │ bl 175724 │ │ │ │ ldr r1, [pc, #2080] @ 2b062c │ │ │ │ ldrsh r3, [r7, #6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #2064] @ 2b0630 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2af9ac │ │ │ │ bl 175724 │ │ │ │ ldr r1, [pc, #2048] @ 2b0634 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #2036] @ 2b0638 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ - bl 5afcb8 │ │ │ │ + bl 5a8e68 │ │ │ │ + bl 5afd58 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2afa58 │ │ │ │ ldr r3, [pc, #2012] @ 2b063c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -324058,40 +324058,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1908] @ 2b0640 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2afa58 │ │ │ │ subs r6, r5, #0 │ │ │ │ movne r6, #1 │ │ │ │ b 2afb90 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ mov r1, #1 │ │ │ │ - bl 32c2cc │ │ │ │ + bl 32c36c │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2b0488 │ │ │ │ - bl 32ac8c │ │ │ │ + bl 32ad2c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r8, [sp, #116] @ 0x74 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ rsb r0, r0, #0 │ │ │ │ and r3, r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ - bl 32a980 │ │ │ │ + bl 32aa20 │ │ │ │ ldr r2, [fp] │ │ │ │ ldr r9, [sp, #124] @ 0x7c │ │ │ │ cmp r2, #0 │ │ │ │ bne 2b0318 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 29b288 │ │ │ │ @@ -324117,18 +324117,18 @@ │ │ │ │ ldr r3, [r8, #712] @ 0x2c8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bne 2b04a0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ blt 2afaac │ │ │ │ mov r0, #0 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #1692] @ 2b0648 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ subs r2, r0, r3 │ │ │ │ ldr r3, [r7, #28] │ │ │ │ sbc r1, r1, r3 │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ @@ -324142,45 +324142,45 @@ │ │ │ │ ldr r1, [r8, #16]! │ │ │ │ str fp, [sp, #56] @ 0x38 │ │ │ │ mov fp, r4 │ │ │ │ mov r4, r8 │ │ │ │ mov r0, r4 │ │ │ │ mov r8, r1 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ - bl 5e5ab4 │ │ │ │ + bl 5e5b54 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ cmp r0, r8 │ │ │ │ mov r1, r0 │ │ │ │ bne 2afff8 │ │ │ │ ldr r8, [r7] │ │ │ │ ldr r1, [r8, r9]! │ │ │ │ mov r4, r8 │ │ │ │ mov r0, r4 │ │ │ │ mov r8, r1 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ - bl 5e5ab4 │ │ │ │ + bl 5e5b54 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ cmp r0, r8 │ │ │ │ mov r1, r0 │ │ │ │ bne 2b0024 │ │ │ │ ldr r8, [r7, #4] │ │ │ │ ldr r1, [r8, r9]! │ │ │ │ mov r4, r8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ mov r8, r1 │ │ │ │ - bl 5e5ab4 │ │ │ │ + bl 5e5b54 │ │ │ │ cmp r0, r8 │ │ │ │ mov r1, r0 │ │ │ │ bne 2b0050 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, fp │ │ │ │ ldr fp, [sp, #56] @ 0x38 │ │ │ │ - bl 336310 │ │ │ │ + bl 3363b0 │ │ │ │ subs r8, r0, #0 │ │ │ │ bne 2b03c0 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2afaac │ │ │ │ ldr r3, [pc, #1456] @ 2b064c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -324205,35 +324205,35 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #84] @ 0x54 │ │ │ │ str r9, [sp, #88] @ 0x58 │ │ │ │ str r9, [sp, #92] @ 0x5c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #12] │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1304] @ 2b0650 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2afaac │ │ │ │ ldr r0, [pc, #1292] @ 2b0654 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r1, [r4, #404] @ 0x194 │ │ │ │ b 2af980 │ │ │ │ ldr r3, [pc, #1268] @ 2b0658 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -324251,21 +324251,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 2b065c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2af8e0 │ │ │ │ ldr r3, [pc, #1152] @ 2b0660 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 2af93c │ │ │ │ @@ -324282,33 +324282,33 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #84] @ 0x54 │ │ │ │ str r5, [sp, #88] @ 0x58 │ │ │ │ str r5, [sp, #92] @ 0x5c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1044] @ 2b0664 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2af93c │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 175724 │ │ │ │ ldr r1, [pc, #1020] @ 2b0668 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1008] @ 2b066c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2afa48 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2afaac │ │ │ │ ldr r3, [pc, #984] @ 2b0670 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -324328,24 +324328,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #868] @ 2b0674 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2afaac │ │ │ │ ldr r2, [pc, #856] @ 2b0678 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2aff2c │ │ │ │ @@ -324365,85 +324365,85 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r8, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #712] @ 2b067c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r9, [sp, #124] @ 0x7c │ │ │ │ b 2aff2c │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r1, [r3, r9]! │ │ │ │ str fp, [sp, #60] @ 0x3c │ │ │ │ mov fp, r4 │ │ │ │ mov r4, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - bl 5e5ab4 │ │ │ │ + bl 5e5b54 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r0, r3 │ │ │ │ mov r1, r0 │ │ │ │ bne 2b03d4 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r1, [r3, r9]! │ │ │ │ mov r4, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - bl 5e5ab4 │ │ │ │ + bl 5e5b54 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r0, r3 │ │ │ │ mov r1, r0 │ │ │ │ bne 2b0400 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r7, #20 │ │ │ │ mov r4, fp │ │ │ │ ldr fp, [sp, #60] @ 0x3c │ │ │ │ - bl 5e4f04 │ │ │ │ + bl 5e4fa4 │ │ │ │ b 2b0088 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r7, #20 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ - bl 5e4ecc │ │ │ │ + bl 5e4f6c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ b 2affe4 │ │ │ │ ldr r0, [pc, #552] @ 2b0680 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2afa58 │ │ │ │ ldr r0, [pc, #540] @ 2b0684 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2af93c │ │ │ │ ldr r0, [pc, #520] @ 2b0688 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2af8e0 │ │ │ │ ldr r0, [pc, #508] @ 2b068c │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2afa48 │ │ │ │ ldr r3, [pc, #456] @ 2b0670 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2aff90 │ │ │ │ @@ -324460,121 +324460,121 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 2b0690 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r8, #712] @ 0x2c8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b 2aff90 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #344] @ 2b0694 │ │ │ │ stmib sp, {r2, r9} │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r9, [sp, #124] @ 0x7c │ │ │ │ b 2aff2c │ │ │ │ ldr r0, [pc, #316] @ 2b0698 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r1, #0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2afaac │ │ │ │ ldr r0, [pc, #296] @ 2b069c │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2afaac │ │ │ │ ldr r0, [pc, #260] @ 2b06a0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r8, #712] @ 0x2c8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b 2aff90 │ │ │ │ ldr r0, [pc, #232] @ 2b06a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2afa48 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq ip, r7, r8, asr #31 │ │ │ │ subeq ip, r7, r4, asr #31 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - ldrdeq r5, [r2], #-100 @ 0xffffff9c │ │ │ │ - @ instruction: 0x00368ed8 │ │ │ │ + subeq r5, r2, r4, ror r7 │ │ │ │ + eorseq r8, r6, r8, ror pc │ │ │ │ subeq ip, r7, r4, lsl #28 │ │ │ │ - @ instruction: 0x00425594 │ │ │ │ - eorseq r9, r6, ip, ror r0 │ │ │ │ - subeq r5, r2, r8, lsr r5 │ │ │ │ - eorseq r8, r6, r0, asr #31 │ │ │ │ - subeq r5, r2, r4, ror #9 │ │ │ │ - eorseq r8, r6, r4, asr ip │ │ │ │ + subeq r5, r2, r4, lsr r6 │ │ │ │ + eorseq r9, r6, ip, lsl r1 │ │ │ │ + ldrdeq r5, [r2], #-88 @ 0xffffffa8 │ │ │ │ + eorseq r9, r6, r0, rrx │ │ │ │ + subeq r5, r2, r4, lsl #11 │ │ │ │ + @ instruction: 0x00368cf4 │ │ │ │ andeq r2, r0, r8, lsl r5 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x00368bd4 │ │ │ │ + eorseq r8, r6, r4, ror ip │ │ │ │ andeq r1, r0, r4, lsr #1 │ │ │ │ - eorseq r8, r6, r4, lsr #21 │ │ │ │ - subeq r5, r2, r0, ror r3 │ │ │ │ - eorseq r8, r6, ip, asr #29 │ │ │ │ - subeq r5, r2, r0, asr #6 │ │ │ │ - eorseq r8, r6, r8, ror fp │ │ │ │ - subeq r5, r2, r8, lsl r3 │ │ │ │ - eorseq r8, r6, r0, asr #28 │ │ │ │ - strdeq r5, [r2], #-40 @ 0xffffffd8 │ │ │ │ - mlaseq r6, r8, sp, r8 │ │ │ │ - ldrdeq r5, [r2], #-36 @ 0xffffffdc │ │ │ │ - eorseq r8, r6, r4, lsr #21 │ │ │ │ + eorseq r8, r6, r4, asr #22 │ │ │ │ + subeq r5, r2, r0, lsl r4 │ │ │ │ + eorseq r8, r6, ip, ror #30 │ │ │ │ + subeq r5, r2, r0, ror #7 │ │ │ │ + eorseq r8, r6, r8, lsl ip │ │ │ │ + strheq r5, [r2], #-56 @ 0xffffffc8 │ │ │ │ + eorseq r8, r6, r0, ror #29 │ │ │ │ + @ instruction: 0x00425398 │ │ │ │ + eorseq r8, r6, r8, lsr lr │ │ │ │ + subeq r5, r2, r4, ror r3 │ │ │ │ + eorseq r8, r6, r4, asr #22 │ │ │ │ andeq r2, r0, r0, lsr #28 │ │ │ │ - @ instruction: 0x00368dd4 │ │ │ │ + eorseq r8, r6, r4, ror lr │ │ │ │ andeq r1, r0, r8, asr #6 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - mlaseq r6, r4, r9, r8 │ │ │ │ - eorseq r8, r6, r8, ror #13 │ │ │ │ + eorseq r8, r6, r4, lsr sl │ │ │ │ + eorseq r8, r6, r8, lsl #15 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r8, r6, r8, asr r5 │ │ │ │ + @ instruction: 0x003685f8 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - eorseq r8, r6, ip, lsr #10 │ │ │ │ - @ instruction: 0x00424e9c │ │ │ │ - eorseq r8, r6, ip, ror #11 │ │ │ │ + eorseq r8, r6, ip, asr #11 │ │ │ │ + subeq r4, r2, ip, lsr pc │ │ │ │ + eorseq r8, r6, ip, lsl #13 │ │ │ │ andeq r2, r0, r4, lsl #21 │ │ │ │ - eorseq r8, r6, r8, asr r7 │ │ │ │ + @ instruction: 0x003687f8 │ │ │ │ andeq r0, r0, r4, ror #30 │ │ │ │ - @ instruction: 0x003685fc │ │ │ │ - eorseq r8, r6, r8, ror r8 │ │ │ │ - eorseq r8, r6, r0, asr r3 │ │ │ │ - @ instruction: 0x003682d8 │ │ │ │ - eorseq r8, r6, r0, ror #9 │ │ │ │ - eorseq r8, r6, r8, asr #10 │ │ │ │ - eorseq r8, r6, ip, asr #9 │ │ │ │ - eorseq r8, r6, r0, asr #10 │ │ │ │ - @ instruction: 0x003685bc │ │ │ │ - @ instruction: 0x003684fc │ │ │ │ - eorseq r8, r6, r8, lsl #6 │ │ │ │ + mlaseq r6, ip, r6, r8 │ │ │ │ + eorseq r8, r6, r8, lsl r9 │ │ │ │ + @ instruction: 0x003683f0 │ │ │ │ + eorseq r8, r6, r8, ror r3 │ │ │ │ + eorseq r8, r6, r0, lsl #11 │ │ │ │ + eorseq r8, r6, r8, ror #11 │ │ │ │ + eorseq r8, r6, ip, ror #10 │ │ │ │ + eorseq r8, r6, r0, ror #11 │ │ │ │ + eorseq r8, r6, ip, asr r6 │ │ │ │ + mlaseq r6, ip, r5, r8 │ │ │ │ + eorseq r8, r6, r8, lsr #7 │ │ │ │ │ │ │ │ 002b06a8 : │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #4] │ │ │ │ strb r2, [r0, #12] │ │ │ │ @@ -324610,15 +324610,15 @@ │ │ │ │ bl 175724 │ │ │ │ ldr r1, [pc, #100] @ 2b0798 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #296 @ 0x128 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #88] @ 2b079c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r2, [pc, #80] @ 2b07a0 │ │ │ │ ldr r3, [pc, #64] @ 2b0794 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -324631,16 +324631,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq ip, r7, r8, lsl #3 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - ldrdeq r4, [r2], #-148 @ 0xffffff6c │ │ │ │ - @ instruction: 0x003685b0 │ │ │ │ + subeq r4, r2, r4, ror sl │ │ │ │ + eorseq r8, r6, r0, asr r6 │ │ │ │ subeq ip, r7, ip, lsl r1 │ │ │ │ │ │ │ │ 002b07a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -324673,29 +324673,29 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2b06cc │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, r8 │ │ │ │ bne 2b0a60 │ │ │ │ add r5, sp, #24 │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl 5a196c │ │ │ │ + bl 5a1a0c │ │ │ │ ldr r0, [pc, #1292] @ 2b0d50 │ │ │ │ mov r3, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #8 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 5aa854 │ │ │ │ + bl 5aa8f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b0cd4 │ │ │ │ ldr r0, [pc, #1256] @ 2b0d54 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3361bc │ │ │ │ + bl 33625c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b0cdc │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b0c5c │ │ │ │ ldr r0, [r4, #212] @ 0xd4 │ │ │ │ bl 175d00 │ │ │ │ @@ -324764,28 +324764,28 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r5] │ │ │ │ bl 26e2bc │ │ │ │ - bl 3f17ac │ │ │ │ + bl 3f184c │ │ │ │ cmp r0, #0 │ │ │ │ bge 2b08b8 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 175724 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #920] @ 2b0d60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2b08b8 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r4, #364] @ 0x16c │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldr r3, [pc, #896] @ 2b0d64 │ │ │ │ add r5, r4, #836 @ 0x344 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #884] @ 2b0d68 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -324795,17 +324795,17 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b0a38 │ │ │ │ mov r0, r5 │ │ │ │ bl 2acd6c │ │ │ │ ldr r0, [r4, #260] @ 0x104 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b0a24 │ │ │ │ - bl 3b1fcc │ │ │ │ + bl 3b206c │ │ │ │ add r0, r4, #360 @ 0x168 │ │ │ │ - bl 5a196c │ │ │ │ + bl 5a1a0c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #364] @ 0x16c │ │ │ │ b 2b0800 │ │ │ │ ldr r3, [pc, #812] @ 2b0d6c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r8, [r3] │ │ │ │ ldr r2, [pc, #804] @ 2b0d70 │ │ │ │ @@ -324834,21 +324834,21 @@ │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r8, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #688] @ 2b0d84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b0834 │ │ │ │ ldr r3, [pc, #676] @ 2b0d88 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b07f4 │ │ │ │ ldr r3, [pc, #644] @ 2b0d7c │ │ │ │ @@ -324865,21 +324865,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #572] @ 2b0d8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b07f4 │ │ │ │ ldr r2, [pc, #560] @ 2b0d90 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2b0be4 │ │ │ │ ldr r2, [pc, #520] @ 2b0d7c │ │ │ │ @@ -324896,23 +324896,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #448] @ 2b0d94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b0958 │ │ │ │ ldr r3, [pc, #428] @ 2b0d98 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -324930,21 +324930,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 2b0d9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b0958 │ │ │ │ ldr r3, [pc, #316] @ 2b0da0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b0888 │ │ │ │ ldr r3, [pc, #260] @ 2b0d7c │ │ │ │ @@ -324960,80 +324960,80 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 2b0da4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b0888 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ mvn r0, #0 │ │ │ │ b 2b095c │ │ │ │ ldr r0, [pc, #188] @ 2b0da8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b0958 │ │ │ │ ldr r0, [pc, #176] @ 2b0dac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b07f4 │ │ │ │ ldr r0, [pc, #164] @ 2b0db0 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r1 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b0bd8 │ │ │ │ ldr r0, [pc, #144] @ 2b0db4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b0830 │ │ │ │ ldr r0, [pc, #132] @ 2b0db8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b0888 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strheq ip, [r7], #-0 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x0047c090 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ ldrheq r6, [r2], #-44 @ 0xffffffd4 │ │ │ │ @ instruction: 0xffffc14c │ │ │ │ andeq r2, r0, r8, lsl r3 │ │ │ │ subeq fp, r7, r8, lsl #30 │ │ │ │ - eorseq r8, r6, r0, ror #8 │ │ │ │ + eorseq r8, r6, r0, lsl #10 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - eorseq r5, r3, r0, asr #22 │ │ │ │ + eorseq r5, r3, r0, ror #23 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - eorseq r7, r6, r0, ror #7 │ │ │ │ + eorseq r7, r6, r0, lsl #9 │ │ │ │ andeq r0, r0, sl, ror #4 │ │ │ │ andeq r1, r0, r0, lsr #12 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - mlaseq r6, r8, r2, r8 │ │ │ │ + eorseq r8, r6, r8, lsr r3 │ │ │ │ andeq r1, r0, r8, lsl #23 │ │ │ │ - eorseq r8, r6, r0, asr #3 │ │ │ │ - andeq r1, r0, ip, lsr #32 │ │ │ │ eorseq r8, r6, r0, ror #4 │ │ │ │ + andeq r1, r0, ip, lsr #32 │ │ │ │ + eorseq r8, r6, r0, lsl #6 │ │ │ │ andeq r0, r0, ip, ror pc │ │ │ │ - eorseq r8, r6, ip, ror #4 │ │ │ │ + eorseq r8, r6, ip, lsl #6 │ │ │ │ andeq r1, r0, r4, asr #1 │ │ │ │ - ldrsheq r8, [r6], -ip @ │ │ │ │ - eorseq r8, r6, r8, lsl #4 │ │ │ │ - eorseq r8, r6, r8, asr #32 │ │ │ │ - eorseq r8, r6, r0, ror r1 │ │ │ │ - eorseq r8, r6, ip, ror r0 │ │ │ │ - eorseq r8, r6, ip, asr #1 │ │ │ │ + mlaseq r6, ip, r1, r8 │ │ │ │ + eorseq r8, r6, r8, lsr #5 │ │ │ │ + eorseq r8, r6, r8, ror #1 │ │ │ │ + eorseq r8, r6, r0, lsl r2 │ │ │ │ + eorseq r8, r6, ip, lsl r1 │ │ │ │ + eorseq r8, r6, ip, ror #2 │ │ │ │ │ │ │ │ 002b0dbc : │ │ │ │ ldr r3, [pc, #52] @ 2b0df8 │ │ │ │ mov ip, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -325146,34 +325146,34 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2b1018 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldrh ip, [r5, #20] │ │ │ │ add lr, ip, #1 │ │ │ │ b 2b0e94 │ │ │ │ ldr r0, [pc, #80] @ 2b101c │ │ │ │ mov r3, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldrh ip, [r5, #20] │ │ │ │ add lr, ip, #1 │ │ │ │ b 2b0e94 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq fp, r7, r8, asr sl │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq fp, r7, r8, lsr sl │ │ │ │ @@ -325181,16 +325181,16 @@ │ │ │ │ ldrheq r5, [r2], #-204 @ 0xffffff34 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subseq r5, r2, r4, ror #24 │ │ │ │ subeq fp, r7, r8, lsr #19 │ │ │ │ andeq r2, r0, r0, asr r5 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r7, r6, r8, ror #30 │ │ │ │ - eorseq r7, r6, ip, ror pc │ │ │ │ + eorseq r8, r6, r8 │ │ │ │ + eorseq r8, r6, ip, lsl r0 │ │ │ │ │ │ │ │ 002b1020 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #400] @ 2b11c8 │ │ │ │ @@ -325262,24 +325262,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2b11f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b1084 │ │ │ │ ldr r2, [pc, #108] @ 2b11f4 │ │ │ │ ldr r3, [pc, #68] @ 2b11d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -325289,39 +325289,39 @@ │ │ │ │ ldr r0, [pc, #76] @ 2b11f8 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subseq r5, r2, r4, asr #21 │ │ │ │ subeq fp, r7, ip, lsr #16 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq fp, r7, r4, lsl r8 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq fp, r7, r0, ror #15 │ │ │ │ muleq r0, r8, pc @ │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ subseq r5, r2, r8, ror #19 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r7, r6, r4, lsl #28 │ │ │ │ + eorseq r7, r6, r4, lsr #29 │ │ │ │ subeq fp, r7, r4, ror #13 │ │ │ │ - eorseq r7, r6, ip, lsl lr │ │ │ │ + @ instruction: 0x00367ebc │ │ │ │ │ │ │ │ 002b11fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2b1230 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, #12] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrsheq r5, [r2], #-128 @ 0xffffff80 │ │ │ │ │ │ │ │ @@ -325333,15 +325333,15 @@ │ │ │ │ ldr r5, [pc, #60] @ 2b1288 │ │ │ │ mov r4, r0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5, #12]! │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r1 │ │ │ │ - bl 5e5ab4 │ │ │ │ + bl 5e5b54 │ │ │ │ cmp r0, r6 │ │ │ │ mov r1, r0 │ │ │ │ bne 2b1254 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -325429,18 +325429,18 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [pc, #292] @ 2b14f0 │ │ │ │ - bl 3b3dbc │ │ │ │ + bl 3b3e5c │ │ │ │ add r0, r4, #264 @ 0x108 │ │ │ │ str r5, [r4, #260] @ 0x104 │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ ldr r3, [pc, #276] @ 2b14f4 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b1434 │ │ │ │ ldr r2, [pc, #256] @ 2b14f8 │ │ │ │ @@ -325478,48 +325478,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2b1508 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b13f0 │ │ │ │ ldr r2, [pc, #88] @ 2b150c │ │ │ │ ldr r3, [pc, #52] @ 2b14ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2b14e4 │ │ │ │ ldr r0, [pc, #56] @ 2b1510 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrdeq fp, [r7], #-64 @ 0xffffffc0 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x0047b490 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq fp, r7, r4, ror r4 │ │ │ │ andeq r1, r0, ip, ror #31 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x00366bf0 │ │ │ │ + mlaseq r6, r0, ip, r6 │ │ │ │ strheq fp, [r7], #-56 @ 0xffffffc8 │ │ │ │ - eorseq r6, r6, r8, ror #23 │ │ │ │ + eorseq r6, r6, r8, lsl #25 │ │ │ │ │ │ │ │ 002b1514 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -325530,15 +325530,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ ldrb r3, [r4, #1360] @ 0x550 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b157c │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ - bl 5a10c4 │ │ │ │ + bl 5a1164 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ rsb r0, r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -325885,51 +325885,51 @@ │ │ │ │ ldr r1, [pc, #160] @ 2b1b5c │ │ │ │ ldr r0, [pc, #160] @ 2b1b60 │ │ │ │ ldr r2, [pc, #160] @ 2b1b64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - eorseq sl, r7, r8, lsl #14 │ │ │ │ - eorseq r7, r6, r0, asr #18 │ │ │ │ - eorseq sl, r7, r4, ror #13 │ │ │ │ - eorseq r7, r6, r4, asr #18 │ │ │ │ - eorseq r7, r6, r0, lsr r9 │ │ │ │ - eorseq r7, r6, r0, lsr #18 │ │ │ │ - eorseq r7, r6, r4, lsl r9 │ │ │ │ - @ instruction: 0x003678fc │ │ │ │ - eorseq r7, r6, ip, ror r8 │ │ │ │ - eorseq sl, r7, r0, lsr r6 │ │ │ │ - eorseq r7, r6, r8, asr #16 │ │ │ │ - mlaseq r9, r8, r2, fp │ │ │ │ - mlaseq r7, r8, r5, sl │ │ │ │ - eorseq r7, r6, r8, ror #16 │ │ │ │ - eorseq sl, r7, ip, asr r5 │ │ │ │ - eorseq r7, r6, r4, asr r8 │ │ │ │ - @ instruction: 0x003677f8 │ │ │ │ - eorseq sl, r7, r0, lsl #10 │ │ │ │ - eorseq r7, r6, ip, lsl #16 │ │ │ │ - eorseq r7, r6, r0, lsl #15 │ │ │ │ - eorseq sl, r7, r4, lsl #9 │ │ │ │ - eorseq r7, r6, r0, asr #15 │ │ │ │ - eorseq sl, r7, r4, asr r4 │ │ │ │ + eorseq sl, r7, r8, lsr #15 │ │ │ │ + eorseq r7, r6, r0, ror #19 │ │ │ │ + eorseq sl, r7, r4, lsl #15 │ │ │ │ + eorseq r7, r6, r4, ror #19 │ │ │ │ + @ instruction: 0x003679d0 │ │ │ │ + eorseq r7, r6, r0, asr #19 │ │ │ │ + @ instruction: 0x003679b4 │ │ │ │ + mlaseq r6, ip, r9, r7 │ │ │ │ + eorseq r7, r6, ip, lsl r9 │ │ │ │ + @ instruction: 0x0037a6d0 │ │ │ │ + eorseq r7, r6, r8, ror #17 │ │ │ │ + eorseq fp, r9, r8, lsr r3 │ │ │ │ + eorseq sl, r7, r8, lsr r6 │ │ │ │ + eorseq r7, r6, r8, lsl #18 │ │ │ │ + @ instruction: 0x0037a5fc │ │ │ │ + @ instruction: 0x003678f4 │ │ │ │ + mlaseq r6, r8, r8, r7 │ │ │ │ + eorseq sl, r7, r0, lsr #11 │ │ │ │ + eorseq r7, r6, ip, lsr #17 │ │ │ │ + eorseq r7, r6, r0, lsr #16 │ │ │ │ + eorseq sl, r7, r4, lsr #10 │ │ │ │ + eorseq r7, r6, r0, ror #16 │ │ │ │ + @ instruction: 0x0037a4f4 │ │ │ │ + eorseq r7, r6, r8, lsr r8 │ │ │ │ mlaseq r6, r8, r7, r7 │ │ │ │ - @ instruction: 0x003676f8 │ │ │ │ - @ instruction: 0x0037a3d8 │ │ │ │ - eorseq r7, r6, r4, lsl r7 │ │ │ │ - @ instruction: 0x0037a3b4 │ │ │ │ - eorseq r7, r6, r0, asr #13 │ │ │ │ - eorseq r7, r6, ip, asr #11 │ │ │ │ - eorseq sl, r7, r4, ror #6 │ │ │ │ - eorseq r7, r6, r4, lsr #11 │ │ │ │ - eorseq r7, r6, ip, lsr #12 │ │ │ │ - eorseq ip, r3, r8, ror r3 │ │ │ │ - subeq r3, r2, ip, lsr #15 │ │ │ │ - eorseq r7, r6, r8, lsl r6 │ │ │ │ - eorseq r7, r6, r8, lsr #12 │ │ │ │ + eorseq sl, r7, r8, ror r4 │ │ │ │ + @ instruction: 0x003677b4 │ │ │ │ + eorseq sl, r7, r4, asr r4 │ │ │ │ + eorseq r7, r6, r0, ror #14 │ │ │ │ + eorseq r7, r6, ip, ror #12 │ │ │ │ + eorseq sl, r7, r4, lsl #8 │ │ │ │ + eorseq r7, r6, r4, asr #12 │ │ │ │ + eorseq r7, r6, ip, asr #13 │ │ │ │ + eorseq ip, r3, r8, lsl r4 │ │ │ │ + subeq r3, r2, ip, asr #16 │ │ │ │ + @ instruction: 0x003676b8 │ │ │ │ + eorseq r7, r6, r8, asr #13 │ │ │ │ andeq r0, r0, r5, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #168] @ 2b1c28 │ │ │ │ ldr r4, [pc, r3] │ │ │ │ @@ -326040,15 +326040,15 @@ │ │ │ │ ldr r1, [pc, #152] @ 2b1dc0 │ │ │ │ ldr r0, [pc, #152] @ 2b1dc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ mov r0, #2 │ │ │ │ ldr r3, [pc, #116] @ 2b1dc8 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4] │ │ │ │ @@ -326073,24 +326073,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #752 @ 0x2f0 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r9, r8, ip, lsr #14 │ │ │ │ ldrdeq r9, [r8], #-108 @ 0xffffff94 │ │ │ │ - subeq r3, r2, r4, asr #10 │ │ │ │ - eorseq r7, r6, r4, lsl r4 │ │ │ │ + subeq r3, r2, r4, ror #11 │ │ │ │ + @ instruction: 0x003674b4 │ │ │ │ subeq r9, r8, r0, ror #12 │ │ │ │ - strdeq r3, [r2], #-64 @ 0xffffffc0 │ │ │ │ - eorseq r7, r6, r8, asr r3 │ │ │ │ + @ instruction: 0x00423590 │ │ │ │ @ instruction: 0x003673f8 │ │ │ │ + mlaseq r6, r8, r4, r7 │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ - subeq r3, r2, ip, asr #9 │ │ │ │ - eorseq r7, r6, r8, lsr r3 │ │ │ │ - eorseq r7, r6, r0, lsl #7 │ │ │ │ + subeq r3, r2, ip, ror #10 │ │ │ │ + @ instruction: 0x003673d8 │ │ │ │ + eorseq r7, r6, r0, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ bl 1753dc │ │ │ │ @@ -326150,15 +326150,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ bl 2b1e1c │ │ │ │ b 2b1e60 │ │ │ │ ldr r0, [pc, #84] @ 2b1f44 │ │ │ │ ldr r1, [r7] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r3, [pc, #72] @ 2b1f48 │ │ │ │ ldr r1, [pc, #72] @ 2b1f4c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #64] @ 2b1f50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ @@ -326170,21 +326170,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 2b1f60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ andeq r8, r0, r8 │ │ │ │ - @ instruction: 0x003672b4 │ │ │ │ - subeq r3, r2, ip, ror #6 │ │ │ │ - @ instruction: 0x003671d0 │ │ │ │ + eorseq r7, r6, r4, asr r3 │ │ │ │ + subeq r3, r2, ip, lsl #8 │ │ │ │ + eorseq r7, r6, r0, ror r2 │ │ │ │ andeq r0, r0, r1, ror r3 │ │ │ │ - subeq r3, r2, r4, asr #6 │ │ │ │ - eorseq r7, r6, ip, lsr #3 │ │ │ │ - mlaseq r6, r4, r2, r7 │ │ │ │ + subeq r3, r2, r4, ror #7 │ │ │ │ + eorseq r7, r6, ip, asr #4 │ │ │ │ + eorseq r7, r6, r4, lsr r3 │ │ │ │ andeq r0, r0, sl, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #320] @ 2b20bc │ │ │ │ ldr ip, [pc, #320] @ 2b20c0 │ │ │ │ @@ -326203,38 +326203,38 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [r0] │ │ │ │ mov r5, r2 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b2028 │ │ │ │ mov r1, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b2f2c │ │ │ │ + bl 3b2fcc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b3870 │ │ │ │ + bl 3b3910 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b3870 │ │ │ │ + bl 3b3910 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b2900 │ │ │ │ + bl 3b29a0 │ │ │ │ ldr r2, [pc, #208] @ 2b20cc │ │ │ │ ldr r3, [pc, #192] @ 2b20c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2b20b8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 3b2490 │ │ │ │ + b 3b2530 │ │ │ │ ldr r0, [pc, #160] @ 2b20d0 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b1fc0 │ │ │ │ ldr r0, [pc, #144] @ 2b20d4 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -326249,39 +326249,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 2b20dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b1fc0 │ │ │ │ ldr r0, [pc, #48] @ 2b20e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b1fc0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strdeq sl, [r7], #-128 @ 0xffffff80 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrdeq sl, [r7], #-132 @ 0xffffff7c │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq sl, r7, r0, ror r8 │ │ │ │ andeq r2, r0, r8, lsr #2 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r7, r6, ip, ror #2 │ │ │ │ - mlaseq r6, r0, r1, r7 │ │ │ │ + eorseq r7, r6, ip, lsl #4 │ │ │ │ + eorseq r7, r6, r0, lsr r2 │ │ │ │ ldr r3, [pc, #36] @ 2b2110 │ │ │ │ ldr r2, [pc, #36] @ 2b2114 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldrb r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -326323,15 +326323,15 @@ │ │ │ │ beq 2b21f8 │ │ │ │ ldr r3, [pc, #200] @ 2b2260 │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5aecc0 │ │ │ │ + bl 5aed60 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b2218 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #164] @ 2b2264 │ │ │ │ ldr r3, [pc, #144] @ 2b2254 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -326345,42 +326345,42 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r1, r6 │ │ │ │ add r0, r4, #60 @ 0x3c │ │ │ │ - bl 5aecf4 │ │ │ │ + bl 5aed94 │ │ │ │ ldr r0, [pc, #92] @ 2b2268 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ b 2b21b4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5aecf4 │ │ │ │ + bl 5aed94 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ - bl 5aecf4 │ │ │ │ + bl 5aed94 │ │ │ │ ldr r0, [pc, #52] @ 2b226c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mvn r0, #21 │ │ │ │ b 2b21b8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq sl, r7, r8, lsr r7 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strdeq sl, [r7], #-96 @ 0xffffffa0 │ │ │ │ andeq r1, r0, r0, lsr r5 │ │ │ │ muleq r0, r0, pc @ │ │ │ │ subeq sl, r7, ip, lsr #13 │ │ │ │ - eorseq r7, r6, r8, asr r0 │ │ │ │ - eorseq r7, r6, ip, asr r0 │ │ │ │ + ldrsheq r7, [r6], -r8 @ │ │ │ │ + ldrsheq r7, [r6], -ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3808] @ 0xee0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #248] @ 2b2384 │ │ │ │ ldr r3, [pc, #248] @ 2b2388 │ │ │ │ @@ -326393,35 +326393,35 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #260] @ 0x104 │ │ │ │ mov r3, #0 │ │ │ │ bl 176c18 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b34ac │ │ │ │ + bl 3b354c │ │ │ │ ldr r8, [pc, #192] @ 2b238c │ │ │ │ mov r1, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b31a8 │ │ │ │ + bl 3b3248 │ │ │ │ ldr r3, [pc, #168] @ 2b2390 │ │ │ │ mov r2, #0 │ │ │ │ add r6, sp, r6 │ │ │ │ strb r2, [r6, #4] │ │ │ │ mov r4, r2 │ │ │ │ ldr r6, [r8, r3] │ │ │ │ b 2b2308 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #22 │ │ │ │ beq 2b2368 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ mov r1, r5 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b22fc │ │ │ │ str r4, [r7] │ │ │ │ ldr r2, [pc, #100] @ 2b2394 │ │ │ │ ldr r3, [pc, #84] @ 2b2388 │ │ │ │ @@ -326438,34 +326438,34 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #40] @ 2b2398 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mvn r0, #21 │ │ │ │ b 2b2328 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrdeq sl, [r7], #-92 @ 0xffffffa4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq sl, r7, r0, lsr #11 │ │ │ │ andeq r1, r0, r4, lsl #9 │ │ │ │ subeq sl, r7, ip, lsr r5 │ │ │ │ - eorseq r6, r6, r8, asr #30 │ │ │ │ + eorseq r6, r6, r8, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #48] @ 2b23e4 │ │ │ │ ldr r2, [pc, #48] @ 2b23e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r4, [r3, #4] │ │ │ │ - bl 333e68 │ │ │ │ + bl 333f08 │ │ │ │ cmp r0, r4 │ │ │ │ movge r0, #0 │ │ │ │ movlt r0, #1 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -326473,15 +326473,15 @@ │ │ │ │ strheq sl, [r7], #-72 @ 0xffffffb8 │ │ │ │ andeq r1, r0, r4, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 333e68 │ │ │ │ + bl 333f08 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -326507,15 +326507,15 @@ │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b24d0 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b248c │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ ldr r2, [pc, #132] @ 2b2518 │ │ │ │ ldr r3, [pc, #124] @ 2b2514 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -326544,17 +326544,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq sl, r7, r4, lsr r4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrdeq sl, [r7], #-56 @ 0xffffffc8 │ │ │ │ - subeq r2, r2, r4, ror sp │ │ │ │ - @ instruction: 0x00366bdc │ │ │ │ - eorseq r4, r6, r0, asr r0 │ │ │ │ + subeq r2, r2, r4, lsl lr │ │ │ │ + eorseq r6, r6, ip, ror ip │ │ │ │ + ldrsheq r4, [r6], -r0 @ │ │ │ │ andeq r0, r0, sl, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -326566,61 +326566,61 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b34ac │ │ │ │ + bl 3b354c │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b2438 │ │ │ │ + bl 3b24d8 │ │ │ │ subs r2, r0, #0 │ │ │ │ bne 2b2604 │ │ │ │ cmp r6, #126 @ 0x7e │ │ │ │ bne 2b25d8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b3b94 │ │ │ │ + bl 3b3c34 │ │ │ │ ldr r3, [r5, #284] @ 0x11c │ │ │ │ cmp r3, r0 │ │ │ │ mov r2, r0 │ │ │ │ beq 2b2554 │ │ │ │ ldr r0, [pc, #108] @ 2b2620 │ │ │ │ add r1, r5, #8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #68] @ 2b2624 │ │ │ │ add r1, r5, #8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #28] @ 2b2628 │ │ │ │ ldr r0, [pc, #28] @ 2b262c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2b25bc │ │ │ │ + eorseq r6, r6, r8, lsl #28 │ │ │ │ + @ instruction: 0x00366dbc │ │ │ │ + subeq r2, r2, r0, lsl #26 │ │ │ │ eorseq r6, r6, r8, ror #26 │ │ │ │ - eorseq r6, r6, ip, lsl sp │ │ │ │ - subeq r2, r2, r0, ror #24 │ │ │ │ - eorseq r6, r6, r8, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3776] @ 0xec0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #920] @ 2b29e4 │ │ │ │ ldr r3, [pc, #920] @ 2b29e8 │ │ │ │ @@ -326648,24 +326648,24 @@ │ │ │ │ cmp r9, #1 │ │ │ │ beq 2b284c │ │ │ │ cmp r9, #2 │ │ │ │ bne 2b2834 │ │ │ │ cmp r4, #19 │ │ │ │ bls 2b2988 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 3b34ac │ │ │ │ + bl 3b354c │ │ │ │ subs r1, r0, #0 │ │ │ │ bne 2b2978 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r1, r6 │ │ │ │ - bl 3b3c24 │ │ │ │ + bl 3b3cc4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b299c │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 3b34ac │ │ │ │ + bl 3b354c │ │ │ │ subs r1, r0, #0 │ │ │ │ bne 2b29d0 │ │ │ │ mov r0, r6 │ │ │ │ bl 176504 │ │ │ │ sub r4, r4, #3 │ │ │ │ sub r0, r4, r0 │ │ │ │ lsl r4, r0, #16 │ │ │ │ @@ -326693,39 +326693,39 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #8 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #624] @ 2b2a00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b27dc │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 3b3bf0 │ │ │ │ + bl 3b3c90 │ │ │ │ sub r4, r4, #16 │ │ │ │ lsl r4, r4, #16 │ │ │ │ lsr r4, r4, #16 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r9, r1 │ │ │ │ - bl 3b3bf0 │ │ │ │ + bl 3b3c90 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 338de0 │ │ │ │ + bl 338e80 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b27f4 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2b2798 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b28d8 │ │ │ │ @@ -326745,15 +326745,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #460] @ 2b2a08 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mvn r0, #0 │ │ │ │ b 2b27f4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ae994 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b26b0 │ │ │ │ b 2b27f4 │ │ │ │ @@ -326775,21 +326775,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 2b2a10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b26a0 │ │ │ │ ldr r3, [pc, #308] @ 2b2a14 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b27f0 │ │ │ │ ldr r3, [pc, #260] @ 2b29f8 │ │ │ │ @@ -326805,81 +326805,81 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 2b2a18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b27f0 │ │ │ │ ldr r0, [pc, #196] @ 2b2a1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b26a0 │ │ │ │ ldr r0, [pc, #184] @ 2b2a20 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b27dc │ │ │ │ ldr r0, [pc, #164] @ 2b2a24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2b2844 │ │ │ │ ldr r0, [pc, #152] @ 2b2a28 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2b2844 │ │ │ │ ldr r0, [pc, #136] @ 2b2a2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2b2844 │ │ │ │ ldr r0, [pc, #124] @ 2b2a30 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2b2844 │ │ │ │ ldr r0, [pc, #108] @ 2b2a34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b27f0 │ │ │ │ ldr r0, [pc, #96] @ 2b2a38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2b2844 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq sl, r7, ip, lsl r2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq sl, r7, r4, ror #3 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r2, r0, ip, asr #25 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r6, r6, r8, lsr #26 │ │ │ │ + eorseq r6, r6, r8, asr #27 │ │ │ │ subeq sl, r7, r0, ror r0 │ │ │ │ - eorseq r6, r6, r0, lsl #23 │ │ │ │ + eorseq r6, r6, r0, lsr #24 │ │ │ │ andeq r2, r0, r0, lsr r6 │ │ │ │ - mlaseq r6, r4, sl, r6 │ │ │ │ + eorseq r6, r6, r4, lsr fp │ │ │ │ andeq r3, r0, ip, asr r1 │ │ │ │ - eorseq r6, r6, r4, ror #23 │ │ │ │ - eorseq r6, r6, r0, asr #20 │ │ │ │ - eorseq r6, r6, ip, lsl #23 │ │ │ │ - eorseq r6, r6, r8, lsr #21 │ │ │ │ - eorseq r6, r6, r4, ror #20 │ │ │ │ - @ instruction: 0x00366ab4 │ │ │ │ - eorseq r6, r6, r0, asr #20 │ │ │ │ - mlaseq r6, ip, fp, r6 │ │ │ │ - @ instruction: 0x00366ab4 │ │ │ │ + eorseq r6, r6, r4, lsl #25 │ │ │ │ + eorseq r6, r6, r0, ror #21 │ │ │ │ + eorseq r6, r6, ip, lsr #24 │ │ │ │ + eorseq r6, r6, r8, asr #22 │ │ │ │ + eorseq r6, r6, r4, lsl #22 │ │ │ │ + eorseq r6, r6, r4, asr fp │ │ │ │ + eorseq r6, r6, r0, ror #21 │ │ │ │ + eorseq r6, r6, ip, lsr ip │ │ │ │ + eorseq r6, r6, r4, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r1, #0 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -326890,15 +326890,15 @@ │ │ │ │ mov r4, r2 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 32c2cc │ │ │ │ + bl 32c36c │ │ │ │ ldr r5, [pc, #332] @ 2b2bdc │ │ │ │ add r5, pc, r5 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 2b2b9c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 29b534 │ │ │ │ @@ -326928,15 +326928,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #220] @ 2b2be8 │ │ │ │ ldr r0, [pc, #220] @ 2b2bec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, r1, #156 @ 0x9c │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2b2ac0 │ │ │ │ ldr r3, [pc, #196] @ 2b2bf0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b2ac0 │ │ │ │ ldr r3, [pc, #180] @ 2b2bf4 │ │ │ │ @@ -326951,68 +326951,68 @@ │ │ │ │ beq 2b2bbc │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2b2bfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b2ac0 │ │ │ │ ldr r1, [pc, #92] @ 2b2c00 │ │ │ │ ldr r0, [pc, #92] @ 2b2c04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, r1, #156 @ 0x9c │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2b2ac0 │ │ │ │ ldr r0, [pc, #68] @ 2b2c08 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b2ac0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r9, r7, ip, lsl #28 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r9, r7, r0, ror #27 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r9, r7, r4, lsr #27 │ │ │ │ - subeq r2, r2, r0, ror #14 │ │ │ │ - mlaseq r6, r8, sl, r6 │ │ │ │ + subeq r2, r2, r0, lsl #16 │ │ │ │ + eorseq r6, r6, r8, lsr fp │ │ │ │ andeq r1, r0, r4, lsr #19 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r6, r6, r0, asr #20 │ │ │ │ - subeq r2, r2, r8, asr #13 │ │ │ │ - eorseq r6, r6, r4, ror #19 │ │ │ │ - eorseq r6, r6, r4, asr #20 │ │ │ │ + eorseq r6, r6, r0, ror #21 │ │ │ │ + subeq r2, r2, r8, ror #14 │ │ │ │ + eorseq r6, r6, r4, lsl #21 │ │ │ │ + eorseq r6, r6, r4, ror #21 │ │ │ │ ldr r1, [pc, #8] @ 2b2c1c │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 5a0230 │ │ │ │ - eorseq r3, r3, r0, lsr #18 │ │ │ │ + b 5a02d0 │ │ │ │ + eorseq r3, r3, r0, asr #19 │ │ │ │ ldr r3, [pc, #28] @ 2b2c44 │ │ │ │ ldr r2, [pc, #28] @ 2b2c48 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2b2c4c │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ subeq r9, r7, r4, asr #24 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x003338f8 │ │ │ │ + mlaseq r3, r8, r9, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3776] @ 0xec0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #484] @ 2b2e50 │ │ │ │ ldr r3, [pc, #484] @ 2b2e54 │ │ │ │ @@ -327027,28 +327027,28 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #284] @ 0x11c │ │ │ │ mov r3, #0 │ │ │ │ bl 176c18 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 3b3c24 │ │ │ │ + bl 3b3cc4 │ │ │ │ ldr r8, [pc, #420] @ 2b2e58 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2b2dfc │ │ │ │ mov r0, r9 │ │ │ │ - bl 3b2438 │ │ │ │ + bl 3b24d8 │ │ │ │ subs sl, r0, #0 │ │ │ │ bne 2b2d4c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r7, r4 │ │ │ │ bne 2b2dd8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 32c440 │ │ │ │ + bl 32c4e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b2e2c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 29c03c │ │ │ │ ldr r3, [pc, #352] @ 2b2e5c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -327069,15 +327069,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 3b2438 │ │ │ │ + bl 3b24d8 │ │ │ │ mov sl, r0 │ │ │ │ b 2b2d08 │ │ │ │ ldr r3, [pc, #256] @ 2b2e64 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b2d08 │ │ │ │ @@ -327094,146 +327094,146 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, sl │ │ │ │ str sl, [sp, #8] │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 2b2e70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b2d08 │ │ │ │ ldr r1, [pc, #148] @ 2b2e74 │ │ │ │ ldr r0, [pc, #148] @ 2b2e78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ add r1, r1, #180 @ 0xb4 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mvn sl, #21 │ │ │ │ b 2b2d08 │ │ │ │ ldr r1, [pc, #120] @ 2b2e7c │ │ │ │ ldr r0, [pc, #120] @ 2b2e80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #180 @ 0xb4 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2b2df4 │ │ │ │ ldr r0, [pc, #100] @ 2b2e84 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b2d08 │ │ │ │ ldr r1, [pc, #84] @ 2b2e88 │ │ │ │ ldr r0, [pc, #84] @ 2b2e8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, r1, #180 @ 0xb4 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2b2df4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strdeq r9, [r7], #-188 @ 0xffffff44 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strheq r9, [r7], #-188 @ 0xffffff44 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r9, r7, ip, asr fp │ │ │ │ muleq r0, r0, r9 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r6, r6, r4, asr #17 │ │ │ │ - subeq r2, r2, ip, lsl #9 │ │ │ │ - eorseq r6, r6, r0, ror r8 │ │ │ │ - subeq r2, r2, r8, ror #8 │ │ │ │ - eorseq r6, r6, ip, lsr #16 │ │ │ │ - mlaseq r6, ip, r8, r6 │ │ │ │ - subeq r2, r2, r8, lsr r4 │ │ │ │ - eorseq r6, r6, ip, lsr r8 │ │ │ │ + eorseq r6, r6, r4, ror #18 │ │ │ │ + subeq r2, r2, ip, lsr #10 │ │ │ │ + eorseq r6, r6, r0, lsl r9 │ │ │ │ + subeq r2, r2, r8, lsl #10 │ │ │ │ + eorseq r6, r6, ip, asr #17 │ │ │ │ + eorseq r6, r6, ip, lsr r9 │ │ │ │ + ldrdeq r2, [r2], #-72 @ 0xffffffb8 │ │ │ │ + @ instruction: 0x003668dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ str r1, [r0, #200] @ 0xc8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5bfc70 │ │ │ │ + bl 5bfd10 │ │ │ │ str r0, [r4, #196] @ 0xc4 │ │ │ │ - bl 5bd048 │ │ │ │ + bl 5bd0e8 │ │ │ │ ldr r3, [pc, #52] @ 2b2ef0 │ │ │ │ ldr r1, [pc, #52] @ 2b2ef4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ - bl 5bc0dc │ │ │ │ - bl 5be190 │ │ │ │ + bl 5bc17c │ │ │ │ + bl 5be230 │ │ │ │ ldrb r0, [r4, #204] @ 0xcc │ │ │ │ sub r0, r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - eorseq r6, r6, r0, lsr #16 │ │ │ │ + eorseq r6, r6, r0, asr #17 │ │ │ │ andeq r8, r0, r8, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ str r1, [r0, #200] @ 0xc8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5bfc70 │ │ │ │ + bl 5bfd10 │ │ │ │ str r0, [r4, #196] @ 0xc4 │ │ │ │ - bl 5bd048 │ │ │ │ + bl 5bd0e8 │ │ │ │ ldr r3, [pc, #52] @ 2b2f58 │ │ │ │ ldr r1, [pc, #52] @ 2b2f5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ - bl 5bc0dc │ │ │ │ - bl 5be190 │ │ │ │ + bl 5bc17c │ │ │ │ + bl 5be230 │ │ │ │ ldrb r0, [r4, #204] @ 0xcc │ │ │ │ sub r0, r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x003667d0 │ │ │ │ + eorseq r6, r6, r0, ror r8 │ │ │ │ andeq r8, r0, r8, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ str r1, [r0, #200] @ 0xc8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5bfc70 │ │ │ │ + bl 5bfd10 │ │ │ │ str r0, [r4, #196] @ 0xc4 │ │ │ │ - bl 5bd048 │ │ │ │ + bl 5bd0e8 │ │ │ │ ldr r3, [pc, #52] @ 2b2fc0 │ │ │ │ ldr r1, [pc, #52] @ 2b2fc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ - bl 5bc0dc │ │ │ │ - bl 5be190 │ │ │ │ + bl 5bc17c │ │ │ │ + bl 5be230 │ │ │ │ ldrb r0, [r4, #204] @ 0xcc │ │ │ │ sub r0, r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - eorseq r6, r6, r0, lsl #15 │ │ │ │ + eorseq r6, r6, r0, lsr #16 │ │ │ │ andeq r1, r0, ip, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #160] @ 2b3080 │ │ │ │ ldr r4, [pc, r3] │ │ │ │ @@ -327274,55 +327274,55 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ mov r2, #716 @ 0x2cc │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ ldrdeq r8, [r8], #-56 @ 0xffffffc8 │ │ │ │ - subeq r2, r2, r4, lsl #4 │ │ │ │ - eorseq r6, r6, r0, ror r0 │ │ │ │ - @ instruction: 0x003666b4 │ │ │ │ + subeq r2, r2, r4, lsr #5 │ │ │ │ + eorseq r6, r6, r0, lsl r1 │ │ │ │ + eorseq r6, r6, r4, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r2 │ │ │ │ - bl 3b2f2c │ │ │ │ + bl 3b2fcc │ │ │ │ ldr r1, [r6, #280] @ 0x118 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b39f4 │ │ │ │ + bl 3b3a94 │ │ │ │ cmp r4, #1 │ │ │ │ cmpne r4, #4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ add r7, r6, #8 │ │ │ │ mov r0, r7 │ │ │ │ bl 176504 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b2f2c │ │ │ │ + bl 3b2fcc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b2900 │ │ │ │ + bl 3b29a0 │ │ │ │ ldr r1, [r6, #264] @ 0x108 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b39f4 │ │ │ │ + bl 3b3a94 │ │ │ │ ldr r1, [r6, #272] @ 0x110 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 3b39f4 │ │ │ │ + b 3b3a94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #1356] @ 2b3690 │ │ │ │ mov sl, r3 │ │ │ │ @@ -327343,15 +327343,15 @@ │ │ │ │ beq 2b32ac │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b32ac │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b31a4 │ │ │ │ ldr r1, [r4, #296] @ 0x128 │ │ │ │ - bl 3b07b8 │ │ │ │ + bl 3b0858 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b32c4 │ │ │ │ ldr r3, [pc, #1264] @ 2b369c │ │ │ │ add r9, r4, #8 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -327360,50 +327360,50 @@ │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b3090 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2b320c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 593ca8 │ │ │ │ + bl 593d48 │ │ │ │ ldr r1, [pc, #1208] @ 2b36a0 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 594204 │ │ │ │ + bl 5942a4 │ │ │ │ ldr r1, [pc, #1192] @ 2b36a4 │ │ │ │ ldr r2, [r4, #264] @ 0x108 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 594144 │ │ │ │ + bl 5941e4 │ │ │ │ ldr r1, [r4, #292] @ 0x124 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2b3364 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b345c │ │ │ │ str sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r4, #296] @ 0x128 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b171c │ │ │ │ + bl 3b17bc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b3270 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b3568 │ │ │ │ bl 29b258 │ │ │ │ ldrb r3, [r0, #1262] @ 0x4ee │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b3438 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2b326c │ │ │ │ mov r0, r5 │ │ │ │ - bl 593d4c │ │ │ │ + bl 593dec │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #1072] @ 2b36a8 │ │ │ │ ldr r3, [pc, #1048] @ 2b3694 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -327415,15 +327415,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b326c │ │ │ │ ldr r1, [r4, #296] @ 0x128 │ │ │ │ - bl 3b07b8 │ │ │ │ + bl 3b0858 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b31a4 │ │ │ │ ldr r3, [pc, #976] @ 2b369c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b326c │ │ │ │ @@ -327448,83 +327448,83 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #860] @ 2b36b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b326c │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b35f4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b37a8 │ │ │ │ + bl 3b3848 │ │ │ │ ldr r3, [r4, #288] @ 0x120 │ │ │ │ ldr r3, [r3] │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #296] @ 0x128 │ │ │ │ blx r3 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b37a8 │ │ │ │ + bl 3b3848 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2b3240 │ │ │ │ subs sl, r0, sl │ │ │ │ sbc r3, r1, fp │ │ │ │ ldr fp, [pc, #780] @ 2b36bc │ │ │ │ mov r2, sl │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 594144 │ │ │ │ + bl 5941e4 │ │ │ │ ldr r1, [pc, #756] @ 2b36c0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 593e0c │ │ │ │ + bl 593eac │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ - bl 593ca8 │ │ │ │ + bl 593d48 │ │ │ │ ldr r2, [pc, #732] @ 2b36c4 │ │ │ │ ldr r1, [pc, #732] @ 2b36c8 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 594204 │ │ │ │ + bl 5942a4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 594144 │ │ │ │ + bl 5941e4 │ │ │ │ ldr r2, [pc, #696] @ 2b36cc │ │ │ │ ldr r1, [pc, #696] @ 2b36d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 594204 │ │ │ │ + bl 5942a4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 593d4c │ │ │ │ + bl 593dec │ │ │ │ mov r0, r5 │ │ │ │ - bl 593eb4 │ │ │ │ + bl 593f54 │ │ │ │ b 2b3240 │ │ │ │ mov r1, #126 @ 0x7e │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b2f2c │ │ │ │ + bl 3b2fcc │ │ │ │ ldr r1, [r4, #280] @ 0x118 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b39f4 │ │ │ │ + bl 3b3a94 │ │ │ │ cmp r5, #0 │ │ │ │ bne 2b3264 │ │ │ │ b 2b326c │ │ │ │ ldr r3, [pc, #624] @ 2b36d4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -327543,22 +327543,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ 2b36d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r1, [r4, #292] @ 0x124 │ │ │ │ cmp r1, #0 │ │ │ │ bne 2b3224 │ │ │ │ b 2b336c │ │ │ │ ldr r3, [pc, #492] @ 2b36dc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -327578,22 +327578,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #384] @ 2b36e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b31bc │ │ │ │ ldr r3, [pc, #372] @ 2b36e4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b324c │ │ │ │ ldr r3, [pc, #300] @ 2b36b0 │ │ │ │ @@ -327611,24 +327611,24 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 2b36e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b324c │ │ │ │ ldr r3, [pc, #216] @ 2b36d4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b336c │ │ │ │ ldr r3, [pc, #160] @ 2b36b0 │ │ │ │ @@ -327639,90 +327639,90 @@ │ │ │ │ ldr fp, [pc, #200] @ 2b36ec │ │ │ │ add fp, pc, fp │ │ │ │ b 2b3488 │ │ │ │ ldr r0, [pc, #192] @ 2b36f0 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r1, [r4, #292] @ 0x124 │ │ │ │ b 2b34dc │ │ │ │ ldr r0, [pc, #168] @ 2b36f4 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r9 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b31bc │ │ │ │ ldr r0, [pc, #148] @ 2b36f8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b324c │ │ │ │ ldr r0, [pc, #128] @ 2b36fc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b326c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r9, r7, r4, lsr #14 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r9, r7, r0, lsl #14 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - eorseq sl, r7, r4, asr #8 │ │ │ │ - eorseq r6, r6, r4, lsl r6 │ │ │ │ + eorseq sl, r7, r4, ror #9 │ │ │ │ + @ instruction: 0x003666b4 │ │ │ │ strdeq r9, [r7], #-84 @ 0xffffffac │ │ │ │ andeq r1, r0, r8, lsl pc │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003663fc │ │ │ │ - mlaseq r7, r0, r9, r4 │ │ │ │ - eorseq pc, r9, r4, lsr #27 │ │ │ │ - @ instruction: 0x003628bc │ │ │ │ - eorseq sl, r7, ip, lsr r2 │ │ │ │ - eorseq r3, r8, r8, asr pc │ │ │ │ - eorseq ip, r6, r0, lsl #18 │ │ │ │ + mlaseq r6, ip, r4, r6 │ │ │ │ + eorseq r4, r7, r0, lsr sl │ │ │ │ + eorseq pc, r9, r4, asr #28 │ │ │ │ + eorseq r2, r6, ip, asr r9 │ │ │ │ + @ instruction: 0x0037a2dc │ │ │ │ + @ instruction: 0x00383ff8 │ │ │ │ + eorseq ip, r6, r0, lsr #19 │ │ │ │ andeq r1, r0, r0, lsr #19 │ │ │ │ - eorseq r6, r6, ip, asr #6 │ │ │ │ + eorseq r6, r6, ip, ror #7 │ │ │ │ andeq r3, r0, r0, lsl r4 │ │ │ │ - eorseq r6, r6, r4, asr r2 │ │ │ │ + @ instruction: 0x003662f4 │ │ │ │ @ instruction: 0x000025bc │ │ │ │ - eorseq r6, r6, r0, ror r2 │ │ │ │ - eorseq r6, r6, ip, lsr #2 │ │ │ │ - eorseq r6, r6, ip, lsl #4 │ │ │ │ - mlaseq r6, ip, r1, r6 │ │ │ │ - eorseq r6, r6, ip, lsr #4 │ │ │ │ - eorseq r6, r6, ip, lsl #2 │ │ │ │ + eorseq r6, r6, r0, lsl r3 │ │ │ │ + eorseq r6, r6, ip, asr #3 │ │ │ │ + eorseq r6, r6, ip, lsr #5 │ │ │ │ + eorseq r6, r6, ip, lsr r2 │ │ │ │ + eorseq r6, r6, ip, asr #5 │ │ │ │ + eorseq r6, r6, ip, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #148] @ 2b37ac │ │ │ │ ldr r2, [pc, #148] @ 2b37b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r1, [r1] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ mov r6, r0 │ │ │ │ bl 176504 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi 2b3788 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b2f2c │ │ │ │ + bl 3b2fcc │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 3b2900 │ │ │ │ + bl 3b29a0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -327734,17 +327734,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2b37c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #236 @ 0xec │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r9, r7, r4, asr r1 │ │ │ │ andeq r1, r0, r4, lsl #9 │ │ │ │ - ldrdeq r1, [r2], #-168 @ 0xffffff58 │ │ │ │ - eorseq r5, r6, r0, asr #18 │ │ │ │ - eorseq r6, r6, r0, lsr #2 │ │ │ │ + subeq r1, r2, r8, ror fp │ │ │ │ + eorseq r5, r6, r0, ror #19 │ │ │ │ + eorseq r6, r6, r0, asr #3 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #436] @ 2b3990 │ │ │ │ ldr r2, [pc, #436] @ 2b3994 │ │ │ │ @@ -327776,15 +327776,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2b398c │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #276] @ 0x114 │ │ │ │ ldr r2, [r4, #296] @ 0x128 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 3af6e8 │ │ │ │ + b 3af788 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b393c │ │ │ │ ldr r2, [pc, #308] @ 2b39a4 │ │ │ │ ldr r3, [pc, #288] @ 2b3994 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -327820,22 +327820,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2b39b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r1, [r4, #292] @ 0x124 │ │ │ │ cmp r1, #0 │ │ │ │ beq 2b3868 │ │ │ │ b 2b3824 │ │ │ │ ldr r3, [pc, #100] @ 2b39a8 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -327849,30 +327849,30 @@ │ │ │ │ ldr r7, [pc, #76] @ 2b39b8 │ │ │ │ add r7, pc, r7 │ │ │ │ b 2b38d8 │ │ │ │ ldr r0, [pc, #68] @ 2b39bc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r1, [r4, #292] @ 0x124 │ │ │ │ b 2b3930 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00479090 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r9, r7, r0, ror r0 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r9, r7, r0, asr #32 │ │ │ │ strdeq r8, [r7], #-252 @ 0xffffff04 │ │ │ │ andeq r2, r0, r8, lsl #21 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x00365fb0 │ │ │ │ - eorseq r5, r6, r4, ror #27 │ │ │ │ - eorseq r5, r6, r0, lsl #31 │ │ │ │ + eorseq r6, r6, r0, asr r0 │ │ │ │ + eorseq r5, r6, r4, lsl #29 │ │ │ │ + eorseq r6, r6, r0, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3736] @ 0xe98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #980] @ 2b3db0 │ │ │ │ ldr r3, [pc, #980] @ 2b3db4 │ │ │ │ @@ -327885,31 +327885,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #316] @ 0x13c │ │ │ │ mov r3, #0 │ │ │ │ bl 176c18 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b3b94 │ │ │ │ + bl 3b3c34 │ │ │ │ mov r1, r8 │ │ │ │ ldr fp, [pc, #920] @ 2b3db8 │ │ │ │ add fp, pc, fp │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b3c24 │ │ │ │ + bl 3b3cc4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3d24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b3b94 │ │ │ │ + bl 3b3c34 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b3b94 │ │ │ │ + bl 3b3c34 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b2438 │ │ │ │ + bl 3b24d8 │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 2b3b48 │ │ │ │ ldr r3, [pc, #856] @ 2b3dbc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -327960,43 +327960,43 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r5, #304] @ 0x130 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b3ab0 │ │ │ │ ldr r0, [pc, #656] @ 2b3dc8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mvn r6, #21 │ │ │ │ b 2b3ae0 │ │ │ │ ldr r1, [pc, #636] @ 2b3dcc │ │ │ │ ldr r0, [pc, #636] @ 2b3dd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, r1, #252 @ 0xfc │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2b3ae0 │ │ │ │ ldr r0, [pc, #612] @ 2b3dd4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r6, r7 │ │ │ │ b 2b3ae0 │ │ │ │ mov r0, #0 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov sl, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ bl 2b37c4 │ │ │ │ subs r7, r0, #0 │ │ │ │ blt 2b3b68 │ │ │ │ mov r0, #0 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b3acc │ │ │ │ ldr r3, [pc, #528] @ 2b3dd8 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -328007,53 +328007,53 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 2b3acc │ │ │ │ add r3, r5, #8 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ ldr r9, [r5, #264] @ 0x108 │ │ │ │ mov r3, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov sl, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ ldr r2, [pc, #440] @ 2b3de0 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldrb r2, [r2] │ │ │ │ subs r7, r8, r0 │ │ │ │ sbc sl, sl, r1 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2b3d88 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ add r3, r5, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #376] @ 2b3de4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 2b3de8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b3acc │ │ │ │ ldr r3, [pc, #332] @ 2b3dec │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b3a74 │ │ │ │ ldr r3, [pc, #296] @ 2b3ddc │ │ │ │ @@ -328069,85 +328069,85 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 2b3df0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b3a74 │ │ │ │ ldr r0, [pc, #200] @ 2b3df4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2b3b40 │ │ │ │ ldr r0, [pc, #184] @ 2b3df8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b3a74 │ │ │ │ ldr r0, [pc, #156] @ 2b3dfc │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2b3b40 │ │ │ │ ldr r0, [pc, #136] @ 2b3e00 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2b3b40 │ │ │ │ ldr r1, [pc, #116] @ 2b3e04 │ │ │ │ ldr r0, [pc, #116] @ 2b3e08 │ │ │ │ mov r3, r9 │ │ │ │ add r2, r5, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r7, sl} │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b3acc │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r8, r7, ip, lsl #29 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r8, r7, r0, asr lr │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ subeq r8, r7, r4, lsl #27 │ │ │ │ - eorseq r5, r6, ip, asr pc │ │ │ │ - subeq r1, r2, ip, lsl r7 │ │ │ │ - eorseq r5, r6, r4, ror #27 │ │ │ │ - eorseq r5, r6, r0, asr pc │ │ │ │ + @ instruction: 0x00365ffc │ │ │ │ + strheq r1, [r2], #-124 @ 0xffffff84 │ │ │ │ + eorseq r5, r6, r4, lsl #29 │ │ │ │ + @ instruction: 0x00365ff0 │ │ │ │ muleq r0, ip, lr │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r5, r6, r4, ror #29 │ │ │ │ - eorseq r5, r6, r0, ror lr │ │ │ │ + eorseq r5, r6, r4, lsl #31 │ │ │ │ + eorseq r5, r6, r0, lsl pc │ │ │ │ andeq r2, r0, ip, ror #24 │ │ │ │ - eorseq r5, r6, ip, asr #24 │ │ │ │ - eorseq r5, r6, r4, ror #23 │ │ │ │ - eorseq r5, r6, r4, ror #24 │ │ │ │ - eorseq r5, r6, r8, lsl #26 │ │ │ │ - eorseq r5, r6, r0, ror #24 │ │ │ │ - @ instruction: 0x00365db8 │ │ │ │ - eorseq r5, r6, r4, asr #27 │ │ │ │ + eorseq r5, r6, ip, ror #25 │ │ │ │ + eorseq r5, r6, r4, lsl #25 │ │ │ │ + eorseq r5, r6, r4, lsl #26 │ │ │ │ + eorseq r5, r6, r8, lsr #27 │ │ │ │ + eorseq r5, r6, r0, lsl #26 │ │ │ │ + eorseq r5, r6, r8, asr lr │ │ │ │ + eorseq r5, r6, r4, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 29b258 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ @@ -328182,19 +328182,19 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 5c2624 │ │ │ │ + bl 5c26c4 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b3aac │ │ │ │ + bl 3b3b4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -328205,25 +328205,25 @@ │ │ │ │ ldr r6, [pc, #272] @ 2b400c │ │ │ │ ldr r3, [pc, #272] @ 2b4010 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #248] @ 2b4014 │ │ │ │ ldr r2, [pc, #248] @ 2b4018 │ │ │ │ ldr r1, [pc, #248] @ 2b401c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #284 @ 0x11c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r7, [r0, #52] @ 0x34 │ │ │ │ bl 29b258 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 176504 │ │ │ │ ldr r3, [pc, #200] @ 2b4020 │ │ │ │ str r7, [r4, #44] @ 0x2c │ │ │ │ @@ -328270,41 +328270,41 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ subeq r8, r7, r0, ror r9 │ │ │ │ andeq r1, r0, r8, asr #25 │ │ │ │ - subeq r1, r2, ip, asr #6 │ │ │ │ - eorseq r2, r3, r4 │ │ │ │ - eorseq r2, r3, r0, asr r5 │ │ │ │ + subeq r1, r2, ip, ror #7 │ │ │ │ + eorseq r2, r3, r4, lsr #1 │ │ │ │ + @ instruction: 0x003325f0 │ │ │ │ andeq r1, r0, r4, lsl r6 │ │ │ │ muleq r0, r0, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r7, [pc, #600] @ 2b4298 │ │ │ │ ldr r3, [pc, #600] @ 2b429c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr ip, [pc, #576] @ 2b42a0 │ │ │ │ ldr r2, [pc, #576] @ 2b42a4 │ │ │ │ ldr r1, [pc, #576] @ 2b42a8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #284 @ 0x11c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r5, [r6, #44] @ 0x2c │ │ │ │ ldr r4, [r6, #40] @ 0x28 │ │ │ │ mov r2, r4 │ │ │ │ ldr r8, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ bl 17546c │ │ │ │ @@ -328365,25 +328365,25 @@ │ │ │ │ cmp fp, r6 │ │ │ │ beq 2b41cc │ │ │ │ ldr r1, [pc, #312] @ 2b42bc │ │ │ │ ldr r3, [r7, r1] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ cmp fp, #0 │ │ │ │ mov r1, r0 │ │ │ │ beq 2b424c │ │ │ │ ldr r2, [pc, #280] @ 2b42c0 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r6, #0 │ │ │ │ moveq r3, r9 │ │ │ │ movne r3, r8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ cmp r4, #21 │ │ │ │ beq 2b426c │ │ │ │ ldr r1, [sl] │ │ │ │ mov ip, #0 │ │ │ │ mov r4, #15 │ │ │ │ b 2b415c │ │ │ │ ldrb fp, [r5, #21] │ │ │ │ @@ -328417,109 +328417,109 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [pc, #112] @ 2b42c4 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2b41a8 │ │ │ │ ldr r0, [pc, #104] @ 2b42c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mvn fp, #21 │ │ │ │ b 2b4208 │ │ │ │ mov r0, sl │ │ │ │ ldr r6, [sp, #16] │ │ │ │ bl 1753dc │ │ │ │ b 2b4264 │ │ │ │ ldr r0, [pc, #72] @ 2b42cc │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2b4264 │ │ │ │ subeq r8, r7, ip, lsr #16 │ │ │ │ andeq r1, r0, r8, asr #25 │ │ │ │ - subeq r1, r2, r8, lsl #4 │ │ │ │ - eorseq r1, r3, r0, asr #29 │ │ │ │ - eorseq r2, r3, r8, lsl #8 │ │ │ │ + subeq r1, r2, r8, lsr #5 │ │ │ │ + eorseq r1, r3, r0, ror #30 │ │ │ │ + eorseq r2, r3, r8, lsr #9 │ │ │ │ andeq r1, r0, r4, lsl r6 │ │ │ │ - @ instruction: 0x00365af4 │ │ │ │ - eorseq sp, r4, ip, asr #7 │ │ │ │ - eorseq r2, r8, ip, asr pc │ │ │ │ + mlaseq r6, r4, fp, r5 │ │ │ │ + eorseq sp, r4, ip, ror #8 │ │ │ │ + @ instruction: 0x00382ffc │ │ │ │ andeq r1, r0, r4, lsl #9 │ │ │ │ - @ instruction: 0x00382ef4 │ │ │ │ - @ instruction: 0x0034d2b4 │ │ │ │ - eorseq r5, r6, r0, lsl #19 │ │ │ │ - eorseq r5, r6, r4, lsr #18 │ │ │ │ + mlaseq r8, r4, pc, r2 @ │ │ │ │ + eorseq sp, r4, r4, asr r3 │ │ │ │ + eorseq r5, r6, r0, lsr #20 │ │ │ │ + eorseq r5, r6, r4, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ - bl 3b3bf0 │ │ │ │ + bl 3b3c90 │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ beq 2b4320 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c1688 │ │ │ │ + bl 5c1728 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c15c0 │ │ │ │ + bl 5c1660 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 408640 │ │ │ │ + bl 4086e0 │ │ │ │ ldr r5, [r4, #192] @ 0xc0 │ │ │ │ ldr r6, [r4, #200] @ 0xc8 │ │ │ │ mov r0, #1 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r7, [r4, #184] @ 0xb8 │ │ │ │ - bl 478e9c │ │ │ │ + bl 478f3c │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 2b43a4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 479080 │ │ │ │ + bl 479120 │ │ │ │ mvn ip, r0 │ │ │ │ lsr ip, ip, #31 │ │ │ │ strb ip, [r4, #204] @ 0xcc │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 408638 │ │ │ │ + bl 4086d8 │ │ │ │ ldr r0, [r4, #184] @ 0xb8 │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [r4, #188] @ 0xbc │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [r4, #192] @ 0xc0 │ │ │ │ - bl 4d3e14 │ │ │ │ + bl 4d3eb4 │ │ │ │ ldr r0, [r4, #196] @ 0xc4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 5bc938 │ │ │ │ + b 5bc9d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #1084] @ 2b4830 │ │ │ │ ldr r2, [pc, #1084] @ 2b4834 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -328603,24 +328603,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #768] @ 2b4854 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #748] @ 2b4858 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ cmp r6, #0 │ │ │ │ beq 2b44a0 │ │ │ │ b 2b4490 │ │ │ │ ldr r3, [pc, #708] @ 2b4848 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -328638,24 +328638,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [pc, #636] @ 2b485c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 2b4860 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b4458 │ │ │ │ ldr r3, [pc, #576] @ 2b4848 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b442c │ │ │ │ ldr r3, [pc, #560] @ 2b484c │ │ │ │ @@ -328671,24 +328671,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #512] @ 2b4864 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 2b4868 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b442c │ │ │ │ ldr r3, [pc, #444] @ 2b4848 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b443c │ │ │ │ ldr r3, [pc, #428] @ 2b484c │ │ │ │ @@ -328704,24 +328704,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #388] @ 2b486c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 2b4870 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b443c │ │ │ │ ldr r3, [pc, #312] @ 2b4848 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b44ac │ │ │ │ ldr r3, [pc, #296] @ 2b484c │ │ │ │ @@ -328737,24 +328737,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr ip, [pc, #264] @ 2b4874 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 2b4878 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b44ac │ │ │ │ ldr r2, [pc, #232] @ 2b487c │ │ │ │ ldr r3, [pc, #156] @ 2b4834 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -328763,103 +328763,103 @@ │ │ │ │ bne 2b482c │ │ │ │ ldr r1, [pc, #200] @ 2b4880 │ │ │ │ ldr r0, [pc, #200] @ 2b4884 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ ldr r1, [pc, #180] @ 2b4888 │ │ │ │ ldr r0, [pc, #180] @ 2b488c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b4458 │ │ │ │ ldr r1, [pc, #164] @ 2b4890 │ │ │ │ ldr r0, [pc, #164] @ 2b4894 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b442c │ │ │ │ ldr r1, [pc, #148] @ 2b4898 │ │ │ │ ldr r0, [pc, #148] @ 2b489c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b443c │ │ │ │ ldr r1, [pc, #132] @ 2b48a0 │ │ │ │ ldr r0, [pc, #132] @ 2b48a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b4570 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r8, r7, r8, ror r4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r8, r7, r8, asr r4 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r2, r0, ip, lsr #13 │ │ │ │ strheq r8, [r7], #-56 @ 0xffffffc8 │ │ │ │ andeq r2, r0, r0, lsl #21 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r5, r6, ip, lsr r7 │ │ │ │ - eorseq pc, r5, ip, asr #26 │ │ │ │ - mlaseq r6, r4, r6, r5 │ │ │ │ - eorseq pc, r5, r0, asr #25 │ │ │ │ - @ instruction: 0x003655dc │ │ │ │ - eorseq pc, r5, ip, lsr ip @ │ │ │ │ - eorseq r5, r6, r0, ror r5 │ │ │ │ - @ instruction: 0x0035fbb8 │ │ │ │ - eorseq r5, r6, r8, asr #10 │ │ │ │ - eorseq pc, r5, r4, lsr fp @ │ │ │ │ + @ instruction: 0x003657dc │ │ │ │ + eorseq pc, r5, ip, ror #27 │ │ │ │ + eorseq r5, r6, r4, lsr r7 │ │ │ │ + eorseq pc, r5, r0, ror #26 │ │ │ │ + eorseq r5, r6, ip, ror r6 │ │ │ │ + @ instruction: 0x0035fcdc │ │ │ │ + eorseq r5, r6, r0, lsl r6 │ │ │ │ + eorseq pc, r5, r8, asr ip @ │ │ │ │ + eorseq r5, r6, r8, ror #11 │ │ │ │ + @ instruction: 0x0035fbd4 │ │ │ │ ldrdeq r8, [r7], #-8 │ │ │ │ - @ instruction: 0x003654fc │ │ │ │ - eorseq pc, r5, ip, lsr fp @ │ │ │ │ - eorseq r5, r6, r0, lsr #9 │ │ │ │ - eorseq pc, r5, r0, lsr #22 │ │ │ │ - eorseq r5, r6, r4, asr r4 │ │ │ │ - eorseq pc, r5, r8, lsl #22 │ │ │ │ - eorseq r5, r6, r4, asr r4 │ │ │ │ - @ instruction: 0x0035faf0 │ │ │ │ - eorseq r5, r6, r4, ror r4 │ │ │ │ - @ instruction: 0x0035fad8 │ │ │ │ + mlaseq r6, ip, r5, r5 │ │ │ │ + @ instruction: 0x0035fbdc │ │ │ │ + eorseq r5, r6, r0, asr #10 │ │ │ │ + eorseq pc, r5, r0, asr #23 │ │ │ │ + @ instruction: 0x003654f4 │ │ │ │ + eorseq pc, r5, r8, lsr #23 │ │ │ │ + @ instruction: 0x003654f4 │ │ │ │ + mlaseq r5, r0, fp, pc @ │ │ │ │ + eorseq r5, r6, r4, lsl r5 │ │ │ │ + eorseq pc, r5, r8, ror fp @ │ │ │ │ │ │ │ │ 002b48a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 5c2624 │ │ │ │ + bl 5c26c4 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 3b3aac │ │ │ │ + b 3b3b4c │ │ │ │ │ │ │ │ 002b48d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ - bl 3b3bf0 │ │ │ │ + bl 3b3c90 │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ beq 2b4910 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5c1688 │ │ │ │ + b 5c1728 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5c15c0 │ │ │ │ + b 5c1660 │ │ │ │ │ │ │ │ 002b491c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -328872,24 +328872,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 174ea8 │ │ │ │ ldr r3, [pc, #532] @ 2b4b6c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r9, [pc, #524] @ 2b4b70 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #512] @ 2b4b74 │ │ │ │ ldr r1, [pc, #512] @ 2b4b78 │ │ │ │ add ip, r9, #284 @ 0x11c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ mov r2, #21 │ │ │ │ mov r1, #1 │ │ │ │ mov r3, r6 │ │ │ │ ldr sl, [pc, #476] @ 2b4b7c │ │ │ │ add sl, pc, sl │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #468] @ 2b4b80 │ │ │ │ @@ -328905,26 +328905,26 @@ │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #5 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 174ea8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, sl │ │ │ │ - bl 367b74 │ │ │ │ + bl 367c14 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2b4b34 │ │ │ │ ldr fp, [pc, #400] @ 2b4b8c │ │ │ │ mov r8, r5 │ │ │ │ add r9, r9, #304 @ 0x130 │ │ │ │ add fp, pc, fp │ │ │ │ mov r7, #1 │ │ │ │ str r5, [sp, #12] │ │ │ │ b 2b4ae4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367740 │ │ │ │ + bl 3677e0 │ │ │ │ ldr r5, [pc, #368] @ 2b4b90 │ │ │ │ ldr r2, [pc, #368] @ 2b4b94 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #2 │ │ │ │ mov r1, #1 │ │ │ │ mov r7, r0 │ │ │ │ @@ -328973,15 +328973,15 @@ │ │ │ │ cmp r8, #0 │ │ │ │ beq 2b4b30 │ │ │ │ ldr r3, [pc, #188] @ 2b4ba8 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b4ad8 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2b4a10 │ │ │ │ ldr r0, [pc, #144] @ 2b4bac │ │ │ │ @@ -329000,34 +329000,34 @@ │ │ │ │ bl 174ea8 │ │ │ │ mov r0, r6 │ │ │ │ bl 175304 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 176258 │ │ │ │ - eorseq r5, r6, r8, lsl #7 │ │ │ │ + eorseq r5, r6, r8, lsr #8 │ │ │ │ subeq r7, r7, r8, lsl pc │ │ │ │ andeq r1, r0, r8, asr #25 │ │ │ │ - subeq r0, r2, r4, lsl #18 │ │ │ │ - @ instruction: 0x003315b0 │ │ │ │ - @ instruction: 0x00331afc │ │ │ │ - eorseq r0, r5, r8, lsl #3 │ │ │ │ - eorseq r5, r6, ip, lsr #6 │ │ │ │ - eorseq r5, r6, r4, lsr r3 │ │ │ │ - eorseq r5, r6, r8, lsr #6 │ │ │ │ - @ instruction: 0x003646dc │ │ │ │ - eorseq r7, r7, r4, lsr #7 │ │ │ │ - @ instruction: 0x003645f0 │ │ │ │ - eorseq r5, r6, r0, asr #5 │ │ │ │ - @ instruction: 0x003645d8 │ │ │ │ - mlaseq r6, r0, r2, r5 │ │ │ │ - eorseq r4, r6, r4, lsl r6 │ │ │ │ + subeq r0, r2, r4, lsr #19 │ │ │ │ + eorseq r1, r3, r0, asr r6 │ │ │ │ + mlaseq r3, ip, fp, r1 │ │ │ │ + eorseq r0, r5, r8, lsr #4 │ │ │ │ + eorseq r5, r6, ip, asr #7 │ │ │ │ + @ instruction: 0x003653d4 │ │ │ │ + eorseq r5, r6, r8, asr #7 │ │ │ │ + eorseq r4, r6, ip, ror r7 │ │ │ │ + eorseq r7, r7, r4, asr #8 │ │ │ │ + mlaseq r6, r0, r6, r4 │ │ │ │ + eorseq r5, r6, r0, ror #6 │ │ │ │ + eorseq r4, r6, r8, ror r6 │ │ │ │ + eorseq r5, r6, r0, lsr r3 │ │ │ │ + @ instruction: 0x003646b4 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - eorseq r4, r6, r4, ror r5 │ │ │ │ - @ instruction: 0x003651f8 │ │ │ │ + eorseq r4, r6, r4, lsl r6 │ │ │ │ + mlaseq r6, r8, r2, r5 │ │ │ │ │ │ │ │ 002b4bb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -329053,15 +329053,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ add r6, r0, #8 │ │ │ │ strne r3, [r0, #304] @ 0x130 │ │ │ │ str r8, [r0, #272] @ 0x110 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 598500 │ │ │ │ + bl 5985a0 │ │ │ │ cmn r5, #1 │ │ │ │ beq 2b4c78 │ │ │ │ ldr r3, [r4, #300] @ 0x12c │ │ │ │ str r5, [r4, #264] @ 0x108 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b4c54 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -329085,17 +329085,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2b4cbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ ldrdeq r6, [r8], #-112 @ 0xffffff90 │ │ │ │ - ldrdeq r0, [r2], #-88 @ 0xffffffa8 │ │ │ │ - eorseq r4, r6, r0, asr #8 │ │ │ │ - eorseq r5, r6, r0, lsr #1 │ │ │ │ + subeq r0, r2, r8, ror r6 │ │ │ │ + eorseq r4, r6, r0, ror #9 │ │ │ │ + eorseq r5, r6, r0, asr #2 │ │ │ │ andeq r0, r0, pc, lsr r3 │ │ │ │ │ │ │ │ 002b4cc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3800] @ 0xed8 │ │ │ │ @@ -329114,45 +329114,45 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #268] @ 0x10c │ │ │ │ mov r3, #0 │ │ │ │ bl 176c18 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b4d88 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ ldr r3, [pc, #284] @ 2b4e44 │ │ │ │ ldr r2, [pc, #284] @ 2b4e48 │ │ │ │ ldr r1, [pc, #284] @ 2b4e4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #356 @ 0x164 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #17 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2b4d88 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5984a8 │ │ │ │ + bl 598548 │ │ │ │ ldr r2, [pc, #220] @ 2b4e50 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 598500 │ │ │ │ + bl 5985a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1753dc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ - bl 598500 │ │ │ │ + bl 5985a0 │ │ │ │ ldr r3, [pc, #180] @ 2b4e54 │ │ │ │ ldr r4, [pc, r3] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b4dd8 │ │ │ │ add r0, r4, #8 │ │ │ │ mov r1, r6 │ │ │ │ bl 176a98 │ │ │ │ @@ -329188,18 +329188,18 @@ │ │ │ │ bl 1753dc │ │ │ │ mov r0, r5 │ │ │ │ bl 1753dc │ │ │ │ b 2b4dd0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r7, r7, ip, lsl #23 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r0, r2, r0, asr #10 │ │ │ │ - eorseq ip, r5, r4, lsl #9 │ │ │ │ - mlaseq r5, ip, r4, ip │ │ │ │ - eorseq fp, r9, r4, lsl #31 │ │ │ │ + subeq r0, r2, r0, ror #11 │ │ │ │ + eorseq ip, r5, r4, lsr #10 │ │ │ │ + eorseq ip, r5, ip, lsr r5 │ │ │ │ + eorseq ip, r9, r4, lsr #32 │ │ │ │ subeq r6, r8, r8, lsl r6 │ │ │ │ subeq r7, r7, ip, lsl #21 │ │ │ │ │ │ │ │ 002b4e5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -329232,24 +329232,24 @@ │ │ │ │ mov r4, r0 │ │ │ │ str sl, [r0, #268] @ 0x10c │ │ │ │ str r5, [r0, #292] @ 0x124 │ │ │ │ str r3, [r8, #36] @ 0x24 │ │ │ │ beq 2b4fa8 │ │ │ │ ldr sl, [pc, #544] @ 2b510c │ │ │ │ mov r0, r7 │ │ │ │ - bl 367728 │ │ │ │ + bl 3677c8 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r2, [pc, #532] @ 2b5110 │ │ │ │ ldr r1, [pc, #532] @ 2b5114 │ │ │ │ add r3, sl, #356 @ 0x164 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #17 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2b4fa8 │ │ │ │ ldr r3, [pc, #488] @ 2b5118 │ │ │ │ add fp, r4, #8 │ │ │ │ @@ -329266,32 +329266,32 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 1753dc │ │ │ │ mov r0, #260 @ 0x104 │ │ │ │ bl 175100 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ str r0, [r4, #300] @ 0x12c │ │ │ │ - bl 5984a8 │ │ │ │ + bl 598548 │ │ │ │ cmn r6, #1 │ │ │ │ beq 2b5028 │ │ │ │ ldr r3, [r4, #300] @ 0x12c │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ str r6, [r3, #256] @ 0x100 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [r5] │ │ │ │ - bl 598500 │ │ │ │ + bl 5985a0 │ │ │ │ mov r0, fp │ │ │ │ bl 2b2fc8 │ │ │ │ mov r6, r0 │ │ │ │ b 2b4fc4 │ │ │ │ add fp, r4, #8 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ mov r0, fp │ │ │ │ - bl 598500 │ │ │ │ + bl 5985a0 │ │ │ │ cmn r6, #1 │ │ │ │ beq 2b4f98 │ │ │ │ ldr r3, [pc, #336] @ 2b511c │ │ │ │ str r6, [r4, #264] @ 0x108 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -329341,15 +329341,15 @@ │ │ │ │ ldr r1, [pc, #152] @ 2b5124 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sl, #412 @ 0x19c │ │ │ │ mov r2, #920 @ 0x398 │ │ │ │ stm sp, {r0, r7} │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, r7 │ │ │ │ bl 1753dc │ │ │ │ mov r0, r4 │ │ │ │ bl 1753dc │ │ │ │ mvn r0, #0 │ │ │ │ b 2b5000 │ │ │ │ ldr r3, [pc, #100] @ 2b5128 │ │ │ │ @@ -329368,28 +329368,28 @@ │ │ │ │ ldr r2, [pc, #76] @ 2b5144 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r7, r7, r0, ror #19 │ │ │ │ strdeq r6, [r8], #-68 @ 0xffffffbc │ │ │ │ - subeq r0, r2, ip, ror r3 │ │ │ │ - @ instruction: 0x0035c2b8 │ │ │ │ - @ instruction: 0x0035c2d0 │ │ │ │ - eorseq r4, r6, r8, ror lr │ │ │ │ + subeq r0, r2, ip, lsl r4 │ │ │ │ + eorseq ip, r5, r8, asr r3 │ │ │ │ + eorseq ip, r5, r0, ror r3 │ │ │ │ + eorseq r4, r6, r8, lsl pc │ │ │ │ andeq r2, r0, ip, lsr #18 │ │ │ │ - eorseq r4, r6, r4, lsr #26 │ │ │ │ - eorseq r4, r6, r0, asr r0 │ │ │ │ - subeq r0, r2, r4, lsr #3 │ │ │ │ - eorseq r4, r6, ip │ │ │ │ - mlaseq r6, r0, ip, r4 │ │ │ │ + eorseq r4, r6, r4, asr #27 │ │ │ │ + ldrsheq r4, [r6], -r0 @ │ │ │ │ + subeq r0, r2, r4, asr #4 │ │ │ │ + eorseq r4, r6, ip, lsr #1 │ │ │ │ + eorseq r4, r6, r0, lsr sp │ │ │ │ andeq r0, r0, sl, lsl #7 │ │ │ │ - subeq r0, r2, r0, lsl #3 │ │ │ │ - eorseq r3, r6, r8, ror #31 │ │ │ │ - eorseq r4, r6, r8, asr #24 │ │ │ │ + subeq r0, r2, r0, lsr #4 │ │ │ │ + eorseq r4, r6, r8, lsl #1 │ │ │ │ + eorseq r4, r6, r8, ror #25 │ │ │ │ @ instruction: 0x000003b3 │ │ │ │ │ │ │ │ 002b5148 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -329490,37 +329490,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 2b5338 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b524c │ │ │ │ ldr r0, [pc, #48] @ 2b533c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b524c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r7, r7, r8, asr r6 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r7, r7, r8, lsr r6 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r7, r7, r8, lsl r6 │ │ │ │ muleq r0, ip, sp │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x00364ad4 │ │ │ │ - eorseq r4, r6, ip, ror #21 │ │ │ │ + eorseq r4, r6, r4, ror fp │ │ │ │ + eorseq r4, r6, ip, lsl #23 │ │ │ │ │ │ │ │ 002b5340 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #320] @ 2b5498 │ │ │ │ @@ -329587,38 +329587,38 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #16] │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 2b54b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b539c │ │ │ │ ldr r0, [pc, #48] @ 2b54bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b539c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r7, r7, r4, lsl r5 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strdeq r7, [r7], #-64 @ 0xffffffc0 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r7, r7, r0, lsr #9 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - mlaseq r6, r8, r9, r4 │ │ │ │ - eorseq r4, r6, ip, lsr #19 │ │ │ │ + eorseq r4, r6, r8, lsr sl │ │ │ │ + eorseq r4, r6, ip, asr #20 │ │ │ │ │ │ │ │ 002b54c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #260] @ 2b55dc │ │ │ │ @@ -329671,37 +329671,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 2b55fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b5510 │ │ │ │ ldr r0, [pc, #48] @ 2b5600 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b5510 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00477394 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r7, r7, r4, ror r3 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r7, r7, r4, asr r3 │ │ │ │ andeq r1, r0, r0, lsr r0 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - mlaseq r6, r0, r8, r4 │ │ │ │ - eorseq r4, r6, ip, lsr #17 │ │ │ │ + eorseq r4, r6, r0, lsr r9 │ │ │ │ + eorseq r4, r6, ip, asr #18 │ │ │ │ │ │ │ │ 002b5604 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -329734,15 +329734,15 @@ │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b1f64 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b2900 │ │ │ │ + bl 3b29a0 │ │ │ │ ldr r2, [pc, #216] @ 2b5780 │ │ │ │ ldr r3, [pc, #200] @ 2b5774 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -329774,37 +329774,37 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r8 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 2b5790 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b567c │ │ │ │ ldr r0, [pc, #48] @ 2b5794 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b567c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r7, r7, ip, asr #4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r7, r7, ip, lsl #4 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r7, r7, r4, asr #3 │ │ │ │ muleq r0, ip, r9 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r4, r6, r8, asr #14 │ │ │ │ - eorseq r4, r6, r4, ror #14 │ │ │ │ + eorseq r4, r6, r8, ror #15 │ │ │ │ + eorseq r4, r6, r4, lsl #16 │ │ │ │ │ │ │ │ 002b5798 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #464] @ 2b5980 │ │ │ │ @@ -329823,15 +329823,15 @@ │ │ │ │ beq 2b58b8 │ │ │ │ mov r7, #0 │ │ │ │ add r6, sp, #16 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ - bl 336a38 │ │ │ │ + bl 336ad8 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [sp, #20] │ │ │ │ eor r3, r1, r1, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -329908,39 +329908,39 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sp │ │ │ │ str r7, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2b59a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b5860 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #52] @ 2b59ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b5860 │ │ │ │ strheq r7, [r7], #-12 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x00477098 │ │ │ │ andeq r1, r0, r4, lsl r6 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ strdeq r6, [r7], #-240 @ 0xffffff10 │ │ │ │ subeq r6, r7, ip, lsr #31 │ │ │ │ muleq r0, ip, ip │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r4, r6, r0, lsl #11 │ │ │ │ - mlaseq r6, ip, r5, r4 │ │ │ │ + eorseq r4, r6, r0, lsr #12 │ │ │ │ + eorseq r4, r6, ip, lsr r6 │ │ │ │ │ │ │ │ 002b59b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r8, r2 │ │ │ │ @@ -330075,29 +330075,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2b5c68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b5a1c │ │ │ │ ldr r0, [pc, #92] @ 2b5c6c │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r9 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b5a1c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 2b5c70 │ │ │ │ ldr r1, [pc, #68] @ 2b5c74 │ │ │ │ ldr r0, [pc, #68] @ 2b5c78 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 2b5c7c │ │ │ │ @@ -330109,19 +330109,19 @@ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r6, r7, ip, ror #28 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r6, r7, r4, lsl sp │ │ │ │ andeq r3, r0, r0, asr r6 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r4, r6, r8, lsr r3 │ │ │ │ - eorseq r4, r6, r0, ror #6 │ │ │ │ - subeq pc, r1, ip, lsr r6 @ │ │ │ │ - eorseq r3, r6, r4, lsr #9 │ │ │ │ - eorseq r4, r6, r4, ror #6 │ │ │ │ + @ instruction: 0x003643d8 │ │ │ │ + eorseq r4, r6, r0, lsl #8 │ │ │ │ + ldrdeq pc, [r1], #-108 @ 0xffffff94 │ │ │ │ + eorseq r3, r6, r4, asr #10 │ │ │ │ + eorseq r4, r6, r4, lsl #8 │ │ │ │ andeq r0, r0, r2, lsr #9 │ │ │ │ │ │ │ │ 002b5c80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -330175,37 +330175,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 2b5dbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b5cd0 │ │ │ │ ldr r0, [pc, #48] @ 2b5dc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b5cd0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r6, [r7], #-180 @ 0xffffff4c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strheq r6, [r7], #-180 @ 0xffffff4c │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ @ instruction: 0x00476b94 │ │ │ │ andeq r3, r0, r0 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r4, r6, r4, lsr r2 │ │ │ │ - eorseq r4, r6, r0, asr r2 │ │ │ │ + @ instruction: 0x003642d4 │ │ │ │ + @ instruction: 0x003642f0 │ │ │ │ │ │ │ │ 002b5dc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #260] @ 2b5ee0 │ │ │ │ @@ -330258,37 +330258,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 2b5f00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b5e14 │ │ │ │ ldr r0, [pc, #48] @ 2b5f04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b5e14 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00476a90 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r6, r7, r0, ror sl │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r6, r7, r0, asr sl │ │ │ │ muleq r0, r4, r6 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r4, r6, ip, lsr r1 │ │ │ │ - eorseq r4, r6, r4, asr r1 │ │ │ │ + @ instruction: 0x003641dc │ │ │ │ + @ instruction: 0x003641f4 │ │ │ │ │ │ │ │ 002b5f08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #260] @ 2b6024 │ │ │ │ @@ -330341,37 +330341,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 2b6044 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b5f58 │ │ │ │ ldr r0, [pc, #48] @ 2b6048 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b5f58 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r6, r7, ip, asr #18 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r6, r7, ip, lsr #18 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r6, r7, ip, lsl #18 │ │ │ │ andeq r3, r0, r8, lsr #6 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r4, r6, ip, lsr r0 │ │ │ │ - eorseq r4, r6, r8, asr r0 │ │ │ │ + ldrsbeq r4, [r6], -ip @ │ │ │ │ + ldrsheq r4, [r6], -r8 @ │ │ │ │ │ │ │ │ 002b604c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3784] @ 0xec8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -330447,39 +330447,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2b61ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b60b4 │ │ │ │ ldr r0, [pc, #52] @ 2b61f0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b60b4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r6, r7, r0, lsl #16 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r6, r7, ip, asr #15 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r6, r7, r0, ror r7 │ │ │ │ andeq r2, r0, r4, lsr r6 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r3, r6, r4, ror #29 │ │ │ │ - @ instruction: 0x00363efc │ │ │ │ + eorseq r3, r6, r4, lsl #31 │ │ │ │ + mlaseq r6, ip, pc, r3 @ │ │ │ │ │ │ │ │ 002b61f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #340] @ 2b6360 │ │ │ │ @@ -330552,38 +330552,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2b6384 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b6294 │ │ │ │ ldr r0, [pc, #52] @ 2b6388 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b6294 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r6, r7, r0, ror #12 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r6, r7, ip, lsr r6 │ │ │ │ subeq r6, r7, r8, lsr #12 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ ldrdeq r6, [r7], #-80 @ 0xffffffb0 │ │ │ │ andeq r1, r0, ip, ror #14 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - mlaseq r6, r4, sp, r3 │ │ │ │ - @ instruction: 0x00363db0 │ │ │ │ + eorseq r3, r6, r4, lsr lr │ │ │ │ + eorseq r3, r6, r0, asr lr │ │ │ │ │ │ │ │ 002b638c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ 2b6440 │ │ │ │ @@ -330614,27 +330614,27 @@ │ │ │ │ ldr r3, [pc, #64] @ 2b6448 │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r1, [pc, #60] @ 2b644c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ 2b6450 │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ subeq r5, r8, r0, lsl r0 │ │ │ │ - eorseq r3, r6, r4, lsr #26 │ │ │ │ - subeq lr, r1, r0, ror #28 │ │ │ │ - eorseq r2, r6, r4, asr #25 │ │ │ │ + eorseq r3, r6, r4, asr #27 │ │ │ │ + subeq lr, r1, r0, lsl #30 │ │ │ │ + eorseq r2, r6, r4, ror #26 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ │ │ │ │ 002b6454 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -330670,15 +330670,15 @@ │ │ │ │ bl 175178 │ │ │ │ ldr r3, [r6] │ │ │ │ str r3, [r5] │ │ │ │ str r5, [r6] │ │ │ │ str r0, [r5, #4] │ │ │ │ b 2b6490 │ │ │ │ subeq r4, r8, ip, asr #30 │ │ │ │ - eorseq r3, r6, r4, asr #25 │ │ │ │ + eorseq r3, r6, r4, ror #26 │ │ │ │ │ │ │ │ 002b64f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #512] @ 2b6710 │ │ │ │ @@ -330698,18 +330698,18 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r6, [r0, #1368] @ 0x558 │ │ │ │ mov r5, r0 │ │ │ │ bne 2b6684 │ │ │ │ ldr r1, [pc, #452] @ 2b6720 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b39f4 │ │ │ │ + bl 3b3a94 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b39f4 │ │ │ │ + bl 3b3a94 │ │ │ │ ldrb r3, [r5, #1261] @ 0x4ed │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b65bc │ │ │ │ ldr r2, [pc, #420] @ 2b6724 │ │ │ │ ldr r3, [pc, #400] @ 2b6714 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -330724,44 +330724,44 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b2f2c │ │ │ │ + bl 3b2fcc │ │ │ │ cmp r6, #0 │ │ │ │ beq 2b663c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 593ca8 │ │ │ │ + bl 593d48 │ │ │ │ ldr r1, [pc, #324] @ 2b6728 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 593ca8 │ │ │ │ + bl 593d48 │ │ │ │ ldr r2, [pc, #312] @ 2b672c │ │ │ │ ldr r1, [pc, #312] @ 2b6730 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b16d8 │ │ │ │ + bl 3b1778 │ │ │ │ ldr r2, [pc, #292] @ 2b6734 │ │ │ │ ldr r3, [pc, #256] @ 2b6714 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2b670c │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 593d4c │ │ │ │ + b 593dec │ │ │ │ ldr r2, [pc, #244] @ 2b6738 │ │ │ │ ldr r3, [pc, #204] @ 2b6714 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -330771,15 +330771,15 @@ │ │ │ │ ldr r1, [pc, #212] @ 2b6740 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 3b16d8 │ │ │ │ + b 3b1778 │ │ │ │ ldr r3, [pc, #184] @ 2b6744 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b6554 │ │ │ │ ldr r3, [pc, #168] @ 2b6748 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -330794,45 +330794,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2b6750 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b6554 │ │ │ │ ldr r0, [pc, #80] @ 2b6754 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b6554 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r6, r7, ip, asr r3 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r6, r7, r4, lsr r3 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ cmppl r5, sp, asr #12 │ │ │ │ subeq r6, r7, ip, ror #5 │ │ │ │ - eorseq r9, sl, r4, lsr r0 │ │ │ │ + ldrsbeq r9, [sl], -r4 @ │ │ │ │ strheq r4, [r8], #-220 @ 0xffffff24 │ │ │ │ subeq r7, r6, r0, asr #1 │ │ │ │ subeq r6, r7, ip, asr r2 │ │ │ │ subeq r6, r7, r8, lsr #4 │ │ │ │ subeq r4, r8, ip, asr #26 │ │ │ │ subeq r7, r6, r0, asr r0 │ │ │ │ andeq r1, r0, ip, lsl #3 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r3, r6, r8, ror sl │ │ │ │ - eorseq r3, r6, ip, lsl #21 │ │ │ │ + eorseq r3, r6, r8, lsl fp │ │ │ │ + eorseq r3, r6, ip, lsr #22 │ │ │ │ │ │ │ │ 002b6758 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #88] @ 2b67c8 │ │ │ │ @@ -330940,19 +330940,19 @@ │ │ │ │ ldr r1, [pc, #604] @ 2b6b54 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ mov r0, r9 │ │ │ │ rsb r2, r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 594144 │ │ │ │ + bl 5941e4 │ │ │ │ ldr r1, [pc, #576] @ 2b6b58 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 593e0c │ │ │ │ + bl 593eac │ │ │ │ ldr r3, [pc, #564] @ 2b6b5c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b6aa4 │ │ │ │ ldr r3, [pc, #548] @ 2b6b60 │ │ │ │ ldr r4, [pc, r3] │ │ │ │ @@ -331007,18 +331007,18 @@ │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2b69c4 │ │ │ │ ldr r1, [r6] │ │ │ │ mov r0, r8 │ │ │ │ bl 29dbd8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3b2444 │ │ │ │ + bl 3b24e4 │ │ │ │ ldr r1, [sp] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r2, [pc, #308] @ 2b6b64 │ │ │ │ ldr r3, [pc, #272] @ 2b6b44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -331030,24 +331030,24 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #126 @ 0x7e │ │ │ │ - bl 3b2f2c │ │ │ │ + bl 3b2fcc │ │ │ │ ldr r1, [r4, #280] @ 0x118 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3b39f4 │ │ │ │ + bl 3b3a94 │ │ │ │ b 2b69bc │ │ │ │ cmp r5, #0 │ │ │ │ bne 2b6a1c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, #0 │ │ │ │ - bl 336580 │ │ │ │ + bl 336620 │ │ │ │ mov r5, r0 │ │ │ │ b 2b6a1c │ │ │ │ ldr r3, [pc, #188] @ 2b6b68 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b6934 │ │ │ │ @@ -331064,46 +331064,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 2b6b74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b6934 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3b2444 │ │ │ │ + bl 3b24e4 │ │ │ │ b 2b6a1c │ │ │ │ ldr r0, [pc, #68] @ 2b6b78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b6934 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r5, [r7], #-244 @ 0xffffff0c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strheq r5, [r7], #-240 @ 0xffffff10 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ andeq r1, r0, r4, lsl r6 │ │ │ │ - eorseq r3, r6, ip, lsr #17 │ │ │ │ - eorseq lr, r3, ip, ror r9 │ │ │ │ + eorseq r3, r6, ip, asr #18 │ │ │ │ + eorseq lr, r3, ip, lsl sl │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r4, r8, ip, ror sl │ │ │ │ subeq r5, r7, ip, lsr lr │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r3, r6, r0, lsr #13 │ │ │ │ - eorseq r3, r6, r4, lsr #13 │ │ │ │ + eorseq r3, r6, r0, asr #14 │ │ │ │ + eorseq r3, r6, r4, asr #14 │ │ │ │ │ │ │ │ 002b6b7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #368] @ 2b6d04 │ │ │ │ @@ -331183,38 +331183,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2b6d28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b6bcc │ │ │ │ ldr r0, [pc, #52] @ 2b6d2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b6bcc │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r5, [r7], #-200 @ 0xffffff38 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strheq r5, [r7], #-200 @ 0xffffff38 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r4, r8, r4, ror #15 │ │ │ │ subeq r5, r7, r8, lsr #24 │ │ │ │ andeq r2, r0, r0, ror #20 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r3, r6, r8, lsl #10 │ │ │ │ - eorseq r3, r6, r4, lsr #10 │ │ │ │ + eorseq r3, r6, r8, lsr #11 │ │ │ │ + eorseq r3, r6, r4, asr #11 │ │ │ │ │ │ │ │ 002b6d30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #952] @ 2b7100 │ │ │ │ @@ -331275,15 +331275,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b6dac │ │ │ │ ldr r0, [r4, #296] @ 0x128 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b6dac │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ac178 │ │ │ │ + bl 3ac218 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b7034 │ │ │ │ ldr r3, [r6] │ │ │ │ add fp, r4, #8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b6f24 │ │ │ │ mov r2, #2 │ │ │ │ @@ -331301,29 +331301,29 @@ │ │ │ │ bne 2b6fa8 │ │ │ │ bl 29b258 │ │ │ │ ldrb r3, [r0, #1262] @ 0x4ee │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b6d9c │ │ │ │ mov r1, #126 @ 0x7e │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b2f2c │ │ │ │ + bl 3b2fcc │ │ │ │ ldr r1, [r4, #280] @ 0x118 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b39f4 │ │ │ │ + bl 3b3a94 │ │ │ │ cmp sl, #0 │ │ │ │ bge 2b6da4 │ │ │ │ ldr r0, [pc, #596] @ 2b7114 │ │ │ │ ldr r1, [r4, #280] @ 0x118 │ │ │ │ mov r3, sl │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b2444 │ │ │ │ + bl 3b24e4 │ │ │ │ b 2b6ee4 │ │ │ │ mov sl, r7 │ │ │ │ ldr r2, [pc, #556] @ 2b7118 │ │ │ │ ldr r3, [pc, #532] @ 2b7104 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -331357,23 +331357,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #392] @ 2b7128 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b6e54 │ │ │ │ ldr r3, [pc, #380] @ 2b712c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b6e88 │ │ │ │ ldr r3, [pc, #348] @ 2b7120 │ │ │ │ @@ -331391,24 +331391,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stmib sp, {r2, sl} │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 2b7130 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b6e88 │ │ │ │ mov sl, #0 │ │ │ │ b 2b6ee4 │ │ │ │ ldr r3, [pc, #240] @ 2b7134 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -331426,89 +331426,89 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2b7138 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b6d84 │ │ │ │ ldr r0, [pc, #128] @ 2b713c │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b6e54 │ │ │ │ ldr r0, [pc, #108] @ 2b7140 │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b6e88 │ │ │ │ mov sl, #1 │ │ │ │ b 2b6ee4 │ │ │ │ ldr r0, [pc, #80] @ 2b7144 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b6d84 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r5, r7, r4, lsr #22 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r5, r7, r4, lsl #22 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r4, r8, ip, lsr #12 │ │ │ │ - eorseq r3, r6, ip, lsr #7 │ │ │ │ + eorseq r3, r6, ip, asr #8 │ │ │ │ subeq r5, r7, r0, lsl #19 │ │ │ │ andeq r3, r0, r0, lsl r4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r2, r6, r4, lsl r8 │ │ │ │ + @ instruction: 0x003628b4 │ │ │ │ @ instruction: 0x000025bc │ │ │ │ - eorseq r2, r6, r0, lsr r8 │ │ │ │ + @ instruction: 0x003628d0 │ │ │ │ andeq r1, r0, r4, lsl #13 │ │ │ │ - mlaseq r6, r0, r1, r3 │ │ │ │ - eorseq r2, r6, ip, lsr #14 │ │ │ │ - eorseq r2, r6, r0, asr #15 │ │ │ │ - eorseq r3, r6, ip, ror #2 │ │ │ │ + eorseq r3, r6, r0, lsr r2 │ │ │ │ + eorseq r2, r6, ip, asr #15 │ │ │ │ + eorseq r2, r6, r0, ror #16 │ │ │ │ + eorseq r3, r6, ip, lsl #4 │ │ │ │ │ │ │ │ 002b7148 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ - bl 360c44 │ │ │ │ + bl 360ce4 │ │ │ │ ldr ip, [pc, #68] @ 2b71ac │ │ │ │ ldr r2, [pc, #68] @ 2b71b0 │ │ │ │ ldr r1, [pc, #68] @ 2b71b4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #512 @ 0x200 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r0, [r0, #49] @ 0x31 │ │ │ │ eor r0, r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq lr, r1, r0, lsl #2 │ │ │ │ - @ instruction: 0x0032edb8 │ │ │ │ - eorseq pc, r2, r4, lsl #6 │ │ │ │ + subeq lr, r1, r0, lsr #3 │ │ │ │ + eorseq lr, r2, r8, asr lr │ │ │ │ + eorseq pc, r2, r4, lsr #7 │ │ │ │ │ │ │ │ 002b71b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [pc, #704] @ 2b7490 │ │ │ │ @@ -331549,18 +331549,18 @@ │ │ │ │ add r9, r4, #8 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b73d4 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b2f2c │ │ │ │ + bl 3b2fcc │ │ │ │ ldr r1, [r4, #280] @ 0x118 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b39f4 │ │ │ │ + bl 3b3a94 │ │ │ │ ldr r3, [r4, #288] @ 0x120 │ │ │ │ ldr r1, [r4, #296] @ 0x128 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -331568,18 +331568,18 @@ │ │ │ │ bne 2b734c │ │ │ │ bl 29b258 │ │ │ │ ldrb r3, [r0, #1262] @ 0x4ee │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b7208 │ │ │ │ mov r1, #126 @ 0x7e │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b2f2c │ │ │ │ + bl 3b2fcc │ │ │ │ ldr r1, [r4, #280] @ 0x118 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b39f4 │ │ │ │ + bl 3b3a94 │ │ │ │ cmp r6, #0 │ │ │ │ bge 2b7210 │ │ │ │ ldr r2, [pc, #456] @ 2b74a4 │ │ │ │ ldr r3, [pc, #440] @ 2b7498 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -331587,31 +331587,31 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2b748c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 3b2444 │ │ │ │ + b 3b24e4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b2f2c │ │ │ │ + bl 3b2fcc │ │ │ │ ldr r2, [pc, #392] @ 2b74a8 │ │ │ │ ldr r3, [pc, #372] @ 2b7498 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2b748c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 3b2490 │ │ │ │ + b 3b2530 │ │ │ │ ldr r3, [pc, #344] @ 2b74ac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b72a4 │ │ │ │ ldr r3, [pc, #328] @ 2b74b0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -331627,24 +331627,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 2b74b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b72a4 │ │ │ │ ldr r3, [pc, #224] @ 2b74bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b7268 │ │ │ │ ldr r3, [pc, #192] @ 2b74b0 │ │ │ │ @@ -331661,53 +331661,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 2b74c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b7268 │ │ │ │ ldr r0, [pc, #100] @ 2b74c4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b72a4 │ │ │ │ ldr r0, [pc, #76] @ 2b74c8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r9 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b7268 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r4, r8, r4, ror #3 │ │ │ │ @ instruction: 0x00475694 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r5, r7, r0, lsl #13 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ @ instruction: 0x00475590 │ │ │ │ subeq r5, r7, ip, asr #10 │ │ │ │ @ instruction: 0x000025bc │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - mlaseq r6, r0, r4, r2 │ │ │ │ + eorseq r2, r6, r0, lsr r5 │ │ │ │ andeq r3, r0, r0, lsl r4 │ │ │ │ - eorseq r2, r6, r4, ror #6 │ │ │ │ - eorseq r2, r6, r0, lsr r4 │ │ │ │ - eorseq r2, r6, ip, ror #6 │ │ │ │ + eorseq r2, r6, r4, lsl #8 │ │ │ │ + @ instruction: 0x003624d0 │ │ │ │ + eorseq r2, r6, ip, lsl #8 │ │ │ │ │ │ │ │ 002b74cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #1476] @ 2b7aa8 │ │ │ │ @@ -331800,15 +331800,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b7650 │ │ │ │ ldr r0, [r4, #296] @ 0x128 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b76d8 │ │ │ │ mov r0, #0 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r3, [pc, #1112] @ 2b7ab8 │ │ │ │ add r8, r4, #8 │ │ │ │ str r1, [sp, #28] │ │ │ │ ldr r5, [sl, r3] │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -331829,15 +331829,15 @@ │ │ │ │ bl 29b258 │ │ │ │ ldrb r3, [r0, #1262] @ 0x4ee │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b771c │ │ │ │ cmp r7, #0 │ │ │ │ blt 2b773c │ │ │ │ mov r0, #0 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b78b4 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b7780 │ │ │ │ ldr r3, [r4, #288] @ 0x120 │ │ │ │ @@ -331852,24 +331852,24 @@ │ │ │ │ blx r2 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b775c │ │ │ │ ldr r3, [r4, #288] @ 0x120 │ │ │ │ b 2b7628 │ │ │ │ mov r1, #126 @ 0x7e │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b2f2c │ │ │ │ + bl 3b2fcc │ │ │ │ ldr r1, [r4, #280] @ 0x118 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b39f4 │ │ │ │ + bl 3b3a94 │ │ │ │ cmp r7, #0 │ │ │ │ bge 2b76c4 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b2444 │ │ │ │ + bl 3b24e4 │ │ │ │ cmp r5, #0 │ │ │ │ bne 2b7998 │ │ │ │ mvn r0, #0 │ │ │ │ b 2b7560 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b7780 │ │ │ │ @@ -331908,24 +331908,24 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r2, r7} │ │ │ │ str r8, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 2b7acc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b76ac │ │ │ │ ldr r3, [pc, #664] @ 2b7ad0 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b7678 │ │ │ │ ldr r3, [pc, #632] @ 2b7ac4 │ │ │ │ @@ -331942,23 +331942,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #552] @ 2b7ad4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b7678 │ │ │ │ ldr r3, [pc, #540] @ 2b7ad8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b76d8 │ │ │ │ ldr r3, [pc, #500] @ 2b7ac4 │ │ │ │ @@ -331966,51 +331966,51 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 2b76d8 │ │ │ │ ldr r3, [r4, #264] @ 0x108 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [sp, #28] │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ ldr r3, [pc, #436] @ 2b7ac8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ subs r5, r5, r0 │ │ │ │ sbc r7, r7, r1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b7a58 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #388] @ 2b7adc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 2b7ae0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b76d8 │ │ │ │ ldr r3, [pc, #344] @ 2b7ae4 │ │ │ │ ldr r4, [pc, r3] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2b7620 │ │ │ │ b 2b752c │ │ │ │ bl 2a7f14 │ │ │ │ @@ -332034,82 +332034,82 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr ip, [pc, #228] @ 2b7aec │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 2b7af0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b755c │ │ │ │ ldr r0, [pc, #196] @ 2b7af4 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b76ac │ │ │ │ ldr r0, [pc, #176] @ 2b7af8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b7678 │ │ │ │ ldr r1, [pc, #156] @ 2b7afc │ │ │ │ ldr r0, [pc, #156] @ 2b7b00 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r5, r7} │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b76d8 │ │ │ │ mvn r1, #21 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b2444 │ │ │ │ + bl 3b24e4 │ │ │ │ b 2b7754 │ │ │ │ ldr r1, [pc, #112] @ 2b7b04 │ │ │ │ ldr r0, [pc, #112] @ 2b7b08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b755c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r5, r7, r8, lsl #7 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r3, r8, r4, lsr #29 │ │ │ │ subeq r5, r7, r8, asr r3 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r5, r7, r4, lsl #6 │ │ │ │ @ instruction: 0x000025bc │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r2, r6, r4, lsr r0 │ │ │ │ + ldrsbeq r2, [r6], -r4 @ │ │ │ │ andeq r3, r0, r0, lsl r4 │ │ │ │ - eorseq r1, r6, r8, lsl #30 │ │ │ │ + eorseq r1, r6, r8, lsr #31 │ │ │ │ @ instruction: 0x000014b4 │ │ │ │ - @ instruction: 0x003621fc │ │ │ │ - eorseq r2, r6, r4, lsr r9 │ │ │ │ + mlaseq r6, ip, r2, r2 │ │ │ │ + @ instruction: 0x003629d4 │ │ │ │ subeq r3, r8, ip, lsr #20 │ │ │ │ andeq r2, r0, r0, lsl #21 │ │ │ │ - eorseq r2, r6, r0, asr #18 │ │ │ │ - mlaseq r5, r8, r8, ip │ │ │ │ - eorseq r1, r6, r4, ror #28 │ │ │ │ - eorseq r1, r6, r0, lsr #27 │ │ │ │ - eorseq r2, r6, ip, ror #1 │ │ │ │ - mlaseq r6, r4, r8, r2 │ │ │ │ - @ instruction: 0x003628b4 │ │ │ │ - eorseq ip, r5, r0, ror #16 │ │ │ │ + eorseq r2, r6, r0, ror #19 │ │ │ │ + eorseq ip, r5, r8, lsr r9 │ │ │ │ + eorseq r1, r6, r4, lsl #30 │ │ │ │ + eorseq r1, r6, r0, asr #28 │ │ │ │ + eorseq r2, r6, ip, lsl #3 │ │ │ │ + eorseq r2, r6, r4, lsr r9 │ │ │ │ + eorseq r2, r6, r4, asr r9 │ │ │ │ + eorseq ip, r5, r0, lsl #18 │ │ │ │ │ │ │ │ 002b7b0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #876] @ 2b7e90 │ │ │ │ @@ -332144,25 +332144,25 @@ │ │ │ │ ldr r3, [r4, #292] @ 0x124 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b7ba8 │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b7b84 │ │ │ │ mov r0, #0 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ bl 2b3128 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 2b7d38 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r3, [pc, #704] @ 2b7ea0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b7b84 │ │ │ │ ldr r3, [pc, #688] @ 2b7ea4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ @@ -332176,23 +332176,23 @@ │ │ │ │ beq 2b7b84 │ │ │ │ ldr r3, [r4, #264] @ 0x108 │ │ │ │ add r2, r4, #8 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, r1 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ ldr r3, [pc, #596] @ 2b7eac │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ subs r7, ip, r0 │ │ │ │ sbc r6, r6, r1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -332200,30 +332200,30 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #528] @ 2b7eb0 │ │ │ │ add r2, r4, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 2b7eb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b7b84 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ beq 2b7d60 │ │ │ │ ldr r3, [pc, #444] @ 2b7ea0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -332248,54 +332248,54 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r7, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ bl 29dbd8 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3b2444 │ │ │ │ + bl 3b24e4 │ │ │ │ b 2b7cf4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3b2f2c │ │ │ │ + bl 3b2fcc │ │ │ │ cmp sl, #0 │ │ │ │ beq 2b7cdc │ │ │ │ mov r0, sl │ │ │ │ - bl 593eb4 │ │ │ │ + bl 593f54 │ │ │ │ mov r0, sl │ │ │ │ - bl 593d4c │ │ │ │ + bl 593dec │ │ │ │ mov r0, sl │ │ │ │ - bl 593b8c │ │ │ │ + bl 593c2c │ │ │ │ bl 176504 │ │ │ │ mov r1, #6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3b2f2c │ │ │ │ + bl 3b2fcc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3b39f4 │ │ │ │ + bl 3b3a94 │ │ │ │ mov r0, sl │ │ │ │ - bl 593b8c │ │ │ │ + bl 593c2c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3b2900 │ │ │ │ + bl 3b29a0 │ │ │ │ b 2b7cdc │ │ │ │ ldr r1, [pc, #236] @ 2b7ebc │ │ │ │ ldr r0, [pc, #236] @ 2b7ec0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, r4, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b7b84 │ │ │ │ ldr r3, [pc, #204] @ 2b7ec4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b7cf0 │ │ │ │ ldr r3, [pc, #156] @ 2b7ea8 │ │ │ │ @@ -332311,50 +332311,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr ip, [pc, #116] @ 2b7ec8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 2b7ecc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b7cf0 │ │ │ │ ldr r1, [pc, #84] @ 2b7ed0 │ │ │ │ ldr r0, [pc, #84] @ 2b7ed4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b7cf0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r4, r7, r8, asr #26 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r4, r7, r8, lsl sp │ │ │ │ subeq r3, r8, ip, asr #16 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ @ instruction: 0x000014b4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x00361eb0 │ │ │ │ - eorseq r2, r6, r8, ror #11 │ │ │ │ + eorseq r1, r6, r0, asr pc │ │ │ │ + eorseq r2, r6, r8, lsl #13 │ │ │ │ subeq r4, r7, r0, ror fp │ │ │ │ - eorseq r1, r6, r8, ror sp │ │ │ │ - eorseq r2, r6, r4, lsr #10 │ │ │ │ + eorseq r1, r6, r8, lsl lr │ │ │ │ + eorseq r2, r6, r4, asr #11 │ │ │ │ andeq r2, r0, r0, lsl #21 │ │ │ │ - eorseq r2, r6, r8, lsl #10 │ │ │ │ - eorseq ip, r5, ip, asr #8 │ │ │ │ - eorseq r2, r6, r0, ror #9 │ │ │ │ - eorseq ip, r5, r8, ror r4 │ │ │ │ + eorseq r2, r6, r8, lsr #11 │ │ │ │ + eorseq ip, r5, ip, ror #9 │ │ │ │ + eorseq r2, r6, r0, lsl #11 │ │ │ │ + eorseq ip, r5, r8, lsl r5 │ │ │ │ │ │ │ │ 002b7ed8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -332371,15 +332371,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 3b2490 │ │ │ │ + b 3b2530 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ │ │ │ │ 002b7f48 : │ │ │ │ @@ -332493,15 +332493,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #4 │ │ │ │ mov r0, #4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 336580 │ │ │ │ + bl 336620 │ │ │ │ ldr r4, [pc, #316] @ 2b8248 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b81a8 │ │ │ │ ldr r3, [pc, #304] @ 2b824c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -332536,15 +332536,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 2b8114 │ │ │ │ ldr r3, [pc, #156] @ 2b8258 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b8128 │ │ │ │ ldr r3, [pc, #140] @ 2b825c │ │ │ │ @@ -332560,55 +332560,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2b8264 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b8128 │ │ │ │ ldr r0, [pc, #52] @ 2b8268 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b8128 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00474794 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r4, r7, r4, ror #14 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r3, r8, r8, lsl #5 │ │ │ │ subeq r4, r7, r0, lsl #14 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r2, r6, r4, asr r1 │ │ │ │ - eorseq r2, r6, r8, ror #2 │ │ │ │ + @ instruction: 0x003621f4 │ │ │ │ + eorseq r2, r6, r8, lsl #4 │ │ │ │ │ │ │ │ 002b826c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 2b74cc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b8298 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b2490 │ │ │ │ + bl 3b2530 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 3b2f2c │ │ │ │ + b 3b2fcc │ │ │ │ │ │ │ │ 002b82a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #276] @ 2b83d4 │ │ │ │ @@ -332643,17 +332643,17 @@ │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 2b83b8 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2b8310 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b2f2c │ │ │ │ + bl 3b2fcc │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b2438 │ │ │ │ + bl 3b24d8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #128] @ 2b83e0 │ │ │ │ ldr r3, [pc, #116] @ 2b83d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -332666,24 +332666,24 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #60] @ 2b83e4 │ │ │ │ - bl 3b39f4 │ │ │ │ + bl 3b3a94 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b39f4 │ │ │ │ + bl 3b3a94 │ │ │ │ b 2b82f8 │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp] │ │ │ │ bl 29dbd8 │ │ │ │ ldr r0, [sp] │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 2b8358 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r4, r7, ip, lsr #11 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strheq r3, [r8], #-4 │ │ │ │ subeq r4, r7, ip, lsl #10 │ │ │ │ cmppl r5, sp, asr #12 │ │ │ │ @@ -332712,30 +332712,30 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r4, #520] @ 0x208 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 5c0f28 │ │ │ │ + b 5c0fc8 │ │ │ │ ldr r3, [pc, #40] @ 2b8488 │ │ │ │ ldr r1, [pc, #40] @ 2b848c │ │ │ │ ldr r0, [pc, #40] @ 2b8490 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 2b8494 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #520 @ 0x208 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r4, r7, r0, ror #8 │ │ │ │ andeq r1, r0, r4, ror #8 │ │ │ │ @ instruction: 0xffff9fe8 │ │ │ │ - subeq ip, r1, r8, lsl #28 │ │ │ │ - eorseq r0, r6, r0, ror ip │ │ │ │ - eorseq r1, r6, r0, asr #30 │ │ │ │ + subeq ip, r1, r8, lsr #29 │ │ │ │ + eorseq r0, r6, r0, lsl sp │ │ │ │ + eorseq r1, r6, r0, ror #31 │ │ │ │ andeq r0, r0, sp, asr #22 │ │ │ │ │ │ │ │ 002b8498 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -332774,15 +332774,15 @@ │ │ │ │ strb r3, [r5, #524] @ 0x20c │ │ │ │ bl 268b84 │ │ │ │ ldr r0, [r5, #520] @ 0x208 │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r5, #520] @ 0x208 │ │ │ │ beq 2b8548 │ │ │ │ - bl 5c0d1c │ │ │ │ + bl 5c0dbc │ │ │ │ ldr r2, [pc, #212] @ 2b8624 │ │ │ │ ldr r3, [pc, #192] @ 2b8614 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -332812,39 +332812,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2b8638 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b84e8 │ │ │ │ ldr r0, [pc, #56] @ 2b863c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b84e8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strheq r4, [r7], #-60 @ 0xffffffc4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x0047439c │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r2, r8, r8, asr #29 │ │ │ │ subeq r4, r7, ip, lsl r3 │ │ │ │ - eorseq r0, r6, r8, ror #22 │ │ │ │ + eorseq r0, r6, r8, lsl #24 │ │ │ │ andeq r3, r0, r0, asr r1 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x00361ddc │ │ │ │ - @ instruction: 0x00361df0 │ │ │ │ + eorseq r1, r6, ip, ror lr │ │ │ │ + mlaseq r6, r0, lr, r1 │ │ │ │ │ │ │ │ 002b8640 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #4004] @ 2b95fc │ │ │ │ @@ -332858,27 +332858,27 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r4, r1 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3b34ac │ │ │ │ + bl 3b354c │ │ │ │ ldr r1, [r4, #260] @ 0x104 │ │ │ │ mov r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3b2304 │ │ │ │ + bl 3b23a4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2b883c │ │ │ │ cmp r5, #0 │ │ │ │ bge 2b8958 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3b2444 │ │ │ │ + bl 3b24e4 │ │ │ │ bl 29044c │ │ │ │ bl 2b11fc │ │ │ │ cmp r0, #4 │ │ │ │ bne 2b8958 │ │ │ │ bl 2a9e68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b8958 │ │ │ │ @@ -332887,61 +332887,61 @@ │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b8ae8 │ │ │ │ bl 2a9e68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ba01c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 3b4080 │ │ │ │ + bl 3b4120 │ │ │ │ ldr r0, [r4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ba088 │ │ │ │ - bl 3b1fcc │ │ │ │ + bl 3b206c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 3b26f8 │ │ │ │ + bl 3b2798 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ mov r6, #0 │ │ │ │ cmp r0, r6 │ │ │ │ str r6, [r4] │ │ │ │ beq 2ba064 │ │ │ │ - bl 3b1fcc │ │ │ │ + bl 3b206c │ │ │ │ ldr r3, [pc, #3796] @ 2b9610 │ │ │ │ ldr r7, [r9, r3] │ │ │ │ ldr r3, [r7] │ │ │ │ add r5, r4, #224 @ 0xe0 │ │ │ │ ldr r2, [pc, #3784] @ 2b9614 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ - bl 3b26f8 │ │ │ │ + bl 3b2798 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #3760] @ 2b9618 │ │ │ │ mov r1, fp │ │ │ │ str r6, [r4, #220] @ 0xdc │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ ldr r0, [r4, #260] @ 0x104 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b87bc │ │ │ │ - bl 3b1fcc │ │ │ │ + bl 3b206c │ │ │ │ ldr r3, [r7] │ │ │ │ add r5, r4, #368 @ 0x170 │ │ │ │ ldr r2, [pc, #3724] @ 2b961c │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #260] @ 0x104 │ │ │ │ - bl 3b4080 │ │ │ │ + bl 3b4120 │ │ │ │ ldr r0, [r4, #260] @ 0x104 │ │ │ │ - bl 3b26f8 │ │ │ │ + bl 3b2798 │ │ │ │ ldr r2, [pc, #3696] @ 2b9620 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r4, #260] @ 0x104 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r0, #408]! @ 0x198 │ │ │ │ mov r2, #6 │ │ │ │ bl 29c750 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b06cc │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ @@ -332954,17 +332954,17 @@ │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 2b87e4 │ │ │ │ ldr r0, [pc, #3612] @ 2b9624 │ │ │ │ add r5, r4, #536 @ 0x218 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a10c4 │ │ │ │ + bl 5a1164 │ │ │ │ ldr r0, [r4, #408] @ 0x198 │ │ │ │ bl 2b15a8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b8810 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b8a70 │ │ │ │ @@ -332981,18 +332981,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r6, #8 │ │ │ │ bhi 2b8918 │ │ │ │ ldrb r3, [r3, r6] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r0, r7 │ │ │ │ - bl 3b3b94 │ │ │ │ + bl 3b3c34 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r7 │ │ │ │ - bl 3b2438 │ │ │ │ + bl 3b24d8 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 2b8b60 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b92d0 │ │ │ │ ldr r3, [pc, #3464] @ 2b962c │ │ │ │ ldr sl, [pc, r3] │ │ │ │ @@ -333024,15 +333024,15 @@ │ │ │ │ bl 2b39c0 │ │ │ │ subs r5, r0, #0 │ │ │ │ bge 2b8688 │ │ │ │ b 2b86b4 │ │ │ │ ldr r0, [pc, #3344] @ 2b9630 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mvn r5, #21 │ │ │ │ b 2b86b4 │ │ │ │ mov r0, #4 │ │ │ │ bl 2b1234 │ │ │ │ ldr r0, [pc, #3316] @ 2b9634 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -333057,24 +333057,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 29b288 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3b3adc │ │ │ │ + bl 3b3b7c │ │ │ │ lsl r6, r0, #16 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r7 │ │ │ │ - bl 3b3adc │ │ │ │ + bl 3b3b7c │ │ │ │ lsr r6, r6, #16 │ │ │ │ lsl r5, r0, #16 │ │ │ │ str r0, [sp, #32] │ │ │ │ mov r0, r7 │ │ │ │ - bl 3b2438 │ │ │ │ + bl 3b24d8 │ │ │ │ lsr r5, r5, #16 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ subs r1, r0, #0 │ │ │ │ bne 2b8c24 │ │ │ │ sub r3, r6, #1 │ │ │ │ ldr r0, [pc, #3152] @ 2b963c │ │ │ │ cmp r3, #10 │ │ │ │ @@ -333129,21 +333129,21 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2928] @ 2b9650 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b8834 │ │ │ │ ldr r3, [pc, #2916] @ 2b9654 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b86f0 │ │ │ │ ldr r3, [pc, #3260] @ 2b97c0 │ │ │ │ @@ -333159,29 +333159,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2816] @ 2b9658 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b86f0 │ │ │ │ ldr r1, [pc, #2804] @ 2b965c │ │ │ │ ldr r0, [pc, #2804] @ 2b9660 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #552 @ 0x228 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ cmp r5, #0 │ │ │ │ bge 2b8688 │ │ │ │ b 2b86b4 │ │ │ │ ldr r3, [pc, #2772] @ 2b9664 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -333199,54 +333199,54 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2668] @ 2b9668 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b8858 │ │ │ │ ldr r0, [pc, #2656] @ 2b966c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b8834 │ │ │ │ ldr r0, [pc, #2644] @ 2b9670 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b86f0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3b2438 │ │ │ │ + bl 3b24d8 │ │ │ │ ldr r3, [r8] │ │ │ │ lsr r6, r0, #31 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #1 │ │ │ │ orreq r6, r6, #1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b8ec8 │ │ │ │ cmp r6, #0 │ │ │ │ beq 2b8688 │ │ │ │ b 2b86ac │ │ │ │ mov r0, #0 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ str r1, [sp, #32] │ │ │ │ mov r6, r0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 2b37c4 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 2b8d68 │ │ │ │ mov r0, #0 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b88e8 │ │ │ │ ldr r3, [pc, #2528] @ 2b9674 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -333254,25 +333254,25 @@ │ │ │ │ ldr r3, [pc, #2840] @ 2b97c0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 2b88e8 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ ldr r5, [sl, #264] @ 0x108 │ │ │ │ add r8, sl, #8 │ │ │ │ mov r3, r1 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ ldr r3, [pc, #2772] @ 2b97c4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ subs r2, r2, r0 │ │ │ │ sbc r6, r6, r1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -333281,35 +333281,35 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #2372] @ 2b9678 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2332] @ 2b967c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b88e8 │ │ │ │ ldr r0, [pc, #2320] @ 2b9680 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r2, sl, #8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2b86b4 │ │ │ │ ldr r3, [pc, #2300] @ 2b9684 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b8a1c │ │ │ │ ldr r3, [pc, #2596] @ 2b97c0 │ │ │ │ @@ -333327,63 +333327,63 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2176] @ 2b9688 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b8a1c │ │ │ │ ldr r0, [sl] │ │ │ │ - bl 3b3b94 │ │ │ │ + bl 3b3c34 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 2b9bec │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b4718 │ │ │ │ + bl 3b47b8 │ │ │ │ ldr r3, [pc, #2132] @ 2b968c │ │ │ │ ldr r2, [pc, #2132] @ 2b9690 │ │ │ │ ldr r1, [pc, #2132] @ 2b9694 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #584 @ 0x248 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #2100] @ 2b9698 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3bf314 │ │ │ │ + bl 3bf3b4 │ │ │ │ ldr r1, [r5, #60] @ 0x3c │ │ │ │ ldr r0, [sl] │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp, #28] │ │ │ │ - bl 3b31a8 │ │ │ │ + bl 3b3248 │ │ │ │ cmp r6, r0 │ │ │ │ mov r5, r0 │ │ │ │ beq 2b9350 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ ldr r0, [pc, #2052] @ 2b969c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r3, [r8] │ │ │ │ blt 2b9aec │ │ │ │ cmp r3, #0 │ │ │ │ mvn r5, #10 │ │ │ │ beq 2b86b4 │ │ │ │ lsr r6, r5, #31 │ │ │ │ @@ -333403,15 +333403,15 @@ │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b9b80 │ │ │ │ ldr r0, [pc, #1940] @ 2b96a0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b8c48 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ bl 2b2630 │ │ │ │ ldr r3, [r8] │ │ │ │ lsr r6, r0, #31 │ │ │ │ mov r5, r0 │ │ │ │ @@ -333424,15 +333424,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ bne 2b98c4 │ │ │ │ cmp r5, #3 │ │ │ │ beq 2b8930 │ │ │ │ ldr r0, [pc, #1860] @ 2b96a4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r3, [r8] │ │ │ │ mvn r5, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b86b4 │ │ │ │ b 2b8ebc │ │ │ │ mov r0, #3 │ │ │ │ bl 2b1234 │ │ │ │ @@ -333496,25 +333496,25 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #1568] @ 2b96b0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r6, r5 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1544] @ 2b96b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r8] │ │ │ │ b 2b8c40 │ │ │ │ mov r0, #1 │ │ │ │ bl 2b1234 │ │ │ │ ldr r3, [pc, #1520] @ 2b96b8 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ @@ -333532,25 +333532,25 @@ │ │ │ │ cmp r5, #16 │ │ │ │ beq 2b9544 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [pc, #1456] @ 2b96bc │ │ │ │ lsl r1, r3, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r6, #1 │ │ │ │ mvn r5, #21 │ │ │ │ ldr r3, [r8] │ │ │ │ b 2b8c40 │ │ │ │ ldr r3, [sl, #220] @ 0xdc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b94c4 │ │ │ │ ldr r0, [pc, #1412] @ 2b96c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b8688 │ │ │ │ ldr r3, [pc, #1448] @ 2b96fc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -333563,15 +333563,15 @@ │ │ │ │ ldr r3, [pc, #1608] @ 2b97c4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrb r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ bne 2b9b78 │ │ │ │ ldr r0, [pc, #1332] @ 2b96c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b8688 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ bl 2b2c50 │ │ │ │ ldr r3, [r8] │ │ │ │ lsr r6, r0, #31 │ │ │ │ mov r5, r0 │ │ │ │ @@ -333582,15 +333582,15 @@ │ │ │ │ cmp r1, #8 │ │ │ │ beq 2b9424 │ │ │ │ ldr r1, [pc, #1272] @ 2b96c8 │ │ │ │ ldr r0, [pc, #1272] @ 2b96cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #596 @ 0x254 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2b9140 │ │ │ │ bl 29b938 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2b9530 │ │ │ │ lsr r6, r5, #31 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r5, #1 │ │ │ │ @@ -333626,30 +333626,30 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ movne r5, #0 │ │ │ │ movne r6, r5 │ │ │ │ bne 2b8ef0 │ │ │ │ b 2b8688 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3b3b94 │ │ │ │ + bl 3b3c34 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2b99ec │ │ │ │ ldr r3, [sl, #220] @ 0xdc │ │ │ │ mov r1, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b9d38 │ │ │ │ mov r0, sl │ │ │ │ bl 29bf98 │ │ │ │ b 2b9140 │ │ │ │ ldr r0, [pc, #1040] @ 2b96d4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b8858 │ │ │ │ ldr r3, [pc, #1024] @ 2b96d8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b889c │ │ │ │ ldr r3, [pc, #1236] @ 2b97c0 │ │ │ │ @@ -333665,23 +333665,23 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 2b96dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b889c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ add r3, r3, r6 │ │ │ │ str r3, [r2, #52] @ 0x34 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -333692,46 +333692,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #584 @ 0x248 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, #29 │ │ │ │ - bl 367224 │ │ │ │ - bl 3b21c8 │ │ │ │ + bl 3672c4 │ │ │ │ + bl 3b2268 │ │ │ │ mov r6, r0 │ │ │ │ b 2b93d8 │ │ │ │ - bl 5bfccc │ │ │ │ + bl 5bfd6c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b93e4 │ │ │ │ ldr r3, [sl, #260] @ 0x104 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b93e4 │ │ │ │ - bl 5bc94c │ │ │ │ + bl 5bc9ec │ │ │ │ mov r5, r0 │ │ │ │ - bl 5bfc70 │ │ │ │ + bl 5bfd10 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bc52c │ │ │ │ - bl 5be190 │ │ │ │ + bl 5bc5cc │ │ │ │ + bl 5be230 │ │ │ │ bl 2a9e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b93a4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 2b8640 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2b9f7c │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b26f8 │ │ │ │ + bl 3b2798 │ │ │ │ lsr r6, r5, #31 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ cmp r5, #1 │ │ │ │ orreq r6, r6, #1 │ │ │ │ ldr r3, [r8] │ │ │ │ b 2b8c40 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #5 │ │ │ │ add r0, sl, #408 @ 0x198 │ │ │ │ @@ -333756,28 +333756,28 @@ │ │ │ │ mov r2, sl │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sl, #828] @ 0x33c │ │ │ │ bl 174e48 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b2c0c │ │ │ │ add r0, sl, #632 @ 0x278 │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ bl 2a9e44 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b9140 │ │ │ │ add r0, sl, #264 @ 0x108 │ │ │ │ - bl 5a10c4 │ │ │ │ + bl 5a1164 │ │ │ │ ldr r3, [sl, #260] @ 0x104 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ba040 │ │ │ │ add r0, sl, #728 @ 0x2d8 │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ b 2b9140 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3b20c8 │ │ │ │ + bl 3b2168 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [sl, #220] @ 0xdc │ │ │ │ beq 2b9f5c │ │ │ │ bl 2a9ef8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b9140 │ │ │ │ ldr r3, [sl, #920] @ 0x398 │ │ │ │ @@ -333792,18 +333792,18 @@ │ │ │ │ lsr r6, r5, #31 │ │ │ │ mov r1, r5 │ │ │ │ cmp r5, #1 │ │ │ │ orreq r6, r6, #1 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #464] @ 2b96f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r3, [r8] │ │ │ │ b 2b8c40 │ │ │ │ - bl 33bb64 │ │ │ │ + bl 33bc04 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2b9140 │ │ │ │ bl 29b8f4 │ │ │ │ b 2b91f0 │ │ │ │ bl 2a9e68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b9cc8 │ │ │ │ @@ -333811,182 +333811,182 @@ │ │ │ │ mov r1, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 2ae394 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b9cb4 │ │ │ │ ldr r0, [sl] │ │ │ │ - bl 3b3bf0 │ │ │ │ + bl 3b3c90 │ │ │ │ mov r5, r1 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 336a38 │ │ │ │ + bl 336ad8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r5, r1 │ │ │ │ cmpeq r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ bne 2b9c9c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sl] │ │ │ │ rsb r5, r3, #0 │ │ │ │ - bl 3b3bf0 │ │ │ │ + bl 3b3c90 │ │ │ │ cmp r1, r6 │ │ │ │ cmpeq r0, r5 │ │ │ │ bne 2b9c7c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, #1 │ │ │ │ bl 2ae1b8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b9e7c │ │ │ │ mov r0, sl │ │ │ │ - bl 33c2bc │ │ │ │ + bl 33c35c │ │ │ │ subs r6, r0, #0 │ │ │ │ movne r6, #1 │ │ │ │ rsb r5, r6, #0 │ │ │ │ and r6, r6, #255 @ 0xff │ │ │ │ b 2b9120 │ │ │ │ bl 2a9e68 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2b9120 │ │ │ │ ldr r0, [pc, #260] @ 2b96f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2b9118 │ │ │ │ subeq r4, r7, r4, lsl r2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r0, r6, r0, ror sl │ │ │ │ + eorseq r0, r6, r0, lsl fp │ │ │ │ strdeq r4, [r7], #-20 @ 0xffffffec │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ andeq r0, r0, pc, ror fp │ │ │ │ andeq r0, r0, r9, lsl #23 │ │ │ │ andeq r0, r0, sp, lsl #23 │ │ │ │ - @ instruction: 0x0035c8d0 │ │ │ │ - strdeq ip, [r1], #-144 @ 0xffffff70 │ │ │ │ + eorseq ip, r5, r0, ror r9 │ │ │ │ + @ instruction: 0x0041ca90 │ │ │ │ subeq r2, r8, r4, lsl fp │ │ │ │ - mlaseq r6, r8, r2, r2 │ │ │ │ + eorseq r2, r6, r8, lsr r3 │ │ │ │ @ instruction: 0xffffba94 │ │ │ │ subeq r3, r7, ip, lsl #30 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ subeq r4, r6, r4, asr #25 │ │ │ │ @ instruction: 0x00464c98 │ │ │ │ - subeq ip, r1, r2, lsl #16 │ │ │ │ + subeq ip, r1, r2, lsr #17 │ │ │ │ andeq r3, r0, r0, ror r2 │ │ │ │ - eorseq r2, r6, ip, ror #2 │ │ │ │ + eorseq r2, r6, ip, lsl #4 │ │ │ │ andeq r2, r0, r8, asr sl │ │ │ │ - eorseq r2, r6, r4, lsl #1 │ │ │ │ - subeq ip, r1, r4, lsl #14 │ │ │ │ - eorseq r1, r6, r4, ror #17 │ │ │ │ + eorseq r2, r6, r4, lsr #2 │ │ │ │ + subeq ip, r1, r4, lsr #15 │ │ │ │ + eorseq r1, r6, r4, lsl #19 │ │ │ │ andeq r3, r0, r8, asr r1 │ │ │ │ - eorseq r1, r6, r0, lsl r8 │ │ │ │ - eorseq r2, r6, r4, ror r0 │ │ │ │ - eorseq r1, r6, r8, ror #31 │ │ │ │ + @ instruction: 0x003618b0 │ │ │ │ + eorseq r2, r6, r4, lsl r1 │ │ │ │ + eorseq r2, r6, r8, lsl #1 │ │ │ │ muleq r0, ip, lr │ │ │ │ - eorseq r0, r6, r0, lsr #28 │ │ │ │ - eorseq r0, r6, r0, lsr #27 │ │ │ │ - eorseq r1, r6, ip, ror r7 │ │ │ │ + eorseq r0, r6, r0, asr #29 │ │ │ │ + eorseq r0, r6, r0, asr #28 │ │ │ │ + eorseq r1, r6, ip, lsl r8 │ │ │ │ andeq r3, r0, r4, ror #11 │ │ │ │ - eorseq r1, r6, r8, lsr r7 │ │ │ │ - subeq ip, r1, r0, lsr r4 │ │ │ │ - mlaseq r3, r0, fp, r2 │ │ │ │ - eorseq r2, r3, r4, lsr #23 │ │ │ │ - eorseq r1, r6, r0, asr #17 │ │ │ │ - mlaseq r6, ip, r8, r1 │ │ │ │ - eorseq r1, r6, r4, lsl #25 │ │ │ │ - eorseq r1, r6, r4, asr #22 │ │ │ │ - eorseq r1, r6, ip, lsr sl │ │ │ │ + @ instruction: 0x003617d8 │ │ │ │ + ldrdeq ip, [r1], #-64 @ 0xffffffc0 │ │ │ │ + eorseq r2, r3, r0, lsr ip │ │ │ │ + eorseq r2, r3, r4, asr #24 │ │ │ │ + eorseq r1, r6, r0, ror #18 │ │ │ │ + eorseq r1, r6, ip, lsr r9 │ │ │ │ + eorseq r1, r6, r4, lsr #26 │ │ │ │ + eorseq r1, r6, r4, ror #23 │ │ │ │ + @ instruction: 0x00361adc │ │ │ │ muleq r0, r4, r0 │ │ │ │ - eorseq ip, r5, r0, lsr #26 │ │ │ │ - @ instruction: 0x003618fc │ │ │ │ + eorseq ip, r5, r0, asr #27 │ │ │ │ + mlaseq r6, ip, r9, r1 │ │ │ │ andeq r1, r0, r4, lsl r6 │ │ │ │ - @ instruction: 0x003617fc │ │ │ │ - mlaseq r6, r4, r4, r1 │ │ │ │ - eorseq r1, r6, r4, lsl #20 │ │ │ │ - @ instruction: 0x0041c09c │ │ │ │ - @ instruction: 0x003618fc │ │ │ │ + mlaseq r6, ip, r8, r1 │ │ │ │ + eorseq r1, r6, r4, lsr r5 │ │ │ │ + eorseq r1, r6, r4, lsr #21 │ │ │ │ + subeq ip, r1, ip, lsr r1 │ │ │ │ + mlaseq r6, ip, r9, r1 │ │ │ │ subeq r2, r8, ip, lsr #3 │ │ │ │ - eorseq r1, r6, r0, ror r1 │ │ │ │ + eorseq r1, r6, r0, lsl r2 │ │ │ │ muleq r0, ip, r5 │ │ │ │ - eorseq r1, r6, r4, lsr r1 │ │ │ │ - strdeq fp, [r1], #-228 @ 0xffffff1c │ │ │ │ - eorseq r2, r3, r4, asr r6 │ │ │ │ - eorseq r2, r3, r8, ror #12 │ │ │ │ - eorseq sp, r2, ip, asr #1 │ │ │ │ + @ instruction: 0x003611d4 │ │ │ │ + @ instruction: 0x0041bf94 │ │ │ │ + @ instruction: 0x003326f4 │ │ │ │ + eorseq r2, r3, r8, lsl #14 │ │ │ │ + eorseq sp, r2, ip, ror #2 │ │ │ │ @ instruction: 0xffff95b8 │ │ │ │ - ldrsheq r1, [r6], -ip @ │ │ │ │ - @ instruction: 0x003612b8 │ │ │ │ + mlaseq r6, ip, r1, r1 │ │ │ │ + eorseq r1, r6, r8, asr r3 │ │ │ │ andeq r2, r0, r4, lsr #29 │ │ │ │ andeq r3, r0, r4, ror #5 │ │ │ │ - eorseq r0, r6, ip, ror #30 │ │ │ │ + eorseq r1, r6, ip │ │ │ │ andeq r1, r0, r8, ror #14 │ │ │ │ - eorseq r1, r6, r8, lsr #2 │ │ │ │ - eorseq r1, r6, ip, lsl #1 │ │ │ │ - @ instruction: 0x00360ff0 │ │ │ │ - eorseq r0, r6, ip, asr #22 │ │ │ │ + eorseq r1, r6, r8, asr #3 │ │ │ │ + eorseq r1, r6, ip, lsr #2 │ │ │ │ + mlaseq r6, r0, r0, r1 │ │ │ │ + eorseq r0, r6, ip, ror #23 │ │ │ │ andeq r3, r0, r0, lsr #2 │ │ │ │ - @ instruction: 0x00360bf4 │ │ │ │ - eorseq r0, r6, r0, ror pc │ │ │ │ - eorseq r0, r6, r4, asr #29 │ │ │ │ + mlaseq r6, r4, ip, r0 │ │ │ │ + eorseq r1, r6, r0, lsl r0 │ │ │ │ + eorseq r0, r6, r4, ror #30 │ │ │ │ andeq r2, r0, r8, lsl #14 │ │ │ │ - ldrsheq r0, [r6], -r8 @ │ │ │ │ - eorseq r0, r6, r8, lsr lr │ │ │ │ - eorseq r0, r6, r8, lsr #31 │ │ │ │ - mlaseq r6, r0, r9, r0 │ │ │ │ + mlaseq r6, r8, r1, r0 │ │ │ │ + @ instruction: 0x00360ed8 │ │ │ │ + eorseq r1, r6, r8, asr #32 │ │ │ │ + eorseq r0, r6, r0, lsr sl │ │ │ │ andeq r2, r0, r4, lsr #6 │ │ │ │ - eorseq r0, r6, r8, ror sl │ │ │ │ - eorseq r0, r6, ip, lsr r8 │ │ │ │ - eorseq r0, r6, r4, ror #25 │ │ │ │ - eorseq r0, r6, ip, lsl #25 │ │ │ │ - eorseq r0, r6, ip, lsl #24 │ │ │ │ - ldrsbeq ip, [r5], -r0 @ │ │ │ │ - @ instruction: 0x00360cf0 │ │ │ │ - eorseq r0, r6, r8, ror #18 │ │ │ │ - eorseq r0, r6, r8, asr #22 │ │ │ │ - eorseq r0, r6, r8, ror #18 │ │ │ │ - eorseq r0, r6, r0, lsl #15 │ │ │ │ - eorseq r0, r6, r0, lsr r8 │ │ │ │ - @ instruction: 0x00360cfc │ │ │ │ - @ instruction: 0x0035feb4 │ │ │ │ - eorseq r0, r6, r4, lsr ip │ │ │ │ - mlaseq r5, r4, sp, pc @ │ │ │ │ - mlaseq r5, ip, sp, pc @ │ │ │ │ - eorseq r0, r6, ip, lsl #24 │ │ │ │ + eorseq r0, r6, r8, lsl fp │ │ │ │ + @ instruction: 0x003608dc │ │ │ │ + eorseq r0, r6, r4, lsl #27 │ │ │ │ + eorseq r0, r6, ip, lsr #26 │ │ │ │ + eorseq r0, r6, ip, lsr #25 │ │ │ │ + eorseq ip, r5, r0, ror r1 │ │ │ │ + mlaseq r6, r0, sp, r0 │ │ │ │ + eorseq r0, r6, r8, lsl #20 │ │ │ │ + eorseq r0, r6, r8, ror #23 │ │ │ │ + eorseq r0, r6, r8, lsl #20 │ │ │ │ + eorseq r0, r6, r0, lsr #16 │ │ │ │ + @ instruction: 0x003608d0 │ │ │ │ + mlaseq r6, ip, sp, r0 │ │ │ │ + eorseq pc, r5, r4, asr pc @ │ │ │ │ + @ instruction: 0x00360cd4 │ │ │ │ + eorseq pc, r5, r4, lsr lr @ │ │ │ │ + eorseq pc, r5, ip, lsr lr @ │ │ │ │ + eorseq r0, r6, ip, lsr #25 │ │ │ │ andeq r1, r0, ip, asr #21 │ │ │ │ - eorseq r0, r6, r0, lsl #25 │ │ │ │ + eorseq r0, r6, r0, lsr #26 │ │ │ │ andeq r3, r0, r8, ror #12 │ │ │ │ - eorseq r0, r6, r4, ror r8 │ │ │ │ - eorseq r0, r6, r0, lsr fp │ │ │ │ - eorseq r0, r6, r4, asr #21 │ │ │ │ - eorseq r0, r6, r0, lsl #17 │ │ │ │ - @ instruction: 0x00360af4 │ │ │ │ - mlaseq r6, r8, sl, r0 │ │ │ │ - @ instruction: 0x003607b0 │ │ │ │ - eorseq r0, r6, r0, lsr #13 │ │ │ │ - eorseq r0, r6, r4, ror #17 │ │ │ │ + eorseq r0, r6, r4, lsl r9 │ │ │ │ + @ instruction: 0x00360bd0 │ │ │ │ + eorseq r0, r6, r4, ror #22 │ │ │ │ + eorseq r0, r6, r0, lsr #18 │ │ │ │ + mlaseq r6, r4, fp, r0 │ │ │ │ + eorseq r0, r6, r8, lsr fp │ │ │ │ + eorseq r0, r6, r0, asr r8 │ │ │ │ + eorseq r0, r6, r0, asr #14 │ │ │ │ + eorseq r0, r6, r4, lsl #19 │ │ │ │ andeq r3, r0, r0, asr #6 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r0, r6, r0, ror #15 │ │ │ │ - eorseq r0, r6, r4, lsr #22 │ │ │ │ - @ instruction: 0x003607f0 │ │ │ │ - subeq fp, r1, r4, asr #4 │ │ │ │ - eorseq pc, r5, ip, lsr #1 │ │ │ │ - eorseq r0, r6, r8, ror #23 │ │ │ │ + eorseq r0, r6, r0, lsl #17 │ │ │ │ + eorseq r0, r6, r4, asr #23 │ │ │ │ + mlaseq r6, r0, r8, r0 │ │ │ │ + subeq fp, r1, r4, ror #5 │ │ │ │ + eorseq pc, r5, ip, asr #2 │ │ │ │ + eorseq r0, r6, r8, lsl #25 │ │ │ │ andeq r0, r0, sp, ror #22 │ │ │ │ - subeq fp, r1, r0, lsr #4 │ │ │ │ - eorseq pc, r5, r8, lsl #1 │ │ │ │ - eorseq r0, r6, r8, ror #21 │ │ │ │ + subeq fp, r1, r0, asr #5 │ │ │ │ + eorseq pc, r5, r8, lsr #2 │ │ │ │ + eorseq r0, r6, r8, lsl #23 │ │ │ │ andeq r0, r0, r5, lsr #18 │ │ │ │ - strdeq fp, [r1], #-28 @ 0xffffffe4 │ │ │ │ - eorseq pc, r5, r4, rrx │ │ │ │ - @ instruction: 0x00360bb8 │ │ │ │ + @ instruction: 0x0041b29c │ │ │ │ + eorseq pc, r5, r4, lsl #2 │ │ │ │ + eorseq r0, r6, r8, asr ip │ │ │ │ andeq r0, r0, sl, ror fp │ │ │ │ - ldrdeq fp, [r1], #-24 @ 0xffffffe8 │ │ │ │ - eorseq pc, r5, r0, asr #32 │ │ │ │ - eorseq sl, r5, r4, ror r6 │ │ │ │ + subeq fp, r1, r8, ror r2 │ │ │ │ + eorseq pc, r5, r0, ror #1 │ │ │ │ + eorseq sl, r5, r4, lsl r7 │ │ │ │ andeq r0, r0, r5, ror fp │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b86b4 │ │ │ │ ldr r3, [pc, #-300] @ 2b96fc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -334016,21 +334016,21 @@ │ │ │ │ beq 2b9f6c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-440] @ 2b9704 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b90e8 │ │ │ │ ldr r3, [pc, #-452] @ 2b9708 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b8f50 │ │ │ │ ldr r3, [pc, #-288] @ 2b97c0 │ │ │ │ @@ -334046,21 +334046,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-552] @ 2b970c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b8f50 │ │ │ │ ldr r3, [pc, #-536] @ 2b972c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b8fbc │ │ │ │ ldr r3, [pc, #-408] @ 2b97c0 │ │ │ │ @@ -334076,31 +334076,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #-656] @ 2b9710 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-676] @ 2b9714 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b8fbc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ and r2, r2, r0 │ │ │ │ ldr r0, [pc, #-700] @ 2b9718 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b8928 │ │ │ │ mvn r5, #21 │ │ │ │ b 2b8ebc │ │ │ │ ldr r3, [pc, #-728] @ 2b971c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ @@ -334120,22 +334120,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-832] @ 2b9720 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b92a0 │ │ │ │ ldr r3, [pc, #-836] @ 2b972c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b8fe4 │ │ │ │ ldr r3, [pc, #-708] @ 2b97c0 │ │ │ │ @@ -334151,24 +334151,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #-936] @ 2b9724 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-956] @ 2b9728 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b8fe4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b86b4 │ │ │ │ b 2b8ebc │ │ │ │ ldr r3, [pc, #-980] @ 2b972c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -334186,53 +334186,53 @@ │ │ │ │ beq 2b9d94 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #-1064] @ 2b9730 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1084] @ 2b9734 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b8f9c │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r5 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1152] @ 2b9738 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b8c48 │ │ │ │ bl 2a9e68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b8fb0 │ │ │ │ mov r0, sl │ │ │ │ bl 2ae994 │ │ │ │ b 2b8fb0 │ │ │ │ ldr r0, [pc, #-1188] @ 2b973c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b8a1c │ │ │ │ ldr r3, [pc, #-1204] @ 2b9740 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b8e28 │ │ │ │ ldr r3, [pc, #-1096] @ 2b97c0 │ │ │ │ @@ -334248,122 +334248,122 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1308] @ 2b9744 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b8e28 │ │ │ │ ldr r0, [pc, #-1320] @ 2b9748 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b889c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1340] @ 2b974c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r6, #1 │ │ │ │ mvn r5, #0 │ │ │ │ b 2b9120 │ │ │ │ stm sp, {r0, r3} │ │ │ │ ldr r0, [pc, #-1368] @ 2b9750 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2b9c90 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b1234 │ │ │ │ b 2b9c90 │ │ │ │ ldr r0, [pc, #-1404] @ 2b9754 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2b9118 │ │ │ │ ldr r1, [pc, #-1416] @ 2b9758 │ │ │ │ ldr r0, [pc, #-1416] @ 2b975c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b9120 │ │ │ │ mov r6, r5 │ │ │ │ b 2b8c40 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ mov r6, #1 │ │ │ │ ldr r3, [r8] │ │ │ │ mvn r5, #0 │ │ │ │ b 2b8c40 │ │ │ │ ldr r0, [pc, #-1464] @ 2b9760 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b92a0 │ │ │ │ ldr r0, [pc, #-1480] @ 2b9764 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2b9c90 │ │ │ │ ldr r0, [pc, #-1496] @ 2b9768 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2b8f68 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-1512] @ 2b976c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2b8928 │ │ │ │ ldr r0, [pc, #-1528] @ 2b9770 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r3, [r8] │ │ │ │ mvn r5, #33 @ 0x21 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b86b4 │ │ │ │ b 2b8ebc │ │ │ │ ldr r0, [pc, #-1560] @ 2b9774 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b8f50 │ │ │ │ ldr r1, [pc, #-1572] @ 2b9778 │ │ │ │ ldr r0, [pc, #-1572] @ 2b977c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b8f9c │ │ │ │ ldr r1, [pc, #-1588] @ 2b9780 │ │ │ │ ldr r0, [pc, #-1588] @ 2b9784 │ │ │ │ stm sp, {r2, r6} │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b88e8 │ │ │ │ mov r0, sl │ │ │ │ bl 2b07a4 │ │ │ │ mvn r5, #0 │ │ │ │ ldr r3, [r8] │ │ │ │ b 2b8c40 │ │ │ │ ldr r0, [pc, #-1636] @ 2b9788 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r6, #1 │ │ │ │ ldr r3, [r8] │ │ │ │ mvn r5, #0 │ │ │ │ b 2b8c40 │ │ │ │ ldr r3, [pc, #-1664] @ 2b978c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -334382,24 +334382,24 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1764] @ 2b9790 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b9444 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 2b9c90 │ │ │ │ ldr r3, [pc, #-1788] @ 2b9794 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b936c │ │ │ │ ldr r3, [pc, #-1764] @ 2b97c0 │ │ │ │ @@ -334415,52 +334415,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1892] @ 2b9798 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b936c │ │ │ │ ldr r1, [pc, #-1904] @ 2b979c │ │ │ │ ldr r0, [pc, #-1904] @ 2b97a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b8fe4 │ │ │ │ ldr r0, [pc, #-1920] @ 2b97a4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b936c │ │ │ │ ldr r1, [pc, #-1936] @ 2b97a8 │ │ │ │ ldr r0, [pc, #-1936] @ 2b97ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b8fbc │ │ │ │ ldr r0, [pc, #-1952] @ 2b97b0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b8e28 │ │ │ │ ldr r0, [pc, #-1968] @ 2b97b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2b8f68 │ │ │ │ ldr r0, [pc, #-1980] @ 2b97b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b90e8 │ │ │ │ ldr r3, [pc, #-1992] @ 2b97bc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b9400 │ │ │ │ ldr r3, [pc, #-2008] @ 2b97c0 │ │ │ │ @@ -334476,31 +334476,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2088] @ 2b97c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b9400 │ │ │ │ ldr r0, [pc, #-2100] @ 2b97cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b9444 │ │ │ │ ldr r0, [pc, #-2112] @ 2b97d0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2b9400 │ │ │ │ ldr r3, [pc, #-2128] @ 2b97d4 │ │ │ │ ldr r1, [pc, #-2128] @ 2b97d8 │ │ │ │ ldr r0, [pc, #-2128] @ 2b97dc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2132] @ 2b97e0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -334550,64 +334550,64 @@ │ │ │ │ ldr r9, [pc, #720] @ 2ba3b8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [r5], #408 @ 0x198 │ │ │ │ mov r4, r0 │ │ │ │ bl 29b258 │ │ │ │ mov r8, r0 │ │ │ │ - bl 367d5c │ │ │ │ + bl 367dfc │ │ │ │ mov r2, #5 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r5 │ │ │ │ bl 29c750 │ │ │ │ add r0, r4, #24 │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ ldr r3, [pc, #668] @ 2ba3bc │ │ │ │ ldr sl, [r9, r3] │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ba29c │ │ │ │ - bl 5af8e8 │ │ │ │ + bl 5af988 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #1 │ │ │ │ - bl 3b3dbc │ │ │ │ + bl 3b3e5c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b8640 │ │ │ │ ldr r7, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3b3dbc │ │ │ │ + bl 3b3e5c │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ba314 │ │ │ │ cmp r6, #0 │ │ │ │ blt 2ba208 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl 5a135c │ │ │ │ + bl 5a13fc │ │ │ │ mov r0, r4 │ │ │ │ bl 2b07a4 │ │ │ │ mov r2, #9 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #5 │ │ │ │ bl 29c750 │ │ │ │ ldr r0, [pc, #552] @ 2ba3c0 │ │ │ │ ldr r1, [pc, #552] @ 2ba3c4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r5, #0 │ │ │ │ bl 268ae0 │ │ │ │ bl 29b324 │ │ │ │ bl 268b84 │ │ │ │ - bl 5afcb8 │ │ │ │ + bl 5afd58 │ │ │ │ mov r0, #5 │ │ │ │ strb r5, [r4, #205] @ 0xcd │ │ │ │ bl 2b1234 │ │ │ │ mov r0, r8 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ ldr r2, [pc, #508] @ 2ba3c8 │ │ │ │ ldr r3, [pc, #484] @ 2ba3b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -334619,48 +334619,48 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 3b2444 │ │ │ │ + bl 3b24e4 │ │ │ │ bl 29044c │ │ │ │ bl 2b11fc │ │ │ │ cmp r0, #4 │ │ │ │ beq 2ba264 │ │ │ │ ldr r1, [pc, #416] @ 2ba3cc │ │ │ │ ldr r0, [pc, #416] @ 2ba3d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, r1, #684 @ 0x2ac │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #5 │ │ │ │ mov r0, r5 │ │ │ │ bl 29c750 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b07a4 │ │ │ │ - bl 5afcb8 │ │ │ │ + bl 5afd58 │ │ │ │ mov r0, #1 │ │ │ │ bl 177140 │ │ │ │ bl 2a9e68 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2ba224 │ │ │ │ bl 2a9d00 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ba224 │ │ │ │ ldr r1, [pc, #336] @ 2ba3d4 │ │ │ │ ldr r0, [pc, #336] @ 2ba3d8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ add r1, r1, #684 @ 0x2ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2ba170 │ │ │ │ ldr r3, [pc, #312] @ 2ba3dc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ba12c │ │ │ │ ldr r3, [pc, #296] @ 2ba3e0 │ │ │ │ @@ -334676,21 +334676,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 2ba3e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2ba12c │ │ │ │ ldr r3, [pc, #208] @ 2ba3ec │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ba168 │ │ │ │ ldr r3, [pc, #176] @ 2ba3e0 │ │ │ │ @@ -334706,50 +334706,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2ba3f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2ba168 │ │ │ │ ldr r0, [pc, #96] @ 2ba3f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2ba168 │ │ │ │ ldr r0, [pc, #84] @ 2ba3f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2ba12c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r2, r7, r8, lsr #15 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r2, r7, r8, lsl #15 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - eorseq lr, r5, r4, asr #30 │ │ │ │ + eorseq lr, r5, r4, ror #31 │ │ │ │ andeq r0, r0, r7, asr #16 │ │ │ │ subeq r2, r7, r0, lsr #13 │ │ │ │ - subeq fp, r1, r0, asr #32 │ │ │ │ - @ instruction: 0x00360bd4 │ │ │ │ - subeq sl, r1, r8, ror #31 │ │ │ │ - @ instruction: 0x00360ab8 │ │ │ │ + subeq fp, r1, r0, ror #1 │ │ │ │ + eorseq r0, r6, r4, ror ip │ │ │ │ + subeq fp, r1, r8, lsl #1 │ │ │ │ + eorseq r0, r6, r8, asr fp │ │ │ │ andeq r3, r0, ip, asr #8 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - mlaseq r6, r8, r9, r0 │ │ │ │ + eorseq r0, r6, r8, lsr sl │ │ │ │ andeq r2, r0, r0, lsl #6 │ │ │ │ - eorseq r0, r6, r4, ror r9 │ │ │ │ - mlaseq r6, r4, r9, r0 │ │ │ │ - eorseq r0, r6, r0, lsr r9 │ │ │ │ + eorseq r0, r6, r4, lsl sl │ │ │ │ + eorseq r0, r6, r4, lsr sl │ │ │ │ + @ instruction: 0x003609d0 │ │ │ │ │ │ │ │ 002ba3fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #1576] @ 2baa3c │ │ │ │ @@ -334782,24 +334782,24 @@ │ │ │ │ bne 2ba608 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2ba464 │ │ │ │ ldr r4, [r6, #520] @ 0x208 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2baa18 │ │ │ │ - bl 5c0c64 │ │ │ │ + bl 5c0d04 │ │ │ │ strb r4, [r6, #524] @ 0x20c │ │ │ │ str r0, [r6, #520] @ 0x208 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b3b94 │ │ │ │ + bl 3b3c34 │ │ │ │ ldr r3, [pc, #1436] @ 2baa4c │ │ │ │ cmp r0, r3 │ │ │ │ bne 2ba960 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b3b94 │ │ │ │ + bl 3b3c34 │ │ │ │ cmp r0, #2 │ │ │ │ beq 2ba9f0 │ │ │ │ cmp r0, #3 │ │ │ │ bne 2ba94c │ │ │ │ bl 29b258 │ │ │ │ ldrb r3, [r0, #1261] @ 0x4ed │ │ │ │ cmp r3, #0 │ │ │ │ @@ -334836,25 +334836,25 @@ │ │ │ │ subs fp, r0, #0 │ │ │ │ blt 2ba684 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2ba504 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #0 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ bl 2a9ef8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2ba6bc │ │ │ │ bl 26825c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b8640 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r6, #120 @ 0x78 │ │ │ │ - bl 5a1208 │ │ │ │ + bl 5a12a8 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ba82c │ │ │ │ ldrb r3, [r6, #205] @ 0xcd │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ba5c4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -334887,46 +334887,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r2, [pc, #1084] @ 2baa68 │ │ │ │ add r0, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ mvn r4, #21 │ │ │ │ b 2ba5c4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b34ac │ │ │ │ + bl 3b354c │ │ │ │ cmp r0, #7 │ │ │ │ bne 2ba9bc │ │ │ │ ldr r2, [pc, #1032] @ 2baa6c │ │ │ │ ldr r1, [pc, #1032] @ 2baa70 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3af6e8 │ │ │ │ + bl 3af788 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2ba4dc │ │ │ │ b 2ba5c4 │ │ │ │ ldr r1, [pc, #1000] @ 2baa74 │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a7b20 │ │ │ │ + bl 5a7bc0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b2444 │ │ │ │ + bl 3b24e4 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #0 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 2ba644 │ │ │ │ ldr r3, [pc, #948] @ 2baa78 │ │ │ │ ldr r4, [pc, r3] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2ba708 │ │ │ │ ldr r3, [r4, #288] @ 0x120 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -334965,22 +334965,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #764] @ 2baa88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2ba57c │ │ │ │ bl 29b258 │ │ │ │ bl 29f10c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ba8a8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r6, #524] @ 0x20c │ │ │ │ @@ -335004,21 +335004,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 2baa90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2ba4f0 │ │ │ │ ldr r3, [pc, #608] @ 2baa94 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ba5a4 │ │ │ │ ldr r3, [pc, #568] @ 2baa80 │ │ │ │ @@ -335034,113 +335034,113 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #504] @ 2baa98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2ba5a4 │ │ │ │ bl 268b84 │ │ │ │ ldr r0, [r6, #520] @ 0x208 │ │ │ │ - bl 5c0df8 │ │ │ │ + bl 5c0e98 │ │ │ │ ldr r0, [pc, #480] @ 2baa9c │ │ │ │ mov r1, #160 @ 0xa0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 268ae0 │ │ │ │ mov r0, r7 │ │ │ │ bl 29f10c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2ba7a4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b2438 │ │ │ │ + bl 3b24d8 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, r0 │ │ │ │ strb r3, [r6, #524] @ 0x20c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2ba5c0 │ │ │ │ - bl 360c44 │ │ │ │ + bl 360ce4 │ │ │ │ ldr ip, [pc, #420] @ 2baaa0 │ │ │ │ ldr r2, [pc, #420] @ 2baaa4 │ │ │ │ ldr r1, [pc, #420] @ 2baaa8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #512 @ 0x200 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldrb r3, [r0, #49] @ 0x31 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ba5c0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b34ac │ │ │ │ + bl 3b354c │ │ │ │ and r1, r0, #255 @ 0xff │ │ │ │ cmp r1, #6 │ │ │ │ beq 2ba970 │ │ │ │ ldr r0, [pc, #360] @ 2baaac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2ba5c0 │ │ │ │ ldr r0, [pc, #348] @ 2baab0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mvn r4, #94 @ 0x5e │ │ │ │ b 2ba5c4 │ │ │ │ ldr r0, [pc, #332] @ 2baab4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2ba644 │ │ │ │ mov r0, #4096 @ 0x1000 │ │ │ │ bl 1774c4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b3b94 │ │ │ │ + bl 3b3c34 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2ba9b0 │ │ │ │ cmp r6, #4096 @ 0x1000 │ │ │ │ movcc r7, r6 │ │ │ │ movcs r7, #4096 @ 0x1000 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b31a8 │ │ │ │ + bl 3b3248 │ │ │ │ subs r6, r6, r7 │ │ │ │ bne 2ba98c │ │ │ │ mov r0, r8 │ │ │ │ bl 1753dc │ │ │ │ b 2ba5c0 │ │ │ │ ldr r0, [pc, #244] @ 2baab8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2ba644 │ │ │ │ ldr r0, [pc, #232] @ 2baabc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2ba4f0 │ │ │ │ ldr r0, [pc, #220] @ 2baac0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2ba5a4 │ │ │ │ ldr r0, [pc, #204] @ 2baac4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2ba958 │ │ │ │ ldr r0, [pc, #192] @ 2baac8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2ba57c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #172] @ 2baacc │ │ │ │ ldr r1, [pc, #172] @ 2baad0 │ │ │ │ ldr r0, [pc, #172] @ 2baad4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -335152,45 +335152,45 @@ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r2, r7, r4, lsr r4 │ │ │ │ subeq r0, r8, r8, ror #30 │ │ │ │ cmppl r5, sp, asr #12 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ strheq r0, [r8], #-236 @ 0xffffff14 │ │ │ │ subeq r2, r7, r0, lsr #5 │ │ │ │ - subeq sl, r1, r0, asr ip │ │ │ │ - eorseq pc, r5, r8, lsl #22 │ │ │ │ - @ instruction: 0x0035eab0 │ │ │ │ + strdeq sl, [r1], #-192 @ 0xffffff40 │ │ │ │ + eorseq pc, r5, r8, lsr #23 │ │ │ │ + eorseq lr, r5, r0, asr fp │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ subeq r0, r8, ip, asr #26 │ │ │ │ subeq r3, r6, r0, asr r0 │ │ │ │ - eorseq r0, r6, r0, ror r8 │ │ │ │ + eorseq r0, r6, r0, lsl r9 │ │ │ │ strdeq r0, [r8], #-196 @ 0xffffff3c │ │ │ │ andeq r3, r0, ip, ror #6 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - mlaseq r6, ip, r7, r0 │ │ │ │ + eorseq r0, r6, ip, lsr r8 │ │ │ │ andeq r2, r0, r8, lsl #27 │ │ │ │ - eorseq r0, r6, r4, lsr #13 │ │ │ │ + eorseq r0, r6, r4, asr #14 │ │ │ │ andeq r2, r0, r4, ror #12 │ │ │ │ - eorseq r0, r6, ip, lsl r7 │ │ │ │ - eorseq lr, r5, r0, lsr #16 │ │ │ │ - subeq sl, r1, ip, ror #18 │ │ │ │ - eorseq fp, r2, r0, lsr #12 │ │ │ │ - eorseq fp, r2, ip, ror #22 │ │ │ │ - eorseq r0, r6, r8, asr #13 │ │ │ │ - eorseq r0, r6, ip, lsr #10 │ │ │ │ - eorseq r0, r6, ip, asr #9 │ │ │ │ - eorseq r0, r6, r4, ror #9 │ │ │ │ - eorseq r0, r6, r8, lsl r5 │ │ │ │ - eorseq r0, r6, r4, lsl #12 │ │ │ │ - eorseq r0, r6, r4, asr r4 │ │ │ │ + @ instruction: 0x003607bc │ │ │ │ + eorseq lr, r5, r0, asr #17 │ │ │ │ + subeq sl, r1, ip, lsl #20 │ │ │ │ + eorseq fp, r2, r0, asr #13 │ │ │ │ + eorseq fp, r2, ip, lsl #24 │ │ │ │ + eorseq r0, r6, r8, ror #14 │ │ │ │ + eorseq r0, r6, ip, asr #11 │ │ │ │ eorseq r0, r6, ip, ror #10 │ │ │ │ - subeq sl, r1, r8, asr #16 │ │ │ │ - @ instruction: 0x0035e6b4 │ │ │ │ - @ instruction: 0x003603f0 │ │ │ │ + eorseq r0, r6, r4, lsl #11 │ │ │ │ + @ instruction: 0x003605b8 │ │ │ │ + eorseq r0, r6, r4, lsr #13 │ │ │ │ + @ instruction: 0x003604f4 │ │ │ │ + eorseq r0, r6, ip, lsl #12 │ │ │ │ + subeq sl, r1, r8, ror #17 │ │ │ │ + eorseq lr, r5, r4, asr r7 │ │ │ │ + mlaseq r6, r0, r4, r0 │ │ │ │ │ │ │ │ 002baad8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -335206,21 +335206,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #28] @ 2bab44 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - eorseq r0, r6, ip, lsl #10 │ │ │ │ + eorseq r0, r6, ip, lsr #11 │ │ │ │ │ │ │ │ 002bab48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #372] @ 2bacd4 │ │ │ │ @@ -335295,44 +335295,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2bacf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r4, [r5, #920] @ 0x398 │ │ │ │ b 2babb0 │ │ │ │ mvn r0, #21 │ │ │ │ b 2babbc │ │ │ │ ldr r0, [pc, #60] @ 2bacfc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r4, [r5, #920] @ 0x398 │ │ │ │ b 2babb0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r1, r7, ip, lsl #26 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r1, r7, ip, ror #25 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r1, r7, r8, lsr #25 │ │ │ │ subeq r1, r7, r8, ror #24 │ │ │ │ andeq r2, r0, r0, asr r4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003603b4 │ │ │ │ - @ instruction: 0x003603dc │ │ │ │ + eorseq r0, r6, r4, asr r4 │ │ │ │ + eorseq r0, r6, ip, ror r4 │ │ │ │ │ │ │ │ 002bad00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -335365,15 +335365,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #116] @ 2badfc │ │ │ │ add r3, r3, #744 @ 0x2e8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -335385,23 +335385,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 2bae0c │ │ │ │ add r3, r3, #744 @ 0x2e8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2bad9c │ │ │ │ - strdeq sl, [r1], #-68 @ 0xffffffbc │ │ │ │ - mlaseq r6, r8, r3, r0 │ │ │ │ - eorseq lr, r5, r0, asr r3 │ │ │ │ + @ instruction: 0x0041a594 │ │ │ │ + eorseq r0, r6, r8, lsr r4 │ │ │ │ + @ instruction: 0x0035e3f0 │ │ │ │ andeq r0, r0, sl, lsl #25 │ │ │ │ - subeq sl, r1, r0, lsr #9 │ │ │ │ - eorseq r0, r6, r0, lsl r3 │ │ │ │ - eorseq lr, r5, r0, lsl #6 │ │ │ │ + subeq sl, r1, r0, asr #10 │ │ │ │ + @ instruction: 0x003603b0 │ │ │ │ + eorseq lr, r5, r0, lsr #7 │ │ │ │ andeq r0, r0, r3, lsl #25 │ │ │ │ │ │ │ │ 002bae10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3592] @ 0xe08 │ │ │ │ @@ -335461,56 +335461,56 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 2f5124 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bb0e8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ - bl 478e9c │ │ │ │ + bl 478f3c │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 2baea0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2baf4c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, fp │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r5 │ │ │ │ beq 2bb118 │ │ │ │ - bl 479080 │ │ │ │ + bl 479120 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2baea0 │ │ │ │ mov r3, r9 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ - bl 4798b0 │ │ │ │ + bl 479950 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ beq 2baea0 │ │ │ │ bl 297158 │ │ │ │ mov r0, #10 │ │ │ │ bl 2695e0 │ │ │ │ - bl 434f4c │ │ │ │ + bl 434fec │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 176c18 │ │ │ │ mov r0, r4 │ │ │ │ bl 17729c │ │ │ │ str r0, [sp, #432] @ 0x1b0 │ │ │ │ mov r0, r4 │ │ │ │ bl 176be8 │ │ │ │ rsb r3, r0, r0, lsl #5 │ │ │ │ add r0, r0, r3, lsl #2 │ │ │ │ lsl r0, r0, #3 │ │ │ │ str r0, [sp, #436] @ 0x1b4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ add r3, sp, #440 @ 0x1b8 │ │ │ │ strd r0, [r3] │ │ │ │ ldr r3, [pc, #892] @ 2bb344 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ @@ -335521,100 +335521,100 @@ │ │ │ │ str r1, [sp, #452] @ 0x1c4 │ │ │ │ beq 2bb260 │ │ │ │ add r3, sp, #168 @ 0xa8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 5984a8 │ │ │ │ + bl 598548 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 29150c │ │ │ │ ldr r3, [pc, #820] @ 2bb348 │ │ │ │ ldr r2, [pc, #820] @ 2bb34c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #816] @ 2bb350 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, r3, #584 @ 0x248 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ - bl 367224 │ │ │ │ - bl 3b214c │ │ │ │ + bl 3672c4 │ │ │ │ + bl 3b21ec │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2bb298 │ │ │ │ bl 29b258 │ │ │ │ mov r7, r0 │ │ │ │ bl 29c320 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bb2d0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ bl 2a07fc │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ beq 2bb15c │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b37a8 │ │ │ │ + bl 3b3848 │ │ │ │ str r0, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ mov r7, r1 │ │ │ │ - bl 3b26f8 │ │ │ │ + bl 3b2798 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ blt 2bb0d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2bb0d4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r7 │ │ │ │ mov r0, sl │ │ │ │ str r9, [sp, #8] │ │ │ │ stm sp, {r6, fp} │ │ │ │ - bl 479688 │ │ │ │ + bl 479728 │ │ │ │ cmp r0, #0 │ │ │ │ bge 2bb0d8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 479080 │ │ │ │ + bl 479120 │ │ │ │ mov r8, #0 │ │ │ │ - bl 435328 │ │ │ │ + bl 4353c8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 2697f4 │ │ │ │ b 2baea4 │ │ │ │ ldr r1, [pc, #612] @ 2bb354 │ │ │ │ ldr r3, [pc, #612] @ 2bb358 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #604] @ 2bb35c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #600] @ 2bb360 │ │ │ │ add r3, r3, #792 @ 0x318 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2baea0 │ │ │ │ - bl 4794c8 │ │ │ │ + bl 479568 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2baea0 │ │ │ │ cmp r0, #1 │ │ │ │ bne 2baf4c │ │ │ │ ldr r3, [pc, #560] @ 2bb364 │ │ │ │ ldr r2, [pc, #560] @ 2bb368 │ │ │ │ ldr r1, [pc, #560] @ 2bb36c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r2, r5} │ │ │ │ add r3, r3, #792 @ 0x318 │ │ │ │ ldr r2, [pc, #544] @ 2bb370 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2baea0 │ │ │ │ mov r0, r5 │ │ │ │ str r5, [r7, #100] @ 0x64 │ │ │ │ bl 2b64f8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b687c │ │ │ │ @@ -335623,19 +335623,19 @@ │ │ │ │ beq 2bb194 │ │ │ │ b 2bb238 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b6d30 │ │ │ │ cmp r0, #1 │ │ │ │ beq 2bb1a4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b2438 │ │ │ │ + bl 3b24d8 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 2bb184 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b2438 │ │ │ │ + bl 3b24d8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ bne 2bb200 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b61f4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ @@ -335643,17 +335643,17 @@ │ │ │ │ subs r1, r0, #0 │ │ │ │ bne 2bb1ec │ │ │ │ mov r0, r5 │ │ │ │ bl 2b7b0c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bb1ec │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b2490 │ │ │ │ + bl 3b2530 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b2438 │ │ │ │ + bl 3b24d8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ beq 2bb2c4 │ │ │ │ ldr r2, [pc, #364] @ 2bb374 │ │ │ │ ldr r3, [pc, #364] @ 2bb378 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -335662,15 +335662,15 @@ │ │ │ │ rsb r2, r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #808 @ 0x328 │ │ │ │ ldr r2, [pc, #336] @ 2bb380 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ bl 2b80c0 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r7, #616 @ 0x268 │ │ │ │ bl 29c750 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r7, #100] @ 0x64 │ │ │ │ @@ -335683,46 +335683,46 @@ │ │ │ │ bl 175fc4 │ │ │ │ add r3, sp, #168 @ 0xa8 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 5984a8 │ │ │ │ + bl 598548 │ │ │ │ mov r0, r5 │ │ │ │ bl 1753dc │ │ │ │ b 2bb004 │ │ │ │ ldr r2, [pc, #232] @ 2bb388 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #228] @ 2bb38c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #792 @ 0x318 │ │ │ │ ldr r2, [pc, #216] @ 2bb390 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2bb0d4 │ │ │ │ bl 2b80c0 │ │ │ │ mov r2, #9 │ │ │ │ b 2bb240 │ │ │ │ ldr r2, [pc, #188] @ 2bb394 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #184] @ 2bb398 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #808 @ 0x328 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #164] @ 2bb39c │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b37a8 │ │ │ │ + bl 3b3848 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b26f8 │ │ │ │ + bl 3b2798 │ │ │ │ b 2bb0d4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #136] @ 2bb3a0 │ │ │ │ ldr r1, [pc, #136] @ 2bb3a4 │ │ │ │ ldr r0, [pc, #136] @ 2bb3a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #132] @ 2bb3ac │ │ │ │ @@ -335731,74 +335731,74 @@ │ │ │ │ add r3, r3, #776 @ 0x308 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r1, r7, r8, lsr sl │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strdeq r1, [r7], #-152 @ 0xffffff68 │ │ │ │ strheq r1, [r7], #-144 @ 0xffffff70 │ │ │ │ andeq r1, r0, r0, ror #29 │ │ │ │ - subeq sl, r1, r8, asr r2 │ │ │ │ - @ instruction: 0x003309b0 │ │ │ │ - eorseq r0, r3, r4, asr #19 │ │ │ │ - eorseq r0, r6, r0, rrx │ │ │ │ - subeq sl, r1, r0, ror r1 │ │ │ │ - @ instruction: 0x0035dfd0 │ │ │ │ + strdeq sl, [r1], #-40 @ 0xffffffd8 │ │ │ │ + eorseq r0, r3, r0, asr sl │ │ │ │ + eorseq r0, r3, r4, ror #20 │ │ │ │ + eorseq r0, r6, r0, lsl #2 │ │ │ │ + subeq sl, r1, r0, lsl r2 │ │ │ │ + eorseq lr, r5, r0, ror r0 │ │ │ │ andeq r0, r0, r5, lsr #25 │ │ │ │ - subeq sl, r1, r0, lsr r1 │ │ │ │ - eorseq r0, r6, r8, rrx │ │ │ │ - eorseq sp, r5, ip, lsl #31 │ │ │ │ + ldrdeq sl, [r1], #-16 │ │ │ │ + eorseq r0, r6, r8, lsl #2 │ │ │ │ + eorseq lr, r5, ip, lsr #32 │ │ │ │ @ instruction: 0x00000cbb │ │ │ │ - @ instruction: 0x0035fffc │ │ │ │ - subeq sl, r1, r0, asr r0 │ │ │ │ - @ instruction: 0x0035deb0 │ │ │ │ + mlaseq r6, ip, r0, r0 │ │ │ │ + strdeq sl, [r1], #-0 │ │ │ │ + eorseq sp, r5, r0, asr pc │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ - eorseq pc, r5, ip, ror #30 │ │ │ │ - eorseq pc, r5, r0, asr #30 │ │ │ │ - eorseq sp, r5, r4, lsr #28 │ │ │ │ + eorseq r0, r6, ip │ │ │ │ + eorseq pc, r5, r0, ror #31 │ │ │ │ + eorseq sp, r5, r4, asr #29 │ │ │ │ andeq r0, r0, r3, ror #25 │ │ │ │ - eorseq sl, r5, r0, ror #6 │ │ │ │ - @ instruction: 0x0035ddf0 │ │ │ │ + eorseq sl, r5, r0, lsl #8 │ │ │ │ + mlaseq r5, r0, lr, sp │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ - subeq r9, r1, r0, asr pc │ │ │ │ - @ instruction: 0x0035ddb8 │ │ │ │ - eorseq r1, r4, ip, ror #1 │ │ │ │ + strdeq r9, [r1], #-240 @ 0xffffff10 │ │ │ │ + eorseq sp, r5, r8, asr lr │ │ │ │ + eorseq r1, r4, ip, lsl #3 │ │ │ │ muleq r0, lr, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, #1 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 408640 │ │ │ │ + bl 4086e0 │ │ │ │ ldr r0, [r4, #200] @ 0xc8 │ │ │ │ ldr r2, [r4, #192] @ 0xc0 │ │ │ │ str r2, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [r4, #188] @ 0xbc │ │ │ │ ldr r0, [r4, #184] @ 0xb8 │ │ │ │ mov r1, #0 │ │ │ │ bl 2bae10 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ strb r1, [r4, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ - bl 408638 │ │ │ │ + bl 4086d8 │ │ │ │ ldr r0, [r4, #184] @ 0xb8 │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [r4, #188] @ 0xbc │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [r4, #192] @ 0xc0 │ │ │ │ - bl 4d3e14 │ │ │ │ + bl 4d3eb4 │ │ │ │ ldr r0, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5bc938 │ │ │ │ + b 5bc9d8 │ │ │ │ │ │ │ │ 002bb438 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -335811,48 +335811,48 @@ │ │ │ │ mov r0, #10 │ │ │ │ bl 2695e0 │ │ │ │ bl 297174 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #284] @ 2bb598 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #432 @ 0x1b0 │ │ │ │ - bl 3b628c │ │ │ │ + bl 3b632c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2bb524 │ │ │ │ ldr sl, [pc, #264] @ 2bb59c │ │ │ │ ldr fp, [pc, #264] @ 2bb5a0 │ │ │ │ ldr r9, [pc, #264] @ 2bb5a4 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, sl, #584 @ 0x248 │ │ │ │ add fp, pc, fp │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #228] @ 2bb5a8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3bf314 │ │ │ │ + bl 3bf3b4 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 367224 │ │ │ │ - bl 3b214c │ │ │ │ + bl 3672c4 │ │ │ │ + bl 3b21ec │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ mov r0, r9 │ │ │ │ bl 2b82a8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2bb54c │ │ │ │ mov r0, r9 │ │ │ │ - bl 3b26f8 │ │ │ │ + bl 3b2798 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2bb54c │ │ │ │ eor r8, r8, #1 │ │ │ │ orr r7, r7, r8 │ │ │ │ eor r3, r6, #1 │ │ │ │ tst r7, r3 │ │ │ │ bne 2bb58c │ │ │ │ @@ -335872,31 +335872,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #80] @ 2bb5b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 2bb5b8 │ │ │ │ add r3, r3, #828 @ 0x33c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ cmp r6, #0 │ │ │ │ beq 2bb52c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2697c0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 290748 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ - ldrdeq r9, [r1], #-212 @ 0xffffff2c │ │ │ │ - eorseq r0, r3, r0, lsr r5 │ │ │ │ - eorseq r0, r3, r0, asr r5 │ │ │ │ - eorseq pc, r5, r4, ror #26 │ │ │ │ - eorseq pc, r5, ip, ror #25 │ │ │ │ - subeq r9, r1, ip, lsl #26 │ │ │ │ - eorseq sp, r5, ip, ror #22 │ │ │ │ + subeq r9, r1, r4, ror lr │ │ │ │ + @ instruction: 0x003305d0 │ │ │ │ + @ instruction: 0x003305f0 │ │ │ │ + eorseq pc, r5, r4, lsl #28 │ │ │ │ + eorseq pc, r5, ip, lsl #27 │ │ │ │ + subeq r9, r1, ip, lsr #27 │ │ │ │ + eorseq sp, r5, ip, lsl #24 │ │ │ │ andeq r0, r0, sp, lsl sp │ │ │ │ │ │ │ │ 002bb5bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -335908,47 +335908,47 @@ │ │ │ │ bne 2bb694 │ │ │ │ mov r0, #8 │ │ │ │ bl 2695e0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b628c │ │ │ │ + bl 3b632c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2bb6c0 │ │ │ │ ldr r8, [pc, #256] @ 2bb710 │ │ │ │ ldr r7, [pc, #256] @ 2bb714 │ │ │ │ ldr r6, [pc, #256] @ 2bb718 │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r8, #584 @ 0x248 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r9, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #220] @ 2bb71c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3bf314 │ │ │ │ + bl 3bf3b4 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 367224 │ │ │ │ - bl 3b21c8 │ │ │ │ + bl 3672c4 │ │ │ │ + bl 3b2268 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ mov r0, r6 │ │ │ │ bl 2ba3fc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b26f8 │ │ │ │ + bl 3b2798 │ │ │ │ cmp r4, #0 │ │ │ │ blt 2bb6e0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 29b324 │ │ │ │ ldr r3, [pc, #132] @ 2bb720 │ │ │ │ ldr ip, [pc, #132] @ 2bb724 │ │ │ │ @@ -335956,15 +335956,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #124] @ 2bb72c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #856 @ 0x358 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -335973,28 +335973,28 @@ │ │ │ │ ldr r1, [pc, #72] @ 2bb734 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #68] @ 2bb738 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #856 @ 0x358 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 29b324 │ │ │ │ - subeq r9, r1, r8, asr ip │ │ │ │ - @ instruction: 0x003303b8 │ │ │ │ - @ instruction: 0x003303d4 │ │ │ │ - eorseq pc, r5, r4, asr ip @ │ │ │ │ - subeq r9, r1, ip, asr #23 │ │ │ │ - @ instruction: 0x0035fbbc │ │ │ │ - eorseq sp, r5, r0, lsr sl │ │ │ │ + strdeq r9, [r1], #-200 @ 0xffffff38 │ │ │ │ + eorseq r0, r3, r8, asr r4 │ │ │ │ + eorseq r0, r3, r4, ror r4 │ │ │ │ + @ instruction: 0x0035fcf4 │ │ │ │ + subeq r9, r1, ip, ror #24 │ │ │ │ + eorseq pc, r5, ip, asr ip @ │ │ │ │ + @ instruction: 0x0035dad0 │ │ │ │ andeq r0, r0, sl, lsr sp │ │ │ │ - eorseq pc, r5, r4, asr #23 │ │ │ │ - eorseq sp, r5, ip, ror #19 │ │ │ │ + eorseq pc, r5, r4, ror #24 │ │ │ │ + eorseq sp, r5, ip, lsl #21 │ │ │ │ andeq r0, r0, sl, asr #26 │ │ │ │ │ │ │ │ 002bb73c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3624] @ 0xe28 │ │ │ │ @@ -336017,15 +336017,15 @@ │ │ │ │ ldr r8, [sp, #472] @ 0x1d8 │ │ │ │ bl 176c18 │ │ │ │ bl 29b288 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 478e9c │ │ │ │ + bl 478f3c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bb7fc │ │ │ │ mov r4, #0 │ │ │ │ ldr r2, [pc, #580] @ 2bba04 │ │ │ │ ldr r3, [pc, #572] @ 2bba00 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -336042,200 +336042,200 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4794c8 │ │ │ │ + bl 479568 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2bb7b4 │ │ │ │ beq 2bb938 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 4798b0 │ │ │ │ + bl 479950 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2bb7b4 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ - bl 4787cc │ │ │ │ + bl 47886c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2bb9c8 │ │ │ │ ldr r3, [sp, #400] @ 0x190 │ │ │ │ ldr r2, [sp, #404] @ 0x194 │ │ │ │ orrs r3, r3, r2 │ │ │ │ beq 2bb998 │ │ │ │ bl 2f3724 │ │ │ │ - bl 434f4c │ │ │ │ + bl 434fec │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4792d4 │ │ │ │ + bl 479374 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2bb990 │ │ │ │ ldr r4, [pc, #384] @ 2bba08 │ │ │ │ mov r0, r7 │ │ │ │ bl 29150c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [pc, #372] @ 2bba0c │ │ │ │ ldr r1, [pc, #372] @ 2bba10 │ │ │ │ add ip, r4, #584 @ 0x248 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ - bl 3b21c8 │ │ │ │ + bl 3672c4 │ │ │ │ + bl 3b2268 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2bb96c │ │ │ │ mov r0, #10 │ │ │ │ bl 27671c │ │ │ │ str r5, [sl] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #2 │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #8 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5d3930 │ │ │ │ + bl 5d39d0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2bb990 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ba3fc │ │ │ │ mov r5, r0 │ │ │ │ bl 29b324 │ │ │ │ - bl 435328 │ │ │ │ + bl 4353c8 │ │ │ │ cmp r5, #0 │ │ │ │ bge 2bb7b8 │ │ │ │ ldr r1, [pc, #260] @ 2bba14 │ │ │ │ ldr r3, [pc, #260] @ 2bba18 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r5} │ │ │ │ ldr r1, [pc, #252] @ 2bba1c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #248] @ 2bba20 │ │ │ │ add r3, r3, #884 @ 0x374 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2bb7b4 │ │ │ │ ldr r3, [pc, #228] @ 2bba24 │ │ │ │ ldr ip, [pc, #228] @ 2bba28 │ │ │ │ ldr r1, [pc, #228] @ 2bba2c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #884 @ 0x374 │ │ │ │ mov r2, #3424 @ 0xd60 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2bb7b4 │ │ │ │ ldr ip, [pc, #188] @ 2bba30 │ │ │ │ ldr r1, [pc, #188] @ 2bba34 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #184] @ 2bba38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r4, #884 @ 0x374 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ - bl 435328 │ │ │ │ + bl 5a8200 │ │ │ │ + bl 4353c8 │ │ │ │ b 2bb7b4 │ │ │ │ ldr r3, [pc, #156] @ 2bba3c │ │ │ │ ldr ip, [pc, #156] @ 2bba40 │ │ │ │ ldr r1, [pc, #156] @ 2bba44 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #884 @ 0x374 │ │ │ │ mov r2, #3440 @ 0xd70 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2bb7b4 │ │ │ │ ldr r3, [pc, #120] @ 2bba48 │ │ │ │ ldr ip, [pc, #120] @ 2bba4c │ │ │ │ ldr r1, [pc, #120] @ 2bba50 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #112] @ 2bba54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #884 @ 0x374 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2bb7b4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r1, r7, ip, lsl #2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r1, r7, ip, lsr #1 │ │ │ │ - subeq r9, r1, r0, ror #19 │ │ │ │ - eorseq r0, r3, r8, lsr r1 │ │ │ │ - eorseq r0, r3, ip, asr #2 │ │ │ │ - eorseq pc, r5, r0, asr sl @ │ │ │ │ - subeq r9, r1, r0, asr r9 │ │ │ │ - @ instruction: 0x0035d7b0 │ │ │ │ + subeq r9, r1, r0, lsl #21 │ │ │ │ + @ instruction: 0x003301d8 │ │ │ │ + eorseq r0, r3, ip, ror #3 │ │ │ │ + @ instruction: 0x0035faf0 │ │ │ │ + strdeq r9, [r1], #-144 @ 0xffffff70 │ │ │ │ + eorseq sp, r5, r0, asr r8 │ │ │ │ muleq r0, r7, sp │ │ │ │ - subeq r9, r1, r4, lsr #18 │ │ │ │ - eorseq pc, r5, r8, lsl #19 │ │ │ │ - mlaseq r5, r0, r7, sp │ │ │ │ - eorseq pc, r5, r0, ror r8 @ │ │ │ │ - eorseq sp, r5, r0, ror #14 │ │ │ │ + subeq r9, r1, r4, asr #19 │ │ │ │ + eorseq pc, r5, r8, lsr #20 │ │ │ │ + eorseq sp, r5, r0, lsr r8 │ │ │ │ + eorseq pc, r5, r0, lsl r9 @ │ │ │ │ + eorseq sp, r5, r0, lsl #16 │ │ │ │ andeq r0, r0, r6, lsl #27 │ │ │ │ - subeq r9, r1, r4, asr #17 │ │ │ │ - eorseq pc, r5, r8, ror r9 @ │ │ │ │ - eorseq sp, r5, r0, lsr r7 │ │ │ │ - @ instruction: 0x00419894 │ │ │ │ - eorseq pc, r5, ip, lsr #18 │ │ │ │ - @ instruction: 0x0035d6fc │ │ │ │ + subeq r9, r1, r4, ror #18 │ │ │ │ + eorseq pc, r5, r8, lsl sl @ │ │ │ │ + @ instruction: 0x0035d7d0 │ │ │ │ + subeq r9, r1, r4, lsr r9 │ │ │ │ + eorseq pc, r5, ip, asr #19 │ │ │ │ + mlaseq r5, ip, r7, sp │ │ │ │ andeq r0, r0, sp, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ bl 276124 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [pc, #168] @ 2bbb2c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 408640 │ │ │ │ + bl 4086e0 │ │ │ │ mov r0, #8 │ │ │ │ bl 2695e0 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #1 │ │ │ │ ldm r0, {r0, r1, r3} │ │ │ │ bl 2bb73c │ │ │ │ cmp r0, #0 │ │ │ │ strb r0, [r4, #204] @ 0xcc │ │ │ │ bne 2bbaf4 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 408638 │ │ │ │ + bl 4086d8 │ │ │ │ ldr r0, [r4, #184] @ 0xb8 │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [r4, #188] @ 0xbc │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [r4, #192] @ 0xc0 │ │ │ │ - bl 4d3e14 │ │ │ │ + bl 4d3eb4 │ │ │ │ ldr r0, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5bc938 │ │ │ │ + b 5bc9d8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2697f4 │ │ │ │ cmp r5, #9 │ │ │ │ bne 2bbabc │ │ │ │ bl 276124 │ │ │ │ cmp r0, #12 │ │ │ │ bne 2bbabc │ │ │ │ @@ -336290,27 +336290,27 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r3 │ │ │ │ - bl 478e9c │ │ │ │ + bl 478f3c │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 479080 │ │ │ │ + bl 479120 │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -336321,73 +336321,73 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r7, [r0, #32] │ │ │ │ - bl 31b610 │ │ │ │ + bl 31b6ac │ │ │ │ mov r2, r6 │ │ │ │ ldr r5, [pc, #52] @ 2bbc94 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 32aa44 │ │ │ │ + bl 32aae4 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 32a9fc │ │ │ │ + bl 32aa9c │ │ │ │ ldr r3, [pc, #28] @ 2bbc98 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 333d40 │ │ │ │ + b 333de0 │ │ │ │ subeq r0, r7, r0, lsl ip │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ │ │ │ │ 002bbc9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ - bl 32ac68 │ │ │ │ + bl 32ad08 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 32aa14 │ │ │ │ + bl 32aab4 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ pop {r4, lr} │ │ │ │ - b 333e60 │ │ │ │ + b 333f00 │ │ │ │ │ │ │ │ 002bbccc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r6, [r0, #32] │ │ │ │ - bl 31b610 │ │ │ │ + bl 31b6ac │ │ │ │ mov r2, #0 │ │ │ │ ldr r5, [pc, #52] @ 2bbd2c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 32aa44 │ │ │ │ + bl 32aae4 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 32a9fc │ │ │ │ + bl 32aa9c │ │ │ │ ldr r3, [pc, #28] @ 2bbd30 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 333d40 │ │ │ │ + b 333de0 │ │ │ │ subeq r0, r7, r8, ror fp │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ │ │ │ │ 002bbd34 : │ │ │ │ ldr r3, [pc, #64] @ 2bbd7c │ │ │ │ ldr r2, [pc, #64] @ 2bbd80 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -336423,66 +336423,66 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ mov r4, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 5bd048 │ │ │ │ + bl 5bd0e8 │ │ │ │ ldr r1, [pc, #276] @ 2bbee8 │ │ │ │ mov r2, #4 │ │ │ │ str r6, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, #0 │ │ │ │ str r2, [sp] │ │ │ │ add r1, r1, #156 @ 0x9c │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r9, [pc, #240] @ 2bbeec │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 407c80 │ │ │ │ + bl 407d20 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2bbe98 │ │ │ │ mov r0, r8 │ │ │ │ bl 1772f0 │ │ │ │ str r0, [r4, #184] @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ bl 1772f0 │ │ │ │ cmp r5, r6 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r0, [r4, #188] @ 0xbc │ │ │ │ beq 2bbe60 │ │ │ │ - bl 584dc8 │ │ │ │ + bl 584e68 │ │ │ │ ldr r3, [pc, #176] @ 2bbef0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ add r2, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ - bl 4d4378 │ │ │ │ + bl 4d4418 │ │ │ │ mov r0, r5 │ │ │ │ - bl 586b3c │ │ │ │ + bl 586bdc │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldr r2, [pc, #140] @ 2bbef4 │ │ │ │ ldr r3, [pc, #120] @ 2bbee4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2bbedc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 409334 │ │ │ │ + b 4093d4 │ │ │ │ ldr r2, [pc, #88] @ 2bbef8 │ │ │ │ ldr r3, [pc, #64] @ 2bbee4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -336519,66 +336519,66 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ mov r4, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 5bd048 │ │ │ │ + bl 5bd0e8 │ │ │ │ ldr r1, [pc, #276] @ 2bc060 │ │ │ │ mov r2, #4 │ │ │ │ str r6, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, #0 │ │ │ │ str r2, [sp] │ │ │ │ add r1, r1, #208 @ 0xd0 │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r9, [pc, #240] @ 2bc064 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 407c80 │ │ │ │ + bl 407d20 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2bc010 │ │ │ │ mov r0, r8 │ │ │ │ bl 1772f0 │ │ │ │ str r0, [r4, #184] @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ bl 1772f0 │ │ │ │ cmp r5, r6 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r0, [r4, #188] @ 0xbc │ │ │ │ beq 2bbfd8 │ │ │ │ - bl 584dc8 │ │ │ │ + bl 584e68 │ │ │ │ ldr r3, [pc, #176] @ 2bc068 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ add r2, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ - bl 4d4378 │ │ │ │ + bl 4d4418 │ │ │ │ mov r0, r5 │ │ │ │ - bl 586b3c │ │ │ │ + bl 586bdc │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldr r2, [pc, #140] @ 2bc06c │ │ │ │ ldr r3, [pc, #120] @ 2bc05c │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2bc054 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 409334 │ │ │ │ + b 4093d4 │ │ │ │ ldr r2, [pc, #88] @ 2bc070 │ │ │ │ ldr r3, [pc, #64] @ 2bc05c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -336614,63 +336614,63 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 5bd048 │ │ │ │ + bl 5bd0e8 │ │ │ │ ldr r1, [pc, #264] @ 2bc1c8 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ add r1, r1, #260 @ 0x104 │ │ │ │ ldr r8, [pc, #244] @ 2bc1cc │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ mov r6, #0 │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 407c80 │ │ │ │ + bl 407d20 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2bc178 │ │ │ │ mov r0, r7 │ │ │ │ bl 1772f0 │ │ │ │ cmp r5, r6 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r0, [r4, #184] @ 0xb8 │ │ │ │ beq 2bc140 │ │ │ │ - bl 584dc8 │ │ │ │ + bl 584e68 │ │ │ │ ldr r3, [pc, #176] @ 2bc1d0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ - bl 4d4378 │ │ │ │ + bl 4d4418 │ │ │ │ mov r0, r5 │ │ │ │ - bl 586b3c │ │ │ │ + bl 586bdc │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldr r2, [pc, #140] @ 2bc1d4 │ │ │ │ ldr r3, [pc, #120] @ 2bc1c4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2bc1bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 409334 │ │ │ │ + b 4093d4 │ │ │ │ ldr r2, [pc, #88] @ 2bc1d8 │ │ │ │ ldr r3, [pc, #64] @ 2bc1c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -336702,33 +336702,33 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ mov r7, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 3c3bbc │ │ │ │ + bl 3c3c5c │ │ │ │ ldr ip, [pc, #600] @ 2bc478 │ │ │ │ ldr r2, [pc, #600] @ 2bc47c │ │ │ │ ldr r1, [pc, #600] @ 2bc480 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r8, #0 │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r6, [pc, #568] @ 2bc484 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r7, sp, #12 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3c3b3c │ │ │ │ + bl 3c3bdc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bc328 │ │ │ │ ldr r3, [pc, #536] @ 2bc488 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bc3c4 │ │ │ │ @@ -336736,15 +336736,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bc2e4 │ │ │ │ ldm r5, {r0, r2} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ bl 290afc │ │ │ │ mov r0, r4 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ ldr r2, [pc, #484] @ 2bc48c │ │ │ │ ldr r3, [pc, #456] @ 2bc474 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -336756,31 +336756,31 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3bf2cc │ │ │ │ + bl 3bf36c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bc288 │ │ │ │ ldr r3, [pc, #400] @ 2bc490 │ │ │ │ ldr r2, [pc, #400] @ 2bc494 │ │ │ │ ldr r1, [pc, #400] @ 2bc498 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #12 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2bc288 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 5a7d80 │ │ │ │ + bl 5a7e20 │ │ │ │ ldr r3, [pc, #336] @ 2bc488 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r8 │ │ │ │ mov r7, r0 │ │ │ │ beq 2bc288 │ │ │ │ ldr r3, [pc, #332] @ 2bc49c │ │ │ │ @@ -336801,22 +336801,22 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r8, [sp, #16] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 2bc4a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2bc288 │ │ │ │ ldr r3, [pc, #224] @ 2bc4ac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bc27c │ │ │ │ ldr r3, [pc, #192] @ 2bc4a0 │ │ │ │ @@ -336833,62 +336833,62 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 2bc4b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2bc27c │ │ │ │ ldr r0, [pc, #104] @ 2bc4b4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2bc27c │ │ │ │ ldr r0, [pc, #88] @ 2bc4b8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2bc288 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r0, r7, r8, ror r6 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - ldrdeq r9, [r1], #-48 @ 0xffffffd0 │ │ │ │ - eorseq pc, r2, ip, lsr #15 │ │ │ │ - eorseq pc, r2, r0, asr #15 │ │ │ │ + subeq r9, r1, r0, ror r4 │ │ │ │ + eorseq pc, r2, ip, asr #16 │ │ │ │ + eorseq pc, r2, r0, ror #16 │ │ │ │ subeq r0, r7, r4, lsr #12 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r0, r7, r4, asr #11 │ │ │ │ - subeq r9, r1, ip, ror #5 │ │ │ │ - eorseq pc, r5, r8, ror r2 @ │ │ │ │ - eorseq pc, r5, ip, asr #4 │ │ │ │ + subeq r9, r1, ip, lsl #7 │ │ │ │ + eorseq pc, r5, r8, lsl r3 @ │ │ │ │ + eorseq pc, r5, ip, ror #5 │ │ │ │ andeq r1, r0, r8, ror #25 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - ldrsbeq pc, [r5], -r8 @ │ │ │ │ + eorseq pc, r5, r8, ror r1 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrheq pc, [r5], -ip @ │ │ │ │ - eorseq pc, r5, r8, ror #1 │ │ │ │ - eorseq pc, r5, r8, rrx │ │ │ │ + eorseq pc, r5, ip, asr r1 @ │ │ │ │ + eorseq pc, r5, r8, lsl #3 │ │ │ │ + eorseq pc, r5, r8, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 3c2e20 │ │ │ │ + bl 3c2ec0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 367eec │ │ │ │ + b 367f8c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -336928,24 +336928,24 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #312] @ 2bc6e0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3bf314 │ │ │ │ + bl 3bf3b4 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #280] @ 2bc6e4 │ │ │ │ ldr r3, [pc, #248] @ 2bc6c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -336966,15 +336966,15 @@ │ │ │ │ ldr r1, [pc, #204] @ 2bc6ec │ │ │ │ ldr r0, [pc, #204] @ 2bc6f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #40 @ 0x28 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 5a8dc8 │ │ │ │ + b 5a8e68 │ │ │ │ ldr r3, [pc, #180] @ 2bc6f4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bc564 │ │ │ │ ldr r3, [pc, #164] @ 2bc6f8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -336989,63 +336989,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2bc700 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2bc564 │ │ │ │ ldr r0, [pc, #76] @ 2bc704 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2bc564 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r0, r7, r0, asr #6 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r0, r7, r0, lsr #6 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - eorseq pc, r2, r8, asr r4 @ │ │ │ │ - eorseq pc, r2, ip, ror #8 │ │ │ │ - subeq r9, r1, r0, ror r0 │ │ │ │ - mlaseq r5, ip, r0, pc @ │ │ │ │ + @ instruction: 0x0032f4f8 │ │ │ │ + eorseq pc, r2, ip, lsl #10 │ │ │ │ + subeq r9, r1, r0, lsl r1 │ │ │ │ + eorseq pc, r5, ip, lsr r1 @ │ │ │ │ subeq r0, r7, r0, lsr #5 │ │ │ │ subeq r0, r7, r0, ror r2 │ │ │ │ - ldrdeq r8, [r1], #-244 @ 0xffffff0c │ │ │ │ - eorseq lr, r5, r8, ror #31 │ │ │ │ + subeq r9, r1, r4, ror r0 │ │ │ │ + eorseq pc, r5, r8, lsl #1 │ │ │ │ andeq r2, r0, r8, lsl #9 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq lr, r5, ip, lsl #30 │ │ │ │ - eorseq lr, r5, r0, lsr pc │ │ │ │ + eorseq lr, r5, ip, lsr #31 │ │ │ │ + @ instruction: 0x0035efd0 │ │ │ │ │ │ │ │ 002bc708 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 3b7ee8 │ │ │ │ + bl 3b7f88 │ │ │ │ ldr r3, [pc, #60] @ 2bc76c │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 3b86c8 │ │ │ │ + bl 3b8768 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -337063,41 +337063,41 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 3b7ee8 │ │ │ │ + bl 3b7f88 │ │ │ │ ldr r8, [pc, #292] @ 2bc8d8 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #8 │ │ │ │ bl 175100 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r8, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r5, r0 │ │ │ │ beq 2bc800 │ │ │ │ - bl 584dc8 │ │ │ │ + bl 584e68 │ │ │ │ ldr r3, [pc, #252] @ 2bc8dc │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r9, r0 │ │ │ │ - bl 55ec48 │ │ │ │ + bl 55ece8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 586b3c │ │ │ │ + bl 586bdc │ │ │ │ ldr r8, [sp, #16] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #212] @ 2bc8e0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r7] │ │ │ │ - bl 55d284 │ │ │ │ + bl 55d324 │ │ │ │ str r8, [r7] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bc830 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ bl 1772f0 │ │ │ │ str r0, [r5, #4] │ │ │ │ @@ -337106,28 +337106,28 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #164] @ 2bc8ec │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #144] @ 2bc8f0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3bf314 │ │ │ │ + bl 3bf3b4 │ │ │ │ ldr ip, [pc, #136] @ 2bc8f4 │ │ │ │ ldr r2, [pc, #136] @ 2bc8f8 │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 3b86c8 │ │ │ │ + bl 3b8768 │ │ │ │ ldr r2, [pc, #104] @ 2bc8fc │ │ │ │ ldr r3, [pc, #60] @ 2bc8d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -337142,18 +337142,18 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r0, r7, r4, ror #1 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strheq r0, [r7], #-12 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsbeq sl, [r1], #-56 @ 0xffffffc8 │ │ │ │ - strheq r8, [r1], #-220 @ 0xffffff24 │ │ │ │ - mlaseq r2, r0, r1, pc @ │ │ │ │ - eorseq pc, r2, r0, lsr #3 │ │ │ │ - eorseq lr, r5, r0, lsl #28 │ │ │ │ + subeq r8, r1, ip, asr lr │ │ │ │ + eorseq pc, r2, r0, lsr r2 @ │ │ │ │ + eorseq pc, r2, r0, asr #4 │ │ │ │ + eorseq lr, r5, r0, lsr #29 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0xfffff960 │ │ │ │ ldrdeq pc, [r6], #-248 @ 0xffffff08 │ │ │ │ │ │ │ │ 002bc900 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -337162,15 +337162,15 @@ │ │ │ │ ldr r4, [pc, #52] @ 2bc94c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4] │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 55d284 │ │ │ │ + bl 55d324 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -337180,61 +337180,61 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 3c2054 │ │ │ │ + bl 3c20f4 │ │ │ │ mov r6, r0 │ │ │ │ bl 29b288 │ │ │ │ ldr r1, [pc, #236] @ 2bca6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3c20d4 │ │ │ │ + bl 3c2174 │ │ │ │ bl 2a9dd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bca50 │ │ │ │ bl 2aac10 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3c2404 │ │ │ │ + bl 3c24a4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2bca5c │ │ │ │ ldr r3, [pc, #176] @ 2bca70 │ │ │ │ str r6, [r4, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #16] │ │ │ │ bl 1757fc │ │ │ │ ldr r1, [pc, #160] @ 2bca74 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 3c2584 │ │ │ │ + bl 3c2624 │ │ │ │ ldr r3, [r6, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bca30 │ │ │ │ mov r5, #0 │ │ │ │ b 2bca18 │ │ │ │ bl 29b9dc │ │ │ │ mov r0, r4 │ │ │ │ - bl 55d284 │ │ │ │ + bl 55d324 │ │ │ │ ldr r2, [r6, #32] │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r2, r5 │ │ │ │ bls 2bca30 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r2, r5, lsl #2] │ │ │ │ - bl 3b7ec8 │ │ │ │ + bl 3b7f68 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 2bc9fc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -337243,40 +337243,40 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2a9e44 │ │ │ │ add r2, r0, #1 │ │ │ │ b 2bc9a0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 367eec │ │ │ │ - @ instruction: 0x0035ecfc │ │ │ │ + b 367f8c │ │ │ │ + mlaseq r5, ip, sp, lr │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ bl 2aad14 │ │ │ │ mov r5, r0 │ │ │ │ - bl 36b758 │ │ │ │ + bl 36b7f8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 36b40c │ │ │ │ + bl 36b4ac │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bcaf8 │ │ │ │ ldr r1, [pc, #184] @ 2bcb70 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2bcb44 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 3d0588 │ │ │ │ + bl 3d0628 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bcb20 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -337288,15 +337288,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r5} │ │ │ │ ldr r1, [pc, #108] @ 2bcb7c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -337307,69 +337307,69 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r5} │ │ │ │ ldr r1, [pc, #44] @ 2bcb88 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #46 @ 0x2e │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2bcb20 │ │ │ │ - eorseq sp, r2, r4, asr #30 │ │ │ │ - eorseq r4, r3, r4, ror r1 │ │ │ │ - subeq r8, r1, r4, lsr fp │ │ │ │ - eorseq lr, r5, ip, ror fp │ │ │ │ - eorseq r4, r3, r8, asr #2 │ │ │ │ - subeq r8, r1, r8, ror #21 │ │ │ │ - eorseq lr, r5, r0, lsr fp │ │ │ │ + eorseq sp, r2, r4, ror #31 │ │ │ │ + eorseq r4, r3, r4, lsl r2 │ │ │ │ + ldrdeq r8, [r1], #-180 @ 0xffffff4c │ │ │ │ + eorseq lr, r5, ip, lsl ip │ │ │ │ + eorseq r4, r3, r8, ror #3 │ │ │ │ + subeq r8, r1, r8, lsl #23 │ │ │ │ + @ instruction: 0x0035ebd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #540] @ 2bcdc0 │ │ │ │ ldr r3, [pc, #540] @ 2bcdc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 3c3bbc │ │ │ │ + bl 3c3c5c │ │ │ │ ldr ip, [pc, #508] @ 2bcdc8 │ │ │ │ ldr r2, [pc, #508] @ 2bcdcc │ │ │ │ ldr r1, [pc, #508] @ 2bcdd0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r7, #0 │ │ │ │ add r1, sp, #12 │ │ │ │ str r7, [sp, #12] │ │ │ │ ldr r6, [pc, #468] @ 2bcdd4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3c3b3c │ │ │ │ + bl 3c3bdc │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 2bcc88 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 5a7d80 │ │ │ │ + bl 5a7e20 │ │ │ │ ldr r3, [pc, #436] @ 2bcdd8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ mov r5, r0 │ │ │ │ bne 2bcd1c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ ldr r2, [pc, #400] @ 2bcddc │ │ │ │ ldr r3, [pc, #372] @ 2bcdc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -337408,21 +337408,21 @@ │ │ │ │ beq 2bcdac │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 2bcdec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2bcc9c │ │ │ │ ldr r3, [pc, #204] @ 2bcdf0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 2bcc34 │ │ │ │ ldr r3, [pc, #172] @ 2bcde4 │ │ │ │ @@ -337438,99 +337438,99 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2bcdf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2bcc34 │ │ │ │ ldr r0, [pc, #88] @ 2bcdf8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2bcc34 │ │ │ │ ldr r0, [pc, #72] @ 2bcdfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2bcc9c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq pc, r6, r8, asr #25 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r8, r1, r0, ror sl │ │ │ │ - @ instruction: 0x0032edfc │ │ │ │ - eorseq lr, r2, ip, lsl #28 │ │ │ │ + subeq r8, r1, r0, lsl fp │ │ │ │ + mlaseq r2, ip, lr, lr │ │ │ │ + eorseq lr, r2, ip, lsr #29 │ │ │ │ subeq pc, r6, r0, ror ip @ │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq pc, r6, r0, lsr #24 │ │ │ │ andeq r0, r0, r0, asr #29 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq lr, r5, r0, lsl #20 │ │ │ │ + eorseq lr, r5, r0, lsr #21 │ │ │ │ andeq r2, r0, ip, lsr #16 │ │ │ │ - eorseq lr, r5, r8, lsl r9 │ │ │ │ - eorseq lr, r5, r0, asr #18 │ │ │ │ - mlaseq r5, ip, r9, lr │ │ │ │ + @ instruction: 0x0035e9b8 │ │ │ │ + eorseq lr, r5, r0, ror #19 │ │ │ │ + eorseq lr, r5, ip, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #552] @ 2bd040 │ │ │ │ ldr r3, [pc, #552] @ 2bd044 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ mov r8, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 3c3bbc │ │ │ │ + bl 3c3c5c │ │ │ │ ldr ip, [pc, #516] @ 2bd048 │ │ │ │ ldr r2, [pc, #516] @ 2bd04c │ │ │ │ ldr r1, [pc, #516] @ 2bd050 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r7, #0 │ │ │ │ add r1, sp, #12 │ │ │ │ str r7, [sp, #12] │ │ │ │ ldr r6, [pc, #476] @ 2bd054 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3c3b3c │ │ │ │ + bl 3c3bdc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bcf0c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 5a7d80 │ │ │ │ + bl 5a7e20 │ │ │ │ ldr r3, [pc, #444] @ 2bd058 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ bne 2bcf9c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 290afc │ │ │ │ mov r0, r4 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ ldr r2, [pc, #396] @ 2bd05c │ │ │ │ ldr r3, [pc, #368] @ 2bd044 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -337568,21 +337568,21 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 2bd06c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2bceac │ │ │ │ ldr r3, [pc, #204] @ 2bd070 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 2bceac │ │ │ │ ldr r3, [pc, #172] @ 2bd064 │ │ │ │ @@ -337598,49 +337598,49 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2bd074 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2bceac │ │ │ │ ldr r0, [pc, #88] @ 2bd078 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2bceac │ │ │ │ ldr r0, [pc, #72] @ 2bd07c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2bceac │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq pc, r6, r4, asr sl @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - strdeq r8, [r1], #-120 @ 0xffffff88 │ │ │ │ - eorseq lr, r2, r4, lsl #23 │ │ │ │ - mlaseq r2, r8, fp, lr │ │ │ │ + @ instruction: 0x00418898 │ │ │ │ + eorseq lr, r2, r4, lsr #24 │ │ │ │ + eorseq lr, r2, r8, lsr ip │ │ │ │ strdeq pc, [r6], #-152 @ 0xffffff68 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ @ instruction: 0x0046f99c │ │ │ │ andeq r1, r0, r8, lsr r4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq lr, r5, r4, asr r8 │ │ │ │ + @ instruction: 0x0035e8f4 │ │ │ │ andeq r2, r0, r4, lsl fp │ │ │ │ - eorseq lr, r5, ip, ror #14 │ │ │ │ - mlaseq r5, r4, r7, lr │ │ │ │ - @ instruction: 0x0035e7f0 │ │ │ │ + eorseq lr, r5, ip, lsl #16 │ │ │ │ + eorseq lr, r5, r4, lsr r8 │ │ │ │ + mlaseq r5, r0, r8, lr │ │ │ │ │ │ │ │ 002bd080 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -337661,15 +337661,15 @@ │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2bd15c │ │ │ │ bl 2aacf0 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3baeb8 │ │ │ │ + bl 3baf58 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2bd15c │ │ │ │ ldr r3, [pc, #316] @ 2bd238 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bd1a0 │ │ │ │ @@ -337679,25 +337679,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #268] @ 2bd248 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3bf314 │ │ │ │ + bl 3bf3b4 │ │ │ │ ldr r1, [pc, #260] @ 2bd24c │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3bb398 │ │ │ │ + bl 3bb438 │ │ │ │ ldr r2, [pc, #236] @ 2bd250 │ │ │ │ ldr r3, [pc, #200] @ 2bd230 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -337729,42 +337729,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2bd260 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2bd108 │ │ │ │ ldr r0, [pc, #68] @ 2bd264 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2bd108 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq pc, r6, r8, asr #15 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq pc, r6, r4, lsr #15 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - subeq r8, r1, ip, lsr #10 │ │ │ │ - @ instruction: 0x0032e8b8 │ │ │ │ - eorseq lr, r2, r8, asr #17 │ │ │ │ - eorseq lr, r5, r8, ror r7 │ │ │ │ + subeq r8, r1, ip, asr #11 │ │ │ │ + eorseq lr, r2, r8, asr r9 │ │ │ │ + eorseq lr, r2, r8, ror #18 │ │ │ │ + eorseq lr, r5, r8, lsl r8 │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ subeq pc, r6, r8, lsl #14 │ │ │ │ andeq r3, r0, r8, lsl #4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq lr, r5, r0, asr #12 │ │ │ │ - eorseq lr, r5, r8, ror #12 │ │ │ │ + eorseq lr, r5, r0, ror #13 │ │ │ │ + eorseq lr, r5, r8, lsl #14 │ │ │ │ │ │ │ │ 002bd268 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -337787,15 +337787,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ movne r4, r3 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 3bb128 │ │ │ │ + b 3bb1c8 │ │ │ │ │ │ │ │ 002bd2dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -337823,15 +337823,15 @@ │ │ │ │ beq 2bd354 │ │ │ │ ldrb r3, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3bb128 │ │ │ │ + bl 3bb1c8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2bd3e0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1772f0 │ │ │ │ ldr r3, [pc, #328] @ 2bd4c4 │ │ │ │ str r0, [r5, #1364] @ 0x554 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -337844,25 +337844,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [pc, #276] @ 2bd4d4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3bf314 │ │ │ │ + bl 3bf3b4 │ │ │ │ ldr r1, [pc, #268] @ 2bd4d8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3bb398 │ │ │ │ + bl 3bb438 │ │ │ │ ldr r2, [pc, #244] @ 2bd4dc │ │ │ │ ldr r3, [pc, #208] @ 2bd4bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -337894,44 +337894,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2bd4ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2bd38c │ │ │ │ ldr r0, [pc, #72] @ 2bd4f0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2bd38c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq pc, r6, r0, ror r5 @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq pc, r6, r0, asr #10 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - subeq r8, r1, r8, lsr #5 │ │ │ │ - eorseq lr, r2, r4, lsr r6 │ │ │ │ - eorseq lr, r2, r4, asr #12 │ │ │ │ - eorseq lr, r5, r4, lsl #11 │ │ │ │ + subeq r8, r1, r8, asr #6 │ │ │ │ + @ instruction: 0x0032e6d4 │ │ │ │ + eorseq lr, r2, r4, ror #13 │ │ │ │ + eorseq lr, r5, r4, lsr #12 │ │ │ │ @ instruction: 0xfffffa2c │ │ │ │ subeq pc, r6, r4, lsl #9 │ │ │ │ andeq r2, r0, ip, ror #22 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq lr, r5, r4, lsr r4 │ │ │ │ - eorseq lr, r5, r4, ror #8 │ │ │ │ + @ instruction: 0x0035e4d4 │ │ │ │ + eorseq lr, r5, r4, lsl #10 │ │ │ │ │ │ │ │ 002bd4f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 2bd544 │ │ │ │ @@ -337941,22 +337941,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 3bb4ec │ │ │ │ - subeq r8, r1, ip, lsr #2 │ │ │ │ - eorseq lr, r5, r8, lsr r4 │ │ │ │ - eorseq lr, r5, r0, asr r4 │ │ │ │ + b 3bb58c │ │ │ │ + subeq r8, r1, ip, asr #3 │ │ │ │ + @ instruction: 0x0035e4d8 │ │ │ │ + @ instruction: 0x0035e4f0 │ │ │ │ │ │ │ │ 002bd550 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -337965,39 +337965,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ ldr r1, [pc, #32] @ 2bd5a4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 3671d4 │ │ │ │ + bl 367274 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x0035e3f0 │ │ │ │ + mlaseq r5, r0, r4, lr │ │ │ │ ldr r1, [pc, #8] @ 2bd5b8 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 5a0230 │ │ │ │ - eorseq r8, r2, r4, lsl #31 │ │ │ │ + b 5a02d0 │ │ │ │ + eorseq r9, r2, r4, lsr #32 │ │ │ │ ldr r3, [pc, #28] @ 2bd5e0 │ │ │ │ ldr r2, [pc, #28] @ 2bd5e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2bd5e8 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ subeq pc, r6, r8, lsr #5 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - eorseq r8, r2, ip, asr pc │ │ │ │ + @ instruction: 0x00328ffc │ │ │ │ │ │ │ │ 002bd5ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -338036,15 +338036,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ subeq pc, r6, r8, asr r2 @ │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ ldrheq r9, [r1], #-80 @ 0xffffffb0 │ │ │ │ - @ instruction: 0x00328efc │ │ │ │ + mlaseq r2, ip, pc, r8 @ │ │ │ │ subseq r9, r1, r4, lsl #11 │ │ │ │ │ │ │ │ 002bd6a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -338076,15 +338076,15 @@ │ │ │ │ bl 1753dc │ │ │ │ ldr r0, [pc, #24] @ 2bd73c │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ b 2bd5a8 │ │ │ │ strheq pc, [r6], #-16 @ │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - eorseq r8, r2, r0, ror #28 │ │ │ │ + eorseq r8, r2, r0, lsl #30 │ │ │ │ subseq r9, r1, ip, lsl #10 │ │ │ │ subseq r9, r1, r0, asr #9 │ │ │ │ │ │ │ │ 002bd740 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -338157,15 +338157,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq pc, r6, r8, lsl #2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strdeq pc, [r6], #-8 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ subseq r9, r1, r0, asr r4 │ │ │ │ - mlaseq r2, ip, sp, r8 │ │ │ │ + eorseq r8, r2, ip, lsr lr │ │ │ │ ldrsbeq r9, [r1], #-56 @ 0xffffffc8 │ │ │ │ subeq pc, r6, r0, asr r0 @ │ │ │ │ │ │ │ │ 002bd87c : │ │ │ │ ldr r3, [pc, #20] @ 2bd898 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -338191,15 +338191,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 5e5ab4 │ │ │ │ + bl 5e5b54 │ │ │ │ ldr r7, [pc, #296] @ 2bda1c │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r0, r4 │ │ │ │ strne r0, [sp, #16] │ │ │ │ ldr r6, [sp, #16] │ │ │ │ cmp r4, r6 │ │ │ │ beq 2bd94c │ │ │ │ @@ -338221,15 +338221,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #208] @ 2bda24 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #188] @ 2bda28 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2bd908 │ │ │ │ ldr r3, [pc, #168] @ 2bda2c │ │ │ │ @@ -338250,41 +338250,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2bda38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2bd908 │ │ │ │ ldr r0, [pc, #60] @ 2bda3c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2bd908 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strheq lr, [r6], #-244 @ 0xffffff0c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subseq r9, r1, r4, lsr r3 │ │ │ │ subeq lr, r6, ip, ror pc │ │ │ │ subeq lr, r6, ip, asr pc │ │ │ │ andeq r1, r0, r0, asr #13 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - mlaseq r5, r8, pc, sp @ │ │ │ │ - @ instruction: 0x0035dfb8 │ │ │ │ + eorseq lr, r5, r8, lsr r0 │ │ │ │ + eorseq lr, r5, r8, asr r0 │ │ │ │ │ │ │ │ 002bda40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r1, #1 │ │ │ │ @@ -338295,82 +338295,82 @@ │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2bda9c │ │ │ │ ldr r2, [pc, #112] @ 2bdae4 │ │ │ │ ldr r0, [pc, #112] @ 2bdae8 │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5bd630 │ │ │ │ + bl 5bd6d0 │ │ │ │ ldr r3, [pc, #96] @ 2bdaec │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5bc138 │ │ │ │ + b 5bc1d8 │ │ │ │ ldr ip, [pc, #76] @ 2bdaf0 │ │ │ │ ldr r3, [pc, #76] @ 2bdaf4 │ │ │ │ ldr r1, [pc, #76] @ 2bdaf8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - eorseq sp, r5, r8, lsr #31 │ │ │ │ + eorseq lr, r5, r8, asr #32 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ subseq r9, r1, ip, ror r1 │ │ │ │ - eorseq sp, r5, r4, asr pc │ │ │ │ - subeq r7, r1, r8, asr #23 │ │ │ │ - eorseq sp, r5, r0, lsr pc │ │ │ │ + @ instruction: 0x0035dff4 │ │ │ │ + subeq r7, r1, r8, ror #24 │ │ │ │ + @ instruction: 0x0035dfd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ 2bdb80 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 5bc140 │ │ │ │ + bl 5bc1e0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ bl 2bd89c │ │ │ │ ldr r5, [pc, #72] @ 2bdb84 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #1 │ │ │ │ beq 2bdb74 │ │ │ │ ldr r3, [pc, #60] @ 2bdb88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ 2bdb8c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 5a8dc8 │ │ │ │ + b 5a8e68 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2bed2c │ │ │ │ ldrsheq r9, [r1], #-0 │ │ │ │ subeq lr, r6, r4, lsr sp │ │ │ │ andeq r1, r0, r0, asr #13 │ │ │ │ - @ instruction: 0x0035ded0 │ │ │ │ + eorseq sp, r5, r0, ror pc │ │ │ │ │ │ │ │ 002bdb90 : │ │ │ │ ldr r3, [pc, #12] @ 2bdba4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -338396,50 +338396,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq r7, r1, r8, lsl #21 │ │ │ │ - eorseq sp, r5, r8, ror lr │ │ │ │ - @ instruction: 0x0035ddf0 │ │ │ │ + subeq r7, r1, r8, lsr #22 │ │ │ │ + eorseq sp, r5, r8, lsl pc │ │ │ │ + mlaseq r5, r0, lr, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ bl 29b258 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r0, #1200 @ 0x4b0 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 5a1208 │ │ │ │ + bl 5a12a8 │ │ │ │ mov r0, #2 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ ldr r2, [pc, #44] @ 2bdc94 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ str r0, [r5, #1216] @ 0x4c0 │ │ │ │ str r1, [r5, #1220] @ 0x4c4 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ bl 2aa9e0 │ │ │ │ adds r2, r0, r4 │ │ │ │ adc r3, r6, #0 │ │ │ │ ldr r0, [r5, #1224] @ 0x4c8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5c19d8 │ │ │ │ + b 5c1a78 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ b 2bdc34 │ │ │ │ b 2bdc34 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -338450,27 +338450,27 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 3b39f4 │ │ │ │ + bl 3b3a94 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b2490 │ │ │ │ + bl 3b2530 │ │ │ │ ldr r4, [pc, #372] @ 2bde64 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2bdd6c │ │ │ │ ldr r3, [pc, #360] @ 2bde68 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #340] @ 2bde6c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2bdda0 │ │ │ │ ldr r2, [pc, #320] @ 2bde70 │ │ │ │ @@ -338497,15 +338497,15 @@ │ │ │ │ ldr r3, [pc, #248] @ 2bde7c │ │ │ │ rsb ip, r0, #0 │ │ │ │ ldr r2, [pc, #244] @ 2bde80 │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ b 2bdcf8 │ │ │ │ ldr r3, [pc, #220] @ 2bde84 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bdd28 │ │ │ │ ldr r3, [pc, #204] @ 2bde88 │ │ │ │ @@ -338521,22 +338521,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 2bde90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2bdd28 │ │ │ │ ldr r2, [pc, #112] @ 2bde94 │ │ │ │ ldr r3, [pc, #56] @ 2bde60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -338544,62 +338544,62 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2bde58 │ │ │ │ ldr r0, [pc, #80] @ 2bde98 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 5b09dc │ │ │ │ + b 5b0a7c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strheq lr, [r6], #-176 @ 0xffffff50 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq lr, r6, r0, lsl #23 │ │ │ │ andeq r1, r0, r8, asr #15 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq lr, r6, ip, lsr fp │ │ │ │ - eorseq sp, r5, r8, lsl sp │ │ │ │ - eorseq sp, r5, r8, ror #25 │ │ │ │ - subeq r7, r1, ip, lsl r9 │ │ │ │ + @ instruction: 0x0035ddb8 │ │ │ │ + eorseq sp, r5, r8, lsl #27 │ │ │ │ + strheq r7, [r1], #-156 @ 0xffffff64 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r1, r0, ip, ror sl │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - mlaseq r5, r4, ip, sp │ │ │ │ + eorseq sp, r5, r4, lsr sp │ │ │ │ subeq lr, r6, r8, asr #20 │ │ │ │ - mlaseq r5, r0, ip, sp │ │ │ │ + eorseq sp, r5, r0, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #440] @ 2be06c │ │ │ │ ldr r3, [pc, #440] @ 2be070 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 3b3b94 │ │ │ │ + bl 3b3c34 │ │ │ │ ldr r7, [pc, #404] @ 2be074 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b2438 │ │ │ │ + bl 3b24d8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2bdfa0 │ │ │ │ cmp r4, #6 │ │ │ │ bhi 2bdf70 │ │ │ │ ldr r3, [pc, #372] @ 2be078 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #352] @ 2be07c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2bdfd8 │ │ │ │ ldr r2, [pc, #332] @ 2be080 │ │ │ │ @@ -338625,29 +338625,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ stm sp, {r1, r3} │ │ │ │ ldr r1, [pc, #252] @ 2be08c │ │ │ │ ldr r2, [pc, #252] @ 2be090 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2bdf2c │ │ │ │ ldr r3, [pc, #236] @ 2be094 │ │ │ │ ldr r2, [pc, #236] @ 2be098 │ │ │ │ ldr r1, [pc, #236] @ 2be09c │ │ │ │ rsb ip, r0, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #20 │ │ │ │ ldr r2, [pc, #216] @ 2be0a0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ b 2bdf2c │ │ │ │ ldr r3, [pc, #196] @ 2be0a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bdf2c │ │ │ │ ldr r3, [pc, #180] @ 2be0a8 │ │ │ │ @@ -338663,48 +338663,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2be0b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2bdf2c │ │ │ │ ldr r0, [pc, #88] @ 2be0b4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2bdf2c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strheq lr, [r6], #-152 @ 0xffffff68 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x0046e990 │ │ │ │ andeq r1, r0, r8, asr #15 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq lr, r6, r8, lsr r9 │ │ │ │ - subeq r7, r1, r0, lsr r7 │ │ │ │ - eorseq sp, r5, r0, lsr #23 │ │ │ │ - eorseq sp, r5, r4, ror #21 │ │ │ │ + ldrdeq r7, [r1], #-112 @ 0xffffff90 │ │ │ │ + eorseq sp, r5, r0, asr #24 │ │ │ │ + eorseq sp, r5, r4, lsl #23 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ - strdeq r7, [r1], #-100 @ 0xffffff9c │ │ │ │ + @ instruction: 0x00417794 │ │ │ │ + @ instruction: 0x0035dbf0 │ │ │ │ eorseq sp, r5, r0, asr fp │ │ │ │ - @ instruction: 0x0035dab0 │ │ │ │ andeq r0, r0, r3, ror #2 │ │ │ │ @ instruction: 0x000036b8 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq sp, r5, r8, ror #21 │ │ │ │ - eorseq sp, r5, ip, lsl #22 │ │ │ │ + eorseq sp, r5, r8, lsl #23 │ │ │ │ + eorseq sp, r5, ip, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #208] @ 2be1a0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #204] @ 2be1a4 │ │ │ │ @@ -338749,26 +338749,26 @@ │ │ │ │ ldr r2, [pc, #68] @ 2be1b8 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2be118 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ b 2be118 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0046e798 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq lr, r6, ip, asr #14 │ │ │ │ - subeq r7, r1, r0, asr #10 │ │ │ │ - eorseq sp, r5, r0, lsr sl │ │ │ │ - eorseq sp, r5, r0, lsl #18 │ │ │ │ + subeq r7, r1, r0, ror #11 │ │ │ │ + @ instruction: 0x0035dad0 │ │ │ │ + eorseq sp, r5, r0, lsr #19 │ │ │ │ andeq r0, r0, sl, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #2404] @ 2beb38 │ │ │ │ ldr r3, [pc, #2404] @ 2beb3c │ │ │ │ @@ -338778,18 +338778,18 @@ │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ mov r6, #0 │ │ │ │ add r5, r4, #424 @ 0x1a8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ - bl 5af8e8 │ │ │ │ + bl 5af988 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a0ce0 │ │ │ │ + bl 5a0d80 │ │ │ │ mov r2, #11 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r4, #408 @ 0x198 │ │ │ │ bl 29c750 │ │ │ │ bl 29b258 │ │ │ │ ldr r9, [pc, #2328] @ 2beb40 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -338800,15 +338800,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2be24c │ │ │ │ ldr r3, [r0, #408] @ 0x198 │ │ │ │ cmp r3, #11 │ │ │ │ beq 2be29c │ │ │ │ ldr r0, [pc, #2288] @ 2beb44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r2, [pc, #2280] @ 2beb48 │ │ │ │ ldr r3, [pc, #2264] @ 2beb3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -338830,69 +338830,69 @@ │ │ │ │ bl 268ae0 │ │ │ │ mov r0, r6 │ │ │ │ bl 29055c │ │ │ │ bl 268b84 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2be2d4 │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 2be258 │ │ │ │ bl 2bd87c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 3b20c8 │ │ │ │ + bl 3b2168 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #220] @ 0xdc │ │ │ │ beq 2be49c │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 3b3dbc │ │ │ │ - bl 33beac │ │ │ │ + bl 3b3e5c │ │ │ │ + bl 33bf4c │ │ │ │ mov r0, #4194304 @ 0x400000 │ │ │ │ - bl 3b4718 │ │ │ │ + bl 3b47b8 │ │ │ │ ldr r3, [pc, #2120] @ 2beb54 │ │ │ │ ldr r2, [pc, #2120] @ 2beb58 │ │ │ │ ldr r1, [pc, #2120] @ 2beb5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r8, r0 │ │ │ │ - bl 367224 │ │ │ │ - bl 3b21c8 │ │ │ │ + bl 3672c4 │ │ │ │ + bl 3b2268 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ ldr r1, [pc, #2072] @ 2beb60 │ │ │ │ mov r0, r7 │ │ │ │ bl 268ae0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, #1 │ │ │ │ - bl 411384 │ │ │ │ + bl 411424 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2be3ac │ │ │ │ bl 268b84 │ │ │ │ bl 2bdb90 │ │ │ │ cmp r0, #3 │ │ │ │ movne r1, #2 │ │ │ │ moveq r1, #1 │ │ │ │ moveq r0, #2 │ │ │ │ movne r0, r1 │ │ │ │ - bl 53b0fc │ │ │ │ + bl 53b19c │ │ │ │ cmp fp, #0 │ │ │ │ beq 2be394 │ │ │ │ mov r0, fp │ │ │ │ - bl 3b26f8 │ │ │ │ + bl 3b2798 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a10c4 │ │ │ │ + bl 5a1164 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a0d68 │ │ │ │ - bl 5afcb8 │ │ │ │ + bl 5a0e08 │ │ │ │ + bl 5afd58 │ │ │ │ b 2be258 │ │ │ │ bl 2697c0 │ │ │ │ bl 268b84 │ │ │ │ ldr r3, [pc, #1960] @ 2beb64 │ │ │ │ ldr sl, [r9, r3] │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -338921,15 +338921,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #1860] @ 2beb74 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ cmp r7, #0 │ │ │ │ bne 2be63c │ │ │ │ bl 2bdb90 │ │ │ │ cmp r0, #4 │ │ │ │ beq 2be64c │ │ │ │ bl 2bdb90 │ │ │ │ @@ -338944,26 +338944,26 @@ │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ bl 2bde9c │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2be410 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ b 2be43c │ │ │ │ ldr r0, [pc, #1748] @ 2beb78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ bl 2bdb90 │ │ │ │ cmp r0, #3 │ │ │ │ movne r1, #2 │ │ │ │ moveq r1, #1 │ │ │ │ moveq r0, #2 │ │ │ │ movne r0, r1 │ │ │ │ - bl 53b0fc │ │ │ │ + bl 53b19c │ │ │ │ b 2be394 │ │ │ │ ldr r0, [pc, #1708] @ 2beb7c │ │ │ │ ldr r1, [pc, #1708] @ 2beb80 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ bl 268ae0 │ │ │ │ mov r0, #15 │ │ │ │ @@ -338977,15 +338977,15 @@ │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ mov r2, r7 │ │ │ │ bl 2bdca0 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ cmp r1, #0 │ │ │ │ beq 2be520 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ b 2be43c │ │ │ │ mov r1, #3 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r2, r7 │ │ │ │ bl 2be0b8 │ │ │ │ ldr r8, [sp, #68] @ 0x44 │ │ │ │ cmp r8, #0 │ │ │ │ @@ -339014,26 +339014,26 @@ │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 2be0b8 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ cmp r1, #0 │ │ │ │ beq 2be79c │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ cmp r1, #0 │ │ │ │ bne 2be514 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [r3, #60] @ 0x3c │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 3b31a8 │ │ │ │ + bl 3b3248 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r8, #0 │ │ │ │ cmp r2, r8 │ │ │ │ cmpeq r3, r0 │ │ │ │ beq 2be83c │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -339046,32 +339046,32 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #1396] @ 2beb98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp, #12] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2be43c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ b 2be368 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 2be368 │ │ │ │ mov r1, r7 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ bl 2bd89c │ │ │ │ mov r0, r7 │ │ │ │ bl 2bda40 │ │ │ │ b 2be368 │ │ │ │ ldr r0, [pc, #1328] @ 2beb9c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2be368 │ │ │ │ ldr r3, [pc, #1312] @ 2beba0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2be3c8 │ │ │ │ ldr r3, [pc, #1296] @ 2beba4 │ │ │ │ @@ -339087,27 +339087,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #1232] @ 2bebac │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #1220] @ 2bebb0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1204] @ 2bebb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2be3c8 │ │ │ │ ldr r3, [pc, #1168] @ 2beba0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2be4f4 │ │ │ │ @@ -339124,34 +339124,34 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ str r7, [sp, #80] @ 0x50 │ │ │ │ str r7, [sp, #84] @ 0x54 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #1096] @ 2bebb8 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #1084] @ 2bebbc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1068] @ 2bebc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2be4f4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3b3bf0 │ │ │ │ + bl 3b3c90 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 3b2438 │ │ │ │ + bl 3b24d8 │ │ │ │ subs r8, r0, #0 │ │ │ │ blt 2be928 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ cmp r1, #0 │ │ │ │ bne 2be514 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ @@ -339176,135 +339176,135 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #924] @ 2bebcc │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2be43c │ │ │ │ ldr r3, [pc, #908] @ 2bebd0 │ │ │ │ ldr ip, [sp, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #900] @ 2bebd4 │ │ │ │ ldr r1, [pc, #900] @ 2bebd8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r0, [ip, #52] @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, ip │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 3c02c8 │ │ │ │ + bl 3c0368 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #5 │ │ │ │ bl 2bdca0 │ │ │ │ ldr r8, [sp, #68] @ 0x44 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2be8b4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ b 2be43c │ │ │ │ ldr r2, [pc, #800] @ 2bebdc │ │ │ │ ldr r1, [pc, #800] @ 2bebe0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 268ae0 │ │ │ │ ldr r3, [pc, #784] @ 2bebe4 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ strb r2, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 33d8f4 │ │ │ │ + bl 33d994 │ │ │ │ mov r0, fp │ │ │ │ bl 2baad8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2be9f4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 41155c │ │ │ │ + bl 4115fc │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ cmp r1, #0 │ │ │ │ beq 2be9bc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r8, [r3] │ │ │ │ bl 268b84 │ │ │ │ b 2be43c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [pc, #692] @ 2bebe8 │ │ │ │ mov r1, #4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #672] @ 2bebec │ │ │ │ ldr r2, [pc, #672] @ 2bebf0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #656] @ 2bebf4 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str r0, [sp, #8] │ │ │ │ rsb r0, r8, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ b 2be7bc │ │ │ │ ldr r2, [pc, #628] @ 2bebf8 │ │ │ │ ldr r1, [pc, #628] @ 2bebfc │ │ │ │ ldr r0, [pc, #628] @ 2bec00 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2be3c8 │ │ │ │ ldr r2, [pc, #608] @ 2bec04 │ │ │ │ ldr r1, [pc, #608] @ 2bec08 │ │ │ │ ldr r0, [pc, #608] @ 2bec0c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2be4f4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 411474 │ │ │ │ + bl 411514 │ │ │ │ ldr r8, [sp, #68] @ 0x44 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2bea28 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strb r2, [r3] │ │ │ │ bl 268b84 │ │ │ │ b 2be43c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #528] @ 2bec10 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #512] @ 2bec14 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r8, [r3] │ │ │ │ bl 268b84 │ │ │ │ b 2be43c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #1 │ │ │ │ bl 2dd4d8 │ │ │ │ @@ -339347,98 +339347,98 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #300] @ 2bec18 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #288] @ 2bec1c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 2bec20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2bea5c │ │ │ │ ldr r2, [pc, #260] @ 2bec24 │ │ │ │ ldr r1, [pc, #260] @ 2bec28 │ │ │ │ ldr r0, [pc, #260] @ 2bec2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2bea5c │ │ │ │ @ instruction: 0x0046e698 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq lr, r6, r8, asr #12 │ │ │ │ - eorseq sp, r5, ip, ror #18 │ │ │ │ + eorseq sp, r5, ip, lsl #20 │ │ │ │ subeq lr, r6, ip, lsl #12 │ │ │ │ - @ instruction: 0x0035d7d4 │ │ │ │ + eorseq sp, r5, r4, ror r8 │ │ │ │ andeq r0, r0, r9, asr #6 │ │ │ │ - @ instruction: 0x00417398 │ │ │ │ - @ instruction: 0x0032d6bc │ │ │ │ - @ instruction: 0x0032d6d0 │ │ │ │ + subeq r7, r1, r8, lsr r4 │ │ │ │ + eorseq sp, r2, ip, asr r7 │ │ │ │ + eorseq sp, r2, r0, ror r7 │ │ │ │ andeq r0, r0, r6, ror #6 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - strheq r7, [r1], #-44 @ 0xffffffd4 │ │ │ │ - eorseq sp, r5, r4, lsl #13 │ │ │ │ - eorseq sp, r5, r0, lsl #18 │ │ │ │ + subeq r7, r1, ip, asr r3 │ │ │ │ + eorseq sp, r5, r4, lsr #14 │ │ │ │ + eorseq sp, r5, r0, lsr #19 │ │ │ │ andeq r0, r0, sp, lsl r3 │ │ │ │ - eorseq sp, r5, r4, asr #14 │ │ │ │ - eorseq sp, r5, r8, lsr #11 │ │ │ │ + eorseq sp, r5, r4, ror #15 │ │ │ │ + eorseq sp, r5, r8, asr #12 │ │ │ │ muleq r0, fp, r2 │ │ │ │ - eorseq sp, r5, r0, lsr r5 │ │ │ │ + @ instruction: 0x0035d5d0 │ │ │ │ andeq r0, r0, pc, lsr #5 │ │ │ │ - @ instruction: 0x0041709c │ │ │ │ - eorseq sp, r5, r8, asr #13 │ │ │ │ - eorseq sp, r5, r8, asr r4 │ │ │ │ + subeq r7, r1, ip, lsr r1 │ │ │ │ + eorseq sp, r5, r8, ror #14 │ │ │ │ + @ instruction: 0x0035d4f8 │ │ │ │ andeq r0, r0, fp, asr #5 │ │ │ │ - @ instruction: 0x0035d6d4 │ │ │ │ + eorseq sp, r5, r4, ror r7 │ │ │ │ andeq r1, r0, r4, ror #15 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ + eorseq pc, sl, ip, asr #32 │ │ │ │ + ldrheq pc, [fp], -r8 @ │ │ │ │ + eorseq sp, r5, r0, asr #11 │ │ │ │ + eorseq pc, fp, r0, lsr r0 @ │ │ │ │ eorseq lr, sl, ip, lsr #31 │ │ │ │ - eorseq pc, fp, r8, lsl r0 @ │ │ │ │ - eorseq sp, r5, r0, lsr #10 │ │ │ │ - mlaseq fp, r0, pc, lr @ │ │ │ │ - eorseq lr, sl, ip, lsl #30 │ │ │ │ - eorseq sp, r5, ip, lsl #9 │ │ │ │ - @ instruction: 0x00416e90 │ │ │ │ - eorseq sp, r5, r4, ror #8 │ │ │ │ + eorseq sp, r5, ip, lsr #10 │ │ │ │ + subeq r6, r1, r0, lsr pc │ │ │ │ + eorseq sp, r5, r4, lsl #10 │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ - subeq r6, r1, r4, ror #28 │ │ │ │ - eorseq sp, r2, r8, ror r1 │ │ │ │ - eorseq sp, r2, r8, lsl #3 │ │ │ │ - @ instruction: 0x0035d1bc │ │ │ │ + subeq r6, r1, r4, lsl #30 │ │ │ │ + eorseq sp, r2, r8, lsl r2 │ │ │ │ + eorseq sp, r2, r8, lsr #4 │ │ │ │ + eorseq sp, r5, ip, asr r2 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ subseq r8, r1, r8, lsr r3 │ │ │ │ andeq r1, r0, r8, asr #15 │ │ │ │ - subeq r6, r1, ip, asr sp │ │ │ │ - eorseq sp, r5, r4, asr r3 │ │ │ │ + strdeq r6, [r1], #-220 @ 0xffffff24 │ │ │ │ + @ instruction: 0x0035d3f4 │ │ │ │ andeq r0, r0, pc, lsl #3 │ │ │ │ - eorseq lr, sl, r0, lsl #26 │ │ │ │ - eorseq lr, fp, r4, ror sp │ │ │ │ - eorseq sp, r5, r4, asr #5 │ │ │ │ - eorseq lr, fp, r8, asr sp │ │ │ │ - @ instruction: 0x003aecdc │ │ │ │ - eorseq sp, r5, r4, lsr #5 │ │ │ │ - eorseq sp, r5, r0, lsl #6 │ │ │ │ + eorseq lr, sl, r0, lsr #27 │ │ │ │ + eorseq lr, fp, r4, lsl lr │ │ │ │ + eorseq sp, r5, r4, ror #6 │ │ │ │ + @ instruction: 0x003bedf8 │ │ │ │ + eorseq lr, sl, ip, ror sp │ │ │ │ + eorseq sp, r5, r4, asr #6 │ │ │ │ + eorseq sp, r5, r0, lsr #7 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - mlaseq sl, ip, fp, lr │ │ │ │ - eorseq lr, fp, r8, lsl #24 │ │ │ │ - eorseq sp, r5, r0, lsl r1 │ │ │ │ - eorseq lr, sl, r4, ror #22 │ │ │ │ - @ instruction: 0x003bebd8 │ │ │ │ - eorseq sp, r5, r8, lsr #2 │ │ │ │ + eorseq lr, sl, ip, lsr ip │ │ │ │ + eorseq lr, fp, r8, lsr #25 │ │ │ │ + @ instruction: 0x0035d1b0 │ │ │ │ + eorseq lr, sl, r4, lsl #24 │ │ │ │ + eorseq lr, fp, r8, ror ip │ │ │ │ + eorseq sp, r5, r8, asr #3 │ │ │ │ │ │ │ │ 002bec30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 29b258 │ │ │ │ @@ -339549,15 +339549,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2bf068 │ │ │ │ ldr r0, [pc, #680] @ 2bf080 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 5a8dc8 │ │ │ │ + b 5a8e68 │ │ │ │ ldr r3, [pc, #664] @ 2bf084 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #4] │ │ │ │ bl 29b258 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #9 │ │ │ │ @@ -339566,34 +339566,34 @@ │ │ │ │ mov r6, r0 │ │ │ │ add r0, r0, #616 @ 0x268 │ │ │ │ bl 29c750 │ │ │ │ bl 2bdc34 │ │ │ │ ldr r0, [r6, #100] @ 0x64 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bee28 │ │ │ │ - bl 3b1fcc │ │ │ │ + bl 3b206c │ │ │ │ ldr r0, [r6, #624] @ 0x270 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bee38 │ │ │ │ - bl 3b1fcc │ │ │ │ + bl 3b206c │ │ │ │ mov r1, #3 │ │ │ │ mov r0, #2 │ │ │ │ bl 2bd89c │ │ │ │ cmp r0, #2 │ │ │ │ beq 2befb4 │ │ │ │ ldr r3, [pc, #564] @ 2bf088 │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #540] @ 2bf08c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r2, [pc, #532] @ 2bf090 │ │ │ │ ldr r3, [pc, #496] @ 2bf070 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -339621,153 +339621,153 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #9 │ │ │ │ add r0, r0, #408 @ 0x198 │ │ │ │ add r6, sp, #8 │ │ │ │ bl 29c750 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 411644 │ │ │ │ + bl 4116e4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bef18 │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r0, #2 │ │ │ │ mov r1, r6 │ │ │ │ bl 2dd4d8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bef34 │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ ldr r3, [pc, #348] @ 2bf098 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bf010 │ │ │ │ ldr r0, [r8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bef58 │ │ │ │ - bl 3b1fcc │ │ │ │ + bl 3b206c │ │ │ │ ldr r0, [r8, #220] @ 0xdc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bef68 │ │ │ │ - bl 3b1fcc │ │ │ │ + bl 3b206c │ │ │ │ mov r1, #3 │ │ │ │ mov r0, #2 │ │ │ │ bl 2bd89c │ │ │ │ cmp r0, #2 │ │ │ │ mov r1, r0 │ │ │ │ bne 2befe8 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ ldr r0, [r8, #416] @ 0x1a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bee74 │ │ │ │ - bl 5be130 │ │ │ │ + bl 5be1d0 │ │ │ │ b 2bee74 │ │ │ │ bl 276138 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bed74 │ │ │ │ mov r0, #15 │ │ │ │ bl 269838 │ │ │ │ b 2bed74 │ │ │ │ mov r0, #1 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 411644 │ │ │ │ + bl 4116e4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2befd8 │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, r6, #1104 @ 0x450 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 5a0e04 │ │ │ │ + bl 5a0ea4 │ │ │ │ b 2bee74 │ │ │ │ ldr r3, [pc, #152] @ 2bf088 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2bf09c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2bee74 │ │ │ │ ldr r0, [pc, #136] @ 2bf0a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ b 2bef48 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r7 │ │ │ │ bl 2bd89c │ │ │ │ cmp r0, #2 │ │ │ │ beq 2bee74 │ │ │ │ ldr r3, [pc, #68] @ 2bf088 │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2bf0a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2bee74 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq sp, r6, r8, lsr #22 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq sp, r6, r4, lsl #22 │ │ │ │ subseq r7, r1, r8, ror #28 │ │ │ │ strheq sp, [r6], #-168 @ 0xffffff58 │ │ │ │ - eorseq ip, r5, r0, lsl #31 │ │ │ │ + eorseq sp, r5, r0, lsr #32 │ │ │ │ subseq r7, r1, r0, lsr #28 │ │ │ │ andeq r1, r0, r0, asr #13 │ │ │ │ - eorseq ip, r5, ip, lsr #30 │ │ │ │ + eorseq ip, r5, ip, asr #31 │ │ │ │ strdeq sp, [r6], #-144 @ 0xffffff70 │ │ │ │ subseq r7, r1, ip, asr #26 │ │ │ │ andeq r2, r0, ip, lsr #13 │ │ │ │ - eorseq ip, r5, r4, asr #28 │ │ │ │ - eorseq ip, r5, r0, lsl #28 │ │ │ │ - eorseq ip, r5, r8, ror sp │ │ │ │ + eorseq ip, r5, r4, ror #29 │ │ │ │ + eorseq ip, r5, r0, lsr #29 │ │ │ │ + eorseq ip, r5, r8, lsl lr │ │ │ │ │ │ │ │ 002bf0a8 : │ │ │ │ push {r4} @ (str r4, [sp, #-4]!) │ │ │ │ tst r2, r0 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ bne 2bf0e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bf0d4 │ │ │ │ ands r0, r2, r3 │ │ │ │ moveq r1, r4 │ │ │ │ movne r1, #0 │ │ │ │ pop {r4} @ (ldr r4, [sp], #4) │ │ │ │ - b 411644 │ │ │ │ + b 4116e4 │ │ │ │ mov r0, r1 │ │ │ │ eor r0, r0, #1 │ │ │ │ mov r1, r4 │ │ │ │ pop {r4} @ (ldr r4, [sp], #4) │ │ │ │ - b 411384 │ │ │ │ + b 411424 │ │ │ │ ldr r3, [pc, #40] @ 2bf118 │ │ │ │ ldr ip, [pc, #40] @ 2bf11c │ │ │ │ ldr r1, [pc, #40] @ 2bf120 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4} @ (ldr r4, [sp], #4) │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ - b 5a8160 │ │ │ │ - strheq r6, [r1], #-84 @ 0xffffffac │ │ │ │ - eorseq ip, r5, ip, lsl #27 │ │ │ │ - eorseq ip, r5, r4, ror r9 │ │ │ │ + b 5a8200 │ │ │ │ + subeq r6, r1, r4, asr r6 │ │ │ │ + eorseq ip, r5, ip, lsr #28 │ │ │ │ + eorseq ip, r5, r4, lsl sl │ │ │ │ │ │ │ │ 002bf124 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #172] @ 2bf1e8 │ │ │ │ @@ -339780,27 +339780,27 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ bl 175100 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sp │ │ │ │ - bl 41155c │ │ │ │ + bl 4115fc │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ strbeq r0, [r4] │ │ │ │ beq 2bf19c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4] │ │ │ │ - bl 5a7d80 │ │ │ │ + bl 5a7e20 │ │ │ │ bl 1772f0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ ldr r2, [pc, #72] @ 2bf1f0 │ │ │ │ ldr r3, [pc, #64] @ 2bf1ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -339832,20 +339832,20 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sp │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 411474 │ │ │ │ + bl 411514 │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2bf290 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r2, [pc, #88] @ 2bf2ac │ │ │ │ ldr r3, [pc, #80] @ 2bf2a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -339928,44 +339928,44 @@ │ │ │ │ add r6, r6, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ bl 268b84 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a1178 │ │ │ │ + bl 5a1218 │ │ │ │ mov r0, #32 │ │ │ │ bl 175100 │ │ │ │ ldr r3, [pc, #2084] @ 2bfbdc │ │ │ │ mov r7, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r7 │ │ │ │ stmib sp, {r3, r7} │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [pc, #2060] @ 2bfbe0 │ │ │ │ ldr r8, [pc, #2060] @ 2bfbe4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5c14e4 │ │ │ │ + bl 5c1584 │ │ │ │ str r5, [r4, #1224] @ 0x4c8 │ │ │ │ add r5, r4, #1104 @ 0x450 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a0ce0 │ │ │ │ + bl 5a0d80 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ bl 29b258 │ │ │ │ ldr r3, [r0, #616] @ 0x268 │ │ │ │ cmp r3, #11 │ │ │ │ beq 2bf458 │ │ │ │ bl 29b288 │ │ │ │ ldr r0, [pc, #2000] @ 2bfbe8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r2, [pc, #1992] @ 2bfbec │ │ │ │ ldr r3, [pc, #1968] @ 2bfbd8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -339975,15 +339975,15 @@ │ │ │ │ mov r1, #656 @ 0x290 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 268ae0 │ │ │ │ bl 2bd87c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 3b20c8 │ │ │ │ + bl 3b2168 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #624] @ 0x270 │ │ │ │ beq 2bf52c │ │ │ │ ldr r0, [pc, #1916] @ 2bfbf4 │ │ │ │ ldr r3, [pc, #1916] @ 2bfbf8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -339994,114 +339994,114 @@ │ │ │ │ ldr r0, [r4, #624] @ 0x270 │ │ │ │ mov r2, sl │ │ │ │ bl 2be0b8 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2bf548 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ bl 2bdb90 │ │ │ │ cmp r0, #3 │ │ │ │ moveq r1, #1 │ │ │ │ moveq r0, r1 │ │ │ │ movne r0, #1 │ │ │ │ movne r1, #2 │ │ │ │ - bl 53b0fc │ │ │ │ + bl 53b19c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a10c4 │ │ │ │ + bl 5a1164 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a0d68 │ │ │ │ + bl 5a0e08 │ │ │ │ ldr r0, [pc, #1816] @ 2bfbfc │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 2e76ac │ │ │ │ ldr r5, [r4, #1224] @ 0x4c8 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2bf508 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c15c0 │ │ │ │ + bl 5c1660 │ │ │ │ mov r0, r5 │ │ │ │ bl 1753dc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a1198 │ │ │ │ + bl 5a1238 │ │ │ │ ldr r0, [r4, #624] @ 0x270 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf41c │ │ │ │ - bl 3b26f8 │ │ │ │ + bl 3b2798 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #624] @ 0x270 │ │ │ │ b 2bf41c │ │ │ │ ldr r0, [pc, #1740] @ 2bfc00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bf4ac │ │ │ │ b 2bf4b0 │ │ │ │ mov r0, #4194304 @ 0x400000 │ │ │ │ - bl 3b4718 │ │ │ │ + bl 3b47b8 │ │ │ │ ldr r3, [pc, #1708] @ 2bfc04 │ │ │ │ ldr r2, [pc, #1708] @ 2bfc08 │ │ │ │ ldr r1, [pc, #1708] @ 2bfc0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r9, r0 │ │ │ │ - bl 367224 │ │ │ │ - bl 3b214c │ │ │ │ + bl 3672c4 │ │ │ │ + bl 3b21ec │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ - bl 367eec │ │ │ │ + bl 367f8c │ │ │ │ ldr r0, [pc, #1660] @ 2bfc10 │ │ │ │ ldr r1, [pc, #1660] @ 2bfc14 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 268ae0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, sl │ │ │ │ - bl 411384 │ │ │ │ + bl 411424 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2bf5dc │ │ │ │ bl 268b84 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf5c8 │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf4b0 │ │ │ │ - bl 3b26f8 │ │ │ │ + bl 3b2798 │ │ │ │ b 2bf4b0 │ │ │ │ bl 2697c0 │ │ │ │ bl 268b84 │ │ │ │ ldr r3, [pc, #1580] @ 2bfc18 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bf968 │ │ │ │ mov r0, #2 │ │ │ │ ldr fp, [r4, #1224] @ 0x4c8 │ │ │ │ - bl 5c1b0c │ │ │ │ + bl 5c1bac │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #24] │ │ │ │ bl 2aa9e0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [pc, #1472] @ 2bfbe0 │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 5e4a28 │ │ │ │ + bl 5e4ac8 │ │ │ │ adds r2, r0, r7 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, fp │ │ │ │ - bl 5c19d8 │ │ │ │ + bl 5c1a78 │ │ │ │ ldr r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #11 │ │ │ │ bne 2bf5b8 │ │ │ │ ldr r3, [pc, #1484] @ 2bfc1c │ │ │ │ ldr r2, [pc, #1484] @ 2bfc20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ @@ -340114,43 +340114,43 @@ │ │ │ │ b 2bf6ec │ │ │ │ bl 2a9c70 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bf8b0 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 2b826c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 3b2490 │ │ │ │ + bl 3b2530 │ │ │ │ ldr sl, [r4, #100] @ 0x64 │ │ │ │ add r8, sp, #48 @ 0x30 │ │ │ │ ldr ip, [r9, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #4 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp, #32] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 2bdca0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ cmp r1, #0 │ │ │ │ beq 2bf838 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr sl, [sp, #44] @ 0x2c │ │ │ │ cmp sl, #0 │ │ │ │ beq 2bf8b8 │ │ │ │ mov r0, sl │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ ldr r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #11 │ │ │ │ bne 2bfa8c │ │ │ │ bl 2bdb90 │ │ │ │ subs r7, r0, #0 │ │ │ │ bne 2bfac8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a135c │ │ │ │ + bl 5a13fc │ │ │ │ ldr r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #11 │ │ │ │ bne 2bfa8c │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ add r7, sp, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ @@ -340168,20 +340168,20 @@ │ │ │ │ bne 2bfab8 │ │ │ │ ldr r1, [pc, #1232] @ 2bfc24 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 3c02c8 │ │ │ │ + bl 3c0368 │ │ │ │ ldr r0, [pc, #1188] @ 2bfc28 │ │ │ │ ldr r1, [pc, #1188] @ 2bfc2c │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [r9, #52] @ 0x34 │ │ │ │ bl 268ae0 │ │ │ │ bl 2bdb90 │ │ │ │ subs r8, r0, #0 │ │ │ │ @@ -340196,15 +340196,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bf820 │ │ │ │ ldr r0, [pc, #1128] @ 2bfc30 │ │ │ │ ldr r1, [pc, #1128] @ 2bfc34 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 268ae0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 411474 │ │ │ │ + bl 411514 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bfa94 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ bl 2bdca0 │ │ │ │ @@ -340219,65 +340219,65 @@ │ │ │ │ bl 268b84 │ │ │ │ cmp r8, #0 │ │ │ │ bge 2bf674 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [sp, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf5b8 │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 2bf5b8 │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r3, r1 │ │ │ │ - bl 3b3aac │ │ │ │ + bl 3b3b4c │ │ │ │ mov r0, sl │ │ │ │ - bl 3b2490 │ │ │ │ + bl 3b2530 │ │ │ │ subs sl, r0, #0 │ │ │ │ bge 2bf6cc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #980] @ 2bfc38 │ │ │ │ mov r1, #4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r0, r3 │ │ │ │ - bl 58614c │ │ │ │ + bl 5861ec │ │ │ │ ldr r3, [pc, #960] @ 2bfc3c │ │ │ │ ldr r2, [pc, #960] @ 2bfc40 │ │ │ │ ldr r1, [pc, #960] @ 2bfc44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #200 @ 0xc8 │ │ │ │ ldr r2, [pc, #944] @ 2bfc48 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #8] │ │ │ │ rsb r0, sl, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ b 2bf6cc │ │ │ │ - bl 3368c8 │ │ │ │ + bl 336968 │ │ │ │ b 2bf680 │ │ │ │ ldr r2, [r9, #52] @ 0x34 │ │ │ │ ldr r1, [r9, #60] @ 0x3c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 3b2900 │ │ │ │ + bl 3b29a0 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 3b2490 │ │ │ │ + bl 3b2530 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2bf820 │ │ │ │ ldr r0, [r4, #624] @ 0x270 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #5 │ │ │ │ bl 2be0b8 │ │ │ │ ldr sl, [sp, #44] @ 0x2c │ │ │ │ cmp sl, #0 │ │ │ │ bne 2bf6d8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a12e4 │ │ │ │ + bl 5a1384 │ │ │ │ mov r0, sl │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #1 │ │ │ │ bl 2e76b0 │ │ │ │ ldr sl, [sp, #44] @ 0x2c │ │ │ │ cmp sl, #0 │ │ │ │ bne 2bf6d8 │ │ │ │ @@ -340319,27 +340319,27 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #660] @ 2bfc60 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #648] @ 2bfc64 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #632] @ 2bfc68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2bf5fc │ │ │ │ ldr r3, [pc, #596] @ 2bfc54 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bf7b4 │ │ │ │ @@ -340356,63 +340356,63 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r8, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #524] @ 2bfc6c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #512] @ 2bfc70 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 2bfc74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2bf7b4 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ b 2bf5b8 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ bl 268b84 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bf830 │ │ │ │ b 2bf5b8 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 2bf5b8 │ │ │ │ mov r0, sl │ │ │ │ ldr r5, [sp, #28] │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 2bf5b8 │ │ │ │ ldr r0, [pc, #424] @ 2bfc78 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2bf5b8 │ │ │ │ ldr r2, [pc, #408] @ 2bfc7c │ │ │ │ ldr r1, [pc, #408] @ 2bfc80 │ │ │ │ ldr r0, [pc, #408] @ 2bfc84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2bf7b4 │ │ │ │ ldr r2, [pc, #388] @ 2bfc88 │ │ │ │ ldr r1, [pc, #388] @ 2bfc8c │ │ │ │ ldr r0, [pc, #388] @ 2bfc90 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2bf5fc │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #300] @ 2bfc54 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -340430,90 +340430,90 @@ │ │ │ │ str sl, [sp, #48] @ 0x30 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str sl, [r8, #4] │ │ │ │ str sl, [r8, #8] │ │ │ │ str sl, [r8, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [pc, #268] @ 2bfc94 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #256] @ 2bfc98 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 2bfc9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2bf958 │ │ │ │ ldr r2, [pc, #228] @ 2bfca0 │ │ │ │ ldr r1, [pc, #228] @ 2bfca4 │ │ │ │ ldr r0, [pc, #228] @ 2bfca8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2bf958 │ │ │ │ strdeq sp, [r6], #-72 @ 0xffffffb8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0xffffe8d8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ @ instruction: 0x0046d498 │ │ │ │ - eorseq ip, r5, r8, lsr #21 │ │ │ │ + eorseq ip, r5, r8, asr #22 │ │ │ │ subeq sp, r6, r8, asr #8 │ │ │ │ - eorseq ip, r5, r0, lsr r6 │ │ │ │ + @ instruction: 0x0035c6d0 │ │ │ │ @ instruction: 0x00517794 │ │ │ │ @ instruction: 0xffffe818 │ │ │ │ subseq r7, r1, ip, lsr #14 │ │ │ │ - @ instruction: 0x0035c9b0 │ │ │ │ - subeq r6, r1, ip, asr #2 │ │ │ │ - eorseq ip, r2, r0, ror r4 │ │ │ │ - eorseq ip, r2, r4, lsl #9 │ │ │ │ - eorseq ip, r5, r4, ror #9 │ │ │ │ + eorseq ip, r5, r0, asr sl │ │ │ │ + subeq r6, r1, ip, ror #3 │ │ │ │ + eorseq ip, r2, r0, lsl r5 │ │ │ │ + eorseq ip, r2, r4, lsr #10 │ │ │ │ + eorseq ip, r5, r4, lsl #11 │ │ │ │ andeq r0, r0, r7, lsr r2 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - subeq r6, r1, r8, asr r0 │ │ │ │ - eorseq ip, r2, ip, ror r3 │ │ │ │ - mlaseq r2, r8, r2, ip │ │ │ │ - @ instruction: 0x0035c2f4 │ │ │ │ + strdeq r6, [r1], #-8 │ │ │ │ + eorseq ip, r2, ip, lsl r4 │ │ │ │ + eorseq ip, r2, r8, lsr r3 │ │ │ │ + mlaseq r5, r4, r3, ip │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ - @ instruction: 0x0035c2b0 │ │ │ │ + eorseq ip, r5, r0, asr r3 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ andeq r1, r0, r8, asr #15 │ │ │ │ - subeq r5, r1, r4, lsr #28 │ │ │ │ - eorseq ip, r5, r4, lsl #13 │ │ │ │ - eorseq ip, r5, r4, ror #3 │ │ │ │ + subeq r5, r1, r4, asr #29 │ │ │ │ + eorseq ip, r5, r4, lsr #14 │ │ │ │ + eorseq ip, r5, r4, lsl #5 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ - eorseq ip, r5, ip, lsr r1 │ │ │ │ + @ instruction: 0x0035c1dc │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ andeq r1, r0, r4, ror #15 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ + eorseq sp, sl, ip, asr sp │ │ │ │ + eorseq sp, fp, r8, asr #27 │ │ │ │ + @ instruction: 0x0035c2d0 │ │ │ │ + eorseq sp, fp, r0, asr #26 │ │ │ │ @ instruction: 0x003adcbc │ │ │ │ - eorseq sp, fp, r8, lsr #26 │ │ │ │ - eorseq ip, r5, r0, lsr r2 │ │ │ │ - eorseq sp, fp, r0, lsr #25 │ │ │ │ - eorseq sp, sl, ip, lsl ip │ │ │ │ - mlaseq r5, ip, r1, ip │ │ │ │ - eorseq ip, r5, r0, ror r2 │ │ │ │ - eorseq sp, fp, r8, lsl ip │ │ │ │ - mlaseq sl, ip, fp, sp │ │ │ │ - eorseq ip, r5, r4, ror #2 │ │ │ │ - eorseq sp, sl, r0, lsl #23 │ │ │ │ - @ instruction: 0x003bdbf4 │ │ │ │ - eorseq ip, r5, r4, asr #2 │ │ │ │ - eorseq sp, sl, r0, lsl #22 │ │ │ │ - eorseq sp, fp, ip, ror #22 │ │ │ │ - eorseq ip, r5, r4, ror r0 │ │ │ │ - eorseq sp, sl, r8, asr #21 │ │ │ │ - eorseq sp, fp, ip, lsr fp │ │ │ │ - eorseq ip, r5, ip, lsl #1 │ │ │ │ + eorseq ip, r5, ip, lsr r2 │ │ │ │ + eorseq ip, r5, r0, lsl r3 │ │ │ │ + @ instruction: 0x003bdcb8 │ │ │ │ + eorseq sp, sl, ip, lsr ip │ │ │ │ + eorseq ip, r5, r4, lsl #4 │ │ │ │ + eorseq sp, sl, r0, lsr #24 │ │ │ │ + mlaseq fp, r4, ip, sp │ │ │ │ + eorseq ip, r5, r4, ror #3 │ │ │ │ + eorseq sp, sl, r0, lsr #23 │ │ │ │ + eorseq sp, fp, ip, lsl #24 │ │ │ │ + eorseq ip, r5, r4, lsl r1 │ │ │ │ + eorseq sp, sl, r8, ror #22 │ │ │ │ + @ instruction: 0x003bdbdc │ │ │ │ + eorseq ip, r5, ip, lsr #2 │ │ │ │ │ │ │ │ 002bfcac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 29b258 │ │ │ │ @@ -340532,24 +340532,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ bl 29b288 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, r0, #424 @ 0x1a8 │ │ │ │ - b 5a0e04 │ │ │ │ + b 5a0ea4 │ │ │ │ bl 29b258 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1200 @ 0x4b0 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 5a1208 │ │ │ │ + bl 5a12a8 │ │ │ │ add r0, r4, #1104 @ 0x450 │ │ │ │ add r0, r0, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5a0e04 │ │ │ │ + b 5a0ea4 │ │ │ │ │ │ │ │ 002bfd34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #292] @ 2bfe70 │ │ │ │ @@ -340574,27 +340574,27 @@ │ │ │ │ ldr r1, [pc, #228] @ 2bfe7c │ │ │ │ add r6, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5a14d4 │ │ │ │ - bl 5bfc70 │ │ │ │ + bl 5a1574 │ │ │ │ + bl 5bfd10 │ │ │ │ str r0, [r4, #416] @ 0x1a0 │ │ │ │ - bl 5be190 │ │ │ │ + bl 5be230 │ │ │ │ str r5, [r4, #416] @ 0x1a0 │ │ │ │ bl 268b84 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a196c │ │ │ │ + bl 5a1a0c │ │ │ │ ldr r0, [pc, #172] @ 2bfe80 │ │ │ │ mov r1, #952 @ 0x3b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 268ae0 │ │ │ │ - bl 33c128 │ │ │ │ + bl 33c1c8 │ │ │ │ ldr r2, [pc, #156] @ 2bfe84 │ │ │ │ ldr r3, [pc, #136] @ 2bfe74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -340626,24 +340626,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #224 @ 0xe0 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq ip, r6, r0, lsr #22 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0xffffe41c │ │ │ │ - eorseq ip, r5, ip, lsr #3 │ │ │ │ - eorseq fp, r5, r4, lsr #25 │ │ │ │ + eorseq ip, r5, ip, asr #4 │ │ │ │ + eorseq fp, r5, r4, asr #26 │ │ │ │ subeq ip, r6, r4, lsl #21 │ │ │ │ - subeq r5, r1, r4, ror r8 │ │ │ │ - eorseq fp, r5, ip, lsr ip │ │ │ │ - eorseq ip, r5, r8, ror #1 │ │ │ │ + subeq r5, r1, r4, lsl r9 │ │ │ │ + @ instruction: 0x0035bcdc │ │ │ │ + eorseq ip, r5, r8, lsl #3 │ │ │ │ andeq r0, r0, fp, lsr #7 │ │ │ │ - subeq r5, r1, r0, asr r8 │ │ │ │ - eorseq fp, r5, r8, lsl ip │ │ │ │ - eorseq r4, r4, r4, lsr #2 │ │ │ │ + strdeq r5, [r1], #-128 @ 0xffffff80 │ │ │ │ + @ instruction: 0x0035bcb8 │ │ │ │ + eorseq r4, r4, r4, asr #3 │ │ │ │ andeq r0, r0, sl, lsr #7 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ ldr r3, [r1, #52] @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 2bfed0 │ │ │ │ movne r0, #1 │ │ │ │ moveq r0, #0 │ │ │ │ @@ -340726,25 +340726,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 2c0034 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #52] @ 2c0038 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r0, #0 │ │ │ │ b 2bffac │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ andeq r0, r8, ip │ │ │ │ strdeq ip, [r6], #-132 @ 0xffffff7c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strheq ip, [r6], #-136 @ 0xffffff78 │ │ │ │ - eorseq fp, r5, ip, ror pc │ │ │ │ - subeq r5, r1, ip, lsr #15 │ │ │ │ - eorseq fp, r5, r8, asr pc │ │ │ │ + eorseq ip, r5, ip, lsl r0 │ │ │ │ + subeq r5, r1, ip, asr #16 │ │ │ │ + @ instruction: 0x0035bff8 │ │ │ │ andeq r0, r0, pc, ror #13 │ │ │ │ ldrb r2, [r1, #9] │ │ │ │ ldrb ip, [r1, #8] │ │ │ │ ldrb r3, [r1, #10] │ │ │ │ orr ip, ip, r2, lsl #8 │ │ │ │ orr ip, ip, r3, lsl #16 │ │ │ │ ldrb r3, [r1, #11] │ │ │ │ @@ -340880,33 +340880,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #4] @ 2c0278 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 366b7c │ │ │ │ + b 366c1c │ │ │ │ subeq sp, r5, r8, asr #12 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ - b 367eec │ │ │ │ + b 367f8c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #152] @ 2c0334 │ │ │ │ ldr r2, [pc, #152] @ 2c0338 │ │ │ │ ldr r1, [pc, #152] @ 2c033c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ - bl 367480 │ │ │ │ + bl 367520 │ │ │ │ ldr r1, [pc, #120] @ 2c0340 │ │ │ │ ldr r2, [pc, #120] @ 2c0344 │ │ │ │ ldr r3, [pc, #120] @ 2c0348 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [pc, #108] @ 2c034c │ │ │ │ @@ -340928,17 +340928,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq r5, r1, ip, lsl #10 │ │ │ │ - eorseq fp, r2, r4, lsr #14 │ │ │ │ - eorseq fp, r2, r8, lsr r7 │ │ │ │ + subeq r5, r1, ip, lsr #11 │ │ │ │ + eorseq fp, r2, r4, asr #15 │ │ │ │ + @ instruction: 0x0032b7d8 │ │ │ │ andeq r7, r0, r4, lsr #18 │ │ │ │ strdeq r6, [r0], -r4 │ │ │ │ andeq r1, r0, r4, asr #21 │ │ │ │ andeq r1, r0, ip, asr #16 │ │ │ │ andeq r1, r0, r8, lsr #17 │ │ │ │ andeq r1, r0, r0, asr #18 │ │ │ │ muleq r0, r0, sp │ │ │ │ @@ -340991,46 +340991,46 @@ │ │ │ │ ldrb r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c0450 │ │ │ │ bl 1758e0 │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c03d0 │ │ │ │ - bl 5be130 │ │ │ │ + bl 5be1d0 │ │ │ │ b 2c03d0 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r1, [r0] │ │ │ │ ldr r0, [pc, #96] @ 2c04a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2c03d0 │ │ │ │ bl 29b288 │ │ │ │ ldr r3, [r0, #408] @ 0x198 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r3, #9 │ │ │ │ beq 2c0420 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldr r0, [pc, #60] @ 2c04ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r2, #1 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ strb r2, [r4, #128] @ 0x80 │ │ │ │ ldr r3, [r3, #180] @ 0xb4 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ addne r3, r3, #1572864 @ 0x180000 │ │ │ │ strbne r2, [r3, #128] @ 0x80 │ │ │ │ b 2c0420 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strdeq ip, [r6], #-72 @ 0xffffffb8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x0046c494 │ │ │ │ - eorseq fp, r5, r8, asr #22 │ │ │ │ - eorseq fp, r5, r8, lsr fp │ │ │ │ + eorseq fp, r5, r8, ror #23 │ │ │ │ + @ instruction: 0x0035bbd8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r4, r0, #1572864 @ 0x180000 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -341082,28 +341082,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #316] @ 2c06cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r0, #0 │ │ │ │ b 2c0558 │ │ │ │ ldr r1, [pc, #288] @ 2c06d0 │ │ │ │ ldr r3, [pc, #288] @ 2c06d4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #280] @ 2c06d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #276] @ 2c06dc │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c05e4 │ │ │ │ bl 17540c │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c05f4 │ │ │ │ @@ -341129,58 +341129,58 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #1056 @ 0x420 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2c05d4 │ │ │ │ ldr r1, [pc, #132] @ 2c06ec │ │ │ │ ldr r3, [pc, #132] @ 2c06f0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #124] @ 2c06f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2c06f8 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2c05d4 │ │ │ │ ldr r1, [pc, #100] @ 2c06fc │ │ │ │ ldr r3, [pc, #100] @ 2c0700 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #92] @ 2c0704 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 2c0708 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2c05d4 │ │ │ │ - subeq r5, r1, ip, lsr #4 │ │ │ │ - eorseq fp, r5, r4, asr #20 │ │ │ │ - @ instruction: 0x0035b9d0 │ │ │ │ - andeq r0, r0, r9, lsl r4 │ │ │ │ + subeq r5, r1, ip, asr #5 │ │ │ │ + eorseq fp, r5, r4, ror #21 │ │ │ │ eorseq fp, r5, r0, ror sl │ │ │ │ - strdeq r5, [r1], #-16 │ │ │ │ - mlaseq r5, r0, r9, fp │ │ │ │ + andeq r0, r0, r9, lsl r4 │ │ │ │ + eorseq fp, r5, r0, lsl fp │ │ │ │ + @ instruction: 0x00415290 │ │ │ │ + eorseq fp, r5, r0, lsr sl │ │ │ │ andeq r0, r0, sl, lsr #8 │ │ │ │ - subeq r5, r1, ip, ror #2 │ │ │ │ - @ instruction: 0x0035b9b4 │ │ │ │ - eorseq fp, r5, r8, lsl r9 │ │ │ │ - eorseq fp, r5, r4, ror #19 │ │ │ │ - subeq r5, r1, r8, lsr r1 │ │ │ │ - @ instruction: 0x0035b8d8 │ │ │ │ + subeq r5, r1, ip, lsl #4 │ │ │ │ + eorseq fp, r5, r4, asr sl │ │ │ │ + @ instruction: 0x0035b9b8 │ │ │ │ + eorseq fp, r5, r4, lsl #21 │ │ │ │ + ldrdeq r5, [r1], #-24 @ 0xffffffe8 │ │ │ │ + eorseq fp, r5, r8, ror r9 │ │ │ │ andeq r0, r0, r1, lsr r4 │ │ │ │ - eorseq fp, r5, r0, ror #19 │ │ │ │ - subeq r5, r1, r8, lsl #2 │ │ │ │ - eorseq fp, r5, r8, lsr #17 │ │ │ │ + eorseq fp, r5, r0, lsl #21 │ │ │ │ + subeq r5, r1, r8, lsr #3 │ │ │ │ + eorseq fp, r5, r8, asr #18 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #200] @ 2c07ec │ │ │ │ ldr ip, [pc, #200] @ 2c07f0 │ │ │ │ @@ -341259,15 +341259,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r2, #12 │ │ │ │ add r0, r4, #132 @ 0x84 │ │ │ │ bl 176c18 │ │ │ │ ldr r0, [pc, #376] @ 2c09d4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3361bc │ │ │ │ + bl 33625c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c0980 │ │ │ │ ldr r3, [pc, #356] @ 2c09d8 │ │ │ │ ldr r5, [r4, #132] @ 0x84 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -341314,28 +341314,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2c09ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r5, [r4, #132] @ 0x84 │ │ │ │ b 2c0884 │ │ │ │ ldr r0, [pc, #132] @ 2c09f0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r5, [r4, #132] @ 0x84 │ │ │ │ b 2c0884 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 2c09f4 │ │ │ │ ldr r1, [pc, #108] @ 2c09f8 │ │ │ │ ldr r0, [pc, #108] @ 2c09fc │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -341358,23 +341358,23 @@ │ │ │ │ subeq ip, r6, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, lsl pc │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq fp, r6, ip, asr #31 │ │ │ │ andeq r3, r0, ip, lsr r6 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq fp, r5, r8, ror #14 │ │ │ │ - eorseq fp, r5, r0, lsr #15 │ │ │ │ - subeq r4, r1, r0, lsr #28 │ │ │ │ - eorseq fp, r5, r8, asr #11 │ │ │ │ - eorseq r4, r4, ip, lsr #24 │ │ │ │ + eorseq fp, r5, r8, lsl #16 │ │ │ │ + eorseq fp, r5, r0, asr #16 │ │ │ │ + subeq r4, r1, r0, asr #29 │ │ │ │ + eorseq fp, r5, r8, ror #12 │ │ │ │ + eorseq r4, r4, ip, asr #25 │ │ │ │ andeq r0, r0, lr, ror r2 │ │ │ │ - strdeq r4, [r1], #-220 @ 0xffffff24 │ │ │ │ - eorseq fp, r5, r4, lsr #11 │ │ │ │ - eorseq fp, r5, r8, ror #13 │ │ │ │ + @ instruction: 0x00414e9c │ │ │ │ + eorseq fp, r5, r4, asr #12 │ │ │ │ + eorseq fp, r5, r8, lsl #15 │ │ │ │ andeq r0, r0, fp, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #364] @ 2c0b9c │ │ │ │ @@ -341448,42 +341448,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2c0bbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c0ab8 │ │ │ │ ldr r0, [pc, #60] @ 2c0bc0 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c0ab8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq fp, r6, r8, lsr lr │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq fp, r6, r8, asr #27 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq fp, r6, ip, lsr #27 │ │ │ │ andeq r3, r0, r4, asr #13 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq fp, r5, r0, ror #11 │ │ │ │ - eorseq fp, r5, r0, lsl r6 │ │ │ │ + eorseq fp, r5, r0, lsl #13 │ │ │ │ + @ instruction: 0x0035b6b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #1036] @ 2c0fec │ │ │ │ mov r7, r3 │ │ │ │ @@ -341608,15 +341608,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ str fp, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str sl, [sp, #8] │ │ │ │ str fp, [sp, #28] │ │ │ │ mov sl, #1 │ │ │ │ str fp, [sp, #20] │ │ │ │ mov fp, #0 │ │ │ │ @@ -341626,15 +341626,15 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #32] │ │ │ │ str r5, [sp, #24] │ │ │ │ strd sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 2c100c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c0d24 │ │ │ │ ldr r3, [pc, #484] @ 2c1010 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c0e50 │ │ │ │ ldr r3, [pc, #452] @ 2c1004 │ │ │ │ @@ -341662,46 +341662,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 2c1018 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c0ca8 │ │ │ │ mvn r0, #0 │ │ │ │ b 2c0cc0 │ │ │ │ ldr r0, [pc, #304] @ 2c101c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c0ca8 │ │ │ │ ldr r0, [pc, #284] @ 2c1020 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c0d24 │ │ │ │ ldr r3, [pc, #208] @ 2c1008 │ │ │ │ subs r2, r5, #4000 @ 0xfa0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ mvn r1, #0 │ │ │ │ ldrb r3, [r3] │ │ │ │ adc fp, r1, #0 │ │ │ │ @@ -341712,60 +341712,60 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r3, #0 │ │ │ │ str sl, [sp, #16] │ │ │ │ stm sp, {r2, fp} │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 2c1024 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r6] │ │ │ │ ldr sl, [r4, #48] @ 0x30 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #44] @ 0x2c │ │ │ │ b 2c0ca0 │ │ │ │ ldr r0, [pc, #100] @ 2c1028 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, fp │ │ │ │ str sl, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r6] │ │ │ │ ldr sl, [r4, #48] @ 0x30 │ │ │ │ b 2c0fb0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq fp, r6, r4, lsl #25 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq fp, r6, r8, lsr ip │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq fp, r6, r4, lsr #23 │ │ │ │ andeq r2, r0, r4, lsl #8 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq fp, r5, ip, lsr r4 │ │ │ │ + @ instruction: 0x0035b4dc │ │ │ │ andeq r3, r0, r0, lsl #3 │ │ │ │ @ instruction: 0x000011b4 │ │ │ │ - eorseq fp, r5, r0, lsr r4 │ │ │ │ - eorseq fp, r5, r0, ror #8 │ │ │ │ - eorseq fp, r5, r8, lsr #7 │ │ │ │ - eorseq fp, r5, r8, lsr #4 │ │ │ │ - eorseq fp, r5, r8, asr #4 │ │ │ │ + @ instruction: 0x0035b4d0 │ │ │ │ + eorseq fp, r5, r0, lsl #10 │ │ │ │ + eorseq fp, r5, r8, asr #8 │ │ │ │ + eorseq fp, r5, r8, asr #5 │ │ │ │ + eorseq fp, r5, r8, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3672] @ 0xe58 │ │ │ │ ldr ip, [pc, #240] @ 2c1134 │ │ │ │ ldr r3, [pc, #240] @ 2c1138 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -341915,47 +341915,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2c131c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c11d0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #64] @ 2c1320 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c11d0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq fp, r6, ip, lsl #14 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrdeq fp, [r6], #-108 @ 0xffffff94 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ @ instruction: 0x0046b694 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq fp, r5, r4, asr #1 │ │ │ │ - ldrsheq fp, [r5], -ip @ │ │ │ │ + eorseq fp, r5, r4, ror #2 │ │ │ │ + mlaseq r5, ip, r1, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #84] @ 2c1394 │ │ │ │ bl 175100 │ │ │ │ @@ -342107,25 +342107,25 @@ │ │ │ │ beq 2c1680 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 2c1760 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr fp, [r4, #32] │ │ │ │ lsl r3, r8, #2 │ │ │ │ add fp, fp, r3 │ │ │ │ b 2c1500 │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ bl 2c102c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -342168,15 +342168,15 @@ │ │ │ │ bl 2c1140 │ │ │ │ b 2c15ec │ │ │ │ ldr r0, [pc, #220] @ 2c1764 │ │ │ │ mov r3, fp │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr fp, [r4, #32] │ │ │ │ lsl r3, r8, #2 │ │ │ │ add fp, fp, r3 │ │ │ │ b 2c1500 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #180] @ 2c1768 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ @@ -342197,68 +342197,68 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #32 │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2c176c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c1638 │ │ │ │ ldr r0, [pc, #60] @ 2c1770 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c1638 │ │ │ │ strheq fp, [r6], #-68 @ 0xffffffbc │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x0046b490 │ │ │ │ subeq fp, r6, r0, asr r4 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r0, r0, r0, lsr #28 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq sl, r5, r4, ror #28 │ │ │ │ - eorseq sl, r5, r8, ror #27 │ │ │ │ + eorseq sl, r5, r4, lsl #30 │ │ │ │ + eorseq sl, r5, r8, lsl #29 │ │ │ │ andeq r1, r0, ip, ror #4 │ │ │ │ - mlaseq r5, r4, sp, sl │ │ │ │ - @ instruction: 0x0035addc │ │ │ │ + eorseq sl, r5, r4, lsr lr │ │ │ │ + eorseq sl, r5, ip, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #892] @ 2c1b08 │ │ │ │ ldr r3, [pc, #892] @ 2c1b0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ mov r6, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ - bl 32a980 │ │ │ │ + bl 32aa20 │ │ │ │ mov sl, #0 │ │ │ │ ldr r9, [pc, #852] @ 2c1b10 │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32a988 │ │ │ │ + bl 32aa28 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32a990 │ │ │ │ + bl 32aa30 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32a998 │ │ │ │ + bl 32aa38 │ │ │ │ add r4, r6, #1572864 @ 0x180000 │ │ │ │ ldr r3, [r4, #140] @ 0x8c │ │ │ │ mov r1, #72 @ 0x48 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r4, #132] @ 0x84 │ │ │ │ add r0, r0, #1 │ │ │ │ @@ -342329,24 +342329,24 @@ │ │ │ │ str r3, [r5, #52] @ 0x34 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add r0, r0, #1 │ │ │ │ bl 1752a4 │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ mov r1, sl │ │ │ │ str r0, [r5, #64] @ 0x40 │ │ │ │ - bl 5a6590 │ │ │ │ + bl 5a6630 │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ mov r1, #4 │ │ │ │ add r0, r0, #31 │ │ │ │ lsr r0, r0, #5 │ │ │ │ bl 1752a4 │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ mov r1, sl │ │ │ │ str r0, [r5, #68] @ 0x44 │ │ │ │ - bl 5a6590 │ │ │ │ + bl 5a6630 │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ mov r1, #4 │ │ │ │ bl 1752a4 │ │ │ │ str r0, [r5, #40] @ 0x28 │ │ │ │ ldrb r3, [r4, #136] @ 0x88 │ │ │ │ eor r3, r3, #1 │ │ │ │ strb r3, [r5, #56] @ 0x38 │ │ │ │ @@ -342410,15 +342410,15 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #84] @ 0x54 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #4] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r2, [sp] │ │ │ │ @@ -342431,15 +342431,15 @@ │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2c1b28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r6, [r4, #132] @ 0x84 │ │ │ │ b 2c198c │ │ │ │ ldrd r0, [sp, #56] @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #92] @ 2c1b2c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ @@ -342449,28 +342449,28 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str fp, [sp, #20] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ str ip, [sp, #28] │ │ │ │ str r8, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r6, [r4, #132] @ 0x84 │ │ │ │ b 2c198c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq fp, r6, r0, ror #1 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strheq fp, [r6], #-4 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ ldrdeq sl, [r6], #-232 @ 0xffffff18 │ │ │ │ andeq r2, r0, r0, lsl #13 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x0035aab4 │ │ │ │ - eorseq sl, r5, r8, lsl #22 │ │ │ │ + eorseq sl, r5, r4, asr fp │ │ │ │ + eorseq sl, r5, r8, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 2c1b98 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 2c1b9c │ │ │ │ @@ -342478,28 +342478,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ ldr r3, [pc, #64] @ 2c1ba4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #0 │ │ │ │ strb r4, [r3, #60] @ 0x3c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq r3, r1, ip, asr ip │ │ │ │ - @ instruction: 0x0035a3fc │ │ │ │ - eorseq sl, r5, r0, ror #21 │ │ │ │ + strdeq r3, [r1], #-204 @ 0xffffff34 │ │ │ │ + mlaseq r5, ip, r4, sl │ │ │ │ + eorseq sl, r5, r0, lsl #23 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #112] @ 2c1c30 │ │ │ │ mov r6, r1 │ │ │ │ @@ -342508,36 +342508,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ ldr r3, [pc, #96] @ 2c1c3c │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r1, #60 @ 0x3c │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #72] @ 2c1c40 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 176360 │ │ │ │ mov r4, r0 │ │ │ │ str r5, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 367d5c │ │ │ │ + bl 367dfc │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subeq r3, r1, r4, ror #23 │ │ │ │ - eorseq sl, r5, r4, lsl #7 │ │ │ │ - eorseq sl, r5, r4, ror #20 │ │ │ │ + subeq r3, r1, r4, lsl #25 │ │ │ │ + eorseq sl, r5, r4, lsr #8 │ │ │ │ + eorseq sl, r5, r4, lsl #22 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ subeq r9, r7, ip, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -342551,41 +342551,41 @@ │ │ │ │ ldr r1, [pc, #284] @ 2c1d98 │ │ │ │ mov r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #276] @ 2c1d9c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 2c1d1c │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ mov r7, #0 │ │ │ │ add r3, r3, #1572864 @ 0x180000 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 59b2b0 │ │ │ │ + bl 59b350 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ mov r3, r8 │ │ │ │ add r2, r2, #1572864 @ 0x180000 │ │ │ │ ldr r1, [r2, #112] @ 0x70 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 59b2b0 │ │ │ │ + bl 59b350 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -342595,37 +342595,37 @@ │ │ │ │ add r3, r3, #1572864 @ 0x180000 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r3, r8 │ │ │ │ stmib sp, {r4, r9} │ │ │ │ str r4, [sp] │ │ │ │ - bl 59b2b0 │ │ │ │ + bl 59b350 │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ mov r3, r8 │ │ │ │ add r2, r2, #1572864 @ 0x180000 │ │ │ │ ldr r2, [r2, #112] @ 0x70 │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 59b2b0 │ │ │ │ + bl 59b350 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - subeq r3, r1, ip, asr #22 │ │ │ │ - eorseq sl, r5, r0, ror #5 │ │ │ │ - eorseq sl, r5, r0, asr #19 │ │ │ │ + subeq r3, r1, ip, ror #23 │ │ │ │ + eorseq sl, r5, r0, lsl #7 │ │ │ │ + eorseq sl, r5, r0, ror #20 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #388] @ 2c1f3c │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -342640,44 +342640,44 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ ldr r3, [pc, #364] @ 2c1f50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r6, [pc, #340] @ 2c1f54 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #16 │ │ │ │ bl 1774c4 │ │ │ │ ldr r3, [pc, #324] @ 2c1f58 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2c1eb0 │ │ │ │ ldr r7, [r4, #48] @ 0x30 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2c1e3c │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ mov r6, #0 │ │ │ │ str r6, [r4, #48] @ 0x30 │ │ │ │ ldr r6, [r4, #52] @ 0x34 │ │ │ │ cmp r6, #0 │ │ │ │ beq 2c1e54 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ mov r8, #0 │ │ │ │ str r8, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #256] @ 2c1f5c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ - bl 5af660 │ │ │ │ + bl 5af700 │ │ │ │ ldr r2, [pc, #236] @ 2c1f60 │ │ │ │ ldr r3, [pc, #204] @ 2c1f44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -342709,42 +342709,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2c1f70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c1e24 │ │ │ │ ldr r0, [pc, #68] @ 2c1f74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c1e24 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ - strdeq r3, [r1], #-148 @ 0xffffff6c │ │ │ │ + @ instruction: 0x00413a94 │ │ │ │ subeq sl, r6, r0, lsr #21 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq sl, r5, ip, ror r1 │ │ │ │ - eorseq sl, r5, r0, ror #16 │ │ │ │ + eorseq sl, r5, ip, lsl r2 │ │ │ │ + eorseq sl, r5, r0, lsl #18 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ subeq sl, r6, r0, ror sl │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r1, r0, r0, lsr r2 │ │ │ │ strdeq sl, [r6], #-152 @ 0xffffff68 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq sl, r5, ip, lsr r7 │ │ │ │ - eorseq sl, r5, ip, asr #14 │ │ │ │ + @ instruction: 0x0035a7dc │ │ │ │ + eorseq sl, r5, ip, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ mov r6, r3 │ │ │ │ cmp r2, #4000 @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -342847,25 +342847,25 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #792] @ 2c2470 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c2020 │ │ │ │ add r9, sp, #76 @ 0x4c │ │ │ │ str r2, [sp, #24] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ @@ -342892,15 +342892,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r1, #2 │ │ │ │ add r3, pc, #620 @ 0x26c │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r0, r9 │ │ │ │ str r7, [sp, #88] @ 0x58 │ │ │ │ - bl 5c1394 │ │ │ │ + bl 5c1434 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c2214 │ │ │ │ sub r0, r0, #1 │ │ │ │ cmp r0, #1 │ │ │ │ bhi 2c2364 │ │ │ │ ldrh r3, [sp, #82] @ 0x52 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -342975,25 +342975,25 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 2c2474 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c228c │ │ │ │ bl 1758e0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c23ec │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sl, #128] @ 0x80 │ │ │ │ @@ -343001,15 +343001,15 @@ │ │ │ │ b 2c2058 │ │ │ │ bl 29b288 │ │ │ │ ldr r3, [r0, #408] @ 0x198 │ │ │ │ cmp r3, #4 │ │ │ │ bne 2c2184 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ - bl 5bf88c │ │ │ │ + bl 5bf92c │ │ │ │ b 2c2234 │ │ │ │ ldr r0, [sl, #100] @ 0x64 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ bl 1763cc │ │ │ │ cmp r0, #0 │ │ │ │ blt 2c2364 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ @@ -343032,22 +343032,22 @@ │ │ │ │ b 2c2370 │ │ │ │ ldr r0, [pc, #116] @ 2c2478 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c228c │ │ │ │ ldr r0, [pc, #88] @ 2c247c │ │ │ │ strd r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c2020 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 2c224c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldrbeq lr, [r5, #256]! @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -343055,18 +343055,18 @@ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq sl, r6, r4, lsr #17 │ │ │ │ subeq sl, r6, ip, lsl #16 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ muleq r0, r8, sl │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq sl, r5, r8, lsr r5 │ │ │ │ - eorseq sl, r5, r8, lsr r3 │ │ │ │ - @ instruction: 0x0035a2d0 │ │ │ │ - @ instruction: 0x0035a2b4 │ │ │ │ + @ instruction: 0x0035a5d8 │ │ │ │ + @ instruction: 0x0035a3d8 │ │ │ │ + eorseq sl, r5, r0, ror r3 │ │ │ │ + eorseq sl, r5, r4, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [pc, #976] @ 2c2870 │ │ │ │ @@ -343254,23 +343254,23 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 2c289c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldrb r3, [r5, #1] │ │ │ │ ldrb r6, [r5] │ │ │ │ orr r6, r6, r3, lsl #8 │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ orr r6, r6, r3, lsl #16 │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ orr r6, r6, r3, lsl #24 │ │ │ │ @@ -343281,33 +343281,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #192] @ 2c28ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r0, #0 │ │ │ │ b 2c26e4 │ │ │ │ ldr r0, [pc, #164] @ 2c28b0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c27b0 │ │ │ │ ldr r3, [pc, #148] @ 2c28b4 │ │ │ │ ldr ip, [pc, #148] @ 2c28b8 │ │ │ │ ldr r1, [pc, #148] @ 2c28bc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #140] @ 2c28c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2c27fc │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #112] @ 2c28c4 │ │ │ │ ldr r1, [pc, #112] @ 2c28c8 │ │ │ │ ldr r0, [pc, #112] @ 2c28cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -343318,31 +343318,31 @@ │ │ │ │ subeq sl, r6, r0, asr #7 │ │ │ │ strheq sl, [r6], #-60 @ 0xffffffc4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq fp, r5, r0, asr #6 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ strdeq pc, [r7], -r0 │ │ │ │ subeq sl, r6, r0, lsl #3 │ │ │ │ - @ instruction: 0x00359ff0 │ │ │ │ + mlaseq r5, r0, r0, sl │ │ │ │ andeq r1, r0, r4, lsl #2 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r9, r5, r8, lsl #31 │ │ │ │ - ldrdeq r2, [r1], #-240 @ 0xffffff10 │ │ │ │ - @ instruction: 0x00359ffc │ │ │ │ - eorseq r9, r5, r4, ror r7 │ │ │ │ + eorseq sl, r5, r8, lsr #32 │ │ │ │ + subeq r3, r1, r0, ror r0 │ │ │ │ + mlaseq r5, ip, r0, sl │ │ │ │ + eorseq r9, r5, r4, lsl r8 │ │ │ │ andeq r0, r0, ip, asr #13 │ │ │ │ - eorseq r9, r5, r4, ror #30 │ │ │ │ - subeq r2, r1, r4, lsl #31 │ │ │ │ - eorseq r9, r5, r0, ror #31 │ │ │ │ - eorseq r9, r5, ip, lsr #14 │ │ │ │ + eorseq sl, r5, r4 │ │ │ │ + subeq r3, r1, r4, lsr #32 │ │ │ │ + eorseq sl, r5, r0, lsl #1 │ │ │ │ + eorseq r9, r5, ip, asr #15 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ - subeq r2, r1, r4, asr pc │ │ │ │ - eorseq r9, r5, r0, lsl #14 │ │ │ │ - eorseq r9, r5, r4, asr #30 │ │ │ │ + strdeq r2, [r1], #-244 @ 0xffffff0c │ │ │ │ + eorseq r9, r5, r0, lsr #15 │ │ │ │ + eorseq r9, r5, r4, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ add r4, r0, #1572864 @ 0x180000 │ │ │ │ ldr r2, [r4, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ @@ -343366,15 +343366,15 @@ │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c2950 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r3 │ │ │ │ - bl 5bd778 │ │ │ │ + bl 5bd818 │ │ │ │ ldr r0, [r4, #144] @ 0x90 │ │ │ │ bl 1753dc │ │ │ │ add r6, r9, #524288 @ 0x80000 │ │ │ │ mov r3, #0 │ │ │ │ ldr sl, [pc, #1772] @ 2c3054 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r3 │ │ │ │ @@ -343674,15 +343674,15 @@ │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str sl, [sp, #96] @ 0x60 │ │ │ │ str sl, [sp, #100] @ 0x64 │ │ │ │ str sl, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #108] @ 0x6c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ ldr ip, [sp, #76] @ 0x4c │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -343697,15 +343697,15 @@ │ │ │ │ str sl, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [pc, #500] @ 2c306c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c2b14 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c2c20 │ │ │ │ bl 175340 │ │ │ │ str r5, [r4, #100] @ 0x64 │ │ │ │ b 2c2c20 │ │ │ │ @@ -343732,24 +343732,24 @@ │ │ │ │ mov r3, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r6, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #96] @ 0x60 │ │ │ │ str r5, [sp, #108] @ 0x6c │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r3, sp, #92 @ 0x5c │ │ │ │ mov r0, r9 │ │ │ │ bl 2c2480 │ │ │ │ cmn r0, #1 │ │ │ │ bne 2c2eb0 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ - bl 5a7df4 │ │ │ │ + bl 5a7e94 │ │ │ │ b 2c2eb0 │ │ │ │ bl 175340 │ │ │ │ b 2c2c18 │ │ │ │ bl 29b258 │ │ │ │ ldr r3, [r0, #616] @ 0x268 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2c2eb0 │ │ │ │ @@ -343767,15 +343767,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, fp │ │ │ │ mov r3, lr │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str lr, [sp, #28] │ │ │ │ str lr, [sp, #20] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c2b14 │ │ │ │ ldr r3, [pc, #216] @ 2c3078 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c2ecc │ │ │ │ ldr r3, [pc, #176] @ 2c3064 │ │ │ │ @@ -343791,25 +343791,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 2c307c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c2ecc │ │ │ │ ldr r0, [pc, #104] @ 2c3080 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c2ecc │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ 2c3084 │ │ │ │ ldr r1, [pc, #88] @ 2c3088 │ │ │ │ ldr r0, [pc, #88] @ 2c308c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 2c3090 │ │ │ │ @@ -343822,23 +343822,23 @@ │ │ │ │ subeq r9, r6, r4, ror #30 │ │ │ │ andeq r0, r6, r9 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r9, r6, r4, lsr ip │ │ │ │ @ instruction: 0x00001bb0 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r9, r5, ip, lsr sl │ │ │ │ - eorseq r9, r5, r4, asr #18 │ │ │ │ - eorseq r9, r5, r8, lsr #19 │ │ │ │ + @ instruction: 0x00359adc │ │ │ │ + eorseq r9, r5, r4, ror #19 │ │ │ │ + eorseq r9, r5, r8, asr #20 │ │ │ │ andeq r1, r0, r0, lsl r5 │ │ │ │ - eorseq r9, r5, r8, asr #16 │ │ │ │ - eorseq r9, r5, r4, ror #16 │ │ │ │ - subeq r2, r1, ip, ror r7 │ │ │ │ - eorseq r8, r5, r4, lsr #30 │ │ │ │ - eorseq r9, r5, ip, asr r8 │ │ │ │ + eorseq r9, r5, r8, ror #17 │ │ │ │ + eorseq r9, r5, r4, lsl #18 │ │ │ │ + subeq r2, r1, ip, lsl r8 │ │ │ │ + eorseq r8, r5, r4, asr #31 │ │ │ │ + @ instruction: 0x003598fc │ │ │ │ andeq r0, r0, r7, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ @@ -343866,15 +343866,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ ldr r3, [pc, #124] @ 2c3190 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c3144 │ │ │ │ bl 2c28d0 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ bl 1753dc │ │ │ │ @@ -343892,17 +343892,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq r2, r1, ip, lsr #13 │ │ │ │ - eorseq r8, r5, ip, asr #28 │ │ │ │ - eorseq r9, r5, r0, lsr r5 │ │ │ │ + subeq r2, r1, ip, asr #14 │ │ │ │ + eorseq r8, r5, ip, ror #29 │ │ │ │ + @ instruction: 0x003595d0 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r3, #1 │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ @@ -344038,19 +344038,19 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #764] @ 2c36b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #760] @ 2c36bc │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2c3444 │ │ │ │ ldr r0, [pc, #740] @ 2c36c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ strb r5, [r4, #80] @ 0x50 │ │ │ │ mov r6, #0 │ │ │ │ b 2c32d0 │ │ │ │ ldr r3, [pc, #688] @ 2c36a4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r0 │ │ │ │ @@ -344067,15 +344067,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c28d0 │ │ │ │ mvn r0, #0 │ │ │ │ b 2c3300 │ │ │ │ ldr r3, [pc, #632] @ 2c36d4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -344094,22 +344094,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 2c36e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c32e4 │ │ │ │ ldr r3, [pc, #524] @ 2c36e4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r0 │ │ │ │ beq 2c3400 │ │ │ │ ldr r3, [pc, #492] @ 2c36d8 │ │ │ │ @@ -344126,21 +344126,21 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 2c36e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ orr r2, r2, #1 │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ @@ -344155,38 +344155,38 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #356] @ 2c36f4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #348] @ 2c36f8 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 1758e0 │ │ │ │ b 2c3444 │ │ │ │ ldr r0, [pc, #324] @ 2c36fc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c32e4 │ │ │ │ ldr r1, [pc, #308] @ 2c3700 │ │ │ │ ldr r3, [pc, #308] @ 2c3704 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r1, [pc, #300] @ 2c3708 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #296] @ 2c370c │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2c3444 │ │ │ │ ldr r0, [pc, #276] @ 2c3710 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c3548 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #260] @ 2c3714 │ │ │ │ ldr ip, [pc, #260] @ 2c3718 │ │ │ │ ldr r1, [pc, #260] @ 2c371c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #256] @ 2c3720 │ │ │ │ @@ -344200,73 +344200,73 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #232] @ 2c372c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #228] @ 2c3730 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2c3444 │ │ │ │ ldr r3, [pc, #208] @ 2c3734 │ │ │ │ ldr r2, [pc, #208] @ 2c3738 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #204] @ 2c373c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2512 @ 0x9d0 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2c3444 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strheq r9, [r6], #-96 @ 0xffffffa0 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r9, r6, r4, ror r6 │ │ │ │ andeq r0, r2, r8 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r9, r6, r4, ror #10 │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ - eorseq r9, r5, r0, asr #13 │ │ │ │ - strdeq r2, [r1], #-52 @ 0xffffffcc │ │ │ │ - mlaseq r5, r4, fp, r8 │ │ │ │ + eorseq r9, r5, r0, ror #14 │ │ │ │ + @ instruction: 0x00412494 │ │ │ │ + eorseq r8, r5, r4, lsr ip │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ - eorseq r9, r5, r0, ror #13 │ │ │ │ - @ instruction: 0x00412390 │ │ │ │ - eorseq r9, r5, r8, asr #12 │ │ │ │ - eorseq r8, r5, r0, lsr fp │ │ │ │ + eorseq r9, r5, r0, lsl #15 │ │ │ │ + subeq r2, r1, r0, lsr r4 │ │ │ │ + eorseq r9, r5, r8, ror #13 │ │ │ │ + @ instruction: 0x00358bd0 │ │ │ │ andeq r0, r0, fp, lsl #20 │ │ │ │ andeq r3, r0, r8, ror r6 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r9, r5, r8, asr #12 │ │ │ │ + eorseq r9, r5, r8, ror #13 │ │ │ │ andeq r2, r0, r4, lsl r1 │ │ │ │ - eorseq r9, r5, r4, asr r4 │ │ │ │ - eorseq r9, r5, r0, ror r4 │ │ │ │ - subeq r2, r1, r0, lsr #4 │ │ │ │ - eorseq r8, r5, r0, asr #19 │ │ │ │ + @ instruction: 0x003594f4 │ │ │ │ + eorseq r9, r5, r0, lsl r5 │ │ │ │ + subeq r2, r1, r0, asr #5 │ │ │ │ + eorseq r8, r5, r0, ror #20 │ │ │ │ andeq r0, r0, r4, lsl sl │ │ │ │ - eorseq r9, r5, r8, lsl #11 │ │ │ │ - eorseq r9, r5, r4, asr #9 │ │ │ │ - ldrdeq r2, [r1], #-20 @ 0xffffffec │ │ │ │ - eorseq r8, r5, r4, ror r9 │ │ │ │ + eorseq r9, r5, r8, lsr #12 │ │ │ │ + eorseq r9, r5, r4, ror #10 │ │ │ │ + subeq r2, r1, r4, ror r2 │ │ │ │ + eorseq r8, r5, r4, lsl sl │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ - @ instruction: 0x003593d0 │ │ │ │ - @ instruction: 0x00412198 │ │ │ │ - @ instruction: 0x003593d4 │ │ │ │ - eorseq r8, r5, r8, lsr r9 │ │ │ │ + eorseq r9, r5, r0, ror r4 │ │ │ │ + subeq r2, r1, r8, lsr r2 │ │ │ │ + eorseq r9, r5, r4, ror r4 │ │ │ │ + @ instruction: 0x003589d8 │ │ │ │ andeq r0, r0, r1, lsl #20 │ │ │ │ - eorseq r9, r5, r4, ror #7 │ │ │ │ - subeq r2, r1, ip, ror #2 │ │ │ │ - eorseq r8, r5, ip, lsl #18 │ │ │ │ + eorseq r9, r5, r4, lsl #9 │ │ │ │ + subeq r2, r1, ip, lsl #4 │ │ │ │ + eorseq r8, r5, ip, lsr #19 │ │ │ │ andeq r0, r0, sp, asr #19 │ │ │ │ - subeq r2, r1, ip, lsr r1 │ │ │ │ - @ instruction: 0x003593d0 │ │ │ │ - @ instruction: 0x003588dc │ │ │ │ + ldrdeq r2, [r1], #-28 @ 0xffffffe4 │ │ │ │ + eorseq r9, r5, r0, ror r4 │ │ │ │ + eorseq r8, r5, ip, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #1420] @ 2c3ce8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -344442,15 +344442,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ orr r3, r3, ip, lsl #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #780] @ 2c3d20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldrb r0, [r4, #5] │ │ │ │ ldrb r1, [r4, #6] │ │ │ │ ldrb r2, [r4, #7] │ │ │ │ orr r3, r3, r0, lsl #8 │ │ │ │ orr r3, r3, r1, lsl #16 │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ @@ -344475,15 +344475,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c3bb0 │ │ │ │ ldr fp, [pc, #668] @ 2c3d30 │ │ │ │ ldr r0, [pc, #668] @ 2c3d34 │ │ │ │ add fp, pc, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ ldrb r9, [r4, #4] │ │ │ │ orr r9, r9, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ orr r9, r9, r3, lsl #16 │ │ │ │ ldrb r3, [r4, #7] │ │ │ │ orr r9, r9, r3, lsl #24 │ │ │ │ @@ -344509,15 +344509,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c3bb8 │ │ │ │ ldr r0, [pc, #536] @ 2c3d3c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c38d4 │ │ │ │ ldr r3, [pc, #520] @ 2c3d40 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c391c │ │ │ │ ldr r3, [pc, #476] @ 2c3d28 │ │ │ │ @@ -344533,54 +344533,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 2c3d44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c391c │ │ │ │ ldr fp, [pc, #400] @ 2c3d48 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 2c3d4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c38d4 │ │ │ │ ldr r3, [pc, #336] @ 2c3d50 │ │ │ │ ldr ip, [pc, #336] @ 2c3d54 │ │ │ │ stmib sp, {r1, r2} │ │ │ │ ldr r1, [pc, #332] @ 2c3d58 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #324] @ 2c3d5c │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2c3a48 │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ ldrb r9, [r4, #4] │ │ │ │ orr r9, r9, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ orr r9, r9, r3, lsl #16 │ │ │ │ ldrb r3, [r4, #7] │ │ │ │ @@ -344590,86 +344590,86 @@ │ │ │ │ ldr fp, [pc, #264] @ 2c3d60 │ │ │ │ add fp, pc, fp │ │ │ │ b 2c39b0 │ │ │ │ ldr r0, [pc, #256] @ 2c3d64 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c391c │ │ │ │ ldr r3, [pc, #236] @ 2c3d68 │ │ │ │ ldr ip, [pc, #236] @ 2c3d6c │ │ │ │ ldr r1, [pc, #236] @ 2c3d70 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #228] @ 2c3d74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2c3a48 │ │ │ │ ldr r3, [pc, #204] @ 2c3d78 │ │ │ │ ldr ip, [pc, #204] @ 2c3d7c │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #200] @ 2c3d80 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #192] @ 2c3d84 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2c3a48 │ │ │ │ ldr r3, [pc, #168] @ 2c3d88 │ │ │ │ add r3, pc, r3 │ │ │ │ b 2c39c8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r9, r6, ip, lsl #2 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r9, r6, r8, asr #1 │ │ │ │ andeq r0, r8, ip │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ strdeq r9, [r5], #-244 @ 0xffffff0c │ │ │ │ strheq r9, [r5], #-244 @ 0xffffff0c │ │ │ │ strdeq pc, [r7], -r0 │ │ │ │ subeq r8, r6, ip, lsl #30 │ │ │ │ - eorseq r8, r5, ip, ror #26 │ │ │ │ + eorseq r8, r5, ip, lsl #28 │ │ │ │ strdeq r9, [r5], #-236 @ 0xffffff14 │ │ │ │ - @ instruction: 0x003592d8 │ │ │ │ - eorseq r8, r5, ip, asr #10 │ │ │ │ + eorseq r9, r5, r8, ror r3 │ │ │ │ + eorseq r8, r5, ip, ror #11 │ │ │ │ andeq r0, r0, pc, lsl #14 │ │ │ │ - @ instruction: 0x00411d98 │ │ │ │ + subeq r1, r1, r8, lsr lr │ │ │ │ andeq r0, r0, r4, lsl #28 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r8, r5, r4, lsl #25 │ │ │ │ - eorseq r9, r5, ip, asr #2 │ │ │ │ - eorseq r8, r5, r0, asr #24 │ │ │ │ - eorseq r9, r5, r0, asr #1 │ │ │ │ + eorseq r8, r5, r4, lsr #26 │ │ │ │ + eorseq r9, r5, ip, ror #3 │ │ │ │ + eorseq r8, r5, r0, ror #25 │ │ │ │ + eorseq r9, r5, r0, ror #2 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - eorseq r9, r5, r0, lsl #1 │ │ │ │ - eorseq r8, r5, r4, ror #22 │ │ │ │ - eorseq r8, r5, r8, lsr #31 │ │ │ │ - subeq r1, r1, r0, lsr #23 │ │ │ │ - eorseq r9, r5, r0, lsl #2 │ │ │ │ - eorseq r8, r5, r0, asr #6 │ │ │ │ + eorseq r9, r5, r0, lsr #2 │ │ │ │ + eorseq r8, r5, r4, lsl #24 │ │ │ │ + eorseq r9, r5, r8, asr #32 │ │ │ │ + subeq r1, r1, r0, asr #24 │ │ │ │ + eorseq r9, r5, r0, lsr #3 │ │ │ │ + eorseq r8, r5, r0, ror #7 │ │ │ │ andeq r0, r0, sp, lsl r7 │ │ │ │ - eorseq r8, r5, r4, asr #21 │ │ │ │ - eorseq r9, r5, ip │ │ │ │ - subeq r1, r1, r8, lsr #22 │ │ │ │ - eorseq r8, r5, r8, ror #29 │ │ │ │ - @ instruction: 0x003582d0 │ │ │ │ + eorseq r8, r5, r4, ror #22 │ │ │ │ + eorseq r9, r5, ip, lsr #1 │ │ │ │ + subeq r1, r1, r8, asr #23 │ │ │ │ + eorseq r8, r5, r8, lsl #31 │ │ │ │ + eorseq r8, r5, r0, ror r3 │ │ │ │ andeq r0, r0, r2, lsl #14 │ │ │ │ - strdeq r1, [r1], #-164 @ 0xffffff5c │ │ │ │ - eorseq r9, r5, r0, asr #32 │ │ │ │ - mlaseq r5, r4, r2, r8 │ │ │ │ + @ instruction: 0x00411b94 │ │ │ │ + eorseq r9, r5, r0, ror #1 │ │ │ │ + eorseq r8, r5, r4, lsr r3 │ │ │ │ andeq r0, r0, r9, lsl r7 │ │ │ │ - eorseq r8, r5, ip, lsr sl │ │ │ │ + @ instruction: 0x00358adc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #1036] @ 2c41b4 │ │ │ │ mov r4, r3 │ │ │ │ @@ -344836,22 +344836,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #388] @ 2c41e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c3f54 │ │ │ │ ldr r3, [pc, #376] @ 2c41e8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c3ebc │ │ │ │ ldr r3, [pc, #344] @ 2c41dc │ │ │ │ @@ -344867,22 +344867,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 2c41ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ ldrb r2, [r4, #4] │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ orr r2, r2, r3, lsl #16 │ │ │ │ ldrb r3, [r4, #7] │ │ │ │ orr r2, r2, r3, lsl #24 │ │ │ │ @@ -344905,57 +344905,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2c41f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c3e68 │ │ │ │ ldr r0, [pc, #120] @ 2c41f8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c40e0 │ │ │ │ ldr r0, [pc, #104] @ 2c41fc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c3f54 │ │ │ │ ldr r0, [pc, #88] @ 2c4200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c3e68 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strheq r8, [r6], #-172 @ 0xffffff54 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x00468a94 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ subeq r9, r5, r4, lsl sl │ │ │ │ subeq r9, r5, ip, ror r9 │ │ │ │ subeq r8, r6, r4, lsl #18 │ │ │ │ - eorseq r8, r5, r4, ror r7 │ │ │ │ - eorseq r8, r5, r4, lsr r7 │ │ │ │ + eorseq r8, r5, r4, lsl r8 │ │ │ │ + @ instruction: 0x003587d4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x00358db8 │ │ │ │ + eorseq r8, r5, r8, asr lr │ │ │ │ andeq r1, r0, r4, lsl #15 │ │ │ │ - @ instruction: 0x00358cb8 │ │ │ │ + eorseq r8, r5, r8, asr sp │ │ │ │ andeq r1, r0, r0, asr #26 │ │ │ │ - eorseq r8, r5, r0, asr #23 │ │ │ │ - eorseq r8, r5, r8, asr ip │ │ │ │ - eorseq r8, r5, r8, asr #25 │ │ │ │ - eorseq r8, r5, r0, asr #23 │ │ │ │ + eorseq r8, r5, r0, ror #24 │ │ │ │ + @ instruction: 0x00358cf8 │ │ │ │ + eorseq r8, r5, r8, ror #26 │ │ │ │ + eorseq r8, r5, r0, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #268] @ 2c432c │ │ │ │ mov r8, r2 │ │ │ │ @@ -345130,22 +345130,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2c461c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c43f4 │ │ │ │ ldr r8, [pc, #280] @ 2c4620 │ │ │ │ add r8, pc, r8 │ │ │ │ b 2c43ec │ │ │ │ ldr r3, [pc, #272] @ 2c4624 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -345169,61 +345169,61 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r9, sl} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 2c4628 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c43f4 │ │ │ │ ldr r0, [pc, #116] @ 2c462c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c43f4 │ │ │ │ ldr r0, [pc, #76] @ 2c4630 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c43f4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r8, r6, r8, lsl r5 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ ldrdeq r8, [r6], #-76 @ 0xffffffb4 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - eorseq sl, r2, r4, asr #30 │ │ │ │ + eorseq sl, r2, r4, ror #31 │ │ │ │ subeq r8, r6, r0, ror r4 │ │ │ │ - eorseq r8, r5, r0, lsr #20 │ │ │ │ + eorseq r8, r5, r0, asr #21 │ │ │ │ muleq r0, ip, r4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003589b8 │ │ │ │ - mlaseq r5, ip, r9, r8 │ │ │ │ - andeq r1, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x003589bc │ │ │ │ eorseq r8, r5, r8, asr sl │ │ │ │ - eorseq r8, r5, r8, lsr #18 │ │ │ │ + eorseq r8, r5, ip, lsr sl │ │ │ │ + andeq r1, r0, r8, ror r0 │ │ │ │ + eorseq r8, r5, ip, asr sl │ │ │ │ + @ instruction: 0x00358af8 │ │ │ │ + eorseq r8, r5, r8, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r1, [pc, #2208] @ 2c4eec │ │ │ │ ldr r2, [pc, #2208] @ 2c4ef0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -345381,15 +345381,15 @@ │ │ │ │ beq 2c4a50 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldr r1, [pc, #1608] @ 2c4f04 │ │ │ │ ldr r0, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ - bl 5bd778 │ │ │ │ + bl 5bd818 │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ mov r1, r5 │ │ │ │ bl 1761f8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2c4eb8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ @@ -345411,15 +345411,15 @@ │ │ │ │ cmn r0, #1 │ │ │ │ beq 2c4e98 │ │ │ │ ldr r0, [pc, #1492] @ 2c4f08 │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2c0a14 │ │ │ │ mov r0, r8 │ │ │ │ - bl 55cf48 │ │ │ │ + bl 55cfe8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c4cd0 │ │ │ │ add r8, r4, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r8, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c49a4 │ │ │ │ @@ -345441,32 +345441,32 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r7, [pc, #1380] @ 2c4f10 │ │ │ │ ldr r5, [pc, #1380] @ 2c4f14 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 368754 │ │ │ │ + bl 3687f4 │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #1356] @ 2c4f18 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [pc, #1352] @ 2c4f1c │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #1344] @ 2c4f20 │ │ │ │ ldr r1, [pc, #1344] @ 2c4f24 │ │ │ │ add r5, r5, #276 @ 0x114 │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 367224 │ │ │ │ - bl 3b21c8 │ │ │ │ + bl 3672c4 │ │ │ │ + bl 3b2268 │ │ │ │ str r6, [r7, #48] @ 0x30 │ │ │ │ str r0, [r7, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r3, [r8, #180] @ 0xb4 │ │ │ │ str r3, [r7, #52] @ 0x34 │ │ │ │ beq 2c4d48 │ │ │ │ mov r3, #1 │ │ │ │ @@ -345484,15 +345484,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 29cdbc │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [r3, #180] @ 0xb4 │ │ │ │ ldr r0, [r1] │ │ │ │ ldr r1, [pc, #1224] @ 2c4f2c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5bd778 │ │ │ │ + bl 5bd818 │ │ │ │ b 2c48cc │ │ │ │ bl 2a9ed4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c4734 │ │ │ │ add fp, r4, #4096 @ 0x1000 │ │ │ │ ldrb r7, [fp, #184] @ 0xb8 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -345542,27 +345542,27 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2c4ee8 │ │ │ │ ldr r0, [pc, #1008] @ 2c4f34 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 5a8dc8 │ │ │ │ + b 5a8e68 │ │ │ │ ldr r0, [pc, #992] @ 2c4f38 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #128] @ 0x80 │ │ │ │ bl 2c28d0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 1753dc │ │ │ │ mov r0, r8 │ │ │ │ - bl 55cf48 │ │ │ │ + bl 55cfe8 │ │ │ │ b 2c4b18 │ │ │ │ ldr r3, [pc, #944] @ 2c4f3c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c4684 │ │ │ │ ldr r3, [pc, #928] @ 2c4f40 │ │ │ │ @@ -345578,21 +345578,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #852] @ 2c4f48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c4684 │ │ │ │ ldr r3, [pc, #840] @ 2c4f4c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c4c24 │ │ │ │ ldr r3, [pc, #808] @ 2c4f40 │ │ │ │ @@ -345630,22 +345630,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #652] @ 2c4f54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c47f0 │ │ │ │ ldr r3, [pc, #640] @ 2c4f58 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c4950 │ │ │ │ ldr r3, [pc, #596] @ 2c4f40 │ │ │ │ @@ -345661,25 +345661,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #540] @ 2c4f5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c4950 │ │ │ │ ldr r0, [pc, #528] @ 2c4f60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r2, [pc, #520] @ 2c4f64 │ │ │ │ ldr r3, [pc, #400] @ 2c4ef0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -345698,22 +345698,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 2c4f68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r9] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ eor r3, r1, r1, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -345724,106 +345724,106 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [sp, #28] │ │ │ │ beq 2c47f0 │ │ │ │ b 2c4c54 │ │ │ │ ldr r0, [pc, #328] @ 2c4f6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 1758e0 │ │ │ │ b 2c4b60 │ │ │ │ ldr r0, [pc, #308] @ 2c4f70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c4684 │ │ │ │ ldr r0, [pc, #296] @ 2c4f74 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r9] │ │ │ │ b 2c4de0 │ │ │ │ ldr r0, [pc, #276] @ 2c4f78 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c47f0 │ │ │ │ ldr r0, [pc, #260] @ 2c4f7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c4950 │ │ │ │ ldr r0, [pc, #248] @ 2c4f80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 1758e0 │ │ │ │ b 2c4b60 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 2c4b60 │ │ │ │ ldr r0, [pc, #216] @ 2c4f84 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2c4b60 │ │ │ │ ldr r0, [pc, #200] @ 2c4f88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2c4b60 │ │ │ │ ldr r0, [pc, #188] @ 2c4f8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2c4b60 │ │ │ │ ldr r0, [pc, #176] @ 2c4f90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2c4b60 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r8, r6, r0, lsr #4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r8, r6, r0, lsl #4 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - eorseq r4, r7, r4, ror #7 │ │ │ │ - eorseq r7, fp, r8, ror lr │ │ │ │ + eorseq r4, r7, r4, lsl #9 │ │ │ │ + eorseq r7, fp, r8, lsl pc │ │ │ │ @ instruction: 0xffffba98 │ │ │ │ - eorseq r8, r5, ip, lsl #19 │ │ │ │ + eorseq r8, r5, ip, lsr #20 │ │ │ │ subeq r7, r6, r4, lsl #30 │ │ │ │ - mlaseq r5, r8, ip, r7 │ │ │ │ - strdeq r0, [r1], #-216 @ 0xffffff28 │ │ │ │ - eorseq r7, r5, ip, lsl #11 │ │ │ │ + eorseq r7, r5, r8, lsr sp │ │ │ │ + @ instruction: 0x00410e98 │ │ │ │ + eorseq r7, r5, ip, lsr #12 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ - eorseq r6, r2, ip, ror #31 │ │ │ │ - eorseq r7, r2, r0 │ │ │ │ + eorseq r7, r2, ip, lsl #1 │ │ │ │ + eorseq r7, r2, r0, lsr #1 │ │ │ │ subeq r7, r6, r4, asr #28 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ subeq r7, r6, ip, asr #26 │ │ │ │ - mlaseq r5, r0, r7, r8 │ │ │ │ - eorseq r8, r5, ip, ror #13 │ │ │ │ + eorseq r8, r5, r0, lsr r8 │ │ │ │ + eorseq r8, r5, ip, lsl #15 │ │ │ │ andeq r2, r0, r0, lsl #19 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003584d4 │ │ │ │ + eorseq r8, r5, r4, ror r5 │ │ │ │ muleq r0, r8, r9 │ │ │ │ andeq r1, r0, r0, lsl #14 │ │ │ │ - @ instruction: 0x003584d4 │ │ │ │ + eorseq r8, r5, r4, ror r5 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - eorseq r8, r5, r0, asr #11 │ │ │ │ - eorseq r8, r5, ip, lsl r6 │ │ │ │ + eorseq r8, r5, r0, ror #12 │ │ │ │ + @ instruction: 0x003586bc │ │ │ │ subeq r7, r6, r0, lsl fp │ │ │ │ - eorseq r8, r5, r8, ror r3 │ │ │ │ - eorseq r8, r5, ip, ror r4 │ │ │ │ - eorseq r8, r5, r0, asr #5 │ │ │ │ - eorseq r8, r5, ip, lsr #6 │ │ │ │ - eorseq r8, r5, r0, lsl #7 │ │ │ │ - eorseq r8, r5, r4, asr #9 │ │ │ │ - mlaseq r5, ip, r2, r8 │ │ │ │ - eorseq r8, r5, r4, ror r3 │ │ │ │ - eorseq r8, r5, ip, lsr #7 │ │ │ │ - eorseq r8, r5, r4, ror r9 │ │ │ │ - eorseq r8, r5, r0, lsr #7 │ │ │ │ + eorseq r8, r5, r8, lsl r4 │ │ │ │ + eorseq r8, r5, ip, lsl r5 │ │ │ │ + eorseq r8, r5, r0, ror #6 │ │ │ │ + eorseq r8, r5, ip, asr #7 │ │ │ │ + eorseq r8, r5, r0, lsr #8 │ │ │ │ + eorseq r8, r5, r4, ror #10 │ │ │ │ + eorseq r8, r5, ip, lsr r3 │ │ │ │ + eorseq r8, r5, r4, lsl r4 │ │ │ │ + eorseq r8, r5, ip, asr #8 │ │ │ │ + eorseq r8, r5, r4, lsl sl │ │ │ │ + eorseq r8, r5, r0, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #752] @ 2c52a0 │ │ │ │ ldr r3, [pc, #752] @ 2c52a4 │ │ │ │ @@ -345927,15 +345927,15 @@ │ │ │ │ bgt 2c50c4 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2c5154 │ │ │ │ cmp sl, #0 │ │ │ │ beq 2c520c │ │ │ │ ldr r0, [pc, #348] @ 2c52ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8e68 │ │ │ │ + bl 5a8f08 │ │ │ │ mov r0, #0 │ │ │ │ b 2c5028 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r1, [r0] │ │ │ │ cmp r1, #1 │ │ │ │ beq 2c5128 │ │ │ │ ldr ip, [pc, #316] @ 2c52b0 │ │ │ │ @@ -345944,15 +345944,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #308] @ 2c52b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #304] @ 2c52bc │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ mvn r0, #0 │ │ │ │ b 2c5028 │ │ │ │ subs r3, r5, #164 @ 0xa4 │ │ │ │ beq 2c50e0 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ cmp r3, #336 @ 0x150 │ │ │ │ bcc 2c50e0 │ │ │ │ @@ -345972,76 +345972,76 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 2c52cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2c5198 │ │ │ │ ldr r3, [pc, #188] @ 2c52d0 │ │ │ │ ldr ip, [pc, #188] @ 2c52d4 │ │ │ │ ldr r1, [pc, #188] @ 2c52d8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #180] @ 2c52dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2c5198 │ │ │ │ ldr r3, [pc, #156] @ 2c52e0 │ │ │ │ ldr ip, [pc, #156] @ 2c52e4 │ │ │ │ ldr r1, [pc, #156] @ 2c52e8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #148] @ 2c52ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2c5198 │ │ │ │ ldr r3, [pc, #124] @ 2c52f0 │ │ │ │ ldr ip, [pc, #124] @ 2c52f4 │ │ │ │ ldr r1, [pc, #124] @ 2c52f8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 2c52fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2c5198 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strheq r7, [r6], #-136 @ 0xffffff78 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r7, r6, ip, lsr r8 │ │ │ │ - mlaseq r5, r8, r2, r8 │ │ │ │ - eorseq r8, r5, r0, lsr #4 │ │ │ │ - subeq r0, r1, ip, lsr #12 │ │ │ │ - eorseq r6, r5, ip, asr #27 │ │ │ │ + eorseq r8, r5, r8, lsr r3 │ │ │ │ + eorseq r8, r5, r0, asr #5 │ │ │ │ + subeq r0, r1, ip, asr #13 │ │ │ │ + eorseq r6, r5, ip, ror #28 │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ - subeq r0, r1, r0, asr #11 │ │ │ │ - @ instruction: 0x003581d0 │ │ │ │ - eorseq r6, r5, r8, ror #26 │ │ │ │ + subeq r0, r1, r0, ror #12 │ │ │ │ + eorseq r8, r5, r0, ror r2 │ │ │ │ + eorseq r6, r5, r8, lsl #28 │ │ │ │ andeq r0, r0, r6, asr r3 │ │ │ │ - @ instruction: 0x00410590 │ │ │ │ - mlaseq r5, r4, r2, r8 │ │ │ │ - eorseq r6, r5, r8, lsr sp │ │ │ │ + subeq r0, r1, r0, lsr r6 │ │ │ │ + eorseq r8, r5, r4, lsr r3 │ │ │ │ + @ instruction: 0x00356dd8 │ │ │ │ andeq r0, r0, lr, ror #6 │ │ │ │ - subeq r0, r1, r0, ror #10 │ │ │ │ - eorseq r8, r5, r0, ror r1 │ │ │ │ - eorseq r6, r5, r8, lsl #26 │ │ │ │ + subeq r0, r1, r0, lsl #12 │ │ │ │ + eorseq r8, r5, r0, lsl r2 │ │ │ │ + eorseq r6, r5, r8, lsr #27 │ │ │ │ andeq r0, r0, r1, lsl #7 │ │ │ │ - subeq r0, r1, r0, lsr r5 │ │ │ │ - @ instruction: 0x003582dc │ │ │ │ - @ instruction: 0x00356cd8 │ │ │ │ + ldrdeq r0, [r1], #-80 @ 0xffffffb0 │ │ │ │ + eorseq r8, r5, ip, ror r3 │ │ │ │ + eorseq r6, r5, r8, ror sp │ │ │ │ andeq r0, r0, r6, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #1736] @ 2c59e4 │ │ │ │ @@ -346143,15 +346143,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 2c4f94 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2c567c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r9, [sp, #8] │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 176558 │ │ │ │ ldr r0, [pc, #1344] @ 2c5a04 │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ add r8, sp, #28 │ │ │ │ bl 2c0a14 │ │ │ │ @@ -346268,15 +346268,15 @@ │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ bl 176558 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2c57a8 │ │ │ │ mov r0, sl │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ bl 1757a8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 175340 │ │ │ │ mov r3, #0 │ │ │ │ @@ -346305,67 +346305,67 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r3, r8} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #716] @ 2c5a24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c5468 │ │ │ │ ldr r0, [pc, #704] @ 2c5a28 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c5468 │ │ │ │ ldr r3, [pc, #684] @ 2c5a2c │ │ │ │ ldr r2, [pc, #684] @ 2c5a30 │ │ │ │ ldr r1, [pc, #684] @ 2c5a34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r3, r3, #384 @ 0x180 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2480 @ 0x9b0 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2c56c8 │ │ │ │ ldr r2, [r6] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [pc, #640] @ 2c5a38 │ │ │ │ ldr r2, [pc, #640] @ 2c5a3c │ │ │ │ ldr r1, [pc, #640] @ 2c5a40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ ldr r2, [pc, #624] @ 2c5a44 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2c56a8 │ │ │ │ ldr r3, [pc, #608] @ 2c5a48 │ │ │ │ ldr ip, [pc, #608] @ 2c5a4c │ │ │ │ ldr r1, [pc, #608] @ 2c5a50 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ mov r2, #928 @ 0x3a0 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2c56c8 │ │ │ │ mov r0, r3 │ │ │ │ bl 1760e4 │ │ │ │ ldr r1, [pc, #564] @ 2c5a54 │ │ │ │ ldr r3, [pc, #564] @ 2c5a58 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ @@ -346373,15 +346373,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ mov r2, #1020 @ 0x3fc │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 1758e0 │ │ │ │ b 2c56a8 │ │ │ │ mov r0, r5 │ │ │ │ bl 1760e4 │ │ │ │ ldr r1, [pc, #504] @ 2c5a60 │ │ │ │ ldr r3, [pc, #504] @ 2c5a64 │ │ │ │ @@ -346391,158 +346391,158 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #472] @ 2c5a6c │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 1758e0 │ │ │ │ b 2c56a8 │ │ │ │ ldr r2, [pc, #456] @ 2c5a70 │ │ │ │ ldr r1, [pc, #456] @ 2c5a74 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r3, fp, #360 @ 0x168 │ │ │ │ ldr r2, [pc, #444] @ 2c5a78 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2c56b8 │ │ │ │ ldr r3, [pc, #428] @ 2c5a7c │ │ │ │ ldr r2, [pc, #428] @ 2c5a80 │ │ │ │ ldr r1, [pc, #428] @ 2c5a84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ ldr r2, [pc, #412] @ 2c5a88 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2c56a8 │ │ │ │ ldr r2, [r6] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #388] @ 2c5a8c │ │ │ │ ldr r1, [pc, #388] @ 2c5a90 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r3, fp, #360 @ 0x168 │ │ │ │ ldr r2, [pc, #376] @ 2c5a94 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2c56a8 │ │ │ │ ldr r1, [pc, #360] @ 2c5a98 │ │ │ │ ldr r3, [pc, #360] @ 2c5a9c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #352] @ 2c5aa0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #348] @ 2c5aa4 │ │ │ │ add r3, r3, #384 @ 0x180 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2c56c8 │ │ │ │ ldr r1, [pc, #328] @ 2c5aa8 │ │ │ │ ldr r2, [pc, #328] @ 2c5aac │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #320] @ 2c5ab0 │ │ │ │ add r3, fp, #360 @ 0x168 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2c56c8 │ │ │ │ ldr r3, [pc, #300] @ 2c5ab4 │ │ │ │ ldr r2, [pc, #300] @ 2c5ab8 │ │ │ │ ldr r1, [pc, #300] @ 2c5abc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ ldr r2, [pc, #284] @ 2c5ac0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2c56a8 │ │ │ │ ldr r3, [pc, #268] @ 2c5ac4 │ │ │ │ ldr r2, [pc, #268] @ 2c5ac8 │ │ │ │ ldr r1, [pc, #268] @ 2c5acc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ mov r0, sl │ │ │ │ mov r2, #1016 @ 0x3f8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2c56a8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r7, r6, r0, asr r5 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - subeq r0, r1, r8, ror r4 │ │ │ │ + subeq r0, r1, r8, lsl r5 │ │ │ │ ldrdeq r7, [r6], #-72 @ 0xffffffb8 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ - eorseq r3, r7, r0, lsl r7 │ │ │ │ + @ instruction: 0x003737b0 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ - eorseq r8, r5, r4, lsl r2 │ │ │ │ - eorseq r8, r5, r4, ror #5 │ │ │ │ + @ instruction: 0x003582b4 │ │ │ │ + eorseq r8, r5, r4, lsl #7 │ │ │ │ andeq r2, r0, r4, lsr #9 │ │ │ │ @ instruction: 0x00001ebc │ │ │ │ subeq r7, r6, ip, lsr #4 │ │ │ │ andeq r2, r0, r8, lsr #5 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r7, r5, r8, lsl pc │ │ │ │ - eorseq r7, r5, r0, asr #30 │ │ │ │ - subeq r0, r1, r4, lsr #32 │ │ │ │ - eorseq r8, r5, r4, ror #1 │ │ │ │ - eorseq r6, r5, r4, asr #15 │ │ │ │ - subeq pc, r0, ip, ror #31 │ │ │ │ - eorseq r7, r5, r0, lsr pc │ │ │ │ - eorseq r6, r5, r8, lsl #15 │ │ │ │ + @ instruction: 0x00357fb8 │ │ │ │ + eorseq r7, r5, r0, ror #31 │ │ │ │ + subeq r0, r1, r4, asr #1 │ │ │ │ + eorseq r8, r5, r4, lsl #3 │ │ │ │ + eorseq r6, r5, r4, ror #16 │ │ │ │ + subeq r0, r1, ip, lsl #1 │ │ │ │ + @ instruction: 0x00357fd0 │ │ │ │ + eorseq r6, r5, r8, lsr #16 │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ - strheq pc, [r0], #-252 @ 0xffffff04 @ │ │ │ │ - @ instruction: 0x00357dd0 │ │ │ │ - eorseq r6, r5, r8, ror #14 │ │ │ │ - eorseq r7, r5, r4, asr #31 │ │ │ │ - subeq pc, r0, r0, lsl #31 │ │ │ │ - eorseq r6, r5, r8, lsr #14 │ │ │ │ - eorseq r7, r5, r4, ror #29 │ │ │ │ - subeq pc, r0, r8, lsr pc @ │ │ │ │ - eorseq r6, r5, r0, ror #13 │ │ │ │ + subeq r0, r1, ip, asr r0 │ │ │ │ + eorseq r7, r5, r0, ror lr │ │ │ │ + eorseq r6, r5, r8, lsl #16 │ │ │ │ + eorseq r8, r5, r4, rrx │ │ │ │ + subeq r0, r1, r0, lsr #32 │ │ │ │ + eorseq r6, r5, r8, asr #15 │ │ │ │ + eorseq r7, r5, r4, lsl #31 │ │ │ │ + ldrdeq pc, [r0], #-248 @ 0xffffff08 │ │ │ │ + eorseq r6, r5, r0, lsl #15 │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ - eorseq r7, r5, r8, ror #26 │ │ │ │ - eorseq r6, r5, r0, lsr #13 │ │ │ │ + eorseq r7, r5, r8, lsl #28 │ │ │ │ + eorseq r6, r5, r0, asr #14 │ │ │ │ andeq r0, r0, lr, lsr #7 │ │ │ │ - ldrdeq pc, [r0], #-228 @ 0xffffff1c │ │ │ │ - @ instruction: 0x00357eb0 │ │ │ │ - eorseq r6, r5, r0, ror r6 │ │ │ │ + subeq pc, r0, r4, ror pc @ │ │ │ │ + eorseq r7, r5, r0, asr pc │ │ │ │ + eorseq r6, r5, r0, lsl r7 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ - eorseq r7, r5, r0, lsr sp │ │ │ │ - eorseq r6, r5, r0, asr #12 │ │ │ │ + @ instruction: 0x00357dd0 │ │ │ │ + eorseq r6, r5, r0, ror #13 │ │ │ │ @ instruction: 0x000003b7 │ │ │ │ - eorseq r7, r5, r4, lsl #30 │ │ │ │ - subeq pc, r0, r0, ror lr @ │ │ │ │ - eorseq r6, r5, r0, lsl r6 │ │ │ │ + eorseq r7, r5, r4, lsr #31 │ │ │ │ + subeq pc, r0, r0, lsl pc @ │ │ │ │ + @ instruction: 0x003566b0 │ │ │ │ muleq r0, pc, r9 @ │ │ │ │ - eorseq r7, r5, r8, lsl #25 │ │ │ │ + eorseq r7, r5, r8, lsr #26 │ │ │ │ andeq r0, r0, r7, lsr #7 │ │ │ │ - eorseq r6, r5, r8, ror #11 │ │ │ │ - subeq pc, r0, ip, lsl lr @ │ │ │ │ - eorseq r7, r5, ip, lsl #27 │ │ │ │ - @ instruction: 0x003565b8 │ │ │ │ + eorseq r6, r5, r8, lsl #13 │ │ │ │ + strheq pc, [r0], #-236 @ 0xffffff14 @ │ │ │ │ + eorseq r7, r5, ip, lsr #28 │ │ │ │ + eorseq r6, r5, r8, asr r6 │ │ │ │ andeq r0, r0, r2, ror #7 │ │ │ │ - subeq pc, r0, ip, ror #27 │ │ │ │ - @ instruction: 0x00357df4 │ │ │ │ - eorseq r6, r5, r8, lsl #11 │ │ │ │ + subeq pc, r0, ip, lsl #29 │ │ │ │ + mlaseq r5, r4, lr, r7 │ │ │ │ + eorseq r6, r5, r8, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r4, r0, #1572864 @ 0x180000 │ │ │ │ ldr r3, [r4, #132] @ 0x84 │ │ │ │ ldr r2, [pc, #688] @ 2c5da0 │ │ │ │ @@ -346594,15 +346594,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #408 @ 0x198 │ │ │ │ ldr r2, [pc, #512] @ 2c5db8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ subs r6, r6, #1 │ │ │ │ bmi 2c5c08 │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [r4, #140] @ 0x8c │ │ │ │ add r3, r6, r6, lsl #3 │ │ │ │ add r2, r2, r3, lsl #3 │ │ │ │ ldr r0, [r2, #36] @ 0x24 │ │ │ │ @@ -346696,81 +346696,81 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #16 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 2c5dd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r4, #140] @ 0x8c │ │ │ │ add r3, r3, r7 │ │ │ │ b 2c5cb8 │ │ │ │ ldr r0, [pc, #76] @ 2c5dd4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r4, #140] @ 0x8c │ │ │ │ add r3, r3, r7 │ │ │ │ b 2c5cb8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r6, r6, r8, ror sp │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r6, r6, r4, ror #26 │ │ │ │ - eorseq r7, r5, r4, lsl #26 │ │ │ │ - subeq pc, r0, r8, lsl #24 │ │ │ │ - eorseq r6, r5, r4, lsr #7 │ │ │ │ + eorseq r7, r5, r4, lsr #27 │ │ │ │ + subeq pc, r0, r8, lsr #25 │ │ │ │ + eorseq r6, r5, r4, asr #8 │ │ │ │ @ instruction: 0x000004b8 │ │ │ │ subeq r6, r6, r4, lsr #24 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r1, r0, ip, ror #4 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r6, r5, r8, asr #14 │ │ │ │ - eorseq r6, r5, r8, lsl #15 │ │ │ │ + eorseq r6, r5, r8, ror #15 │ │ │ │ + eorseq r6, r5, r8, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r6, [pc, #284] @ 2c5f18 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [r0, #8] │ │ │ │ bne 2c5e24 │ │ │ │ ldr r3, [pc, #260] @ 2c5f1c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldr r2, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ cmp r2, #1 │ │ │ │ beq 2c5ed8 │ │ │ │ ldr r4, [r3, #52] @ 0x34 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2c5ee0 │ │ │ │ add r4, r4, #524288 @ 0x80000 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r5, #56] @ 0x38 │ │ │ │ subs r3, r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ orr r3, r3, #4 │ │ │ │ and r7, r3, r2 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2c5ef4 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ @@ -346779,87 +346779,87 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ str r4, [r5] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c5e80 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #88] @ 2c5f20 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5a1208 │ │ │ │ + bl 5a12a8 │ │ │ │ b 2c5e80 │ │ │ │ ldr r4, [r3, #48] @ 0x30 │ │ │ │ b 2c5e38 │ │ │ │ ldr r0, [pc, #60] @ 2c5f24 │ │ │ │ mov r7, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2c5e5c │ │ │ │ ldr r3, [pc, #44] @ 2c5f28 │ │ │ │ ldr r1, [pc, #44] @ 2c5f2c │ │ │ │ ldr r0, [pc, #44] @ 2c5f30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #440 @ 0x1b8 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r6, r6, r4, ror sl │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - eorseq r7, r5, r8, ror #19 │ │ │ │ - subeq pc, r0, ip, lsr #17 │ │ │ │ - eorseq lr, r2, r4, ror #8 │ │ │ │ - eorseq lr, r2, r8, ror r4 │ │ │ │ + eorseq r7, r5, r8, lsl #21 │ │ │ │ + subeq pc, r0, ip, asr #18 │ │ │ │ + eorseq lr, r2, r4, lsl #10 │ │ │ │ + eorseq lr, r2, r8, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mvn r3, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ str r3, [r1] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r6, [pc, #284] @ 2c607c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [r0, #8] │ │ │ │ bne 2c5f88 │ │ │ │ ldr r3, [pc, #260] @ 2c6080 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldr r2, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ cmp r2, #1 │ │ │ │ beq 2c603c │ │ │ │ ldr r4, [r3, #52] @ 0x34 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2c6044 │ │ │ │ add r4, r4, #524288 @ 0x80000 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r5, #56] @ 0x38 │ │ │ │ subs r3, r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ orr r3, r3, #4 │ │ │ │ and r7, r3, r2 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2c6058 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ @@ -346868,51 +346868,51 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ str r4, [r5] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c5fe4 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #88] @ 2c6084 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5a1208 │ │ │ │ + bl 5a12a8 │ │ │ │ b 2c5fe4 │ │ │ │ ldr r4, [r3, #48] @ 0x30 │ │ │ │ b 2c5f9c │ │ │ │ ldr r0, [pc, #60] @ 2c6088 │ │ │ │ mov r7, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2c5fc0 │ │ │ │ ldr r3, [pc, #44] @ 2c608c │ │ │ │ ldr r1, [pc, #44] @ 2c6090 │ │ │ │ ldr r0, [pc, #44] @ 2c6094 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #440 @ 0x1b8 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r6, r6, r0, lsl r9 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - eorseq r7, r5, ip, lsr #17 │ │ │ │ - subeq pc, r0, r8, asr #14 │ │ │ │ - eorseq lr, r2, r0, lsl #6 │ │ │ │ - eorseq lr, r2, r4, lsl r3 │ │ │ │ + eorseq r7, r5, ip, asr #18 │ │ │ │ + subeq pc, r0, r8, ror #15 │ │ │ │ + eorseq lr, r2, r0, lsr #7 │ │ │ │ + @ instruction: 0x0032e3b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #332] @ 2c61fc │ │ │ │ ldr r2, [pc, #332] @ 2c6200 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -346920,40 +346920,40 @@ │ │ │ │ ldr r1, [pc, #324] @ 2c6204 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ ldr r3, [pc, #316] @ 2c6208 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r6, [pc, #300] @ 2c620c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 2c6110 │ │ │ │ ldr r3, [pc, #268] @ 2c6210 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cmp r5, #1 │ │ │ │ beq 2c61c8 │ │ │ │ cmp r5, #2 │ │ │ │ bne 2c617c │ │ │ │ cmp r3, #0 │ │ │ │ addne r3, r3, #1572864 @ 0x180000 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r3, #128] @ 0x80 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2c61d8 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ @@ -346967,72 +346967,72 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r2, #0 │ │ │ │ addne r2, r2, #1572864 @ 0x180000 │ │ │ │ movne r1, #1 │ │ │ │ strbne r1, [r2, #128] @ 0x80 │ │ │ │ b 2c6128 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ str r4, [r5] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c615c │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #92] @ 2c6214 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5a1208 │ │ │ │ + bl 5a12a8 │ │ │ │ b 2c615c │ │ │ │ cmp r2, #0 │ │ │ │ addne r2, r2, #1572864 @ 0x180000 │ │ │ │ strbne r5, [r2, #128] @ 0x80 │ │ │ │ b 2c6138 │ │ │ │ ldr r3, [pc, #56] @ 2c6218 │ │ │ │ ldr r1, [pc, #56] @ 2c621c │ │ │ │ ldr r0, [pc, #56] @ 2c6220 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #440 @ 0x1b8 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - strdeq pc, [r0], #-108 @ 0xffffff94 │ │ │ │ - mlaseq r5, r4, lr, r5 │ │ │ │ - eorseq r6, r5, r8, ror r5 │ │ │ │ + @ instruction: 0x0040f79c │ │ │ │ + eorseq r5, r5, r4, lsr pc │ │ │ │ + eorseq r6, r5, r8, lsl r6 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ @ instruction: 0x00466790 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - subeq pc, r0, r8, asr #11 │ │ │ │ - eorseq lr, r2, r0, lsl #3 │ │ │ │ - mlaseq r2, r4, r1, lr │ │ │ │ + subeq pc, r0, r8, ror #12 │ │ │ │ + eorseq lr, r2, r0, lsr #4 │ │ │ │ + eorseq lr, r2, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r6, [pc, #340] @ 2c63a4 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 2c6278 │ │ │ │ ldr r3, [pc, #316] @ 2c63a8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #1 │ │ │ │ beq 2c6364 │ │ │ │ ldr r5, [r3, #52] @ 0x34 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2c636c │ │ │ │ @@ -347046,22 +347046,22 @@ │ │ │ │ subs r5, r5, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ movne r5, #1 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ orr r5, r5, #4 │ │ │ │ and r1, r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ blx r7 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2c6380 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ @@ -347070,54 +347070,54 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ str r4, [r5] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c630c │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #100] @ 2c63b8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5a1208 │ │ │ │ + bl 5a12a8 │ │ │ │ b 2c630c │ │ │ │ ldr r5, [r3, #48] @ 0x30 │ │ │ │ b 2c628c │ │ │ │ ldr r0, [pc, #72] @ 2c63bc │ │ │ │ mov r7, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2c62e8 │ │ │ │ ldr r3, [pc, #56] @ 2c63c0 │ │ │ │ ldr r1, [pc, #56] @ 2c63c4 │ │ │ │ ldr r0, [pc, #56] @ 2c63c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #440 @ 0x1b8 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r6, r6, r0, lsr #12 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - subeq pc, r0, r4, lsl #10 │ │ │ │ - eorseq r5, r2, ip, lsl r7 │ │ │ │ - eorseq r5, r2, r0, lsr r7 │ │ │ │ + subeq pc, r0, r4, lsr #11 │ │ │ │ + @ instruction: 0x003257bc │ │ │ │ + @ instruction: 0x003257d0 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - @ instruction: 0x003575b0 │ │ │ │ - subeq pc, r0, r0, lsr #8 │ │ │ │ - @ instruction: 0x0032dfd8 │ │ │ │ - eorseq sp, r2, ip, ror #31 │ │ │ │ + eorseq r7, r5, r0, asr r6 │ │ │ │ + subeq pc, r0, r0, asr #9 │ │ │ │ + eorseq lr, r2, r8, ror r0 │ │ │ │ + eorseq lr, r2, ip, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r3, [pc, #1152] @ 2c6864 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -347135,36 +347135,36 @@ │ │ │ │ ldr r2, [pc, #1112] @ 2c6874 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #1096] @ 2c6878 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr fp, [pc, #1060] @ 2c687c │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 2c6488 │ │ │ │ ldr r3, [pc, #1028] @ 2c6880 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldr ip, [r4, #48] @ 0x30 │ │ │ │ cmp ip, #0 │ │ │ │ beq 2c680c │ │ │ │ add r6, ip, #1572864 @ 0x180000 │ │ │ │ ldrb r4, [r6, #128] @ 0x80 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2c67dc │ │ │ │ @@ -347196,15 +347196,15 @@ │ │ │ │ cmn r0, #1 │ │ │ │ beq 2c6790 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c658c │ │ │ │ cmp r7, #0 │ │ │ │ mvneq r7, #1 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2c6840 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ @@ -347269,27 +347269,27 @@ │ │ │ │ sub r6, r6, r2 │ │ │ │ add r3, r3, r2 │ │ │ │ str r3, [r5, #16] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ sub r3, r3, r2 │ │ │ │ str r3, [r5, #12] │ │ │ │ b 2c64e0 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ str r4, [r5] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c6548 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #540] @ 2c688c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5a1208 │ │ │ │ + bl 5a12a8 │ │ │ │ b 2c6548 │ │ │ │ ldr r3, [pc, #520] @ 2c6890 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c660c │ │ │ │ ldr r3, [pc, #504] @ 2c6894 │ │ │ │ @@ -347306,23 +347306,23 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, r6} │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 2c689c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r2, [r5, #12] │ │ │ │ b 2c660c │ │ │ │ ldr r2, [pc, #384] @ 2c6890 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c65a0 │ │ │ │ @@ -347340,107 +347340,107 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r3, r6} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 2c68a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ b 2c65a0 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r6, #128] @ 0x80 │ │ │ │ mvn r7, #0 │ │ │ │ b 2c6524 │ │ │ │ ldr r0, [pc, #248] @ 2c68a4 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r2, [r5, #12] │ │ │ │ b 2c660c │ │ │ │ ldr r0, [pc, #224] @ 2c68a8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ b 2c65a0 │ │ │ │ ldr r1, [pc, #200] @ 2c68ac │ │ │ │ ldr r3, [pc, #200] @ 2c68b0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #192] @ 2c68b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 2c68b8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2c679c │ │ │ │ ldr r1, [pc, #168] @ 2c68bc │ │ │ │ ldr r3, [pc, #168] @ 2c68c0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #160] @ 2c68c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #156] @ 2c68c8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2c679c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #132] @ 2c68cc │ │ │ │ ldr r1, [pc, #132] @ 2c68d0 │ │ │ │ ldr r0, [pc, #132] @ 2c68d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #440 @ 0x1b8 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq pc, r0, r8, asr #7 │ │ │ │ + subeq pc, r0, r8, ror #8 │ │ │ │ subeq r6, r6, ip, ror #8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r6, r5, r8, lsl r2 │ │ │ │ - eorseq r5, r5, r8, lsr fp │ │ │ │ + @ instruction: 0x003562b8 │ │ │ │ + @ instruction: 0x00355bd8 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ subeq r6, r6, r8, lsl r4 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ subeq r6, r6, ip, lsl r3 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ andeq r2, r0, r4, asr #26 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003572b8 │ │ │ │ - eorseq r7, r5, r0, lsr r2 │ │ │ │ - eorseq r7, r5, ip, asr #4 │ │ │ │ - eorseq r7, r5, r0, lsr r2 │ │ │ │ - mlaseq r5, r4, r1, r7 │ │ │ │ - strheq lr, [r0], #-252 @ 0xffffff04 │ │ │ │ - eorseq r5, r5, ip, asr r7 │ │ │ │ + eorseq r7, r5, r8, asr r3 │ │ │ │ + @ instruction: 0x003572d0 │ │ │ │ + eorseq r7, r5, ip, ror #5 │ │ │ │ + @ instruction: 0x003572d0 │ │ │ │ + eorseq r7, r5, r4, lsr r2 │ │ │ │ + subeq pc, r0, ip, asr r0 @ │ │ │ │ + @ instruction: 0x003557fc │ │ │ │ andeq r0, r0, r9, lsr #22 │ │ │ │ - eorseq r7, r5, ip, lsr r1 │ │ │ │ - subeq lr, r0, ip, lsl #31 │ │ │ │ - eorseq r5, r5, ip, lsr #14 │ │ │ │ + @ instruction: 0x003571dc │ │ │ │ + subeq pc, r0, ip, lsr #32 │ │ │ │ + eorseq r5, r5, ip, asr #15 │ │ │ │ andeq r0, r0, r4, lsr #22 │ │ │ │ - subeq lr, r0, r0, ror #30 │ │ │ │ - eorseq sp, r2, r8, lsl fp │ │ │ │ - eorseq sp, r2, ip, lsr #22 │ │ │ │ + subeq pc, r0, r0 │ │ │ │ + @ instruction: 0x0032dbb8 │ │ │ │ + eorseq sp, r2, ip, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3656] @ 0xe48 │ │ │ │ add r4, r0, #1572864 @ 0x180000 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ @@ -347657,15 +347657,15 @@ │ │ │ │ str r2, [sp, #156] @ 0x9c │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldrd r2, [sp, #136] @ 0x88 │ │ │ │ str r9, [sp, #12] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -347680,15 +347680,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3108] @ 2c78d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c6ba0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ add r1, r1, r0 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ @@ -347712,15 +347712,15 @@ │ │ │ │ ldr r4, [r3, r2, lsl #2] │ │ │ │ lsl r3, r2, #2 │ │ │ │ cmp r4, #0 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ bne 2c70c8 │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ - bl 5c6af4 │ │ │ │ + bl 5c6b94 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c72b8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #264] @ 0x108 │ │ │ │ ldrb r3, [r8, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r3, [sp, #68] @ 0x44 │ │ │ │ @@ -347912,15 +347912,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #2208] @ 2c78e8 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #480 @ 0x1e0 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2c70c0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -347938,15 +347938,15 @@ │ │ │ │ ldr r3, [pc, #2124] @ 2c78f4 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #2116] @ 2c78f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #480 @ 0x1e0 │ │ │ │ str r9, [sp, #12] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r0, #0 │ │ │ │ b 2c6944 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp] │ │ │ │ add r2, sp, #180 @ 0xb4 │ │ │ │ @@ -347963,15 +347963,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #2036] @ 2c7908 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #480 @ 0x1e0 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2c70c0 │ │ │ │ adds r2, r5, #1 │ │ │ │ adc r3, r1, #0 │ │ │ │ lsl fp, r3, #20 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ lsr fp, fp, #20 │ │ │ │ @@ -347998,15 +347998,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r0, [pc, #1904] @ 2c790c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r3, r9} │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c6ba0 │ │ │ │ ldr r2, [r8, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #320] @ 0x140 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ @@ -348023,15 +348023,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #480 @ 0x1e0 │ │ │ │ mov r2, #2160 @ 0x870 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2c70c0 │ │ │ │ ldr r1, [pc, #1788] @ 2c791c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2c6b68 │ │ │ │ @@ -348050,27 +348050,27 @@ │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1652] @ 2c7920 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r2, [r8, #4] │ │ │ │ b 2c6b6c │ │ │ │ ldr r2, [r6] │ │ │ │ mov r3, r4 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #236] @ 0xec │ │ │ │ @@ -348161,26 +348161,26 @@ │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ rsb r1, r1, #0 │ │ │ │ cmp r0, r1 │ │ │ │ bcc 2c747c │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ ldr r3, [pc, #1252] @ 2c7928 │ │ │ │ ldr r4, [r4, r3] │ │ │ │ add r7, r4, #168 @ 0xa8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [r4, #168] @ 0xa8 │ │ │ │ adds r2, r6, r5 │ │ │ │ bcs 2c7a90 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #200] @ 0xc8 │ │ │ │ - bl 5e5ab4 │ │ │ │ + bl 5e5b54 │ │ │ │ cmp r0, r5 │ │ │ │ strne r0, [sp, #200] @ 0xc8 │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ cmp r5, r3 │ │ │ │ bne 2c744c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r2, #0 │ │ │ │ @@ -348210,27 +348210,27 @@ │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1028] @ 2c7930 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c6fdc │ │ │ │ ldr r3, [pc, #1016] @ 2c7934 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c700c │ │ │ │ @@ -348247,21 +348247,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #912] @ 2c7938 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c700c │ │ │ │ ldr r3, [pc, #900] @ 2c793c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c6d88 │ │ │ │ @@ -348279,30 +348279,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ stm sp, {r3, r9} │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 2c7940 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c6d88 │ │ │ │ ldr r0, [pc, #744] @ 2c7944 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [ip, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c6f00 │ │ │ │ @@ -348321,42 +348321,42 @@ │ │ │ │ beq 2c7a58 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #608] @ 2c7948 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ ldrb r2, [r4] │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ orr r1, r2, r3, lsl #16 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r8, #40] @ 0x28 │ │ │ │ add r3, r3, r2 │ │ │ │ ldrb r2, [r4, #3] │ │ │ │ orr r5, r1, r2, lsl #24 │ │ │ │ b 2c6f00 │ │ │ │ ldr r0, [pc, #556] @ 2c794c │ │ │ │ stm sp, {r5, fp} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r2, [r8, #4] │ │ │ │ b 2c6b6c │ │ │ │ cmp r0, #0 │ │ │ │ ldr lr, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ bgt 2c79c8 │ │ │ │ ldr r1, [r8, #64] @ 0x40 │ │ │ │ @@ -348367,26 +348367,26 @@ │ │ │ │ str r2, [r1, lr, lsl #2] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ rsb r1, r1, #0 │ │ │ │ cmp r0, r1 │ │ │ │ bcc 2c77b8 │ │ │ │ - bl 5e347c │ │ │ │ + bl 5e351c │ │ │ │ ldr r3, [pc, #428] @ 2c7928 │ │ │ │ ldr r4, [r4, r3] │ │ │ │ add r8, r4, #72 @ 0x48 │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ adds r2, r5, r7 │ │ │ │ bcs 2c7b90 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #232] @ 0xe8 │ │ │ │ - bl 5e5ab4 │ │ │ │ + bl 5e5b54 │ │ │ │ cmp r0, r7 │ │ │ │ strne r0, [sp, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ cmp r7, r3 │ │ │ │ bne 2c7784 │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -348398,23 +348398,23 @@ │ │ │ │ add r5, r4, #156 @ 0x9c │ │ │ │ ldr r7, [r4, #156] @ 0x9c │ │ │ │ adds r2, r7, r8 │ │ │ │ bcs 2c7bac │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #232] @ 0xe8 │ │ │ │ - bl 5e5ab4 │ │ │ │ + bl 5e5b54 │ │ │ │ cmp r0, r7 │ │ │ │ strne r0, [sp, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ cmp r7, r3 │ │ │ │ bne 2c77d4 │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 336650 │ │ │ │ + bl 3366f0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r4, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r2, #160] @ 0xa0 │ │ │ │ add r4, r4, #1 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -348442,143 +348442,143 @@ │ │ │ │ str r3, [sp, #280] @ 0x118 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r2, #4] │ │ │ │ str r3, [r2, #8] │ │ │ │ str r3, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #288] @ 0x120 │ │ │ │ ldr r2, [sp, #280] @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 2c7954 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c747c │ │ │ │ subeq r5, r6, ip, asr pc │ │ │ │ subeq r5, r6, r8, asr pc │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r5, r6, r0, lsr #30 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r1, r0, r0, ror r7 │ │ │ │ - eorseq r6, r5, r0, lsl #28 │ │ │ │ - subeq lr, r0, r0, ror r7 │ │ │ │ - eorseq r6, r5, r0, lsl #31 │ │ │ │ - eorseq r4, r5, r4, lsl pc │ │ │ │ + eorseq r6, r5, r0, lsr #29 │ │ │ │ + subeq lr, r0, r0, lsl r8 │ │ │ │ + eorseq r7, r5, r0, lsr #32 │ │ │ │ + @ instruction: 0x00354fb4 │ │ │ │ muleq r0, r2, r8 │ │ │ │ - eorseq r6, r5, ip, ror #21 │ │ │ │ - eorseq r4, r5, ip, lsr #29 │ │ │ │ - subeq lr, r0, r4, lsl #14 │ │ │ │ + eorseq r6, r5, ip, lsl #23 │ │ │ │ + eorseq r4, r5, ip, asr #30 │ │ │ │ + subeq lr, r0, r4, lsr #15 │ │ │ │ andeq r0, r0, r3, lsl #16 │ │ │ │ - subeq lr, r0, r4, lsr #13 │ │ │ │ - mlaseq r5, r8, sp, r6 │ │ │ │ - eorseq r4, r5, r8, asr #28 │ │ │ │ + subeq lr, r0, r4, asr #14 │ │ │ │ + eorseq r6, r5, r8, lsr lr │ │ │ │ + eorseq r4, r5, r8, ror #29 │ │ │ │ andeq r0, r0, r4, ror #16 │ │ │ │ - eorseq r6, r5, r0, lsl #19 │ │ │ │ - strheq lr, [r0], #-84 @ 0xffffffac │ │ │ │ - eorseq r6, r5, r8, lsr #25 │ │ │ │ - eorseq r4, r5, ip, asr sp │ │ │ │ + eorseq r6, r5, r0, lsr #20 │ │ │ │ + subeq lr, r0, r4, asr r6 │ │ │ │ + eorseq r6, r5, r8, asr #26 │ │ │ │ + @ instruction: 0x00354dfc │ │ │ │ andeq r0, r0, ip, asr #29 │ │ │ │ - eorseq r6, r5, r8, lsl #15 │ │ │ │ + eorseq r6, r5, r8, lsr #16 │ │ │ │ andeq r1, r0, r4, lsl r6 │ │ │ │ andeq r3, r0, r0, lsr r4 │ │ │ │ andeq r1, r0, r4, lsl pc │ │ │ │ - eorseq r6, r5, r8, lsl #19 │ │ │ │ + eorseq r6, r5, r8, lsr #20 │ │ │ │ andeq r2, r0, ip, ror #16 │ │ │ │ - eorseq r6, r5, r0, asr #19 │ │ │ │ + eorseq r6, r5, r0, ror #20 │ │ │ │ andeq r3, r0, r4, asr #12 │ │ │ │ - eorseq r6, r5, r4, lsl #13 │ │ │ │ + eorseq r6, r5, r4, lsr #14 │ │ │ │ andeq r2, r0, r4, lsr pc │ │ │ │ - @ instruction: 0x003566dc │ │ │ │ - eorseq r6, r5, r8, asr r3 │ │ │ │ + eorseq r6, r5, ip, ror r7 │ │ │ │ + @ instruction: 0x003563f8 │ │ │ │ andeq r1, r0, r4, lsr #22 │ │ │ │ - eorseq r6, r5, r4, ror #14 │ │ │ │ - eorseq r6, r5, r8, ror #10 │ │ │ │ - @ instruction: 0x003565d8 │ │ │ │ - eorseq r6, r5, r0, lsr #12 │ │ │ │ - ldrdeq sp, [r0], #-208 @ 0xffffff30 │ │ │ │ - eorseq r4, r5, r0, ror r5 │ │ │ │ + eorseq r6, r5, r4, lsl #16 │ │ │ │ + eorseq r6, r5, r8, lsl #12 │ │ │ │ + eorseq r6, r5, r8, ror r6 │ │ │ │ + eorseq r6, r5, r0, asr #13 │ │ │ │ + subeq sp, r0, r0, ror lr │ │ │ │ + eorseq r4, r5, r0, lsl r6 │ │ │ │ muleq r0, sl, r8 │ │ │ │ - subeq sp, r0, r4, lsr #27 │ │ │ │ - eorseq r6, r5, ip, lsr #7 │ │ │ │ - eorseq r4, r5, r8, asr #10 │ │ │ │ + subeq sp, r0, r4, asr #28 │ │ │ │ + eorseq r6, r5, ip, asr #8 │ │ │ │ + eorseq r4, r5, r8, ror #11 │ │ │ │ andeq r0, r0, r1, asr r8 │ │ │ │ - eorseq r6, r5, r0, lsl #6 │ │ │ │ - eorseq r6, r5, ip, asr #7 │ │ │ │ - eorseq r6, r5, ip, asr #11 │ │ │ │ + eorseq r6, r5, r0, lsr #7 │ │ │ │ + eorseq r6, r5, ip, ror #8 │ │ │ │ + eorseq r6, r5, ip, ror #12 │ │ │ │ andeq r3, r0, r8, lsr #10 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - mlaseq r5, ip, r0, r6 │ │ │ │ - eorseq r6, r5, r8, ror r0 │ │ │ │ + eorseq r6, r5, ip, lsr r1 │ │ │ │ + eorseq r6, r5, r8, lsl r1 │ │ │ │ ldr r0, [pc, #-80] @ 2c7958 │ │ │ │ stm sp, {r2, r4, r5} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c6fdc │ │ │ │ ldr r0, [pc, #-100] @ 2c795c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c700c │ │ │ │ ldr ip, [pc, #-112] @ 2c7960 │ │ │ │ ldr r3, [pc, #-112] @ 2c7964 │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #-120] @ 2c7968 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-124] @ 2c796c │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ add r3, r3, #480 @ 0x1e0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8204 │ │ │ │ + bl 5a82a4 │ │ │ │ b 2c70c0 │ │ │ │ ldr r3, [pc, #-144] @ 2c7970 │ │ │ │ ldr ip, [pc, #-144] @ 2c7974 │ │ │ │ ldr r1, [pc, #-144] @ 2c7978 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-152] @ 2c797c │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #480 @ 0x1e0 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2c70c0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #-184] @ 2c7980 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c6d88 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [pc, #-224] @ 2c7984 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r3, r9} │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c76ec │ │ │ │ ldr r0, [pc, #-248] @ 2c7988 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c747c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r4, #168 @ 0xa8 │ │ │ │ - bl 5b6a58 │ │ │ │ + bl 5b6af8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c747c │ │ │ │ b 2c744c │ │ │ │ ldr r2, [pc, #-296] @ 2c798c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -348598,30 +348598,30 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ str r3, [sp, #200] @ 0xc8 │ │ │ │ str r3, [sp, #204] @ 0xcc │ │ │ │ str r3, [sp, #208] @ 0xd0 │ │ │ │ str r3, [sp, #212] @ 0xd4 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #200] @ 0xc8 │ │ │ │ stm sp, {r3, r9} │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #208] @ 0xd0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-432] @ 2c7998 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r5, [sp, #236] @ 0xec │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mul r4, r2, r5 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ eor r6, r3, r3, ror #16 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ @@ -348634,36 +348634,36 @@ │ │ │ │ ldr r2, [sp, #252] @ 0xfc │ │ │ │ eor r3, r6, r3, ror #8 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ b 2c7308 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #72 @ 0x48 │ │ │ │ - bl 5b6a58 │ │ │ │ + bl 5b6af8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c77b4 │ │ │ │ b 2c7784 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 5b6a58 │ │ │ │ + bl 5b6af8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c7804 │ │ │ │ b 2c77d4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #-572] @ 2c799c │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c7b4c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r3, [pc, #824] @ 2c7f48 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ @@ -348681,29 +348681,29 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #776] @ 2c7f5c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r5, [pc, #764] @ 2c7f60 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 2c7c94 │ │ │ │ ldr r3, [pc, #732] @ 2c7f64 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldr fp, [r4, #52] @ 0x34 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2c7ef0 │ │ │ │ add sl, fp, #1572864 @ 0x180000 │ │ │ │ ldrb r4, [sl, #128] @ 0x80 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2c7ec0 │ │ │ │ @@ -348787,15 +348787,15 @@ │ │ │ │ bl 2c3740 │ │ │ │ cmn r0, #1 │ │ │ │ bne 2c7d4c │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sl, #128] @ 0x80 │ │ │ │ mvn r9, #0 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2c7f24 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ @@ -348821,82 +348821,82 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [sp, #20] │ │ │ │ bne 2c7cf8 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ b 2c7e00 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ str r4, [r6] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c7e24 │ │ │ │ strb r4, [r6, #4] │ │ │ │ ldr r3, [pc, #188] @ 2c7f6c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5a1208 │ │ │ │ + bl 5a12a8 │ │ │ │ b 2c7e24 │ │ │ │ ldr r3, [pc, #168] @ 2c7f70 │ │ │ │ ldr ip, [pc, #168] @ 2c7f74 │ │ │ │ ldr r1, [pc, #168] @ 2c7f78 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ mov r2, #2768 @ 0xad0 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2c7dfc │ │ │ │ ldr r1, [pc, #132] @ 2c7f7c │ │ │ │ ldr r3, [pc, #132] @ 2c7f80 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #124] @ 2c7f84 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2c7f88 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2c7dfc │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2c7f8c │ │ │ │ ldr r1, [pc, #96] @ 2c7f90 │ │ │ │ ldr r0, [pc, #96] @ 2c7f94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #440 @ 0x1b8 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0040db9c │ │ │ │ + subeq sp, r0, ip, lsr ip │ │ │ │ subeq r4, r6, r4, asr #24 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x003549f4 │ │ │ │ - eorseq r4, r5, r4, lsl r3 │ │ │ │ + mlaseq r5, r4, sl, r4 │ │ │ │ + @ instruction: 0x003543b4 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ subeq r4, r6, ip, lsl #24 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ subeq r4, r6, r0, asr #20 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - ldrdeq sp, [r0], #-140 @ 0xffffff74 │ │ │ │ - eorseq r5, r5, ip, lsr #21 │ │ │ │ - eorseq r4, r5, r8, lsl #1 │ │ │ │ - eorseq r6, r5, ip, ror r1 │ │ │ │ - subeq sp, r0, r8, lsr #17 │ │ │ │ - eorseq r4, r5, r8, asr #32 │ │ │ │ + subeq sp, r0, ip, ror r9 │ │ │ │ + eorseq r5, r5, ip, asr #22 │ │ │ │ + eorseq r4, r5, r8, lsr #2 │ │ │ │ + eorseq r6, r5, ip, lsl r2 │ │ │ │ + subeq sp, r0, r8, asr #18 │ │ │ │ + eorseq r4, r5, r8, ror #1 │ │ │ │ andeq r0, r0, fp, asr #21 │ │ │ │ - subeq sp, r0, ip, ror r8 │ │ │ │ - eorseq ip, r2, r4, lsr r4 │ │ │ │ - eorseq ip, r2, r8, asr #8 │ │ │ │ + subeq sp, r0, ip, lsl r9 │ │ │ │ + @ instruction: 0x0032c4d4 │ │ │ │ + eorseq ip, r2, r8, ror #9 │ │ │ │ │ │ │ │ 002c7f98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov sl, r2 │ │ │ │ @@ -348916,38 +348916,38 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c8398 │ │ │ │ bl 2a0698 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 2c8398 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3b3dc8 │ │ │ │ + bl 3b3e68 │ │ │ │ ldr r3, [pc, #1220] @ 2c84cc │ │ │ │ ldr r2, [pc, #1220] @ 2c84d0 │ │ │ │ ldr r1, [pc, #1220] @ 2c84d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1200] @ 2c84d8 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ beq 2c82cc │ │ │ │ ldr r5, [r4, #52] @ 0x34 │ │ │ │ cmp r5, #0 │ │ │ │ bne 2c8100 │ │ │ │ mvn r6, #0 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2c8430 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ @@ -348967,34 +348967,34 @@ │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ str r4, [r5] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c807c │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #1008] @ 2c84e0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5a1208 │ │ │ │ + bl 5a12a8 │ │ │ │ b 2c807c │ │ │ │ add r4, r5, #1572864 @ 0x180000 │ │ │ │ ldrb r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c8304 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3b2490 │ │ │ │ + bl 3b2530 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ adds r3, r7, sl │ │ │ │ movcs r2, #1 │ │ │ │ movcc r2, #0 │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ blt 2c81a8 │ │ │ │ @@ -349092,38 +349092,38 @@ │ │ │ │ mov r0, r5 │ │ │ │ strd r6, [sp, #48] @ 0x30 │ │ │ │ bl 2c0bc4 │ │ │ │ cmn r0, #1 │ │ │ │ bne 2c8288 │ │ │ │ ldr r0, [pc, #552] @ 2c84e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #128] @ 0x80 │ │ │ │ b 2c8054 │ │ │ │ ldr r3, [pc, #532] @ 2c84e8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldr r5, [r4, #52] @ 0x34 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2c8054 │ │ │ │ b 2c8100 │ │ │ │ mvn r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3b2444 │ │ │ │ + bl 3b24e4 │ │ │ │ mvn r6, #0 │ │ │ │ b 2c8084 │ │ │ │ ldrb r3, [r4, #129] @ 0x81 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c8054 │ │ │ │ ldr r0, [pc, #468] @ 2c84ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #129] @ 0x81 │ │ │ │ ldrb r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c8054 │ │ │ │ b 2c8110 │ │ │ │ ldrh r3, [sp, #48] @ 0x30 │ │ │ │ @@ -349135,25 +349135,25 @@ │ │ │ │ mov r0, r5 │ │ │ │ strd r6, [sp, #48] @ 0x30 │ │ │ │ bl 2c0bc4 │ │ │ │ cmn r0, #1 │ │ │ │ bne 2c8334 │ │ │ │ ldr r0, [pc, #392] @ 2c84f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2c82c0 │ │ │ │ ldr r6, [pc, #380] @ 2c84f4 │ │ │ │ b 2c8058 │ │ │ │ add r1, sp, #44 @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ bl 2c68d8 │ │ │ │ cmn r0, #1 │ │ │ │ bne 2c8278 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 2c82c0 │ │ │ │ ldr r6, [pc, #344] @ 2c84f8 │ │ │ │ b 2c8084 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ ldr r0, [fp, #24] │ │ │ │ mov lr, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -349224,40 +349224,40 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #524 @ 0x20c │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ strheq r4, [r6], #-132 @ 0xffffff7c │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r4, r6, ip, lsl #17 │ │ │ │ - subeq sp, r0, r0, lsr #15 │ │ │ │ - eorseq r3, r5, r8, asr #30 │ │ │ │ - eorseq r4, r5, ip, lsr #12 │ │ │ │ + subeq sp, r0, r0, asr #16 │ │ │ │ + eorseq r3, r5, r8, ror #31 │ │ │ │ + eorseq r4, r5, ip, asr #13 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ subeq r4, r6, r0, ror #15 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - eorseq r5, r5, r0, asr #28 │ │ │ │ + eorseq r5, r5, r0, ror #29 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - eorseq r5, r5, r4, ror #12 │ │ │ │ - mlaseq r5, r4, sp, r5 │ │ │ │ + eorseq r5, r5, r4, lsl #14 │ │ │ │ + eorseq r5, r5, r4, lsr lr │ │ │ │ @ instruction: 0xfffff830 │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ - subeq sp, r0, r0, ror r3 │ │ │ │ - eorseq fp, r2, r8, lsr #30 │ │ │ │ - eorseq fp, r2, ip, lsr pc │ │ │ │ - subeq sp, r0, ip, asr #6 │ │ │ │ - @ instruction: 0x00353af4 │ │ │ │ - eorseq r5, r6, r4, ror #18 │ │ │ │ + subeq sp, r0, r0, lsl r4 │ │ │ │ + eorseq fp, r2, r8, asr #31 │ │ │ │ + @ instruction: 0x0032bfdc │ │ │ │ + subeq sp, r0, ip, ror #7 │ │ │ │ + mlaseq r5, r4, fp, r3 │ │ │ │ + eorseq r5, r6, r4, lsl #20 │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ - subeq sp, r0, r8, lsr #6 │ │ │ │ - @ instruction: 0x00353ad0 │ │ │ │ - eorseq r5, r5, ip, lsr #24 │ │ │ │ + subeq sp, r0, r8, asr #7 │ │ │ │ + eorseq r3, r5, r0, ror fp │ │ │ │ + eorseq r5, r5, ip, asr #25 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ - subeq sp, r0, r4, lsl #6 │ │ │ │ - eorseq r3, r5, ip, lsr #21 │ │ │ │ - eorseq r5, r5, r8, ror #23 │ │ │ │ + subeq sp, r0, r4, lsr #7 │ │ │ │ + eorseq r3, r5, ip, asr #22 │ │ │ │ + eorseq r5, r5, r8, lsl #25 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002c8538 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ @@ -349317,37 +349317,37 @@ │ │ │ │ add sp, sp, #188 @ 0xbc │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 2c8664 │ │ │ │ ldr r3, [pc, #3692] @ 2c94c4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b3dc8 │ │ │ │ + bl 3b3e68 │ │ │ │ ldr r3, [pc, #3668] @ 2c94c8 │ │ │ │ ldr r2, [pc, #3668] @ 2c94cc │ │ │ │ ldr r1, [pc, #3668] @ 2c94d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #3652] @ 2c94d4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr sl, [r0, #48] @ 0x30 │ │ │ │ cmp sl, #0 │ │ │ │ beq 2c8a8c │ │ │ │ add fp, sl, #1572864 @ 0x180000 │ │ │ │ ldrb r3, [fp, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c8af0 │ │ │ │ @@ -349591,48 +349591,48 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ add ip, r0, r2, lsl #20 │ │ │ │ cmp r0, ip │ │ │ │ bls 2c879c │ │ │ │ ldr r0, [pc, #2668] @ 2c94e8 │ │ │ │ ldr r1, [r1, r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [fp, #128] @ 0x80 │ │ │ │ mvn r4, #0 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2c9df0 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ bne 2c85f4 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ str r5, [r6] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c85f4 │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #2572] @ 2c94ec │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ - bl 5a1208 │ │ │ │ + bl 5a12a8 │ │ │ │ b 2c85f4 │ │ │ │ ldrb r3, [fp, #129] @ 0x81 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c8a8c │ │ │ │ ldr r0, [pc, #2540] @ 2c94f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [fp, #129] @ 0x81 │ │ │ │ ldrb r3, [fp, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c86b0 │ │ │ │ b 2c8a8c │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -349790,27 +349790,27 @@ │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ str r7, [sp, #116] @ 0x74 │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ str r7, [sp, #124] @ 0x7c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1836] @ 2c94f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldrb r3, [r4, #9] │ │ │ │ ldrb r5, [r4, #8] │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ ldrb r3, [r4] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #10] │ │ │ │ @@ -350073,19 +350073,19 @@ │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ bl 2c2480 │ │ │ │ cmn r0, #1 │ │ │ │ bne 2c86dc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 2c8a84 │ │ │ │ ldr r0, [pc, #744] @ 2c9500 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2c8a84 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r3, r3, #524288 @ 0x80000 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ ldrb ip, [r4] │ │ │ │ ldrb r0, [r4, #4] │ │ │ │ @@ -350232,93 +350232,93 @@ │ │ │ │ orr r2, r2, r1, lsl #16 │ │ │ │ ldrb r1, [r4, #22] │ │ │ │ orr r3, r3, r1, lsl #16 │ │ │ │ ldrb r1, [r4, #19] │ │ │ │ orr r2, r2, r1, lsl #24 │ │ │ │ ldrb r1, [r4, #23] │ │ │ │ orr r3, r3, r1, lsl #24 │ │ │ │ - bl 33bb1c │ │ │ │ + bl 33bbbc │ │ │ │ b 2c86dc │ │ │ │ cmp r2, #11 │ │ │ │ bhi 2c994c │ │ │ │ ldr r3, [pc, #104] @ 2c9504 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #2 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ ldr r0, [pc, #92] @ 2c9508 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2c8a84 │ │ │ │ strdeq r4, [r6], #-40 @ 0xffffffd8 │ │ │ │ subeq r4, r6, r8, lsl #6 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r4, r6, r0, ror r2 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - subeq sp, r0, r4, lsr r1 │ │ │ │ - @ instruction: 0x003538d8 │ │ │ │ - @ instruction: 0x00353fb8 │ │ │ │ + ldrdeq sp, [r0], #-20 @ 0xffffffec │ │ │ │ + eorseq r3, r5, r8, ror r9 │ │ │ │ + eorseq r4, r5, r8, asr r0 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - ldrdeq sp, [r0], #-8 │ │ │ │ + subeq sp, r0, r8, ror r1 │ │ │ │ ldrheq lr, [r0], #-72 @ 0xffffffb8 │ │ │ │ ldrheq lr, [r0], #-64 @ 0xffffffc0 │ │ │ │ - eorseq r5, r5, r0, ror fp │ │ │ │ + eorseq r5, r5, r0, lsl ip │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - eorseq r4, r5, r8, ror lr │ │ │ │ + eorseq r4, r5, r8, lsl pc │ │ │ │ andeq r2, r0, ip, ror #2 │ │ │ │ - eorseq r5, r5, r0, asr #18 │ │ │ │ + eorseq r5, r5, r0, ror #19 │ │ │ │ @ instruction: 0xffff706c │ │ │ │ - eorseq r5, r5, r8, asr r6 │ │ │ │ + @ instruction: 0x003556f8 │ │ │ │ subeq r4, r5, r0, lsr #8 │ │ │ │ - eorseq r5, r5, r4, ror #7 │ │ │ │ + eorseq r5, r5, r4, lsl #9 │ │ │ │ andeq r1, r0, r0, lsl #30 │ │ │ │ - eorseq r4, r5, r4, lsr lr │ │ │ │ + @ instruction: 0x00354ed4 │ │ │ │ @ instruction: 0x000027b0 │ │ │ │ - eorseq r4, r5, ip, lsr #30 │ │ │ │ + eorseq r4, r5, ip, asr #31 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r5, r5, ip, lsr r0 │ │ │ │ + ldrsbeq r5, [r5], -ip @ │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - eorseq r4, r5, ip, ror #21 │ │ │ │ + eorseq r4, r5, ip, lsl #23 │ │ │ │ @ instruction: 0x000026b0 │ │ │ │ - eorseq r4, r5, r8, lsl r8 │ │ │ │ - mlaseq r5, r0, lr, r4 │ │ │ │ - eorseq r2, r5, r8, asr #27 │ │ │ │ + @ instruction: 0x003548b8 │ │ │ │ + eorseq r4, r5, r0, lsr pc │ │ │ │ + eorseq r2, r5, r8, ror #28 │ │ │ │ @ instruction: 0x0050d294 │ │ │ │ - eorseq r4, r5, ip, asr #23 │ │ │ │ - eorseq r4, r5, ip, asr ip │ │ │ │ - eorseq r4, r5, ip, lsr fp │ │ │ │ - eorseq r4, r5, r4, ror r7 │ │ │ │ - eorseq r4, r5, ip, asr ip │ │ │ │ - eorseq r4, r5, r4, ror fp │ │ │ │ - eorseq r4, r5, r0, lsr sp │ │ │ │ - @ instruction: 0x00354dd4 │ │ │ │ + eorseq r4, r5, ip, ror #24 │ │ │ │ + @ instruction: 0x00354cfc │ │ │ │ + @ instruction: 0x00354bdc │ │ │ │ + eorseq r4, r5, r4, lsl r8 │ │ │ │ + @ instruction: 0x00354cfc │ │ │ │ + eorseq r4, r5, r4, lsl ip │ │ │ │ + @ instruction: 0x00354dd0 │ │ │ │ + eorseq r4, r5, r4, ror lr │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - eorseq r4, r5, ip, lsr r9 │ │ │ │ + @ instruction: 0x003549dc │ │ │ │ @ instruction: 0x00000eb8 │ │ │ │ - eorseq r4, r5, r8, lsr #22 │ │ │ │ + eorseq r4, r5, r8, asr #23 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - eorseq r4, r5, ip, lsr #14 │ │ │ │ + eorseq r4, r5, ip, asr #15 │ │ │ │ andeq r3, r0, r4, lsl #9 │ │ │ │ - eorseq r4, r5, r4, lsr #10 │ │ │ │ - eorseq r4, r5, r8, lsl r7 │ │ │ │ + eorseq r4, r5, r4, asr #11 │ │ │ │ + @ instruction: 0x003547b8 │ │ │ │ andeq r3, r0, ip, ror r2 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r4, r5, r0, lsl #11 │ │ │ │ - @ instruction: 0x003543fc │ │ │ │ - eorseq r4, r5, r0, lsr r5 │ │ │ │ - @ instruction: 0x003544f0 │ │ │ │ - eorseq r4, r5, r4, asr #11 │ │ │ │ - eorseq r4, r5, r8, asr #13 │ │ │ │ - eorseq r4, r5, r8, asr #10 │ │ │ │ - eorseq r4, r5, r4, lsl r9 │ │ │ │ - eorseq r4, r5, r0, lsr r4 │ │ │ │ - strheq fp, [r0], #-144 @ 0xffffff70 │ │ │ │ - eorseq sl, r2, r8, ror #10 │ │ │ │ - eorseq sl, r2, ip, ror r5 │ │ │ │ + eorseq r4, r5, r0, lsr #12 │ │ │ │ + mlaseq r5, ip, r4, r4 │ │ │ │ + @ instruction: 0x003545d0 │ │ │ │ + mlaseq r5, r0, r5, r4 │ │ │ │ + eorseq r4, r5, r4, ror #12 │ │ │ │ + eorseq r4, r5, r8, ror #14 │ │ │ │ + eorseq r4, r5, r8, ror #11 │ │ │ │ + @ instruction: 0x003549b4 │ │ │ │ + @ instruction: 0x003544d0 │ │ │ │ + subeq fp, r0, r0, asr sl │ │ │ │ + eorseq sl, r2, r8, lsl #12 │ │ │ │ + eorseq sl, r2, ip, lsl r6 │ │ │ │ ldr r1, [pc, #-188] @ 2c950c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2c8a04 │ │ │ │ ldr r1, [pc, #-88] @ 2c9588 │ │ │ │ @@ -350337,29 +350337,29 @@ │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-336] @ 2c9510 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldrb r3, [r4, #9] │ │ │ │ ldrb r5, [r4, #8] │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #10] │ │ │ │ orr r5, r5, r3, lsl #16 │ │ │ │ ldrb r3, [r4, #11] │ │ │ │ orr r5, r5, r3, lsl #24 │ │ │ │ @@ -350383,23 +350383,23 @@ │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-488] @ 2c9518 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r1, [r7, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ b 2c8838 │ │ │ │ ldr r3, [pc, #-508] @ 2c951c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -350431,23 +350431,23 @@ │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ stm sp, {r2, r5} │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-672] @ 2c9520 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c8bb8 │ │ │ │ ldr r3, [pc, #-684] @ 2c9524 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c91cc │ │ │ │ ldr r3, [pc, #-604] @ 2c9588 │ │ │ │ @@ -350474,30 +350474,30 @@ │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ str r5, [sp, #120] @ 0x78 │ │ │ │ str r5, [sp, #124] @ 0x7c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldrd r6, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-864] @ 2c9528 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c91cc │ │ │ │ ldr r3, [pc, #-876] @ 2c952c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c86e8 │ │ │ │ @@ -350514,21 +350514,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-980] @ 2c9530 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c86e8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ bl 2c2480 │ │ │ │ cmn r0, #1 │ │ │ │ @@ -350536,15 +350536,15 @@ │ │ │ │ b 2c9204 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 175724 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1040] @ 2c9534 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2c8a84 │ │ │ │ ldr r1, [pc, #-1052] @ 2c9538 │ │ │ │ add r1, pc, r1 │ │ │ │ b 2c94a4 │ │ │ │ ldrb r2, [fp, #80] @ 0x50 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c91e0 │ │ │ │ @@ -350563,61 +350563,61 @@ │ │ │ │ bl 2c2480 │ │ │ │ cmn r0, #1 │ │ │ │ bne 2c86dc │ │ │ │ b 2c9204 │ │ │ │ ldr r0, [pc, #-1132] @ 2c9540 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2c8a84 │ │ │ │ ldr r0, [pc, #-1148] @ 2c9544 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2c8a84 │ │ │ │ ldr r0, [pc, #-1160] @ 2c9548 │ │ │ │ strd r2, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c9664 │ │ │ │ ldr r0, [pc, #-1192] @ 2c954c │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2c8a84 │ │ │ │ ldr r0, [pc, #-1208] @ 2c9550 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r1, [r7, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ b 2c8838 │ │ │ │ ldr r1, [r1, r5] │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #-1244] @ 2c9554 │ │ │ │ mov r3, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2c8a84 │ │ │ │ ldr r0, [pc, #-1260] @ 2c9558 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c8dd0 │ │ │ │ ldr r0, [pc, #-1288] @ 2c955c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c8bb8 │ │ │ │ ldr r3, [pc, #-1304] @ 2c9560 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c8744 │ │ │ │ @@ -350634,23 +350634,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1416] @ 2c9564 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c8744 │ │ │ │ ldr r3, [pc, #-1428] @ 2c9568 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c8b2c │ │ │ │ @@ -350667,23 +350667,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1540] @ 2c956c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c8b2c │ │ │ │ ldr r3, [pc, #-1552] @ 2c9570 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c8e2c │ │ │ │ @@ -350700,21 +350700,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1656] @ 2c9574 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c8e2c │ │ │ │ ldr r3, [pc, #-1668] @ 2c9578 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c93e8 │ │ │ │ @@ -350732,26 +350732,26 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1796] @ 2c957c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ ldrb r5, [r4, #4] │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ orr r5, r5, r3, lsl #16 │ │ │ │ ldrb r3, [r4, #7] │ │ │ │ orr r5, r5, r3, lsl #24 │ │ │ │ @@ -350759,15 +350759,15 @@ │ │ │ │ ldr r0, [pc, #-1836] @ 2c9580 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldrd r2, [sp, #64] @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c91cc │ │ │ │ ldr r3, [pc, #-1868] @ 2c9584 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c8e18 │ │ │ │ @@ -350785,63 +350785,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1968] @ 2c9590 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c8e18 │ │ │ │ ldr r0, [pc, #-1980] @ 2c9594 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c86e8 │ │ │ │ ldr r0, [pc, #-1992] @ 2c9598 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2c8a84 │ │ │ │ ldr r0, [pc, #-2008] @ 2c959c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2c8a84 │ │ │ │ ldr r0, [pc, #-2024] @ 2c95a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c8e2c │ │ │ │ ldr r0, [pc, #-2036] @ 2c95a4 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c8744 │ │ │ │ ldr r0, [pc, #-2052] @ 2c95a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c8e18 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-2068] @ 2c95ac │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c8b2c │ │ │ │ ldr r0, [pc, #-2084] @ 2c95b0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c9c84 │ │ │ │ ldr r3, [pc, #-2116] @ 2c95b4 │ │ │ │ ldr r1, [pc, #-2116] @ 2c95b8 │ │ │ │ ldr r0, [pc, #-2116] @ 2c95bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -350882,37 +350882,37 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 2c9ed0 │ │ │ │ ldr r3, [pc, #512] @ 2ca0c4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b3dc8 │ │ │ │ + bl 3b3e68 │ │ │ │ ldr ip, [pc, #488] @ 2ca0c8 │ │ │ │ ldr r2, [pc, #488] @ 2ca0cc │ │ │ │ ldr r1, [pc, #488] @ 2ca0d0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ ldr r3, [pc, #480] @ 2ca0d4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r7, [r0, #48] @ 0x30 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2c9fec │ │ │ │ add r7, r7, #1572864 @ 0x180000 │ │ │ │ ldr sl, [r7, #132] @ 0x84 │ │ │ │ cmp sl, #0 │ │ │ │ ble 2c9fdc │ │ │ │ @@ -350937,41 +350937,41 @@ │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c9ff4 │ │ │ │ ldr r3, [r7, #148] @ 0x94 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r7, #148] @ 0x94 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2ca090 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 2c9e60 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ str r4, [r6] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c9e60 │ │ │ │ strb r4, [r6, #4] │ │ │ │ ldr r3, [pc, #272] @ 2ca0dc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5a1208 │ │ │ │ + bl 5a12a8 │ │ │ │ b 2c9e60 │ │ │ │ ldr r0, [pc, #252] @ 2ca0e0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mvn r5, #0 │ │ │ │ b 2c9f80 │ │ │ │ ldr r3, [pc, #232] @ 2ca0e4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c9f74 │ │ │ │ @@ -350988,29 +350988,29 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #16 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2ca0f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c9f74 │ │ │ │ ldr r0, [pc, #120] @ 2ca0f4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2c9f74 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2ca0f8 │ │ │ │ ldr r1, [pc, #96] @ 2ca0fc │ │ │ │ ldr r0, [pc, #96] @ 2ca100 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -351019,29 +351019,29 @@ │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r2, r6, r0, asr #20 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r2, r6, r8, lsl sl │ │ │ │ subeq r2, r6, r4, lsl #20 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - subeq fp, r0, r8, asr #17 │ │ │ │ - eorseq r2, r5, ip, rrx │ │ │ │ - eorseq r2, r5, r0, asr r7 │ │ │ │ + subeq fp, r0, r8, ror #18 │ │ │ │ + eorseq r2, r5, ip, lsl #2 │ │ │ │ + @ instruction: 0x003527f0 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ - eorseq r4, r5, r4, asr #17 │ │ │ │ + eorseq r4, r5, r4, ror #18 │ │ │ │ andeq r1, r0, r0, asr #19 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r4, r5, r8, ror #16 │ │ │ │ - eorseq r4, r5, r8, lsl #17 │ │ │ │ - subeq fp, r0, r0, lsl r7 │ │ │ │ - eorseq sl, r2, r8, asr #5 │ │ │ │ - @ instruction: 0x0032a2dc │ │ │ │ + eorseq r4, r5, r8, lsl #18 │ │ │ │ + eorseq r4, r5, r8, lsr #18 │ │ │ │ + strheq fp, [r0], #-112 @ 0xffffff90 │ │ │ │ + eorseq sl, r2, r8, ror #6 │ │ │ │ + eorseq sl, r2, ip, ror r3 │ │ │ │ │ │ │ │ 002ca104 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -351078,64 +351078,64 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 2a0698 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2ca154 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3b3dc8 │ │ │ │ + bl 3b3e68 │ │ │ │ ldr r3, [pc, #524] @ 2ca3c4 │ │ │ │ ldr r2, [pc, #524] @ 2ca3c8 │ │ │ │ ldr r1, [pc, #524] @ 2ca3cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #504] @ 2ca3d0 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ beq 2ca260 │ │ │ │ ldr r3, [r8, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ca280 │ │ │ │ mvn r4, #0 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r7, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2ca390 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ bne 2ca158 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ str r5, [r7] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldrb r3, [r7, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ca158 │ │ │ │ strb r5, [r7, #4] │ │ │ │ ldr r3, [pc, #388] @ 2ca3d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5a1208 │ │ │ │ + bl 5a12a8 │ │ │ │ b 2ca158 │ │ │ │ ldr r3, [pc, #368] @ 2ca3d8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldr r3, [r8, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ca200 │ │ │ │ add r8, r3, #1572864 @ 0x180000 │ │ │ │ ldrb r3, [r8, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ca2c4 │ │ │ │ @@ -351143,25 +351143,25 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ca2f4 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3b3aac │ │ │ │ + bl 3b3b4c │ │ │ │ mov r0, r7 │ │ │ │ - bl 3b2490 │ │ │ │ + bl 3b2530 │ │ │ │ mov r4, r0 │ │ │ │ b 2ca204 │ │ │ │ ldrb r3, [r8, #129] @ 0x81 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ca200 │ │ │ │ ldr r0, [pc, #264] @ 2ca3e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r8, #129] @ 0x81 │ │ │ │ ldrb r3, [r8, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ca200 │ │ │ │ b 2ca290 │ │ │ │ ldr r3, [pc, #232] @ 2ca3e4 │ │ │ │ @@ -351182,29 +351182,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2ca3f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2ca2a4 │ │ │ │ ldr r0, [pc, #120] @ 2ca3f4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2ca2a4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2ca3f8 │ │ │ │ ldr r1, [pc, #96] @ 2ca3fc │ │ │ │ ldr r0, [pc, #96] @ 2ca400 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -351212,30 +351212,30 @@ │ │ │ │ add r3, r3, #440 @ 0x1b8 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r2, r6, r8, asr #14 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r2, r6, r4, lsr #14 │ │ │ │ subeq r2, r6, ip, lsl #14 │ │ │ │ - strdeq fp, [r0], #-80 @ 0xffffffb0 │ │ │ │ - mlaseq r5, r8, sp, r1 │ │ │ │ - eorseq r2, r5, ip, ror r4 │ │ │ │ + @ instruction: 0x0040b690 │ │ │ │ + eorseq r1, r5, r8, lsr lr │ │ │ │ + eorseq r2, r5, ip, lsl r5 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - eorseq r3, r5, r4, lsr #13 │ │ │ │ + eorseq r3, r5, r4, asr #14 │ │ │ │ andeq r3, r0, r0, ror #1 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r4, r5, ip, asr #11 │ │ │ │ - eorseq r4, r5, r4, ror #11 │ │ │ │ - subeq fp, r0, r0, lsl r4 │ │ │ │ - eorseq r9, r2, r8, asr #31 │ │ │ │ - @ instruction: 0x00329fdc │ │ │ │ + eorseq r4, r5, ip, ror #12 │ │ │ │ + eorseq r4, r5, r4, lsl #13 │ │ │ │ + strheq fp, [r0], #-64 @ 0xffffffc0 │ │ │ │ + eorseq sl, r2, r8, rrx │ │ │ │ + eorseq sl, r2, ip, ror r0 │ │ │ │ │ │ │ │ 002ca404 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr lr, [pc, #3252] @ 2cb0d0 │ │ │ │ @@ -351280,73 +351280,73 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 2a0698 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2ca47c │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ beq 2ca584 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b3dc8 │ │ │ │ + bl 3b3e68 │ │ │ │ ldr r3, [pc, #3052] @ 2cb0e0 │ │ │ │ ldr r2, [pc, #3052] @ 2cb0e4 │ │ │ │ ldr r1, [pc, #3052] @ 2cb0e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #3036] @ 2cb0ec │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr fp, [r0, #52] @ 0x34 │ │ │ │ cmp fp, #0 │ │ │ │ bne 2ca5a0 │ │ │ │ mvn r4, #0 │ │ │ │ - bl 5af578 │ │ │ │ + bl 5af618 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2cb0ac │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ bne 2ca480 │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ str r5, [r6] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ca480 │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [pc, #2940] @ 2cb0f0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 5a1208 │ │ │ │ + bl 5a12a8 │ │ │ │ b 2ca480 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [pc, #2916] @ 2cb0f4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 5e5c48 │ │ │ │ + bl 5e5ce8 │ │ │ │ b 2ca4e4 │ │ │ │ add r6, fp, #1572864 @ 0x180000 │ │ │ │ ldrb r3, [r6, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ca85c │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b2490 │ │ │ │ + bl 3b2530 │ │ │ │ mov r5, #0 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov r0, fp │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ bl 2c68d8 │ │ │ │ cmn r0, #1 │ │ │ │ bne 2ca5f4 │ │ │ │ @@ -351496,45 +351496,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2236] @ 2cb108 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [r3] │ │ │ │ b 2ca6dc │ │ │ │ ldrb r3, [r6, #129] @ 0x81 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ca520 │ │ │ │ ldr r0, [pc, #2204] @ 2cb10c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r6, #129] @ 0x81 │ │ │ │ ldrb r3, [r6, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ca520 │ │ │ │ b 2ca5b0 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr sl, [sp, #40] @ 0x28 │ │ │ │ bl 175724 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2156] @ 2cb110 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ orrs r3, sl, r3 │ │ │ │ addne r3, sp, #52 @ 0x34 │ │ │ │ strne r3, [sp, #36] @ 0x24 │ │ │ │ bne 2caa14 │ │ │ │ @@ -351573,18 +351573,18 @@ │ │ │ │ lsr r3, r2, #5 │ │ │ │ cmp r1, r2, lsr #5 │ │ │ │ mov r5, r3 │ │ │ │ beq 2cab90 │ │ │ │ ldr r0, [pc, #1980] @ 2cb118 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ ldr r0, [pc, #1968] @ 2cb11c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a87b8 │ │ │ │ + bl 5a8858 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r6, #128] @ 0x80 │ │ │ │ b 2ca520 │ │ │ │ ldr r3, [pc, #1948] @ 2cb120 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -351603,24 +351603,24 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ str r4, [sp, #88] @ 0x58 │ │ │ │ str r4, [sp, #92] @ 0x5c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1832] @ 2cb124 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2ca76c │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2caf30 │ │ │ │ @@ -351634,21 +351634,21 @@ │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ bl 2c3d8c │ │ │ │ cmn r0, #1 │ │ │ │ bne 2ca524 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r6, #128] @ 0x80 │ │ │ │ b 2ca520 │ │ │ │ ldr r0, [pc, #1724] @ 2cb128 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ b 2caa58 │ │ │ │ ldr r2, [pc, #1712] @ 2cb12c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2ca658 │ │ │ │ @@ -351665,23 +351665,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1600] @ 2cb130 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2ca658 │ │ │ │ ldr r3, [pc, #1588] @ 2cb134 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ca6dc │ │ │ │ @@ -351698,23 +351698,23 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str sl, [sp, #80] @ 0x50 │ │ │ │ str sl, [sp, #84] @ 0x54 │ │ │ │ str sl, [sp, #88] @ 0x58 │ │ │ │ str sl, [sp, #92] @ 0x5c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1476] @ 2cb138 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [r3] │ │ │ │ b 2ca6dc │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr sl, [sp, #40] @ 0x28 │ │ │ │ b 2ca8b0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ @@ -351923,35 +351923,35 @@ │ │ │ │ ldr r1, [r9, r8] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #624] @ 2cb13c │ │ │ │ str ip, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 5a8dc8 │ │ │ │ + bl 5a8e68 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r6, #128] @ 0x80 │ │ │ │ b 2ca520 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr sl, [sp, #40] @ 0x28 │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 2ca8a8 │ │ │ │ ldr r0, [pc, #572] @ 2cb140 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2ca76c │ │ │ │ ldr r0, [pc, #548] @ 2cb144 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2ca658 │ │ │ │ ldr r3, [pc, #528] @ 2cb148 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2caa1c │ │ │ │ @@ -351968,34 +351968,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 2cb14c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2caa1c │ │ │ │ ldr r0, [pc, #400] @ 2cb150 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [r3] │ │ │ │ b 2ca6dc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 2ca520 │ │ │ │ ldr r3, [pc, #364] @ 2cb154 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 2ca8f4 │ │ │ │ @@ -352011,93 +352011,93 @@ │ │ │ │ beq 2cb090 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 2cb158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2ca8f4 │ │ │ │ ldr r0, [pc, #252] @ 2cb15c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [r3] │ │ │ │ b 2ca6dc │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #224] @ 2cb160 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2caa1c │ │ │ │ ldr r0, [pc, #204] @ 2cb164 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2ca8f4 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 2caa58 │ │ │ │ ldr r3, [pc, #180] @ 2cb168 │ │ │ │ ldr r1, [pc, #180] @ 2cb16c │ │ │ │ ldr r0, [pc, #180] @ 2cb170 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #440 @ 0x1b8 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r2, r6, r0, asr #8 │ │ │ │ subeq r2, r6, ip, lsr r4 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r2, r6, r4, ror #7 │ │ │ │ - strheq fp, [r0], #-36 @ 0xffffffdc │ │ │ │ - eorseq r1, r5, r8, asr sl │ │ │ │ - eorseq r2, r5, r8, lsr r1 │ │ │ │ + subeq fp, r0, r4, asr r3 │ │ │ │ + @ instruction: 0x00351af8 │ │ │ │ + @ instruction: 0x003521d8 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r3, r0, r8, ror #8 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r4, r5, r0, lsr #4 │ │ │ │ - eorseq r3, r5, ip, lsl #2 │ │ │ │ - eorseq r4, r5, r0, lsl r3 │ │ │ │ + eorseq r4, r5, r0, asr #5 │ │ │ │ + eorseq r3, r5, ip, lsr #3 │ │ │ │ + @ instruction: 0x003543b0 │ │ │ │ @ instruction: 0xffffb1c4 │ │ │ │ - eorseq r4, r5, r8, ror #6 │ │ │ │ - eorseq r4, r5, ip, lsl #7 │ │ │ │ + eorseq r4, r5, r8, lsl #8 │ │ │ │ + eorseq r4, r5, ip, lsr #8 │ │ │ │ andeq r2, r0, r4, lsl lr │ │ │ │ - @ instruction: 0x00353fb0 │ │ │ │ - eorseq r3, r5, r8, lsl pc │ │ │ │ + eorseq r4, r5, r0, asr r0 │ │ │ │ + @ instruction: 0x00353fb8 │ │ │ │ andeq r2, r0, r0, lsl #27 │ │ │ │ - eorseq r4, r5, r8, lsr #32 │ │ │ │ + eorseq r4, r5, r8, asr #1 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - eorseq r4, r5, r0, rrx │ │ │ │ - eorseq r3, r5, ip, lsl #29 │ │ │ │ - eorseq r3, r5, ip, lsl #22 │ │ │ │ - eorseq r3, r5, r8, asr #24 │ │ │ │ + eorseq r4, r5, r0, lsl #2 │ │ │ │ + eorseq r3, r5, ip, lsr #30 │ │ │ │ + eorseq r3, r5, ip, lsr #23 │ │ │ │ + eorseq r3, r5, r8, ror #25 │ │ │ │ andeq r2, r0, ip, asr pc │ │ │ │ - @ instruction: 0x00353ddc │ │ │ │ - eorseq r3, r5, ip, ror #24 │ │ │ │ + eorseq r3, r5, ip, ror lr │ │ │ │ + eorseq r3, r5, ip, lsl #26 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - eorseq r3, r5, ip, lsr #24 │ │ │ │ - eorseq r3, r5, r4, ror #20 │ │ │ │ - eorseq r3, r5, r0, lsr sp │ │ │ │ - eorseq r3, r5, r0, lsl ip │ │ │ │ - strdeq sl, [r0], #-100 @ 0xffffff9c │ │ │ │ - eorseq r9, r2, ip, lsr #5 │ │ │ │ - eorseq r9, r2, r0, asr #5 │ │ │ │ + eorseq r3, r5, ip, asr #25 │ │ │ │ + eorseq r3, r5, r4, lsl #22 │ │ │ │ + @ instruction: 0x00353dd0 │ │ │ │ + @ instruction: 0x00353cb0 │ │ │ │ + @ instruction: 0x0040a794 │ │ │ │ + eorseq r9, r2, ip, asr #6 │ │ │ │ + eorseq r9, r2, r0, ror #6 │ │ │ │ │ │ │ │ 002cb174 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ ldr r2, [pc, #1828] @ 2cb8b0 │ │ │ │ @@ -352115,15 +352115,15 @@ │ │ │ │ ldr r3, [pc, #1792] @ 2cb8bc │ │ │ │ add r8, pc, r8 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r7, [r8, r3] │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cb554 │ │ │ │ - bl 333d00 │ │ │ │ + bl 333da0 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 2cb474 │ │ │ │ mov r0, r5 │ │ │ │ bl 2c1324 │ │ │ │ ldr r3, [pc, #1748] @ 2cb8c0 │ │ │ │ add r9, sp, #76 @ 0x4c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -352224,15 +352224,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [r3] │ │ │ │ bl 2c4f94 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2cb424 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 5a85e0 │ │ │ │ + bl 5a8680 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 176558 │ │ │ │ ldr r0, [pc, #1332] @ 2cb8cc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r6, #88] @ 0x58 │ │ │ │ bl 2c0a14 │ │ │ │ @@ -352263,26 +352263,26 @@ │ │ │ │ ldr r1, [pc, #1224] @ 2cb8d4 │ │ │ │ ldr r0, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ add sp, sp, #124 @ 0x7c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 5bd778 │ │ │ │ + b 5bd818 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2cb314 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ bl 176558 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2cb87c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 5a86cc │ │ │ │ + bl 5a876c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 1757a8 │ │ │ │ ldr r0, [r6, #100] @ 0x64 │ │ │ │ bl 175340 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [r6, #100] @ 0x64 │ │ │ │ @@ -352294,15 +352294,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1108] @ 2cb8e4 │ │ │ │ add r3, r3, #552 @ 0x228 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r2, [pc, #1088] @ 2cb8e8 │ │ │ │ ldr r3, [pc, #1032] @ 2cb8b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -352322,15 +352322,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #552 @ 0x228 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, r5 │ │ │ │ bl 2c28d0 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 1753dc │ │ │ │ ldr r2, [pc, #976] @ 2cb8f8 │ │ │ │ ldr r3, [pc, #904] @ 2cb8b4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -352362,21 +352362,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #836] @ 2cb908 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2cb1d0 │ │ │ │ ldr r3, [pc, #824] @ 2cb90c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cb348 │ │ │ │ ldr r3, [pc, #792] @ 2cb900 │ │ │ │ @@ -352393,23 +352393,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #712] @ 2cb910 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2cb348 │ │ │ │ ldr r3, [pc, #700] @ 2cb914 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cb3b0 │ │ │ │ ldr r3, [pc, #660] @ 2cb900 │ │ │ │ @@ -352425,21 +352425,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #600] @ 2cb918 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2cb3b0 │ │ │ │ ldr r3, [pc, #588] @ 2cb91c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cb3d0 │ │ │ │ ldr r3, [pc, #540] @ 2cb900 │ │ │ │ @@ -352455,166 +352455,166 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #488] @ 2cb920 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2cb3d0 │ │ │ │ ldr r3, [pc, #476] @ 2cb924 │ │ │ │ ldr r2, [pc, #476] @ 2cb928 │ │ │ │ ldr r1, [pc, #476] @ 2cb92c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #584 @ 0x248 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #456] @ 2cb930 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r6, #128] @ 0x80 │ │ │ │ b 2cb518 │ │ │ │ ldr r0, [pc, #436] @ 2cb934 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2cb1d0 │ │ │ │ ldr r0, [pc, #424] @ 2cb938 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2cb348 │ │ │ │ ldr r2, [r5] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #396] @ 2cb93c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #392] @ 2cb940 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #380] @ 2cb944 │ │ │ │ add r3, r3, #584 @ 0x248 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2cb450 │ │ │ │ ldr r0, [pc, #364] @ 2cb948 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2cb3b0 │ │ │ │ ldr r2, [pc, #352] @ 2cb94c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #348] @ 2cb950 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #336] @ 2cb954 │ │ │ │ add r3, r3, #584 @ 0x248 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2cb458 │ │ │ │ ldr r0, [pc, #320] @ 2cb958 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2cb3d0 │ │ │ │ ldr r2, [pc, #308] @ 2cb95c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #304] @ 2cb960 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #292] @ 2cb964 │ │ │ │ add r3, r3, #584 @ 0x248 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ strb sl, [r6, #128] @ 0x80 │ │ │ │ b 2cb518 │ │ │ │ ldr r2, [pc, #272] @ 2cb968 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #268] @ 2cb96c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #256] @ 2cb970 │ │ │ │ add r3, r3, #584 @ 0x248 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2cb450 │ │ │ │ ldr r3, [pc, #240] @ 2cb974 │ │ │ │ ldr r2, [pc, #240] @ 2cb978 │ │ │ │ ldr r1, [pc, #240] @ 2cb97c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #224] @ 2cb980 │ │ │ │ add r3, r3, #584 @ 0x248 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2cb450 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r1, [r6], #-108 @ 0xffffff94 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ strheq r1, [r6], #-100 @ 0xffffff9c │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - subeq sl, r0, r0, asr #11 │ │ │ │ + subeq sl, r0, r0, ror #12 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ - eorseq sp, r6, r0, asr #16 │ │ │ │ - @ instruction: 0x003b12f0 │ │ │ │ + eorseq sp, r6, r0, ror #17 │ │ │ │ + mlaseq fp, r0, r3, r1 │ │ │ │ subeq r1, r6, r8, lsl #9 │ │ │ │ @ instruction: 0xffff9220 │ │ │ │ - subeq sl, r0, r8, lsr #6 │ │ │ │ - eorseq r3, r5, r4, lsr #19 │ │ │ │ - eorseq r0, r5, r8, asr #21 │ │ │ │ + subeq sl, r0, r8, asr #7 │ │ │ │ + eorseq r3, r5, r4, asr #20 │ │ │ │ + eorseq r0, r5, r8, ror #22 │ │ │ │ andeq r0, r0, sp, ror #31 │ │ │ │ subeq r1, r6, r4, asr #7 │ │ │ │ - strheq sl, [r0], #-40 @ 0xffffffd8 │ │ │ │ - eorseq r3, r5, r0, lsl #22 │ │ │ │ - eorseq r0, r5, r0, ror #20 │ │ │ │ + subeq sl, r0, r8, asr r3 │ │ │ │ + eorseq r3, r5, r0, lsr #23 │ │ │ │ + eorseq r0, r5, r0, lsl #22 │ │ │ │ subeq r1, r6, r4, asr #6 │ │ │ │ @ instruction: 0x000025b0 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - eorseq r3, r5, r4, lsl r8 │ │ │ │ + @ instruction: 0x003538b4 │ │ │ │ andeq r1, r0, r0, asr r3 │ │ │ │ - @ instruction: 0x003538b0 │ │ │ │ + eorseq r3, r5, r0, asr r9 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - eorseq r3, r5, r4, asr #17 │ │ │ │ + eorseq r3, r5, r4, ror #18 │ │ │ │ andeq r2, r0, r0, lsl #10 │ │ │ │ - eorseq r3, r5, r0, ror #17 │ │ │ │ - subeq sl, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x003536fc │ │ │ │ - @ instruction: 0x003507f8 │ │ │ │ + eorseq r3, r5, r0, lsl #19 │ │ │ │ + strdeq sl, [r0], #-12 │ │ │ │ + mlaseq r5, ip, r7, r3 │ │ │ │ + mlaseq r5, r8, r8, r0 │ │ │ │ andeq r0, r0, r4, asr #20 │ │ │ │ - eorseq r3, r5, r8, lsl #13 │ │ │ │ - mlaseq r5, r8, r7, r3 │ │ │ │ - eorseq r1, r5, r4, lsl #29 │ │ │ │ - mlaseq r5, r4, r7, r0 │ │ │ │ + eorseq r3, r5, r8, lsr #14 │ │ │ │ + eorseq r3, r5, r8, lsr r8 │ │ │ │ + eorseq r1, r5, r4, lsr #30 │ │ │ │ + eorseq r0, r5, r4, lsr r8 │ │ │ │ andeq r0, r0, ip, asr sl │ │ │ │ - eorseq r3, r5, r8, ror #15 │ │ │ │ - eorseq r3, r5, ip, lsr #13 │ │ │ │ - eorseq r0, r5, r8, asr r7 │ │ │ │ + eorseq r3, r5, r8, lsl #17 │ │ │ │ + eorseq r3, r5, ip, asr #14 │ │ │ │ + @ instruction: 0x003507f8 │ │ │ │ andeq r0, r0, r3, asr sl │ │ │ │ - eorseq r3, r5, r0, asr #16 │ │ │ │ - eorseq r3, r5, r0, asr #12 │ │ │ │ - eorseq r0, r5, ip, lsl r7 │ │ │ │ + eorseq r3, r5, r0, ror #17 │ │ │ │ + eorseq r3, r5, r0, ror #13 │ │ │ │ + @ instruction: 0x003507bc │ │ │ │ andeq r0, r0, fp, asr #20 │ │ │ │ - eorseq r3, r5, r4, ror #12 │ │ │ │ - eorseq r0, r5, ip, ror #13 │ │ │ │ + eorseq r3, r5, r4, lsl #14 │ │ │ │ + eorseq r0, r5, ip, lsl #15 │ │ │ │ andeq r0, r0, r4, ror #20 │ │ │ │ - subeq r9, r0, r0, lsr #30 │ │ │ │ - eorseq r3, r5, r8, asr #13 │ │ │ │ - @ instruction: 0x003506bc │ │ │ │ + subeq r9, r0, r0, asr #31 │ │ │ │ + eorseq r3, r5, r8, ror #14 │ │ │ │ + eorseq r0, r5, ip, asr r7 │ │ │ │ andeq r0, r0, r3, lsl #21 │ │ │ │ │ │ │ │ 002cb984 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -352625,15 +352625,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r7, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 333d00 │ │ │ │ + bl 333da0 │ │ │ │ ldr r8, [pc, #884] @ 2cbd40 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 2cbba8 │ │ │ │ mov r0, r9 │ │ │ │ bl 2c1324 │ │ │ │ mov r5, r0 │ │ │ │ @@ -352666,33 +352666,33 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cbc9c │ │ │ │ ldr r6, [pc, #752] @ 2cbd48 │ │ │ │ ldr r4, [pc, #752] @ 2cbd4c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 368754 │ │ │ │ + bl 3687f4 │ │ │ │ add r2, r4, #100 @ 0x64 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #728] @ 2cbd50 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [pc, #724] @ 2cbd54 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 367224 │ │ │ │ + bl 3672c4 │ │ │ │ ldr r2, [pc, #716] @ 2cbd58 │ │ │ │ ldr r1, [pc, #716] @ 2cbd5c │ │ │ │ add r4, r4, #276 @ 0x114 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add r9, r9, #4096 @ 0x1000 │ │ │ │ mov r6, r0 │ │ │ │ - bl 367224 │ │ │ │ - bl 3b214c │ │ │ │ + bl 3672c4 │ │ │ │ + bl 3b21ec │ │ │ │ str r5, [r6, #52] @ 0x34 │ │ │ │ mov r3, #1 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ ldr r2, [r9, #180] @ 0xb4 │ │ │ │ str r2, [r6, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #660] @ 2cbd60 │ │ │ │ strb r3, [r7, #1373] @ 0x55d │ │ │ │ @@ -352757,15 +352757,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #432] @ 2cbd74 │ │ │ │ add r3, r3, #604 @ 0x25c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r2, [pc, #412] @ 2cbd78 │ │ │ │ ldr r3, [pc, #348] @ 2cbd3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -352800,21 +352800,21 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #8 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 2cbd88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2cba10 │ │ │ │ ldr r3, [pc, #232] @ 2cbd8c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cba50 │ │ │ │ ldr r3, [pc, #200] @ 2cbd80 │ │ │ │ @@ -352830,56 +352830,56 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1763d8 <__gettimeofday64@plt> │ │ │ │ - bl 59ddc4 │ │ │ │ + bl 59de64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2cbd90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2cba50 │ │ │ │ ldr r0, [pc, #120] @ 2cbd94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2cba10 │ │ │ │ ldr r0, [pc, #108] @ 2cbd98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5b09dc │ │ │ │ + bl 5b0a7c │ │ │ │ b 2cba50 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq r0, r6, ip, asr #29 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq r0, r6, r4, lsr #29 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - eorseq r0, r5, ip, ror #23 │ │ │ │ - subeq r9, r0, ip, asr #26 │ │ │ │ - eorseq r0, r5, r0, ror #9 │ │ │ │ + eorseq r0, r5, ip, lsl #25 │ │ │ │ + subeq r9, r0, ip, ror #27 │ │ │ │ + eorseq r0, r5, r0, lsl #11 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ - eorseq pc, r1, r4, asr #30 │ │ │ │ - eorseq pc, r1, r4, asr pc @ │ │ │ │ + eorseq pc, r1, r4, ror #31 │ │ │ │ + @ instruction: 0x0031fff4 │ │ │ │ @ instruction: 0x00460d9c │ │ │ │ subeq r0, r6, r4, asr sp │ │ │ │ - strdeq r9, [r0], #-180 @ 0xffffff4c │ │ │ │ - eorseq r3, r5, r0, ror r2 │ │ │ │ - mlaseq r5, r8, r3, r0 │ │ │ │ + @ instruction: 0x00409c94 │ │ │ │ + eorseq r3, r5, r0, lsl r3 │ │ │ │ + eorseq r0, r5, r8, lsr r4 │ │ │ │ andeq r1, r0, sp, lsl r0 │ │ │ │ @ instruction: 0x00460c90 │ │ │ │ andeq r1, r0, r8, lsr #17 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x003533f8 │ │ │ │ + mlaseq r5, r8, r4, r3 │ │ │ │ andeq r1, r0, r4, lsl #19 │ │ │ │ - @ instruction: 0x003533fc │ │ │ │ - @ instruction: 0x003533b4 │ │ │ │ - eorseq r3, r5, ip, lsl r4 │ │ │ │ + mlaseq r5, ip, r4, r3 │ │ │ │ + eorseq r3, r5, r4, asr r4 │ │ │ │ + @ instruction: 0x003534bc │ │ │ │ ldr r1, [pc, #8] @ 2cbdac │ │ │ │ mov r0, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ b 2a4e1c │ │ │ │ subeq r1, r5, r8, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -352917,15 +352917,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r4, #32] │ │ │ │ ldr r0, [r9, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ - bl 3c0e50 │ │ │ │ + bl 3c0ef0 │ │ │ │ subs sl, r0, #0 │ │ │ │ bne 2cbe20 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #12] │ │ │ │ rsb r6, r3, #0 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ str sl, [r4, #16] │ │ │ │ @@ -352936,15 +352936,15 @@ │ │ │ │ mov fp, sl │ │ │ │ add r8, r4, #8 │ │ │ │ add r7, r4, #20 │ │ │ │ ldr r3, [r9, #308] @ 0x134 │ │ │ │ ldr r0, [r9, #296] @ 0x128 │ │ │ │ ldr r2, [r3, sl, lsl #2] │ │ │ │ mov r3, #0 │ │ │ │ - bl 3363d8 │ │ │ │ + bl 336478 │ │ │ │ ldr r3, [r9, #308] @ 0x134 │ │ │ │ ldr r2, [r3, sl, lsl #2] │ │ │ │ ldr r3, [r9, #300] @ 0x12c │ │ │ │ str r6, [r4, #24] │ │ │ │ add r3, r3, r2 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r3, #0 │ │ │ │ @@ -352986,15 +352986,15 @@ │ │ │ │ ldr r1, [pc, #300] @ 2cc07c │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r2, [pc, #292] @ 2cc080 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2cbfa8 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, r6 │ │ │ │ bcs 2cbefc │ │ │ │ ldr r1, [pc, #256] @ 2cc084 │ │ │ │ ldrb ip, [r9] │ │ │ │ @@ -353002,15 +353002,15 @@ │ │ │ │ ldr r3, [pc, #248] @ 2cc088 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #244] @ 2cc08c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn sl, #0 │ │ │ │ b 2cbe20 │ │ │ │ mov r0, r5 │ │ │ │ ldrb r4, [r9] │ │ │ │ bl 175f70 │ │ │ │ ldr ip, [pc, #204] @ 2cc090 │ │ │ │ ldr r3, [pc, #204] @ 2cc094 │ │ │ │ @@ -353020,15 +353020,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #254 @ 0xfe │ │ │ │ str ip, [sp] │ │ │ │ mov sl, r5 │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -353041,43 +353041,43 @@ │ │ │ │ ldr r3, [pc, #120] @ 2cc0a4 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #208 @ 0xd0 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2cbfa8 │ │ │ │ ldr r3, [pc, #88] @ 2cc0a8 │ │ │ │ ldr r1, [pc, #88] @ 2cc0ac │ │ │ │ ldr r0, [pc, #88] @ 2cc0b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #216 @ 0xd8 │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ subeq r0, r6, r0, lsr #21 │ │ │ │ andeq r1, r0, r4, lsl r6 │ │ │ │ - @ instruction: 0x0034afd4 │ │ │ │ - ldrdeq r9, [r0], #-160 @ 0xffffff60 │ │ │ │ - eorseq r3, r5, r4, asr #5 │ │ │ │ + eorseq fp, r4, r4, ror r0 │ │ │ │ + subeq r9, r0, r0, ror fp │ │ │ │ + eorseq r3, r5, r4, ror #6 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ - @ instruction: 0x003532b8 │ │ │ │ - @ instruction: 0x00409a90 │ │ │ │ - eorseq r3, r5, r0, lsl #5 │ │ │ │ - eorseq r3, r5, r4, lsr #5 │ │ │ │ - subeq r9, r0, ip, asr sl │ │ │ │ - eorseq r3, r5, r0, asr r2 │ │ │ │ - eorseq sl, r4, r8, asr ip │ │ │ │ - eorseq r3, r5, ip, ror #3 │ │ │ │ - strdeq r9, [r0], #-152 @ 0xffffff68 │ │ │ │ - ldrdeq r9, [r0], #-148 @ 0xffffff6c │ │ │ │ - eorseq r3, r5, r8, asr #3 │ │ │ │ - eorseq sl, r4, r4, asr #28 │ │ │ │ + eorseq r3, r5, r8, asr r3 │ │ │ │ + subeq r9, r0, r0, lsr fp │ │ │ │ + eorseq r3, r5, r0, lsr #6 │ │ │ │ + eorseq r3, r5, r4, asr #6 │ │ │ │ + strdeq r9, [r0], #-172 @ 0xffffff54 │ │ │ │ + @ instruction: 0x003532f0 │ │ │ │ + @ instruction: 0x0034acf8 │ │ │ │ + eorseq r3, r5, ip, lsl #5 │ │ │ │ + @ instruction: 0x00409a98 │ │ │ │ + subeq r9, r0, r4, ror sl │ │ │ │ + eorseq r3, r5, r8, ror #4 │ │ │ │ + eorseq sl, r4, r4, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #324] @ 0x144 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, #0 │ │ │ │ @@ -353142,15 +353142,15 @@ │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #167 @ 0xa7 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r0, #0 │ │ │ │ b 2cc170 │ │ │ │ mov r0, r4 │ │ │ │ bl 1753dc │ │ │ │ ldr r3, [pc, #108] @ 2cc25c │ │ │ │ ldr ip, [pc, #108] @ 2cc260 │ │ │ │ ldr r1, [pc, #108] @ 2cc264 │ │ │ │ @@ -353158,38 +353158,38 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #159 @ 0x9f │ │ │ │ ldrb lr, [r6] │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2cc1d8 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ bl 176b34 │ │ │ │ mov r0, r4 │ │ │ │ bl 1753dc │ │ │ │ ldr r3, [pc, #52] @ 2cc268 │ │ │ │ ldr ip, [pc, #52] @ 2cc26c │ │ │ │ ldr r1, [pc, #52] @ 2cc270 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ b 2cc208 │ │ │ │ - subeq r9, r0, r8, ror r8 │ │ │ │ - eorseq r3, r5, ip, lsl #2 │ │ │ │ - eorseq r3, r5, r4, rrx │ │ │ │ - subeq r9, r0, r4, lsr r8 │ │ │ │ - eorseq r3, r5, r0, lsr #1 │ │ │ │ - eorseq r3, r5, r4, lsr #32 │ │ │ │ - strdeq r9, [r0], #-112 @ 0xffffff90 │ │ │ │ - eorseq sl, r4, ip, lsr #26 │ │ │ │ - eorseq r2, r5, r0, ror #31 │ │ │ │ + subeq r9, r0, r8, lsl r9 │ │ │ │ + eorseq r3, r5, ip, lsr #3 │ │ │ │ + eorseq r3, r5, r4, lsl #2 │ │ │ │ + ldrdeq r9, [r0], #-132 @ 0xffffff7c │ │ │ │ + eorseq r3, r5, r0, asr #2 │ │ │ │ + eorseq r3, r5, r4, asr #1 │ │ │ │ + @ instruction: 0x00409890 │ │ │ │ + eorseq sl, r4, ip, asr #27 │ │ │ │ + eorseq r3, r5, r0, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r9, [r0, #244] @ 0xf4 │ │ │ │ ldr r4, [r0, #280] @ 0x118 │ │ │ │ @@ -353292,15 +353292,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r0, #0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -353316,24 +353316,24 @@ │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2cc430 │ │ │ │ subeq r0, r6, ip, asr #11 │ │ │ │ andeq r1, r0, r4, lsl r6 │ │ │ │ - subeq r9, r0, r8, lsl r6 │ │ │ │ - @ instruction: 0x00352edc │ │ │ │ - eorseq r2, r5, r4, lsl #28 │ │ │ │ - strheq r9, [r0], #-92 @ 0xffffffa4 │ │ │ │ - @ instruction: 0x00352eb4 │ │ │ │ - eorseq r2, r5, ip, lsr #27 │ │ │ │ + strheq r9, [r0], #-104 @ 0xffffff98 │ │ │ │ + eorseq r2, r5, ip, ror pc │ │ │ │ + eorseq r2, r5, r4, lsr #29 │ │ │ │ + subeq r9, r0, ip, asr r6 │ │ │ │ + eorseq r2, r5, r4, asr pc │ │ │ │ + eorseq r2, r5, ip, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [r0, #280] @ 0x118 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -353409,15 +353409,15 @@ │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r8, #0 │ │ │ │ b 2cc598 │ │ │ │ mov r0, r4 │ │ │ │ bl 1753dc │ │ │ │ ldr r3, [pc, #108] @ 2cc688 │ │ │ │ ldr ip, [pc, #108] @ 2cc68c │ │ │ │ ldr r1, [pc, #108] @ 2cc690 │ │ │ │ @@ -353425,69 +353425,69 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ ldrb lr, [r6] │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2cc604 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 175034 │ │ │ │ mov r0, r4 │ │ │ │ bl 1753dc │ │ │ │ ldr r3, [pc, #52] @ 2cc694 │ │ │ │ ldr ip, [pc, #52] @ 2cc698 │ │ │ │ ldr r1, [pc, #52] @ 2cc69c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #66 @ 0x42 │ │ │ │ b 2cc634 │ │ │ │ - subeq r9, r0, ip, asr #8 │ │ │ │ - eorseq r2, r5, r8, lsl #27 │ │ │ │ - eorseq r2, r5, r8, lsr ip │ │ │ │ - subeq r9, r0, r8, lsl #8 │ │ │ │ - eorseq r2, r5, ip, lsl sp │ │ │ │ - @ instruction: 0x00352bf8 │ │ │ │ - subeq r9, r0, r4, asr #7 │ │ │ │ - eorseq sl, r4, r0, lsl #18 │ │ │ │ - @ instruction: 0x00352bb4 │ │ │ │ + subeq r9, r0, ip, ror #9 │ │ │ │ + eorseq r2, r5, r8, lsr #28 │ │ │ │ + @ instruction: 0x00352cd8 │ │ │ │ + subeq r9, r0, r8, lsr #9 │ │ │ │ + @ instruction: 0x00352dbc │ │ │ │ + mlaseq r5, r8, ip, r2 │ │ │ │ + subeq r9, r0, r4, ror #8 │ │ │ │ + eorseq sl, r4, r0, lsr #19 │ │ │ │ + eorseq r2, r5, r4, asr ip │ │ │ │ ldr r3, [pc, #28] @ 2cc6c4 │ │ │ │ ldr r2, [pc, #28] @ 2cc6c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2cc6cc │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ subeq r0, r6, r4, asr #3 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - eorseq r9, r1, r8, ror lr │ │ │ │ + eorseq r9, r1, r8, lsl pc │ │ │ │ ldr r1, [pc, #8] @ 2cc6e0 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 5a0230 │ │ │ │ - eorseq r9, r1, ip, asr lr │ │ │ │ + b 5a02d0 │ │ │ │ + @ instruction: 0x00319efc │ │ │ │ │ │ │ │ 002cc6e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 4d06cc │ │ │ │ + bl 4d076c │ │ │ │ ldr r8, [pc, #428] @ 2cc8b8 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 4bfe04 │ │ │ │ + bl 4bfea4 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2cc870 │ │ │ │ mov r4, r0 │ │ │ │ bl 17534c <__ctype_b_loc@plt> │ │ │ │ ldrb r3, [r6] │ │ │ │ lsl r3, r3, #1 │ │ │ │ ldr r2, [r0] │ │ │ │ @@ -353530,22 +353530,22 @@ │ │ │ │ mov r0, r8 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ str r5, [r3, #80]! @ 0x50 │ │ │ │ str r3, [r5, #12] │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 5a0230 │ │ │ │ + b 5a02d0 │ │ │ │ ldr r1, [pc, #224] @ 2cc8c8 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ str r4, [r5, #4] │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 175d00 │ │ │ │ mov r0, r4 │ │ │ │ bl 175d00 │ │ │ │ ldr r4, [pc, #176] @ 2cc8cc │ │ │ │ @@ -353559,15 +353559,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -353576,46 +353576,46 @@ │ │ │ │ ldr r1, [pc, #104] @ 2cc8e8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ subeq r0, r6, r4, ror #2 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - eorseq r2, r5, r8, asr #24 │ │ │ │ - @ instruction: 0x00352bf4 │ │ │ │ - eorseq r2, r5, ip, lsr #23 │ │ │ │ - eorseq r2, r5, r4, lsr #23 │ │ │ │ - subeq r9, r0, r8, ror #4 │ │ │ │ - @ instruction: 0x00352bd0 │ │ │ │ - eorseq r1, r2, r4, lsl #20 │ │ │ │ - eorseq r2, r5, ip, asr fp │ │ │ │ - eorseq r2, r5, ip, lsr #22 │ │ │ │ - subeq r9, r0, ip, lsl r2 │ │ │ │ - eorseq r2, r5, r4, lsl fp │ │ │ │ + eorseq r2, r5, r8, ror #25 │ │ │ │ + mlaseq r5, r4, ip, r2 │ │ │ │ + eorseq r2, r5, ip, asr #24 │ │ │ │ + eorseq r2, r5, r4, asr #24 │ │ │ │ + subeq r9, r0, r8, lsl #6 │ │ │ │ + eorseq r2, r5, r0, ror ip │ │ │ │ + eorseq r1, r2, r4, lsr #21 │ │ │ │ + @ instruction: 0x00352bfc │ │ │ │ + eorseq r2, r5, ip, asr #23 │ │ │ │ + strheq r9, [r0], #-44 @ 0xffffffd4 │ │ │ │ + @ instruction: 0x00352bb4 │ │ │ │ │ │ │ │ 002cc8ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ - bl 4d06cc │ │ │ │ + bl 4d076c │ │ │ │ ldr r5, [pc, #280] @ 2cca2c │ │ │ │ ldr r3, [pc, #280] @ 2cca30 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #264] @ 2cca34 │ │ │ │ @@ -353647,54 +353647,54 @@ │ │ │ │ bl 1753dc │ │ │ │ mov r0, r4 │ │ │ │ bl 1753dc │ │ │ │ ldr r1, [pc, #152] @ 2cca38 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #132 @ 0x84 │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 175d00 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r3 │ │ │ │ bne 2cc948 │ │ │ │ ldr r4, [pc, #108] @ 2cca3c │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ - bl 5a0230 │ │ │ │ + bl 5a02d0 │ │ │ │ ldr r3, [pc, #88] @ 2cca40 │ │ │ │ ldr ip, [pc, #88] @ 2cca44 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ subeq pc, r5, r8, asr pc @ │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - eorseq r2, r5, ip, ror #20 │ │ │ │ - @ instruction: 0x003529f8 │ │ │ │ - eorseq r2, r5, r8, asr #19 │ │ │ │ - strheq r9, [r0], #-4 │ │ │ │ - eorseq r2, r5, r4, lsl sl │ │ │ │ + eorseq r2, r5, ip, lsl #22 │ │ │ │ + mlaseq r5, r8, sl, r2 │ │ │ │ + eorseq r2, r5, r8, ror #20 │ │ │ │ + subeq r9, r0, r4, asr r1 │ │ │ │ + @ instruction: 0x00352ab4 │ │ │ │ │ │ │ │ 002cca48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r6, r0, #52 @ 0x34 │ │ │ │ @@ -353748,32 +353748,32 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r2, r5} │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #165 @ 0xa5 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r5, #0 │ │ │ │ b 2ccad8 │ │ │ │ ldr r3, [pc, #40] @ 2ccb70 │ │ │ │ ldr r1, [pc, #40] @ 2ccb74 │ │ │ │ ldr r0, [pc, #40] @ 2ccb78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #155 @ 0x9b │ │ │ │ bl 1755ec <__assert_fail@plt> │ │ │ │ - subeq r8, r0, r0, lsl #31 │ │ │ │ - eorseq r2, r5, r8, lsl r9 │ │ │ │ - eorseq r2, r5, ip, ror #16 │ │ │ │ - subeq r8, r0, r0, asr pc │ │ │ │ - eorseq r2, r5, r8, asr #16 │ │ │ │ - @ instruction: 0x003528d4 │ │ │ │ + subeq r9, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x003529b8 │ │ │ │ + eorseq r2, r5, ip, lsl #18 │ │ │ │ + strdeq r8, [r0], #-240 @ 0xffffff10 │ │ │ │ + eorseq r2, r5, r8, ror #17 │ │ │ │ + eorseq r2, r5, r4, ror r9 │ │ │ │ │ │ │ │ 002ccb7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #184] @ 2ccc4c │ │ │ │ @@ -353823,15 +353823,15 @@ │ │ │ │ ldr r0, [pc, #24] @ 2ccc5c │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ b 2cc6d0 │ │ │ │ ldrdeq pc, [r5], #-200 @ 0xffffff38 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ subseq sl, r1, r8, ror r0 │ │ │ │ - eorseq r9, r1, r8, lsl #19 │ │ │ │ + eorseq r9, r1, r8, lsr #20 │ │ │ │ ldrsbeq r9, [r1], #-252 @ 0xffffff04 │ │ │ │ │ │ │ │ 002ccc60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ @@ -353899,15 +353899,15 @@ │ │ │ │ stm sp, {r1, sl} │ │ │ │ ldr r1, [pc, #524] @ 2ccf7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #516] @ 2ccf80 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r0, [pc, #504] @ 2ccf84 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2cc6d0 │ │ │ │ b 2cce3c │ │ │ │ ldr r4, [fp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ mov ip, r4 │ │ │ │ @@ -354022,24 +354022,24 @@ │ │ │ │ b 2ccd58 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq pc, r5, r4, ror #23 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ subeq pc, r5, r0, lsr #23 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ subseq r9, r1, r0, asr #30 │ │ │ │ - eorseq r9, r1, r0, asr r8 │ │ │ │ - eorseq r2, r5, r0, lsr r7 │ │ │ │ - eorseq r2, r5, r0, lsr #13 │ │ │ │ - subeq r8, r0, r0, lsr sp │ │ │ │ - eorseq r2, r5, ip, lsl r6 │ │ │ │ + @ instruction: 0x003198f0 │ │ │ │ + @ instruction: 0x003527d0 │ │ │ │ + eorseq r2, r5, r0, asr #14 │ │ │ │ + ldrdeq r8, [r0], #-208 @ 0xffffff30 │ │ │ │ + @ instruction: 0x003526bc │ │ │ │ andeq r0, r0, pc, lsr #2 │ │ │ │ @ instruction: 0x00519e98 │ │ │ │ subseq r9, r1, ip, ror #27 │ │ │ │ subeq pc, r5, r8, lsr #20 │ │ │ │ - eorseq r2, r5, r8, asr #10 │ │ │ │ + eorseq r2, r5, r8, ror #11 │ │ │ │ │ │ │ │ 002ccf94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #248] @ 2cd0a4 │ │ │ │ @@ -354105,15 +354105,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ subeq pc, r5, r0, asr #17 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ subseq r9, r1, r0, ror #24 │ │ │ │ - eorseq r9, r1, r0, ror r5 │ │ │ │ + eorseq r9, r1, r0, lsl r6 │ │ │ │ subseq r9, r1, r0, lsr #23 │ │ │ │ │ │ │ │ 002cd0b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -354283,41 +354283,41 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r0, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ mov r2, #360 @ 0x168 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r6, #0 │ │ │ │ b 2cd1f0 │ │ │ │ @ instruction: 0x0045f798 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ subseq r9, r1, r4, lsr #22 │ │ │ │ - eorseq r9, r1, r4, lsr r4 │ │ │ │ + @ instruction: 0x003194d4 │ │ │ │ subseq r9, r1, ip, lsr #20 │ │ │ │ subseq r9, r1, r4, lsr r9 │ │ │ │ subseq r9, r1, r8, lsl r9 │ │ │ │ - subeq r8, r0, r8, asr #14 │ │ │ │ - eorseq r2, r5, r0, asr #2 │ │ │ │ - eorseq r2, r5, r4, asr r1 │ │ │ │ - eorseq r0, r2, r0, ror #29 │ │ │ │ - eorseq r2, r5, ip, lsr r0 │ │ │ │ + subeq r8, r0, r8, ror #15 │ │ │ │ + eorseq r2, r5, r0, ror #3 │ │ │ │ + @ instruction: 0x003521f4 │ │ │ │ + eorseq r0, r2, r0, lsl #31 │ │ │ │ + ldrsbeq r2, [r5], -ip @ │ │ │ │ │ │ │ │ 002cd3ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 4d06cc │ │ │ │ - bl 4bfe04 │ │ │ │ + bl 4d076c │ │ │ │ + bl 4bfea4 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2cd450 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ @@ -354351,20 +354351,20 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r4, #0 │ │ │ │ b 2cd408 │ │ │ │ - subeq r8, r0, ip, lsr r6 │ │ │ │ - eorseq r1, r5, ip, asr #30 │ │ │ │ - eorseq r1, r5, r0, lsr pc │ │ │ │ + ldrdeq r8, [r0], #-108 @ 0xffffff94 │ │ │ │ + eorseq r1, r5, ip, ror #31 │ │ │ │ + @ instruction: 0x00351fd0 │ │ │ │ │ │ │ │ 002cd490 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #524] @ 2cd6b4 │ │ │ │ @@ -354403,15 +354403,15 @@ │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ ldr r2, [pc, #416] @ 2cd6d0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ bl 175970 <__errno_location@plt> │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r0] │ │ │ │ b 2cd5c4 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2cd644 │ │ │ │ @@ -354435,23 +354435,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #440 @ 0x1b8 │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mvn r4, #0 │ │ │ │ b 2cd618 │ │ │ │ ldr r7, [r4] │ │ │ │ cmn r7, #1 │ │ │ │ beq 2cd644 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5979d8 │ │ │ │ + bl 597a78 │ │ │ │ cmn r0, #1 │ │ │ │ mov r4, r0 │ │ │ │ beq 2cd684 │ │ │ │ mov r0, #16 │ │ │ │ bl 175100 │ │ │ │ str r4, [r0] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ @@ -354482,47 +354482,47 @@ │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0] │ │ │ │ add r2, r2, #440 @ 0x1b8 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2cd5c4 │ │ │ │ ldr r1, [pc, #104] @ 2cd6f4 │ │ │ │ ldr r3, [pc, #104] @ 2cd6f8 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r7} │ │ │ │ ldr r1, [pc, #96] @ 2cd6fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 2cd700 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ b 2cd5c4 │ │ │ │ subeq pc, r5, r0, asr #7 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ subseq r9, r1, ip, asr #14 │ │ │ │ - eorseq r9, r1, ip, asr r0 │ │ │ │ - subeq r8, r0, ip, ror r5 │ │ │ │ - eorseq r2, r5, r0, lsr #32 │ │ │ │ - eorseq r1, r5, r8, ror #28 │ │ │ │ + ldrsheq r9, [r1], -ip @ │ │ │ │ + subeq r8, r0, ip, lsl r6 │ │ │ │ + eorseq r2, r5, r0, asr #1 │ │ │ │ + eorseq r1, r5, r8, lsl #30 │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ andeq r0, r1, r3 │ │ │ │ - strdeq r8, [r0], #-72 @ 0xffffffb8 │ │ │ │ - eorseq r1, r5, r4, lsl #30 │ │ │ │ - eorseq r1, r5, ip, ror #27 │ │ │ │ + @ instruction: 0x00408598 │ │ │ │ + eorseq r1, r5, r4, lsr #31 │ │ │ │ + eorseq r1, r5, ip, lsl #29 │ │ │ │ subseq r9, r1, r4, lsl #12 │ │ │ │ - subeq r8, r0, r0, asr #8 │ │ │ │ - eorseq r1, r5, r4, lsl #29 │ │ │ │ - eorseq r1, r5, r4, lsr sp │ │ │ │ - eorseq r1, r5, r4, lsl #29 │ │ │ │ - subeq r8, r0, r4, lsl #8 │ │ │ │ - @ instruction: 0x00351cf0 │ │ │ │ + subeq r8, r0, r0, ror #9 │ │ │ │ + eorseq r1, r5, r4, lsr #30 │ │ │ │ + @ instruction: 0x00351dd4 │ │ │ │ + eorseq r1, r5, r4, lsr #30 │ │ │ │ + subeq r8, r0, r4, lsr #9 │ │ │ │ + mlaseq r5, r0, sp, r1 │ │ │ │ andeq r0, r0, sp, asr #3 │ │ │ │ │ │ │ │ 002cd704 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -354586,15 +354586,15 @@ │ │ │ │ strd r0, [r5, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 1753dc │ │ │ │ b 2cd784 │ │ │ │ subeq pc, r5, r0, asr r1 @ │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ subseq r9, r1, ip, ror #9 │ │ │ │ - @ instruction: 0x00318df8 │ │ │ │ + mlaseq r1, r8, lr, r8 │ │ │ │ @ instruction: 0x00519494 │ │ │ │ │ │ │ │ 002cd81c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -354608,15 +354608,15 @@ │ │ │ │ add r3, r3, r2, lsl #1 │ │ │ │ ldrb r3, [r3, #1] │ │ │ │ subs r2, r5, #0 │ │ │ │ movne r2, #1 │ │ │ │ bics r3, r2, r3, lsr #3 │ │ │ │ bne 2cd890 │ │ │ │ mov r0, r4 │ │ │ │ - bl 599c60 │ │ │ │ + bl 599d00 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 2cd8a8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -354635,45 +354635,45 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {r2, r4} │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #504 @ 0x1f8 │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subeq r8, r0, r4, ror #3 │ │ │ │ - @ instruction: 0x00351cb0 │ │ │ │ - @ instruction: 0x00351ad0 │ │ │ │ + subeq r8, r0, r4, lsl #5 │ │ │ │ + eorseq r1, r5, r0, asr sp │ │ │ │ + eorseq r1, r5, r0, ror fp │ │ │ │ │ │ │ │ 002cd900 : │ │ │ │ subs r0, r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #24] @ 2cd940 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a83e8 │ │ │ │ + bl 5a8488 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - eorseq r1, r5, r4, ror #24 │ │ │ │ + eorseq r1, r5, r4, lsl #26 │ │ │ │ │ │ │ │ 002cd944 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #212] @ 2cda30 │ │ │ │ @@ -354729,17 +354729,17 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #24] @ 2cda40 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2cd97c │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq lr, r5, r0, lsl pc │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r9, r6, r8, asr #2 │ │ │ │ + eorseq r9, r6, r8, ror #3 │ │ │ │ subeq lr, r5, r8, lsl #29 │ │ │ │ - eorseq lr, r5, r0, lsr #7 │ │ │ │ + eorseq lr, r5, r0, asr #8 │ │ │ │ │ │ │ │ 002cda44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -354748,54 +354748,54 @@ │ │ │ │ ldr r2, [r0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2cda80 │ │ │ │ ldr r1, [pc, #20] @ 2cda8c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 542b34 │ │ │ │ - eorseq r3, r3, r0, asr r7 │ │ │ │ + b 542bd4 │ │ │ │ + @ instruction: 0x003337f0 │ │ │ │ │ │ │ │ 002cda90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ - bl 4d3954 │ │ │ │ + bl 4d39f4 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r2, [ip] │ │ │ │ str r1, [sp, #16] │ │ │ │ ldrd r6, [ip, #16] │ │ │ │ ldr r1, [pc, #40] @ 2cdaf4 │ │ │ │ strd r6, [sp, #8] │ │ │ │ ldrd r6, [ip, #8] │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 51374c │ │ │ │ - @ instruction: 0x00351abc │ │ │ │ + b 5137ec │ │ │ │ + eorseq r1, r5, ip, asr fp │ │ │ │ │ │ │ │ 002cdaf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 4d14a8 │ │ │ │ + bl 4d1548 │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #0 │ │ │ │ b 2d261c │ │ │ │ │ │ │ │ 002cdb18 : │ │ │ │ mov r0, #0 │ │ │ │ b 2d2644 │ │ │ │ @@ -354814,15 +354814,15 @@ │ │ │ │ ldr r1, [pc, #508] @ 2cdd4c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2cdce4 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #111 @ 0x6f │ │ │ │ bne 2cdbc4 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #110 @ 0x6e │ │ │ │ @@ -354837,15 +354837,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2cdd40 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 5b5a94 │ │ │ │ + b 5b5b34 │ │ │ │ ldr r1, [pc, #392] @ 2cdd54 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2cdca4 │ │ │ │ ldr r1, [pc, #372] @ 2cdd58 │ │ │ │ @@ -354861,27 +354861,27 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2cdd40 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 5b60f8 │ │ │ │ + b 5b6198 │ │ │ │ ldr r1, [pc, #308] @ 2cdd60 │ │ │ │ ldr r3, [pc, #308] @ 2cdd64 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r4} │ │ │ │ ldr r1, [pc, #300] @ 2cdd68 │ │ │ │ mov ip, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 5a8160 │ │ │ │ + bl 5a8200 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2cdcd4 │ │ │ │ ldr r2, [pc, #260] @ 2cdd6c │ │ │ │ ldr r3, [pc, #220] @ 2cdd48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -354905,20 +354905,20 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2cdd40 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 5b5b1c │ │ │ │ + b 5b5bbc │ │ │ │ ldr r1, [pc, #152] @ 2cdd74 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a83e8 │ │ │ │ + bl 5a8488 │ │ │ │ b 2cdc60 │ │ │ │ - bl 5b5a64 │ │ │ │ + bl 5b5b04 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2cdd34 │ │ │ │ ldr r2, [pc, #128] @ 2cdd78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #124] @ 2cdd7c │ │ │ │ ldr r3, [pc, #68] @ 2cdd48 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -354929,36 +354929,36 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2cdd40 │ │ │ │ ldr r1, [pc, #92] @ 2cdd80 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 4d0aec │ │ │ │ + b 4d0b8c │ │ │ │ ldr r2, [pc, #72] @ 2cdd84 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2cdcf8 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq lr, r5, r8, lsr #26 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq sl, sl, r4, asr r6 │ │ │ │ + @ instruction: 0x003aa6f4 │ │ │ │ ldrdeq lr, [r5], #-192 @ 0xffffff40 │ │ │ │ - eorseq r3, r3, r8, lsr r9 │ │ │ │ - eorseq r4, r6, r4, lsr r7 │ │ │ │ + @ instruction: 0x003339d8 │ │ │ │ + @ instruction: 0x003647d4 │ │ │ │ subeq lr, r5, r0, ror ip │ │ │ │ - eorseq r1, r5, r0, lsr #19 │ │ │ │ - subeq r7, r0, r0, lsr #30 │ │ │ │ - eorseq r1, r5, r0, ror r9 │ │ │ │ + eorseq r1, r5, r0, asr #20 │ │ │ │ + subeq r7, r0, r0, asr #31 │ │ │ │ + eorseq r1, r5, r0, lsl sl │ │ │ │ subeq lr, r5, r4, lsl #24 │ │ │ │ subeq lr, r5, r0, asr #23 │ │ │ │ - @ instruction: 0x003518b0 │ │ │ │ - eorseq r3, r3, r0, lsl r8 │ │ │ │ + eorseq r1, r5, r0, asr r9 │ │ │ │ + @ instruction: 0x003338b0 │ │ │ │ subeq lr, r5, ip, ror #22 │ │ │ │ - eorseq r1, r5, r0, lsl #17 │ │ │ │ - eorseq r9, r6, r0, ror #6 │ │ │ │ + eorseq r1, r5, r0, lsr #18 │ │ │ │ + eorseq r9, r6, r0, lsl #8 │ │ │ │ │ │ │ │ 002cdd88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #136] @ 2cde28 │ │ │ │ @@ -354974,15 +354974,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ bl 27c8cc │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2cdde0 │ │ │ │ ldr r1, [pc, #84] @ 2cde30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a83e8 │ │ │ │ + bl 5a8488 │ │ │ │ ldr r2, [pc, #76] @ 2cde34 │ │ │ │ ldr r3, [pc, #64] @ 2cde2c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -354995,45 +354995,45 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq lr, r5, ip, asr #21 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - @ instruction: 0x003517b0 │ │ │ │ + eorseq r1, r5, r0, asr r8 │ │ │ │ subeq lr, r5, r4, lsl #21 │ │ │ │ │ │ │ │ 002cde38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #72] @ 2cde9c │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r3 │ │ │ │ - bl 591140 │ │ │ │ + bl 5911e0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 33f0e8 │ │ │ │ + bl 33f188 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popge {r4, pc} │ │ │ │ ldr r1, [pc, #16] @ 2cdea0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 4d0aec │ │ │ │ - @ instruction: 0x0035cff8 │ │ │ │ - eorseq r1, r5, r8, ror r7 │ │ │ │ + b 4d0b8c │ │ │ │ + mlaseq r5, r8, r0, sp │ │ │ │ + eorseq r1, r5, r8, lsl r8 │ │ │ │ │ │ │ │ 002cdea4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #136] @ 2cdf44 │ │ │ │ @@ -355049,15 +355049,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ bl 2d2718 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2cdefc │ │ │ │ ldr r1, [pc, #84] @ 2cdf4c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a83e8 │ │ │ │ + bl 5a8488 │ │ │ │ ldr r2, [pc, #76] @ 2cdf50 │ │ │ │ ldr r3, [pc, #64] @ 2cdf48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -355070,15 +355070,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strheq lr, [r5], #-144 @ 0xffffff70 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - mlaseq r5, r4, r6, r1 │ │ │ │ + eorseq r1, r5, r4, lsr r7 │ │ │ │ subeq lr, r5, r8, ror #18 │ │ │ │ │ │ │ │ 002cdf54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -355091,36 +355091,36 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #264] @ 2ce0ac │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #248] @ 2ce0b0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ ldr r1, [pc, #232] @ 2ce0b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ ldr r1, [pc, #216] @ 2ce0b8 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5914a4 │ │ │ │ + bl 591544 │ │ │ │ ldr r1, [pc, #196] @ 2ce0bc │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 176a98 │ │ │ │ @@ -355136,15 +355136,15 @@ │ │ │ │ bne 2ce094 │ │ │ │ bl 1d4200 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ce050 │ │ │ │ ldr r1, [pc, #116] @ 2ce0c0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a83e8 │ │ │ │ + bl 5a8488 │ │ │ │ ldr r2, [pc, #108] @ 2ce0c4 │ │ │ │ ldr r3, [pc, #72] @ 2ce0a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -355159,21 +355159,21 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 26675c │ │ │ │ b 2ce038 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ strdeq lr, [r5], #-140 @ 0xffffff74 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r6, r3, r0, lsr #23 │ │ │ │ - @ instruction: 0x0032e4f4 │ │ │ │ - eorseq ip, r1, ip, lsr #11 │ │ │ │ - eorseq r1, r5, r4, asr r6 │ │ │ │ - eorseq r5, r3, ip, lsl #21 │ │ │ │ - eorseq r3, r6, r4, asr #7 │ │ │ │ - eorseq r1, r5, r0, asr #10 │ │ │ │ + eorseq r6, r3, r0, asr #24 │ │ │ │ + mlaseq r2, r4, r5, lr │ │ │ │ + eorseq ip, r1, ip, asr #12 │ │ │ │ + @ instruction: 0x003516f4 │ │ │ │ + eorseq r5, r3, ip, lsr #22 │ │ │ │ + eorseq r3, r6, r4, ror #8 │ │ │ │ + eorseq r1, r5, r0, ror #11 │ │ │ │ subeq lr, r5, r4, lsl r8 │ │ │ │ │ │ │ │ 002ce0c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -355184,25 +355184,25 @@ │ │ │ │ ldr r1, [pc, #144] @ 2ce180 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ bl 2cc6e4 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ce130 │ │ │ │ ldr r1, [pc, #88] @ 2ce184 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a83e8 │ │ │ │ + bl 5a8488 │ │ │ │ ldr r2, [pc, #80] @ 2ce188 │ │ │ │ ldr r3, [pc, #64] @ 2ce17c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -355215,16 +355215,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq lr, r5, ip, lsl #15 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r1, r5, r4, lsl #6 │ │ │ │ - eorseq r1, r5, r0, ror #8 │ │ │ │ + eorseq r1, r5, r4, lsr #7 │ │ │ │ + eorseq r1, r5, r0, lsl #10 │ │ │ │ subeq lr, r5, r4, lsr r7 │ │ │ │ │ │ │ │ 002ce18c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -355235,25 +355235,25 @@ │ │ │ │ ldr r1, [pc, #144] @ 2ce244 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ bl 2cc8ec │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ce1f4 │ │ │ │ ldr r1, [pc, #88] @ 2ce248 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5a83e8 │ │ │ │ + bl 5a8488 │ │ │ │ ldr r2, [pc, #80] @ 2ce24c │ │ │ │ ldr r3, [pc, #64] @ 2ce240 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -355266,132 +355266,132 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq lr, r5, r8, asr #13 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r1, r5, r0, asr #4 │ │ │ │ - mlaseq r5, ip, r3, r1 │ │ │ │ + eorseq r1, r5, r0, ror #5 │ │ │ │ + eorseq r1, r5, ip, lsr r4 │ │ │ │ subeq lr, r5, r0, ror r6 │ │ │ │ │ │ │ │ 002ce250 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ - bl 3efc84 │ │ │ │ + bl 3efd24 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2ce30c │ │ │ │ ldr r9, [pc, #156] @ 2ce318 │ │ │ │ ldr r8, [pc, #156] @ 2ce31c │ │ │ │ ldr r7, [pc, #156] @ 2ce320 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, sl │ │ │ │ ldr r4, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #88] @ 2ce324 │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #72] @ 2ce328 │ │ │ │ ldrd r2, [r4, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #56] @ 2ce32c │ │ │ │ ldrd r2, [r4, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 2ce290 │ │ │ │ mov r0, sl │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 542bec │ │ │ │ - eorseq pc, r1, r0, lsr #22 │ │ │ │ - eorseq r1, r5, r8, lsr #7 │ │ │ │ - @ instruction: 0x003513b8 │ │ │ │ - eorseq r1, r5, r8, lsl #7 │ │ │ │ - eorseq r1, r5, r8, lsl #7 │ │ │ │ - eorseq r1, r5, r8, lsl #7 │ │ │ │ + b 542c8c │ │ │ │ + eorseq pc, r1, r0, asr #23 │ │ │ │ + eorseq r1, r5, r8, asr #8 │ │ │ │ + eorseq r1, r5, r8, asr r4 │ │ │ │ + eorseq r1, r5, r8, lsr #8 │ │ │ │ + eorseq r1, r5, r8, lsr #8 │ │ │ │ + eorseq r1, r5, r8, lsr #8 │ │ │ │ │ │ │ │ 002ce330 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #28] @ 2ce368 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r3 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 2d1604 │ │ │ │ - eorseq pc, r5, r0, ror #5 │ │ │ │ + eorseq pc, r5, r0, lsl #7 │ │ │ │ │ │ │ │ 002ce36c : │ │ │ │ ldr r1, [pc, #4] @ 2ce378 │ │ │ │ add r1, pc, r1 │ │ │ │ b 2d1604 │ │ │ │ - @ instruction: 0x003bbeb4 │ │ │ │ + eorseq fp, fp, r4, asr pc │ │ │ │ │ │ │ │ 002ce37c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #88] @ 2ce3f0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #10 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5913a4 │ │ │ │ + bl 591444 │ │ │ │ ldr r1, [pc, #68] @ 2ce3f4 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5914a4 │ │ │ │ + bl 591544 │ │ │ │ ldr r1, [pc, #48] @ 2ce3f8 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5914a4 │ │ │ │ + bl 591544 │ │ │ │ mov r1, r6 │ │ │ │ eor r2, r0, #1 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5b5bac │ │ │ │ - @ instruction: 0x003345b4 │ │ │ │ - eorseq r1, r5, r4, ror #5 │ │ │ │ - @ instruction: 0x003512d4 │ │ │ │ + b 5b5c4c │ │ │ │ + eorseq r4, r3, r4, asr r6 │ │ │ │ + eorseq r1, r5, r4, lsl #7 │ │ │ │ + eorseq r1, r5, r4, ror r3 │ │ │ │ │ │ │ │ 002ce3fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -355402,30 +355402,30 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r6, [pc, #68] @ 2ce478 │ │ │ │ mov r4, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5cd060 │ │ │ │ + bl 5cd100 │ │ │ │ subs r3, r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ add r4, r4, #1 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ b 2ce438 │ │ │ │ - eorseq r1, r5, r4, ror r2 │ │ │ │ + eorseq r1, r5, r4, lsl r3 │ │ │ │ │ │ │ │ 002ce47c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #148] @ 2ce528 │ │ │ │ @@ -355437,17 +355437,17 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ mov r1, sp │ │ │ │ - bl 5b0b3c │ │ │ │ + bl 5b0bdc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ce518 │ │ │ │ ldr r2, [pc, #88] @ 2ce534 │ │ │ │ ldr r3, [pc, #76] @ 2ce52c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -355460,20 +355460,20 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [sp] │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 2ce4d4 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ ldrdeq lr, [r5], #-56 @ 0xffffffc8 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r2, r4, r8, lsr #17 │ │ │ │ + eorseq r2, r4, r8, asr #18 │ │ │ │ @ instruction: 0x0045e390 │ │ │ │ │ │ │ │ 002ce538 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -355486,29 +355486,29 @@ │ │ │ │ ldr r1, [pc, #200] @ 2ce630 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 591338 │ │ │ │ + bl 5913d8 │ │ │ │ ldr r1, [pc, #172] @ 2ce634 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ce5b0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5b0fc8 │ │ │ │ + bl 5b1068 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ce610 │ │ │ │ mov r1, sp │ │ │ │ - bl 5b0b28 │ │ │ │ + bl 5b0bc8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ce604 │ │ │ │ ldr r2, [pc, #112] @ 2ce638 │ │ │ │ ldr r3, [pc, #96] @ 2ce62c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -355521,175 +355521,175 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp] │ │ │ │ - bl 5a7d88 │ │ │ │ + bl 5a7e28 │ │ │ │ b 2ce5c0 │ │ │ │ ldr r1, [pc, #36] @ 2ce63c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2d1604 │ │ │ │ b 2ce5c0 │ │ │ │ bl 17561c <__stack_chk_fail@plt> │ │ │ │ subeq lr, r5, r0, lsl r3 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ - eorseq r1, r5, r8, asr #2 │ │ │ │ - eorseq r2, r6, ip, lsl lr │ │ │ │ + eorseq r1, r5, r8, ror #3 │ │ │ │ + @ instruction: 0x00362ebc │ │ │ │ subeq lr, r5, r4, lsr #5 │ │ │ │ - eorseq r5, r5, r0, asr #4 │ │ │ │ + eorseq r5, r5, r0, ror #5 │ │ │ │ │ │ │ │ 002ce640 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #184] @ 2ce714 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r3 │ │ │ │ - bl 591530 │ │ │ │ + bl 5915d0 │ │ │ │ ldr r6, [pc, #164] @ 2ce718 │ │ │ │ ldr r3, [pc, #164] @ 2ce71c │ │ │ │ add r6, pc, r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2ce6c8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ - bl 374718 │ │ │ │ + bl 3747b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ce6ec │ │ │ │ ldr r1, [pc, #128] @ 2ce720 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 176a98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2ce708 │ │ │ │ ldr r1, [pc, #108] @ 2ce724 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 4d0aec │ │ │ │ + b 4d0b8c │ │ │ │ ldr r4, [pc, #88] @ 2ce728 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 374718 │ │ │ │ + bl 3747b8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2ce708 │ │ │ │ ldr r1, [pc, #56] @ 2ce72c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 4d0aec │ │ │ │ + b 4d0b8c │ │ │ │ ldr r1, [pc, #32] @ 2ce730 │ │ │ │ add r1, pc, r1 │ │ │ │ b 2ce6f4 │ │ │ │ - eorseq r6, r3, r4, asr #9 │ │ │ │ + eorseq r6, r3, r4, ror #10 │ │ │ │ strdeq lr, [r5], #-24 @ 0xffffffe8 │ │ │ │ andeq r2, r0, r8, asr #30 │ │ │ │ - eorseq r2, r6, r4, lsl #26 │ │ │ │ - eorseq r1, r5, r0, lsr r0 │ │ │ │ - eorseq r0, r4, r4, asr #19 │ │ │ │ - eorseq r0, r5, ip, asr #31 │ │ │ │ - @ instruction: 0x00350ff0 │ │ │ │ + eorseq r2, r6, r4, lsr #27 │ │ │ │ + ldrsbeq r1, [r5], -r0 @ │ │ │ │ + eorseq r0, r4, r4, ror #20 │ │ │ │ + eorseq r1, r5, ip, rrx │ │ │ │ + mlaseq r5, r0, r0, r1 │ │ │ │ │ │ │ │ 002ce734 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #184] @ 2ce808 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 591140 │ │ │ │ + bl 5911e0 │ │ │ │ ldr r1, [pc, #168] @ 2ce80c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 591140 │ │ │ │ + bl 5911e0 │ │ │ │ ldr lr, [pc, #152] @ 2ce810 │ │ │ │ sub ip, r4, #99 @ 0x63 │ │ │ │ add lr, pc, lr │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ cmp ip, #21 │ │ │ │ bhi 2ce798 │ │ │ │ ldrb ip, [lr, ip] │ │ │ │ add pc, pc, ip, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r1, [pc, #116] @ 2ce814 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ ldr r1, [pc, #104] @ 2ce818 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 4d0aec │ │ │ │ + b 4d0b8c │ │ │ │ ldr r1, [pc, #88] @ 2ce81c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 2ce7a8 │ │ │ │ ldr r1, [pc, #72] @ 2ce820 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 2ce7a8 │ │ │ │ ldr r1, [pc, #56] @ 2ce824 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 4d0aec │ │ │ │ + bl 4d0b8c │ │ │ │ b 2ce7a8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4d0bc0 │ │ │ │ + bl 4d0c60 │ │ │ │ b 2ce7a8 │ │ │ │ - eorseq lr, r6, r4, lsr #29 │ │ │ │ - eorseq r1, r5, r4, ror #18 │ │ │ │ - ldrdeq r7, [r0], #-48 @ 0xffffffd0 │ │ │ │ - eorseq fp, r8, ip, lsr r3 │ │ │ │ - @ instruction: 0x003b7ef0 │ │ │ │ - eorseq r0, r5, ip, ror #30 │ │ │ │ - @ instruction: 0x00341cb4 │ │ │ │ - eorseq r0, r5, ip, lsr pc TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes